--- /srv/rebuilderd/tmp/rebuilderdFYwWQg/inputs/aeson-pretty_0.8.10-2_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdFYwWQg/out/aeson-pretty_0.8.10-2_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-10 17:04:34.000000 debian-binary │ -rw-r--r-- 0 0 0 848 2026-02-10 17:04:34.000000 control.tar.xz │ --rw-r--r-- 0 0 0 5478012 2026-02-10 17:04:34.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 5477172 2026-02-10 17:04:34.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,11 +1,11 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-10 17:04:34.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-10 17:04:34.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-10 17:04:34.000000 ./usr/bin/ │ │ │ --rwxr-xr-x 0 root (0) root (0) 35309440 2026-02-10 17:04:34.000000 ./usr/bin/aeson-pretty │ │ │ +-rwxr-xr-x 0 root (0) root (0) 35309432 2026-02-10 17:04:34.000000 ./usr/bin/aeson-pretty │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-10 17:04:34.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-10 17:04:34.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-10 17:04:34.000000 ./usr/share/doc/aeson-pretty/ │ │ │ -rw-r--r-- 0 root (0) root (0) 554 2026-02-10 17:04:34.000000 ./usr/share/doc/aeson-pretty/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 2908 2026-02-10 16:32:07.000000 ./usr/share/doc/aeson-pretty/copyright │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-10 17:04:34.000000 ./usr/share/lintian/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-10 17:04:34.000000 ./usr/share/lintian/overrides/ │ │ ├── ./usr/bin/aeson-pretty │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: EXEC (Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x10889 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 35308200 (bytes into file) │ │ │ │ + Start of section headers: 35308192 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 31 │ │ │ │ Section header string table index: 30 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,21 +4,21 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x205af38 0x205af38 R E 0x1000 │ │ │ │ - LOAD 0x205b7f0 0x020647f0 0x020647f0 0x150920 0x154584 RW 0x1000 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x205af28 0x205af28 R E 0x1000 │ │ │ │ + LOAD 0x205b7f0 0x020647f0 0x020647f0 0x150918 0x154584 RW 0x1000 │ │ │ │ DYNAMIC 0x205beec 0x02064eec 0x02064eec 0x00108 0x00108 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x205af30 0x02062f30 0x02062f30 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x205af20 0x02062f20 0x02062f20 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x1efc064 0x01f04064 0x01f04064 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x1efc06c 0x01f0406c 0x01f0406c 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x205b7f0 0x020647f0 0x020647f0 0x00810 0x00810 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -There are 31 section headers, starting at offset 0x21ac2a8: │ │ │ │ +There are 31 section headers, starting at offset 0x21ac2a0: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .interp PROGBITS 00008174 000174 000019 00 A 0 0 1 │ │ │ │ [ 2] .note.ABI-tag NOTE 00008190 000190 000020 00 A 0 0 4 │ │ │ │ [ 3] .note.gnu.build-id NOTE 000081b0 0001b0 000024 00 A 0 0 4 │ │ │ │ @@ -11,30 +11,30 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 0000a384 002384 00002c 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 0000a3b0 0023b0 000264 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000a614 002614 000180 00 A 5 4 4 │ │ │ │ [ 9] .rel.dyn REL 0000a794 002794 000108 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000a89c 00289c 000870 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000b10c 00310c 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000b118 003118 000cbc 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 0000bdd8 003dd8 1ef8284 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 01f0405c 1efc05c 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 01f04064 1efc064 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 01f04080 1efc080 15eeac 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 02062f2c 205af2c 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 02062f30 205af30 000008 00 A 0 0 4 │ │ │ │ + [13] .text PROGBITS 0000bdd8 003dd8 1ef828c 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 01f04064 1efc064 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 01f0406c 1efc06c 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 01f04080 1efc080 15ee9c 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 02062f1c 205af1c 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 02062f20 205af20 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 020647f0 205b7f0 000020 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 02064810 205b810 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 02064814 205b814 000004 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 02064820 205b820 0006cc 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 02064eec 205beec 000108 08 WA 5 0 4 │ │ │ │ - [24] .data PROGBITS 02065000 205c000 14d3e4 00 WA 0 0 16 │ │ │ │ - [25] .tm_clone_table PROGBITS 021b23e4 21a93e4 000000 00 WA 0 0 4 │ │ │ │ - [26] .got PROGBITS 021b23e4 21a93e4 002d2c 00 WA 0 0 4 │ │ │ │ - [27] .bss NOBITS 021b5140 21ac110 003c34 00 WA 0 0 64 │ │ │ │ - [28] .note.gnu.gold-version NOTE 00000000 21ac110 00001c 00 0 0 4 │ │ │ │ - [29] .ARM.attributes ARM_ATTRIBUTES 00000000 21ac12c 00003b 00 0 0 1 │ │ │ │ - [30] .shstrtab STRTAB 00000000 21ac167 000141 00 0 0 1 │ │ │ │ + [24] .data PROGBITS 02065000 205c000 14d3dc 00 WA 0 0 16 │ │ │ │ + [25] .tm_clone_table PROGBITS 021b23dc 21a93dc 000000 00 WA 0 0 4 │ │ │ │ + [26] .got PROGBITS 021b23dc 21a93dc 002d2c 00 WA 0 0 4 │ │ │ │ + [27] .bss NOBITS 021b5140 21ac108 003c34 00 WA 0 0 64 │ │ │ │ + [28] .note.gnu.gold-version NOTE 00000000 21ac108 00001c 00 0 0 4 │ │ │ │ + [29] .ARM.attributes ARM_ATTRIBUTES 00000000 21ac124 00003b 00 0 0 1 │ │ │ │ + [30] .shstrtab STRTAB 00000000 21ac15f 000141 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1,137 +1,137 @@ │ │ │ │ │ │ │ │ Symbol table '.dynsym' contains 306 entries: │ │ │ │ Num: Value Size Type Bind Vis Ndx Name │ │ │ │ 0: 00000000 0 NOTYPE LOCAL DEFAULT UND │ │ │ │ - 1: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (2) │ │ │ │ - 2: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ - 3: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (3) │ │ │ │ - 4: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (3) │ │ │ │ - 5: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (4) │ │ │ │ - 6: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (5) │ │ │ │ - 7: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ - 8: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (3) │ │ │ │ - 9: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (4) │ │ │ │ - 10: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (4) │ │ │ │ - 11: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (4) │ │ │ │ - 12: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (4) │ │ │ │ - 13: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (3) │ │ │ │ - 14: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (3) │ │ │ │ - 15: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (3) │ │ │ │ - 16: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (4) │ │ │ │ - 17: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (4) │ │ │ │ - 18: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (4) │ │ │ │ - 19: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (4) │ │ │ │ - 20: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (6) │ │ │ │ - 21: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (4) │ │ │ │ - 22: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (4) │ │ │ │ - 23: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (4) │ │ │ │ - 24: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (4) │ │ │ │ - 25: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (4) │ │ │ │ - 26: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (4) │ │ │ │ - 27: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (4) │ │ │ │ - 28: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (7) │ │ │ │ - 29: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (3) │ │ │ │ - 30: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (3) │ │ │ │ - 31: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (4) │ │ │ │ - 32: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (4) │ │ │ │ - 33: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (3) │ │ │ │ - 34: 00000000 0 FUNC GLOBAL DEFAULT UND pause@GLIBC_2.4 (4) │ │ │ │ - 35: 00000000 0 FUNC GLOBAL DEFAULT UND __select64@GLIBC_2.34 (3) │ │ │ │ - 36: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (4) │ │ │ │ - 37: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (4) │ │ │ │ - 38: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (3) │ │ │ │ - 39: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (4) │ │ │ │ - 40: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (17) │ │ │ │ - 41: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (4) │ │ │ │ - 42: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (4) │ │ │ │ - 43: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (3) │ │ │ │ - 44: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (3) │ │ │ │ - 45: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (3) │ │ │ │ - 46: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (3) │ │ │ │ - 47: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (3) │ │ │ │ - 48: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (4) │ │ │ │ - 49: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (3) │ │ │ │ - 50: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (4) │ │ │ │ - 51: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (4) │ │ │ │ - 52: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (4) │ │ │ │ - 53: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (4) │ │ │ │ - 54: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (4) │ │ │ │ - 55: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (4) │ │ │ │ - 56: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (4) │ │ │ │ - 57: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (4) │ │ │ │ - 58: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (4) │ │ │ │ - 59: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (3) │ │ │ │ - 60: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (4) │ │ │ │ - 61: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (3) │ │ │ │ - 62: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (4) │ │ │ │ - 63: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (18) │ │ │ │ - 64: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (18) │ │ │ │ - 65: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (18) │ │ │ │ - 66: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (17) │ │ │ │ - 67: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (17) │ │ │ │ - 68: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (3) │ │ │ │ - 69: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (3) │ │ │ │ - 70: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (8) │ │ │ │ - 71: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (3) │ │ │ │ - 72: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (9) │ │ │ │ - 73: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (4) │ │ │ │ - 74: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (4) │ │ │ │ - 75: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (3) │ │ │ │ - 76: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (3) │ │ │ │ - 77: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (10) │ │ │ │ - 78: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (4) │ │ │ │ - 79: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (15) │ │ │ │ - 80: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (15) │ │ │ │ - 81: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (15) │ │ │ │ - 82: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (15) │ │ │ │ - 83: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (15) │ │ │ │ - 84: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (15) │ │ │ │ - 85: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (15) │ │ │ │ - 86: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (15) │ │ │ │ - 87: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (15) │ │ │ │ - 88: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (15) │ │ │ │ - 89: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (15) │ │ │ │ - 90: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (15) │ │ │ │ - 91: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ - 92: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ - 93: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ - 94: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (4) │ │ │ │ - 95: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (4) │ │ │ │ - 96: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (4) │ │ │ │ - 97: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (4) │ │ │ │ - 98: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (4) │ │ │ │ - 99: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (4) │ │ │ │ - 100: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (4) │ │ │ │ - 101: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (3) │ │ │ │ - 102: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (3) │ │ │ │ - 103: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (3) │ │ │ │ - 104: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (4) │ │ │ │ - 105: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (4) │ │ │ │ - 106: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (4) │ │ │ │ - 107: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (4) │ │ │ │ - 108: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (4) │ │ │ │ - 109: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (4) │ │ │ │ - 110: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (4) │ │ │ │ - 111: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (4) │ │ │ │ - 112: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (4) │ │ │ │ - 113: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (4) │ │ │ │ - 114: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (4) │ │ │ │ - 115: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (4) │ │ │ │ - 116: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (4) │ │ │ │ - 117: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (4) │ │ │ │ - 118: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (4) │ │ │ │ - 119: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (6) │ │ │ │ - 120: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (6) │ │ │ │ - 121: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (4) │ │ │ │ - 122: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (4) │ │ │ │ - 123: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (4) │ │ │ │ - 124: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (4) │ │ │ │ - 125: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (4) │ │ │ │ - 126: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (4) │ │ │ │ + 1: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (2) │ │ │ │ + 2: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (3) │ │ │ │ + 3: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (2) │ │ │ │ + 4: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (2) │ │ │ │ + 5: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (2) │ │ │ │ + 6: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (2) │ │ │ │ + 7: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (3) │ │ │ │ + 8: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (3) │ │ │ │ + 9: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (3) │ │ │ │ + 10: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (2) │ │ │ │ + 11: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (2) │ │ │ │ + 12: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (2) │ │ │ │ + 13: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (2) │ │ │ │ + 14: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (4) │ │ │ │ + 15: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (2) │ │ │ │ + 16: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (2) │ │ │ │ + 17: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (2) │ │ │ │ + 18: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (2) │ │ │ │ + 19: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (2) │ │ │ │ + 20: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (2) │ │ │ │ + 21: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (2) │ │ │ │ + 22: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (5) │ │ │ │ + 23: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (3) │ │ │ │ + 24: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (3) │ │ │ │ + 25: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (2) │ │ │ │ + 26: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (2) │ │ │ │ + 27: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (3) │ │ │ │ + 28: 00000000 0 FUNC GLOBAL DEFAULT UND pause@GLIBC_2.4 (2) │ │ │ │ + 29: 00000000 0 FUNC GLOBAL DEFAULT UND __select64@GLIBC_2.34 (3) │ │ │ │ + 30: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (2) │ │ │ │ + 31: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (2) │ │ │ │ + 32: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (3) │ │ │ │ + 33: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (2) │ │ │ │ + 34: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (17) │ │ │ │ + 35: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (2) │ │ │ │ + 36: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (2) │ │ │ │ + 37: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (3) │ │ │ │ + 38: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (3) │ │ │ │ + 39: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (3) │ │ │ │ + 40: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (3) │ │ │ │ + 41: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (3) │ │ │ │ + 42: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (2) │ │ │ │ + 43: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (3) │ │ │ │ + 44: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (2) │ │ │ │ + 45: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (2) │ │ │ │ + 46: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (2) │ │ │ │ + 47: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (2) │ │ │ │ + 48: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (2) │ │ │ │ + 49: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (2) │ │ │ │ + 50: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (2) │ │ │ │ + 51: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (2) │ │ │ │ + 52: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (2) │ │ │ │ + 53: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (3) │ │ │ │ + 54: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (2) │ │ │ │ + 55: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (3) │ │ │ │ + 56: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (2) │ │ │ │ + 57: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (18) │ │ │ │ + 58: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (18) │ │ │ │ + 59: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (18) │ │ │ │ + 60: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (17) │ │ │ │ + 61: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (17) │ │ │ │ + 62: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (3) │ │ │ │ + 63: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (3) │ │ │ │ + 64: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (6) │ │ │ │ + 65: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (3) │ │ │ │ + 66: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (7) │ │ │ │ + 67: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (2) │ │ │ │ + 68: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (2) │ │ │ │ + 69: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (3) │ │ │ │ + 70: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ + 71: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (3) │ │ │ │ + 72: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (8) │ │ │ │ + 73: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (9) │ │ │ │ + 74: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (2) │ │ │ │ + 75: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (15) │ │ │ │ + 76: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (15) │ │ │ │ + 77: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (15) │ │ │ │ + 78: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (15) │ │ │ │ + 79: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (15) │ │ │ │ + 80: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (15) │ │ │ │ + 81: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (15) │ │ │ │ + 82: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (15) │ │ │ │ + 83: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (15) │ │ │ │ + 84: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (15) │ │ │ │ + 85: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (15) │ │ │ │ + 86: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (15) │ │ │ │ + 87: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ + 88: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ + 89: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ + 90: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (10) │ │ │ │ + 91: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (2) │ │ │ │ + 92: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (2) │ │ │ │ + 93: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (2) │ │ │ │ + 94: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (2) │ │ │ │ + 95: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (2) │ │ │ │ + 96: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (2) │ │ │ │ + 97: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (2) │ │ │ │ + 98: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (3) │ │ │ │ + 99: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (3) │ │ │ │ + 100: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (3) │ │ │ │ + 101: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (2) │ │ │ │ + 102: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (2) │ │ │ │ + 103: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (2) │ │ │ │ + 104: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (2) │ │ │ │ + 105: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (2) │ │ │ │ + 106: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (2) │ │ │ │ + 107: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (2) │ │ │ │ + 108: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (2) │ │ │ │ + 109: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (2) │ │ │ │ + 110: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (2) │ │ │ │ + 111: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (2) │ │ │ │ + 112: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (2) │ │ │ │ + 113: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (2) │ │ │ │ + 114: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (2) │ │ │ │ + 115: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (2) │ │ │ │ + 116: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (4) │ │ │ │ + 117: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (4) │ │ │ │ + 118: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (2) │ │ │ │ + 119: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (2) │ │ │ │ + 120: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (2) │ │ │ │ + 121: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (2) │ │ │ │ + 122: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (2) │ │ │ │ + 123: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (2) │ │ │ │ + 124: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (3) │ │ │ │ + 125: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ + 126: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (3) │ │ │ │ 127: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ 128: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ 129: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ @@ -155,47 +155,47 @@ │ │ │ │ 151: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ 152: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ 153: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ 154: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ 155: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ 156: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ 157: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ - 158: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (4) │ │ │ │ - 159: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (4) │ │ │ │ - 160: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (4) │ │ │ │ + 158: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (2) │ │ │ │ + 159: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (2) │ │ │ │ + 160: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (2) │ │ │ │ 161: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (11) │ │ │ │ 162: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (11) │ │ │ │ - 163: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (4) │ │ │ │ - 164: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (4) │ │ │ │ - 165: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (4) │ │ │ │ - 166: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (4) │ │ │ │ - 167: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (4) │ │ │ │ - 168: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (4) │ │ │ │ - 169: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (4) │ │ │ │ - 170: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (4) │ │ │ │ - 171: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (4) │ │ │ │ - 172: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (4) │ │ │ │ - 173: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (4) │ │ │ │ - 174: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (4) │ │ │ │ - 175: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (4) │ │ │ │ - 176: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (4) │ │ │ │ - 177: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (4) │ │ │ │ - 178: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (4) │ │ │ │ - 179: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (4) │ │ │ │ + 163: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (2) │ │ │ │ + 164: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (2) │ │ │ │ + 165: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (2) │ │ │ │ + 166: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (2) │ │ │ │ + 167: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (2) │ │ │ │ + 168: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (2) │ │ │ │ + 169: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (2) │ │ │ │ + 170: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (2) │ │ │ │ + 171: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (2) │ │ │ │ + 172: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (2) │ │ │ │ + 173: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (2) │ │ │ │ + 174: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (2) │ │ │ │ + 175: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (2) │ │ │ │ + 176: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (2) │ │ │ │ + 177: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (2) │ │ │ │ + 178: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (2) │ │ │ │ + 179: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (2) │ │ │ │ 180: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (3) │ │ │ │ - 181: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (4) │ │ │ │ - 182: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (4) │ │ │ │ - 183: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (4) │ │ │ │ - 184: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (4) │ │ │ │ - 185: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (4) │ │ │ │ - 186: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (4) │ │ │ │ - 187: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (4) │ │ │ │ + 181: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (2) │ │ │ │ + 182: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (2) │ │ │ │ + 183: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (2) │ │ │ │ + 184: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (2) │ │ │ │ + 185: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (2) │ │ │ │ + 186: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (2) │ │ │ │ + 187: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (2) │ │ │ │ 188: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ - 189: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (4) │ │ │ │ - 190: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (4) │ │ │ │ + 189: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (2) │ │ │ │ + 190: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (2) │ │ │ │ 191: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ 192: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ 193: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (19) │ │ │ │ 194: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (19) │ │ │ │ 195: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (19) │ │ │ │ 196: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (19) │ │ │ │ 197: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (19) │ │ │ │ @@ -229,81 +229,81 @@ │ │ │ │ 225: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (19) │ │ │ │ 226: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (19) │ │ │ │ 227: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (20) │ │ │ │ 228: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (19) │ │ │ │ 229: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (19) │ │ │ │ 230: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (19) │ │ │ │ 231: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (19) │ │ │ │ - 232: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (4) │ │ │ │ - 233: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (4) │ │ │ │ - 234: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (4) │ │ │ │ - 235: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (4) │ │ │ │ - 236: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (4) │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (4) │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (4) │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (12) │ │ │ │ - 243: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (4) │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (4) │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (13) │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (4) │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (4) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (4) │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (4) │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (4) │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (4) │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (4) │ │ │ │ - 253: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (4) │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (4) │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (4) │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (4) │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (4) │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (4) │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (4) │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (4) │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (4) │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (4) │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (4) │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (4) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (4) │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (4) │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (4) │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (4) │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (4) │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (4) │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (4) │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (4) │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (4) │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (4) │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (4) │ │ │ │ - 276: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (4) │ │ │ │ - 277: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (4) │ │ │ │ - 278: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (4) │ │ │ │ - 279: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (4) │ │ │ │ - 280: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (4) │ │ │ │ - 281: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (14) │ │ │ │ - 282: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (4) │ │ │ │ - 283: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (4) │ │ │ │ - 284: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (4) │ │ │ │ - 285: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (4) │ │ │ │ - 286: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (4) │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (4) │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (4) │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (4) │ │ │ │ - 290: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (4) │ │ │ │ - 291: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (4) │ │ │ │ - 292: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (4) │ │ │ │ - 293: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (4) │ │ │ │ - 294: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (4) │ │ │ │ - 295: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (4) │ │ │ │ - 296: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (4) │ │ │ │ - 297: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (4) │ │ │ │ - 298: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (4) │ │ │ │ - 299: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (4) │ │ │ │ - 300: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (4) │ │ │ │ - 301: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (4) │ │ │ │ - 302: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (4) │ │ │ │ + 232: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ + 233: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ + 234: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ + 235: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (2) │ │ │ │ + 236: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (2) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (2) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (2) │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (2) │ │ │ │ + 243: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (2) │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (2) │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (2) │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (2) │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (2) │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (2) │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (2) │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (2) │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (2) │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (2) │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (2) │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (2) │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (2) │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (2) │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (2) │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (2) │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (2) │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (2) │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (2) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (2) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (12) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (2) │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (2) │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (2) │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (2) │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (2) │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (13) │ │ │ │ + 272: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (2) │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (2) │ │ │ │ + 274: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (2) │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (2) │ │ │ │ + 276: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (2) │ │ │ │ + 277: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ + 278: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (2) │ │ │ │ + 279: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (2) │ │ │ │ + 280: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (2) │ │ │ │ + 281: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (2) │ │ │ │ + 282: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (2) │ │ │ │ + 283: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (2) │ │ │ │ + 284: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (2) │ │ │ │ + 285: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (2) │ │ │ │ + 286: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (2) │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (2) │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (2) │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (2) │ │ │ │ + 290: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (2) │ │ │ │ + 291: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ + 292: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ + 293: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ + 294: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (2) │ │ │ │ + 295: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (2) │ │ │ │ + 296: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ + 297: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (2) │ │ │ │ + 298: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (14) │ │ │ │ + 299: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (2) │ │ │ │ + 300: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (2) │ │ │ │ + 301: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (2) │ │ │ │ + 302: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (2) │ │ │ │ 303: 0000bcc0 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (15) │ │ │ │ - 304: 0000b3f0 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (4) │ │ │ │ + 304: 0000b3f0 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ 305: 0000ba38 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (15) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,309 +1,309 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x2794 contains 33 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -021b4c68 00001c15 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -021b2300 00004f02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -021b4980 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -021b22f0 00005002 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -021b497c 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -021b2310 00005102 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -021b4978 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -021b2350 00005202 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -021b4974 00005215 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -021b2330 00005302 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -021b4970 00005315 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -021b2380 00005402 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -021b496c 00005415 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -021b2320 00005502 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -021b4968 00005515 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -021b2390 00005602 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -021b4964 00005615 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -021b2360 00005702 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -021b4960 00005715 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -021b22e0 00005802 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -021b495c 00005815 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -021b2340 00005902 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -021b4958 00005915 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -021b2370 00005a02 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -021b4954 00005a15 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -021b4804 00006d15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -021b47e0 00007b15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -021b23e8 0000bc15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -021b4c6c 0000ec15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -021b4c70 0000ed15 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -021b4c74 0000ee15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -021b362c 00011715 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -021b3894 00013015 R_ARM_GLOB_DAT 0000b3f0 free@GLIBC_2.4 │ │ │ │ +021b4c60 00001615 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +021b22f8 00004b02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +021b4978 00004b15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +021b22e8 00004c02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +021b4974 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +021b2308 00004d02 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +021b4970 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +021b2348 00004e02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +021b496c 00004e15 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +021b2328 00004f02 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +021b4968 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +021b2378 00005002 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +021b4964 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +021b2318 00005102 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +021b4960 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +021b2388 00005202 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +021b495c 00005215 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +021b2358 00005302 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +021b4958 00005315 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +021b22d8 00005402 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +021b4954 00005415 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +021b2338 00005502 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +021b4950 00005515 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +021b2368 00005602 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +021b494c 00005615 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +021b47fc 00006a15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +021b47d8 00007815 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +021b23e0 0000bc15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +021b4c64 0000e815 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +021b4c68 0000e915 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +021b4c6c 0000ea15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +021b29bc 00011015 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +021b3758 00013015 R_ARM_GLOB_DAT 0000b3f0 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x289c contains 270 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -021b4cd8 00000816 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -021b4cdc 0000b916 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -021b4ce0 0000bc16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -021b4ce4 0000e816 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -021b4ce8 0000e916 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -021b4cec 0000ea16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -021b4cf0 0000eb16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -021b4cf4 0000ef16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -021b4cf8 0000e316 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -021b4cfc 0000f016 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -021b4d00 0000cf16 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -021b4d04 0000f116 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -021b4d08 0000f216 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ -021b4d0c 0000f316 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ -021b4d10 0000f416 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ -021b4d14 0000f616 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -021b4d18 0000f716 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -021b4d1c 0000f816 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -021b4d20 00000216 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -021b4d24 0000f916 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -021b4d28 0000fb16 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ -021b4d2c 0000fa16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -021b4d30 0000fd16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -021b4d34 0000fc16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -021b4d38 0000fe16 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -021b4d3c 00000116 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ -021b4d40 00010116 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -021b4d44 00010316 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -021b4d48 00010716 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ -021b4d4c 00010816 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -021b4d50 00010a16 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -021b4d54 00010c16 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ -021b4d58 00010e16 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ -021b4d5c 00011016 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -021b4d60 00000616 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ -021b4d64 00011216 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -021b4d68 00011416 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ -021b4d6c 00011616 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ -021b4d70 00011816 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -021b4d74 00010016 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -021b4d78 0000ff16 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ -021b4d7c 00010416 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ -021b4d80 00010216 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ -021b4d84 00010616 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ -021b4d88 00010516 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ -021b4d8c 00010916 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ -021b4d90 00011916 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ -021b4d94 00010d16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ -021b4d98 00010b16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ -021b4d9c 00011116 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -021b4da0 00010f16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ -021b4da4 00011316 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ -021b4da8 0000f516 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ -021b4dac 00012916 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ -021b4db0 00012a16 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ -021b4db4 00000416 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ -021b4db8 00000316 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -021b4dbc 00000716 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -021b4dc0 00012b16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -021b4dc4 00013016 R_ARM_JUMP_SLOT 0000b3f0 free@GLIBC_2.4 │ │ │ │ -021b4dc8 0000bd16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -021b4dcc 0000c916 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -021b4dd0 0000e016 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -021b4dd4 0000d416 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -021b4dd8 0000e116 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -021b4ddc 0000d916 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -021b4de0 0000db16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -021b4de4 0000e516 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -021b4de8 0000c416 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -021b4dec 0000d216 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -021b4df0 0000cc16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -021b4df4 0000e416 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -021b4df8 0000df16 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -021b4dfc 0000d616 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -021b4e00 0000e216 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ -021b4e04 00012c16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -021b4e08 0000ec16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -021b4e0c 0000ee16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -021b4e10 0000ed16 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -021b4e14 00012d16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -021b4e18 00012e16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -021b4e1c 0000b816 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -021b4e20 0000c516 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -021b4e24 0000d016 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -021b4e28 0000d116 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -021b4e2c 0000d816 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -021b4e30 0000c316 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -021b4e34 0000d716 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -021b4e38 0000dd16 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -021b4e3c 0000c116 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -021b4e40 0000e716 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -021b4e44 0000da16 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -021b4e48 0000c216 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -021b4e4c 0000ce16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -021b4e50 0000cd16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -021b4e54 0000e616 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -021b4e58 0000c816 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -021b4e5c 0000d316 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -021b4e60 0000d516 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -021b4e64 0000dc16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -021b4e68 0000c616 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -021b4e6c 0000ca16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -021b4e70 0000b716 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -021b4e74 00012016 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -021b4e78 0000b616 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -021b4e7c 0000b516 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ -021b4e80 0000af16 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -021b4e84 0000b116 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -021b4e88 0000b016 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ -021b4e8c 0000b216 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ -021b4e90 0000b416 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ -021b4e94 0000b316 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -021b4e98 0000a816 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -021b4e9c 0000a716 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -021b4ea0 0000a616 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -021b4ea4 0000a516 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -021b4ea8 0000a416 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -021b4eac 0000a316 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ -021b4eb0 0000a216 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -021b4eb4 0000a116 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -021b4eb8 00009f16 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -021b4ebc 00009e16 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -021b4ec0 0000a016 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -021b4ec4 00009d16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -021b4ec8 00009c16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -021b4ecc 00009b16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -021b4ed0 00009a16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -021b4ed4 0000c716 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -021b4ed8 00009916 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -021b4edc 0000be16 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -021b4ee0 00009816 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -021b4ee4 00009716 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -021b4ee8 00009616 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -021b4eec 00009516 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -021b4ef0 00009416 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -021b4ef4 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -021b4ef8 00009216 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -021b4efc 00009116 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -021b4f00 00009016 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -021b4f04 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -021b4f08 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -021b4f0c 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -021b4f10 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -021b4f14 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -021b4f18 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -021b4f1c 00008916 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -021b4f20 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -021b4f24 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -021b4f28 00008616 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -021b4f2c 00008516 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -021b4f30 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -021b4f34 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -021b4f38 00008216 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -021b4f3c 00008116 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -021b4f40 00008016 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -021b4f44 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -021b4f48 00007e16 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -021b4f4c 00007d16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -021b4f50 00007c16 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -021b4f54 00007a16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -021b4f58 00007916 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -021b4f5c 00007616 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -021b4f60 00007416 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -021b4f64 00007216 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -021b4f68 00007316 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -021b4f6c 00007116 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -021b4f70 00007816 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -021b4f74 00006f16 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -021b4f78 00007016 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -021b4f7c 00006e16 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -021b4f80 00007716 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ -021b4f84 00007516 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -021b4f88 00006a16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -021b4f8c 00006b16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -021b4f90 0000bb16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -021b4f94 00006c16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -021b4f98 00012416 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -021b4f9c 00006916 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -021b4fa0 00006816 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -021b4fa4 00006416 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -021b4fa8 00006716 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -021b4fac 00006616 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -021b4fb0 00006516 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ -021b4fb4 00006316 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -021b4fb8 0000ba16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -021b4fbc 00006116 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -021b4fc0 00006216 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -021b4fc4 00006016 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -021b4fc8 00012816 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -021b4fcc 00005f16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -021b4fd0 00005e16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -021b4fd4 00004e16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -021b4fd8 00005d16 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ -021b4fdc 00013116 R_ARM_JUMP_SLOT 0000ba38 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -021b4fe0 00005c16 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -021b4fe4 00005b16 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -021b4fe8 00004d16 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -021b4fec 00004c16 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ -021b4ff0 00004b16 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -021b4ff4 00004a16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -021b4ff8 00004916 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -021b4ffc 00004816 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -021b5000 00004716 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -021b5004 00011a16 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -021b5008 00004616 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -021b500c 00004516 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -021b5010 00004416 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -021b5014 00003616 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -021b5018 00003816 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -021b501c 00003416 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -021b5020 00004316 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ -021b5024 00004216 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ -021b5028 00004116 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ -021b502c 00004016 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ -021b5030 00003f16 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ -021b5034 00003e16 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -021b5038 00003d16 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -021b503c 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -021b5040 00003b16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -021b5044 00003a16 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -021b5048 00003916 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -021b504c 00003716 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -021b5050 00003516 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -021b5054 00003316 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -021b5058 00003216 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -021b505c 00003116 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ -021b5060 00003016 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -021b5064 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -021b5068 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -021b506c 00002516 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -021b5070 00002716 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -021b5074 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -021b5078 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -021b507c 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -021b5080 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -021b5084 00002916 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -021b5088 00002816 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ -021b508c 00002616 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -021b5090 00002416 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ -021b5094 00002316 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ -021b5098 00002216 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ -021b509c 00011516 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -021b50a0 0000cb16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -021b50a4 0000de16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -021b50a8 00001f16 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -021b50ac 00002016 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -021b50b0 00002116 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ -021b50b4 00012f16 R_ARM_JUMP_SLOT 0000bcc0 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -021b50b8 00001e16 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -021b50bc 00001d16 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -021b50c0 00001b16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -021b50c4 00001a16 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -021b50c8 00001916 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -021b50cc 00001616 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -021b50d0 00001716 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -021b50d4 00001516 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -021b50d8 00001816 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -021b50dc 00001416 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ -021b50e0 00000916 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -021b50e4 00000b16 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -021b50e8 00001316 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -021b50ec 00001216 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -021b50f0 00001116 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -021b50f4 00001016 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -021b50f8 00000f16 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -021b50fc 00000e16 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -021b5100 00000d16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -021b5104 00000c16 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -021b5108 00000a16 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -021b510c 00000516 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +021b4cd0 00000216 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +021b4cd4 0000b916 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +021b4cd8 0000bc16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +021b4cdc 0000eb16 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ +021b4ce0 0000ec16 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ +021b4ce4 0000ed16 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +021b4ce8 0000ee16 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +021b4cec 0000f116 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +021b4cf0 00004616 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +021b4cf4 0000f416 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +021b4cf8 0000f616 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ +021b4cfc 0000f816 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +021b4d00 0000f916 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +021b4d04 0000fb16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +021b4d08 0000fd16 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +021b4d0c 00004816 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ +021b4d10 00010316 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +021b4d14 0000ef16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +021b4d18 0000f016 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ +021b4d1c 0000f316 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +021b4d20 0000f216 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +021b4d24 0000f716 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ +021b4d28 0000f516 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ +021b4d2c 0000fa16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +021b4d30 00005a16 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ +021b4d34 0000fe16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +021b4d38 0000fc16 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ +021b4d3c 00010016 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ +021b4d40 0000ff16 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +021b4d44 00010216 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +021b4d48 00010116 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ +021b4d4c 00010416 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ +021b4d50 00010516 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ +021b4d54 00010616 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ +021b4d58 00010716 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ +021b4d5c 00010816 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ +021b4d60 00010916 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ +021b4d64 00010a16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ +021b4d68 00010b16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ +021b4d6c 00010c16 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +021b4d70 00010d16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ +021b4d74 00010e16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ +021b4d78 00010f16 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ +021b4d7c 00011f16 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +021b4d80 00011516 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +021b4d84 00012316 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +021b4d88 00012416 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +021b4d8c 00012516 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +021b4d90 00012616 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +021b4d94 00012716 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ +021b4d98 00007e16 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ +021b4d9c 00007c16 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +021b4da0 00007d16 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +021b4da4 0000e316 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +021b4da8 00012816 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +021b4dac 0000cf16 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +021b4db0 00012916 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +021b4db4 00012a16 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ +021b4db8 00012b16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +021b4dbc 00013016 R_ARM_JUMP_SLOT 0000b3f0 free@GLIBC_2.4 │ │ │ │ +021b4dc0 0000bd16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +021b4dc4 0000c916 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +021b4dc8 0000e016 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +021b4dcc 0000d416 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +021b4dd0 0000e116 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +021b4dd4 0000d916 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +021b4dd8 0000db16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +021b4ddc 0000e516 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +021b4de0 0000c416 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +021b4de4 0000d216 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +021b4de8 0000cc16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +021b4dec 0000e416 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +021b4df0 0000df16 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +021b4df4 0000d616 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +021b4df8 0000e216 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +021b4dfc 00012c16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ +021b4e00 0000e816 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +021b4e04 0000ea16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +021b4e08 0000e916 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +021b4e0c 00012d16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +021b4e10 00012e16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +021b4e14 0000b816 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +021b4e18 0000c516 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +021b4e1c 0000d016 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +021b4e20 0000d116 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +021b4e24 0000d816 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +021b4e28 0000c316 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +021b4e2c 0000d716 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +021b4e30 0000dd16 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +021b4e34 0000c116 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +021b4e38 0000e716 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +021b4e3c 0000da16 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +021b4e40 0000c216 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +021b4e44 0000ce16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +021b4e48 0000cd16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +021b4e4c 0000e616 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +021b4e50 0000c816 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +021b4e54 0000d316 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +021b4e58 0000d516 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +021b4e5c 0000dc16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +021b4e60 0000c616 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +021b4e64 0000ca16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +021b4e68 0000b716 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +021b4e6c 00011916 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +021b4e70 0000b616 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +021b4e74 0000b516 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +021b4e78 0000af16 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +021b4e7c 0000b116 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +021b4e80 0000b016 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +021b4e84 0000b216 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ +021b4e88 0000b416 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ +021b4e8c 0000b316 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +021b4e90 0000a816 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +021b4e94 0000a716 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +021b4e98 0000a616 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +021b4e9c 0000a516 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +021b4ea0 0000a416 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +021b4ea4 0000a316 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ +021b4ea8 0000a216 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +021b4eac 0000a116 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +021b4eb0 00009f16 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +021b4eb4 00009e16 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +021b4eb8 0000a016 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +021b4ebc 00009d16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +021b4ec0 00009c16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +021b4ec4 00009b16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +021b4ec8 00009a16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +021b4ecc 0000c716 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +021b4ed0 00009916 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +021b4ed4 0000be16 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +021b4ed8 00009816 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +021b4edc 00009716 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +021b4ee0 00009616 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +021b4ee4 00009516 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +021b4ee8 00009416 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +021b4eec 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +021b4ef0 00009216 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +021b4ef4 00009116 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +021b4ef8 00009016 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +021b4efc 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +021b4f00 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +021b4f04 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +021b4f08 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +021b4f0c 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +021b4f10 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +021b4f14 00008916 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +021b4f18 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +021b4f1c 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +021b4f20 00008616 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +021b4f24 00008516 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +021b4f28 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +021b4f2c 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +021b4f30 00008216 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +021b4f34 00008116 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +021b4f38 00008016 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +021b4f3c 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +021b4f40 00007b16 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +021b4f44 00007a16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +021b4f48 00007916 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +021b4f4c 00007716 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +021b4f50 00007616 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +021b4f54 00007316 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +021b4f58 00007116 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +021b4f5c 00006f16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +021b4f60 00007016 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +021b4f64 00006e16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +021b4f68 00007516 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ +021b4f6c 00006c16 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +021b4f70 00006d16 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +021b4f74 00006b16 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +021b4f78 00007416 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ +021b4f7c 00007216 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +021b4f80 00006716 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +021b4f84 00006816 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +021b4f88 0000bb16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +021b4f8c 00006916 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +021b4f90 00011d16 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +021b4f94 00006616 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +021b4f98 00006516 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +021b4f9c 00006116 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +021b4fa0 00006416 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +021b4fa4 00006316 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +021b4fa8 00006216 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ +021b4fac 00006016 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +021b4fb0 0000ba16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +021b4fb4 00005e16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +021b4fb8 00005f16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +021b4fbc 00005d16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +021b4fc0 00012216 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +021b4fc4 00005c16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +021b4fc8 00005b16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +021b4fcc 00004a16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +021b4fd0 00005916 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +021b4fd4 00013116 R_ARM_JUMP_SLOT 0000ba38 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +021b4fd8 00005816 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +021b4fdc 00005716 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +021b4fe0 00004916 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +021b4fe4 00004716 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ +021b4fe8 00004516 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +021b4fec 00004416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +021b4ff0 00004316 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +021b4ff4 00004216 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +021b4ff8 00004116 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ +021b4ffc 00011216 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +021b5000 00004016 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +021b5004 00003f16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +021b5008 00003e16 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +021b500c 00003016 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +021b5010 00003216 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +021b5014 00002e16 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +021b5018 00003d16 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ +021b501c 00003c16 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ +021b5020 00003b16 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ +021b5024 00003a16 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ +021b5028 00003916 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ +021b502c 00003816 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +021b5030 00003716 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +021b5034 00003616 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +021b5038 00003516 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +021b503c 00003416 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +021b5040 00003316 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +021b5044 00003116 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +021b5048 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +021b504c 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +021b5050 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +021b5054 00002b16 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ +021b5058 00002a16 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +021b505c 00002416 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +021b5060 00002916 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +021b5064 00001f16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +021b5068 00002116 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +021b506c 00002816 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +021b5070 00002716 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +021b5074 00002616 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +021b5078 00002516 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +021b507c 00002316 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +021b5080 00002216 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ +021b5084 00002016 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +021b5088 00001e16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +021b508c 00001d16 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ +021b5090 00001c16 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ +021b5094 00011116 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +021b5098 0000cb16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +021b509c 0000de16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +021b50a0 00001916 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +021b50a4 00001a16 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +021b50a8 00001b16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +021b50ac 00012f16 R_ARM_JUMP_SLOT 0000bcc0 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ +021b50b0 00001816 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +021b50b4 00001716 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +021b50b8 00001516 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +021b50bc 00001416 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +021b50c0 00001316 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +021b50c4 00001016 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +021b50c8 00001116 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +021b50cc 00000f16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +021b50d0 00001216 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +021b50d4 00000e16 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ +021b50d8 00000316 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +021b50dc 00000516 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +021b50e0 00000d16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +021b50e4 00000c16 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +021b50e8 00000b16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +021b50ec 00000a16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +021b50f0 00000916 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +021b50f4 00000816 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +021b50f8 00000716 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +021b50fc 00000616 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +021b5100 00000416 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +021b5104 00000116 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,11 +1,11 @@ │ │ │ │ │ │ │ │ Dynamic section at offset 0x205beec contains 28 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ - 0x00000003 (PLTGOT) 0x21b4ccc │ │ │ │ + 0x00000003 (PLTGOT) 0x21b4cc4 │ │ │ │ 0x00000002 (PLTRELSZ) 2160 (bytes) │ │ │ │ 0x00000017 (JMPREL) 0xa89c │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ 0x00000011 (REL) 0xa794 │ │ │ │ 0x00000012 (RELSZ) 264 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ │ @@ -16,15 +16,15 @@ │ │ │ │ 0x6ffffef5 (GNU_HASH) 0xa384 │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0xb10c │ │ │ │ - 0x0000000d (FINI) 0x1f0405c │ │ │ │ + 0x0000000d (FINI) 0x1f04064 │ │ │ │ 0x0000001a (FINI_ARRAY) 0x2064810 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x00000019 (INIT_ARRAY) 0x2064814 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0xa3b0 │ │ │ │ 0x6ffffffe (VERNEED) 0xa614 │ │ │ │ 0x6fffffff (VERNEEDNUM) 4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 0e1e2d870307f273d60facc4e9b7d6898e6bec73 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 56c6c597b0e5db57d2a5a5e61ce3d15c53140f50 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -1,104 +1,104 @@ │ │ │ │ │ │ │ │ Version symbols section '.gnu.version' contains 306 entries: │ │ │ │ Addr: 0x000000000000a3b0 Offset: 0x000023b0 Link: 4 (.dynsym) │ │ │ │ - 000: 0 (*local*) 2 (GLIBC_2.9) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 004: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 5 (GLIBC_2.11) 3 (GLIBC_2.34) │ │ │ │ - 008: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 00c: 4 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 010: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 014: 6 (GLIBC_2.38) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 018: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 01c: 7 (GLIBC_2.33) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ - 020: 4 (GLIBC_2.4) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 024: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ - 028: 11 (libnuma_1.1) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 02c: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 030: 4 (GLIBC_2.4) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 034: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 038: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 03c: 4 (GLIBC_2.4) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 12 (libnuma_1.2) │ │ │ │ - 040: 12 (libnuma_1.2) 12 (libnuma_1.2) 11 (libnuma_1.1) 11 (libnuma_1.1) │ │ │ │ - 044: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 8 (GLIBC_2.32) 3 (GLIBC_2.34) │ │ │ │ - 048: 9 (GLIBC_2.8) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 04c: 3 (GLIBC_2.34) a (GLIBC_2.17) 4 (GLIBC_2.4) f (LIBFFI_BASE_8.0) │ │ │ │ + 000: 0 (*local*) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ + 004: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 008: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 00c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 4 (GLIBC_2.38) 2 (GLIBC_2.4) │ │ │ │ + 010: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 014: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 5 (GLIBC_2.33) 3 (GLIBC_2.34) │ │ │ │ + 018: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 01c: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 020: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 11 (libnuma_1.1) 2 (GLIBC_2.4) │ │ │ │ + 024: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 028: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 02c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 030: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 034: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 038: 2 (GLIBC_2.4) 12 (libnuma_1.2) 12 (libnuma_1.2) 12 (libnuma_1.2) │ │ │ │ + 03c: 11 (libnuma_1.1) 11 (libnuma_1.1) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 040: 6 (GLIBC_2.32) 3 (GLIBC_2.34) 7 (GLIBC_2.8) 2 (GLIBC_2.4) │ │ │ │ + 044: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 048: 8 (GLIBC_2.9) 9 (GLIBC_2.17) 2 (GLIBC_2.4) f (LIBFFI_BASE_8.0) │ │ │ │ + 04c: f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) │ │ │ │ 050: f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) │ │ │ │ - 054: f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) │ │ │ │ - 058: f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) 10 (LIBFFI_CLOSURE_8.0) │ │ │ │ - 05c: 10 (LIBFFI_CLOSURE_8.0) 10 (LIBFFI_CLOSURE_8.0) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 060: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 064: 4 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 068: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 06c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 070: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 074: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 6 (GLIBC_2.38) │ │ │ │ - 078: 6 (GLIBC_2.38) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 07c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 0 (*local*) │ │ │ │ + 054: f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) 10 (LIBFFI_CLOSURE_8.0) │ │ │ │ + 058: 10 (LIBFFI_CLOSURE_8.0) 10 (LIBFFI_CLOSURE_8.0) a (GLIBC_2.11) 2 (GLIBC_2.4) │ │ │ │ + 05c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 060: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 064: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 068: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 06c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 070: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 074: 4 (GLIBC_2.38) 4 (GLIBC_2.38) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 078: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 07c: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 0 (*local*) │ │ │ │ 080: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 084: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 088: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 08c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 090: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 094: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 098: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 09c: 0 (*local*) 0 (*local*) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0a0: 4 (GLIBC_2.4) b (GLIBC_2.7) b (GLIBC_2.7) 4 (GLIBC_2.4) │ │ │ │ - 0a4: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0a8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0ac: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0b0: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0b4: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0b8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0bc: 0 (*local*) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 0 (*local*) │ │ │ │ + 09c: 0 (*local*) 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0a0: 2 (GLIBC_2.4) b (GLIBC_2.7) b (GLIBC_2.7) 2 (GLIBC_2.4) │ │ │ │ + 0a4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0a8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0ac: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0b0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0b4: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0b8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0bc: 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) │ │ │ │ 0c0: 0 (*local*) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) │ │ │ │ 0c4: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) │ │ │ │ 0c8: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 14 (GLIBC_2.29) 14 (GLIBC_2.29) │ │ │ │ 0cc: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 15 (GLIBC_2.27) │ │ │ │ 0d0: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) │ │ │ │ 0d4: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) │ │ │ │ 0d8: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 15 (GLIBC_2.27) 14 (GLIBC_2.29) │ │ │ │ 0dc: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) │ │ │ │ 0e0: 15 (GLIBC_2.27) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 14 (GLIBC_2.29) │ │ │ │ 0e4: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) │ │ │ │ - 0e8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0ec: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ - 0f0: 4 (GLIBC_2.4) 4 (GLIBC_2.4) c (GLIBC_2.25) 4 (GLIBC_2.4) │ │ │ │ - 0f4: 4 (GLIBC_2.4) d (GLIBC_2.15) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0f8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0fc: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 100: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 104: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 108: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 10c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 110: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 114: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 118: 4 (GLIBC_2.4) e (GLIBC_2.29) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 11c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 120: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 124: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 128: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 12c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) f (LIBFFI_BASE_8.0) │ │ │ │ - 130: 4 (GLIBC_2.4) f (LIBFFI_BASE_8.0) │ │ │ │ + 0e8: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ + 0ec: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0f0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0f4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0f8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0fc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 100: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 104: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 108: 2 (GLIBC_2.4) c (GLIBC_2.29) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 10c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) d (GLIBC_2.15) │ │ │ │ + 110: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 114: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 118: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 11c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 120: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 124: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 128: 2 (GLIBC_2.4) 2 (GLIBC_2.4) e (GLIBC_2.25) 2 (GLIBC_2.4) │ │ │ │ + 12c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) f (LIBFFI_BASE_8.0) │ │ │ │ + 130: 2 (GLIBC_2.4) f (LIBFFI_BASE_8.0) │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 4 entries: │ │ │ │ Addr: 0x000000000000a614 Offset: 0x00002614 Link: 5 (.dynstr) │ │ │ │ 000000: Version: 1 File: libc.so.6 Cnt: 13 │ │ │ │ - 0x0010: Name: GLIBC_2.9 Flags: none Version: 2 │ │ │ │ + 0x0010: Name: GLIBC_2.4 Flags: none Version: 2 │ │ │ │ 0x0020: Name: GLIBC_2.34 Flags: none Version: 3 │ │ │ │ - 0x0030: Name: GLIBC_2.4 Flags: none Version: 4 │ │ │ │ - 0x0040: Name: GLIBC_2.11 Flags: none Version: 5 │ │ │ │ - 0x0050: Name: GLIBC_2.38 Flags: none Version: 6 │ │ │ │ - 0x0060: Name: GLIBC_2.33 Flags: none Version: 7 │ │ │ │ - 0x0070: Name: GLIBC_2.32 Flags: none Version: 8 │ │ │ │ - 0x0080: Name: GLIBC_2.8 Flags: none Version: 9 │ │ │ │ - 0x0090: Name: GLIBC_2.17 Flags: none Version: 10 │ │ │ │ + 0x0030: Name: GLIBC_2.38 Flags: none Version: 4 │ │ │ │ + 0x0040: Name: GLIBC_2.33 Flags: none Version: 5 │ │ │ │ + 0x0050: Name: GLIBC_2.32 Flags: none Version: 6 │ │ │ │ + 0x0060: Name: GLIBC_2.8 Flags: none Version: 7 │ │ │ │ + 0x0070: Name: GLIBC_2.9 Flags: none Version: 8 │ │ │ │ + 0x0080: Name: GLIBC_2.17 Flags: none Version: 9 │ │ │ │ + 0x0090: Name: GLIBC_2.11 Flags: none Version: 10 │ │ │ │ 0x00a0: Name: GLIBC_2.7 Flags: none Version: 11 │ │ │ │ - 0x00b0: Name: GLIBC_2.25 Flags: none Version: 12 │ │ │ │ + 0x00b0: Name: GLIBC_2.29 Flags: none Version: 12 │ │ │ │ 0x00c0: Name: GLIBC_2.15 Flags: none Version: 13 │ │ │ │ - 0x00d0: Name: GLIBC_2.29 Flags: none Version: 14 │ │ │ │ + 0x00d0: Name: GLIBC_2.25 Flags: none Version: 14 │ │ │ │ 0x00e0: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ 0x00f0: Name: LIBFFI_BASE_8.0 Flags: none Version: 15 │ │ │ │ 0x0100: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 16 │ │ │ │ 0x0110: Version: 1 File: libnuma.so.1 Cnt: 2 │ │ │ │ 0x0120: Name: libnuma_1.1 Flags: none Version: 17 │ │ │ │ 0x0130: Name: libnuma_1.2 Flags: none Version: 18 │ │ │ │ 0x0140: Version: 1 File: libm.so.6 Cnt: 3 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,19 +1,13 @@ │ │ │ │ /lib/ld-linux-armhf.so.3 │ │ │ │ -GLIBC_2.9 │ │ │ │ -libc.so.6 │ │ │ │ -__fcntl_time64 │ │ │ │ -GLIBC_2.34 │ │ │ │ -__clock_getres64 │ │ │ │ -__localtime64_r │ │ │ │ __cxa_atexit │ │ │ │ GLIBC_2.4 │ │ │ │ -GLIBC_2.11 │ │ │ │ -__clock_gettime64 │ │ │ │ +libc.so.6 │ │ │ │ __libc_start_main │ │ │ │ +GLIBC_2.34 │ │ │ │ mprotect │ │ │ │ dl_iterate_phdr │ │ │ │ __isoc23_sscanf │ │ │ │ GLIBC_2.38 │ │ │ │ newlocale │ │ │ │ freelocale │ │ │ │ uselocale │ │ │ │ @@ -59,15 +53,17 @@ │ │ │ │ GLIBC_2.32 │ │ │ │ __timerfd_settime64 │ │ │ │ timerfd_create │ │ │ │ GLIBC_2.8 │ │ │ │ pthread_mutex_unlock │ │ │ │ pthread_mutex_lock │ │ │ │ __gettimeofday64 │ │ │ │ +__fcntl_time64 │ │ │ │ __getrusage64 │ │ │ │ +GLIBC_2.9 │ │ │ │ clock_getcpuclockid │ │ │ │ GLIBC_2.17 │ │ │ │ ffi_type_double │ │ │ │ ffi_type_float │ │ │ │ ffi_type_sint64 │ │ │ │ ffi_type_sint16 │ │ │ │ ffi_type_sint32 │ │ │ │ @@ -79,26 +75,30 @@ │ │ │ │ ffi_type_uint32 │ │ │ │ ffi_type_sint8 │ │ │ │ ffi_prep_closure_loc │ │ │ │ LIBFFI_CLOSURE_8.0 │ │ │ │ ffi_closure_alloc │ │ │ │ ffi_prep_cif │ │ │ │ ffi_closure_free │ │ │ │ +GLIBC_2.11 │ │ │ │ vsnprintf │ │ │ │ posix_memalign │ │ │ │ __ctime64_r │ │ │ │ __time64 │ │ │ │ __nanosleep64 │ │ │ │ setlocale │ │ │ │ strerror │ │ │ │ vfprintf │ │ │ │ __isoc23_strtol │ │ │ │ __isoc23_strtoul │ │ │ │ __ctype_b_loc │ │ │ │ snprintf │ │ │ │ +__clock_getres64 │ │ │ │ +__clock_gettime64 │ │ │ │ +__localtime64_r │ │ │ │ __gmpn_mul │ │ │ │ __gmpn_mul_1 │ │ │ │ __gmpn_sub_1 │ │ │ │ __gmpn_add_1 │ │ │ │ __gmpn_popcount │ │ │ │ __gmpn_mod_1 │ │ │ │ __gmpn_sub │ │ │ │ @@ -145,43 +145,43 @@ │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.29 │ │ │ │ GLIBC_2.27 │ │ │ │ __stat64_time64 │ │ │ │ __lstat64_time64 │ │ │ │ __fstat64_time64 │ │ │ │ -getentropy │ │ │ │ -GLIBC_2.25 │ │ │ │ -posix_spawnp │ │ │ │ -GLIBC_2.15 │ │ │ │ +getpwuid_r │ │ │ │ +initgroups │ │ │ │ __errno_location │ │ │ │ +sigemptyset │ │ │ │ sigaction │ │ │ │ -posix_spawn_file_actions_addclose │ │ │ │ posix_spawn_file_actions_addopen │ │ │ │ -posix_spawn_file_actions_init │ │ │ │ +posix_spawn_file_actions_addclose │ │ │ │ posix_spawn_file_actions_adddup2 │ │ │ │ +posix_spawn_file_actions_init │ │ │ │ posix_spawnattr_init │ │ │ │ -getpwuid_r │ │ │ │ -posix_spawnattr_destroy │ │ │ │ -initgroups │ │ │ │ +posix_spawn_file_actions_addchdir_np │ │ │ │ posix_spawn_file_actions_destroy │ │ │ │ -posix_spawnattr_setsigdefault │ │ │ │ +posix_spawnattr_destroy │ │ │ │ sigaddset │ │ │ │ +posix_spawnattr_setsigdefault │ │ │ │ posix_spawnattr_setflags │ │ │ │ +posix_spawnp │ │ │ │ +GLIBC_2.15 │ │ │ │ sigdelset │ │ │ │ -sigemptyset │ │ │ │ -posix_spawn_file_actions_addchdir_np │ │ │ │ sigfillset │ │ │ │ sigismember │ │ │ │ -sigpending │ │ │ │ sigsuspend │ │ │ │ +sigpending │ │ │ │ openat64 │ │ │ │ getpriority │ │ │ │ setpriority │ │ │ │ readdir64 │ │ │ │ +getentropy │ │ │ │ +GLIBC_2.25 │ │ │ │ ftruncate64 │ │ │ │ nl_langinfo │ │ │ │ libgmp.so.10 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -414,17 +414,17 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ -3333UUUUD │ │ │ │ -3333UUUU │ │ │ │ +3333UUUUd │ │ │ │ 3333UUUU │ │ │ │ +3333UUUU8 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -483,1768 +483,14 @@ │ │ │ │ aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.PState │ │ │ │ aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Generic │ │ │ │ aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Scientific │ │ │ │ aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Decimal │ │ │ │ aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Custom │ │ │ │ aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Spaces │ │ │ │ aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Tab │ │ │ │ -Failed reading: not a valid json value │ │ │ │ -',' or '}' │ │ │ │ -object value │ │ │ │ -Failed reading: satisfyWith │ │ │ │ -object key │ │ │ │ -',' or ']' │ │ │ │ -json list value │ │ │ │ -Failed reading: satisfy │ │ │ │ -Failed reading: unescaped control character │ │ │ │ -Failed reading: │ │ │ │ -Failed reading: string without end │ │ │ │ -Failed reading: leading zero │ │ │ │ -Failed reading: takeWhile1 │ │ │ │ -. Expecting │ │ │ │ -found duplicate key: │ │ │ │ -Data.Aeson.Parser.Internal │ │ │ │ -attoparsec-aeson-2.2.2.0-KTu6iK4FIv96FctZIgxSlI │ │ │ │ -parseOnly: impossible error! │ │ │ │ -./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ -Data.Attoparsec.ByteString.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -attoparsec-aeson-2.2.2.0-KTu6iK4FIv96FctZIgxSlI:Data.Aeson.Parser.Internal.SP │ │ │ │ -Failed reading: satisfy │ │ │ │ -letter_iso8859_15 │ │ │ │ -letter_ascii │ │ │ │ -Failed reading: satisfyWith │ │ │ │ -Data.Attoparsec.ByteString.Char8 │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -Failed reading: takeWhile1 │ │ │ │ -Negative exponent │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Char8.SP │ │ │ │ -Data.Attoparsec.ByteString.Lazy │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Lazy.Fail │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Lazy.Done │ │ │ │ -satisfyElem │ │ │ │ -endOfInput │ │ │ │ -./Data/Attoparsec/Internal.hs │ │ │ │ -undefined │ │ │ │ -not enough input │ │ │ │ -Data.Attoparsec.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -'Incomplete │ │ │ │ -'Complete │ │ │ │ -'Partial │ │ │ │ -Data.Attoparsec.Internal.Types │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -Failed reading: mzero │ │ │ │ -Failed reading: mempty │ │ │ │ -Failed reading: empty │ │ │ │ -Incomplete │ │ │ │ -Complete │ │ │ │ -Pos {fromPos = │ │ │ │ -Failed reading: │ │ │ │ -Partial _ │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.C:Chunk │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Complete │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Incomplete │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Fail │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Partial │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Done │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Attoparsec.Number.Number │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -Data.Attoparsec.Number │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Number.I │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Number.D │ │ │ │ -Data.Attoparsec.ByteString.Buffer │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Buffer.Buf │ │ │ │ -Data.Attoparsec.ByteString.FastSet │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -FastSet Sorted │ │ │ │ -FastSet Table │ │ │ │ -internal/Data/Attoparsec/ByteString/FastSet.hs:46:15-16|case │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.I │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Sorted │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Table │ │ │ │ -Data.Attoparsec.Text.Buffer │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Buffer.Buf │ │ │ │ -undefined │ │ │ │ -Failed reading: takeWhile1 │ │ │ │ -Failed reading: takeWhileIncAcc reached end of input │ │ │ │ -Failed reading: takeWhileIncluding reached end of input │ │ │ │ -Failed reading: satisfy │ │ │ │ -Failed reading: skip │ │ │ │ -Failed reading: satisfyWith │ │ │ │ -parseOnly: impossible error! │ │ │ │ -./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ -Data.Attoparsec.ByteString.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Internal.T │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Aeson.Key.Key │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Data.Aeson.Key │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -unKeyMap │ │ │ │ -Data.Aeson.KeyMap.KeyMap │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Data.Aeson.KeyMap │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Aeson.Text │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -TimeOfDay64 │ │ │ │ -Data.Aeson.Encoding.Builder │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Builder.TOD │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Builder.T │ │ │ │ -Data.Text.Internal.Encoding.decodeUtf8: Invalid UTF-8 stream │ │ │ │ -src/Data/Aeson/Internal/Unescape.hs │ │ │ │ -Data.Aeson.Internal.Unescape │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -mfix @Aeson.Parser: $ │ │ │ │ -Error in $ │ │ │ │ -ISuccess │ │ │ │ -Success │ │ │ │ -DotNetTime {fromDotNetTime = │ │ │ │ -rejectUnknownFields = │ │ │ │ -tagSingleConstructors = │ │ │ │ -unwrapUnaryRecords = │ │ │ │ -sumEncoding = │ │ │ │ -allowOmittedFields = │ │ │ │ -omitNothingFields = │ │ │ │ -allNullaryToStringTag = │ │ │ │ -constructorTagModifier =~ │ │ │ │ -fieldLabelModifier =~ │ │ │ │ -ExampleConstructor │ │ │ │ -exampleField │ │ │ │ -Options { │ │ │ │ -, contentsFieldName = │ │ │ │ -TaggedObject {tagFieldName = │ │ │ │ -TwoElemArray │ │ │ │ -ObjectWithSingleField │ │ │ │ -UntaggedValue │ │ │ │ -src/Data/Aeson/Types/Internal.hs │ │ │ │ -'AesonException │ │ │ │ -'JSONKeyOptions │ │ │ │ -JSONKeyOptions │ │ │ │ -'Options │ │ │ │ -'TaggedObject │ │ │ │ -'TwoElemArray │ │ │ │ -'ObjectWithSingleField │ │ │ │ -'UntaggedValue │ │ │ │ -SumEncoding │ │ │ │ -'DotNetTime │ │ │ │ -'Success │ │ │ │ -'ISuccess │ │ │ │ -JSONPathElement │ │ │ │ -contents │ │ │ │ -tagFieldName │ │ │ │ -contentsFieldName │ │ │ │ -src/Data/Aeson/Types/Internal.hs:800:15-16|case │ │ │ │ -fromDotNetTime │ │ │ │ -DotNetTime │ │ │ │ -src/Data/Aeson/Types/Internal.hs:126:27-28|case │ │ │ │ -src/Data/Aeson/Types/Internal.hs:121:26-27|case │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Object (fromList │ │ │ │ -AesonException │ │ │ │ -AesonException │ │ │ │ -Data.Aeson.Types.Internal.Value │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -src/Data/Aeson/Types/Internal.hs:372:24-25|case │ │ │ │ -src/Data/Aeson/Types/Internal.hs:115:34-35|case │ │ │ │ -fromList │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -Data.Vector │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Internal │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Data.Aeson.Types.Internal │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.JSONKeyOptions │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Options │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.TaggedObject │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.UntaggedValue │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.ObjectWithSingleField │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.TwoElemArray │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Object │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Array │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.String │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Number │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Bool │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Null │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Error │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Success │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.IError │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.ISuccess │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Key │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Index │ │ │ │ -/Date(%s │ │ │ │ -'C:KeyValuePair │ │ │ │ -KeyValuePair │ │ │ │ -'C:FromPairs │ │ │ │ -FromPairs │ │ │ │ -EncodeProduct │ │ │ │ -WriteProduct │ │ │ │ -RecordToPairs │ │ │ │ -ConsToJSON' │ │ │ │ -ConsToJSON │ │ │ │ -SumToJSON' │ │ │ │ -UntaggedValue │ │ │ │ -TwoElemArray │ │ │ │ -ObjectWithSingleField │ │ │ │ -'C:GToJSONKey │ │ │ │ -GToJSONKey │ │ │ │ -GetConName │ │ │ │ -TaggedObject' │ │ │ │ -TaggedObject │ │ │ │ -SumToJSON │ │ │ │ -'C:ToJSONKey │ │ │ │ -ToJSONKey │ │ │ │ -'ToJSONKeyValue │ │ │ │ -'ToJSONKeyText │ │ │ │ -ToJSONKeyFunction │ │ │ │ -KeyValueOmit │ │ │ │ -KeyValue │ │ │ │ -'C:ToJSON │ │ │ │ -GToJSON' │ │ │ │ -'To1Args │ │ │ │ -'NoToArgs │ │ │ │ -"sunday" │ │ │ │ -"saturday" │ │ │ │ -"friday" │ │ │ │ -"thursday" │ │ │ │ -"wednesday" │ │ │ │ -"tuesday" │ │ │ │ -"monday" │ │ │ │ -src/Data/Aeson/Types/ToJSON.hs │ │ │ │ -Data.Aeson.Types.ToJSON │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -undefined │ │ │ │ -Type: [a] -> Encoding │ │ │ │ -In module `Data.Aeson.Types.ToJSON' │ │ │ │ -Type: a -> Bool │ │ │ │ -In module `Data.Aeson.Types.ToJSON' │ │ │ │ -denominator │ │ │ │ -numerator │ │ │ │ -saturday │ │ │ │ -thursday │ │ │ │ -wednesday │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValuePair │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:FromPairs │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON2 │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON1 │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSONKey │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.ToJSONKeyText │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.ToJSONKeyValue │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValueOmit │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValue │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.NoToArgs │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.To1Args │ │ │ │ -'Encoding │ │ │ │ -Encoding' │ │ │ │ -Data.Aeson.Encoding.Internal │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Internal.Empty │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Internal.Value │ │ │ │ -'C:ProductSize │ │ │ │ -ProductSize │ │ │ │ -'Tagged2 │ │ │ │ -'C:AllNullary │ │ │ │ -AllNullary │ │ │ │ -'C:IsRecord │ │ │ │ -IsRecord │ │ │ │ -Data.Aeson.Types.Generic │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.:* │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:And │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:AllNullary │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:IsRecord │ │ │ │ -'WrapFilterable │ │ │ │ -WrappedFoldable │ │ │ │ -'BoolPair │ │ │ │ -BoolPair │ │ │ │ -WitherableWithIndex │ │ │ │ -FilterableWithIndex │ │ │ │ -Filterable │ │ │ │ -Witherable │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.BoolPair │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:WitherableWithIndex │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:FilterableWithIndex │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:Witherable │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:Filterable │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ThreeByte │ │ │ │ -ThreeByte │ │ │ │ -'UnpackedUUID │ │ │ │ -Data.UUID.Types.UUID │ │ │ │ -clock_seq_low │ │ │ │ -clock_seq_hi_res │ │ │ │ -time_hi_and_version │ │ │ │ -time_mid │ │ │ │ -time_low │ │ │ │ -UnpackedUUID │ │ │ │ -, node_5 = │ │ │ │ -, node_4 = │ │ │ │ -, node_3 = │ │ │ │ -, node_2 = │ │ │ │ -, node_1 = │ │ │ │ -, node_0 = │ │ │ │ -, clock_seq_low = │ │ │ │ -, clock_seq_hi_res = │ │ │ │ -, time_hi_and_version = │ │ │ │ -, time_mid = │ │ │ │ -UnpackedUUID {time_low = │ │ │ │ -src/Data/UUID/Types/Internal.hs │ │ │ │ -not enough bytes │ │ │ │ -uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q │ │ │ │ -Data.UUID.Types.Internal │ │ │ │ -uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q:Data.UUID.Types.Internal.UnpackedUUID │ │ │ │ -uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q:Data.UUID.Types.Internal.UUID │ │ │ │ -ByteSource │ │ │ │ -Data.UUID.Types.Internal.Builder │ │ │ │ -uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q │ │ │ │ -ShortText │ │ │ │ -Data.Text.Short │ │ │ │ -'ShortText │ │ │ │ -Binary.get(ShortText): Invalid UTF-8 stream │ │ │ │ -undefined │ │ │ │ -invalid length │ │ │ │ -invalid offset │ │ │ │ -fromLitAsciiAddr# │ │ │ │ -fromString │ │ │ │ -foldl1: empty ShortText │ │ │ │ -foldr1: empty ShortText │ │ │ │ -dropAround: the impossible happened │ │ │ │ -src/Data/Text/Short/Internal.hs │ │ │ │ -Data.Text.Short.Internal │ │ │ │ -text-short-0.1.6-FTkQnyfOtFs5yKCNNaAF4b │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -text-short-0.1.6-FTkQnyfOtFs5yKCNNaAF4b:Data.Text.Short.Internal.MBA# │ │ │ │ -Data.Time.Calendar.Quarter.Compat │ │ │ │ -time-compat-1.9.8-GYYpbKeW3HcEA8oTpFyWRN │ │ │ │ -RepeatWithIndex │ │ │ │ -ZipWithIndex │ │ │ │ -SemialignWithIndex │ │ │ │ -Semialign │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ -./Data/HashMap/Internal/Strict.hs │ │ │ │ -Data.HashMap.Internal.Strict │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.Align: internal error: Align HashMap: merge │ │ │ │ -Data.Align: internal error: │ │ │ │ -src/Data/Semialign/Internal.hs │ │ │ │ -Data.Semialign.Internal │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe │ │ │ │ -src/Data/Semialign/Internal.hs:(684,25)-(686,43)|case │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:RepeatWithIndex │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:ZipWithIndex │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:SemialignWithIndex │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Unzip │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Repeat │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Zip │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Unalign │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Align │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Semialign │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.These │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ -Data.These.These │ │ │ │ -Invalid These index │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Data/These.hs:76:13-14|case │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.This │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.That │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.These │ │ │ │ -Data.These.Combinators │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ -Data.Bifunctor.Assoc │ │ │ │ -assoc-1.1.1-30BCdn01wuCLUYQedFJHQR │ │ │ │ -assoc-1.1.1-30BCdn01wuCLUYQedFJHQR:Data.Bifunctor.Assoc.C:Assoc │ │ │ │ -Data.Functor.WithIndex.Instances │ │ │ │ -indexed-traversable-instances-0.1.2-GyDVEOGgPiMHRSSrln1MyH │ │ │ │ -Data.Vector.Fusion.Bundle.Size.checkedAdd: overflow: │ │ │ │ -Data.Vector.Fusion.Bundle.Size.checkedSubtract: underflow: │ │ │ │ -'Unknown │ │ │ │ -src/Data/Vector/Fusion/Bundle/Size.hs:26:19-20|case │ │ │ │ -vector: internal error * for Bundle.size isn't defined │ │ │ │ -vector: internal error abs for Bundle.size isn't defined │ │ │ │ -vector: internal error signum for Bundle.size isn't defined │ │ │ │ -src/Data/Vector/Fusion/Bundle/Size.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Size │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Exact │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Max │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Unknown │ │ │ │ -foldl1M' │ │ │ │ -negative index ( │ │ │ │ -vector too large │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -Data.Stream.Monadic │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Bundle │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Chunk │ │ │ │ -Data.Vector.Generic.Mutable.Base │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Mutable.Base.C:MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -Data.Vector.Generic.Base │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Base.C:Vector │ │ │ │ -fromList │ │ │ │ -checkSlice │ │ │ │ -Arg: step1 │ │ │ │ -Type: Int -> Id (Step Int a) │ │ │ │ -In module `Data.Vector.Generic' │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -length mismatch │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -undefined │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -'MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Data.Vector.Mutable: uninitialised element. If you are trying to compact a vector, use the 'Data.Vector.force' function to remove uninitialised elements from the underlying array. │ │ │ │ -src/Data/Vector/Mutable.hs │ │ │ │ -Data.Vector.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Mutable.MVector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -fromList │ │ │ │ -Data.Vector.Vector │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -WU?vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Vector │ │ │ │ -invalid slice │ │ │ │ -index out of bounds │ │ │ │ -negative length │ │ │ │ -'Internal │ │ │ │ -checkError │ │ │ │ -internalError │ │ │ │ -*** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ -*** Internal error in package vector *** │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Bounds │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Unsafe │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Internal │ │ │ │ -src/Data/Vector/Generic/New.hs │ │ │ │ -Data.Vector.Generic.New │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.New.New │ │ │ │ -'DropWhile_Yield │ │ │ │ -'DropWhile_Next │ │ │ │ -'DropWhile_Drop │ │ │ │ -DropWhile │ │ │ │ -foldl1M' │ │ │ │ -negative index ( │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -empty stream │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Drop │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ -'Present │ │ │ │ -LookupRes │ │ │ │ -'BitmapIndexed │ │ │ │ -'Collision │ │ │ │ -Data.HashMap.Internal.HashMap │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.HashMap.Internal │ │ │ │ -./Data/HashMap/Internal.hs │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ -cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -BitmapIndexed │ │ │ │ -Collision │ │ │ │ -BitmapIndexed │ │ │ │ -Collision │ │ │ │ -fromList │ │ │ │ -Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ -Data.HashMap.alterF internal error: hit bogus# │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data.HashMap.Internal.(!): key not found │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -Arg: $dHashable │ │ │ │ -Type: Hashable k │ │ │ │ -In module `Data.HashMap.Internal' │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Absent │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Present │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Empty │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.BitmapIndexed │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Leaf │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Full │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Collision │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.L │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -fromList' │ │ │ │ -Data.HashMap.Internal.Array: Undefined element │ │ │ │ -./Data/HashMap/Internal/Array.hs │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.MArray │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.Array │ │ │ │ -Data.HashMap.Internal.List │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ -Data.HashMap.alterF internal error: impossible adjust │ │ │ │ -Data.HashMap.alterF internal error: hit bogus# │ │ │ │ -Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ -./Data/HashMap/Internal/Strict.hs │ │ │ │ -Data.HashMap.Internal.Strict │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Tagged.Tagged │ │ │ │ -undefined │ │ │ │ -src/Data/Tagged.hs │ │ │ │ -Data.Tagged │ │ │ │ -tagged-0.8.9-EraSdp0lx7uJnqESyrqLTP │ │ │ │ -src/Data/ByteString/Builder/Scientific.hs:94:11-57|d : ds' │ │ │ │ -src/Data/ByteString/Builder/Scientific.hs:64:12-63|d : ds' │ │ │ │ -Data.ByteString.Builder.Scientific.formatScientificBuilder/doFmt/Exponent: [] │ │ │ │ -src/Data/ByteString/Builder/Scientific.hs │ │ │ │ -Data.ByteString.Builder.Scientific │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -round default defn: Bad value │ │ │ │ -src/Data/Scientific.hs:1041:16-74|d : ds' │ │ │ │ -src/Data/Scientific.hs:1057:11-64|d : ds' │ │ │ │ -undefined │ │ │ │ -toRationalRepetend: Negative repetend index! │ │ │ │ -toRationalRepetend: Repetend index >= than number of digits in the fractional part! │ │ │ │ -not enough bytes │ │ │ │ -formatScientific/doFmt/FFExponent: [] │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Scientific │ │ │ │ -Data.Scientific.Scientific │ │ │ │ -base10Exponent │ │ │ │ -coefficient │ │ │ │ -fromRational has been applied to a repeating decimal which can't be represented as a Scientific! It's better to avoid performing fractional operations on Scientifics and convert them to other fractional types like Double as early as possible. │ │ │ │ -src/Data/Scientific.hs │ │ │ │ -Scientific │ │ │ │ -Data.Scientific │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.SP │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.Scientific │ │ │ │ -overflow │ │ │ │ -src/Data/Text/Lazy/Builder/Scientific.hs:88:11-57|d : ds' │ │ │ │ -src/Data/Text/Lazy/Builder/Scientific.hs:60:12-63|d : ds' │ │ │ │ -Data.Text.Lazy.Builder.Scientific.formatScientificBuilder/doFmt/Exponent: [] │ │ │ │ -src/Data/Text/Lazy/Builder/Scientific.hs │ │ │ │ -Data.Text.Lazy.Builder.Scientific │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -roundTo: bad Value │ │ │ │ -Negative exponent │ │ │ │ -Data.Scientific: uninitialised element │ │ │ │ -src/Utils.hs │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -end of input │ │ │ │ -Arg: eta │ │ │ │ -Type: ParseError -> Identity b │ │ │ │ -In module `Network.URI' │ │ │ │ -IPv6 address │ │ │ │ -IPv4 Address │ │ │ │ -Name character │ │ │ │ -uriRegName │ │ │ │ -uriUserInfo │ │ │ │ -Network.URI.URIAuth │ │ │ │ -uriFragment │ │ │ │ -uriQuery │ │ │ │ -uriAuthority │ │ │ │ -uriScheme │ │ │ │ -Network.URI.URI │ │ │ │ -'URIAuth │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -!$&'()*+,;= │ │ │ │ -, uriPort = │ │ │ │ -, uriRegName = │ │ │ │ -uriUserInfo = │ │ │ │ -URIAuth { │ │ │ │ -Decimal octet value too large │ │ │ │ -network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1 │ │ │ │ -Network.URI │ │ │ │ -./Network/URI.hs │ │ │ │ -IP address literal │ │ │ │ -Registered name │ │ │ │ -network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URI │ │ │ │ -network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URIAuth │ │ │ │ -Text.Parsec.Combinator │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ - backtracked │ │ │ │ -end of input │ │ │ │ -'ParseError │ │ │ │ -'Message │ │ │ │ -'UnExpect │ │ │ │ -'SysUnExpect │ │ │ │ -toEnum is undefined for Message │ │ │ │ -end of input │ │ │ │ -unexpected │ │ │ │ -expecting │ │ │ │ -unknown parse error │ │ │ │ -libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Error │ │ │ │ -ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ -, column │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'SourcePos │ │ │ │ -Text.Parsec.Pos.SourcePos │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Pos │ │ │ │ -SourcePos │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ -'C:Stream │ │ │ │ -'Consumed │ │ │ │ -Consumed │ │ │ │ -Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ -libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ -Text.Parsec.Prim │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -fromList │ │ │ │ -parse error at │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ -Math.NumberTheory.Logarithms.integerLogBase: argument must be positive. │ │ │ │ -Math.NumberTheory.Logarithms.integerLogBase: base must be greater than one. │ │ │ │ -Math.NumberTheory.Logarithms.naturalLogBase: argument must be positive. │ │ │ │ -Math.NumberTheory.Logarithms.naturalLogBase: base must be greater than one. │ │ │ │ -Math.NumberTheory.Logarithms.integerLog10: argument must be positive │ │ │ │ -Math.NumberTheory.Logarithms.naturalaLog10: argument must be non-zero │ │ │ │ -Math.NumberTheory.Logarithms.naturalLog2: argument must be non-zero │ │ │ │ -Math.NumberTheory.Logarithms.integerLog2: argument must be positive │ │ │ │ -Math.NumberTheory.Logarithms.wordLog2: argument must not be 0. │ │ │ │ -Math.NumberTheory.Logarithms.intLog2: argument must be positive │ │ │ │ -src/Math/NumberTheory/Logarithms.hs │ │ │ │ -Math.NumberTheory.Logarithms │ │ │ │ -integer-logarithms-1.0.4-EGUePRItLn25BOip7X1eqQ │ │ │ │ -Negative exponent │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -src/Data/Integer/Conversion.hs │ │ │ │ -Data.Integer.Conversion │ │ │ │ -integer-conversion-0.1.1-1d0qPEeJLYF9qYcZwwPBMd │ │ │ │ -'C:MonadPrimBase │ │ │ │ -MonadPrimBase │ │ │ │ -'C:MonadPrim │ │ │ │ -MonadPrim │ │ │ │ -PrimBase │ │ │ │ -PrimMonad │ │ │ │ -Control.Monad.Primitive │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ -'PrimStorable │ │ │ │ -PrimStorable │ │ │ │ -Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ -./Data/Primitive/Types.hs │ │ │ │ -Data.Primitive.Types │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -undefined │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ -'PushArray │ │ │ │ -'EmptyStack │ │ │ │ -ArrayStack │ │ │ │ -'MutableArray │ │ │ │ -MutableArray │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -Data.Primitive.Array.Array │ │ │ │ -unsafeArrayFromListN' │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -emptyArray# │ │ │ │ -negative multiplier │ │ │ │ -mfix for Data.Primitive.Array applied to strict function. │ │ │ │ -mzipWith │ │ │ │ -mapArray' │ │ │ │ -bad indexing │ │ │ │ -traverse │ │ │ │ -toConstr │ │ │ │ -Data.Primitive.Array.MutableArray │ │ │ │ -infinite arrays are not well defined │ │ │ │ -uninitialized element │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -fromListN │ │ │ │ -impossible │ │ │ │ -emptyArray │ │ │ │ -empty array │ │ │ │ -Data.Primitive.Array. │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.Array │ │ │ │ -./Data/Primitive/Array.hs │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ -fromList │ │ │ │ -'FromListNTag │ │ │ │ -'FromListTag │ │ │ │ -Data.Primitive.Internal.Read │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ -Foldable1WithIndex │ │ │ │ -'SNothing │ │ │ │ -'FromMaybe │ │ │ │ -FromMaybe │ │ │ │ -TraversableWithIndex │ │ │ │ -FoldableWithIndex │ │ │ │ -FunctorWithIndex │ │ │ │ -'Indexing │ │ │ │ -Indexing │ │ │ │ -'Sequenced │ │ │ │ -Sequenced │ │ │ │ -'Traversed │ │ │ │ -Traversed │ │ │ │ -Sequenced: value used │ │ │ │ -Traversed: value used │ │ │ │ -src/WithIndex.hs │ │ │ │ -WithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:Foldable1WithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SNothing │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SJust │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:TraversableWithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FoldableWithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FunctorWithIndex │ │ │ │ -'UnsafeDList │ │ │ │ -Data.DList.stimes: negative multiplier │ │ │ │ -fromList │ │ │ │ -Data.DList.tail: empty DList │ │ │ │ -Data.DList.head: empty DList │ │ │ │ -./Data/DList/Internal.hs │ │ │ │ -Data.DList.Internal │ │ │ │ -dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ -fromList │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Fix │ │ │ │ -data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb │ │ │ │ -Data.Fix.Fix │ │ │ │ -unfoldMu │ │ │ │ -unfoldNu unFix │ │ │ │ -unfoldNu │ │ │ │ -unfoldMu unFix │ │ │ │ -data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb:Data.Fix.Nu │ │ │ │ -Hashable2 │ │ │ │ -Hashable1 │ │ │ │ -'C:Hashable │ │ │ │ -Hashable │ │ │ │ -GHashable │ │ │ │ -'HashArgs1 │ │ │ │ -'HashArgs0 │ │ │ │ -HashArgs │ │ │ │ -Data.Hashable.Class │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ -K@~Data.Hashable.LowLevel │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -breakOnAll │ │ │ │ -: empty input │ │ │ │ -Negative index │ │ │ │ -Index too large │ │ │ │ -streamError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ -Data.Text.Internal.Fusion │ │ │ │ -emptyError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Text.Text │ │ │ │ -Data.Text.Internal │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -unpackCStringLen# │ │ │ │ -overflow │ │ │ │ -Data.Text.stimes: given number does not fit into an Int! │ │ │ │ -Data.Text.stimes: given number is negative! │ │ │ │ -overflowError │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text. │ │ │ │ -: size overflow │ │ │ │ -Data.Text.Array │ │ │ │ -text-2.1.3-inplace │ │ │ │ - at position │ │ │ │ -decodeASCII: detected non-ASCII codepoint │ │ │ │ -libraries/text/src/Data/Text/Encoding.hs │ │ │ │ -Decoding │ │ │ │ -Data.Text.Encoding │ │ │ │ -text-2.1.3-inplace │ │ │ │ -UTF-32BE │ │ │ │ -streamUtf32BE │ │ │ │ -UTF-32LE │ │ │ │ -streamUtf32LE │ │ │ │ -overflow │ │ │ │ -UTF-16BE │ │ │ │ -streamUtf16BE │ │ │ │ -UTF-16LE │ │ │ │ -streamUtf16LE │ │ │ │ -Data.Text.Encoding: Invalid UTF-8 stream │ │ │ │ -text-2.1.3-inplace:Data.Text.Encoding.Some │ │ │ │ -libraries/text/src/Data/Text/Encoding/Error.hs │ │ │ │ -'EncodeError │ │ │ │ -'DecodeError │ │ │ │ -libraries/text/src/Data/Text/Encoding/Error.hs:76:15-16|case │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Encoding.Error │ │ │ │ -UnicodeException │ │ │ │ -Cannot encode character '\x │ │ │ │ -Cannot encode input: │ │ │ │ -Cannot decode byte '\x │ │ │ │ -Cannot decode input: │ │ │ │ -text-2.1.3-inplace:Data.Text.Encoding.Error.DecodeError │ │ │ │ -text-2.1.3-inplace:Data.Text.Encoding.Error.EncodeError │ │ │ │ -overflow │ │ │ │ -Data.Text.append: size overflow │ │ │ │ -libraries/text/src/Data/Text/Internal.hs │ │ │ │ -Data.Text.Internal │ │ │ │ -text-2.1.3-inplace │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Text │ │ │ │ -Data.Text.Internal.Builder │ │ │ │ -text-2.1.3-inplace │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Builder.Buffer │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -libraries/text/src/Data/Text/Internal/Encoding.hs │ │ │ │ -'Utf8State │ │ │ │ -Utf8State │ │ │ │ -'PartialUtf8CodePoint │ │ │ │ -PartialUtf8CodePoint │ │ │ │ -Data.Text.Internal.Encoding │ │ │ │ -text-2.1.3-inplace │ │ │ │ -, partialUtf8CodePoint = │ │ │ │ -Utf8State {utf8CodePointState = │ │ │ │ -PartialUtf8CodePoint │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8State │ │ │ │ -UTF-16LE │ │ │ │ -streamUtf16LE │ │ │ │ -UTF-16BE │ │ │ │ -streamUtf16BE │ │ │ │ -UTF-32BE │ │ │ │ -streamUtf32BE │ │ │ │ -UTF-32LE │ │ │ │ -streamUtf32LE │ │ │ │ -Data.Text.Internal.Encoding.Fusion │ │ │ │ -text-2.1.3-inplace │ │ │ │ -streamUtf8 │ │ │ │ -: Invalid │ │ │ │ -Data.Text.Internal.Encoding.Fusion. │ │ │ │ - │ │ │ │ -'Incomplete │ │ │ │ -DecoderResult │ │ │ │ -'CodePoint │ │ │ │ -CodePoint │ │ │ │ -'DecoderState │ │ │ │ -DecoderState │ │ │ │ -'ByteClass │ │ │ │ -ByteClass │ │ │ │ -Data.Text.Internal.Encoding.Utf8 │ │ │ │ -text-2.1.3-inplace │ │ │ │ -DecoderState │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Accept │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Incomplete │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Reject │ │ │ │ -Data.Text.Internal.Fusion.CaseMapping │ │ │ │ -text-2.1.3-inplace │ │ │ │ -overflow │ │ │ │ -head_empty │ │ │ │ -Empty stream │ │ │ │ -Negative index │ │ │ │ -Index too large │ │ │ │ -emptyError │ │ │ │ -Internal error │ │ │ │ -internalError │ │ │ │ -streamError │ │ │ │ -Data.Text.Internal.Fusion.Common. │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -text-2.1.3-inplace │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Z1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Z2 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.NS │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.JS │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.RI │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Just1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Just2 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I2 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I3 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Init0 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Init1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.L │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.R │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.N │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.J │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.C0 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.C1 │ │ │ │ -Data.Text.Internal.Fusion.Size: size overflow │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Size.hs │ │ │ │ -Between │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Size.hs:49:23-24|case │ │ │ │ -'Between │ │ │ │ -'Unknown │ │ │ │ -Data.Text.Internal.Fusion.Size │ │ │ │ -text-2.1.3-inplace │ │ │ │ -overflow │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Size.hs:102:10-17| │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Size.hs:102:10-17| │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Size.Between │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Size.Unknown │ │ │ │ -Data.Text.Internal.Fusion.Types │ │ │ │ -text-2.1.3-inplace │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Types.hs:(109,7)-(118,26)|function loop │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Types.hs:(96,7)-(103,71)|function loop │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Stream │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Done │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Skip │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Yield │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Scan1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Scan2 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.:*: │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS0 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS2 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS3 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.CC │ │ │ │ -Data.Text.Lazy: invariant violation: │ │ │ │ -libraries/text/src/Data/Text/Internal/Lazy.hs │ │ │ │ -Data.Text.Internal.Lazy │ │ │ │ -text-2.1.3-inplace │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Empty │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Chunk │ │ │ │ -Data.Text.Internal.Search │ │ │ │ -text-2.1.3-inplace │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Search.:* │ │ │ │ -StrictTextBuilder │ │ │ │ -Data.Text.Internal.StrictBuilder │ │ │ │ -text-2.1.3-inplace │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.StrictBuilder.StrictTextBuilder │ │ │ │ -breakOnAll │ │ │ │ -fromList │ │ │ │ -impossibleError │ │ │ │ -: impossible case │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -: empty input │ │ │ │ -Data.Text.Lazy. │ │ │ │ -Negative index │ │ │ │ -Index too large │ │ │ │ -streamError │ │ │ │ -libraries/text/src/Data/Text/Internal/Lazy/Fusion.hs │ │ │ │ -Data.Text.Internal.Lazy.Fusion │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -emptyError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -fromStrict │ │ │ │ -Data.Text.Lazy.Text.gunfold │ │ │ │ -Data.Text.Lazy.Text │ │ │ │ -Data.Text.Lazy.stimes: given number is negative! │ │ │ │ -libraries/text/src/Data/Text/Lazy.hs │ │ │ │ -Data.Text.Lazy │ │ │ │ -text-2.1.3-inplace │ │ │ │ -overflow │ │ │ │ -putH: the impossible happened │ │ │ │ -splith: the impossible happened. │ │ │ │ -libraries/text/src/Data/Text/Lazy/Builder/Int.hs │ │ │ │ -Data.Text.Lazy.Builder.Int │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Lazy.Builder.Int.hexadecimal: applied to negative number │ │ │ │ -text-2.1.3-inplace:Data.Text.Lazy.Builder.Int.T │ │ │ │ -overflow │ │ │ │ --Infinity │ │ │ │ -Infinity │ │ │ │ -formatRealFloat/doFmt/Fixed: [] │ │ │ │ -formatRealFloat/doFmt/Exponent/Just: [] │ │ │ │ -formatRealFloat/doFmt/Exponent/Nothing: [] │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -toEnum{FPFormat}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -'Generic │ │ │ │ -'Exponent │ │ │ │ -FPFormat │ │ │ │ -succ{FPFormat}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{FPFormat}: tried to take `pred' of first tag in enumeration │ │ │ │ -libraries/text/src/Data/Text/Lazy/Builder/RealFloat.hs │ │ │ │ -Data.Text.Lazy.Builder.RealFloat │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Exponent │ │ │ │ -Negative exponent │ │ │ │ -text-2.1.3-inplace:Data.Text.Lazy.Builder.RealFloat.Exponent │ │ │ │ -text-2.1.3-inplace:Data.Text.Lazy.Builder.RealFloat.Fixed │ │ │ │ -text-2.1.3-inplace:Data.Text.Lazy.Builder.RealFloat.Generic │ │ │ │ -Data.Text.Lazy.Encoding │ │ │ │ -text-2.1.3-inplace │ │ │ │ -UTF-32BE │ │ │ │ -streamUtf32BE │ │ │ │ -UTF-32LE │ │ │ │ -streamUtf32LE │ │ │ │ -overflow │ │ │ │ -UTF-16BE │ │ │ │ -streamUtf16BE │ │ │ │ -UTF-16LE │ │ │ │ -streamUtf16LE │ │ │ │ -Data.Text.Internal.Encoding: Invalid UTF-8 stream │ │ │ │ -Data.Text.Unsafe │ │ │ │ -text-2.1.3-inplace │ │ │ │ -text-2.1.3-inplace:Data.Text.Unsafe.Iter │ │ │ │ -Data.Text.Show │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Internal.Transformation │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Internal.Builder.Functions │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Internal.Builder.Int.Digits │ │ │ │ -text-2.1.3-inplace │ │ │ │ -00010203040506070809101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899 │ │ │ │ -roundTo: bad Value │ │ │ │ -libraries/text/src/Data/Text/Internal/Builder/RealFloat/Functions.hs │ │ │ │ -Data.Text.Internal.Builder.RealFloat.Functions │ │ │ │ -text-2.1.3-inplace │ │ │ │ -UTF-16LE │ │ │ │ -streamUtf16LE │ │ │ │ -UTF-16BE │ │ │ │ -streamUtf16BE │ │ │ │ -UTF-32BE │ │ │ │ -streamUtf32BE │ │ │ │ -UTF-32LE │ │ │ │ -streamUtf32LE │ │ │ │ -Data.Text.Internal.Lazy.Encoding.Fusion │ │ │ │ -text-2.1.3-inplace │ │ │ │ -streamUtf8 │ │ │ │ -: Invalid │ │ │ │ -Data.Text.Lazy.Encoding.Fusion. │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.T │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S0 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S2 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S3 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S4 │ │ │ │ -Data.Text.Internal.Lazy.Search │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Binary.Put │ │ │ │ -binary-0.8.9.3-inplace │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Put.PairS │ │ │ │ -isolate: negative size │ │ │ │ - bytes which is less than the expected │ │ │ │ -isolate: the decoder consumed │ │ │ │ -'BytesRead │ │ │ │ -'Partial │ │ │ │ -Data.Binary.Get.Internal │ │ │ │ -binary-0.8.9.3-inplace │ │ │ │ -BytesRead │ │ │ │ -Partial _ │ │ │ │ -not enough bytes │ │ │ │ -Data.Binary.Get(Alternative).empty │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Internal.Fail │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Internal.Partial │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Internal.Done │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Internal.BytesRead │ │ │ │ - Deserialized type: │ │ │ │ - Expected type: │ │ │ │ -GHCi.TH.Binary: Type mismatch │ │ │ │ - to Bool │ │ │ │ - to Ordering │ │ │ │ -Could not map value │ │ │ │ -NonEmpty is empty! │ │ │ │ -Applied type: │ │ │ │ -To argument: │ │ │ │ -Found argument of kind: │ │ │ │ -Where the constructor: │ │ │ │ -Expects an argument of kind: │ │ │ │ -GHCi.TH.Binary.putKindRep: invalid tag │ │ │ │ -GHCi.TH.Binary.putRuntimeRep: invalid tag │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -GHCi.TH.Binary.putTypeLitSort: invalid tag │ │ │ │ -'C:Binary │ │ │ │ -GBinaryGet │ │ │ │ -GBinaryPut │ │ │ │ -Data.Binary.Class │ │ │ │ -binary-0.8.9.3-inplace │ │ │ │ -Not a valid Unicode code point! │ │ │ │ -not enough bytes │ │ │ │ -GHCi.TH.Binary.getSomeTypeRep: Kind mismatch │ │ │ │ -GHCi.TH.Binary.getSomeTypeRep: Invalid SomeTypeRep │ │ │ │ -GHCi.TH.Binary.getSomeTypeRep: Kind mismatch │ │ │ │ -GHCi.TH.Binary.getSomeTypeRep: Applied non-arrow type │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Class.C:Binary │ │ │ │ -Data.Binary.Get.runGet at position │ │ │ │ -Data.Binary.Get.runGetState at position │ │ │ │ -libraries/binary/src/Data/Binary/Get.hs │ │ │ │ -'Partial │ │ │ │ -Data.Binary.Get │ │ │ │ -binary-0.8.9.3-inplace │ │ │ │ -not enough bytes │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Fail │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Partial │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Done │ │ │ │ -CoArbitrary │ │ │ │ -GCoArbitrary │ │ │ │ -'C:GSubtermsIncl │ │ │ │ -GSubtermsIncl │ │ │ │ -'C:GSubterms │ │ │ │ -GSubterms │ │ │ │ -RecursivelyShrink │ │ │ │ -Arbitrary2 │ │ │ │ -Arbitrary1 │ │ │ │ -'C:Arbitrary │ │ │ │ -Arbitrary │ │ │ │ -src/Test/QuickCheck/Arbitrary.hs:(1172,7)-(1173,45)|function ilog2 │ │ │ │ -frequency │ │ │ │ -src/Test/QuickCheck/Arbitrary.hs │ │ │ │ -Test.QuickCheck.Arbitrary │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -elements │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.:< │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary2 │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary1 │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary │ │ │ │ -Test.QuickCheck.resize: negative size │ │ │ │ -Uncaught exception in sample: │ │ │ │ - │ │ │ │ -fromJust │ │ │ │ -QuickCheck.oneof used with empty list │ │ │ │ -QuickCheck.frequency used with empty list │ │ │ │ -QuickCheck.pick used with empty list │ │ │ │ -QuickCheck.frequency: all weights were zero │ │ │ │ -QuickCheck.frequency: negative weight │ │ │ │ -QuickCheck.elements used with empty list │ │ │ │ -elements │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -Test.QuickCheck.Gen │ │ │ │ -src/Test/QuickCheck/Gen.hs │ │ │ │ -QuickCheck.growingElements used with empty list │ │ │ │ -'C:Splittable │ │ │ │ -Splittable │ │ │ │ -Test.QuickCheck.Random │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Random.C:Splittable │ │ │ │ -src/Test/QuickCheck/Exception.hs │ │ │ │ -Test.QuickCheck.Exception │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -DISCARD. You should not see this exception, it is internal to QuickCheck. │ │ │ │ -'NotShrunk │ │ │ │ -Function │ │ │ │ -GFunction │ │ │ │ -Test.QuickCheck.Function │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Fun │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Shrunk │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.NotShrunk │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Pair │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.:+: │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Unit │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Nil │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Table │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Map │ │ │ │ -Test.QuickCheck.Poly │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -System.Random │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.C:Random │ │ │ │ -StdGen {unStdGen = │ │ │ │ -StateGen {unStateGen = │ │ │ │ -'StateGen │ │ │ │ -StateGen │ │ │ │ -'C:RandomGen │ │ │ │ -RandomGen │ │ │ │ -UniformRange │ │ │ │ -GUniform │ │ │ │ -'StateGenM │ │ │ │ -StateGenM │ │ │ │ -FrozenGen │ │ │ │ -'C:StatefulGen │ │ │ │ -StatefulGen │ │ │ │ -System.Random.Internal │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ -'C:Finite │ │ │ │ -Cardinality │ │ │ │ -GFinite: V1 has no inhabitants │ │ │ │ -src/System/Random/GFinite.hs │ │ │ │ -System.Random.GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -src/System/Random/SplitMix.hs │ │ │ │ -System.Random.SplitMix │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -src/System/Random/SplitMix32.hs │ │ │ │ -System.Random.SplitMix32 │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ -'Nondistinct │ │ │ │ -'Distinct │ │ │ │ -Distinct │ │ │ │ -'Inserted │ │ │ │ -Inserted │ │ │ │ -updateMaxWithKey Nil │ │ │ │ -updateMinWithKey Nil │ │ │ │ -libraries/containers/containers/src/Data/IntMap/Strict/Internal.hs │ │ │ │ -Data.IntMap.Strict.Internal │ │ │ │ -containers-0.7-inplace │ │ │ │ -libraries/containers/containers/src/Data/IntMap/Strict/Internal.hs:(779,19)-(780,85)|lambda │ │ │ │ -libraries/containers/containers/src/Data/IntMap/Strict/Internal.hs:733:24-72|lambda │ │ │ │ -containers-0.7-inplace:Data.IntMap.Strict.Internal.Distinct │ │ │ │ -containers-0.7-inplace:Data.IntMap.Strict.Internal.Nondistinct │ │ │ │ -containers-0.7-inplace:Data.IntMap.Strict.Internal.Inserted │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.IntSet.keysSet: Nil │ │ │ │ -libraries/containers/containers/src/Data/IntMap/Internal.hs:(1353,19)-(1356,30)|lambda │ │ │ │ -libraries/containers/containers/src/Data/IntMap/Internal.hs:1307:24-71|lambda │ │ │ │ - is not an element of the map │ │ │ │ -IntMap.!: key │ │ │ │ -'Nondistinct │ │ │ │ -'Distinct │ │ │ │ -Distinct │ │ │ │ -'Inserted │ │ │ │ -Inserted │ │ │ │ -'SplitLookup │ │ │ │ -SplitLookup │ │ │ │ -'WhenMatched │ │ │ │ -WhenMatched │ │ │ │ -'WhenMissing │ │ │ │ -WhenMissing │ │ │ │ -updateMinWithKey Nil │ │ │ │ -updateMaxWithKey Nil │ │ │ │ -deleteFindMax: empty map has no maximal element │ │ │ │ -maxViewWithKeySure Nil │ │ │ │ -maxViewWithKey_go Nil │ │ │ │ -deleteFindMin: empty map has no minimal element │ │ │ │ -minViewWithKeySure Nil │ │ │ │ -minViewWithKey_go Nil │ │ │ │ -findMax: empty map has no maximal element │ │ │ │ -findMin: empty map has no minimal element │ │ │ │ -Data.IntMap.Internal.IntMap │ │ │ │ -fromList │ │ │ │ -Data.Foldable.minimum (for Data.IntMap): empty map │ │ │ │ -Data.Foldable.maximum (for Data.IntMap): empty map │ │ │ │ -libraries/containers/containers/src/Data/IntMap/Internal.hs │ │ │ │ -Data.IntMap.Internal │ │ │ │ -containers-0.7-inplace │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -fromList │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.Distinct │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.Nondistinct │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.Inserted │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.SplitLookup │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.View │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.WhenMissing │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.Bin │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.Tip │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.Nil │ │ │ │ -findMax: empty set has no maximal element │ │ │ │ -findMax Nil │ │ │ │ -deleteFindMax: empty set has no maximal element │ │ │ │ -maxView Nil │ │ │ │ -findMin: empty set has no minimal element │ │ │ │ -findMin Nil │ │ │ │ -deleteFindMin: empty set has no minimal element │ │ │ │ -minView Nil │ │ │ │ -fromList │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -libraries/containers/containers/src/Data/IntSet/Internal.hs │ │ │ │ -'Inserted │ │ │ │ -Inserted │ │ │ │ -fromList │ │ │ │ -Data.IntSet.Internal.IntSet │ │ │ │ -containers-0.7-inplace │ │ │ │ -Data.IntSet.Internal │ │ │ │ -containers-0.7-inplace:Data.IntSet.Internal.Inserted │ │ │ │ -containers-0.7-inplace:Data.IntSet.Internal.Bin │ │ │ │ -containers-0.7-inplace:Data.IntSet.Internal.Tip │ │ │ │ -containers-0.7-inplace:Data.IntSet.Internal.Nil │ │ │ │ -Map.updateAt: index out of range │ │ │ │ -mergeWithKey: Given function only1 does not fulfill required conditions (see documentation) │ │ │ │ -libraries/containers/containers/src/Data/Map/Strict/Internal.hs │ │ │ │ -Data.Map.Strict.Internal │ │ │ │ -containers-0.7-inplace │ │ │ │ -'MaxView │ │ │ │ -'MinView │ │ │ │ -'StrictTriple │ │ │ │ -StrictTriple │ │ │ │ -FromDistinctMonoState │ │ │ │ -'WhenMatched │ │ │ │ -WhenMatched │ │ │ │ -'WhenMissing │ │ │ │ -WhenMissing │ │ │ │ -'AltBigger │ │ │ │ -'AltSmaller │ │ │ │ -'AltSame │ │ │ │ -'TraceResult │ │ │ │ -TraceResult │ │ │ │ -AreWeStrict │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -mergeWithKey: Given function only1 does not fulfill required conditions (see documentation) │ │ │ │ -Map.deleteAt: index out of range │ │ │ │ -Map.updateAt: index out of range │ │ │ │ -Map.deleteFindMin: can not return the minimal element of an empty map │ │ │ │ -Failure in Data.Map.balanceR │ │ │ │ -Map.deleteFindMax: can not return the maximal element of an empty map │ │ │ │ -Failure in Data.Map.balanceL │ │ │ │ -Failure in Data.Map.balance │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Map.findMax: empty map has no maximal element │ │ │ │ -Map.findMin: empty map has no minimal element │ │ │ │ -Map.!: given key is not an element in the map │ │ │ │ -Map.elemAt: index out of range │ │ │ │ -Map.findIndex: element is not in the map │ │ │ │ -Data.Map.Internal.Map │ │ │ │ -Data.Foldable.maximum (for Data.Map): empty map │ │ │ │ -Data.Foldable.minimum (for Data.Map): empty map │ │ │ │ -libraries/containers/containers/src/Data/Map/Internal.hs │ │ │ │ -Data.Map.Internal │ │ │ │ -containers-0.7-inplace │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.MaxView │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.MinView │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.StrictTriple │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.State0 │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.State1 │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.Push │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.Nada │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.WhenMissing │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.AltSmaller │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.AltBigger │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.AltAdj │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.AltSame │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.TraceResult │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.Strict │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.Lazy │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.Bin │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.Tip │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MergeSet │ │ │ │ -MergeSet │ │ │ │ -FromDistinctMonoState │ │ │ │ -'Intersection │ │ │ │ -Intersection │ │ │ │ -'Inserted │ │ │ │ -'Deleted │ │ │ │ -AlteredSet │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Set.deleteAt: index out of range │ │ │ │ -Set.deleteFindMin: can not return the minimal element of an empty set │ │ │ │ -Failure in Data.Set.balanceR │ │ │ │ -Set.deleteFindMax: can not return the maximal element of an empty set │ │ │ │ -Failure in Data.Set.balanceL │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Intersection {getIntersection = fromList │ │ │ │ -Intersection {getIntersection = │ │ │ │ -Set.findMax: empty set has no maximal element │ │ │ │ -Set.findMin: empty set has no minimal element │ │ │ │ -Set.elemAt: index out of range │ │ │ │ -Set.findIndex: element is not in the set │ │ │ │ -libraries/containers/containers/src/Data/Set/Internal.hs │ │ │ │ -fromList │ │ │ │ -Data.Set.Internal.Set │ │ │ │ -containers-0.7-inplace │ │ │ │ -Data.Set.Internal │ │ │ │ -fromList │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.State0 │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.State1 │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.Push │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.Nada │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.Deleted │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.Inserted │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.Bin │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.Tip │ │ │ │ -UnzipWith │ │ │ │ -ListFinal │ │ │ │ -'FullDig │ │ │ │ -'DefectDig │ │ │ │ -'FullTree │ │ │ │ -'DefectTree │ │ │ │ -'InsNodeDig │ │ │ │ -'InsRightDig │ │ │ │ -InsNodeDig │ │ │ │ -'InsLeftDig │ │ │ │ -'InsDigNode │ │ │ │ -InsDigNode │ │ │ │ -'SnocRTree │ │ │ │ -'EmptyRTree │ │ │ │ -ViewRTree │ │ │ │ -'ConsLTree │ │ │ │ -'EmptyLTree │ │ │ │ -ViewLTree │ │ │ │ -TwoOrThree │ │ │ │ -'RCountMid │ │ │ │ -RCountMid │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'RigidFull │ │ │ │ -'RigidThree │ │ │ │ -'RigidTwo │ │ │ │ -'RigidOne │ │ │ │ -'RigidEmpty │ │ │ │ -Rigidified │ │ │ │ -'SingleTh │ │ │ │ -'EmptyTh │ │ │ │ -FingerTree │ │ │ │ -'ForceBox │ │ │ │ -ForceBox │ │ │ │ -'C:MaybeForce │ │ │ │ -MaybeForce │ │ │ │ -'C:Sized │ │ │ │ -Data.Sequence.Internal.ViewL │ │ │ │ -Data.Sequence.Internal.ViewR │ │ │ │ -coerceFT │ │ │ │ -Data.Sequence.zipWith'.goLeaf internal error: not a singleton │ │ │ │ -chunksOf: A non-empty sequence can only be broken up into positively-sized chunks. │ │ │ │ -scanr1 takes a nonempty sequence as an argument │ │ │ │ -scanl1 takes a nonempty sequence as an argument │ │ │ │ -libraries/containers/containers/src/Data/Sequence/Internal.hs:4013:18-49|SnocRTree m' │ │ │ │ - node │ │ │ │ -libraries/containers/containers/src/Data/Sequence/Internal.hs:3998:17-48|ConsLTree node │ │ │ │ - m' │ │ │ │ -takeTreeNR of empty tree │ │ │ │ -cycleTaking cannot take a positive number of elements from an empty cycle. │ │ │ │ -takeTreeN of empty tree │ │ │ │ -mfix for Data.Sequence.Seq applied to strict function │ │ │ │ -index out of bounds in call to: Data.Sequence.index │ │ │ │ -lookupTree of empty tree │ │ │ │ -libraries/containers/containers/src/Data/Sequence/Internal.hs:2170:15-16|case │ │ │ │ -libraries/containers/containers/src/Data/Sequence/Internal.hs:2237:15-16|case │ │ │ │ - :< fromList │ │ │ │ -Data.Sequence.fromFunction called with negative len │ │ │ │ -fromList2: short list │ │ │ │ -iterateN takes a nonnegative integer argument │ │ │ │ -splitTreeN of empty tree │ │ │ │ -Data.Sequence.Seq │ │ │ │ -replicate takes a nonnegative integer argument │ │ │ │ -replicateA takes a nonnegative integer argument │ │ │ │ -fromList │ │ │ │ -foldl1: empty view │ │ │ │ -foldl1: empty sequence │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty view │ │ │ │ -fromList │ │ │ │ -foldr1: empty sequence │ │ │ │ -libraries/containers/containers/src/Data/Sequence/Internal.hs │ │ │ │ -Data.Sequence.Internal │ │ │ │ -containers-0.7-inplace │ │ │ │ -foldr1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.LFinal │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.LCons │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Split │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.FullDig │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.DefectDig │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Full │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Defect │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.FullTree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.DefectTree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.InsRightDig │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.InsNodeDig │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.InsLeftDig │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.InsDigNode │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.InsOne │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.InsTwo │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Place │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.EmptyR │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.:> │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.EmptyL │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.:< │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.SnocRTree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.EmptyRTree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.ConsLTree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.EmptyLTree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.TOT2 │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.TOT3 │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.RCountMid │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.RigidEmpty │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.RigidOne │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.RigidTwo │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.RigidThree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.RigidFull │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Rigid │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.EmptyTh │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.SingleTh │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.DeepTh │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.EmptyT │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Single │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Deep │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Node2 │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Node3 │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.One │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Two │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Three │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Four │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.One12 │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Two12 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Tree.Tree │ │ │ │ -unfoldTreeM_BF │ │ │ │ -unfoldForestQ │ │ │ │ -libraries/containers/containers/src/Data/Tree.hs │ │ │ │ -containers-0.7-inplace │ │ │ │ -Data.Tree │ │ │ │ -Node {rootLabel = │ │ │ │ -, subForest = │ │ │ │ -rootLabel │ │ │ │ -subForest │ │ │ │ -containers-0.7-inplace:Data.Tree.Node │ │ │ │ -BitQueue │ │ │ │ -BitQueueB │ │ │ │ -Utils.Containers.Internal.BitQueue │ │ │ │ -containers-0.7-inplace │ │ │ │ -containers-0.7-inplace:Utils.Containers.Internal.BitQueue.BQB │ │ │ │ -StrictPair │ │ │ │ -Utils.Containers.Internal.StrictPair │ │ │ │ -containers-0.7-inplace │ │ │ │ -containers-0.7-inplace:Utils.Containers.Internal.StrictPair.:*: │ │ │ │ ./System/Console/CmdArgs/Annotate.hs │ │ │ │ System.Console.CmdArgs.Annotate │ │ │ │ cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ 'ExceptionInt │ │ │ │ ExceptionInt │ │ │ │ Annotate │ │ │ │ 'Missing │ │ │ │ @@ -4338,14 +2584,384 @@ │ │ │ │ unix-2.8.7.0-inplace:System.Posix.Signals.SigChldInfo │ │ │ │ waitStatus │ │ │ │ unix-2.8.7.0-inplace:System.Posix.Process.Internals.Exited │ │ │ │ unix-2.8.7.0-inplace:System.Posix.Process.Internals.Terminated │ │ │ │ unix-2.8.7.0-inplace:System.Posix.Process.Internals.Stopped │ │ │ │ createPipe │ │ │ │ getProcessGroupIDOf │ │ │ │ +Failed reading: not a valid json value │ │ │ │ +',' or '}' │ │ │ │ +object value │ │ │ │ +Failed reading: satisfyWith │ │ │ │ +object key │ │ │ │ +',' or ']' │ │ │ │ +json list value │ │ │ │ +Failed reading: satisfy │ │ │ │ +Failed reading: unescaped control character │ │ │ │ +Failed reading: │ │ │ │ +Failed reading: string without end │ │ │ │ +Failed reading: leading zero │ │ │ │ +Failed reading: takeWhile1 │ │ │ │ +. Expecting │ │ │ │ +found duplicate key: │ │ │ │ +Data.Aeson.Parser.Internal │ │ │ │ +attoparsec-aeson-2.2.2.0-KTu6iK4FIv96FctZIgxSlI │ │ │ │ +parseOnly: impossible error! │ │ │ │ +./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ +Data.Attoparsec.ByteString.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +attoparsec-aeson-2.2.2.0-KTu6iK4FIv96FctZIgxSlI:Data.Aeson.Parser.Internal.SP │ │ │ │ +Failed reading: satisfy │ │ │ │ +letter_iso8859_15 │ │ │ │ +letter_ascii │ │ │ │ +Failed reading: satisfyWith │ │ │ │ +Data.Attoparsec.ByteString.Char8 │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +Failed reading: takeWhile1 │ │ │ │ +Negative exponent │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Char8.SP │ │ │ │ +Data.Attoparsec.ByteString.Lazy │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Lazy.Fail │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Lazy.Done │ │ │ │ +satisfyElem │ │ │ │ +endOfInput │ │ │ │ +./Data/Attoparsec/Internal.hs │ │ │ │ +undefined │ │ │ │ +not enough input │ │ │ │ +Data.Attoparsec.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +'Incomplete │ │ │ │ +'Complete │ │ │ │ +'Partial │ │ │ │ +Data.Attoparsec.Internal.Types │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +Failed reading: mzero │ │ │ │ +Failed reading: mempty │ │ │ │ +Failed reading: empty │ │ │ │ +Incomplete │ │ │ │ +Complete │ │ │ │ +Pos {fromPos = │ │ │ │ +Failed reading: │ │ │ │ +Partial _ │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.C:Chunk │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Complete │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Incomplete │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Fail │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Partial │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Done │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Attoparsec.Number.Number │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +Data.Attoparsec.Number │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Number.I │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Number.D │ │ │ │ +Data.Attoparsec.ByteString.Buffer │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Buffer.Buf │ │ │ │ +Data.Attoparsec.ByteString.FastSet │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +FastSet Sorted │ │ │ │ +FastSet Table │ │ │ │ +internal/Data/Attoparsec/ByteString/FastSet.hs:46:15-16|case │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.I │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Sorted │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Table │ │ │ │ +Data.Attoparsec.Text.Buffer │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Buffer.Buf │ │ │ │ +undefined │ │ │ │ +Failed reading: takeWhile1 │ │ │ │ +Failed reading: takeWhileIncAcc reached end of input │ │ │ │ +Failed reading: takeWhileIncluding reached end of input │ │ │ │ +Failed reading: satisfy │ │ │ │ +Failed reading: skip │ │ │ │ +Failed reading: satisfyWith │ │ │ │ +parseOnly: impossible error! │ │ │ │ +./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ +Data.Attoparsec.ByteString.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Internal.T │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Aeson.Key.Key │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Data.Aeson.Key │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +unKeyMap │ │ │ │ +Data.Aeson.KeyMap.KeyMap │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Data.Aeson.KeyMap │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Aeson.Text │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +TimeOfDay64 │ │ │ │ +Data.Aeson.Encoding.Builder │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Builder.TOD │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Builder.T │ │ │ │ +Data.Text.Internal.Encoding.decodeUtf8: Invalid UTF-8 stream │ │ │ │ +src/Data/Aeson/Internal/Unescape.hs │ │ │ │ +Data.Aeson.Internal.Unescape │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +mfix @Aeson.Parser: $ │ │ │ │ +Error in $ │ │ │ │ +ISuccess │ │ │ │ +Success │ │ │ │ +DotNetTime {fromDotNetTime = │ │ │ │ +rejectUnknownFields = │ │ │ │ +tagSingleConstructors = │ │ │ │ +unwrapUnaryRecords = │ │ │ │ +sumEncoding = │ │ │ │ +allowOmittedFields = │ │ │ │ +omitNothingFields = │ │ │ │ +allNullaryToStringTag = │ │ │ │ +constructorTagModifier =~ │ │ │ │ +fieldLabelModifier =~ │ │ │ │ +ExampleConstructor │ │ │ │ +exampleField │ │ │ │ +Options { │ │ │ │ +, contentsFieldName = │ │ │ │ +TaggedObject {tagFieldName = │ │ │ │ +TwoElemArray │ │ │ │ +ObjectWithSingleField │ │ │ │ +UntaggedValue │ │ │ │ +src/Data/Aeson/Types/Internal.hs │ │ │ │ +'AesonException │ │ │ │ +'JSONKeyOptions │ │ │ │ +JSONKeyOptions │ │ │ │ +'Options │ │ │ │ +'TaggedObject │ │ │ │ +'TwoElemArray │ │ │ │ +'ObjectWithSingleField │ │ │ │ +'UntaggedValue │ │ │ │ +SumEncoding │ │ │ │ +'DotNetTime │ │ │ │ +'Success │ │ │ │ +'ISuccess │ │ │ │ +JSONPathElement │ │ │ │ +contents │ │ │ │ +tagFieldName │ │ │ │ +contentsFieldName │ │ │ │ +src/Data/Aeson/Types/Internal.hs:800:15-16|case │ │ │ │ +fromDotNetTime │ │ │ │ +DotNetTime │ │ │ │ +src/Data/Aeson/Types/Internal.hs:126:27-28|case │ │ │ │ +src/Data/Aeson/Types/Internal.hs:121:26-27|case │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Object (fromList │ │ │ │ +AesonException │ │ │ │ +AesonException │ │ │ │ +Data.Aeson.Types.Internal.Value │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +src/Data/Aeson/Types/Internal.hs:372:24-25|case │ │ │ │ +src/Data/Aeson/Types/Internal.hs:115:34-35|case │ │ │ │ +fromList │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +Data.Vector │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Internal │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Data.Aeson.Types.Internal │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.JSONKeyOptions │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Options │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.TaggedObject │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.UntaggedValue │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.ObjectWithSingleField │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.TwoElemArray │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Object │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Array │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.String │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Number │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Bool │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Null │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Error │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Success │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.IError │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.ISuccess │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Key │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Index │ │ │ │ +/Date(%s │ │ │ │ +'C:KeyValuePair │ │ │ │ +KeyValuePair │ │ │ │ +'C:FromPairs │ │ │ │ +FromPairs │ │ │ │ +EncodeProduct │ │ │ │ +WriteProduct │ │ │ │ +RecordToPairs │ │ │ │ +ConsToJSON' │ │ │ │ +ConsToJSON │ │ │ │ +SumToJSON' │ │ │ │ +UntaggedValue │ │ │ │ +TwoElemArray │ │ │ │ +ObjectWithSingleField │ │ │ │ +'C:GToJSONKey │ │ │ │ +GToJSONKey │ │ │ │ +GetConName │ │ │ │ +TaggedObject' │ │ │ │ +TaggedObject │ │ │ │ +SumToJSON │ │ │ │ +'C:ToJSONKey │ │ │ │ +ToJSONKey │ │ │ │ +'ToJSONKeyValue │ │ │ │ +'ToJSONKeyText │ │ │ │ +ToJSONKeyFunction │ │ │ │ +KeyValueOmit │ │ │ │ +KeyValue │ │ │ │ +'C:ToJSON │ │ │ │ +GToJSON' │ │ │ │ +'To1Args │ │ │ │ +'NoToArgs │ │ │ │ +"sunday" │ │ │ │ +"saturday" │ │ │ │ +"friday" │ │ │ │ +"thursday" │ │ │ │ +"wednesday" │ │ │ │ +"tuesday" │ │ │ │ +"monday" │ │ │ │ +src/Data/Aeson/Types/ToJSON.hs │ │ │ │ +Data.Aeson.Types.ToJSON │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +undefined │ │ │ │ +Type: [a] -> Encoding │ │ │ │ +In module `Data.Aeson.Types.ToJSON' │ │ │ │ +Type: a -> Bool │ │ │ │ +In module `Data.Aeson.Types.ToJSON' │ │ │ │ +denominator │ │ │ │ +numerator │ │ │ │ +saturday │ │ │ │ +thursday │ │ │ │ +wednesday │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValuePair │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:FromPairs │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON2 │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON1 │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSONKey │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.ToJSONKeyText │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.ToJSONKeyValue │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValueOmit │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValue │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.NoToArgs │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.To1Args │ │ │ │ +'Encoding │ │ │ │ +Encoding' │ │ │ │ +Data.Aeson.Encoding.Internal │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Internal.Empty │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Internal.Value │ │ │ │ +'C:ProductSize │ │ │ │ +ProductSize │ │ │ │ +'Tagged2 │ │ │ │ +'C:AllNullary │ │ │ │ +AllNullary │ │ │ │ +'C:IsRecord │ │ │ │ +IsRecord │ │ │ │ +Data.Aeson.Types.Generic │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.:* │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:And │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:AllNullary │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:IsRecord │ │ │ │ +'WrapFilterable │ │ │ │ +WrappedFoldable │ │ │ │ +'BoolPair │ │ │ │ +BoolPair │ │ │ │ +WitherableWithIndex │ │ │ │ +FilterableWithIndex │ │ │ │ +Filterable │ │ │ │ +Witherable │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.BoolPair │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:WitherableWithIndex │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:FilterableWithIndex │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:Witherable │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:Filterable │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ThreeByte │ │ │ │ +ThreeByte │ │ │ │ +'UnpackedUUID │ │ │ │ +Data.UUID.Types.UUID │ │ │ │ +clock_seq_low │ │ │ │ +clock_seq_hi_res │ │ │ │ +time_hi_and_version │ │ │ │ +time_mid │ │ │ │ +time_low │ │ │ │ +UnpackedUUID │ │ │ │ +, node_5 = │ │ │ │ +, node_4 = │ │ │ │ +, node_3 = │ │ │ │ +, node_2 = │ │ │ │ +, node_1 = │ │ │ │ +, node_0 = │ │ │ │ +, clock_seq_low = │ │ │ │ +, clock_seq_hi_res = │ │ │ │ +, time_hi_and_version = │ │ │ │ +, time_mid = │ │ │ │ +UnpackedUUID {time_low = │ │ │ │ +src/Data/UUID/Types/Internal.hs │ │ │ │ +not enough bytes │ │ │ │ +uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q │ │ │ │ +Data.UUID.Types.Internal │ │ │ │ +uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q:Data.UUID.Types.Internal.UnpackedUUID │ │ │ │ +uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q:Data.UUID.Types.Internal.UUID │ │ │ │ +ByteSource │ │ │ │ +Data.UUID.Types.Internal.Builder │ │ │ │ +uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q │ │ │ │ +ShortText │ │ │ │ +Data.Text.Short │ │ │ │ +'ShortText │ │ │ │ +Binary.get(ShortText): Invalid UTF-8 stream │ │ │ │ +undefined │ │ │ │ +invalid length │ │ │ │ +invalid offset │ │ │ │ +fromLitAsciiAddr# │ │ │ │ +fromString │ │ │ │ +foldl1: empty ShortText │ │ │ │ +foldr1: empty ShortText │ │ │ │ +dropAround: the impossible happened │ │ │ │ +src/Data/Text/Short/Internal.hs │ │ │ │ +Data.Text.Short.Internal │ │ │ │ +text-short-0.1.6-FTkQnyfOtFs5yKCNNaAF4b │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +text-short-0.1.6-FTkQnyfOtFs5yKCNNaAF4b:Data.Text.Short.Internal.MBA# │ │ │ │ +Data.Time.Calendar.Quarter.Compat │ │ │ │ +time-compat-1.9.8-GYYpbKeW3HcEA8oTpFyWRN │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ 'MkMonth │ │ │ │ Data.Time.Calendar.Month.Month │ │ │ │ time-1.12.2-inplace │ │ │ │ @@ -4644,14 +3260,949 @@ │ │ │ │ Data.Time.LocalTime.Internal.CalendarDiffTime.CalendarDiffTime │ │ │ │ ctMonths │ │ │ │ time-1.12.2-inplace │ │ │ │ Data.Time.LocalTime.Internal.CalendarDiffTime │ │ │ │ CalendarDiffTime │ │ │ │ stimes: positive multiplier expected │ │ │ │ time-1.12.2-inplace:Data.Time.LocalTime.Internal.CalendarDiffTime.CalendarDiffTime │ │ │ │ +RepeatWithIndex │ │ │ │ +ZipWithIndex │ │ │ │ +SemialignWithIndex │ │ │ │ +Semialign │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ +./Data/HashMap/Internal/Strict.hs │ │ │ │ +Data.HashMap.Internal.Strict │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.Align: internal error: Align HashMap: merge │ │ │ │ +Data.Align: internal error: │ │ │ │ +src/Data/Semialign/Internal.hs │ │ │ │ +Data.Semialign.Internal │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe │ │ │ │ +src/Data/Semialign/Internal.hs:(684,25)-(686,43)|case │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:RepeatWithIndex │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:ZipWithIndex │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:SemialignWithIndex │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Unzip │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Repeat │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Zip │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Unalign │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Align │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Semialign │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.These │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ +Data.These.These │ │ │ │ +Invalid These index │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Data/These.hs:76:13-14|case │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.This │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.That │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.These │ │ │ │ +Data.These.Combinators │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ +Data.Bifunctor.Assoc │ │ │ │ +assoc-1.1.1-30BCdn01wuCLUYQedFJHQR │ │ │ │ +assoc-1.1.1-30BCdn01wuCLUYQedFJHQR:Data.Bifunctor.Assoc.C:Assoc │ │ │ │ +Data.Functor.WithIndex.Instances │ │ │ │ +indexed-traversable-instances-0.1.2-GyDVEOGgPiMHRSSrln1MyH │ │ │ │ +Data.Vector.Fusion.Bundle.Size.checkedAdd: overflow: │ │ │ │ +Data.Vector.Fusion.Bundle.Size.checkedSubtract: underflow: │ │ │ │ +'Unknown │ │ │ │ +src/Data/Vector/Fusion/Bundle/Size.hs:26:19-20|case │ │ │ │ +vector: internal error * for Bundle.size isn't defined │ │ │ │ +vector: internal error abs for Bundle.size isn't defined │ │ │ │ +vector: internal error signum for Bundle.size isn't defined │ │ │ │ +src/Data/Vector/Fusion/Bundle/Size.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Size │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Exact │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Max │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Unknown │ │ │ │ +foldl1M' │ │ │ │ +negative index ( │ │ │ │ +vector too large │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +Data.Stream.Monadic │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Bundle │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Chunk │ │ │ │ +Data.Vector.Generic.Mutable.Base │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Mutable.Base.C:MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +Data.Vector.Generic.Base │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Base.C:Vector │ │ │ │ +fromList │ │ │ │ +checkSlice │ │ │ │ +Arg: step1 │ │ │ │ +Type: Int -> Id (Step Int a) │ │ │ │ +In module `Data.Vector.Generic' │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +length mismatch │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +undefined │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +'MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Data.Vector.Mutable: uninitialised element. If you are trying to compact a vector, use the 'Data.Vector.force' function to remove uninitialised elements from the underlying array. │ │ │ │ +src/Data/Vector/Mutable.hs │ │ │ │ +Data.Vector.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Mutable.MVector │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +fromList │ │ │ │ +Data.Vector.Vector │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +WU?vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Vector │ │ │ │ +invalid slice │ │ │ │ +index out of bounds │ │ │ │ +negative length │ │ │ │ +'Internal │ │ │ │ +checkError │ │ │ │ +internalError │ │ │ │ +*** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ +*** Internal error in package vector *** │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Bounds │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Unsafe │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Internal │ │ │ │ +src/Data/Vector/Generic/New.hs │ │ │ │ +Data.Vector.Generic.New │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.New.New │ │ │ │ +'DropWhile_Yield │ │ │ │ +'DropWhile_Next │ │ │ │ +'DropWhile_Drop │ │ │ │ +DropWhile │ │ │ │ +foldl1M' │ │ │ │ +negative index ( │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +empty stream │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Drop │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ +'Present │ │ │ │ +LookupRes │ │ │ │ +'BitmapIndexed │ │ │ │ +'Collision │ │ │ │ +Data.HashMap.Internal.HashMap │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.HashMap.Internal │ │ │ │ +./Data/HashMap/Internal.hs │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ +cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +BitmapIndexed │ │ │ │ +Collision │ │ │ │ +BitmapIndexed │ │ │ │ +Collision │ │ │ │ +fromList │ │ │ │ +Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ +Data.HashMap.alterF internal error: hit bogus# │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data.HashMap.Internal.(!): key not found │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +Arg: $dHashable │ │ │ │ +Type: Hashable k │ │ │ │ +In module `Data.HashMap.Internal' │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Absent │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Present │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Empty │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.BitmapIndexed │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Leaf │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Full │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Collision │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.L │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +fromList' │ │ │ │ +Data.HashMap.Internal.Array: Undefined element │ │ │ │ +./Data/HashMap/Internal/Array.hs │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.MArray │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.Array │ │ │ │ +Data.HashMap.Internal.List │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ +Data.HashMap.alterF internal error: impossible adjust │ │ │ │ +Data.HashMap.alterF internal error: hit bogus# │ │ │ │ +Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ +./Data/HashMap/Internal/Strict.hs │ │ │ │ +Data.HashMap.Internal.Strict │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Tagged.Tagged │ │ │ │ +undefined │ │ │ │ +src/Data/Tagged.hs │ │ │ │ +Data.Tagged │ │ │ │ +tagged-0.8.9-EraSdp0lx7uJnqESyrqLTP │ │ │ │ +src/Data/ByteString/Builder/Scientific.hs:94:11-57|d : ds' │ │ │ │ +src/Data/ByteString/Builder/Scientific.hs:64:12-63|d : ds' │ │ │ │ +Data.ByteString.Builder.Scientific.formatScientificBuilder/doFmt/Exponent: [] │ │ │ │ +src/Data/ByteString/Builder/Scientific.hs │ │ │ │ +Data.ByteString.Builder.Scientific │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +round default defn: Bad value │ │ │ │ +src/Data/Scientific.hs:1041:16-74|d : ds' │ │ │ │ +src/Data/Scientific.hs:1057:11-64|d : ds' │ │ │ │ +undefined │ │ │ │ +toRationalRepetend: Negative repetend index! │ │ │ │ +toRationalRepetend: Repetend index >= than number of digits in the fractional part! │ │ │ │ +not enough bytes │ │ │ │ +formatScientific/doFmt/FFExponent: [] │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Scientific │ │ │ │ +Data.Scientific.Scientific │ │ │ │ +base10Exponent │ │ │ │ +coefficient │ │ │ │ +fromRational has been applied to a repeating decimal which can't be represented as a Scientific! It's better to avoid performing fractional operations on Scientifics and convert them to other fractional types like Double as early as possible. │ │ │ │ +src/Data/Scientific.hs │ │ │ │ +Scientific │ │ │ │ +Data.Scientific │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.SP │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.Scientific │ │ │ │ +overflow │ │ │ │ +src/Data/Text/Lazy/Builder/Scientific.hs:88:11-57|d : ds' │ │ │ │ +src/Data/Text/Lazy/Builder/Scientific.hs:60:12-63|d : ds' │ │ │ │ +Data.Text.Lazy.Builder.Scientific.formatScientificBuilder/doFmt/Exponent: [] │ │ │ │ +src/Data/Text/Lazy/Builder/Scientific.hs │ │ │ │ +Data.Text.Lazy.Builder.Scientific │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +roundTo: bad Value │ │ │ │ +Negative exponent │ │ │ │ +Data.Scientific: uninitialised element │ │ │ │ +src/Utils.hs │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +end of input │ │ │ │ +Arg: eta │ │ │ │ +Type: ParseError -> Identity b │ │ │ │ +In module `Network.URI' │ │ │ │ +IPv6 address │ │ │ │ +IPv4 Address │ │ │ │ +Name character │ │ │ │ +uriRegName │ │ │ │ +uriUserInfo │ │ │ │ +Network.URI.URIAuth │ │ │ │ +uriFragment │ │ │ │ +uriQuery │ │ │ │ +uriAuthority │ │ │ │ +uriScheme │ │ │ │ +Network.URI.URI │ │ │ │ +'URIAuth │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +!$&'()*+,;= │ │ │ │ +, uriPort = │ │ │ │ +, uriRegName = │ │ │ │ +uriUserInfo = │ │ │ │ +URIAuth { │ │ │ │ +Decimal octet value too large │ │ │ │ +network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1 │ │ │ │ +Network.URI │ │ │ │ +./Network/URI.hs │ │ │ │ +IP address literal │ │ │ │ +Registered name │ │ │ │ +network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URI │ │ │ │ +network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URIAuth │ │ │ │ +Text.Parsec.Combinator │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ + backtracked │ │ │ │ +end of input │ │ │ │ +'ParseError │ │ │ │ +'Message │ │ │ │ +'UnExpect │ │ │ │ +'SysUnExpect │ │ │ │ +toEnum is undefined for Message │ │ │ │ +end of input │ │ │ │ +unexpected │ │ │ │ +expecting │ │ │ │ +unknown parse error │ │ │ │ +libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Error │ │ │ │ +ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ +, column │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SourcePos │ │ │ │ +Text.Parsec.Pos.SourcePos │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Pos │ │ │ │ +SourcePos │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ +'C:Stream │ │ │ │ +'Consumed │ │ │ │ +Consumed │ │ │ │ +Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ +libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ +Text.Parsec.Prim │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +fromList │ │ │ │ +parse error at │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ +Math.NumberTheory.Logarithms.integerLogBase: argument must be positive. │ │ │ │ +Math.NumberTheory.Logarithms.integerLogBase: base must be greater than one. │ │ │ │ +Math.NumberTheory.Logarithms.naturalLogBase: argument must be positive. │ │ │ │ +Math.NumberTheory.Logarithms.naturalLogBase: base must be greater than one. │ │ │ │ +Math.NumberTheory.Logarithms.integerLog10: argument must be positive │ │ │ │ +Math.NumberTheory.Logarithms.naturalaLog10: argument must be non-zero │ │ │ │ +Math.NumberTheory.Logarithms.naturalLog2: argument must be non-zero │ │ │ │ +Math.NumberTheory.Logarithms.integerLog2: argument must be positive │ │ │ │ +Math.NumberTheory.Logarithms.wordLog2: argument must not be 0. │ │ │ │ +Math.NumberTheory.Logarithms.intLog2: argument must be positive │ │ │ │ +src/Math/NumberTheory/Logarithms.hs │ │ │ │ +Math.NumberTheory.Logarithms │ │ │ │ +integer-logarithms-1.0.4-EGUePRItLn25BOip7X1eqQ │ │ │ │ +Negative exponent │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +src/Data/Integer/Conversion.hs │ │ │ │ +Data.Integer.Conversion │ │ │ │ +integer-conversion-0.1.1-1d0qPEeJLYF9qYcZwwPBMd │ │ │ │ +'C:MonadPrimBase │ │ │ │ +MonadPrimBase │ │ │ │ +'C:MonadPrim │ │ │ │ +MonadPrim │ │ │ │ +PrimBase │ │ │ │ +PrimMonad │ │ │ │ +Control.Monad.Primitive │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ +'PrimStorable │ │ │ │ +PrimStorable │ │ │ │ +Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ +./Data/Primitive/Types.hs │ │ │ │ +Data.Primitive.Types │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +undefined │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ +'PushArray │ │ │ │ +'EmptyStack │ │ │ │ +ArrayStack │ │ │ │ +'MutableArray │ │ │ │ +MutableArray │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +Data.Primitive.Array.Array │ │ │ │ +unsafeArrayFromListN' │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +emptyArray# │ │ │ │ +negative multiplier │ │ │ │ +mfix for Data.Primitive.Array applied to strict function. │ │ │ │ +mzipWith │ │ │ │ +mapArray' │ │ │ │ +bad indexing │ │ │ │ +traverse │ │ │ │ +toConstr │ │ │ │ +Data.Primitive.Array.MutableArray │ │ │ │ +infinite arrays are not well defined │ │ │ │ +uninitialized element │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +fromListN │ │ │ │ +impossible │ │ │ │ +emptyArray │ │ │ │ +empty array │ │ │ │ +Data.Primitive.Array. │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.Array │ │ │ │ +./Data/Primitive/Array.hs │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ +fromList │ │ │ │ +'FromListNTag │ │ │ │ +'FromListTag │ │ │ │ +Data.Primitive.Internal.Read │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ +Foldable1WithIndex │ │ │ │ +'SNothing │ │ │ │ +'FromMaybe │ │ │ │ +FromMaybe │ │ │ │ +TraversableWithIndex │ │ │ │ +FoldableWithIndex │ │ │ │ +FunctorWithIndex │ │ │ │ +'Indexing │ │ │ │ +Indexing │ │ │ │ +'Sequenced │ │ │ │ +Sequenced │ │ │ │ +'Traversed │ │ │ │ +Traversed │ │ │ │ +Sequenced: value used │ │ │ │ +Traversed: value used │ │ │ │ +src/WithIndex.hs │ │ │ │ +WithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:Foldable1WithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SNothing │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SJust │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:TraversableWithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FoldableWithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FunctorWithIndex │ │ │ │ +'UnsafeDList │ │ │ │ +Data.DList.stimes: negative multiplier │ │ │ │ +fromList │ │ │ │ +Data.DList.tail: empty DList │ │ │ │ +Data.DList.head: empty DList │ │ │ │ +./Data/DList/Internal.hs │ │ │ │ +Data.DList.Internal │ │ │ │ +dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ +fromList │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Fix │ │ │ │ +data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb │ │ │ │ +Data.Fix.Fix │ │ │ │ +unfoldMu │ │ │ │ +unfoldNu unFix │ │ │ │ +unfoldNu │ │ │ │ +unfoldMu unFix │ │ │ │ +data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb:Data.Fix.Nu │ │ │ │ +Hashable2 │ │ │ │ +Hashable1 │ │ │ │ +'C:Hashable │ │ │ │ +Hashable │ │ │ │ +GHashable │ │ │ │ +'HashArgs1 │ │ │ │ +'HashArgs0 │ │ │ │ +HashArgs │ │ │ │ +Data.Hashable.Class │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ +K@~Data.Hashable.LowLevel │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +breakOnAll │ │ │ │ +: empty input │ │ │ │ +Negative index │ │ │ │ +Index too large │ │ │ │ +streamError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ +Data.Text.Internal.Fusion │ │ │ │ +emptyError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Text.Text │ │ │ │ +Data.Text.Internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +unpackCStringLen# │ │ │ │ +overflow │ │ │ │ +Data.Text.stimes: given number does not fit into an Int! │ │ │ │ +Data.Text.stimes: given number is negative! │ │ │ │ +overflowError │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text. │ │ │ │ +: size overflow │ │ │ │ +Data.Text.Array │ │ │ │ +text-2.1.3-inplace │ │ │ │ + at position │ │ │ │ +decodeASCII: detected non-ASCII codepoint │ │ │ │ +libraries/text/src/Data/Text/Encoding.hs │ │ │ │ +Decoding │ │ │ │ +Data.Text.Encoding │ │ │ │ +text-2.1.3-inplace │ │ │ │ +UTF-32BE │ │ │ │ +streamUtf32BE │ │ │ │ +UTF-32LE │ │ │ │ +streamUtf32LE │ │ │ │ +overflow │ │ │ │ +UTF-16BE │ │ │ │ +streamUtf16BE │ │ │ │ +UTF-16LE │ │ │ │ +streamUtf16LE │ │ │ │ +Data.Text.Encoding: Invalid UTF-8 stream │ │ │ │ +text-2.1.3-inplace:Data.Text.Encoding.Some │ │ │ │ +libraries/text/src/Data/Text/Encoding/Error.hs │ │ │ │ +'EncodeError │ │ │ │ +'DecodeError │ │ │ │ +libraries/text/src/Data/Text/Encoding/Error.hs:76:15-16|case │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Encoding.Error │ │ │ │ +UnicodeException │ │ │ │ +Cannot encode character '\x │ │ │ │ +Cannot encode input: │ │ │ │ +Cannot decode byte '\x │ │ │ │ +Cannot decode input: │ │ │ │ +text-2.1.3-inplace:Data.Text.Encoding.Error.DecodeError │ │ │ │ +text-2.1.3-inplace:Data.Text.Encoding.Error.EncodeError │ │ │ │ +overflow │ │ │ │ +Data.Text.append: size overflow │ │ │ │ +libraries/text/src/Data/Text/Internal.hs │ │ │ │ +Data.Text.Internal │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Text │ │ │ │ +Data.Text.Internal.Builder │ │ │ │ +text-2.1.3-inplace │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Builder.Buffer │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +libraries/text/src/Data/Text/Internal/Encoding.hs │ │ │ │ +'Utf8State │ │ │ │ +Utf8State │ │ │ │ +'PartialUtf8CodePoint │ │ │ │ +PartialUtf8CodePoint │ │ │ │ +Data.Text.Internal.Encoding │ │ │ │ +text-2.1.3-inplace │ │ │ │ +, partialUtf8CodePoint = │ │ │ │ +Utf8State {utf8CodePointState = │ │ │ │ +PartialUtf8CodePoint │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8State │ │ │ │ +UTF-16LE │ │ │ │ +streamUtf16LE │ │ │ │ +UTF-16BE │ │ │ │ +streamUtf16BE │ │ │ │ +UTF-32BE │ │ │ │ +streamUtf32BE │ │ │ │ +UTF-32LE │ │ │ │ +streamUtf32LE │ │ │ │ +Data.Text.Internal.Encoding.Fusion │ │ │ │ +text-2.1.3-inplace │ │ │ │ +streamUtf8 │ │ │ │ +: Invalid │ │ │ │ +Data.Text.Internal.Encoding.Fusion. │ │ │ │ + │ │ │ │ +'Incomplete │ │ │ │ +DecoderResult │ │ │ │ +'CodePoint │ │ │ │ +CodePoint │ │ │ │ +'DecoderState │ │ │ │ +DecoderState │ │ │ │ +'ByteClass │ │ │ │ +ByteClass │ │ │ │ +Data.Text.Internal.Encoding.Utf8 │ │ │ │ +text-2.1.3-inplace │ │ │ │ +DecoderState │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Accept │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Incomplete │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Reject │ │ │ │ +Data.Text.Internal.Fusion.CaseMapping │ │ │ │ +text-2.1.3-inplace │ │ │ │ +overflow │ │ │ │ +head_empty │ │ │ │ +Empty stream │ │ │ │ +Negative index │ │ │ │ +Index too large │ │ │ │ +emptyError │ │ │ │ +Internal error │ │ │ │ +internalError │ │ │ │ +streamError │ │ │ │ +Data.Text.Internal.Fusion.Common. │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Z1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Z2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.NS │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.JS │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.RI │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Just1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Just2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I3 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Init0 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Init1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.L │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.R │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.N │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.J │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.C0 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.C1 │ │ │ │ +Data.Text.Internal.Fusion.Size: size overflow │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Size.hs │ │ │ │ +Between │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Size.hs:49:23-24|case │ │ │ │ +'Between │ │ │ │ +'Unknown │ │ │ │ +Data.Text.Internal.Fusion.Size │ │ │ │ +text-2.1.3-inplace │ │ │ │ +overflow │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Size.hs:102:10-17| │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Size.hs:102:10-17| │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Size.Between │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Size.Unknown │ │ │ │ +Data.Text.Internal.Fusion.Types │ │ │ │ +text-2.1.3-inplace │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Types.hs:(109,7)-(118,26)|function loop │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Types.hs:(96,7)-(103,71)|function loop │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Stream │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Done │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Skip │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Yield │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Scan1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Scan2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.:*: │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS0 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS3 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.CC │ │ │ │ +Data.Text.Lazy: invariant violation: │ │ │ │ +libraries/text/src/Data/Text/Internal/Lazy.hs │ │ │ │ +Data.Text.Internal.Lazy │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Empty │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Chunk │ │ │ │ +Data.Text.Internal.Search │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Search.:* │ │ │ │ +StrictTextBuilder │ │ │ │ +Data.Text.Internal.StrictBuilder │ │ │ │ +text-2.1.3-inplace │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.StrictBuilder.StrictTextBuilder │ │ │ │ +breakOnAll │ │ │ │ +fromList │ │ │ │ +impossibleError │ │ │ │ +: impossible case │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +: empty input │ │ │ │ +Data.Text.Lazy. │ │ │ │ +Negative index │ │ │ │ +Index too large │ │ │ │ +streamError │ │ │ │ +libraries/text/src/Data/Text/Internal/Lazy/Fusion.hs │ │ │ │ +Data.Text.Internal.Lazy.Fusion │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +emptyError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +fromStrict │ │ │ │ +Data.Text.Lazy.Text.gunfold │ │ │ │ +Data.Text.Lazy.Text │ │ │ │ +Data.Text.Lazy.stimes: given number is negative! │ │ │ │ +libraries/text/src/Data/Text/Lazy.hs │ │ │ │ +Data.Text.Lazy │ │ │ │ +text-2.1.3-inplace │ │ │ │ +overflow │ │ │ │ +putH: the impossible happened │ │ │ │ +splith: the impossible happened. │ │ │ │ +libraries/text/src/Data/Text/Lazy/Builder/Int.hs │ │ │ │ +Data.Text.Lazy.Builder.Int │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Lazy.Builder.Int.hexadecimal: applied to negative number │ │ │ │ +text-2.1.3-inplace:Data.Text.Lazy.Builder.Int.T │ │ │ │ +overflow │ │ │ │ +-Infinity │ │ │ │ +Infinity │ │ │ │ +formatRealFloat/doFmt/Fixed: [] │ │ │ │ +formatRealFloat/doFmt/Exponent/Just: [] │ │ │ │ +formatRealFloat/doFmt/Exponent/Nothing: [] │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +toEnum{FPFormat}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +'Generic │ │ │ │ +'Exponent │ │ │ │ +FPFormat │ │ │ │ +succ{FPFormat}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{FPFormat}: tried to take `pred' of first tag in enumeration │ │ │ │ +libraries/text/src/Data/Text/Lazy/Builder/RealFloat.hs │ │ │ │ +Data.Text.Lazy.Builder.RealFloat │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Exponent │ │ │ │ +Negative exponent │ │ │ │ +text-2.1.3-inplace:Data.Text.Lazy.Builder.RealFloat.Exponent │ │ │ │ +text-2.1.3-inplace:Data.Text.Lazy.Builder.RealFloat.Fixed │ │ │ │ +text-2.1.3-inplace:Data.Text.Lazy.Builder.RealFloat.Generic │ │ │ │ +Data.Text.Lazy.Encoding │ │ │ │ +text-2.1.3-inplace │ │ │ │ +UTF-32BE │ │ │ │ +streamUtf32BE │ │ │ │ +UTF-32LE │ │ │ │ +streamUtf32LE │ │ │ │ +overflow │ │ │ │ +UTF-16BE │ │ │ │ +streamUtf16BE │ │ │ │ +UTF-16LE │ │ │ │ +streamUtf16LE │ │ │ │ +Data.Text.Internal.Encoding: Invalid UTF-8 stream │ │ │ │ +Data.Text.Unsafe │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Unsafe.Iter │ │ │ │ +Data.Text.Show │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Internal.Transformation │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Internal.Builder.Functions │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Internal.Builder.Int.Digits │ │ │ │ +text-2.1.3-inplace │ │ │ │ +00010203040506070809101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899 │ │ │ │ +roundTo: bad Value │ │ │ │ +libraries/text/src/Data/Text/Internal/Builder/RealFloat/Functions.hs │ │ │ │ +Data.Text.Internal.Builder.RealFloat.Functions │ │ │ │ +text-2.1.3-inplace │ │ │ │ +UTF-16LE │ │ │ │ +streamUtf16LE │ │ │ │ +UTF-16BE │ │ │ │ +streamUtf16BE │ │ │ │ +UTF-32BE │ │ │ │ +streamUtf32BE │ │ │ │ +UTF-32LE │ │ │ │ +streamUtf32LE │ │ │ │ +Data.Text.Internal.Lazy.Encoding.Fusion │ │ │ │ +text-2.1.3-inplace │ │ │ │ +streamUtf8 │ │ │ │ +: Invalid │ │ │ │ +Data.Text.Lazy.Encoding.Fusion. │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.T │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S0 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S3 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S4 │ │ │ │ +Data.Text.Internal.Lazy.Search │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Binary.Put │ │ │ │ +binary-0.8.9.3-inplace │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Put.PairS │ │ │ │ +isolate: negative size │ │ │ │ + bytes which is less than the expected │ │ │ │ +isolate: the decoder consumed │ │ │ │ +'BytesRead │ │ │ │ +'Partial │ │ │ │ +Data.Binary.Get.Internal │ │ │ │ +binary-0.8.9.3-inplace │ │ │ │ +BytesRead │ │ │ │ +Partial _ │ │ │ │ +not enough bytes │ │ │ │ +Data.Binary.Get(Alternative).empty │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Internal.Fail │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Internal.Partial │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Internal.Done │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Internal.BytesRead │ │ │ │ + Deserialized type: │ │ │ │ + Expected type: │ │ │ │ +GHCi.TH.Binary: Type mismatch │ │ │ │ + to Bool │ │ │ │ + to Ordering │ │ │ │ +Could not map value │ │ │ │ +NonEmpty is empty! │ │ │ │ +Applied type: │ │ │ │ +To argument: │ │ │ │ +Found argument of kind: │ │ │ │ +Where the constructor: │ │ │ │ +Expects an argument of kind: │ │ │ │ +GHCi.TH.Binary.putKindRep: invalid tag │ │ │ │ +GHCi.TH.Binary.putRuntimeRep: invalid tag │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +GHCi.TH.Binary.putTypeLitSort: invalid tag │ │ │ │ +'C:Binary │ │ │ │ +GBinaryGet │ │ │ │ +GBinaryPut │ │ │ │ +Data.Binary.Class │ │ │ │ +binary-0.8.9.3-inplace │ │ │ │ +Not a valid Unicode code point! │ │ │ │ +not enough bytes │ │ │ │ +GHCi.TH.Binary.getSomeTypeRep: Kind mismatch │ │ │ │ +GHCi.TH.Binary.getSomeTypeRep: Invalid SomeTypeRep │ │ │ │ +GHCi.TH.Binary.getSomeTypeRep: Kind mismatch │ │ │ │ +GHCi.TH.Binary.getSomeTypeRep: Applied non-arrow type │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Class.C:Binary │ │ │ │ +Data.Binary.Get.runGet at position │ │ │ │ +Data.Binary.Get.runGetState at position │ │ │ │ +libraries/binary/src/Data/Binary/Get.hs │ │ │ │ +'Partial │ │ │ │ +Data.Binary.Get │ │ │ │ +binary-0.8.9.3-inplace │ │ │ │ +not enough bytes │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Fail │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Partial │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Done │ │ │ │ libraries/filepath/System/FilePath/Internal.hs │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ lastError │ │ │ │ System.FilePath.Posix │ │ │ │ filepath-1.5.4.0-inplace │ │ │ │ @@ -4685,14 +4236,121 @@ │ │ │ │ Cannot decode input: │ │ │ │ 'EncodingError │ │ │ │ UTF-16LE_b │ │ │ │ os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ System.OsString.Internal.Exception │ │ │ │ os-string-2.0.7-inplace │ │ │ │ +CoArbitrary │ │ │ │ +GCoArbitrary │ │ │ │ +'C:GSubtermsIncl │ │ │ │ +GSubtermsIncl │ │ │ │ +'C:GSubterms │ │ │ │ +GSubterms │ │ │ │ +RecursivelyShrink │ │ │ │ +Arbitrary2 │ │ │ │ +Arbitrary1 │ │ │ │ +'C:Arbitrary │ │ │ │ +Arbitrary │ │ │ │ +src/Test/QuickCheck/Arbitrary.hs:(1172,7)-(1173,45)|function ilog2 │ │ │ │ +frequency │ │ │ │ +src/Test/QuickCheck/Arbitrary.hs │ │ │ │ +Test.QuickCheck.Arbitrary │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +elements │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.:< │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary2 │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary1 │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary │ │ │ │ +Test.QuickCheck.resize: negative size │ │ │ │ +Uncaught exception in sample: │ │ │ │ + │ │ │ │ +fromJust │ │ │ │ +QuickCheck.oneof used with empty list │ │ │ │ +QuickCheck.frequency used with empty list │ │ │ │ +QuickCheck.pick used with empty list │ │ │ │ +QuickCheck.frequency: all weights were zero │ │ │ │ +QuickCheck.frequency: negative weight │ │ │ │ +QuickCheck.elements used with empty list │ │ │ │ +elements │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +Test.QuickCheck.Gen │ │ │ │ +src/Test/QuickCheck/Gen.hs │ │ │ │ +QuickCheck.growingElements used with empty list │ │ │ │ +'C:Splittable │ │ │ │ +Splittable │ │ │ │ +Test.QuickCheck.Random │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Random.C:Splittable │ │ │ │ +src/Test/QuickCheck/Exception.hs │ │ │ │ +Test.QuickCheck.Exception │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +DISCARD. You should not see this exception, it is internal to QuickCheck. │ │ │ │ +'NotShrunk │ │ │ │ +Function │ │ │ │ +GFunction │ │ │ │ +Test.QuickCheck.Function │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Fun │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Shrunk │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.NotShrunk │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Pair │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.:+: │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Unit │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Nil │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Table │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Map │ │ │ │ +Test.QuickCheck.Poly │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +System.Random │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.C:Random │ │ │ │ +StdGen {unStdGen = │ │ │ │ +StateGen {unStateGen = │ │ │ │ +'StateGen │ │ │ │ +StateGen │ │ │ │ +'C:RandomGen │ │ │ │ +RandomGen │ │ │ │ +UniformRange │ │ │ │ +GUniform │ │ │ │ +'StateGenM │ │ │ │ +StateGenM │ │ │ │ +FrozenGen │ │ │ │ +'C:StatefulGen │ │ │ │ +StatefulGen │ │ │ │ +System.Random.Internal │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ +'C:Finite │ │ │ │ +Cardinality │ │ │ │ +GFinite: V1 has no inhabitants │ │ │ │ +src/System/Random/GFinite.hs │ │ │ │ +System.Random.GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +src/System/Random/SplitMix.hs │ │ │ │ +System.Random.SplitMix │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +src/System/Random/SplitMix32.hs │ │ │ │ +System.Random.SplitMix32 │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ MonadCont │ │ │ │ Control.Monad.Cont.Class │ │ │ │ mtl-2.3.1-inplace │ │ │ │ mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ MonadError │ │ │ │ Control.Monad.Error.Class │ │ │ │ mtl-2.3.1-inplace │ │ │ │ @@ -4991,14 +4649,356 @@ │ │ │ │ stimes @ByteString: non-negative multiplier expected │ │ │ │ ByteString │ │ │ │ SizeOverflowException │ │ │ │ bytestring-0.12.2.0-inplace │ │ │ │ Data.ByteString.Internal.Type │ │ │ │ libraries/bytestring/Data/ByteString/Internal/Type.hs │ │ │ │ bytestring-0.12.2.0-inplace:Data.ByteString.Internal.Type.BS │ │ │ │ +'Nondistinct │ │ │ │ +'Distinct │ │ │ │ +Distinct │ │ │ │ +'Inserted │ │ │ │ +Inserted │ │ │ │ +updateMaxWithKey Nil │ │ │ │ +updateMinWithKey Nil │ │ │ │ +libraries/containers/containers/src/Data/IntMap/Strict/Internal.hs │ │ │ │ +Data.IntMap.Strict.Internal │ │ │ │ +containers-0.7-inplace │ │ │ │ +libraries/containers/containers/src/Data/IntMap/Strict/Internal.hs:(779,19)-(780,85)|lambda │ │ │ │ +libraries/containers/containers/src/Data/IntMap/Strict/Internal.hs:733:24-72|lambda │ │ │ │ +containers-0.7-inplace:Data.IntMap.Strict.Internal.Distinct │ │ │ │ +containers-0.7-inplace:Data.IntMap.Strict.Internal.Nondistinct │ │ │ │ +containers-0.7-inplace:Data.IntMap.Strict.Internal.Inserted │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.IntSet.keysSet: Nil │ │ │ │ +libraries/containers/containers/src/Data/IntMap/Internal.hs:(1353,19)-(1356,30)|lambda │ │ │ │ +libraries/containers/containers/src/Data/IntMap/Internal.hs:1307:24-71|lambda │ │ │ │ + is not an element of the map │ │ │ │ +IntMap.!: key │ │ │ │ +'Nondistinct │ │ │ │ +'Distinct │ │ │ │ +Distinct │ │ │ │ +'Inserted │ │ │ │ +Inserted │ │ │ │ +'SplitLookup │ │ │ │ +SplitLookup │ │ │ │ +'WhenMatched │ │ │ │ +WhenMatched │ │ │ │ +'WhenMissing │ │ │ │ +WhenMissing │ │ │ │ +updateMinWithKey Nil │ │ │ │ +updateMaxWithKey Nil │ │ │ │ +deleteFindMax: empty map has no maximal element │ │ │ │ +maxViewWithKeySure Nil │ │ │ │ +maxViewWithKey_go Nil │ │ │ │ +deleteFindMin: empty map has no minimal element │ │ │ │ +minViewWithKeySure Nil │ │ │ │ +minViewWithKey_go Nil │ │ │ │ +findMax: empty map has no maximal element │ │ │ │ +findMin: empty map has no minimal element │ │ │ │ +Data.IntMap.Internal.IntMap │ │ │ │ +fromList │ │ │ │ +Data.Foldable.minimum (for Data.IntMap): empty map │ │ │ │ +Data.Foldable.maximum (for Data.IntMap): empty map │ │ │ │ +libraries/containers/containers/src/Data/IntMap/Internal.hs │ │ │ │ +Data.IntMap.Internal │ │ │ │ +containers-0.7-inplace │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +fromList │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.Distinct │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.Nondistinct │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.Inserted │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.SplitLookup │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.View │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.WhenMissing │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.Bin │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.Tip │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.Nil │ │ │ │ +findMax: empty set has no maximal element │ │ │ │ +findMax Nil │ │ │ │ +deleteFindMax: empty set has no maximal element │ │ │ │ +maxView Nil │ │ │ │ +findMin: empty set has no minimal element │ │ │ │ +findMin Nil │ │ │ │ +deleteFindMin: empty set has no minimal element │ │ │ │ +minView Nil │ │ │ │ +fromList │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +libraries/containers/containers/src/Data/IntSet/Internal.hs │ │ │ │ +'Inserted │ │ │ │ +Inserted │ │ │ │ +fromList │ │ │ │ +Data.IntSet.Internal.IntSet │ │ │ │ +containers-0.7-inplace │ │ │ │ +Data.IntSet.Internal │ │ │ │ +containers-0.7-inplace:Data.IntSet.Internal.Inserted │ │ │ │ +containers-0.7-inplace:Data.IntSet.Internal.Bin │ │ │ │ +containers-0.7-inplace:Data.IntSet.Internal.Tip │ │ │ │ +containers-0.7-inplace:Data.IntSet.Internal.Nil │ │ │ │ +Map.updateAt: index out of range │ │ │ │ +mergeWithKey: Given function only1 does not fulfill required conditions (see documentation) │ │ │ │ +libraries/containers/containers/src/Data/Map/Strict/Internal.hs │ │ │ │ +Data.Map.Strict.Internal │ │ │ │ +containers-0.7-inplace │ │ │ │ +'MaxView │ │ │ │ +'MinView │ │ │ │ +'StrictTriple │ │ │ │ +StrictTriple │ │ │ │ +FromDistinctMonoState │ │ │ │ +'WhenMatched │ │ │ │ +WhenMatched │ │ │ │ +'WhenMissing │ │ │ │ +WhenMissing │ │ │ │ +'AltBigger │ │ │ │ +'AltSmaller │ │ │ │ +'AltSame │ │ │ │ +'TraceResult │ │ │ │ +TraceResult │ │ │ │ +AreWeStrict │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +mergeWithKey: Given function only1 does not fulfill required conditions (see documentation) │ │ │ │ +Map.deleteAt: index out of range │ │ │ │ +Map.updateAt: index out of range │ │ │ │ +Map.deleteFindMin: can not return the minimal element of an empty map │ │ │ │ +Failure in Data.Map.balanceR │ │ │ │ +Map.deleteFindMax: can not return the maximal element of an empty map │ │ │ │ +Failure in Data.Map.balanceL │ │ │ │ +Failure in Data.Map.balance │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Map.findMax: empty map has no maximal element │ │ │ │ +Map.findMin: empty map has no minimal element │ │ │ │ +Map.!: given key is not an element in the map │ │ │ │ +Map.elemAt: index out of range │ │ │ │ +Map.findIndex: element is not in the map │ │ │ │ +Data.Map.Internal.Map │ │ │ │ +Data.Foldable.maximum (for Data.Map): empty map │ │ │ │ +Data.Foldable.minimum (for Data.Map): empty map │ │ │ │ +libraries/containers/containers/src/Data/Map/Internal.hs │ │ │ │ +Data.Map.Internal │ │ │ │ +containers-0.7-inplace │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.MaxView │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.MinView │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.StrictTriple │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.State0 │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.State1 │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.Push │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.Nada │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.WhenMissing │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.AltSmaller │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.AltBigger │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.AltAdj │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.AltSame │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.TraceResult │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.Strict │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.Lazy │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.Bin │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.Tip │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MergeSet │ │ │ │ +MergeSet │ │ │ │ +FromDistinctMonoState │ │ │ │ +'Intersection │ │ │ │ +Intersection │ │ │ │ +'Inserted │ │ │ │ +'Deleted │ │ │ │ +AlteredSet │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Set.deleteAt: index out of range │ │ │ │ +Set.deleteFindMin: can not return the minimal element of an empty set │ │ │ │ +Failure in Data.Set.balanceR │ │ │ │ +Set.deleteFindMax: can not return the maximal element of an empty set │ │ │ │ +Failure in Data.Set.balanceL │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Intersection {getIntersection = fromList │ │ │ │ +Intersection {getIntersection = │ │ │ │ +Set.findMax: empty set has no maximal element │ │ │ │ +Set.findMin: empty set has no minimal element │ │ │ │ +Set.elemAt: index out of range │ │ │ │ +Set.findIndex: element is not in the set │ │ │ │ +libraries/containers/containers/src/Data/Set/Internal.hs │ │ │ │ +fromList │ │ │ │ +Data.Set.Internal.Set │ │ │ │ +containers-0.7-inplace │ │ │ │ +Data.Set.Internal │ │ │ │ +fromList │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.State0 │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.State1 │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.Push │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.Nada │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.Deleted │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.Inserted │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.Bin │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.Tip │ │ │ │ +UnzipWith │ │ │ │ +ListFinal │ │ │ │ +'FullDig │ │ │ │ +'DefectDig │ │ │ │ +'FullTree │ │ │ │ +'DefectTree │ │ │ │ +'InsNodeDig │ │ │ │ +'InsRightDig │ │ │ │ +InsNodeDig │ │ │ │ +'InsLeftDig │ │ │ │ +'InsDigNode │ │ │ │ +InsDigNode │ │ │ │ +'SnocRTree │ │ │ │ +'EmptyRTree │ │ │ │ +ViewRTree │ │ │ │ +'ConsLTree │ │ │ │ +'EmptyLTree │ │ │ │ +ViewLTree │ │ │ │ +TwoOrThree │ │ │ │ +'RCountMid │ │ │ │ +RCountMid │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'RigidFull │ │ │ │ +'RigidThree │ │ │ │ +'RigidTwo │ │ │ │ +'RigidOne │ │ │ │ +'RigidEmpty │ │ │ │ +Rigidified │ │ │ │ +'SingleTh │ │ │ │ +'EmptyTh │ │ │ │ +FingerTree │ │ │ │ +'ForceBox │ │ │ │ +ForceBox │ │ │ │ +'C:MaybeForce │ │ │ │ +MaybeForce │ │ │ │ +'C:Sized │ │ │ │ +Data.Sequence.Internal.ViewL │ │ │ │ +Data.Sequence.Internal.ViewR │ │ │ │ +coerceFT │ │ │ │ +Data.Sequence.zipWith'.goLeaf internal error: not a singleton │ │ │ │ +chunksOf: A non-empty sequence can only be broken up into positively-sized chunks. │ │ │ │ +scanr1 takes a nonempty sequence as an argument │ │ │ │ +scanl1 takes a nonempty sequence as an argument │ │ │ │ +libraries/containers/containers/src/Data/Sequence/Internal.hs:4013:18-49|SnocRTree m' │ │ │ │ + node │ │ │ │ +libraries/containers/containers/src/Data/Sequence/Internal.hs:3998:17-48|ConsLTree node │ │ │ │ + m' │ │ │ │ +takeTreeNR of empty tree │ │ │ │ +cycleTaking cannot take a positive number of elements from an empty cycle. │ │ │ │ +takeTreeN of empty tree │ │ │ │ +mfix for Data.Sequence.Seq applied to strict function │ │ │ │ +index out of bounds in call to: Data.Sequence.index │ │ │ │ +lookupTree of empty tree │ │ │ │ +libraries/containers/containers/src/Data/Sequence/Internal.hs:2170:15-16|case │ │ │ │ +libraries/containers/containers/src/Data/Sequence/Internal.hs:2237:15-16|case │ │ │ │ + :< fromList │ │ │ │ +Data.Sequence.fromFunction called with negative len │ │ │ │ +fromList2: short list │ │ │ │ +iterateN takes a nonnegative integer argument │ │ │ │ +splitTreeN of empty tree │ │ │ │ +Data.Sequence.Seq │ │ │ │ +replicate takes a nonnegative integer argument │ │ │ │ +replicateA takes a nonnegative integer argument │ │ │ │ +fromList │ │ │ │ +foldl1: empty view │ │ │ │ +foldl1: empty sequence │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty view │ │ │ │ +fromList │ │ │ │ +foldr1: empty sequence │ │ │ │ +libraries/containers/containers/src/Data/Sequence/Internal.hs │ │ │ │ +Data.Sequence.Internal │ │ │ │ +containers-0.7-inplace │ │ │ │ +foldr1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.LFinal │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.LCons │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Split │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.FullDig │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.DefectDig │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Full │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Defect │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.FullTree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.DefectTree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.InsRightDig │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.InsNodeDig │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.InsLeftDig │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.InsDigNode │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.InsOne │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.InsTwo │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Place │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.EmptyR │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.:> │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.EmptyL │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.:< │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.SnocRTree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.EmptyRTree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.ConsLTree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.EmptyLTree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.TOT2 │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.TOT3 │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.RCountMid │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.RigidEmpty │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.RigidOne │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.RigidTwo │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.RigidThree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.RigidFull │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Rigid │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.EmptyTh │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.SingleTh │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.DeepTh │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.EmptyT │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Single │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Deep │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Node2 │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Node3 │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.One │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Two │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Three │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Four │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.One12 │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Two12 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Tree.Tree │ │ │ │ +unfoldTreeM_BF │ │ │ │ +unfoldForestQ │ │ │ │ +libraries/containers/containers/src/Data/Tree.hs │ │ │ │ +containers-0.7-inplace │ │ │ │ +Data.Tree │ │ │ │ +Node {rootLabel = │ │ │ │ +, subForest = │ │ │ │ +rootLabel │ │ │ │ +subForest │ │ │ │ +containers-0.7-inplace:Data.Tree.Node │ │ │ │ +BitQueue │ │ │ │ +BitQueueB │ │ │ │ +Utils.Containers.Internal.BitQueue │ │ │ │ +containers-0.7-inplace │ │ │ │ +containers-0.7-inplace:Utils.Containers.Internal.BitQueue.BQB │ │ │ │ +StrictPair │ │ │ │ +Utils.Containers.Internal.StrictPair │ │ │ │ +containers-0.7-inplace │ │ │ │ +containers-0.7-inplace:Utils.Containers.Internal.StrictPair.:*: │ │ │ │ extsEnabled │ │ │ │ isExtEnabled │ │ │ │ addCorePlugin │ │ │ │ addModFinalizer │ │ │ │ addForeignFilePath │ │ │ │ addTopDecls │ │ │ │ addTempFile │ │ │ │ @@ -5823,18 +5823,14 @@ │ │ │ │ libraries/template-haskell/vendored-filepath/System/FilePath/Posix.hs │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ lastError │ │ │ │ System.FilePath.Posix │ │ │ │ template-haskell │ │ │ │ -(),;[]`{}_"' │ │ │ │ -!#$%&*+./<=>?@\^|~- │ │ │ │ -GHC.Lexeme │ │ │ │ -ghc-boot-th-9.10.3-inplace │ │ │ │ 'C:NFData │ │ │ │ 'RnfArgs1 │ │ │ │ 'RnfArgs0 │ │ │ │ Control.DeepSeq │ │ │ │ deepseq-1.5.0.0-inplace │ │ │ │ deepseq-1.5.0.0-inplace:Control.DeepSeq.C:NFData2 │ │ │ │ deepseq-1.5.0.0-inplace:Control.DeepSeq.C:NFData1 │ │ │ │ @@ -5849,14 +5845,18 @@ │ │ │ │ libraries/array/Data/Array/Base.hs │ │ │ │ Data.Array.Base │ │ │ │ array-0.5.8.0-inplace │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.STUArray │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.C:MArray │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.UArray │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.C:IArray │ │ │ │ +(),;[]`{}_"' │ │ │ │ +!#$%&*+./<=>?@\^|~- │ │ │ │ +GHC.Lexeme │ │ │ │ +ghc-boot-th-9.10.3-inplace │ │ │ │ 'WrapArrow │ │ │ │ WrappedArrow │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ 'WrapMonad │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -1,124 +1,124 @@ │ │ │ │ │ │ │ │ Hex dump of section '.dynstr': │ │ │ │ - 0x000094f4 00706970 65320047 4c494243 5f322e39 .pipe2.GLIBC_2.9 │ │ │ │ - 0x00009504 006c6962 632e736f 2e36005f 5f66636e .libc.so.6.__fcn │ │ │ │ - 0x00009514 746c5f74 696d6536 3400474c 4942435f tl_time64.GLIBC_ │ │ │ │ - 0x00009524 322e3334 005f5f63 6c6f636b 5f676574 2.34.__clock_get │ │ │ │ - 0x00009534 72657336 34005f5f 6c6f6361 6c74696d res64.__localtim │ │ │ │ - 0x00009544 6536345f 72005f5f 6378615f 61746578 e64_r.__cxa_atex │ │ │ │ - 0x00009554 69740047 4c494243 5f322e34 00657865 it.GLIBC_2.4.exe │ │ │ │ - 0x00009564 63767065 00474c49 42435f32 2e313100 cvpe.GLIBC_2.11. │ │ │ │ - 0x00009574 5f5f636c 6f636b5f 67657474 696d6536 __clock_gettime6 │ │ │ │ - 0x00009584 34005f5f 6c696263 5f737461 72745f6d 4.__libc_start_m │ │ │ │ - 0x00009594 61696e00 72656765 78656300 6d70726f ain.regexec.mpro │ │ │ │ - 0x000095a4 74656374 00666765 74730064 6c5f6974 tect.fgets.dl_it │ │ │ │ - 0x000095b4 65726174 655f7068 64720064 6c696e66 erate_phdr.dlinf │ │ │ │ - 0x000095c4 6f00646c 6f70656e 00646c63 6c6f7365 o.dlopen.dlclose │ │ │ │ - 0x000095d4 00667365 656b0066 656f6600 6674656c .fseek.feof.ftel │ │ │ │ - 0x000095e4 6c006672 65616400 5f5f6973 6f633233 l.fread.__isoc23 │ │ │ │ - 0x000095f4 5f737363 616e6600 474c4942 435f322e _sscanf.GLIBC_2. │ │ │ │ - 0x00009604 3338006e 65776c6f 63616c65 00667265 38.newlocale.fre │ │ │ │ - 0x00009614 656c6f63 616c6500 7573656c 6f63616c elocale.uselocal │ │ │ │ - 0x00009624 65006670 75747300 6469726e 616d6500 e.fputs.dirname. │ │ │ │ - 0x00009634 72656766 72656500 72656763 6f6d7000 regfree.regcomp. │ │ │ │ - 0x00009644 6d6b6e6f 6400474c 4942435f 322e3333 mknod.GLIBC_2.33 │ │ │ │ - 0x00009654 00646c73 796d0064 6c657272 6f720066 .dlsym.dlerror.f │ │ │ │ - 0x00009664 66695f63 616c6c00 4c494246 46495f42 fi_call.LIBFFI_B │ │ │ │ - 0x00009674 4153455f 382e3000 6c696266 66692e73 ASE_8.0.libffi.s │ │ │ │ - 0x00009684 6f2e3800 67657463 006d6b64 69720070 o.8.getc.mkdir.p │ │ │ │ - 0x00009694 74687265 61645f6d 75746578 5f747279 thread_mutex_try │ │ │ │ - 0x000096a4 6c6f636b 00706175 7365005f 5f73656c lock.pause.__sel │ │ │ │ - 0x000096b4 65637436 34007379 7363616c 6c007074 ect64.syscall.pt │ │ │ │ - 0x000096c4 68726561 645f6d75 7465785f 696e6974 hread_mutex_init │ │ │ │ - 0x000096d4 00707468 72656164 5f6b696c 6c007074 .pthread_kill.pt │ │ │ │ - 0x000096e4 68726561 645f6d75 7465785f 64657374 hread_mutex_dest │ │ │ │ - 0x000096f4 726f7900 6e756d61 5f72756e 5f6f6e5f roy.numa_run_on_ │ │ │ │ - 0x00009704 6e6f6465 006c6962 6e756d61 5f312e31 node.libnuma_1.1 │ │ │ │ - 0x00009714 006c6962 6e756d61 2e736f2e 31007363 .libnuma.so.1.sc │ │ │ │ - 0x00009724 6865645f 73657461 6666696e 69747900 hed_setaffinity. │ │ │ │ - 0x00009734 70746872 6561645f 65786974 00707468 pthread_exit.pth │ │ │ │ - 0x00009744 72656164 5f6b6579 5f64656c 65746500 read_key_delete. │ │ │ │ - 0x00009754 70746872 6561645f 73657473 70656369 pthread_setspeci │ │ │ │ - 0x00009764 66696300 70746872 6561645f 67657473 fic.pthread_gets │ │ │ │ - 0x00009774 70656369 66696300 70746872 6561645f pecific.pthread_ │ │ │ │ - 0x00009784 6b65795f 63726561 74650070 74687265 key_create.pthre │ │ │ │ - 0x00009794 61645f63 72656174 65007363 6865645f ad_create.sched_ │ │ │ │ - 0x000097a4 7969656c 64005f5f 70746872 6561645f yield.__pthread_ │ │ │ │ - 0x000097b4 636f6e64 5f74696d 65647761 69743634 cond_timedwait64 │ │ │ │ - 0x000097c4 00707468 72656164 5f636f6e 645f7761 .pthread_cond_wa │ │ │ │ - 0x000097d4 69740070 74687265 61645f63 6f6e645f it.pthread_cond_ │ │ │ │ - 0x000097e4 7369676e 616c006d 756e6d61 70007074 signal.munmap.pt │ │ │ │ - 0x000097f4 68726561 645f636f 6e645f62 726f6164 hread_cond_broad │ │ │ │ - 0x00009804 63617374 006d6d61 70363400 70746872 cast.mmap64.pthr │ │ │ │ - 0x00009814 6561645f 636f6e64 5f646573 74726f79 ead_cond_destroy │ │ │ │ - 0x00009824 006d6164 76697365 00707468 72656164 .madvise.pthread │ │ │ │ - 0x00009834 5f636f6e 64617474 725f6465 7374726f _condattr_destro │ │ │ │ - 0x00009844 79007074 68726561 645f636f 6e645f69 y.pthread_cond_i │ │ │ │ - 0x00009854 6e697400 70746872 6561645f 636f6e64 nit.pthread_cond │ │ │ │ - 0x00009864 61747472 5f736574 636c6f63 6b007074 attr_setclock.pt │ │ │ │ - 0x00009874 68726561 645f636f 6e646174 74725f69 hread_condattr_i │ │ │ │ - 0x00009884 6e697400 70746872 6561645f 7365746e nit.pthread_setn │ │ │ │ - 0x00009894 616d655f 6e700070 74687265 61645f73 ame_np.pthread_s │ │ │ │ - 0x000098a4 656c6600 6e756d61 5f626974 6d61736b elf.numa_bitmask │ │ │ │ - 0x000098b4 5f667265 65006c69 626e756d 615f312e _free.libnuma_1. │ │ │ │ - 0x000098c4 32006e75 6d615f67 65745f6d 656d735f 2.numa_get_mems_ │ │ │ │ - 0x000098d4 616c6c6f 77656400 6e756d61 5f6e756d allowed.numa_num │ │ │ │ - 0x000098e4 5f636f6e 66696775 7265645f 6e6f6465 _configured_node │ │ │ │ - 0x000098f4 73006e75 6d615f61 7661696c 61626c65 s.numa_available │ │ │ │ - 0x00009904 006d6269 6e640070 74687265 61645f64 .mbind.pthread_d │ │ │ │ - 0x00009914 65746163 68007074 68726561 645f6a6f etach.pthread_jo │ │ │ │ - 0x00009924 696e0070 74687265 61645f73 69676d61 in.pthread_sigma │ │ │ │ - 0x00009934 736b0047 4c494243 5f322e33 32005f5f sk.GLIBC_2.32.__ │ │ │ │ - 0x00009944 74696d65 7266645f 73657474 696d6536 timerfd_settime6 │ │ │ │ - 0x00009954 34007469 6d657266 645f6372 65617465 4.timerfd_create │ │ │ │ - 0x00009964 00474c49 42435f32 2e380070 74687265 .GLIBC_2.8.pthre │ │ │ │ - 0x00009974 61645f6d 75746578 5f756e6c 6f636b00 ad_mutex_unlock. │ │ │ │ - 0x00009984 70746872 6561645f 6d757465 785f6c6f pthread_mutex_lo │ │ │ │ - 0x00009994 636b005f 5f676574 74696d65 6f666461 ck.__gettimeofda │ │ │ │ - 0x000099a4 79363400 5f5f6765 74727573 61676536 y64.__getrusage6 │ │ │ │ - 0x000099b4 3400636c 6f636b5f 67657463 7075636c 4.clock_getcpucl │ │ │ │ - 0x000099c4 6f636b69 6400474c 4942435f 322e3137 ockid.GLIBC_2.17 │ │ │ │ - 0x000099d4 00666f70 656e3634 00666669 5f747970 .fopen64.ffi_typ │ │ │ │ - 0x000099e4 655f646f 75626c65 00666669 5f747970 e_double.ffi_typ │ │ │ │ - 0x000099f4 655f666c 6f617400 6666695f 74797065 e_float.ffi_type │ │ │ │ - 0x00009a04 5f73696e 74363400 6666695f 74797065 _sint64.ffi_type │ │ │ │ - 0x00009a14 5f73696e 74313600 6666695f 74797065 _sint16.ffi_type │ │ │ │ - 0x00009a24 5f73696e 74333200 6666695f 74797065 _sint32.ffi_type │ │ │ │ - 0x00009a34 5f75696e 74380066 66695f74 7970655f _uint8.ffi_type_ │ │ │ │ - 0x00009a44 75696e74 36340066 66695f74 7970655f uint64.ffi_type_ │ │ │ │ - 0x00009a54 706f696e 74657200 6666695f 74797065 pointer.ffi_type │ │ │ │ - 0x00009a64 5f75696e 74313600 6666695f 74797065 _uint16.ffi_type │ │ │ │ - 0x00009a74 5f766f69 64006666 695f7479 70655f75 _void.ffi_type_u │ │ │ │ - 0x00009a84 696e7433 32006666 695f7479 70655f73 int32.ffi_type_s │ │ │ │ - 0x00009a94 696e7438 00666669 5f707265 705f636c int8.ffi_prep_cl │ │ │ │ - 0x00009aa4 6f737572 655f6c6f 63004c49 42464649 osure_loc.LIBFFI │ │ │ │ - 0x00009ab4 5f434c4f 53555245 5f382e30 00666669 _CLOSURE_8.0.ffi │ │ │ │ - 0x00009ac4 5f636c6f 73757265 5f616c6c 6f630066 _closure_alloc.f │ │ │ │ - 0x00009ad4 66695f70 7265705f 63696600 6666695f fi_prep_cif.ffi_ │ │ │ │ - 0x00009ae4 636c6f73 7572655f 66726565 00737470 closure_free.stp │ │ │ │ - 0x00009af4 63707900 76736e70 72696e74 66006663 cpy.vsnprintf.fc │ │ │ │ - 0x00009b04 6c6f7365 00707574 73007072 696e7466 lose.puts.printf │ │ │ │ - 0x00009b14 00737072 696e7466 00706f73 69785f6d .sprintf.posix_m │ │ │ │ - 0x00009b24 656d616c 69676e00 5f5f6374 696d6536 emalign.__ctime6 │ │ │ │ - 0x00009b34 345f7200 5f5f7469 6d653634 005f5f6e 4_r.__time64.__n │ │ │ │ - 0x00009b44 616e6f73 6c656570 36340073 74726e6c anosleep64.strnl │ │ │ │ - 0x00009b54 656e0073 65746c6f 63616c65 00667072 en.setlocale.fpr │ │ │ │ - 0x00009b64 696e7466 00667075 74630073 74726572 intf.fputc.strer │ │ │ │ - 0x00009b74 726f7200 73746465 72720067 65746567 ror.stderr.geteg │ │ │ │ - 0x00009b84 69640067 65747569 64006765 74657569 id.getuid.geteui │ │ │ │ - 0x00009b94 64007374 72647570 00737472 63707900 d.strdup.strcpy. │ │ │ │ - 0x00009ba4 7374726e 636d7000 76667072 696e7466 strncmp.vfprintf │ │ │ │ - 0x00009bb4 00737472 72636872 00737472 6e637079 .strrchr.strncpy │ │ │ │ - 0x00009bc4 005f5f69 736f6332 335f7374 72746f6c .__isoc23_strtol │ │ │ │ - 0x00009bd4 005f5f69 736f6332 335f7374 72746f75 .__isoc23_strtou │ │ │ │ - 0x00009be4 6c005f5f 63747970 655f625f 6c6f6300 l.__ctype_b_loc. │ │ │ │ - 0x00009bf4 73747274 6f640073 74646f75 74006666 strtod.stdout.ff │ │ │ │ - 0x00009c04 6c757368 00736e70 72696e74 66007374 lush.snprintf.st │ │ │ │ - 0x00009c14 72636d70 005f5f67 6d706e5f 6d756c00 rcmp.__gmpn_mul. │ │ │ │ + 0x000094f4 005f5f63 78615f61 74657869 7400474c .__cxa_atexit.GL │ │ │ │ + 0x00009504 4942435f 322e3400 6c696263 2e736f2e IBC_2.4.libc.so. │ │ │ │ + 0x00009514 36005f5f 6c696263 5f737461 72745f6d 6.__libc_start_m │ │ │ │ + 0x00009524 61696e00 474c4942 435f322e 33340072 ain.GLIBC_2.34.r │ │ │ │ + 0x00009534 65676578 6563006d 70726f74 65637400 egexec.mprotect. │ │ │ │ + 0x00009544 66676574 7300646c 5f697465 72617465 fgets.dl_iterate │ │ │ │ + 0x00009554 5f706864 7200646c 696e666f 00646c6f _phdr.dlinfo.dlo │ │ │ │ + 0x00009564 70656e00 646c636c 6f736500 66736565 pen.dlclose.fsee │ │ │ │ + 0x00009574 6b006665 6f660066 74656c6c 00667265 k.feof.ftell.fre │ │ │ │ + 0x00009584 6164005f 5f69736f 6332335f 73736361 ad.__isoc23_ssca │ │ │ │ + 0x00009594 6e660047 4c494243 5f322e33 38006e65 nf.GLIBC_2.38.ne │ │ │ │ + 0x000095a4 776c6f63 616c6500 66726565 6c6f6361 wlocale.freeloca │ │ │ │ + 0x000095b4 6c650075 73656c6f 63616c65 00667075 le.uselocale.fpu │ │ │ │ + 0x000095c4 74730064 69726e61 6d650072 65676672 ts.dirname.regfr │ │ │ │ + 0x000095d4 65650072 6567636f 6d70006d 6b6e6f64 ee.regcomp.mknod │ │ │ │ + 0x000095e4 00474c49 42435f32 2e333300 646c7379 .GLIBC_2.33.dlsy │ │ │ │ + 0x000095f4 6d00646c 6572726f 72006666 695f6361 m.dlerror.ffi_ca │ │ │ │ + 0x00009604 6c6c004c 49424646 495f4241 53455f38 ll.LIBFFI_BASE_8 │ │ │ │ + 0x00009614 2e30006c 69626666 692e736f 2e380067 .0.libffi.so.8.g │ │ │ │ + 0x00009624 65746300 6d6b6469 72007074 68726561 etc.mkdir.pthrea │ │ │ │ + 0x00009634 645f6d75 7465785f 7472796c 6f636b00 d_mutex_trylock. │ │ │ │ + 0x00009644 70617573 65005f5f 73656c65 63743634 pause.__select64 │ │ │ │ + 0x00009654 00737973 63616c6c 00707468 72656164 .syscall.pthread │ │ │ │ + 0x00009664 5f6d7574 65785f69 6e697400 70746872 _mutex_init.pthr │ │ │ │ + 0x00009674 6561645f 6b696c6c 00707468 72656164 ead_kill.pthread │ │ │ │ + 0x00009684 5f6d7574 65785f64 65737472 6f79006e _mutex_destroy.n │ │ │ │ + 0x00009694 756d615f 72756e5f 6f6e5f6e 6f646500 uma_run_on_node. │ │ │ │ + 0x000096a4 6c69626e 756d615f 312e3100 6c69626e libnuma_1.1.libn │ │ │ │ + 0x000096b4 756d612e 736f2e31 00736368 65645f73 uma.so.1.sched_s │ │ │ │ + 0x000096c4 65746166 66696e69 74790070 74687265 etaffinity.pthre │ │ │ │ + 0x000096d4 61645f65 78697400 70746872 6561645f ad_exit.pthread_ │ │ │ │ + 0x000096e4 6b65795f 64656c65 74650070 74687265 key_delete.pthre │ │ │ │ + 0x000096f4 61645f73 65747370 65636966 69630070 ad_setspecific.p │ │ │ │ + 0x00009704 74687265 61645f67 65747370 65636966 thread_getspecif │ │ │ │ + 0x00009714 69630070 74687265 61645f6b 65795f63 ic.pthread_key_c │ │ │ │ + 0x00009724 72656174 65007074 68726561 645f6372 reate.pthread_cr │ │ │ │ + 0x00009734 65617465 00736368 65645f79 69656c64 eate.sched_yield │ │ │ │ + 0x00009744 005f5f70 74687265 61645f63 6f6e645f .__pthread_cond_ │ │ │ │ + 0x00009754 74696d65 64776169 74363400 70746872 timedwait64.pthr │ │ │ │ + 0x00009764 6561645f 636f6e64 5f776169 74007074 ead_cond_wait.pt │ │ │ │ + 0x00009774 68726561 645f636f 6e645f73 69676e61 hread_cond_signa │ │ │ │ + 0x00009784 6c006d75 6e6d6170 00707468 72656164 l.munmap.pthread │ │ │ │ + 0x00009794 5f636f6e 645f6272 6f616463 61737400 _cond_broadcast. │ │ │ │ + 0x000097a4 6d6d6170 36340070 74687265 61645f63 mmap64.pthread_c │ │ │ │ + 0x000097b4 6f6e645f 64657374 726f7900 6d616476 ond_destroy.madv │ │ │ │ + 0x000097c4 69736500 70746872 6561645f 636f6e64 ise.pthread_cond │ │ │ │ + 0x000097d4 61747472 5f646573 74726f79 00707468 attr_destroy.pth │ │ │ │ + 0x000097e4 72656164 5f636f6e 645f696e 69740070 read_cond_init.p │ │ │ │ + 0x000097f4 74687265 61645f63 6f6e6461 7474725f thread_condattr_ │ │ │ │ + 0x00009804 73657463 6c6f636b 00707468 72656164 setclock.pthread │ │ │ │ + 0x00009814 5f636f6e 64617474 725f696e 69740070 _condattr_init.p │ │ │ │ + 0x00009824 74687265 61645f73 65746e61 6d655f6e thread_setname_n │ │ │ │ + 0x00009834 70007074 68726561 645f7365 6c66006e p.pthread_self.n │ │ │ │ + 0x00009844 756d615f 6269746d 61736b5f 66726565 uma_bitmask_free │ │ │ │ + 0x00009854 006c6962 6e756d61 5f312e32 006e756d .libnuma_1.2.num │ │ │ │ + 0x00009864 615f6765 745f6d65 6d735f61 6c6c6f77 a_get_mems_allow │ │ │ │ + 0x00009874 6564006e 756d615f 6e756d5f 636f6e66 ed.numa_num_conf │ │ │ │ + 0x00009884 69677572 65645f6e 6f646573 006e756d igured_nodes.num │ │ │ │ + 0x00009894 615f6176 61696c61 626c6500 6d62696e a_available.mbin │ │ │ │ + 0x000098a4 64007074 68726561 645f6465 74616368 d.pthread_detach │ │ │ │ + 0x000098b4 00707468 72656164 5f6a6f69 6e007074 .pthread_join.pt │ │ │ │ + 0x000098c4 68726561 645f7369 676d6173 6b00474c hread_sigmask.GL │ │ │ │ + 0x000098d4 4942435f 322e3332 005f5f74 696d6572 IBC_2.32.__timer │ │ │ │ + 0x000098e4 66645f73 65747469 6d653634 0074696d fd_settime64.tim │ │ │ │ + 0x000098f4 65726664 5f637265 61746500 474c4942 erfd_create.GLIB │ │ │ │ + 0x00009904 435f322e 38007074 68726561 645f6d75 C_2.8.pthread_mu │ │ │ │ + 0x00009914 7465785f 756e6c6f 636b0070 74687265 tex_unlock.pthre │ │ │ │ + 0x00009924 61645f6d 75746578 5f6c6f63 6b005f5f ad_mutex_lock.__ │ │ │ │ + 0x00009934 67657474 696d656f 66646179 3634005f gettimeofday64._ │ │ │ │ + 0x00009944 5f66636e 746c5f74 696d6536 34005f5f _fcntl_time64.__ │ │ │ │ + 0x00009954 67657472 75736167 65363400 70697065 getrusage64.pipe │ │ │ │ + 0x00009964 3200474c 4942435f 322e3900 636c6f63 2.GLIBC_2.9.cloc │ │ │ │ + 0x00009974 6b5f6765 74637075 636c6f63 6b696400 k_getcpuclockid. │ │ │ │ + 0x00009984 474c4942 435f322e 31370066 6f70656e GLIBC_2.17.fopen │ │ │ │ + 0x00009994 36340066 66695f74 7970655f 646f7562 64.ffi_type_doub │ │ │ │ + 0x000099a4 6c650066 66695f74 7970655f 666c6f61 le.ffi_type_floa │ │ │ │ + 0x000099b4 74006666 695f7479 70655f73 696e7436 t.ffi_type_sint6 │ │ │ │ + 0x000099c4 34006666 695f7479 70655f73 696e7431 4.ffi_type_sint1 │ │ │ │ + 0x000099d4 36006666 695f7479 70655f73 696e7433 6.ffi_type_sint3 │ │ │ │ + 0x000099e4 32006666 695f7479 70655f75 696e7438 2.ffi_type_uint8 │ │ │ │ + 0x000099f4 00666669 5f747970 655f7569 6e743634 .ffi_type_uint64 │ │ │ │ + 0x00009a04 00666669 5f747970 655f706f 696e7465 .ffi_type_pointe │ │ │ │ + 0x00009a14 72006666 695f7479 70655f75 696e7431 r.ffi_type_uint1 │ │ │ │ + 0x00009a24 36006666 695f7479 70655f76 6f696400 6.ffi_type_void. │ │ │ │ + 0x00009a34 6666695f 74797065 5f75696e 74333200 ffi_type_uint32. │ │ │ │ + 0x00009a44 6666695f 74797065 5f73696e 74380066 ffi_type_sint8.f │ │ │ │ + 0x00009a54 66695f70 7265705f 636c6f73 7572655f fi_prep_closure_ │ │ │ │ + 0x00009a64 6c6f6300 4c494246 46495f43 4c4f5355 loc.LIBFFI_CLOSU │ │ │ │ + 0x00009a74 52455f38 2e300066 66695f63 6c6f7375 RE_8.0.ffi_closu │ │ │ │ + 0x00009a84 72655f61 6c6c6f63 00666669 5f707265 re_alloc.ffi_pre │ │ │ │ + 0x00009a94 705f6369 66006666 695f636c 6f737572 p_cif.ffi_closur │ │ │ │ + 0x00009aa4 655f6672 65650065 78656376 70650047 e_free.execvpe.G │ │ │ │ + 0x00009ab4 4c494243 5f322e31 31007374 70637079 LIBC_2.11.stpcpy │ │ │ │ + 0x00009ac4 0076736e 7072696e 74660066 636c6f73 .vsnprintf.fclos │ │ │ │ + 0x00009ad4 65007075 74730070 72696e74 66007370 e.puts.printf.sp │ │ │ │ + 0x00009ae4 72696e74 6600706f 7369785f 6d656d61 rintf.posix_mema │ │ │ │ + 0x00009af4 6c69676e 005f5f63 74696d65 36345f72 lign.__ctime64_r │ │ │ │ + 0x00009b04 005f5f74 696d6536 34005f5f 6e616e6f .__time64.__nano │ │ │ │ + 0x00009b14 736c6565 70363400 7374726e 6c656e00 sleep64.strnlen. │ │ │ │ + 0x00009b24 7365746c 6f63616c 65006670 72696e74 setlocale.fprint │ │ │ │ + 0x00009b34 66006670 75746300 73747265 72726f72 f.fputc.strerror │ │ │ │ + 0x00009b44 00737464 65727200 67657465 67696400 .stderr.getegid. │ │ │ │ + 0x00009b54 67657475 69640067 65746575 69640073 getuid.geteuid.s │ │ │ │ + 0x00009b64 74726475 70007374 72637079 00737472 trdup.strcpy.str │ │ │ │ + 0x00009b74 6e636d70 00766670 72696e74 66007374 ncmp.vfprintf.st │ │ │ │ + 0x00009b84 72726368 72007374 726e6370 79005f5f rrchr.strncpy.__ │ │ │ │ + 0x00009b94 69736f63 32335f73 7472746f 6c005f5f isoc23_strtol.__ │ │ │ │ + 0x00009ba4 69736f63 32335f73 7472746f 756c005f isoc23_strtoul._ │ │ │ │ + 0x00009bb4 5f637479 70655f62 5f6c6f63 00737472 _ctype_b_loc.str │ │ │ │ + 0x00009bc4 746f6400 7374646f 75740066 666c7573 tod.stdout.fflus │ │ │ │ + 0x00009bd4 6800736e 7072696e 74660073 7472636d h.snprintf.strcm │ │ │ │ + 0x00009be4 70005f5f 636c6f63 6b5f6765 74726573 p.__clock_getres │ │ │ │ + 0x00009bf4 3634005f 5f636c6f 636b5f67 65747469 64.__clock_getti │ │ │ │ + 0x00009c04 6d653634 005f5f6c 6f63616c 74696d65 me64.__localtime │ │ │ │ + 0x00009c14 36345f72 005f5f67 6d706e5f 6d756c00 64_r.__gmpn_mul. │ │ │ │ 0x00009c24 5f5f676d 706e5f6d 756c5f31 005f5f67 __gmpn_mul_1.__g │ │ │ │ 0x00009c34 6d706e5f 7375625f 31005f5f 676d706e mpn_sub_1.__gmpn │ │ │ │ 0x00009c44 5f616464 5f31005f 5f676d70 6e5f706f _add_1.__gmpn_po │ │ │ │ 0x00009c54 70636f75 6e74005f 5f676d70 6e5f6d6f pcount.__gmpn_mo │ │ │ │ 0x00009c64 645f3100 5f5f676d 706e5f73 7562005f d_1.__gmpn_sub._ │ │ │ │ 0x00009c74 5f676d70 6e5f6164 64005f5f 676d706e _gmpn_add.__gmpn │ │ │ │ 0x00009c84 5f646976 72656d5f 31005f5f 676d706e _divrem_1.__gmpn │ │ │ │ @@ -175,62 +175,62 @@ │ │ │ │ 0x00009fb4 68660061 73696e68 006c6f67 31700074 hf.asinh.log1p.t │ │ │ │ 0x00009fc4 616e6866 0061636f 73660073 696e636f anhf.acosf.sinco │ │ │ │ 0x00009fd4 7300706f 77660065 78700061 636f7368 s.powf.exp.acosh │ │ │ │ 0x00009fe4 00617369 6e686600 6365696c 00657870 .asinhf.ceil.exp │ │ │ │ 0x00009ff4 6d316600 65787066 00636f73 6866006c m1f.expf.coshf.l │ │ │ │ 0x0000a004 6f673170 66006c6f 67007369 6e660073 og1pf.log.sinf.s │ │ │ │ 0x0000a014 696e6800 61636f73 00617461 6e686600 inh.acos.atanhf. │ │ │ │ - 0x0000a024 6d656d63 70790062 636d7000 6d656d73 memcpy.bcmp.mems │ │ │ │ - 0x0000a034 6574006d 656d636d 70005f5f 73746174 et.memcmp.__stat │ │ │ │ - 0x0000a044 36345f74 696d6536 34005f5f 6c737461 64_time64.__lsta │ │ │ │ - 0x0000a054 7436345f 74696d65 3634005f 5f667374 t64_time64.__fst │ │ │ │ - 0x0000a064 61743634 5f74696d 65363400 7374726c at64_time64.strl │ │ │ │ - 0x0000a074 656e006d 656d6d6f 7665006d 656d6368 en.memmove.memch │ │ │ │ - 0x0000a084 72006765 74656e74 726f7079 00474c49 r.getentropy.GLI │ │ │ │ - 0x0000a094 42435f32 2e323500 67657470 67696400 BC_2.25.getpgid. │ │ │ │ - 0x0000a0a4 6b696c6c 70670070 6f736978 5f737061 killpg.posix_spa │ │ │ │ - 0x0000a0b4 776e7000 474c4942 435f322e 31350073 wnp.GLIBC_2.15.s │ │ │ │ - 0x0000a0c4 7973636f 6e660070 69706500 636c6f73 ysconf.pipe.clos │ │ │ │ - 0x0000a0d4 65006b69 6c6c005f 5f657272 6e6f5f6c e.kill.__errno_l │ │ │ │ - 0x0000a0e4 6f636174 696f6e00 77616974 70696400 ocation.waitpid. │ │ │ │ - 0x0000a0f4 5f657869 74007772 69746500 64757032 _exit.write.dup2 │ │ │ │ - 0x0000a104 00657865 63767000 73696761 6374696f .execvp.sigactio │ │ │ │ - 0x0000a114 6e00666f 726b0070 6f736978 5f737061 n.fork.posix_spa │ │ │ │ - 0x0000a124 776e5f66 696c655f 61637469 6f6e735f wn_file_actions_ │ │ │ │ - 0x0000a134 61646463 6c6f7365 00726561 6400706f addclose.read.po │ │ │ │ - 0x0000a144 7369785f 73706177 6e5f6669 6c655f61 six_spawn_file_a │ │ │ │ - 0x0000a154 6374696f 6e735f61 64646f70 656e0070 ctions_addopen.p │ │ │ │ - 0x0000a164 6f736978 5f737061 776e5f66 696c655f osix_spawn_file_ │ │ │ │ - 0x0000a174 61637469 6f6e735f 696e6974 00706f73 actions_init.pos │ │ │ │ - 0x0000a184 69785f73 7061776e 5f66696c 655f6163 ix_spawn_file_ac │ │ │ │ - 0x0000a194 74696f6e 735f6164 64647570 32007365 tions_adddup2.se │ │ │ │ - 0x0000a1a4 74676964 006d616c 6c6f6300 706f7369 tgid.malloc.posi │ │ │ │ - 0x0000a1b4 785f7370 61776e61 7474725f 696e6974 x_spawnattr_init │ │ │ │ - 0x0000a1c4 00676574 70777569 645f7200 706f7369 .getpwuid_r.posi │ │ │ │ - 0x0000a1d4 785f7370 61776e61 7474725f 64657374 x_spawnattr_dest │ │ │ │ - 0x0000a1e4 726f7900 696e6974 67726f75 70730070 roy.initgroups.p │ │ │ │ - 0x0000a1f4 6f736978 5f737061 776e5f66 696c655f osix_spawn_file_ │ │ │ │ - 0x0000a204 61637469 6f6e735f 64657374 726f7900 actions_destroy. │ │ │ │ - 0x0000a214 73657475 69640070 6f736978 5f737061 setuid.posix_spa │ │ │ │ - 0x0000a224 776e6174 74725f73 65747369 67646566 wnattr_setsigdef │ │ │ │ - 0x0000a234 61756c74 00636864 69720073 69676164 ault.chdir.sigad │ │ │ │ - 0x0000a244 64736574 00676574 67696400 706f7369 dset.getgid.posi │ │ │ │ - 0x0000a254 785f7370 61776e61 7474725f 73657466 x_spawnattr_setf │ │ │ │ - 0x0000a264 6c616773 00736574 70676964 00736967 lags.setpgid.sig │ │ │ │ - 0x0000a274 64656c73 65740073 65747369 6400656e delset.setsid.en │ │ │ │ - 0x0000a284 7669726f 6e007369 67656d70 74797365 viron.sigemptyse │ │ │ │ - 0x0000a294 7400706f 7369785f 73706177 6e5f6669 t.posix_spawn_fi │ │ │ │ - 0x0000a2a4 6c655f61 6374696f 6e735f61 64646368 le_actions_addch │ │ │ │ - 0x0000a2b4 6469725f 6e700073 69676669 6c6c7365 dir_np.sigfillse │ │ │ │ - 0x0000a2c4 74007369 6769736d 656d6265 7200616c t.sigismember.al │ │ │ │ - 0x0000a2d4 61726d00 73696770 656e6469 6e670073 arm.sigpending.s │ │ │ │ - 0x0000a2e4 69677375 7370656e 64006f70 656e6174 igsuspend.openat │ │ │ │ - 0x0000a2f4 36340064 75700074 696d6573 006e6963 64.dup.times.nic │ │ │ │ - 0x0000a304 65006765 74707269 6f726974 79006578 e.getpriority.ex │ │ │ │ - 0x0000a314 69740073 65747072 696f7269 74790067 it.setpriority.g │ │ │ │ - 0x0000a324 65747067 72700072 65616464 69723634 etpgrp.readdir64 │ │ │ │ - 0x0000a334 00676574 70706964 00676574 70696400 .getppid.getpid. │ │ │ │ - 0x0000a344 747a7365 74006672 65650072 65616c6c tzset.free.reall │ │ │ │ + 0x0000a024 5f5f7374 61743634 5f74696d 65363400 __stat64_time64. │ │ │ │ + 0x0000a034 5f5f6c73 74617436 345f7469 6d653634 __lstat64_time64 │ │ │ │ + 0x0000a044 005f5f66 73746174 36345f74 696d6536 .__fstat64_time6 │ │ │ │ + 0x0000a054 34006765 74706769 64006b69 6c6c7067 4.getpgid.killpg │ │ │ │ + 0x0000a064 00737973 636f6e66 00706970 65007265 .sysconf.pipe.re │ │ │ │ + 0x0000a074 61640073 65746769 6400636c 6f736500 ad.setgid.close. │ │ │ │ + 0x0000a084 67657470 77756964 5f72006d 616c6c6f getpwuid_r.mallo │ │ │ │ + 0x0000a094 63006b69 6c6c0073 65747569 64007761 c.kill.setuid.wa │ │ │ │ + 0x0000a0a4 69747069 6400696e 69746772 6f757073 itpid.initgroups │ │ │ │ + 0x0000a0b4 005f5f65 72726e6f 5f6c6f63 6174696f .__errno_locatio │ │ │ │ + 0x0000a0c4 6e007772 69746500 63686469 72005f65 n.write.chdir._e │ │ │ │ + 0x0000a0d4 78697400 73657470 67696400 64757032 xit.setpgid.dup2 │ │ │ │ + 0x0000a0e4 00676574 67696400 73696765 6d707479 .getgid.sigempty │ │ │ │ + 0x0000a0f4 73657400 73657473 69640065 78656376 set.setsid.execv │ │ │ │ + 0x0000a104 70007369 67616374 696f6e00 666f726b p.sigaction.fork │ │ │ │ + 0x0000a114 00706f73 69785f73 7061776e 5f66696c .posix_spawn_fil │ │ │ │ + 0x0000a124 655f6163 74696f6e 735f6164 646f7065 e_actions_addope │ │ │ │ + 0x0000a134 6e00706f 7369785f 73706177 6e5f6669 n.posix_spawn_fi │ │ │ │ + 0x0000a144 6c655f61 6374696f 6e735f61 6464636c le_actions_addcl │ │ │ │ + 0x0000a154 6f736500 706f7369 785f7370 61776e5f ose.posix_spawn_ │ │ │ │ + 0x0000a164 66696c65 5f616374 696f6e73 5f616464 file_actions_add │ │ │ │ + 0x0000a174 64757032 00706f73 69785f73 7061776e dup2.posix_spawn │ │ │ │ + 0x0000a184 5f66696c 655f6163 74696f6e 735f696e _file_actions_in │ │ │ │ + 0x0000a194 69740070 6f736978 5f737061 776e6174 it.posix_spawnat │ │ │ │ + 0x0000a1a4 74725f69 6e697400 706f7369 785f7370 tr_init.posix_sp │ │ │ │ + 0x0000a1b4 61776e5f 66696c65 5f616374 696f6e73 awn_file_actions │ │ │ │ + 0x0000a1c4 5f616464 63686469 725f6e70 00706f73 _addchdir_np.pos │ │ │ │ + 0x0000a1d4 69785f73 7061776e 5f66696c 655f6163 ix_spawn_file_ac │ │ │ │ + 0x0000a1e4 74696f6e 735f6465 7374726f 7900706f tions_destroy.po │ │ │ │ + 0x0000a1f4 7369785f 73706177 6e617474 725f6465 six_spawnattr_de │ │ │ │ + 0x0000a204 7374726f 79007369 67616464 73657400 stroy.sigaddset. │ │ │ │ + 0x0000a214 706f7369 785f7370 61776e61 7474725f posix_spawnattr_ │ │ │ │ + 0x0000a224 73657473 69676465 6661756c 7400706f setsigdefault.po │ │ │ │ + 0x0000a234 7369785f 73706177 6e617474 725f7365 six_spawnattr_se │ │ │ │ + 0x0000a244 74666c61 67730070 6f736978 5f737061 tflags.posix_spa │ │ │ │ + 0x0000a254 776e7000 474c4942 435f322e 31350065 wnp.GLIBC_2.15.e │ │ │ │ + 0x0000a264 6e766972 6f6e0073 69676465 6c736574 nviron.sigdelset │ │ │ │ + 0x0000a274 00736967 66696c6c 73657400 73696769 .sigfillset.sigi │ │ │ │ + 0x0000a284 736d656d 62657200 616c6172 6d006d65 smember.alarm.me │ │ │ │ + 0x0000a294 6d637079 00736967 73757370 656e6400 mcpy.sigsuspend. │ │ │ │ + 0x0000a2a4 73696770 656e6469 6e67006f 70656e61 sigpending.opena │ │ │ │ + 0x0000a2b4 74363400 64757000 74696d65 73006e69 t64.dup.times.ni │ │ │ │ + 0x0000a2c4 63650067 65747072 696f7269 74790065 ce.getpriority.e │ │ │ │ + 0x0000a2d4 78697400 73657470 72696f72 69747900 xit.setpriority. │ │ │ │ + 0x0000a2e4 67657470 69640067 65747067 72700072 getpid.getpgrp.r │ │ │ │ + 0x0000a2f4 65616464 69723634 00676574 70706964 eaddir64.getppid │ │ │ │ + 0x0000a304 0062636d 70006d65 6d736574 006d656d .bcmp.memset.mem │ │ │ │ + 0x0000a314 636d7000 7374726c 656e0074 7a736574 cmp.strlen.tzset │ │ │ │ + 0x0000a324 006d656d 6d6f7665 006d656d 63687200 .memmove.memchr. │ │ │ │ + 0x0000a334 67657465 6e74726f 70790047 4c494243 getentropy.GLIBC │ │ │ │ + 0x0000a344 5f322e32 35006672 65650072 65616c6c _2.25.free.reall │ │ │ │ 0x0000a354 6f630066 7472756e 63617465 3634006f oc.ftruncate64.o │ │ │ │ 0x0000a364 70656e36 34006e6c 5f6c616e 67696e66 pen64.nl_langinf │ │ │ │ 0x0000a374 6f006c69 62676d70 2e736f2e 313000 o.libgmp.so.10. │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -4,1358 +4,1358 @@ │ │ │ │ Disassembly of section .plt: │ │ │ │ │ │ │ │ 0000b118 <__libc_start_main@plt-0x14>: │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [pc, #4] @ b128 <__libc_start_main@plt-0x4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - andseq r9, sl, #164, 22 @ 0x29000 │ │ │ │ + andseq r9, sl, #156, 22 @ 0x27000 │ │ │ │ │ │ │ │ 0000b12c <__libc_start_main@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ - ldr pc, [ip, #2980]! @ 0xba4 │ │ │ │ - │ │ │ │ -0000b138 : │ │ │ │ - add ip, pc, #34603008 @ 0x2100000 │ │ │ │ - add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2972]! @ 0xb9c │ │ │ │ │ │ │ │ -0000b144 <__gmon_start__@plt>: │ │ │ │ +0000b138 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2964]! @ 0xb94 │ │ │ │ │ │ │ │ -0000b150 : │ │ │ │ +0000b144 <__gmon_start__@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2956]! @ 0xb8c │ │ │ │ │ │ │ │ -0000b15c : │ │ │ │ +0000b150 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2948]! @ 0xb84 │ │ │ │ │ │ │ │ -0000b168 : │ │ │ │ +0000b15c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2940]! @ 0xb7c │ │ │ │ │ │ │ │ -0000b174 : │ │ │ │ +0000b168 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2932]! @ 0xb74 │ │ │ │ │ │ │ │ -0000b180 : │ │ │ │ +0000b174 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2924]! @ 0xb6c │ │ │ │ │ │ │ │ -0000b18c : │ │ │ │ +0000b180 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2916]! @ 0xb64 │ │ │ │ │ │ │ │ -0000b198 : │ │ │ │ +0000b18c <__fcntl_time64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2908]! @ 0xb5c │ │ │ │ │ │ │ │ -0000b1a4 : │ │ │ │ +0000b198 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2900]! @ 0xb54 │ │ │ │ │ │ │ │ -0000b1b0 : │ │ │ │ +0000b1a4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2892]! @ 0xb4c │ │ │ │ │ │ │ │ -0000b1bc : │ │ │ │ +0000b1b0 <__errno_location@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2884]! @ 0xb44 │ │ │ │ │ │ │ │ -0000b1c8 : │ │ │ │ +0000b1bc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2876]! @ 0xb3c │ │ │ │ │ │ │ │ -0000b1d4 : │ │ │ │ +0000b1c8 <_exit@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2868]! @ 0xb34 │ │ │ │ │ │ │ │ -0000b1e0 : │ │ │ │ +0000b1d4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2860]! @ 0xb2c │ │ │ │ │ │ │ │ -0000b1ec : │ │ │ │ +0000b1e0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2852]! @ 0xb24 │ │ │ │ │ │ │ │ -0000b1f8 : │ │ │ │ +0000b1ec : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2844]! @ 0xb1c │ │ │ │ │ │ │ │ -0000b204 <__fcntl_time64@plt>: │ │ │ │ +0000b1f8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2836]! @ 0xb14 │ │ │ │ │ │ │ │ -0000b210 : │ │ │ │ +0000b204 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2828]! @ 0xb0c │ │ │ │ │ │ │ │ -0000b21c : │ │ │ │ +0000b210 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2820]! @ 0xb04 │ │ │ │ │ │ │ │ -0000b228 <__errno_location@plt>: │ │ │ │ +0000b21c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2812]! @ 0xafc │ │ │ │ │ │ │ │ -0000b234 : │ │ │ │ +0000b228 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2804]! @ 0xaf4 │ │ │ │ │ │ │ │ -0000b240 <_exit@plt>: │ │ │ │ +0000b234 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2796]! @ 0xaec │ │ │ │ │ │ │ │ -0000b24c : │ │ │ │ +0000b240 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2788]! @ 0xae4 │ │ │ │ │ │ │ │ -0000b258 : │ │ │ │ +0000b24c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2780]! @ 0xadc │ │ │ │ │ │ │ │ -0000b264 : │ │ │ │ +0000b258 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2772]! @ 0xad4 │ │ │ │ │ │ │ │ -0000b270 : │ │ │ │ +0000b264 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2764]! @ 0xacc │ │ │ │ │ │ │ │ -0000b27c : │ │ │ │ +0000b270 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2756]! @ 0xac4 │ │ │ │ │ │ │ │ -0000b288 : │ │ │ │ +0000b27c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2748]! @ 0xabc │ │ │ │ │ │ │ │ -0000b294 : │ │ │ │ +0000b288 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2740]! @ 0xab4 │ │ │ │ │ │ │ │ -0000b2a0 : │ │ │ │ +0000b294 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2732]! @ 0xaac │ │ │ │ │ │ │ │ -0000b2ac : │ │ │ │ +0000b2a0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2724]! @ 0xaa4 │ │ │ │ │ │ │ │ -0000b2b8 : │ │ │ │ +0000b2ac : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2716]! @ 0xa9c │ │ │ │ │ │ │ │ -0000b2c4 : │ │ │ │ +0000b2b8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2708]! @ 0xa94 │ │ │ │ │ │ │ │ -0000b2d0 : │ │ │ │ +0000b2c4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2700]! @ 0xa8c │ │ │ │ │ │ │ │ -0000b2dc : │ │ │ │ +0000b2d0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2692]! @ 0xa84 │ │ │ │ │ │ │ │ -0000b2e8 : │ │ │ │ +0000b2dc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2684]! @ 0xa7c │ │ │ │ │ │ │ │ -0000b2f4 : │ │ │ │ +0000b2e8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2676]! @ 0xa74 │ │ │ │ │ │ │ │ -0000b300 : │ │ │ │ +0000b2f4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2668]! @ 0xa6c │ │ │ │ │ │ │ │ -0000b30c : │ │ │ │ +0000b300 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2660]! @ 0xa64 │ │ │ │ │ │ │ │ -0000b318 : │ │ │ │ +0000b30c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2652]! @ 0xa5c │ │ │ │ │ │ │ │ -0000b324 : │ │ │ │ +0000b318 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2644]! @ 0xa54 │ │ │ │ │ │ │ │ -0000b330 : │ │ │ │ +0000b324 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2636]! @ 0xa4c │ │ │ │ │ │ │ │ -0000b33c : │ │ │ │ +0000b330 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2628]! @ 0xa44 │ │ │ │ │ │ │ │ -0000b348 : │ │ │ │ +0000b33c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2620]! @ 0xa3c │ │ │ │ │ │ │ │ -0000b354 : │ │ │ │ +0000b348 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2612]! @ 0xa34 │ │ │ │ │ │ │ │ -0000b360 : │ │ │ │ +0000b354 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2604]! @ 0xa2c │ │ │ │ │ │ │ │ -0000b36c : │ │ │ │ +0000b360 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2596]! @ 0xa24 │ │ │ │ │ │ │ │ -0000b378 : │ │ │ │ +0000b36c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2588]! @ 0xa1c │ │ │ │ │ │ │ │ -0000b384 : │ │ │ │ +0000b378 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2580]! @ 0xa14 │ │ │ │ │ │ │ │ -0000b390 : │ │ │ │ +0000b384 <__localtime64_r@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2572]! @ 0xa0c │ │ │ │ │ │ │ │ -0000b39c : │ │ │ │ +0000b390 <__clock_getres64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2564]! @ 0xa04 │ │ │ │ │ │ │ │ -0000b3a8 : │ │ │ │ +0000b39c <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2556]! @ 0x9fc │ │ │ │ │ │ │ │ -0000b3b4 : │ │ │ │ +0000b3a8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2548]! @ 0x9f4 │ │ │ │ │ │ │ │ -0000b3c0 <__localtime64_r@plt>: │ │ │ │ +0000b3b4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2540]! @ 0x9ec │ │ │ │ │ │ │ │ -0000b3cc <__clock_getres64@plt>: │ │ │ │ +0000b3c0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2532]! @ 0x9e4 │ │ │ │ │ │ │ │ -0000b3d8 <__clock_gettime64@plt>: │ │ │ │ +0000b3cc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2524]! @ 0x9dc │ │ │ │ │ │ │ │ -0000b3e4 : │ │ │ │ +0000b3d8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2516]! @ 0x9d4 │ │ │ │ │ │ │ │ -0000b3f0 : │ │ │ │ +0000b3e4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2508]! @ 0x9cc │ │ │ │ │ │ │ │ -0000b3fc : │ │ │ │ +0000b3f0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2500]! @ 0x9c4 │ │ │ │ │ │ │ │ -0000b408 : │ │ │ │ +0000b3fc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2492]! @ 0x9bc │ │ │ │ │ │ │ │ -0000b414 : │ │ │ │ +0000b408 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2484]! @ 0x9b4 │ │ │ │ │ │ │ │ -0000b420 : │ │ │ │ +0000b414 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2476]! @ 0x9ac │ │ │ │ │ │ │ │ -0000b42c : │ │ │ │ +0000b420 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2468]! @ 0x9a4 │ │ │ │ │ │ │ │ -0000b438 : │ │ │ │ +0000b42c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2460]! @ 0x99c │ │ │ │ │ │ │ │ -0000b444 : │ │ │ │ +0000b438 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2452]! @ 0x994 │ │ │ │ │ │ │ │ -0000b450 : │ │ │ │ +0000b444 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2444]! @ 0x98c │ │ │ │ │ │ │ │ -0000b45c : │ │ │ │ +0000b450 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2436]! @ 0x984 │ │ │ │ │ │ │ │ -0000b468 : │ │ │ │ +0000b45c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2428]! @ 0x97c │ │ │ │ │ │ │ │ -0000b474 : │ │ │ │ +0000b468 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2420]! @ 0x974 │ │ │ │ │ │ │ │ -0000b480 : │ │ │ │ +0000b474 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2412]! @ 0x96c │ │ │ │ │ │ │ │ -0000b48c : │ │ │ │ +0000b480 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2404]! @ 0x964 │ │ │ │ │ │ │ │ -0000b498 : │ │ │ │ +0000b48c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2396]! @ 0x95c │ │ │ │ │ │ │ │ -0000b4a4 : │ │ │ │ +0000b498 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2388]! @ 0x954 │ │ │ │ │ │ │ │ -0000b4b0 : │ │ │ │ +0000b4a4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2380]! @ 0x94c │ │ │ │ │ │ │ │ -0000b4bc <__stat64_time64@plt>: │ │ │ │ +0000b4b0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2372]! @ 0x944 │ │ │ │ │ │ │ │ -0000b4c8 <__fstat64_time64@plt>: │ │ │ │ +0000b4bc <__stat64_time64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2364]! @ 0x93c │ │ │ │ │ │ │ │ -0000b4d4 <__lstat64_time64@plt>: │ │ │ │ +0000b4c8 <__fstat64_time64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2356]! @ 0x934 │ │ │ │ │ │ │ │ -0000b4e0 : │ │ │ │ +0000b4d4 <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2348]! @ 0x92c │ │ │ │ │ │ │ │ -0000b4ec : │ │ │ │ +0000b4e0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2340]! @ 0x924 │ │ │ │ │ │ │ │ -0000b4f8 : │ │ │ │ +0000b4ec : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2332]! @ 0x91c │ │ │ │ │ │ │ │ -0000b504 : │ │ │ │ +0000b4f8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2324]! @ 0x914 │ │ │ │ │ │ │ │ -0000b510 : │ │ │ │ +0000b504 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2316]! @ 0x90c │ │ │ │ │ │ │ │ -0000b51c : │ │ │ │ +0000b510 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2308]! @ 0x904 │ │ │ │ │ │ │ │ -0000b528 : │ │ │ │ +0000b51c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2300]! @ 0x8fc │ │ │ │ │ │ │ │ -0000b534 : │ │ │ │ +0000b528 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2292]! @ 0x8f4 │ │ │ │ │ │ │ │ -0000b540 : │ │ │ │ +0000b534 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2284]! @ 0x8ec │ │ │ │ │ │ │ │ -0000b54c : │ │ │ │ +0000b540 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2276]! @ 0x8e4 │ │ │ │ │ │ │ │ -0000b558 : │ │ │ │ +0000b54c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2268]! @ 0x8dc │ │ │ │ │ │ │ │ -0000b564 : │ │ │ │ +0000b558 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2260]! @ 0x8d4 │ │ │ │ │ │ │ │ -0000b570 : │ │ │ │ +0000b564 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2252]! @ 0x8cc │ │ │ │ │ │ │ │ -0000b57c : │ │ │ │ +0000b570 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2244]! @ 0x8c4 │ │ │ │ │ │ │ │ -0000b588 : │ │ │ │ +0000b57c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2236]! @ 0x8bc │ │ │ │ │ │ │ │ -0000b594 : │ │ │ │ +0000b588 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2228]! @ 0x8b4 │ │ │ │ │ │ │ │ -0000b5a0 : │ │ │ │ +0000b594 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2220]! @ 0x8ac │ │ │ │ │ │ │ │ -0000b5ac : │ │ │ │ +0000b5a0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2212]! @ 0x8a4 │ │ │ │ │ │ │ │ -0000b5b8 : │ │ │ │ +0000b5ac : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2204]! @ 0x89c │ │ │ │ │ │ │ │ -0000b5c4 : │ │ │ │ +0000b5b8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2196]! @ 0x894 │ │ │ │ │ │ │ │ -0000b5d0 : │ │ │ │ +0000b5c4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2188]! @ 0x88c │ │ │ │ │ │ │ │ -0000b5dc : │ │ │ │ +0000b5d0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2180]! @ 0x884 │ │ │ │ │ │ │ │ -0000b5e8 : │ │ │ │ +0000b5dc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2172]! @ 0x87c │ │ │ │ │ │ │ │ -0000b5f4 : │ │ │ │ +0000b5e8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2164]! @ 0x874 │ │ │ │ │ │ │ │ -0000b600 : │ │ │ │ +0000b5f4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2156]! @ 0x86c │ │ │ │ │ │ │ │ -0000b60c : │ │ │ │ +0000b600 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2148]! @ 0x864 │ │ │ │ │ │ │ │ -0000b618 : │ │ │ │ +0000b60c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2140]! @ 0x85c │ │ │ │ │ │ │ │ -0000b624 : │ │ │ │ +0000b618 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2132]! @ 0x854 │ │ │ │ │ │ │ │ -0000b630 : │ │ │ │ +0000b624 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2124]! @ 0x84c │ │ │ │ │ │ │ │ -0000b63c : │ │ │ │ +0000b630 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2116]! @ 0x844 │ │ │ │ │ │ │ │ -0000b648 : │ │ │ │ +0000b63c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2108]! @ 0x83c │ │ │ │ │ │ │ │ -0000b654 <__utime64@plt>: │ │ │ │ +0000b648 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2100]! @ 0x834 │ │ │ │ │ │ │ │ -0000b660 : │ │ │ │ +0000b654 <__utime64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2092]! @ 0x82c │ │ │ │ │ │ │ │ -0000b66c : │ │ │ │ +0000b660 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2084]! @ 0x824 │ │ │ │ │ │ │ │ -0000b678 : │ │ │ │ +0000b66c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2076]! @ 0x81c │ │ │ │ │ │ │ │ -0000b684 : │ │ │ │ +0000b678 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2068]! @ 0x814 │ │ │ │ │ │ │ │ -0000b690 : │ │ │ │ +0000b684 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2060]! @ 0x80c │ │ │ │ │ │ │ │ -0000b69c : │ │ │ │ +0000b690 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2052]! @ 0x804 │ │ │ │ │ │ │ │ -0000b6a8 <__xpg_strerror_r@plt>: │ │ │ │ +0000b69c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2044]! @ 0x7fc │ │ │ │ │ │ │ │ -0000b6b4 : │ │ │ │ +0000b6a8 <__xpg_strerror_r@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2036]! @ 0x7f4 │ │ │ │ │ │ │ │ -0000b6c0 : │ │ │ │ +0000b6b4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2028]! @ 0x7ec │ │ │ │ │ │ │ │ -0000b6cc : │ │ │ │ +0000b6c0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2020]! @ 0x7e4 │ │ │ │ │ │ │ │ -0000b6d8 : │ │ │ │ +0000b6cc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2012]! @ 0x7dc │ │ │ │ │ │ │ │ -0000b6e4 : │ │ │ │ +0000b6d8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #2004]! @ 0x7d4 │ │ │ │ │ │ │ │ -0000b6f0 <__gmpn_rshift@plt>: │ │ │ │ +0000b6e4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1996]! @ 0x7cc │ │ │ │ │ │ │ │ -0000b6fc <__gmpn_lshift@plt>: │ │ │ │ +0000b6f0 <__gmpn_rshift@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1988]! @ 0x7c4 │ │ │ │ │ │ │ │ -0000b708 <__gmpz_get_d@plt>: │ │ │ │ +0000b6fc <__gmpn_lshift@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1980]! @ 0x7bc │ │ │ │ │ │ │ │ -0000b714 <__gmpz_get_d_2exp@plt>: │ │ │ │ +0000b708 <__gmpz_get_d@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1972]! @ 0x7b4 │ │ │ │ │ │ │ │ -0000b720 : │ │ │ │ +0000b714 <__gmpz_get_d_2exp@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1964]! @ 0x7ac │ │ │ │ │ │ │ │ -0000b72c <__gmpn_gcd_1@plt>: │ │ │ │ +0000b720 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1956]! @ 0x7a4 │ │ │ │ │ │ │ │ -0000b738 <__assert_fail@plt>: │ │ │ │ +0000b72c <__gmpn_gcd_1@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1948]! @ 0x79c │ │ │ │ │ │ │ │ -0000b744 <__gmpz_init@plt>: │ │ │ │ +0000b738 <__assert_fail@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1940]! @ 0x794 │ │ │ │ │ │ │ │ -0000b750 <__gmpz_gcd@plt>: │ │ │ │ +0000b744 <__gmpz_init@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1932]! @ 0x78c │ │ │ │ │ │ │ │ -0000b75c <__gmpz_clear@plt>: │ │ │ │ +0000b750 <__gmpz_gcd@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1924]! @ 0x784 │ │ │ │ │ │ │ │ -0000b768 <__gmpz_gcdext@plt>: │ │ │ │ +0000b75c <__gmpz_clear@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1916]! @ 0x77c │ │ │ │ │ │ │ │ -0000b774 <__gmpn_tdiv_qr@plt>: │ │ │ │ +0000b768 <__gmpz_gcdext@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1908]! @ 0x774 │ │ │ │ │ │ │ │ -0000b780 <__gmpz_sizeinbase@plt>: │ │ │ │ +0000b774 <__gmpn_tdiv_qr@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1900]! @ 0x76c │ │ │ │ │ │ │ │ -0000b78c <__gmpz_export@plt>: │ │ │ │ +0000b780 <__gmpz_sizeinbase@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1892]! @ 0x764 │ │ │ │ │ │ │ │ -0000b798 <__gmpz_probab_prime_p@plt>: │ │ │ │ +0000b78c <__gmpz_export@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1884]! @ 0x75c │ │ │ │ │ │ │ │ -0000b7a4 <__gmpz_nextprime@plt>: │ │ │ │ +0000b798 <__gmpz_probab_prime_p@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1876]! @ 0x754 │ │ │ │ │ │ │ │ -0000b7b0 <__gmpz_powm@plt>: │ │ │ │ +0000b7a4 <__gmpz_nextprime@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1868]! @ 0x74c │ │ │ │ │ │ │ │ -0000b7bc <__gmpz_powm_sec@plt>: │ │ │ │ +0000b7b0 <__gmpz_powm@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1860]! @ 0x744 │ │ │ │ │ │ │ │ -0000b7c8 <__gmpz_invert@plt>: │ │ │ │ +0000b7bc <__gmpz_powm_sec@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1852]! @ 0x73c │ │ │ │ │ │ │ │ -0000b7d4 <__gmpn_and_n@plt>: │ │ │ │ +0000b7c8 <__gmpz_invert@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1844]! @ 0x734 │ │ │ │ │ │ │ │ -0000b7e0 <__gmpn_andn_n@plt>: │ │ │ │ +0000b7d4 <__gmpn_and_n@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1836]! @ 0x72c │ │ │ │ │ │ │ │ -0000b7ec <__gmpn_ior_n@plt>: │ │ │ │ +0000b7e0 <__gmpn_andn_n@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1828]! @ 0x724 │ │ │ │ │ │ │ │ -0000b7f8 <__gmpn_xor_n@plt>: │ │ │ │ +0000b7ec <__gmpn_ior_n@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1820]! @ 0x71c │ │ │ │ │ │ │ │ -0000b804 <__gmpn_cmp@plt>: │ │ │ │ +0000b7f8 <__gmpn_xor_n@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1812]! @ 0x714 │ │ │ │ │ │ │ │ -0000b810 <__gmpn_divrem_1@plt>: │ │ │ │ +0000b804 <__gmpn_cmp@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1804]! @ 0x70c │ │ │ │ │ │ │ │ -0000b81c <__gmpn_add@plt>: │ │ │ │ +0000b810 <__gmpn_divrem_1@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1796]! @ 0x704 │ │ │ │ │ │ │ │ -0000b828 <__gmpn_sub@plt>: │ │ │ │ +0000b81c <__gmpn_add@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1788]! @ 0x6fc │ │ │ │ │ │ │ │ -0000b834 <__gmpn_mod_1@plt>: │ │ │ │ +0000b828 <__gmpn_sub@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1780]! @ 0x6f4 │ │ │ │ │ │ │ │ -0000b840 <__gmpn_popcount@plt>: │ │ │ │ +0000b834 <__gmpn_mod_1@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1772]! @ 0x6ec │ │ │ │ │ │ │ │ -0000b84c <__gmpn_add_1@plt>: │ │ │ │ +0000b840 <__gmpn_popcount@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1764]! @ 0x6e4 │ │ │ │ │ │ │ │ -0000b858 <__gmpn_sub_1@plt>: │ │ │ │ +0000b84c <__gmpn_add_1@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1756]! @ 0x6dc │ │ │ │ │ │ │ │ -0000b864 <__gmpn_mul_1@plt>: │ │ │ │ +0000b858 <__gmpn_sub_1@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1748]! @ 0x6d4 │ │ │ │ │ │ │ │ -0000b870 <__gmpn_mul@plt>: │ │ │ │ +0000b864 <__gmpn_mul_1@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1740]! @ 0x6cc │ │ │ │ │ │ │ │ -0000b87c : │ │ │ │ +0000b870 <__gmpn_mul@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1732]! @ 0x6c4 │ │ │ │ │ │ │ │ -0000b888 : │ │ │ │ +0000b87c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1724]! @ 0x6bc │ │ │ │ │ │ │ │ -0000b894 : │ │ │ │ +0000b888 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1716]! @ 0x6b4 │ │ │ │ │ │ │ │ -0000b8a0 : │ │ │ │ +0000b894 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1708]! @ 0x6ac │ │ │ │ │ │ │ │ -0000b8ac <__ctype_b_loc@plt>: │ │ │ │ +0000b8a0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1700]! @ 0x6a4 │ │ │ │ │ │ │ │ -0000b8b8 : │ │ │ │ +0000b8ac <__ctype_b_loc@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1692]! @ 0x69c │ │ │ │ │ │ │ │ -0000b8c4 : │ │ │ │ +0000b8b8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1684]! @ 0x694 │ │ │ │ │ │ │ │ -0000b8d0 : │ │ │ │ +0000b8c4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1676]! @ 0x68c │ │ │ │ │ │ │ │ -0000b8dc : │ │ │ │ +0000b8d0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1668]! @ 0x684 │ │ │ │ │ │ │ │ -0000b8e8 : │ │ │ │ +0000b8dc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1660]! @ 0x67c │ │ │ │ │ │ │ │ -0000b8f4 <__isoc23_strtoul@plt>: │ │ │ │ +0000b8e8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1652]! @ 0x674 │ │ │ │ │ │ │ │ -0000b900 : │ │ │ │ +0000b8f4 <__isoc23_strtoul@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1644]! @ 0x66c │ │ │ │ │ │ │ │ -0000b90c : │ │ │ │ +0000b900 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1636]! @ 0x664 │ │ │ │ │ │ │ │ -0000b918 : │ │ │ │ +0000b90c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1628]! @ 0x65c │ │ │ │ │ │ │ │ -0000b924 <__isoc23_strtol@plt>: │ │ │ │ +0000b918 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1620]! @ 0x654 │ │ │ │ │ │ │ │ -0000b930 : │ │ │ │ +0000b924 <__isoc23_strtol@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1612]! @ 0x64c │ │ │ │ │ │ │ │ -0000b93c : │ │ │ │ +0000b930 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1604]! @ 0x644 │ │ │ │ │ │ │ │ -0000b948 : │ │ │ │ +0000b93c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1596]! @ 0x63c │ │ │ │ │ │ │ │ -0000b954 : │ │ │ │ +0000b948 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1588]! @ 0x634 │ │ │ │ │ │ │ │ -0000b960 : │ │ │ │ +0000b954 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1580]! @ 0x62c │ │ │ │ │ │ │ │ -0000b96c : │ │ │ │ +0000b960 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1572]! @ 0x624 │ │ │ │ │ │ │ │ -0000b978 : │ │ │ │ +0000b96c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1564]! @ 0x61c │ │ │ │ │ │ │ │ -0000b984 : │ │ │ │ +0000b978 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1556]! @ 0x614 │ │ │ │ │ │ │ │ -0000b990 : │ │ │ │ +0000b984 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1548]! @ 0x60c │ │ │ │ │ │ │ │ -0000b99c <__nanosleep64@plt>: │ │ │ │ +0000b990 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1540]! @ 0x604 │ │ │ │ │ │ │ │ -0000b9a8 <__time64@plt>: │ │ │ │ +0000b99c <__nanosleep64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1532]! @ 0x5fc │ │ │ │ │ │ │ │ -0000b9b4 <__ctime64_r@plt>: │ │ │ │ +0000b9a8 <__time64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1524]! @ 0x5f4 │ │ │ │ │ │ │ │ -0000b9c0 : │ │ │ │ +0000b9b4 <__ctime64_r@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1516]! @ 0x5ec │ │ │ │ │ │ │ │ -0000b9cc : │ │ │ │ +0000b9c0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1508]! @ 0x5e4 │ │ │ │ │ │ │ │ -0000b9d8 : │ │ │ │ +0000b9cc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1500]! @ 0x5dc │ │ │ │ │ │ │ │ -0000b9e4 : │ │ │ │ +0000b9d8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1492]! @ 0x5d4 │ │ │ │ │ │ │ │ -0000b9f0 : │ │ │ │ +0000b9e4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1484]! @ 0x5cc │ │ │ │ │ │ │ │ -0000b9fc : │ │ │ │ +0000b9f0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1476]! @ 0x5c4 │ │ │ │ │ │ │ │ -0000ba08 : │ │ │ │ +0000b9fc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1468]! @ 0x5bc │ │ │ │ │ │ │ │ -0000ba14 : │ │ │ │ +0000ba08 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1460]! @ 0x5b4 │ │ │ │ │ │ │ │ -0000ba20 : │ │ │ │ +0000ba14 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1452]! @ 0x5ac │ │ │ │ │ │ │ │ -0000ba2c : │ │ │ │ +0000ba20 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1444]! @ 0x5a4 │ │ │ │ │ │ │ │ -0000ba38 : │ │ │ │ +0000ba2c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1436]! @ 0x59c │ │ │ │ │ │ │ │ -0000ba44 : │ │ │ │ +0000ba38 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1428]! @ 0x594 │ │ │ │ │ │ │ │ -0000ba50 : │ │ │ │ +0000ba44 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1420]! @ 0x58c │ │ │ │ │ │ │ │ -0000ba5c : │ │ │ │ +0000ba50 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1412]! @ 0x584 │ │ │ │ │ │ │ │ -0000ba68 <__getrusage64@plt>: │ │ │ │ +0000ba5c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1404]! @ 0x57c │ │ │ │ │ │ │ │ -0000ba74 <__gettimeofday64@plt>: │ │ │ │ +0000ba68 <__getrusage64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1396]! @ 0x574 │ │ │ │ │ │ │ │ -0000ba80 : │ │ │ │ +0000ba74 <__gettimeofday64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1388]! @ 0x56c │ │ │ │ │ │ │ │ -0000ba8c : │ │ │ │ +0000ba80 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1380]! @ 0x564 │ │ │ │ │ │ │ │ -0000ba98 : │ │ │ │ +0000ba8c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1372]! @ 0x55c │ │ │ │ │ │ │ │ -0000baa4 <__timerfd_settime64@plt>: │ │ │ │ +0000ba98 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1364]! @ 0x554 │ │ │ │ │ │ │ │ -0000bab0 : │ │ │ │ +0000baa4 <__timerfd_settime64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1356]! @ 0x54c │ │ │ │ │ │ │ │ -0000babc : │ │ │ │ +0000bab0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1348]! @ 0x544 │ │ │ │ │ │ │ │ -0000bac8 : │ │ │ │ +0000babc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1340]! @ 0x53c │ │ │ │ │ │ │ │ -0000bad4 : │ │ │ │ +0000bac8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1332]! @ 0x534 │ │ │ │ │ │ │ │ -0000bae0 : │ │ │ │ +0000bad4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1324]! @ 0x52c │ │ │ │ │ │ │ │ -0000baec : │ │ │ │ +0000bae0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1316]! @ 0x524 │ │ │ │ │ │ │ │ -0000baf8 : │ │ │ │ +0000baec : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1308]! @ 0x51c │ │ │ │ │ │ │ │ -0000bb04 : │ │ │ │ +0000baf8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1300]! @ 0x514 │ │ │ │ │ │ │ │ -0000bb10 : │ │ │ │ +0000bb04 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1292]! @ 0x50c │ │ │ │ │ │ │ │ -0000bb1c : │ │ │ │ +0000bb10 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1284]! @ 0x504 │ │ │ │ │ │ │ │ -0000bb28 : │ │ │ │ +0000bb1c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1276]! @ 0x4fc │ │ │ │ │ │ │ │ -0000bb34 : │ │ │ │ +0000bb28 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1268]! @ 0x4f4 │ │ │ │ │ │ │ │ -0000bb40 : │ │ │ │ +0000bb34 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1260]! @ 0x4ec │ │ │ │ │ │ │ │ -0000bb4c : │ │ │ │ +0000bb40 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1252]! @ 0x4e4 │ │ │ │ │ │ │ │ -0000bb58 : │ │ │ │ +0000bb4c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1244]! @ 0x4dc │ │ │ │ │ │ │ │ -0000bb64 : │ │ │ │ +0000bb58 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1236]! @ 0x4d4 │ │ │ │ │ │ │ │ -0000bb70 : │ │ │ │ +0000bb64 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1228]! @ 0x4cc │ │ │ │ │ │ │ │ -0000bb7c : │ │ │ │ +0000bb70 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1220]! @ 0x4c4 │ │ │ │ │ │ │ │ -0000bb88 : │ │ │ │ +0000bb7c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1212]! @ 0x4bc │ │ │ │ │ │ │ │ -0000bb94 : │ │ │ │ +0000bb88 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1204]! @ 0x4b4 │ │ │ │ │ │ │ │ -0000bba0 : │ │ │ │ +0000bb94 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1196]! @ 0x4ac │ │ │ │ │ │ │ │ -0000bbac : │ │ │ │ +0000bba0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1188]! @ 0x4a4 │ │ │ │ │ │ │ │ -0000bbb8 <__pthread_cond_timedwait64@plt>: │ │ │ │ +0000bbac : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1180]! @ 0x49c │ │ │ │ │ │ │ │ -0000bbc4 : │ │ │ │ +0000bbb8 <__pthread_cond_timedwait64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1172]! @ 0x494 │ │ │ │ │ │ │ │ -0000bbd0 : │ │ │ │ +0000bbc4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1164]! @ 0x48c │ │ │ │ │ │ │ │ -0000bbdc : │ │ │ │ +0000bbd0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1156]! @ 0x484 │ │ │ │ │ │ │ │ -0000bbe8 : │ │ │ │ +0000bbdc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1148]! @ 0x47c │ │ │ │ │ │ │ │ -0000bbf4 : │ │ │ │ +0000bbe8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1140]! @ 0x474 │ │ │ │ │ │ │ │ -0000bc00 : │ │ │ │ +0000bbf4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1132]! @ 0x46c │ │ │ │ │ │ │ │ -0000bc0c : │ │ │ │ +0000bc00 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1124]! @ 0x464 │ │ │ │ │ │ │ │ -0000bc18 : │ │ │ │ +0000bc0c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1116]! @ 0x45c │ │ │ │ │ │ │ │ -0000bc24 : │ │ │ │ +0000bc18 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1108]! @ 0x454 │ │ │ │ │ │ │ │ -0000bc30 : │ │ │ │ +0000bc24 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1100]! @ 0x44c │ │ │ │ │ │ │ │ -0000bc3c : │ │ │ │ +0000bc30 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1092]! @ 0x444 │ │ │ │ │ │ │ │ -0000bc48 : │ │ │ │ +0000bc3c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1084]! @ 0x43c │ │ │ │ │ │ │ │ -0000bc54 : │ │ │ │ +0000bc48 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1076]! @ 0x434 │ │ │ │ │ │ │ │ -0000bc60 <__select64@plt>: │ │ │ │ +0000bc54 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1068]! @ 0x42c │ │ │ │ │ │ │ │ -0000bc6c : │ │ │ │ +0000bc60 <__select64@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1060]! @ 0x424 │ │ │ │ │ │ │ │ -0000bc78 : │ │ │ │ +0000bc6c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1052]! @ 0x41c │ │ │ │ │ │ │ │ -0000bc84 : │ │ │ │ +0000bc78 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1044]! @ 0x414 │ │ │ │ │ │ │ │ -0000bc90 : │ │ │ │ +0000bc84 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1036]! @ 0x40c │ │ │ │ │ │ │ │ -0000bc9c : │ │ │ │ +0000bc90 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1028]! @ 0x404 │ │ │ │ │ │ │ │ -0000bca8 : │ │ │ │ +0000bc9c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1020]! @ 0x3fc │ │ │ │ │ │ │ │ -0000bcb4 : │ │ │ │ +0000bca8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1012]! @ 0x3f4 │ │ │ │ │ │ │ │ -0000bcc0 : │ │ │ │ +0000bcb4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #1004]! @ 0x3ec │ │ │ │ │ │ │ │ -0000bccc : │ │ │ │ +0000bcc0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #996]! @ 0x3e4 │ │ │ │ │ │ │ │ -0000bcd8 : │ │ │ │ +0000bccc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #988]! @ 0x3dc │ │ │ │ │ │ │ │ -0000bce4 : │ │ │ │ +0000bcd8 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #980]! @ 0x3d4 │ │ │ │ │ │ │ │ -0000bcf0 : │ │ │ │ +0000bce4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #972]! @ 0x3cc │ │ │ │ │ │ │ │ -0000bcfc : │ │ │ │ +0000bcf0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #964]! @ 0x3c4 │ │ │ │ │ │ │ │ -0000bd08 : │ │ │ │ +0000bcfc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #956]! @ 0x3bc │ │ │ │ │ │ │ │ -0000bd14 : │ │ │ │ +0000bd08 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #948]! @ 0x3b4 │ │ │ │ │ │ │ │ -0000bd20 : │ │ │ │ +0000bd14 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #940]! @ 0x3ac │ │ │ │ │ │ │ │ -0000bd2c : │ │ │ │ +0000bd20 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #932]! @ 0x3a4 │ │ │ │ │ │ │ │ -0000bd38 <__isoc23_sscanf@plt>: │ │ │ │ +0000bd2c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #924]! @ 0x39c │ │ │ │ │ │ │ │ -0000bd44 : │ │ │ │ +0000bd38 <__isoc23_sscanf@plt>: │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #916]! @ 0x394 │ │ │ │ │ │ │ │ -0000bd50 : │ │ │ │ +0000bd44 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #908]! @ 0x38c │ │ │ │ │ │ │ │ -0000bd5c : │ │ │ │ +0000bd50 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #900]! @ 0x384 │ │ │ │ │ │ │ │ -0000bd68 : │ │ │ │ +0000bd5c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #892]! @ 0x37c │ │ │ │ │ │ │ │ -0000bd74 : │ │ │ │ +0000bd68 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #884]! @ 0x374 │ │ │ │ │ │ │ │ -0000bd80 : │ │ │ │ +0000bd74 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #876]! @ 0x36c │ │ │ │ │ │ │ │ -0000bd8c : │ │ │ │ +0000bd80 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #868]! @ 0x364 │ │ │ │ │ │ │ │ -0000bd98 : │ │ │ │ +0000bd8c : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #860]! @ 0x35c │ │ │ │ │ │ │ │ -0000bda4 : │ │ │ │ +0000bd98 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #852]! @ 0x354 │ │ │ │ │ │ │ │ -0000bdb0 : │ │ │ │ +0000bda4 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #844]! @ 0x34c │ │ │ │ │ │ │ │ -0000bdbc : │ │ │ │ +0000bdb0 : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #836]! @ 0x344 │ │ │ │ │ │ │ │ -0000bdc8 <__cxa_atexit@plt>: │ │ │ │ +0000bdbc : │ │ │ │ add ip, pc, #34603008 @ 0x2100000 │ │ │ │ add ip, ip, #692224 @ 0xa9000 │ │ │ │ ldr pc, [ip, #828]! @ 0x33c │ │ │ │ + │ │ │ │ +0000bdc8 <__cxa_atexit@plt>: │ │ │ │ + add ip, pc, #34603008 @ 0x2100000 │ │ │ │ + add ip, ip, #692224 @ 0xa9000 │ │ │ │ + ldr pc, [ip, #820]! @ 0x334 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -34,15 +34,15 @@ │ │ │ │ cmp r7, r5 │ │ │ │ beq be70 <__cxa_atexit@plt+0xa8> │ │ │ │ ands r2, r4, #1 │ │ │ │ bne be3c <__cxa_atexit@plt+0x74> │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ lsr r4, r4, #1 │ │ │ │ cmp r7, r5 │ │ │ │ bne be4c <__cxa_atexit@plt+0x84> │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123,24 +123,24 @@ │ │ │ │ mov r0, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ beq bfe0 <__cxa_atexit@plt+0x218> │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 1ed0620 <__cxa_atexit@plt+0x1ec4858> │ │ │ │ + bl 1ed0628 <__cxa_atexit@plt+0x1ec4860> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [r0] │ │ │ │ b befc <__cxa_atexit@plt+0x134> │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 1ecc000 <__cxa_atexit@plt+0x1ec0238> │ │ │ │ + bl 1ecc008 <__cxa_atexit@plt+0x1ec0240> │ │ │ │ ldr ip, [r7] │ │ │ │ mov r2, #0 │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r7] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ @@ -227,38 +227,38 @@ │ │ │ │ mov r0, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ beq c180 <__cxa_atexit@plt+0x3b8> │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 1ed0620 <__cxa_atexit@plt+0x1ec4858> │ │ │ │ + bl 1ed0628 <__cxa_atexit@plt+0x1ec4860> │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr ip, [r0] │ │ │ │ b c098 <__cxa_atexit@plt+0x2d0> │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 1ecc000 <__cxa_atexit@plt+0x1ec0238> │ │ │ │ + bl 1ecc008 <__cxa_atexit@plt+0x1ec0240> │ │ │ │ ldr ip, [r6] │ │ │ │ mov r1, #0 │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r6] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [r0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldr ip, [r0] │ │ │ │ b c098 <__cxa_atexit@plt+0x2d0> │ │ │ │ - andseq r8, sl, #216, 28 @ 0xd80 │ │ │ │ + andseq r8, sl, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, r2 │ │ │ │ ldr sl, [pc, #1292] @ c6e8 <__cxa_atexit@plt+0x920> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -297,38 +297,38 @@ │ │ │ │ cmp r7, r4 │ │ │ │ beq c28c <__cxa_atexit@plt+0x4c4> │ │ │ │ ands r2, fp, #1 │ │ │ │ bne c258 <__cxa_atexit@plt+0x490> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ lsr fp, fp, #1 │ │ │ │ cmp r7, r4 │ │ │ │ bne c268 <__cxa_atexit@plt+0x4a0> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r7, r8, r9, lsl #2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #0 │ │ │ │ beq c380 <__cxa_atexit@plt+0x5b8> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #-12] │ │ │ │ add r1, r3, r1 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ cmp r6, r7 │ │ │ │ bhi c1fc <__cxa_atexit@plt+0x434> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r7, #8 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr r8, [r1, #20] │ │ │ │ cmp r8, #0 │ │ │ │ beq c37c <__cxa_atexit@plt+0x5b4> │ │ │ │ mov r0, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp, #12] │ │ │ │ @@ -347,15 +347,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ ands r2, r7, #1 │ │ │ │ bne c348 <__cxa_atexit@plt+0x580> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ lsr r7, r7, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs fp, fp, #1 │ │ │ │ bne c334 <__cxa_atexit@plt+0x56c> │ │ │ │ ldr r4, [sp] │ │ │ │ add r0, r9, r8, lsl #2 │ │ │ │ add r4, r4, #4 │ │ │ │ @@ -370,21 +370,21 @@ │ │ │ │ bhi c1fc <__cxa_atexit@plt+0x434> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #8 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ b c380 <__cxa_atexit@plt+0x5b8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r7, #12 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-12] │ │ │ │ cmp r2, #0 │ │ │ │ beq c6cc <__cxa_atexit@plt+0x904> │ │ │ │ cmp r2, #1 │ │ │ │ @@ -406,15 +406,15 @@ │ │ │ │ cmp r7, fp │ │ │ │ beq c440 <__cxa_atexit@plt+0x678> │ │ │ │ ands r2, r9, #1 │ │ │ │ bne c40c <__cxa_atexit@plt+0x644> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #4 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ lsr r9, r9, #1 │ │ │ │ cmp r7, fp │ │ │ │ bne c41c <__cxa_atexit@plt+0x654> │ │ │ │ mov r3, r8 │ │ │ │ add r7, r4, r3, lsl #2 │ │ │ │ b c500 <__cxa_atexit@plt+0x738> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -443,15 +443,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r0 │ │ │ │ ands r2, r8, #1 │ │ │ │ bne c4c8 <__cxa_atexit@plt+0x700> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ lsr r8, r8, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs fp, fp, #1 │ │ │ │ bne c4b4 <__cxa_atexit@plt+0x6ec> │ │ │ │ ldr r4, [sp] │ │ │ │ add r0, r7, r9, lsl #2 │ │ │ │ add sl, sl, #4 │ │ │ │ @@ -548,26 +548,26 @@ │ │ │ │ str r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq c684 <__cxa_atexit@plt+0x8bc> │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ed0620 <__cxa_atexit@plt+0x1ec4858> │ │ │ │ + bl 1ed0628 <__cxa_atexit@plt+0x1ec4860> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b c598 <__cxa_atexit@plt+0x7d0> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 1ecc000 <__cxa_atexit@plt+0x1ec0238> │ │ │ │ + bl 1ecc008 <__cxa_atexit@plt+0x1ec0240> │ │ │ │ ldr ip, [r7] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r7] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -579,20 +579,20 @@ │ │ │ │ b c598 <__cxa_atexit@plt+0x7d0> │ │ │ │ ldr r9, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r9, #31 │ │ │ │ lsr r9, r9, #5 │ │ │ │ b c3f0 <__cxa_atexit@plt+0x628> │ │ │ │ ldr r0, [pc, #20] @ c6f8 <__cxa_atexit@plt+0x930> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 1ebb3dc <__cxa_atexit@plt+0x1eaf614> │ │ │ │ - andseq r8, sl, #232, 20 @ 0xe8000 │ │ │ │ - andeq r5, r5, #252, 8 @ 0xfc000000 │ │ │ │ + bl 1ebb3e4 <__cxa_atexit@plt+0x1eaf61c> │ │ │ │ + andseq r8, sl, #224, 20 @ 0xe0000 │ │ │ │ + andeq r5, r5, #236, 8 @ 0xec000000 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - mvnseq r1, r8, ror #23 │ │ │ │ + mvnseq r2, r8, lsr #7 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [pc, #2784] @ d1ec <__cxa_atexit@plt+0x1424> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #2780] @ d1f0 <__cxa_atexit@plt+0x1428> │ │ │ │ add fp, pc, fp │ │ │ │ bic sl, r1, #3 │ │ │ │ @@ -755,15 +755,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ mov r8, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ uxth r3, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi c994 <__cxa_atexit@plt+0xbcc> │ │ │ │ mov r5, #0 │ │ │ │ b c910 <__cxa_atexit@plt+0xb48> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -776,15 +776,15 @@ │ │ │ │ beq c908 <__cxa_atexit@plt+0xb40> │ │ │ │ mov r9, #0 │ │ │ │ b cb00 <__cxa_atexit@plt+0xd38> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ cmp r7, #0 │ │ │ │ beq caf8 <__cxa_atexit@plt+0xd30> │ │ │ │ tst r3, #8 │ │ │ │ bne ca88 <__cxa_atexit@plt+0xcc0> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -818,27 +818,27 @@ │ │ │ │ strh r3, [r5, #26] │ │ │ │ cmp r9, #0 │ │ │ │ beq c908 <__cxa_atexit@plt+0xb40> │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb lr, [r3, r9, lsr #20] │ │ │ │ b c74c <__cxa_atexit@plt+0x984> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 1ed08b0 <__cxa_atexit@plt+0x1ec4ae8> │ │ │ │ + bl 1ed08b8 <__cxa_atexit@plt+0x1ec4af0> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq ce1c <__cxa_atexit@plt+0x1054> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldrh r2, [r8, #-8] │ │ │ │ cmp r2, r4 │ │ │ │ bhi cac0 <__cxa_atexit@plt+0xcf8> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ and r7, r3, #2 │ │ │ │ @@ -878,74 +878,74 @@ │ │ │ │ add r3, r3, r1, lsr #2 │ │ │ │ str r3, [r2] │ │ │ │ b ca88 <__cxa_atexit@plt+0xcc0> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 1ed06c8 <__cxa_atexit@plt+0x1ec4900> │ │ │ │ + bl 1ed06d0 <__cxa_atexit@plt+0x1ec4908> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r9, [r4, #4] │ │ │ │ cmp r9, #0 │ │ │ │ addne r8, r4, #4 │ │ │ │ movne r7, #0 │ │ │ │ ldrne r9, [sp, #8] │ │ │ │ beq ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r1, [r8, #4]! │ │ │ │ mov r0, r9 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r2, r8 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, r7 │ │ │ │ bhi cbb8 <__cxa_atexit@plt+0xdf0> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ and r7, r3, #2 │ │ │ │ b ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, #0 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 1ed07e0 <__cxa_atexit@plt+0x1ec4a18> │ │ │ │ + bl 1ed07e8 <__cxa_atexit@plt+0x1ec4a20> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 1ed08b0 <__cxa_atexit@plt+0x1ec4ae8> │ │ │ │ + bl 1ed08b8 <__cxa_atexit@plt+0x1ec4af0> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed07e0 <__cxa_atexit@plt+0x1ec4a18> │ │ │ │ + bl 1ed07e8 <__cxa_atexit@plt+0x1ec4a20> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b cc14 <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed08b0 <__cxa_atexit@plt+0x1ec4ae8> │ │ │ │ + bl 1ed08b8 <__cxa_atexit@plt+0x1ec4af0> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ b cc14 <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r3, [pc, #1424] @ d224 <__cxa_atexit@plt+0x145c> │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr r2, [pc, r3] │ │ │ │ @@ -956,15 +956,15 @@ │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ str r3, [r4, #8] │ │ │ │ mov r5, #0 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ b c910 <__cxa_atexit@plt+0xb48> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ ldrh r3, [r5, #-2] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ orrs r3, r2, r3 │ │ │ │ beq c8d4 <__cxa_atexit@plt+0xb0c> │ │ │ │ @@ -978,25 +978,25 @@ │ │ │ │ cmp r0, ip │ │ │ │ beq c8d4 <__cxa_atexit@plt+0xb0c> │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bic r2, r2, #3 │ │ │ │ orr r2, r2, r0 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ - bl 1ed08b0 <__cxa_atexit@plt+0x1ec4ae8> │ │ │ │ + bl 1ed08b8 <__cxa_atexit@plt+0x1ec4af0> │ │ │ │ ldrh r3, [r5, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq c9b8 <__cxa_atexit@plt+0xbf0> │ │ │ │ mov r9, r4 │ │ │ │ mov r8, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ uxth r3, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi cd38 <__cxa_atexit@plt+0xf70> │ │ │ │ b c9b8 <__cxa_atexit@plt+0xbf0> │ │ │ │ ldrh r3, [r5, #-2] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ @@ -1009,67 +1009,67 @@ │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r2, r0 │ │ │ │ beq c8d4 <__cxa_atexit@plt+0xb0c> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 1ed07e0 <__cxa_atexit@plt+0x1ec4a18> │ │ │ │ + bl 1ed07e8 <__cxa_atexit@plt+0x1ec4a20> │ │ │ │ b c9b8 <__cxa_atexit@plt+0xbf0> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed08b0 <__cxa_atexit@plt+0x1ec4ae8> │ │ │ │ + bl 1ed08b8 <__cxa_atexit@plt+0x1ec4af0> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ b cc80 <__cxa_atexit@plt+0xeb8> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r4, #16 │ │ │ │ b cdb8 <__cxa_atexit@plt+0xff0> │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov r1, r9 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ubfx r3, r9, #0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, #0 │ │ │ │ moveq r9, #0 │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl c1cc <__cxa_atexit@plt+0x404> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ beq d0d4 <__cxa_atexit@plt+0x130c> │ │ │ │ ldr r9, [r4, #4] │ │ │ │ b ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ @@ -1083,72 +1083,72 @@ │ │ │ │ and r7, r3, #2 │ │ │ │ b ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl 1ed2f74 <__cxa_atexit@plt+0x1ec71ac> │ │ │ │ + bl 1ed2f7c <__cxa_atexit@plt+0x1ec71b4> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, #0 │ │ │ │ bl bdd8 <__cxa_atexit@plt+0x10> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ b cf04 <__cxa_atexit@plt+0x113c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ - bl 1ed176c <__cxa_atexit@plt+0x1ec59a4> │ │ │ │ + bl 1ed1774 <__cxa_atexit@plt+0x1ec59ac> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ and r7, r3, #2 │ │ │ │ b ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b cc14 <__cxa_atexit@plt+0xe4c> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq ca04 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldrh r1, [r8, #-8] │ │ │ │ uxth r2, r4 │ │ │ │ cmp r1, r2 │ │ │ │ bhi cf98 <__cxa_atexit@plt+0x11d0> │ │ │ │ b cae0 <__cxa_atexit@plt+0xd18> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ @@ -1169,53 +1169,53 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r3, r4, #16 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ b ce98 <__cxa_atexit@plt+0x10d0> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed07e0 <__cxa_atexit@plt+0x1ec4a18> │ │ │ │ + bl 1ed07e8 <__cxa_atexit@plt+0x1ec4a20> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b cc14 <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 1ed07e0 <__cxa_atexit@plt+0x1ec4a18> │ │ │ │ + bl 1ed07e8 <__cxa_atexit@plt+0x1ec4a20> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq ce1c <__cxa_atexit@plt+0x1054> │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov r7, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r4, r4, #4 │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ mov r0, r9 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ ldrh r3, [r8, #-8] │ │ │ │ cmp r3, r7 │ │ │ │ bhi d060 <__cxa_atexit@plt+0x1298> │ │ │ │ b cae0 <__cxa_atexit@plt+0xd18> │ │ │ │ ldr r2, [pc, #428] @ d238 <__cxa_atexit@plt+0x1470> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2] │ │ │ │ b ca28 <__cxa_atexit@plt+0xc60> │ │ │ │ ldr r0, [pc, #416] @ d23c <__cxa_atexit@plt+0x1474> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 1ebb3dc <__cxa_atexit@plt+0x1eaf614> │ │ │ │ + bl 1ebb3e4 <__cxa_atexit@plt+0x1eaf61c> │ │ │ │ ldr r0, [pc, #404] @ d240 <__cxa_atexit@plt+0x1478> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 1ebb3dc <__cxa_atexit@plt+0x1eaf614> │ │ │ │ + bl 1ebb3e4 <__cxa_atexit@plt+0x1eaf61c> │ │ │ │ ldr r3, [pc, #388] @ d244 <__cxa_atexit@plt+0x147c> │ │ │ │ ldr r2, [fp, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r2 │ │ │ │ beq d0c0 <__cxa_atexit@plt+0x12f8> │ │ │ │ mov r9, r4 │ │ │ │ b c74c <__cxa_atexit@plt+0x984> │ │ │ │ @@ -1228,15 +1228,15 @@ │ │ │ │ beq d0e4 <__cxa_atexit@plt+0x131c> │ │ │ │ b d0cc <__cxa_atexit@plt+0x1304> │ │ │ │ tst r3, #4 │ │ │ │ bne c8f8 <__cxa_atexit@plt+0xb30> │ │ │ │ ldr r0, [pc, #324] @ d248 <__cxa_atexit@plt+0x1480> │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 1ebb3dc <__cxa_atexit@plt+0x1eaf614> │ │ │ │ + bl 1ebb3e4 <__cxa_atexit@plt+0x1eaf61c> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldreq r5, [r5, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ movw r5, #8160 @ 0x1fe0 │ │ │ │ @@ -1285,46 +1285,46 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne c930 <__cxa_atexit@plt+0xb68> │ │ │ │ b c8f8 <__cxa_atexit@plt+0xb30> │ │ │ │ ldr r1, [pc, #112] @ d254 <__cxa_atexit@plt+0x148c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b d164 <__cxa_atexit@plt+0x139c> │ │ │ │ - andseq r8, sl, #180, 10 @ 0x2d000000 │ │ │ │ + andseq r8, sl, #172, 10 @ 0x2b000000 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ andseq fp, sl, #160, 16 @ 0xa00000 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - andeq r4, r5, #504 @ 0x1f8 │ │ │ │ - andseq r2, sl, #204 @ 0xcc │ │ │ │ - andeq r4, r5, #312 @ 0x138 │ │ │ │ - andeq r4, r5, #552 @ 0x228 │ │ │ │ - andseq r1, sl, #84, 30 @ 0x150 │ │ │ │ + andeq r4, r5, #440 @ 0x1b8 │ │ │ │ + andseq r2, sl, #196 @ 0xc4 │ │ │ │ + andeq r4, r5, #62, 30 @ 0xf8 │ │ │ │ + andeq r4, r5, #488 @ 0x1e8 │ │ │ │ + andseq r1, sl, #76, 30 @ 0x130 │ │ │ │ andseq fp, sl, #168, 10 @ 0x2a000000 │ │ │ │ andseq fp, sl, #140, 10 @ 0x23000000 │ │ │ │ andseq fp, sl, #168, 8 @ 0xa8000000 │ │ │ │ - andseq r1, sl, #148, 26 @ 0x2500 │ │ │ │ + andseq r1, sl, #140, 26 @ 0x2300 │ │ │ │ andseq fp, sl, #128, 8 @ 0x80000000 │ │ │ │ - andseq r1, sl, #24, 24 @ 0x1800 │ │ │ │ - andseq r1, sl, #184, 22 @ 0x2e000 │ │ │ │ - andseq r1, sl, #56, 22 @ 0xe000 │ │ │ │ - andseq r1, sl, #236, 16 @ 0xec0000 │ │ │ │ - andseq r1, sl, #216, 16 @ 0xd80000 │ │ │ │ + andseq r1, sl, #16, 24 @ 0x1000 │ │ │ │ + andseq r1, sl, #176, 22 @ 0x2c000 │ │ │ │ + andseq r1, sl, #48, 22 @ 0xc000 │ │ │ │ + andseq r1, sl, #228, 16 @ 0xe40000 │ │ │ │ + andseq r1, sl, #208, 16 @ 0xd00000 │ │ │ │ andseq sl, sl, #96, 30 @ 0x180 │ │ │ │ - mvnseq r1, r4, ror #4 │ │ │ │ - mvnseq r1, r8, lsr #5 │ │ │ │ + mvnseq r1, r4, lsr #20 │ │ │ │ + mvnseq r1, r8, ror #20 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - mvnseq r1, ip, lsr #4 │ │ │ │ + mvnseq r1, ip, ror #19 │ │ │ │ andseq sl, sl, #108, 28 @ 0x6c0 │ │ │ │ andseq sl, sl, #80, 28 @ 0x500 │ │ │ │ andseq sl, sl, #8, 28 @ 0x80 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ - bl 1ec4e10 <__cxa_atexit@plt+0x1eb9048> │ │ │ │ + bl 1ec4e18 <__cxa_atexit@plt+0x1eb9050> │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq d3e8 <__cxa_atexit@plt+0x1620> │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #688] @ d53c <__cxa_atexit@plt+0x1774> │ │ │ │ @@ -1354,15 +1354,15 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq d3f0 <__cxa_atexit@plt+0x1628> │ │ │ │ str r1, [r4] │ │ │ │ ldr r3, [r1] │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 1ecb97c <__cxa_atexit@plt+0x1ebfbb4> │ │ │ │ + bl 1ecb984 <__cxa_atexit@plt+0x1ebfbbc> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq d2e4 <__cxa_atexit@plt+0x151c> │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r3] │ │ │ │ mov ip, fp │ │ │ │ @@ -1448,53 +1448,53 @@ │ │ │ │ beq d504 <__cxa_atexit@plt+0x173c> │ │ │ │ ldr r0, [r4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 1ecb97c <__cxa_atexit@plt+0x1ebfbb4> │ │ │ │ + bl 1ecb984 <__cxa_atexit@plt+0x1ebfbbc> │ │ │ │ b d3cc <__cxa_atexit@plt+0x1604> │ │ │ │ bic r6, r1, #3 │ │ │ │ add r2, fp, #128 @ 0x80 │ │ │ │ ldr sl, [r6, #4] │ │ │ │ cmp sl, r2 │ │ │ │ bhi d4e0 <__cxa_atexit@plt+0x1718> │ │ │ │ cmp sl, fp │ │ │ │ bls d3cc <__cxa_atexit@plt+0x1604> │ │ │ │ add r6, r6, fp, lsl #2 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r1, [r6, #4]! │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add fp, fp, #1 │ │ │ │ - bl 1ed12b8 <__cxa_atexit@plt+0x1ec54f0> │ │ │ │ + bl 1ed12c0 <__cxa_atexit@plt+0x1ec54f8> │ │ │ │ cmp sl, fp │ │ │ │ bhi d4a4 <__cxa_atexit@plt+0x16dc> │ │ │ │ b d3cc <__cxa_atexit@plt+0x1604> │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ bl c6fc <__cxa_atexit@plt+0x934> │ │ │ │ b d3cc <__cxa_atexit@plt+0x1604> │ │ │ │ and r0, r1, #3 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ b d3b4 <__cxa_atexit@plt+0x15ec> │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 1ed06c8 <__cxa_atexit@plt+0x1ec4900> │ │ │ │ + bl 1ed06d0 <__cxa_atexit@plt+0x1ec4908> │ │ │ │ ldr sl, [sp, #12] │ │ │ │ b d494 <__cxa_atexit@plt+0x16cc> │ │ │ │ mov sl, r0 │ │ │ │ add ip, sp, #24 │ │ │ │ b d390 <__cxa_atexit@plt+0x15c8> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 1ec4e30 <__cxa_atexit@plt+0x1eb9068> │ │ │ │ + b 1ec4e38 <__cxa_atexit@plt+0x1eb9070> │ │ │ │ add r3, r8, #1 │ │ │ │ movw ip, #52429 @ 0xcccd │ │ │ │ movt ip, #52428 @ 0xcccc │ │ │ │ umull lr, ip, ip, r3 │ │ │ │ bic lr, ip, #3 │ │ │ │ add ip, lr, ip, lsr #2 │ │ │ │ sub r3, r3, ip │ │ │ │ @@ -1613,15 +1613,15 @@ │ │ │ │ ldr r0, [r3, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne d57c <__cxa_atexit@plt+0x17b4> │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r6, #0 │ │ │ │ bne d714 <__cxa_atexit@plt+0x194c> │ │ │ │ - bl 1ecf2d4 <__cxa_atexit@plt+0x1ec350c> │ │ │ │ + bl 1ecf2dc <__cxa_atexit@plt+0x1ec3514> │ │ │ │ b d6e8 <__cxa_atexit@plt+0x1920> │ │ │ │ ldrh r2, [r4, #4] │ │ │ │ mov r1, #20 │ │ │ │ ldr r3, [pc, #176] @ d7d4 <__cxa_atexit@plt+0x1a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mla r2, r1, r2, r7 │ │ │ │ ldrb ip, [r3] │ │ │ │ @@ -1660,15 +1660,15 @@ │ │ │ │ clz r1, r1 │ │ │ │ add r3, ip, r2 │ │ │ │ rsb r2, r1, #32 │ │ │ │ sub r3, r3, r2 │ │ │ │ uxtb r3, r3 │ │ │ │ b d6c8 <__cxa_atexit@plt+0x1900> │ │ │ │ andseq sl, sl, #128, 20 @ 0x80000 │ │ │ │ - andseq r1, sl, #88, 6 @ 0x60000001 │ │ │ │ + andseq r1, sl, #80, 6 @ 0x40000001 │ │ │ │ andseq sl, sl, #52, 18 @ 0xd0000 │ │ │ │ andseq sl, sl, #220, 16 @ 0xdc0000 │ │ │ │ andseq sl, sl, #192, 16 @ 0xc00000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -1766,15 +1766,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi d910 <__cxa_atexit@plt+0x1b48> │ │ │ │ b d878 <__cxa_atexit@plt+0x1ab0> │ │ │ │ ldr r4, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r4, r4, #5 │ │ │ │ b d834 <__cxa_atexit@plt+0x1a6c> │ │ │ │ - andseq r7, sl, #204, 8 @ 0xcc000000 │ │ │ │ + andseq r7, sl, #196, 8 @ 0xc4000000 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ ldr r3, [pc, #64] @ d9c0 <__cxa_atexit@plt+0x1bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -1981,15 +1981,15 @@ │ │ │ │ ldr r2, [pc, #2196] @ e54c <__cxa_atexit@plt+0x2784> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ mov r5, r4 │ │ │ │ str r2, [r5], #8 │ │ │ │ b db38 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1ed39bc <__cxa_atexit@plt+0x1ec7bf4> │ │ │ │ + bl 1ed39c4 <__cxa_atexit@plt+0x1ec7bfc> │ │ │ │ ldr r2, [pc, #2168] @ e550 <__cxa_atexit@plt+0x2788> │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ beq e3a4 <__cxa_atexit@plt+0x25dc> │ │ │ │ ldr r2, [pc, #2148] @ e554 <__cxa_atexit@plt+0x278c> │ │ │ │ @@ -1997,15 +1997,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ b dbec <__cxa_atexit@plt+0x1e24> │ │ │ │ ldr r5, [pc, #2136] @ e558 <__cxa_atexit@plt+0x2790> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ strb r2, [r5, #37] @ 0x25 │ │ │ │ - bl 1ed39bc <__cxa_atexit@plt+0x1ec7bf4> │ │ │ │ + bl 1ed39c4 <__cxa_atexit@plt+0x1ec7bfc> │ │ │ │ ldrb r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne e394 <__cxa_atexit@plt+0x25cc> │ │ │ │ ldr r2, [pc, #2100] @ e55c <__cxa_atexit@plt+0x2794> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2091,15 +2091,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne e434 <__cxa_atexit@plt+0x266c> │ │ │ │ add r5, r4, #8 │ │ │ │ b db38 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 1ed3c78 <__cxa_atexit@plt+0x1ec7eb0> │ │ │ │ + bl 1ed3c80 <__cxa_atexit@plt+0x1ec7eb8> │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ add r5, r4, r5, lsl #2 │ │ │ │ b db38 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r2, [pc, #1760] @ e580 <__cxa_atexit@plt+0x27b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -2107,15 +2107,15 @@ │ │ │ │ beq deb8 <__cxa_atexit@plt+0x20f0> │ │ │ │ ldrh r2, [r5, #-2] │ │ │ │ cmp r2, #0 │ │ │ │ bne e3dc <__cxa_atexit@plt+0x2614> │ │ │ │ add r5, r4, #16 │ │ │ │ b db38 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1ed3ad8 <__cxa_atexit@plt+0x1ec7d10> │ │ │ │ + bl 1ed3ae0 <__cxa_atexit@plt+0x1ec7d18> │ │ │ │ mov r5, r0 │ │ │ │ b db38 <__cxa_atexit@plt+0x1d70> │ │ │ │ add r0, r4, #4 │ │ │ │ bl e5e8 <__cxa_atexit@plt+0x2820> │ │ │ │ add r0, r4, #8 │ │ │ │ bl e5e8 <__cxa_atexit@plt+0x2820> │ │ │ │ add r0, r4, #12 │ │ │ │ @@ -2125,15 +2125,15 @@ │ │ │ │ b db38 <__cxa_atexit@plt+0x1d70> │ │ │ │ add r0, r4, #12 │ │ │ │ add r5, r4, #16 │ │ │ │ bl e5e8 <__cxa_atexit@plt+0x2820> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r1, r5, r1, lsl #2 │ │ │ │ - bl 1ed3c78 <__cxa_atexit@plt+0x1ec7eb0> │ │ │ │ + bl 1ed3c80 <__cxa_atexit@plt+0x1ec7eb8> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r5, r5, r2, lsl #2 │ │ │ │ b db38 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ bl d7d8 <__cxa_atexit@plt+0x1a10> │ │ │ │ mov r5, r0 │ │ │ │ b db38 <__cxa_atexit@plt+0x1d70> │ │ │ │ @@ -2224,15 +2224,15 @@ │ │ │ │ add r5, r5, #3 │ │ │ │ bic r5, r5, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r5, r4, r5 │ │ │ │ b db38 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ add r5, r4, #88 @ 0x58 │ │ │ │ - bl 1ed3848 <__cxa_atexit@plt+0x1ec7a80> │ │ │ │ + bl 1ed3850 <__cxa_atexit@plt+0x1ec7a88> │ │ │ │ b db38 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r2, [pc, #1272] @ e5a0 <__cxa_atexit@plt+0x27d8> │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ strb r1, [r2, #37] @ 0x25 │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ @@ -2308,15 +2308,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add fp, pc, fp │ │ │ │ strb r1, [fp, #37] @ 0x25 │ │ │ │ add r1, r4, #16 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, r1, r0, lsl #2 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 1ed3c78 <__cxa_atexit@plt+0x1ec7eb0> │ │ │ │ + bl 1ed3c80 <__cxa_atexit@plt+0x1ec7eb8> │ │ │ │ ldr r5, [r4, #4] │ │ │ │ ldrb r1, [fp, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ strb r1, [r4, #8] │ │ │ │ add r5, r4, r5, lsl #2 │ │ │ │ strb r3, [fp, #37] @ 0x25 │ │ │ │ @@ -2350,15 +2350,15 @@ │ │ │ │ add r1, r3, #4 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r3, r2, r1 │ │ │ │ b db30 <__cxa_atexit@plt+0x1d68> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 1ece58c <__cxa_atexit@plt+0x1ec27c4> │ │ │ │ + bl 1ece594 <__cxa_atexit@plt+0x1ec27cc> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr ip, [r9, #28] │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -2375,15 +2375,15 @@ │ │ │ │ ldr r2, [r6, #4] │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r2, [sl, #8] │ │ │ │ cmp r2, r6 │ │ │ │ beq e2f8 <__cxa_atexit@plt+0x2530> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 1ece60c <__cxa_atexit@plt+0x1ec2844> │ │ │ │ + bl 1ece614 <__cxa_atexit@plt+0x1ec284c> │ │ │ │ ldr r3, [pc, #700] @ e5bc <__cxa_atexit@plt+0x27f4> │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3, #24] │ │ │ │ strb r2, [r3, #25] │ │ │ │ strb r2, [r3, #26] │ │ │ │ strb r2, [r3, #27] │ │ │ │ @@ -2511,31 +2511,31 @@ │ │ │ │ add r2, r5, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl e5e8 <__cxa_atexit@plt+0x2820> │ │ │ │ b de38 <__cxa_atexit@plt+0x2070> │ │ │ │ ldr r0, [pc, #212] @ e5e4 <__cxa_atexit@plt+0x281c> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 1ebb3dc <__cxa_atexit@plt+0x1eaf614> │ │ │ │ + bl 1ebb3e4 <__cxa_atexit@plt+0x1eaf61c> │ │ │ │ andseq r8, sl, #20, 10 @ 0x5000000 │ │ │ │ - andseq r7, sl, #152, 4 @ 0x80000009 │ │ │ │ - andeq r3, r5, #108, 30 @ 0x1b0 │ │ │ │ + andseq r7, sl, #144, 4 │ │ │ │ + andeq r3, r5, #92, 30 @ 0x170 │ │ │ │ andseq r8, sl, #240, 8 @ 0xf0000000 │ │ │ │ andseq r8, sl, #228, 8 @ 0xe4000000 │ │ │ │ andseq r8, sl, #68, 8 @ 0x44000000 │ │ │ │ andseq r8, sl, #180, 6 @ 0xd0000002 │ │ │ │ andseq r8, sl, #104, 6 @ 0xa0000001 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ andseq r8, sl, #56, 6 @ 0xe0000000 │ │ │ │ andseq r8, sl, #220, 4 @ 0xc000000d │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ andseq r8, sl, #168, 4 @ 0x8000000a │ │ │ │ - @ instruction: 0xffffe414 │ │ │ │ + @ instruction: 0xffffe9cc │ │ │ │ andseq r8, sl, #96, 4 │ │ │ │ - @ instruction: 0xffffd808 │ │ │ │ + @ instruction: 0xffffdd4c │ │ │ │ andseq r8, sl, #52, 4 @ 0x40000003 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ andseq r8, sl, #0, 4 │ │ │ │ andseq r8, sl, #232, 2 @ 0x3a │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ andseq r8, sl, #112, 2 │ │ │ │ andseq r8, sl, #72, 2 │ │ │ │ @@ -2557,21 +2557,21 @@ │ │ │ │ andseq r7, sl, #104, 26 @ 0x1a00 │ │ │ │ andseq r7, sl, #244, 24 @ 0xf400 │ │ │ │ andseq r7, sl, #116, 24 @ 0x7400 │ │ │ │ andseq r7, sl, #56, 24 @ 0x3800 │ │ │ │ andseq r7, sl, #20, 24 @ 0x1400 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0xffffd9fc │ │ │ │ - @ instruction: 0xffffd9f8 │ │ │ │ + @ instruction: 0xffffded8 │ │ │ │ + @ instruction: 0xffffded4 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xffffd800 │ │ │ │ + @ instruction: 0xffffdd44 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - ldrsheq pc, [r0, #228]! @ 0xe4 @ │ │ │ │ + ldrheq r0, [r0, #100]! @ 0x64 │ │ │ │ ldr r1, [pc, #3972] @ f574 <__cxa_atexit@plt+0x37ac> │ │ │ │ movw ip, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [pc, #3968] @ f578 <__cxa_atexit@plt+0x37b0> │ │ │ │ add r1, pc, r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #3960] @ f57c <__cxa_atexit@plt+0x37b4> │ │ │ │ mov r5, r0 │ │ │ │ @@ -2604,15 +2604,15 @@ │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r7, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r5, [pc, #3836] @ f580 <__cxa_atexit@plt+0x37b8> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 1ebb3dc <__cxa_atexit@plt+0x1eaf614> │ │ │ │ + bl 1ebb3e4 <__cxa_atexit@plt+0x1eaf61c> │ │ │ │ ldr fp, [pc, #4048] @ f664 <__cxa_atexit@plt+0x389c> │ │ │ │ ldrh ip, [r4, #-8] │ │ │ │ ldrh r6, [r4, #-6] │ │ │ │ ldr r2, [r1, fp] │ │ │ │ add fp, ip, r6 │ │ │ │ add r7, fp, #1 │ │ │ │ ldrb r9, [r2, #80] @ 0x50 │ │ │ │ @@ -3069,15 +3069,15 @@ │ │ │ │ orr r0, r0, r2 │ │ │ │ str r3, [sl] │ │ │ │ str r0, [r5] │ │ │ │ b e884 <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr r5, [pc, #2036] @ f5bc <__cxa_atexit@plt+0x37f4> │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 1ebb3dc <__cxa_atexit@plt+0x1eaf614> │ │ │ │ + bl 1ebb3e4 <__cxa_atexit@plt+0x1eaf61c> │ │ │ │ ldr sl, [pc, #2188] @ f664 <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r9, [r1, sl] │ │ │ │ ldrb r6, [r9, #80] @ 0x50 │ │ │ │ cmp r6, #0 │ │ │ │ bne 103c4 <__cxa_atexit@plt+0x45fc> │ │ │ │ ldr r0, [pc, #2004] @ f5c0 <__cxa_atexit@plt+0x37f8> │ │ │ │ add fp, pc, r0 │ │ │ │ @@ -3559,33 +3559,33 @@ │ │ │ │ str r9, [sl, #24] │ │ │ │ ldr r6, [r1, #28] │ │ │ │ str r6, [sl, #28] │ │ │ │ ldr lr, [r1, #32]! │ │ │ │ str lr, [sl, #32]! │ │ │ │ bcc f524 <__cxa_atexit@plt+0x375c> │ │ │ │ b efb4 <__cxa_atexit@plt+0x31ec> │ │ │ │ - andseq r6, sl, #208, 12 @ 0xd000000 │ │ │ │ + andseq r6, sl, #200, 12 @ 0xc800000 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - andeq r4, r5, #28835840 @ 0x1b80000 │ │ │ │ - mvnseq r5, ip, lsr #23 │ │ │ │ + andeq r4, r5, #24641536 @ 0x1780000 │ │ │ │ + mvnseq r6, ip, ror #6 │ │ │ │ andseq r7, sl, #132, 16 @ 0x840000 │ │ │ │ andseq r7, sl, #84, 16 @ 0x540000 │ │ │ │ andseq r7, sl, #40, 14 @ 0xa00000 │ │ │ │ andseq r7, sl, #248, 12 @ 0xf800000 │ │ │ │ andseq r7, sl, #140, 12 @ 0x8c00000 │ │ │ │ andseq r7, sl, #92, 12 @ 0x5c00000 │ │ │ │ andseq r7, sl, #52, 10 @ 0xd000000 │ │ │ │ andseq r7, sl, #4, 10 @ 0x1000000 │ │ │ │ andseq r7, sl, #232, 6 @ 0xa0000003 │ │ │ │ andseq r7, sl, #184, 6 @ 0xe0000002 │ │ │ │ andseq r7, sl, #84, 6 @ 0x50000001 │ │ │ │ andseq r7, sl, #36, 6 @ 0x90000000 │ │ │ │ andseq r7, sl, #188, 4 @ 0xc000000b │ │ │ │ andseq r7, sl, #140, 4 @ 0xc0000008 │ │ │ │ - mvnseq r5, r8, lsl #9 │ │ │ │ + mvnseq r5, r8, asr #24 │ │ │ │ andseq r7, sl, #80, 2 │ │ │ │ andseq r7, sl, #32, 2 │ │ │ │ andseq r7, sl, #192 @ 0xc0 │ │ │ │ andseq r7, sl, #144 @ 0x90 │ │ │ │ andseq r6, sl, #80, 30 @ 0x140 │ │ │ │ andseq r6, sl, #32, 30 @ 0x80 │ │ │ │ andseq r6, sl, #248, 26 @ 0x3e00 │ │ │ │ @@ -3596,15 +3596,15 @@ │ │ │ │ andseq r6, sl, #236, 20 @ 0xec000 │ │ │ │ andseq r6, sl, #44, 16 @ 0x2c0000 │ │ │ │ andseq r6, sl, #252, 14 @ 0x3f00000 │ │ │ │ andseq r6, sl, #84, 14 @ 0x1500000 │ │ │ │ andseq r6, sl, #36, 14 @ 0x900000 │ │ │ │ andseq r6, sl, #112, 12 @ 0x7000000 │ │ │ │ andseq r6, sl, #64, 12 @ 0x4000000 │ │ │ │ - @ instruction: 0xffffd88c │ │ │ │ + @ instruction: 0xffffdad0 │ │ │ │ @ instruction: 0xffffd7a8 │ │ │ │ andseq r6, sl, #108, 10 @ 0x1b000000 │ │ │ │ andseq r6, sl, #64, 10 @ 0x10000000 │ │ │ │ andseq r6, sl, #12, 10 @ 0x3000000 │ │ │ │ andseq r6, sl, #220, 8 @ 0xdc000000 │ │ │ │ andseq r6, sl, #200, 6 @ 0x20000003 │ │ │ │ andseq r6, sl, #152, 6 @ 0x60000002 │ │ │ │ @@ -3614,28 +3614,28 @@ │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ andseq r6, sl, #176, 2 @ 0x2c │ │ │ │ andseq r6, sl, #128, 2 │ │ │ │ andseq r6, sl, #240 @ 0xf0 │ │ │ │ andseq r6, sl, #222 @ 0xde │ │ │ │ - andeq r2, r5, #744 @ 0x2e8 │ │ │ │ - @ instruction: 0x01f14398 │ │ │ │ - andseq lr, r9, #24, 20 @ 0x18000 │ │ │ │ - andseq lr, r9, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r2, r5, #680 @ 0x2a8 │ │ │ │ + mvnseq r4, r8, asr fp │ │ │ │ + andseq lr, r9, #16, 20 @ 0x10000 │ │ │ │ + andseq lr, r9, #228, 18 @ 0x390000 │ │ │ │ andseq r6, sl, #112 @ 0x70 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - andseq lr, r9, #156, 18 @ 0x270000 │ │ │ │ - andseq lr, r9, #112, 18 @ 0x1c0000 │ │ │ │ + andseq lr, r9, #148, 18 @ 0x250000 │ │ │ │ + andseq lr, r9, #104, 18 @ 0x1a0000 │ │ │ │ andseq r5, sl, #244, 30 @ 0x3d0 │ │ │ │ - andseq lr, r9, #56, 18 @ 0xe0000 │ │ │ │ - andseq lr, r9, #20, 18 @ 0x50000 │ │ │ │ + andseq lr, r9, #48, 18 @ 0xc0000 │ │ │ │ + andseq lr, r9, #12, 18 @ 0x30000 │ │ │ │ andseq r5, sl, #152, 30 @ 0x260 │ │ │ │ - andseq lr, r9, #208, 16 @ 0xd00000 │ │ │ │ - andseq lr, r9, #172, 16 @ 0xac0000 │ │ │ │ + andseq lr, r9, #200, 16 @ 0xc80000 │ │ │ │ + andseq lr, r9, #164, 16 @ 0xa40000 │ │ │ │ andseq r5, sl, #48, 30 @ 0xc0 │ │ │ │ andseq r5, sl, #176, 28 @ 0xb00 │ │ │ │ andseq r5, sl, #128, 28 @ 0x800 │ │ │ │ andseq r5, sl, #100, 28 @ 0x640 │ │ │ │ andseq r5, sl, #104, 28 @ 0x680 │ │ │ │ andseq r5, sl, #80, 28 @ 0x500 │ │ │ │ andseq r5, sl, #32, 28 @ 0x200 │ │ │ │ @@ -3749,15 +3749,15 @@ │ │ │ │ str r9, [fp, #8] │ │ │ │ ldr r6, [r3, #12] │ │ │ │ str r6, [fp, #12] │ │ │ │ str fp, [r5] │ │ │ │ str r4, [r3] │ │ │ │ ldr r5, [r5] │ │ │ │ mov r1, r5 │ │ │ │ - bl 1ed6a2c <__cxa_atexit@plt+0x1ecac64> │ │ │ │ + bl 1ed6a34 <__cxa_atexit@plt+0x1ecac6c> │ │ │ │ ldr r3, [sp] │ │ │ │ add ip, r3, #16 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r8, [r3, #12] │ │ │ │ add r1, ip, r2, lsl #2 │ │ │ │ cmp r8, r1 │ │ │ │ bcs e884 <__cxa_atexit@plt+0x2abc> │ │ │ │ @@ -4043,15 +4043,15 @@ │ │ │ │ bne fca0 <__cxa_atexit@plt+0x3ed8> │ │ │ │ b fb48 <__cxa_atexit@plt+0x3d80> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 1f00110 <__cxa_atexit@plt+0x1ef4348> │ │ │ │ + b 1f00118 <__cxa_atexit@plt+0x1ef4350> │ │ │ │ ldr r0, [r3, #4] │ │ │ │ tst r0, #3 │ │ │ │ bne f27c <__cxa_atexit@plt+0x34b4> │ │ │ │ ldr r2, [pc, #-1772] @ f630 <__cxa_atexit@plt+0x3868> │ │ │ │ ldr fp, [pc, #-1772] @ f634 <__cxa_atexit@plt+0x386c> │ │ │ │ ldr r9, [r0] │ │ │ │ tst r9, #1 │ │ │ │ @@ -4107,15 +4107,15 @@ │ │ │ │ str r4, [r3] │ │ │ │ str r7, [r5] │ │ │ │ b e884 <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r0, r3 │ │ │ │ b e618 <__cxa_atexit@plt+0x2850> │ │ │ │ mov r0, #3 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldrd r2, [sp] │ │ │ │ b e860 <__cxa_atexit@plt+0x2a98> │ │ │ │ ldr r5, [pc, #-2000] @ f648 <__cxa_atexit@plt+0x3880> │ │ │ │ add r4, pc, r5 │ │ │ │ ldrb r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq e884 <__cxa_atexit@plt+0x2abc> │ │ │ │ @@ -4134,15 +4134,15 @@ │ │ │ │ add r2, r6, r6 │ │ │ │ ldrsh r2, [lr, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr sl, [pc, #-2072] @ f654 <__cxa_atexit@plt+0x388c> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, sl │ │ │ │ - bl 1ebb3dc <__cxa_atexit@plt+0x1eaf614> │ │ │ │ + bl 1ebb3e4 <__cxa_atexit@plt+0x1eaf61c> │ │ │ │ ldr fp, [pc, #-2072] @ f664 <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r1, [r1, fp] │ │ │ │ ldrb r6, [r1, #80] @ 0x50 │ │ │ │ cmp r6, #0 │ │ │ │ bne 10690 <__cxa_atexit@plt+0x48c8> │ │ │ │ ldrh sl, [r8, #-8] │ │ │ │ ldrh r8, [r8, #-6] │ │ │ │ @@ -4285,15 +4285,15 @@ │ │ │ │ add ip, pc, r8 │ │ │ │ str r9, [fp] │ │ │ │ ldr r3, [r9] │ │ │ │ str r3, [ip] │ │ │ │ b e884 <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r0, #2 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldrd r2, [sp] │ │ │ │ b ec34 <__cxa_atexit@plt+0x2e6c> │ │ │ │ ldr r9, [pc, #-2628] @ f69c <__cxa_atexit@plt+0x38d4> │ │ │ │ sub sl, r4, #1 │ │ │ │ orr r2, sl, r2 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r9 │ │ │ │ @@ -4317,103 +4317,103 @@ │ │ │ │ ldr r3, [pc, #-2708] @ f6a4 <__cxa_atexit@plt+0x38dc> │ │ │ │ ldr r4, [r1, r3] │ │ │ │ add r1, r4, ip, lsl #3 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r5] │ │ │ │ b e884 <__cxa_atexit@plt+0x2abc> │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b fa7c <__cxa_atexit@plt+0x3cb4> │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldrd r2, [sp] │ │ │ │ b eccc <__cxa_atexit@plt+0x2f04> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ b e8fc <__cxa_atexit@plt+0x2b34> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ b e704 <__cxa_atexit@plt+0x293c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ b f2f4 <__cxa_atexit@plt+0x352c> │ │ │ │ mov r0, #51 @ 0x33 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ b f75c <__cxa_atexit@plt+0x3994> │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ mov fp, r0 │ │ │ │ b f834 <__cxa_atexit@plt+0x3a6c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ b f190 <__cxa_atexit@plt+0x33c8> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ b f038 <__cxa_atexit@plt+0x3270> │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ b eec8 <__cxa_atexit@plt+0x3100> │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ b f918 <__cxa_atexit@plt+0x3b50> │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b fc20 <__cxa_atexit@plt+0x3e58> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ b ee38 <__cxa_atexit@plt+0x3070> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ b f46c <__cxa_atexit@plt+0x36a4> │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b ea54 <__cxa_atexit@plt+0x2c8c> │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ b eba0 <__cxa_atexit@plt+0x2dd8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldrd r2, [sp] │ │ │ │ b e860 <__cxa_atexit@plt+0x2a98> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #2 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldrd r2, [sp] │ │ │ │ b ec34 <__cxa_atexit@plt+0x2e6c> │ │ │ │ ldr r5, [pc, #-3096] @ f6a8 <__cxa_atexit@plt+0x38e0> │ │ │ │ ldrh r4, [fp, #20] │ │ │ │ add r1, pc, r5 │ │ │ │ ldr r9, [r1, #32] │ │ │ │ cmp r4, r9 │ │ │ │ @@ -4423,112 +4423,112 @@ │ │ │ │ ldr r0, [r1, r6] │ │ │ │ add sl, r0, fp, lsl #3 │ │ │ │ orr fp, sl, r2 │ │ │ │ str fp, [r5] │ │ │ │ b e884 <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b fa7c <__cxa_atexit@plt+0x3cb4> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b ea54 <__cxa_atexit@plt+0x2c8c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ b e8fc <__cxa_atexit@plt+0x2b34> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ b eba0 <__cxa_atexit@plt+0x2dd8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ b f918 <__cxa_atexit@plt+0x3b50> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ mov fp, r0 │ │ │ │ b f834 <__cxa_atexit@plt+0x3a6c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ b f190 <__cxa_atexit@plt+0x33c8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ b f038 <__cxa_atexit@plt+0x3270> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ b eec8 <__cxa_atexit@plt+0x3100> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ b ee38 <__cxa_atexit@plt+0x3070> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldrd r2, [sp] │ │ │ │ b eccc <__cxa_atexit@plt+0x2f04> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #51 @ 0x33 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ b f75c <__cxa_atexit@plt+0x3994> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ b e704 <__cxa_atexit@plt+0x293c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ b f2f4 <__cxa_atexit@plt+0x352c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ b f46c <__cxa_atexit@plt+0x36a4> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b fc20 <__cxa_atexit@plt+0x3e58> │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 1effd18 <__cxa_atexit@plt+0x1ef3f50> │ │ │ │ + b 1effd20 <__cxa_atexit@plt+0x1ef3f58> │ │ │ │ ldr r6, [fp, #28] │ │ │ │ movw r4, #8160 @ 0x1fe0 │ │ │ │ cmp r6, #0 │ │ │ │ ldreq fp, [fp, #8] │ │ │ │ ldr r7, [fp] │ │ │ │ ldr r5, [r7, #4] │ │ │ │ lsr sl, r5, #20 │ │ │ │ @@ -4605,19 +4605,19 @@ │ │ │ │ ldr lr, [pc, #-3824] @ f6c8 <__cxa_atexit@plt+0x3900> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, lr │ │ │ │ ldr r6, [r0] │ │ │ │ add r0, r6, #908 @ 0x38c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 1ed0b38 <__cxa_atexit@plt+0x1ec4d70> │ │ │ │ + b 1ed0b40 <__cxa_atexit@plt+0x1ec4d78> │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 1eeb288 <__cxa_atexit@plt+0x1edf4c0> │ │ │ │ + bl 1eeb290 <__cxa_atexit@plt+0x1edf4c8> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b fe38 <__cxa_atexit@plt+0x4070> │ │ │ │ ldr r7, [pc, #-3880] @ f6cc <__cxa_atexit@plt+0x3904> │ │ │ │ add fp, pc, r7 │ │ │ │ ldrb ip, [fp] │ │ │ │ cmp ip, #0 │ │ │ │ @@ -4629,15 +4629,15 @@ │ │ │ │ bne e884 <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr lr, [pc, #-3912] @ f6d4 <__cxa_atexit@plt+0x390c> │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, lr │ │ │ │ b 105bc <__cxa_atexit@plt+0x47f4> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1ece850 <__cxa_atexit@plt+0x1ec2a88> │ │ │ │ + bl 1ece858 <__cxa_atexit@plt+0x1ec2a90> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r7, r0 │ │ │ │ b fdd8 <__cxa_atexit@plt+0x4010> │ │ │ │ ldr r4, [pc, #-3948] @ f6d8 <__cxa_atexit@plt+0x3910> │ │ │ │ ldrh r2, [fp, #20] │ │ │ │ add r9, pc, r4 │ │ │ │ ldr r3, [r9, #32] │ │ │ │ @@ -4680,27 +4680,27 @@ │ │ │ │ str fp, [r8, #104] @ 0x68 │ │ │ │ ldr fp, [r8, #108] @ 0x6c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ add ip, fp, r5, lsr #10 │ │ │ │ str ip, [r8, #108] @ 0x6c │ │ │ │ b e884 <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr sl, [pc, #284] @ 10818 <__cxa_atexit@plt+0x4a50> │ │ │ │ - bl 1ece58c <__cxa_atexit@plt+0x1ec27c4> │ │ │ │ + bl 1ece594 <__cxa_atexit@plt+0x1ec27cc> │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ add r2, pc, sl │ │ │ │ str r0, [r9, #8] │ │ │ │ str r6, [r9, #12] │ │ │ │ str r9, [r2] │ │ │ │ str r9, [r0, #12] │ │ │ │ b 100a4 <__cxa_atexit@plt+0x42dc> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1f00058 <__cxa_atexit@plt+0x1ef4290> │ │ │ │ + bl 1f00060 <__cxa_atexit@plt+0x1ef4298> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r7, r0 │ │ │ │ b fdd8 <__cxa_atexit@plt+0x4010> │ │ │ │ ldr r5, [pc, #220] @ 1081c <__cxa_atexit@plt+0x4a54> │ │ │ │ add r0, pc, r5 │ │ │ │ ldrb r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ @@ -4736,15 +4736,15 @@ │ │ │ │ cmp sl, #0 │ │ │ │ bne 10548 <__cxa_atexit@plt+0x4780> │ │ │ │ ldr lr, [pc, #104] @ 10834 <__cxa_atexit@plt+0x4a6c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, lr │ │ │ │ ldr r0, [r2] │ │ │ │ add r0, r0, #908 @ 0x38c │ │ │ │ - bl 1ed0b38 <__cxa_atexit@plt+0x1ec4d70> │ │ │ │ + bl 1ed0b40 <__cxa_atexit@plt+0x1ec4d78> │ │ │ │ b 10548 <__cxa_atexit@plt+0x4780> │ │ │ │ ldr ip, [pc, #80] @ 10838 <__cxa_atexit@plt+0x4a70> │ │ │ │ add r6, pc, ip │ │ │ │ ldrb sl, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ beq e884 <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr r5, [pc, #64] @ 1083c <__cxa_atexit@plt+0x4a74> │ │ │ │ @@ -4763,65 +4763,65 @@ │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ andseq r5, sl, #100, 14 @ 0x1900000 │ │ │ │ andseq r5, sl, #21233664 @ 0x1440000 │ │ │ │ andseq r5, sl, #108, 14 @ 0x1b00000 │ │ │ │ andseq r5, sl, #32, 14 @ 0x800000 │ │ │ │ andseq r5, sl, #3407872 @ 0x340000 │ │ │ │ andseq r5, sl, #40, 14 @ 0xa00000 │ │ │ │ - b 1f00b8c <__cxa_atexit@plt+0x1ef4dc4> │ │ │ │ + b 1f00b94 <__cxa_atexit@plt+0x1ef4dcc> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 1ed6a40 <__cxa_atexit@plt+0x1ecac78> │ │ │ │ + bl 1ed6a48 <__cxa_atexit@plt+0x1ecac80> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ ldr r2, [r0, #1004] @ 0x3ec │ │ │ │ adds r3, r3, r1 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ adc r3, r2, #0 │ │ │ │ str r3, [r0, #1004] @ 0x3ec │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 1f00b8c <__cxa_atexit@plt+0x1ef4dc4> │ │ │ │ + b 1f00b94 <__cxa_atexit@plt+0x1ef4dcc> │ │ │ │ bleq 4c9cc <__cxa_atexit@plt+0x40c04> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdami r4, {r3, sl, ip, sp, pc} │ │ │ │ andeq pc, r0, sl, asr r8 @ │ │ │ │ ldc 7, cr15, [lr], #-1000 @ 0xfffffc18 │ │ │ │ mcrr 7, 15, pc, r2, cr10 @ │ │ │ │ - andseq r4, sl, #24, 8 @ 0x18000000 │ │ │ │ + andseq r4, sl, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0xffffd718 │ │ │ │ ldr r3, [pc, #20] @ 108d8 <__cxa_atexit@plt+0x4b10> │ │ │ │ ldr r2, [pc, #20] @ 108dc <__cxa_atexit@plt+0x4b14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b b144 <__gmon_start__@plt> │ │ │ │ - andseq r4, sl, #0, 8 │ │ │ │ + andseq r4, sl, #248, 6 @ 0xe0000003 │ │ │ │ @ instruction: 0xffffd71c │ │ │ │ - rsccc pc, r4, r2, asr #4 │ │ │ │ + sbcscc pc, ip, r2, asr #4 │ │ │ │ andscs pc, fp, r0, asr #5 │ │ │ │ - mvncc pc, #536870916 @ 0x20000004 │ │ │ │ + bicscc pc, ip, #536870916 @ 0x20000004 │ │ │ │ tstpcs fp, #192, 4 @ p-variant is OBSOLETE │ │ │ │ andle r4, r5, r3, lsl #5 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - rsccc pc, r4, r2, asr #4 │ │ │ │ + sbcscc pc, ip, r2, asr #4 │ │ │ │ andscs pc, fp, r0, asr #5 │ │ │ │ - mvncc pc, #536870916 @ 0x20000004 │ │ │ │ + bicscc pc, ip, #536870916 @ 0x20000004 │ │ │ │ tstpcs fp, #192, 4 @ p-variant is OBSOLETE │ │ │ │ svceq 0x00d91a1b │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r5, r9, asr #32 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ @@ -4837,15 +4837,15 @@ │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x0000e7d6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 10970 <__cxa_atexit@plt+0x4ba8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 1d2bba4 <__cxa_atexit@plt+0x1d1fddc> │ │ │ │ + b 1d2bbac <__cxa_atexit@plt+0x1d1fde4> │ │ │ │ andeq r4, r5, #20, 14 @ 0x500000 │ │ │ │ andeq r4, r5, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -4859,15 +4859,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 109ec <__cxa_atexit@plt+0x4c24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1a6efa4 <__cxa_atexit@plt+0x1a631dc> │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 109f0 <__cxa_atexit@plt+0x4c28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -4879,73 +4879,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10a18 <__cxa_atexit@plt+0x4c50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1a6efa4 <__cxa_atexit@plt+0x1a631dc> │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r4, r5, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 10a44 <__cxa_atexit@plt+0x4c7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 10a48 <__cxa_atexit@plt+0x4c80> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d6e950 <__cxa_atexit@plt+0x1d62b88> │ │ │ │ + b 1d6e958 <__cxa_atexit@plt+0x1d62b90> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andseq r1, sl, #172, 18 @ 0x2b0000 │ │ │ │ + andseq r1, sl, #164, 18 @ 0x290000 │ │ │ │ andeq r4, r5, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10a74 <__cxa_atexit@plt+0x4cac> │ │ │ │ ldr r7, [pc, #20] @ 10a80 <__cxa_atexit@plt+0x4cb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1edbabc <__cxa_atexit@plt+0x1ecfcf4> │ │ │ │ + b 1edbac4 <__cxa_atexit@plt+0x1ecfcfc> │ │ │ │ andeq r4, r5, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 10aac <__cxa_atexit@plt+0x4ce4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 10ab0 <__cxa_atexit@plt+0x4ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ andeq r4, r5, #252, 10 @ 0x3f000000 │ │ │ │ andeq r4, r5, #44, 12 @ 0x2c00000 │ │ │ │ andeq r4, r5, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 10ae0 <__cxa_atexit@plt+0x4d18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 10ae4 <__cxa_atexit@plt+0x4d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ andeq r4, r5, #200, 10 @ 0x32000000 │ │ │ │ andeq r4, r5, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 10b00 <__cxa_atexit@plt+0x4d38> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 1d2bba4 <__cxa_atexit@plt+0x1d1fddc> │ │ │ │ + b 1d2bbac <__cxa_atexit@plt+0x1d1fde4> │ │ │ │ andeq r4, r5, #240, 10 @ 0x3c000000 │ │ │ │ andeq r4, r5, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -4959,15 +4959,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 10b7c <__cxa_atexit@plt+0x4db4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1a6efa4 <__cxa_atexit@plt+0x1a631dc> │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10b80 <__cxa_atexit@plt+0x4db8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -4979,73 +4979,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10ba8 <__cxa_atexit@plt+0x4de0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1a6efa4 <__cxa_atexit@plt+0x1a631dc> │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r4, r5, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 10bd4 <__cxa_atexit@plt+0x4e0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 10bd8 <__cxa_atexit@plt+0x4e10> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d6e950 <__cxa_atexit@plt+0x1d62b88> │ │ │ │ + b 1d6e958 <__cxa_atexit@plt+0x1d62b90> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andseq r1, sl, #28, 16 @ 0x1c0000 │ │ │ │ + andseq r1, sl, #20, 16 @ 0x140000 │ │ │ │ andeq r4, r5, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10c04 <__cxa_atexit@plt+0x4e3c> │ │ │ │ ldr r7, [pc, #20] @ 10c10 <__cxa_atexit@plt+0x4e48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1edbabc <__cxa_atexit@plt+0x1ecfcf4> │ │ │ │ + b 1edbac4 <__cxa_atexit@plt+0x1ecfcfc> │ │ │ │ andeq r4, r5, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 10c3c <__cxa_atexit@plt+0x4e74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 10c40 <__cxa_atexit@plt+0x4e78> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ andeq r4, r5, #216, 8 @ 0xd8000000 │ │ │ │ andeq r4, r5, #8, 10 @ 0x2000000 │ │ │ │ andeq r4, r5, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 10c70 <__cxa_atexit@plt+0x4ea8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 10c74 <__cxa_atexit@plt+0x4eac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ andeq r4, r5, #164, 8 @ 0xa4000000 │ │ │ │ andeq r4, r5, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 10c90 <__cxa_atexit@plt+0x4ec8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 1d2bba4 <__cxa_atexit@plt+0x1d1fddc> │ │ │ │ + b 1d2bbac <__cxa_atexit@plt+0x1d1fde4> │ │ │ │ andeq r4, r5, #204, 8 @ 0xcc000000 │ │ │ │ andeq r4, r5, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -5059,15 +5059,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 10d0c <__cxa_atexit@plt+0x4f44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1a6efa4 <__cxa_atexit@plt+0x1a631dc> │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10d10 <__cxa_atexit@plt+0x4f48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -5079,73 +5079,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10d38 <__cxa_atexit@plt+0x4f70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1a6efa4 <__cxa_atexit@plt+0x1a631dc> │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r4, r5, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 10d64 <__cxa_atexit@plt+0x4f9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 10d68 <__cxa_atexit@plt+0x4fa0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d6e950 <__cxa_atexit@plt+0x1d62b88> │ │ │ │ + b 1d6e958 <__cxa_atexit@plt+0x1d62b90> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andseq r1, sl, #140, 12 @ 0x8c00000 │ │ │ │ + andseq r1, sl, #132, 12 @ 0x8400000 │ │ │ │ andeq r4, r5, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10d94 <__cxa_atexit@plt+0x4fcc> │ │ │ │ ldr r7, [pc, #20] @ 10da0 <__cxa_atexit@plt+0x4fd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1edbabc <__cxa_atexit@plt+0x1ecfcf4> │ │ │ │ + b 1edbac4 <__cxa_atexit@plt+0x1ecfcfc> │ │ │ │ andeq r4, r5, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 10dcc <__cxa_atexit@plt+0x5004> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 10dd0 <__cxa_atexit@plt+0x5008> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ andeq r4, r5, #180, 6 @ 0xd0000002 │ │ │ │ andeq r4, r5, #228, 6 @ 0x90000003 │ │ │ │ andeq r4, r5, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 10e00 <__cxa_atexit@plt+0x5038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 10e04 <__cxa_atexit@plt+0x503c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ andeq r4, r5, #128, 6 │ │ │ │ andeq r4, r5, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 10e20 <__cxa_atexit@plt+0x5058> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 1d2bba4 <__cxa_atexit@plt+0x1d1fddc> │ │ │ │ + b 1d2bbac <__cxa_atexit@plt+0x1d1fde4> │ │ │ │ andeq r4, r5, #168, 6 @ 0xa0000002 │ │ │ │ andeq r4, r5, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -5159,15 +5159,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 10e9c <__cxa_atexit@plt+0x50d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1a6efa4 <__cxa_atexit@plt+0x1a631dc> │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10ea0 <__cxa_atexit@plt+0x50d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -5179,73 +5179,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10ec8 <__cxa_atexit@plt+0x5100> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1a6efa4 <__cxa_atexit@plt+0x1a631dc> │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r4, r5, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 10ef4 <__cxa_atexit@plt+0x512c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 10ef8 <__cxa_atexit@plt+0x5130> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d6e950 <__cxa_atexit@plt+0x1d62b88> │ │ │ │ + b 1d6e958 <__cxa_atexit@plt+0x1d62b90> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andseq r1, sl, #252, 8 @ 0xfc000000 │ │ │ │ + andseq r1, sl, #244, 8 @ 0xf4000000 │ │ │ │ andeq r4, r5, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10f24 <__cxa_atexit@plt+0x515c> │ │ │ │ ldr r7, [pc, #20] @ 10f30 <__cxa_atexit@plt+0x5168> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1edbabc <__cxa_atexit@plt+0x1ecfcf4> │ │ │ │ + b 1edbac4 <__cxa_atexit@plt+0x1ecfcfc> │ │ │ │ andeq r4, r5, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 10f5c <__cxa_atexit@plt+0x5194> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 10f60 <__cxa_atexit@plt+0x5198> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ andeq r4, r5, #144, 4 │ │ │ │ andeq r4, r5, #192, 4 │ │ │ │ andeq r4, r5, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 10f90 <__cxa_atexit@plt+0x51c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 10f94 <__cxa_atexit@plt+0x51cc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ andeq r4, r5, #92, 4 @ 0xc0000005 │ │ │ │ andeq r4, r5, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 10fb0 <__cxa_atexit@plt+0x51e8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 1d2bba4 <__cxa_atexit@plt+0x1d1fddc> │ │ │ │ + b 1d2bbac <__cxa_atexit@plt+0x1d1fde4> │ │ │ │ andeq r4, r5, #132, 4 @ 0x40000008 │ │ │ │ andeq r4, r5, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -5259,15 +5259,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 1102c <__cxa_atexit@plt+0x5264> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1a6efa4 <__cxa_atexit@plt+0x1a631dc> │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11030 <__cxa_atexit@plt+0x5268> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -5279,73 +5279,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 11058 <__cxa_atexit@plt+0x5290> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1a6efa4 <__cxa_atexit@plt+0x1a631dc> │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r4, r5, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 11084 <__cxa_atexit@plt+0x52bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 11088 <__cxa_atexit@plt+0x52c0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d6e950 <__cxa_atexit@plt+0x1d62b88> │ │ │ │ + b 1d6e958 <__cxa_atexit@plt+0x1d62b90> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andseq r1, sl, #108, 6 @ 0xb0000001 │ │ │ │ + andseq r1, sl, #100, 6 @ 0x90000001 │ │ │ │ andeq r4, r5, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 110b4 <__cxa_atexit@plt+0x52ec> │ │ │ │ ldr r7, [pc, #20] @ 110c0 <__cxa_atexit@plt+0x52f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1edbabc <__cxa_atexit@plt+0x1ecfcf4> │ │ │ │ + b 1edbac4 <__cxa_atexit@plt+0x1ecfcfc> │ │ │ │ andeq r4, r5, #168, 2 @ 0x2a │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 110ec <__cxa_atexit@plt+0x5324> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 110f0 <__cxa_atexit@plt+0x5328> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ andeq r4, r5, #108, 2 │ │ │ │ andeq r4, r5, #156, 2 @ 0x27 │ │ │ │ andeq r4, r5, #132, 2 @ 0x21 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 11120 <__cxa_atexit@plt+0x5358> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 11124 <__cxa_atexit@plt+0x535c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ andeq r4, r5, #56, 2 │ │ │ │ andeq r4, r5, #104, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 11140 <__cxa_atexit@plt+0x5378> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 1d2bba4 <__cxa_atexit@plt+0x1d1fddc> │ │ │ │ + b 1d2bbac <__cxa_atexit@plt+0x1d1fde4> │ │ │ │ andeq r4, r5, #96, 2 │ │ │ │ andeq r4, r5, #132, 2 @ 0x21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -5359,15 +5359,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 111bc <__cxa_atexit@plt+0x53f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1a6efa4 <__cxa_atexit@plt+0x1a631dc> │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 111c0 <__cxa_atexit@plt+0x53f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -5379,93 +5379,93 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 111e8 <__cxa_atexit@plt+0x5420> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1a6efa4 <__cxa_atexit@plt+0x1a631dc> │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r4, r5, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 11214 <__cxa_atexit@plt+0x544c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 11218 <__cxa_atexit@plt+0x5450> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d6e950 <__cxa_atexit@plt+0x1d62b88> │ │ │ │ + b 1d6e958 <__cxa_atexit@plt+0x1d62b90> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andseq r1, sl, #220, 2 @ 0x37 │ │ │ │ + andseq r1, sl, #212, 2 @ 0x35 │ │ │ │ andeq r4, r5, #156 @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 11244 <__cxa_atexit@plt+0x547c> │ │ │ │ ldr r7, [pc, #20] @ 11250 <__cxa_atexit@plt+0x5488> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1edbabc <__cxa_atexit@plt+0x1ecfcf4> │ │ │ │ + b 1edbac4 <__cxa_atexit@plt+0x1ecfcfc> │ │ │ │ andeq r4, r5, #132 @ 0x84 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 1127c <__cxa_atexit@plt+0x54b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 11280 <__cxa_atexit@plt+0x54b8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ andeq r4, r5, #72 @ 0x48 │ │ │ │ andeq r4, r5, #120 @ 0x78 │ │ │ │ andeq r4, r5, #96 @ 0x60 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 112b0 <__cxa_atexit@plt+0x54e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 112b4 <__cxa_atexit@plt+0x54ec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ andeq r4, r5, #20 │ │ │ │ andeq r4, r5, #68 @ 0x44 │ │ │ │ andeq r4, r5, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 11310 <__cxa_atexit@plt+0x5548> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11308 <__cxa_atexit@plt+0x5540> │ │ │ │ ldr r3, [pc, #44] @ 11318 <__cxa_atexit@plt+0x5550> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1131c <__cxa_atexit@plt+0x5554> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 1c4e740 <__cxa_atexit@plt+0x1c42978> │ │ │ │ + b 1c4e748 <__cxa_atexit@plt+0x1c42980> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r4, r5, #24, 2 │ │ │ │ - andseq r1, sl, #248 @ 0xf8 │ │ │ │ + andseq r1, sl, #240 @ 0xf0 │ │ │ │ andeq r4, r5, #0, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 113c4 <__cxa_atexit@plt+0x55fc> │ │ │ │ @@ -5503,15 +5503,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - andseq r1, sl, #148 @ 0x94 │ │ │ │ + andseq r1, sl, #140 @ 0x8c │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r4, r5, #68 @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1141c <__cxa_atexit@plt+0x5654> │ │ │ │ @@ -5651,42 +5651,42 @@ │ │ │ │ bcc 11664 <__cxa_atexit@plt+0x589c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 11630 <__cxa_atexit@plt+0x5868> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 19e94e0 <__cxa_atexit@plt+0x19dd718> │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ 1168c <__cxa_atexit@plt+0x58c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #80] @ 11690 <__cxa_atexit@plt+0x58c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 19e94e0 <__cxa_atexit@plt+0x19dd718> │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ ldr r6, [pc, #28] @ 11688 <__cxa_atexit@plt+0x58c0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andseq r0, sl, #188, 26 @ 0x2f00 │ │ │ │ - andseq r0, sl, #184, 26 @ 0x2e00 │ │ │ │ + andseq r0, sl, #180, 26 @ 0x2d00 │ │ │ │ + andseq r0, sl, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 115a0 <__cxa_atexit@plt+0x57d8> │ │ │ │ @@ -5701,36 +5701,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 116f0 <__cxa_atexit@plt+0x5928> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 19e94e0 <__cxa_atexit@plt+0x19dd718> │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ ldr r2, [pc, #68] @ 1173c <__cxa_atexit@plt+0x5974> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 11740 <__cxa_atexit@plt+0x5978> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 19e94e0 <__cxa_atexit@plt+0x19dd718> │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ ldr r3, [pc, #16] @ 11738 <__cxa_atexit@plt+0x5970> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - andseq r0, sl, #252, 24 @ 0xfc00 │ │ │ │ - andseq r0, sl, #248, 24 @ 0xf800 │ │ │ │ + andseq r0, sl, #244, 24 @ 0xf400 │ │ │ │ + andseq r0, sl, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -5738,36 +5738,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 11784 <__cxa_atexit@plt+0x59bc> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 19e94e0 <__cxa_atexit@plt+0x19dd718> │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ ldr r2, [pc, #68] @ 117d0 <__cxa_atexit@plt+0x5a08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 117d4 <__cxa_atexit@plt+0x5a0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 19e94e0 <__cxa_atexit@plt+0x19dd718> │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ ldr r3, [pc, #16] @ 117cc <__cxa_atexit@plt+0x5a04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - andseq r0, sl, #104, 24 @ 0x6800 │ │ │ │ - andseq r0, sl, #100, 24 @ 0x6400 │ │ │ │ + andseq r0, sl, #96, 24 @ 0x6000 │ │ │ │ + andseq r0, sl, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1181c <__cxa_atexit@plt+0x5a54> │ │ │ │ ldr r7, [pc, #52] @ 1182c <__cxa_atexit@plt+0x5a64> │ │ │ │ @@ -5776,15 +5776,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 11834 <__cxa_atexit@plt+0x5a6c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ ldr r7, [pc, #20] @ 11838 <__cxa_atexit@plt+0x5a70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r3, r5, #216, 18 @ 0x360000 │ │ │ │ andeq r3, r5, #8, 20 @ 0x8000 │ │ │ │ @@ -5804,15 +5804,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ andeq r3, r5, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -5823,15 +5823,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 118f0 <__cxa_atexit@plt+0x5b28> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 1edb760 <__cxa_atexit@plt+0x1ecf998> │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ ldr r7, [pc, #20] @ 118f4 <__cxa_atexit@plt+0x5b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r3, r5, #28, 18 @ 0x70000 │ │ │ │ andeq r3, r5, #76, 18 @ 0x130000 │ │ │ │ @@ -5848,19 +5848,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 11948 <__cxa_atexit@plt+0x5b80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, sl, #208, 20 @ 0xd0000 │ │ │ │ - andseq r0, sl, #208, 20 @ 0xd0000 │ │ │ │ + andseq r0, sl, #200, 20 @ 0xc8000 │ │ │ │ + andseq r0, sl, #200, 20 @ 0xc8000 │ │ │ │ andeq r3, r5, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11990 <__cxa_atexit@plt+0x5bc8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -5869,19 +5869,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 1199c <__cxa_atexit@plt+0x5bd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, sl, #124, 20 @ 0x7c000 │ │ │ │ - andseq r0, sl, #128, 20 @ 0x80000 │ │ │ │ + andseq r0, sl, #116, 20 @ 0x74000 │ │ │ │ + andseq r0, sl, #120, 20 @ 0x78000 │ │ │ │ andeq r3, r5, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 119e4 <__cxa_atexit@plt+0x5c1c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -5890,19 +5890,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 119f0 <__cxa_atexit@plt+0x5c28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, sl, #40, 20 @ 0x28000 │ │ │ │ - andseq r0, sl, #40, 20 @ 0x28000 │ │ │ │ + andseq r0, sl, #32, 20 @ 0x20000 │ │ │ │ + andseq r0, sl, #32, 20 @ 0x20000 │ │ │ │ andeq r3, r5, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ab4 <__cxa_atexit@plt+0x5cec> │ │ │ │ @@ -5952,20 +5952,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r3, r5, #192, 18 @ 0x300000 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - andseq r0, sl, #164, 18 @ 0x290000 │ │ │ │ + andseq r0, sl, #156, 18 @ 0x270000 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r3, r5, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -5999,19 +5999,19 @@ │ │ │ │ str r1, [r3, #52] @ 0x34 │ │ │ │ str r0, [r3, #56] @ 0x38 │ │ │ │ str r3, [r3, #60] @ 0x3c │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - andseq r0, sl, #184, 16 @ 0xb80000 │ │ │ │ + andseq r0, sl, #176, 16 @ 0xb00000 │ │ │ │ andeq r3, r5, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bec <__cxa_atexit@plt+0x5e24> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -6020,19 +6020,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 11bf8 <__cxa_atexit@plt+0x5e30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, sl, #32, 16 @ 0x200000 │ │ │ │ - andseq r0, sl, #32, 16 @ 0x200000 │ │ │ │ + andseq r0, sl, #24, 16 @ 0x180000 │ │ │ │ + andseq r0, sl, #24, 16 @ 0x180000 │ │ │ │ andeq r3, r5, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11c40 <__cxa_atexit@plt+0x5e78> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -6041,19 +6041,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 11c4c <__cxa_atexit@plt+0x5e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, sl, #204, 14 @ 0x3300000 │ │ │ │ - andseq r0, sl, #208, 14 @ 0x3400000 │ │ │ │ + andseq r0, sl, #196, 14 @ 0x3100000 │ │ │ │ + andseq r0, sl, #200, 14 @ 0x3200000 │ │ │ │ andeq r3, r5, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11c94 <__cxa_atexit@plt+0x5ecc> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -6062,19 +6062,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 11ca0 <__cxa_atexit@plt+0x5ed8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, sl, #120, 14 @ 0x1e00000 │ │ │ │ - andseq r0, sl, #120, 14 @ 0x1e00000 │ │ │ │ + andseq r0, sl, #112, 14 @ 0x1c00000 │ │ │ │ + andseq r0, sl, #112, 14 @ 0x1c00000 │ │ │ │ andeq r3, r5, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d08 <__cxa_atexit@plt+0x5f40> │ │ │ │ @@ -6091,24 +6091,24 @@ │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r2, r5, r7} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - andseq r0, sl, #16, 14 @ 0x400000 │ │ │ │ + andseq r0, sl, #8, 14 @ 0x200000 │ │ │ │ andeq r3, r5, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -6134,24 +6134,24 @@ │ │ │ │ str r0, [r9, #32] │ │ │ │ str r2, [r9, #36] @ 0x24 │ │ │ │ str r7, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r8, #16]! │ │ │ │ mov r7, r3 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ mov r6, r9 │ │ │ │ b 11dc4 <__cxa_atexit@plt+0x5ffc> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - andseq r0, sl, #132, 12 @ 0x8400000 │ │ │ │ + andseq r0, sl, #124, 12 @ 0x7c00000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r3, r5, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -6174,15 +6174,15 @@ │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ mov r2, r3 │ │ │ │ str lr, [r2, #16]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r7, [pc, #24] @ 11e74 <__cxa_atexit@plt+0x60ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @@ -6229,15 +6229,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ str ip, [r8, #16]! │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, lr │ │ │ │ mov r9, r3 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 11f7c <__cxa_atexit@plt+0x61b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -6285,15 +6285,15 @@ │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ mov r8, r3 │ │ │ │ str ip, [r8, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, lr │ │ │ │ mov r9, r3 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r7, [pc, #32] @ 12038 <__cxa_atexit@plt+0x6270> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r8, lr │ │ │ │ @@ -6313,19 +6313,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 1208c <__cxa_atexit@plt+0x62c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, sl, #140, 6 @ 0x30000002 │ │ │ │ - andseq r0, sl, #140, 6 @ 0x30000002 │ │ │ │ + andseq r0, sl, #132, 6 @ 0x10000002 │ │ │ │ + andseq r0, sl, #132, 6 @ 0x10000002 │ │ │ │ andeq r3, r5, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120f4 <__cxa_atexit@plt+0x632c> │ │ │ │ @@ -6342,24 +6342,24 @@ │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r2, r5, r7} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - andseq r0, sl, #36, 6 @ 0x90000000 │ │ │ │ + andseq r0, sl, #28, 6 @ 0x70000000 │ │ │ │ andeq r3, r5, #64, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1215c <__cxa_atexit@plt+0x6394> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -6368,19 +6368,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 12168 <__cxa_atexit@plt+0x63a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, sl, #176, 4 │ │ │ │ - andseq r0, sl, #180, 4 @ 0x4000000b │ │ │ │ + andseq r0, sl, #168, 4 @ 0x8000000a │ │ │ │ + andseq r0, sl, #172, 4 @ 0xc000000a │ │ │ │ andeq r3, r5, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -6406,24 +6406,24 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r8, #24]! │ │ │ │ mov r7, r3 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ mov r6, r9 │ │ │ │ b 12204 <__cxa_atexit@plt+0x643c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - andseq r0, sl, #68, 4 @ 0x40000004 │ │ │ │ + andseq r0, sl, #60, 4 @ 0xc0000003 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r3, r5, #48, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12260 <__cxa_atexit@plt+0x6498> │ │ │ │ @@ -6433,19 +6433,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 1226c <__cxa_atexit@plt+0x64a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, sl, #172, 2 @ 0x2b │ │ │ │ - andseq r0, sl, #172, 2 @ 0x2b │ │ │ │ + andseq r0, sl, #164, 2 @ 0x29 │ │ │ │ + andseq r0, sl, #164, 2 @ 0x29 │ │ │ │ andeq r3, r5, #240, 2 @ 0x3c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -6467,15 +6467,15 @@ │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ mov r2, r3 │ │ │ │ str lr, [r2, #28]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r7, [pc, #24] @ 12308 <__cxa_atexit@plt+0x6540> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @@ -6522,15 +6522,15 @@ │ │ │ │ str sl, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ mov r8, r3 │ │ │ │ str ip, [r8, #28]! │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, lr │ │ │ │ mov r9, r3 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 12410 <__cxa_atexit@plt+0x6648> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -6578,15 +6578,15 @@ │ │ │ │ str sl, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ mov r8, r3 │ │ │ │ str ip, [r8, #28]! │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, lr │ │ │ │ mov r9, r3 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r7, [pc, #32] @ 124cc <__cxa_atexit@plt+0x6704> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r8, lr │ │ │ │ @@ -6606,19 +6606,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 12520 <__cxa_atexit@plt+0x6758> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #248, 28 @ 0xf80 │ │ │ │ - andseq pc, r9, #248, 28 @ 0xf80 │ │ │ │ + andseq pc, r9, #240, 28 @ 0xf00 │ │ │ │ + andseq pc, r9, #240, 28 @ 0xf00 │ │ │ │ andeq r2, r5, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12568 <__cxa_atexit@plt+0x67a0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -6627,19 +6627,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 12574 <__cxa_atexit@plt+0x67ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #164, 28 @ 0xa40 │ │ │ │ - andseq pc, r9, #168, 28 @ 0xa80 │ │ │ │ + andseq pc, r9, #156, 28 @ 0x9c0 │ │ │ │ + andseq pc, r9, #160, 28 @ 0xa00 │ │ │ │ andeq r2, r5, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 125bc <__cxa_atexit@plt+0x67f4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -6648,19 +6648,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 125c8 <__cxa_atexit@plt+0x6800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #80, 28 @ 0x500 │ │ │ │ - andseq pc, r9, #80, 28 @ 0x500 │ │ │ │ + andseq pc, r9, #72, 28 @ 0x480 │ │ │ │ + andseq pc, r9, #72, 28 @ 0x480 │ │ │ │ andeq r2, r5, #148, 28 @ 0x940 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, fp │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -6709,16 +6709,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - andseq pc, r9, #228, 26 @ 0x3900 │ │ │ │ - andseq pc, r9, #232, 26 @ 0x3a00 │ │ │ │ + andseq pc, r9, #220, 26 @ 0x3700 │ │ │ │ + andseq pc, r9, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r2, r5, #16, 28 @ 0x100 │ │ │ │ andeq r2, r5, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -6796,16 +6796,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r2, r5, #196, 24 @ 0xc400 │ │ │ │ andeq r2, r5, #220, 24 @ 0xdc00 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - andseq pc, r9, #208, 24 @ 0xd000 │ │ │ │ - andseq pc, r9, #172, 24 @ 0xac00 │ │ │ │ + andseq pc, r9, #200, 24 @ 0xc800 │ │ │ │ + andseq pc, r9, #164, 24 @ 0xa400 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r2, r5, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r2, r6 │ │ │ │ @@ -6864,16 +6864,16 @@ │ │ │ │ ldr r0, [fp, #-8] │ │ │ │ str r5, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - andseq pc, r9, #136, 22 @ 0x22000 │ │ │ │ - andseq pc, r9, #148, 22 @ 0x25000 │ │ │ │ + andseq pc, r9, #128, 22 @ 0x20000 │ │ │ │ + andseq pc, r9, #140, 22 @ 0x23000 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ andeq r2, r5, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -6889,31 +6889,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12980 <__cxa_atexit@plt+0x6bb8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #176, 20 @ 0xb0000 │ │ │ │ + andseq pc, r9, #168, 20 @ 0xa8000 │ │ │ │ andeq r2, r5, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129b4 <__cxa_atexit@plt+0x6bec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 129bc <__cxa_atexit@plt+0x6bf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 19e7140 <__cxa_atexit@plt+0x19db378> │ │ │ │ + b 19e7148 <__cxa_atexit@plt+0x19db380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #76, 20 @ 0x4c000 │ │ │ │ + andseq pc, r9, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a68 <__cxa_atexit@plt+0x6ca0> │ │ │ │ ldr r3, [pc, #144] @ 12a70 <__cxa_atexit@plt+0x6ca8> │ │ │ │ @@ -6945,22 +6945,22 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 12a78 <__cxa_atexit@plt+0x6cb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq pc, r9, #188, 18 @ 0x2f0000 │ │ │ │ + andseq pc, r9, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 12ae8 <__cxa_atexit@plt+0x6d20> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -6976,36 +6976,36 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #24] @ 12aec <__cxa_atexit@plt+0x6d24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - andseq pc, r9, #56, 18 @ 0xe0000 │ │ │ │ + andseq pc, r9, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12b20 <__cxa_atexit@plt+0x6d58> │ │ │ │ ldr r3, [pc, #32] @ 12b2c <__cxa_atexit@plt+0x6d64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andseq pc, r9, #0, 18 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andseq pc, r9, #248, 16 @ 0xf80000 │ │ │ │ andeq r2, r5, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b74 <__cxa_atexit@plt+0x6dac> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -7014,35 +7014,35 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 12b80 <__cxa_atexit@plt+0x6db8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #152, 16 @ 0x980000 │ │ │ │ - andseq pc, r9, #152, 16 @ 0x980000 │ │ │ │ + andseq pc, r9, #144, 16 @ 0x900000 │ │ │ │ + andseq pc, r9, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12bb8 <__cxa_atexit@plt+0x6df0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12bc0 <__cxa_atexit@plt+0x6df8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #72, 16 @ 0x480000 │ │ │ │ + andseq pc, r9, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12c44 <__cxa_atexit@plt+0x6e7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -7066,42 +7066,42 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r3, #4]! │ │ │ │ ldr r2, [pc, #56] @ 12c6c <__cxa_atexit@plt+0x6ea4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #248, 14 @ 0x3e00000 │ │ │ │ + andseq pc, r9, #240, 14 @ 0x3c00000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - andseq pc, r9, #232, 14 @ 0x3a00000 │ │ │ │ - andseq pc, r9, #220, 14 @ 0x3700000 │ │ │ │ + andseq pc, r9, #224, 14 @ 0x3800000 │ │ │ │ + andseq pc, r9, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12ca4 <__cxa_atexit@plt+0x6edc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12cac <__cxa_atexit@plt+0x6ee4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #92, 14 @ 0x1700000 │ │ │ │ + andseq pc, r9, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12d30 <__cxa_atexit@plt+0x6f68> │ │ │ │ @@ -7125,26 +7125,26 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - andseq pc, r9, #20, 14 @ 0x500000 │ │ │ │ andseq pc, r9, #12, 14 @ 0x300000 │ │ │ │ - andseq pc, r9, #252, 12 @ 0xfc00000 │ │ │ │ + andseq pc, r9, #4, 14 @ 0x100000 │ │ │ │ + andseq pc, r9, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12dd4 <__cxa_atexit@plt+0x700c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -7166,25 +7166,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ + andseq pc, r9, #80, 12 @ 0x5000000 │ │ │ │ andseq pc, r9, #88, 12 @ 0x5800000 │ │ │ │ - andseq pc, r9, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12ed0 <__cxa_atexit@plt+0x7108> │ │ │ │ ldr lr, [pc, #212] @ 12ef0 <__cxa_atexit@plt+0x7128> │ │ │ │ @@ -7225,31 +7225,31 @@ │ │ │ │ str r3, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ add lr, r6, #32 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 19e71b0 <__cxa_atexit@plt+0x19db3e8> │ │ │ │ + b 19e71b8 <__cxa_atexit@plt+0x19db3f0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - andseq pc, r9, #172, 10 @ 0x2b000000 │ │ │ │ + andseq pc, r9, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12f84 <__cxa_atexit@plt+0x71bc> │ │ │ │ @@ -7274,21 +7274,21 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 19e71b0 <__cxa_atexit@plt+0x19db3e8> │ │ │ │ + b 19e71b8 <__cxa_atexit@plt+0x19db3f0> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - andseq pc, r9, #228, 8 @ 0xe4000000 │ │ │ │ + andseq pc, r9, #220, 8 @ 0xdc000000 │ │ │ │ andeq r2, r5, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -7315,23 +7315,23 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r3, sl} │ │ │ │ str r9, [r3, #32] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #52, 8 @ 0x34000000 │ │ │ │ + andseq pc, r9, #44, 8 @ 0x2c000000 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r2, r5, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -7342,35 +7342,35 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 130a0 <__cxa_atexit@plt+0x72d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #120, 6 @ 0xe0000001 │ │ │ │ - andseq pc, r9, #124, 6 @ 0xf0000001 │ │ │ │ + andseq pc, r9, #112, 6 @ 0xc0000001 │ │ │ │ + andseq pc, r9, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 130d8 <__cxa_atexit@plt+0x7310> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 130e0 <__cxa_atexit@plt+0x7318> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #40, 6 @ 0xa0000000 │ │ │ │ + andseq pc, r9, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13164 <__cxa_atexit@plt+0x739c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -7394,42 +7394,42 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r3, #4]! │ │ │ │ ldr r2, [pc, #56] @ 1318c <__cxa_atexit@plt+0x73c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #216, 4 @ 0x8000000d │ │ │ │ + andseq pc, r9, #208, 4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - andseq pc, r9, #200, 4 @ 0x8000000c │ │ │ │ - andseq pc, r9, #188, 4 @ 0xc000000b │ │ │ │ + andseq pc, r9, #192, 4 │ │ │ │ + andseq pc, r9, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 131c4 <__cxa_atexit@plt+0x73fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 131cc <__cxa_atexit@plt+0x7404> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r9, #60, 4 @ 0xc0000003 │ │ │ │ + andseq pc, r9, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13250 <__cxa_atexit@plt+0x7488> │ │ │ │ @@ -7453,26 +7453,26 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - andseq pc, r9, #244, 2 @ 0x3d │ │ │ │ andseq pc, r9, #236, 2 @ 0x3b │ │ │ │ - andseq pc, r9, #220, 2 @ 0x37 │ │ │ │ + andseq pc, r9, #228, 2 @ 0x39 │ │ │ │ + andseq pc, r9, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 132f4 <__cxa_atexit@plt+0x752c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -7494,25 +7494,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ + andseq pc, r9, #48, 2 │ │ │ │ andseq pc, r9, #56, 2 │ │ │ │ - andseq pc, r9, #64, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 133f0 <__cxa_atexit@plt+0x7628> │ │ │ │ ldr lr, [pc, #212] @ 13410 <__cxa_atexit@plt+0x7648> │ │ │ │ @@ -7553,31 +7553,31 @@ │ │ │ │ str r3, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ add lr, r6, #32 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 19e71b0 <__cxa_atexit@plt+0x19db3e8> │ │ │ │ + b 19e71b8 <__cxa_atexit@plt+0x19db3f0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - andseq pc, r9, #140 @ 0x8c │ │ │ │ + andseq pc, r9, #132 @ 0x84 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 134a4 <__cxa_atexit@plt+0x76dc> │ │ │ │ @@ -7602,21 +7602,21 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 19e71b0 <__cxa_atexit@plt+0x19db3e8> │ │ │ │ + b 19e71b8 <__cxa_atexit@plt+0x19db3f0> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - andseq lr, r9, #196, 30 @ 0x310 │ │ │ │ + andseq lr, r9, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13508 <__cxa_atexit@plt+0x7740> │ │ │ │ ldr r2, [pc, #56] @ 13510 <__cxa_atexit@plt+0x7748> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -7627,20 +7627,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 13518 <__cxa_atexit@plt+0x7750> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r1, r5, #224, 30 @ 0x380 │ │ │ │ - andseq lr, r9, #12, 30 @ 0x30 │ │ │ │ - andseq lr, r9, #28, 30 @ 0x70 │ │ │ │ + andseq lr, r9, #4, 30 │ │ │ │ + andseq lr, r9, #20, 30 @ 0x50 │ │ │ │ andeq r1, r5, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -7685,30 +7685,30 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r3, sl} │ │ │ │ str r9, [r3, #32] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r2 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r6, r3 │ │ │ │ b 13600 <__cxa_atexit@plt+0x7838> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - andseq lr, r9, #148, 28 @ 0x940 │ │ │ │ - andseq lr, r9, #108, 28 @ 0x6c0 │ │ │ │ + andseq lr, r9, #140, 28 @ 0x8c0 │ │ │ │ + andseq lr, r9, #100, 28 @ 0x640 │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ andeq r1, r5, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -7752,24 +7752,24 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str fp, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ ldr fp, [sp] │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov lr, r6 │ │ │ │ b 1370c <__cxa_atexit@plt+0x7944> │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ - andseq lr, r9, #136, 26 @ 0x2200 │ │ │ │ andseq lr, r9, #128, 26 @ 0x2000 │ │ │ │ + andseq lr, r9, #120, 26 @ 0x1e00 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r1, r5, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ @@ -7796,15 +7796,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - andseq lr, r9, #136, 24 @ 0x8800 │ │ │ │ + andseq lr, r9, #128, 24 @ 0x8000 │ │ │ │ andeq r1, r5, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -7854,30 +7854,30 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r9, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ @ instruction: 0xfffff2f4 │ │ │ │ @ instruction: 0xfffff5b8 │ │ │ │ - andseq lr, r9, #196, 22 @ 0x31000 │ │ │ │ + andseq lr, r9, #188, 22 @ 0x2f000 │ │ │ │ andeq r1, r5, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -7890,15 +7890,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #60] @ 1394c <__cxa_atexit@plt+0x7b84> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 19e70c0 <__cxa_atexit@plt+0x19db2f8> │ │ │ │ + b 19e70c8 <__cxa_atexit@plt+0x19db300> │ │ │ │ mov r6, r3 │ │ │ │ b 13934 <__cxa_atexit@plt+0x7b6c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13944 <__cxa_atexit@plt+0x7b7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -7932,21 +7932,21 @@ │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffff048 │ │ │ │ - andseq lr, r9, #140, 20 @ 0x8c000 │ │ │ │ + andseq lr, r9, #132, 20 @ 0x84000 │ │ │ │ andeq r1, r5, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a28 <__cxa_atexit@plt+0x7c60> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -7955,35 +7955,35 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 13a34 <__cxa_atexit@plt+0x7c6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r9, #228, 18 @ 0x390000 │ │ │ │ - andseq lr, r9, #228, 18 @ 0x390000 │ │ │ │ + andseq lr, r9, #220, 18 @ 0x370000 │ │ │ │ + andseq lr, r9, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a6c <__cxa_atexit@plt+0x7ca4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 13a74 <__cxa_atexit@plt+0x7cac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r9, #148, 18 @ 0x250000 │ │ │ │ + andseq lr, r9, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13adc <__cxa_atexit@plt+0x7d14> │ │ │ │ @@ -8000,24 +8000,24 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - andseq lr, r9, #80, 18 @ 0x140000 │ │ │ │ + andseq lr, r9, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13b6c <__cxa_atexit@plt+0x7da4> │ │ │ │ @@ -8036,24 +8036,24 @@ │ │ │ │ str r8, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - andseq lr, r9, #208, 16 @ 0xd00000 │ │ │ │ + andseq lr, r9, #200, 16 @ 0xc80000 │ │ │ │ andeq r1, r5, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -8078,24 +8078,24 @@ │ │ │ │ ldr r5, [pc, #60] @ 13c38 <__cxa_atexit@plt+0x7e70> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - andseq lr, r9, #60, 16 @ 0x3c0000 │ │ │ │ + andseq lr, r9, #52, 16 @ 0x340000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r1, r5, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13c80 <__cxa_atexit@plt+0x7eb8> │ │ │ │ @@ -8105,35 +8105,35 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 13c8c <__cxa_atexit@plt+0x7ec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r9, #140, 14 @ 0x2300000 │ │ │ │ - andseq lr, r9, #144, 14 @ 0x2400000 │ │ │ │ + andseq lr, r9, #132, 14 @ 0x2100000 │ │ │ │ + andseq lr, r9, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13cc4 <__cxa_atexit@plt+0x7efc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 13ccc <__cxa_atexit@plt+0x7f04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r9, #60, 14 @ 0xf00000 │ │ │ │ + andseq lr, r9, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13d34 <__cxa_atexit@plt+0x7f6c> │ │ │ │ @@ -8150,24 +8150,24 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - andseq lr, r9, #248, 12 @ 0xf800000 │ │ │ │ + andseq lr, r9, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13dc4 <__cxa_atexit@plt+0x7ffc> │ │ │ │ @@ -8186,24 +8186,24 @@ │ │ │ │ str r8, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - andseq lr, r9, #120, 12 @ 0x7800000 │ │ │ │ + andseq lr, r9, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13e34 <__cxa_atexit@plt+0x806c> │ │ │ │ ldr r2, [pc, #56] @ 13e3c <__cxa_atexit@plt+0x8074> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -8214,20 +8214,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 13e44 <__cxa_atexit@plt+0x807c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r1, r5, #176, 12 @ 0xb000000 │ │ │ │ - andseq lr, r9, #224, 10 @ 0x38000000 │ │ │ │ - andseq lr, r9, #240, 10 @ 0x3c000000 │ │ │ │ + andseq lr, r9, #216, 10 @ 0x36000000 │ │ │ │ + andseq lr, r9, #232, 10 @ 0x3a000000 │ │ │ │ andeq r1, r5, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -8270,31 +8270,31 @@ │ │ │ │ ldr r5, [pc, #88] @ 13f54 <__cxa_atexit@plt+0x818c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r2 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r6, r3 │ │ │ │ b 13f24 <__cxa_atexit@plt+0x815c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - andseq lr, r9, #104, 10 @ 0x1a000000 │ │ │ │ + andseq lr, r9, #96, 10 @ 0x18000000 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - andseq lr, r9, #60, 10 @ 0xf000000 │ │ │ │ + andseq lr, r9, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ andeq r1, r5, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ @@ -8331,24 +8331,24 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, lr │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r9, #96, 8 @ 0x60000000 │ │ │ │ - andseq lr, r9, #100, 8 @ 0x64000000 │ │ │ │ + andseq lr, r9, #88, 8 @ 0x58000000 │ │ │ │ + andseq lr, r9, #92, 8 @ 0x5c000000 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r1, r5, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -8393,15 +8393,15 @@ │ │ │ │ ldr r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, r2 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ ldr r7, [pc, #52] @ 1413c <__cxa_atexit@plt+0x8374> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r1 │ │ │ │ mov r9, ip │ │ │ │ @@ -8412,15 +8412,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ andeq r1, r5, #200, 6 @ 0x20000003 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ - andseq lr, r9, #76, 6 @ 0x30000001 │ │ │ │ + andseq lr, r9, #68, 6 @ 0x10000001 │ │ │ │ andeq r1, r5, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 141f4 <__cxa_atexit@plt+0x842c> │ │ │ │ @@ -8512,18 +8512,18 @@ │ │ │ │ bhi 142dc <__cxa_atexit@plt+0x8514> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 142e4 <__cxa_atexit@plt+0x851c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 19e7140 <__cxa_atexit@plt+0x19db378> │ │ │ │ + b 19e7148 <__cxa_atexit@plt+0x19db380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r9, #36, 2 │ │ │ │ + andseq lr, r9, #28, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14390 <__cxa_atexit@plt+0x85c8> │ │ │ │ ldr r3, [pc, #144] @ 14398 <__cxa_atexit@plt+0x85d0> │ │ │ │ @@ -8555,22 +8555,22 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 143a0 <__cxa_atexit@plt+0x85d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq lr, r9, #148 @ 0x94 │ │ │ │ + andseq lr, r9, #140 @ 0x8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 14410 <__cxa_atexit@plt+0x8648> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -8586,36 +8586,36 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #24] @ 14414 <__cxa_atexit@plt+0x864c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - andseq lr, r9, #16 │ │ │ │ + andseq lr, r9, #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14448 <__cxa_atexit@plt+0x8680> │ │ │ │ ldr r3, [pc, #32] @ 14454 <__cxa_atexit@plt+0x868c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andseq sp, r9, #216, 30 @ 0x360 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andseq sp, r9, #208, 30 @ 0x340 │ │ │ │ andeq r0, r5, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1449c <__cxa_atexit@plt+0x86d4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -8624,35 +8624,35 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 144a8 <__cxa_atexit@plt+0x86e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r9, #112, 30 @ 0x1c0 │ │ │ │ - andseq sp, r9, #112, 30 @ 0x1c0 │ │ │ │ + andseq sp, r9, #104, 30 @ 0x1a0 │ │ │ │ + andseq sp, r9, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 144e0 <__cxa_atexit@plt+0x8718> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 144e8 <__cxa_atexit@plt+0x8720> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r9, #32, 30 @ 0x80 │ │ │ │ + andseq sp, r9, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14574 <__cxa_atexit@plt+0x87ac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -8678,43 +8678,43 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, #60] @ 145a0 <__cxa_atexit@plt+0x87d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - andseq sp, r9, #200, 28 @ 0xc80 │ │ │ │ - andseq sp, r9, #196, 28 @ 0xc40 │ │ │ │ - andseq sp, r9, #196, 28 @ 0xc40 │ │ │ │ - andseq sp, r9, #172, 28 @ 0xac0 │ │ │ │ + andseq sp, r9, #192, 28 @ 0xc00 │ │ │ │ + andseq sp, r9, #188, 28 @ 0xbc0 │ │ │ │ + andseq sp, r9, #188, 28 @ 0xbc0 │ │ │ │ + andseq sp, r9, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 145d8 <__cxa_atexit@plt+0x8810> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 145e0 <__cxa_atexit@plt+0x8818> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r9, #40, 28 @ 0x280 │ │ │ │ + andseq sp, r9, #32, 28 @ 0x200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14664 <__cxa_atexit@plt+0x889c> │ │ │ │ @@ -8738,26 +8738,26 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - andseq sp, r9, #224, 26 @ 0x3800 │ │ │ │ andseq sp, r9, #216, 26 @ 0x3600 │ │ │ │ - andseq sp, r9, #200, 26 @ 0x3200 │ │ │ │ + andseq sp, r9, #208, 26 @ 0x3400 │ │ │ │ + andseq sp, r9, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14708 <__cxa_atexit@plt+0x8940> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -8779,41 +8779,41 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ + andseq sp, r9, #28, 26 @ 0x700 │ │ │ │ andseq sp, r9, #36, 26 @ 0x900 │ │ │ │ - andseq sp, r9, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14764 <__cxa_atexit@plt+0x899c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1476c <__cxa_atexit@plt+0x89a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r9, #156, 24 @ 0x9c00 │ │ │ │ + andseq sp, r9, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 147f4 <__cxa_atexit@plt+0x8a2c> │ │ │ │ ldr lr, [pc, #108] @ 147fc <__cxa_atexit@plt+0x8a34> │ │ │ │ @@ -8893,15 +8893,15 @@ │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 14948 <__cxa_atexit@plt+0x8b80> │ │ │ │ ldr r1, [pc, #120] @ 1495c <__cxa_atexit@plt+0x8b94> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ @@ -8918,32 +8918,32 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, fp │ │ │ │ mov fp, ip │ │ │ │ - b 19e71b0 <__cxa_atexit@plt+0x19db3e8> │ │ │ │ + b 19e71b8 <__cxa_atexit@plt+0x19db3f0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - andseq sp, r9, #0, 22 │ │ │ │ + andseq sp, r9, #248, 20 @ 0xf8000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - andseq sp, r9, #132, 22 @ 0x21000 │ │ │ │ - andseq sp, r9, #116, 22 @ 0x1d000 │ │ │ │ - andseq sp, r9, #100, 22 @ 0x19000 │ │ │ │ + andseq sp, r9, #124, 22 @ 0x1f000 │ │ │ │ + andseq sp, r9, #108, 22 @ 0x1b000 │ │ │ │ + andseq sp, r9, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r5, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -8970,23 +8970,23 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r3, sl} │ │ │ │ str r9, [r3, #32] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r9, #88, 20 @ 0x58000 │ │ │ │ + andseq sp, r9, #80, 20 @ 0x50000 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r5, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -8997,35 +8997,35 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 14a7c <__cxa_atexit@plt+0x8cb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r9, #156, 18 @ 0x270000 │ │ │ │ - andseq sp, r9, #160, 18 @ 0x280000 │ │ │ │ + andseq sp, r9, #148, 18 @ 0x250000 │ │ │ │ + andseq sp, r9, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14ab4 <__cxa_atexit@plt+0x8cec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 14abc <__cxa_atexit@plt+0x8cf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r9, #76, 18 @ 0x130000 │ │ │ │ + andseq sp, r9, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b48 <__cxa_atexit@plt+0x8d80> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -9051,43 +9051,43 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, #60] @ 14b74 <__cxa_atexit@plt+0x8dac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - andseq sp, r9, #244, 16 @ 0xf40000 │ │ │ │ - andseq sp, r9, #240, 16 @ 0xf00000 │ │ │ │ - andseq sp, r9, #240, 16 @ 0xf00000 │ │ │ │ - andseq sp, r9, #216, 16 @ 0xd80000 │ │ │ │ + andseq sp, r9, #236, 16 @ 0xec0000 │ │ │ │ + andseq sp, r9, #232, 16 @ 0xe80000 │ │ │ │ + andseq sp, r9, #232, 16 @ 0xe80000 │ │ │ │ + andseq sp, r9, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14bac <__cxa_atexit@plt+0x8de4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 14bb4 <__cxa_atexit@plt+0x8dec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r9, #84, 16 @ 0x540000 │ │ │ │ + andseq sp, r9, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14c38 <__cxa_atexit@plt+0x8e70> │ │ │ │ @@ -9111,26 +9111,26 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - andseq sp, r9, #12, 16 @ 0xc0000 │ │ │ │ andseq sp, r9, #4, 16 @ 0x40000 │ │ │ │ - andseq sp, r9, #244, 14 @ 0x3d00000 │ │ │ │ + andseq sp, r9, #252, 14 @ 0x3f00000 │ │ │ │ + andseq sp, r9, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14cdc <__cxa_atexit@plt+0x8f14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -9152,41 +9152,41 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ + andseq sp, r9, #72, 14 @ 0x1200000 │ │ │ │ andseq sp, r9, #80, 14 @ 0x1400000 │ │ │ │ - andseq sp, r9, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14d38 <__cxa_atexit@plt+0x8f70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 14d40 <__cxa_atexit@plt+0x8f78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r9, #200, 12 @ 0xc800000 │ │ │ │ + andseq sp, r9, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14dc8 <__cxa_atexit@plt+0x9000> │ │ │ │ ldr lr, [pc, #108] @ 14dd0 <__cxa_atexit@plt+0x9008> │ │ │ │ @@ -9266,15 +9266,15 @@ │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 14f1c <__cxa_atexit@plt+0x9154> │ │ │ │ ldr r1, [pc, #120] @ 14f30 <__cxa_atexit@plt+0x9168> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ @@ -9291,32 +9291,32 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, fp │ │ │ │ mov fp, ip │ │ │ │ - b 19e71b0 <__cxa_atexit@plt+0x19db3e8> │ │ │ │ + b 19e71b8 <__cxa_atexit@plt+0x19db3f0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - andseq sp, r9, #44, 10 @ 0xb000000 │ │ │ │ + andseq sp, r9, #36, 10 @ 0x9000000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - andseq sp, r9, #176, 10 @ 0x2c000000 │ │ │ │ - andseq sp, r9, #160, 10 @ 0x28000000 │ │ │ │ - andseq sp, r9, #144, 10 @ 0x24000000 │ │ │ │ + andseq sp, r9, #168, 10 @ 0x2a000000 │ │ │ │ + andseq sp, r9, #152, 10 @ 0x26000000 │ │ │ │ + andseq sp, r9, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14f98 <__cxa_atexit@plt+0x91d0> │ │ │ │ ldr r2, [pc, #56] @ 14fa0 <__cxa_atexit@plt+0x91d8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -9327,20 +9327,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 14fa8 <__cxa_atexit@plt+0x91e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 19e75c0 <__cxa_atexit@plt+0x19db7f8> │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r5, #80, 10 @ 0x14000000 │ │ │ │ - andseq sp, r9, #124, 8 @ 0x7c000000 │ │ │ │ - andseq sp, r9, #140, 8 @ 0x8c000000 │ │ │ │ + andseq sp, r9, #116, 8 @ 0x74000000 │ │ │ │ + andseq sp, r9, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r5, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -9385,30 +9385,30 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r3, sl} │ │ │ │ str r9, [r3, #32] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r2 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r6, r3 │ │ │ │ b 15090 <__cxa_atexit@plt+0x92c8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - andseq sp, r9, #4, 8 @ 0x4000000 │ │ │ │ - andseq sp, r9, #220, 6 @ 0x70000003 │ │ │ │ + andseq sp, r9, #252, 6 @ 0xf0000003 │ │ │ │ + andseq sp, r9, #212, 6 @ 0x50000003 │ │ │ │ @ instruction: 0xfffff410 │ │ │ │ @ instruction: 0xfffff714 │ │ │ │ andeq r0, r5, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -9452,24 +9452,24 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str fp, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ ldr fp, [sp] │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov lr, r6 │ │ │ │ b 1519c <__cxa_atexit@plt+0x93d4> │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ - andseq sp, r9, #248, 4 @ 0x8000000f │ │ │ │ andseq sp, r9, #240, 4 │ │ │ │ + andseq sp, r9, #232, 4 @ 0x8000000e │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r5, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ @@ -9496,15 +9496,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - andseq sp, r9, #248, 2 @ 0x3e │ │ │ │ + andseq sp, r9, #240, 2 @ 0x3c │ │ │ │ andeq r0, r5, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -9554,30 +9554,30 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r9, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ @ instruction: 0xfffff18c │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ - andseq sp, r9, #52, 2 │ │ │ │ + andseq sp, r9, #44, 2 │ │ │ │ andeq r0, r5, #0, 2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -9590,15 +9590,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #60] @ 153dc <__cxa_atexit@plt+0x9614> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 19e70c0 <__cxa_atexit@plt+0x19db2f8> │ │ │ │ + b 19e70c8 <__cxa_atexit@plt+0x19db300> │ │ │ │ mov r6, r3 │ │ │ │ b 153c4 <__cxa_atexit@plt+0x95fc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 153d4 <__cxa_atexit@plt+0x960c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -9632,80 +9632,80 @@ │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ - b 19e74e0 <__cxa_atexit@plt+0x19db718> │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xffffeee0 │ │ │ │ - andseq ip, r9, #252, 30 @ 0x3f0 │ │ │ │ + andseq ip, r9, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r5, #252 @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 154cc <__cxa_atexit@plt+0x9704> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 154c4 <__cxa_atexit@plt+0x96fc> │ │ │ │ ldr r3, [pc, #44] @ 154d4 <__cxa_atexit@plt+0x970c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 154d8 <__cxa_atexit@plt+0x9710> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 1953cf0 <__cxa_atexit@plt+0x1947f28> │ │ │ │ + b 1953cf8 <__cxa_atexit@plt+0x1947f30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r5, #188 @ 0xbc │ │ │ │ - andseq ip, r9, #60, 30 @ 0xf0 │ │ │ │ + andseq ip, r9, #52, 30 @ 0xd0 │ │ │ │ ldm r5, {r3, r7} │ │ │ │ cmp r3, #0 │ │ │ │ beq 15528 <__cxa_atexit@plt+0x9760> │ │ │ │ cmp r3, #1 │ │ │ │ beq 15510 <__cxa_atexit@plt+0x9748> │ │ │ │ cmp r3, #2 │ │ │ │ bne 15540 <__cxa_atexit@plt+0x9778> │ │ │ │ ldr r3, [pc, #92] @ 1555c <__cxa_atexit@plt+0x9794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r3, [pc, #64] @ 15558 <__cxa_atexit@plt+0x9790> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r3, [pc, #36] @ 15554 <__cxa_atexit@plt+0x978c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r7, [pc, #8] @ 15550 <__cxa_atexit@plt+0x9788> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ andeq r0, r5, #64 @ 0x40 │ │ │ │ - andseq ip, r9, #204, 28 @ 0xcc0 │ │ │ │ - andseq ip, r9, #232, 28 @ 0xe80 │ │ │ │ - andseq ip, r9, #252, 28 @ 0xfc0 │ │ │ │ + andseq ip, r9, #196, 28 @ 0xc40 │ │ │ │ + andseq ip, r9, #224, 28 @ 0xe00 │ │ │ │ + andseq ip, r9, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ cmp r8, #0 │ │ │ │ @@ -9722,30 +9722,30 @@ │ │ │ │ b 155b8 <__cxa_atexit@plt+0x97f0> │ │ │ │ ldr r7, [pc, #72] @ 155f8 <__cxa_atexit@plt+0x9830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5], #8 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r7, [pc, #40] @ 155f4 <__cxa_atexit@plt+0x982c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r7, [pc, #8] @ 155f0 <__cxa_atexit@plt+0x9828> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ andeq pc, r4, #160, 30 @ 0x280 │ │ │ │ - andseq ip, r9, #48, 28 @ 0x300 │ │ │ │ - andseq ip, r9, #80, 28 @ 0x500 │ │ │ │ - andseq ip, r9, #100, 28 @ 0x640 │ │ │ │ + andseq ip, r9, #40, 28 @ 0x280 │ │ │ │ + andseq ip, r9, #72, 28 @ 0x480 │ │ │ │ + andseq ip, r9, #92, 28 @ 0x5c0 │ │ │ │ andeq pc, r4, #140, 30 @ 0x230 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 156a0 <__cxa_atexit@plt+0x98d8> │ │ │ │ @@ -9770,15 +9770,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -9806,15 +9806,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #32] @ 15720 <__cxa_atexit@plt+0x9958> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r4, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -9823,15 +9823,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 15758 <__cxa_atexit@plt+0x9990> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq pc, r4, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -9844,70 +9844,70 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 157d8 <__cxa_atexit@plt+0x9a10> │ │ │ │ ldr r3, [pc, #88] @ 157f4 <__cxa_atexit@plt+0x9a2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r3, [pc, #60] @ 157f0 <__cxa_atexit@plt+0x9a28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #20 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r2, [pc, #36] @ 157ec <__cxa_atexit@plt+0x9a24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add r5, r5, #20 │ │ │ │ mov r9, r3 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r7, [pc, #8] @ 157e8 <__cxa_atexit@plt+0x9a20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ andeq pc, r4, #168, 26 @ 0x2a00 │ │ │ │ - andseq ip, r9, #52, 24 @ 0x3400 │ │ │ │ - andseq ip, r9, #76, 24 @ 0x4c00 │ │ │ │ - andseq ip, r9, #96, 24 @ 0x6000 │ │ │ │ + andseq ip, r9, #44, 24 @ 0x2c00 │ │ │ │ + andseq ip, r9, #68, 24 @ 0x4400 │ │ │ │ + andseq ip, r9, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 15818 <__cxa_atexit@plt+0x9a50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andseq ip, r9, #20, 24 @ 0x1400 │ │ │ │ + andseq ip, r9, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 1583c <__cxa_atexit@plt+0x9a74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andseq ip, r9, #240, 22 @ 0x3c000 │ │ │ │ + andseq ip, r9, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15878 <__cxa_atexit@plt+0x9ab0> │ │ │ │ ldr r2, [pc, #36] @ 15880 <__cxa_atexit@plt+0x9ab8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 15884 <__cxa_atexit@plt+0x9abc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq pc, r4, #88, 24 @ 0x5800 │ │ │ │ - andseq ip, r9, #140, 22 @ 0x23000 │ │ │ │ + andseq ip, r9, #132, 22 @ 0x21000 │ │ │ │ andeq pc, r4, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 158f0 <__cxa_atexit@plt+0x9b28> │ │ │ │ @@ -9925,25 +9925,25 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 15914 <__cxa_atexit@plt+0x9b4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - andseq ip, r9, #44, 22 @ 0xb000 │ │ │ │ - andseq ip, r9, #28, 22 @ 0x7000 │ │ │ │ + andseq ip, r9, #36, 22 @ 0x9000 │ │ │ │ + andseq ip, r9, #20, 22 @ 0x5000 │ │ │ │ andeq pc, r4, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15984 <__cxa_atexit@plt+0x9bbc> │ │ │ │ @@ -9962,25 +9962,25 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #52] @ 159a8 <__cxa_atexit@plt+0x9be0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - andseq ip, r9, #156, 20 @ 0x9c000 │ │ │ │ - andseq ip, r9, #140, 20 @ 0x8c000 │ │ │ │ + andseq ip, r9, #148, 20 @ 0x94000 │ │ │ │ + andseq ip, r9, #132, 20 @ 0x84000 │ │ │ │ andeq pc, r4, #4, 24 @ 0x400 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -9993,42 +9993,42 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r7, [pc, #48] @ 15a1c <__cxa_atexit@plt+0x9c54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r7, [pc, #24] @ 15a20 <__cxa_atexit@plt+0x9c58> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - andseq ip, r9, #16, 20 @ 0x10000 │ │ │ │ + andseq ip, r9, #8, 20 @ 0x8000 │ │ │ │ andeq pc, r4, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15a5c <__cxa_atexit@plt+0x9c94> │ │ │ │ ldr r2, [pc, #36] @ 15a64 <__cxa_atexit@plt+0x9c9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 15a68 <__cxa_atexit@plt+0x9ca0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq pc, r4, #116, 20 @ 0x74000 │ │ │ │ - andseq ip, r9, #168, 18 @ 0x2a0000 │ │ │ │ + andseq ip, r9, #160, 18 @ 0x280000 │ │ │ │ andeq pc, r4, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15ad8 <__cxa_atexit@plt+0x9d10> │ │ │ │ @@ -10047,25 +10047,25 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 15afc <__cxa_atexit@plt+0x9d34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea568 <__cxa_atexit@plt+0x1ede7a0> │ │ │ │ + b 1eea570 <__cxa_atexit@plt+0x1ede7a8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - andseq ip, r9, #72, 18 @ 0x120000 │ │ │ │ - andseq ip, r9, #52, 18 @ 0xd0000 │ │ │ │ + andseq ip, r9, #64, 18 @ 0x100000 │ │ │ │ + andseq ip, r9, #44, 18 @ 0xb0000 │ │ │ │ andeq pc, r4, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b78 <__cxa_atexit@plt+0x9db0> │ │ │ │ @@ -10087,25 +10087,25 @@ │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ ldr r7, [pc, #52] @ 15b9c <__cxa_atexit@plt+0x9dd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea568 <__cxa_atexit@plt+0x1ede7a0> │ │ │ │ + b 1eea570 <__cxa_atexit@plt+0x1ede7a8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - andseq ip, r9, #180, 16 @ 0xb40000 │ │ │ │ - andseq ip, r9, #152, 16 @ 0x980000 │ │ │ │ + andseq ip, r9, #172, 16 @ 0xac0000 │ │ │ │ + andseq ip, r9, #144, 16 @ 0x900000 │ │ │ │ andeq pc, r4, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -10122,23 +10122,23 @@ │ │ │ │ ldr r7, [pc, #52] @ 15c20 <__cxa_atexit@plt+0x9e58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r1, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b 1eea568 <__cxa_atexit@plt+0x1ede7a0> │ │ │ │ + b 1eea570 <__cxa_atexit@plt+0x1ede7a8> │ │ │ │ ldr r7, [pc, #24] @ 15c24 <__cxa_atexit@plt+0x9e5c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - andseq ip, r9, #16, 16 @ 0x100000 │ │ │ │ + andseq ip, r9, #8, 16 @ 0x80000 │ │ │ │ andeq pc, r4, #200, 18 @ 0x320000 │ │ │ │ andeq pc, r4, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -10155,15 +10155,15 @@ │ │ │ │ ldr r3, [sl, #3] │ │ │ │ ldr r2, [sl, #7] │ │ │ │ ldr r1, [sl, #11] │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15cb0 <__cxa_atexit@plt+0x9ee8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -10179,15 +10179,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 15ce8 <__cxa_atexit@plt+0x9f20> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq pc, r4, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ @@ -10210,56 +10210,56 @@ │ │ │ │ ldr r7, [pc, #60] @ 15d88 <__cxa_atexit@plt+0x9fc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 1eea568 <__cxa_atexit@plt+0x1ede7a0> │ │ │ │ + b 1eea570 <__cxa_atexit@plt+0x1ede7a8> │ │ │ │ ldr r7, [pc, #32] @ 15d8c <__cxa_atexit@plt+0x9fc4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - andseq ip, r9, #176, 12 @ 0xb000000 │ │ │ │ + andseq ip, r9, #168, 12 @ 0xa800000 │ │ │ │ andeq pc, r4, #104, 16 @ 0x680000 │ │ │ │ andeq pc, r4, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 15df4 <__cxa_atexit@plt+0xa02c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 15dec <__cxa_atexit@plt+0xa024> │ │ │ │ ldr r3, [pc, #56] @ 15dfc <__cxa_atexit@plt+0xa034> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 15e00 <__cxa_atexit@plt+0xa038> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 15e04 <__cxa_atexit@plt+0xa03c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 1d6d988 <__cxa_atexit@plt+0x1d61bc0> │ │ │ │ + b 1d6d990 <__cxa_atexit@plt+0x1d61bc8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq pc, r4, #72, 16 @ 0x480000 │ │ │ │ - andseq ip, r9, #32, 12 @ 0x2000000 │ │ │ │ - andseq ip, r9, #44, 12 @ 0x2c00000 │ │ │ │ + andseq ip, r9, #24, 12 @ 0x1800000 │ │ │ │ + andseq ip, r9, #36, 12 @ 0x2400000 │ │ │ │ andeq pc, r4, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 15e2c <__cxa_atexit@plt+0xa064> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -10403,15 +10403,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 160c0 <__cxa_atexit@plt+0xa2f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 160b8 <__cxa_atexit@plt+0xa2f0> │ │ │ │ ldr r3, [pc, #80] @ 160c8 <__cxa_atexit@plt+0xa300> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #76] @ 160cc <__cxa_atexit@plt+0xa304> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #72] @ 160d0 <__cxa_atexit@plt+0xa308> │ │ │ │ @@ -10423,33 +10423,33 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 160d8 <__cxa_atexit@plt+0xa310> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #0 │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ + b 12f97c <__cxa_atexit@plt+0x123bb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq ip, r9, #116, 6 @ 0xd0000001 │ │ │ │ - andseq ip, r9, #164, 6 @ 0x90000002 │ │ │ │ - andseq ip, r9, #160, 6 @ 0x80000002 │ │ │ │ - andseq ip, r9, #144, 6 @ 0x40000002 │ │ │ │ + andseq ip, r9, #108, 6 @ 0xb0000001 │ │ │ │ + andseq ip, r9, #156, 6 @ 0x70000002 │ │ │ │ + andseq ip, r9, #152, 6 @ 0x60000002 │ │ │ │ andseq ip, r9, #136, 6 @ 0x20000002 │ │ │ │ + andseq ip, r9, #128, 6 │ │ │ │ andeq pc, r4, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 16144 <__cxa_atexit@plt+0xa37c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1613c <__cxa_atexit@plt+0xa374> │ │ │ │ ldr r3, [pc, #60] @ 1614c <__cxa_atexit@plt+0xa384> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 16150 <__cxa_atexit@plt+0xa388> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 16154 <__cxa_atexit@plt+0xa38c> │ │ │ │ @@ -10463,50 +10463,50 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq pc, r4, #28, 14 @ 0x700000 │ │ │ │ - andseq ip, r9, #204, 4 @ 0xc000000c │ │ │ │ + andseq ip, r9, #196, 4 @ 0x4000000c │ │ │ │ andeq pc, r4, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1824ec <__cxa_atexit@plt+0x176724> │ │ │ │ + b 26ef20 <__cxa_atexit@plt+0x263158> │ │ │ │ andeq pc, r4, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 161d0 <__cxa_atexit@plt+0xa408> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 161c8 <__cxa_atexit@plt+0xa400> │ │ │ │ ldr r3, [pc, #52] @ 161d8 <__cxa_atexit@plt+0xa410> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 161dc <__cxa_atexit@plt+0xa414> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 161e0 <__cxa_atexit@plt+0xa418> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 1a654ac <__cxa_atexit@plt+0x1a596e4> │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq pc, r4, #36, 14 @ 0x900000 │ │ │ │ andeq pc, r4, #48, 14 @ 0xc00000 │ │ │ │ - andseq ip, r9, #56, 4 @ 0x80000003 │ │ │ │ + andseq ip, r9, #48, 4 │ │ │ │ andeq pc, r4, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16218 <__cxa_atexit@plt+0xa450> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -10514,15 +10514,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16270 <__cxa_atexit@plt+0xa4a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq ip, r9, #232, 2 @ 0x3a │ │ │ │ + andseq ip, r9, #224, 2 @ 0x38 │ │ │ │ andeq pc, r4, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16258 <__cxa_atexit@plt+0xa490> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -10530,15 +10530,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16270 <__cxa_atexit@plt+0xa4a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq ip, r9, #168, 2 @ 0x2a │ │ │ │ + andseq ip, r9, #160, 2 @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16364 <__cxa_atexit@plt+0xa59c> │ │ │ │ ldr r7, [pc, #264] @ 1638c <__cxa_atexit@plt+0xa5c4> │ │ │ │ @@ -10581,15 +10581,15 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ sub r3, r7, #23 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ + b 12f97c <__cxa_atexit@plt+0x123bb4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #76] @ 16394 <__cxa_atexit@plt+0xa5cc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #72] @ 16398 <__cxa_atexit@plt+0xa5d0> │ │ │ │ @@ -10604,25 +10604,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq pc, r4, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq pc, r4, #244, 8 @ 0xf4000000 │ │ │ │ andeq pc, r4, #232, 8 @ 0xe8000000 │ │ │ │ - andseq ip, r9, #112, 2 │ │ │ │ - andseq ip, r9, #92, 2 │ │ │ │ + andseq ip, r9, #104, 2 │ │ │ │ + andseq ip, r9, #84, 2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - andseq ip, r9, #68, 2 │ │ │ │ - andseq ip, r9, #28, 2 │ │ │ │ + andseq ip, r9, #60, 2 │ │ │ │ + andseq ip, r9, #20, 2 │ │ │ │ andeq pc, r4, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16454 <__cxa_atexit@plt+0xa68c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -10654,43 +10654,43 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #88] @ 1649c <__cxa_atexit@plt+0xa6d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ sub r8, r6, #23 │ │ │ │ mov r9, #0 │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ + b 12f97c <__cxa_atexit@plt+0x123bb4> │ │ │ │ ldr r3, [pc, #36] @ 16480 <__cxa_atexit@plt+0xa6b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #32] @ 16484 <__cxa_atexit@plt+0xa6bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #24] @ 16488 <__cxa_atexit@plt+0xa6c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq pc, r4, #224, 6 @ 0x80000003 │ │ │ │ andeq pc, r4, #212, 6 @ 0x50000003 │ │ │ │ - andseq ip, r9, #60 @ 0x3c │ │ │ │ andseq ip, r9, #52 @ 0x34 │ │ │ │ + andseq ip, r9, #44 @ 0x2c │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - andseq fp, r9, #240, 30 @ 0x3c0 │ │ │ │ - andseq fp, r9, #236, 30 @ 0x3b0 │ │ │ │ + andseq fp, r9, #232, 30 @ 0x3a0 │ │ │ │ + andseq fp, r9, #228, 30 @ 0x390 │ │ │ │ andeq pc, r4, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 164c4 <__cxa_atexit@plt+0xa6fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1827c4 <__cxa_atexit@plt+0x1769fc> │ │ │ │ + b 26f1f8 <__cxa_atexit@plt+0x263430> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq pc, r4, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16528 <__cxa_atexit@plt+0xa760> │ │ │ │ @@ -10732,21 +10732,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq pc, r4, #176, 6 @ 0xc0000002 │ │ │ │ andeq pc, r4, #168, 6 @ 0xa0000002 │ │ │ │ - andseq fp, r9, #152, 28 @ 0x980 │ │ │ │ + andseq fp, r9, #144, 28 @ 0x900 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - andseq fp, r9, #228, 28 @ 0xe40 │ │ │ │ + andseq fp, r9, #220, 28 @ 0xdc0 │ │ │ │ andeq pc, r4, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 165e4 <__cxa_atexit@plt+0xa81c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -10756,15 +10756,15 @@ │ │ │ │ mov r7, r5 │ │ │ │ moveq r7, r3 │ │ │ │ addne r3, r2, #1 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq pc, r4, #76, 6 @ 0x30000001 │ │ │ │ - andseq fp, r9, #64, 28 @ 0x400 │ │ │ │ + andseq fp, r9, #56, 28 @ 0x380 │ │ │ │ andeq pc, r4, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1664c <__cxa_atexit@plt+0xa884> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -10805,21 +10805,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq pc, r4, #140, 4 @ 0xc0000008 │ │ │ │ andeq pc, r4, #132, 4 @ 0x40000008 │ │ │ │ - andseq fp, r9, #116, 26 @ 0x1d00 │ │ │ │ + andseq fp, r9, #108, 26 @ 0x1b00 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - andseq fp, r9, #192, 26 @ 0x3000 │ │ │ │ + andseq fp, r9, #184, 26 @ 0x2e00 │ │ │ │ andeq pc, r4, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 16708 <__cxa_atexit@plt+0xa940> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -10829,34 +10829,34 @@ │ │ │ │ mov r7, r5 │ │ │ │ moveq r7, r3 │ │ │ │ addne r3, r2, #1 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq pc, r4, #40, 4 @ 0x80000002 │ │ │ │ - andseq fp, r9, #28, 26 @ 0x700 │ │ │ │ + andseq fp, r9, #20, 26 @ 0x500 │ │ │ │ andeq pc, r4, #16, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 1ee704 <__cxa_atexit@plt+0x1e293c> │ │ │ │ + b 2db134 <__cxa_atexit@plt+0x2cf36c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1675c <__cxa_atexit@plt+0xa994> │ │ │ │ ldr r2, [pc, #40] @ 16774 <__cxa_atexit@plt+0xa9ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 1467410 <__cxa_atexit@plt+0x145b648> │ │ │ │ + b 11358f4 <__cxa_atexit@plt+0x1129b2c> │ │ │ │ ldr r7, [pc, #20] @ 16778 <__cxa_atexit@plt+0xa9b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ @@ -10866,15 +10866,15 @@ │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 16808 <__cxa_atexit@plt+0xaa40> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 167fc <__cxa_atexit@plt+0xaa34> │ │ │ │ ldr r7, [pc, #96] @ 16814 <__cxa_atexit@plt+0xaa4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #92] @ 16818 <__cxa_atexit@plt+0xaa50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -10888,37 +10888,37 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #56] @ 16824 <__cxa_atexit@plt+0xaa5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ ldr r7, [pc, #48] @ 16828 <__cxa_atexit@plt+0xaa60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + b 1eea844 <__cxa_atexit@plt+0x1edea7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq pc, r4, #164, 2 @ 0x29 │ │ │ │ - andseq fp, r9, #48, 24 @ 0x3000 │ │ │ │ andseq fp, r9, #40, 24 @ 0x2800 │ │ │ │ - andseq fp, r9, #88, 24 @ 0x5800 │ │ │ │ - andseq fp, r9, #48, 24 @ 0x3000 │ │ │ │ - andseq fp, r9, #68, 24 @ 0x4400 │ │ │ │ + andseq fp, r9, #32, 24 @ 0x2000 │ │ │ │ + andseq fp, r9, #80, 24 @ 0x5000 │ │ │ │ + andseq fp, r9, #40, 24 @ 0x2800 │ │ │ │ + andseq fp, r9, #60, 24 @ 0x3c00 │ │ │ │ andeq pc, r4, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 168b8 <__cxa_atexit@plt+0xaaf0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 168ac <__cxa_atexit@plt+0xaae4> │ │ │ │ ldr r7, [pc, #96] @ 168c4 <__cxa_atexit@plt+0xaafc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #92] @ 168c8 <__cxa_atexit@plt+0xab00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -10932,37 +10932,37 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #56] @ 168d4 <__cxa_atexit@plt+0xab0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #161 @ 0xa1 │ │ │ │ ldr r7, [pc, #48] @ 168d8 <__cxa_atexit@plt+0xab10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + b 1eea844 <__cxa_atexit@plt+0x1edea7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq pc, r4, #68, 2 │ │ │ │ - andseq fp, r9, #128, 22 @ 0x20000 │ │ │ │ - andseq fp, r9, #124, 22 @ 0x1f000 │ │ │ │ - andseq fp, r9, #168, 22 @ 0x2a000 │ │ │ │ - andseq fp, r9, #164, 22 @ 0x29000 │ │ │ │ - andseq fp, r9, #148, 22 @ 0x25000 │ │ │ │ + andseq fp, r9, #120, 22 @ 0x1e000 │ │ │ │ + andseq fp, r9, #116, 22 @ 0x1d000 │ │ │ │ + andseq fp, r9, #160, 22 @ 0x28000 │ │ │ │ + andseq fp, r9, #156, 22 @ 0x27000 │ │ │ │ + andseq fp, r9, #140, 22 @ 0x23000 │ │ │ │ andeq pc, r4, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 16968 <__cxa_atexit@plt+0xaba0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1695c <__cxa_atexit@plt+0xab94> │ │ │ │ ldr r7, [pc, #96] @ 16974 <__cxa_atexit@plt+0xabac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #92] @ 16978 <__cxa_atexit@plt+0xabb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -10976,36 +10976,36 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #56] @ 16984 <__cxa_atexit@plt+0xabbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ ldr r7, [pc, #48] @ 16988 <__cxa_atexit@plt+0xabc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + b 1eea844 <__cxa_atexit@plt+0x1edea7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq pc, r4, #220 @ 0xdc │ │ │ │ - andseq fp, r9, #208, 20 @ 0xd0000 │ │ │ │ andseq fp, r9, #200, 20 @ 0xc8000 │ │ │ │ - andseq fp, r9, #248, 20 @ 0xf8000 │ │ │ │ - andseq fp, r9, #208, 20 @ 0xd0000 │ │ │ │ - andseq fp, r9, #228, 20 @ 0xe4000 │ │ │ │ + andseq fp, r9, #192, 20 @ 0xc0000 │ │ │ │ + andseq fp, r9, #240, 20 @ 0xf0000 │ │ │ │ + andseq fp, r9, #200, 20 @ 0xc8000 │ │ │ │ + andseq fp, r9, #220, 20 @ 0xdc000 │ │ │ │ andeq pc, r4, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 16a18 <__cxa_atexit@plt+0xac50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16a10 <__cxa_atexit@plt+0xac48> │ │ │ │ ldr r7, [pc, #96] @ 16a20 <__cxa_atexit@plt+0xac58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #92] @ 16a24 <__cxa_atexit@plt+0xac5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 16a28 <__cxa_atexit@plt+0xac60> │ │ │ │ @@ -11021,120 +11021,120 @@ │ │ │ │ add r1, r7, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ ldr r7, [pc, #48] @ 16a34 <__cxa_atexit@plt+0xac6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + b 1eea844 <__cxa_atexit@plt+0x1edea7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq pc, r4, #140 @ 0x8c │ │ │ │ andeq lr, r4, #128, 26 @ 0x2000 │ │ │ │ andeq pc, r4, #84 @ 0x54 │ │ │ │ - andseq fp, r9, #20, 20 @ 0x14000 │ │ │ │ - andseq fp, r9, #72, 20 @ 0x48000 │ │ │ │ - andseq fp, r9, #56, 20 @ 0x38000 │ │ │ │ + andseq fp, r9, #12, 20 @ 0xc000 │ │ │ │ + andseq fp, r9, #64, 20 @ 0x40000 │ │ │ │ + andseq fp, r9, #48, 20 @ 0x30000 │ │ │ │ andeq pc, r4, #68 @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 16a9c <__cxa_atexit@plt+0xacd4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16a94 <__cxa_atexit@plt+0xaccc> │ │ │ │ ldr r3, [pc, #56] @ 16aa4 <__cxa_atexit@plt+0xacdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 16aa8 <__cxa_atexit@plt+0xace0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #36] @ 16aac <__cxa_atexit@plt+0xace4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 19a7dec <__cxa_atexit@plt+0x199c024> │ │ │ │ + b 19a7df4 <__cxa_atexit@plt+0x199c02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq fp, r9, #128, 18 @ 0x200000 │ │ │ │ - andseq fp, r9, #200, 18 @ 0x320000 │ │ │ │ - andseq fp, r9, #128, 18 @ 0x200000 │ │ │ │ + andseq fp, r9, #120, 18 @ 0x1e0000 │ │ │ │ + andseq fp, r9, #192, 18 @ 0x300000 │ │ │ │ + andseq fp, r9, #120, 18 @ 0x1e0000 │ │ │ │ andeq lr, r4, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 16b0c <__cxa_atexit@plt+0xad44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16b04 <__cxa_atexit@plt+0xad3c> │ │ │ │ ldr r8, [pc, #48] @ 16b14 <__cxa_atexit@plt+0xad4c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 16b18 <__cxa_atexit@plt+0xad50> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 16b1c <__cxa_atexit@plt+0xad54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 19e933c <__cxa_atexit@plt+0x19dd574> │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq lr, r4, #172, 30 @ 0x2b0 │ │ │ │ andeq lr, r4, #180, 30 @ 0x2d0 │ │ │ │ - andseq fp, r9, #248, 16 @ 0xf80000 │ │ │ │ + andseq fp, r9, #240, 16 @ 0xf00000 │ │ │ │ andeq lr, r4, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 16b7c <__cxa_atexit@plt+0xadb4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16b74 <__cxa_atexit@plt+0xadac> │ │ │ │ ldr r8, [pc, #48] @ 16b84 <__cxa_atexit@plt+0xadbc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 16b88 <__cxa_atexit@plt+0xadc0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 16b8c <__cxa_atexit@plt+0xadc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq sp, [lr, #136]! @ 0x88 │ │ │ │ andeq lr, r4, #104, 30 @ 0x1a0 │ │ │ │ - andseq fp, r9, #136, 16 @ 0x880000 │ │ │ │ + andseq fp, r9, #128, 16 @ 0x800000 │ │ │ │ andeq lr, r4, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 16c18 <__cxa_atexit@plt+0xae50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16c10 <__cxa_atexit@plt+0xae48> │ │ │ │ ldr r7, [pc, #92] @ 16c20 <__cxa_atexit@plt+0xae58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #88] @ 16c24 <__cxa_atexit@plt+0xae5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #84] @ 16c28 <__cxa_atexit@plt+0xae60> │ │ │ │ @@ -11149,34 +11149,34 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r7, [pc, #48] @ 16c34 <__cxa_atexit@plt+0xae6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + b 1eea844 <__cxa_atexit@plt+0x1edea7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq lr, r4, #32, 30 @ 0x80 │ │ │ │ andeq lr, r4, #124, 22 @ 0x1f000 │ │ │ │ andeq lr, r4, #160, 28 @ 0xa00 │ │ │ │ - andseq fp, r9, #16, 16 @ 0x100000 │ │ │ │ - andseq fp, r9, #68, 16 @ 0x440000 │ │ │ │ - andseq fp, r9, #56, 16 @ 0x380000 │ │ │ │ + andseq fp, r9, #8, 16 @ 0x80000 │ │ │ │ + andseq fp, r9, #60, 16 @ 0x3c0000 │ │ │ │ + andseq fp, r9, #48, 16 @ 0x300000 │ │ │ │ andeq lr, r4, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 16cc0 <__cxa_atexit@plt+0xaef8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16cb8 <__cxa_atexit@plt+0xaef0> │ │ │ │ ldr r7, [pc, #92] @ 16cc8 <__cxa_atexit@plt+0xaf00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #88] @ 16ccc <__cxa_atexit@plt+0xaf04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #84] @ 16cd0 <__cxa_atexit@plt+0xaf08> │ │ │ │ @@ -11191,34 +11191,34 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r7, [pc, #48] @ 16cdc <__cxa_atexit@plt+0xaf14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + b 1eea844 <__cxa_atexit@plt+0x1edea7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq lr, r4, #148, 30 @ 0x250 │ │ │ │ andeq lr, r4, #212, 20 @ 0xd4000 │ │ │ │ andeq lr, r4, #144, 28 @ 0x900 │ │ │ │ - andseq fp, r9, #104, 14 @ 0x1a00000 │ │ │ │ - andseq fp, r9, #156, 14 @ 0x2700000 │ │ │ │ - andseq fp, r9, #144, 14 @ 0x2400000 │ │ │ │ + andseq fp, r9, #96, 14 @ 0x1800000 │ │ │ │ + andseq fp, r9, #148, 14 @ 0x2500000 │ │ │ │ + andseq fp, r9, #136, 14 @ 0x2200000 │ │ │ │ andeq lr, r4, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 16d58 <__cxa_atexit@plt+0xaf90> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16d50 <__cxa_atexit@plt+0xaf88> │ │ │ │ ldr r7, [pc, #76] @ 16d60 <__cxa_atexit@plt+0xaf98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #72] @ 16d64 <__cxa_atexit@plt+0xaf9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 16d68 <__cxa_atexit@plt+0xafa0> │ │ │ │ @@ -11229,53 +11229,53 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #44] @ 16d70 <__cxa_atexit@plt+0xafa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 1eea568 <__cxa_atexit@plt+0x1ede7a0> │ │ │ │ + b 1eea570 <__cxa_atexit@plt+0x1ede7a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq lr, r4, #52, 20 @ 0x34000 │ │ │ │ andeq lr, r4, #12, 30 @ 0x30 │ │ │ │ - andseq fp, r9, #200, 12 @ 0xc800000 │ │ │ │ - andseq fp, r9, #4, 14 @ 0x100000 │ │ │ │ - andseq fp, r9, #4, 14 @ 0x100000 │ │ │ │ + andseq fp, r9, #192, 12 @ 0xc000000 │ │ │ │ + andseq fp, r9, #252, 12 @ 0xfc00000 │ │ │ │ + andseq fp, r9, #252, 12 @ 0xfc00000 │ │ │ │ andeq lr, r4, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 16dd4 <__cxa_atexit@plt+0xb00c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16dcc <__cxa_atexit@plt+0xb004> │ │ │ │ ldr r3, [pc, #52] @ 16ddc <__cxa_atexit@plt+0xb014> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 16de0 <__cxa_atexit@plt+0xb018> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 16de4 <__cxa_atexit@plt+0xb01c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 1125324 <__cxa_atexit@plt+0x111955c> │ │ │ │ + b 2981c <__cxa_atexit@plt+0x1da54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq lr, r4, #160, 18 @ 0x280000 │ │ │ │ andeq lr, r4, #160, 28 @ 0xa00 │ │ │ │ - andseq fp, r9, #52, 12 @ 0x3400000 │ │ │ │ + andseq fp, r9, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16e54 <__cxa_atexit@plt+0xb08c> │ │ │ │ ldr r2, [pc, #84] @ 16e5c <__cxa_atexit@plt+0xb094> │ │ │ │ @@ -11289,38 +11289,38 @@ │ │ │ │ beq 16e38 <__cxa_atexit@plt+0xb070> │ │ │ │ cmp r2, #0 │ │ │ │ bne 16e40 <__cxa_atexit@plt+0xb078> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ - b 981344 <__cxa_atexit@plt+0x97557c> │ │ │ │ + b b2ddfc <__cxa_atexit@plt+0xb22034> │ │ │ │ ldr r7, [pc, #24] @ 16e60 <__cxa_atexit@plt+0xb098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - andseq fp, r9, #4, 12 @ 0x400000 │ │ │ │ + andseq fp, r9, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16e84 <__cxa_atexit@plt+0xb0bc> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 981344 <__cxa_atexit@plt+0x97557c> │ │ │ │ + b b2ddfc <__cxa_atexit@plt+0xb22034> │ │ │ │ ldr r7, [pc, #12] @ 16e98 <__cxa_atexit@plt+0xb0d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andseq fp, r9, #192, 10 @ 0x30000000 │ │ │ │ + andseq fp, r9, #184, 10 @ 0x2e000000 │ │ │ │ andeq lr, r4, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16ef0 <__cxa_atexit@plt+0xb128> │ │ │ │ @@ -11336,17 +11336,17 @@ │ │ │ │ ldr r5, [pc, #28] @ 16f00 <__cxa_atexit@plt+0xb138> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1be88 <__cxa_atexit@plt+0x100c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq fp, r9, #84, 10 @ 0x15000000 │ │ │ │ - andseq fp, r9, #124, 10 @ 0x1f000000 │ │ │ │ - andseq fp, r9, #112, 10 @ 0x1c000000 │ │ │ │ + andseq fp, r9, #76, 10 @ 0x13000000 │ │ │ │ + andseq fp, r9, #116, 10 @ 0x1d000000 │ │ │ │ + andseq fp, r9, #104, 10 @ 0x1a000000 │ │ │ │ andeq lr, r4, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -11382,15 +11382,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1704c <__cxa_atexit@plt+0xb284> │ │ │ │ ldr r2, [pc, #244] @ 17098 <__cxa_atexit@plt+0xb2d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 1467410 <__cxa_atexit@plt+0x145b648> │ │ │ │ + b 11358f4 <__cxa_atexit@plt+0x1129b2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17064 <__cxa_atexit@plt+0xb29c> │ │ │ │ ldr lr, [pc, #176] @ 1707c <__cxa_atexit@plt+0xb2b4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, #172] @ 17080 <__cxa_atexit@plt+0xb2b8> │ │ │ │ @@ -11429,38 +11429,38 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - andseq fp, r9, #124, 8 @ 0x7c000000 │ │ │ │ + andseq fp, r9, #116, 8 @ 0x74000000 │ │ │ │ andeq lr, r4, #224, 16 @ 0xe00000 │ │ │ │ - andseq fp, r9, #252, 6 @ 0xf0000003 │ │ │ │ - andseq fp, r9, #36, 8 @ 0x24000000 │ │ │ │ - andseq fp, r9, #24, 8 @ 0x18000000 │ │ │ │ + andseq fp, r9, #244, 6 @ 0xd0000003 │ │ │ │ + andseq fp, r9, #28, 8 @ 0x1c000000 │ │ │ │ + andseq fp, r9, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 170cc <__cxa_atexit@plt+0xb304> │ │ │ │ ldr r3, [pc, #32] @ 170dc <__cxa_atexit@plt+0xb314> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #28] @ 170e0 <__cxa_atexit@plt+0xb318> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 11228e0 <__cxa_atexit@plt+0x1116b18> │ │ │ │ + b 26dd8 <__cxa_atexit@plt+0x1b010> │ │ │ │ ldr r7, [pc, #16] @ 170e4 <__cxa_atexit@plt+0xb31c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq lr, r4, #176, 22 @ 0x2c000 │ │ │ │ andeq lr, r4, #32, 24 @ 0x2000 │ │ │ │ @@ -11488,15 +11488,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 17164 <__cxa_atexit@plt+0xb39c> │ │ │ │ ldr r3, [pc, #44] @ 17178 <__cxa_atexit@plt+0xb3b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r7 │ │ │ │ - b 11258d4 <__cxa_atexit@plt+0x1119b0c> │ │ │ │ + b 29dcc <__cxa_atexit@plt+0x1e004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @@ -11519,15 +11519,15 @@ │ │ │ │ beq 171d8 <__cxa_atexit@plt+0xb410> │ │ │ │ ldr r3, [pc, #36] @ 171e8 <__cxa_atexit@plt+0xb420> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5], #-4 │ │ │ │ mov r9, r7 │ │ │ │ - b 11258d4 <__cxa_atexit@plt+0x1119b0c> │ │ │ │ + b 29dcc <__cxa_atexit@plt+0x1e004> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq lr, r4, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -11535,15 +11535,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 17218 <__cxa_atexit@plt+0xb450> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 11258d4 <__cxa_atexit@plt+0x1119b0c> │ │ │ │ + b 29dcc <__cxa_atexit@plt+0x1e004> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq lr, r4, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 17270 <__cxa_atexit@plt+0xb4a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -11555,36 +11555,36 @@ │ │ │ │ ldr r0, [pc, #36] @ 17274 <__cxa_atexit@plt+0xb4ac> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r8, [pc, #20] @ 17278 <__cxa_atexit@plt+0xb4b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 13e0160 <__cxa_atexit@plt+0x13d4398> │ │ │ │ + b 10ae644 <__cxa_atexit@plt+0x10a287c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - andseq fp, r9, #248, 2 @ 0x3e │ │ │ │ + andseq fp, r9, #240, 2 @ 0x3c │ │ │ │ andeq lr, r4, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #24] @ 172b4 <__cxa_atexit@plt+0xb4ec> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r8, [pc, #8] @ 172b8 <__cxa_atexit@plt+0xb4f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 13e0160 <__cxa_atexit@plt+0x13d4398> │ │ │ │ + b 10ae644 <__cxa_atexit@plt+0x10a287c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - andseq fp, r9, #172, 2 @ 0x2b │ │ │ │ + andseq fp, r9, #164, 2 @ 0x29 │ │ │ │ andeq lr, r4, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 172dc <__cxa_atexit@plt+0xb514> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -11608,35 +11608,35 @@ │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r9, r7 │ │ │ │ - b 19e97a8 <__cxa_atexit@plt+0x19dd9e0> │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq lr, r4, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 17370 <__cxa_atexit@plt+0xb5a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 140d27c <__cxa_atexit@plt+0x14014b4> │ │ │ │ + b 10db760 <__cxa_atexit@plt+0x10cf998> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq lr, r4, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 13ef410 <__cxa_atexit@plt+0x13e3648> │ │ │ │ + b 10bd8f4 <__cxa_atexit@plt+0x10b1b2c> │ │ │ │ andeq lr, r4, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 173d8 <__cxa_atexit@plt+0xb610> │ │ │ │ @@ -11647,15 +11647,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 173e8 <__cxa_atexit@plt+0xb620> │ │ │ │ ldr r3, [pc, #64] @ 17408 <__cxa_atexit@plt+0xb640> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 1740c <__cxa_atexit@plt+0xb644> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 11228e0 <__cxa_atexit@plt+0x1116b18> │ │ │ │ + b 26dd8 <__cxa_atexit@plt+0x1b010> │ │ │ │ ldr r7, [pc, #36] @ 17404 <__cxa_atexit@plt+0xb63c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 17400 <__cxa_atexit@plt+0xb638> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -11669,15 +11669,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 1742c <__cxa_atexit@plt+0xb664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andseq fp, r9, #64 @ 0x40 │ │ │ │ + andseq fp, r9, #56 @ 0x38 │ │ │ │ andeq lr, r4, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1747c <__cxa_atexit@plt+0xb6b4> │ │ │ │ @@ -11688,15 +11688,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1748c <__cxa_atexit@plt+0xb6c4> │ │ │ │ ldr r3, [pc, #64] @ 174ac <__cxa_atexit@plt+0xb6e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 174b0 <__cxa_atexit@plt+0xb6e8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 11228e0 <__cxa_atexit@plt+0x1116b18> │ │ │ │ + b 26dd8 <__cxa_atexit@plt+0x1b010> │ │ │ │ ldr r7, [pc, #36] @ 174a8 <__cxa_atexit@plt+0xb6e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 174a4 <__cxa_atexit@plt+0xb6dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -11709,24 +11709,24 @@ │ │ │ │ andeq lr, r4, #0, 16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 174d0 <__cxa_atexit@plt+0xb708> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1cfa6f8 <__cxa_atexit@plt+0x1cee930> │ │ │ │ + b 1cfa700 <__cxa_atexit@plt+0x1cee938> │ │ │ │ andeq lr, r4, #64, 16 @ 0x400000 │ │ │ │ andeq lr, r4, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 174f4 <__cxa_atexit@plt+0xb72c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1cfa6f8 <__cxa_atexit@plt+0x1cee930> │ │ │ │ + b 1cfa700 <__cxa_atexit@plt+0x1cee938> │ │ │ │ andeq lr, r4, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -11740,15 +11740,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1754c <__cxa_atexit@plt+0xb784> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq sl, r9, #228, 28 @ 0xe40 │ │ │ │ + andseq sl, r9, #220, 28 @ 0xdc0 │ │ │ │ andeq lr, r4, #248, 14 @ 0x3e00000 │ │ │ │ mvneq sp, fp, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -11790,46 +11790,46 @@ │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #20] @ 1761c <__cxa_atexit@plt+0xb854> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 1ebb060 <__cxa_atexit@plt+0x1eaf298> │ │ │ │ - andseq sp, r9, #68, 14 @ 0x1100000 │ │ │ │ + bl 1ebb068 <__cxa_atexit@plt+0x1eaf2a0> │ │ │ │ + andseq sp, r9, #60, 14 @ 0xf00000 │ │ │ │ @ instruction: 0xffffd79c │ │ │ │ @ instruction: 0xffffd7a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17664 <__cxa_atexit@plt+0xb89c> │ │ │ │ ldr r3, [pc, #52] @ 17674 <__cxa_atexit@plt+0xb8ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 17654 <__cxa_atexit@plt+0xb88c> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 17678 <__cxa_atexit@plt+0xb8b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq lr, r4, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 176dc <__cxa_atexit@plt+0xb914> │ │ │ │ ldr r3, [pc, #60] @ 176ec <__cxa_atexit@plt+0xb924> │ │ │ │ @@ -11866,114 +11866,114 @@ │ │ │ │ bhi 17754 <__cxa_atexit@plt+0xb98c> │ │ │ │ ldr r3, [pc, #52] @ 17764 <__cxa_atexit@plt+0xb99c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 17744 <__cxa_atexit@plt+0xb97c> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 17768 <__cxa_atexit@plt+0xb9a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq lr, r4, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 177c4 <__cxa_atexit@plt+0xb9fc> │ │ │ │ ldr r3, [pc, #52] @ 177d4 <__cxa_atexit@plt+0xba0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 177b4 <__cxa_atexit@plt+0xb9ec> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 177d8 <__cxa_atexit@plt+0xba10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq lr, r4, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17834 <__cxa_atexit@plt+0xba6c> │ │ │ │ ldr r3, [pc, #52] @ 17844 <__cxa_atexit@plt+0xba7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 17824 <__cxa_atexit@plt+0xba5c> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 17848 <__cxa_atexit@plt+0xba80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq lr, r4, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 178a4 <__cxa_atexit@plt+0xbadc> │ │ │ │ ldr r3, [pc, #52] @ 178b4 <__cxa_atexit@plt+0xbaec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 17894 <__cxa_atexit@plt+0xbacc> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 178b8 <__cxa_atexit@plt+0xbaf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq lr, r4, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1791c <__cxa_atexit@plt+0xbb54> │ │ │ │ ldr r3, [pc, #60] @ 1792c <__cxa_atexit@plt+0xbb64> │ │ │ │ @@ -12074,30 +12074,30 @@ │ │ │ │ bhi 17a94 <__cxa_atexit@plt+0xbccc> │ │ │ │ ldr r3, [pc, #52] @ 17aa4 <__cxa_atexit@plt+0xbcdc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 17a84 <__cxa_atexit@plt+0xbcbc> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 17aa8 <__cxa_atexit@plt+0xbce0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq lr, r4, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17b0c <__cxa_atexit@plt+0xbd44> │ │ │ │ ldr r3, [pc, #60] @ 17b1c <__cxa_atexit@plt+0xbd54> │ │ │ │ @@ -12127,21 +12127,21 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 962f88 <__cxa_atexit@plt+0x9571c0> │ │ │ │ + b b0fa40 <__cxa_atexit@plt+0xb03c78> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 962f88 <__cxa_atexit@plt+0x9571c0> │ │ │ │ + b b0fa40 <__cxa_atexit@plt+0xb03c78> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -12155,15 +12155,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 17bf4 <__cxa_atexit@plt+0xbe2c> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r2, {r1, r9} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ stmib r5, {r3, sl} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r3 │ │ │ │ - b 1960400 <__cxa_atexit@plt+0x1954638> │ │ │ │ + b 1960408 <__cxa_atexit@plt+0x1954640> │ │ │ │ mov r6, r2 │ │ │ │ b 17bd8 <__cxa_atexit@plt+0xbe10> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 17bec <__cxa_atexit@plt+0xbe24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -12192,15 +12192,15 @@ │ │ │ │ ldr r7, [pc, #152] @ 17cdc <__cxa_atexit@plt+0xbf14> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 17cac <__cxa_atexit@plt+0xbee4> │ │ │ │ ldr r2, [pc, #88] @ 17cd4 <__cxa_atexit@plt+0xbf0c> │ │ │ │ @@ -12210,25 +12210,25 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 1960400 <__cxa_atexit@plt+0x1954638> │ │ │ │ + b 1960408 <__cxa_atexit@plt+0x1954640> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 17ccc <__cxa_atexit@plt+0xbf04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mvn r7, #-2147483648 @ 0x80000000 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -12244,22 +12244,22 @@ │ │ │ │ ldr r1, [pc, #56] @ 17d4c <__cxa_atexit@plt+0xbf84> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 1960400 <__cxa_atexit@plt+0x1954638> │ │ │ │ + b 1960408 <__cxa_atexit@plt+0x1954640> │ │ │ │ ldr r7, [pc, #28] @ 17d50 <__cxa_atexit@plt+0xbf88> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -12272,21 +12272,21 @@ │ │ │ │ ldr r1, [pc, #52] @ 17db8 <__cxa_atexit@plt+0xbff0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 1960400 <__cxa_atexit@plt+0x1954638> │ │ │ │ + b 1960408 <__cxa_atexit@plt+0x1954640> │ │ │ │ ldr r3, [pc, #24] @ 17dbc <__cxa_atexit@plt+0xbff4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -12296,58 +12296,58 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 17e2c <__cxa_atexit@plt+0xc064> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1e84904 <__cxa_atexit@plt+0x1e78b3c> │ │ │ │ + b 1e8490c <__cxa_atexit@plt+0x1e78b44> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ bne 17e1c <__cxa_atexit@plt+0xc054> │ │ │ │ ldr r7, [pc, #40] @ 17e3c <__cxa_atexit@plt+0xc074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 17e34 <__cxa_atexit@plt+0xc06c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andseq sl, r9, #72, 12 @ 0x4800000 │ │ │ │ + andseq sl, r9, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - andseq sl, r9, #56, 12 @ 0x3800000 │ │ │ │ + andseq sl, r9, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1e84904 <__cxa_atexit@plt+0x1e78b3c> │ │ │ │ + b 1e8490c <__cxa_atexit@plt+0x1e78b44> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 17e78 <__cxa_atexit@plt+0xc0b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andseq sl, r9, #224, 10 @ 0x38000000 │ │ │ │ + andseq sl, r9, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17f10 <__cxa_atexit@plt+0xc148> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -12373,15 +12373,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 17f34 <__cxa_atexit@plt+0xc16c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andseq sl, r9, #36, 10 @ 0x9000000 │ │ │ │ + andseq sl, r9, #28, 10 @ 0x7000000 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq lr, r4, #208, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -12420,31 +12420,31 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ add r6, r8, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 18020 <__cxa_atexit@plt+0xc258> │ │ │ │ ldr r7, [pc, #44] @ 1802c <__cxa_atexit@plt+0xc264> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r8, #4] │ │ │ │ str r2, [r8, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 18dc4 <__cxa_atexit@plt+0xcffc> │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ @@ -12468,43 +12468,43 @@ │ │ │ │ bne 180ac <__cxa_atexit@plt+0xc2e4> │ │ │ │ ldr r7, [pc, #104] @ 18100 <__cxa_atexit@plt+0xc338> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r6, #8]! │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r8, r3, #15 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ add r1, r6, #4 │ │ │ │ ldr r0, [pc, #76] @ 18104 <__cxa_atexit@plt+0xc33c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andseq sl, r9, #132, 6 @ 0x10000002 │ │ │ │ + andseq sl, r9, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12515,25 +12515,25 @@ │ │ │ │ ldr r7, [pc, #80] @ 181a0 <__cxa_atexit@plt+0xc3d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r3, #8]! │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ add r1, r3, #4 │ │ │ │ ldr r0, [pc, #48] @ 181a4 <__cxa_atexit@plt+0xc3dc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -12569,18 +12569,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - andseq sl, r9, #32, 4 │ │ │ │ - andseq sl, r9, #116, 4 @ 0x40000007 │ │ │ │ + andseq sl, r9, #24, 4 @ 0x80000001 │ │ │ │ + andseq sl, r9, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18288 <__cxa_atexit@plt+0xc4c0> │ │ │ │ @@ -12590,70 +12590,70 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r9, #0, 4 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sl, r9, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 182d0 <__cxa_atexit@plt+0xc508> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 182d8 <__cxa_atexit@plt+0xc510> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sl, r9, #48, 2 │ │ │ │ + andseq sl, r9, #40, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18310 <__cxa_atexit@plt+0xc548> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 18318 <__cxa_atexit@plt+0xc550> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sl, r9, #240 @ 0xf0 │ │ │ │ + andseq sl, r9, #232 @ 0xe8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18364 <__cxa_atexit@plt+0xc59c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1836c <__cxa_atexit@plt+0xc5a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sl, r9, #156 @ 0x9c │ │ │ │ + andseq sl, r9, #148 @ 0x94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 183c0 <__cxa_atexit@plt+0xc5f8> │ │ │ │ @@ -12701,15 +12701,15 @@ │ │ │ │ bne 1847c <__cxa_atexit@plt+0xc6b4> │ │ │ │ ldr r5, [pc, #156] @ 184d8 <__cxa_atexit@plt+0xc710> │ │ │ │ add r5, pc, r5 │ │ │ │ str r9, [r6, #24]! │ │ │ │ str r5, [r6, #-4] │ │ │ │ sub r8, r3, #15 │ │ │ │ mov r5, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r7, [pc, #132] @ 184dc <__cxa_atexit@plt+0xc714> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr lr, [pc, #128] @ 184e0 <__cxa_atexit@plt+0xc718> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r8, r6, #12 │ │ │ │ stm r8, {r1, r2, r7, r9} │ │ │ │ @@ -12723,19 +12723,19 @@ │ │ │ │ str r9, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str r5, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r0 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ mov r7, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -12779,15 +12779,15 @@ │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 19e91f8 <__cxa_atexit@plt+0x19dd430> │ │ │ │ + b 19e9200 <__cxa_atexit@plt+0x19dd438> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 185e4 <__cxa_atexit@plt+0xc81c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -12802,24 +12802,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ - b 1962e64 <__cxa_atexit@plt+0x195709c> │ │ │ │ + b 1962e6c <__cxa_atexit@plt+0x19570a4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - andseq r9, r9, #48, 28 @ 0x300 │ │ │ │ + andseq r9, r9, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 18714 <__cxa_atexit@plt+0xc94c> │ │ │ │ @@ -12878,26 +12878,26 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r4, r5 │ │ │ │ mov r5, fp │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 19e97a8 <__cxa_atexit@plt+0x19dd9e0> │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ mov r6, r3 │ │ │ │ b 18724 <__cxa_atexit@plt+0xc95c> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andseq r9, r9, #176, 26 @ 0x2c00 │ │ │ │ + andseq r9, r9, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - andseq r9, r9, #200, 26 @ 0x3200 │ │ │ │ + andseq r9, r9, #192, 26 @ 0x3000 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 187b8 <__cxa_atexit@plt+0xc9f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -12919,33 +12919,33 @@ │ │ │ │ stm r2, {r1, r7, r8} │ │ │ │ str r0, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r3, #6 │ │ │ │ add r7, lr, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r7, [pc, #28] @ 187dc <__cxa_atexit@plt+0xca14> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq sp, r4, #44, 20 @ 0x2c000 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq sp, r4, #120, 20 @ 0x78000 │ │ │ │ - andseq r9, r9, #100, 24 @ 0x6400 │ │ │ │ + andseq r9, r9, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 18860 <__cxa_atexit@plt+0xca98> │ │ │ │ ldr lr, [pc, #76] @ 1886c <__cxa_atexit@plt+0xcaa4> │ │ │ │ @@ -12966,15 +12966,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r9, r9, #192, 22 @ 0x30000 │ │ │ │ + andseq r9, r9, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 1891c <__cxa_atexit@plt+0xcb54> │ │ │ │ @@ -12993,33 +12993,33 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 188f8 <__cxa_atexit@plt+0xcb30> │ │ │ │ ldr r2, [pc, #112] @ 18940 <__cxa_atexit@plt+0xcb78> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r6] │ │ │ │ str r2, [r0] │ │ │ │ sub r8, r3, #15 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r7, [pc, #92] @ 18944 <__cxa_atexit@plt+0xcb7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ stmib r2, {r7, r9} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #72] @ 18948 <__cxa_atexit@plt+0xcb80> │ │ │ │ add r6, pc, r6 │ │ │ │ str r9, [r2, #12] │ │ │ │ str r1, [r2, #16] │ │ │ │ str r8, [r2, #20] │ │ │ │ str r6, [r2, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r0 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ mov r7, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @@ -13045,24 +13045,24 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - andseq r9, r9, #108, 20 @ 0x6c000 │ │ │ │ + andseq r9, r9, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18a3c <__cxa_atexit@plt+0xcc74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -13080,24 +13080,24 @@ │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - andseq r9, r9, #228, 18 @ 0x390000 │ │ │ │ + andseq r9, r9, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13108,15 +13108,15 @@ │ │ │ │ ldm r7, {r0, r1, r2, r7} │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -13155,15 +13155,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - andseq r9, r9, #244, 16 @ 0xf40000 │ │ │ │ + andseq r9, r9, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18c0c <__cxa_atexit@plt+0xce44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #76 @ 0x4c │ │ │ │ @@ -13205,24 +13205,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq sp, r4, #216, 10 @ 0x36000000 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 18ca8 <__cxa_atexit@plt+0xcee0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -13235,24 +13235,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - andseq r9, r9, #100, 14 @ 0x1900000 │ │ │ │ + andseq r9, r9, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18d28 <__cxa_atexit@plt+0xcf60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -13267,24 +13267,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - andseq r9, r9, #236, 12 @ 0xec00000 │ │ │ │ + andseq r9, r9, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13295,15 +13295,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffff270 │ │ │ │ andeq r0, r0, sl │ │ │ │ @@ -13365,15 +13365,15 @@ │ │ │ │ bhi 18f5c <__cxa_atexit@plt+0xd194> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #16 │ │ │ │ cmp r3, r9 │ │ │ │ bcc 18f64 <__cxa_atexit@plt+0xd19c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 18f50 <__cxa_atexit@plt+0xd188> │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #208] @ 18f94 <__cxa_atexit@plt+0xd1cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r3, #0 │ │ │ │ @@ -13422,19 +13422,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 18f9c <__cxa_atexit@plt+0xd1d4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r9, #40, 10 @ 0xa000000 │ │ │ │ - andseq r9, r9, #148, 10 @ 0x25000000 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r9, r9, #32, 10 @ 0x8000000 │ │ │ │ + andseq r9, r9, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - andseq r9, r9, #68, 10 @ 0x11000000 │ │ │ │ + andseq r9, r9, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13446,26 +13446,26 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 18ff8 <__cxa_atexit@plt+0xd230> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r9, #176, 8 @ 0xb0000000 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r9, r9, #168, 8 @ 0xa8000000 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq sp, r4, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19060 <__cxa_atexit@plt+0xd298> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19058 <__cxa_atexit@plt+0xd290> │ │ │ │ ldr r3, [pc, #56] @ 19068 <__cxa_atexit@plt+0xd2a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 1906c <__cxa_atexit@plt+0xd2a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -13478,27 +13478,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq sp, r4, #192, 2 @ 0x30 │ │ │ │ - andseq r9, r9, #168, 6 @ 0xa0000002 │ │ │ │ + andseq r9, r9, #160, 6 @ 0x80000002 │ │ │ │ andeq sp, r4, #164, 2 @ 0x29 │ │ │ │ andeq sp, r4, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 190a4 <__cxa_atexit@plt+0xd2dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 190a8 <__cxa_atexit@plt+0xd2e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 7935a8 <__cxa_atexit@plt+0x7877e0> │ │ │ │ + b 940060 <__cxa_atexit@plt+0x934298> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq sp, r4, #116, 2 │ │ │ │ andeq sp, r4, #92, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 19110 <__cxa_atexit@plt+0xd348> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -13519,39 +13519,39 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5], #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - andseq r9, r9, #156, 6 @ 0x70000002 │ │ │ │ + andseq r9, r9, #148, 6 @ 0x50000002 │ │ │ │ andeq sp, r4, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1913c <__cxa_atexit@plt+0xd374> │ │ │ │ ldr r7, [pc, #24] @ 19150 <__cxa_atexit@plt+0xd388> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 19144 <__cxa_atexit@plt+0xd37c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andseq r9, r9, #72, 6 @ 0x20000001 │ │ │ │ + andseq r9, r9, #64, 6 │ │ │ │ andeq sp, r4, #28, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 191b8 <__cxa_atexit@plt+0xd3f0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ beq 191b0 <__cxa_atexit@plt+0xd3e8> │ │ │ │ ldr r3, [pc, #56] @ 191c0 <__cxa_atexit@plt+0xd3f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 191c4 <__cxa_atexit@plt+0xd3fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -13564,27 +13564,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq sp, r4, #104 @ 0x68 │ │ │ │ - andseq r9, r9, #80, 4 │ │ │ │ + andseq r9, r9, #72, 4 @ 0x80000004 │ │ │ │ andeq sp, r4, #76 @ 0x4c │ │ │ │ andeq sp, r4, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 191fc <__cxa_atexit@plt+0xd434> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 19200 <__cxa_atexit@plt+0xd438> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 7935a8 <__cxa_atexit@plt+0x7877e0> │ │ │ │ + b 940060 <__cxa_atexit@plt+0x934298> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq sp, r4, #28 │ │ │ │ andeq sp, r4, #76 @ 0x4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 19298 <__cxa_atexit@plt+0xd4d0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -13613,21 +13613,21 @@ │ │ │ │ ldr r2, [pc, #40] @ 192a0 <__cxa_atexit@plt+0xd4d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 1e1f75c <__cxa_atexit@plt+0x1e13994> │ │ │ │ + b 1e1f764 <__cxa_atexit@plt+0x1e1399c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andseq r9, r9, #68, 4 @ 0x40000004 │ │ │ │ + andseq r9, r9, #60, 4 @ 0xc0000003 │ │ │ │ andeq ip, r4, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 192d4 <__cxa_atexit@plt+0xd50c> │ │ │ │ ldr r7, [pc, #88] @ 19320 <__cxa_atexit@plt+0xd558> │ │ │ │ @@ -13644,31 +13644,31 @@ │ │ │ │ beq 1930c <__cxa_atexit@plt+0xd544> │ │ │ │ ldr r3, [pc, #36] @ 1931c <__cxa_atexit@plt+0xd554> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1e1f75c <__cxa_atexit@plt+0x1e13994> │ │ │ │ + b 1e1f764 <__cxa_atexit@plt+0x1e1399c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - andseq r9, r9, #184, 2 @ 0x2e │ │ │ │ + andseq r9, r9, #176, 2 @ 0x2c │ │ │ │ andeq ip, r4, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 1934c <__cxa_atexit@plt+0xd584> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 1e1f75c <__cxa_atexit@plt+0x1e13994> │ │ │ │ + b 1e1f764 <__cxa_atexit@plt+0x1e1399c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13679,16 +13679,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r9, #8, 2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r9, r9, #0, 2 │ │ │ │ andeq ip, r4, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19424 <__cxa_atexit@plt+0xd65c> │ │ │ │ @@ -13755,15 +13755,15 @@ │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ andeq ip, r4, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19550 <__cxa_atexit@plt+0xd788> │ │ │ │ @@ -13830,15 +13830,15 @@ │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ andeq ip, r4, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1967c <__cxa_atexit@plt+0xd8b4> │ │ │ │ @@ -13905,15 +13905,15 @@ │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ andeq ip, r4, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 197a8 <__cxa_atexit@plt+0xd9e0> │ │ │ │ @@ -13980,15 +13980,15 @@ │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 198b4 <__cxa_atexit@plt+0xdaec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -14014,15 +14014,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 198d8 <__cxa_atexit@plt+0xdb10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r8, r9, #128, 22 @ 0x20000 │ │ │ │ + andseq r8, r9, #120, 22 @ 0x1e000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq ip, r4, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -14099,18 +14099,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - andseq r8, r9, #156, 20 @ 0x9c000 │ │ │ │ - andseq r8, r9, #176, 20 @ 0xb0000 │ │ │ │ + andseq r8, r9, #148, 20 @ 0x94000 │ │ │ │ + andseq r8, r9, #168, 20 @ 0xa8000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19a7c <__cxa_atexit@plt+0xdcb4> │ │ │ │ @@ -14222,34 +14222,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 19c20 <__cxa_atexit@plt+0xde58> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r8, r9, #96, 16 @ 0x600000 │ │ │ │ + andseq r8, r9, #88, 16 @ 0x580000 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - andseq r8, r9, #84, 16 @ 0x540000 │ │ │ │ + andseq r8, r9, #76, 16 @ 0x4c0000 │ │ │ │ andeq ip, r4, #48, 14 @ 0xc00000 │ │ │ │ - andseq r8, r9, #8, 16 @ 0x80000 │ │ │ │ + andseq r8, r9, #0, 16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 19c60 <__cxa_atexit@plt+0xde98> │ │ │ │ ldr r2, [pc, #40] @ 19c70 <__cxa_atexit@plt+0xdea8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -14290,28 +14290,28 @@ │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 19d4c <__cxa_atexit@plt+0xdf84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r8, r9, #80, 14 @ 0x1400000 │ │ │ │ - andseq r8, r9, #236, 12 @ 0xec00000 │ │ │ │ + andseq r8, r9, #72, 14 @ 0x1200000 │ │ │ │ + andseq r8, r9, #228, 12 @ 0xe400000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - andseq r8, r9, #252, 12 @ 0xfc00000 │ │ │ │ + andseq r8, r9, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14344,17 +14344,17 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq r8, r9, #48, 12 @ 0x3000000 │ │ │ │ + andseq r8, r9, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - andseq r8, r9, #60, 12 @ 0x3c00000 │ │ │ │ + andseq r8, r9, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #16 │ │ │ │ cmp r1, r8 │ │ │ │ bcc 19ec0 <__cxa_atexit@plt+0xe0f8> │ │ │ │ ldr lr, [pc, #200] @ 19eec <__cxa_atexit@plt+0xe124> │ │ │ │ @@ -14406,17 +14406,17 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - andseq r8, r9, #88, 10 @ 0x16000000 │ │ │ │ + andseq r8, r9, #80, 10 @ 0x14000000 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - andseq r8, r9, #108, 10 @ 0x1b000000 │ │ │ │ + andseq r8, r9, #100, 10 @ 0x19000000 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq ip, r4, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ @@ -14456,15 +14456,15 @@ │ │ │ │ str r9, [r5, #-12]! │ │ │ │ str r3, [r5, #28] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ b 1a378 <__cxa_atexit@plt+0xe5b0> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 1e7dac <__cxa_atexit@plt+0x1dbfe4> │ │ │ │ + b 2d47dc <__cxa_atexit@plt+0x2c8a14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 19fe0 <__cxa_atexit@plt+0xe218> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -14483,15 +14483,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 1a060 <__cxa_atexit@plt+0xe298> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r3, [pc, #92] @ 1a094 <__cxa_atexit@plt+0xe2cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1a074 <__cxa_atexit@plt+0xe2ac> │ │ │ │ ldr r3, [pc, #64] @ 1a088 <__cxa_atexit@plt+0xe2c0> │ │ │ │ @@ -14507,33 +14507,33 @@ │ │ │ │ ldr r3, [pc, #44] @ 1a09c <__cxa_atexit@plt+0xe2d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #28] @ 1a098 <__cxa_atexit@plt+0xe2d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 7c4174 <__cxa_atexit@plt+0x7b83ac> │ │ │ │ + b 970c2c <__cxa_atexit@plt+0x964e64> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq ip, r4, #236, 2 @ 0x3b │ │ │ │ andeq ip, r4, #224, 2 @ 0x38 │ │ │ │ - andseq r8, r9, #80, 8 @ 0x50000000 │ │ │ │ - andseq r8, r9, #164, 6 @ 0x90000002 │ │ │ │ - andseq r8, r9, #28, 8 @ 0x1c000000 │ │ │ │ + andseq r8, r9, #72, 8 @ 0x48000000 │ │ │ │ + andseq r8, r9, #156, 6 @ 0x70000002 │ │ │ │ + andseq r8, r9, #20, 8 @ 0x14000000 │ │ │ │ andeq ip, r4, #176, 4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1a0d0 <__cxa_atexit@plt+0xe308> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 7903b8 <__cxa_atexit@plt+0x7845f0> │ │ │ │ + b 93ce70 <__cxa_atexit@plt+0x9310a8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq ip, r4, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 1a114 <__cxa_atexit@plt+0xe34c> │ │ │ │ @@ -14542,39 +14542,39 @@ │ │ │ │ ldr r3, [pc, #68] @ 1a140 <__cxa_atexit@plt+0xe378> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ 1a144 <__cxa_atexit@plt+0xe37c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 7c4174 <__cxa_atexit@plt+0x7b83ac> │ │ │ │ + b 970c2c <__cxa_atexit@plt+0x964e64> │ │ │ │ ldr r3, [pc, #24] @ 1a134 <__cxa_atexit@plt+0xe36c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 1a138 <__cxa_atexit@plt+0xe370> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 1a13c <__cxa_atexit@plt+0xe374> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq ip, r4, #100, 2 │ │ │ │ andeq ip, r4, #88, 2 │ │ │ │ - andseq r8, r9, #140, 6 @ 0x30000002 │ │ │ │ - andseq r8, r9, #24, 6 @ 0x60000000 │ │ │ │ + andseq r8, r9, #132, 6 @ 0x10000002 │ │ │ │ + andseq r8, r9, #16, 6 @ 0x40000000 │ │ │ │ andeq ip, r4, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a174 <__cxa_atexit@plt+0xe3ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r5, {r2, sl} │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 7903b8 <__cxa_atexit@plt+0x7845f0> │ │ │ │ + b 93ce70 <__cxa_atexit@plt+0x9310a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq ip, r4, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 1a1b8 <__cxa_atexit@plt+0xe3f0> │ │ │ │ @@ -14583,20 +14583,20 @@ │ │ │ │ ldr r3, [pc, #36] @ 1a1c4 <__cxa_atexit@plt+0xe3fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 1a1c8 <__cxa_atexit@plt+0xe400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 7c4174 <__cxa_atexit@plt+0x7b83ac> │ │ │ │ + b 970c2c <__cxa_atexit@plt+0x964e64> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 1e7dac <__cxa_atexit@plt+0x1dbfe4> │ │ │ │ - andseq r8, r9, #232, 4 @ 0x8000000e │ │ │ │ - andseq r8, r9, #116, 4 @ 0x40000007 │ │ │ │ + b 2d47dc <__cxa_atexit@plt+0x2c8a14> │ │ │ │ + andseq r8, r9, #224, 4 │ │ │ │ + andseq r8, r9, #108, 4 @ 0xc0000006 │ │ │ │ mov fp, r7 │ │ │ │ mov r8, r4 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 1a2f0 <__cxa_atexit@plt+0xe528> │ │ │ │ @@ -14669,15 +14669,15 @@ │ │ │ │ ldr r6, [pc, #88] @ 1a350 <__cxa_atexit@plt+0xe588> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r8, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r4, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ ldr r7, [pc, #52] @ 1a34c <__cxa_atexit@plt+0xe584> │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #-4] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r8, #828] @ 0x33c │ │ │ │ @@ -14773,15 +14773,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #76] @ 1a4e8 <__cxa_atexit@plt+0xe720> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ ldr r7, [pc, #44] @ 1a4e4 <__cxa_atexit@plt+0xe71c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r4, r8} │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -14924,15 +14924,15 @@ │ │ │ │ b 1a718 <__cxa_atexit@plt+0xe950> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - andseq r7, r9, #20, 26 @ 0x500 │ │ │ │ + andseq r7, r9, #12, 26 @ 0x300 │ │ │ │ andeq fp, r4, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ @@ -15005,62 +15005,62 @@ │ │ │ │ bcc 1a864 <__cxa_atexit@plt+0xea9c> │ │ │ │ ldr r3, [pc, #68] @ 1a880 <__cxa_atexit@plt+0xeab8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r8, r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 1e7dac <__cxa_atexit@plt+0x1dbfe4> │ │ │ │ + b 2d47dc <__cxa_atexit@plt+0x2c8a14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r7, r9, #224, 22 @ 0x38000 │ │ │ │ - andseq r7, r9, #84, 24 @ 0x5400 │ │ │ │ + andseq r7, r9, #216, 22 @ 0x36000 │ │ │ │ + andseq r7, r9, #76, 24 @ 0x4c00 │ │ │ │ andeq fp, r4, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a8bc <__cxa_atexit@plt+0xeaf4> │ │ │ │ ldr r2, [pc, #28] @ 1a8c8 <__cxa_atexit@plt+0xeb00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r6, #1 │ │ │ │ - b 1e7dac <__cxa_atexit@plt+0x1dbfe4> │ │ │ │ + b 2d47dc <__cxa_atexit@plt+0x2c8a14> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r9, #228, 22 @ 0x39000 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r7, r9, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a900 <__cxa_atexit@plt+0xeb38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1a908 <__cxa_atexit@plt+0xeb40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r7, r9, #0, 22 │ │ │ │ + andseq r7, r9, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1a9a4 <__cxa_atexit@plt+0xebdc> │ │ │ │ @@ -15086,29 +15086,29 @@ │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - andseq r7, r9, #172, 20 @ 0xac000 │ │ │ │ + andseq r7, r9, #164, 20 @ 0xa4000 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -15118,18 +15118,18 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -15141,15 +15141,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq fp, r4, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -15258,15 +15258,15 @@ │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1adc8 <__cxa_atexit@plt+0xf000> │ │ │ │ andeq fp, r4, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ mov r3, r5 │ │ │ │ @@ -15412,21 +15412,21 @@ │ │ │ │ andeq fp, r4, #168, 10 @ 0x2a000000 │ │ │ │ andeq fp, r4, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15436,26 +15436,26 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #20] │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r8, #12]! │ │ │ │ mov r9, r3 │ │ │ │ - b 1eea2e0 <__cxa_atexit@plt+0x1ede518> │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq r7, r9, #168, 10 @ 0x2a000000 │ │ │ │ + andseq r7, r9, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 196fa1c <__cxa_atexit@plt+0x1963c54> │ │ │ │ + b 196fa24 <__cxa_atexit@plt+0x1963c5c> │ │ │ │ andeq fp, r4, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1af7c <__cxa_atexit@plt+0xf1b4> │ │ │ │ @@ -15540,15 +15540,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ andeq fp, r4, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -15631,15 +15631,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ andeq fp, r4, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 1b260 <__cxa_atexit@plt+0xf498> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -15663,15 +15663,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ andeq fp, r4, #56, 2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b2dc <__cxa_atexit@plt+0xf514> │ │ │ │ @@ -15756,15 +15756,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ andeq sl, r4, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -15802,38 +15802,38 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 1b4e0 <__cxa_atexit@plt+0xf718> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq sl, r4, #120, 30 @ 0x1e0 │ │ │ │ andeq sl, r4, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - andseq r6, r9, #76, 30 @ 0x130 │ │ │ │ + andseq r6, r9, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ 1b51c <__cxa_atexit@plt+0xf754> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ - andseq r6, r9, #244, 28 @ 0xf40 │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ + andseq r6, r9, #236, 28 @ 0xec0 │ │ │ │ andeq sl, r4, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 1b568 <__cxa_atexit@plt+0xf7a0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -15857,15 +15857,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ andeq sl, r4, #144, 28 @ 0x900 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b5e4 <__cxa_atexit@plt+0xf81c> │ │ │ │ @@ -15927,15 +15927,15 @@ │ │ │ │ beq 1b6b8 <__cxa_atexit@plt+0xf8f0> │ │ │ │ mov r7, r8 │ │ │ │ b 1b7c0 <__cxa_atexit@plt+0xf9f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1eea1b8 <__cxa_atexit@plt+0x1ede3f0> │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @@ -15968,15 +15968,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ andeq sl, r4, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp r7, #0 │ │ │ │ ble 1b798 <__cxa_atexit@plt+0xf9d0> │ │ │ │ @@ -15986,15 +15986,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq 1b7a4 <__cxa_atexit@plt+0xf9dc> │ │ │ │ mov r7, r8 │ │ │ │ b 1b7c0 <__cxa_atexit@plt+0xf9f8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1eea1b8 <__cxa_atexit@plt+0x1ede3f0> │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq sl, r4, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -16080,20 +16080,20 @@ │ │ │ │ ldr r2, [r7, #24] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r0, r1, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 233e50 <__cxa_atexit@plt+0x228088> │ │ │ │ + b 320880 <__cxa_atexit@plt+0x314ab8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - andseq r6, r9, #20, 22 @ 0x5000 │ │ │ │ - andseq r6, r9, #36, 22 @ 0x9000 │ │ │ │ + andseq r6, r9, #12, 22 @ 0x3000 │ │ │ │ + andseq r6, r9, #28, 22 @ 0x7000 │ │ │ │ andeq sl, r4, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16134,22 +16134,22 @@ │ │ │ │ add r8, r3, #129 @ 0x81 │ │ │ │ sub r9, r6, #1 │ │ │ │ sub sl, r6, #9 │ │ │ │ mov fp, lr │ │ │ │ b 19f14 <__cxa_atexit@plt+0xe14c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffff534 │ │ │ │ @ instruction: 0xfffff5a0 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ andeq sl, r4, #64, 20 @ 0x40000 │ │ │ │ - andseq r6, r9, #108, 20 @ 0x6c000 │ │ │ │ + andseq r6, r9, #100, 20 @ 0x64000 │ │ │ │ andeq sl, r4, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ba58 <__cxa_atexit@plt+0xfc90> │ │ │ │ @@ -16208,19 +16208,19 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r3, [pc, #20] @ 1bb28 <__cxa_atexit@plt+0xfd60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - andseq r6, r9, #244, 16 @ 0xf40000 │ │ │ │ + andseq r6, r9, #236, 16 @ 0xec0000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq sl, r4, #32, 18 @ 0x80000 │ │ │ │ andeq sl, r4, #8, 18 @ 0x20000 │ │ │ │ andeq sl, r4, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -16248,30 +16248,30 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ 1bbf4 <__cxa_atexit@plt+0xfe2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9b1d18 <__cxa_atexit@plt+0x9a5f50> │ │ │ │ - andseq r6, r9, #28, 16 @ 0x1c0000 │ │ │ │ + b b5e7d0 <__cxa_atexit@plt+0xb52a08> │ │ │ │ + andseq r6, r9, #20, 16 @ 0x140000 │ │ │ │ andeq sl, r4, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -16280,15 +16280,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 1bc4c <__cxa_atexit@plt+0xfe84> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq sl, r4, #0, 16 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ @@ -16511,35 +16511,35 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldm sp, {r5, r9} │ │ │ │ add fp, sp, #8 │ │ │ │ ldm fp, {r8, sl, fp} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - andseq r6, r9, #204, 10 @ 0x33000000 │ │ │ │ - andseq r6, r9, #156, 10 @ 0x27000000 │ │ │ │ - andseq r6, r9, #168, 10 @ 0x2a000000 │ │ │ │ + andseq r6, r9, #196, 10 @ 0x31000000 │ │ │ │ andseq r6, r9, #148, 10 @ 0x25000000 │ │ │ │ + andseq r6, r9, #160, 10 @ 0x28000000 │ │ │ │ + andseq r6, r9, #140, 10 @ 0x23000000 │ │ │ │ andeq sl, r4, #196, 8 @ 0xc4000000 │ │ │ │ andeq sl, r4, #228, 8 @ 0xe4000000 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c010 <__cxa_atexit@plt+0x10248> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b aa64d0 <__cxa_atexit@plt+0xa9a708> │ │ │ │ + b c52f88 <__cxa_atexit@plt+0xc471c0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b b6ba24 <__cxa_atexit@plt+0xb5fc5c> │ │ │ │ + b d184dc <__cxa_atexit@plt+0xd0c714> │ │ │ │ andeq sl, r4, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1c090 <__cxa_atexit@plt+0x102c8> │ │ │ │ @@ -16596,15 +16596,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c12c <__cxa_atexit@plt+0x10364> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq r6, r9, #172, 6 @ 0xb0000002 │ │ │ │ + andseq r6, r9, #164, 6 @ 0x90000002 │ │ │ │ andeq sl, r4, #128, 6 │ │ │ │ mov r7, r6 │ │ │ │ ldr r9, [r5] │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r0, r6 │ │ │ │ @@ -16629,15 +16629,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq r6, r9, #12, 6 @ 0x30000000 │ │ │ │ + andseq r6, r9, #4, 6 @ 0x10000000 │ │ │ │ andeq sl, r4, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -16666,15 +16666,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andseq r6, r9, #124, 4 @ 0xc0000007 │ │ │ │ + andseq r6, r9, #116, 4 @ 0x40000007 │ │ │ │ andeq sl, r4, #116, 4 @ 0x40000007 │ │ │ │ andeq sl, r4, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -16729,15 +16729,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq sl, r4, #52, 4 @ 0x40000003 │ │ │ │ - andseq r6, r9, #168, 2 @ 0x2a │ │ │ │ + andseq r6, r9, #160, 2 @ 0x28 │ │ │ │ andeq r9, r4, #212, 28 @ 0xd40 │ │ │ │ andeq r9, r4, #216, 28 @ 0xd80 │ │ │ │ andeq sl, r4, #96, 2 │ │ │ │ andeq sl, r4, #172, 2 @ 0x2b │ │ │ │ @ instruction: 0xfffff620 │ │ │ │ andeq r9, r4, #68, 30 @ 0x110 │ │ │ │ andeq r9, r4, #48, 30 @ 0xc0 │ │ │ │ @@ -16768,15 +16768,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1c3dc <__cxa_atexit@plt+0x10614> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq sl, r4, #28, 2 │ │ │ │ andeq r9, r4, #80, 28 @ 0x500 │ │ │ │ andeq r9, r4, #84, 28 @ 0x540 │ │ │ │ - andseq r6, r9, #128 @ 0x80 │ │ │ │ + andseq r6, r9, #120 @ 0x78 │ │ │ │ andeq sl, r4, #232 @ 0xe8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -16790,15 +16790,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c434 <__cxa_atexit@plt+0x1066c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq r6, r9, #160 @ 0xa0 │ │ │ │ + andseq r6, r9, #152 @ 0x98 │ │ │ │ andeq sl, r4, #180 @ 0xb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -16812,15 +16812,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c48c <__cxa_atexit@plt+0x106c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq r5, r9, #248, 30 @ 0x3e0 │ │ │ │ + andseq r5, r9, #240, 30 @ 0x3c0 │ │ │ │ andeq sl, r4, #96 @ 0x60 │ │ │ │ mvneq r8, r5, ror #3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -16862,726720 +16862,698152 @@ │ │ │ │ bx r0 │ │ │ │ mvneq r8, r0, asr r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1c6dc <__cxa_atexit@plt+0x10914> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c5e4 <__cxa_atexit@plt+0x1081c> │ │ │ │ - ldr r7, [pc, #152] @ 1c608 <__cxa_atexit@plt+0x10840> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c5c8 <__cxa_atexit@plt+0x10800> │ │ │ │ - ldr r2, [pc, #136] @ 1c60c <__cxa_atexit@plt+0x10844> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c5d8 <__cxa_atexit@plt+0x10810> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1c5f4 <__cxa_atexit@plt+0x1082c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #96] @ 1c614 <__cxa_atexit@plt+0x1084c> │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1c5c4 <__cxa_atexit@plt+0x107fc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1c5bc <__cxa_atexit@plt+0x107f4> │ │ │ │ + ldr r3, [pc, #56] @ 1c5cc <__cxa_atexit@plt+0x10804> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 1c5d0 <__cxa_atexit@plt+0x10808> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andseq r5, r9, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1c604 <__cxa_atexit@plt+0x1083c> │ │ │ │ + ldr r3, [pc, #28] @ 1c60c <__cxa_atexit@plt+0x10844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + b 1c6dc <__cxa_atexit@plt+0x10914> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + andseq r5, r9, #248, 26 @ 0x3e00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1c640 <__cxa_atexit@plt+0x10878> │ │ │ │ + ldr r3, [pc, #28] @ 1c648 <__cxa_atexit@plt+0x10880> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andseq r5, r9, #188, 26 @ 0x2f00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1c6dc <__cxa_atexit@plt+0x10914> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1c6c0 <__cxa_atexit@plt+0x108f8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1c6b8 <__cxa_atexit@plt+0x108f0> │ │ │ │ + ldr r3, [pc, #56] @ 1c6c8 <__cxa_atexit@plt+0x10900> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 1c6cc <__cxa_atexit@plt+0x10904> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andseq r5, r9, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp r7, fp │ │ │ │ + bcc 1c714 <__cxa_atexit@plt+0x1094c> │ │ │ │ + ldr r7, [pc, #52] @ 1c724 <__cxa_atexit@plt+0x1095c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1c708 <__cxa_atexit@plt+0x10940> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1c734 <__cxa_atexit@plt+0x1096c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1c610 <__cxa_atexit@plt+0x10848> │ │ │ │ + ldr r7, [pc, #12] @ 1c728 <__cxa_atexit@plt+0x10960> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r9, r4, #244, 28 @ 0xf40 │ │ │ │ - andseq r5, r9, #248, 28 @ 0xf80 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r9, r4, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 1c684 <__cxa_atexit@plt+0x108bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c66c <__cxa_atexit@plt+0x108a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1c674 <__cxa_atexit@plt+0x108ac> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1c7b0 <__cxa_atexit@plt+0x109e8> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1c810 <__cxa_atexit@plt+0x10a48> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r1, [r2, #-2] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 1c850 <__cxa_atexit@plt+0x10a88> │ │ │ │ + cmp r1, #4 │ │ │ │ + bne 1c868 <__cxa_atexit@plt+0x10aa0> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 1c8b8 <__cxa_atexit@plt+0x10af0> │ │ │ │ + ldr r8, [pc, #352] @ 1c8e0 <__cxa_atexit@plt+0x10b18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #348] @ 1c8e4 <__cxa_atexit@plt+0x10b1c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 1c688 <__cxa_atexit@plt+0x108c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + sub r8, r6, #16 │ │ │ │ + stm r8, {r3, r7, lr} │ │ │ │ + stmda r6, {r1, r2} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r5, r9, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c6d0 <__cxa_atexit@plt+0x10908> │ │ │ │ - ldr r2, [pc, #44] @ 1c6dc <__cxa_atexit@plt+0x10914> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 1c894 <__cxa_atexit@plt+0x10acc> │ │ │ │ + ldr r8, [pc, #268] @ 1c8d4 <__cxa_atexit@plt+0x10b0c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #264] @ 1c8d8 <__cxa_atexit@plt+0x10b10> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #260] @ 1c8dc <__cxa_atexit@plt+0x10b14> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #-40]! @ 0xffffffd8 │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #-24]! @ 0xffffffe8 │ │ │ │ + sub r8, r6, #16 │ │ │ │ + stm r8, {r2, r3, lr} │ │ │ │ + stmda r6, {r0, r1} │ │ │ │ + str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 1c8a0 <__cxa_atexit@plt+0x10ad8> │ │ │ │ + ldr r2, [pc, #164] @ 1c8cc <__cxa_atexit@plt+0x10b04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #160] @ 1c8d0 <__cxa_atexit@plt+0x10b08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #-20]! @ 0xffffffec │ │ │ │ + stmdb r6, {r3, r7, lr} │ │ │ │ + str r1, [r6] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 1c8ac <__cxa_atexit@plt+0x10ae4> │ │ │ │ + ldr r3, [pc, #100] @ 1c8c8 <__cxa_atexit@plt+0x10b00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + b 1c87c <__cxa_atexit@plt+0x10ab4> │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 1c8ac <__cxa_atexit@plt+0x10ae4> │ │ │ │ + ldr r3, [pc, #72] @ 1c8c4 <__cxa_atexit@plt+0x10afc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r7, [r6] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r9, #252, 26 @ 0x3f00 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r5, r9, #40, 24 @ 0x2800 │ │ │ │ + andseq r5, r9, #68, 24 @ 0x4400 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + andseq r5, r9, #124, 24 @ 0x7c00 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + andseq r5, r9, #216, 24 @ 0xd800 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + andseq r5, r9, #44, 26 @ 0xb00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c710 <__cxa_atexit@plt+0x10948> │ │ │ │ - ldr r2, [pc, #32] @ 1c720 <__cxa_atexit@plt+0x10958> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ - b 182af4 <__cxa_atexit@plt+0x176d2c> │ │ │ │ - ldr r7, [pc, #12] @ 1c724 <__cxa_atexit@plt+0x1095c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1c92c <__cxa_atexit@plt+0x10b64> │ │ │ │ + ldr r3, [pc, #36] @ 1c944 <__cxa_atexit@plt+0x10b7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r6, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1c6dc <__cxa_atexit@plt+0x10914> │ │ │ │ + ldr r7, [pc, #20] @ 1c948 <__cxa_atexit@plt+0x10b80> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r9, r4, #204, 26 @ 0x3300 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c758 <__cxa_atexit@plt+0x10990> │ │ │ │ - ldr r2, [pc, #44] @ 1c770 <__cxa_atexit@plt+0x109a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ - ldr r7, [pc, #12] @ 1c76c <__cxa_atexit@plt+0x109a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andseq r5, r9, #192, 24 @ 0xc000 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c7b8 <__cxa_atexit@plt+0x109f0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c7cc <__cxa_atexit@plt+0x10a04> │ │ │ │ - ldr r2, [pc, #64] @ 1c7e0 <__cxa_atexit@plt+0x10a18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1c7dc <__cxa_atexit@plt+0x10a14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r9, #96, 24 @ 0x6000 │ │ │ │ - andseq r5, r9, #16, 26 @ 0x400 │ │ │ │ - andeq r9, r4, #160, 26 @ 0x2800 │ │ │ │ + @ instruction: 0xffffffd0 │ │ │ │ + andeq r9, r4, #176, 22 @ 0x2c000 │ │ │ │ + andeq r9, r4, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 1dfc4 <__cxa_atexit@plt+0x121fc> │ │ │ │ + andeq r9, r4, #148, 22 @ 0x25000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1c844 <__cxa_atexit@plt+0x10a7c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1c83c <__cxa_atexit@plt+0x10a74> │ │ │ │ - ldr r3, [pc, #52] @ 1c84c <__cxa_atexit@plt+0x10a84> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1c9b0 <__cxa_atexit@plt+0x10be8> │ │ │ │ + ldr r3, [pc, #52] @ 1c9c8 <__cxa_atexit@plt+0x10c00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 1c850 <__cxa_atexit@plt+0x10a88> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 1c854 <__cxa_atexit@plt+0x10a8c> │ │ │ │ + ldr r2, [pc, #48] @ 1c9cc <__cxa_atexit@plt+0x10c04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 1a654ac <__cxa_atexit@plt+0x1a596e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + stmdb r6, {r3, r8} │ │ │ │ + str r2, [r6] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + ldr r7, [pc, #24] @ 1c9d0 <__cxa_atexit@plt+0x10c08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andseq r5, r9, #156, 20 @ 0x9c000 │ │ │ │ + andeq r9, r4, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1ca00 <__cxa_atexit@plt+0x10c38> │ │ │ │ + ldr r3, [pc, #24] @ 1ca08 <__cxa_atexit@plt+0x10c40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r9, r4, #76, 26 @ 0x1300 │ │ │ │ - andeq r9, r4, #88, 26 @ 0x1600 │ │ │ │ - andseq r5, r9, #196, 22 @ 0x31000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c8e4 <__cxa_atexit@plt+0x10b1c> │ │ │ │ - ldr r2, [pc, #140] @ 1c900 <__cxa_atexit@plt+0x10b38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #132] @ 1c904 <__cxa_atexit@plt+0x10b3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c8d8 <__cxa_atexit@plt+0x10b10> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1c8ec <__cxa_atexit@plt+0x10b24> │ │ │ │ - mov lr, #0 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r1, r3, r7} │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #76] @ 1c908 <__cxa_atexit@plt+0x10b40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, r3, lr} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - sub r7, r2, #23 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + andseq r5, r9, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r9, r4, #244, 20 @ 0xf4000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 1dfc4 <__cxa_atexit@plt+0x121fc> │ │ │ │ + andeq r9, r4, #216, 20 @ 0xd8000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1ca74 <__cxa_atexit@plt+0x10cac> │ │ │ │ + ldr r3, [pc, #52] @ 1ca84 <__cxa_atexit@plt+0x10cbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 1ca88 <__cxa_atexit@plt+0x10cc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + stmda r6, {r1, r2} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andseq r5, r9, #112, 22 @ 0x1c000 │ │ │ │ - andseq r5, r9, #120, 22 @ 0x1e000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c958 <__cxa_atexit@plt+0x10b90> │ │ │ │ - mov lr, #0 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #36] @ 1c964 <__cxa_atexit@plt+0x10b9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2, lr} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r9, #244, 20 @ 0xf4000 │ │ │ │ - andeq r9, r4, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c9f0 <__cxa_atexit@plt+0x10c28> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c9f8 <__cxa_atexit@plt+0x10c30> │ │ │ │ - ldr r2, [pc, #116] @ 1ca14 <__cxa_atexit@plt+0x10c4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #112] @ 1ca18 <__cxa_atexit@plt+0x10c50> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 1ca1c <__cxa_atexit@plt+0x10c54> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #104] @ 1ca20 <__cxa_atexit@plt+0x10c58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, r9} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - ldr r5, [pc, #84] @ 1ca24 <__cxa_atexit@plt+0x10c5c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #129 @ 0x81 │ │ │ │ - ldr r5, [pc, #76] @ 1ca28 <__cxa_atexit@plt+0x10c60> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andseq r5, r9, #224, 18 @ 0x380000 │ │ │ │ + andeq r9, r4, #116, 20 @ 0x74000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1cad8 <__cxa_atexit@plt+0x10d10> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r0, [pc, #40] @ 1cae8 <__cxa_atexit@plt+0x10d20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + stmda r6, {r1, r8} │ │ │ │ + mov r9, r6 │ │ │ │ + str r0, [r9, #-16]! │ │ │ │ mov r8, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ca00 <__cxa_atexit@plt+0x10c38> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1ca10 <__cxa_atexit@plt+0x10c48> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r9, r4, #168, 22 @ 0x2a000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - andseq r5, r9, #116, 20 @ 0x74000 │ │ │ │ - andseq r5, r9, #112, 20 @ 0x70000 │ │ │ │ - andseq r5, r9, #112, 20 @ 0x70000 │ │ │ │ - andseq r5, r9, #216, 20 @ 0xd8000 │ │ │ │ - andeq r9, r4, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1ca68 <__cxa_atexit@plt+0x10ca0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1ca80 <__cxa_atexit@plt+0x10cb8> │ │ │ │ - ldr r2, [pc, #120] @ 1cacc <__cxa_atexit@plt+0x10d04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ - ldr r7, [pc, #84] @ 1cac4 <__cxa_atexit@plt+0x10cfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #76] @ 1cac8 <__cxa_atexit@plt+0x10d00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #52] @ 1cabc <__cxa_atexit@plt+0x10cf4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1cab0 <__cxa_atexit@plt+0x10ce8> │ │ │ │ - ldr r7, [pc, #28] @ 1cac0 <__cxa_atexit@plt+0x10cf8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r5, r9, #124, 18 @ 0x1f0000 │ │ │ │ - andeq r9, r4, #48, 22 @ 0xc000 │ │ │ │ - andeq r9, r4, #36, 22 @ 0x9000 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1cb14 <__cxa_atexit@plt+0x10d4c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1cb28 <__cxa_atexit@plt+0x10d60> │ │ │ │ - ldr r2, [pc, #64] @ 1cb3c <__cxa_atexit@plt+0x10d74> │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq r9, r4, #20, 20 @ 0x14000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 1dfc4 <__cxa_atexit@plt+0x121fc> │ │ │ │ + andeq r9, r4, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1cb80 <__cxa_atexit@plt+0x10db8> │ │ │ │ + ldr lr, [pc, #96] @ 1cb90 <__cxa_atexit@plt+0x10dc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #92] @ 1cb94 <__cxa_atexit@plt+0x10dcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1cb38 <__cxa_atexit@plt+0x10d70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #72] @ 1cb98 <__cxa_atexit@plt+0x10dd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [pc, #64] @ 1cb9c <__cxa_atexit@plt+0x10dd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #-20] @ 0xffffffec │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + str r0, [r6, #-12] │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + sub sl, r6, #18 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r9, #4, 18 @ 0x10000 │ │ │ │ - andseq r5, r9, #180, 18 @ 0x2d0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1cb5c <__cxa_atexit@plt+0x10d94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andseq r5, r9, #0, 18 │ │ │ │ + andseq r5, r9, #104, 18 @ 0x1a0000 │ │ │ │ + andseq r5, r9, #144, 16 @ 0x900000 │ │ │ │ + andeq r9, r4, #100, 18 @ 0x190000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1cc10 <__cxa_atexit@plt+0x10e48> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1cc08 <__cxa_atexit@plt+0x10e40> │ │ │ │ + ldr r3, [pc, #72] @ 1cc18 <__cxa_atexit@plt+0x10e50> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r0, [pc, #44] @ 1cc1c <__cxa_atexit@plt+0x10e54> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r1, [r6] │ │ │ │ + mov r9, r6 │ │ │ │ + str r0, [r9, #-16]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r5, r9, #208, 16 @ 0xd00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cbec <__cxa_atexit@plt+0x10e24> │ │ │ │ - ldr r2, [pc, #140] @ 1cc08 <__cxa_atexit@plt+0x10e40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #132] @ 1cc0c <__cxa_atexit@plt+0x10e44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1cbe0 <__cxa_atexit@plt+0x10e18> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1cbf4 <__cxa_atexit@plt+0x10e2c> │ │ │ │ - mov lr, #0 │ │ │ │ + andseq r5, r9, #24, 16 @ 0x180000 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + andeq r9, r4, #224, 16 @ 0xe00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1cc90 <__cxa_atexit@plt+0x10ec8> │ │ │ │ + ldr lr, [pc, #88] @ 1cca0 <__cxa_atexit@plt+0x10ed8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #84] @ 1cca4 <__cxa_atexit@plt+0x10edc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ add r7, r7, #3 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #76] @ 1cc10 <__cxa_atexit@plt+0x10e48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, r3, lr} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - sub r7, r2, #23 │ │ │ │ - mov r6, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [pc, #68] @ 1cca8 <__cxa_atexit@plt+0x10ee0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #-32]! @ 0xffffffe0 │ │ │ │ + sub lr, r6, #24 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + str r7, [r6, #-12] │ │ │ │ + str r9, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andseq r5, r9, #108, 16 @ 0x6c0000 │ │ │ │ + andseq r5, r9, #136, 14 @ 0x2200000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1ccd8 <__cxa_atexit@plt+0x10f10> │ │ │ │ + ldr r3, [pc, #24] @ 1cce0 <__cxa_atexit@plt+0x10f18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andseq r5, r9, #104, 16 @ 0x680000 │ │ │ │ - andseq r5, r9, #112, 16 @ 0x700000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1cc60 <__cxa_atexit@plt+0x10e98> │ │ │ │ - mov lr, #0 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #36] @ 1cc6c <__cxa_atexit@plt+0x10ea4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2, lr} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r9, #236, 14 @ 0x3b00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 1cc88 <__cxa_atexit@plt+0x10ec0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ - mvneq r7, sp, lsl lr │ │ │ │ - andeq r9, r4, #36, 18 @ 0x90000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 1cca8 <__cxa_atexit@plt+0x10ee0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1962e64 <__cxa_atexit@plt+0x195709c> │ │ │ │ - andeq r9, r4, #20, 18 @ 0x50000 │ │ │ │ - andeq r9, r4, #4, 18 @ 0x10000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ + andseq r5, r9, #32, 14 @ 0x800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cd5c <__cxa_atexit@plt+0x10f94> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1cd68 <__cxa_atexit@plt+0x10fa0> │ │ │ │ - ldr r9, [pc, #152] @ 1cd78 <__cxa_atexit@plt+0x10fb0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #148] @ 1cd7c <__cxa_atexit@plt+0x10fb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #140] @ 1cd80 <__cxa_atexit@plt+0x10fb8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1cd2c <__cxa_atexit@plt+0x10f64> │ │ │ │ + ldr r3, [pc, #52] @ 1cd34 <__cxa_atexit@plt+0x10f6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #120] @ 1cd84 <__cxa_atexit@plt+0x10fbc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str r1, [r2, #12]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cd4c <__cxa_atexit@plt+0x10f84> │ │ │ │ - ldr r7, [pc, #80] @ 1cd88 <__cxa_atexit@plt+0x10fc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 196330c <__cxa_atexit@plt+0x1957544> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r2, [pc, #36] @ 1cd38 <__cxa_atexit@plt+0x10f70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #28] @ 1cd3c <__cxa_atexit@plt+0x10f74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #217 @ 0xd9 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + b 1cc8b90 <__cxa_atexit@plt+0x1cbcdc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andseq r5, r9, #232, 12 @ 0xe800000 │ │ │ │ + andseq r5, r9, #252, 12 @ 0xfc00000 │ │ │ │ + andseq r5, r9, #24, 14 @ 0x600000 │ │ │ │ + andeq r9, r4, #196, 14 @ 0x3100000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1cd80 <__cxa_atexit@plt+0x10fb8> │ │ │ │ + ldr r3, [pc, #40] @ 1cd88 <__cxa_atexit@plt+0x10fc0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #28] @ 1cd8c <__cxa_atexit@plt+0x10fc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r9, r3, #217 @ 0xd9 │ │ │ │ + b 1dfc4 <__cxa_atexit@plt+0x121fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andseq r5, r9, #252, 12 @ 0xfc00000 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ + andseq r5, r9, #136, 12 @ 0x8800000 │ │ │ │ + andseq r5, r9, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1cdac <__cxa_atexit@plt+0x10fe4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 196330c <__cxa_atexit@plt+0x1957544> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 19e933c <__cxa_atexit@plt+0x19dd574> │ │ │ │ - andeq r9, r4, #248, 14 @ 0x3e00000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ce50 <__cxa_atexit@plt+0x11088> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ce58 <__cxa_atexit@plt+0x11090> │ │ │ │ - ldr r2, [pc, #116] @ 1ce74 <__cxa_atexit@plt+0x110ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #112] @ 1ce78 <__cxa_atexit@plt+0x110b0> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1cdc0 <__cxa_atexit@plt+0x10ff8> │ │ │ │ + ldr r3, [pc, #28] @ 1cdc8 <__cxa_atexit@plt+0x11000> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r9, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1ce2c <__cxa_atexit@plt+0x11064> │ │ │ │ + ldr lr, [pc, #80] @ 1ce3c <__cxa_atexit@plt+0x11074> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 1ce7c <__cxa_atexit@plt+0x110b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #104] @ 1ce80 <__cxa_atexit@plt+0x110b8> │ │ │ │ + ldr r1, [pc, #76] @ 1ce40 <__cxa_atexit@plt+0x11078> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, r9} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - ldr r5, [pc, #84] @ 1ce84 <__cxa_atexit@plt+0x110bc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #129 @ 0x81 │ │ │ │ - ldr r5, [pc, #76] @ 1ce88 <__cxa_atexit@plt+0x110c0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #56] @ 1ce44 <__cxa_atexit@plt+0x1107c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + sub lr, r6, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + stmda r6, {r1, r2} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andseq r5, r9, #204, 12 @ 0xcc00000 │ │ │ │ + andseq r5, r9, #224, 10 @ 0x38000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1ce90 <__cxa_atexit@plt+0x110c8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r0, [pc, #40] @ 1cea0 <__cxa_atexit@plt+0x110d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r6, {r2, r8} │ │ │ │ + str r1, [r6] │ │ │ │ + mov r9, r6 │ │ │ │ + str r0, [r9, #-16]! │ │ │ │ mov r8, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ce60 <__cxa_atexit@plt+0x11098> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1ce70 <__cxa_atexit@plt+0x110a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r9, r4, #116, 14 @ 0x1d00000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - andseq r5, r9, #20, 12 @ 0x1400000 │ │ │ │ - andseq r5, r9, #16, 12 @ 0x1000000 │ │ │ │ - andseq r5, r9, #16, 12 @ 0x1000000 │ │ │ │ - andseq r5, r9, #120, 12 @ 0x7800000 │ │ │ │ - andeq r9, r4, #56, 14 @ 0xe00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1cec8 <__cxa_atexit@plt+0x11100> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1cee0 <__cxa_atexit@plt+0x11118> │ │ │ │ - ldr r2, [pc, #104] @ 1cf1c <__cxa_atexit@plt+0x11154> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ - ldr r7, [pc, #68] @ 1cf14 <__cxa_atexit@plt+0x1114c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #60] @ 1cf18 <__cxa_atexit@plt+0x11150> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 1cf10 <__cxa_atexit@plt+0x11148> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1cf04 <__cxa_atexit@plt+0x1113c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 1cfd4 <__cxa_atexit@plt+0x1120c> │ │ │ │ - ldr r0, [r3] │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1cf0c <__cxa_atexit@plt+0x11144> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1cf04 <__cxa_atexit@plt+0x1113c> │ │ │ │ + ldr r3, [pc, #68] @ 1cf14 <__cxa_atexit@plt+0x1114c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r2, [pc, #56] @ 1cf18 <__cxa_atexit@plt+0x11150> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #40] @ 1cf1c <__cxa_atexit@plt+0x11154> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmda r6, {r1, r2, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r7, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r9, r4, #208, 12 @ 0xd000000 │ │ │ │ - andeq r9, r4, #196, 12 @ 0xc400000 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1cf64 <__cxa_atexit@plt+0x1119c> │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1cfa4 <__cxa_atexit@plt+0x111dc> │ │ │ │ - ldr r2, [pc, #120] @ 1cfc4 <__cxa_atexit@plt+0x111fc> │ │ │ │ + andseq r5, r9, #24, 10 @ 0x6000000 │ │ │ │ + andseq r5, r9, #216, 10 @ 0x36000000 │ │ │ │ + andseq r5, r9, #248, 8 @ 0xf8000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1cf80 <__cxa_atexit@plt+0x111b8> │ │ │ │ + ldr lr, [pc, #80] @ 1cf90 <__cxa_atexit@plt+0x111c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #76] @ 1cf94 <__cxa_atexit@plt+0x111cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r8, [pc, #56] @ 1cf98 <__cxa_atexit@plt+0x111d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + str r1, [r6, #-16] │ │ │ │ + str r0, [r6, #-12] │ │ │ │ + str r8, [r6, #-8] │ │ │ │ + stmda r6, {r2, r3} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1cfac <__cxa_atexit@plt+0x111e4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, #52] @ 1cfbc <__cxa_atexit@plt+0x111f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1cfc0 <__cxa_atexit@plt+0x111f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #8 │ │ │ │ - b 1cfb0 <__cxa_atexit@plt+0x111e8> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r9, #48, 10 @ 0xc000000 │ │ │ │ - andseq r5, r9, #128, 8 @ 0x80000000 │ │ │ │ - andseq r5, r9, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r9, r4, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d054 <__cxa_atexit@plt+0x1128c> │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d0a0 <__cxa_atexit@plt+0x112d8> │ │ │ │ - ldr lr, [pc, #200] @ 1d0c4 <__cxa_atexit@plt+0x112fc> │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + andseq r5, r9, #120, 10 @ 0x1e000000 │ │ │ │ + andseq r5, r9, #140, 8 @ 0x8c000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d008 <__cxa_atexit@plt+0x11240> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d000 <__cxa_atexit@plt+0x11238> │ │ │ │ + ldr r3, [pc, #72] @ 1d010 <__cxa_atexit@plt+0x11248> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r0, [pc, #44] @ 1d014 <__cxa_atexit@plt+0x1124c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r1, [r6] │ │ │ │ + mov r9, r6 │ │ │ │ + str r0, [r9, #-16]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r9, #32, 8 @ 0x20000000 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d084 <__cxa_atexit@plt+0x112bc> │ │ │ │ + ldr lr, [pc, #88] @ 1d094 <__cxa_atexit@plt+0x112cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - sub r8, r3, #15 │ │ │ │ - ldr lr, [pc, #176] @ 1d0c8 <__cxa_atexit@plt+0x11300> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #172] @ 1d0cc <__cxa_atexit@plt+0x11304> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r9, [pc, #164] @ 1d0d0 <__cxa_atexit@plt+0x11308> │ │ │ │ + ldr r2, [pc, #84] @ 1d098 <__cxa_atexit@plt+0x112d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r3, r7} │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [pc, #68] @ 1d09c <__cxa_atexit@plt+0x112d4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - add r1, r6, #24 │ │ │ │ - stm r1, {r0, r6, lr} │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr ip, [r5] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #-32]! @ 0xffffffe0 │ │ │ │ + str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r6, #-20] @ 0xffffffec │ │ │ │ + sub lr, r6, #16 │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d0a8 <__cxa_atexit@plt+0x112e0> │ │ │ │ - ldr lr, [pc, #80] @ 1d0b8 <__cxa_atexit@plt+0x112f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 1d0bc <__cxa_atexit@plt+0x112f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 1d0c0 <__cxa_atexit@plt+0x112f8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r3, #15 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - b 1d0ac <__cxa_atexit@plt+0x112e4> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r9, #80, 8 @ 0x50000000 │ │ │ │ - andseq r5, r9, #152, 6 @ 0x60000002 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andseq r5, r9, #120, 8 @ 0x78000000 │ │ │ │ andseq r5, r9, #148, 6 @ 0x50000002 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - andseq r5, r9, #160, 8 @ 0xa0000000 │ │ │ │ - andseq r5, r9, #232, 6 @ 0xa0000003 │ │ │ │ - andseq r5, r9, #228, 6 @ 0x90000003 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 1d0f4 <__cxa_atexit@plt+0x1132c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, asr #5 │ │ │ │ - andeq r9, r4, #196, 10 @ 0x31000000 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d110 <__cxa_atexit@plt+0x11348> │ │ │ │ - mov r7, fp │ │ │ │ - b 1d124 <__cxa_atexit@plt+0x1135c> │ │ │ │ - ldr r7, [pc, #8] @ 1d120 <__cxa_atexit@plt+0x11358> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d0cc <__cxa_atexit@plt+0x11304> │ │ │ │ + ldr r3, [pc, #24] @ 1d0d4 <__cxa_atexit@plt+0x1130c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r9, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d108 <__cxa_atexit@plt+0x11340> │ │ │ │ + ldr r3, [pc, #28] @ 1d110 <__cxa_atexit@plt+0x11348> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1d120 <__cxa_atexit@plt+0x11358> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r9, #244, 4 @ 0x4000000f │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d15c <__cxa_atexit@plt+0x11394> │ │ │ │ + ldr r3, [pc, #48] @ 1d164 <__cxa_atexit@plt+0x1139c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1d150 <__cxa_atexit@plt+0x11388> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1d170 <__cxa_atexit@plt+0x113a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r9, r4, #168, 10 @ 0x2a000000 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - mov ip, r6 │ │ │ │ - ldr lr, [pc, #548] @ 1d358 <__cxa_atexit@plt+0x11590> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [pc, #540] @ 1d35c <__cxa_atexit@plt+0x11594> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r6, r7, #1 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1d210 <__cxa_atexit@plt+0x11448> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r9, r2 │ │ │ │ - bgt 1d270 <__cxa_atexit@plt+0x114a8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r1, [lr] │ │ │ │ - add fp, r2, r3 │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 1d1e8 <__cxa_atexit@plt+0x11420> │ │ │ │ - add r3, r8, #12 │ │ │ │ - add r2, r3, fp, lsl #2 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, sl, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 1d194 <__cxa_atexit@plt+0x113cc> │ │ │ │ - add r3, r3, fp, lsr #7 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r1, [pc, #432] @ 1d364 <__cxa_atexit@plt+0x1159c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r8] │ │ │ │ - mov r1, #1 │ │ │ │ - strb r1, [r3, r2, lsl #2] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - ldr r1, [pc, #412] @ 1d368 <__cxa_atexit@plt+0x115a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d294 <__cxa_atexit@plt+0x114cc> │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r6, [r5] │ │ │ │ - b 1d144 <__cxa_atexit@plt+0x1137c> │ │ │ │ - add r3, r8, fp, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {r4, ip} │ │ │ │ - mov r4, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - mov r0, #0 │ │ │ │ - mov lr, r4 │ │ │ │ - ldmib sp, {r4, ip} │ │ │ │ - b 1d188 <__cxa_atexit@plt+0x113c0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, ip, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1d334 <__cxa_atexit@plt+0x1156c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r6, [r5, #-8] │ │ │ │ - ldr r2, [pc, #332] @ 1d384 <__cxa_atexit@plt+0x115bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #324] @ 1d388 <__cxa_atexit@plt+0x115c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #320] @ 1d38c <__cxa_atexit@plt+0x115c4> │ │ │ │ + bne 1d1cc <__cxa_atexit@plt+0x11404> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d1e0 <__cxa_atexit@plt+0x11418> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #84] @ 1d1ec <__cxa_atexit@plt+0x11424> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 1d1f0 <__cxa_atexit@plt+0x11428> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r1, r3, #19 │ │ │ │ - stmib ip, {r2, r7, r8} │ │ │ │ - str r6, [ip, #16] │ │ │ │ - str lr, [ip, #20] │ │ │ │ - str r1, [ip, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r6, #-16] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + stmda r6, {r1, r2} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - sub r6, r9, r2 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp r2, #2 │ │ │ │ - bge 1d2a4 <__cxa_atexit@plt+0x114dc> │ │ │ │ - cmp r6, #0 │ │ │ │ - ble 1d2f8 <__cxa_atexit@plt+0x11530> │ │ │ │ - ldr r6, [pc, #240] @ 1d380 <__cxa_atexit@plt+0x115b8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 1d2c8 <__cxa_atexit@plt+0x11500> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, ip │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - cmp r2, r6 │ │ │ │ - ble 1d2c0 <__cxa_atexit@plt+0x114f8> │ │ │ │ - ldr r6, [pc, #184] @ 1d36c <__cxa_atexit@plt+0x115a4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - lsl r2, r2, #1 │ │ │ │ - str sl, [r5, #20] │ │ │ │ - b 1d308 <__cxa_atexit@plt+0x11540> │ │ │ │ - ldr r6, [pc, #172] @ 1d374 <__cxa_atexit@plt+0x115ac> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [pc, #148] @ 1d378 <__cxa_atexit@plt+0x115b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1edcae8 <__cxa_atexit@plt+0x1ed0d20> │ │ │ │ - ldr r6, [pc, #124] @ 1d37c <__cxa_atexit@plt+0x115b4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str sl, [r5, #20] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [pc, #80] @ 1d370 <__cxa_atexit@plt+0x115a8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1edcae8 <__cxa_atexit@plt+0x1ed0d20> │ │ │ │ - ldr r6, [pc, #36] @ 1d360 <__cxa_atexit@plt+0x11598> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r9, #140, 6 @ 0x30000002 │ │ │ │ - andseq r5, r9, #132, 6 @ 0x10000002 │ │ │ │ - muleq r0, ip, r6 │ │ │ │ - andseq r5, r9, #20, 6 @ 0x50000000 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, ror r5 │ │ │ │ - andseq r5, r9, #172, 2 @ 0x2b │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andseq r5, r9, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andseq r5, r9, #152, 4 @ 0x80000009 │ │ │ │ - andseq r5, r9, #144, 4 │ │ │ │ - andseq r5, r9, #140, 4 @ 0xc0000008 │ │ │ │ - andeq r9, r4, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r0, r8, ror #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #32] @ 1d3c8 <__cxa_atexit@plt+0x11600> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 1edccf8 <__cxa_atexit@plt+0x1ed0f30> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r9, r4, #224, 4 │ │ │ │ - andeq r0, r0, r8, ror #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r3, [pc, #216] @ 1d4c0 <__cxa_atexit@plt+0x116f8> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andseq r5, r9, #76, 4 @ 0xc0000004 │ │ │ │ + andeq r9, r4, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d248 <__cxa_atexit@plt+0x11480> │ │ │ │ + ldr r3, [pc, #60] @ 1d250 <__cxa_atexit@plt+0x11488> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r7, [r8, #12]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r9, [r8, #12] │ │ │ │ - ldr r4, [r8, #16] │ │ │ │ - ldr sl, [r8, #20] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1d4a4 <__cxa_atexit@plt+0x116dc> │ │ │ │ - add r3, r9, #12 │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, r3, r4, lsl #2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, sl, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 1d418 <__cxa_atexit@plt+0x11650> │ │ │ │ - add r3, r3, r4, lsr #7 │ │ │ │ - ldr r2, [pc, #144] @ 1d4c4 <__cxa_atexit@plt+0x116fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #4] │ │ │ │ - ldr r0, [pc, #136] @ 1d4c8 <__cxa_atexit@plt+0x11700> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r9] │ │ │ │ - mov r0, #1 │ │ │ │ - strb r0, [r3, r1, lsl #2] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d494 <__cxa_atexit@plt+0x116cc> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #96] @ 1d4cc <__cxa_atexit@plt+0x11704> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r4, fp │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, lr │ │ │ │ - b 1d124 <__cxa_atexit@plt+0x1135c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, lr │ │ │ │ - bx r0 │ │ │ │ - add r3, r9, r4, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, fp │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - b 1d408 <__cxa_atexit@plt+0x11640> │ │ │ │ - andseq r5, r9, #216 @ 0xd8 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andseq r5, r9, #136 @ 0x88 │ │ │ │ - andseq r5, r9, #88 @ 0x58 │ │ │ │ - andeq r9, r4, #220, 2 @ 0x37 │ │ │ │ - andeq r1, r0, r8, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 1d510 <__cxa_atexit@plt+0x11748> │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #52] @ 1d254 <__cxa_atexit@plt+0x1148c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #40] @ 1d258 <__cxa_atexit@plt+0x11490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - b 1d124 <__cxa_atexit@plt+0x1135c> │ │ │ │ - andseq r4, r9, #224, 30 @ 0x380 │ │ │ │ - andeq r9, r4, #152, 2 @ 0x26 │ │ │ │ - andeq r0, r0, r8, ror #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #32] @ 1d54c <__cxa_atexit@plt+0x11784> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 1edccf8 <__cxa_atexit@plt+0x1ed0f30> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r9, r4, #92, 2 │ │ │ │ - andeq r0, r0, r8, ror #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r3, [pc, #216] @ 1d644 <__cxa_atexit@plt+0x1187c> │ │ │ │ + ldr r3, [pc, #28] @ 1d25c <__cxa_atexit@plt+0x11494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r7, [r8, #12]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r9, [r8, #12] │ │ │ │ - ldr r4, [r8, #16] │ │ │ │ - ldr sl, [r8, #20] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1d628 <__cxa_atexit@plt+0x11860> │ │ │ │ - add r3, r9, #12 │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, r3, r4, lsl #2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, sl, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 1d59c <__cxa_atexit@plt+0x117d4> │ │ │ │ - add r3, r3, r4, lsr #7 │ │ │ │ - ldr r2, [pc, #144] @ 1d648 <__cxa_atexit@plt+0x11880> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #4] │ │ │ │ - ldr r0, [pc, #136] @ 1d64c <__cxa_atexit@plt+0x11884> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r9] │ │ │ │ - mov r0, #1 │ │ │ │ - strb r0, [r3, r1, lsl #2] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d618 <__cxa_atexit@plt+0x11850> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #96] @ 1d650 <__cxa_atexit@plt+0x11888> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r4, fp │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, lr │ │ │ │ - b 1d124 <__cxa_atexit@plt+0x1135c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, lr │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r3, r9, r4, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, fp │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - b 1d58c <__cxa_atexit@plt+0x117c4> │ │ │ │ - andseq r4, r9, #84, 30 @ 0x150 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andseq r4, r9, #4, 30 │ │ │ │ - andseq r4, r9, #212, 28 @ 0xd40 │ │ │ │ - andeq r9, r4, #88 @ 0x58 │ │ │ │ - andeq r1, r0, r8, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 1d694 <__cxa_atexit@plt+0x118cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - b 1d124 <__cxa_atexit@plt+0x1135c> │ │ │ │ - andseq r4, r9, #92, 28 @ 0x5c0 │ │ │ │ - andeq r9, r4, #20 │ │ │ │ - andeq r0, r0, r8, ror #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #32] @ 1d6d0 <__cxa_atexit@plt+0x11908> │ │ │ │ + andseq r5, r9, #212, 2 @ 0x35 │ │ │ │ + andseq r5, r9, #228, 2 @ 0x39 │ │ │ │ + andseq r5, r9, #208, 2 @ 0x34 │ │ │ │ + andseq r5, r9, #132, 4 @ 0x40000008 │ │ │ │ + andeq r9, r4, #140, 4 @ 0xc0000008 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d2a4 <__cxa_atexit@plt+0x114dc> │ │ │ │ + ldr r3, [pc, #40] @ 1d2ac <__cxa_atexit@plt+0x114e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 1edccf8 <__cxa_atexit@plt+0x1ed0f30> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r8, r4, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r0, r8, ror #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r3, [pc, #216] @ 1d7c8 <__cxa_atexit@plt+0x11a00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r7, [r8, #12]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r9, [r8, #12] │ │ │ │ - ldr r4, [r8, #16] │ │ │ │ - ldr sl, [r8, #20] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1d7ac <__cxa_atexit@plt+0x119e4> │ │ │ │ - add r3, r9, #12 │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, r3, r4, lsl #2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, sl, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 1d720 <__cxa_atexit@plt+0x11958> │ │ │ │ - add r3, r3, r4, lsr #7 │ │ │ │ - ldr r2, [pc, #144] @ 1d7cc <__cxa_atexit@plt+0x11a04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #4] │ │ │ │ - ldr r0, [pc, #136] @ 1d7d0 <__cxa_atexit@plt+0x11a08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r9] │ │ │ │ - mov r0, #1 │ │ │ │ - strb r0, [r3, r1, lsl #2] │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1d79c <__cxa_atexit@plt+0x119d4> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #96] @ 1d7d4 <__cxa_atexit@plt+0x11a0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r4, fp │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, lr │ │ │ │ - b 1d124 <__cxa_atexit@plt+0x1135c> │ │ │ │ + beq 1d29c <__cxa_atexit@plt+0x114d4> │ │ │ │ + b 1d2bc <__cxa_atexit@plt+0x114f4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, lr │ │ │ │ bx r0 │ │ │ │ - add r3, r9, r4, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, fp │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - b 1d710 <__cxa_atexit@plt+0x11948> │ │ │ │ - andseq r4, r9, #208, 26 @ 0x3400 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andseq r4, r9, #128, 26 @ 0x2000 │ │ │ │ - andseq r4, r9, #80, 26 @ 0x1400 │ │ │ │ - andeq r8, r4, #212, 28 @ 0xd40 │ │ │ │ - andeq r1, r0, r8, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 1d818 <__cxa_atexit@plt+0x11a50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - b 1d124 <__cxa_atexit@plt+0x1135c> │ │ │ │ - andseq r4, r9, #216, 24 @ 0xd800 │ │ │ │ - andeq r8, r4, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r0, r8, ror #22 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r9, r4, #64, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #32] @ 1d854 <__cxa_atexit@plt+0x11a8c> │ │ │ │ + ldr r3, [pc, #12] @ 1d2d0 <__cxa_atexit@plt+0x11508> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 1edccf8 <__cxa_atexit@plt+0x1ed0f30> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r8, r4, #84, 28 @ 0x540 │ │ │ │ - andeq r0, r0, r8, ror #22 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r9, r4, #28, 4 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r3, [pc, #216] @ 1d94c <__cxa_atexit@plt+0x11b84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r7, [r8, #12]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r9, [r8, #12] │ │ │ │ - ldr r4, [r8, #16] │ │ │ │ - ldr sl, [r8, #20] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1d930 <__cxa_atexit@plt+0x11b68> │ │ │ │ - add r3, r9, #12 │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, r3, r4, lsl #2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, sl, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 1d8a4 <__cxa_atexit@plt+0x11adc> │ │ │ │ - add r3, r3, r4, lsr #7 │ │ │ │ - ldr r2, [pc, #144] @ 1d950 <__cxa_atexit@plt+0x11b88> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d324 <__cxa_atexit@plt+0x1155c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #52] @ 1d330 <__cxa_atexit@plt+0x11568> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #4] │ │ │ │ - ldr r0, [pc, #136] @ 1d954 <__cxa_atexit@plt+0x11b8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r9] │ │ │ │ - mov r0, #1 │ │ │ │ - strb r0, [r3, r1, lsl #2] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d920 <__cxa_atexit@plt+0x11b58> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #96] @ 1d958 <__cxa_atexit@plt+0x11b90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r4, fp │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, lr │ │ │ │ - b 1d124 <__cxa_atexit@plt+0x1135c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, lr │ │ │ │ - bx r0 │ │ │ │ - add r3, r9, r4, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, fp │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - b 1d894 <__cxa_atexit@plt+0x11acc> │ │ │ │ - andseq r4, r9, #76, 24 @ 0x4c00 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andseq r4, r9, #252, 22 @ 0x3f000 │ │ │ │ - andseq r4, r9, #204, 22 @ 0x33000 │ │ │ │ - andeq r8, r4, #80, 26 @ 0x1400 │ │ │ │ - andeq r1, r0, r8, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 1d99c <__cxa_atexit@plt+0x11bd4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - b 1d124 <__cxa_atexit@plt+0x1135c> │ │ │ │ - andseq r4, r9, #84, 22 @ 0x15000 │ │ │ │ - andeq r8, r4, #12, 26 @ 0x300 │ │ │ │ - andeq r0, r0, r5, ror #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1d9d0 <__cxa_atexit@plt+0x11c08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - b 1d124 <__cxa_atexit@plt+0x1135c> │ │ │ │ - andseq r4, r9, #16, 22 @ 0x4000 │ │ │ │ - andeq r0, r0, r5, ror #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1da44 <__cxa_atexit@plt+0x11c7c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #84] @ 1da60 <__cxa_atexit@plt+0x11c98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2] │ │ │ │ - ldr r8, [pc, #76] @ 1da64 <__cxa_atexit@plt+0x11c9c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ 1da68 <__cxa_atexit@plt+0x11ca0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ 1da6c <__cxa_atexit@plt+0x11ca4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r9, #196, 20 @ 0xc4000 │ │ │ │ - andseq r4, r9, #188, 20 @ 0xbc000 │ │ │ │ - andseq r4, r9, #184, 20 @ 0xb8000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r8, r4, #68, 24 @ 0x4400 │ │ │ │ + ldr r1, [pc, #48] @ 1d334 <__cxa_atexit@plt+0x1156c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6] │ │ │ │ + str r2, [r6, #-16] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + mov r8, r6 │ │ │ │ + str r1, [r8, #-8]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + b 1d120 <__cxa_atexit@plt+0x11358> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andeq r9, r4, #184, 2 @ 0x2e │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1d270 <__cxa_atexit@plt+0x114a8> │ │ │ │ + andeq r9, r4, #156, 2 @ 0x27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #12 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 1dae0 <__cxa_atexit@plt+0x11d18> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1dae8 <__cxa_atexit@plt+0x11d20> │ │ │ │ - ldr r3, [pc, #92] @ 1db04 <__cxa_atexit@plt+0x11d3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 1db08 <__cxa_atexit@plt+0x11d40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #60] @ 1db0c <__cxa_atexit@plt+0x11d44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d398 <__cxa_atexit@plt+0x115d0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r1, [pc, #40] @ 1d3a8 <__cxa_atexit@plt+0x115e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + mov r9, r6 │ │ │ │ + str r1, [r9, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ - mov r6, r7 │ │ │ │ - b 1daf0 <__cxa_atexit@plt+0x11d28> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1db00 <__cxa_atexit@plt+0x11d38> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r8, r4, #208, 22 @ 0x34000 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andseq r4, r9, #24, 20 @ 0x18000 │ │ │ │ - andseq r4, r9, #56, 18 @ 0xe0000 │ │ │ │ - andeq r8, r4, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r9, r4, #68, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d3f4 <__cxa_atexit@plt+0x1162c> │ │ │ │ + ldr r2, [pc, #52] @ 1d404 <__cxa_atexit@plt+0x1163c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #36] @ 1d408 <__cxa_atexit@plt+0x11640> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmda r6, {r1, r2, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1d270 <__cxa_atexit@plt+0x114a8> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r9, #232 @ 0xe8 │ │ │ │ + andseq r5, r9, #8 │ │ │ │ + andeq r9, r4, #228 @ 0xe4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d474 <__cxa_atexit@plt+0x116ac> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d46c <__cxa_atexit@plt+0x116a4> │ │ │ │ + ldr r3, [pc, #64] @ 1d47c <__cxa_atexit@plt+0x116b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r7, [pc, #44] @ 1db6c <__cxa_atexit@plt+0x11da4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1db5c <__cxa_atexit@plt+0x11d94> │ │ │ │ - mov r7, fp │ │ │ │ - b 1d124 <__cxa_atexit@plt+0x1135c> │ │ │ │ - ldr r7, [pc, #12] @ 1db70 <__cxa_atexit@plt+0x11da8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [pc, #40] @ 1d480 <__cxa_atexit@plt+0x116b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + mov r9, r6 │ │ │ │ + str r1, [r9, #-12]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r4, r9, #132, 18 @ 0x210000 │ │ │ │ - andeq r8, r4, #92, 22 @ 0x17000 │ │ │ │ + andseq r4, r9, #172, 30 @ 0x2b0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r9, r4, #104 @ 0x68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dbb0 <__cxa_atexit@plt+0x11de8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ 1dbc0 <__cxa_atexit@plt+0x11df8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d4f0 <__cxa_atexit@plt+0x11728> │ │ │ │ + ldr lr, [pc, #84] @ 1d500 <__cxa_atexit@plt+0x11738> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #80] @ 1d504 <__cxa_atexit@plt+0x1173c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r9, [pc, #60] @ 1d508 <__cxa_atexit@plt+0x11740> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + str r1, [r6, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #-16] │ │ │ │ + str r7, [r6, #-12] │ │ │ │ + str r9, [r6, #-8] │ │ │ │ + stmda r6, {r2, r3} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq r4, r9, #80, 16 @ 0x500000 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + andseq r5, r9, #8 │ │ │ │ + andseq r4, r9, #32, 30 @ 0x80 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d538 <__cxa_atexit@plt+0x11770> │ │ │ │ + ldr r3, [pc, #24] @ 1d540 <__cxa_atexit@plt+0x11778> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r9, #192, 28 @ 0xc00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d574 <__cxa_atexit@plt+0x117ac> │ │ │ │ + ldr r3, [pc, #28] @ 1d57c <__cxa_atexit@plt+0x117b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1d58c <__cxa_atexit@plt+0x117c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r9, #136, 28 @ 0x880 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dc50 <__cxa_atexit@plt+0x11e88> │ │ │ │ - ldr r7, [pc, #148] @ 1dc78 <__cxa_atexit@plt+0x11eb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d5c8 <__cxa_atexit@plt+0x11800> │ │ │ │ + ldr r3, [pc, #48] @ 1d5d0 <__cxa_atexit@plt+0x11808> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1dc40 <__cxa_atexit@plt+0x11e78> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1dc60 <__cxa_atexit@plt+0x11e98> │ │ │ │ - ldr lr, [pc, #120] @ 1dc80 <__cxa_atexit@plt+0x11eb8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - ldr r8, [pc, #104] @ 1dc84 <__cxa_atexit@plt+0x11ebc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 1d5bc <__cxa_atexit@plt+0x117f4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1d5dc <__cxa_atexit@plt+0x11814> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1dc7c <__cxa_atexit@plt+0x11eb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r8, r4, #120, 20 @ 0x78000 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andseq r4, r9, #244, 14 @ 0x3d00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dce0 <__cxa_atexit@plt+0x11f18> │ │ │ │ - ldr lr, [pc, #64] @ 1dcec <__cxa_atexit@plt+0x11f24> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r8, [pc, #44] @ 1dcf0 <__cxa_atexit@plt+0x11f28> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1d638 <__cxa_atexit@plt+0x11870> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d64c <__cxa_atexit@plt+0x11884> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #84] @ 1d658 <__cxa_atexit@plt+0x11890> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 1d65c <__cxa_atexit@plt+0x11894> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r6, #-16] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + stmda r6, {r1, r2} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - andseq r4, r9, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, sl │ │ │ │ - mov r8, r9 │ │ │ │ - ldr sl, [r5], #4 │ │ │ │ - mov r9, r3 │ │ │ │ - b 19e91f8 <__cxa_atexit@plt+0x19dd430> │ │ │ │ - andeq r8, r4, #184, 18 @ 0x2e0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ddac <__cxa_atexit@plt+0x11fe4> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1dd94 <__cxa_atexit@plt+0x11fcc> │ │ │ │ - ldr r2, [pc, #116] @ 1ddbc <__cxa_atexit@plt+0x11ff4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1dda0 <__cxa_atexit@plt+0x11fd8> │ │ │ │ - ldr r1, [pc, #80] @ 1ddc0 <__cxa_atexit@plt+0x11ff8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #76] @ 1ddc4 <__cxa_atexit@plt+0x11ffc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1ced00 <__cxa_atexit@plt+0x1c2f38> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andseq r4, r9, #224, 26 @ 0x3800 │ │ │ │ + andeq r8, r4, #144, 28 @ 0x900 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d6b4 <__cxa_atexit@plt+0x118ec> │ │ │ │ + ldr r3, [pc, #60] @ 1d6bc <__cxa_atexit@plt+0x118f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #52] @ 1d6c0 <__cxa_atexit@plt+0x118f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #40] @ 1d6c4 <__cxa_atexit@plt+0x118fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #28] @ 1d6c8 <__cxa_atexit@plt+0x11900> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andseq r4, r9, #104, 26 @ 0x1a00 │ │ │ │ + andseq r4, r9, #120, 26 @ 0x1e00 │ │ │ │ + andseq r4, r9, #100, 26 @ 0x1900 │ │ │ │ + andseq r4, r9, #24, 28 @ 0x180 │ │ │ │ + andeq r8, r4, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d710 <__cxa_atexit@plt+0x11948> │ │ │ │ + ldr r3, [pc, #40] @ 1d718 <__cxa_atexit@plt+0x11950> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1d708 <__cxa_atexit@plt+0x11940> │ │ │ │ + b 1d728 <__cxa_atexit@plt+0x11960> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ddc8 <__cxa_atexit@plt+0x12000> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r8, r4, #92, 18 @ 0x170000 │ │ │ │ - andeq r8, r4, #48, 18 @ 0xc0000 │ │ │ │ - andeq r8, r4, #4, 18 @ 0x10000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1ddfc <__cxa_atexit@plt+0x12034> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #24] @ 1de00 <__cxa_atexit@plt+0x12038> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1ced00 <__cxa_atexit@plt+0x1c2f38> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r8, r4, #236, 16 @ 0xec0000 │ │ │ │ - andeq r8, r4, #204, 16 @ 0xcc0000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r8, r4, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #148] @ 1deac <__cxa_atexit@plt+0x120e4> │ │ │ │ + ldr r3, [pc, #12] @ 1d73c <__cxa_atexit@plt+0x11974> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - ands r3, r2, #3 │ │ │ │ - beq 1de88 <__cxa_atexit@plt+0x120c0> │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1de94 <__cxa_atexit@plt+0x120cc> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #108] @ 1deb0 <__cxa_atexit@plt+0x120e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1de9c <__cxa_atexit@plt+0x120d4> │ │ │ │ - ldr r1, [pc, #80] @ 1deb4 <__cxa_atexit@plt+0x120ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #76] @ 1deb8 <__cxa_atexit@plt+0x120f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ced00 <__cxa_atexit@plt+0x1c2f38> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r8, r4, #104, 16 @ 0x680000 │ │ │ │ - andeq r8, r4, #20, 16 @ 0x140000 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r8, r4, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1df34 <__cxa_atexit@plt+0x1216c> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #92] @ 1df4c <__cxa_atexit@plt+0x12184> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d790 <__cxa_atexit@plt+0x119c8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #52] @ 1d79c <__cxa_atexit@plt+0x119d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 1d7a0 <__cxa_atexit@plt+0x119d8> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1df3c <__cxa_atexit@plt+0x12174> │ │ │ │ - ldr r1, [pc, #64] @ 1df50 <__cxa_atexit@plt+0x12188> │ │ │ │ + str r7, [r6] │ │ │ │ + str r2, [r6, #-16] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + mov r8, r6 │ │ │ │ + str r1, [r8, #-8]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + b 1d58c <__cxa_atexit@plt+0x117c4> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andeq r8, r4, #76, 26 @ 0x1300 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1d6dc <__cxa_atexit@plt+0x11914> │ │ │ │ + andeq r8, r4, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d804 <__cxa_atexit@plt+0x11a3c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r1, [pc, #40] @ 1d814 <__cxa_atexit@plt+0x11a4c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #60] @ 1df54 <__cxa_atexit@plt+0x1218c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ced00 <__cxa_atexit@plt+0x1c2f38> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + mov r9, r6 │ │ │ │ + str r1, [r9, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r8, r4, #216, 24 @ 0xd800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d860 <__cxa_atexit@plt+0x11a98> │ │ │ │ + ldr r2, [pc, #52] @ 1d870 <__cxa_atexit@plt+0x11aa8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #36] @ 1d874 <__cxa_atexit@plt+0x11aac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmda r6, {r1, r2, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r7, r3 │ │ │ │ + b 1d6dc <__cxa_atexit@plt+0x11914> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r8, r4, #188, 14 @ 0x2f00000 │ │ │ │ - andeq r8, r4, #104, 14 @ 0x1a00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andseq r4, r9, #124, 24 @ 0x7c00 │ │ │ │ + andseq r4, r9, #156, 22 @ 0x27000 │ │ │ │ + andeq r8, r4, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dfdc <__cxa_atexit@plt+0x12214> │ │ │ │ - ldr r2, [pc, #152] @ 1e010 <__cxa_atexit@plt+0x12248> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1dfe4 <__cxa_atexit@plt+0x1221c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 1dfec <__cxa_atexit@plt+0x12224> │ │ │ │ - ldr r7, [pc, #116] @ 1e018 <__cxa_atexit@plt+0x12250> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 1e01c <__cxa_atexit@plt+0x12254> │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d8e0 <__cxa_atexit@plt+0x11b18> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d8d8 <__cxa_atexit@plt+0x11b10> │ │ │ │ + ldr r3, [pc, #64] @ 1d8e8 <__cxa_atexit@plt+0x11b20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r7, [pc, #84] @ 1e020 <__cxa_atexit@plt+0x12258> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [pc, #40] @ 1d8ec <__cxa_atexit@plt+0x11b24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + mov r9, r6 │ │ │ │ + str r1, [r9, #-12]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r1, r6 │ │ │ │ - b 1dff4 <__cxa_atexit@plt+0x1222c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 1e014 <__cxa_atexit@plt+0x1224c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - andseq r4, r9, #120, 8 @ 0x78000000 │ │ │ │ - andeq r8, r4, #204, 12 @ 0xcc00000 │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - andseq r4, r9, #28, 10 @ 0x7000000 │ │ │ │ - andseq r4, r9, #60, 8 @ 0x3c000000 │ │ │ │ - andeq r8, r4, #152, 12 @ 0x9800000 │ │ │ │ + andseq r4, r9, #64, 22 @ 0x10000 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r8, r4, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldr r9, [pc, #132] @ 1e0c4 <__cxa_atexit@plt+0x122fc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #128] @ 1e0c8 <__cxa_atexit@plt+0x12300> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1d95c <__cxa_atexit@plt+0x11b94> │ │ │ │ + ldr lr, [pc, #84] @ 1d96c <__cxa_atexit@plt+0x11ba4> │ │ │ │ add lr, pc, lr │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1e090 <__cxa_atexit@plt+0x122c8> │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ands r1, r8, #3 │ │ │ │ - beq 1e0a0 <__cxa_atexit@plt+0x122d8> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 1e0b0 <__cxa_atexit@plt+0x122e8> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - add r7, r8, #7 │ │ │ │ - ldm r7, {r0, r2, r3, r7} │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r5, #8 │ │ │ │ - stm r1, {r0, r3, r7} │ │ │ │ - sub sl, sl, #20 │ │ │ │ - mov r8, r2 │ │ │ │ - cmp fp, sl │ │ │ │ - bls 1e050 <__cxa_atexit@plt+0x12288> │ │ │ │ - ldr r7, [pc, #56] @ 1e0d0 <__cxa_atexit@plt+0x12308> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 1d970 <__cxa_atexit@plt+0x11ba8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r9, [pc, #60] @ 1d974 <__cxa_atexit@plt+0x11bac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + str r1, [r6, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #-16] │ │ │ │ + str r7, [r6, #-12] │ │ │ │ + str r9, [r6, #-8] │ │ │ │ + stmda r6, {r2, r3} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + andseq r4, r9, #156, 22 @ 0x27000 │ │ │ │ + andseq r4, r9, #180, 20 @ 0xb4000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d9a4 <__cxa_atexit@plt+0x11bdc> │ │ │ │ + ldr r3, [pc, #24] @ 1d9ac <__cxa_atexit@plt+0x11be4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r9, #84, 20 @ 0x54000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1d9e0 <__cxa_atexit@plt+0x11c18> │ │ │ │ + ldr r3, [pc, #28] @ 1d9e8 <__cxa_atexit@plt+0x11c20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1d9f8 <__cxa_atexit@plt+0x11c30> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r9, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1da34 <__cxa_atexit@plt+0x11c6c> │ │ │ │ + ldr r3, [pc, #48] @ 1da3c <__cxa_atexit@plt+0x11c74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1da28 <__cxa_atexit@plt+0x11c60> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1da48 <__cxa_atexit@plt+0x11c80> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e0cc <__cxa_atexit@plt+0x12304> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andseq r4, r9, #36, 8 @ 0x24000000 │ │ │ │ - andeq r8, r4, #84, 12 @ 0x5400000 │ │ │ │ - andeq r8, r4, #16, 12 @ 0x1000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e100 <__cxa_atexit@plt+0x12338> │ │ │ │ - ldr r7, [pc, #64] @ 1e134 <__cxa_atexit@plt+0x1236c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr r0, [pc, #20] @ 1e130 <__cxa_atexit@plt+0x12368> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - b 1e034 <__cxa_atexit@plt+0x1226c> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andseq r4, r9, #232, 6 @ 0xa0000003 │ │ │ │ - andeq r8, r4, #172, 10 @ 0x2b000000 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1e15c <__cxa_atexit@plt+0x12394> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - b 1e034 <__cxa_atexit@plt+0x1226c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r8, r4, #96, 10 @ 0x18000000 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e1c4 <__cxa_atexit@plt+0x123fc> │ │ │ │ - ldr r2, [pc, #72] @ 1e1d0 <__cxa_atexit@plt+0x12408> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ 1e1d4 <__cxa_atexit@plt+0x1240c> │ │ │ │ + bne 1daa4 <__cxa_atexit@plt+0x11cdc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1dab8 <__cxa_atexit@plt+0x11cf0> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [pc, #84] @ 1dac4 <__cxa_atexit@plt+0x11cfc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 1dac8 <__cxa_atexit@plt+0x11d00> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r8} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - andseq r4, r9, #72, 6 @ 0x20000001 │ │ │ │ - andeq r8, r4, #16, 10 @ 0x4000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e218 <__cxa_atexit@plt+0x12450> │ │ │ │ - ldr r3, [pc, #44] @ 1e230 <__cxa_atexit@plt+0x12468> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 1e234 <__cxa_atexit@plt+0x1246c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 19e97a8 <__cxa_atexit@plt+0x19dd9e0> │ │ │ │ - ldr r7, [pc, #24] @ 1e238 <__cxa_atexit@plt+0x12470> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r6, #-16] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + stmda r6, {r1, r2} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r8, r4, #196, 8 @ 0xc4000000 │ │ │ │ - andeq r8, r4, #228, 8 @ 0xe4000000 │ │ │ │ - andeq r8, r4, #176, 8 @ 0xb0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1e268 <__cxa_atexit@plt+0x124a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 1e26c <__cxa_atexit@plt+0x124a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1dd24 <__cxa_atexit@plt+0x11f5c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andseq r4, r9, #128, 4 │ │ │ │ - andeq r8, r4, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e034 <__cxa_atexit@plt+0x1226c> │ │ │ │ - andeq r8, r4, #112, 8 @ 0x70000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e2c8 <__cxa_atexit@plt+0x12500> │ │ │ │ - ldr r3, [pc, #44] @ 1e2e0 <__cxa_atexit@plt+0x12518> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 1e2e4 <__cxa_atexit@plt+0x1251c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 19e97a8 <__cxa_atexit@plt+0x19dd9e0> │ │ │ │ - ldr r7, [pc, #24] @ 1e2e8 <__cxa_atexit@plt+0x12520> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r8, r4, #20, 8 @ 0x14000000 │ │ │ │ - andeq r8, r4, #52, 8 @ 0x34000000 │ │ │ │ - andeq r8, r4, #32, 8 @ 0x20000000 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andseq r4, r9, #116, 18 @ 0x1d0000 │ │ │ │ + andeq r8, r4, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e350 <__cxa_atexit@plt+0x12588> │ │ │ │ - ldr r2, [pc, #76] @ 1e35c <__cxa_atexit@plt+0x12594> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 1e360 <__cxa_atexit@plt+0x12598> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e348 <__cxa_atexit@plt+0x12580> │ │ │ │ - ldr r3, [pc, #44] @ 1e364 <__cxa_atexit@plt+0x1259c> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1db20 <__cxa_atexit@plt+0x11d58> │ │ │ │ + ldr r3, [pc, #60] @ 1db28 <__cxa_atexit@plt+0x11d60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #52] @ 1db2c <__cxa_atexit@plt+0x11d64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #40] @ 1db30 <__cxa_atexit@plt+0x11d68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #28] @ 1db34 <__cxa_atexit@plt+0x11d6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r9, #252, 16 @ 0xfc0000 │ │ │ │ + andseq r4, r9, #12, 18 @ 0x30000 │ │ │ │ + andseq r4, r9, #248, 16 @ 0xf80000 │ │ │ │ + andseq r4, r9, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r8, r4, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1db7c <__cxa_atexit@plt+0x11db4> │ │ │ │ + ldr r3, [pc, #40] @ 1db84 <__cxa_atexit@plt+0x11dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b b83870 <__cxa_atexit@plt+0xb77aa8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1db74 <__cxa_atexit@plt+0x11dac> │ │ │ │ + b 1db94 <__cxa_atexit@plt+0x11dcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r4, r9, #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r8, r4, #164, 6 @ 0x90000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r8, r4, #104, 18 @ 0x1a0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1e38c <__cxa_atexit@plt+0x125c4> │ │ │ │ + ldr r3, [pc, #12] @ 1dba8 <__cxa_atexit@plt+0x11de0> │ │ │ │ add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b b83870 <__cxa_atexit@plt+0xb77aa8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r8, r4, #124, 6 @ 0xf0000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1e3b4 <__cxa_atexit@plt+0x125ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1ccd89c <__cxa_atexit@plt+0x1cc1ad4> │ │ │ │ - andseq r4, r9, #64, 2 │ │ │ │ - andeq r8, r4, #84, 6 @ 0x50000001 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r8, r4, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e434 <__cxa_atexit@plt+0x1266c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e440 <__cxa_atexit@plt+0x12678> │ │ │ │ - ldr r1, [pc, #100] @ 1e450 <__cxa_atexit@plt+0x12688> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1dbfc <__cxa_atexit@plt+0x11e34> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #52] @ 1dc08 <__cxa_atexit@plt+0x11e40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 1dc0c <__cxa_atexit@plt+0x11e44> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #96] @ 1e454 <__cxa_atexit@plt+0x1268c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #92] @ 1e458 <__cxa_atexit@plt+0x12690> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 1e45c <__cxa_atexit@plt+0x12694> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #68] @ 1e460 <__cxa_atexit@plt+0x12698> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + str r7, [r6] │ │ │ │ + str r2, [r6, #-16] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + mov r8, r6 │ │ │ │ + str r1, [r8, #-8]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + b 1d9f8 <__cxa_atexit@plt+0x11c30> │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andeq r8, r4, #244, 16 @ 0xf40000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1dc44 <__cxa_atexit@plt+0x11e7c> │ │ │ │ + ldr r3, [pc, #28] @ 1dc4c <__cxa_atexit@plt+0x11e84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + b 1c97c <__cxa_atexit@plt+0x10bb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - mvneq r6, r5, asr #12 │ │ │ │ - andseq r3, r9, #244, 30 @ 0x3d0 │ │ │ │ - andseq r4, r9, #216 @ 0xd8 │ │ │ │ - andseq r3, r9, #216, 30 @ 0x360 │ │ │ │ - andeq r8, r4, #164, 4 @ 0x4000000a │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e4ac <__cxa_atexit@plt+0x126e4> │ │ │ │ - ldr r7, [pc, #52] @ 1e4c0 <__cxa_atexit@plt+0x126f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e4a0 <__cxa_atexit@plt+0x126d8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e4d4 <__cxa_atexit@plt+0x1270c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andseq r4, r9, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r8, r4, #180, 16 @ 0xb40000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1dcc0 <__cxa_atexit@plt+0x11ef8> │ │ │ │ + ldr lr, [pc, #92] @ 1dcd0 <__cxa_atexit@plt+0x11f08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #88] @ 1dcd4 <__cxa_atexit@plt+0x11f0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r8, [pc, #64] @ 1dcd8 <__cxa_atexit@plt+0x11f10> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ + str r1, [r6, #-20] @ 0xffffffec │ │ │ │ + str r9, [r6, #-16] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + str r8, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1db48 <__cxa_atexit@plt+0x11d80> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e4c4 <__cxa_atexit@plt+0x126fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andseq r4, r9, #68, 16 @ 0x440000 │ │ │ │ + andseq r4, r9, #84, 14 @ 0x1500000 │ │ │ │ + andeq r8, r4, #36, 16 @ 0x240000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1dd30 <__cxa_atexit@plt+0x11f68> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr lr, [pc, #44] @ 1dd40 <__cxa_atexit@plt+0x11f78> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + str r0, [r6] │ │ │ │ + mov r9, r6 │ │ │ │ + str lr, [r9, #-20]! @ 0xffffffec │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r8, r4, #108, 4 @ 0xc0000006 │ │ │ │ - andeq r8, r4, #68, 4 @ 0x40000004 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e510 <__cxa_atexit@plt+0x12748> │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e550 <__cxa_atexit@plt+0x12788> │ │ │ │ - ldr r2, [pc, #120] @ 1e570 <__cxa_atexit@plt+0x127a8> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andeq r8, r4, #188, 14 @ 0x2f00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 1dfc4 <__cxa_atexit@plt+0x121fc> │ │ │ │ + andeq r8, r4, #160, 14 @ 0x2800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1ddfc <__cxa_atexit@plt+0x12034> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1ddf4 <__cxa_atexit@plt+0x1202c> │ │ │ │ + ldr lr, [pc, #112] @ 1de04 <__cxa_atexit@plt+0x1203c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #108] @ 1de08 <__cxa_atexit@plt+0x12040> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e558 <__cxa_atexit@plt+0x12790> │ │ │ │ - ldr r7, [pc, #68] @ 1e568 <__cxa_atexit@plt+0x127a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 1e56c <__cxa_atexit@plt+0x127a4> │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r2, [pc, #96] @ 1de0c <__cxa_atexit@plt+0x12044> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #76] @ 1de10 <__cxa_atexit@plt+0x12048> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [pc, #68] @ 1de14 <__cxa_atexit@plt+0x1204c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #-20] @ 0xffffffec │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + str r0, [r6, #-12] │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + sub sl, r6, #18 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - b 1e55c <__cxa_atexit@plt+0x12794> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andseq r3, r9, #128, 30 @ 0x200 │ │ │ │ - andseq r3, r9, #196, 30 @ 0x310 │ │ │ │ - andeq r8, r4, #164, 2 @ 0x29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1e5d8 <__cxa_atexit@plt+0x12810> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1e5d0 <__cxa_atexit@plt+0x12808> │ │ │ │ - ldr r3, [pc, #56] @ 1e5e0 <__cxa_atexit@plt+0x12818> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1e5e4 <__cxa_atexit@plt+0x1281c> │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andseq r4, r9, #76, 12 @ 0x4c00000 │ │ │ │ + andseq r4, r9, #140, 12 @ 0x8c00000 │ │ │ │ + andseq r4, r9, #244, 12 @ 0xf400000 │ │ │ │ + andseq r4, r9, #28, 12 @ 0x1c00000 │ │ │ │ + andeq r8, r4, #236, 12 @ 0xec00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1de88 <__cxa_atexit@plt+0x120c0> │ │ │ │ + ldr lr, [pc, #92] @ 1de98 <__cxa_atexit@plt+0x120d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #88] @ 1de9c <__cxa_atexit@plt+0x120d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 1e5e8 <__cxa_atexit@plt+0x12820> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 1c959c <__cxa_atexit@plt+0x1bd7d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r8, [pc, #64] @ 1dea0 <__cxa_atexit@plt+0x120d8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ + str r1, [r6, #-20] @ 0xffffffec │ │ │ │ + str r9, [r6, #-16] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + str r8, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1db48 <__cxa_atexit@plt+0x11d80> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andseq r4, r9, #124, 12 @ 0x7c00000 │ │ │ │ + andseq r4, r9, #140, 10 @ 0x23000000 │ │ │ │ + andeq r8, r4, #96, 12 @ 0x6000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1df1c <__cxa_atexit@plt+0x12154> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1df14 <__cxa_atexit@plt+0x1214c> │ │ │ │ + ldr r3, [pc, #80] @ 1df24 <__cxa_atexit@plt+0x1215c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + ldr lr, [pc, #48] @ 1df28 <__cxa_atexit@plt+0x12160> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + str r1, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + mov r9, r6 │ │ │ │ + str lr, [r9, #-20]! @ 0xffffffec │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r8, r4, #120, 2 │ │ │ │ - andseq r3, r9, #60, 28 @ 0x3c0 │ │ │ │ - andseq r3, r9, #44, 30 @ 0xb0 │ │ │ │ + andseq r4, r9, #20, 10 @ 0x5000000 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r8, r4, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e670 <__cxa_atexit@plt+0x128a8> │ │ │ │ - ldr r7, [pc, #140] @ 1e698 <__cxa_atexit@plt+0x128d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1e660 <__cxa_atexit@plt+0x12898> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1e680 <__cxa_atexit@plt+0x128b8> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r1, r2, #14 │ │ │ │ - ldr lr, [pc, #96] @ 1e6a0 <__cxa_atexit@plt+0x128d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #92] @ 1e6a4 <__cxa_atexit@plt+0x128dc> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1df9c <__cxa_atexit@plt+0x121d4> │ │ │ │ + ldr lr, [pc, #88] @ 1dfac <__cxa_atexit@plt+0x121e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 1dfb0 <__cxa_atexit@plt+0x121e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r3, lr} │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [pc, #60] @ 1dfb4 <__cxa_atexit@plt+0x121ec> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #-36]! @ 0xffffffdc │ │ │ │ + ldr ip, [r5] │ │ │ │ + sub lr, r6, #28 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + stmdb r6, {r2, r7, r9, sl} │ │ │ │ + str r0, [r6] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1e69c <__cxa_atexit@plt+0x128d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r8, r4, #192 @ 0xc0 │ │ │ │ - andseq r3, r9, #208, 26 @ 0x3400 │ │ │ │ - andseq r3, r9, #104, 28 @ 0x680 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e6f8 <__cxa_atexit@plt+0x12930> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r1, r6, #14 │ │ │ │ - ldr lr, [pc, #40] @ 1e704 <__cxa_atexit@plt+0x1293c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #36] @ 1e708 <__cxa_atexit@plt+0x12940> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7, lr} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r3, r9, #52, 26 @ 0xd00 │ │ │ │ - andseq r3, r9, #204, 26 @ 0x3300 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andseq r4, r9, #96, 10 @ 0x18000000 │ │ │ │ + andseq r4, r9, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1e72c <__cxa_atexit@plt+0x12964> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r9, #0, 26 │ │ │ │ - andeq r7, r4, #156, 30 @ 0x270 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1e7cc <__cxa_atexit@plt+0x12a04> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1e7b4 <__cxa_atexit@plt+0x129ec> │ │ │ │ - ldr r2, [pc, #120] @ 1e7dc <__cxa_atexit@plt+0x12a14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e7c0 <__cxa_atexit@plt+0x129f8> │ │ │ │ - ldr r1, [pc, #84] @ 1e7e0 <__cxa_atexit@plt+0x12a18> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 1e7e4 <__cxa_atexit@plt+0x12a1c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add r8, r0, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1ced00 <__cxa_atexit@plt+0x1c2f38> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp r7, fp │ │ │ │ + bcc 1dffc <__cxa_atexit@plt+0x12234> │ │ │ │ + ldr r7, [pc, #52] @ 1e00c <__cxa_atexit@plt+0x12244> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1dff0 <__cxa_atexit@plt+0x12228> │ │ │ │ + mov r7, sl │ │ │ │ + b 1e020 <__cxa_atexit@plt+0x12258> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e7e8 <__cxa_atexit@plt+0x12a20> │ │ │ │ + ldr r7, [pc, #12] @ 1e010 <__cxa_atexit@plt+0x12248> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r7, r4, #168, 30 @ 0x2a0 │ │ │ │ - andeq r7, r4, #108, 30 @ 0x1b0 │ │ │ │ - andeq r7, r4, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r8, r4, #8, 10 @ 0x2000000 │ │ │ │ + andeq r8, r4, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1e820 <__cxa_atexit@plt+0x12a58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 1e824 <__cxa_atexit@plt+0x12a5c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1e0c0 <__cxa_atexit@plt+0x122f8> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1e14c <__cxa_atexit@plt+0x12384> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r1, [r2] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 1e19c <__cxa_atexit@plt+0x123d4> │ │ │ │ + cmp r1, #4 │ │ │ │ + bne 1e1f0 <__cxa_atexit@plt+0x12428> │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 1e24c <__cxa_atexit@plt+0x12484> │ │ │ │ + ldr r2, [pc, #572] @ 1e2ac <__cxa_atexit@plt+0x124e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - add r8, r2, #3 │ │ │ │ - b 1ced00 <__cxa_atexit@plt+0x1c2f38> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r7, r4, #52, 30 @ 0xd0 │ │ │ │ - andeq r7, r4, #168, 28 @ 0xa80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #152] @ 1e8d4 <__cxa_atexit@plt+0x12b0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #568] @ 1e2b0 <__cxa_atexit@plt+0x124e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #564] @ 1e2b4 <__cxa_atexit@plt+0x124ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r8, [pc, #552] @ 1e2b8 <__cxa_atexit@plt+0x124f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + stmdb r6, {r1, r2} │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #-16]! │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r6] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e244 <__cxa_atexit@plt+0x1247c> │ │ │ │ + b 1e2c8 <__cxa_atexit@plt+0x12500> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 1e254 <__cxa_atexit@plt+0x1248c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - ands r3, r2, #3 │ │ │ │ - beq 1e8b0 <__cxa_atexit@plt+0x12ae8> │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e8bc <__cxa_atexit@plt+0x12af4> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #112] @ 1e8d8 <__cxa_atexit@plt+0x12b10> │ │ │ │ + ldr r1, [pc, #412] @ 1e278 <__cxa_atexit@plt+0x124b0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1e8c4 <__cxa_atexit@plt+0x12afc> │ │ │ │ - ldr r1, [pc, #84] @ 1e8dc <__cxa_atexit@plt+0x12b14> │ │ │ │ + ldr r8, [pc, #408] @ 1e27c <__cxa_atexit@plt+0x124b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #404] @ 1e280 <__cxa_atexit@plt+0x124b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r9, [pc, #392] @ 1e284 <__cxa_atexit@plt+0x124bc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r2, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #380] @ 1e288 <__cxa_atexit@plt+0x124c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #-40]! @ 0xffffffd8 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #-28]! @ 0xffffffe4 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #-12]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r6] │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e244 <__cxa_atexit@plt+0x1247c> │ │ │ │ + b 1e68c <__cxa_atexit@plt+0x128c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 1e25c <__cxa_atexit@plt+0x12494> │ │ │ │ + ldr r2, [pc, #264] @ 1e26c <__cxa_atexit@plt+0x124a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #260] @ 1e270 <__cxa_atexit@plt+0x124a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 1e8e0 <__cxa_atexit@plt+0x12b18> │ │ │ │ + ldr r0, [pc, #256] @ 1e274 <__cxa_atexit@plt+0x124ac> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - add r8, r0, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ced00 <__cxa_atexit@plt+0x1c2f38> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + str r2, [r6] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e244 <__cxa_atexit@plt+0x1247c> │ │ │ │ + b 1e7c8 <__cxa_atexit@plt+0x12a00> │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 1e24c <__cxa_atexit@plt+0x12484> │ │ │ │ + ldr r2, [pc, #240] @ 1e29c <__cxa_atexit@plt+0x124d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #236] @ 1e2a0 <__cxa_atexit@plt+0x124d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #232] @ 1e2a4 <__cxa_atexit@plt+0x124dc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #228] @ 1e2a8 <__cxa_atexit@plt+0x124e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stmdb r6, {r1, r2} │ │ │ │ + sub r1, r6, #3 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #-16]! │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r6] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e244 <__cxa_atexit@plt+0x1247c> │ │ │ │ + b 1e420 <__cxa_atexit@plt+0x12658> │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 1e24c <__cxa_atexit@plt+0x12484> │ │ │ │ + ldr r2, [pc, #140] @ 1e28c <__cxa_atexit@plt+0x124c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 1e290 <__cxa_atexit@plt+0x124c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #132] @ 1e294 <__cxa_atexit@plt+0x124cc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #128] @ 1e298 <__cxa_atexit@plt+0x124d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stmdb r6, {r1, r2} │ │ │ │ + sub r1, r6, #3 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #-16]! │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r6] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e244 <__cxa_atexit@plt+0x1247c> │ │ │ │ + b 1e558 <__cxa_atexit@plt+0x12790> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r7, #20 │ │ │ │ + b 1e260 <__cxa_atexit@plt+0x12498> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + b 1e260 <__cxa_atexit@plt+0x12498> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mvneq r6, r0, lsl r9 │ │ │ │ + @ instruction: 0xffffe86c │ │ │ │ + andeq r0, r0, r0, asr r6 │ │ │ │ + @ instruction: 0x01ee699e │ │ │ │ + @ instruction: 0xffffebcc │ │ │ │ + @ instruction: 0xffffebfc │ │ │ │ + @ instruction: 0xffffec4c │ │ │ │ + andeq r0, r0, ip, ror r5 │ │ │ │ + @ instruction: 0xfffff06c │ │ │ │ + mvneq r6, r7, ror r8 │ │ │ │ + andeq r0, r0, r4, asr #6 │ │ │ │ + @ instruction: 0xffffee8c │ │ │ │ + @ instruction: 0xfffff52c │ │ │ │ + ldrdeq r6, [lr, #130]! @ 0x82 │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + @ instruction: 0xfffff34c │ │ │ │ + @ instruction: 0xfffffad4 │ │ │ │ + mvneq r6, r7, lsl sl │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + andeq r8, r4, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r2, #0 │ │ │ │ + cmp r3, #10 │ │ │ │ + movgt r2, #1 │ │ │ │ + ldr r3, [pc, #40] @ 1e308 <__cxa_atexit@plt+0x12540> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3, r2, lsl #2] │ │ │ │ + ldr r2, [pc, #32] @ 1e30c <__cxa_atexit@plt+0x12544> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #28] @ 1e310 <__cxa_atexit@plt+0x12548> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r0, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r7, r4, #172, 28 @ 0xac0 │ │ │ │ - andeq r7, r4, #236, 26 @ 0x3b00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andseq r4, r9, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1e35c <__cxa_atexit@plt+0x12594> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [pc, #60] @ 1e378 <__cxa_atexit@plt+0x125b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r6] │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 1e37c <__cxa_atexit@plt+0x125b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r8, r4, #132, 2 @ 0x21 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ str r7, [r5] │ │ │ │ + b 1e314 <__cxa_atexit@plt+0x1254c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1e3dc <__cxa_atexit@plt+0x12614> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e960 <__cxa_atexit@plt+0x12b98> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #96] @ 1e978 <__cxa_atexit@plt+0x12bb0> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [pc, #60] @ 1e3f8 <__cxa_atexit@plt+0x12630> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r6] │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 1e3fc <__cxa_atexit@plt+0x12634> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff92c │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r8, r4, #4, 2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1e968 <__cxa_atexit@plt+0x12ba0> │ │ │ │ - ldr r1, [pc, #68] @ 1e97c <__cxa_atexit@plt+0x12bb4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 1e980 <__cxa_atexit@plt+0x12bb8> │ │ │ │ + b 1e394 <__cxa_atexit@plt+0x125cc> │ │ │ │ + andeq r8, r4, #220 @ 0xdc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r2, #0 │ │ │ │ + cmp r3, #10 │ │ │ │ + movgt r2, #1 │ │ │ │ + ldr r3, [pc, #40] @ 1e460 <__cxa_atexit@plt+0x12698> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3, r2, lsl #2] │ │ │ │ + ldr r2, [pc, #32] @ 1e464 <__cxa_atexit@plt+0x1269c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #28] @ 1e468 <__cxa_atexit@plt+0x126a0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - add r8, r0, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ced00 <__cxa_atexit@plt+0x1c2f38> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r0, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r7, r4, #252, 26 @ 0x3f00 │ │ │ │ - andeq r7, r4, #180, 26 @ 0x2d00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e9d0 <__cxa_atexit@plt+0x12c08> │ │ │ │ - ldr r2, [pc, #52] @ 1e9d8 <__cxa_atexit@plt+0x12c10> │ │ │ │ + andseq r4, r9, #144 @ 0x90 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1e4a4 <__cxa_atexit@plt+0x126dc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #52] @ 1e4c0 <__cxa_atexit@plt+0x126f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 1e9dc <__cxa_atexit@plt+0x12c14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ 1e9e0 <__cxa_atexit@plt+0x12c18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e97a8 <__cxa_atexit@plt+0x19dd9e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r6] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r7, r4, #140, 26 @ 0x2300 │ │ │ │ - andseq r3, r9, #56, 20 @ 0x38000 │ │ │ │ - andeq r7, r4, #84, 26 @ 0x1500 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1ea08 <__cxa_atexit@plt+0x12c40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e740 <__cxa_atexit@plt+0x12978> │ │ │ │ - andseq r3, r9, #228, 20 @ 0xe4000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 1e4c4 <__cxa_atexit@plt+0x126fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff470 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r8, r4, #40 @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + b 1e46c <__cxa_atexit@plt+0x126a4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1ea4c <__cxa_atexit@plt+0x12c84> │ │ │ │ - ldr r2, [pc, #48] @ 1ea64 <__cxa_atexit@plt+0x12c9c> │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1e514 <__cxa_atexit@plt+0x1274c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #52] @ 1e530 <__cxa_atexit@plt+0x12768> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #44] @ 1ea68 <__cxa_atexit@plt+0x12ca0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ - ldr r7, [pc, #24] @ 1ea6c <__cxa_atexit@plt+0x12ca4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r6] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r7, r4, #236, 24 @ 0xec00 │ │ │ │ - andeq r7, r4, #244, 24 @ 0xf400 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eadc <__cxa_atexit@plt+0x12d14> │ │ │ │ - ldr r3, [pc, #92] @ 1eaec <__cxa_atexit@plt+0x12d24> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 1e534 <__cxa_atexit@plt+0x1276c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1eabc <__cxa_atexit@plt+0x12cf4> │ │ │ │ - ldrb r7, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r7, #10 │ │ │ │ - bne 1eacc <__cxa_atexit@plt+0x12d04> │ │ │ │ - ldr r7, [pc, #60] @ 1eaf0 <__cxa_atexit@plt+0x12d28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1eaf8 <__cxa_atexit@plt+0x12d30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1eaf4 <__cxa_atexit@plt+0x12d2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andseq r3, r9, #104, 18 @ 0x1a0000 │ │ │ │ - andeq r7, r4, #116, 24 @ 0x7400 │ │ │ │ - andseq r3, r9, #64, 18 @ 0x100000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1eb2c <__cxa_atexit@plt+0x12d64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 1eb30 <__cxa_atexit@plt+0x12d68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrb r1, [r7, #3] │ │ │ │ - add r7, r2, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #10 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r9, #16, 18 @ 0x40000 │ │ │ │ - andseq r3, r9, #0, 18 │ │ │ │ - andeq r7, r4, #176, 24 @ 0xb000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1eb90 <__cxa_atexit@plt+0x12dc8> │ │ │ │ - ldr r2, [pc, #88] @ 1ebac <__cxa_atexit@plt+0x12de4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eb98 <__cxa_atexit@plt+0x12dd0> │ │ │ │ - ldr r7, [pc, #64] @ 1ebb0 <__cxa_atexit@plt+0x12de8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1eb84 <__cxa_atexit@plt+0x12dbc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ed24 <__cxa_atexit@plt+0x12f5c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ebb4 <__cxa_atexit@plt+0x12dec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r9, #156, 16 @ 0x9c0000 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r7, r4, #76, 24 @ 0x4c00 │ │ │ │ - andeq r7, r4, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ec14 <__cxa_atexit@plt+0x12e4c> │ │ │ │ - ldr r2, [pc, #88] @ 1ec30 <__cxa_atexit@plt+0x12e68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec1c <__cxa_atexit@plt+0x12e54> │ │ │ │ - ldr r7, [pc, #64] @ 1ec34 <__cxa_atexit@plt+0x12e6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1ec08 <__cxa_atexit@plt+0x12e40> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ed24 <__cxa_atexit@plt+0x12f5c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ec38 <__cxa_atexit@plt+0x12e70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r9, #24, 16 @ 0x180000 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r7, r4, #200, 22 @ 0x32000 │ │ │ │ - andeq r7, r4, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ec98 <__cxa_atexit@plt+0x12ed0> │ │ │ │ - ldr r2, [pc, #88] @ 1ecb4 <__cxa_atexit@plt+0x12eec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eca0 <__cxa_atexit@plt+0x12ed8> │ │ │ │ - ldr r7, [pc, #64] @ 1ecb8 <__cxa_atexit@plt+0x12ef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1ec8c <__cxa_atexit@plt+0x12ec4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ed24 <__cxa_atexit@plt+0x12f5c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ecbc <__cxa_atexit@plt+0x12ef4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r9, #148, 14 @ 0x2500000 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r7, r4, #68, 22 @ 0x11000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed00 <__cxa_atexit@plt+0x12f38> │ │ │ │ - ldr r7, [pc, #48] @ 1ed10 <__cxa_atexit@plt+0x12f48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1ecf4 <__cxa_atexit@plt+0x12f2c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ed24 <__cxa_atexit@plt+0x12f5c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ed14 <__cxa_atexit@plt+0x12f4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r7, r4, #228, 20 @ 0xe4000 │ │ │ │ - andeq r7, r4, #204, 20 @ 0xcc000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff2cc │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r7, r4, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr lr, [pc, #212] @ 1ee04 <__cxa_atexit@plt+0x1303c> │ │ │ │ - add lr, pc, lr │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1ed84 <__cxa_atexit@plt+0x12fbc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1edf0 <__cxa_atexit@plt+0x13028> │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - ldr r7, [r2, #6] │ │ │ │ - ldr r0, [r2, #10] │ │ │ │ - ldr r2, [r2, #14] │ │ │ │ - cmp r2, #1 │ │ │ │ - bge 1ed98 <__cxa_atexit@plt+0x12fd0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1edb4 <__cxa_atexit@plt+0x12fec> │ │ │ │ - str lr, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - mov r2, r7 │ │ │ │ - bne 1ed30 <__cxa_atexit@plt+0x12f68> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5] │ │ │ │ + b 1e4dc <__cxa_atexit@plt+0x12714> │ │ │ │ + andeq r7, r4, #164, 30 @ 0x290 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r2, #0 │ │ │ │ + cmp r3, #10 │ │ │ │ + movgt r2, #1 │ │ │ │ + ldr r3, [pc, #40] @ 1e598 <__cxa_atexit@plt+0x127d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3, r2, lsl #2] │ │ │ │ + ldr r2, [pc, #32] @ 1e59c <__cxa_atexit@plt+0x127d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #28] @ 1e5a0 <__cxa_atexit@plt+0x127d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r0, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #124] @ 1ee08 <__cxa_atexit@plt+0x13040> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andseq r3, r9, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1e5dc <__cxa_atexit@plt+0x12814> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #52] @ 1e5f8 <__cxa_atexit@plt+0x12830> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #108] @ 1ee0c <__cxa_atexit@plt+0x13044> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 1e5fc <__cxa_atexit@plt+0x12834> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r1, r2, r7} │ │ │ │ - str r0, [r5] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edc548 <__cxa_atexit@plt+0x1ed0780> │ │ │ │ - ldr lr, [pc, #84] @ 1ee10 <__cxa_atexit@plt+0x13048> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #72] @ 1ee14 <__cxa_atexit@plt+0x1304c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #14 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffff0 │ │ │ │ - andseq r3, r9, #100, 14 @ 0x1900000 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - andseq r3, r9, #40, 14 @ 0xa00000 │ │ │ │ - andeq r7, r4, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffeecc │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r7, r4, #240, 28 @ 0xf00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r9, r6 │ │ │ │ - bcc 1eee8 <__cxa_atexit@plt+0x13120> │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [pc, #200] @ 1ef14 <__cxa_atexit@plt+0x1314c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - sub r0, r6, #1 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - add r1, r7, #8 │ │ │ │ - add r8, r8, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r8} │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r2, r3, #16 │ │ │ │ - cmp r9, r2 │ │ │ │ - bcc 1eef4 <__cxa_atexit@plt+0x1312c> │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 1eea0 <__cxa_atexit@plt+0x130d8> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 1efe8 <__cxa_atexit@plt+0x13220> │ │ │ │ - ldr r6, [pc, #116] @ 1ef1c <__cxa_atexit@plt+0x13154> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr lr, [pc, #112] @ 1ef20 <__cxa_atexit@plt+0x13158> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldrb r1, [r1] │ │ │ │ - ldr r0, [pc, #104] @ 1ef24 <__cxa_atexit@plt+0x1315c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - strb r1, [r3, #16] │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - strb r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #84] @ 1ef28 <__cxa_atexit@plt+0x13160> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - sub r9, r2, #3 │ │ │ │ - add sl, lr, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1c4a844 <__cxa_atexit@plt+0x1c3ea7c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - sub r5, r5, #20 │ │ │ │ - ldr r6, [pc, #24] @ 1ef18 <__cxa_atexit@plt+0x13150> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r3, r9, #172, 12 @ 0xac00000 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, ip, lsr #6 │ │ │ │ - andeq r7, r4, #44, 18 @ 0xb0000 │ │ │ │ - andseq r3, r9, #64, 12 @ 0x4000000 │ │ │ │ - andseq r3, r9, #44, 12 @ 0x2c00000 │ │ │ │ - andeq r7, r4, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, r9, lsr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1efbc <__cxa_atexit@plt+0x131f4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #20]! │ │ │ │ - ldr r1, [r2, #-16] │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 1ef78 <__cxa_atexit@plt+0x131b0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 1efe8 <__cxa_atexit@plt+0x13220> │ │ │ │ - ldr r2, [pc, #88] @ 1efd8 <__cxa_atexit@plt+0x13210> │ │ │ │ + b 1e5a4 <__cxa_atexit@plt+0x127dc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1e64c <__cxa_atexit@plt+0x12884> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #52] @ 1e668 <__cxa_atexit@plt+0x128a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #84] @ 1efdc <__cxa_atexit@plt+0x13214> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldrb r1, [r1] │ │ │ │ - ldr r0, [pc, #76] @ 1efe0 <__cxa_atexit@plt+0x13218> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - strb r1, [r3, #8] │ │ │ │ - strb r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #56] @ 1efe4 <__cxa_atexit@plt+0x1321c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add sl, lr, #2 │ │ │ │ - b 1c4a844 <__cxa_atexit@plt+0x1c3ea7c> │ │ │ │ - ldr r3, [pc, #16] @ 1efd4 <__cxa_atexit@plt+0x1320c> │ │ │ │ + str r3, [r6] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 1e66c <__cxa_atexit@plt+0x128a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ - andeq r7, r4, #84, 16 @ 0x540000 │ │ │ │ - andseq r3, r9, #104, 10 @ 0x1a000000 │ │ │ │ - andseq r3, r9, #84, 10 @ 0x15000000 │ │ │ │ - mov fp, r7 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffed28 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r7, r4, #128, 28 @ 0x800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + b 1e614 <__cxa_atexit@plt+0x1284c> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r2, #0 │ │ │ │ + cmp r3, #10 │ │ │ │ + movgt r2, #1 │ │ │ │ + ldr r3, [pc, #40] @ 1e6cc <__cxa_atexit@plt+0x12904> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3, r2, lsl #2] │ │ │ │ + ldr r2, [pc, #32] @ 1e6d0 <__cxa_atexit@plt+0x12908> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #28] @ 1e6d4 <__cxa_atexit@plt+0x1290c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r0, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r9, #36, 28 @ 0x240 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1e718 <__cxa_atexit@plt+0x12950> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [pc, #56] @ 1e734 <__cxa_atexit@plt+0x1296c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6] │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1f0a8 <__cxa_atexit@plt+0x132e0> │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - sub r7, r7, r1 │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 1f02c <__cxa_atexit@plt+0x13264> │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 1f078 <__cxa_atexit@plt+0x132b0> │ │ │ │ - ldr r3, [pc, #176] @ 1f0d0 <__cxa_atexit@plt+0x13308> │ │ │ │ + ldr r3, [pc, #20] @ 1e738 <__cxa_atexit@plt+0x12970> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edc548 <__cxa_atexit@plt+0x1ed0780> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1f088 <__cxa_atexit@plt+0x132c0> │ │ │ │ - ldr lr, [pc, #148] @ 1f0d4 <__cxa_atexit@plt+0x1330c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #136] @ 1f0d8 <__cxa_atexit@plt+0x13310> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #14 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #64] @ 1f0c4 <__cxa_atexit@plt+0x132fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #56] @ 1f0c8 <__cxa_atexit@plt+0x13300> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1f0a0 <__cxa_atexit@plt+0x132d8> │ │ │ │ - b 1ed24 <__cxa_atexit@plt+0x12f5c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffe924 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + b 1e6d8 <__cxa_atexit@plt+0x12910> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1e788 <__cxa_atexit@plt+0x129c0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [pc, #52] @ 1e7a4 <__cxa_atexit@plt+0x129dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6] │ │ │ │ + stmdb r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 1f0cc <__cxa_atexit@plt+0x13304> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #32 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 1e7a8 <__cxa_atexit@plt+0x129e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r9, #128, 8 @ 0x80000000 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffb80 │ │ │ │ - andseq r3, r9, #164, 8 @ 0xa4000000 │ │ │ │ - andeq r7, r4, #8, 14 @ 0x200000 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffe6e0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 1efe8 <__cxa_atexit@plt+0x13220> │ │ │ │ - andeq r7, r4, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + b 1e74c <__cxa_atexit@plt+0x12984> │ │ │ │ + andeq r7, r4, #72, 26 @ 0x1200 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1f1ac <__cxa_atexit@plt+0x133e4> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldmib r5, {r1, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add fp, r9, #8 │ │ │ │ - mov r0, fp │ │ │ │ - mov r2, sl │ │ │ │ - bl b150 │ │ │ │ - ldr r3, [pc, #128] @ 1f1bc <__cxa_atexit@plt+0x133f4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r2, #0 │ │ │ │ + cmp r3, #10 │ │ │ │ + movgt r2, #1 │ │ │ │ + ldr r3, [pc, #40] @ 1e808 <__cxa_atexit@plt+0x12a40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r9} │ │ │ │ - cmp sl, #0 │ │ │ │ - beq 1f180 <__cxa_atexit@plt+0x133b8> │ │ │ │ - ldr r3, [pc, #116] @ 1f1c4 <__cxa_atexit@plt+0x133fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r3, [r8, #12]! │ │ │ │ - sub r3, r6, #33 @ 0x21 │ │ │ │ - ldr r2, [pc, #100] @ 1f1c8 <__cxa_atexit@plt+0x13400> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r8, #8] │ │ │ │ - add lr, r8, #12 │ │ │ │ - stm lr, {r2, r3, r8, fp} │ │ │ │ - str sl, [r8, #28] │ │ │ │ - sub r7, r6, #14 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + ldr r3, [r3, r2, lsl #2] │ │ │ │ + ldr r2, [pc, #32] @ 1e80c <__cxa_atexit@plt+0x12a44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #28] @ 1e810 <__cxa_atexit@plt+0x12a48> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r0, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #56] @ 1f1c0 <__cxa_atexit@plt+0x133f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #16]! │ │ │ │ - add r6, r8, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1f1a0 <__cxa_atexit@plt+0x133d8> │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1ed24 <__cxa_atexit@plt+0x12f5c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + andseq r3, r9, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1e850 <__cxa_atexit@plt+0x12a88> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [pc, #52] @ 1e86c <__cxa_atexit@plt+0x12aa4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6] │ │ │ │ + stmdb r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r3, r9, #188, 6 @ 0xf0000002 │ │ │ │ - @ instruction: 0xfffffb98 │ │ │ │ - @ instruction: 0xfffff9ec │ │ │ │ - andseq r3, r9, #144, 6 @ 0x40000002 │ │ │ │ - andeq r7, r4, #24, 12 @ 0x1800000 │ │ │ │ - andeq r1, r0, sl, ror #26 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 1e870 <__cxa_atexit@plt+0x12aa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffe3f4 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r7, r4, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + b 1e814 <__cxa_atexit@plt+0x12a4c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1e8c4 <__cxa_atexit@plt+0x12afc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1f1f4 <__cxa_atexit@plt+0x1342c> │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 1f20c <__cxa_atexit@plt+0x13444> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldrb r1, [r5, #4] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - strb r1, [r2], #1 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1f28c <__cxa_atexit@plt+0x134c4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #24]! │ │ │ │ - ldr r1, [r2, #-16] │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 1f244 <__cxa_atexit@plt+0x1347c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 1efe8 <__cxa_atexit@plt+0x13220> │ │ │ │ - ldr lr, [pc, #100] @ 1f2b0 <__cxa_atexit@plt+0x134e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #96] @ 1f2b4 <__cxa_atexit@plt+0x134ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #92] @ 1f2b8 <__cxa_atexit@plt+0x134f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrb r1, [r1] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - strb r1, [r6, #8] │ │ │ │ - strb r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #68] @ 1f2bc <__cxa_atexit@plt+0x134f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add sl, lr, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1c4a844 <__cxa_atexit@plt+0x1c3ea7c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r6, [pc, #20] @ 1f2ac <__cxa_atexit@plt+0x134e4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [pc, #52] @ 1e8e0 <__cxa_atexit@plt+0x12b18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6] │ │ │ │ + stmdb r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 1e8e4 <__cxa_atexit@plt+0x12b1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - andeq r7, r4, #144, 10 @ 0x24000000 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - andseq r3, r9, #160, 4 │ │ │ │ - andseq r3, r9, #136, 4 @ 0x80000008 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffe1ec │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r7, r4, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + b 1e888 <__cxa_atexit@plt+0x12ac0> │ │ │ │ + andeq r7, r4, #4, 24 @ 0x400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1e948 <__cxa_atexit@plt+0x12b80> │ │ │ │ + ldr r3, [pc, #56] @ 1e95c <__cxa_atexit@plt+0x12b94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #48] @ 1e960 <__cxa_atexit@plt+0x12b98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #36] @ 1e964 <__cxa_atexit@plt+0x12b9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #129 @ 0x81 │ │ │ │ + b 1dfc4 <__cxa_atexit@plt+0x121fc> │ │ │ │ + ldr r7, [pc, #24] @ 1e968 <__cxa_atexit@plt+0x12ba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r9, #224, 20 @ 0xe0000 │ │ │ │ + andseq r3, r9, #208, 20 @ 0xd0000 │ │ │ │ + andseq r3, r9, #248, 20 @ 0xf8000 │ │ │ │ + andeq r7, r4, #204, 22 @ 0x33000 │ │ │ │ + andeq r7, r4, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 1c97c <__cxa_atexit@plt+0x10bb4> │ │ │ │ + andeq r7, r4, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1e90c <__cxa_atexit@plt+0x12b44> │ │ │ │ + andeq r7, r4, #88, 22 @ 0x16000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 1dfc4 <__cxa_atexit@plt+0x121fc> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1ea40 <__cxa_atexit@plt+0x12c78> │ │ │ │ + ldr r7, [pc, #108] @ 1ea58 <__cxa_atexit@plt+0x12c90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #104] @ 1ea5c <__cxa_atexit@plt+0x12c94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #100] @ 1ea60 <__cxa_atexit@plt+0x12c98> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 1ea64 <__cxa_atexit@plt+0x12c9c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r1, [r6] │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ + sub r2, r6, #28 │ │ │ │ + stm r2, {r7, r8, r9} │ │ │ │ + str r8, [r6, #-16] │ │ │ │ + str lr, [r6, #-12] │ │ │ │ + str r1, [r6, #-8] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 1ea68 <__cxa_atexit@plt+0x12ca0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andseq r3, r9, #200, 20 @ 0xc8000 │ │ │ │ + andeq r7, r4, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1f320 <__cxa_atexit@plt+0x13558> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 1f328 <__cxa_atexit@plt+0x13560> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #48] @ 1f32c <__cxa_atexit@plt+0x13564> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r0, #241 @ 0xf1 │ │ │ │ - orr r0, r0, #7936 @ 0x1f00 │ │ │ │ - cmp r7, r0 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r7, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1ea98 <__cxa_atexit@plt+0x12cd0> │ │ │ │ + ldr r3, [pc, #24] @ 1eaa0 <__cxa_atexit@plt+0x12cd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r3, r9, #20, 4 @ 0x40000001 │ │ │ │ - andseq r3, r9, #244 @ 0xf4 │ │ │ │ + andseq r3, r9, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1f398 <__cxa_atexit@plt+0x135d0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1f3b4 <__cxa_atexit@plt+0x135ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1f3a0 <__cxa_atexit@plt+0x135d8> │ │ │ │ - ldr r3, [pc, #76] @ 1f3b8 <__cxa_atexit@plt+0x135f0> │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1eae4 <__cxa_atexit@plt+0x12d1c> │ │ │ │ + ldr r3, [pc, #44] @ 1eaec <__cxa_atexit@plt+0x12d24> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1f388 <__cxa_atexit@plt+0x135c0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1f610 <__cxa_atexit@plt+0x13848> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f3bc <__cxa_atexit@plt+0x135f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r9, #156 @ 0x9c │ │ │ │ - andeq r0, r0, r0, lsr #5 │ │ │ │ - andeq r7, r4, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1f458 <__cxa_atexit@plt+0x13690> │ │ │ │ - ldr lr, [pc, #128] @ 1f460 <__cxa_atexit@plt+0x13698> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr sl, [r7, #10] │ │ │ │ - ldr r3, [r7, #14] │ │ │ │ - ldr r2, [r7, #18] │ │ │ │ - ldr r0, [r7, #22] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r7, {r0, r1, r2, sl} │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1f440 <__cxa_atexit@plt+0x13678> │ │ │ │ - ldr r7, [pc, #72] @ 1f464 <__cxa_atexit@plt+0x1369c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f450 <__cxa_atexit@plt+0x13688> │ │ │ │ - b 1f4b0 <__cxa_atexit@plt+0x136e8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 1eadc <__cxa_atexit@plt+0x12d14> │ │ │ │ + b 1eaf8 <__cxa_atexit@plt+0x12d30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 1f4a4 <__cxa_atexit@plt+0x136dc> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1eb50 <__cxa_atexit@plt+0x12d88> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r1, [pc, #40] @ 1eb60 <__cxa_atexit@plt+0x12d98> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + mov r9, r6 │ │ │ │ + str r1, [r9, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1eba4 <__cxa_atexit@plt+0x12ddc> │ │ │ │ + ldr r3, [pc, #44] @ 1ebac <__cxa_atexit@plt+0x12de4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f49c <__cxa_atexit@plt+0x136d4> │ │ │ │ - b 1f4b0 <__cxa_atexit@plt+0x136e8> │ │ │ │ + beq 1eb9c <__cxa_atexit@plt+0x12dd4> │ │ │ │ + b 1ebb8 <__cxa_atexit@plt+0x12df0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r7, ror #10 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1f50c <__cxa_atexit@plt+0x13744> │ │ │ │ - add lr, r6, #12 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 1f578 <__cxa_atexit@plt+0x137b0> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - sub r2, r9, r8 │ │ │ │ - cmp sl, r2 │ │ │ │ - ble 1f540 <__cxa_atexit@plt+0x13778> │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1458e00 <__cxa_atexit@plt+0x144d038> │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1f58c <__cxa_atexit@plt+0x137c4> │ │ │ │ - ldr r3, [pc, #132] @ 1f5a4 <__cxa_atexit@plt+0x137dc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1ebf8 <__cxa_atexit@plt+0x12e30> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [pc, #44] @ 1ec04 <__cxa_atexit@plt+0x12e3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #36] @ 1ec08 <__cxa_atexit@plt+0x12e40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmda r6, {r1, r2, r3} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r3, r9, #224, 16 @ 0xe00000 │ │ │ │ + andseq r3, r9, #8, 16 @ 0x80000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1ec70 <__cxa_atexit@plt+0x12ea8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1ec68 <__cxa_atexit@plt+0x12ea0> │ │ │ │ + ldr r3, [pc, #64] @ 1ec78 <__cxa_atexit@plt+0x12eb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [pc, #40] @ 1ec7c <__cxa_atexit@plt+0x12eb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + mov r9, r6 │ │ │ │ + str r1, [r9, #-12]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r2, sl │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl b150 │ │ │ │ - add r3, sl, r8 │ │ │ │ - ldr r2, [pc, #64] @ 1f5a0 <__cxa_atexit@plt+0x137d8> │ │ │ │ + andseq r3, r9, #176, 14 @ 0x2c00000 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1ece4 <__cxa_atexit@plt+0x12f1c> │ │ │ │ + ldr lr, [pc, #80] @ 1ecf4 <__cxa_atexit@plt+0x12f2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #76] @ 1ecf8 <__cxa_atexit@plt+0x12f30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r3, r9} │ │ │ │ - add r5, r5, #32 │ │ │ │ - sub r8, fp, #7 │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1eea1b8 <__cxa_atexit@plt+0x1ede3f0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r2, r9, #172, 30 @ 0x2b0 │ │ │ │ - andseq r2, r9, #240, 30 @ 0x3c0 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r9, [pc, #56] @ 1ecfc <__cxa_atexit@plt+0x12f34> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + str r8, [r6, #-20] @ 0xffffffec │ │ │ │ + sub lr, r6, #16 │ │ │ │ + stm lr, {r1, r7, r9} │ │ │ │ + stmda r6, {r2, r3} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andseq r3, r9, #16, 16 @ 0x100000 │ │ │ │ + andseq r3, r9, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1f5ec <__cxa_atexit@plt+0x13824> │ │ │ │ - ldr r7, [pc, #52] @ 1f600 <__cxa_atexit@plt+0x13838> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp r7, fp │ │ │ │ + bcc 1ed44 <__cxa_atexit@plt+0x12f7c> │ │ │ │ + ldr r7, [pc, #52] @ 1ed54 <__cxa_atexit@plt+0x12f8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1f5e0 <__cxa_atexit@plt+0x13818> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1f610 <__cxa_atexit@plt+0x13848> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1ed38 <__cxa_atexit@plt+0x12f70> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ed64 <__cxa_atexit@plt+0x12f9c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f604 <__cxa_atexit@plt+0x1383c> │ │ │ │ + ldr r7, [pc, #12] @ 1ed58 <__cxa_atexit@plt+0x12f90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r7, r4, #4, 4 @ 0x40000000 │ │ │ │ + andeq r7, r4, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1f6ac <__cxa_atexit@plt+0x138e4> │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1f6d4 <__cxa_atexit@plt+0x1390c> │ │ │ │ - ldr r8, [pc, #184] @ 1f6f0 <__cxa_atexit@plt+0x13928> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #180] @ 1f6f4 <__cxa_atexit@plt+0x1392c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - ldr sl, [pc, #160] @ 1f6f8 <__cxa_atexit@plt+0x13930> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r6, #20]! │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - sub r8, r3, #67 @ 0x43 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r2, [pc, #140] @ 1f6fc <__cxa_atexit@plt+0x13934> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #-16] │ │ │ │ - stmdb r6, {r0, r1, r7} │ │ │ │ - mov r1, r6 │ │ │ │ - str sl, [r1, #12]! │ │ │ │ - add r2, r6, #20 │ │ │ │ - stm r2, {r9, ip, lr} │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #22 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1f6dc <__cxa_atexit@plt+0x13914> │ │ │ │ - ldr r7, [pc, #44] @ 1f6ec <__cxa_atexit@plt+0x13924> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r7, ip} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ - b 1f6e0 <__cxa_atexit@plt+0x13918> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - andseq r2, r9, #164, 28 @ 0xa40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1f754 <__cxa_atexit@plt+0x1398c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1f74c <__cxa_atexit@plt+0x13984> │ │ │ │ - ldr r3, [pc, #44] @ 1f75c <__cxa_atexit@plt+0x13994> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 1f760 <__cxa_atexit@plt+0x13998> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 1414e4c <__cxa_atexit@plt+0x1409084> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1edc4 <__cxa_atexit@plt+0x12ffc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [pc, #80] @ 1edd4 <__cxa_atexit@plt+0x1300c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 1edd8 <__cxa_atexit@plt+0x13010> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #72] @ 1eddc <__cxa_atexit@plt+0x13014> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + str r2, [r6] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1edbc <__cxa_atexit@plt+0x12ff4> │ │ │ │ + b 1ede8 <__cxa_atexit@plt+0x13020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andseq r2, r9, #188, 24 @ 0xbc00 │ │ │ │ - andseq r2, r9, #176, 26 @ 0x2c00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r8, [pc, #4] @ 1f784 <__cxa_atexit@plt+0x139bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 144aee8 <__cxa_atexit@plt+0x143f120> │ │ │ │ - strheq r5, [lr, #33]! @ 0x21 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mvneq r5, r1, lsl sp │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1f818 <__cxa_atexit@plt+0x13a50> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1f824 <__cxa_atexit@plt+0x13a5c> │ │ │ │ - ldr r1, [pc, #144] @ 1f848 <__cxa_atexit@plt+0x13a80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #140] @ 1f84c <__cxa_atexit@plt+0x13a84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - sub r9, r6, #2 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1f834 <__cxa_atexit@plt+0x13a6c> │ │ │ │ - ldr r3, [pc, #100] @ 1f850 <__cxa_atexit@plt+0x13a88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1f808 <__cxa_atexit@plt+0x13a40> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1f610 <__cxa_atexit@plt+0x13848> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r2, #0 │ │ │ │ + cmp r3, #10 │ │ │ │ + movgt r2, #1 │ │ │ │ + ldr r3, [pc, #40] @ 1ee28 <__cxa_atexit@plt+0x13060> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3, r2, lsl #2] │ │ │ │ + ldr r2, [pc, #32] @ 1ee2c <__cxa_atexit@plt+0x13064> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #28] @ 1ee30 <__cxa_atexit@plt+0x13068> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r0, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andseq r3, r9, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1ee6c <__cxa_atexit@plt+0x130a4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #52] @ 1ee88 <__cxa_atexit@plt+0x130c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1f854 <__cxa_atexit@plt+0x13a8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 1ee8c <__cxa_atexit@plt+0x130c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + b 1ee34 <__cxa_atexit@plt+0x1306c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 1eed8 <__cxa_atexit@plt+0x13110> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #52] @ 1eef4 <__cxa_atexit@plt+0x1312c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andseq r2, r9, #48, 24 @ 0x3000 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r6, r4, #188, 30 @ 0x2f0 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 1eef8 <__cxa_atexit@plt+0x13130> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + b 1eea0 <__cxa_atexit@plt+0x130d8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1f8c4 <__cxa_atexit@plt+0x13afc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1f8d0 <__cxa_atexit@plt+0x13b08> │ │ │ │ - ldr lr, [pc, #84] @ 1f8e0 <__cxa_atexit@plt+0x13b18> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ 1f8e4 <__cxa_atexit@plt+0x13b1c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #76] @ 1f8e8 <__cxa_atexit@plt+0x13b20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r7, [pc, #52] @ 1f8ec <__cxa_atexit@plt+0x13b24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 1ee9fb8 <__cxa_atexit@plt+0x1ede1f0> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1ed0c <__cxa_atexit@plt+0x12f44> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1ef6c <__cxa_atexit@plt+0x131a4> │ │ │ │ + ldr r3, [pc, #60] @ 1ef8c <__cxa_atexit@plt+0x131c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 1ef90 <__cxa_atexit@plt+0x131c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + ldr r7, [pc, #32] @ 1ef94 <__cxa_atexit@plt+0x131cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r7, lsr #3 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andseq r2, r9, #112, 22 @ 0x1c000 │ │ │ │ - andseq r2, r9, #96, 24 @ 0x6000 │ │ │ │ - andeq r6, r4, #32, 30 @ 0x80 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andseq r3, r9, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r7, r4, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1f930 <__cxa_atexit@plt+0x13b68> │ │ │ │ - ldr r2, [pc, #44] @ 1f940 <__cxa_atexit@plt+0x13b78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - mov r0, #100 @ 0x64 │ │ │ │ - strd r0, [r3] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 13fa400 <__cxa_atexit@plt+0x13ee638> │ │ │ │ - ldr r7, [pc, #12] @ 1f944 <__cxa_atexit@plt+0x13b7c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1efe0 <__cxa_atexit@plt+0x13218> │ │ │ │ + ldr r3, [pc, #56] @ 1eff4 <__cxa_atexit@plt+0x1322c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #48] @ 1eff8 <__cxa_atexit@plt+0x13230> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #36] @ 1effc <__cxa_atexit@plt+0x13234> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + b 1ed0c <__cxa_atexit@plt+0x12f44> │ │ │ │ + ldr r7, [pc, #24] @ 1f000 <__cxa_atexit@plt+0x13238> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r6, r4, #244, 28 @ 0xf40 │ │ │ │ - andeq r6, r4, #204, 28 @ 0xcc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #72] @ 1f9a8 <__cxa_atexit@plt+0x13be0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-44 @ 0xffffffd4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1f998 <__cxa_atexit@plt+0x13bd0> │ │ │ │ - ldr r7, [pc, #52] @ 1f9ac <__cxa_atexit@plt+0x13be4> │ │ │ │ + andseq r3, r9, #72, 8 @ 0x48000000 │ │ │ │ + andseq r3, r9, #56, 8 @ 0x38000000 │ │ │ │ + andseq r3, r9, #96, 8 @ 0x60000000 │ │ │ │ + andeq r7, r4, #84, 10 @ 0x15000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp r7, fp │ │ │ │ + bcc 1f044 <__cxa_atexit@plt+0x1327c> │ │ │ │ + ldr r7, [pc, #48] @ 1f054 <__cxa_atexit@plt+0x1328c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f98c <__cxa_atexit@plt+0x13bc4> │ │ │ │ + beq 1f038 <__cxa_atexit@plt+0x13270> │ │ │ │ mov r7, r8 │ │ │ │ - b 1ed24 <__cxa_atexit@plt+0x12f5c> │ │ │ │ + b 1f068 <__cxa_atexit@plt+0x132a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f9b0 <__cxa_atexit@plt+0x13be8> │ │ │ │ + ldr r7, [pc, #12] @ 1f058 <__cxa_atexit@plt+0x13290> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffff3a8 │ │ │ │ - andeq r6, r4, #76, 28 @ 0x4c0 │ │ │ │ - andeq r6, r4, #80, 28 @ 0x500 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r7, r4, #8, 10 @ 0x2000000 │ │ │ │ + andeq r7, r4, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1f9e0 <__cxa_atexit@plt+0x13c18> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1f090 <__cxa_atexit@plt+0x132c8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1f09c <__cxa_atexit@plt+0x132d4> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1f010 <__cxa_atexit@plt+0x13248> │ │ │ │ + ldr r3, [pc, #28] @ 1f0c0 <__cxa_atexit@plt+0x132f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 1f9e4 <__cxa_atexit@plt+0x13c1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 13dc03c <__cxa_atexit@plt+0x13d0274> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1f0b8 <__cxa_atexit@plt+0x132f0> │ │ │ │ + b 1f0d0 <__cxa_atexit@plt+0x13308> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r6, r4, #136, 26 @ 0x2200 │ │ │ │ - andeq r6, r4, #28, 28 @ 0x1c0 │ │ │ │ + andeq r7, r4, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1fa34 <__cxa_atexit@plt+0x13c6c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1fa4c <__cxa_atexit@plt+0x13c84> │ │ │ │ - ldr r2, [pc, #76] @ 1fa64 <__cxa_atexit@plt+0x13c9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1fa68 <__cxa_atexit@plt+0x13ca0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1467410 <__cxa_atexit@plt+0x145b648> │ │ │ │ - ldr r7, [pc, #32] @ 1fa5c <__cxa_atexit@plt+0x13c94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #24] @ 1fa60 <__cxa_atexit@plt+0x13c98> │ │ │ │ + bne 1f0f0 <__cxa_atexit@plt+0x13328> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r0, [pc, #40] @ 1f110 <__cxa_atexit@plt+0x13348> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r6, r4, #192, 26 @ 0x3000 │ │ │ │ - andeq r6, r4, #180, 26 @ 0x2d00 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #16] @ 1f108 <__cxa_atexit@plt+0x13340> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #12] @ 1f10c <__cxa_atexit@plt+0x13344> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1414e4c <__cxa_atexit@plt+0x1409084> │ │ │ │ - andeq r6, r4, #164, 26 @ 0x2900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + mvneq r5, fp, lsr #19 │ │ │ │ + andseq r3, r9, #208, 6 @ 0x40000003 │ │ │ │ + andseq r3, r9, #236, 6 @ 0xb0000003 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f140 <__cxa_atexit@plt+0x13378> │ │ │ │ + ldr r3, [pc, #24] @ 1f148 <__cxa_atexit@plt+0x13380> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1fac0 <__cxa_atexit@plt+0x13cf8> │ │ │ │ - ldr r2, [pc, #44] @ 1fad0 <__cxa_atexit@plt+0x13d08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - mov r0, #100 @ 0x64 │ │ │ │ - strd r0, [r3] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 13fa400 <__cxa_atexit@plt+0x13ee638> │ │ │ │ - ldr r7, [pc, #12] @ 1fad4 <__cxa_atexit@plt+0x13d0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - andeq r6, r4, #100, 26 @ 0x1900 │ │ │ │ - andeq r6, r4, #76, 26 @ 0x1300 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andseq r3, r9, #184, 4 @ 0x8000000b │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f178 <__cxa_atexit@plt+0x133b0> │ │ │ │ + ldr r3, [pc, #24] @ 1f180 <__cxa_atexit@plt+0x133b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1fb18 <__cxa_atexit@plt+0x13d50> │ │ │ │ - ldr r2, [pc, #44] @ 1fb28 <__cxa_atexit@plt+0x13d60> │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r9, #128, 4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f1b0 <__cxa_atexit@plt+0x133e8> │ │ │ │ + ldr r3, [pc, #24] @ 1f1b8 <__cxa_atexit@plt+0x133f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r9, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f1e8 <__cxa_atexit@plt+0x13420> │ │ │ │ + ldr r3, [pc, #24] @ 1f1f0 <__cxa_atexit@plt+0x13428> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r9, #16, 4 │ │ │ │ + andeq r7, r4, #148, 6 @ 0x50000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f234 <__cxa_atexit@plt+0x1346c> │ │ │ │ + ldr r2, [pc, #36] @ 1f23c <__cxa_atexit@plt+0x13474> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - mov r0, #100 @ 0x64 │ │ │ │ - strd r0, [r3] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 13fa400 <__cxa_atexit@plt+0x13ee638> │ │ │ │ - ldr r7, [pc, #12] @ 1fb2c <__cxa_atexit@plt+0x13d64> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #32] @ 1f240 <__cxa_atexit@plt+0x13478> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + stmib r5, {r1, r8} │ │ │ │ + mov r8, r3 │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - andeq r6, r4, #12, 26 @ 0x300 │ │ │ │ - andeq r6, r4, #244, 24 @ 0xf400 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + mvneq r5, ip, lsr r9 │ │ │ │ + andeq r7, r4, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1fb6c <__cxa_atexit@plt+0x13da4> │ │ │ │ - ldr r3, [pc, #36] @ 1fb7c <__cxa_atexit@plt+0x13db4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1f268 <__cxa_atexit@plt+0x134a0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r7, r4, #32, 6 @ 0x80000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f2b4 <__cxa_atexit@plt+0x134ec> │ │ │ │ + ldr r3, [pc, #24] @ 1f2bc <__cxa_atexit@plt+0x134f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 19e933c <__cxa_atexit@plt+0x19dd574> │ │ │ │ - mov r3, #12 │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r6, r4, #164, 24 @ 0xa400 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1fbc8 <__cxa_atexit@plt+0x13e00> │ │ │ │ - ldr r3, [pc, #48] @ 1fbd8 <__cxa_atexit@plt+0x13e10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #36] @ 1fbdc <__cxa_atexit@plt+0x13e14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ - mov r3, #16 │ │ │ │ + andseq r3, r9, #68, 2 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f2ec <__cxa_atexit@plt+0x13524> │ │ │ │ + ldr r3, [pc, #24] @ 1f2f4 <__cxa_atexit@plt+0x1352c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - mvneq r4, ip, ror #28 │ │ │ │ - andeq r6, r4, #68, 24 @ 0x4400 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1fcac <__cxa_atexit@plt+0x13ee4> │ │ │ │ - ldr lr, [pc, #204] @ 1fcd4 <__cxa_atexit@plt+0x13f0c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - ldr r6, [pc, #188] @ 1fcd8 <__cxa_atexit@plt+0x13f10> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 1fc78 <__cxa_atexit@plt+0x13eb0> │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1fc88 <__cxa_atexit@plt+0x13ec0> │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1fcbc <__cxa_atexit@plt+0x13ef4> │ │ │ │ - ldr r2, [pc, #128] @ 1fce0 <__cxa_atexit@plt+0x13f18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 19e933c <__cxa_atexit@plt+0x19dd574> │ │ │ │ + andseq r3, r9, #12, 2 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f324 <__cxa_atexit@plt+0x1355c> │ │ │ │ + ldr r3, [pc, #24] @ 1f32c <__cxa_atexit@plt+0x13564> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r9, #212 @ 0xd4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f35c <__cxa_atexit@plt+0x13594> │ │ │ │ + ldr r3, [pc, #24] @ 1f364 <__cxa_atexit@plt+0x1359c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r9, #156 @ 0x9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + ldr r8, [pc, #4] @ 1f37c <__cxa_atexit@plt+0x135b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + mvneq r5, r6, lsl #17 │ │ │ │ + andeq r7, r4, #112, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f3bc <__cxa_atexit@plt+0x135f4> │ │ │ │ + ldr r3, [pc, #36] @ 1f3c4 <__cxa_atexit@plt+0x135fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1f3b4 <__cxa_atexit@plt+0x135ec> │ │ │ │ + b 1f3d4 <__cxa_atexit@plt+0x1360c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1fcc4 <__cxa_atexit@plt+0x13efc> │ │ │ │ - ldr r2, [pc, #64] @ 1fcdc <__cxa_atexit@plt+0x13f14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 19e933c <__cxa_atexit@plt+0x19dd574> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - b 1fcc8 <__cxa_atexit@plt+0x13f00> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andseq r2, r9, #212, 14 @ 0x3500000 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - andeq r6, r4, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r7, r4, #40, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldmib r5, {r3, r8} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1fd34 <__cxa_atexit@plt+0x13f6c> │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1fd58 <__cxa_atexit@plt+0x13f90> │ │ │ │ - ldr r2, [pc, #88] @ 1fd74 <__cxa_atexit@plt+0x13fac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 19e933c <__cxa_atexit@plt+0x19dd574> │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1fd64 <__cxa_atexit@plt+0x13f9c> │ │ │ │ - ldr r2, [pc, #40] @ 1fd70 <__cxa_atexit@plt+0x13fa8> │ │ │ │ + ldr r3, [pc, #12] @ 1f3e8 <__cxa_atexit@plt+0x13620> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r7, r4, #4, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1f454 <__cxa_atexit@plt+0x1368c> │ │ │ │ + ldr r3, [pc, #80] @ 1f460 <__cxa_atexit@plt+0x13698> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ 1f464 <__cxa_atexit@plt+0x1369c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 19e933c <__cxa_atexit@plt+0x19dd574> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r1, [pc, #72] @ 1f468 <__cxa_atexit@plt+0x136a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r2, r6 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 1f46c <__cxa_atexit@plt+0x136a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #40] @ 1f470 <__cxa_atexit@plt+0x136a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq r2, r9, #224, 30 @ 0x380 │ │ │ │ + andseq r2, r9, #200, 30 @ 0x320 │ │ │ │ + andseq r3, r9, #124 @ 0x7c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r7, r4, #100 @ 0x64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f4fc <__cxa_atexit@plt+0x13734> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1f4f4 <__cxa_atexit@plt+0x1372c> │ │ │ │ + ldr r3, [pc, #72] @ 1f504 <__cxa_atexit@plt+0x1373c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ 1f508 <__cxa_atexit@plt+0x13740> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 1f50c <__cxa_atexit@plt+0x13744> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [pc, #52] @ 1f510 <__cxa_atexit@plt+0x13748> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - andeq r6, r4, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1fdac <__cxa_atexit@plt+0x13fe4> │ │ │ │ - ldr r2, [pc, #32] @ 1fdbc <__cxa_atexit@plt+0x13ff4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ - b 182af4 <__cxa_atexit@plt+0x176d2c> │ │ │ │ - ldr r7, [pc, #12] @ 1fdc0 <__cxa_atexit@plt+0x13ff8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r6, r4, #128, 20 @ 0x80000 │ │ │ │ - andeq r6, r4, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andseq r2, r9, #28, 30 @ 0x70 │ │ │ │ + mvneq r5, r4, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1fdf8 <__cxa_atexit@plt+0x14030> │ │ │ │ - ldr r2, [pc, #144] @ 1fe74 <__cxa_atexit@plt+0x140ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1fe64 <__cxa_atexit@plt+0x1409c> │ │ │ │ - ldr lr, [pc, #104] @ 1fe78 <__cxa_atexit@plt+0x140b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - sub r0, r3, #15 │ │ │ │ - ldr lr, [pc, #76] @ 1fe7c <__cxa_atexit@plt+0x140b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #72] @ 1fe80 <__cxa_atexit@plt+0x140b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [pc, #64] @ 1fe84 <__cxa_atexit@plt+0x140bc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r1, r7, r8, r9} │ │ │ │ - add r1, r6, #24 │ │ │ │ - stm r1, {r2, r6, lr} │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - andseq r2, r9, #136, 12 @ 0x8800000 │ │ │ │ - andseq r2, r9, #208, 10 @ 0x34000000 │ │ │ │ - andseq r2, r9, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1fecc <__cxa_atexit@plt+0x14104> │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ff0c <__cxa_atexit@plt+0x14144> │ │ │ │ - ldr r2, [pc, #120] @ 1ff2c <__cxa_atexit@plt+0x14164> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r7, r4, #140 @ 0x8c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r3, [pc, #16] @ 1f558 <__cxa_atexit@plt+0x13790> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r8 │ │ │ │ + b 2074c <__cxa_atexit@plt+0x14984> │ │ │ │ + andseq r2, r9, #208, 28 @ 0xd00 │ │ │ │ + andeq r7, r4, #96 @ 0x60 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f5d8 <__cxa_atexit@plt+0x13810> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1f5d0 <__cxa_atexit@plt+0x13808> │ │ │ │ + ldr r3, [pc, #84] @ 1f5e0 <__cxa_atexit@plt+0x13818> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ 1f5e4 <__cxa_atexit@plt+0x1381c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + ldr r3, [pc, #52] @ 1f5e8 <__cxa_atexit@plt+0x13820> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + sub r3, r6, #3 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r8, [pc, #32] @ 1f5ec <__cxa_atexit@plt+0x13824> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 198bbac <__cxa_atexit@plt+0x197fde4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ff14 <__cxa_atexit@plt+0x1414c> │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + andseq r2, r9, #84, 28 @ 0x540 │ │ │ │ + andseq r2, r9, #36, 30 @ 0x90 │ │ │ │ + andseq r2, r9, #16, 30 @ 0x40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f620 <__cxa_atexit@plt+0x13858> │ │ │ │ + ldr r3, [pc, #28] @ 1f628 <__cxa_atexit@plt+0x13860> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r9, #220, 26 @ 0x3700 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1f6c4 <__cxa_atexit@plt+0x138fc> │ │ │ │ + ldr r9, [pc, #132] @ 1f6d4 <__cxa_atexit@plt+0x1390c> │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, #52] @ 1ff24 <__cxa_atexit@plt+0x1415c> │ │ │ │ + ldr ip, [r5] │ │ │ │ + sub r1, r6, #17 │ │ │ │ + ldr lr, [pc, #112] @ 1f6d8 <__cxa_atexit@plt+0x13910> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1ff28 <__cxa_atexit@plt+0x14160> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr sl, [pc, #108] @ 1f6dc <__cxa_atexit@plt+0x13914> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ + ldr r8, [pc, #100] @ 1f6e0 <__cxa_atexit@plt+0x13918> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r3, #-44]! @ 0xffffffd4 │ │ │ │ + ldr r8, [pc, #88] @ 1f6e4 <__cxa_atexit@plt+0x1391c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #-32]! @ 0xffffffe0 │ │ │ │ + mov r8, r6 │ │ │ │ + str r9, [r8, #-60]! @ 0xffffffc4 │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str sl, [r6, #-20] @ 0xffffffec │ │ │ │ + str r2, [r6, #-16] │ │ │ │ + str r0, [r6, #-12] │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + stmda r6, {r1, r3} │ │ │ │ + str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ - mov r6, #8 │ │ │ │ - b 1ff18 <__cxa_atexit@plt+0x14150> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r2, r9, #200, 10 @ 0x32000000 │ │ │ │ - andseq r2, r9, #24, 10 @ 0x6000000 │ │ │ │ - andseq r2, r9, #8, 12 @ 0x800000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 206c4 <__cxa_atexit@plt+0x148fc> │ │ │ │ - andeq r6, r4, #252, 16 @ 0xfc0000 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andseq r2, r9, #160, 26 @ 0x2800 │ │ │ │ + andseq r2, r9, #68, 28 @ 0x440 │ │ │ │ + andseq r2, r9, #100, 28 @ 0x640 │ │ │ │ + andseq r2, r9, #0, 28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1fff4 <__cxa_atexit@plt+0x1422c> │ │ │ │ - ldr r1, [pc, #184] @ 20014 <__cxa_atexit@plt+0x1424c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 20018 <__cxa_atexit@plt+0x14250> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f72c <__cxa_atexit@plt+0x13964> │ │ │ │ + ldr r3, [pc, #48] @ 1f734 <__cxa_atexit@plt+0x1396c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ 1f738 <__cxa_atexit@plt+0x13970> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #28] @ 1f73c <__cxa_atexit@plt+0x13974> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1ffdc <__cxa_atexit@plt+0x14214> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1ffe8 <__cxa_atexit@plt+0x14220> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 20000 <__cxa_atexit@plt+0x14238> │ │ │ │ - ldr r5, [pc, #116] @ 2001c <__cxa_atexit@plt+0x14254> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 20020 <__cxa_atexit@plt+0x14258> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 20024 <__cxa_atexit@plt+0x1425c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r2, r9, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r2, r9, #68, 8 @ 0x44000000 │ │ │ │ - andseq r2, r9, #64, 8 @ 0x40000000 │ │ │ │ - andeq r6, r4, #12, 16 @ 0xc0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 20088 <__cxa_atexit@plt+0x142c0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 20098 <__cxa_atexit@plt+0x142d0> │ │ │ │ - ldr r3, [pc, #76] @ 200ac <__cxa_atexit@plt+0x142e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 200b0 <__cxa_atexit@plt+0x142e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 200b4 <__cxa_atexit@plt+0x142ec> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r2, r9, #140, 6 @ 0x30000002 │ │ │ │ - andseq r2, r9, #144, 6 @ 0x40000002 │ │ │ │ - andeq r6, r4, #124, 14 @ 0x1f00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 200d8 <__cxa_atexit@plt+0x14310> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r2, r9, #220, 24 @ 0xdc00 │ │ │ │ + andseq r2, r9, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2012c <__cxa_atexit@plt+0x14364> │ │ │ │ - ldr lr, [pc, #60] @ 20144 <__cxa_atexit@plt+0x1437c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 20148 <__cxa_atexit@plt+0x14380> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r2, r9, #12, 8 @ 0xc000000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r6, r4, #96, 28 @ 0x600 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f7d0 <__cxa_atexit@plt+0x13a08> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 20194 <__cxa_atexit@plt+0x143cc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 201ac <__cxa_atexit@plt+0x143e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 201b0 <__cxa_atexit@plt+0x143e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r2, r9, #148, 6 @ 0x50000002 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r6, r4, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 20270 <__cxa_atexit@plt+0x144a8> │ │ │ │ - ldr r1, [pc, #184] @ 20290 <__cxa_atexit@plt+0x144c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 20294 <__cxa_atexit@plt+0x144cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 20258 <__cxa_atexit@plt+0x14490> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 20264 <__cxa_atexit@plt+0x1449c> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 2027c <__cxa_atexit@plt+0x144b4> │ │ │ │ - ldr r5, [pc, #116] @ 20298 <__cxa_atexit@plt+0x144d0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 2029c <__cxa_atexit@plt+0x144d4> │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1f7c8 <__cxa_atexit@plt+0x13a00> │ │ │ │ + ldr r3, [pc, #76] @ 1f7d8 <__cxa_atexit@plt+0x13a10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 202a0 <__cxa_atexit@plt+0x144d8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r1, [pc, #48] @ 1f7dc <__cxa_atexit@plt+0x13a14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + stmda r6, {r1, r2} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r9, r6, #10 │ │ │ │ + mov r7, r3 │ │ │ │ + b 2074c <__cxa_atexit@plt+0x14984> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ + andseq r2, r9, #92, 24 @ 0x5c00 │ │ │ │ + andseq r2, r9, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1f810 <__cxa_atexit@plt+0x13a48> │ │ │ │ + ldr r3, [pc, #28] @ 1f818 <__cxa_atexit@plt+0x13a50> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r2, r9, #0, 4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r2, r9, #200, 2 @ 0x32 │ │ │ │ - andseq r2, r9, #196, 2 @ 0x31 │ │ │ │ - andeq r6, r4, #144, 10 @ 0x24000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 20304 <__cxa_atexit@plt+0x1453c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 20314 <__cxa_atexit@plt+0x1454c> │ │ │ │ - ldr r3, [pc, #76] @ 20328 <__cxa_atexit@plt+0x14560> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 2032c <__cxa_atexit@plt+0x14564> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 20330 <__cxa_atexit@plt+0x14568> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andseq r2, r9, #236, 22 @ 0x3b000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov sl, fp │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1f8dc <__cxa_atexit@plt+0x13b14> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr fp, [r7, #11] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + ldr r9, [pc, #156] @ 1f8f0 <__cxa_atexit@plt+0x13b28> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + ldr ip, [pc, #148] @ 1f8f4 <__cxa_atexit@plt+0x13b2c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r8, [r6, #-68] @ 0xffffffbc │ │ │ │ + ldr r8, [pc, #140] @ 1f8f8 <__cxa_atexit@plt+0x13b30> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, r6 │ │ │ │ + str r8, [lr, #-60]! @ 0xffffffc4 │ │ │ │ + stmdb r6, {r9, lr} │ │ │ │ + str r0, [r6] │ │ │ │ + ldr r8, [pc, #120] @ 1f8fc <__cxa_atexit@plt+0x13b34> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r6 │ │ │ │ + str r8, [r9, #-48]! @ 0xffffffd0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r7, [pc, #104] @ 1f900 <__cxa_atexit@plt+0x13b38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r0, #-76]! @ 0xffffffb4 │ │ │ │ + str r0, [r6, #-52] @ 0xffffffcc │ │ │ │ + str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [pc, #72] @ 1f904 <__cxa_atexit@plt+0x13b3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #-20] @ 0xffffffec │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + str r9, [r6, #-12] │ │ │ │ + str fp, [r6, #-64] @ 0xffffffc0 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov fp, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r2, r9, #16, 2 │ │ │ │ - andseq r2, r9, #20, 2 │ │ │ │ - andeq r6, r4, #0, 10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 20354 <__cxa_atexit@plt+0x1458c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 203a8 <__cxa_atexit@plt+0x145e0> │ │ │ │ - ldr lr, [pc, #60] @ 203c0 <__cxa_atexit@plt+0x145f8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + mov r3, #80 @ 0x50 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov fp, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 203c4 <__cxa_atexit@plt+0x145fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r2, r9, #144, 2 @ 0x24 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andseq r2, r9, #180, 22 @ 0x2d000 │ │ │ │ + andseq r2, r9, #136, 24 @ 0x8800 │ │ │ │ + andseq r2, r9, #32, 24 @ 0x2000 │ │ │ │ + andseq r2, r9, #92, 24 @ 0x5c00 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andseq r2, r9, #48, 22 @ 0xc000 │ │ │ │ + andeq r6, r4, #176, 24 @ 0xb000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1f96c <__cxa_atexit@plt+0x13ba4> │ │ │ │ + ldr lr, [pc, #76] @ 1f97c <__cxa_atexit@plt+0x13bb4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #72] @ 1f980 <__cxa_atexit@plt+0x13bb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 20410 <__cxa_atexit@plt+0x14648> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 20428 <__cxa_atexit@plt+0x14660> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + str r2, [r3, #-36]! @ 0xffffffdc │ │ │ │ + str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ + sub r2, r6, #20 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + str r3, [r6] │ │ │ │ sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 2042c <__cxa_atexit@plt+0x14664> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r2, r9, #24, 2 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r6, r4, #4, 8 @ 0x4000000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + andeq r6, r4, #56, 24 @ 0x3800 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 204b4 <__cxa_atexit@plt+0x146ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 204c0 <__cxa_atexit@plt+0x146f8> │ │ │ │ - ldr lr, [pc, #108] @ 204d0 <__cxa_atexit@plt+0x14708> │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1fa14 <__cxa_atexit@plt+0x13c4c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1fa0c <__cxa_atexit@plt+0x13c44> │ │ │ │ + ldr r3, [pc, #104] @ 1fa1c <__cxa_atexit@plt+0x13c54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + ldr lr, [pc, #72] @ 1fa20 <__cxa_atexit@plt+0x13c58> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 204d4 <__cxa_atexit@plt+0x1470c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 204d8 <__cxa_atexit@plt+0x14710> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 204dc <__cxa_atexit@plt+0x14714> │ │ │ │ + ldr r9, [pc, #68] @ 1fa24 <__cxa_atexit@plt+0x13c5c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub sl, r6, #16 │ │ │ │ + stm sl, {r0, r7, lr} │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + mov sl, r6 │ │ │ │ + str r9, [sl, #-24]! @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r7, [pc, #32] @ 1fa28 <__cxa_atexit@plt+0x13c60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ + b 1eea844 <__cxa_atexit@plt+0x1edea7c> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + andseq r2, r9, #52, 20 @ 0x34000 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + andseq r2, r9, #228, 20 @ 0xe4000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1fa5c <__cxa_atexit@plt+0x13c94> │ │ │ │ + ldr r3, [pc, #28] @ 1fa64 <__cxa_atexit@plt+0x13c9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r9, #160, 18 @ 0x280000 │ │ │ │ + andeq r6, r4, #228, 20 @ 0xe4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1faa4 <__cxa_atexit@plt+0x13cdc> │ │ │ │ + ldr r3, [pc, #36] @ 1faac <__cxa_atexit@plt+0x13ce4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #32] @ 1fab0 <__cxa_atexit@plt+0x13ce8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r6, r4, #204, 20 @ 0xcc000 │ │ │ │ + andseq r2, r9, #88, 18 @ 0x160000 │ │ │ │ + andeq r6, r4, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1fb40 <__cxa_atexit@plt+0x13d78> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1fb38 <__cxa_atexit@plt+0x13d70> │ │ │ │ + ldr r2, [pc, #100] @ 1fb48 <__cxa_atexit@plt+0x13d80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #96] @ 1fb4c <__cxa_atexit@plt+0x13d84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r0, [pc, #76] @ 1fb50 <__cxa_atexit@plt+0x13d88> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r1, [r5, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1fb2c <__cxa_atexit@plt+0x13d64> │ │ │ │ + mov r7, r3 │ │ │ │ + b 1fb60 <__cxa_atexit@plt+0x13d98> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq r1, r9, #128, 30 @ 0x200 │ │ │ │ - andseq r1, r9, #224, 30 @ 0x380 │ │ │ │ - andseq r2, r9, #20 │ │ │ │ - andeq r6, r4, #92, 6 @ 0x70000001 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq r2, r9, #252, 16 @ 0xfc0000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andeq r6, r4, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 5b798 <__cxa_atexit@plt+0x4f9d0> │ │ │ │ + andeq r6, r4, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 20570 <__cxa_atexit@plt+0x147a8> │ │ │ │ - ldr lr, [pc, #116] @ 20578 <__cxa_atexit@plt+0x147b0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1fc30 <__cxa_atexit@plt+0x13e68> │ │ │ │ + ldr ip, [pc, #164] @ 1fc40 <__cxa_atexit@plt+0x13e78> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #160] @ 1fc44 <__cxa_atexit@plt+0x13e7c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r2, r6, #17 │ │ │ │ + ldr r9, [pc, #140] @ 1fc48 <__cxa_atexit@plt+0x13e80> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #136] @ 1fc4c <__cxa_atexit@plt+0x13e84> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r6, #-72] @ 0xffffffb8 │ │ │ │ + ldr r8, [pc, #128] @ 1fc50 <__cxa_atexit@plt+0x13e88> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r3, #-52]! @ 0xffffffcc │ │ │ │ + str r3, [r6] │ │ │ │ + ldr r8, [pc, #112] @ 1fc54 <__cxa_atexit@plt+0x13e8c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r3, #-64]! @ 0xffffffc0 │ │ │ │ + mov r8, r6 │ │ │ │ + str ip, [r8, #-40]! @ 0xffffffd8 │ │ │ │ + mov ip, r6 │ │ │ │ + str lr, [ip, #-80]! @ 0xffffffb0 │ │ │ │ + str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ + str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ + str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ + sub lr, r6, #28 │ │ │ │ + stm lr, {r0, r3, sl} │ │ │ │ + str r8, [r6, #-16] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + str r9, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r7, [r6, #-68] @ 0xffffffbc │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + andseq r2, r9, #76, 16 @ 0x4c0000 │ │ │ │ + andseq r2, r9, #240, 16 @ 0xf00000 │ │ │ │ + andseq r2, r9, #16, 18 @ 0x40000 │ │ │ │ + andseq r2, r9, #168, 16 @ 0xa80000 │ │ │ │ + andeq r6, r4, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1fc8c <__cxa_atexit@plt+0x13ec4> │ │ │ │ + ldr r3, [pc, #28] @ 1fc94 <__cxa_atexit@plt+0x13ecc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1fca8 <__cxa_atexit@plt+0x13ee0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r9, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r6, r4, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1fce8 <__cxa_atexit@plt+0x13f20> │ │ │ │ + ldr r3, [pc, #52] @ 1fcf0 <__cxa_atexit@plt+0x13f28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 20564 <__cxa_atexit@plt+0x1479c> │ │ │ │ + beq 1fcdc <__cxa_atexit@plt+0x13f14> │ │ │ │ mov r7, r8 │ │ │ │ - b 20588 <__cxa_atexit@plt+0x147c0> │ │ │ │ + b 1fd00 <__cxa_atexit@plt+0x13f38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r6, r4, #196, 4 @ 0x4000000c │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r6, r4, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 20658 <__cxa_atexit@plt+0x14890> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 205f4 <__cxa_atexit@plt+0x1482c> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 20608 <__cxa_atexit@plt+0x14840> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 20670 <__cxa_atexit@plt+0x148a8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1fd34 <__cxa_atexit@plt+0x13f6c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ 1fd50 <__cxa_atexit@plt+0x13f88> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1fd48 <__cxa_atexit@plt+0x13f80> │ │ │ │ + b 1fd64 <__cxa_atexit@plt+0x13f9c> │ │ │ │ + ldr r7, [pc, #24] @ 1fd54 <__cxa_atexit@plt+0x13f8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 20668 <__cxa_atexit@plt+0x148a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 2066c <__cxa_atexit@plt+0x148a4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 206c4 <__cxa_atexit@plt+0x148fc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r1, r9, #32, 28 @ 0x200 │ │ │ │ - andseq r1, r9, #248, 26 @ 0x3e00 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r6, r4, #204, 2 @ 0x33 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r2, r9, #196, 12 @ 0xc400000 │ │ │ │ + andeq r6, r4, #12, 16 @ 0xc0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 206a8 <__cxa_atexit@plt+0x148e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 206c4 <__cxa_atexit@plt+0x148fc> │ │ │ │ - andseq r1, r9, #164, 26 @ 0x2900 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2084c <__cxa_atexit@plt+0x14a84> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r2, [r9, #19] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r9, #23] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, lr, sl │ │ │ │ - add fp, r2, r1 │ │ │ │ - sub r3, r0, sl │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 2073c <__cxa_atexit@plt+0x14974> │ │ │ │ - add r2, lr, r1 │ │ │ │ - add r4, r2, sl │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb ip, [r4, r2] │ │ │ │ - sub r7, ip, #48 @ 0x30 │ │ │ │ - cmp r7, #10 │ │ │ │ - bcs 207c0 <__cxa_atexit@plt+0x149f8> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 20720 <__cxa_atexit@plt+0x14958> │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 20864 <__cxa_atexit@plt+0x14a9c> │ │ │ │ - ldr lr, [pc, #296] @ 208b8 <__cxa_atexit@plt+0x14af0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r2 │ │ │ │ - b 20840 <__cxa_atexit@plt+0x14a78> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r8, r1 │ │ │ │ - bcc 2088c <__cxa_atexit@plt+0x14ac4> │ │ │ │ - ldr lr, [pc, #152] @ 208b0 <__cxa_atexit@plt+0x14ae8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 209b4 <__cxa_atexit@plt+0x14bec> │ │ │ │ - ldr r7, [pc, #108] @ 208c0 <__cxa_atexit@plt+0x14af8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [pc, #24] @ 1fd94 <__cxa_atexit@plt+0x13fcc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 208bc <__cxa_atexit@plt+0x14af4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #32] @ 208b4 <__cxa_atexit@plt+0x14aec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r1, r9, #252, 24 @ 0xfc00 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r1, r9, #132, 26 @ 0x2100 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r5, r4, #244, 30 @ 0x3d0 │ │ │ │ - andeq r5, r4, #124, 30 @ 0x1f0 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r6, r4, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2091c <__cxa_atexit@plt+0x14b54> │ │ │ │ - ldr lr, [pc, #72] @ 20934 <__cxa_atexit@plt+0x14b6c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 209b4 <__cxa_atexit@plt+0x14bec> │ │ │ │ - ldr r3, [pc, #20] @ 20938 <__cxa_atexit@plt+0x14b70> │ │ │ │ + ldr r3, [pc, #12] @ 1fdb8 <__cxa_atexit@plt+0x13ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r1, r9, #40, 24 @ 0x2800 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r5, r4, #4, 30 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r6, r4, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 20994 <__cxa_atexit@plt+0x14bcc> │ │ │ │ - ldr lr, [pc, #68] @ 209ac <__cxa_atexit@plt+0x14be4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 209b4 <__cxa_atexit@plt+0x14bec> │ │ │ │ - ldr r3, [pc, #20] @ 209b0 <__cxa_atexit@plt+0x14be8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r1, r9, #172, 22 @ 0x2b000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 20a34 <__cxa_atexit@plt+0x14c6c> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 20a60 <__cxa_atexit@plt+0x14c98> │ │ │ │ - ldr lr, [pc, #144] @ 20a84 <__cxa_atexit@plt+0x14cbc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 20a88 <__cxa_atexit@plt+0x14cc0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 20a7c <__cxa_atexit@plt+0x14cb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r0, [pc, #24] @ 1fdec <__cxa_atexit@plt+0x14024> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20a58 <__cxa_atexit@plt+0x14c90> │ │ │ │ - b 20a98 <__cxa_atexit@plt+0x14cd0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 20a80 <__cxa_atexit@plt+0x14cb8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff54c │ │ │ │ - andseq r1, r9, #88, 20 @ 0x58000 │ │ │ │ - andeq r5, r4, #180, 26 @ 0x2d00 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r6, r4, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 1fe10 <__cxa_atexit@plt+0x14048> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r6, r4, #80, 14 @ 0x1400000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 1fe60 <__cxa_atexit@plt+0x14098> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r2, [pc, #48] @ 1fe6c <__cxa_atexit@plt+0x140a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 1fe70 <__cxa_atexit@plt+0x140a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + stmda r6, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r9, r6, #11 │ │ │ │ + b 1d7a598 <__cxa_atexit@plt+0x1d6e7d0> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r2, r9, #172, 12 @ 0xac00000 │ │ │ │ + andeq r6, r4, #240, 12 @ 0xf000000 │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20b68 <__cxa_atexit@plt+0x14da0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 20bbc <__cxa_atexit@plt+0x14df4> │ │ │ │ - ldr r8, [pc, #312] @ 20bf4 <__cxa_atexit@plt+0x14e2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 20bf8 <__cxa_atexit@plt+0x14e30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ + bne 1feb0 <__cxa_atexit@plt+0x140e8> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 20bfc <__cxa_atexit@plt+0x14e34> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 20c00 <__cxa_atexit@plt+0x14e38> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 20bcc <__cxa_atexit@plt+0x14e04> │ │ │ │ - ldr r2, [pc, #108] @ 20bec <__cxa_atexit@plt+0x14e24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 20bf0 <__cxa_atexit@plt+0x14e28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 20be8 <__cxa_atexit@plt+0x14e20> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff3c0 │ │ │ │ - andseq r1, r9, #220, 16 @ 0xdc0000 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq r1, r9, #16, 18 @ 0x40000 │ │ │ │ - andseq r1, r9, #232, 18 @ 0x3a0000 │ │ │ │ - andeq r5, r4, #48, 24 @ 0x3000 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ + ldr r3, [pc, #36] @ 1fec0 <__cxa_atexit@plt+0x140f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 1fec4 <__cxa_atexit@plt+0x140fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1e6dab4 <__cxa_atexit@plt+0x1e61cec> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1fca8 <__cxa_atexit@plt+0x13ee0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq r2, r9, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r6, r4, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1ff38 <__cxa_atexit@plt+0x14170> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 20c64 <__cxa_atexit@plt+0x14e9c> │ │ │ │ - ldr r2, [pc, #80] @ 20c7c <__cxa_atexit@plt+0x14eb4> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 1ff40 <__cxa_atexit@plt+0x14178> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #72] @ 1ff50 <__cxa_atexit@plt+0x14188> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 20c80 <__cxa_atexit@plt+0x14eb8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 20c84 <__cxa_atexit@plt+0x14ebc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff314 │ │ │ │ - andseq r1, r9, #48, 16 @ 0x300000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 20d30 <__cxa_atexit@plt+0x14f68> │ │ │ │ - andeq r5, r4, #232, 22 @ 0x3a000 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 20cc8 <__cxa_atexit@plt+0x14f00> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r2, [pc, #20] @ 20cd0 <__cxa_atexit@plt+0x14f08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 8b55d8 <__cxa_atexit@plt+0x8a9810> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andseq r1, r9, #52, 14 @ 0xd00000 │ │ │ │ - andeq r5, r4, #164, 22 @ 0x29000 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 20d0c <__cxa_atexit@plt+0x14f44> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r2, [pc, #20] @ 20d14 <__cxa_atexit@plt+0x14f4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 8b55d8 <__cxa_atexit@plt+0x8a9810> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + ldr r3, [pc, #64] @ 1ff54 <__cxa_atexit@plt+0x1418c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + str r7, [r6, #-12] │ │ │ │ + str r8, [r6, #-16] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r6] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andseq r1, r9, #240, 12 @ 0xf000000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r0, r0, r6, lsl #10 │ │ │ │ - andeq r5, r4, #96, 22 @ 0x18000 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov ip, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 20e04 <__cxa_atexit@plt+0x1503c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 20e0c <__cxa_atexit@plt+0x15044> │ │ │ │ - ldr r7, [ip, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [r1, #8]! │ │ │ │ - mov r0, r5 │ │ │ │ - ldr lr, [r0], #4 │ │ │ │ - cmp r2, #1 │ │ │ │ - ble 20da8 <__cxa_atexit@plt+0x14fe0> │ │ │ │ - ldrb lr, [lr] │ │ │ │ - cmp lr, #48 @ 0x30 │ │ │ │ - bne 20dd0 <__cxa_atexit@plt+0x15008> │ │ │ │ - ldr r6, [pc, #164] @ 20e28 <__cxa_atexit@plt+0x15060> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [ip, #8] │ │ │ │ - str r6, [r1] │ │ │ │ - ldr r6, [pc, #152] @ 20e2c <__cxa_atexit@plt+0x15064> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r0] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r5, [pc, #128] @ 20e30 <__cxa_atexit@plt+0x15068> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [r0] │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r3, [r1] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r5, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [pc, #92] @ 20e34 <__cxa_atexit@plt+0x1506c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r5, #20 │ │ │ │ - stm r0, {r7, r8, sl} │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r3 │ │ │ │ - b 20e14 <__cxa_atexit@plt+0x1504c> │ │ │ │ - mov r7, #20 │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1fca8 <__cxa_atexit@plt+0x13ee0> │ │ │ │ + mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, ip │ │ │ │ - bx r0 │ │ │ │ - andeq r5, r4, #232, 20 @ 0xe8000 │ │ │ │ - andseq r1, r9, #116, 12 @ 0x7400000 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - andeq r5, r4, #72, 20 @ 0x48000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + andseq r2, r9, #216, 8 @ 0xd8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + ldr r8, [pc, #4] @ 1ff6c <__cxa_atexit@plt+0x141a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldrdeq r4, [lr, #192]! @ 0xc0 │ │ │ │ + andeq r6, r4, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 20eec <__cxa_atexit@plt+0x15124> │ │ │ │ - ldr r2, [pc, #152] @ 20ef4 <__cxa_atexit@plt+0x1512c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 20ed0 <__cxa_atexit@plt+0x15108> │ │ │ │ - ldr r3, [pc, #112] @ 20ef8 <__cxa_atexit@plt+0x15130> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 1ffac <__cxa_atexit@plt+0x141e4> │ │ │ │ + ldr r3, [pc, #36] @ 1ffb4 <__cxa_atexit@plt+0x141ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r9, [r3, #16]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 20edc <__cxa_atexit@plt+0x15114> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 20d30 <__cxa_atexit@plt+0x14f68> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1ffa4 <__cxa_atexit@plt+0x141dc> │ │ │ │ + b 1ffc4 <__cxa_atexit@plt+0x141fc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r5, r4, #136, 18 @ 0x220000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r6, r4, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #80] @ 20f6c <__cxa_atexit@plt+0x151a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #12] @ 1ffd8 <__cxa_atexit@plt+0x14210> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 20f5c <__cxa_atexit@plt+0x15194> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldm r5, {r2, r8} │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 20d30 <__cxa_atexit@plt+0x14f68> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r5, r4, #20, 18 @ 0x50000 │ │ │ │ - andeq r0, r0, r6, lsr #2 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r6, r4, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 20d30 <__cxa_atexit@plt+0x14f68> │ │ │ │ - andeq r5, r4, #236, 16 @ 0xec0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 21080 <__cxa_atexit@plt+0x152b8> │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ldr r4, [r8, #3] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - add r4, r3, r1 │ │ │ │ - add ip, r4, r0 │ │ │ │ - ldr r4, [r7, #1] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r4, [r7, #5] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr lr, [r7, #9] │ │ │ │ - sub r4, r2, r1 │ │ │ │ - cmp r4, #1 │ │ │ │ - blt 2103c <__cxa_atexit@plt+0x15274> │ │ │ │ - str r6, [sp] │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r0, r0, r3 │ │ │ │ - mov r6, #0 │ │ │ │ - ldrb r3, [r0, r6] │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs 21034 <__cxa_atexit@plt+0x1526c> │ │ │ │ - add r6, r6, #1 │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 21014 <__cxa_atexit@plt+0x1524c> │ │ │ │ - b 21038 <__cxa_atexit@plt+0x15270> │ │ │ │ - mov r4, r6 │ │ │ │ - ldr r6, [sp] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - str r4, [r5, #40] @ 0x28 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r4, [r5, #4] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r4, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r4, [r5, #28] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r8, fp │ │ │ │ - b 21088 <__cxa_atexit@plt+0x152c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 211b0 <__cxa_atexit@plt+0x153e8> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 2114c <__cxa_atexit@plt+0x15384> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r8, [r0, #36]! @ 0x24 │ │ │ │ - ldr lr, [r0, #-16] │ │ │ │ - ldr r9, [r0, #-8] │ │ │ │ - mov r1, r0 │ │ │ │ - ldr fp, [r1, #-4]! │ │ │ │ - add lr, lr, r2 │ │ │ │ - cmp lr, fp │ │ │ │ - bne 2117c <__cxa_atexit@plt+0x153b4> │ │ │ │ - ldr r1, [pc, #232] @ 211cc <__cxa_atexit@plt+0x15404> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 20044 <__cxa_atexit@plt+0x1427c> │ │ │ │ + ldr r3, [pc, #80] @ 20050 <__cxa_atexit@plt+0x14288> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ 20054 <__cxa_atexit@plt+0x1428c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 20058 <__cxa_atexit@plt+0x14290> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r1, [sp] │ │ │ │ - sub r1, r6, #23 │ │ │ │ - ldr fp, [pc, #208] @ 211d0 <__cxa_atexit@plt+0x15408> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r2, [pc, #188] @ 211d4 <__cxa_atexit@plt+0x1540c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [sp] │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, lr │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 206c4 <__cxa_atexit@plt+0x148fc> │ │ │ │ - ldr r6, [pc, #132] @ 211d8 <__cxa_atexit@plt+0x15410> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r6, [r5, #40] @ 0x28 │ │ │ │ - ldr r6, [pc, #116] @ 211dc <__cxa_atexit@plt+0x15414> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #36]! @ 0x24 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - add r0, r3, #8 │ │ │ │ - ldr r2, [pc, #92] @ 211e4 <__cxa_atexit@plt+0x1541c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str r9, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r9, r6, #23 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r8, ip │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 20d30 <__cxa_atexit@plt+0x14f68> │ │ │ │ - ldr r7, [pc, #40] @ 211e0 <__cxa_atexit@plt+0x15418> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r2, r6 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 2005c <__cxa_atexit@plt+0x14294> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #40] @ 20060 <__cxa_atexit@plt+0x14298> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r1, r9, #36, 6 @ 0x90000000 │ │ │ │ - andseq r1, r9, #20, 8 @ 0x14000000 │ │ │ │ - andseq r1, r9, #220, 4 @ 0xc000000d │ │ │ │ - andeq r5, r4, #4, 14 @ 0x100000 │ │ │ │ - andseq r1, r9, #160, 4 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andseq r1, r9, #232, 4 @ 0x8000000e │ │ │ │ - andeq r5, r4, #172, 12 @ 0xac00000 │ │ │ │ - andeq lr, r0, fp, lsl #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 21088 <__cxa_atexit@plt+0x152c0> │ │ │ │ - andeq r5, r4, #140, 12 @ 0x8c00000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq r2, r9, #240, 6 @ 0xc0000003 │ │ │ │ + andseq r2, r9, #216, 6 @ 0x60000003 │ │ │ │ + andseq r2, r9, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 21248 <__cxa_atexit@plt+0x15480> │ │ │ │ - ldr r2, [pc, #40] @ 21250 <__cxa_atexit@plt+0x15488> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r6, r4, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 200e0 <__cxa_atexit@plt+0x14318> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 200d8 <__cxa_atexit@plt+0x14310> │ │ │ │ + ldr r3, [pc, #60] @ 200e8 <__cxa_atexit@plt+0x14320> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 200ec <__cxa_atexit@plt+0x14324> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [pc, #48] @ 200f0 <__cxa_atexit@plt+0x14328> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r5, r4, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 21298 <__cxa_atexit@plt+0x154d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + mvneq r4, sl, ror fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2128c <__cxa_atexit@plt+0x154c4> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 20fb4 <__cxa_atexit@plt+0x151ec> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r6, r4, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 20148 <__cxa_atexit@plt+0x14380> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 20158 <__cxa_atexit@plt+0x14390> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6] │ │ │ │ + mov r9, r6 │ │ │ │ + str r2, [r9, #-8]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r5, r4, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 20fb4 <__cxa_atexit@plt+0x151ec> │ │ │ │ - andeq r5, r4, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 21324 <__cxa_atexit@plt+0x1555c> │ │ │ │ - ldr r3, [pc, #84] @ 21334 <__cxa_atexit@plt+0x1556c> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r6, r4, #148, 6 @ 0x50000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 201d4 <__cxa_atexit@plt+0x1440c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 201cc <__cxa_atexit@plt+0x14404> │ │ │ │ + ldr r3, [pc, #80] @ 201dc <__cxa_atexit@plt+0x14414> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 21314 <__cxa_atexit@plt+0x1554c> │ │ │ │ - ldr r7, [pc, #60] @ 21338 <__cxa_atexit@plt+0x15570> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ + ldr r2, [pc, #76] @ 201e0 <__cxa_atexit@plt+0x14418> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 201e4 <__cxa_atexit@plt+0x1441c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 201e8 <__cxa_atexit@plt+0x14420> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andseq r2, r9, #76, 4 @ 0xc0000004 │ │ │ │ + @ instruction: 0x01ee4a95 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r6, r4, #148, 6 @ 0x50000002 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 20248 <__cxa_atexit@plt+0x14480> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #36] @ 20258 <__cxa_atexit@plt+0x14490> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + mov r8, r6 │ │ │ │ + str r1, [r8, #-12]! │ │ │ │ + b 1f204 <__cxa_atexit@plt+0x1343c> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2133c <__cxa_atexit@plt+0x15574> │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r6, r4, #76, 6 @ 0x30000001 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 202f8 <__cxa_atexit@plt+0x14530> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 202f0 <__cxa_atexit@plt+0x14528> │ │ │ │ + ldr r3, [pc, #116] @ 20300 <__cxa_atexit@plt+0x14538> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr lr, [r7, #24] │ │ │ │ + ldr r8, [r7, #28] │ │ │ │ + ldr r7, [pc, #84] @ 20304 <__cxa_atexit@plt+0x1453c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r9, [pc, #80] @ 20308 <__cxa_atexit@plt+0x14540> │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmdb r6, {r1, r3} │ │ │ │ + str r0, [r6] │ │ │ │ + ldr r0, [pc, #68] @ 2030c <__cxa_atexit@plt+0x14544> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r6, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-20]! @ 0xffffffec │ │ │ │ + str lr, [r5, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #-16]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + b 1fca8 <__cxa_atexit@plt+0x13ee0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r5, r4, #148, 10 @ 0x25000000 │ │ │ │ - andeq r5, r4, #104, 10 @ 0x1a000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andseq r2, r9, #92, 2 │ │ │ │ + @ instruction: 0xfffff9f4 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andeq r6, r4, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 2136c <__cxa_atexit@plt+0x155a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r5, r4, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ + ldr r3, [pc, #16] @ 20334 <__cxa_atexit@plt+0x1456c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r6, r4, #32, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 20364 <__cxa_atexit@plt+0x1459c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1c4fb00 <__cxa_atexit@plt+0x1c43d38> │ │ │ │ + andeq r6, r4, #52, 4 @ 0x40000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 2144c <__cxa_atexit@plt+0x15684> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr lr, [sl, #15] │ │ │ │ - ldr ip, [r3, #-12] │ │ │ │ - ldr r0, [r3, #-8] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r3, #-4] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - mov r2, r1 │ │ │ │ - str r7, [r2, #36]! @ 0x24 │ │ │ │ - ldr r8, [pc, #144] @ 2145c <__cxa_atexit@plt+0x15694> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov fp, r2 │ │ │ │ - str r8, [fp, #-20]! @ 0xffffffec │ │ │ │ - ldr r9, [pc, #132] @ 21460 <__cxa_atexit@plt+0x15698> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r8, r2 │ │ │ │ - str r9, [r8, #-32]! @ 0xffffffe0 │ │ │ │ - str r0, [r2, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r2, #-16] │ │ │ │ - ldr r0, [pc, #108] @ 21464 <__cxa_atexit@plt+0x1569c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - str fp, [r2, #-8] │ │ │ │ - str r8, [r2, #-4] │ │ │ │ - sub r7, r6, #17 │ │ │ │ - cmp ip, lr │ │ │ │ - bne 21438 <__cxa_atexit@plt+0x15670> │ │ │ │ - ldr r2, [pc, #80] @ 21468 <__cxa_atexit@plt+0x156a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r1, #40]! @ 0x28 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - ldm sp, {r9, sl, fp} │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, sl │ │ │ │ - ldm sp, {r9, sl, fp} │ │ │ │ - b 20fb4 <__cxa_atexit@plt+0x151ec> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffa78 │ │ │ │ - @ instruction: 0xfffff950 │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 237b0 <__cxa_atexit@plt+0x179e8> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 219f0 <__cxa_atexit@plt+0x15c28> │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 21528 <__cxa_atexit@plt+0x15760> │ │ │ │ - ldr lr, [pc, #156] @ 21548 <__cxa_atexit@plt+0x15780> │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 203e0 <__cxa_atexit@plt+0x14618> │ │ │ │ + ldr lr, [pc, #88] @ 203f0 <__cxa_atexit@plt+0x14628> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r8, [pc, #140] @ 2154c <__cxa_atexit@plt+0x15784> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add sl, r7, #7 │ │ │ │ + ldm sl, {r1, r3, sl} │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr r9, [pc, #68] @ 203f4 <__cxa_atexit@plt+0x1462c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r8, [r6] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #-40]! @ 0xffffffd8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ + sub lr, r6, #28 │ │ │ │ + stm lr, {r1, r3, sl} │ │ │ │ + sub lr, r6, #16 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andseq r2, r9, #88 @ 0x58 │ │ │ │ + andeq r6, r4, #192, 2 @ 0x30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + b 2074c <__cxa_atexit@plt+0x14984> │ │ │ │ + andeq r6, r4, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 204a8 <__cxa_atexit@plt+0x146e0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 204a0 <__cxa_atexit@plt+0x146d8> │ │ │ │ + ldr lr, [pc, #100] @ 204b0 <__cxa_atexit@plt+0x146e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #96] @ 204b4 <__cxa_atexit@plt+0x146ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r8, r7, #16 │ │ │ │ + ldm r8, {r0, r3, r8} │ │ │ │ + str lr, [r6, #-12] │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + str r1, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + ldr r2, [pc, #56] @ 204b8 <__cxa_atexit@plt+0x146f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + ldr r8, [pc, #32] @ 204bc <__cxa_atexit@plt+0x146f4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2151c <__cxa_atexit@plt+0x15754> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 21534 <__cxa_atexit@plt+0x1576c> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr lr, [pc, #88] @ 21550 <__cxa_atexit@plt+0x15788> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r3} │ │ │ │ + b 198bbac <__cxa_atexit@plt+0x197fde4> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andseq r1, r9, #148, 30 @ 0x250 │ │ │ │ + andseq r2, r9, #88 @ 0x58 │ │ │ │ + andseq r2, r9, #64 @ 0x40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 204f0 <__cxa_atexit@plt+0x14728> │ │ │ │ + ldr r3, [pc, #28] @ 204f8 <__cxa_atexit@plt+0x14730> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r9, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 20590 <__cxa_atexit@plt+0x147c8> │ │ │ │ + ldr r9, [pc, #128] @ 205a0 <__cxa_atexit@plt+0x147d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - add r1, r7, r1 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #112] @ 205a4 <__cxa_atexit@plt+0x147dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [pc, #108] @ 205a8 <__cxa_atexit@plt+0x147e0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ + ldr r3, [pc, #100] @ 205ac <__cxa_atexit@plt+0x147e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r1, r6 │ │ │ │ + str r3, [r1, #-40]! @ 0xffffffd8 │ │ │ │ + ldr r8, [pc, #88] @ 205b0 <__cxa_atexit@plt+0x147e8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r0, #-56]! @ 0xffffffc8 │ │ │ │ + str r0, [r6, #-20] @ 0xffffffec │ │ │ │ + str sl, [r6, #-16] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r1, [r6] │ │ │ │ + str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andseq r1, r9, #212, 28 @ 0xd40 │ │ │ │ + andseq r1, r9, #112, 30 @ 0x1c0 │ │ │ │ + andseq r1, r9, #152, 30 @ 0x260 │ │ │ │ + andseq r1, r9, #52, 30 @ 0xd0 │ │ │ │ + andeq r6, r4, #8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 205ec <__cxa_atexit@plt+0x14824> │ │ │ │ + ldr r3, [pc, #32] @ 205f4 <__cxa_atexit@plt+0x1482c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + b 2074c <__cxa_atexit@plt+0x14984> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andseq r1, r9, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 20628 <__cxa_atexit@plt+0x14860> │ │ │ │ + ldr r3, [pc, #28] @ 20630 <__cxa_atexit@plt+0x14868> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andseq r0, r9, #48, 30 @ 0xc0 │ │ │ │ - andseq r0, r9, #140, 30 @ 0x230 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andseq r1, r9, #212, 26 @ 0x3500 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 206cc <__cxa_atexit@plt+0x14904> │ │ │ │ + ldr r9, [pc, #132] @ 206dc <__cxa_atexit@plt+0x14914> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5] │ │ │ │ + sub r1, r6, #18 │ │ │ │ + ldr lr, [pc, #112] @ 206e0 <__cxa_atexit@plt+0x14918> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [pc, #108] @ 206e4 <__cxa_atexit@plt+0x1491c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ + ldr r8, [pc, #100] @ 206e8 <__cxa_atexit@plt+0x14920> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r3, #-44]! @ 0xffffffd4 │ │ │ │ + ldr r8, [pc, #88] @ 206ec <__cxa_atexit@plt+0x14924> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #-32]! @ 0xffffffe0 │ │ │ │ + mov r8, r6 │ │ │ │ + str r9, [r8, #-60]! @ 0xffffffc4 │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str sl, [r6, #-20] @ 0xffffffec │ │ │ │ + str r2, [r6, #-16] │ │ │ │ + str r0, [r6, #-12] │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + stmda r6, {r1, r3} │ │ │ │ + str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andseq r1, r9, #152, 26 @ 0x2600 │ │ │ │ + andseq r1, r9, #56, 28 @ 0x380 │ │ │ │ + andseq r1, r9, #92, 28 @ 0x5c0 │ │ │ │ + andseq r1, r9, #248, 26 @ 0x3e00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2159c <__cxa_atexit@plt+0x157d4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #44] @ 215a8 <__cxa_atexit@plt+0x157e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 20728 <__cxa_atexit@plt+0x14960> │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - add r1, r7, r1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + ldr r3, [pc, #28] @ 20738 <__cxa_atexit@plt+0x14970> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmda r6, {r3, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r0, r9, #8, 30 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 215f4 <__cxa_atexit@plt+0x1582c> │ │ │ │ - ldr lr, [pc, #48] @ 21604 <__cxa_atexit@plt+0x1583c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r7, {r0, r2, r7} │ │ │ │ - ldr r1, [r5] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 21658 <__cxa_atexit@plt+0x15890> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r5, r4, #208, 4 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andseq r1, r9, #236, 24 @ 0xec00 │ │ │ │ + andeq r5, r4, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r1, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 21714 <__cxa_atexit@plt+0x1594c> │ │ │ │ - ldmib r7, {r2, r3} │ │ │ │ - cmp r1, #69 @ 0x45 │ │ │ │ - beq 216a8 <__cxa_atexit@plt+0x158e0> │ │ │ │ - cmp r1, #101 @ 0x65 │ │ │ │ - bne 21700 <__cxa_atexit@plt+0x15938> │ │ │ │ - mov r1, #101 @ 0x65 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcs 216c8 <__cxa_atexit@plt+0x15900> │ │ │ │ - ldr r7, [pc, #168] @ 2174c <__cxa_atexit@plt+0x15984> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 21730 <__cxa_atexit@plt+0x15968> │ │ │ │ - mov r1, #69 @ 0x45 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 21728 <__cxa_atexit@plt+0x15960> │ │ │ │ - ldr r1, [pc, #128] @ 21750 <__cxa_atexit@plt+0x15988> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r2, r0, #1 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r3, #3 │ │ │ │ - ldr r8, [pc, #92] @ 21754 <__cxa_atexit@plt+0x1598c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r1, [r5] │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 2079c <__cxa_atexit@plt+0x149d4> │ │ │ │ + ldr lr, [pc, #68] @ 207a4 <__cxa_atexit@plt+0x149dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r3, [r7, #13] │ │ │ │ + str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r0, r2, r3} │ │ │ │ + add lr, r5, #16 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 20790 <__cxa_atexit@plt+0x149c8> │ │ │ │ + mov r7, sl │ │ │ │ + b 207b4 <__cxa_atexit@plt+0x149ec> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21748 <__cxa_atexit@plt+0x15980> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r0, r9, #160, 26 @ 0x2800 │ │ │ │ - andseq r0, r9, #40, 28 @ 0x280 │ │ │ │ - andeq r5, r4, #196, 2 @ 0x31 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 217ac <__cxa_atexit@plt+0x159e4> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 217c8 <__cxa_atexit@plt+0x15a00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 217cc <__cxa_atexit@plt+0x15a04> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 217d0 <__cxa_atexit@plt+0x15a08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r0, r9, #228, 24 @ 0xe400 │ │ │ │ - andseq r0, r9, #120, 26 @ 0x1e00 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r5, r4, #72, 2 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r5, r4, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 21828 <__cxa_atexit@plt+0x15a60> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 21844 <__cxa_atexit@plt+0x15a7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 21848 <__cxa_atexit@plt+0x15a80> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 2184c <__cxa_atexit@plt+0x15a84> │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 2082c <__cxa_atexit@plt+0x14a64> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 20884 <__cxa_atexit@plt+0x14abc> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 208d4 <__cxa_atexit@plt+0x14b0c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 2090c <__cxa_atexit@plt+0x14b44> │ │ │ │ + ldr r3, [pc, #300] @ 2092c <__cxa_atexit@plt+0x14b64> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r0, r9, #104, 24 @ 0x6800 │ │ │ │ - andseq r0, r9, #252, 24 @ 0xfc00 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r5, r4, #200 @ 0xc8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 218dc <__cxa_atexit@plt+0x15b14> │ │ │ │ - ldr r2, [pc, #112] @ 218e4 <__cxa_atexit@plt+0x15b1c> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub r2, r6, #9 │ │ │ │ + ldr r1, [pc, #284] @ 20930 <__cxa_atexit@plt+0x14b68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r6, r0 │ │ │ │ + bhi 20900 <__cxa_atexit@plt+0x14b38> │ │ │ │ + ldr lr, [pc, #212] @ 20918 <__cxa_atexit@plt+0x14b50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #208] @ 2091c <__cxa_atexit@plt+0x14b54> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #-32]! @ 0xffffffe0 │ │ │ │ + str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r6, #-20] @ 0xffffffec │ │ │ │ + str r7, [r6, #-16] │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + str r9, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r6, r0 │ │ │ │ + bhi 20900 <__cxa_atexit@plt+0x14b38> │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr lr, [pc, #132] @ 20924 <__cxa_atexit@plt+0x14b5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ 20928 <__cxa_atexit@plt+0x14b60> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #-32]! @ 0xffffffe0 │ │ │ │ + str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ + sub r3, r6, #20 │ │ │ │ + stm r3, {r1, r2, r9} │ │ │ │ + stmdb r6, {r7, lr} │ │ │ │ + str r0, [r6] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [pc, #68] @ 20920 <__cxa_atexit@plt+0x14b58> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 218d0 <__cxa_atexit@plt+0x15b08> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 218e8 <__cxa_atexit@plt+0x15b20> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 218d0 <__cxa_atexit@plt+0x15b08> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + str r7, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 208f4 <__cxa_atexit@plt+0x14b2c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 20940 <__cxa_atexit@plt+0x14b78> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - b 21658 <__cxa_atexit@plt+0x15890> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r5, r4, #48 @ 0x30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + @ instruction: 0xfffffb7c │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andseq r1, r9, #144, 24 @ 0x9000 │ │ │ │ + andeq r5, r4, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #60] @ 21940 <__cxa_atexit@plt+0x15b78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 21938 <__cxa_atexit@plt+0x15b70> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 20974 <__cxa_atexit@plt+0x14bac> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldr r2, [pc, #40] @ 20984 <__cxa_atexit@plt+0x14bbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 21658 <__cxa_atexit@plt+0x15890> │ │ │ │ + str r3, [r5, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2097c <__cxa_atexit@plt+0x14bb4> │ │ │ │ + b 20994 <__cxa_atexit@plt+0x14bcc> │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 20a70 <__cxa_atexit@plt+0x14ca8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r4, r4, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r5, r4, #52, 24 @ 0x3400 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldrb r7, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 21658 <__cxa_atexit@plt+0x15890> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 219c0 <__cxa_atexit@plt+0x15bf8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 219d4 <__cxa_atexit@plt+0x15c0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r0, r9, #80, 22 @ 0x14000 │ │ │ │ - @ instruction: 0xfffffa94 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r4, r4, #88, 30 @ 0x160 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 21a5c <__cxa_atexit@plt+0x15c94> │ │ │ │ - ldmib r7, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r3], #-20 @ 0xffffffec │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 21a38 <__cxa_atexit@plt+0x15c70> │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 21aa8 <__cxa_atexit@plt+0x15ce0> │ │ │ │ - ldr r2, [pc, #44] @ 21a6c <__cxa_atexit@plt+0x15ca4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - stm ip, {r2, r8, sl} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1e1f75c <__cxa_atexit@plt+0x1e13994> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r0, [pc, #64] @ 209dc <__cxa_atexit@plt+0x14c14> │ │ │ │ + add r0, pc, r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 209d4 <__cxa_atexit@plt+0x14c0c> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + beq 209d4 <__cxa_atexit@plt+0x14c0c> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r0, [pc, #20] @ 209e0 <__cxa_atexit@plt+0x14c18> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r4, r4, #188, 28 @ 0xbc0 │ │ │ │ - andeq r0, r0, r6, lsl #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 21aa8 <__cxa_atexit@plt+0x15ce0> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #84 @ 0x54 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 21c10 <__cxa_atexit@plt+0x15e48> │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r8, [sp, #24] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r7, [pc, #324] @ 21c30 <__cxa_atexit@plt+0x15e68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [r9, #3] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r4, [r9, #7] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r4, [r9, #11] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r9, #15] │ │ │ │ - mov r2, r1 │ │ │ │ - str r7, [r2, #48]! @ 0x30 │ │ │ │ - sub r3, r6, #63 @ 0x3f │ │ │ │ - ldr lr, [pc, #280] @ 21c34 <__cxa_atexit@plt+0x15e6c> │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 20a38 <__cxa_atexit@plt+0x14c70> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr lr, [pc, #64] @ 20a50 <__cxa_atexit@plt+0x14c88> │ │ │ │ add lr, pc, lr │ │ │ │ - mov ip, r2 │ │ │ │ - str lr, [ip, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #268] @ 21c38 <__cxa_atexit@plt+0x15e70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov lr, r2 │ │ │ │ - str r7, [lr, #-16]! │ │ │ │ - str r0, [r2, #-40] @ 0xffffffd8 │ │ │ │ - str fp, [r2, #-36] @ 0xffffffdc │ │ │ │ - str r8, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #244] @ 21c3c <__cxa_atexit@plt+0x15e74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-12] │ │ │ │ - stmdb r2, {r3, fp} │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str ip, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str fp, [r2, #20] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bge 21bc8 <__cxa_atexit@plt+0x15e00> │ │ │ │ - add r6, r2, #28 │ │ │ │ - add r0, r2, #24 │ │ │ │ - ldr r1, [pc, #188] @ 21c4c <__cxa_atexit@plt+0x15e84> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str lr, [r6, #-20] @ 0xffffffec │ │ │ │ + str r1, [r6, #-16] │ │ │ │ + str r0, [r6, #-12] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r0] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #160] @ 21c50 <__cxa_atexit@plt+0x15e88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [pc, #112] @ 21c40 <__cxa_atexit@plt+0x15e78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #108] @ 21c44 <__cxa_atexit@plt+0x15e7c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r7, [r1, #72] @ 0x48 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r1, #76] @ 0x4c │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r1, #80] @ 0x50 │ │ │ │ - str r0, [r1, #84] @ 0x54 │ │ │ │ - str r4, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r7, [pc, #48] @ 21c48 <__cxa_atexit@plt+0x15e80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #84 @ 0x54 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r0 │ │ │ │ - mov fp, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffffa98 │ │ │ │ - @ instruction: 0xfffffae4 │ │ │ │ - andseq r0, r9, #60, 18 @ 0xf0000 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - andseq r0, r9, #144, 16 @ 0x900000 │ │ │ │ - andeq r4, r4, #216, 24 @ 0xd800 │ │ │ │ - andeq r0, r0, r7, lsl #22 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 20a54 <__cxa_atexit@plt+0x14c8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff96c │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r5, r4, #80, 22 @ 0x14000 │ │ │ │ + andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 21aa8 <__cxa_atexit@plt+0x15ce0> │ │ │ │ - andeq r4, r4, #172, 24 @ 0xac00 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 21cb4 <__cxa_atexit@plt+0x15eec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + b 209e4 <__cxa_atexit@plt+0x14c1c> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 20aac <__cxa_atexit@plt+0x14ce4> │ │ │ │ + ldr r2, [pc, #44] @ 20abc <__cxa_atexit@plt+0x14cf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21cac <__cxa_atexit@plt+0x15ee4> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 21658 <__cxa_atexit@plt+0x15890> │ │ │ │ + beq 20ab4 <__cxa_atexit@plt+0x14cec> │ │ │ │ + b 20acc <__cxa_atexit@plt+0x14d04> │ │ │ │ + str r3, [r5, #24] │ │ │ │ + b 20d54 <__cxa_atexit@plt+0x14f8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r4, r4, #100, 24 @ 0x6400 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r5, r4, #252, 20 @ 0xfc000 │ │ │ │ + andeq r0, r0, r6, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 21658 <__cxa_atexit@plt+0x15890> │ │ │ │ - andeq r4, r4, #88, 24 @ 0x5800 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 21d58 <__cxa_atexit@plt+0x15f90> │ │ │ │ - ldr r2, [pc, #92] @ 21d60 <__cxa_atexit@plt+0x15f98> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #32] @ 20afc <__cxa_atexit@plt+0x14d34> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #12] @ 20b00 <__cxa_atexit@plt+0x14d38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andseq r1, r9, #16, 18 @ 0x40000 │ │ │ │ + andeq r5, r4, #184, 20 @ 0xb8000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [pc, #20] @ 20b2c <__cxa_atexit@plt+0x14d64> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d4c <__cxa_atexit@plt+0x15f84> │ │ │ │ - ldr r3, [pc, #52] @ 21d64 <__cxa_atexit@plt+0x15f9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r4, r4, #212, 22 @ 0x35000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #16] @ 21d94 <__cxa_atexit@plt+0x15fcc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r4, r4, #164, 22 @ 0x29000 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r5, r4, #140, 20 @ 0x8c000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 20b50 <__cxa_atexit@plt+0x14d88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 21de8 <__cxa_atexit@plt+0x16020> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 21ddc <__cxa_atexit@plt+0x16014> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 219f0 <__cxa_atexit@plt+0x15c28> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r4, r4, #80, 22 @ 0x14000 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 219f0 <__cxa_atexit@plt+0x15c28> │ │ │ │ - andeq r4, r4, #196, 20 @ 0xc4000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 21ec8 <__cxa_atexit@plt+0x16100> │ │ │ │ - ldr lr, [pc, #156] @ 21ed0 <__cxa_atexit@plt+0x16108> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - mov r1, r5 │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - ldr lr, [pc, #136] @ 21ed4 <__cxa_atexit@plt+0x1610c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r1, {r0, lr} │ │ │ │ - str r7, [r1, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 21eac <__cxa_atexit@plt+0x160e4> │ │ │ │ - ldr r7, [pc, #116] @ 21ed8 <__cxa_atexit@plt+0x16110> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - add r3, r3, r0 │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 21ebc <__cxa_atexit@plt+0x160f4> │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r8 │ │ │ │ - b 21f7c <__cxa_atexit@plt+0x161b4> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r0, r9, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r4, r4, #252, 18 @ 0x3f0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 1c461e8 <__cxa_atexit@plt+0x1c3a420> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r5, r4, #104, 20 @ 0x68000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [pc, #72] @ 21f44 <__cxa_atexit@plt+0x1617c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r0, r1, r2 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ + ldr r0, [pc, #24] @ 20b80 <__cxa_atexit@plt+0x14db8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21f38 <__cxa_atexit@plt+0x16170> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b 21f7c <__cxa_atexit@plt+0x161b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r4, r4, #144, 18 @ 0x240000 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r5, r4, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + ldr r3, [pc, #12] @ 20ba4 <__cxa_atexit@plt+0x14ddc> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b 21f7c <__cxa_atexit@plt+0x161b4> │ │ │ │ - andeq r4, r4, #104, 18 @ 0x1a0000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1c461e8 <__cxa_atexit@plt+0x1c3a420> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r5, r4, #20, 20 @ 0x14000 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 2204c <__cxa_atexit@plt+0x16284> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 21ff4 <__cxa_atexit@plt+0x1622c> │ │ │ │ - ldr r0, [pc, #212] @ 22080 <__cxa_atexit@plt+0x162b8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - rsb r1, r1, #0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2203c <__cxa_atexit@plt+0x16274> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 22068 <__cxa_atexit@plt+0x162a0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #180] @ 22094 <__cxa_atexit@plt+0x162cc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + sub r3, r3, r7 │ │ │ │ + clz r3, r3 │ │ │ │ + lsr r3, r3, #5 │ │ │ │ + ldr r2, [pc, #60] @ 20c08 <__cxa_atexit@plt+0x14e40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #140] @ 22088 <__cxa_atexit@plt+0x162c0> │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + ldr lr, [pc, #52] @ 20c0c <__cxa_atexit@plt+0x14e44> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #136] @ 2208c <__cxa_atexit@plt+0x162c4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #132] @ 22090 <__cxa_atexit@plt+0x162c8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldrb r2, [r0], #1 │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str sl, [r5] │ │ │ │ - sub r0, r2, #48 @ 0x30 │ │ │ │ - uxtb r0, r0 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1e1fa54 <__cxa_atexit@plt+0x1e13c8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [pc, #48] @ 20c10 <__cxa_atexit@plt+0x14e48> │ │ │ │ + add r0, pc, r0 │ │ │ │ + and r1, r3, #3 │ │ │ │ + mov r2, #16 │ │ │ │ + cmp r1, #2 │ │ │ │ + mov r1, #16 │ │ │ │ + moveq r1, #20 │ │ │ │ + moveq r0, lr │ │ │ │ + moveq r2, #8 │ │ │ │ + str r3, [r5, r1] │ │ │ │ + add r5, r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 22084 <__cxa_atexit@plt+0x162bc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ + andseq r1, r9, #252, 16 @ 0xfc0000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 20c7c <__cxa_atexit@plt+0x14eb4> │ │ │ │ + ldm r5, {r7, lr} │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r8, [pc, #88] @ 20c98 <__cxa_atexit@plt+0x14ed0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #84] @ 20c9c <__cxa_atexit@plt+0x14ed4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmdb r6, {r2, r7} │ │ │ │ + str r7, [r6, #-16] │ │ │ │ + str r2, [r6, #-20] @ 0xffffffec │ │ │ │ + str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ + sub r2, r6, #36 @ 0x24 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #-44]! @ 0xffffffd4 │ │ │ │ + str r7, [r6] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #24] @ 20ca0 <__cxa_atexit@plt+0x14ed8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r4, r4, #204, 16 @ 0xcc0000 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andseq r0, r9, #24, 10 @ 0x6000000 │ │ │ │ - andseq r0, r9, #204, 8 @ 0xcc000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 220d4 <__cxa_atexit@plt+0x1630c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 220e0 <__cxa_atexit@plt+0x16318> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffef40 │ │ │ │ + @ instruction: 0xffffed44 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r5, r4, #24, 18 @ 0x60000 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 20c14 <__cxa_atexit@plt+0x14e4c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 20d18 <__cxa_atexit@plt+0x14f50> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr lr, [pc, #80] @ 20d34 <__cxa_atexit@plt+0x14f6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #76] @ 20d38 <__cxa_atexit@plt+0x14f70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + str r1, [r6, #-16] │ │ │ │ + str r7, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + str r7, [r6] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r0, r9, #232, 6 @ 0xa0000003 │ │ │ │ - andeq r4, r4, #244, 14 @ 0x3d00000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 22108 <__cxa_atexit@plt+0x16340> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #24] @ 20d3c <__cxa_atexit@plt+0x14f74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e16fc8 <__cxa_atexit@plt+0x1e0b200> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r4, r4, #204, 14 @ 0x3300000 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffe950 │ │ │ │ + @ instruction: 0xffffe878 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r5, r4, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - b 21f7c <__cxa_atexit@plt+0x161b4> │ │ │ │ - andeq r4, r4, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 22168 <__cxa_atexit@plt+0x163a0> │ │ │ │ - ldr r2, [pc, #44] @ 22178 <__cxa_atexit@plt+0x163b0> │ │ │ │ + str r7, [r5] │ │ │ │ + b 20cbc <__cxa_atexit@plt+0x14ef4> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 20d8c <__cxa_atexit@plt+0x14fc4> │ │ │ │ + ldr r3, [r5], #28 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r2, [pc, #44] @ 20da4 <__cxa_atexit@plt+0x14fdc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ + str r7, [r6] │ │ │ │ + mov r8, r6 │ │ │ │ + str r2, [r8, #-8]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 1f204 <__cxa_atexit@plt+0x1343c> │ │ │ │ + ldr r3, [pc, #20] @ 20da8 <__cxa_atexit@plt+0x14fe0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffe71c │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r5, r4, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r0, r0, r7, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 20d54 <__cxa_atexit@plt+0x14f8c> │ │ │ │ + andeq r5, r4, #244, 14 @ 0x3d00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 20f18 <__cxa_atexit@plt+0x15150> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #104 @ 0x68 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 20f10 <__cxa_atexit@plt+0x15148> │ │ │ │ + ldr r0, [pc, #308] @ 20f2c <__cxa_atexit@plt+0x15164> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [pc, #304] @ 20f30 <__cxa_atexit@plt+0x15168> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #300] @ 20f34 <__cxa_atexit@plt+0x1516c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #296] @ 20f38 <__cxa_atexit@plt+0x15170> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #292] @ 20f3c <__cxa_atexit@plt+0x15174> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #288] @ 20f40 <__cxa_atexit@plt+0x15178> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + ldr r3, [pc, #276] @ 20f44 <__cxa_atexit@plt+0x1517c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #268] @ 20f48 <__cxa_atexit@plt+0x15180> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ + sub r3, r6, #18 │ │ │ │ + stmda r6, {r2, r3} │ │ │ │ + sub r2, r6, #51 @ 0x33 │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + ldr r2, [pc, #244] @ 20f4c <__cxa_atexit@plt+0x15184> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r3, r2, #49 @ 0x31 │ │ │ │ + add r3, r3, #256 @ 0x100 │ │ │ │ + str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ + add r3, r2, #9 │ │ │ │ + add r3, r3, #256 @ 0x100 │ │ │ │ + ldr r1, [pc, #220] @ 20f50 <__cxa_atexit@plt+0x15188> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ + add r2, r2, #121 @ 0x79 │ │ │ │ + add r2, r2, #768 @ 0x300 │ │ │ │ + ldr r3, [pc, #204] @ 20f54 <__cxa_atexit@plt+0x1518c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ + ldr r2, [pc, #192] @ 20f58 <__cxa_atexit@plt+0x15190> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ + ldr ip, [pc, #184] @ 20f5c <__cxa_atexit@plt+0x15194> │ │ │ │ + add ip, pc, ip │ │ │ │ + str sl, [r6, #-68] @ 0xffffffbc │ │ │ │ + ldr sl, [pc, #176] @ 20f60 <__cxa_atexit@plt+0x15198> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #-80] @ 0xffffffb0 │ │ │ │ + str lr, [r6, #-92] @ 0xffffffa4 │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0, #-64]! @ 0xffffffc0 │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + mov r1, r6 │ │ │ │ + str r3, [r1, #-76]! @ 0xffffffb4 │ │ │ │ + str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #-88]! @ 0xffffffa8 │ │ │ │ + str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ + mov r3, r6 │ │ │ │ + str ip, [r3, #-100]! @ 0xffffff9c │ │ │ │ + str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ + str sl, [r5, #-12]! │ │ │ │ + sub r3, r6, #3 │ │ │ │ + stmib r5, {r3, r8} │ │ │ │ + ldr r3, [pc, #104] @ 20f64 <__cxa_atexit@plt+0x1519c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #96] @ 20f68 <__cxa_atexit@plt+0x151a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 103c630 <__cxa_atexit@plt+0x1030868> │ │ │ │ + mov r7, #104 @ 0x68 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 20f28 <__cxa_atexit@plt+0x15160> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - andeq r4, r4, #104, 14 @ 0x1a00000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r5, r4, #188, 12 @ 0xbc00000 │ │ │ │ + strdeq r3, [lr, #194]! @ 0xc2 │ │ │ │ + mvneq r3, r7, lsr sp │ │ │ │ + mvneq r3, pc, lsl #26 │ │ │ │ + mvneq r3, r0, ror #25 │ │ │ │ + @ instruction: 0xffffe3e8 │ │ │ │ + andseq r1, r9, #216, 12 @ 0xd800000 │ │ │ │ + andseq r1, r9, #204, 12 @ 0xcc00000 │ │ │ │ + andseq r1, r9, #196, 12 @ 0xc400000 │ │ │ │ + andseq r1, r9, #224, 10 @ 0x38000000 │ │ │ │ + @ instruction: 0xffffe34c │ │ │ │ + @ instruction: 0xffffe300 │ │ │ │ + @ instruction: 0xffffe2b8 │ │ │ │ + @ instruction: 0xffffe274 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andseq r1, r9, #8, 12 @ 0x800000 │ │ │ │ + andseq r1, r9, #0, 12 │ │ │ │ + andeq r5, r4, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 22254 <__cxa_atexit@plt+0x1648c> │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - add r1, lr, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - sub ip, r2, r0 │ │ │ │ - cmp ip, #1 │ │ │ │ - blt 2220c <__cxa_atexit@plt+0x16444> │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r0, r3 │ │ │ │ - add sl, r3, lr │ │ │ │ - mov lr, #0 │ │ │ │ - ldrb r3, [sl, lr] │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs 22214 <__cxa_atexit@plt+0x1644c> │ │ │ │ - add lr, lr, #1 │ │ │ │ - cmp ip, lr │ │ │ │ - bne 221ec <__cxa_atexit@plt+0x16424> │ │ │ │ - b 22218 <__cxa_atexit@plt+0x16450> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - b 22220 <__cxa_atexit@plt+0x16458> │ │ │ │ - mov ip, lr │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr sl, [sp] │ │ │ │ - str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - stmib r5, {r3, r7, r9} │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - b 2225c <__cxa_atexit@plt+0x16494> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 22384 <__cxa_atexit@plt+0x165bc> │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #20] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 22308 <__cxa_atexit@plt+0x16540> │ │ │ │ - stm sp, {r7, r8, fp} │ │ │ │ - ldr r9, [r2, #32]! │ │ │ │ - ldr ip, [pc, #296] @ 223c0 <__cxa_atexit@plt+0x165f8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr fp, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - stmib r6, {ip, lr} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r0, fp, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 22334 <__cxa_atexit@plt+0x1656c> │ │ │ │ - ldr r1, [pc, #256] @ 223c8 <__cxa_atexit@plt+0x16600> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #248] @ 223cc <__cxa_atexit@plt+0x16604> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r2] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r5, r3, #23 │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldm sp, {r7, r9} │ │ │ │ - mov sl, r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 206c4 <__cxa_atexit@plt+0x148fc> │ │ │ │ - ldr r5, [pc, #192] @ 223d0 <__cxa_atexit@plt+0x16608> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r5, [r2, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #176] @ 223d4 <__cxa_atexit@plt+0x1660c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r2, #32]! │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r2, [pc, #136] @ 223c4 <__cxa_atexit@plt+0x165fc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #96 @ 0x60 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 21090 <__cxa_atexit@plt+0x152c8> │ │ │ │ + ldr r9, [pc, #268] @ 2109c <__cxa_atexit@plt+0x152d4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #264] @ 210a0 <__cxa_atexit@plt+0x152d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #260] @ 210a4 <__cxa_atexit@plt+0x152dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #256] @ 210a8 <__cxa_atexit@plt+0x152e0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #252] @ 210ac <__cxa_atexit@plt+0x152e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r2, r3, #23 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r3, #7 │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 223a8 <__cxa_atexit@plt+0x165e0> │ │ │ │ - ldr r3, [pc, #120] @ 223dc <__cxa_atexit@plt+0x16614> │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r6] │ │ │ │ + ldr r2, [pc, #240] @ 210b0 <__cxa_atexit@plt+0x152e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + ldr r2, [pc, #232] @ 210b4 <__cxa_atexit@plt+0x152ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ + sub r2, r6, #43 @ 0x2b │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + ldr r2, [pc, #216] @ 210b8 <__cxa_atexit@plt+0x152f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r3, r2, #81 @ 0x51 │ │ │ │ + add r3, r3, #256 @ 0x100 │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + add r3, r2, #49 @ 0x31 │ │ │ │ + add r3, r3, #256 @ 0x100 │ │ │ │ + ldr r1, [pc, #192] @ 210bc <__cxa_atexit@plt+0x152f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ + add r2, r2, #9 │ │ │ │ + add r2, r2, #768 @ 0x300 │ │ │ │ + ldr r3, [pc, #176] @ 210c0 <__cxa_atexit@plt+0x152f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #76] @ 223d8 <__cxa_atexit@plt+0x16610> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - bx r1 │ │ │ │ - andseq r0, r9, #124, 4 @ 0xc0000007 │ │ │ │ - andseq r0, r9, #52, 2 │ │ │ │ - andseq r0, r9, #64, 2 │ │ │ │ - andseq r0, r9, #32, 2 │ │ │ │ - andeq r4, r4, #72, 10 @ 0x12000000 │ │ │ │ - andseq r0, r9, #228 @ 0xe4 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - andeq r4, r4, #8, 10 @ 0x2000000 │ │ │ │ - andeq r7, r0, sl, lsl #4 │ │ │ │ + str r2, [r6, #-20] @ 0xffffffec │ │ │ │ + str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ + ldr r2, [pc, #164] @ 210c4 <__cxa_atexit@plt+0x152fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ + ldr sl, [pc, #156] @ 210c8 <__cxa_atexit@plt+0x15300> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #-60] @ 0xffffffc4 │ │ │ │ + ldr r9, [pc, #148] @ 210cc <__cxa_atexit@plt+0x15304> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r6, #-72] @ 0xffffffb8 │ │ │ │ + str lr, [r6, #-84] @ 0xffffffac │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0, #-56]! @ 0xffffffc8 │ │ │ │ + str r0, [r6, #-8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r3, [r1, #-68]! @ 0xffffffbc │ │ │ │ + str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #-80]! @ 0xffffffb0 │ │ │ │ + str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ + mov r3, r6 │ │ │ │ + str sl, [r3, #-92]! @ 0xffffffa4 │ │ │ │ + str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ + sub r3, r6, #10 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #72] @ 210d0 <__cxa_atexit@plt+0x15308> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 103cd18 <__cxa_atexit@plt+0x1030f50> │ │ │ │ + mov r3, #96 @ 0x60 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mvneq r3, r9, asr #24 │ │ │ │ + mvneq r3, r1, lsr #24 │ │ │ │ + strdeq r3, [lr, #178]! @ 0xb2 │ │ │ │ + mvneq r3, r5, ror #23 │ │ │ │ + andseq r1, r9, #72, 10 @ 0x12000000 │ │ │ │ + andseq r1, r9, #60, 10 @ 0xf000000 │ │ │ │ + andseq r1, r9, #52, 10 @ 0xd000000 │ │ │ │ + andseq r1, r9, #88, 8 @ 0x58000000 │ │ │ │ + @ instruction: 0xffffe338 │ │ │ │ + @ instruction: 0xffffe2ec │ │ │ │ + @ instruction: 0xffffe2a4 │ │ │ │ + @ instruction: 0xffffe260 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andseq r1, r9, #128, 8 @ 0x80000000 │ │ │ │ + andeq r5, r4, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 21150 <__cxa_atexit@plt+0x15388> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r0, [pc, #84] @ 2115c <__cxa_atexit@plt+0x15394> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #80] @ 21160 <__cxa_atexit@plt+0x15398> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r8, r6, #16 │ │ │ │ + stm r8, {r0, r3, r7} │ │ │ │ + stmda r6, {r1, r2} │ │ │ │ + ldr r0, [pc, #64] @ 21164 <__cxa_atexit@plt+0x1539c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #8]! │ │ │ │ + ldr r0, [pc, #56] @ 21168 <__cxa_atexit@plt+0x153a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + stmib r5, {r0, lr} │ │ │ │ + ldr r7, [pc, #44] @ 2116c <__cxa_atexit@plt+0x153a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r7, r6, #13 │ │ │ │ + mov r9, r8 │ │ │ │ + b 2074c <__cxa_atexit@plt+0x14984> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff640 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andseq r1, r9, #224, 4 │ │ │ │ + andseq r1, r9, #208, 4 │ │ │ │ + andseq r1, r9, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 2225c <__cxa_atexit@plt+0x16494> │ │ │ │ - andeq r4, r4, #232, 8 @ 0xe8000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r5, r4, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 22440 <__cxa_atexit@plt+0x16678> │ │ │ │ - ldr r2, [pc, #40] @ 22448 <__cxa_atexit@plt+0x16680> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 211e0 <__cxa_atexit@plt+0x15418> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 211d8 <__cxa_atexit@plt+0x15410> │ │ │ │ + ldr r3, [pc, #40] @ 211e8 <__cxa_atexit@plt+0x15420> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #32] @ 211ec <__cxa_atexit@plt+0x15424> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r4, r4, #156, 8 @ 0x9c000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 22490 <__cxa_atexit@plt+0x166c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 22484 <__cxa_atexit@plt+0x166bc> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2218c <__cxa_atexit@plt+0x163c4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r4, r4, #84, 8 @ 0x54000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andseq r1, r9, #24, 4 @ 0x80000001 │ │ │ │ + andeq r5, r4, #236, 6 @ 0xb0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2218c <__cxa_atexit@plt+0x163c4> │ │ │ │ - andeq r4, r4, #68, 8 @ 0x44000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2252c <__cxa_atexit@plt+0x16764> │ │ │ │ - ldr lr, [pc, #92] @ 22538 <__cxa_atexit@plt+0x16770> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 22524 <__cxa_atexit@plt+0x1675c> │ │ │ │ - ldr r2, [pc, #44] @ 2253c <__cxa_atexit@plt+0x16774> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 22524 <__cxa_atexit@plt+0x1675c> │ │ │ │ - b 22580 <__cxa_atexit@plt+0x167b8> │ │ │ │ + ldr r7, [pc, #28] @ 21220 <__cxa_atexit@plt+0x15458> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #20] @ 21224 <__cxa_atexit@plt+0x1545c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #12] @ 21228 <__cxa_atexit@plt+0x15460> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andseq r1, r9, #240, 2 @ 0x3c │ │ │ │ + andseq r1, r9, #240, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 21284 <__cxa_atexit@plt+0x154bc> │ │ │ │ + ldr r7, [pc, #52] @ 2129c <__cxa_atexit@plt+0x154d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ 212a0 <__cxa_atexit@plt+0x154d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmda r6, {r3, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 212a4 <__cxa_atexit@plt+0x154dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r4, r4, #188, 6 @ 0xf0000002 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 22570 <__cxa_atexit@plt+0x167a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 22568 <__cxa_atexit@plt+0x167a0> │ │ │ │ - b 22580 <__cxa_atexit@plt+0x167b8> │ │ │ │ + andeq r5, r4, #152, 6 @ 0x60000002 │ │ │ │ + andseq r1, r9, #124, 2 │ │ │ │ + andeq r5, r4, #128, 6 │ │ │ │ + andeq r5, r4, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 2130c <__cxa_atexit@plt+0x15544> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 21304 <__cxa_atexit@plt+0x1553c> │ │ │ │ + ldr r8, [pc, #56] @ 21314 <__cxa_atexit@plt+0x1554c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #52] @ 21318 <__cxa_atexit@plt+0x15550> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ 2131c <__cxa_atexit@plt+0x15554> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r0, [r5, #4] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 21320 <__cxa_atexit@plt+0x15558> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r4, r4, #136, 6 @ 0x20000002 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [pc, #152] @ 22624 <__cxa_atexit@plt+0x1685c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r5, r4, #20, 6 @ 0x50000000 │ │ │ │ + andeq r5, r4, #40, 6 @ 0xa0000000 │ │ │ │ + andseq r1, r9, #248 @ 0xf8 │ │ │ │ + andseq r1, r9, #16, 4 │ │ │ │ + andeq r5, r4, #0, 6 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, sl │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 21368 <__cxa_atexit@plt+0x155a0> │ │ │ │ + ldr r7, [pc, #40] @ 21370 <__cxa_atexit@plt+0x155a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 225f8 <__cxa_atexit@plt+0x16830> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 22614 <__cxa_atexit@plt+0x1684c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r0, [pc, #92] @ 22628 <__cxa_atexit@plt+0x16860> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r7} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r7, r1 │ │ │ │ - bne 22608 <__cxa_atexit@plt+0x16840> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ + beq 2135c <__cxa_atexit@plt+0x15594> │ │ │ │ mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ + b 21380 <__cxa_atexit@plt+0x155b8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 2218c <__cxa_atexit@plt+0x163c4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq pc, r8, #164, 28 @ 0xa40 │ │ │ │ - andeq r4, r4, #208, 4 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r5, r4, #180, 4 @ 0x4000000b │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ 2139c <__cxa_atexit@plt+0x155d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r5, r4, #136, 4 @ 0x80000008 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 213c8 <__cxa_atexit@plt+0x15600> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #12] @ 213cc <__cxa_atexit@plt+0x15604> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + b 1d6e958 <__cxa_atexit@plt+0x1d62b90> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andseq r1, r9, #84, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 21410 <__cxa_atexit@plt+0x15648> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 226a8 <__cxa_atexit@plt+0x168e0> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #20]! │ │ │ │ - ldr r2, [pc, #88] @ 226b8 <__cxa_atexit@plt+0x168f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #-4] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 2269c <__cxa_atexit@plt+0x168d4> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 2141c <__cxa_atexit@plt+0x15654> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 2218c <__cxa_atexit@plt+0x163c4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq pc, r8, #16, 28 @ 0x100 │ │ │ │ - andeq r4, r4, #76, 4 @ 0xc0000004 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 21428 <__cxa_atexit@plt+0x15660> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmda r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1edbac4 <__cxa_atexit@plt+0x1ecfcfc> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r1, r9, #24, 2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 22728 <__cxa_atexit@plt+0x16960> │ │ │ │ - ldr r3, [pc, #80] @ 22730 <__cxa_atexit@plt+0x16968> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 21458 <__cxa_atexit@plt+0x15690> │ │ │ │ + ldr r3, [pc, #20] @ 21460 <__cxa_atexit@plt+0x15698> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 22718 <__cxa_atexit@plt+0x16950> │ │ │ │ - ldr r7, [pc, #52] @ 22734 <__cxa_atexit@plt+0x1696c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 21494 <__cxa_atexit@plt+0x156cc> │ │ │ │ + ldr r3, [pc, #28] @ 214a0 <__cxa_atexit@plt+0x156d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmda r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r1, r9, #152 @ 0x98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 21500 <__cxa_atexit@plt+0x15738> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 214f8 <__cxa_atexit@plt+0x15730> │ │ │ │ + ldr r3, [pc, #56] @ 21508 <__cxa_atexit@plt+0x15740> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r2, [pc, #36] @ 2150c <__cxa_atexit@plt+0x15744> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmda r6, {r2, r7} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r9, #24, 30 @ 0x60 │ │ │ │ + andseq r0, r9, #188, 30 @ 0x2f0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 21558 <__cxa_atexit@plt+0x15790> │ │ │ │ + ldr r3, [pc, #52] @ 21560 <__cxa_atexit@plt+0x15798> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r2, [pc, #36] @ 21564 <__cxa_atexit@plt+0x1579c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #28] @ 21568 <__cxa_atexit@plt+0x157a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + b 18629ec <__cxa_atexit@plt+0x1856c24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r9, #188, 28 @ 0xbc0 │ │ │ │ + andseq r0, r9, #208, 28 @ 0xd00 │ │ │ │ + andseq r0, r9, #212, 30 @ 0x350 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 215cc <__cxa_atexit@plt+0x15804> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 215c4 <__cxa_atexit@plt+0x157fc> │ │ │ │ + ldr r3, [pc, #60] @ 215d4 <__cxa_atexit@plt+0x1580c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #36] @ 215d8 <__cxa_atexit@plt+0x15810> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r6, {r1, r3} │ │ │ │ + str r2, [r6] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r9, #80, 28 @ 0x500 │ │ │ │ + andseq r0, r9, #0, 30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 2160c <__cxa_atexit@plt+0x15844> │ │ │ │ + ldr r8, [pc, #28] @ 21614 <__cxa_atexit@plt+0x1584c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #24] @ 21618 <__cxa_atexit@plt+0x15850> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r3, r6, ror r6 │ │ │ │ + andseq r0, r9, #232, 26 @ 0x3a00 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp r7, fp │ │ │ │ + bcc 2165c <__cxa_atexit@plt+0x15894> │ │ │ │ + ldr r7, [pc, #48] @ 2166c <__cxa_atexit@plt+0x158a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 21650 <__cxa_atexit@plt+0x15888> │ │ │ │ + mov r7, r8 │ │ │ │ + b 21680 <__cxa_atexit@plt+0x158b8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 21670 <__cxa_atexit@plt+0x158a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r4, r4, #212, 2 @ 0x35 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r4, r4, #220, 30 @ 0x370 │ │ │ │ + andeq r4, r4, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 22768 <__cxa_atexit@plt+0x169a0> │ │ │ │ + ldr r2, [pc, #36] @ 216ac <__cxa_atexit@plt+0x158e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #24] @ 216b0 <__cxa_atexit@plt+0x158e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r7} │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r4, r4, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r4, r4, #136, 30 @ 0x220 │ │ │ │ + andeq r4, r4, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 22888 <__cxa_atexit@plt+0x16ac0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r3, [pc, #260] @ 2289c <__cxa_atexit@plt+0x16ad4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 21704 <__cxa_atexit@plt+0x1593c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #52] @ 21710 <__cxa_atexit@plt+0x15948> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #256] @ 228a0 <__cxa_atexit@plt+0x16ad8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [sl, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr fp, [r2, #20]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #4]! │ │ │ │ - sub r7, r9, #29 │ │ │ │ - ldr r3, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str r7, [r0, #28] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r1, [r0, #12] │ │ │ │ - str r0, [r0, #16] │ │ │ │ - str fp, [r0, #20] │ │ │ │ - ldr r1, [pc, #192] @ 228a4 <__cxa_atexit@plt+0x16adc> │ │ │ │ + ldr r2, [pc, #48] @ 21714 <__cxa_atexit@plt+0x1594c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 21718 <__cxa_atexit@plt+0x15950> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r0, #24]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 2283c <__cxa_atexit@plt+0x16a74> │ │ │ │ - ldr r3, [pc, #176] @ 228ac <__cxa_atexit@plt+0x16ae4> │ │ │ │ + stmda r6, {r3, r7} │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #10 │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r4, r4, #28, 30 @ 0x70 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 2174c <__cxa_atexit@plt+0x15984> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #152] @ 228b0 <__cxa_atexit@plt+0x16ae8> │ │ │ │ + ldr r8, [pc, #24] @ 21750 <__cxa_atexit@plt+0x15988> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #12] @ 21754 <__cxa_atexit@plt+0x1598c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r3, [r6, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #96] @ 228a8 <__cxa_atexit@plt+0x16ae0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str lr, [r6, #-4] │ │ │ │ - sub r9, r9, #11 │ │ │ │ - cmp r3, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bne 22878 <__cxa_atexit@plt+0x16ab0> │ │ │ │ - str r0, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 2218c <__cxa_atexit@plt+0x163c4> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andseq pc, r8, #40, 24 @ 0x2800 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - andseq pc, r8, #40, 24 @ 0x2800 │ │ │ │ - andeq r4, r4, #136 @ 0x88 │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r4, r4, #184, 28 @ 0xb80 │ │ │ │ + andseq r0, r9, #220, 26 @ 0x3700 │ │ │ │ + andeq r4, r4, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 22940 <__cxa_atexit@plt+0x16b78> │ │ │ │ - ldr lr, [pc, #116] @ 22948 <__cxa_atexit@plt+0x16b80> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #100] @ 2294c <__cxa_atexit@plt+0x16b84> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 22930 <__cxa_atexit@plt+0x16b68> │ │ │ │ - ldr r9, [r5, #-16]! │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [pc, #16] @ 2177c <__cxa_atexit@plt+0x159b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + ldreq r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r4, r4, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 217c4 <__cxa_atexit@plt+0x159fc> │ │ │ │ + ldr r3, [pc, #120] @ 21818 <__cxa_atexit@plt+0x15a50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r8, [pc, #108] @ 2181c <__cxa_atexit@plt+0x15a54> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #40] @ 22950 <__cxa_atexit@plt+0x16b88> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #96] @ 21820 <__cxa_atexit@plt+0x15a58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea41c <__cxa_atexit@plt+0x1ede654> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 2180c <__cxa_atexit@plt+0x15a44> │ │ │ │ + ldr r3, [pc, #72] @ 21824 <__cxa_atexit@plt+0x15a5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ 21828 <__cxa_atexit@plt+0x15a60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [pc, #48] @ 2182c <__cxa_atexit@plt+0x15a64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 219f0 <__cxa_atexit@plt+0x15c28> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq pc, r8, #8, 22 @ 0x2000 │ │ │ │ - andseq pc, r8, #140, 22 @ 0x23000 │ │ │ │ - andeq r3, r4, #232, 30 @ 0x3a0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #40] @ 21830 <__cxa_atexit@plt+0x15a68> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 185df70 <__cxa_atexit@plt+0x18521a8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r4, r4, #64, 28 @ 0x400 │ │ │ │ + andseq r0, r9, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + andseq r0, r9, #48, 26 @ 0xc00 │ │ │ │ + andseq r0, r9, #40, 26 @ 0xa00 │ │ │ │ + andeq r4, r4, #4, 28 @ 0x40 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 2185c <__cxa_atexit@plt+0x15a94> │ │ │ │ + andeq r4, r4, #240, 26 @ 0x3c00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 22988 <__cxa_atexit@plt+0x16bc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 219f0 <__cxa_atexit@plt+0x15c28> │ │ │ │ - andseq pc, r8, #52, 22 @ 0xd000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 2185c <__cxa_atexit@plt+0x15a94> │ │ │ │ + ldr r0, [pc, #20] @ 21878 <__cxa_atexit@plt+0x15ab0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + ldreq r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r4, r4, #188, 26 @ 0x2f00 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 218b0 <__cxa_atexit@plt+0x15ae8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #80] @ 218f0 <__cxa_atexit@plt+0x15b28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 218dc <__cxa_atexit@plt+0x15b14> │ │ │ │ + b 21904 <__cxa_atexit@plt+0x15b3c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 229dc <__cxa_atexit@plt+0x16c14> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 229f0 <__cxa_atexit@plt+0x16c28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 218e4 <__cxa_atexit@plt+0x15b1c> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r3, [pc, #40] @ 218f4 <__cxa_atexit@plt+0x15b2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmda r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq r0, r9, #220, 22 @ 0x37000 │ │ │ │ + andeq r4, r4, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2191c <__cxa_atexit@plt+0x15b54> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r8, #52, 22 @ 0xd000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 22a3c <__cxa_atexit@plt+0x16c74> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #32] @ 2194c <__cxa_atexit@plt+0x15b84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 21950 <__cxa_atexit@plt+0x15b88> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 186274c <__cxa_atexit@plt+0x1856984> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andseq r0, r9, #192, 20 @ 0xc0000 │ │ │ │ + andeq r4, r4, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [pc, #20] @ 2197c <__cxa_atexit@plt+0x15bb4> │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldrb r7, [r7, r2] │ │ │ │ - ldr r2, [pc, #40] @ 22a50 <__cxa_atexit@plt+0x16c88> │ │ │ │ + str r0, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + ldreq r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r4, r4, #184, 24 @ 0xb800 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 21a10 <__cxa_atexit@plt+0x15c48> │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 21a40 <__cxa_atexit@plt+0x15c78> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [pc, #148] @ 21a4c <__cxa_atexit@plt+0x15c84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #144] @ 21a50 <__cxa_atexit@plt+0x15c88> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #140] @ 21a54 <__cxa_atexit@plt+0x15c8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + ldr r2, [pc, #128] @ 21a58 <__cxa_atexit@plt+0x15c90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r3, lr, #2 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r3, [pc, #92] @ 21a5c <__cxa_atexit@plt+0x15c94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r8, [pc, #84] @ 21a60 <__cxa_atexit@plt+0x15c98> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 198bbac <__cxa_atexit@plt+0x197fde4> │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 21a40 <__cxa_atexit@plt+0x15c78> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r2, [pc, #60] @ 21a64 <__cxa_atexit@plt+0x15c9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + str r3, [r6] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffb54 │ │ │ │ + andeq r4, r4, #120, 24 @ 0x7800 │ │ │ │ + andseq r0, r9, #92, 22 @ 0x17000 │ │ │ │ + andseq r0, r9, #56, 22 @ 0xe000 │ │ │ │ + andseq r0, r9, #208, 20 @ 0xd0000 │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 21aa8 <__cxa_atexit@plt+0x15ce0> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [pc, #36] @ 21ab4 <__cxa_atexit@plt+0x15cec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r6, {r2, r7} │ │ │ │ + str r3, [r6] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #-16]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 21ae4 <__cxa_atexit@plt+0x15d1c> │ │ │ │ + ldr r3, [pc, #24] @ 21aec <__cxa_atexit@plt+0x15d24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r8, #212, 20 @ 0xd4000 │ │ │ │ - andeq r3, r4, #244, 28 @ 0xf40 │ │ │ │ + andseq r0, r9, #20, 18 @ 0x50000 │ │ │ │ + andeq r4, r4, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #88 @ 0x58 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 22b04 <__cxa_atexit@plt+0x16d3c> │ │ │ │ - ldr lr, [pc, #148] @ 22b0c <__cxa_atexit@plt+0x16d44> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - str lr, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r7, #51] @ 0x33 │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [r7, #55] @ 0x37 │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r7, #47] @ 0x2f │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r3, [r7, #43] @ 0x2b │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r1, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 21b3c <__cxa_atexit@plt+0x15d74> │ │ │ │ + ldr r3, [pc, #48] @ 21b44 <__cxa_atexit@plt+0x15d7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 22af8 <__cxa_atexit@plt+0x16d30> │ │ │ │ + beq 21b30 <__cxa_atexit@plt+0x15d68> │ │ │ │ mov r7, r8 │ │ │ │ - b 22b1c <__cxa_atexit@plt+0x16d54> │ │ │ │ + b 21b54 <__cxa_atexit@plt+0x15d8c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r3, r4, #60, 28 @ 0x3c0 │ │ │ │ - andeq lr, r1, lr, lsl #24 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r4, r4, #20, 22 @ 0x5000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 22be0 <__cxa_atexit@plt+0x16e18> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 22b8c <__cxa_atexit@plt+0x16dc4> │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 22ba0 <__cxa_atexit@plt+0x16dd8> │ │ │ │ - add sl, r5, #28 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 22bf8 <__cxa_atexit@plt+0x16e30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r0, [pc, #20] @ 21b7c <__cxa_atexit@plt+0x15db4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 22bf0 <__cxa_atexit@plt+0x16e28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 22bf4 <__cxa_atexit@plt+0x16e2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r5, #56] @ 0x38 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str ip, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r3 │ │ │ │ - andeq r3, r4, #80, 26 @ 0x1400 │ │ │ │ - andeq pc, r4, lr, lsl #24 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r4, r4, #220, 20 @ 0xdc000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 22c28 <__cxa_atexit@plt+0x16e60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r0, [pc, #24] @ 21bb0 <__cxa_atexit@plt+0x15de8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 22c20 <__cxa_atexit@plt+0x16e58> │ │ │ │ - b 22c38 <__cxa_atexit@plt+0x16e70> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r3, r4, #32, 26 @ 0x800 │ │ │ │ - andeq pc, r4, lr, lsl #24 │ │ │ │ + andeq r4, r4, #168, 20 @ 0xa8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 22c58 <__cxa_atexit@plt+0x16e90> │ │ │ │ - mov r7, #46 @ 0x2e │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 22d08 <__cxa_atexit@plt+0x16f40> │ │ │ │ - ldr r7, [pc, #156] @ 22cfc <__cxa_atexit@plt+0x16f34> │ │ │ │ + ldr r2, [pc, #16] @ 21bd8 <__cxa_atexit@plt+0x15e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r4, r4, #128, 20 @ 0x80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 5a384 <__cxa_atexit@plt+0x4e5bc> │ │ │ │ + andeq r4, r4, #104, 20 @ 0x68000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 21c2c <__cxa_atexit@plt+0x15e64> │ │ │ │ + ldr r3, [pc, #28] @ 21c3c <__cxa_atexit@plt+0x15e74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ + ldr r7, [pc, #12] @ 21c40 <__cxa_atexit@plt+0x15e78> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 22cdc <__cxa_atexit@plt+0x16f14> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 22ce8 <__cxa_atexit@plt+0x16f20> │ │ │ │ - ldr lr, [pc, #116] @ 22d00 <__cxa_atexit@plt+0x16f38> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r8, #0 │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - ldr r6, [pc, #56] @ 22d04 <__cxa_atexit@plt+0x16f3c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #2 │ │ │ │ - sub r8, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 219f0 <__cxa_atexit@plt+0x15c28> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - andseq pc, r8, #168, 14 @ 0x2a00000 │ │ │ │ - andseq pc, r8, #100, 14 @ 0x1900000 │ │ │ │ - mov lr, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 22dec <__cxa_atexit@plt+0x17024> │ │ │ │ - str r4, [sp] │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #52] @ 0x34 │ │ │ │ - ldr r4, [r5] │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #48]! @ 0x30 │ │ │ │ - str fp, [r5, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #220] @ 22e30 <__cxa_atexit@plt+0x17068> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r4, r4, #76, 20 @ 0x4c000 │ │ │ │ + andeq r4, r4, #36, 20 @ 0x24000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 21c8c <__cxa_atexit@plt+0x15ec4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 21c98 <__cxa_atexit@plt+0x15ed0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #36] @ 21c9c <__cxa_atexit@plt+0x15ed4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r9, sl} │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r4, [r2] │ │ │ │ - sub r8, r6, #23 │ │ │ │ - add r3, r5, #28 │ │ │ │ - cmp lr, r3 │ │ │ │ - bhi 22e0c <__cxa_atexit@plt+0x17044> │ │ │ │ - ldr r2, [pc, #176] @ 22e34 <__cxa_atexit@plt+0x1706c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #172] @ 22e38 <__cxa_atexit@plt+0x17070> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #32]! │ │ │ │ - stmib r7, {r0, r8} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - tst ip, #3 │ │ │ │ - ldr r4, [sp] │ │ │ │ - beq 22dd8 <__cxa_atexit@plt+0x17010> │ │ │ │ - ldr r7, [pc, #132] @ 22e3c <__cxa_atexit@plt+0x17074> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [ip, #3] │ │ │ │ - str ip, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r6, {r0, r3} │ │ │ │ + str r2, [r6] │ │ │ │ + str r1, [r5, #4]! │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 21628 <__cxa_atexit@plt+0x15860> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andseq r0, r9, #196, 16 @ 0xc40000 │ │ │ │ + andeq r4, r4, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 21cf4 <__cxa_atexit@plt+0x15f2c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #56] @ 21d00 <__cxa_atexit@plt+0x15f38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #52] @ 21d04 <__cxa_atexit@plt+0x15f3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0, #-16]! │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c6dc <__cxa_atexit@plt+0x10914> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 21d38 <__cxa_atexit@plt+0x15f70> │ │ │ │ + ldr r3, [pc, #28] @ 21d40 <__cxa_atexit@plt+0x15f78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r9, #196, 12 @ 0xc400000 │ │ │ │ + andeq r4, r4, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 21d90 <__cxa_atexit@plt+0x15fc8> │ │ │ │ + ldr r3, [pc, #48] @ 21d98 <__cxa_atexit@plt+0x15fd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 21d84 <__cxa_atexit@plt+0x15fbc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 21da8 <__cxa_atexit@plt+0x15fe0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - mov fp, lr │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [ip] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, ip │ │ │ │ - mov fp, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 22e44 <__cxa_atexit@plt+0x1707c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov fp, lr │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - ldr r5, [pc, #44] @ 22e40 <__cxa_atexit@plt+0x17078> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ - ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, ip │ │ │ │ - mov fp, lr │ │ │ │ bx r0 │ │ │ │ - andseq pc, r8, #224, 12 @ 0xe000000 │ │ │ │ - @ instruction: 0xfffff9bc │ │ │ │ - andseq pc, r8, #164, 12 @ 0xa400000 │ │ │ │ - @ instruction: 0xfffff9bc │ │ │ │ - andseq pc, r8, #28, 12 @ 0x1c00000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r3, r4, #196, 20 @ 0xc4000 │ │ │ │ - andeq pc, r4, lr, asr #26 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r4, r4, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 22d08 <__cxa_atexit@plt+0x16f40> │ │ │ │ - andeq r3, r4, #216, 20 @ 0xd8000 │ │ │ │ - andeq r7, r3, sp, asr #29 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 21ddc <__cxa_atexit@plt+0x16014> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #36] @ 21dec <__cxa_atexit@plt+0x16024> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21de4 <__cxa_atexit@plt+0x1601c> │ │ │ │ + b 21dfc <__cxa_atexit@plt+0x16034> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 21e74 <__cxa_atexit@plt+0x160ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r4, r4, #24, 18 @ 0x60000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 21e10 <__cxa_atexit@plt+0x16048> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 21e74 <__cxa_atexit@plt+0x160ac> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 22ed8 <__cxa_atexit@plt+0x17110> │ │ │ │ - ldr lr, [pc, #88] @ 22ee4 <__cxa_atexit@plt+0x1711c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r8, #0 │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - ldr r3, [pc, #28] @ 22ee8 <__cxa_atexit@plt+0x17120> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - b 219f0 <__cxa_atexit@plt+0x15c28> │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 21e60 <__cxa_atexit@plt+0x16098> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr lr, [pc, #60] @ 21e6c <__cxa_atexit@plt+0x160a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r8, [pc, #48] @ 21e70 <__cxa_atexit@plt+0x160a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r6, #-16] │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + str r8, [r6, #-8] │ │ │ │ + stmda r6, {r1, r3} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq pc, r8, #168, 10 @ 0x2a000000 │ │ │ │ - andseq pc, r8, #100, 10 @ 0x19000000 │ │ │ │ - andeq r3, r4, #96, 20 @ 0x60000 │ │ │ │ - andeq pc, r5, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 22f50 <__cxa_atexit@plt+0x17188> │ │ │ │ - ldr lr, [pc, #72] @ 22f5c <__cxa_atexit@plt+0x17194> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ 22f60 <__cxa_atexit@plt+0x17198> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + andseq r0, r9, #172, 10 @ 0x2b000000 │ │ │ │ + ldr r3, [pc, #16] @ 21e8c <__cxa_atexit@plt+0x160c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #12] @ 21e90 <__cxa_atexit@plt+0x160c8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffa80 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r3, r4, #232, 18 @ 0x3a0000 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + mvneq r2, lr, lsr lr │ │ │ │ + andeq r4, r4, #116, 16 @ 0x740000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 22f90 <__cxa_atexit@plt+0x171c8> │ │ │ │ + ldr r3, [pc, #16] @ 21eb8 <__cxa_atexit@plt+0x160f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 22f88 <__cxa_atexit@plt+0x171c0> │ │ │ │ - b 22fa0 <__cxa_atexit@plt+0x171d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r3, r4, #184, 18 @ 0x2e0000 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 2302c <__cxa_atexit@plt+0x17264> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #52]! @ 0x34 │ │ │ │ - ldr r3, [r2, #-48] @ 0xffffffd0 │ │ │ │ - ldr r1, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r3, r2, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2308c <__cxa_atexit@plt+0x172c4> │ │ │ │ - ldr r2, [pc, #204] @ 230ac <__cxa_atexit@plt+0x172e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #200] @ 230b0 <__cxa_atexit@plt+0x172e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - stmib r7, {r0, r8} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2307c <__cxa_atexit@plt+0x172b4> │ │ │ │ - ldr r7, [pc, #164] @ 230b4 <__cxa_atexit@plt+0x172ec> │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + andeq r4, r4, #84, 16 @ 0x540000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 21f00 <__cxa_atexit@plt+0x16138> │ │ │ │ + ldr r7, [pc, #56] @ 21f18 <__cxa_atexit@plt+0x16150> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r9, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r7, [pc, #112] @ 230a4 <__cxa_atexit@plt+0x172dc> │ │ │ │ + ldr r3, [pc, #52] @ 21f1c <__cxa_atexit@plt+0x16154> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r6, {r7, r8} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + ldr r7, [pc, #40] @ 21f20 <__cxa_atexit@plt+0x16158> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r7, [pc, #28] @ 21f24 <__cxa_atexit@plt+0x1615c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 23070 <__cxa_atexit@plt+0x172a8> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #64] @ 230a8 <__cxa_atexit@plt+0x172e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 219f0 <__cxa_atexit@plt+0x15c28> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 230b8 <__cxa_atexit@plt+0x172f0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq pc, r8, #200, 6 @ 0x20000003 │ │ │ │ - @ instruction: 0xfffff760 │ │ │ │ - andseq pc, r8, #72, 8 @ 0x48000000 │ │ │ │ - @ instruction: 0xfffff764 │ │ │ │ - andseq pc, r8, #156, 6 @ 0x70000002 │ │ │ │ - andeq r3, r4, #128, 16 @ 0x800000 │ │ │ │ - andeq pc, r1, sp, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 230f0 <__cxa_atexit@plt+0x17328> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 219f0 <__cxa_atexit@plt+0x15c28> │ │ │ │ - andseq pc, r8, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 23144 <__cxa_atexit@plt+0x1737c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 23158 <__cxa_atexit@plt+0x17390> │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + andeq r4, r4, #8, 14 @ 0x200000 │ │ │ │ + andseq r0, r9, #24, 12 @ 0x1800000 │ │ │ │ + andeq r4, r4, #24, 16 @ 0x180000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 21f60 <__cxa_atexit@plt+0x16198> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 21f70 <__cxa_atexit@plt+0x161a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmda r6, {r2, r3, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r9, #92, 10 @ 0x17000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 21fc0 <__cxa_atexit@plt+0x161f8> │ │ │ │ + ldr r3, [pc, #56] @ 21fd0 <__cxa_atexit@plt+0x16208> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r1, [pc, #40] @ 21fd4 <__cxa_atexit@plt+0x1620c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r6, #16 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + stmda r6, {r1, r2} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r8, #204, 6 @ 0x30000003 │ │ │ │ - andeq r3, r4, #236, 14 @ 0x3b00000 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andseq r0, r9, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r4, r4, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 231d8 <__cxa_atexit@plt+0x17410> │ │ │ │ - ldr r3, [pc, #96] @ 231e0 <__cxa_atexit@plt+0x17418> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 22008 <__cxa_atexit@plt+0x16240> │ │ │ │ + ldr r3, [pc, #28] @ 22018 <__cxa_atexit@plt+0x16250> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 231c8 <__cxa_atexit@plt+0x17400> │ │ │ │ - ldr r7, [pc, #52] @ 231e4 <__cxa_atexit@plt+0x1741c> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ + ldr r7, [pc, #12] @ 2201c <__cxa_atexit@plt+0x16254> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r3, r4, #100, 14 @ 0x1900000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 23218 <__cxa_atexit@plt+0x17450> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r3, r4, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r4, r4, #36, 14 @ 0x900000 │ │ │ │ + andeq r4, r4, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 23304 <__cxa_atexit@plt+0x1753c> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #200] @ 23310 <__cxa_atexit@plt+0x17548> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r3, r1 │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 232b8 <__cxa_atexit@plt+0x174f0> │ │ │ │ - ldr r0, [pc, #144] @ 23318 <__cxa_atexit@plt+0x17550> │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 2208c <__cxa_atexit@plt+0x162c4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r8, [pc, #84] @ 220a0 <__cxa_atexit@plt+0x162d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 220a4 <__cxa_atexit@plt+0x162dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ 220a8 <__cxa_atexit@plt+0x162e0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #140] @ 2331c <__cxa_atexit@plt+0x17554> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r6, [pc, #84] @ 23314 <__cxa_atexit@plt+0x1754c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, sl, ip} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq 232f8 <__cxa_atexit@plt+0x17530> │ │ │ │ - mov r6, r3 │ │ │ │ - b 23480 <__cxa_atexit@plt+0x176b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr sl, [pc, #72] @ 220ac <__cxa_atexit@plt+0x162e4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r9, [pc, #68] @ 220b0 <__cxa_atexit@plt+0x162e8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + str sl, [r6, #-16] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + stmdb r6, {r2, r8} │ │ │ │ + str r1, [r6] │ │ │ │ + stm r5, {r9, lr} │ │ │ │ + sub r8, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff480 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r3, r4, #44, 12 @ 0x2c00000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2334c <__cxa_atexit@plt+0x17584> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 23344 <__cxa_atexit@plt+0x1757c> │ │ │ │ - b 2335c <__cxa_atexit@plt+0x17594> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #24] @ 220b4 <__cxa_atexit@plt+0x162ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r3, r4, #252, 10 @ 0x3f000000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 233d8 <__cxa_atexit@plt+0x17610> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldr r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r3, #-16] │ │ │ │ - ldmdb r3, {r0, r9} │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2342c <__cxa_atexit@plt+0x17664> │ │ │ │ - ldr r3, [pc, #160] @ 2343c <__cxa_atexit@plt+0x17674> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - stmib r7, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2341c <__cxa_atexit@plt+0x17654> │ │ │ │ - ldr r7, [pc, #132] @ 23440 <__cxa_atexit@plt+0x17678> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #88] @ 23438 <__cxa_atexit@plt+0x17670> │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andseq r0, r9, #216, 8 @ 0xd8000000 │ │ │ │ + andseq r0, r9, #212, 8 @ 0xd4000000 │ │ │ │ + andseq r0, r9, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 220d4 <__cxa_atexit@plt+0x1630c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 23414 <__cxa_atexit@plt+0x1764c> │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 219f0 <__cxa_atexit@plt+0x15c28> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 22118 <__cxa_atexit@plt+0x16350> │ │ │ │ + ldr r3, [pc, #24] @ 22120 <__cxa_atexit@plt+0x16358> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + andseq r0, r9, #224, 4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 22150 <__cxa_atexit@plt+0x16388> │ │ │ │ + ldr r3, [pc, #24] @ 22158 <__cxa_atexit@plt+0x16390> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff3a4 │ │ │ │ - @ instruction: 0xfffff3b8 │ │ │ │ - andeq r3, r4, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r1, r0, r8, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 219f0 <__cxa_atexit@plt+0x15c28> │ │ │ │ - andeq r3, r4, #216, 8 @ 0xd8000000 │ │ │ │ - andeq r1, r0, lr, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 23564 <__cxa_atexit@plt+0x1779c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #92 @ 0x5c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 235b0 <__cxa_atexit@plt+0x177e8> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr lr, [pc, #284] @ 235cc <__cxa_atexit@plt+0x17804> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #280] @ 235d0 <__cxa_atexit@plt+0x17808> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - str r3, [sp] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - sub r2, r8, #63 @ 0x3f │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr fp, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #168] @ 235d4 <__cxa_atexit@plt+0x1780c> │ │ │ │ + andseq r0, r9, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 22188 <__cxa_atexit@plt+0x163c0> │ │ │ │ + ldr r3, [pc, #24] @ 22190 <__cxa_atexit@plt+0x163c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r6, r9, sl, fp} │ │ │ │ - sub r7, r8, #2 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx ip │ │ │ │ - ldr r2, [pc, #88] @ 235c4 <__cxa_atexit@plt+0x177fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 235a4 <__cxa_atexit@plt+0x177dc> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 235c8 <__cxa_atexit@plt+0x17800> │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r9, #112, 4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 221c0 <__cxa_atexit@plt+0x163f8> │ │ │ │ + ldr r3, [pc, #24] @ 221c8 <__cxa_atexit@plt+0x16400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 219f0 <__cxa_atexit@plt+0x15c28> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #92 @ 0x5c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq lr, r8, #24, 30 @ 0x60 │ │ │ │ - @ instruction: 0xfffff40c │ │ │ │ - @ instruction: 0xfffff5a8 │ │ │ │ - andseq lr, r8, #240, 30 @ 0x3c0 │ │ │ │ - andeq r3, r4, #100, 6 @ 0x90000001 │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 2360c <__cxa_atexit@plt+0x17844> │ │ │ │ + andseq r0, r9, #56, 4 @ 0x80000003 │ │ │ │ + andeq r4, r4, #104, 8 @ 0x68000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 22204 <__cxa_atexit@plt+0x1643c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [pc, #28] @ 22214 <__cxa_atexit@plt+0x1644c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmda r6, {r2, r3, r8} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 21628 <__cxa_atexit@plt+0x15860> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r9, #68, 6 @ 0x10000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 22248 <__cxa_atexit@plt+0x16480> │ │ │ │ + ldr r3, [pc, #28] @ 22250 <__cxa_atexit@plt+0x16488> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 219f0 <__cxa_atexit@plt+0x15c28> │ │ │ │ - andseq lr, r8, #176, 28 @ 0xb00 │ │ │ │ - andeq r3, r4, #164, 4 @ 0x4000000a │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r9, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 222a8 <__cxa_atexit@plt+0x164e0> │ │ │ │ + ldr r3, [pc, #64] @ 222b8 <__cxa_atexit@plt+0x164f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 222bc <__cxa_atexit@plt+0x164f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r1, r6 │ │ │ │ + str r3, [r1, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r6, #-12] │ │ │ │ + str r8, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r1, [r6] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andseq r0, r9, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r4, r4, #128, 8 @ 0x80000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 23680 <__cxa_atexit@plt+0x178b8> │ │ │ │ - ldr r2, [pc, #84] @ 2368c <__cxa_atexit@plt+0x178c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 23678 <__cxa_atexit@plt+0x178b0> │ │ │ │ - ldr r2, [pc, #44] @ 23690 <__cxa_atexit@plt+0x178c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 23678 <__cxa_atexit@plt+0x178b0> │ │ │ │ - b 236d4 <__cxa_atexit@plt+0x1790c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 222f8 <__cxa_atexit@plt+0x16530> │ │ │ │ + ldr r3, [pc, #28] @ 22300 <__cxa_atexit@plt+0x16538> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r2, r8} │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r3, r4, #36, 4 @ 0x40000002 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r4, r4, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 22378 <__cxa_atexit@plt+0x165b0> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [pc, #84] @ 22384 <__cxa_atexit@plt+0x165bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 22388 <__cxa_atexit@plt+0x165c0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r6] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #68] @ 2238c <__cxa_atexit@plt+0x165c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r6, #-4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r3, r6, #2 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [pc, #40] @ 22390 <__cxa_atexit@plt+0x165c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #32] @ 22394 <__cxa_atexit@plt+0x165cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 198bbac <__cxa_atexit@plt+0x197fde4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq r0, r9, #236, 2 @ 0x3b │ │ │ │ + andseq r0, r9, #208, 2 @ 0x34 │ │ │ │ + andseq r0, r9, #104, 2 │ │ │ │ + andeq r4, r4, #156, 6 @ 0x70000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 236c4 <__cxa_atexit@plt+0x178fc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 223f8 <__cxa_atexit@plt+0x16630> │ │ │ │ + ldr r3, [pc, #72] @ 22404 <__cxa_atexit@plt+0x1663c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r2, [pc, #68] @ 22408 <__cxa_atexit@plt+0x16640> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 2240c <__cxa_atexit@plt+0x16644> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #36] @ 22410 <__cxa_atexit@plt+0x16648> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 21ec8 <__cxa_atexit@plt+0x16100> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andseq r0, r9, #224 @ 0xe0 │ │ │ │ + andseq r0, r9, #84, 2 │ │ │ │ + andeq r4, r4, #68, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [pc, #20] @ 2243c <__cxa_atexit@plt+0x16674> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 236bc <__cxa_atexit@plt+0x178f4> │ │ │ │ - b 236d4 <__cxa_atexit@plt+0x1790c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r3, r4, #240, 2 @ 0x3c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r4, r4, #24, 2 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 22464 <__cxa_atexit@plt+0x1669c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1c4fb00 <__cxa_atexit@plt+0x1c43d38> │ │ │ │ + andeq r4, r4, #208, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #108 @ 0x6c │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 22590 <__cxa_atexit@plt+0x167c8> │ │ │ │ + mov r2, fp │ │ │ │ + ldr r3, [pc, #268] @ 225a8 <__cxa_atexit@plt+0x167e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [pc, #260] @ 225ac <__cxa_atexit@plt+0x167e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #241 @ 0xf1 │ │ │ │ + str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [pc, #248] @ 225b0 <__cxa_atexit@plt+0x167e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ + sub r1, r6, #22 │ │ │ │ + sub lr, r6, #55 @ 0x37 │ │ │ │ + add r9, r0, #17 │ │ │ │ + add r9, r9, #256 @ 0x100 │ │ │ │ + ldr r7, [pc, #224] @ 225b4 <__cxa_atexit@plt+0x167ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r0, r0, #33 @ 0x21 │ │ │ │ + add r0, r0, #1280 @ 0x500 │ │ │ │ + ldr sl, [pc, #212] @ 225b8 <__cxa_atexit@plt+0x167f0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ + ldr ip, [pc, #200] @ 225bc <__cxa_atexit@plt+0x167f4> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #196] @ 225c0 <__cxa_atexit@plt+0x167f8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ + ldr fp, [pc, #188] @ 225c4 <__cxa_atexit@plt+0x167fc> │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r6, #-72] @ 0xffffffb8 │ │ │ │ + ldr r0, [pc, #180] @ 225c8 <__cxa_atexit@plt+0x16800> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-84] @ 0xffffffac │ │ │ │ + ldr r0, [pc, #172] @ 225cc <__cxa_atexit@plt+0x16804> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-96] @ 0xffffffa0 │ │ │ │ + mov fp, r6 │ │ │ │ + str r7, [fp, #-68]! @ 0xffffffbc │ │ │ │ + str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #152] @ 225d0 <__cxa_atexit@plt+0x16808> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + sub r0, r6, #24 │ │ │ │ + stm r0, {r7, fp, lr} │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + ldr r7, [pc, #136] @ 225d4 <__cxa_atexit@plt+0x1680c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + stmda r6, {r1, r8} │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 23768 <__cxa_atexit@plt+0x179a0> │ │ │ │ - ldr lr, [pc, #152] @ 23788 <__cxa_atexit@plt+0x179c0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - str r0, [r2] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r1, r7, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 23774 <__cxa_atexit@plt+0x179ac> │ │ │ │ - ldr r3, [pc, #96] @ 2378c <__cxa_atexit@plt+0x179c4> │ │ │ │ + str sl, [r3, #-80]! @ 0xffffffb0 │ │ │ │ + str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ + mov r7, r6 │ │ │ │ + str ip, [r7, #-92]! @ 0xffffffa4 │ │ │ │ + str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [pc, #96] @ 225d8 <__cxa_atexit@plt+0x16810> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 23758 <__cxa_atexit@plt+0x17990> │ │ │ │ - ldr r7, [pc, #72] @ 23790 <__cxa_atexit@plt+0x179c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r7, #-104]! @ 0xffffff98 │ │ │ │ + str r7, [r6, #-52] @ 0xffffffcc │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov fp, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [pc, #68] @ 225dc <__cxa_atexit@plt+0x16814> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #108 @ 0x6c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #24] @ 23794 <__cxa_atexit@plt+0x179cc> │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r9, #92 @ 0x5c │ │ │ │ + andseq pc, r8, #144, 30 @ 0x240 │ │ │ │ + andseq r0, r9, #72 @ 0x48 │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + mvneq r2, r0, ror #15 │ │ │ │ + mvneq r2, r0, lsr #16 │ │ │ │ + strdeq r2, [lr, #116]! @ 0x74 │ │ │ │ + mvneq r2, r1, asr #15 │ │ │ │ + andseq pc, r8, #196, 30 @ 0x310 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + andeq r4, r4, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 2261c <__cxa_atexit@plt+0x16854> │ │ │ │ + ldr r3, [pc, #44] @ 2262c <__cxa_atexit@plt+0x16864> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r3, [pc, #32] @ 22630 <__cxa_atexit@plt+0x16868> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r8 │ │ │ │ + b 1c49f78 <__cxa_atexit@plt+0x1c3e1b0> │ │ │ │ + ldr r7, [pc, #16] @ 22634 <__cxa_atexit@plt+0x1686c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andseq lr, r8, #128, 26 @ 0x2000 │ │ │ │ - @ instruction: 0xffffdc1c │ │ │ │ - @ instruction: 0xffffdc30 │ │ │ │ - andeq r3, r4, #68, 2 │ │ │ │ - @ instruction: 0xffffdcbc │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r3, r4, #184, 2 @ 0x2e │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 23828 <__cxa_atexit@plt+0x17a60> │ │ │ │ - ldmib r7, {r1, lr} │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 237f8 <__cxa_atexit@plt+0x17a30> │ │ │ │ - ldr r3, [pc, #104] @ 23840 <__cxa_atexit@plt+0x17a78> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andseq pc, r8, #240, 26 @ 0x3c00 │ │ │ │ + andeq r4, r4, #64, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 22678 <__cxa_atexit@plt+0x168b0> │ │ │ │ + ldr r3, [pc, #24] @ 22680 <__cxa_atexit@plt+0x168b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - b 2381c <__cxa_atexit@plt+0x17a54> │ │ │ │ - ldr r3, [pc, #60] @ 2383c <__cxa_atexit@plt+0x17a74> │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 225ec <__cxa_atexit@plt+0x16824> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r8, #128, 26 @ 0x2000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 226b0 <__cxa_atexit@plt+0x168e8> │ │ │ │ + ldr r3, [pc, #24] @ 226b8 <__cxa_atexit@plt+0x168f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r8, fp │ │ │ │ - b 23844 <__cxa_atexit@plt+0x17a7c> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 225ec <__cxa_atexit@plt+0x16824> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r8, #20, 24 @ 0x1400 │ │ │ │ - andseq lr, r8, #68, 24 @ 0x4400 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr lr, [ip, #24]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 2392c <__cxa_atexit@plt+0x17b64> │ │ │ │ - ldr r8, [pc, #240] @ 2395c <__cxa_atexit@plt+0x17b94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #236] @ 23960 <__cxa_atexit@plt+0x17b98> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #232] @ 23964 <__cxa_atexit@plt+0x17b9c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldrb r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - str sl, [r3, #20]! │ │ │ │ - cmp r1, #43 @ 0x2b │ │ │ │ - cmpne r1, #45 @ 0x2d │ │ │ │ - bne 238bc <__cxa_atexit@plt+0x17af4> │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 239a0 <__cxa_atexit@plt+0x17bd8> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #8]! │ │ │ │ - ldr r8, [r7, #-4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 23948 <__cxa_atexit@plt+0x17b80> │ │ │ │ - ldr r2, [pc, #132] @ 23968 <__cxa_atexit@plt+0x17ba0> │ │ │ │ + andseq pc, r8, #72, 26 @ 0x1200 │ │ │ │ + andeq r4, r4, #108 @ 0x6c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 22710 <__cxa_atexit@plt+0x16948> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [pc, #64] @ 22728 <__cxa_atexit@plt+0x16960> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2391c <__cxa_atexit@plt+0x17b54> │ │ │ │ - ldr r3, [pc, #108] @ 2396c <__cxa_atexit@plt+0x17ba4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #64] @ 23974 <__cxa_atexit@plt+0x17bac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #32] @ 23970 <__cxa_atexit@plt+0x17ba8> │ │ │ │ + ldr r1, [pc, #60] @ 2272c <__cxa_atexit@plt+0x16964> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str sl, [r6] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r6 │ │ │ │ + str r1, [sl, #-8]! │ │ │ │ + b 21fe8 <__cxa_atexit@plt+0x16220> │ │ │ │ + ldr r7, [pc, #24] @ 22730 <__cxa_atexit@plt+0x16968> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe180 │ │ │ │ - @ instruction: 0xffffe478 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0xffffda64 │ │ │ │ - @ instruction: 0xffffda78 │ │ │ │ - andeq r2, r4, #112, 30 @ 0x1c0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r2, r4, #228, 30 @ 0x390 │ │ │ │ - andeq r0, r0, r8, lsl #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 23844 <__cxa_atexit@plt+0x17a7c> │ │ │ │ - andeq r2, r4, #52, 30 @ 0xd0 │ │ │ │ - andeq r0, r0, r7, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r4, r4, #80 @ 0x50 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 23aac <__cxa_atexit@plt+0x17ce4> │ │ │ │ - str fp, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #24]! │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [r1, #-4]! │ │ │ │ - add fp, r0, #8 │ │ │ │ - add ip, r0, #4 │ │ │ │ - add r0, r3, #1 │ │ │ │ - ldr r9, [r2, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r2, #-16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr lr, [r9, #15] │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 23a28 <__cxa_atexit@plt+0x17c60> │ │ │ │ - ldr r2, [pc, #272] @ 23b04 <__cxa_atexit@plt+0x17d3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [fp] │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 2276c <__cxa_atexit@plt+0x169a4> │ │ │ │ + ldr r7, [pc, #44] @ 22784 <__cxa_atexit@plt+0x169bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r6, {r7, r9} │ │ │ │ str r8, [r6] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str ip, [r5, #28] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r5, [pc, #240] @ 23b08 <__cxa_atexit@plt+0x17d40> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r0, [fp] │ │ │ │ - ldr r7, [pc, #188] @ 23af0 <__cxa_atexit@plt+0x17d28> │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 22788 <__cxa_atexit@plt+0x169c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r8, #240, 26 @ 0x3c00 │ │ │ │ + andeq r3, r4, #252, 30 @ 0x3f0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 227c0 <__cxa_atexit@plt+0x169f8> │ │ │ │ + ldr r7, [pc, #40] @ 227d8 <__cxa_atexit@plt+0x16a10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [ip] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r1, r5, #8 │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r1 │ │ │ │ - bhi 23ac4 <__cxa_atexit@plt+0x17cfc> │ │ │ │ - ldr r3, [pc, #152] @ 23af4 <__cxa_atexit@plt+0x17d2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 23a98 <__cxa_atexit@plt+0x17cd0> │ │ │ │ - ldr r3, [pc, #128] @ 23af8 <__cxa_atexit@plt+0x17d30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r6, [r6, #-4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r9 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [pc, #76] @ 23b00 <__cxa_atexit@plt+0x17d38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr lr, [pc, #48] @ 23afc <__cxa_atexit@plt+0x17d34> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - andseq lr, r8, #60, 20 @ 0x3c000 │ │ │ │ - @ instruction: 0xffffd8ec │ │ │ │ - @ instruction: 0xffffd900 │ │ │ │ - andeq r2, r4, #244, 26 @ 0x3d00 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - andseq lr, r8, #40, 20 @ 0x28000 │ │ │ │ - andeq r2, r4, #76, 28 @ 0x4c0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 23bac <__cxa_atexit@plt+0x17de4> │ │ │ │ - ldr r2, [pc, #132] @ 23bb8 <__cxa_atexit@plt+0x17df0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 23b98 <__cxa_atexit@plt+0x17dd0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #96] @ 23bbc <__cxa_atexit@plt+0x17df4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - strb r1, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 23b98 <__cxa_atexit@plt+0x17dd0> │ │ │ │ - ldr r1, [pc, #68] @ 23bc0 <__cxa_atexit@plt+0x17df8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 23ba0 <__cxa_atexit@plt+0x17dd8> │ │ │ │ - mov r7, r2 │ │ │ │ - b 23c7c <__cxa_atexit@plt+0x17eb4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmda r6, {r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #20] @ 227dc <__cxa_atexit@plt+0x16a14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r8, #156, 26 @ 0x2700 │ │ │ │ + andeq r3, r4, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 2282c <__cxa_atexit@plt+0x16a64> │ │ │ │ + ldr r7, [pc, #64] @ 22844 <__cxa_atexit@plt+0x16a7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [pc, #60] @ 22848 <__cxa_atexit@plt+0x16a80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + sub lr, r6, #16 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 2284c <__cxa_atexit@plt+0x16a84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r2, r4, #152, 26 @ 0x2600 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #80] @ 23c2c <__cxa_atexit@plt+0x17e64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 23c18 <__cxa_atexit@plt+0x17e50> │ │ │ │ - ldr r2, [pc, #52] @ 23c30 <__cxa_atexit@plt+0x17e68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 23c20 <__cxa_atexit@plt+0x17e58> │ │ │ │ - mov r7, r3 │ │ │ │ - b 23c7c <__cxa_atexit@plt+0x17eb4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andseq pc, r8, #76, 26 @ 0x1300 │ │ │ │ + andseq pc, r8, #48, 26 @ 0xc00 │ │ │ │ + andeq r3, r4, #68, 30 @ 0x110 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 2289c <__cxa_atexit@plt+0x16ad4> │ │ │ │ + ldr r7, [pc, #64] @ 228b4 <__cxa_atexit@plt+0x16aec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [pc, #60] @ 228b8 <__cxa_atexit@plt+0x16af0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + sub lr, r6, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + stmda r6, {r2, sl} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #24] @ 228bc <__cxa_atexit@plt+0x16af4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r2, r4, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 23c6c <__cxa_atexit@plt+0x17ea4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 23c64 <__cxa_atexit@plt+0x17e9c> │ │ │ │ - b 23c7c <__cxa_atexit@plt+0x17eb4> │ │ │ │ + andseq pc, r8, #224, 24 @ 0xe000 │ │ │ │ + andseq pc, r8, #192, 24 @ 0xc000 │ │ │ │ + andeq r3, r4, #216, 28 @ 0xd80 │ │ │ │ + andeq r4, r4, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 22920 <__cxa_atexit@plt+0x16b58> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 22918 <__cxa_atexit@plt+0x16b50> │ │ │ │ + ldr r3, [pc, #52] @ 22928 <__cxa_atexit@plt+0x16b60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 2292c <__cxa_atexit@plt+0x16b64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldr r2, [pc, #36] @ 22930 <__cxa_atexit@plt+0x16b68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1d6d990 <__cxa_atexit@plt+0x1d61bc8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r2, r4, #236, 24 @ 0xec00 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 23d0c <__cxa_atexit@plt+0x17f44> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 23cdc <__cxa_atexit@plt+0x17f14> │ │ │ │ - ldr r1, [pc, #104] @ 23d24 <__cxa_atexit@plt+0x17f5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - b 23d00 <__cxa_atexit@plt+0x17f38> │ │ │ │ - ldr r1, [pc, #60] @ 23d20 <__cxa_atexit@plt+0x17f58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - b 23844 <__cxa_atexit@plt+0x17a7c> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - stmib r5, {r3, lr} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - bx r1 │ │ │ │ - andseq lr, r8, #48, 14 @ 0xc00000 │ │ │ │ - andseq lr, r8, #96, 14 @ 0x1800000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 23d78 <__cxa_atexit@plt+0x17fb0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 23d8c <__cxa_atexit@plt+0x17fc4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + andeq r4, r4, #188, 4 @ 0xc000000b │ │ │ │ + andseq pc, r8, #232, 20 @ 0xe8000 │ │ │ │ + andseq pc, r8, #244, 20 @ 0xf4000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 22954 <__cxa_atexit@plt+0x16b8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r8, #152, 14 @ 0x2600000 │ │ │ │ - andeq r2, r4, #200, 22 @ 0x32000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andseq pc, r8, #196, 20 @ 0xc4000 │ │ │ │ + andeq r4, r4, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 23df8 <__cxa_atexit@plt+0x18030> │ │ │ │ - ldr r3, [pc, #84] @ 23e08 <__cxa_atexit@plt+0x18040> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 23de8 <__cxa_atexit@plt+0x18020> │ │ │ │ - ldr r7, [pc, #60] @ 23e0c <__cxa_atexit@plt+0x18044> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp r7, fp │ │ │ │ + bcc 2299c <__cxa_atexit@plt+0x16bd4> │ │ │ │ + ldr r7, [pc, #48] @ 229ac <__cxa_atexit@plt+0x16be4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 22990 <__cxa_atexit@plt+0x16bc8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 229c0 <__cxa_atexit@plt+0x16bf8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 23e10 <__cxa_atexit@plt+0x18048> │ │ │ │ + ldr r7, [pc, #12] @ 229b0 <__cxa_atexit@plt+0x16be8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r2, r4, #116, 22 @ 0x1d000 │ │ │ │ - andeq r2, r4, #72, 22 @ 0x12000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r4, r4, #180, 4 @ 0x4000000b │ │ │ │ + andeq r4, r4, #140, 4 @ 0xc0000008 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 23e40 <__cxa_atexit@plt+0x18078> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ 229dc <__cxa_atexit@plt+0x16c14> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ + str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r2, r4, #24, 22 @ 0x6000 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 23f18 <__cxa_atexit@plt+0x18150> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr sl, [pc, #180] @ 23f24 <__cxa_atexit@plt+0x1815c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r3, [sp] │ │ │ │ - add fp, r7, #7 │ │ │ │ - ldm fp, {r8, r9, fp} │ │ │ │ - mov r1, r5 │ │ │ │ - ldr ip, [r1, #4]! │ │ │ │ - mov r3, r2 │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr sl, [r1, #12] │ │ │ │ - ldr lr, [r1, #16] │ │ │ │ - stmib r3, {sl, lr} │ │ │ │ - add r0, ip, #1 │ │ │ │ - cmp fp, r0 │ │ │ │ - bge 23ee4 <__cxa_atexit@plt+0x1811c> │ │ │ │ - add r6, r3, #16 │ │ │ │ - add r2, r3, #12 │ │ │ │ - ldr r1, [pc, #120] @ 23f30 <__cxa_atexit@plt+0x18168> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r3, [pc, #104] @ 23f34 <__cxa_atexit@plt+0x1816c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r0, [pc, #60] @ 23f28 <__cxa_atexit@plt+0x18160> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #56] @ 23f2c <__cxa_atexit@plt+0x18164> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - add r2, r2, #16 │ │ │ │ - stm r2, {r0, r8, r9, ip} │ │ │ │ - str lr, [r5, #4] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r5, r1 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff93c │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffffc60 │ │ │ │ - andseq lr, r8, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r2, r4, #36, 20 @ 0x24000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r4, r4, #96, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 23f64 <__cxa_atexit@plt+0x1819c> │ │ │ │ + ldr r3, [pc, #20] @ 22a08 <__cxa_atexit@plt+0x16c40> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 22a0c <__cxa_atexit@plt+0x16c44> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 23f5c <__cxa_atexit@plt+0x18194> │ │ │ │ - b 23f74 <__cxa_atexit@plt+0x181ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1d6e958 <__cxa_atexit@plt+0x1d62b90> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r4, r4, #56, 4 @ 0x80000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 22a50 <__cxa_atexit@plt+0x16c88> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 22a64 <__cxa_atexit@plt+0x16c9c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #52] @ 22a74 <__cxa_atexit@plt+0x16cac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmda r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r2, r4, #244, 18 @ 0x3d0000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ - ldmib r5, {r1, lr} │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - sub r0, r5, #16 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 23ff8 <__cxa_atexit@plt+0x18230> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 23fcc <__cxa_atexit@plt+0x18204> │ │ │ │ - ldr r0, [pc, #96] @ 24010 <__cxa_atexit@plt+0x18248> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - strb r2, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - b 23fec <__cxa_atexit@plt+0x18224> │ │ │ │ - ldr r0, [pc, #56] @ 2400c <__cxa_atexit@plt+0x18244> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - strb r2, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - b 23844 <__cxa_atexit@plt+0x17a7c> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r7, [pc, #24] @ 22a70 <__cxa_atexit@plt+0x16ca8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andseq lr, r8, #64, 8 @ 0x40000000 │ │ │ │ - andseq lr, r8, #108, 8 @ 0x6c000000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 247a8 <__cxa_atexit@plt+0x189e0> │ │ │ │ - andeq r2, r4, #24, 16 @ 0x180000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 240d8 <__cxa_atexit@plt+0x18310> │ │ │ │ - ldr r1, [pc, #184] @ 240f8 <__cxa_atexit@plt+0x18330> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 240fc <__cxa_atexit@plt+0x18334> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 240c0 <__cxa_atexit@plt+0x182f8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 240cc <__cxa_atexit@plt+0x18304> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 240e4 <__cxa_atexit@plt+0x1831c> │ │ │ │ - ldr r5, [pc, #116] @ 24100 <__cxa_atexit@plt+0x18338> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 24104 <__cxa_atexit@plt+0x1833c> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq pc, r8, #192, 18 @ 0x300000 │ │ │ │ + andseq pc, r8, #164, 20 @ 0xa4000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 22acc <__cxa_atexit@plt+0x16d04> │ │ │ │ + ldr r7, [pc, #72] @ 22ae4 <__cxa_atexit@plt+0x16d1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #68] @ 22ae8 <__cxa_atexit@plt+0x16d20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 24108 <__cxa_atexit@plt+0x18340> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #60] @ 22aec <__cxa_atexit@plt+0x16d24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + stmda r6, {r3, r8} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #28] @ 22af0 <__cxa_atexit@plt+0x16d28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq lr, r8, #152, 6 @ 0x60000002 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq lr, r8, #96, 6 @ 0x80000001 │ │ │ │ - andseq lr, r8, #92, 6 @ 0x70000001 │ │ │ │ - andeq r2, r4, #40, 14 @ 0xa00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2416c <__cxa_atexit@plt+0x183a4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 2417c <__cxa_atexit@plt+0x183b4> │ │ │ │ - ldr r3, [pc, #76] @ 24190 <__cxa_atexit@plt+0x183c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 24194 <__cxa_atexit@plt+0x183cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 24198 <__cxa_atexit@plt+0x183d0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r4, r4, #196, 2 @ 0x31 │ │ │ │ + andseq pc, r8, #180, 20 @ 0xb4000 │ │ │ │ + andseq pc, r8, #172, 20 @ 0xac000 │ │ │ │ + andeq r4, r4, #172, 2 @ 0x2b │ │ │ │ + andeq r4, r4, #72, 2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, sl │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 22b38 <__cxa_atexit@plt+0x16d70> │ │ │ │ + ldr r7, [pc, #40] @ 22b40 <__cxa_atexit@plt+0x16d78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 22b2c <__cxa_atexit@plt+0x16d64> │ │ │ │ + mov r7, r8 │ │ │ │ + b 22b50 <__cxa_atexit@plt+0x16d88> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq lr, r8, #168, 4 @ 0x8000000a │ │ │ │ - andseq lr, r8, #172, 4 @ 0xc000000a │ │ │ │ - andeq r2, r4, #152, 12 @ 0x9800000 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r4, r4, #252 @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 241bc <__cxa_atexit@plt+0x183f4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ 22b6c <__cxa_atexit@plt+0x16da4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 1a6efac <__cxa_atexit@plt+0x1a631e4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r4, r4, #208 @ 0xd0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 22b98 <__cxa_atexit@plt+0x16dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 22b9c <__cxa_atexit@plt+0x16dd4> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 1d6e958 <__cxa_atexit@plt+0x1d62b90> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r4, r4, #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24210 <__cxa_atexit@plt+0x18448> │ │ │ │ - ldr lr, [pc, #60] @ 24228 <__cxa_atexit@plt+0x18460> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 22be0 <__cxa_atexit@plt+0x16e18> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 22bec <__cxa_atexit@plt+0x16e24> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #40] @ 22bf8 <__cxa_atexit@plt+0x16e30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmda r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2422c <__cxa_atexit@plt+0x18464> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1edbac4 <__cxa_atexit@plt+0x1ecfcfc> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq pc, r8, #72, 18 @ 0x120000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 22c28 <__cxa_atexit@plt+0x16e60> │ │ │ │ + ldr r3, [pc, #20] @ 22c30 <__cxa_atexit@plt+0x16e68> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r8, #40, 6 @ 0xa0000000 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24278 <__cxa_atexit@plt+0x184b0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 24290 <__cxa_atexit@plt+0x184c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 24294 <__cxa_atexit@plt+0x184cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r8, #176, 4 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r2, r4, #156, 10 @ 0x27000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 24354 <__cxa_atexit@plt+0x1858c> │ │ │ │ - ldr r1, [pc, #184] @ 24374 <__cxa_atexit@plt+0x185ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 24378 <__cxa_atexit@plt+0x185b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 2433c <__cxa_atexit@plt+0x18574> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 24348 <__cxa_atexit@plt+0x18580> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 24360 <__cxa_atexit@plt+0x18598> │ │ │ │ - ldr r5, [pc, #116] @ 2437c <__cxa_atexit@plt+0x185b4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 24380 <__cxa_atexit@plt+0x185b8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 22c64 <__cxa_atexit@plt+0x16e9c> │ │ │ │ + ldr r3, [pc, #28] @ 22c70 <__cxa_atexit@plt+0x16ea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 24384 <__cxa_atexit@plt+0x185bc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + stmda r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq pc, r8, #200, 16 @ 0xc80000 │ │ │ │ + andeq r3, r4, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 22ca4 <__cxa_atexit@plt+0x16edc> │ │ │ │ + ldr r3, [pc, #28] @ 22cb4 <__cxa_atexit@plt+0x16eec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ + ldr r7, [pc, #12] @ 22cb8 <__cxa_atexit@plt+0x16ef0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq lr, r8, #28, 2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq lr, r8, #228 @ 0xe4 │ │ │ │ - andseq lr, r8, #224 @ 0xe0 │ │ │ │ - andeq r2, r4, #172, 8 @ 0xac000000 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r3, r4, #232, 30 @ 0x3a0 │ │ │ │ + andeq r3, r4, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 243e8 <__cxa_atexit@plt+0x18620> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 243f8 <__cxa_atexit@plt+0x18630> │ │ │ │ - ldr r3, [pc, #76] @ 2440c <__cxa_atexit@plt+0x18644> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 22d0c <__cxa_atexit@plt+0x16f44> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #52] @ 22d18 <__cxa_atexit@plt+0x16f50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 24410 <__cxa_atexit@plt+0x18648> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 24414 <__cxa_atexit@plt+0x1864c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r2, [pc, #48] @ 22d1c <__cxa_atexit@plt+0x16f54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 22d20 <__cxa_atexit@plt+0x16f58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r6, {r3, r7} │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + str r1, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #10 │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [pc, #16] @ 22d44 <__cxa_atexit@plt+0x16f7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq lr, r8, #44 @ 0x2c │ │ │ │ - andseq lr, r8, #48 @ 0x30 │ │ │ │ - andeq r2, r4, #28, 8 @ 0x1c000000 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 24438 <__cxa_atexit@plt+0x18670> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 22d70 <__cxa_atexit@plt+0x16fa8> │ │ │ │ + ldr r7, [pc, #52] @ 22d98 <__cxa_atexit@plt+0x16fd0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 22d94 <__cxa_atexit@plt+0x16fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 22d8c <__cxa_atexit@plt+0x16fc4> │ │ │ │ + b 22da4 <__cxa_atexit@plt+0x16fdc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andseq pc, r8, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2448c <__cxa_atexit@plt+0x186c4> │ │ │ │ - ldr lr, [pc, #60] @ 244a4 <__cxa_atexit@plt+0x186dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 22dd0 <__cxa_atexit@plt+0x17008> │ │ │ │ + ldr r3, [pc, #32] @ 22ddc <__cxa_atexit@plt+0x17014> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + stmda r6, {r3, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 244a8 <__cxa_atexit@plt+0x186e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r8, #172 @ 0xac │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 244f4 <__cxa_atexit@plt+0x1872c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 2450c <__cxa_atexit@plt+0x18744> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 24510 <__cxa_atexit@plt+0x18748> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq pc, r8, #40, 14 @ 0xa00000 │ │ │ │ + andeq r3, r4, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 22e14 <__cxa_atexit@plt+0x1704c> │ │ │ │ + ldr r3, [pc, #28] @ 22e1c <__cxa_atexit@plt+0x17054> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 22ec4 <__cxa_atexit@plt+0x170fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r8, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r3, r4, #68, 30 @ 0x110 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 22e98 <__cxa_atexit@plt+0x170d0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 22e90 <__cxa_atexit@plt+0x170c8> │ │ │ │ + ldr r3, [pc, #80] @ 22ea0 <__cxa_atexit@plt+0x170d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r8, #52 @ 0x34 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r2, r4, #32, 6 @ 0x80000000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 24598 <__cxa_atexit@plt+0x187d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 245a4 <__cxa_atexit@plt+0x187dc> │ │ │ │ - ldr lr, [pc, #108] @ 245b4 <__cxa_atexit@plt+0x187ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 245b8 <__cxa_atexit@plt+0x187f0> │ │ │ │ + ldr r2, [pc, #76] @ 22ea4 <__cxa_atexit@plt+0x170dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 22ea8 <__cxa_atexit@plt+0x170e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 245bc <__cxa_atexit@plt+0x187f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 245c0 <__cxa_atexit@plt+0x187f8> │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r1, [pc, #56] @ 22eac <__cxa_atexit@plt+0x170e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmda r6, {r1, r7} │ │ │ │ + sub sl, r6, #3 │ │ │ │ + add r8, r2, #2 │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r7, [pc, #36] @ 22eb0 <__cxa_atexit@plt+0x170e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + b 1eea570 <__cxa_atexit@plt+0x1ede7a8> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq sp, r8, #156, 28 @ 0x9c0 │ │ │ │ - andseq sp, r8, #252, 28 @ 0xfc0 │ │ │ │ - andseq sp, r8, #48, 30 @ 0xc0 │ │ │ │ - andeq r2, r4, #120, 4 @ 0x80000007 │ │ │ │ + andeq r3, r4, #16, 28 @ 0x100 │ │ │ │ + andeq r3, r4, #200, 28 @ 0xc80 │ │ │ │ + andseq pc, r8, #136, 10 @ 0x22000000 │ │ │ │ + andseq pc, r8, #236, 12 @ 0xec00000 │ │ │ │ + andseq pc, r8, #216, 12 @ 0xd800000 │ │ │ │ + andeq r3, r4, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 24654 <__cxa_atexit@plt+0x1888c> │ │ │ │ - ldr lr, [pc, #116] @ 2465c <__cxa_atexit@plt+0x18894> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, sl │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 22efc <__cxa_atexit@plt+0x17134> │ │ │ │ + ldr r3, [pc, #44] @ 22f04 <__cxa_atexit@plt+0x1713c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 24648 <__cxa_atexit@plt+0x18880> │ │ │ │ + beq 22ef0 <__cxa_atexit@plt+0x17128> │ │ │ │ mov r7, r8 │ │ │ │ - b 2466c <__cxa_atexit@plt+0x188a4> │ │ │ │ + b 22f14 <__cxa_atexit@plt+0x1714c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r2, r4, #224, 2 @ 0x38 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r3, r4, #92, 28 @ 0x5c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2473c <__cxa_atexit@plt+0x18974> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 246d8 <__cxa_atexit@plt+0x18910> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 246ec <__cxa_atexit@plt+0x18924> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 24754 <__cxa_atexit@plt+0x1898c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 22f48 <__cxa_atexit@plt+0x17180> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ 22f64 <__cxa_atexit@plt+0x1719c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 22f5c <__cxa_atexit@plt+0x17194> │ │ │ │ + b 22f78 <__cxa_atexit@plt+0x171b0> │ │ │ │ + ldr r7, [pc, #24] @ 22f68 <__cxa_atexit@plt+0x171a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 2474c <__cxa_atexit@plt+0x18984> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 24750 <__cxa_atexit@plt+0x18988> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 247a8 <__cxa_atexit@plt+0x189e0> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sp, r8, #60, 26 @ 0xf00 │ │ │ │ - andseq sp, r8, #20, 26 @ 0x500 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r2, r4, #232 @ 0xe8 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq pc, r8, #176, 8 @ 0xb0000000 │ │ │ │ + andeq r3, r4, #248, 26 @ 0x3e00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 2478c <__cxa_atexit@plt+0x189c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #20] @ 22f9c <__cxa_atexit@plt+0x171d4> │ │ │ │ + add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 247a8 <__cxa_atexit@plt+0x189e0> │ │ │ │ - andseq sp, r8, #192, 24 @ 0xc000 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r2, r4, #164 @ 0xa4 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 24a5c <__cxa_atexit@plt+0x18c94> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r4, [r9, #19] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r4, [r9, #23] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - add r4, r7, sl │ │ │ │ - add fp, r4, r1 │ │ │ │ - sub r4, r0, sl │ │ │ │ - cmp r4, #1 │ │ │ │ - blt 24838 <__cxa_atexit@plt+0x18a70> │ │ │ │ - add r3, r7, r1 │ │ │ │ - add ip, r3, sl │ │ │ │ - mov r3, #0 │ │ │ │ - ldrb lr, [ip, r3] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 248bc <__cxa_atexit@plt+0x18af4> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 24918 <__cxa_atexit@plt+0x18b50> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 24974 <__cxa_atexit@plt+0x18bac> │ │ │ │ - sxtb r2, lr │ │ │ │ - cmn r2, #1 │ │ │ │ - ble 249d0 <__cxa_atexit@plt+0x18c08> │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 24804 <__cxa_atexit@plt+0x18a3c> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 24a74 <__cxa_atexit@plt+0x18cac> │ │ │ │ - ldr lr, [pc, #584] @ 24ad4 <__cxa_atexit@plt+0x18d0c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - b 24a50 <__cxa_atexit@plt+0x18c88> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 24a20 <__cxa_atexit@plt+0x18c58> │ │ │ │ - ldr r7, [pc, #440] @ 24acc <__cxa_atexit@plt+0x18d04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 24aa4 <__cxa_atexit@plt+0x18cdc> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 24a20 <__cxa_atexit@plt+0x18c58> │ │ │ │ - ldr r7, [pc, #352] @ 24ad0 <__cxa_atexit@plt+0x18d08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 24aa4 <__cxa_atexit@plt+0x18cdc> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 24a20 <__cxa_atexit@plt+0x18c58> │ │ │ │ - ldr r7, [pc, #248] @ 24ac4 <__cxa_atexit@plt+0x18cfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 24aa4 <__cxa_atexit@plt+0x18cdc> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 24a9c <__cxa_atexit@plt+0x18cd4> │ │ │ │ - ldr lr, [pc, #152] @ 24ac0 <__cxa_atexit@plt+0x18cf8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 24d38 <__cxa_atexit@plt+0x18f70> │ │ │ │ - ldr r7, [pc, #120] @ 24adc <__cxa_atexit@plt+0x18d14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 24ad8 <__cxa_atexit@plt+0x18d10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #36] @ 24ac8 <__cxa_atexit@plt+0x18d00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r8, #236, 20 @ 0xec000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andseq sp, r8, #136, 24 @ 0x8800 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r1, r4, #24, 30 @ 0x60 │ │ │ │ - andeq r1, r4, #96, 26 @ 0x1800 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r3, r4, #196, 26 @ 0x3100 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 2302c <__cxa_atexit@plt+0x17264> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr lr, [pc, #104] @ 23038 <__cxa_atexit@plt+0x17270> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #100] @ 2303c <__cxa_atexit@plt+0x17274> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r0, r6, #19 │ │ │ │ + ldr r9, [pc, #84] @ 23040 <__cxa_atexit@plt+0x17278> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #80] @ 23044 <__cxa_atexit@plt+0x1727c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #-48]! @ 0xffffffd0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #-32]! @ 0xffffffe0 │ │ │ │ + str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str sl, [r6, #-20] @ 0xffffffec │ │ │ │ + str r7, [r6, #-16] │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + str r9, [r6, #-8] │ │ │ │ + stmda r6, {r0, r1} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + andseq pc, r8, #0, 8 │ │ │ │ + andseq pc, r8, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23084 <__cxa_atexit@plt+0x172bc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 2308c <__cxa_atexit@plt+0x172c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #24] @ 23090 <__cxa_atexit@plt+0x172c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + b 18629ec <__cxa_atexit@plt+0x1856c24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r8, #164, 6 @ 0x90000002 │ │ │ │ + andseq pc, r8, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r3, r4, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23128 <__cxa_atexit@plt+0x17360> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24b38 <__cxa_atexit@plt+0x18d70> │ │ │ │ - ldr lr, [pc, #72] @ 24b50 <__cxa_atexit@plt+0x18d88> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 24d38 <__cxa_atexit@plt+0x18f70> │ │ │ │ - ldr r3, [pc, #20] @ 24b54 <__cxa_atexit@plt+0x18d8c> │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 23120 <__cxa_atexit@plt+0x17358> │ │ │ │ + ldr r3, [pc, #108] @ 23130 <__cxa_atexit@plt+0x17368> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r8, #12, 20 @ 0xc000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r1, r4, #232, 24 @ 0xe800 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #104] @ 23134 <__cxa_atexit@plt+0x1736c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #88] @ 23138 <__cxa_atexit@plt+0x17370> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r1, [r6] │ │ │ │ + ldr r2, [pc, #76] @ 2313c <__cxa_atexit@plt+0x17374> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24bb0 <__cxa_atexit@plt+0x18de8> │ │ │ │ - ldr lr, [pc, #68] @ 24bc8 <__cxa_atexit@plt+0x18e00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 24d38 <__cxa_atexit@plt+0x18f70> │ │ │ │ - ldr r3, [pc, #20] @ 24bcc <__cxa_atexit@plt+0x18e04> │ │ │ │ + str r0, [r3, #-12]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r3, [pc, #52] @ 23140 <__cxa_atexit@plt+0x17378> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r8, [pc, #40] @ 23144 <__cxa_atexit@plt+0x1737c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a308c0 <__cxa_atexit@plt+0x1a24af8> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andseq pc, r8, #28, 6 @ 0x70000000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andseq pc, r8, #20, 6 @ 0x50000000 │ │ │ │ + andseq pc, r8, #44, 6 @ 0xb0000000 │ │ │ │ + andseq pc, r8, #76, 8 @ 0x4c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1c4bcd8 <__cxa_atexit@plt+0x1c3ff10> │ │ │ │ + andeq r3, r4, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 231d0 <__cxa_atexit@plt+0x17408> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 231c8 <__cxa_atexit@plt+0x17400> │ │ │ │ + ldr r3, [pc, #72] @ 231d8 <__cxa_atexit@plt+0x17410> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r8, #144, 18 @ 0x240000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r1, r4, #112, 24 @ 0x7000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24c28 <__cxa_atexit@plt+0x18e60> │ │ │ │ - ldr lr, [pc, #68] @ 24c40 <__cxa_atexit@plt+0x18e78> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 24d38 <__cxa_atexit@plt+0x18f70> │ │ │ │ - ldr r3, [pc, #20] @ 24c44 <__cxa_atexit@plt+0x18e7c> │ │ │ │ + ldr r2, [pc, #68] @ 231dc <__cxa_atexit@plt+0x17414> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r1, [pc, #48] @ 231e0 <__cxa_atexit@plt+0x17418> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6, #-20] @ 0xffffffec │ │ │ │ + stmda r6, {r2, r7} │ │ │ │ + mov r8, r6 │ │ │ │ + str r1, [r8, #-12]! │ │ │ │ + sub r7, r6, #19 │ │ │ │ + b 22ec4 <__cxa_atexit@plt+0x170fc> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + andseq pc, r8, #80, 4 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23210 <__cxa_atexit@plt+0x17448> │ │ │ │ + ldr r3, [pc, #24] @ 23218 <__cxa_atexit@plt+0x17450> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r8, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23248 <__cxa_atexit@plt+0x17480> │ │ │ │ + ldr r3, [pc, #24] @ 23250 <__cxa_atexit@plt+0x17488> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r8, #176, 2 @ 0x2c │ │ │ │ + andeq r3, r4, #52, 22 @ 0xd000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 232a4 <__cxa_atexit@plt+0x174dc> │ │ │ │ + ldr r3, [pc, #56] @ 232ac <__cxa_atexit@plt+0x174e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r8, #24, 18 @ 0x60000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r1, r4, #248, 22 @ 0x3e000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + ldr r2, [pc, #52] @ 232b0 <__cxa_atexit@plt+0x174e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2329c <__cxa_atexit@plt+0x174d4> │ │ │ │ + b 232c0 <__cxa_atexit@plt+0x174f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andseq pc, r8, #108, 2 │ │ │ │ + andeq r3, r4, #212, 20 @ 0xd4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24ca0 <__cxa_atexit@plt+0x18ed8> │ │ │ │ - ldr lr, [pc, #68] @ 24cb8 <__cxa_atexit@plt+0x18ef0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 24d38 <__cxa_atexit@plt+0x18f70> │ │ │ │ - ldr r3, [pc, #20] @ 24cbc <__cxa_atexit@plt+0x18ef4> │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 2331c <__cxa_atexit@plt+0x17554> │ │ │ │ + ldr r2, [pc, #80] @ 2332c <__cxa_atexit@plt+0x17564> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #68] @ 23330 <__cxa_atexit@plt+0x17568> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #-12]! │ │ │ │ + str r0, [r5] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + str r3, [r6] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 23314 <__cxa_atexit@plt+0x1754c> │ │ │ │ + b 23340 <__cxa_atexit@plt+0x17578> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r3, r4, #20, 20 @ 0x14000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ 2335c <__cxa_atexit@plt+0x17594> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r8, #160, 16 @ 0xa00000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r1, r4, #128, 22 @ 0x20000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + mov r8, r7 │ │ │ │ + b 5b798 <__cxa_atexit@plt+0x4f9d0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r3, r4, #216, 18 @ 0x360000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + str r7, [r5] │ │ │ │ + b 23374 <__cxa_atexit@plt+0x175ac> │ │ │ │ + ldr r3, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24d18 <__cxa_atexit@plt+0x18f50> │ │ │ │ - ldr lr, [pc, #68] @ 24d30 <__cxa_atexit@plt+0x18f68> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 24d38 <__cxa_atexit@plt+0x18f70> │ │ │ │ - ldr r3, [pc, #20] @ 24d34 <__cxa_atexit@plt+0x18f6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r8, #40, 16 @ 0x280000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 233d8 <__cxa_atexit@plt+0x17610> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 24db8 <__cxa_atexit@plt+0x18ff0> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 24de4 <__cxa_atexit@plt+0x1901c> │ │ │ │ - ldr lr, [pc, #144] @ 24e08 <__cxa_atexit@plt+0x19040> │ │ │ │ + ldr r1, [pc, #96] @ 233f4 <__cxa_atexit@plt+0x1762c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ 233f8 <__cxa_atexit@plt+0x17630> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 24e0c <__cxa_atexit@plt+0x19044> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 24e00 <__cxa_atexit@plt+0x19038> │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr sl, [pc, #80] @ 233fc <__cxa_atexit@plt+0x17634> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + mov r9, r6 │ │ │ │ + str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r8, r6 │ │ │ │ + str lr, [r8, #-8]! │ │ │ │ + str r8, [r5] │ │ │ │ + str r0, [r6] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str sl, [r5, #-8]! │ │ │ │ + b 1d6e958 <__cxa_atexit@plt+0x1d62b90> │ │ │ │ + ldr r7, [pc, #32] @ 23400 <__cxa_atexit@plt+0x17638> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 24ddc <__cxa_atexit@plt+0x19014> │ │ │ │ - b 24e1c <__cxa_atexit@plt+0x19054> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 24e04 <__cxa_atexit@plt+0x1903c> │ │ │ │ - add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff2ac │ │ │ │ - andseq sp, r8, #212, 12 @ 0xd400000 │ │ │ │ - andeq r1, r4, #48, 20 @ 0x30000 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r3, r4, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 24eec <__cxa_atexit@plt+0x19124> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 24f40 <__cxa_atexit@plt+0x19178> │ │ │ │ - ldr r8, [pc, #312] @ 24f78 <__cxa_atexit@plt+0x191b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 24f7c <__cxa_atexit@plt+0x191b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 24f80 <__cxa_atexit@plt+0x191b8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 24f84 <__cxa_atexit@plt+0x191bc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 24f50 <__cxa_atexit@plt+0x19188> │ │ │ │ - ldr r2, [pc, #108] @ 24f70 <__cxa_atexit@plt+0x191a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 24f74 <__cxa_atexit@plt+0x191ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 24f6c <__cxa_atexit@plt+0x191a4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff120 │ │ │ │ - andseq sp, r8, #88, 10 @ 0x16000000 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - andseq sp, r8, #140, 10 @ 0x23000000 │ │ │ │ - andseq sp, r8, #100, 12 @ 0x6400000 │ │ │ │ - andeq r1, r4, #172, 16 @ 0xac0000 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ + str r7, [r5] │ │ │ │ + b 23374 <__cxa_atexit@plt+0x175ac> │ │ │ │ + andeq r3, r4, #20, 18 @ 0x50000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24fe8 <__cxa_atexit@plt+0x19220> │ │ │ │ - ldr r2, [pc, #80] @ 25000 <__cxa_atexit@plt+0x19238> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 25004 <__cxa_atexit@plt+0x1923c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 25008 <__cxa_atexit@plt+0x19240> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff074 │ │ │ │ - andseq sp, r8, #172, 8 @ 0xac000000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 25774 <__cxa_atexit@plt+0x199ac> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r1 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 250fc <__cxa_atexit@plt+0x19334> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r2, r0, r9 │ │ │ │ - sub r8, r2, r1 │ │ │ │ - cmp r9, r8 │ │ │ │ - bcs 250ac <__cxa_atexit@plt+0x192e4> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - ldr ip, [pc, #208] @ 25128 <__cxa_atexit@plt+0x19360> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr sl, [pc, #204] @ 2512c <__cxa_atexit@plt+0x19364> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r9 │ │ │ │ - b 25078 <__cxa_atexit@plt+0x192b0> │ │ │ │ - mov r3, r1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ - beq 250b4 <__cxa_atexit@plt+0x192ec> │ │ │ │ - add r1, ip, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 25068 <__cxa_atexit@plt+0x192a0> │ │ │ │ - ldrb r3, [r2] │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ - beq 250a4 <__cxa_atexit@plt+0x192dc> │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ - mov r3, r1 │ │ │ │ - bne 2506c <__cxa_atexit@plt+0x192a4> │ │ │ │ - b 250bc <__cxa_atexit@plt+0x192f4> │ │ │ │ - add r3, sl, #2 │ │ │ │ - b 2506c <__cxa_atexit@plt+0x192a4> │ │ │ │ - mov r2, r9 │ │ │ │ - b 250c0 <__cxa_atexit@plt+0x192f8> │ │ │ │ - mov r2, r8 │ │ │ │ - b 250c0 <__cxa_atexit@plt+0x192f8> │ │ │ │ - add r3, ip, #1 │ │ │ │ - sub r0, r2, r9 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 25104 <__cxa_atexit@plt+0x1933c> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 25130 <__cxa_atexit@plt+0x19368> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #24] @ 25124 <__cxa_atexit@plt+0x1935c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #12 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andseq sp, r8, #196, 6 @ 0x10000003 │ │ │ │ - andseq sp, r8, #180, 6 @ 0xd0000002 │ │ │ │ - andseq sp, r8, #60, 8 @ 0x3c000000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 25170 <__cxa_atexit@plt+0x193a8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 25188 <__cxa_atexit@plt+0x193c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2518c <__cxa_atexit@plt+0x193c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r8, #196, 6 @ 0x10000003 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r1, r4, #164, 12 @ 0xa400000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 25278 <__cxa_atexit@plt+0x194b0> │ │ │ │ - ldr lr, [pc, #228] @ 25298 <__cxa_atexit@plt+0x194d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - add sl, r2, #12 │ │ │ │ - ldm sl, {r1, r8, sl} │ │ │ │ - ldr r7, [r2, #24] │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ - ldr lr, [pc, #196] @ 2529c <__cxa_atexit@plt+0x194d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r3, {r1, r9} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 25224 <__cxa_atexit@plt+0x1945c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 25230 <__cxa_atexit@plt+0x19468> │ │ │ │ - ldr r2, [pc, #152] @ 252a0 <__cxa_atexit@plt+0x194d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r5, [pc, #140] @ 252a4 <__cxa_atexit@plt+0x194dc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + bne 23440 <__cxa_atexit@plt+0x17678> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + b 5a2c4 <__cxa_atexit@plt+0x4e4fc> │ │ │ │ + andeq r3, r4, #60, 18 @ 0xf0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 234b4 <__cxa_atexit@plt+0x176ec> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 234ac <__cxa_atexit@plt+0x176e4> │ │ │ │ + ldr r3, [pc, #64] @ 234bc <__cxa_atexit@plt+0x176f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #40] @ 234c0 <__cxa_atexit@plt+0x176f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + mov r8, r6 │ │ │ │ + str r1, [r8, #-12]! │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r8, #108, 30 @ 0x1b0 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + andeq r3, r4, #44 @ 0x2c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23500 <__cxa_atexit@plt+0x17738> │ │ │ │ + ldr r3, [pc, #36] @ 23508 <__cxa_atexit@plt+0x17740> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 234f8 <__cxa_atexit@plt+0x17730> │ │ │ │ + b 23518 <__cxa_atexit@plt+0x17750> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 25284 <__cxa_atexit@plt+0x194bc> │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [pc, #76] @ 252a8 <__cxa_atexit@plt+0x194e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - ldr r6, [pc, #68] @ 252ac <__cxa_atexit@plt+0x194e4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andseq sp, r8, #24, 4 @ 0x80000001 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andseq sp, r8, #240, 2 @ 0x3c │ │ │ │ - andseq sp, r8, #20, 4 @ 0x40000001 │ │ │ │ - andseq sp, r8, #76, 4 @ 0xc0000004 │ │ │ │ - andeq r1, r4, #132, 10 @ 0x21000000 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r2, r4, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 252e8 <__cxa_atexit@plt+0x19520> │ │ │ │ - ldr r3, [pc, #112] @ 25340 <__cxa_atexit@plt+0x19578> │ │ │ │ + ldr r3, [pc, #12] @ 2352c <__cxa_atexit@plt+0x17764> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 25344 <__cxa_atexit@plt+0x1957c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 25330 <__cxa_atexit@plt+0x19568> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #52] @ 25348 <__cxa_atexit@plt+0x19580> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - ldr r6, [pc, #44] @ 2534c <__cxa_atexit@plt+0x19584> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq sp, r8, #40, 2 │ │ │ │ - andseq sp, r8, #92, 2 │ │ │ │ - andseq sp, r8, #148, 2 @ 0x25 │ │ │ │ - andeq r1, r4, #228, 8 @ 0xe4000000 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r2, r4, #192, 30 @ 0x300 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 25370 <__cxa_atexit@plt+0x195a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #40] @ 2356c <__cxa_atexit@plt+0x177a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 253f8 <__cxa_atexit@plt+0x19630> │ │ │ │ - ldr r9, [pc, #108] @ 25410 <__cxa_atexit@plt+0x19648> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #104] @ 25414 <__cxa_atexit@plt+0x1964c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #20]! │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r2] │ │ │ │ - ldm r5, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r5, [r5, #16] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r5, [pc, #48] @ 25418 <__cxa_atexit@plt+0x19650> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 2541c <__cxa_atexit@plt+0x19654> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #28] @ 23570 <__cxa_atexit@plt+0x177a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r8, #112, 2 │ │ │ │ - andseq sp, r8, #196 @ 0xc4 │ │ │ │ - andseq sp, r8, #204 @ 0xcc │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2548c <__cxa_atexit@plt+0x196c4> │ │ │ │ - ldr r9, [pc, #96] @ 254a4 <__cxa_atexit@plt+0x196dc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #92] @ 254a8 <__cxa_atexit@plt+0x196e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r2, sl, ip, lr} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r3, [pc, #44] @ 254ac <__cxa_atexit@plt+0x196e4> │ │ │ │ + ldr r3, [pc, #20] @ 23574 <__cxa_atexit@plt+0x177ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 254b0 <__cxa_atexit@plt+0x196e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r8, #208 @ 0xd0 │ │ │ │ - andseq sp, r8, #36 @ 0x24 │ │ │ │ - andseq sp, r8, #52 @ 0x34 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r1, r4, #136, 6 @ 0x20000002 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 25550 <__cxa_atexit@plt+0x19788> │ │ │ │ - ldr lr, [pc, #128] @ 25558 <__cxa_atexit@plt+0x19790> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #31] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 25544 <__cxa_atexit@plt+0x1977c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 25568 <__cxa_atexit@plt+0x197a0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + andseq lr, r8, #188, 28 @ 0xbc0 │ │ │ │ + andseq lr, r8, #176, 28 @ 0xb00 │ │ │ │ + andseq lr, r8, #100, 30 @ 0x190 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 235a8 <__cxa_atexit@plt+0x177e0> │ │ │ │ + ldr r8, [pc, #28] @ 235b0 <__cxa_atexit@plt+0x177e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #24] @ 235b4 <__cxa_atexit@plt+0x177ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r1, r4, #228, 4 @ 0x4000000e │ │ │ │ - andeq r2, r0, fp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 25660 <__cxa_atexit@plt+0x19898> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 255d4 <__cxa_atexit@plt+0x1980c> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 255e8 <__cxa_atexit@plt+0x19820> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #180] @ 2567c <__cxa_atexit@plt+0x198b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ + ldrdeq r1, [lr, #117]! @ 0x75 │ │ │ │ + andseq lr, r8, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 235e8 <__cxa_atexit@plt+0x17820> │ │ │ │ + ldr r8, [pc, #28] @ 235f0 <__cxa_atexit@plt+0x17828> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #24] @ 235f4 <__cxa_atexit@plt+0x1782c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #128] @ 25670 <__cxa_atexit@plt+0x198a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [pc, #120] @ 25674 <__cxa_atexit@plt+0x198ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, ip} │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r0, r1, r2} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str lr, [r5] │ │ │ │ - sub sl, r3, #23 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - tst r9, #3 │ │ │ │ - beq 25650 <__cxa_atexit@plt+0x19888> │ │ │ │ - ldr r7, [pc, #72] @ 25678 <__cxa_atexit@plt+0x198b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r7, r7, #2 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r6, r3 │ │ │ │ - b 25774 <__cxa_atexit@plt+0x199ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + strheq r1, [lr, #122]! @ 0x7a │ │ │ │ + andseq lr, r8, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23628 <__cxa_atexit@plt+0x17860> │ │ │ │ + ldr r8, [pc, #28] @ 23630 <__cxa_atexit@plt+0x17868> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #24] @ 23634 <__cxa_atexit@plt+0x1786c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andseq ip, r8, #56, 28 @ 0x380 │ │ │ │ - andseq ip, r8, #0, 28 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r1, r4, #192, 2 @ 0x30 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 256b8 <__cxa_atexit@plt+0x198f0> │ │ │ │ + @ instruction: 0x01ee179a │ │ │ │ + andseq lr, r8, #204, 26 @ 0x3300 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23668 <__cxa_atexit@plt+0x178a0> │ │ │ │ + ldr r8, [pc, #28] @ 23670 <__cxa_atexit@plt+0x178a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #24] @ 23674 <__cxa_atexit@plt+0x178ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 25774 <__cxa_atexit@plt+0x199ac> │ │ │ │ - andseq ip, r8, #156, 26 @ 0x2700 │ │ │ │ - andeq r1, r4, #132, 2 @ 0x21 │ │ │ │ - andeq sl, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 25718 <__cxa_atexit@plt+0x19950> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r1, r1, lsl #15 │ │ │ │ + andseq lr, r8, #140, 26 @ 0x2300 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp r7, fp │ │ │ │ + bcc 236bc <__cxa_atexit@plt+0x178f4> │ │ │ │ + ldr r7, [pc, #52] @ 236cc <__cxa_atexit@plt+0x17904> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 2570c <__cxa_atexit@plt+0x19944> │ │ │ │ - ldr r3, [pc, #48] @ 2571c <__cxa_atexit@plt+0x19954> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov sl, r7 │ │ │ │ - b 25774 <__cxa_atexit@plt+0x199ac> │ │ │ │ + beq 236b0 <__cxa_atexit@plt+0x178e8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 236e0 <__cxa_atexit@plt+0x17918> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq ip, r8, #68, 26 @ 0x1100 │ │ │ │ - andeq r1, r4, #32, 2 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 25758 <__cxa_atexit@plt+0x19990> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 25774 <__cxa_atexit@plt+0x199ac> │ │ │ │ - andseq ip, r8, #252, 24 @ 0xfc00 │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r1, r4, #216 @ 0xd8 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 25814 <__cxa_atexit@plt+0x19a4c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 2581c <__cxa_atexit@plt+0x19a54> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr lr, [sl, #7] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - ldr r0, [sl, #15] │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sl, #19] │ │ │ │ - ldr ip, [sl, #23] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [pc, #128] @ 25840 <__cxa_atexit@plt+0x19a78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r5, #16 │ │ │ │ - stm r8, {r0, fp, ip} │ │ │ │ - add r1, r1, lr │ │ │ │ - add r2, r1, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r3, [pc, #64] @ 25844 <__cxa_atexit@plt+0x19a7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov fp, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, r3 │ │ │ │ - b 25824 <__cxa_atexit@plt+0x19a5c> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 2583c <__cxa_atexit@plt+0x19a74> │ │ │ │ + ldr r7, [pc, #12] @ 236d0 <__cxa_atexit@plt+0x17908> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r2, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r1, r4, #108, 2 │ │ │ │ - @ instruction: 0xfffff85c │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r4, #248, 30 @ 0x3e0 │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 25874 <__cxa_atexit@plt+0x19aac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2586c <__cxa_atexit@plt+0x19aa4> │ │ │ │ - b 25884 <__cxa_atexit@plt+0x19abc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r4, #200, 30 @ 0x320 │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 25948 <__cxa_atexit@plt+0x19b80> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr ip, [r3, #20] │ │ │ │ - ldr lr, [r3, #32] │ │ │ │ - ldr r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r9, [pc, #140] @ 25954 <__cxa_atexit@plt+0x19b8c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - ldr r1, [pc, #120] @ 25958 <__cxa_atexit@plt+0x19b90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - add r2, r8, r0 │ │ │ │ - sub r0, r6, #6 │ │ │ │ - cmp r2, ip │ │ │ │ - bge 25910 <__cxa_atexit@plt+0x19b48> │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 25a6c <__cxa_atexit@plt+0x19ca4> │ │ │ │ - ldr r3, [pc, #68] @ 2595c <__cxa_atexit@plt+0x19b94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - stmda r5, {r2, fp} │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2593c <__cxa_atexit@plt+0x19b74> │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 2596c <__cxa_atexit@plt+0x19ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq ip, r8, #76, 24 @ 0x4c00 │ │ │ │ - andseq ip, r8, #20, 22 @ 0x5000 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r4, #224, 28 @ 0xe00 │ │ │ │ - andeq r7, r0, lr, lsr #20 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r3, r4, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r3, r4, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 25a40 <__cxa_atexit@plt+0x19c78> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #88 @ 0x58 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 25a50 <__cxa_atexit@plt+0x19c88> │ │ │ │ - ldr r8, [pc, #204] @ 25a60 <__cxa_atexit@plt+0x19c98> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #200] @ 25a64 <__cxa_atexit@plt+0x19c9c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r2, r9, sl} │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, lr, #51 @ 0x33 │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldm sl, {r7, r8, sl} │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - add r1, r6, #68 @ 0x44 │ │ │ │ - stm r1, {r0, r2, sl} │ │ │ │ - ldr r0, [pc, #64] @ 25a68 <__cxa_atexit@plt+0x19ca0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - str fp, [r6, #84] @ 0x54 │ │ │ │ - sub r7, lr, #2 │ │ │ │ - mov r6, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, fp │ │ │ │ - b 25a6c <__cxa_atexit@plt+0x19ca4> │ │ │ │ - mov r0, #88 @ 0x58 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - andseq ip, r8, #244, 20 @ 0xf4000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #140] @ 25b04 <__cxa_atexit@plt+0x19d3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 25ab0 <__cxa_atexit@plt+0x19ce8> │ │ │ │ + beq 23718 <__cxa_atexit@plt+0x17950> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 2375c <__cxa_atexit@plt+0x17994> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 25ab8 <__cxa_atexit@plt+0x19cf0> │ │ │ │ - ldr r3, [pc, #112] @ 25b08 <__cxa_atexit@plt+0x19d40> │ │ │ │ + bne 237a8 <__cxa_atexit@plt+0x179e0> │ │ │ │ + ldr r9, [r7, #5] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 23684 <__cxa_atexit@plt+0x178bc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 237bc <__cxa_atexit@plt+0x179f4> │ │ │ │ + ldr r3, [pc, #152] @ 237c8 <__cxa_atexit@plt+0x17a00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + ldr r0, [pc, #140] @ 237cc <__cxa_atexit@plt+0x17a04> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r8, [r6, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 25b0c <__cxa_atexit@plt+0x19d44> │ │ │ │ + str r1, [r6] │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + mov r8, r6 │ │ │ │ + str r0, [r8, #-16]! │ │ │ │ + b 22c84 <__cxa_atexit@plt+0x16ebc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 237bc <__cxa_atexit@plt+0x179f4> │ │ │ │ + ldr r3, [pc, #92] @ 237d0 <__cxa_atexit@plt+0x17a08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 25af4 <__cxa_atexit@plt+0x19d2c> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #48] @ 25b10 <__cxa_atexit@plt+0x19d48> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr lr, [r7, #11] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [pc, #72] @ 237d4 <__cxa_atexit@plt+0x17a0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq ip, r8, #96, 18 @ 0x180000 │ │ │ │ - andseq ip, r8, #144, 18 @ 0x240000 │ │ │ │ - andeq r0, r4, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r0, fp, asr #31 │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + stmdb r6, {r1, lr} │ │ │ │ + str r3, [r6] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #14 │ │ │ │ + b 23684 <__cxa_atexit@plt+0x178bc> │ │ │ │ + ldr r7, [pc, #40] @ 237d8 <__cxa_atexit@plt+0x17a10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + andseq lr, r8, #140, 24 @ 0x8c00 │ │ │ │ + andseq lr, r8, #224, 26 @ 0x3800 │ │ │ │ + andseq lr, r8, #104, 24 @ 0x6800 │ │ │ │ + andeq r2, r4, #188, 26 @ 0x2f00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 25b4c <__cxa_atexit@plt+0x19d84> │ │ │ │ - ldr r3, [pc, #100] @ 25b98 <__cxa_atexit@plt+0x19dd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #88] @ 25b9c <__cxa_atexit@plt+0x19dd4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 25b88 <__cxa_atexit@plt+0x19dc0> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #44] @ 25ba0 <__cxa_atexit@plt+0x19dd8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq ip, r8, #196, 16 @ 0xc40000 │ │ │ │ - andseq ip, r8, #252, 16 @ 0xfc0000 │ │ │ │ - andeq r0, r4, #144, 24 @ 0x9000 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ + bne 237fc <__cxa_atexit@plt+0x17a34> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 23840 <__cxa_atexit@plt+0x17a78> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #52] @ 2384c <__cxa_atexit@plt+0x17a84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 23850 <__cxa_atexit@plt+0x17a88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #44] @ 23854 <__cxa_atexit@plt+0x17a8c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r6] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r6 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + mvneq r1, r5, lsr #10 │ │ │ │ + andeq r2, r4, #52, 26 @ 0xd00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 25bc4 <__cxa_atexit@plt+0x19dfc> │ │ │ │ + ldr r3, [pc, #16] @ 2387c <__cxa_atexit@plt+0x17ab4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 25c40 <__cxa_atexit@plt+0x19e78> │ │ │ │ - ldr ip, [pc, #96] @ 25c58 <__cxa_atexit@plt+0x19e90> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #44]! @ 0x2c │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str lr, [r5] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - ldr r7, [pc, #52] @ 25c5c <__cxa_atexit@plt+0x19e94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 25c60 <__cxa_atexit@plt+0x19e98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r8, #28, 18 @ 0x70000 │ │ │ │ - andseq ip, r8, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r2, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 25cd4 <__cxa_atexit@plt+0x19f0c> │ │ │ │ - ldr r9, [pc, #100] @ 25cec <__cxa_atexit@plt+0x19f24> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r2, [pc, #44] @ 25cf0 <__cxa_atexit@plt+0x19f28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 25cf4 <__cxa_atexit@plt+0x19f2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r8, #140, 16 @ 0x8c0000 │ │ │ │ - andseq ip, r8, #172, 14 @ 0x2b00000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r4, #64, 26 @ 0x1000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 25d88 <__cxa_atexit@plt+0x19fc0> │ │ │ │ - ldr r1, [pc, #120] @ 25d94 <__cxa_atexit@plt+0x19fcc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #104] @ 25d98 <__cxa_atexit@plt+0x19fd0> │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r2, r4, #12, 26 @ 0x300 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, fp │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #96 @ 0x60 │ │ │ │ + cmp lr, r3 │ │ │ │ + bhi 23978 <__cxa_atexit@plt+0x17bb0> │ │ │ │ + ldr r9, [pc, #228] @ 2398c <__cxa_atexit@plt+0x17bc4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [pc, #224] @ 23990 <__cxa_atexit@plt+0x17bc8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [pc, #220] @ 23994 <__cxa_atexit@plt+0x17bcc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [lr] │ │ │ │ + ldr r3, [pc, #208] @ 23998 <__cxa_atexit@plt+0x17bd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [lr, #-12] │ │ │ │ + ldr r8, [pc, #200] @ 2399c <__cxa_atexit@plt+0x17bd4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r2, #256 @ 0x100 │ │ │ │ + ldr r1, [pc, #192] @ 239a0 <__cxa_atexit@plt+0x17bd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 25d68 <__cxa_atexit@plt+0x19fa0> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 25d74 <__cxa_atexit@plt+0x19fac> │ │ │ │ - ldr r2, [pc, #80] @ 25da0 <__cxa_atexit@plt+0x19fd8> │ │ │ │ + str r1, [lr, #-92] @ 0xffffffa4 │ │ │ │ + str r2, [lr, #-88] @ 0xffffffa8 │ │ │ │ + str r1, [lr, #-84] @ 0xffffffac │ │ │ │ + str r2, [lr, #-80] @ 0xffffffb0 │ │ │ │ + sub r1, lr, #51 @ 0x33 │ │ │ │ + str r1, [lr, #-4] │ │ │ │ + ldr r1, [pc, #164] @ 239a4 <__cxa_atexit@plt+0x17bdc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r1, #241 @ 0xf1 │ │ │ │ + add fp, r2, #256 @ 0x100 │ │ │ │ + sub r3, lr, #91 @ 0x5b │ │ │ │ + add r1, r1, #201 @ 0xc9 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + sub r0, lr, #83 @ 0x53 │ │ │ │ + mov r6, lr │ │ │ │ + str ip, [r6, #-20]! @ 0xffffffec │ │ │ │ + str r6, [lr, #-8] │ │ │ │ + mov ip, lr │ │ │ │ + str r9, [ip, #-76]! @ 0xffffffb4 │ │ │ │ + mov r9, lr │ │ │ │ + ldr r2, [pc, #112] @ 239a8 <__cxa_atexit@plt+0x17be0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r1, r3, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + str r2, [r9, #-68]! @ 0xffffffbc │ │ │ │ + mov r6, lr │ │ │ │ + ldr r2, [pc, #100] @ 239ac <__cxa_atexit@plt+0x17be4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #-60]! @ 0xffffffc4 │ │ │ │ + str r8, [lr, #-52] @ 0xffffffcc │ │ │ │ + sub r2, lr, #48 @ 0x30 │ │ │ │ + stm r2, {r6, r9, ip} │ │ │ │ + sub r2, lr, #36 @ 0x24 │ │ │ │ + stm r2, {r0, r1, r3, fp} │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, lr, #10 │ │ │ │ + mov r6, lr │ │ │ │ + mov r9, r7 │ │ │ │ + mov fp, sl │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + mov r0, #96 @ 0x60 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + mov fp, sl │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + andseq lr, r8, #64, 24 @ 0x4000 │ │ │ │ + andseq lr, r8, #52, 24 @ 0x3400 │ │ │ │ + andseq lr, r8, #44, 24 @ 0x2c00 │ │ │ │ + andseq lr, r8, #136, 22 @ 0x22000 │ │ │ │ + andseq lr, r8, #56, 22 @ 0xe000 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 239dc <__cxa_atexit@plt+0x17c14> │ │ │ │ + ldr r3, [pc, #24] @ 239e4 <__cxa_atexit@plt+0x17c1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 25d9c <__cxa_atexit@plt+0x19fd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + andseq lr, r8, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23a14 <__cxa_atexit@plt+0x17c4c> │ │ │ │ + ldr r3, [pc, #24] @ 23a1c <__cxa_atexit@plt+0x17c54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andseq lr, r8, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23a4c <__cxa_atexit@plt+0x17c84> │ │ │ │ + ldr r3, [pc, #24] @ 23a54 <__cxa_atexit@plt+0x17c8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq ip, r8, #192, 12 @ 0xc000000 │ │ │ │ - andseq ip, r8, #176, 14 @ 0x2c00000 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r4, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 25de0 <__cxa_atexit@plt+0x1a018> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #36] @ 25df4 <__cxa_atexit@plt+0x1a02c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r7, [pc, #16] @ 25df8 <__cxa_atexit@plt+0x1a030> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + andseq lr, r8, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23a84 <__cxa_atexit@plt+0x17cbc> │ │ │ │ + ldr r3, [pc, #24] @ 23a8c <__cxa_atexit@plt+0x17cc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andseq ip, r8, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ + andseq lr, r8, #116, 18 @ 0x1d0000 │ │ │ │ + andeq r3, r4, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23ac0 <__cxa_atexit@plt+0x17cf8> │ │ │ │ + ldr r3, [pc, #24] @ 23ac8 <__cxa_atexit@plt+0x17d00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 251c4 <__cxa_atexit@plt+0x193fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r8, #56, 18 @ 0xe0000 │ │ │ │ + andeq r3, r4, #240, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23b2c <__cxa_atexit@plt+0x17d64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 25e50 <__cxa_atexit@plt+0x1a088> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, r7, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b150 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [pc, #36] @ 25e5c <__cxa_atexit@plt+0x1a094> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 23b24 <__cxa_atexit@plt+0x17d5c> │ │ │ │ + ldr r3, [pc, #56] @ 23b34 <__cxa_atexit@plt+0x17d6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r2, [pc, #36] @ 23b38 <__cxa_atexit@plt+0x17d70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6] │ │ │ │ + mov r8, r6 │ │ │ │ + str r2, [r8, #-8]! │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r8, #236, 16 @ 0xec0000 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r3, r4, #128, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23b7c <__cxa_atexit@plt+0x17db4> │ │ │ │ + ldr r3, [pc, #40] @ 23b84 <__cxa_atexit@plt+0x17dbc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r2, [pc, #24] @ 23b88 <__cxa_atexit@plt+0x17dc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r8, {r2, r7} │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 251c4 <__cxa_atexit@plt+0x193fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq ip, r8, #248, 12 @ 0xf800000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq lr, r8, #140, 16 @ 0x8c0000 │ │ │ │ + andseq lr, r8, #148, 16 @ 0x940000 │ │ │ │ + andeq r3, r4, #48, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23bbc <__cxa_atexit@plt+0x17df4> │ │ │ │ + ldr r3, [pc, #24] @ 23bc4 <__cxa_atexit@plt+0x17dfc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 251c4 <__cxa_atexit@plt+0x193fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r8, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r3, r4, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 25f10 <__cxa_atexit@plt+0x1a148> │ │ │ │ - ldr r2, [pc, #172] @ 25f2c <__cxa_atexit@plt+0x1a164> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 25f04 <__cxa_atexit@plt+0x1a13c> │ │ │ │ - ldr r2, [pc, #132] @ 25f30 <__cxa_atexit@plt+0x1a168> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23c28 <__cxa_atexit@plt+0x17e60> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 23c20 <__cxa_atexit@plt+0x17e58> │ │ │ │ + ldr r3, [pc, #56] @ 23c30 <__cxa_atexit@plt+0x17e68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r2, [pc, #36] @ 23c34 <__cxa_atexit@plt+0x17e6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r6] │ │ │ │ + mov r8, r6 │ │ │ │ + str r2, [r8, #-8]! │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r8, #240, 14 @ 0x3c00000 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23c6c <__cxa_atexit@plt+0x17ea4> │ │ │ │ + ldr r3, [pc, #32] @ 23c74 <__cxa_atexit@plt+0x17eac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + b 23d08 <__cxa_atexit@plt+0x17f40> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r8, #148, 14 @ 0x2500000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23cc4 <__cxa_atexit@plt+0x17efc> │ │ │ │ + ldr r3, [pc, #56] @ 23ccc <__cxa_atexit@plt+0x17f04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 23cd0 <__cxa_atexit@plt+0x17f08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 25f04 <__cxa_atexit@plt+0x1a13c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 25f18 <__cxa_atexit@plt+0x1a150> │ │ │ │ - ldr r1, [pc, #96] @ 25f34 <__cxa_atexit@plt+0x1a16c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + beq 23cbc <__cxa_atexit@plt+0x17ef4> │ │ │ │ + b 23cdc <__cxa_atexit@plt+0x17f14> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq ip, r8, #156, 10 @ 0x27000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andseq lr, r8, #76, 14 @ 0x1300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 25fb8 <__cxa_atexit@plt+0x1a1f0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldrne r7, [r5, #4] │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23d40 <__cxa_atexit@plt+0x17f78> │ │ │ │ + ldr r3, [pc, #44] @ 23d48 <__cxa_atexit@plt+0x17f80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 23d34 <__cxa_atexit@plt+0x17f6c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 23d54 <__cxa_atexit@plt+0x17f8c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 23d90 <__cxa_atexit@plt+0x17fc8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #52] @ 23dac <__cxa_atexit@plt+0x17fe4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 25fa0 <__cxa_atexit@plt+0x1a1d8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 25fa8 <__cxa_atexit@plt+0x1a1e0> │ │ │ │ - ldr r2, [pc, #76] @ 25fbc <__cxa_atexit@plt+0x1a1f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + beq 23da4 <__cxa_atexit@plt+0x17fdc> │ │ │ │ + b 23dbc <__cxa_atexit@plt+0x17ff4> │ │ │ │ + ldr r7, [pc, #24] @ 23db0 <__cxa_atexit@plt+0x17fe8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andseq ip, r8, #0, 10 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq lr, r8, #104, 12 @ 0x6800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 26010 <__cxa_atexit@plt+0x1a248> │ │ │ │ - ldr r2, [pc, #56] @ 2601c <__cxa_atexit@plt+0x1a254> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 23e34 <__cxa_atexit@plt+0x1806c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 23e48 <__cxa_atexit@plt+0x18080> │ │ │ │ + ldmib r5, {r3, sl} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr lr, [pc, #112] @ 23e58 <__cxa_atexit@plt+0x18090> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #108] @ 23e5c <__cxa_atexit@plt+0x18094> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #104] @ 23e60 <__cxa_atexit@plt+0x18098> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #-44]! @ 0xffffffd4 │ │ │ │ + mov r8, r6 │ │ │ │ + str lr, [r8, #-24]! @ 0xffffffe8 │ │ │ │ + sub lr, r6, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + sub lr, r6, #36 @ 0x24 │ │ │ │ + stm lr, {r3, r7, sl} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #24] @ 23e54 <__cxa_atexit@plt+0x1808c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq ip, r8, #140, 8 @ 0x8c000000 │ │ │ │ - andeq r0, r4, #232, 18 @ 0x3a0000 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq lr, r8, #196, 10 @ 0x31000000 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + andseq lr, r8, #244, 10 @ 0x3d000000 │ │ │ │ + andeq r2, r4, #48, 30 @ 0xc0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 23684 <__cxa_atexit@plt+0x178bc> │ │ │ │ + andeq r2, r4, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 23ebc <__cxa_atexit@plt+0x180f4> │ │ │ │ + ldr r3, [pc, #40] @ 23ecc <__cxa_atexit@plt+0x18104> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 1486f34 <__cxa_atexit@plt+0x147b16c> │ │ │ │ - andeq r0, r4, #220, 18 @ 0x370000 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + andeq r2, r4, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26094 <__cxa_atexit@plt+0x1a2cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 260a0 <__cxa_atexit@plt+0x1a2d8> │ │ │ │ - ldr r2, [pc, #68] @ 260b0 <__cxa_atexit@plt+0x1a2e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 260b4 <__cxa_atexit@plt+0x1a2ec> │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23f78 <__cxa_atexit@plt+0x181b0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 23f70 <__cxa_atexit@plt+0x181a8> │ │ │ │ + ldr r3, [pc, #128] @ 23f80 <__cxa_atexit@plt+0x181b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #124] @ 23f84 <__cxa_atexit@plt+0x181bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #120] @ 23f88 <__cxa_atexit@plt+0x181c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 206e2c <__cxa_atexit@plt+0x1fb064> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [pc, #104] @ 23f8c <__cxa_atexit@plt+0x181c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6, #-20] @ 0xffffffec │ │ │ │ + str r1, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + ldr r0, [pc, #88] @ 23f90 <__cxa_atexit@plt+0x181c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str lr, [r5, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + str r3, [r5, #16] │ │ │ │ + sub r3, r6, #18 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r3, [pc, #56] @ 23f94 <__cxa_atexit@plt+0x181cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r8, [pc, #44] @ 23f98 <__cxa_atexit@plt+0x181d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a308c0 <__cxa_atexit@plt+0x1a24af8> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andseq ip, r8, #124, 6 @ 0xf0000001 │ │ │ │ - andeq r0, r4, #68, 18 @ 0x110000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 9aa9b8 <__cxa_atexit@plt+0x99ebf0> │ │ │ │ - andeq r0, r4, #48, 18 @ 0xc0000 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andseq lr, r8, #216, 8 @ 0xd8000000 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andseq lr, r8, #204, 8 @ 0xcc000000 │ │ │ │ + andseq lr, r8, #220, 8 @ 0xdc000000 │ │ │ │ + andseq lr, r8, #252, 10 @ 0x3f000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 23d08 <__cxa_atexit@plt+0x17f40> │ │ │ │ + andeq r2, r4, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26128 <__cxa_atexit@plt+0x1a360> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 26134 <__cxa_atexit@plt+0x1a36c> │ │ │ │ - ldr r2, [pc, #68] @ 26144 <__cxa_atexit@plt+0x1a37c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 26148 <__cxa_atexit@plt+0x1a380> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 2614c <__cxa_atexit@plt+0x1a384> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ - mov r6, r9 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 23fe4 <__cxa_atexit@plt+0x1821c> │ │ │ │ + ldr r3, [pc, #24] @ 23fec <__cxa_atexit@plt+0x18224> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 251c4 <__cxa_atexit@plt+0x193fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andseq lr, r8, #20, 8 @ 0x14000000 │ │ │ │ + andeq r2, r4, #204, 26 @ 0x3300 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 2402c <__cxa_atexit@plt+0x18264> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 2403c <__cxa_atexit@plt+0x18274> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6] │ │ │ │ + mov r8, r6 │ │ │ │ + str r2, [r8, #-8]! │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r2, r4, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 240a8 <__cxa_atexit@plt+0x182e0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 240a0 <__cxa_atexit@plt+0x182d8> │ │ │ │ + ldr r3, [pc, #64] @ 240b0 <__cxa_atexit@plt+0x182e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [pc, #40] @ 240b4 <__cxa_atexit@plt+0x182ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + mov r9, r6 │ │ │ │ + str r1, [r9, #-12]! │ │ │ │ + b 1c4bcd8 <__cxa_atexit@plt+0x1c3ff10> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - strheq lr, [sp, #128]! @ 0x80 │ │ │ │ - andseq ip, r8, #224, 4 │ │ │ │ - andeq r0, r4, #168, 16 @ 0xa80000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andseq lr, r8, #120, 6 @ 0xe0000001 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 240e8 <__cxa_atexit@plt+0x18320> │ │ │ │ + ldr r3, [pc, #28] @ 240f0 <__cxa_atexit@plt+0x18328> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 241c0 <__cxa_atexit@plt+0x183f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r8, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26224 <__cxa_atexit@plt+0x1a45c> │ │ │ │ - ldr r2, [pc, #204] @ 26240 <__cxa_atexit@plt+0x1a478> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq 261cc <__cxa_atexit@plt+0x1a404> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #-8]! │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r9, [r1, #4]! │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 261d8 <__cxa_atexit@plt+0x1a410> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 2413c <__cxa_atexit@plt+0x18374> │ │ │ │ + ldr r3, [pc, #52] @ 24144 <__cxa_atexit@plt+0x1837c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 24148 <__cxa_atexit@plt+0x18380> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #24] @ 2414c <__cxa_atexit@plt+0x18384> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andseq lr, r8, #208, 4 │ │ │ │ + andseq lr, r8, #60, 8 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 24178 <__cxa_atexit@plt+0x183b0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 2622c <__cxa_atexit@plt+0x1a464> │ │ │ │ - ldr r0, [pc, #84] @ 26244 <__cxa_atexit@plt+0x1a47c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #80] @ 26248 <__cxa_atexit@plt+0x1a480> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 241a4 <__cxa_atexit@plt+0x183dc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #28] @ 241b0 <__cxa_atexit@plt+0x183e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmda r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - andseq ip, r8, #16, 4 │ │ │ │ - andeq r0, r4, #176, 14 @ 0x2c00000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #16]! │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2628c <__cxa_atexit@plt+0x1a4c4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 262d8 <__cxa_atexit@plt+0x1a510> │ │ │ │ - ldr lr, [pc, #68] @ 262e8 <__cxa_atexit@plt+0x1a520> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #64] @ 262ec <__cxa_atexit@plt+0x1a524> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r6, [r5, #20] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - andseq ip, r8, #92, 2 │ │ │ │ - andeq r0, r4, #8, 14 @ 0x200000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq lr, r8, #20, 6 @ 0x50000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26394 <__cxa_atexit@plt+0x1a5cc> │ │ │ │ - ldr r2, [pc, #156] @ 263b0 <__cxa_atexit@plt+0x1a5e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 26388 <__cxa_atexit@plt+0x1a5c0> │ │ │ │ - ldr r2, [pc, #124] @ 263b4 <__cxa_atexit@plt+0x1a5ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 26388 <__cxa_atexit@plt+0x1a5c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2639c <__cxa_atexit@plt+0x1a5d4> │ │ │ │ - ldr r3, [pc, #88] @ 263b8 <__cxa_atexit@plt+0x1a5f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 26160 <__cxa_atexit@plt+0x1a398> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 241fc <__cxa_atexit@plt+0x18434> │ │ │ │ + ldr r3, [pc, #48] @ 24204 <__cxa_atexit@plt+0x1843c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 241f0 <__cxa_atexit@plt+0x18428> │ │ │ │ + mov r7, r8 │ │ │ │ + b 24210 <__cxa_atexit@plt+0x18448> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq ip, r8, #16, 2 │ │ │ │ - andeq r0, r4, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 2643c <__cxa_atexit@plt+0x1a674> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 24244 <__cxa_atexit@plt+0x1847c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ 24260 <__cxa_atexit@plt+0x18498> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 26424 <__cxa_atexit@plt+0x1a65c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2642c <__cxa_atexit@plt+0x1a664> │ │ │ │ - ldr r2, [pc, #72] @ 26440 <__cxa_atexit@plt+0x1a678> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 26160 <__cxa_atexit@plt+0x1a398> │ │ │ │ + beq 24258 <__cxa_atexit@plt+0x18490> │ │ │ │ + b 24270 <__cxa_atexit@plt+0x184a8> │ │ │ │ + ldr r7, [pc, #24] @ 24264 <__cxa_atexit@plt+0x1849c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andseq ip, r8, #120 @ 0x78 │ │ │ │ - andeq r0, r4, #184, 10 @ 0x2e000000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andseq lr, r8, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 242e4 <__cxa_atexit@plt+0x1851c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr lr, [pc, #92] @ 242f0 <__cxa_atexit@plt+0x18528> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #88] @ 242f4 <__cxa_atexit@plt+0x1852c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #84] @ 242f8 <__cxa_atexit@plt+0x18530> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #-44]! @ 0xffffffd4 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 26494 <__cxa_atexit@plt+0x1a6cc> │ │ │ │ - ldr r2, [pc, #52] @ 264a0 <__cxa_atexit@plt+0x1a6d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 26160 <__cxa_atexit@plt+0x1a398> │ │ │ │ - mov r3, #8 │ │ │ │ + str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + str r7, [r6, #-20] @ 0xffffffec │ │ │ │ + sub lr, r6, #16 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r1, [r6] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq ip, r8, #4 │ │ │ │ - andeq r0, r4, #124, 10 @ 0x1f000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26524 <__cxa_atexit@plt+0x1a75c> │ │ │ │ - ldr r3, [pc, #100] @ 2652c <__cxa_atexit@plt+0x1a764> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + andseq lr, r8, #72, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 24334 <__cxa_atexit@plt+0x1856c> │ │ │ │ + ldr r3, [pc, #36] @ 2433c <__cxa_atexit@plt+0x18574> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 26514 <__cxa_atexit@plt+0x1a74c> │ │ │ │ - ldr r7, [pc, #52] @ 26530 <__cxa_atexit@plt+0x1a768> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2432c <__cxa_atexit@plt+0x18564> │ │ │ │ + b 24348 <__cxa_atexit@plt+0x18580> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r4, #240, 8 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 26564 <__cxa_atexit@plt+0x1a79c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r4, #188, 8 @ 0xbc000000 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 24374 <__cxa_atexit@plt+0x185ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 24378 <__cxa_atexit@plt+0x185b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 18629ec <__cxa_atexit@plt+0x1856c24> │ │ │ │ + andseq lr, r8, #208, 2 @ 0x34 │ │ │ │ + andseq lr, r8, #164 @ 0xa4 │ │ │ │ + andeq r2, r4, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 24408 <__cxa_atexit@plt+0x18640> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 26640 <__cxa_atexit@plt+0x1a878> │ │ │ │ - ldr r3, [pc, #188] @ 26650 <__cxa_atexit@plt+0x1a888> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 24400 <__cxa_atexit@plt+0x18638> │ │ │ │ + ldr r3, [pc, #100] @ 24410 <__cxa_atexit@plt+0x18648> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #184] @ 26654 <__cxa_atexit@plt+0x1a88c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r8, [ip, #15] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldmib r5, {r3, r9} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - add r0, r7, #32 │ │ │ │ - sub r7, r6, #17 │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 26620 <__cxa_atexit@plt+0x1a858> │ │ │ │ - ldr r2, [pc, #112] @ 2665c <__cxa_atexit@plt+0x1a894> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6] │ │ │ │ - ldr r3, [r5, #20]! │ │ │ │ - str r2, [r0] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #84] @ 26660 <__cxa_atexit@plt+0x1a898> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, ip │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r2, [pc, #48] @ 26658 <__cxa_atexit@plt+0x1a890> │ │ │ │ + ldr r2, [pc, #96] @ 24414 <__cxa_atexit@plt+0x1864c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r0] │ │ │ │ - mov r9, r6 │ │ │ │ - str r3, [r9], #-3 │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r8, ip │ │ │ │ - b 26160 <__cxa_atexit@plt+0x1a398> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffaac │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - andseq fp, r8, #72, 28 @ 0x480 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - andseq fp, r8, #52, 28 @ 0x340 │ │ │ │ - andeq r0, r4, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 266fc <__cxa_atexit@plt+0x1a934> │ │ │ │ - ldr lr, [pc, #124] @ 26704 <__cxa_atexit@plt+0x1a93c> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [pc, #84] @ 24418 <__cxa_atexit@plt+0x18650> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6] │ │ │ │ + ldr r2, [pc, #76] @ 2441c <__cxa_atexit@plt+0x18654> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r3, [pc, #52] @ 24420 <__cxa_atexit@plt+0x18658> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r8, [pc, #40] @ 24424 <__cxa_atexit@plt+0x1865c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a308c0 <__cxa_atexit@plt+0x1a24af8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andseq lr, r8, #52 @ 0x34 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq lr, r8, #52 @ 0x34 │ │ │ │ + andseq lr, r8, #76 @ 0x4c │ │ │ │ + andseq lr, r8, #108, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1c4bcd8 <__cxa_atexit@plt+0x1c3ff10> │ │ │ │ + andeq r2, r4, #124, 18 @ 0x1f0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 244d4 <__cxa_atexit@plt+0x1870c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 244cc <__cxa_atexit@plt+0x18704> │ │ │ │ + ldr lr, [pc, #108] @ 244dc <__cxa_atexit@plt+0x18714> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r0, r1, ip} │ │ │ │ - str r3, [r7, #16] │ │ │ │ - add lr, r7, #20 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 266e4 <__cxa_atexit@plt+0x1a91c> │ │ │ │ - ldr r3, [pc, #68] @ 26708 <__cxa_atexit@plt+0x1a940> │ │ │ │ + ldr r2, [pc, #104] @ 244e0 <__cxa_atexit@plt+0x18718> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r8, [pc, #76] @ 244e4 <__cxa_atexit@plt+0x1871c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r3, #-36]! @ 0xffffffdc │ │ │ │ + ldr r9, [pc, #64] @ 244e8 <__cxa_atexit@plt+0x18720> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r6] │ │ │ │ + str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ + sub r1, r6, #24 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + mov r8, r6 │ │ │ │ + str r9, [r8, #-8]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + b 241c0 <__cxa_atexit@plt+0x183f8> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + andseq sp, r8, #112, 30 @ 0x1c0 │ │ │ │ + @ instruction: 0xfffffbb0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + andeq r2, r4, #96 @ 0x60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 24528 <__cxa_atexit@plt+0x18760> │ │ │ │ + ldr r3, [pc, #36] @ 24530 <__cxa_atexit@plt+0x18768> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - tst r7, #3 │ │ │ │ - beq 266f4 <__cxa_atexit@plt+0x1a92c> │ │ │ │ - b 2675c <__cxa_atexit@plt+0x1a994> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #32] @ 24534 <__cxa_atexit@plt+0x1876c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r2, r4, #72 @ 0x48 │ │ │ │ + andseq sp, r8, #212, 28 @ 0xd40 │ │ │ │ + andeq r2, r4, #68 @ 0x44 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 24588 <__cxa_atexit@plt+0x187c0> │ │ │ │ + ldr r3, [pc, #56] @ 24590 <__cxa_atexit@plt+0x187c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 24594 <__cxa_atexit@plt+0x187cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 24580 <__cxa_atexit@plt+0x187b8> │ │ │ │ + b 245a4 <__cxa_atexit@plt+0x187dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r4, #208, 4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andseq sp, r8, #136, 28 @ 0x880 │ │ │ │ + andeq r1, r4, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 2674c <__cxa_atexit@plt+0x1a984> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 24600 <__cxa_atexit@plt+0x18838> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #76] @ 24610 <__cxa_atexit@plt+0x18848> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r0, [pc, #64] @ 24614 <__cxa_atexit@plt+0x1884c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 26744 <__cxa_atexit@plt+0x1a97c> │ │ │ │ - b 2675c <__cxa_atexit@plt+0x1a994> │ │ │ │ + beq 245f8 <__cxa_atexit@plt+0x18830> │ │ │ │ + b 24624 <__cxa_atexit@plt+0x1885c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r4, #140, 4 @ 0xc0000008 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r1, r4, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2679c <__cxa_atexit@plt+0x1a9d4> │ │ │ │ - ldr r3, [pc, #168] @ 26818 <__cxa_atexit@plt+0x1aa50> │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 5b798 <__cxa_atexit@plt+0x4f9d0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 24664 <__cxa_atexit@plt+0x1889c> │ │ │ │ + ldr r3, [pc, #28] @ 2466c <__cxa_atexit@plt+0x188a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 24730 <__cxa_atexit@plt+0x18968> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r8, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 246c0 <__cxa_atexit@plt+0x188f8> │ │ │ │ + ldr r3, [pc, #60] @ 246c8 <__cxa_atexit@plt+0x18900> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r2, [pc, #56] @ 246cc <__cxa_atexit@plt+0x18904> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 267cc <__cxa_atexit@plt+0x1aa04> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 267d4 <__cxa_atexit@plt+0x1aa0c> │ │ │ │ - ldr r7, [pc, #144] @ 26828 <__cxa_atexit@plt+0x1aa60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 26804 <__cxa_atexit@plt+0x1aa3c> │ │ │ │ - ldr r3, [pc, #108] @ 26810 <__cxa_atexit@plt+0x1aa48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #104] @ 26814 <__cxa_atexit@plt+0x1aa4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + beq 246b8 <__cxa_atexit@plt+0x188f0> │ │ │ │ + b 246d8 <__cxa_atexit@plt+0x18910> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 267fc <__cxa_atexit@plt+0x1aa34> │ │ │ │ - ldr r3, [pc, #60] @ 26820 <__cxa_atexit@plt+0x1aa58> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andseq sp, r8, #84, 26 @ 0x1500 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 24714 <__cxa_atexit@plt+0x1894c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #40] @ 24720 <__cxa_atexit@plt+0x18958> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + stmda r6, {r2, r3} │ │ │ │ + mov sl, r6 │ │ │ │ + str r1, [sl, #-12]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, #0 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 2476c <__cxa_atexit@plt+0x189a4> │ │ │ │ + ldr r3, [pc, #48] @ 24774 <__cxa_atexit@plt+0x189ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 26824 <__cxa_atexit@plt+0x1aa5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - b 267bc <__cxa_atexit@plt+0x1a9f4> │ │ │ │ - ldr r7, [pc, #24] @ 2681c <__cxa_atexit@plt+0x1aa54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 24760 <__cxa_atexit@plt+0x18998> │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r4, #224, 2 @ 0x38 │ │ │ │ - andseq fp, r8, #92, 24 @ 0x5c00 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r4, #188, 2 @ 0x2f │ │ │ │ - andseq fp, r8, #28, 24 @ 0x1c00 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r4, #156, 2 @ 0x27 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 26854 <__cxa_atexit@plt+0x1aa8c> │ │ │ │ - ldr r7, [pc, #84] @ 268a4 <__cxa_atexit@plt+0x1aadc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2688c <__cxa_atexit@plt+0x1aac4> │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 26884 <__cxa_atexit@plt+0x1aabc> │ │ │ │ - ldr r3, [pc, #56] @ 2689c <__cxa_atexit@plt+0x1aad4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 268a0 <__cxa_atexit@plt+0x1aad8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r7, [pc, #12] @ 26898 <__cxa_atexit@plt+0x1aad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + b 24780 <__cxa_atexit@plt+0x189b8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r4, #60, 2 │ │ │ │ - andseq fp, r8, #156, 22 @ 0x27000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r4, #20, 2 │ │ │ │ - andeq r0, r0, r9, lsr #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 26938 <__cxa_atexit@plt+0x1ab70> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 247f0 <__cxa_atexit@plt+0x18a28> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 247fc <__cxa_atexit@plt+0x18a34> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr lr, [pc, #96] @ 24808 <__cxa_atexit@plt+0x18a40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ 2480c <__cxa_atexit@plt+0x18a44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r8, [pc, #72] @ 24810 <__cxa_atexit@plt+0x18a48> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ + str r7, [r6, #-20] @ 0xffffffec │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + str r8, [r6, #-8] │ │ │ │ + str r1, [r6, #-4] │ │ │ │ + str r0, [r6] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r1, [r2, #15] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - bge 26910 <__cxa_atexit@plt+0x1ab48> │ │ │ │ - str sl, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andseq sp, r8, #196, 26 @ 0x3100 │ │ │ │ + andseq sp, r8, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 24898 <__cxa_atexit@plt+0x18ad0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 24890 <__cxa_atexit@plt+0x18ac8> │ │ │ │ + ldr r3, [pc, #96] @ 248a0 <__cxa_atexit@plt+0x18ad8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #92] @ 248a4 <__cxa_atexit@plt+0x18adc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #80] @ 26950 <__cxa_atexit@plt+0x1ab88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #48] @ 2694c <__cxa_atexit@plt+0x1ab84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r8, #84, 22 @ 0x15000 │ │ │ │ - andseq fp, r8, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r4, #60 @ 0x3c │ │ │ │ - andeq r2, r0, r9, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #28]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 26990 <__cxa_atexit@plt+0x1abc8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 26994 <__cxa_atexit@plt+0x1abcc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - b 25774 <__cxa_atexit@plt+0x199ac> │ │ │ │ - andseq fp, r8, #144, 20 @ 0x90000 │ │ │ │ - andseq fp, r8, #152, 20 @ 0x98000 │ │ │ │ - andeq r0, r4, #68 @ 0x44 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 269ec <__cxa_atexit@plt+0x1ac24> │ │ │ │ + sub r2, r6, #14 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 269f4 <__cxa_atexit@plt+0x1ac2c> │ │ │ │ + ldr r7, [pc, #72] @ 248a8 <__cxa_atexit@plt+0x18ae0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #64] @ 248ac <__cxa_atexit@plt+0x18ae4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #44] @ 269f8 <__cxa_atexit@plt+0x1ac30> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #56] @ 248b0 <__cxa_atexit@plt+0x18ae8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 269fc <__cxa_atexit@plt+0x1ac34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 26674 <__cxa_atexit@plt+0x1a8ac> │ │ │ │ + sub lr, r6, #16 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r2, [r6] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 24730 <__cxa_atexit@plt+0x18968> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq fp, r8, #44, 20 @ 0x2c000 │ │ │ │ - andseq fp, r8, #84, 20 @ 0x54000 │ │ │ │ - andseq fp, r8, #216, 20 @ 0xd8000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 26a50 <__cxa_atexit@plt+0x1ac88> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 26a64 <__cxa_atexit@plt+0x1ac9c> │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andseq sp, r8, #160, 22 @ 0x28000 │ │ │ │ + andseq sp, r8, #160, 22 @ 0x28000 │ │ │ │ + andseq sp, r8, #12, 26 @ 0x300 │ │ │ │ + andseq sp, r8, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 24900 <__cxa_atexit@plt+0x18b38> │ │ │ │ + ldr r3, [pc, #56] @ 24908 <__cxa_atexit@plt+0x18b40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 2490c <__cxa_atexit@plt+0x18b44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 248f8 <__cxa_atexit@plt+0x18b30> │ │ │ │ + b 24918 <__cxa_atexit@plt+0x18b50> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andseq sp, r8, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 24950 <__cxa_atexit@plt+0x18b88> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #40] @ 2495c <__cxa_atexit@plt+0x18b94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r6] │ │ │ │ + mov sl, r6 │ │ │ │ + str r2, [sl, #-8]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 249e4 <__cxa_atexit@plt+0x18c1c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 249dc <__cxa_atexit@plt+0x18c14> │ │ │ │ + ldr lr, [pc, #96] @ 249ec <__cxa_atexit@plt+0x18c24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #92] @ 249f0 <__cxa_atexit@plt+0x18c28> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ 249f4 <__cxa_atexit@plt+0x18c2c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #84] @ 249f8 <__cxa_atexit@plt+0x18c30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, #68] @ 249fc <__cxa_atexit@plt+0x18c34> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + sub r9, r6, #16 │ │ │ │ + stm r9, {r0, r3, sl} │ │ │ │ + stmda r6, {r1, r2} │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq fp, r8, #192, 20 @ 0xc0000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 26ab0 <__cxa_atexit@plt+0x1ace8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r7, [r7, r2] │ │ │ │ - ldr r2, [pc, #40] @ 26ac4 <__cxa_atexit@plt+0x1acfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strheq r0, [lr, #73]! @ 0x49 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andseq sp, r8, #216, 22 @ 0x36000 │ │ │ │ + andseq sp, r8, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 24a60 <__cxa_atexit@plt+0x18c98> │ │ │ │ + ldr lr, [pc, #52] @ 24a68 <__cxa_atexit@plt+0x18ca0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r3, [pc, #32] @ 24a6c <__cxa_atexit@plt+0x18ca4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r0, lr} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq sp, r8, #184, 18 @ 0x2e0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 24ab0 <__cxa_atexit@plt+0x18ce8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #36] @ 24abc <__cxa_atexit@plt+0x18cf4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + stmda r6, {r2, r3} │ │ │ │ + mov r9, r6 │ │ │ │ + str r1, [r9, #-12]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 24b34 <__cxa_atexit@plt+0x18d6c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 24b2c <__cxa_atexit@plt+0x18d64> │ │ │ │ + ldr lr, [pc, #80] @ 24b3c <__cxa_atexit@plt+0x18d74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + ldr r9, [pc, #60] @ 24b40 <__cxa_atexit@plt+0x18d78> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #56] @ 24b44 <__cxa_atexit@plt+0x18d7c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + str r1, [r6, #-8] │ │ │ │ + stmda r6, {r0, r3} │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + mov r3, r6 │ │ │ │ + str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq fp, r8, #96, 20 @ 0x60000 │ │ │ │ - andeq pc, r3, #32, 30 @ 0x80 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26b58 <__cxa_atexit@plt+0x1ad90> │ │ │ │ - ldr lr, [pc, #116] @ 26b60 <__cxa_atexit@plt+0x1ad98> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + mvneq r0, r4, asr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r1, r4, #144, 18 @ 0x240000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 24ba8 <__cxa_atexit@plt+0x18de0> │ │ │ │ + ldr r3, [pc, #48] @ 24bb0 <__cxa_atexit@plt+0x18de8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 24ba0 <__cxa_atexit@plt+0x18dd8> │ │ │ │ + b 24bc0 <__cxa_atexit@plt+0x18df8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r1, r4, #60, 18 @ 0xf0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #12] @ 24bdc <__cxa_atexit@plt+0x18e14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r1, r4, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 24c60 <__cxa_atexit@plt+0x18e98> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr lr, [pc, #88] @ 24c6c <__cxa_atexit@plt+0x18ea4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #31] │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ + ldr r8, [pc, #84] @ 24c70 <__cxa_atexit@plt+0x18ea8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + stmda r6, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [pc, #76] @ 24c74 <__cxa_atexit@plt+0x18eac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #4]! │ │ │ │ + str lr, [r5, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r3, #-20]! @ 0xffffffec │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r3, [pc, #52] @ 24c78 <__cxa_atexit@plt+0x18eb0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #40] @ 24c7c <__cxa_atexit@plt+0x18eb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + andseq sp, r8, #220, 14 @ 0x3700000 │ │ │ │ + andseq sp, r8, #188, 14 @ 0x2f00000 │ │ │ │ + andseq sp, r8, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r2, r4, #32, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 24cec <__cxa_atexit@plt+0x18f24> │ │ │ │ + ldr r3, [pc, #56] @ 24cf4 <__cxa_atexit@plt+0x18f2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 26b4c <__cxa_atexit@plt+0x1ad84> │ │ │ │ + beq 24ce0 <__cxa_atexit@plt+0x18f18> │ │ │ │ mov r7, r8 │ │ │ │ - b 26b70 <__cxa_atexit@plt+0x1ada8> │ │ │ │ + b 24d04 <__cxa_atexit@plt+0x18f3c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq pc, r3, #136, 28 @ 0x880 │ │ │ │ - andeq r1, r0, sl, asr #29 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r2, r4, #196 @ 0xc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 24db4 <__cxa_atexit@plt+0x18fec> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 24dfc <__cxa_atexit@plt+0x19034> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r1, [r2, #-2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 26c34 <__cxa_atexit@plt+0x1ae6c> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 26be0 <__cxa_atexit@plt+0x1ae18> │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 26bf4 <__cxa_atexit@plt+0x1ae2c> │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 26c4c <__cxa_atexit@plt+0x1ae84> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 24e64 <__cxa_atexit@plt+0x1909c> │ │ │ │ + cmp r1, #4 │ │ │ │ + beq 24e3c <__cxa_atexit@plt+0x19074> │ │ │ │ + cmp r1, #5 │ │ │ │ + bne 24e8c <__cxa_atexit@plt+0x190c4> │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 24ef4 <__cxa_atexit@plt+0x1912c> │ │ │ │ + ldr r2, [pc, #472] @ 24f30 <__cxa_atexit@plt+0x19168> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + ldr lr, [pc, #468] @ 24f34 <__cxa_atexit@plt+0x1916c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r8, [pc, #456] @ 24f38 <__cxa_atexit@plt+0x19170> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + mov r9, r6 │ │ │ │ + str r2, [r9, #-36]! @ 0xffffffdc │ │ │ │ + str r9, [r6] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + str r1, [r6, #-8] │ │ │ │ + str r0, [r6, #-12] │ │ │ │ + str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #400] @ 24f3c <__cxa_atexit@plt+0x19174> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 196149c <__cxa_atexit@plt+0x19556d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 24ed0 <__cxa_atexit@plt+0x19108> │ │ │ │ + ldr r2, [pc, #320] @ 24f0c <__cxa_atexit@plt+0x19144> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #316] @ 24f10 <__cxa_atexit@plt+0x19148> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r6, #-12] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + str lr, [r6, #-4] │ │ │ │ + str r1, [r6] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 26c44 <__cxa_atexit@plt+0x1ae7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 26c48 <__cxa_atexit@plt+0x1ae80> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 24edc <__cxa_atexit@plt+0x19114> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #248] @ 24f1c <__cxa_atexit@plt+0x19154> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #244] @ 24f20 <__cxa_atexit@plt+0x19158> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r6, {r1, r3, r7, lr} │ │ │ │ + str r2, [r6] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 24ee8 <__cxa_atexit@plt+0x19120> │ │ │ │ + ldr r3, [pc, #220] @ 24f2c <__cxa_atexit@plt+0x19164> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + stmda r6, {r3, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 24ed0 <__cxa_atexit@plt+0x19108> │ │ │ │ + ldr r2, [pc, #156] @ 24f14 <__cxa_atexit@plt+0x1914c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str ip, [r5, #32] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq pc, r3, #140, 26 @ 0x2300 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ + ldr lr, [pc, #152] @ 24f18 <__cxa_atexit@plt+0x19150> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + b 24ddc <__cxa_atexit@plt+0x19014> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 24f00 <__cxa_atexit@plt+0x19138> │ │ │ │ + ldr r8, [pc, #132] @ 24f24 <__cxa_atexit@plt+0x1915c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #128] @ 24f28 <__cxa_atexit@plt+0x19160> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + sub r8, r6, #16 │ │ │ │ + stm r8, {r3, r7, lr} │ │ │ │ + stmda r6, {r1, r2} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffed08 │ │ │ │ + andseq sp, r8, #216, 12 @ 0xd800000 │ │ │ │ + @ instruction: 0xffffed58 │ │ │ │ + andseq sp, r8, #44, 12 @ 0x2c00000 │ │ │ │ + andseq sp, r8, #128, 12 @ 0x8000000 │ │ │ │ + andseq sp, r8, #16, 14 @ 0x400000 │ │ │ │ + @ instruction: 0xffffeca4 │ │ │ │ + andseq sp, r8, #8, 12 @ 0x800000 │ │ │ │ + andseq sp, r8, #84, 12 @ 0x5400000 │ │ │ │ + @ instruction: 0xfffff180 │ │ │ │ + @ instruction: 0xfffff6e8 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andseq sp, r8, #212, 14 @ 0x3500000 │ │ │ │ + andeq r1, r4, #108, 28 @ 0x6c0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 26d08 <__cxa_atexit@plt+0x1af40> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ + b 24f5c <__cxa_atexit@plt+0x19194> │ │ │ │ + ldr r0, [pc, #20] @ 24f78 <__cxa_atexit@plt+0x191b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 26cf0 <__cxa_atexit@plt+0x1af28> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 26cf8 <__cxa_atexit@plt+0x1af30> │ │ │ │ - ldr r8, [pc, #132] @ 26d0c <__cxa_atexit@plt+0x1af44> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r3, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r1, [pc, #84] @ 26d10 <__cxa_atexit@plt+0x1af48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - ldr r7, [pc, #56] @ 26d14 <__cxa_atexit@plt+0x1af4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 26674 <__cxa_atexit@plt+0x1a8ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq fp, r8, #40, 16 @ 0x280000 │ │ │ │ - andseq fp, r8, #120, 14 @ 0x1e00000 │ │ │ │ - andseq fp, r8, #84, 14 @ 0x1500000 │ │ │ │ - andeq pc, r3, #196, 24 @ 0xc400 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r1, r4, #48, 28 @ 0x300 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 26da4 <__cxa_atexit@plt+0x1afdc> │ │ │ │ - ldr r8, [pc, #112] @ 26db0 <__cxa_atexit@plt+0x1afe8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #64] @ 26db4 <__cxa_atexit@plt+0x1afec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r7, [pc, #36] @ 26db8 <__cxa_atexit@plt+0x1aff0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, ip │ │ │ │ - b 26674 <__cxa_atexit@plt+0x1a8ac> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r8, #112, 14 @ 0x1c00000 │ │ │ │ - andseq fp, r8, #192, 12 @ 0xc000000 │ │ │ │ - andseq fp, r8, #156, 12 @ 0x9c00000 │ │ │ │ - andeq pc, r3, #32, 24 @ 0x2000 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 24fc0 <__cxa_atexit@plt+0x191f8> │ │ │ │ + ldr r3, [pc, #76] @ 24fec <__cxa_atexit@plt+0x19224> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r3, [pc, #56] @ 24ff0 <__cxa_atexit@plt+0x19228> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1961704 <__cxa_atexit@plt+0x195593c> │ │ │ │ + ldr r7, [pc, #32] @ 24fe8 <__cxa_atexit@plt+0x19220> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 24fdc <__cxa_atexit@plt+0x19214> │ │ │ │ + mov r7, sl │ │ │ │ + b 25014 <__cxa_atexit@plt+0x1924c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq sp, r8, #200, 10 @ 0x32000000 │ │ │ │ + andeq r1, r4, #184, 26 @ 0x2e00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + b 24f5c <__cxa_atexit@plt+0x19194> │ │ │ │ + andeq r1, r4, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 25040 <__cxa_atexit@plt+0x19278> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r0, [pc, #32] @ 25050 <__cxa_atexit@plt+0x19288> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #4] @ 2504c <__cxa_atexit@plt+0x19284> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 26e20 <__cxa_atexit@plt+0x1b058> │ │ │ │ - ldr lr, [pc, #72] @ 26e2c <__cxa_atexit@plt+0x1b064> │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r2 │ │ │ │ + bhi 250ac <__cxa_atexit@plt+0x192e4> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [pc, #80] @ 250c8 <__cxa_atexit@plt+0x19300> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #76] @ 250cc <__cxa_atexit@plt+0x19304> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #72] @ 250d0 <__cxa_atexit@plt+0x19308> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ 26e30 <__cxa_atexit@plt+0x1b068> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq pc, r3, #168, 22 @ 0x2a000 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ + str r8, [r6, #-8] │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str r1, [r6] │ │ │ │ + str r0, [r5, #4]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #-16]! │ │ │ │ + str r0, [r5, #4] │ │ │ │ + mov r8, lr │ │ │ │ + b 1e31700 <__cxa_atexit@plt+0x1e25938> │ │ │ │ + ldr r7, [pc, #32] @ 250d4 <__cxa_atexit@plt+0x1930c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffae8 │ │ │ │ + mvneq pc, sl, asr #27 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r1, r4, #192, 8 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #100] @ 26eb0 <__cxa_atexit@plt+0x1b0e8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 26e98 <__cxa_atexit@plt+0x1b0d0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 26ea4 <__cxa_atexit@plt+0x1b0dc> │ │ │ │ - ldr r2, [pc, #68] @ 26eb4 <__cxa_atexit@plt+0x1b0ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 25054 <__cxa_atexit@plt+0x1928c> │ │ │ │ + andeq r1, r4, #152, 8 @ 0x98000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 25118 <__cxa_atexit@plt+0x19350> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 26eb8 <__cxa_atexit@plt+0x1b0f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 26674 <__cxa_atexit@plt+0x1a8ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq fp, r8, #64, 12 @ 0x4000000 │ │ │ │ - andseq fp, r8, #160, 10 @ 0x28000000 │ │ │ │ - andeq pc, r3, #32, 22 @ 0x8000 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r1, r4, #112, 8 @ 0x70000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 26f0c <__cxa_atexit@plt+0x1b144> │ │ │ │ - ldr r2, [pc, #52] @ 26f18 <__cxa_atexit@plt+0x1b150> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + andeq r1, r4, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r6, r3 │ │ │ │ + bhi 25194 <__cxa_atexit@plt+0x193cc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #72] @ 251ac <__cxa_atexit@plt+0x193e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6] │ │ │ │ + ldr r1, [pc, #64] @ 251b0 <__cxa_atexit@plt+0x193e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #-8] │ │ │ │ + str r7, [r6, #-12] │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 251b4 <__cxa_atexit@plt+0x193ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 26f1c <__cxa_atexit@plt+0x1b154> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 26674 <__cxa_atexit@plt+0x1a8ac> │ │ │ │ - mov r3, #8 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xfffff3dc │ │ │ │ + andseq sp, r8, #68, 6 @ 0x10000001 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #108 @ 0x6c │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 252d4 <__cxa_atexit@plt+0x1950c> │ │ │ │ + ldr r0, [pc, #272] @ 252ec <__cxa_atexit@plt+0x19524> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #268] @ 252f0 <__cxa_atexit@plt+0x19528> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #264] @ 252f4 <__cxa_atexit@plt+0x1952c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #260] @ 252f8 <__cxa_atexit@plt+0x19530> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #256] @ 252fc <__cxa_atexit@plt+0x19534> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r6] │ │ │ │ + ldr r2, [pc, #248] @ 25300 <__cxa_atexit@plt+0x19538> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + ldr r2, [pc, #236] @ 25304 <__cxa_atexit@plt+0x1953c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #228] @ 25308 <__cxa_atexit@plt+0x19540> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ + sub r2, r6, #22 │ │ │ │ + stmdb r6, {r0, r2} │ │ │ │ + sub r0, r6, #55 @ 0x37 │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + ldr r0, [pc, #204] @ 2530c <__cxa_atexit@plt+0x19544> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #105 @ 0x69 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ + add r2, r0, #65 @ 0x41 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r3, [pc, #180] @ 25310 <__cxa_atexit@plt+0x19548> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ + add r0, r0, #25 │ │ │ │ + add r0, r0, #2048 @ 0x800 │ │ │ │ + ldr r2, [pc, #164] @ 25314 <__cxa_atexit@plt+0x1954c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ + ldr r0, [pc, #152] @ 25318 <__cxa_atexit@plt+0x19550> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r6, #-60] @ 0xffffffc4 │ │ │ │ + ldr r1, [pc, #144] @ 2531c <__cxa_atexit@plt+0x19554> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #-72] @ 0xffffffb8 │ │ │ │ + str r9, [r6, #-84] @ 0xffffffac │ │ │ │ + str lr, [r6, #-96] @ 0xffffffa0 │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #-68]! @ 0xffffffbc │ │ │ │ + str r7, [r6, #-20] @ 0xffffffec │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #-80]! @ 0xffffffb0 │ │ │ │ + str r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #-92]! @ 0xffffffa4 │ │ │ │ + str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #-104]! @ 0xffffff98 │ │ │ │ + str r7, [r6, #-52] @ 0xffffffcc │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 25320 <__cxa_atexit@plt+0x19558> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #108 @ 0x6c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r8, #204, 10 @ 0x33000000 │ │ │ │ - andseq fp, r8, #44, 10 @ 0xb000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + strdeq pc, [sp, #183]! @ 0xb7 │ │ │ │ + mvneq pc, ip, lsr ip @ │ │ │ │ + mvneq pc, r4, lsl ip @ │ │ │ │ + mvneq pc, r5, ror #23 │ │ │ │ + andseq sp, r8, #240, 4 │ │ │ │ + andseq sp, r8, #228, 4 @ 0x4000000e │ │ │ │ + andseq sp, r8, #220, 4 @ 0xc000000d │ │ │ │ + andseq sp, r8, #248, 2 @ 0x3e │ │ │ │ + @ instruction: 0xffffe800 │ │ │ │ + @ instruction: 0xffffe7b4 │ │ │ │ + @ instruction: 0xffffe76c │ │ │ │ + @ instruction: 0xffffe728 │ │ │ │ + andeq r1, r4, #232, 20 @ 0xe8000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 26f70 <__cxa_atexit@plt+0x1b1a8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 26f84 <__cxa_atexit@plt+0x1b1bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 25358 <__cxa_atexit@plt+0x19590> │ │ │ │ + ldr r7, [pc, #40] @ 25370 <__cxa_atexit@plt+0x195a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 25374 <__cxa_atexit@plt+0x195ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq fp, r8, #160, 10 @ 0x28000000 │ │ │ │ - andeq pc, r3, #184, 20 @ 0xb8000 │ │ │ │ + andseq sp, r8, #24, 4 @ 0x80000001 │ │ │ │ + andeq r1, r4, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26ff8 <__cxa_atexit@plt+0x1b230> │ │ │ │ - ldr r3, [pc, #84] @ 27000 <__cxa_atexit@plt+0x1b238> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 26fe8 <__cxa_atexit@plt+0x1b220> │ │ │ │ - ldr r7, [pc, #52] @ 27004 <__cxa_atexit@plt+0x1b23c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 253b4 <__cxa_atexit@plt+0x195ec> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #44] @ 253cc <__cxa_atexit@plt+0x19604> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r6, {r3, r8, r9, sl} │ │ │ │ + str r7, [r6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 253d0 <__cxa_atexit@plt+0x19608> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r8, #228, 2 @ 0x39 │ │ │ │ + andeq r1, r4, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 25410 <__cxa_atexit@plt+0x19648> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #44] @ 25428 <__cxa_atexit@plt+0x19660> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r6, {r3, r8, r9, sl} │ │ │ │ + str r7, [r6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2542c <__cxa_atexit@plt+0x19664> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq pc, r3, #60, 20 @ 0x3c000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 27038 <__cxa_atexit@plt+0x1b270> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq pc, r3, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add sl, lr, #80 @ 0x50 │ │ │ │ - cmp r6, sl │ │ │ │ - bcc 271c4 <__cxa_atexit@plt+0x1b3fc> │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r0, [pc, #364] @ 271d4 <__cxa_atexit@plt+0x1b40c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r6, [pc, #316] @ 271d8 <__cxa_atexit@plt+0x1b410> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, lr │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r6, [r3, #12]! │ │ │ │ - mov r0, r5 │ │ │ │ - ldr fp, [r0, #8]! │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ - ldr r8, [r0, #16] │ │ │ │ - str r8, [r1, #8] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - ldr r6, [pc, #272] @ 271dc <__cxa_atexit@plt+0x1b414> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, r1 │ │ │ │ - str r6, [r9, #24]! │ │ │ │ - mov r6, r1 │ │ │ │ - str r9, [r6, #60]! @ 0x3c │ │ │ │ - ldr r9, [pc, #252] @ 271e0 <__cxa_atexit@plt+0x1b418> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str fp, [r1, #28] │ │ │ │ - str r2, [r1, #32] │ │ │ │ - str r8, [r1, #36] @ 0x24 │ │ │ │ - str r1, [r1, #16] │ │ │ │ - add r8, r1, #44 @ 0x2c │ │ │ │ - stm r8, {r1, r2, fp} │ │ │ │ - str r3, [r1, #56] @ 0x38 │ │ │ │ - str r9, [r1, #40]! @ 0x28 │ │ │ │ - ldr fp, [r0, #-4] │ │ │ │ - cmp fp, ip │ │ │ │ - bge 2715c <__cxa_atexit@plt+0x1b394> │ │ │ │ - ldr r2, [pc, #208] @ 271e8 <__cxa_atexit@plt+0x1b420> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #204] @ 271ec <__cxa_atexit@plt+0x1b424> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [lr, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r1, [lr, #72] @ 0x48 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [lr, #76] @ 0x4c │ │ │ │ - str fp, [lr, #80] @ 0x50 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r8, sl, #11 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, sl │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r2, [pc, #128] @ 271e4 <__cxa_atexit@plt+0x1b41c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 271b4 <__cxa_atexit@plt+0x1b3ec> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 272c0 <__cxa_atexit@plt+0x1b4f8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ + andseq sp, r8, #112, 2 │ │ │ │ + andeq r1, r4, #196, 18 @ 0x310000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 25464 <__cxa_atexit@plt+0x1969c> │ │ │ │ + ldr r7, [pc, #40] @ 2547c <__cxa_atexit@plt+0x196b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmda r6, {r7, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffec98 │ │ │ │ - @ instruction: 0xffffedcc │ │ │ │ - @ instruction: 0xfffff3e4 │ │ │ │ - @ instruction: 0xfffff58c │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq pc, r3, #236, 14 @ 0x3b00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #84] @ 2725c <__cxa_atexit@plt+0x1b494> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 27244 <__cxa_atexit@plt+0x1b47c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 27250 <__cxa_atexit@plt+0x1b488> │ │ │ │ - ldr r2, [pc, #52] @ 27260 <__cxa_atexit@plt+0x1b498> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 26674 <__cxa_atexit@plt+0x1a8ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #20] @ 25480 <__cxa_atexit@plt+0x196b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r8, #244 @ 0xf4 │ │ │ │ + andeq r1, r4, #116, 18 @ 0x1d0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 254b8 <__cxa_atexit@plt+0x196f0> │ │ │ │ + ldr r7, [pc, #40] @ 254d0 <__cxa_atexit@plt+0x19708> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmda r6, {r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 254d4 <__cxa_atexit@plt+0x1970c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq fp, r8, #132, 4 @ 0x40000008 │ │ │ │ - andeq pc, r3, #120, 14 @ 0x1e00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r8, #164 @ 0xa4 │ │ │ │ + andeq r1, r4, #36, 18 @ 0x90000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 272a4 <__cxa_atexit@plt+0x1b4dc> │ │ │ │ - ldr r2, [pc, #36] @ 272b0 <__cxa_atexit@plt+0x1b4e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 26674 <__cxa_atexit@plt+0x1a8ac> │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 2550c <__cxa_atexit@plt+0x19744> │ │ │ │ + ldr r7, [pc, #40] @ 25524 <__cxa_atexit@plt+0x1975c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmda r6, {r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 25528 <__cxa_atexit@plt+0x19760> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r8, #36, 4 @ 0x40000002 │ │ │ │ - andeq pc, r3, #56, 14 @ 0xe00000 │ │ │ │ - andeq r0, r0, sl, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #40]! @ 0x28 │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 27384 <__cxa_atexit@plt+0x1b5bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 273a8 <__cxa_atexit@plt+0x1b5e0> │ │ │ │ - ldr r2, [pc, #204] @ 273c4 <__cxa_atexit@plt+0x1b5fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r1, [pc, #156] @ 273c8 <__cxa_atexit@plt+0x1b600> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [pc, #120] @ 273cc <__cxa_atexit@plt+0x1b604> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 273bc <__cxa_atexit@plt+0x1b5f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #36] @ 273c0 <__cxa_atexit@plt+0x1b5f8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 26674 <__cxa_atexit@plt+0x1a8ac> │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r8, #148 @ 0x94 │ │ │ │ - andseq fp, r8, #24, 2 │ │ │ │ - @ instruction: 0xfffff6a8 │ │ │ │ - @ instruction: 0xfffff7a8 │ │ │ │ - andseq fp, r8, #200, 2 @ 0x32 │ │ │ │ - andeq pc, r3, #116, 12 @ 0x7400000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 274a0 <__cxa_atexit@plt+0x1b6d8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 274ac <__cxa_atexit@plt+0x1b6e4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #208] @ 274d8 <__cxa_atexit@plt+0x1b710> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [pc, #184] @ 274dc <__cxa_atexit@plt+0x1b714> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 274bc <__cxa_atexit@plt+0x1b6f4> │ │ │ │ - ldr lr, [pc, #152] @ 274e0 <__cxa_atexit@plt+0x1b718> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #148] @ 274e4 <__cxa_atexit@plt+0x1b71c> │ │ │ │ + andseq sp, r8, #84 @ 0x54 │ │ │ │ + andeq r1, r4, #212, 16 @ 0xd40000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 25560 <__cxa_atexit@plt+0x19798> │ │ │ │ + ldr r7, [pc, #40] @ 25578 <__cxa_atexit@plt+0x197b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 27490 <__cxa_atexit@plt+0x1b6c8> │ │ │ │ - ldr r7, [pc, #108] @ 274e8 <__cxa_atexit@plt+0x1b720> │ │ │ │ + stmda r6, {r7, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2557c <__cxa_atexit@plt+0x197b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andseq sp, r8, #4 │ │ │ │ + andeq r1, r4, #132, 16 @ 0x840000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 255b4 <__cxa_atexit@plt+0x197ec> │ │ │ │ + ldr r7, [pc, #40] @ 255cc <__cxa_atexit@plt+0x19804> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmda r6, {r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 255d0 <__cxa_atexit@plt+0x19808> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #40] @ 274ec <__cxa_atexit@plt+0x1b724> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ + andseq ip, r8, #8, 30 │ │ │ │ + andeq r1, r4, #52, 16 @ 0x340000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 25608 <__cxa_atexit@plt+0x19840> │ │ │ │ + ldr r7, [pc, #40] @ 25620 <__cxa_atexit@plt+0x19858> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmda r6, {r7, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 25624 <__cxa_atexit@plt+0x1985c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq sl, r8, #232, 30 @ 0x3a0 │ │ │ │ - andseq fp, r8, #76 @ 0x4c │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - andseq fp, r8, #100 @ 0x64 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - andseq sl, r8, #240, 30 @ 0x3c0 │ │ │ │ - andeq pc, r3, #184, 8 @ 0xb8000000 │ │ │ │ + andseq ip, r8, #184, 28 @ 0xb80 │ │ │ │ + andeq r1, r4, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 27580 <__cxa_atexit@plt+0x1b7b8> │ │ │ │ - ldr lr, [pc, #116] @ 27588 <__cxa_atexit@plt+0x1b7c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add sl, r7, #11 │ │ │ │ - ldm sl, {r0, r3, sl} │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #27] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #39] @ 0x27 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [r7, #31] │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 27574 <__cxa_atexit@plt+0x1b7ac> │ │ │ │ - mov r7, r8 │ │ │ │ - b 27598 <__cxa_atexit@plt+0x1b7d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 2565c <__cxa_atexit@plt+0x19894> │ │ │ │ + ldr r7, [pc, #40] @ 25674 <__cxa_atexit@plt+0x198ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmda r6, {r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 25678 <__cxa_atexit@plt+0x198b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq pc, r3, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r0, sl, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2766c <__cxa_atexit@plt+0x1b8a4> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 27604 <__cxa_atexit@plt+0x1b83c> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 27618 <__cxa_atexit@plt+0x1b850> │ │ │ │ - ldr r3, [pc, #180] @ 27684 <__cxa_atexit@plt+0x1b8bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - ldmib r5, {r8, r9, sl} │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r1, [pc, #88] @ 2767c <__cxa_atexit@plt+0x1b8b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 27680 <__cxa_atexit@plt+0x1b8b8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 247a8 <__cxa_atexit@plt+0x189e0> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r8, #16, 28 @ 0x100 │ │ │ │ - andseq sl, r8, #228, 26 @ 0x3900 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq pc, r3, #236, 4 @ 0xc000000e │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr r3, [pc, #28] @ 276bc <__cxa_atexit@plt+0x1b8f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 247a8 <__cxa_atexit@plt+0x189e0> │ │ │ │ - andseq sl, r8, #144, 26 @ 0x2400 │ │ │ │ - andeq pc, r3, #148, 6 @ 0x50000002 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andseq ip, r8, #88, 28 @ 0x580 │ │ │ │ + andeq r1, r4, #148, 14 @ 0x2500000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 27728 <__cxa_atexit@plt+0x1b960> │ │ │ │ - ldr r7, [pc, #84] @ 27738 <__cxa_atexit@plt+0x1b970> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 256b0 <__cxa_atexit@plt+0x198e8> │ │ │ │ + ldr r7, [pc, #40] @ 256c8 <__cxa_atexit@plt+0x19900> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmda r6, {r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 256cc <__cxa_atexit@plt+0x19904> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 27718 <__cxa_atexit@plt+0x1b950> │ │ │ │ - ldr r2, [pc, #60] @ 2773c <__cxa_atexit@plt+0x1b974> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r8, #8, 28 @ 0x80 │ │ │ │ + andeq r1, r4, #68, 14 @ 0x1100000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r6, r7 │ │ │ │ + bhi 25704 <__cxa_atexit@plt+0x1993c> │ │ │ │ + ldr r7, [pc, #40] @ 2571c <__cxa_atexit@plt+0x19954> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmda r6, {r7, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 27740 <__cxa_atexit@plt+0x1b978> │ │ │ │ + ldr r7, [pc, #20] @ 25720 <__cxa_atexit@plt+0x19958> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq pc, r3, #64, 6 │ │ │ │ - andeq pc, r3, #20, 6 @ 0x50000000 │ │ │ │ + andseq ip, r8, #192, 26 @ 0x3000 │ │ │ │ + andeq r1, r4, #244, 12 @ 0xf400000 │ │ │ │ + mvneq pc, r6, asr #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq pc, r2, lsl #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 2776c <__cxa_atexit@plt+0x1b9a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq pc, r3, #232, 4 @ 0x8000000e │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - add ip, r7, #3 │ │ │ │ - ldm ip, {r9, fp, ip} │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r4, [r7, #23] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add r2, fp, r3 │ │ │ │ - add r2, r2, ip │ │ │ │ - sub r0, sl, r3 │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 277e4 <__cxa_atexit@plt+0x1ba1c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldrb lr, [r2, r3] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 2784c <__cxa_atexit@plt+0x1ba84> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 27888 <__cxa_atexit@plt+0x1bac0> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 278c4 <__cxa_atexit@plt+0x1bafc> │ │ │ │ - sxtb r1, lr │ │ │ │ - cmn r1, #1 │ │ │ │ - ble 2791c <__cxa_atexit@plt+0x1bb54> │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - bne 277b0 <__cxa_atexit@plt+0x1b9e8> │ │ │ │ - str fp, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r4, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - sub r8, r5, #36 @ 0x24 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 27984 <__cxa_atexit@plt+0x1bbbc> │ │ │ │ - ldr lr, [pc, #460] @ 279f0 <__cxa_atexit@plt+0x1bc28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldmdb r5, {r0, r9} │ │ │ │ - sub r3, r2, #11 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - mov r5, r8 │ │ │ │ - b 27978 <__cxa_atexit@plt+0x1bbb0> │ │ │ │ - str fp, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r4, [r5, #-12] │ │ │ │ - stmda r5, {r2, r3, r7} │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcs 2794c <__cxa_atexit@plt+0x1bb84> │ │ │ │ - ldr r7, [pc, #356] @ 279e8 <__cxa_atexit@plt+0x1bc20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 279bc <__cxa_atexit@plt+0x1bbf4> │ │ │ │ - str fp, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r4, [r5, #-12] │ │ │ │ - stmda r5, {r2, r3, r7} │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcs 2794c <__cxa_atexit@plt+0x1bb84> │ │ │ │ - ldr r7, [pc, #300] @ 279ec <__cxa_atexit@plt+0x1bc24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 279bc <__cxa_atexit@plt+0x1bbf4> │ │ │ │ - str fp, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r4, [r5, #-12] │ │ │ │ - stmda r5, {r2, r3, r7} │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 279a8 <__cxa_atexit@plt+0x1bbe0> │ │ │ │ - ldr lr, [pc, #220] @ 279d8 <__cxa_atexit@plt+0x1bc10> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - b 27970 <__cxa_atexit@plt+0x1bba8> │ │ │ │ - str fp, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r4, [r5, #-12] │ │ │ │ - stmda r5, {r2, r3, r7} │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 279b4 <__cxa_atexit@plt+0x1bbec> │ │ │ │ - ldr lr, [pc, #140] @ 279e0 <__cxa_atexit@plt+0x1bc18> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 27c34 <__cxa_atexit@plt+0x1be6c> │ │ │ │ - ldr r6, [pc, #104] @ 279f4 <__cxa_atexit@plt+0x1bc2c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #44] @ 279dc <__cxa_atexit@plt+0x1bc14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 279bc <__cxa_atexit@plt+0x1bbf4> │ │ │ │ - ldr r7, [pc, #40] @ 279e4 <__cxa_atexit@plt+0x1bc1c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + strheq pc, [sp, #116]! @ 0x74 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq pc, r7, ror #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq pc, fp, lsl r8 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq pc, r0, asr r8 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r4, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq pc, r5, lsl #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r5, r4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + strheq pc, [sp, #138]! @ 0x8a @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq pc, lr, ror #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq pc, r1, lsr #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq pc, r6, asr r9 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq pc, sp, lsl #19 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r4, r4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25870 <__cxa_atexit@plt+0x19aa8> │ │ │ │ + ldr r5, [pc, #28] @ 25880 <__cxa_atexit@plt+0x19ab8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 76668 <__cxa_atexit@plt+0x6a8a0> │ │ │ │ + ldr r7, [pc, #12] @ 25884 <__cxa_atexit@plt+0x19abc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r8, #24, 24 @ 0x1800 │ │ │ │ - andeq r0, r0, r0, lsl r2 │ │ │ │ - andseq sl, r8, #192, 22 @ 0x30000 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andseq sl, r8, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq pc, r3, #96 @ 0x60 │ │ │ │ - andeq r5, r0, sp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 27a48 <__cxa_atexit@plt+0x1bc80> │ │ │ │ - ldr lr, [pc, #64] @ 27a60 <__cxa_atexit@plt+0x1bc98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 27c34 <__cxa_atexit@plt+0x1be6c> │ │ │ │ - ldr r3, [pc, #20] @ 27a64 <__cxa_atexit@plt+0x1bc9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r8, #244, 20 @ 0xf4000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq lr, r3, #240, 30 @ 0x3c0 │ │ │ │ - andeq r5, r0, sp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 27ab8 <__cxa_atexit@plt+0x1bcf0> │ │ │ │ - ldr lr, [pc, #60] @ 27ad0 <__cxa_atexit@plt+0x1bd08> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 27c34 <__cxa_atexit@plt+0x1be6c> │ │ │ │ - ldr r3, [pc, #20] @ 27ad4 <__cxa_atexit@plt+0x1bd0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r8, #128, 20 @ 0x80000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq lr, r3, #128, 30 @ 0x200 │ │ │ │ - andeq r5, r0, sp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 27b28 <__cxa_atexit@plt+0x1bd60> │ │ │ │ - ldr lr, [pc, #60] @ 27b40 <__cxa_atexit@plt+0x1bd78> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 27c34 <__cxa_atexit@plt+0x1be6c> │ │ │ │ - ldr r3, [pc, #20] @ 27b44 <__cxa_atexit@plt+0x1bd7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r8, #16, 20 @ 0x10000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq lr, r3, #16, 30 @ 0x40 │ │ │ │ - andeq r5, r0, sp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 27b98 <__cxa_atexit@plt+0x1bdd0> │ │ │ │ - ldr lr, [pc, #60] @ 27bb0 <__cxa_atexit@plt+0x1bde8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 27c34 <__cxa_atexit@plt+0x1be6c> │ │ │ │ - ldr r3, [pc, #20] @ 27bb4 <__cxa_atexit@plt+0x1bdec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r8, #160, 18 @ 0x280000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq lr, r3, #160, 28 @ 0xa00 │ │ │ │ - andeq r5, r0, sp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 27c08 <__cxa_atexit@plt+0x1be40> │ │ │ │ - ldr lr, [pc, #60] @ 27c20 <__cxa_atexit@plt+0x1be58> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 27c34 <__cxa_atexit@plt+0x1be6c> │ │ │ │ - ldr r3, [pc, #20] @ 27c24 <__cxa_atexit@plt+0x1be5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r8, #48, 18 @ 0xc0000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq lr, r3, #48, 28 @ 0x300 │ │ │ │ - andeq r5, r0, sp, lsr #15 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r1, r4, #152, 10 @ 0x26000000 │ │ │ │ + andeq r1, r4, #116, 10 @ 0x1d000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 27d60 <__cxa_atexit@plt+0x1bf98> │ │ │ │ - str fp, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr ip, [r2, #52]! @ 0x34 │ │ │ │ - ldr r9, [r2, #-12] │ │ │ │ - ldr fp, [r2, #-8] │ │ │ │ - ldr r7, [r2, #-4] │ │ │ │ - ldr r8, [r2, #-36] @ 0xffffffdc │ │ │ │ - ldr lr, [r2, #-24] @ 0xffffffe8 │ │ │ │ - ldr sl, [r2, #-20] @ 0xffffffec │ │ │ │ - mov r3, r1 │ │ │ │ - str r7, [r3, #12]! │ │ │ │ - str ip, [r3, #-4] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, #260] @ 27d88 <__cxa_atexit@plt+0x1bfc0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r7, #-8]! │ │ │ │ - add ip, sl, r9 │ │ │ │ - cmp ip, r8 │ │ │ │ - bge 27d0c <__cxa_atexit@plt+0x1bf44> │ │ │ │ - mov sl, fp │ │ │ │ - ldr r0, [pc, #240] @ 27d90 <__cxa_atexit@plt+0x1bfc8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1, #16] │ │ │ │ - str ip, [r1, #20] │ │ │ │ - str lr, [r5, #52] @ 0x34 │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add r3, r5, #12 │ │ │ │ - ldr fp, [sp] │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 258ac <__cxa_atexit@plt+0x19ae4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1a65558 <__cxa_atexit@plt+0x1a59790> │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 27d78 <__cxa_atexit@plt+0x1bfb0> │ │ │ │ - ldr r3, [pc, #200] @ 27d94 <__cxa_atexit@plt+0x1bfcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #32]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str sl, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 27d50 <__cxa_atexit@plt+0x1bf88> │ │ │ │ - ldr r7, [pc, #160] @ 27d98 <__cxa_atexit@plt+0x1bfd0> │ │ │ │ + bhi 258e0 <__cxa_atexit@plt+0x19b18> │ │ │ │ + ldr r5, [pc, #28] @ 258f0 <__cxa_atexit@plt+0x19b28> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 76668 <__cxa_atexit@plt+0x6a8a0> │ │ │ │ + ldr r7, [pc, #12] @ 258f4 <__cxa_atexit@plt+0x19b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str ip, [r5, #4] │ │ │ │ - mov r7, r0 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [pc, #120] @ 27d8c <__cxa_atexit@plt+0x1bfc4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str ip, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r0, [r5] │ │ │ │ - tst fp, #3 │ │ │ │ - beq 27d3c <__cxa_atexit@plt+0x1bf74> │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 27dac <__cxa_atexit@plt+0x1bfe4> │ │ │ │ - ldr r0, [fp] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r1, r4, #88, 10 @ 0x16000000 │ │ │ │ + andeq r1, r4, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2591c <__cxa_atexit@plt+0x19b54> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 27d9c <__cxa_atexit@plt+0x1bfd4> │ │ │ │ + ldr r3, [pc, #32] @ 25944 <__cxa_atexit@plt+0x19b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #28] @ 25948 <__cxa_atexit@plt+0x19b80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r0 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffff310 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andseq sl, r8, #208, 14 @ 0x3400000 │ │ │ │ - @ instruction: 0xfffff344 │ │ │ │ - @ instruction: 0xfffff34c │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - andeq lr, r3, #184, 24 @ 0xb800 │ │ │ │ - andeq sp, r0, sp, lsr #31 │ │ │ │ + ldr r8, [pc, #12] @ 2594c <__cxa_atexit@plt+0x19b84> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq ip, r8, #224, 20 @ 0xe0000 │ │ │ │ + andseq ip, r8, #72, 24 @ 0x4800 │ │ │ │ + andeq r1, r4, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r7, [r1, #52]! @ 0x34 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r1, #-16] │ │ │ │ - ldr lr, [r1, #-8] │ │ │ │ - ldr r0, [r1, #-4] │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 27e8c <__cxa_atexit@plt+0x1c0c4> │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 27f24 <__cxa_atexit@plt+0x1c15c> │ │ │ │ - ldr r1, [pc, #392] @ 27f70 <__cxa_atexit@plt+0x1c1a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r1, [pc, #384] @ 27f74 <__cxa_atexit@plt+0x1c1ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [pc, #356] @ 27f78 <__cxa_atexit@plt+0x1c1b0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - stmdb r6, {r0, r1} │ │ │ │ - sub r1, r3, #82 @ 0x52 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - ldr r0, [pc, #328] @ 27f7c <__cxa_atexit@plt+0x1c1b4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r1, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #56]! @ 0x38 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #288] @ 27f80 <__cxa_atexit@plt+0x1c1b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r6, #40 @ 0x28 │ │ │ │ - stm r8, {r6, fp, ip} │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str lr, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1d2d6e4 <__cxa_atexit@plt+0x1d2191c> │ │ │ │ + andeq r1, r4, #208, 8 @ 0xd0000000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25994 <__cxa_atexit@plt+0x19bcc> │ │ │ │ + ldr r5, [pc, #28] @ 259a4 <__cxa_atexit@plt+0x19bdc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 76668 <__cxa_atexit@plt+0x6a8a0> │ │ │ │ + ldr r7, [pc, #12] @ 259a8 <__cxa_atexit@plt+0x19be0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 27f2c <__cxa_atexit@plt+0x1c164> │ │ │ │ - ldr r2, [pc, #188] @ 27f5c <__cxa_atexit@plt+0x1c194> │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + andeq r1, r4, #164, 8 @ 0xa4000000 │ │ │ │ + andeq r1, r4, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25a08 <__cxa_atexit@plt+0x19c40> │ │ │ │ + ldr r2, [pc, #88] @ 25a24 <__cxa_atexit@plt+0x19c5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, lr} │ │ │ │ - str r0, [r5, #52] @ 0x34 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r0, r5, #12 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 27f40 <__cxa_atexit@plt+0x1c178> │ │ │ │ - ldr r0, [pc, #160] @ 27f60 <__cxa_atexit@plt+0x1c198> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #156] @ 27f64 <__cxa_atexit@plt+0x1c19c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldmib r7, {r2, r6} │ │ │ │ - mov r7, r5 │ │ │ │ - str r0, [r7, #32]! │ │ │ │ - str r6, [r7, #4] │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 27f10 <__cxa_atexit@plt+0x1c148> │ │ │ │ - ldr r0, [pc, #112] @ 27f68 <__cxa_atexit@plt+0x1c1a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #28]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 25a10 <__cxa_atexit@plt+0x19c48> │ │ │ │ + ldr r7, [pc, #64] @ 25a28 <__cxa_atexit@plt+0x19c60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 259fc <__cxa_atexit@plt+0x19c34> │ │ │ │ + mov r7, r8 │ │ │ │ + b 25e6c <__cxa_atexit@plt+0x1a0a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r3, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - b 27f30 <__cxa_atexit@plt+0x1c168> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #36] @ 27f6c <__cxa_atexit@plt+0x1c1a4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq sl, r8, #208, 10 @ 0x34000000 │ │ │ │ - @ instruction: 0xfffff150 │ │ │ │ - andseq sl, r8, #236, 10 @ 0x3b000000 │ │ │ │ - @ instruction: 0xfffff14c │ │ │ │ - andseq sl, r8, #108, 10 @ 0x1b000000 │ │ │ │ - @ instruction: 0xfffff5f0 │ │ │ │ - andseq sl, r8, #20, 12 @ 0x1400000 │ │ │ │ - andseq sl, r8, #224, 10 @ 0x38000000 │ │ │ │ - @ instruction: 0xfffff6c8 │ │ │ │ - andseq sl, r8, #188, 12 @ 0xbc00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 27fe0 <__cxa_atexit@plt+0x1c218> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 27fd8 <__cxa_atexit@plt+0x1c210> │ │ │ │ - ldr r3, [pc, #52] @ 27fe8 <__cxa_atexit@plt+0x1c220> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 27fec <__cxa_atexit@plt+0x1c224> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, #34 @ 0x22 │ │ │ │ - b 1ccf260 <__cxa_atexit@plt+0x1cc3498> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sl, r8, #56, 8 @ 0x38000000 │ │ │ │ - andseq sl, r8, #68, 8 @ 0x44000000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 28784 <__cxa_atexit@plt+0x1c9bc> │ │ │ │ - andeq lr, r3, #60, 16 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 280b4 <__cxa_atexit@plt+0x1c2ec> │ │ │ │ - ldr r1, [pc, #184] @ 280d4 <__cxa_atexit@plt+0x1c30c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 280d8 <__cxa_atexit@plt+0x1c310> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 2809c <__cxa_atexit@plt+0x1c2d4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 280a8 <__cxa_atexit@plt+0x1c2e0> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 280c0 <__cxa_atexit@plt+0x1c2f8> │ │ │ │ - ldr r5, [pc, #116] @ 280dc <__cxa_atexit@plt+0x1c314> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 280e0 <__cxa_atexit@plt+0x1c318> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 280e4 <__cxa_atexit@plt+0x1c31c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 25a2c <__cxa_atexit@plt+0x19c64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ + andseq ip, r8, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r0, lsl #9 │ │ │ │ + andeq r1, r4, #104, 8 @ 0x68000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25a74 <__cxa_atexit@plt+0x19cac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #56] @ 25a8c <__cxa_atexit@plt+0x19cc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 25a7c <__cxa_atexit@plt+0x19cb4> │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 25ac0 <__cxa_atexit@plt+0x19cf8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq sl, r8, #188, 6 @ 0xf0000002 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq sl, r8, #132, 6 @ 0x10000002 │ │ │ │ - andseq sl, r8, #128, 6 │ │ │ │ - andeq lr, r3, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 28148 <__cxa_atexit@plt+0x1c380> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 28158 <__cxa_atexit@plt+0x1c390> │ │ │ │ - ldr r3, [pc, #76] @ 2816c <__cxa_atexit@plt+0x1c3a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 28170 <__cxa_atexit@plt+0x1c3a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 28174 <__cxa_atexit@plt+0x1c3ac> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq sl, r8, #204, 4 @ 0xc000000c │ │ │ │ - andseq sl, r8, #208, 4 │ │ │ │ - andeq lr, r3, #188, 12 @ 0xbc00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 28198 <__cxa_atexit@plt+0x1c3d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 281ec <__cxa_atexit@plt+0x1c424> │ │ │ │ - ldr lr, [pc, #60] @ 28204 <__cxa_atexit@plt+0x1c43c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 28208 <__cxa_atexit@plt+0x1c440> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r8, #76, 6 @ 0x30000001 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 28254 <__cxa_atexit@plt+0x1c48c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 2826c <__cxa_atexit@plt+0x1c4a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 28270 <__cxa_atexit@plt+0x1c4a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r8, #212, 4 @ 0x4000000d │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq lr, r3, #192, 10 @ 0x30000000 │ │ │ │ + andseq ip, r8, #148, 18 @ 0x250000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 28330 <__cxa_atexit@plt+0x1c568> │ │ │ │ - ldr r1, [pc, #184] @ 28350 <__cxa_atexit@plt+0x1c588> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25ab8 <__cxa_atexit@plt+0x19cf0> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 25ac0 <__cxa_atexit@plt+0x19cf8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov fp, r7 │ │ │ │ + ldm r5, {r3, r7} │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #120] @ 25b50 <__cxa_atexit@plt+0x19d88> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 28354 <__cxa_atexit@plt+0x1c58c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 28318 <__cxa_atexit@plt+0x1c550> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 28324 <__cxa_atexit@plt+0x1c55c> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 2833c <__cxa_atexit@plt+0x1c574> │ │ │ │ - ldr r5, [pc, #116] @ 28358 <__cxa_atexit@plt+0x1c590> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 2835c <__cxa_atexit@plt+0x1c594> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 28360 <__cxa_atexit@plt+0x1c598> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 25b20 <__cxa_atexit@plt+0x19d58> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 25b2c <__cxa_atexit@plt+0x19d64> │ │ │ │ + ldr r1, [pc, #84] @ 25b54 <__cxa_atexit@plt+0x19d8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 25b40 <__cxa_atexit@plt+0x19d78> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 25bbc <__cxa_atexit@plt+0x19df4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq sl, r8, #64, 2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq sl, r8, #8, 2 │ │ │ │ - andseq sl, r8, #4, 2 │ │ │ │ - andeq lr, r3, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 283c4 <__cxa_atexit@plt+0x1c5fc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 283d4 <__cxa_atexit@plt+0x1c60c> │ │ │ │ - ldr r3, [pc, #76] @ 283e8 <__cxa_atexit@plt+0x1c620> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 283ec <__cxa_atexit@plt+0x1c624> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 283f0 <__cxa_atexit@plt+0x1c628> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq sl, r8, #80 @ 0x50 │ │ │ │ - andseq sl, r8, #84 @ 0x54 │ │ │ │ - andeq lr, r3, #64, 8 @ 0x40000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 28414 <__cxa_atexit@plt+0x1c64c> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 25b94 <__cxa_atexit@plt+0x19dcc> │ │ │ │ + ldr r3, [pc, #60] @ 25bb0 <__cxa_atexit@plt+0x19de8> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 28468 <__cxa_atexit@plt+0x1c6a0> │ │ │ │ - ldr lr, [pc, #60] @ 28480 <__cxa_atexit@plt+0x1c6b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 25ba8 <__cxa_atexit@plt+0x19de0> │ │ │ │ + b 25bbc <__cxa_atexit@plt+0x19df4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 28484 <__cxa_atexit@plt+0x1c6bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r8, #208 @ 0xd0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 284d0 <__cxa_atexit@plt+0x1c708> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 284e8 <__cxa_atexit@plt+0x1c720> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 284ec <__cxa_atexit@plt+0x1c724> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #200] @ 25c98 <__cxa_atexit@plt+0x19ed0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 25c20 <__cxa_atexit@plt+0x19e58> │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 25c0c <__cxa_atexit@plt+0x19e44> │ │ │ │ + ldr r3, [pc, #168] @ 25c9c <__cxa_atexit@plt+0x19ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r8, #88 @ 0x58 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq lr, r3, #68, 6 @ 0x10000001 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 28574 <__cxa_atexit@plt+0x1c7ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 28580 <__cxa_atexit@plt+0x1c7b8> │ │ │ │ - ldr lr, [pc, #108] @ 28590 <__cxa_atexit@plt+0x1c7c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 28594 <__cxa_atexit@plt+0x1c7cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 28598 <__cxa_atexit@plt+0x1c7d0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 2859c <__cxa_atexit@plt+0x1c7d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 25c2c <__cxa_atexit@plt+0x19e64> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 25c34 <__cxa_atexit@plt+0x19e6c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 25ac0 <__cxa_atexit@plt+0x19cf8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq r9, r8, #192, 28 @ 0xc00 │ │ │ │ - andseq r9, r8, #32, 30 @ 0x80 │ │ │ │ - andseq r9, r8, #84, 30 @ 0x150 │ │ │ │ - andeq lr, r3, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 28630 <__cxa_atexit@plt+0x1c868> │ │ │ │ - ldr lr, [pc, #116] @ 28638 <__cxa_atexit@plt+0x1c870> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 28624 <__cxa_atexit@plt+0x1c85c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 28648 <__cxa_atexit@plt+0x1c880> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq lr, r3, #4, 4 @ 0x40000000 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 28718 <__cxa_atexit@plt+0x1c950> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 286b4 <__cxa_atexit@plt+0x1c8ec> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 286c8 <__cxa_atexit@plt+0x1c900> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 28730 <__cxa_atexit@plt+0x1c968> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 28728 <__cxa_atexit@plt+0x1c960> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 2872c <__cxa_atexit@plt+0x1c964> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 28784 <__cxa_atexit@plt+0x1c9bc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r8, #96, 26 @ 0x1800 │ │ │ │ - andseq r9, r8, #56, 26 @ 0xe00 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq lr, r3, #12, 2 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 28768 <__cxa_atexit@plt+0x1c9a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 28784 <__cxa_atexit@plt+0x1c9bc> │ │ │ │ - andseq r9, r8, #228, 24 @ 0xe400 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq lr, r3, #200 @ 0xc8 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 28a38 <__cxa_atexit@plt+0x1cc70> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r4, [r9, #19] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r4, [r9, #23] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - add r4, r7, sl │ │ │ │ - add fp, r4, r1 │ │ │ │ - sub r4, r0, sl │ │ │ │ - cmp r4, #1 │ │ │ │ - blt 28814 <__cxa_atexit@plt+0x1ca4c> │ │ │ │ - add r3, r7, r1 │ │ │ │ - add ip, r3, sl │ │ │ │ - mov r3, #0 │ │ │ │ - ldrb lr, [ip, r3] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 28898 <__cxa_atexit@plt+0x1cad0> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 288f4 <__cxa_atexit@plt+0x1cb2c> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 28950 <__cxa_atexit@plt+0x1cb88> │ │ │ │ - sxtb r2, lr │ │ │ │ - cmn r2, #1 │ │ │ │ - ble 289ac <__cxa_atexit@plt+0x1cbe4> │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 287e0 <__cxa_atexit@plt+0x1ca18> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 28a50 <__cxa_atexit@plt+0x1cc88> │ │ │ │ - ldr lr, [pc, #584] @ 28ab0 <__cxa_atexit@plt+0x1cce8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + bcc 25c88 <__cxa_atexit@plt+0x19ec0> │ │ │ │ + ldr r7, [pc, #84] @ 25ca0 <__cxa_atexit@plt+0x19ed8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ + ldr lr, [pc, #60] @ 25ca4 <__cxa_atexit@plt+0x19edc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 28a2c <__cxa_atexit@plt+0x1cc64> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 289fc <__cxa_atexit@plt+0x1cc34> │ │ │ │ - ldr r7, [pc, #440] @ 28aa8 <__cxa_atexit@plt+0x1cce0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 28a80 <__cxa_atexit@plt+0x1ccb8> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 289fc <__cxa_atexit@plt+0x1cc34> │ │ │ │ - ldr r7, [pc, #352] @ 28aac <__cxa_atexit@plt+0x1cce4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 28a80 <__cxa_atexit@plt+0x1ccb8> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 289fc <__cxa_atexit@plt+0x1cc34> │ │ │ │ - ldr r7, [pc, #248] @ 28aa0 <__cxa_atexit@plt+0x1ccd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 28a80 <__cxa_atexit@plt+0x1ccb8> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 28a78 <__cxa_atexit@plt+0x1ccb0> │ │ │ │ - ldr lr, [pc, #152] @ 28a9c <__cxa_atexit@plt+0x1ccd4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 28d14 <__cxa_atexit@plt+0x1cf4c> │ │ │ │ - ldr r7, [pc, #120] @ 28ab8 <__cxa_atexit@plt+0x1ccf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 28ab4 <__cxa_atexit@plt+0x1ccec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #36] @ 28aa4 <__cxa_atexit@plt+0x1ccdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r8, #16, 22 @ 0x4000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r9, r8, #172, 24 @ 0xac00 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq lr, r3, #108 @ 0x6c │ │ │ │ - andeq sp, r3, #132, 26 @ 0x2100 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 28b14 <__cxa_atexit@plt+0x1cd4c> │ │ │ │ - ldr lr, [pc, #72] @ 28b2c <__cxa_atexit@plt+0x1cd64> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 28d14 <__cxa_atexit@plt+0x1cf4c> │ │ │ │ - ldr r3, [pc, #20] @ 28b30 <__cxa_atexit@plt+0x1cd68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r8, #48, 20 @ 0x30000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq sp, r3, #12, 26 @ 0x300 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 28b8c <__cxa_atexit@plt+0x1cdc4> │ │ │ │ - ldr lr, [pc, #68] @ 28ba4 <__cxa_atexit@plt+0x1cddc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 28d14 <__cxa_atexit@plt+0x1cf4c> │ │ │ │ - ldr r3, [pc, #20] @ 28ba8 <__cxa_atexit@plt+0x1cde0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r8, #180, 18 @ 0x2d0000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq sp, r3, #148, 24 @ 0x9400 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 28c04 <__cxa_atexit@plt+0x1ce3c> │ │ │ │ - ldr lr, [pc, #68] @ 28c1c <__cxa_atexit@plt+0x1ce54> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 28d14 <__cxa_atexit@plt+0x1cf4c> │ │ │ │ - ldr r3, [pc, #20] @ 28c20 <__cxa_atexit@plt+0x1ce58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r8, #60, 18 @ 0xf0000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq sp, r3, #28, 24 @ 0x1c00 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 28c7c <__cxa_atexit@plt+0x1ceb4> │ │ │ │ - ldr lr, [pc, #68] @ 28c94 <__cxa_atexit@plt+0x1cecc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 28d14 <__cxa_atexit@plt+0x1cf4c> │ │ │ │ - ldr r3, [pc, #20] @ 28c98 <__cxa_atexit@plt+0x1ced0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r8, #196, 16 @ 0xc40000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq sp, r3, #164, 22 @ 0x29000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 28cf4 <__cxa_atexit@plt+0x1cf2c> │ │ │ │ - ldr lr, [pc, #68] @ 28d0c <__cxa_atexit@plt+0x1cf44> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 28d14 <__cxa_atexit@plt+0x1cf4c> │ │ │ │ - ldr r3, [pc, #20] @ 28d10 <__cxa_atexit@plt+0x1cf48> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + andseq ip, r8, #132, 14 @ 0x2100000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 25ce0 <__cxa_atexit@plt+0x19f18> │ │ │ │ + ldr r3, [pc, #164] @ 25d68 <__cxa_atexit@plt+0x19fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r8, #76, 16 @ 0x4c0000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 28d94 <__cxa_atexit@plt+0x1cfcc> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 28dc0 <__cxa_atexit@plt+0x1cff8> │ │ │ │ - ldr lr, [pc, #144] @ 28de4 <__cxa_atexit@plt+0x1d01c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 28de8 <__cxa_atexit@plt+0x1d020> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + str r3, [r2] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 25cf4 <__cxa_atexit@plt+0x19f2c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 25d00 <__cxa_atexit@plt+0x19f38> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, fp │ │ │ │ + b 25ac0 <__cxa_atexit@plt+0x19cf8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 25d54 <__cxa_atexit@plt+0x19f8c> │ │ │ │ + ldr r7, [pc, #84] @ 25d6c <__cxa_atexit@plt+0x19fa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #60] @ 25d70 <__cxa_atexit@plt+0x19fa8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 28ddc <__cxa_atexit@plt+0x1d014> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 28db8 <__cxa_atexit@plt+0x1cff0> │ │ │ │ - b 28df8 <__cxa_atexit@plt+0x1d030> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 28de0 <__cxa_atexit@plt+0x1d018> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff2ac │ │ │ │ - andseq r9, r8, #248, 12 @ 0xf800000 │ │ │ │ - andeq sp, r3, #84, 20 @ 0x54000 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + andseq ip, r8, #184, 12 @ 0xb800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 28ec8 <__cxa_atexit@plt+0x1d100> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 28f1c <__cxa_atexit@plt+0x1d154> │ │ │ │ - ldr r8, [pc, #312] @ 28f54 <__cxa_atexit@plt+0x1d18c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 28f58 <__cxa_atexit@plt+0x1d190> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 28f5c <__cxa_atexit@plt+0x1d194> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 28f60 <__cxa_atexit@plt+0x1d198> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ - bx r0 │ │ │ │ + bne 25d9c <__cxa_atexit@plt+0x19fd4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 25ac0 <__cxa_atexit@plt+0x19cf8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 28f2c <__cxa_atexit@plt+0x1d164> │ │ │ │ - ldr r2, [pc, #108] @ 28f4c <__cxa_atexit@plt+0x1d184> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 28f50 <__cxa_atexit@plt+0x1d188> │ │ │ │ + bcc 25df0 <__cxa_atexit@plt+0x1a028> │ │ │ │ + ldr r7, [pc, #76] @ 25e00 <__cxa_atexit@plt+0x1a038> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ 25e04 <__cxa_atexit@plt+0x1a03c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 28f48 <__cxa_atexit@plt+0x1d180> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff120 │ │ │ │ - andseq r9, r8, #124, 10 @ 0x1f000000 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - andseq r9, r8, #176, 10 @ 0x2c000000 │ │ │ │ - andseq r9, r8, #136, 12 @ 0x8800000 │ │ │ │ - andeq sp, r3, #208, 16 @ 0xd00000 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 28fc4 <__cxa_atexit@plt+0x1d1fc> │ │ │ │ - ldr r2, [pc, #80] @ 28fdc <__cxa_atexit@plt+0x1d214> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 28fe0 <__cxa_atexit@plt+0x1d218> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 28fe4 <__cxa_atexit@plt+0x1d21c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff074 │ │ │ │ - andseq r9, r8, #208, 8 @ 0xd0000000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq sp, r3, #80, 20 @ 0x50000 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + andseq ip, r8, #28, 12 @ 0x1c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 29078 <__cxa_atexit@plt+0x1d2b0> │ │ │ │ - ldr r1, [pc, #120] @ 29084 <__cxa_atexit@plt+0x1d2bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #104] @ 29088 <__cxa_atexit@plt+0x1d2c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 29058 <__cxa_atexit@plt+0x1d290> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 29064 <__cxa_atexit@plt+0x1d29c> │ │ │ │ - ldr r2, [pc, #80] @ 29090 <__cxa_atexit@plt+0x1d2c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r1, r3, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 2908c <__cxa_atexit@plt+0x1d2c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + bhi 25e48 <__cxa_atexit@plt+0x1a080> │ │ │ │ + ldr r7, [pc, #48] @ 25e58 <__cxa_atexit@plt+0x1a090> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 25e3c <__cxa_atexit@plt+0x1a074> │ │ │ │ + mov r7, r8 │ │ │ │ + b 25e6c <__cxa_atexit@plt+0x1a0a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #12] @ 25e5c <__cxa_atexit@plt+0x1a094> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq r9, r8, #208, 6 @ 0x40000003 │ │ │ │ - andseq r9, r8, #192, 8 @ 0xc0000000 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq sp, r3, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r1, r4, #48 @ 0x30 │ │ │ │ + andeq r1, r4, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 25f08 <__cxa_atexit@plt+0x1a140> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 290d0 <__cxa_atexit@plt+0x1d308> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #36] @ 290e4 <__cxa_atexit@plt+0x1d31c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r7, [pc, #16] @ 290e8 <__cxa_atexit@plt+0x1d320> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andseq r9, r8, #84, 8 @ 0x54000000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 29140 <__cxa_atexit@plt+0x1d378> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, r7, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b150 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [pc, #36] @ 2914c <__cxa_atexit@plt+0x1d384> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r8, {r2, r7} │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r8, #8, 8 @ 0x8000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 29200 <__cxa_atexit@plt+0x1d438> │ │ │ │ - ldr r2, [pc, #172] @ 2921c <__cxa_atexit@plt+0x1d454> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 291f4 <__cxa_atexit@plt+0x1d42c> │ │ │ │ - ldr r2, [pc, #132] @ 29220 <__cxa_atexit@plt+0x1d458> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #176] @ 25f3c <__cxa_atexit@plt+0x1a174> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 291f4 <__cxa_atexit@plt+0x1d42c> │ │ │ │ + beq 25f1c <__cxa_atexit@plt+0x1a154> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 29208 <__cxa_atexit@plt+0x1d440> │ │ │ │ - ldr r1, [pc, #96] @ 29224 <__cxa_atexit@plt+0x1d45c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ + bcc 25f28 <__cxa_atexit@plt+0x1a160> │ │ │ │ + ldr sl, [pc, #140] @ 25f44 <__cxa_atexit@plt+0x1a17c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #136] @ 25f48 <__cxa_atexit@plt+0x1a180> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #132] @ 25f4c <__cxa_atexit@plt+0x1a184> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r2, #7 │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + ldr r8, [pc, #84] @ 25f50 <__cxa_atexit@plt+0x1a188> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + b 1d3b5b4 <__cxa_atexit@plt+0x1d2f7ec> │ │ │ │ + ldr r7, [pc, #48] @ 25f40 <__cxa_atexit@plt+0x1a178> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r9, r8, #172, 4 @ 0xc000000a │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 292a8 <__cxa_atexit@plt+0x1d4e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 29290 <__cxa_atexit@plt+0x1d4c8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 29298 <__cxa_atexit@plt+0x1d4d0> │ │ │ │ - ldr r2, [pc, #76] @ 292ac <__cxa_atexit@plt+0x1d4e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andseq r9, r8, #16, 4 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andseq ip, r8, #240, 8 @ 0xf0000000 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffaf4 │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + andseq ip, r8, #144, 12 @ 0x9000000 │ │ │ │ + andeq r0, r4, #36, 30 @ 0x90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 29300 <__cxa_atexit@plt+0x1d538> │ │ │ │ - ldr r2, [pc, #56] @ 2930c <__cxa_atexit@plt+0x1d544> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 25fbc <__cxa_atexit@plt+0x1a1f4> │ │ │ │ + ldr r8, [pc, #76] @ 25fc8 <__cxa_atexit@plt+0x1a200> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #72] @ 25fcc <__cxa_atexit@plt+0x1a204> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r8, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [pc, #40] @ 25fd0 <__cxa_atexit@plt+0x1a208> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3} │ │ │ │ + ldr r8, [pc, #28] @ 25fd4 <__cxa_atexit@plt+0x1a20c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1d3b5b4 <__cxa_atexit@plt+0x1d2f7ec> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r8, #156, 2 @ 0x27 │ │ │ │ - andeq sp, r3, #248, 12 @ 0xf800000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 1486f34 <__cxa_atexit@plt+0x147b16c> │ │ │ │ - andeq sp, r3, #236, 12 @ 0xec00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + andseq ip, r8, #212, 10 @ 0x35000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29384 <__cxa_atexit@plt+0x1d5bc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 29390 <__cxa_atexit@plt+0x1d5c8> │ │ │ │ - ldr r2, [pc, #68] @ 293a0 <__cxa_atexit@plt+0x1d5d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 293a4 <__cxa_atexit@plt+0x1d5dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 206e2c <__cxa_atexit@plt+0x1fb064> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 26000 <__cxa_atexit@plt+0x1a238> │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + mov r7, fp │ │ │ │ + b 25ac0 <__cxa_atexit@plt+0x19cf8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andseq r9, r8, #140 @ 0x8c │ │ │ │ - andeq sp, r3, #84, 12 @ 0x5400000 │ │ │ │ + andeq r0, r4, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 26074 <__cxa_atexit@plt+0x1a2ac> │ │ │ │ + ldr r2, [pc, #96] @ 26090 <__cxa_atexit@plt+0x1a2c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 9aa9b8 <__cxa_atexit@plt+0x99ebf0> │ │ │ │ - andeq sp, r3, #64, 12 @ 0x4000000 │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 26080 <__cxa_atexit@plt+0x1a2b8> │ │ │ │ + ldr r5, [pc, #72] @ 26094 <__cxa_atexit@plt+0x1a2cc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 26064 <__cxa_atexit@plt+0x1a29c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 263e8 <__cxa_atexit@plt+0x1a620> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 26098 <__cxa_atexit@plt+0x1a2d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r8, #184, 6 @ 0xe0000002 │ │ │ │ + muleq r0, r8, r3 │ │ │ │ + andeq r0, r4, #16, 28 @ 0x100 │ │ │ │ + andeq r0, r4, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29418 <__cxa_atexit@plt+0x1d650> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 29424 <__cxa_atexit@plt+0x1d65c> │ │ │ │ - ldr r2, [pc, #68] @ 29434 <__cxa_atexit@plt+0x1d66c> │ │ │ │ + bhi 260e8 <__cxa_atexit@plt+0x1a320> │ │ │ │ + ldr r2, [pc, #52] @ 260f0 <__cxa_atexit@plt+0x1a328> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 29438 <__cxa_atexit@plt+0x1d670> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 2943c <__cxa_atexit@plt+0x1d674> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ 260f4 <__cxa_atexit@plt+0x1a32c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #28] @ 260f8 <__cxa_atexit@plt+0x1a330> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ - mov r6, r9 │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andseq ip, r8, #32, 6 @ 0x80000000 │ │ │ │ + andseq ip, r8, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 26130 <__cxa_atexit@plt+0x1a368> │ │ │ │ + ldr r2, [pc, #28] @ 2613c <__cxa_atexit@plt+0x1a374> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andseq ip, r8, #232, 4 @ 0x8000000e │ │ │ │ + andeq r0, r4, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 261cc <__cxa_atexit@plt+0x1a404> │ │ │ │ + ldr lr, [pc, #132] @ 261e8 <__cxa_atexit@plt+0x1a420> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #120] @ 261ec <__cxa_atexit@plt+0x1a424> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 261c0 <__cxa_atexit@plt+0x1a3f8> │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + ldr r9, [r2, #7] │ │ │ │ + sub r2, r3, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 261d8 <__cxa_atexit@plt+0x1a410> │ │ │ │ + ldr r3, [pc, #80] @ 261f0 <__cxa_atexit@plt+0x1a428> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r2] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r5, [pc, #64] @ 261f4 <__cxa_atexit@plt+0x1a42c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - mvneq fp, r0, asr #11 │ │ │ │ - andseq r8, r8, #240, 30 @ 0x3c0 │ │ │ │ - andeq sp, r3, #184, 10 @ 0x2e000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 29514 <__cxa_atexit@plt+0x1d74c> │ │ │ │ - ldr r2, [pc, #204] @ 29530 <__cxa_atexit@plt+0x1d768> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq 294bc <__cxa_atexit@plt+0x1d6f4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #-8]! │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r9, [r1, #4]! │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 294c8 <__cxa_atexit@plt+0x1d700> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 2951c <__cxa_atexit@plt+0x1d754> │ │ │ │ - ldr r0, [pc, #84] @ 29534 <__cxa_atexit@plt+0x1d76c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #80] @ 29538 <__cxa_atexit@plt+0x1d770> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + sub r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - andseq r8, r8, #32, 30 @ 0x80 │ │ │ │ - andeq sp, r3, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andseq ip, r8, #116, 4 @ 0x40000007 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andseq ip, r8, #220, 6 @ 0x70000003 │ │ │ │ + andeq r0, r4, #140, 24 @ 0x8c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #16]! │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2957c <__cxa_atexit@plt+0x1d7b4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 295c8 <__cxa_atexit@plt+0x1d800> │ │ │ │ - ldr lr, [pc, #68] @ 295d8 <__cxa_atexit@plt+0x1d810> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #64] @ 295dc <__cxa_atexit@plt+0x1d814> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r6, [r5, #20] │ │ │ │ - str r7, [r6, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r9, [r3, #7] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 26244 <__cxa_atexit@plt+0x1a47c> │ │ │ │ + ldr r2, [pc, #48] @ 26254 <__cxa_atexit@plt+0x1a48c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #32] @ 26258 <__cxa_atexit@plt+0x1a490> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - andseq r8, r8, #108, 28 @ 0x6c0 │ │ │ │ - andeq sp, r3, #24, 8 @ 0x18000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andseq ip, r8, #88, 6 @ 0x60000001 │ │ │ │ + andeq r0, r4, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29684 <__cxa_atexit@plt+0x1d8bc> │ │ │ │ - ldr r2, [pc, #156] @ 296a0 <__cxa_atexit@plt+0x1d8d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 29678 <__cxa_atexit@plt+0x1d8b0> │ │ │ │ - ldr r2, [pc, #124] @ 296a4 <__cxa_atexit@plt+0x1d8dc> │ │ │ │ + bhi 262a4 <__cxa_atexit@plt+0x1a4dc> │ │ │ │ + ldr r2, [pc, #44] @ 262b0 <__cxa_atexit@plt+0x1a4e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 29678 <__cxa_atexit@plt+0x1d8b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2968c <__cxa_atexit@plt+0x1d8c4> │ │ │ │ - ldr r3, [pc, #88] @ 296a8 <__cxa_atexit@plt+0x1d8e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 29450 <__cxa_atexit@plt+0x1d688> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #28] @ 262b4 <__cxa_atexit@plt+0x1a4ec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r8, r8, #32, 28 @ 0x200 │ │ │ │ - andeq sp, r3, #80, 6 @ 0x40000001 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andseq ip, r8, #248, 4 @ 0x8000000f │ │ │ │ + andeq r0, r4, #204, 22 @ 0x33000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 2972c <__cxa_atexit@plt+0x1d964> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 29714 <__cxa_atexit@plt+0x1d94c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 26344 <__cxa_atexit@plt+0x1a57c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2971c <__cxa_atexit@plt+0x1d954> │ │ │ │ - ldr r2, [pc, #72] @ 29730 <__cxa_atexit@plt+0x1d968> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r3, #3 │ │ │ │ + bcc 26358 <__cxa_atexit@plt+0x1a590> │ │ │ │ + ldr r2, [pc, #128] @ 26368 <__cxa_atexit@plt+0x1a5a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #124] @ 2636c <__cxa_atexit@plt+0x1a5a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr r8, [pc, #104] @ 26370 <__cxa_atexit@plt+0x1a5a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + ldr lr, [pc, #92] @ 26374 <__cxa_atexit@plt+0x1a5ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #28]! │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 29450 <__cxa_atexit@plt+0x1d688> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andseq r8, r8, #136, 26 @ 0x2200 │ │ │ │ - andeq sp, r3, #200, 4 @ 0x8000000c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + andseq ip, r8, #228 @ 0xe4 │ │ │ │ + andseq ip, r8, #116, 2 │ │ │ │ + andeq r0, r4, #8, 22 @ 0x2000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 263c0 <__cxa_atexit@plt+0x1a5f8> │ │ │ │ + ldr r7, [pc, #52] @ 263d4 <__cxa_atexit@plt+0x1a60c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 263b4 <__cxa_atexit@plt+0x1a5ec> │ │ │ │ + mov r7, r8 │ │ │ │ + b 263e8 <__cxa_atexit@plt+0x1a620> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 263d8 <__cxa_atexit@plt+0x1a610> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r4, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r4, #180, 20 @ 0xb4000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 26460 <__cxa_atexit@plt+0x1a698> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 29784 <__cxa_atexit@plt+0x1d9bc> │ │ │ │ - ldr r2, [pc, #52] @ 29790 <__cxa_atexit@plt+0x1d9c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 29450 <__cxa_atexit@plt+0x1d688> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r8, #20, 26 @ 0x500 │ │ │ │ - andeq sp, r3, #140, 4 @ 0xc0000008 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 29814 <__cxa_atexit@plt+0x1da4c> │ │ │ │ - ldr r3, [pc, #100] @ 2981c <__cxa_atexit@plt+0x1da54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 29804 <__cxa_atexit@plt+0x1da3c> │ │ │ │ - ldr r7, [pc, #52] @ 29820 <__cxa_atexit@plt+0x1da58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + bcc 26478 <__cxa_atexit@plt+0x1a6b0> │ │ │ │ + ldr r2, [pc, #132] @ 26494 <__cxa_atexit@plt+0x1a6cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #120] @ 26498 <__cxa_atexit@plt+0x1a6d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 26484 <__cxa_atexit@plt+0x1a6bc> │ │ │ │ + ldr r1, [pc, #88] @ 264a0 <__cxa_atexit@plt+0x1a6d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r3, r7} │ │ │ │ + ldr r5, [pc, #80] @ 264a4 <__cxa_atexit@plt+0x1a6dc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + ldr r7, [pc, #52] @ 2649c <__cxa_atexit@plt+0x1a6d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq sp, r3, #0, 4 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 29854 <__cxa_atexit@plt+0x1da8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq sp, r3, #204, 2 @ 0x33 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 29930 <__cxa_atexit@plt+0x1db68> │ │ │ │ - ldr r3, [pc, #188] @ 29940 <__cxa_atexit@plt+0x1db78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #184] @ 29944 <__cxa_atexit@plt+0x1db7c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r8, [ip, #15] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldmib r5, {r3, r9} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - add r0, r7, #32 │ │ │ │ - sub r7, r6, #17 │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 29910 <__cxa_atexit@plt+0x1db48> │ │ │ │ - ldr r2, [pc, #112] @ 2994c <__cxa_atexit@plt+0x1db84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6] │ │ │ │ - ldr r3, [r5, #20]! │ │ │ │ - str r2, [r0] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #84] @ 29950 <__cxa_atexit@plt+0x1db88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, ip │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r2, [pc, #48] @ 29948 <__cxa_atexit@plt+0x1db80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r0] │ │ │ │ - mov r9, r6 │ │ │ │ - str r3, [r9], #-3 │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r8, ip │ │ │ │ - b 29450 <__cxa_atexit@plt+0x1d688> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffaac │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - andseq r8, r8, #88, 22 @ 0x16000 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - andseq r8, r8, #68, 22 @ 0x11000 │ │ │ │ - andeq sp, r3, #132 @ 0x84 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 299ec <__cxa_atexit@plt+0x1dc24> │ │ │ │ - ldr lr, [pc, #124] @ 299f4 <__cxa_atexit@plt+0x1dc2c> │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + andseq fp, r8, #152, 30 @ 0x260 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + andseq ip, r8, #60, 2 │ │ │ │ + andeq r0, r4, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 26554 <__cxa_atexit@plt+0x1a78c> │ │ │ │ + ldr lr, [pc, #148] @ 26560 <__cxa_atexit@plt+0x1a798> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r0, r1, ip} │ │ │ │ - str r3, [r7, #16] │ │ │ │ - add lr, r7, #20 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 299d4 <__cxa_atexit@plt+0x1dc0c> │ │ │ │ - ldr r3, [pc, #68] @ 299f8 <__cxa_atexit@plt+0x1dc30> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #136] @ 26564 <__cxa_atexit@plt+0x1a79c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 26520 <__cxa_atexit@plt+0x1a758> │ │ │ │ + ldr r1, [pc, #116] @ 26568 <__cxa_atexit@plt+0x1a7a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + str r1, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 2652c <__cxa_atexit@plt+0x1a764> │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 26534 <__cxa_atexit@plt+0x1a76c> │ │ │ │ + ldr r3, [pc, #92] @ 26574 <__cxa_atexit@plt+0x1a7ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - tst r7, #3 │ │ │ │ - beq 299e4 <__cxa_atexit@plt+0x1dc1c> │ │ │ │ - b 29a4c <__cxa_atexit@plt+0x1dc84> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + b 26540 <__cxa_atexit@plt+0x1a778> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #48] @ 2656c <__cxa_atexit@plt+0x1a7a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #36] @ 26570 <__cxa_atexit@plt+0x1a7a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq ip, r3, #224, 30 @ 0x380 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andseq fp, r8, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andseq ip, r8, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r4, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 29a3c <__cxa_atexit@plt+0x1dc74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 29a34 <__cxa_atexit@plt+0x1dc6c> │ │ │ │ - b 29a4c <__cxa_atexit@plt+0x1dc84> │ │ │ │ + ldr r3, [pc, #84] @ 265e0 <__cxa_atexit@plt+0x1a818> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 265b8 <__cxa_atexit@plt+0x1a7f0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 265c0 <__cxa_atexit@plt+0x1a7f8> │ │ │ │ + ldr r3, [pc, #60] @ 265ec <__cxa_atexit@plt+0x1a824> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + b 265cc <__cxa_atexit@plt+0x1a804> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq ip, r3, #156, 30 @ 0x270 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ + ldr r3, [pc, #28] @ 265e4 <__cxa_atexit@plt+0x1a81c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 265e8 <__cxa_atexit@plt+0x1a820> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andseq fp, r8, #188, 30 @ 0x2f0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r4, #72, 18 @ 0x120000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 29a8c <__cxa_atexit@plt+0x1dcc4> │ │ │ │ - ldr r3, [pc, #168] @ 29b08 <__cxa_atexit@plt+0x1dd40> │ │ │ │ + bne 2661c <__cxa_atexit@plt+0x1a854> │ │ │ │ + ldr r3, [pc, #48] @ 26644 <__cxa_atexit@plt+0x1a87c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + b 26628 <__cxa_atexit@plt+0x1a860> │ │ │ │ + ldr r3, [pc, #24] @ 2663c <__cxa_atexit@plt+0x1a874> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 29abc <__cxa_atexit@plt+0x1dcf4> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 29ac4 <__cxa_atexit@plt+0x1dcfc> │ │ │ │ - ldr r7, [pc, #144] @ 29b18 <__cxa_atexit@plt+0x1dd50> │ │ │ │ + ldr r3, [pc, #12] @ 26640 <__cxa_atexit@plt+0x1a878> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq fp, r8, #96, 30 @ 0x180 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r4, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2666c <__cxa_atexit@plt+0x1a8a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + andseq fp, r8, #60, 30 @ 0xf0 │ │ │ │ + andeq r0, r4, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 26694 <__cxa_atexit@plt+0x1a8cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + andseq fp, r8, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r4, #160, 16 @ 0xa00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 26720 <__cxa_atexit@plt+0x1a958> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 26728 <__cxa_atexit@plt+0x1a960> │ │ │ │ + ldr r1, [pc, #108] @ 2673c <__cxa_atexit@plt+0x1a974> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 26740 <__cxa_atexit@plt+0x1a978> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ 26744 <__cxa_atexit@plt+0x1a97c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 26748 <__cxa_atexit@plt+0x1a980> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 2674c <__cxa_atexit@plt+0x1a984> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 26730 <__cxa_atexit@plt+0x1a968> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + andseq fp, r8, #16, 26 @ 0x400 │ │ │ │ + mvneq lr, r3, ror ip │ │ │ │ + andseq fp, r8, #164, 28 @ 0xa40 │ │ │ │ + andseq fp, r8, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 26788 <__cxa_atexit@plt+0x1a9c0> │ │ │ │ + ldr r8, [pc, #36] @ 26790 <__cxa_atexit@plt+0x1a9c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 26794 <__cxa_atexit@plt+0x1a9cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq lr, r3, lsl #24 │ │ │ │ + andseq fp, r8, #112, 24 @ 0x7000 │ │ │ │ + andeq r0, r4, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 267e0 <__cxa_atexit@plt+0x1aa18> │ │ │ │ + ldr r7, [pc, #52] @ 267f4 <__cxa_atexit@plt+0x1aa2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 29af4 <__cxa_atexit@plt+0x1dd2c> │ │ │ │ - ldr r3, [pc, #108] @ 29b00 <__cxa_atexit@plt+0x1dd38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #104] @ 29b04 <__cxa_atexit@plt+0x1dd3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 267d4 <__cxa_atexit@plt+0x1aa0c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 263e8 <__cxa_atexit@plt+0x1a620> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 29aec <__cxa_atexit@plt+0x1dd24> │ │ │ │ - ldr r3, [pc, #60] @ 29b10 <__cxa_atexit@plt+0x1dd48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 29b14 <__cxa_atexit@plt+0x1dd4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - b 29aac <__cxa_atexit@plt+0x1dce4> │ │ │ │ - ldr r7, [pc, #24] @ 29b0c <__cxa_atexit@plt+0x1dd44> │ │ │ │ + ldr r7, [pc, #16] @ 267f8 <__cxa_atexit@plt+0x1aa30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + andeq r0, r4, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r4, #148, 12 @ 0x9400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 26844 <__cxa_atexit@plt+0x1aa7c> │ │ │ │ + ldr r7, [pc, #52] @ 26858 <__cxa_atexit@plt+0x1aa90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 26838 <__cxa_atexit@plt+0x1aa70> │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq ip, r3, #240, 28 @ 0xf00 │ │ │ │ - andseq r8, r8, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq ip, r3, #204, 28 @ 0xcc0 │ │ │ │ - andseq r8, r8, #44, 18 @ 0xb0000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq ip, r3, #172, 28 @ 0xac0 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 29b44 <__cxa_atexit@plt+0x1dd7c> │ │ │ │ - ldr r7, [pc, #84] @ 29b94 <__cxa_atexit@plt+0x1ddcc> │ │ │ │ + b 263e8 <__cxa_atexit@plt+0x1a620> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2685c <__cxa_atexit@plt+0x1aa94> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 29b7c <__cxa_atexit@plt+0x1ddb4> │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 29b74 <__cxa_atexit@plt+0x1ddac> │ │ │ │ - ldr r3, [pc, #56] @ 29b8c <__cxa_atexit@plt+0x1ddc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 29b90 <__cxa_atexit@plt+0x1ddc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r7, [pc, #12] @ 29b88 <__cxa_atexit@plt+0x1ddc0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + andeq r0, r4, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r4, #48, 12 @ 0x3000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 268a8 <__cxa_atexit@plt+0x1aae0> │ │ │ │ + ldr r7, [pc, #52] @ 268bc <__cxa_atexit@plt+0x1aaf4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2689c <__cxa_atexit@plt+0x1aad4> │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq ip, r3, #76, 28 @ 0x4c0 │ │ │ │ - andseq r8, r8, #172, 16 @ 0xac0000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq ip, r3, #36, 28 @ 0x240 │ │ │ │ - andeq r0, r0, r9, lsr #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 29c28 <__cxa_atexit@plt+0x1de60> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r1, [r2, #15] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - bge 29c00 <__cxa_atexit@plt+0x1de38> │ │ │ │ - str sl, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #80] @ 29c40 <__cxa_atexit@plt+0x1de78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #48] @ 29c3c <__cxa_atexit@plt+0x1de74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r8, #100, 16 @ 0x640000 │ │ │ │ - andseq r8, r8, #80, 16 @ 0x500000 │ │ │ │ - andeq ip, r3, #76, 26 @ 0x1300 │ │ │ │ - andeq r2, r0, r9, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #28]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 29c80 <__cxa_atexit@plt+0x1deb8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 29c84 <__cxa_atexit@plt+0x1debc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - b 25774 <__cxa_atexit@plt+0x199ac> │ │ │ │ - andseq r8, r8, #160, 14 @ 0x2800000 │ │ │ │ - andseq r8, r8, #168, 14 @ 0x2a00000 │ │ │ │ - andeq ip, r3, #84, 26 @ 0x1500 │ │ │ │ + b 263e8 <__cxa_atexit@plt+0x1a620> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 268c0 <__cxa_atexit@plt+0x1aaf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb5c │ │ │ │ + andeq r0, r4, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r4, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 29cdc <__cxa_atexit@plt+0x1df14> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2693c <__cxa_atexit@plt+0x1ab74> │ │ │ │ + ldr lr, [pc, #96] @ 26948 <__cxa_atexit@plt+0x1ab80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 29ce4 <__cxa_atexit@plt+0x1df1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #44] @ 29ce8 <__cxa_atexit@plt+0x1df20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 29cec <__cxa_atexit@plt+0x1df24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 29964 <__cxa_atexit@plt+0x1db9c> │ │ │ │ + ldr r8, [pc, #80] @ 2694c <__cxa_atexit@plt+0x1ab84> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r3, [pc, #52] @ 26950 <__cxa_atexit@plt+0x1ab88> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r3, [pc, #44] @ 26954 <__cxa_atexit@plt+0x1ab8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #36] @ 26958 <__cxa_atexit@plt+0x1ab90> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 1c81d88 <__cxa_atexit@plt+0x1c75fc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r8, r8, #60, 14 @ 0xf00000 │ │ │ │ - andseq r8, r8, #100, 14 @ 0x1900000 │ │ │ │ - andseq r8, r8, #232, 14 @ 0x3a00000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andseq fp, r8, #236, 20 @ 0xec000 │ │ │ │ + andseq fp, r8, #132, 24 @ 0x8400 │ │ │ │ + andseq fp, r8, #124, 24 @ 0x7c00 │ │ │ │ + andseq fp, r8, #116, 24 @ 0x7400 │ │ │ │ + andeq r0, r4, #104, 10 @ 0x1a000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 29d40 <__cxa_atexit@plt+0x1df78> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 29d54 <__cxa_atexit@plt+0x1df8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + bcc 269a0 <__cxa_atexit@plt+0x1abd8> │ │ │ │ + ldr r2, [pc, #40] @ 269ac <__cxa_atexit@plt+0x1abe4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ 269b0 <__cxa_atexit@plt+0x1abe8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 1d3b5b4 <__cxa_atexit@plt+0x1d2f7ec> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r8, r8, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 29da0 <__cxa_atexit@plt+0x1dfd8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r7, [r7, r2] │ │ │ │ - ldr r2, [pc, #40] @ 29db4 <__cxa_atexit@plt+0x1dfec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andseq fp, r8, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r4, #16, 10 @ 0x4000000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #72] @ 26a14 <__cxa_atexit@plt+0x1ac4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 26a04 <__cxa_atexit@plt+0x1ac3c> │ │ │ │ + ldr r7, [pc, #52] @ 26a18 <__cxa_atexit@plt+0x1ac50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 269f8 <__cxa_atexit@plt+0x1ac30> │ │ │ │ + mov r7, r8 │ │ │ │ + b 25e6c <__cxa_atexit@plt+0x1a0a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [pc, #16] @ 26a1c <__cxa_atexit@plt+0x1ac54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq r8, r8, #112, 14 @ 0x1c00000 │ │ │ │ - andeq ip, r3, #48, 24 @ 0x3000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 29e48 <__cxa_atexit@plt+0x1e080> │ │ │ │ - ldr lr, [pc, #116] @ 29e50 <__cxa_atexit@plt+0x1e088> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #31] │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 29e3c <__cxa_atexit@plt+0x1e074> │ │ │ │ - mov r7, r8 │ │ │ │ - b 29e60 <__cxa_atexit@plt+0x1e098> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq ip, r3, #152, 22 @ 0x26000 │ │ │ │ - andeq r1, r0, sl, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 29f24 <__cxa_atexit@plt+0x1e15c> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 29ed0 <__cxa_atexit@plt+0x1e108> │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 29ee4 <__cxa_atexit@plt+0x1e11c> │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 29f3c <__cxa_atexit@plt+0x1e174> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 29f34 <__cxa_atexit@plt+0x1e16c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 29f38 <__cxa_atexit@plt+0x1e170> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str ip, [r5, #32] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq ip, r3, #156, 20 @ 0x9c000 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffff484 │ │ │ │ + andeq r0, r4, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r4, #148, 8 @ 0x94000000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 29ff8 <__cxa_atexit@plt+0x1e230> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 26a5c <__cxa_atexit@plt+0x1ac94> │ │ │ │ + ldr r3, [pc, #92] @ 26a9c <__cxa_atexit@plt+0x1acd4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 29fe0 <__cxa_atexit@plt+0x1e218> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 29fe8 <__cxa_atexit@plt+0x1e220> │ │ │ │ - ldr r8, [pc, #132] @ 29ffc <__cxa_atexit@plt+0x1e234> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r3, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r1, [pc, #84] @ 2a000 <__cxa_atexit@plt+0x1e238> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - ldr r7, [pc, #56] @ 2a004 <__cxa_atexit@plt+0x1e23c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 29964 <__cxa_atexit@plt+0x1db9c> │ │ │ │ + beq 26a8c <__cxa_atexit@plt+0x1acc4> │ │ │ │ + b 26aac <__cxa_atexit@plt+0x1ace4> │ │ │ │ + ldr r3, [pc, #48] @ 26a94 <__cxa_atexit@plt+0x1accc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 26a8c <__cxa_atexit@plt+0x1acc4> │ │ │ │ + ldr r3, [pc, #28] @ 26a98 <__cxa_atexit@plt+0x1acd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r8, r8, #56, 10 @ 0xe000000 │ │ │ │ - andseq r8, r8, #136, 8 @ 0x88000000 │ │ │ │ - andseq r8, r8, #100, 8 @ 0x64000000 │ │ │ │ - andeq ip, r3, #212, 18 @ 0x350000 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2a094 <__cxa_atexit@plt+0x1e2cc> │ │ │ │ - ldr r8, [pc, #112] @ 2a0a0 <__cxa_atexit@plt+0x1e2d8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #64] @ 2a0a4 <__cxa_atexit@plt+0x1e2dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r7, [pc, #36] @ 2a0a8 <__cxa_atexit@plt+0x1e2e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, ip │ │ │ │ - b 29964 <__cxa_atexit@plt+0x1db9c> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r8, #128, 8 @ 0x80000000 │ │ │ │ - andseq r8, r8, #208, 6 @ 0x40000003 │ │ │ │ - andseq r8, r8, #172, 6 @ 0xb0000002 │ │ │ │ - andeq ip, r3, #48, 18 @ 0xc0000 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2a110 <__cxa_atexit@plt+0x1e348> │ │ │ │ - ldr lr, [pc, #72] @ 2a11c <__cxa_atexit@plt+0x1e354> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ 2a120 <__cxa_atexit@plt+0x1e358> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq ip, r3, #184, 16 @ 0xb80000 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ + muleq r0, r4, r2 │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r4, #20, 8 @ 0x14000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #100] @ 2a1a0 <__cxa_atexit@plt+0x1e3d8> │ │ │ │ + mov r9, r6 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 26af0 <__cxa_atexit@plt+0x1ad28> │ │ │ │ + ldr r6, [pc, #156] @ 26b60 <__cxa_atexit@plt+0x1ad98> │ │ │ │ add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2a188 <__cxa_atexit@plt+0x1e3c0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2a194 <__cxa_atexit@plt+0x1e3cc> │ │ │ │ - ldr r2, [pc, #68] @ 2a1a4 <__cxa_atexit@plt+0x1e3dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + beq 26b44 <__cxa_atexit@plt+0x1ad7c> │ │ │ │ + ldr r6, [pc, #144] @ 26b6c <__cxa_atexit@plt+0x1ada4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r6, [pc, #100] @ 26b5c <__cxa_atexit@plt+0x1ad94> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 26b44 <__cxa_atexit@plt+0x1ad7c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 26b50 <__cxa_atexit@plt+0x1ad88> │ │ │ │ + ldr r3, [pc, #68] @ 26b64 <__cxa_atexit@plt+0x1ad9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #12]! │ │ │ │ + ldr r1, [pc, #60] @ 26b68 <__cxa_atexit@plt+0x1ada0> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 2a1a8 <__cxa_atexit@plt+0x1e3e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 29964 <__cxa_atexit@plt+0x1db9c> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 629a4 <__cxa_atexit@plt+0x56bdc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r8, r8, #80, 6 @ 0x40000001 │ │ │ │ - andseq r8, r8, #176, 4 │ │ │ │ - andeq ip, r3, #48, 16 @ 0x300000 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r4, #68, 6 @ 0x10000001 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2a1fc <__cxa_atexit@plt+0x1e434> │ │ │ │ - ldr r2, [pc, #52] @ 2a208 <__cxa_atexit@plt+0x1e440> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #16] @ 26b94 <__cxa_atexit@plt+0x1adcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r4, #28, 6 @ 0x70000000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 26be4 <__cxa_atexit@plt+0x1ae1c> │ │ │ │ + ldr r3, [pc, #60] @ 26bfc <__cxa_atexit@plt+0x1ae34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #12]! │ │ │ │ + ldr r1, [pc, #52] @ 26c00 <__cxa_atexit@plt+0x1ae38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + sub sl, r7, #1 │ │ │ │ + b 629a4 <__cxa_atexit@plt+0x56bdc> │ │ │ │ + ldr r3, [pc, #24] @ 26c04 <__cxa_atexit@plt+0x1ae3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 26c30 <__cxa_atexit@plt+0x1ae68> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 2a20c <__cxa_atexit@plt+0x1e444> │ │ │ │ + ldr r3, [pc, #16] @ 26c34 <__cxa_atexit@plt+0x1ae6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 29964 <__cxa_atexit@plt+0x1db9c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r8, #220, 4 @ 0xc000000d │ │ │ │ - andseq r8, r8, #60, 4 @ 0xc0000003 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2a260 <__cxa_atexit@plt+0x1e498> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 2a274 <__cxa_atexit@plt+0x1e4ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andseq fp, r8, #140, 18 @ 0x230000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19705ec <__cxa_atexit@plt+0x1964824> │ │ │ │ + andeq r0, r4, #104, 4 @ 0x80000006 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 26c98 <__cxa_atexit@plt+0x1aed0> │ │ │ │ + ldr r3, [pc, #48] @ 26ca4 <__cxa_atexit@plt+0x1aedc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #12]! │ │ │ │ + ldr r1, [pc, #40] @ 26ca8 <__cxa_atexit@plt+0x1aee0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 629a4 <__cxa_atexit@plt+0x56bdc> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r8, r8, #176, 4 │ │ │ │ - andeq ip, r3, #200, 14 @ 0x3200000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 26cd4 <__cxa_atexit@plt+0x1af0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 26cd8 <__cxa_atexit@plt+0x1af10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andseq fp, r8, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19705ec <__cxa_atexit@plt+0x1964824> │ │ │ │ + andeq r0, r4, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 26d14 <__cxa_atexit@plt+0x1af4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r4, #156, 2 @ 0x27 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 26d64 <__cxa_atexit@plt+0x1af9c> │ │ │ │ + ldr r3, [pc, #60] @ 26d7c <__cxa_atexit@plt+0x1afb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #12]! │ │ │ │ + ldr r1, [pc, #52] @ 26d80 <__cxa_atexit@plt+0x1afb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + sub sl, r7, #1 │ │ │ │ + b 629a4 <__cxa_atexit@plt+0x56bdc> │ │ │ │ + ldr r3, [pc, #24] @ 26d84 <__cxa_atexit@plt+0x1afbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffa54 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 26db0 <__cxa_atexit@plt+0x1afe8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 26db4 <__cxa_atexit@plt+0x1afec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andseq fp, r8, #12, 16 @ 0xc0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19705ec <__cxa_atexit@plt+0x1964824> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2a2e8 <__cxa_atexit@plt+0x1e520> │ │ │ │ - ldr r3, [pc, #84] @ 2a2f0 <__cxa_atexit@plt+0x1e528> │ │ │ │ + bhi 26df8 <__cxa_atexit@plt+0x1b030> │ │ │ │ + ldr r3, [pc, #28] @ 26e08 <__cxa_atexit@plt+0x1b040> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2a2d8 <__cxa_atexit@plt+0x1e510> │ │ │ │ - ldr r7, [pc, #52] @ 2a2f4 <__cxa_atexit@plt+0x1e52c> │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 1d2cfb4 <__cxa_atexit@plt+0x1d211ec> │ │ │ │ + ldr r7, [pc, #12] @ 26e0c <__cxa_atexit@plt+0x1b044> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq ip, r3, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 2a328 <__cxa_atexit@plt+0x1e560> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq ip, r3, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r4, #128, 2 │ │ │ │ + andeq r0, r4, #88, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add sl, lr, #80 @ 0x50 │ │ │ │ - cmp r6, sl │ │ │ │ - bcc 2a4b4 <__cxa_atexit@plt+0x1e6ec> │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r0, [pc, #364] @ 2a4c4 <__cxa_atexit@plt+0x1e6fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r6, [pc, #316] @ 2a4c8 <__cxa_atexit@plt+0x1e700> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, lr │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r6, [r3, #12]! │ │ │ │ - mov r0, r5 │ │ │ │ - ldr fp, [r0, #8]! │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ - ldr r8, [r0, #16] │ │ │ │ - str r8, [r1, #8] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - ldr r6, [pc, #272] @ 2a4cc <__cxa_atexit@plt+0x1e704> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, r1 │ │ │ │ - str r6, [r9, #24]! │ │ │ │ - mov r6, r1 │ │ │ │ - str r9, [r6, #60]! @ 0x3c │ │ │ │ - ldr r9, [pc, #252] @ 2a4d0 <__cxa_atexit@plt+0x1e708> │ │ │ │ + ldr r3, [pc, #36] @ 26e48 <__cxa_atexit@plt+0x1b080> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 26e4c <__cxa_atexit@plt+0x1b084> │ │ │ │ add r9, pc, r9 │ │ │ │ - str fp, [r1, #28] │ │ │ │ - str r2, [r1, #32] │ │ │ │ - str r8, [r1, #36] @ 0x24 │ │ │ │ - str r1, [r1, #16] │ │ │ │ - add r8, r1, #44 @ 0x2c │ │ │ │ - stm r8, {r1, r2, fp} │ │ │ │ - str r3, [r1, #56] @ 0x38 │ │ │ │ - str r9, [r1, #40]! @ 0x28 │ │ │ │ - ldr fp, [r0, #-4] │ │ │ │ - cmp fp, ip │ │ │ │ - bge 2a44c <__cxa_atexit@plt+0x1e684> │ │ │ │ - ldr r2, [pc, #208] @ 2a4d8 <__cxa_atexit@plt+0x1e710> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #204] @ 2a4dc <__cxa_atexit@plt+0x1e714> │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #20] @ 26e50 <__cxa_atexit@plt+0x1b088> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r4, #64 @ 0x40 │ │ │ │ + andseq fp, r8, #120, 14 @ 0x1e00000 │ │ │ │ + andeq r0, r4, #0, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 26e8c <__cxa_atexit@plt+0x1b0c4> │ │ │ │ + ldr r3, [pc, #68] @ 26eb8 <__cxa_atexit@plt+0x1b0f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [lr, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r1, [lr, #72] @ 0x48 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [lr, #76] @ 0x4c │ │ │ │ - str fp, [lr, #80] @ 0x50 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r8, sl, #11 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, sl │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r2, [pc, #128] @ 2a4d4 <__cxa_atexit@plt+0x1e70c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 2a4a4 <__cxa_atexit@plt+0x1e6dc> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 2a5b0 <__cxa_atexit@plt+0x1e7e8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffec98 │ │ │ │ - @ instruction: 0xffffedcc │ │ │ │ - @ instruction: 0xfffff3e4 │ │ │ │ - @ instruction: 0xfffff58c │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #52] @ 26ebc <__cxa_atexit@plt+0x1b0f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + b 26ea0 <__cxa_atexit@plt+0x1b0d8> │ │ │ │ + ldr r3, [pc, #28] @ 26eb0 <__cxa_atexit@plt+0x1b0e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 26eb4 <__cxa_atexit@plt+0x1b0ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r8, #4 │ │ │ │ + mov r9, #4 │ │ │ │ + b 19cac9c <__cxa_atexit@plt+0x19beed4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - andeq ip, r3, #252, 8 @ 0xfc000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andseq fp, r8, #24, 14 @ 0x600000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq fp, r8, #52, 14 @ 0xd00000 │ │ │ │ + andeq r0, r4, #40 @ 0x28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #84] @ 2a54c <__cxa_atexit@plt+0x1e784> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2a534 <__cxa_atexit@plt+0x1e76c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2a540 <__cxa_atexit@plt+0x1e778> │ │ │ │ - ldr r2, [pc, #52] @ 2a550 <__cxa_atexit@plt+0x1e788> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 26f24 <__cxa_atexit@plt+0x1b15c> │ │ │ │ + ldr r3, [pc, #72] @ 26f30 <__cxa_atexit@plt+0x1b168> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [pc, #64] @ 26f34 <__cxa_atexit@plt+0x1b16c> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - b 29964 <__cxa_atexit@plt+0x1db9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + ldr r3, [pc, #36] @ 26f38 <__cxa_atexit@plt+0x1b170> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #28] @ 26f3c <__cxa_atexit@plt+0x1b174> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r7, r8, #148, 30 @ 0x250 │ │ │ │ - andeq ip, r3, #136, 8 @ 0x88000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffff9d8 │ │ │ │ + andseq fp, r8, #248, 8 @ 0xf8000000 │ │ │ │ + andseq fp, r8, #160, 12 @ 0xa000000 │ │ │ │ + andeq pc, r3, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2a594 <__cxa_atexit@plt+0x1e7cc> │ │ │ │ - ldr r2, [pc, #36] @ 2a5a0 <__cxa_atexit@plt+0x1e7d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 29964 <__cxa_atexit@plt+0x1db9c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r8, #52, 30 @ 0xd0 │ │ │ │ - andeq ip, r3, #72, 8 @ 0x48000000 │ │ │ │ - andeq r0, r0, sl, ror #23 │ │ │ │ + ldr r3, [pc, #12] @ 26f60 <__cxa_atexit@plt+0x1b198> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1d2d490 <__cxa_atexit@plt+0x1d216c8> │ │ │ │ + andseq fp, r8, #112, 12 @ 0x7000000 │ │ │ │ + andeq pc, r3, #224, 30 @ 0x380 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #40]! @ 0x28 │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2a674 <__cxa_atexit@plt+0x1e8ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2a698 <__cxa_atexit@plt+0x1e8d0> │ │ │ │ - ldr r2, [pc, #204] @ 2a6b4 <__cxa_atexit@plt+0x1e8ec> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 26fbc <__cxa_atexit@plt+0x1b1f4> │ │ │ │ + ldr r3, [pc, #60] @ 26fc8 <__cxa_atexit@plt+0x1b200> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 26fcc <__cxa_atexit@plt+0x1b204> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ ldr sl, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r1, [pc, #156] @ 2a6b8 <__cxa_atexit@plt+0x1e8f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [pc, #120] @ 2a6bc <__cxa_atexit@plt+0x1e8f4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 2a6ac <__cxa_atexit@plt+0x1e8e4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #36] @ 2a6b0 <__cxa_atexit@plt+0x1e8e8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 29964 <__cxa_atexit@plt+0x1db9c> │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r8, #164, 26 @ 0x2900 │ │ │ │ - andseq r7, r8, #40, 28 @ 0x280 │ │ │ │ - @ instruction: 0xfffff6a8 │ │ │ │ - @ instruction: 0xfffff7a8 │ │ │ │ - andseq r7, r8, #216, 28 @ 0xd80 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 2a9dc <__cxa_atexit@plt+0x1ec14> │ │ │ │ - andeq ip, r3, #108, 6 @ 0xb0000001 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 2a7a8 <__cxa_atexit@plt+0x1e9e0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2a7b4 <__cxa_atexit@plt+0x1e9ec> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #208] @ 2a7e0 <__cxa_atexit@plt+0x1ea18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [pc, #184] @ 2a7e4 <__cxa_atexit@plt+0x1ea1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 2a7c4 <__cxa_atexit@plt+0x1e9fc> │ │ │ │ - ldr lr, [pc, #152] @ 2a7e8 <__cxa_atexit@plt+0x1ea20> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #148] @ 2a7ec <__cxa_atexit@plt+0x1ea24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2a798 <__cxa_atexit@plt+0x1e9d0> │ │ │ │ - ldr r7, [pc, #108] @ 2a7f0 <__cxa_atexit@plt+0x1ea28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r3, [pc, #28] @ 26fd0 <__cxa_atexit@plt+0x1b208> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #40] @ 2a7f4 <__cxa_atexit@plt+0x1ea2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andseq r7, r8, #224, 24 @ 0xe000 │ │ │ │ - andseq r7, r8, #68, 26 @ 0x1100 │ │ │ │ - @ instruction: 0xfffffbb0 │ │ │ │ - andseq r7, r8, #92, 26 @ 0x1700 │ │ │ │ - @ instruction: 0xfffffbb0 │ │ │ │ - andseq r7, r8, #232, 24 @ 0xe800 │ │ │ │ - andeq ip, r3, #176, 4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2a888 <__cxa_atexit@plt+0x1eac0> │ │ │ │ - ldr lr, [pc, #116] @ 2a890 <__cxa_atexit@plt+0x1eac8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2a87c <__cxa_atexit@plt+0x1eab4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 2a8a0 <__cxa_atexit@plt+0x1ead8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq ip, r3, #24, 4 @ 0x80000001 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff70c │ │ │ │ + andseq fp, r8, #0, 12 │ │ │ │ + andeq pc, r3, #84, 30 @ 0x150 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2a970 <__cxa_atexit@plt+0x1eba8> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 2a90c <__cxa_atexit@plt+0x1eb44> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 2a920 <__cxa_atexit@plt+0x1eb58> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 2a988 <__cxa_atexit@plt+0x1ebc0> │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 27028 <__cxa_atexit@plt+0x1b260> │ │ │ │ + ldr r2, [pc, #92] @ 27058 <__cxa_atexit@plt+0x1b290> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 27050 <__cxa_atexit@plt+0x1b288> │ │ │ │ + ldr r5, [pc, #72] @ 2705c <__cxa_atexit@plt+0x1b294> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + stm r3, {r5, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 46d28 <__cxa_atexit@plt+0x3af60> │ │ │ │ + ldr r3, [pc, #48] @ 27060 <__cxa_atexit@plt+0x1b298> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #44] @ 27064 <__cxa_atexit@plt+0x1b29c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ 27068 <__cxa_atexit@plt+0x1b2a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 2a980 <__cxa_atexit@plt+0x1ebb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 2a984 <__cxa_atexit@plt+0x1ebbc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 28784 <__cxa_atexit@plt+0x1c9bc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r8, #8, 22 @ 0x2000 │ │ │ │ - andseq r7, r8, #224, 20 @ 0xe0000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq ip, r3, #24, 2 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq pc, r3, #32, 28 @ 0x200 │ │ │ │ + andseq fp, r8, #108, 10 @ 0x1b000000 │ │ │ │ + andeq pc, r3, #148, 28 @ 0x940 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 2a9c0 <__cxa_atexit@plt+0x1ebf8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 28784 <__cxa_atexit@plt+0x1c9bc> │ │ │ │ - andseq r7, r8, #140, 20 @ 0x8c000 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq ip, r3, #252 @ 0xfc │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-48 @ 0xffffffd0 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2aa3c <__cxa_atexit@plt+0x1ec74> │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ - bne 2aa18 <__cxa_atexit@plt+0x1ec50> │ │ │ │ - ldr r3, [pc, #84] @ 2aa50 <__cxa_atexit@plt+0x1ec88> │ │ │ │ + ldr r3, [pc, #20] @ 27094 <__cxa_atexit@plt+0x1b2cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 2aa54 <__cxa_atexit@plt+0x1ec8c> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 46d28 <__cxa_atexit@plt+0x3af60> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq pc, r3, #120, 28 @ 0x780 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 270e4 <__cxa_atexit@plt+0x1b31c> │ │ │ │ + ldr r3, [pc, #88] @ 27110 <__cxa_atexit@plt+0x1b348> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 2aa58 <__cxa_atexit@plt+0x1ec90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 27108 <__cxa_atexit@plt+0x1b340> │ │ │ │ + ldr r3, [pc, #68] @ 27114 <__cxa_atexit@plt+0x1b34c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 46d28 <__cxa_atexit@plt+0x3af60> │ │ │ │ + ldr r3, [pc, #44] @ 27118 <__cxa_atexit@plt+0x1b350> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 2711c <__cxa_atexit@plt+0x1b354> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r8, #4 │ │ │ │ + mov r9, #4 │ │ │ │ + b 19cac9c <__cxa_atexit@plt+0x19beed4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq ip, r3, #120 @ 0x78 │ │ │ │ - andeq ip, r3, #96 @ 0x60 │ │ │ │ - andeq ip, r3, #96 @ 0x60 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - stmib sp, {r4, fp} │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr ip, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r9, [r7, #19] │ │ │ │ - ldr r4, [r7, #23] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - add r0, r3, #1 │ │ │ │ - add r3, ip, r1 │ │ │ │ - add r2, r3, r0 │ │ │ │ - sub lr, sl, r0 │ │ │ │ - cmp lr, #1 │ │ │ │ - blt 2aadc <__cxa_atexit@plt+0x1ed14> │ │ │ │ - mov r3, #0 │ │ │ │ - ldrb fp, [r2, r3] │ │ │ │ - cmp fp, #34 @ 0x22 │ │ │ │ - beq 2ab48 <__cxa_atexit@plt+0x1ed80> │ │ │ │ - cmp fp, #92 @ 0x5c │ │ │ │ - beq 2ab8c <__cxa_atexit@plt+0x1edc4> │ │ │ │ - cmp fp, #31 │ │ │ │ - bls 2abd0 <__cxa_atexit@plt+0x1ee08> │ │ │ │ - sxtb r4, fp │ │ │ │ - cmn r4, #1 │ │ │ │ - ble 2ac2c <__cxa_atexit@plt+0x1ee64> │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp lr, r3 │ │ │ │ - bne 2aaa8 <__cxa_atexit@plt+0x1ece0> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [sp] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, lr} │ │ │ │ - sub r8, r5, #36 @ 0x24 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 2ac98 <__cxa_atexit@plt+0x1eed0> │ │ │ │ - ldr lr, [pc, #484] @ 2ad04 <__cxa_atexit@plt+0x1ef3c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldmdb r5, {r0, r9} │ │ │ │ - sub r3, r2, #11 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - mov r5, r8 │ │ │ │ - b 2ac8c <__cxa_atexit@plt+0x1eec4> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, r3} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcs 2ac64 <__cxa_atexit@plt+0x1ee9c> │ │ │ │ - ldr r7, [pc, #372] @ 2acfc <__cxa_atexit@plt+0x1ef34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2acd0 <__cxa_atexit@plt+0x1ef08> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, r3} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcs 2ac64 <__cxa_atexit@plt+0x1ee9c> │ │ │ │ - ldr r7, [pc, #308] @ 2ad00 <__cxa_atexit@plt+0x1ef38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2acd0 <__cxa_atexit@plt+0x1ef08> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, r3} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2acbc <__cxa_atexit@plt+0x1eef4> │ │ │ │ - ldr lr, [pc, #220] @ 2acec <__cxa_atexit@plt+0x1ef24> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r1, r2, #11 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - b 2ac84 <__cxa_atexit@plt+0x1eebc> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, r3} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2acc8 <__cxa_atexit@plt+0x1ef00> │ │ │ │ - ldr lr, [pc, #136] @ 2acf4 <__cxa_atexit@plt+0x1ef2c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 2af48 <__cxa_atexit@plt+0x1f180> │ │ │ │ - ldr r6, [pc, #104] @ 2ad08 <__cxa_atexit@plt+0x1ef40> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #44] @ 2acf0 <__cxa_atexit@plt+0x1ef28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2acd0 <__cxa_atexit@plt+0x1ef08> │ │ │ │ - ldr r7, [pc, #40] @ 2acf8 <__cxa_atexit@plt+0x1ef30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r8, #4, 18 @ 0x10000 │ │ │ │ - andeq r0, r0, r0, lsl r2 │ │ │ │ - andseq r7, r8, #168, 16 @ 0xa80000 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r0, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - andseq r7, r8, #244, 18 @ 0x3d0000 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq fp, r3, #176, 26 @ 0x2c00 │ │ │ │ - andeq r3, r0, ip, asr #31 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0, ror r2 │ │ │ │ + andseq fp, r8, #196, 8 @ 0xc4000000 │ │ │ │ + andeq pc, r3, #224, 26 @ 0x3800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2ad5c <__cxa_atexit@plt+0x1ef94> │ │ │ │ - ldr lr, [pc, #64] @ 2ad74 <__cxa_atexit@plt+0x1efac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 2af48 <__cxa_atexit@plt+0x1f180> │ │ │ │ - ldr r3, [pc, #20] @ 2ad78 <__cxa_atexit@plt+0x1efb0> │ │ │ │ + ldr r3, [pc, #20] @ 27148 <__cxa_atexit@plt+0x1b380> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r7, r8, #224, 14 @ 0x3800000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq fp, r3, #64, 26 @ 0x1000 │ │ │ │ - andeq r3, r0, ip, asr #31 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 46d28 <__cxa_atexit@plt+0x3af60> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq pc, r3, #236, 24 @ 0xec00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2adcc <__cxa_atexit@plt+0x1f004> │ │ │ │ - ldr lr, [pc, #60] @ 2ade4 <__cxa_atexit@plt+0x1f01c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 2af48 <__cxa_atexit@plt+0x1f180> │ │ │ │ - ldr r3, [pc, #20] @ 2ade8 <__cxa_atexit@plt+0x1f020> │ │ │ │ + ldr r3, [pc, #184] @ 27218 <__cxa_atexit@plt+0x1b450> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r8, #108, 14 @ 0x1b00000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq fp, r3, #208, 24 @ 0xd000 │ │ │ │ - andeq r3, r0, ip, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2ae3c <__cxa_atexit@plt+0x1f074> │ │ │ │ - ldr lr, [pc, #60] @ 2ae54 <__cxa_atexit@plt+0x1f08c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 2af48 <__cxa_atexit@plt+0x1f180> │ │ │ │ - ldr r3, [pc, #20] @ 2ae58 <__cxa_atexit@plt+0x1f090> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 2719c <__cxa_atexit@plt+0x1b3d4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 271a4 <__cxa_atexit@plt+0x1b3dc> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 271f8 <__cxa_atexit@plt+0x1b430> │ │ │ │ + ldr r5, [pc, #160] @ 27230 <__cxa_atexit@plt+0x1b468> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 76668 <__cxa_atexit@plt+0x6a8a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2720c <__cxa_atexit@plt+0x1b444> │ │ │ │ + ldr r3, [pc, #96] @ 27220 <__cxa_atexit@plt+0x1b458> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #88] @ 27224 <__cxa_atexit@plt+0x1b45c> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r8, #252, 12 @ 0xfc00000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq fp, r3, #96, 24 @ 0x6000 │ │ │ │ - andeq r3, r0, ip, asr #31 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #64] @ 27228 <__cxa_atexit@plt+0x1b460> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #56] @ 2722c <__cxa_atexit@plt+0x1b464> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + ldr r7, [pc, #28] @ 2721c <__cxa_atexit@plt+0x1b454> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq pc, r3, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + @ instruction: 0xfffff588 │ │ │ │ + andseq fp, r8, #36, 4 @ 0x40000002 │ │ │ │ + andseq fp, r8, #148, 6 @ 0x50000002 │ │ │ │ + @ instruction: 0xffffe770 │ │ │ │ + andeq pc, r3, #4, 24 @ 0x400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2aeac <__cxa_atexit@plt+0x1f0e4> │ │ │ │ - ldr lr, [pc, #60] @ 2aec4 <__cxa_atexit@plt+0x1f0fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 2af48 <__cxa_atexit@plt+0x1f180> │ │ │ │ - ldr r3, [pc, #20] @ 2aec8 <__cxa_atexit@plt+0x1f100> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 27274 <__cxa_atexit@plt+0x1b4ac> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 272c8 <__cxa_atexit@plt+0x1b500> │ │ │ │ + ldr r5, [pc, #148] @ 272fc <__cxa_atexit@plt+0x1b534> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 76668 <__cxa_atexit@plt+0x6a8a0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 272dc <__cxa_atexit@plt+0x1b514> │ │ │ │ + ldr r3, [pc, #92] @ 272ec <__cxa_atexit@plt+0x1b524> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 272f0 <__cxa_atexit@plt+0x1b528> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r8, #140, 12 @ 0x8c00000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq fp, r3, #240, 22 @ 0x3c000 │ │ │ │ - andeq r3, r0, ip, asr #31 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #60] @ 272f4 <__cxa_atexit@plt+0x1b52c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #52] @ 272f8 <__cxa_atexit@plt+0x1b530> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + ldr r7, [pc, #24] @ 272e8 <__cxa_atexit@plt+0x1b520> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq pc, r3, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffff4b8 │ │ │ │ + andseq fp, r8, #84, 2 │ │ │ │ + andseq fp, r8, #196, 4 @ 0x4000000c │ │ │ │ + @ instruction: 0xffffe698 │ │ │ │ + andeq pc, r3, #36, 22 @ 0x9000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2af1c <__cxa_atexit@plt+0x1f154> │ │ │ │ - ldr lr, [pc, #60] @ 2af34 <__cxa_atexit@plt+0x1f16c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 2af48 <__cxa_atexit@plt+0x1f180> │ │ │ │ - ldr r3, [pc, #20] @ 2af38 <__cxa_atexit@plt+0x1f170> │ │ │ │ + ldr r3, [pc, #32] @ 27334 <__cxa_atexit@plt+0x1b56c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r8, #28, 12 @ 0x1c00000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq fp, r3, #128, 22 @ 0x20000 │ │ │ │ - andeq r3, r0, ip, asr #15 │ │ │ │ + ldr r3, [pc, #20] @ 27338 <__cxa_atexit@plt+0x1b570> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #12] @ 2733c <__cxa_atexit@plt+0x1b574> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq fp, r8, #232 @ 0xe8 │ │ │ │ + andseq fp, r8, #88, 4 @ 0x80000005 │ │ │ │ + andeq pc, r3, #216, 20 @ 0xd8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b034 <__cxa_atexit@plt+0x1f26c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - add r1, r1, r2 │ │ │ │ - cmp r1, r7 │ │ │ │ - bge 2afec <__cxa_atexit@plt+0x1f224> │ │ │ │ - ldr lr, [pc, #216] @ 2b05c <__cxa_atexit@plt+0x1f294> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #48]! @ 0x30 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r2] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - sub r3, r2, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b04c <__cxa_atexit@plt+0x1f284> │ │ │ │ - ldr r3, [pc, #172] @ 2b060 <__cxa_atexit@plt+0x1f298> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #28]! │ │ │ │ - stmib r7, {r0, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2b024 <__cxa_atexit@plt+0x1f25c> │ │ │ │ - ldr r7, [pc, #140] @ 2b064 <__cxa_atexit@plt+0x1f29c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r7, [pc, #100] @ 2b058 <__cxa_atexit@plt+0x1f290> │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1d2d6e4 <__cxa_atexit@plt+0x1d2191c> │ │ │ │ + andeq pc, r3, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #156] @ 27408 <__cxa_atexit@plt+0x1b640> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #32] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ str r7, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 2b014 <__cxa_atexit@plt+0x1f24c> │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 2b078 <__cxa_atexit@plt+0x1f2b0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 2b068 <__cxa_atexit@plt+0x1f2a0> │ │ │ │ + str r9, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 273bc <__cxa_atexit@plt+0x1b5f4> │ │ │ │ + ldr r2, [pc, #128] @ 2740c <__cxa_atexit@plt+0x1b644> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + str r8, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 273c8 <__cxa_atexit@plt+0x1b600> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 273d0 <__cxa_atexit@plt+0x1b608> │ │ │ │ + ldr r3, [pc, #104] @ 27418 <__cxa_atexit@plt+0x1b650> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 65948 <__cxa_atexit@plt+0x59b80> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andseq r7, r8, #236, 8 @ 0xec000000 │ │ │ │ - @ instruction: 0xfffff34c │ │ │ │ - @ instruction: 0xfffff35c │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - andeq fp, r3, #80, 20 @ 0x50000 │ │ │ │ - andeq r3, r0, ip, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r7, [r1, #48]! @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r1, #-16] │ │ │ │ - ldmdb r1, {r0, r8} │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2b150 <__cxa_atexit@plt+0x1f388> │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2b1e8 <__cxa_atexit@plt+0x1f420> │ │ │ │ - ldr r1, [pc, #388] @ 2b234 <__cxa_atexit@plt+0x1f46c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r1, [pc, #380] @ 2b238 <__cxa_atexit@plt+0x1f470> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - ldr sl, [pc, #352] @ 2b23c <__cxa_atexit@plt+0x1f474> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - stmdb r6, {r0, r1} │ │ │ │ - sub r1, r3, #82 @ 0x52 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - ldr r0, [pc, #324] @ 2b240 <__cxa_atexit@plt+0x1f478> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r1, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #284] @ 2b244 <__cxa_atexit@plt+0x1f47c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r6, #40 @ 0x28 │ │ │ │ - stm r8, {r6, r9, fp, ip} │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str lr, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2b1f0 <__cxa_atexit@plt+0x1f428> │ │ │ │ - ldr r2, [pc, #188] @ 2b220 <__cxa_atexit@plt+0x1f458> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, lr} │ │ │ │ - str r0, [r5, #48] @ 0x30 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r0, r5, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 2b204 <__cxa_atexit@plt+0x1f43c> │ │ │ │ - ldr r0, [pc, #160] @ 2b224 <__cxa_atexit@plt+0x1f45c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #156] @ 2b228 <__cxa_atexit@plt+0x1f460> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldmib r7, {r2, r6} │ │ │ │ - mov r7, r5 │ │ │ │ - str r0, [r7, #28]! │ │ │ │ - str r6, [r7, #4] │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ + ldr r7, [pc, #56] @ 27410 <__cxa_atexit@plt+0x1b648> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ - beq 2b1d4 <__cxa_atexit@plt+0x1f40c> │ │ │ │ - ldr r0, [pc, #112] @ 2b22c <__cxa_atexit@plt+0x1f464> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r3, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + beq 273fc <__cxa_atexit@plt+0x1b634> │ │ │ │ + ldr r7, [pc, #40] @ 27414 <__cxa_atexit@plt+0x1b64c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - b 2b1f4 <__cxa_atexit@plt+0x1f42c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + b 76668 <__cxa_atexit@plt+0x6a8a0> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #36] @ 2b230 <__cxa_atexit@plt+0x1f468> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r7, r8, #12, 6 @ 0x30000000 │ │ │ │ - @ instruction: 0xfffff17c │ │ │ │ - andseq r7, r8, #40, 6 @ 0xa0000000 │ │ │ │ - @ instruction: 0xfffff178 │ │ │ │ - andseq r7, r8, #168, 4 @ 0x8000000a │ │ │ │ - @ instruction: 0xfffff630 │ │ │ │ - andseq r7, r8, #76, 6 @ 0x30000001 │ │ │ │ - andseq r7, r8, #24, 6 @ 0x60000000 │ │ │ │ - @ instruction: 0xfffff708 │ │ │ │ - andseq r7, r8, #244, 6 @ 0xd0000003 │ │ │ │ - andeq fp, r3, #128, 16 @ 0x800000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq pc, r3, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2b298 <__cxa_atexit@plt+0x1f4d0> │ │ │ │ - ldr r2, [pc, #52] @ 2b2a4 <__cxa_atexit@plt+0x1f4dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b290 <__cxa_atexit@plt+0x1f4c8> │ │ │ │ - b 2b2b4 <__cxa_atexit@plt+0x1f4ec> │ │ │ │ + ldr r1, [pc, #124] @ 274b4 <__cxa_atexit@plt+0x1b6ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 27470 <__cxa_atexit@plt+0x1b6a8> │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 27478 <__cxa_atexit@plt+0x1b6b0> │ │ │ │ + ldr r3, [pc, #92] @ 274c0 <__cxa_atexit@plt+0x1b6f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r9 │ │ │ │ + b 65948 <__cxa_atexit@plt+0x59b80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #56] @ 274b8 <__cxa_atexit@plt+0x1b6f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 274a8 <__cxa_atexit@plt+0x1b6e0> │ │ │ │ + ldr r7, [pc, #40] @ 274bc <__cxa_atexit@plt+0x1b6f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r3] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 76668 <__cxa_atexit@plt+0x6a8a0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq fp, r3, #36, 16 @ 0x240000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq pc, r3, #212, 18 @ 0x350000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #184] @ 2b378 <__cxa_atexit@plt+0x1f5b0> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 274f8 <__cxa_atexit@plt+0x1b730> │ │ │ │ + ldr r3, [pc, #80] @ 2753c <__cxa_atexit@plt+0x1b774> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - strb r1, [r5, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + b 65948 <__cxa_atexit@plt+0x59b80> │ │ │ │ + ldr r7, [pc, #52] @ 27534 <__cxa_atexit@plt+0x1b76c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ - beq 2b330 <__cxa_atexit@plt+0x1f568> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r8, [r2, #-8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r0, r3, #44 @ 0x2c │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 2b364 <__cxa_atexit@plt+0x1f59c> │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ - bne 2b33c <__cxa_atexit@plt+0x1f574> │ │ │ │ - ldr r3, [pc, #112] @ 2b37c <__cxa_atexit@plt+0x1f5b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + beq 27528 <__cxa_atexit@plt+0x1b760> │ │ │ │ + ldr r7, [pc, #36] @ 27538 <__cxa_atexit@plt+0x1b770> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 76668 <__cxa_atexit@plt+0x6a8a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 2b380 <__cxa_atexit@plt+0x1f5b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 2b384 <__cxa_atexit@plt+0x1f5bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq pc, r3, #248, 16 @ 0xf80000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 27580 <__cxa_atexit@plt+0x1b7b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 27578 <__cxa_atexit@plt+0x1b7b0> │ │ │ │ + ldr r3, [pc, #28] @ 27584 <__cxa_atexit@plt+0x1b7bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov r9, r7 │ │ │ │ + b 76668 <__cxa_atexit@plt+0x6a8a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffff758 │ │ │ │ - andeq fp, r3, #84, 14 @ 0x1500000 │ │ │ │ - andeq fp, r3, #60, 14 @ 0xf00000 │ │ │ │ - andeq fp, r3, #68, 14 @ 0x1100000 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq pc, r3, #176, 16 @ 0xb00000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 275ac <__cxa_atexit@plt+0x1b7e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov r9, r7 │ │ │ │ + b 76668 <__cxa_atexit@plt+0x6a8a0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ + andeq pc, r3, #136, 16 @ 0x880000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 275d4 <__cxa_atexit@plt+0x1b80c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ mov r9, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - sub r2, r5, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2b40c <__cxa_atexit@plt+0x1f644> │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ - bne 2b3e8 <__cxa_atexit@plt+0x1f620> │ │ │ │ - ldr r3, [pc, #88] @ 2b420 <__cxa_atexit@plt+0x1f658> │ │ │ │ + b 76668 <__cxa_atexit@plt+0x6a8a0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq pc, r3, #76, 16 @ 0x4c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 275fc <__cxa_atexit@plt+0x1b834> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 27624 <__cxa_atexit@plt+0x1b85c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 2b424 <__cxa_atexit@plt+0x1f65c> │ │ │ │ + ldr r2, [pc, #28] @ 27628 <__cxa_atexit@plt+0x1b860> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ 2762c <__cxa_atexit@plt+0x1b864> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq sl, r8, #0, 28 │ │ │ │ + andseq sl, r8, #104, 30 @ 0x1a0 │ │ │ │ + andeq pc, r3, #232, 14 @ 0x3a00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1d2d6e4 <__cxa_atexit@plt+0x1d2191c> │ │ │ │ + andeq pc, r3, #48, 18 @ 0xc0000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 27674 <__cxa_atexit@plt+0x1b8ac> │ │ │ │ + ldr r3, [pc, #28] @ 27684 <__cxa_atexit@plt+0x1b8bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 2b428 <__cxa_atexit@plt+0x1f660> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 1d2cfb4 <__cxa_atexit@plt+0x1d211ec> │ │ │ │ + ldr r7, [pc, #12] @ 27688 <__cxa_atexit@plt+0x1b8c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff69c │ │ │ │ - andeq fp, r3, #152, 12 @ 0x9800000 │ │ │ │ - andeq fp, r3, #160, 12 @ 0xa000000 │ │ │ │ - andeq fp, r3, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0xfffff7b0 │ │ │ │ + andeq pc, r3, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 276c0 <__cxa_atexit@plt+0x1b8f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 276c8 <__cxa_atexit@plt+0x1b900> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq sl, r8, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2b47c <__cxa_atexit@plt+0x1f6b4> │ │ │ │ - ldr lr, [pc, #52] @ 2b48c <__cxa_atexit@plt+0x1f6c4> │ │ │ │ + bcc 27720 <__cxa_atexit@plt+0x1b958> │ │ │ │ + ldr r2, [pc, #60] @ 27730 <__cxa_atexit@plt+0x1b968> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 27734 <__cxa_atexit@plt+0x1b96c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andseq sl, r8, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 277c4 <__cxa_atexit@plt+0x1b9fc> │ │ │ │ + ldr r9, [pc, #124] @ 277dc <__cxa_atexit@plt+0x1ba14> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 277e0 <__cxa_atexit@plt+0x1ba18> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #116] @ 277e4 <__cxa_atexit@plt+0x1ba1c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 2b490 <__cxa_atexit@plt+0x1f6c8> │ │ │ │ + ldr r0, [pc, #112] @ 277e8 <__cxa_atexit@plt+0x1ba20> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #104] @ 277ec <__cxa_atexit@plt+0x1ba24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r3, r0, #3 │ │ │ │ + ldr ip, [pc, #96] @ 277f0 <__cxa_atexit@plt+0x1ba28> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #26 │ │ │ │ + add sl, sl, #2 │ │ │ │ + str r9, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str sl, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str lr, [r7, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 277f4 <__cxa_atexit@plt+0x1ba2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq fp, r3, #32, 12 @ 0x2000000 │ │ │ │ - andseq r6, r8, #140, 30 @ 0x230 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq pc, r3, #104, 16 @ 0x680000 │ │ │ │ + andeq pc, r3, #112, 16 @ 0x700000 │ │ │ │ + andseq sl, r8, #136, 24 @ 0x8800 │ │ │ │ + andseq sl, r8, #68, 28 @ 0x440 │ │ │ │ + andseq sl, r8, #60, 28 @ 0x3c0 │ │ │ │ + andeq pc, r3, #40, 16 @ 0x280000 │ │ │ │ + andeq pc, r3, #52, 16 @ 0x340000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 27878 <__cxa_atexit@plt+0x1bab0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 27870 <__cxa_atexit@plt+0x1baa8> │ │ │ │ + ldr r3, [pc, #84] @ 27880 <__cxa_atexit@plt+0x1bab8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ 27884 <__cxa_atexit@plt+0x1babc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #64] @ 27888 <__cxa_atexit@plt+0x1bac0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r3, r5, #3 │ │ │ │ + ldr r5, [pc, #56] @ 2788c <__cxa_atexit@plt+0x1bac4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r5, [pc, #48] @ 27890 <__cxa_atexit@plt+0x1bac8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1c81d88 <__cxa_atexit@plt+0x1c75fc0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andseq sl, r8, #176, 22 @ 0x2c000 │ │ │ │ + andseq sl, r8, #88, 26 @ 0x1600 │ │ │ │ + andseq sl, r8, #80, 26 @ 0x1400 │ │ │ │ + andseq sl, r8, #112, 26 @ 0x1c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2b4e4 <__cxa_atexit@plt+0x1f71c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 2b4f8 <__cxa_atexit@plt+0x1f730> │ │ │ │ + bcc 278c8 <__cxa_atexit@plt+0x1bb00> │ │ │ │ + ldr r2, [pc, #28] @ 278d4 <__cxa_atexit@plt+0x1bb0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r7, r8, #44 @ 0x2c │ │ │ │ - andeq fp, r3, #224, 10 @ 0x38000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sl, r8, #244, 24 @ 0xf400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2b564 <__cxa_atexit@plt+0x1f79c> │ │ │ │ - ldr r3, [pc, #84] @ 2b574 <__cxa_atexit@plt+0x1f7ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2b554 <__cxa_atexit@plt+0x1f78c> │ │ │ │ - ldr r7, [pc, #60] @ 2b578 <__cxa_atexit@plt+0x1f7b0> │ │ │ │ + bhi 27918 <__cxa_atexit@plt+0x1bb50> │ │ │ │ + ldr r7, [pc, #48] @ 27928 <__cxa_atexit@plt+0x1bb60> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2b57c <__cxa_atexit@plt+0x1f7b4> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #40] @ 2792c <__cxa_atexit@plt+0x1bb64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov r7, fp │ │ │ │ + b 27934 <__cxa_atexit@plt+0x1bb6c> │ │ │ │ + ldr r7, [pc, #16] @ 27930 <__cxa_atexit@plt+0x1bb68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq fp, r3, #140, 10 @ 0x23000000 │ │ │ │ - andeq fp, r3, #96, 10 @ 0x18000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 2b5ac <__cxa_atexit@plt+0x1f7e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq fp, r3, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b6c0 <__cxa_atexit@plt+0x1f8f8> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr r0, [pc, #240] @ 2b6cc <__cxa_atexit@plt+0x1f904> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr sl, [r1, #4]! │ │ │ │ - mov r2, r3 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - ldr ip, [r1, #12] │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ - stmib r2, {r0, ip} │ │ │ │ - ldr fp, [pc, #184] @ 2b6d0 <__cxa_atexit@plt+0x1f908> │ │ │ │ - add fp, pc, fp │ │ │ │ - mov r9, r2 │ │ │ │ - str fp, [r9, #12]! │ │ │ │ - str r2, [r2, #16] │ │ │ │ - str ip, [r2, #20] │ │ │ │ - add r0, sl, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 2b680 <__cxa_atexit@plt+0x1f8b8> │ │ │ │ - add r1, r2, #32 │ │ │ │ - add r2, r2, #24 │ │ │ │ - ldr lr, [pc, #152] @ 2b6dc <__cxa_atexit@plt+0x1f914> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #148] @ 2b6e0 <__cxa_atexit@plt+0x1f918> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - ldr r1, [pc, #136] @ 2b6e4 <__cxa_atexit@plt+0x1f91c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #137 @ 0x89 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r1, r3, #28 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r2, [pc, #76] @ 2b6d4 <__cxa_atexit@plt+0x1f90c> │ │ │ │ + ldrdeq sp, [sp, #159]! @ 0x9f │ │ │ │ + andseq sl, r8, #16, 22 @ 0x4000 │ │ │ │ + andeq pc, r3, #16, 16 @ 0x100000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #156] @ 279dc <__cxa_atexit@plt+0x1bc14> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #72] @ 2b6d8 <__cxa_atexit@plt+0x1f910> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r5, r1 │ │ │ │ - ldmib sp, {r7, fp} │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffeca8 │ │ │ │ - @ instruction: 0xfffff3c0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - andseq r6, r8, #228, 26 @ 0x3900 │ │ │ │ - andeq fp, r3, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #172] @ 2b7a8 <__cxa_atexit@plt+0x1f9e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldrb r7, [r7] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 27988 <__cxa_atexit@plt+0x1bbc0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2b764 <__cxa_atexit@plt+0x1f99c> │ │ │ │ + beq 279b0 <__cxa_atexit@plt+0x1bbe8> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r3 │ │ │ │ + beq 279bc <__cxa_atexit@plt+0x1bbf4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 27940 <__cxa_atexit@plt+0x1bb78> │ │ │ │ + ldr r7, [pc, #80] @ 279e0 <__cxa_atexit@plt+0x1bc18> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - ldrb r1, [r7, #3] │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ ldr r7, [r3, #12] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r8, [r2, #8]! │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r0, r3, #36 @ 0x24 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 2b794 <__cxa_atexit@plt+0x1f9cc> │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ - bne 2b76c <__cxa_atexit@plt+0x1f9a4> │ │ │ │ - ldr r2, [pc, #104] @ 2b7ac <__cxa_atexit@plt+0x1f9e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 279bc <__cxa_atexit@plt+0x1bbf4> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 279d4 <__cxa_atexit@plt+0x1bc0c> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #60] @ 2b7b0 <__cxa_atexit@plt+0x1f9e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #56] @ 2b7b4 <__cxa_atexit@plt+0x1f9ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - str r1, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffff320 │ │ │ │ - andeq fp, r3, #36, 6 @ 0x90000000 │ │ │ │ - andeq fp, r3, #12, 6 @ 0x30000000 │ │ │ │ - andeq fp, r3, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - sub r2, r5, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2b838 <__cxa_atexit@plt+0x1fa70> │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ - bne 2b814 <__cxa_atexit@plt+0x1fa4c> │ │ │ │ - ldr r3, [pc, #88] @ 2b84c <__cxa_atexit@plt+0x1fa84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + ldr r7, [pc, #32] @ 279e4 <__cxa_atexit@plt+0x1bc1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5], #12 │ │ │ │ + b 1d89d70 <__cxa_atexit@plt+0x1d7dfa8> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq sl, r8, #44, 20 @ 0x2c000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 27a14 <__cxa_atexit@plt+0x1bc4c> │ │ │ │ + ldr r7, [pc, #28] @ 27a20 <__cxa_atexit@plt+0x1bc58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1d89d70 <__cxa_atexit@plt+0x1d7dfa8> │ │ │ │ + andseq sl, r8, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 27a54 <__cxa_atexit@plt+0x1bc8c> │ │ │ │ + ldr r7, [pc, #40] @ 27a6c <__cxa_atexit@plt+0x1bca4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ str r7, [r5, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 2b850 <__cxa_atexit@plt+0x1fa88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 2b854 <__cxa_atexit@plt+0x1fa8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 27934 <__cxa_atexit@plt+0x1bb6c> │ │ │ │ + andseq sl, r8, #172, 18 @ 0x2b0000 │ │ │ │ + andeq pc, r3, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 27ac4 <__cxa_atexit@plt+0x1bcfc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 27abc <__cxa_atexit@plt+0x1bcf4> │ │ │ │ + ldr r3, [pc, #40] @ 27acc <__cxa_atexit@plt+0x1bd04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #28] @ 27ad0 <__cxa_atexit@plt+0x1bd08> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1a65558 <__cxa_atexit@plt+0x1a59790> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff270 │ │ │ │ - andeq fp, r3, #108, 4 @ 0xc0000006 │ │ │ │ - andeq fp, r3, #116, 4 @ 0x40000007 │ │ │ │ - andeq fp, r3, #148, 4 @ 0x40000009 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq sl, r8, #64, 18 @ 0x100000 │ │ │ │ + andseq sl, r8, #32, 22 @ 0x8000 │ │ │ │ + andeq pc, r3, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b8c4 <__cxa_atexit@plt+0x1fafc> │ │ │ │ - ldr r2, [pc, #88] @ 2b8d4 <__cxa_atexit@plt+0x1fb0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2b8b4 <__cxa_atexit@plt+0x1faec> │ │ │ │ - ldr r3, [pc, #64] @ 2b8d8 <__cxa_atexit@plt+0x1fb10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 27b28 <__cxa_atexit@plt+0x1bd60> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 27b20 <__cxa_atexit@plt+0x1bd58> │ │ │ │ + ldr r3, [pc, #40] @ 27b30 <__cxa_atexit@plt+0x1bd68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #28] @ 27b34 <__cxa_atexit@plt+0x1bd6c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1a65558 <__cxa_atexit@plt+0x1a59790> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2b8dc <__cxa_atexit@plt+0x1fb14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ - andeq fp, r3, #44, 4 @ 0xc0000002 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r1, r2 │ │ │ │ + andseq sl, r8, #220, 16 @ 0xdc0000 │ │ │ │ + andseq sl, r8, #192, 20 @ 0xc0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2b968 <__cxa_atexit@plt+0x1fba0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 2b974 <__cxa_atexit@plt+0x1fbac> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 2b984 <__cxa_atexit@plt+0x1fbbc> │ │ │ │ + bhi 27b70 <__cxa_atexit@plt+0x1bda8> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #24] @ 27b78 <__cxa_atexit@plt+0x1bdb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr lr, [pc, #84] @ 2b988 <__cxa_atexit@plt+0x1fbc0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #80] @ 2b98c <__cxa_atexit@plt+0x1fbc4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #60] @ 2b990 <__cxa_atexit@plt+0x1fbc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea570 <__cxa_atexit@plt+0x1ede7a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andseq sl, r8, #136, 16 @ 0x880000 │ │ │ │ + andeq pc, r3, #12, 12 @ 0xc00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 27bbc <__cxa_atexit@plt+0x1bdf4> │ │ │ │ + ldr r3, [pc, #40] @ 27bc4 <__cxa_atexit@plt+0x1bdfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 27bc8 <__cxa_atexit@plt+0x1be00> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #24] @ 27bcc <__cxa_atexit@plt+0x1be04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 1d3b5b4 <__cxa_atexit@plt+0x1d2f7ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r6, r8, #212, 20 @ 0xd4000 │ │ │ │ - andseq r6, r8, #60, 22 @ 0xf000 │ │ │ │ - andseq r6, r8, #36, 22 @ 0x9000 │ │ │ │ - andseq r6, r8, #96, 22 @ 0x18000 │ │ │ │ - andeq fp, r3, #104, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #68 @ 0x44 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ba1c <__cxa_atexit@plt+0x1fc54> │ │ │ │ - ldr lr, [pc, #108] @ 2ba24 <__cxa_atexit@plt+0x1fc5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str lr, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [r7, #31] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - ldr r2, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2ba10 <__cxa_atexit@plt+0x1fc48> │ │ │ │ - mov r7, r8 │ │ │ │ - b 2ba34 <__cxa_atexit@plt+0x1fc6c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq pc, r3, #164, 8 @ 0xa4000000 │ │ │ │ + andseq sl, r8, #52, 16 @ 0x340000 │ │ │ │ + andeq pc, r3, #168, 10 @ 0x2a000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 27bf0 <__cxa_atexit@plt+0x1be28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1d4a000 <__cxa_atexit@plt+0x1d3e238> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq pc, r3, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 27c50 <__cxa_atexit@plt+0x1be88> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #104] @ 27c84 <__cxa_atexit@plt+0x1bebc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 27c68 <__cxa_atexit@plt+0x1bea0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 27c74 <__cxa_atexit@plt+0x1beac> │ │ │ │ + ldr r7, [pc, #72] @ 27c88 <__cxa_atexit@plt+0x1bec0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #64] @ 27c8c <__cxa_atexit@plt+0x1bec4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #56] @ 27c90 <__cxa_atexit@plt+0x1bec8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 27c94 <__cxa_atexit@plt+0x1becc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq fp, r3, #216 @ 0xd8 │ │ │ │ - andeq r1, r0, r9, asr #30 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq pc, r3, #48, 10 @ 0xc000000 │ │ │ │ + andeq pc, r3, #36, 10 @ 0x9000000 │ │ │ │ + andeq pc, r3, #248, 8 @ 0xf8000000 │ │ │ │ + andeq pc, r3, #236, 8 @ 0xec000000 │ │ │ │ + andeq pc, r3, #208, 8 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2bafc <__cxa_atexit@plt+0x1fd34> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 2baa0 <__cxa_atexit@plt+0x1fcd8> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 2bab4 <__cxa_atexit@plt+0x1fcec> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #128] @ 2bb14 <__cxa_atexit@plt+0x1fd4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 27cc8 <__cxa_atexit@plt+0x1bf00> │ │ │ │ + ldr r7, [pc, #36] @ 27cdc <__cxa_atexit@plt+0x1bf14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ 27ce0 <__cxa_atexit@plt+0x1bf18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [pc, #72] @ 2bb0c <__cxa_atexit@plt+0x1fd44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r1, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [pc, #40] @ 2bb10 <__cxa_atexit@plt+0x1fd48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - sub r8, r3, #23 │ │ │ │ + andeq pc, r3, #184, 8 @ 0xb8000000 │ │ │ │ + andeq pc, r3, #172, 8 @ 0xac000000 │ │ │ │ + andeq pc, r3, #176, 8 @ 0xb0000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 27d2c <__cxa_atexit@plt+0x1bf64> │ │ │ │ + ldr r2, [pc, #44] @ 27d38 <__cxa_atexit@plt+0x1bf70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ 27d3c <__cxa_atexit@plt+0x1bf74> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + stmib r5, {r0, r9} │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq pc, r3, #28, 8 @ 0x1c000000 │ │ │ │ + andeq pc, r3, #88, 8 @ 0x58000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 27d7c <__cxa_atexit@plt+0x1bfb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 27d80 <__cxa_atexit@plt+0x1bfb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, r3, #2 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #20] @ 27d84 <__cxa_atexit@plt+0x1bfbc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + andeq pc, r3, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq sl, r8, #32, 16 @ 0x200000 │ │ │ │ + andeq pc, r3, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 27dc0 <__cxa_atexit@plt+0x1bff8> │ │ │ │ + ldr r3, [pc, #200] @ 27e70 <__cxa_atexit@plt+0x1c0a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #192] @ 27e74 <__cxa_atexit@plt+0x1c0ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 27e44 <__cxa_atexit@plt+0x1c07c> │ │ │ │ + ldr r3, [pc, #148] @ 27e6c <__cxa_atexit@plt+0x1c0a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 27e4c <__cxa_atexit@plt+0x1c084> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 27e58 <__cxa_atexit@plt+0x1c090> │ │ │ │ + ldr r2, [pc, #116] @ 27e78 <__cxa_atexit@plt+0x1c0b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #88] @ 27e7c <__cxa_atexit@plt+0x1c0b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add r1, r6, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mov r6, #28 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r8, #112, 18 @ 0x1c0000 │ │ │ │ - andseq r6, r8, #72, 18 @ 0x120000 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq sl, r3, #232, 30 @ 0x3a0 │ │ │ │ - andeq r3, r0, r9, asr #31 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andseq sl, r8, #220, 14 @ 0x3700000 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + andseq sl, r8, #248, 12 @ 0xf800000 │ │ │ │ + andeq pc, r3, #24, 6 @ 0x60000000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #16] @ 2bb44 <__cxa_atexit@plt+0x1fd7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - add sl, r3, #2 │ │ │ │ + mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq r6, r8, #252, 16 @ 0xfc0000 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2bc28 <__cxa_atexit@plt+0x1fe60> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r8, #19] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr ip, [r8, #23] │ │ │ │ - sub lr, r2, r9 │ │ │ │ - cmp lr, #1 │ │ │ │ - blt 2bbf0 <__cxa_atexit@plt+0x1fe28> │ │ │ │ - stm sp, {r1, sl} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r6, [sp, #12] │ │ │ │ - add r0, r3, r7 │ │ │ │ - add r6, r0, r9 │ │ │ │ - mov r0, #0 │ │ │ │ - mov r4, #19 │ │ │ │ - orr r4, r4, #8388608 @ 0x800000 │ │ │ │ - mov sl, #1 │ │ │ │ - ldrb r1, [r6, r0] │ │ │ │ - sub r1, r1, #9 │ │ │ │ - cmp r1, #23 │ │ │ │ - bhi 2bbe0 <__cxa_atexit@plt+0x1fe18> │ │ │ │ - tst r4, sl, lsl r1 │ │ │ │ - beq 2bbe0 <__cxa_atexit@plt+0x1fe18> │ │ │ │ - add r0, r0, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ - bne 2bbb8 <__cxa_atexit@plt+0x1fdf0> │ │ │ │ - mov r0, lr │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldm sp, {r1, sl} │ │ │ │ - b 2bbf4 <__cxa_atexit@plt+0x1fe2c> │ │ │ │ - mov r0, lr │ │ │ │ - str r9, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str sl, [r5, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 27ee8 <__cxa_atexit@plt+0x1c120> │ │ │ │ + ldr r2, [pc, #152] @ 27f48 <__cxa_atexit@plt+0x1c180> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ str r8, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str ip, [r5, #32] │ │ │ │ - mov r7, fp │ │ │ │ - b 2bc44 <__cxa_atexit@plt+0x1fe7c> │ │ │ │ - ldr r7, [pc, #16] @ 2bc40 <__cxa_atexit@plt+0x1fe78> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 27f24 <__cxa_atexit@plt+0x1c15c> │ │ │ │ + ldr r3, [pc, #128] @ 27f4c <__cxa_atexit@plt+0x1c184> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #116] @ 27f50 <__cxa_atexit@plt+0x1c188> │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r2, [pc, #76] @ 27f3c <__cxa_atexit@plt+0x1c174> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 27f2c <__cxa_atexit@plt+0x1c164> │ │ │ │ + ldr r7, [pc, #60] @ 27f40 <__cxa_atexit@plt+0x1c178> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + ldr r7, [pc, #44] @ 27f44 <__cxa_atexit@plt+0x1c17c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq sl, r3, #216, 28 @ 0xd80 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2bcdc <__cxa_atexit@plt+0x1ff14> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #4]! │ │ │ │ - add r7, r1, r7 │ │ │ │ - cmp r7, r0 │ │ │ │ - bge 2bca8 <__cxa_atexit@plt+0x1fee0> │ │ │ │ - ldr r2, [pc, #124] @ 2bcfc <__cxa_atexit@plt+0x1ff34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r6, [pc, #116] @ 2bd00 <__cxa_atexit@plt+0x1ff38> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r5, #40]! @ 0x28 │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #72] @ 2bcf8 <__cxa_atexit@plt+0x1ff30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 2bccc <__cxa_atexit@plt+0x1ff04> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b 2bd30 <__cxa_atexit@plt+0x1ff68> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 2bd04 <__cxa_atexit@plt+0x1ff3c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andseq r6, r8, #240, 14 @ 0x3c00000 │ │ │ │ - andseq r6, r8, #212, 14 @ 0x3500000 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq sl, r3, #248, 26 @ 0x3e00 │ │ │ │ - andeq r7, r0, fp, lsr #26 │ │ │ │ + andeq r0, r0, r0, lsl #25 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + andseq sl, r8, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq pc, r3, #64, 4 │ │ │ │ + andeq pc, r3, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 2bc44 <__cxa_atexit@plt+0x1fe7c> │ │ │ │ - andeq sl, r3, #220, 26 @ 0x3700 │ │ │ │ - andeq r1, r0, r9, asr #30 │ │ │ │ + ldr r3, [pc, #32] @ 27f88 <__cxa_atexit@plt+0x1c1c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #20] @ 27f8c <__cxa_atexit@plt+0x1c1c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq pc, r3, #164, 2 @ 0x29 │ │ │ │ + andeq pc, r3, #8, 4 @ 0x80000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #36]! @ 0x24 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r3, #-4] │ │ │ │ - and r1, lr, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2bde0 <__cxa_atexit@plt+0x20018> │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2be28 <__cxa_atexit@plt+0x20060> │ │ │ │ - ldr r1, [pc, #244] @ 2be5c <__cxa_atexit@plt+0x20094> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add ip, r5, #12 │ │ │ │ - ldm ip, {r2, sl, ip} │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r1, [pc, #200] @ 2be60 <__cxa_atexit@plt+0x20098> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r8, r6, #20 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r6, [r6, #32] │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - sub r1, r3, #43 @ 0x2b │ │ │ │ - ldr r2, [pc, #176] @ 2be64 <__cxa_atexit@plt+0x2009c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r7, r6, #40 @ 0x28 │ │ │ │ - stm r7, {sl, ip, lr} │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - add r1, r6, #8 │ │ │ │ - cmp r2, r1 │ │ │ │ - bcc 2be3c <__cxa_atexit@plt+0x20074> │ │ │ │ - ldr r5, [pc, #92] @ 2be50 <__cxa_atexit@plt+0x20088> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r6, [pc, #80] @ 2be54 <__cxa_atexit@plt+0x2008c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r3] │ │ │ │ - ldr r6, [pc, #68] @ 2be58 <__cxa_atexit@plt+0x20090> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r1, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r0, #68 @ 0x44 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r8, #124, 12 @ 0x7c00000 │ │ │ │ - andseq r6, r8, #92, 12 @ 0x5c00000 │ │ │ │ - andseq r6, r8, #160, 12 @ 0xa000000 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - andseq r6, r8, #104, 14 @ 0x1a00000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 2c5fc <__cxa_atexit@plt+0x20834> │ │ │ │ - andeq sl, r3, #196, 18 @ 0x310000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2bf2c <__cxa_atexit@plt+0x20164> │ │ │ │ - ldr r1, [pc, #184] @ 2bf4c <__cxa_atexit@plt+0x20184> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2803c <__cxa_atexit@plt+0x1c274> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 28064 <__cxa_atexit@plt+0x1c29c> │ │ │ │ + ldr lr, [pc, #172] @ 28070 <__cxa_atexit@plt+0x1c2a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #168] @ 28074 <__cxa_atexit@plt+0x1c2ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add ip, r7, #3 │ │ │ │ + ldr r9, [pc, #160] @ 28078 <__cxa_atexit@plt+0x1c2b0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [pc, #156] @ 2807c <__cxa_atexit@plt+0x1c2b4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 2bf50 <__cxa_atexit@plt+0x20188> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 2bf14 <__cxa_atexit@plt+0x2014c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2bf20 <__cxa_atexit@plt+0x20158> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 2bf38 <__cxa_atexit@plt+0x20170> │ │ │ │ - ldr r5, [pc, #116] @ 2bf54 <__cxa_atexit@plt+0x2018c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 2bf58 <__cxa_atexit@plt+0x20190> │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr r2, [r3, #-8] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + str lr, [r3] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + stmib sl, {r9, ip} │ │ │ │ + str r2, [sl, #12] │ │ │ │ + str r8, [sl, #16] │ │ │ │ + str r1, [sl, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 28058 <__cxa_atexit@plt+0x1c290> │ │ │ │ + ldr r3, [pc, #100] @ 28080 <__cxa_atexit@plt+0x1c2b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #84] @ 28084 <__cxa_atexit@plt+0x1c2bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 2bf5c <__cxa_atexit@plt+0x20194> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + ldr r3, [pc, #68] @ 28088 <__cxa_atexit@plt+0x1c2c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #64] @ 2808c <__cxa_atexit@plt+0x1c2c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r6, r8, #68, 10 @ 0x11000000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r6, r8, #12, 10 @ 0x3000000 │ │ │ │ - andseq r6, r8, #8, 10 @ 0x2000000 │ │ │ │ - andeq sl, r3, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andseq sl, r8, #16, 12 @ 0x1000000 │ │ │ │ + andseq sl, r8, #48, 8 @ 0x30000000 │ │ │ │ + andseq sl, r8, #60, 10 @ 0xf000000 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + andseq sl, r8, #96, 10 @ 0x18000000 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq pc, r3, #188 @ 0xbc │ │ │ │ + andeq pc, r3, #8, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #28] @ 280c4 <__cxa_atexit@plt+0x1c2fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ 280c8 <__cxa_atexit@plt+0x1c300> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + andseq sl, r8, #216, 8 @ 0xd8000000 │ │ │ │ + andeq pc, r3, #204 @ 0xcc │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 28130 <__cxa_atexit@plt+0x1c368> │ │ │ │ + ldr r7, [pc, #108] @ 28158 <__cxa_atexit@plt+0x1c390> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2bfc0 <__cxa_atexit@plt+0x201f8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 2bfd0 <__cxa_atexit@plt+0x20208> │ │ │ │ - ldr r3, [pc, #76] @ 2bfe4 <__cxa_atexit@plt+0x2021c> │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2814c <__cxa_atexit@plt+0x1c384> │ │ │ │ + ldr r3, [pc, #84] @ 2815c <__cxa_atexit@plt+0x1c394> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 2bfe8 <__cxa_atexit@plt+0x20220> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ + ldr r2, [pc, #80] @ 28160 <__cxa_atexit@plt+0x1c398> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + add r3, r2, #2 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #64] @ 28164 <__cxa_atexit@plt+0x1c39c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + ldr r3, [pc, #48] @ 28168 <__cxa_atexit@plt+0x1c3a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #44] @ 2816c <__cxa_atexit@plt+0x1c3a4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 2bfec <__cxa_atexit@plt+0x20224> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r6, r8, #84, 8 @ 0x54000000 │ │ │ │ - andseq r6, r8, #88, 8 @ 0x58000000 │ │ │ │ - andeq sl, r3, #68, 16 @ 0x440000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + andeq lr, r3, #236, 30 @ 0x3b0 │ │ │ │ + andseq sl, r8, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq lr, r3, #152, 30 @ 0x260 │ │ │ │ + andeq pc, r3, #40 @ 0x28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2c010 <__cxa_atexit@plt+0x20248> │ │ │ │ + ldr r3, [pc, #40] @ 281ac <__cxa_atexit@plt+0x1c3e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2c064 <__cxa_atexit@plt+0x2029c> │ │ │ │ - ldr lr, [pc, #60] @ 2c07c <__cxa_atexit@plt+0x202b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2c080 <__cxa_atexit@plt+0x202b8> │ │ │ │ + ldr r2, [pc, #36] @ 281b0 <__cxa_atexit@plt+0x1c3e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, r3, #2 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #20] @ 281b4 <__cxa_atexit@plt+0x1c3ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + andeq lr, r3, #120, 30 @ 0x1e0 │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + andseq sl, r8, #240, 6 @ 0xc0000003 │ │ │ │ + andeq lr, r3, #224, 30 @ 0x380 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 28264 <__cxa_atexit@plt+0x1c49c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2828c <__cxa_atexit@plt+0x1c4c4> │ │ │ │ + ldr lr, [pc, #172] @ 28298 <__cxa_atexit@plt+0x1c4d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #168] @ 2829c <__cxa_atexit@plt+0x1c4d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add ip, r7, #1 │ │ │ │ + ldr r9, [pc, #160] @ 282a0 <__cxa_atexit@plt+0x1c4d8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [pc, #156] @ 282a4 <__cxa_atexit@plt+0x1c4dc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr r2, [r3, #-8] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + str lr, [r3] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + stmib sl, {r9, ip} │ │ │ │ + str r2, [sl, #12] │ │ │ │ + str r8, [sl, #16] │ │ │ │ + str r1, [sl, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 28280 <__cxa_atexit@plt+0x1c4b8> │ │ │ │ + ldr r3, [pc, #100] @ 282a8 <__cxa_atexit@plt+0x1c4e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r6, r8, #212, 8 @ 0xd4000000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2c0cc <__cxa_atexit@plt+0x20304> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 2c0e4 <__cxa_atexit@plt+0x2031c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 2c0e8 <__cxa_atexit@plt+0x20320> │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #84] @ 282ac <__cxa_atexit@plt+0x1c4e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + ldr r3, [pc, #68] @ 282b0 <__cxa_atexit@plt+0x1c4e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [pc, #64] @ 282b4 <__cxa_atexit@plt+0x1c4ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r6, r8, #92, 8 @ 0x5c000000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq sl, r3, #72, 14 @ 0x1200000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2c1a8 <__cxa_atexit@plt+0x203e0> │ │ │ │ - ldr r1, [pc, #184] @ 2c1c8 <__cxa_atexit@plt+0x20400> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 2c1cc <__cxa_atexit@plt+0x20404> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 2c190 <__cxa_atexit@plt+0x203c8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2c19c <__cxa_atexit@plt+0x203d4> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 2c1b4 <__cxa_atexit@plt+0x203ec> │ │ │ │ - ldr r5, [pc, #116] @ 2c1d0 <__cxa_atexit@plt+0x20408> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 2c1d4 <__cxa_atexit@plt+0x2040c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 2c1d8 <__cxa_atexit@plt+0x20410> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r6, r8, #200, 4 @ 0x8000000c │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r6, r8, #144, 4 │ │ │ │ - andseq r6, r8, #140, 4 @ 0xc0000008 │ │ │ │ - andeq sl, r3, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andseq sl, r8, #236, 6 @ 0xb0000003 │ │ │ │ + andseq sl, r8, #8, 4 @ 0x80000000 │ │ │ │ + andseq sl, r8, #20, 6 @ 0x50000000 │ │ │ │ + @ instruction: 0xfffffb4c │ │ │ │ + andseq sl, r8, #56, 6 @ 0xe0000000 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq lr, r3, #80, 28 @ 0x500 │ │ │ │ + andeq lr, r3, #224, 28 @ 0xe00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #28] @ 282ec <__cxa_atexit@plt+0x1c524> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ 282f0 <__cxa_atexit@plt+0x1c528> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + andseq sl, r8, #176, 4 │ │ │ │ + andeq lr, r3, #164, 28 @ 0xa40 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 283a0 <__cxa_atexit@plt+0x1c5d8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 283c8 <__cxa_atexit@plt+0x1c600> │ │ │ │ + ldr r9, [pc, #172] @ 283d4 <__cxa_atexit@plt+0x1c60c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #168] @ 283d8 <__cxa_atexit@plt+0x1c610> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #164] @ 283dc <__cxa_atexit@plt+0x1c614> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r3, [pc, #160] @ 283e0 <__cxa_atexit@plt+0x1c618> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add ip, r3, #1 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2c23c <__cxa_atexit@plt+0x20474> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 2c24c <__cxa_atexit@plt+0x20484> │ │ │ │ - ldr r3, [pc, #76] @ 2c260 <__cxa_atexit@plt+0x20498> │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + str r9, [r3] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r8, [sl, #4] │ │ │ │ + add r0, sl, #8 │ │ │ │ + stm r0, {r2, ip, lr} │ │ │ │ + str r1, [sl, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 283bc <__cxa_atexit@plt+0x1c5f4> │ │ │ │ + ldr r3, [pc, #100] @ 283e4 <__cxa_atexit@plt+0x1c61c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 2c264 <__cxa_atexit@plt+0x2049c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #84] @ 283e8 <__cxa_atexit@plt+0x1c620> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + ldr r3, [pc, #68] @ 283ec <__cxa_atexit@plt+0x1c624> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #64] @ 283f0 <__cxa_atexit@plt+0x1c628> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 2c268 <__cxa_atexit@plt+0x204a0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r6, r8, #216, 2 @ 0x36 │ │ │ │ - andseq r6, r8, #220, 2 @ 0x37 │ │ │ │ - andeq sl, r3, #200, 10 @ 0x32000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andseq sl, r8, #216 @ 0xd8 │ │ │ │ + andseq sl, r8, #228, 2 @ 0x39 │ │ │ │ + andseq sl, r8, #164, 4 @ 0x4000000a │ │ │ │ + @ instruction: 0xfffffa10 │ │ │ │ + andseq sl, r8, #252, 2 @ 0x3f │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq lr, r3, #0, 26 │ │ │ │ + andeq lr, r3, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #28] @ 28428 <__cxa_atexit@plt+0x1c660> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ 2842c <__cxa_atexit@plt+0x1c664> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + @ instruction: 0xfffff984 │ │ │ │ + andseq sl, r8, #116, 2 │ │ │ │ + andeq lr, r3, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2c28c <__cxa_atexit@plt+0x204c4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 284dc <__cxa_atexit@plt+0x1c714> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 28504 <__cxa_atexit@plt+0x1c73c> │ │ │ │ + ldr lr, [pc, #172] @ 28510 <__cxa_atexit@plt+0x1c748> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #168] @ 28514 <__cxa_atexit@plt+0x1c74c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add ip, r7, #2 │ │ │ │ + ldr r9, [pc, #160] @ 28518 <__cxa_atexit@plt+0x1c750> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [pc, #156] @ 2851c <__cxa_atexit@plt+0x1c754> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr r2, [r3, #-8] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + str lr, [r3] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + stmib sl, {r9, ip} │ │ │ │ + str r2, [sl, #12] │ │ │ │ + str r8, [sl, #16] │ │ │ │ + str r1, [sl, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 284f8 <__cxa_atexit@plt+0x1c730> │ │ │ │ + ldr r3, [pc, #100] @ 28520 <__cxa_atexit@plt+0x1c758> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2c2e0 <__cxa_atexit@plt+0x20518> │ │ │ │ - ldr lr, [pc, #60] @ 2c2f8 <__cxa_atexit@plt+0x20530> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #84] @ 28524 <__cxa_atexit@plt+0x1c75c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + ldr r3, [pc, #68] @ 28528 <__cxa_atexit@plt+0x1c760> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [pc, #56] @ 2852c <__cxa_atexit@plt+0x1c764> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2c2fc <__cxa_atexit@plt+0x20534> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andseq sl, r8, #124, 2 │ │ │ │ + andseq r9, r8, #144, 30 @ 0x240 │ │ │ │ + andseq sl, r8, #156 @ 0x9c │ │ │ │ + @ instruction: 0xfffff8d4 │ │ │ │ + andseq sl, r8, #192 @ 0xc0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq lr, r3, #168, 22 @ 0x2a000 │ │ │ │ + andeq lr, r3, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #28] @ 28564 <__cxa_atexit@plt+0x1c79c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ 28568 <__cxa_atexit@plt+0x1c7a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + @ instruction: 0xfffff848 │ │ │ │ + andseq sl, r8, #56 @ 0x38 │ │ │ │ + andeq lr, r3, #44, 24 @ 0x2c00 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 28618 <__cxa_atexit@plt+0x1c850> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 28640 <__cxa_atexit@plt+0x1c878> │ │ │ │ + ldr r9, [pc, #172] @ 2864c <__cxa_atexit@plt+0x1c884> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #168] @ 28650 <__cxa_atexit@plt+0x1c888> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #164] @ 28654 <__cxa_atexit@plt+0x1c88c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r3, [pc, #160] @ 28658 <__cxa_atexit@plt+0x1c890> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add ip, r3, #2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + str r9, [r3] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r8, [sl, #4] │ │ │ │ + add r0, sl, #8 │ │ │ │ + stm r0, {r2, ip, lr} │ │ │ │ + str r1, [sl, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 28634 <__cxa_atexit@plt+0x1c86c> │ │ │ │ + ldr r3, [pc, #100] @ 2865c <__cxa_atexit@plt+0x1c894> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r6, r8, #88, 4 @ 0x80000005 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2c348 <__cxa_atexit@plt+0x20580> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 2c360 <__cxa_atexit@plt+0x20598> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 2c364 <__cxa_atexit@plt+0x2059c> │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #84] @ 28660 <__cxa_atexit@plt+0x1c898> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + ldr r3, [pc, #68] @ 28664 <__cxa_atexit@plt+0x1c89c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [pc, #64] @ 28668 <__cxa_atexit@plt+0x1c8a0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r6, r8, #224, 2 @ 0x38 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq sl, r3, #204, 8 @ 0xcc000000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2c3ec <__cxa_atexit@plt+0x20624> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 2c3f8 <__cxa_atexit@plt+0x20630> │ │ │ │ - ldr lr, [pc, #108] @ 2c408 <__cxa_atexit@plt+0x20640> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 2c40c <__cxa_atexit@plt+0x20644> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 2c410 <__cxa_atexit@plt+0x20648> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 2c414 <__cxa_atexit@plt+0x2064c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq r6, r8, #72 @ 0x48 │ │ │ │ - andseq r6, r8, #168 @ 0xa8 │ │ │ │ - andseq r6, r8, #220 @ 0xdc │ │ │ │ - andeq sl, r3, #36, 8 @ 0x24000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2c4a8 <__cxa_atexit@plt+0x206e0> │ │ │ │ - ldr lr, [pc, #116] @ 2c4b0 <__cxa_atexit@plt+0x206e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2c49c <__cxa_atexit@plt+0x206d4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 2c4c0 <__cxa_atexit@plt+0x206f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq sl, r3, #140, 6 @ 0x30000002 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andseq r9, r8, #96, 28 @ 0x600 │ │ │ │ + andseq r9, r8, #108, 30 @ 0x1b0 │ │ │ │ + andseq sl, r8, #52 @ 0x34 │ │ │ │ + @ instruction: 0xfffff798 │ │ │ │ + andseq r9, r8, #132, 30 @ 0x210 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq lr, r3, #96, 20 @ 0x60000 │ │ │ │ + andeq lr, r3, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2c590 <__cxa_atexit@plt+0x207c8> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 2c52c <__cxa_atexit@plt+0x20764> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 2c540 <__cxa_atexit@plt+0x20778> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 2c5a8 <__cxa_atexit@plt+0x207e0> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #28] @ 286a0 <__cxa_atexit@plt+0x1c8d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ 286a4 <__cxa_atexit@plt+0x1c8dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + @ instruction: 0xfffff70c │ │ │ │ + andseq r9, r8, #252, 28 @ 0xfc0 │ │ │ │ + andeq lr, r3, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2870c <__cxa_atexit@plt+0x1c944> │ │ │ │ + ldr r7, [pc, #128] @ 28748 <__cxa_atexit@plt+0x1c980> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 28730 <__cxa_atexit@plt+0x1c968> │ │ │ │ + ldr r3, [pc, #104] @ 2874c <__cxa_atexit@plt+0x1c984> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #100] @ 28750 <__cxa_atexit@plt+0x1c988> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + add r3, r2, #2 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #84] @ 28754 <__cxa_atexit@plt+0x1c98c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + ldr r3, [pc, #48] @ 28744 <__cxa_atexit@plt+0x1c97c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2873c <__cxa_atexit@plt+0x1c974> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 287b8 <__cxa_atexit@plt+0x1c9f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 2c5a0 <__cxa_atexit@plt+0x207d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 2c5a4 <__cxa_atexit@plt+0x207dc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 2c5fc <__cxa_atexit@plt+0x20834> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r8, #232, 28 @ 0xe80 │ │ │ │ - andseq r5, r8, #192, 28 @ 0xc00 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - andeq sl, r3, #148, 4 @ 0x40000009 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffff6ac │ │ │ │ + andeq lr, r3, #144, 18 @ 0x240000 │ │ │ │ + andseq r9, r8, #144, 28 @ 0x900 │ │ │ │ + andeq lr, r3, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 2c5e0 <__cxa_atexit@plt+0x20818> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + ldr r3, [pc, #40] @ 28794 <__cxa_atexit@plt+0x1c9cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 28798 <__cxa_atexit@plt+0x1c9d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #20] @ 2879c <__cxa_atexit@plt+0x1c9d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 2c5fc <__cxa_atexit@plt+0x20834> │ │ │ │ - andseq r5, r8, #108, 28 @ 0x6c0 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq sl, r3, #80, 4 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2c784 <__cxa_atexit@plt+0x209bc> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r2, [r9, #19] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r9, #23] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, lr, sl │ │ │ │ - add fp, r2, r1 │ │ │ │ - sub r3, r0, sl │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 2c674 <__cxa_atexit@plt+0x208ac> │ │ │ │ - add r2, lr, r1 │ │ │ │ - add r4, r2, sl │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb ip, [r4, r2] │ │ │ │ - sub r7, ip, #48 @ 0x30 │ │ │ │ - cmp r7, #10 │ │ │ │ - bcs 2c6f8 <__cxa_atexit@plt+0x20930> │ │ │ │ - add r2, r2, #1 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + andeq lr, r3, #16, 18 @ 0x40000 │ │ │ │ + @ instruction: 0xfffff61c │ │ │ │ + andseq r9, r8, #8, 28 @ 0x80 │ │ │ │ + andeq lr, r3, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 287b8 <__cxa_atexit@plt+0x1c9f0> │ │ │ │ + mov ip, r8 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 287f4 <__cxa_atexit@plt+0x1ca2c> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #312] @ 28914 <__cxa_atexit@plt+0x1cb4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 288b0 <__cxa_atexit@plt+0x1cae8> │ │ │ │ + mov fp, ip │ │ │ │ + b 28924 <__cxa_atexit@plt+0x1cb5c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ - bne 2c658 <__cxa_atexit@plt+0x20890> │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 2c79c <__cxa_atexit@plt+0x209d4> │ │ │ │ - ldr lr, [pc, #296] @ 2c7f0 <__cxa_atexit@plt+0x20a28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r2 │ │ │ │ - b 2c778 <__cxa_atexit@plt+0x209b0> │ │ │ │ + bcc 288d4 <__cxa_atexit@plt+0x1cb0c> │ │ │ │ + ldr r7, [pc, #232] @ 288f4 <__cxa_atexit@plt+0x1cb2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r8, [r3, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r8, r1 │ │ │ │ - bcc 2c7c4 <__cxa_atexit@plt+0x209fc> │ │ │ │ - ldr lr, [pc, #152] @ 2c7e8 <__cxa_atexit@plt+0x20a20> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ + ldr sl, [r3, #4]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + sub lr, r2, #15 │ │ │ │ + sub fp, r2, #22 │ │ │ │ + sub r1, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r7, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r8, [pc, #188] @ 288f8 <__cxa_atexit@plt+0x1cb30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r7] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r0, [pc, #176] @ 288fc <__cxa_atexit@plt+0x1cb34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 2c8ec <__cxa_atexit@plt+0x20b24> │ │ │ │ - ldr r7, [pc, #108] @ 2c7f8 <__cxa_atexit@plt+0x20a30> │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r0, [pc, #164] @ 28900 <__cxa_atexit@plt+0x1cb38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r6, #20 │ │ │ │ + stm r8, {r0, sl, fp} │ │ │ │ + ldr r0, [pc, #152] @ 28904 <__cxa_atexit@plt+0x1cb3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + tst r9, #3 │ │ │ │ + beq 288bc <__cxa_atexit@plt+0x1caf4> │ │ │ │ + ldr r7, [pc, #132] @ 28908 <__cxa_atexit@plt+0x1cb40> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + ldr r7, [pc, #116] @ 2890c <__cxa_atexit@plt+0x1cb44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov fp, ip │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 2c7f4 <__cxa_atexit@plt+0x20a2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #32] @ 2c7ec <__cxa_atexit@plt+0x20a24> │ │ │ │ + mov r7, r9 │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #52] @ 28910 <__cxa_atexit@plt+0x1cb48> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xfffff378 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andseq r9, r8, #164, 26 @ 0x2900 │ │ │ │ + andseq r9, r8, #172, 22 @ 0x2b000 │ │ │ │ + andseq r9, r8, #176, 24 @ 0xb000 │ │ │ │ + @ instruction: 0xfffff50c │ │ │ │ + andseq r9, r8, #248, 24 @ 0xf800 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq lr, r3, #128, 16 @ 0x800000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r7, r7, #48 @ 0x30 │ │ │ │ + cmp r7, #10 │ │ │ │ + bcs 28958 <__cxa_atexit@plt+0x1cb90> │ │ │ │ + ldr r3, [pc, #140] @ 289c8 <__cxa_atexit@plt+0x1cc00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 289a4 <__cxa_atexit@plt+0x1cbdc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 287b8 <__cxa_atexit@plt+0x1c9f0> │ │ │ │ + ldr r7, [pc, #88] @ 289b8 <__cxa_atexit@plt+0x1cbf0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r5, r8, #196, 26 @ 0x3100 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r5, r8, #76, 28 @ 0x4c0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq sl, r3, #136, 6 @ 0x20000002 │ │ │ │ - andeq sl, r3, #68 @ 0x44 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 289ac <__cxa_atexit@plt+0x1cbe4> │ │ │ │ + ldr r3, [pc, #64] @ 289bc <__cxa_atexit@plt+0x1cbf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 289c0 <__cxa_atexit@plt+0x1cbf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + add r3, r2, #1 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #44] @ 289c4 <__cxa_atexit@plt+0x1cbfc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffff414 │ │ │ │ + andeq lr, r3, #164, 12 @ 0xa400000 │ │ │ │ + andseq r9, r8, #248, 22 @ 0x3e000 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq lr, r3, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2c854 <__cxa_atexit@plt+0x20a8c> │ │ │ │ - ldr lr, [pc, #72] @ 2c86c <__cxa_atexit@plt+0x20aa4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ - b 2c8ec <__cxa_atexit@plt+0x20b24> │ │ │ │ - ldr r3, [pc, #20] @ 2c870 <__cxa_atexit@plt+0x20aa8> │ │ │ │ + str r7, [r5] │ │ │ │ + b 287b8 <__cxa_atexit@plt+0x1c9f0> │ │ │ │ + andeq lr, r3, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 28a20 <__cxa_atexit@plt+0x1cc58> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r5, r8, #240, 24 @ 0xf000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r9, r3, #204, 30 @ 0x330 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + ldr r2, [pc, #36] @ 28a24 <__cxa_atexit@plt+0x1cc5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #20] @ 28a28 <__cxa_atexit@plt+0x1cc60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + andeq lr, r3, #48, 12 @ 0x3000000 │ │ │ │ + @ instruction: 0xfffff390 │ │ │ │ + andseq r9, r8, #124, 22 @ 0x1f000 │ │ │ │ + andeq lr, r3, #108, 14 @ 0x1b00000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2c8cc <__cxa_atexit@plt+0x20b04> │ │ │ │ - ldr lr, [pc, #68] @ 2c8e4 <__cxa_atexit@plt+0x20b1c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 2c8ec <__cxa_atexit@plt+0x20b24> │ │ │ │ - ldr r3, [pc, #20] @ 2c8e8 <__cxa_atexit@plt+0x20b20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r5, r8, #116, 24 @ 0x7400 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 2c96c <__cxa_atexit@plt+0x20ba4> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2c998 <__cxa_atexit@plt+0x20bd0> │ │ │ │ - ldr lr, [pc, #144] @ 2c9bc <__cxa_atexit@plt+0x20bf4> │ │ │ │ + bcc 28af4 <__cxa_atexit@plt+0x1cd2c> │ │ │ │ + ldr r1, [pc, #184] @ 28b0c <__cxa_atexit@plt+0x1cd44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #8]! │ │ │ │ + ldr lr, [pc, #172] @ 28b10 <__cxa_atexit@plt+0x1cd48> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 2c9c0 <__cxa_atexit@plt+0x20bf8> │ │ │ │ + str r1, [r2] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + ldr r8, [r2, #-4] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #144] @ 28b14 <__cxa_atexit@plt+0x1cd4c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 2c9b4 <__cxa_atexit@plt+0x20bec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ + ldr r9, [pc, #140] @ 28b18 <__cxa_atexit@plt+0x1cd50> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub ip, r6, #15 │ │ │ │ + ldr sl, [pc, #132] @ 28b1c <__cxa_atexit@plt+0x1cd54> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r1, r6, #22 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r1, sl, ip} │ │ │ │ tst r7, #3 │ │ │ │ - beq 2c990 <__cxa_atexit@plt+0x20bc8> │ │ │ │ - b 2c9d0 <__cxa_atexit@plt+0x20c08> │ │ │ │ + beq 28ae8 <__cxa_atexit@plt+0x1cd20> │ │ │ │ + ldr r3, [pc, #88] @ 28b20 <__cxa_atexit@plt+0x1cd58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #72] @ 28b24 <__cxa_atexit@plt+0x1cd5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 2c9b8 <__cxa_atexit@plt+0x20bf0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ + ldr r3, [pc, #44] @ 28b28 <__cxa_atexit@plt+0x1cd60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff54c │ │ │ │ - andseq r5, r8, #32, 22 @ 0x8000 │ │ │ │ - andeq r9, r3, #124, 28 @ 0x7c0 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0xfffff120 │ │ │ │ + andseq r9, r8, #132, 18 @ 0x210000 │ │ │ │ + andseq r9, r8, #100, 22 @ 0x19000 │ │ │ │ + andseq r9, r8, #132, 20 @ 0x84000 │ │ │ │ + @ instruction: 0xfffff2c8 │ │ │ │ + andseq r9, r8, #180, 20 @ 0xb4000 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andeq lr, r3, #108, 12 @ 0x6c00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2caa0 <__cxa_atexit@plt+0x20cd8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2caf4 <__cxa_atexit@plt+0x20d2c> │ │ │ │ - ldr r8, [pc, #312] @ 2cb2c <__cxa_atexit@plt+0x20d64> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 2cb30 <__cxa_atexit@plt+0x20d68> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 2cb34 <__cxa_atexit@plt+0x20d6c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 2cb38 <__cxa_atexit@plt+0x20d70> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2cb04 <__cxa_atexit@plt+0x20d3c> │ │ │ │ - ldr r2, [pc, #108] @ 2cb24 <__cxa_atexit@plt+0x20d5c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #28] @ 28b60 <__cxa_atexit@plt+0x1cd98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 2cb28 <__cxa_atexit@plt+0x20d60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 2cb20 <__cxa_atexit@plt+0x20d58> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff3c0 │ │ │ │ - andseq r5, r8, #164, 18 @ 0x290000 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq r5, r8, #216, 18 @ 0x360000 │ │ │ │ - andseq r5, r8, #176, 20 @ 0xb0000 │ │ │ │ - andeq r9, r3, #248, 24 @ 0xf800 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ 28b64 <__cxa_atexit@plt+0x1cd9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + @ instruction: 0xfffff24c │ │ │ │ + andseq r9, r8, #60, 20 @ 0x3c000 │ │ │ │ + andeq lr, r3, #48, 12 @ 0x3000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #28] @ 28b9c <__cxa_atexit@plt+0x1cdd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ 28ba0 <__cxa_atexit@plt+0x1cdd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + @ instruction: 0xfffff210 │ │ │ │ + andseq r9, r8, #0, 20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2cb9c <__cxa_atexit@plt+0x20dd4> │ │ │ │ - ldr r2, [pc, #80] @ 2cbb4 <__cxa_atexit@plt+0x20dec> │ │ │ │ + bcc 28c04 <__cxa_atexit@plt+0x1ce3c> │ │ │ │ + ldr r2, [pc, #72] @ 28c10 <__cxa_atexit@plt+0x1ce48> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 2cbb8 <__cxa_atexit@plt+0x20df0> │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 28c14 <__cxa_atexit@plt+0x1ce4c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 2cbbc <__cxa_atexit@plt+0x20df4> │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffef74 │ │ │ │ + andseq r9, r8, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 28c64 <__cxa_atexit@plt+0x1ce9c> │ │ │ │ + ldr r3, [pc, #60] @ 28c7c <__cxa_atexit@plt+0x1ceb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff314 │ │ │ │ - andseq r5, r8, #248, 16 @ 0xf80000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 2d354 <__cxa_atexit@plt+0x2158c> │ │ │ │ - andeq r9, r3, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2cc84 <__cxa_atexit@plt+0x20ebc> │ │ │ │ - ldr r1, [pc, #184] @ 2cca4 <__cxa_atexit@plt+0x20edc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 2cca8 <__cxa_atexit@plt+0x20ee0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 2cc6c <__cxa_atexit@plt+0x20ea4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2cc78 <__cxa_atexit@plt+0x20eb0> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 2cc90 <__cxa_atexit@plt+0x20ec8> │ │ │ │ - ldr r5, [pc, #116] @ 2ccac <__cxa_atexit@plt+0x20ee4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 2ccb0 <__cxa_atexit@plt+0x20ee8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 2ccb4 <__cxa_atexit@plt+0x20eec> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [pc, #56] @ 28c80 <__cxa_atexit@plt+0x1ceb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #52] @ 28c84 <__cxa_atexit@plt+0x1cebc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + add r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #28] @ 28c88 <__cxa_atexit@plt+0x1cec0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r5, r8, #236, 14 @ 0x3b00000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r5, r8, #180, 14 @ 0x2d00000 │ │ │ │ - andseq r5, r8, #176, 14 @ 0x2c00000 │ │ │ │ - andeq r9, r3, #124, 22 @ 0x1f000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2cd18 <__cxa_atexit@plt+0x20f50> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 2cd28 <__cxa_atexit@plt+0x20f60> │ │ │ │ - ldr r3, [pc, #76] @ 2cd3c <__cxa_atexit@plt+0x20f74> │ │ │ │ + @ instruction: 0xfffff0b0 │ │ │ │ + andeq lr, r3, #136, 6 @ 0x20000002 │ │ │ │ + andeq lr, r3, #144, 6 @ 0x40000002 │ │ │ │ + andeq lr, r3, #100, 10 @ 0x19000000 │ │ │ │ + andeq lr, r3, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 28d38 <__cxa_atexit@plt+0x1cf70> │ │ │ │ + ldr r3, [pc, #224] @ 28d90 <__cxa_atexit@plt+0x1cfc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 2cd40 <__cxa_atexit@plt+0x20f78> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r2] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 28d48 <__cxa_atexit@plt+0x1cf80> │ │ │ │ + ldr r1, [pc, #200] @ 28d94 <__cxa_atexit@plt+0x1cfcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + sub r8, r3, #2 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 28d68 <__cxa_atexit@plt+0x1cfa0> │ │ │ │ + ldr r7, [pc, #192] @ 28da8 <__cxa_atexit@plt+0x1cfe0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #188] @ 28dac <__cxa_atexit@plt+0x1cfe4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #184] @ 28db0 <__cxa_atexit@plt+0x1cfe8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #180] @ 28db4 <__cxa_atexit@plt+0x1cfec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 2cd44 <__cxa_atexit@plt+0x20f7c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr sl, [pc, #172] @ 28db8 <__cxa_atexit@plt+0x1cff0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #3 │ │ │ │ + add r2, r9, #2 │ │ │ │ + str sl, [r6, #12] │ │ │ │ + add r9, r6, #16 │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r7, [pc, #100] @ 28da4 <__cxa_atexit@plt+0x1cfdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 28da0 <__cxa_atexit@plt+0x1cfd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r5, r8, #252, 12 @ 0xfc00000 │ │ │ │ - andseq r5, r8, #0, 14 │ │ │ │ - andeq r9, r3, #236, 20 @ 0xec000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2cd68 <__cxa_atexit@plt+0x20fa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 28d98 <__cxa_atexit@plt+0x1cfd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #36] @ 28d9c <__cxa_atexit@plt+0x1cfd4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + @ instruction: 0xfffff024 │ │ │ │ + andeq lr, r3, #96, 4 │ │ │ │ + andeq lr, r3, #104, 4 @ 0x80000006 │ │ │ │ + andeq lr, r3, #128, 8 @ 0x80000000 │ │ │ │ + andeq lr, r3, #176, 8 @ 0xb0000000 │ │ │ │ + andeq lr, r3, #252, 8 @ 0xfc000000 │ │ │ │ + andeq lr, r3, #224, 4 │ │ │ │ + andeq lr, r3, #232, 4 @ 0x8000000e │ │ │ │ + andseq r9, r8, #0, 14 │ │ │ │ + andseq r9, r8, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2cdbc <__cxa_atexit@plt+0x20ff4> │ │ │ │ - ldr lr, [pc, #60] @ 2cdd4 <__cxa_atexit@plt+0x2100c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ + bcc 28e1c <__cxa_atexit@plt+0x1d054> │ │ │ │ + ldr lr, [pc, #72] @ 28e28 <__cxa_atexit@plt+0x1d060> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #68] @ 28e2c <__cxa_atexit@plt+0x1d064> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, #60] @ 28e30 <__cxa_atexit@plt+0x1d068> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + add r2, lr, #3 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2cdd8 <__cxa_atexit@plt+0x21010> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r5, r8, #124, 14 @ 0x1f00000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andeq lr, r3, #4, 8 @ 0x4000000 │ │ │ │ + andseq r9, r8, #24, 12 @ 0x1800000 │ │ │ │ + andseq r9, r8, #216, 14 @ 0x3600000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 28e68 <__cxa_atexit@plt+0x1d0a0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 28e70 <__cxa_atexit@plt+0x1d0a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r8, #144, 10 @ 0x24000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2ce24 <__cxa_atexit@plt+0x2105c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 2ce3c <__cxa_atexit@plt+0x21074> │ │ │ │ + bcc 28ec8 <__cxa_atexit@plt+0x1d100> │ │ │ │ + ldr r2, [pc, #60] @ 28ed8 <__cxa_atexit@plt+0x1d110> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 28edc <__cxa_atexit@plt+0x1d114> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andseq r9, r8, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 28f6c <__cxa_atexit@plt+0x1d1a4> │ │ │ │ + ldr r9, [pc, #124] @ 28f84 <__cxa_atexit@plt+0x1d1bc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 28f88 <__cxa_atexit@plt+0x1d1c0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #116] @ 28f8c <__cxa_atexit@plt+0x1d1c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 28f90 <__cxa_atexit@plt+0x1d1c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 2ce40 <__cxa_atexit@plt+0x21078> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r5, r8, #4, 14 @ 0x100000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r9, r3, #240, 18 @ 0x3c0000 │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #104] @ 28f94 <__cxa_atexit@plt+0x1d1cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r3, r0, #3 │ │ │ │ + ldr ip, [pc, #96] @ 28f98 <__cxa_atexit@plt+0x1d1d0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #26 │ │ │ │ + add sl, sl, #2 │ │ │ │ + str r9, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str sl, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str lr, [r7, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 28f9c <__cxa_atexit@plt+0x1d1d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq lr, r3, #32, 6 @ 0x80000000 │ │ │ │ + andeq lr, r3, #40, 6 @ 0xa0000000 │ │ │ │ + andseq r9, r8, #224, 8 @ 0xe0000000 │ │ │ │ + andseq r9, r8, #156, 12 @ 0x9c00000 │ │ │ │ + andseq r9, r8, #148, 12 @ 0x9400000 │ │ │ │ + andeq lr, r3, #224, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2cf00 <__cxa_atexit@plt+0x21138> │ │ │ │ - ldr r1, [pc, #184] @ 2cf20 <__cxa_atexit@plt+0x21158> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 2cf24 <__cxa_atexit@plt+0x2115c> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 28fd4 <__cxa_atexit@plt+0x1d20c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 28fdc <__cxa_atexit@plt+0x1d214> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 2cee8 <__cxa_atexit@plt+0x21120> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2cef4 <__cxa_atexit@plt+0x2112c> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 2cf0c <__cxa_atexit@plt+0x21144> │ │ │ │ - ldr r5, [pc, #116] @ 2cf28 <__cxa_atexit@plt+0x21160> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 2cf2c <__cxa_atexit@plt+0x21164> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 2cf30 <__cxa_atexit@plt+0x21168> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r5, r8, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r5, r8, #56, 10 @ 0xe000000 │ │ │ │ - andseq r5, r8, #52, 10 @ 0xd000000 │ │ │ │ - andeq r9, r3, #0, 18 │ │ │ │ + andseq r9, r8, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2cf94 <__cxa_atexit@plt+0x211cc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 2cfa4 <__cxa_atexit@plt+0x211dc> │ │ │ │ - ldr r3, [pc, #76] @ 2cfb8 <__cxa_atexit@plt+0x211f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 2cfbc <__cxa_atexit@plt+0x211f4> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 29034 <__cxa_atexit@plt+0x1d26c> │ │ │ │ + ldr r2, [pc, #60] @ 29044 <__cxa_atexit@plt+0x1d27c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 29048 <__cxa_atexit@plt+0x1d280> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andseq r9, r8, #12, 10 @ 0x3000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 290d8 <__cxa_atexit@plt+0x1d310> │ │ │ │ + ldr r9, [pc, #124] @ 290f0 <__cxa_atexit@plt+0x1d328> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 290f4 <__cxa_atexit@plt+0x1d32c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #116] @ 290f8 <__cxa_atexit@plt+0x1d330> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 290fc <__cxa_atexit@plt+0x1d334> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 2cfc0 <__cxa_atexit@plt+0x211f8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #104] @ 29100 <__cxa_atexit@plt+0x1d338> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r3, r0, #3 │ │ │ │ + ldr ip, [pc, #96] @ 29104 <__cxa_atexit@plt+0x1d33c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #26 │ │ │ │ + add sl, sl, #2 │ │ │ │ + str r9, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str sl, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str lr, [r7, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 29108 <__cxa_atexit@plt+0x1d340> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq lr, r3, #252, 2 @ 0x3f │ │ │ │ + andeq lr, r3, #4, 4 @ 0x40000000 │ │ │ │ + andseq r9, r8, #116, 6 @ 0xd0000001 │ │ │ │ + andseq r9, r8, #48, 10 @ 0xc000000 │ │ │ │ + andseq r9, r8, #40, 10 @ 0xa000000 │ │ │ │ + andeq lr, r3, #188, 2 @ 0x2f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29144 <__cxa_atexit@plt+0x1d37c> │ │ │ │ + ldr r2, [pc, #36] @ 2914c <__cxa_atexit@plt+0x1d384> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 29150 <__cxa_atexit@plt+0x1d388> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andseq r9, r8, #192, 4 │ │ │ │ + andseq r9, r8, #192, 8 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29188 <__cxa_atexit@plt+0x1d3c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 29190 <__cxa_atexit@plt+0x1d3c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r5, r8, #128, 8 @ 0x80000000 │ │ │ │ - andseq r5, r8, #132, 8 @ 0x84000000 │ │ │ │ - andeq r9, r3, #112, 16 @ 0x700000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2cfe4 <__cxa_atexit@plt+0x2121c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r8, #112, 4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2d038 <__cxa_atexit@plt+0x21270> │ │ │ │ - ldr lr, [pc, #60] @ 2d050 <__cxa_atexit@plt+0x21288> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ + bcc 291e8 <__cxa_atexit@plt+0x1d420> │ │ │ │ + ldr r2, [pc, #60] @ 291f8 <__cxa_atexit@plt+0x1d430> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 291fc <__cxa_atexit@plt+0x1d434> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2d054 <__cxa_atexit@plt+0x2128c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r5, r8, #0, 10 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andseq r9, r8, #88, 6 @ 0x60000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29238 <__cxa_atexit@plt+0x1d470> │ │ │ │ + ldr r2, [pc, #36] @ 29240 <__cxa_atexit@plt+0x1d478> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 29244 <__cxa_atexit@plt+0x1d47c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r8, #204, 2 @ 0x33 │ │ │ │ + andseq r9, r8, #208, 6 @ 0x40000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2927c <__cxa_atexit@plt+0x1d4b4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 29284 <__cxa_atexit@plt+0x1d4bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r8, #124, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2d0a0 <__cxa_atexit@plt+0x212d8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 2d0b8 <__cxa_atexit@plt+0x212f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 2d0bc <__cxa_atexit@plt+0x212f4> │ │ │ │ + bcc 292dc <__cxa_atexit@plt+0x1d514> │ │ │ │ + ldr r2, [pc, #60] @ 292ec <__cxa_atexit@plt+0x1d524> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 292f0 <__cxa_atexit@plt+0x1d528> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andseq r9, r8, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, fp │ │ │ │ + mov r7, r6 │ │ │ │ + mov fp, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #112 @ 0x70 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 29420 <__cxa_atexit@plt+0x1d658> │ │ │ │ + ldr r3, [pc, #284] @ 29440 <__cxa_atexit@plt+0x1d678> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r5, r8, #136, 8 @ 0x88000000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r9, r3, #116, 14 @ 0x1d00000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2d144 <__cxa_atexit@plt+0x2137c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 2d150 <__cxa_atexit@plt+0x21388> │ │ │ │ - ldr lr, [pc, #108] @ 2d160 <__cxa_atexit@plt+0x21398> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 2d164 <__cxa_atexit@plt+0x2139c> │ │ │ │ + ldr r1, [pc, #280] @ 29444 <__cxa_atexit@plt+0x1d67c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #276] @ 29448 <__cxa_atexit@plt+0x1d680> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #272] @ 2944c <__cxa_atexit@plt+0x1d684> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #62 @ 0x3e │ │ │ │ + sub r2, r6, #31 │ │ │ │ + sub r9, r6, #38 @ 0x26 │ │ │ │ + add r0, r0, #2 │ │ │ │ + str sl, [sp] │ │ │ │ + ldr lr, [pc, #244] @ 29450 <__cxa_atexit@plt+0x1d688> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r7, #96] @ 0x60 │ │ │ │ + str lr, [r7, #100] @ 0x64 │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ + str r3, [r7, #108] @ 0x6c │ │ │ │ + sub r2, r6, #87 @ 0x57 │ │ │ │ + ldr r3, [pc, #220] @ 29454 <__cxa_atexit@plt+0x1d68c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #3 │ │ │ │ + ldr r1, [pc, #212] @ 29458 <__cxa_atexit@plt+0x1d690> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 2d168 <__cxa_atexit@plt+0x213a0> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, #204] @ 2945c <__cxa_atexit@plt+0x1d694> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r5, [pc, #200] @ 29460 <__cxa_atexit@plt+0x1d698> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 2d16c <__cxa_atexit@plt+0x213a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + str ip, [r7, #40] @ 0x28 │ │ │ │ + str lr, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + str r1, [r7, #52] @ 0x34 │ │ │ │ + sub lr, r6, #94 @ 0x5e │ │ │ │ + ldr r2, [pc, #176] @ 29464 <__cxa_atexit@plt+0x1d69c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add ip, r2, #2 │ │ │ │ + mov r2, r7 │ │ │ │ + str sl, [r2, #56]! @ 0x38 │ │ │ │ + str r8, [r7, #64] @ 0x40 │ │ │ │ + ldr sl, [pc, #156] @ 29468 <__cxa_atexit@plt+0x1d6a0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r7, #68] @ 0x44 │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ + str r5, [r7, #76] @ 0x4c │ │ │ │ + add r2, r7, #80 @ 0x50 │ │ │ │ + stm r2, {r0, r3, r9} │ │ │ │ + str r1, [r7, #92] @ 0x5c │ │ │ │ + str r8, [r7, #8] │ │ │ │ + ldr r0, [pc, #124] @ 2946c <__cxa_atexit@plt+0x1d6a4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r5, [r7, #20] │ │ │ │ + str ip, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + str lr, [r7, #32] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + ldr r0, [fp] │ │ │ │ + mov r5, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 29470 <__cxa_atexit@plt+0x1d6a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #112 @ 0x70 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, fp │ │ │ │ + mov fp, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + andeq sp, r3, #200, 30 @ 0x320 │ │ │ │ + andeq sp, r3, #176, 30 @ 0x2c0 │ │ │ │ + andeq lr, r3, #20 │ │ │ │ + andseq r9, r8, #144 @ 0x90 │ │ │ │ + andseq r9, r8, #80, 4 │ │ │ │ + andseq r9, r8, #124 @ 0x7c │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + andseq r9, r8, #52, 4 @ 0x40000003 │ │ │ │ + andeq sp, r3, #140, 30 @ 0x230 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + andeq sp, r3, #60, 30 @ 0xf0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 294a4 <__cxa_atexit@plt+0x1d6dc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 294ac <__cxa_atexit@plt+0x1d6e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andseq r8, r8, #84, 30 @ 0x150 │ │ │ │ + andeq sp, r3, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 294e4 <__cxa_atexit@plt+0x1d71c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 294ec <__cxa_atexit@plt+0x1d724> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 5a4b8 <__cxa_atexit@plt+0x4e6f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq r5, r8, #240, 4 │ │ │ │ - andseq r5, r8, #80, 6 @ 0x40000001 │ │ │ │ - andseq r5, r8, #132, 6 @ 0x10000002 │ │ │ │ - andeq r9, r3, #204, 12 @ 0xcc00000 │ │ │ │ + andseq r8, r8, #16, 30 @ 0x40 │ │ │ │ + andeq sp, r3, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2d200 <__cxa_atexit@plt+0x21438> │ │ │ │ - ldr lr, [pc, #116] @ 2d208 <__cxa_atexit@plt+0x21440> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi 29590 <__cxa_atexit@plt+0x1d7c8> │ │ │ │ + ldr r2, [pc, #156] @ 295b0 <__cxa_atexit@plt+0x1d7e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 2d1f4 <__cxa_atexit@plt+0x2142c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 2d218 <__cxa_atexit@plt+0x21450> │ │ │ │ + beq 29580 <__cxa_atexit@plt+0x1d7b8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 29598 <__cxa_atexit@plt+0x1d7d0> │ │ │ │ + ldr lr, [pc, #120] @ 295b4 <__cxa_atexit@plt+0x1d7ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + add r9, r8, #7 │ │ │ │ + ldm r9, {r1, r7, r9} │ │ │ │ + ldr r8, [r8, #19] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + ldr lr, [pc, #92] @ 295b8 <__cxa_atexit@plt+0x1d7f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r0, r3, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r7, r9} │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r9, r3, #52, 12 @ 0x3400000 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andseq r9, r8, #160 @ 0xa0 │ │ │ │ + andeq sp, r3, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2d2e8 <__cxa_atexit@plt+0x21520> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 2d284 <__cxa_atexit@plt+0x214bc> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 2d298 <__cxa_atexit@plt+0x214d0> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 2d300 <__cxa_atexit@plt+0x21538> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 2d2f8 <__cxa_atexit@plt+0x21530> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 2d2fc <__cxa_atexit@plt+0x21534> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 2d354 <__cxa_atexit@plt+0x2158c> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r8, #144, 2 @ 0x24 │ │ │ │ - andseq r5, r8, #104, 2 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r9, r3, #60, 10 @ 0xf000000 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 2d338 <__cxa_atexit@plt+0x21570> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 2d354 <__cxa_atexit@plt+0x2158c> │ │ │ │ - andseq r5, r8, #20, 2 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r9, r3, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2d608 <__cxa_atexit@plt+0x21840> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r4, [r9, #19] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r4, [r9, #23] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - add r4, r7, sl │ │ │ │ - add fp, r4, r1 │ │ │ │ - sub r4, r0, sl │ │ │ │ - cmp r4, #1 │ │ │ │ - blt 2d3e4 <__cxa_atexit@plt+0x2161c> │ │ │ │ - add r3, r7, r1 │ │ │ │ - add ip, r3, sl │ │ │ │ - mov r3, #0 │ │ │ │ - ldrb lr, [ip, r3] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 2d468 <__cxa_atexit@plt+0x216a0> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 2d4c4 <__cxa_atexit@plt+0x216fc> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 2d520 <__cxa_atexit@plt+0x21758> │ │ │ │ - sxtb r2, lr │ │ │ │ - cmn r2, #1 │ │ │ │ - ble 2d57c <__cxa_atexit@plt+0x217b4> │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 2d3b0 <__cxa_atexit@plt+0x215e8> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 2d620 <__cxa_atexit@plt+0x21858> │ │ │ │ - ldr lr, [pc, #584] @ 2d680 <__cxa_atexit@plt+0x218b8> │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2962c <__cxa_atexit@plt+0x1d864> │ │ │ │ + ldr lr, [pc, #84] @ 29638 <__cxa_atexit@plt+0x1d870> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ 2963c <__cxa_atexit@plt+0x1d874> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r1, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andseq r8, r8, #244, 30 @ 0x3d0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 296f0 <__cxa_atexit@plt+0x1d928> │ │ │ │ + ldr lr, [pc, #176] @ 29710 <__cxa_atexit@plt+0x1d948> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #164] @ 29714 <__cxa_atexit@plt+0x1d94c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 296e4 <__cxa_atexit@plt+0x1d91c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 296fc <__cxa_atexit@plt+0x1d934> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add lr, r7, #7 │ │ │ │ + ldm lr, {r1, r9, lr} │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr r8, [pc, #112] @ 29718 <__cxa_atexit@plt+0x1d950> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r3, #31 │ │ │ │ + ldr sl, [pc, #104] @ 2971c <__cxa_atexit@plt+0x1d954> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ + str sl, [r6, #16] │ │ │ │ + add r2, r6, #20 │ │ │ │ + stm r2, {r0, r1, r9, lr} │ │ │ │ + sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 2d5fc <__cxa_atexit@plt+0x21834> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 2d5cc <__cxa_atexit@plt+0x21804> │ │ │ │ - ldr r7, [pc, #440] @ 2d678 <__cxa_atexit@plt+0x218b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2d650 <__cxa_atexit@plt+0x21888> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 2d5cc <__cxa_atexit@plt+0x21804> │ │ │ │ - ldr r7, [pc, #352] @ 2d67c <__cxa_atexit@plt+0x218b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2d650 <__cxa_atexit@plt+0x21888> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 2d5cc <__cxa_atexit@plt+0x21804> │ │ │ │ - ldr r7, [pc, #248] @ 2d670 <__cxa_atexit@plt+0x218a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2d650 <__cxa_atexit@plt+0x21888> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 2d648 <__cxa_atexit@plt+0x21880> │ │ │ │ - ldr lr, [pc, #152] @ 2d66c <__cxa_atexit@plt+0x218a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 2d8e4 <__cxa_atexit@plt+0x21b1c> │ │ │ │ - ldr r7, [pc, #120] @ 2d688 <__cxa_atexit@plt+0x218c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 2d684 <__cxa_atexit@plt+0x218bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #36] @ 2d674 <__cxa_atexit@plt+0x218ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r4, r8, #64, 30 @ 0x100 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r5, r8, #220 @ 0xdc │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r9, r3, #0, 12 │ │ │ │ - andeq r9, r3, #180, 2 @ 0x2d │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andseq r8, r8, #120, 26 @ 0x1e00 │ │ │ │ + andseq r8, r8, #148, 28 @ 0x940 │ │ │ │ + andseq r8, r8, #72, 30 @ 0x120 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2d6e4 <__cxa_atexit@plt+0x2191c> │ │ │ │ - ldr lr, [pc, #72] @ 2d6fc <__cxa_atexit@plt+0x21934> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 2d8e4 <__cxa_atexit@plt+0x21b1c> │ │ │ │ - ldr r3, [pc, #20] @ 2d700 <__cxa_atexit@plt+0x21938> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r4, r8, #96, 28 @ 0x600 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r9, r3, #60, 2 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bcc 2978c <__cxa_atexit@plt+0x1d9c4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add lr, r7, #7 │ │ │ │ + ldm lr, {r1, r9, lr} │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr r8, [pc, #68] @ 29798 <__cxa_atexit@plt+0x1d9d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r6, #31 │ │ │ │ + ldr sl, [pc, #60] @ 2979c <__cxa_atexit@plt+0x1d9d4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r1, r9, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r8, r8, #232, 26 @ 0x3a00 │ │ │ │ + andseq r8, r8, #156, 28 @ 0x9c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2d75c <__cxa_atexit@plt+0x21994> │ │ │ │ - ldr lr, [pc, #68] @ 2d774 <__cxa_atexit@plt+0x219ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc 297f8 <__cxa_atexit@plt+0x1da30> │ │ │ │ + ldr r2, [pc, #64] @ 29808 <__cxa_atexit@plt+0x1da40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #44] @ 2980c <__cxa_atexit@plt+0x1da44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 2d8e4 <__cxa_atexit@plt+0x21b1c> │ │ │ │ - ldr r3, [pc, #20] @ 2d778 <__cxa_atexit@plt+0x219b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r4, r8, #228, 26 @ 0x3900 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r9, r3, #196 @ 0xc4 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andseq r8, r8, #40, 24 @ 0x2800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 29848 <__cxa_atexit@plt+0x1da80> │ │ │ │ + ldr r7, [pc, #40] @ 29858 <__cxa_atexit@plt+0x1da90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #28] @ 2985c <__cxa_atexit@plt+0x1da94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r8, r9 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #16] @ 29860 <__cxa_atexit@plt+0x1da98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andseq r8, r8, #192, 26 @ 0x3000 │ │ │ │ + andeq sp, r3, #120, 22 @ 0x1e000 │ │ │ │ + andeq sp, r3, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2d7d4 <__cxa_atexit@plt+0x21a0c> │ │ │ │ - ldr lr, [pc, #68] @ 2d7ec <__cxa_atexit@plt+0x21a24> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 2d8e4 <__cxa_atexit@plt+0x21b1c> │ │ │ │ - ldr r3, [pc, #20] @ 2d7f0 <__cxa_atexit@plt+0x21a28> │ │ │ │ + ldr r3, [pc, #12] @ 29884 <__cxa_atexit@plt+0x1dabc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r4, r8, #108, 26 @ 0x1b00 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r9, r3, #76 @ 0x4c │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + mov r8, r7 │ │ │ │ + b b7fb0 <__cxa_atexit@plt+0xac1e8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq sp, r3, #24, 22 @ 0x6000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + str r7, [r5, #16] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2d84c <__cxa_atexit@plt+0x21a84> │ │ │ │ - ldr lr, [pc, #68] @ 2d864 <__cxa_atexit@plt+0x21a9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 2d8e4 <__cxa_atexit@plt+0x21b1c> │ │ │ │ - ldr r3, [pc, #20] @ 2d868 <__cxa_atexit@plt+0x21aa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r4, r8, #244, 24 @ 0xf400 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r8, r3, #212, 30 @ 0x350 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + bcc 29940 <__cxa_atexit@plt+0x1db78> │ │ │ │ + ldr r8, [pc, #160] @ 29958 <__cxa_atexit@plt+0x1db90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [pc, #136] @ 2995c <__cxa_atexit@plt+0x1db94> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmda r5, {r0, r1, ip} │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + mov fp, r4 │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + ldr r7, [pc, #104] @ 29960 <__cxa_atexit@plt+0x1db98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r7, r3, #16 │ │ │ │ + stm r7, {r3, r8, r9} │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [pc, #72] @ 29964 <__cxa_atexit@plt+0x1db9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + sub r8, r6, #31 │ │ │ │ + mov r4, fp │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + b a6784 <__cxa_atexit@plt+0x9a9bc> │ │ │ │ + ldr r2, [pc, #32] @ 29968 <__cxa_atexit@plt+0x1dba0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + andseq r8, r8, #48, 26 @ 0xc00 │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq sp, r3, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r0, r7 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + mov r7, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2d8c4 <__cxa_atexit@plt+0x21afc> │ │ │ │ - ldr lr, [pc, #68] @ 2d8dc <__cxa_atexit@plt+0x21b14> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 2d8e4 <__cxa_atexit@plt+0x21b1c> │ │ │ │ - ldr r3, [pc, #20] @ 2d8e0 <__cxa_atexit@plt+0x21b18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r4, r8, #124, 24 @ 0x7c00 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 2d964 <__cxa_atexit@plt+0x21b9c> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2d990 <__cxa_atexit@plt+0x21bc8> │ │ │ │ - ldr lr, [pc, #144] @ 2d9b4 <__cxa_atexit@plt+0x21bec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 2d9b8 <__cxa_atexit@plt+0x21bf0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 2d9ac <__cxa_atexit@plt+0x21be4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2d988 <__cxa_atexit@plt+0x21bc0> │ │ │ │ - b 2d9c8 <__cxa_atexit@plt+0x21c00> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 2d9b0 <__cxa_atexit@plt+0x21be8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff2ac │ │ │ │ - andseq r4, r8, #40, 22 @ 0xa000 │ │ │ │ - andeq r8, r3, #132, 28 @ 0x840 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2da98 <__cxa_atexit@plt+0x21cd0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2daec <__cxa_atexit@plt+0x21d24> │ │ │ │ - ldr r8, [pc, #312] @ 2db24 <__cxa_atexit@plt+0x21d5c> │ │ │ │ + bcc 29a24 <__cxa_atexit@plt+0x1dc5c> │ │ │ │ + ldr r8, [pc, #168] @ 29a44 <__cxa_atexit@plt+0x1dc7c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 2db28 <__cxa_atexit@plt+0x21d60> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 2db2c <__cxa_atexit@plt+0x21d64> │ │ │ │ + ldr r9, [r5, #32] │ │ │ │ + ldr sl, [r5, #36] @ 0x24 │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + str r2, [r5, #32] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [pc, #144] @ 29a48 <__cxa_atexit@plt+0x1dc80> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 2db30 <__cxa_atexit@plt+0x21d68> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2dafc <__cxa_atexit@plt+0x21d34> │ │ │ │ - ldr r2, [pc, #108] @ 2db1c <__cxa_atexit@plt+0x21d54> │ │ │ │ + ldmib r5, {r2, lr} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #24] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + ldr r0, [pc, #108] @ 29a4c <__cxa_atexit@plt+0x1dc84> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r3, r8, r9} │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r2, [pc, #80] @ 29a50 <__cxa_atexit@plt+0x1dc88> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 2db20 <__cxa_atexit@plt+0x21d58> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 2db18 <__cxa_atexit@plt+0x21d50> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff120 │ │ │ │ - andseq r4, r8, #172, 18 @ 0x2b0000 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - andseq r4, r8, #224, 18 @ 0x380000 │ │ │ │ - andseq r4, r8, #184, 20 @ 0xb8000 │ │ │ │ - andeq r8, r3, #0, 26 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r2, [r5] │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ + str fp, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + sub r8, r6, #31 │ │ │ │ + mov r4, r7 │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + b a6784 <__cxa_atexit@plt+0x9a9bc> │ │ │ │ + ldr r2, [pc, #40] @ 29a54 <__cxa_atexit@plt+0x1dc8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r7, #828] @ 0x33c │ │ │ │ + str r2, [r5] │ │ │ │ + mov r4, r7 │ │ │ │ + mov r7, r0 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + andseq r8, r8, #76, 24 @ 0x4c00 │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2db94 <__cxa_atexit@plt+0x21dcc> │ │ │ │ - ldr r2, [pc, #80] @ 2dbac <__cxa_atexit@plt+0x21de4> │ │ │ │ + bcc 29aa0 <__cxa_atexit@plt+0x1dcd8> │ │ │ │ + ldr r2, [pc, #48] @ 29aac <__cxa_atexit@plt+0x1dce4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 2dbb0 <__cxa_atexit@plt+0x21de8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 2dbb4 <__cxa_atexit@plt+0x21dec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff074 │ │ │ │ - andseq r4, r8, #0, 18 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 35b58 <__cxa_atexit@plt+0x29d90> │ │ │ │ - andeq r8, r3, #120, 28 @ 0x780 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r6, #7 │ │ │ │ + mov sl, r7 │ │ │ │ + b 85ab0 <__cxa_atexit@plt+0x79ce8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + andeq sp, r3, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2dc50 <__cxa_atexit@plt+0x21e88> │ │ │ │ - ldr r1, [pc, #120] @ 2dc5c <__cxa_atexit@plt+0x21e94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #104] @ 2dc60 <__cxa_atexit@plt+0x21e98> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 29af4 <__cxa_atexit@plt+0x1dd2c> │ │ │ │ + ldr r2, [pc, #44] @ 29b00 <__cxa_atexit@plt+0x1dd38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #36] @ 29b04 <__cxa_atexit@plt+0x1dd3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [pc, #24] @ 29b08 <__cxa_atexit@plt+0x1dd40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r8, #20, 18 @ 0x50000 │ │ │ │ + andseq r8, r8, #80, 18 @ 0x140000 │ │ │ │ + andseq r8, r8, #80, 18 @ 0x140000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29b40 <__cxa_atexit@plt+0x1dd78> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 29b48 <__cxa_atexit@plt+0x1dd80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2dc30 <__cxa_atexit@plt+0x21e68> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 2dc3c <__cxa_atexit@plt+0x21e74> │ │ │ │ - ldr r2, [pc, #80] @ 2dc68 <__cxa_atexit@plt+0x21ea0> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r8, #184, 16 @ 0xb80000 │ │ │ │ + andeq sp, r3, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 29bb8 <__cxa_atexit@plt+0x1ddf0> │ │ │ │ + ldr r2, [pc, #100] @ 29bdc <__cxa_atexit@plt+0x1de14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r1, r3, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 2dc64 <__cxa_atexit@plt+0x21e9c> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 29bc8 <__cxa_atexit@plt+0x1de00> │ │ │ │ + ldr r7, [pc, #68] @ 29be4 <__cxa_atexit@plt+0x1de1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r7, [pc, #56] @ 29be8 <__cxa_atexit@plt+0x1de20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ 29be0 <__cxa_atexit@plt+0x1de18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq r4, r8, #248, 14 @ 0x3e00000 │ │ │ │ - andseq r4, r8, #232, 16 @ 0xe80000 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r8, r3, #204, 26 @ 0x3300 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq sp, r3, #248, 14 @ 0x3e00000 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + andseq r8, r8, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 29c38 <__cxa_atexit@plt+0x1de70> │ │ │ │ + ldr r3, [pc, #60] @ 29c50 <__cxa_atexit@plt+0x1de88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 29c54 <__cxa_atexit@plt+0x1de8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 29c58 <__cxa_atexit@plt+0x1de90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq sp, r3, #168, 14 @ 0x2a00000 │ │ │ │ + andeq sp, r3, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 2dca8 <__cxa_atexit@plt+0x21ee0> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #36] @ 2dcbc <__cxa_atexit@plt+0x21ef4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r7, [pc, #16] @ 2dcc0 <__cxa_atexit@plt+0x21ef8> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 29cbc <__cxa_atexit@plt+0x1def4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 29cb4 <__cxa_atexit@plt+0x1deec> │ │ │ │ + ldr r7, [pc, #52] @ 29cc4 <__cxa_atexit@plt+0x1defc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 29cc8 <__cxa_atexit@plt+0x1df00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 29ccc <__cxa_atexit@plt+0x1df04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andseq r4, r8, #124, 16 @ 0x7c0000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2dd18 <__cxa_atexit@plt+0x21f50> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, r7, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b150 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [pc, #36] @ 2dd24 <__cxa_atexit@plt+0x21f5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r8, {r2, r7} │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r8, #48, 16 @ 0x300000 │ │ │ │ + andseq r8, r8, #84, 14 @ 0x1500000 │ │ │ │ + andseq r8, r8, #104, 18 @ 0x1a0000 │ │ │ │ + andseq r8, r8, #96, 18 @ 0x180000 │ │ │ │ + andeq sp, r3, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2dd9c <__cxa_atexit@plt+0x21fd4> │ │ │ │ - ldr r2, [pc, #116] @ 2ddb8 <__cxa_atexit@plt+0x21ff0> │ │ │ │ + bhi 29d10 <__cxa_atexit@plt+0x1df48> │ │ │ │ + ldr r2, [pc, #40] @ 29d18 <__cxa_atexit@plt+0x1df50> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 2ddbc <__cxa_atexit@plt+0x21ff4> │ │ │ │ + ldr r1, [pc, #32] @ 29d1c <__cxa_atexit@plt+0x1df54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2dd90 <__cxa_atexit@plt+0x21fc8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2dda4 <__cxa_atexit@plt+0x21fdc> │ │ │ │ - ldr r3, [pc, #68] @ 2ddc0 <__cxa_atexit@plt+0x21ff8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andseq r4, r8, #160, 12 @ 0xa000000 │ │ │ │ - andseq r4, r8, #20, 14 @ 0x500000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq sp, r3, #24, 14 @ 0x600000 │ │ │ │ + andseq r8, r8, #236, 12 @ 0xec00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2ddf8 <__cxa_atexit@plt+0x22030> │ │ │ │ - ldr r2, [pc, #28] @ 2de04 <__cxa_atexit@plt+0x2203c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 29d7c <__cxa_atexit@plt+0x1dfb4> │ │ │ │ + ldr r7, [pc, #96] @ 29da8 <__cxa_atexit@plt+0x1dfe0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 29d94 <__cxa_atexit@plt+0x1dfcc> │ │ │ │ + ldr r7, [pc, #80] @ 29db4 <__cxa_atexit@plt+0x1dfec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #68] @ 29db8 <__cxa_atexit@plt+0x1dff0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #44] @ 29db0 <__cxa_atexit@plt+0x1dfe8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 29dac <__cxa_atexit@plt+0x1dfe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq sp, r3, #44, 12 @ 0x2c00000 │ │ │ │ + andeq sp, r3, #148, 12 @ 0x9400000 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + andseq r8, r8, #140, 16 @ 0x8c0000 │ │ │ │ + andeq sp, r3, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29ec0 <__cxa_atexit@plt+0x1e0f8> │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 29e0c <__cxa_atexit@plt+0x1e044> │ │ │ │ + ldr r3, [pc, #256] @ 29eec <__cxa_atexit@plt+0x1e124> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #252] @ 29ef0 <__cxa_atexit@plt+0x1e128> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldr r9, [r9, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #236] @ 29ef4 <__cxa_atexit@plt+0x1e12c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + ldr r7, [pc, #188] @ 29ed0 <__cxa_atexit@plt+0x1e108> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r7, sl, #3 │ │ │ │ + beq 29e58 <__cxa_atexit@plt+0x1e090> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 29e68 <__cxa_atexit@plt+0x1e0a0> │ │ │ │ + ldr r7, [pc, #176] @ 29ee0 <__cxa_atexit@plt+0x1e118> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #172] @ 29ee4 <__cxa_atexit@plt+0x1e11c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [sl, #2] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [pc, #156] @ 29ee8 <__cxa_atexit@plt+0x1e120> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r8, #168, 12 @ 0xa800000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2de64 <__cxa_atexit@plt+0x2209c> │ │ │ │ - ldr lr, [pc, #68] @ 2de70 <__cxa_atexit@plt+0x220a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2de5c <__cxa_atexit@plt+0x22094> │ │ │ │ - b 2de7c <__cxa_atexit@plt+0x220b4> │ │ │ │ + ldr r2, [pc, #100] @ 29ed4 <__cxa_atexit@plt+0x1e10c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 29ea8 <__cxa_atexit@plt+0x1e0e0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 29eb4 <__cxa_atexit@plt+0x1e0ec> │ │ │ │ + ldr r5, [pc, #72] @ 29ed8 <__cxa_atexit@plt+0x1e110> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r7, [pc, #60] @ 29edc <__cxa_atexit@plt+0x1e114> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 29ef8 <__cxa_atexit@plt+0x1e130> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 2df24 <__cxa_atexit@plt+0x2215c> │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andseq r8, r8, #112, 14 @ 0x1c00000 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + andseq r8, r8, #220, 10 @ 0x37000000 │ │ │ │ + andseq r8, r8, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andseq r8, r8, #32, 12 @ 0x2000000 │ │ │ │ + andseq r8, r8, #184, 14 @ 0x2e00000 │ │ │ │ + andeq sp, r3, #144, 10 @ 0x24000000 │ │ │ │ + andeq sp, r3, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1d2da04 <__cxa_atexit@plt+0x1d21c3c> │ │ │ │ + andeq sp, r3, #40, 10 @ 0xa000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 29f50 <__cxa_atexit@plt+0x1e188> │ │ │ │ + ldr r3, [pc, #124] @ 29fac <__cxa_atexit@plt+0x1e1e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r2, [pc, #120] @ 29fb0 <__cxa_atexit@plt+0x1e1e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [pc, #104] @ 29fb4 <__cxa_atexit@plt+0x1e1ec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + ldr r3, [pc, #72] @ 29fa0 <__cxa_atexit@plt+0x1e1d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2defc <__cxa_atexit@plt+0x22134> │ │ │ │ - ldr r3, [pc, #140] @ 2df28 <__cxa_atexit@plt+0x22160> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 29f8c <__cxa_atexit@plt+0x1e1c4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 29f94 <__cxa_atexit@plt+0x1e1cc> │ │ │ │ + ldr r3, [pc, #44] @ 29fa4 <__cxa_atexit@plt+0x1e1dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2df04 <__cxa_atexit@plt+0x2213c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 2df10 <__cxa_atexit@plt+0x22148> │ │ │ │ - ldr r2, [pc, #92] @ 2df2c <__cxa_atexit@plt+0x22164> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [pc, #32] @ 29fa8 <__cxa_atexit@plt+0x1e1e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andseq r4, r8, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andseq r8, r8, #136, 12 @ 0x8800000 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andseq r8, r8, #220, 8 @ 0xdc000000 │ │ │ │ + andseq r8, r8, #116, 12 @ 0x7400000 │ │ │ │ + andeq sp, r3, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1d2da04 <__cxa_atexit@plt+0x1d21c3c> │ │ │ │ + andeq sp, r3, #84, 8 @ 0x54000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2a000 <__cxa_atexit@plt+0x1e238> │ │ │ │ + ldr r3, [pc, #32] @ 2a00c <__cxa_atexit@plt+0x1e244> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [pc, #20] @ 2a010 <__cxa_atexit@plt+0x1e248> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andseq r8, r8, #20, 12 @ 0x1400000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ 2dfbc <__cxa_atexit@plt+0x221f4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq sp, r3, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2a0b8 <__cxa_atexit@plt+0x1e2f0> │ │ │ │ + ldr r3, [pc, #124] @ 2a0c8 <__cxa_atexit@plt+0x1e300> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2df9c <__cxa_atexit@plt+0x221d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2dfa8 <__cxa_atexit@plt+0x221e0> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #60] @ 2dfc0 <__cxa_atexit@plt+0x221f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2a09c <__cxa_atexit@plt+0x1e2d4> │ │ │ │ + ldr r1, [pc, #104] @ 2a0cc <__cxa_atexit@plt+0x1e304> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r8, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + ldr r2, [r8, #15] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2a0ac <__cxa_atexit@plt+0x1e2e4> │ │ │ │ + str r2, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 29dcc <__cxa_atexit@plt+0x1e004> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2a0d0 <__cxa_atexit@plt+0x1e308> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq sp, r3, #160, 6 @ 0x80000002 │ │ │ │ + andeq sp, r3, #124, 6 @ 0xf0000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r0, [pc, #56] @ 2a134 <__cxa_atexit@plt+0x1e36c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2a128 <__cxa_atexit@plt+0x1e360> │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldmda r5, {r3, r8} │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 29dcc <__cxa_atexit@plt+0x1e004> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r4, r8, #236, 8 @ 0xec000000 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2e00c <__cxa_atexit@plt+0x22244> │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #32] @ 2e018 <__cxa_atexit@plt+0x22250> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r8, #120, 8 @ 0x78000000 │ │ │ │ - andeq r8, r3, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq sp, r3, #24, 6 @ 0x60000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 29dcc <__cxa_atexit@plt+0x1e004> │ │ │ │ + andeq sp, r3, #248, 4 @ 0x8000000f │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 2a038 <__cxa_atexit@plt+0x1e270> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2a19c <__cxa_atexit@plt+0x1e3d4> │ │ │ │ + ldr r5, [pc, #28] @ 2a1ac <__cxa_atexit@plt+0x1e3e4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 26dd8 <__cxa_atexit@plt+0x1b010> │ │ │ │ + ldr r7, [pc, #12] @ 2a1b0 <__cxa_atexit@plt+0x1e3e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq sp, r3, #204, 4 @ 0xc000000c │ │ │ │ + andeq sp, r3, #164, 4 @ 0x4000000a │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 2a038 <__cxa_atexit@plt+0x1e270> │ │ │ │ + andeq sp, r3, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2a1fc <__cxa_atexit@plt+0x1e434> │ │ │ │ + ldr r5, [pc, #28] @ 2a20c <__cxa_atexit@plt+0x1e444> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 26dd8 <__cxa_atexit@plt+0x1b010> │ │ │ │ + ldr r7, [pc, #12] @ 2a210 <__cxa_atexit@plt+0x1e448> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + andeq sp, r3, #108, 4 @ 0xc0000006 │ │ │ │ + andeq sp, r3, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2a254 <__cxa_atexit@plt+0x1e48c> │ │ │ │ + ldr r2, [pc, #40] @ 2a25c <__cxa_atexit@plt+0x1e494> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 2a260 <__cxa_atexit@plt+0x1e498> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 1486f34 <__cxa_atexit@plt+0x147b16c> │ │ │ │ - andeq r8, r3, #224, 18 @ 0x380000 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq sp, r3, #212, 2 @ 0x35 │ │ │ │ + andseq r8, r8, #168, 2 @ 0x2a │ │ │ │ + andeq sp, r3, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2e090 <__cxa_atexit@plt+0x222c8> │ │ │ │ + bhi 2a2e0 <__cxa_atexit@plt+0x1e518> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2e09c <__cxa_atexit@plt+0x222d4> │ │ │ │ - ldr r2, [pc, #68] @ 2e0ac <__cxa_atexit@plt+0x222e4> │ │ │ │ + bcc 2a2ec <__cxa_atexit@plt+0x1e524> │ │ │ │ + ldr r2, [pc, #120] @ 2a310 <__cxa_atexit@plt+0x1e548> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 2e0b0 <__cxa_atexit@plt+0x222e8> │ │ │ │ + ldr r1, [pc, #116] @ 2a314 <__cxa_atexit@plt+0x1e54c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 206e2c <__cxa_atexit@plt+0x1fb064> │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2a2fc <__cxa_atexit@plt+0x1e534> │ │ │ │ + ldr r7, [pc, #84] @ 2a31c <__cxa_atexit@plt+0x1e554> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #72] @ 2a320 <__cxa_atexit@plt+0x1e558> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r8, r9 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andseq r4, r8, #128, 6 │ │ │ │ - andeq r8, r3, #72, 18 @ 0x120000 │ │ │ │ + ldr r7, [pc, #20] @ 2a318 <__cxa_atexit@plt+0x1e550> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andseq r8, r8, #72, 2 │ │ │ │ + andeq sp, r3, #196 @ 0xc4 │ │ │ │ + @ instruction: 0xfffff5a4 │ │ │ │ + andseq r8, r8, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2a37c <__cxa_atexit@plt+0x1e5b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2a384 <__cxa_atexit@plt+0x1e5bc> │ │ │ │ + ldr r5, [pc, #72] @ 2a3a0 <__cxa_atexit@plt+0x1e5d8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #68] @ 2a3a4 <__cxa_atexit@plt+0x1e5dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 26dd8 <__cxa_atexit@plt+0x1b010> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2a38c <__cxa_atexit@plt+0x1e5c4> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 2a39c <__cxa_atexit@plt+0x1e5d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq sp, r3, #244 @ 0xf4 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + andeq sp, r3, #176 @ 0xb0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 2a038 <__cxa_atexit@plt+0x1e270> │ │ │ │ + andeq sp, r3, #188 @ 0xbc │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2a41c <__cxa_atexit@plt+0x1e654> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2a424 <__cxa_atexit@plt+0x1e65c> │ │ │ │ + ldr r5, [pc, #72] @ 2a440 <__cxa_atexit@plt+0x1e678> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #68] @ 2a444 <__cxa_atexit@plt+0x1e67c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 26dd8 <__cxa_atexit@plt+0x1b010> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2a42c <__cxa_atexit@plt+0x1e664> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 2a43c <__cxa_atexit@plt+0x1e674> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq sp, r3, #84 @ 0x54 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andeq ip, r3, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2a48c <__cxa_atexit@plt+0x1e6c4> │ │ │ │ + ldr r2, [pc, #44] @ 2a498 <__cxa_atexit@plt+0x1e6d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #36] @ 2a49c <__cxa_atexit@plt+0x1e6d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 9aa9b8 <__cxa_atexit@plt+0x99ebf0> │ │ │ │ - andeq r8, r3, #52, 18 @ 0xd0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r7, [pc, #24] @ 2a4a0 <__cxa_atexit@plt+0x1e6d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r8, #124, 30 @ 0x1f0 │ │ │ │ + andseq r7, r8, #184, 30 @ 0x2e0 │ │ │ │ + andseq r7, r8, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2a4d8 <__cxa_atexit@plt+0x1e710> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2a4e0 <__cxa_atexit@plt+0x1e718> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r8, #32, 30 @ 0x80 │ │ │ │ + andeq ip, r3, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2e124 <__cxa_atexit@plt+0x2235c> │ │ │ │ + bhi 2a568 <__cxa_atexit@plt+0x1e7a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2e130 <__cxa_atexit@plt+0x22368> │ │ │ │ - ldr r2, [pc, #68] @ 2e140 <__cxa_atexit@plt+0x22378> │ │ │ │ + bcc 2a574 <__cxa_atexit@plt+0x1e7ac> │ │ │ │ + ldr r2, [pc, #128] @ 2a598 <__cxa_atexit@plt+0x1e7d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 2e144 <__cxa_atexit@plt+0x2237c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 2e148 <__cxa_atexit@plt+0x22380> │ │ │ │ + ldr r1, [pc, #124] @ 2a59c <__cxa_atexit@plt+0x1e7d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2a584 <__cxa_atexit@plt+0x1e7bc> │ │ │ │ + ldr r7, [pc, #84] @ 2a5a4 <__cxa_atexit@plt+0x1e7dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #72] @ 2a5a8 <__cxa_atexit@plt+0x1e7e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r8, r9 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - strheq r6, [sp, #132]! @ 0x84 │ │ │ │ - andseq r4, r8, #228, 4 @ 0x4000000e │ │ │ │ - andeq r8, r3, #172, 16 @ 0xac0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2e1a4 <__cxa_atexit@plt+0x223dc> │ │ │ │ - ldr r2, [pc, #60] @ 2e1b0 <__cxa_atexit@plt+0x223e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r3, #20 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e19c <__cxa_atexit@plt+0x223d4> │ │ │ │ - b 2e1c0 <__cxa_atexit@plt+0x223f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2a5a0 <__cxa_atexit@plt+0x1e7d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r8, r3, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2e21c <__cxa_atexit@plt+0x22454> │ │ │ │ - ldr r3, [pc, #200] @ 2e29c <__cxa_atexit@plt+0x224d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e26c <__cxa_atexit@plt+0x224a4> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andseq r7, r8, #200, 28 @ 0xc80 │ │ │ │ + andeq ip, r3, #60, 28 @ 0x3c0 │ │ │ │ + @ instruction: 0xfffff31c │ │ │ │ + andseq r8, r8, #160 @ 0xa0 │ │ │ │ + andeq ip, r3, #236, 28 @ 0xec0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2a614 <__cxa_atexit@plt+0x1e84c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2e288 <__cxa_atexit@plt+0x224c0> │ │ │ │ - ldr r2, [pc, #168] @ 2e2a8 <__cxa_atexit@plt+0x224e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r9, [r5, #20]! │ │ │ │ - sub r6, r3, #1 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2e278 <__cxa_atexit@plt+0x224b0> │ │ │ │ - ldr r1, [pc, #108] @ 2e2a0 <__cxa_atexit@plt+0x224d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #104] @ 2e2a4 <__cxa_atexit@plt+0x224dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - add r0, r2, #1 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stm r5, {r0, r6} │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2a620 <__cxa_atexit@plt+0x1e858> │ │ │ │ + ldr lr, [pc, #76] @ 2a630 <__cxa_atexit@plt+0x1e868> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r5, [pc, #64] @ 2a634 <__cxa_atexit@plt+0x1e86c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str lr, [r2] │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 26dd8 <__cxa_atexit@plt+0x1b010> │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andseq r4, r8, #204, 2 @ 0x33 │ │ │ │ - andseq r4, r8, #144, 4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2e2e8 <__cxa_atexit@plt+0x22520> │ │ │ │ - ldr r2, [pc, #36] @ 2e2f4 <__cxa_atexit@plt+0x2252c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #1 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r8, #192, 2 @ 0x30 │ │ │ │ - andeq r8, r3, #0, 14 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2e360 <__cxa_atexit@plt+0x22598> │ │ │ │ - ldr r2, [pc, #76] @ 2e36c <__cxa_atexit@plt+0x225a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e358 <__cxa_atexit@plt+0x22590> │ │ │ │ - ldr r2, [pc, #44] @ 2e370 <__cxa_atexit@plt+0x225a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e358 <__cxa_atexit@plt+0x22590> │ │ │ │ - b 2e3b4 <__cxa_atexit@plt+0x225ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r8, r3, #136, 12 @ 0x8800000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andeq ip, r3, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2e3a4 <__cxa_atexit@plt+0x225dc> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 2a038 <__cxa_atexit@plt+0x1e270> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2a69c <__cxa_atexit@plt+0x1e8d4> │ │ │ │ + ldr r3, [pc, #60] @ 2a6b4 <__cxa_atexit@plt+0x1e8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e39c <__cxa_atexit@plt+0x225d4> │ │ │ │ - b 2e3b4 <__cxa_atexit@plt+0x225ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r8, r3, #84, 12 @ 0x5400000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2e438 <__cxa_atexit@plt+0x22670> │ │ │ │ - ldr r2, [pc, #128] @ 2e450 <__cxa_atexit@plt+0x22688> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2e444 <__cxa_atexit@plt+0x2267c> │ │ │ │ - ldr r2, [pc, #80] @ 2e454 <__cxa_atexit@plt+0x2268c> │ │ │ │ + ldr r2, [pc, #56] @ 2a6b8 <__cxa_atexit@plt+0x1e8f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r0, r1, r8, sl} │ │ │ │ - str r9, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e42c <__cxa_atexit@plt+0x22664> │ │ │ │ - mov r5, r3 │ │ │ │ - b 2e1c0 <__cxa_atexit@plt+0x223f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - add r5, r5, #20 │ │ │ │ + ldr r7, [pc, #24] @ 2a6bc <__cxa_atexit@plt+0x1e8f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq r4, r8, #160 @ 0xa0 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - andeq r8, r3, #200, 10 @ 0x32000000 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andeq ip, r3, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #16] @ 2a6e4 <__cxa_atexit@plt+0x1e91c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [pc, #8] @ 2a6e8 <__cxa_atexit@plt+0x1e920> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + andseq r7, r8, #92, 26 @ 0x1700 │ │ │ │ + andseq r7, r8, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2e4d8 <__cxa_atexit@plt+0x22710> │ │ │ │ - ldr r3, [pc, #100] @ 2e4e0 <__cxa_atexit@plt+0x22718> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2a72c <__cxa_atexit@plt+0x1e964> │ │ │ │ + ldr r3, [pc, #48] @ 2a744 <__cxa_atexit@plt+0x1e97c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #14 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2a748 <__cxa_atexit@plt+0x1e980> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r8, #88, 28 @ 0x580 │ │ │ │ + andeq ip, r3, #196, 26 @ 0x3100 │ │ │ │ + andeq ip, r3, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2a7a0 <__cxa_atexit@plt+0x1e9d8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2a798 <__cxa_atexit@plt+0x1e9d0> │ │ │ │ + ldr r8, [pc, #40] @ 2a7a8 <__cxa_atexit@plt+0x1e9e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 2a7ac <__cxa_atexit@plt+0x1e9e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1859f6c <__cxa_atexit@plt+0x184e1a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq sl, r3, asr #28 │ │ │ │ + andseq r7, r8, #92, 24 @ 0x5c00 │ │ │ │ + andeq ip, r3, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2a824 <__cxa_atexit@plt+0x1ea5c> │ │ │ │ + ldr r3, [pc, #96] @ 2a834 <__cxa_atexit@plt+0x1ea6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2e4c8 <__cxa_atexit@plt+0x22700> │ │ │ │ - ldr r7, [pc, #52] @ 2e4e4 <__cxa_atexit@plt+0x2271c> │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 2a80c <__cxa_atexit@plt+0x1ea44> │ │ │ │ + ldr r7, [pc, #72] @ 2a838 <__cxa_atexit@plt+0x1ea70> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + sub r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2a81c <__cxa_atexit@plt+0x1ea54> │ │ │ │ + b 2a890 <__cxa_atexit@plt+0x1eac8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2a83c <__cxa_atexit@plt+0x1ea74> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r8, r3, #60, 10 @ 0xf000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq ip, r3, #28, 26 @ 0x700 │ │ │ │ + andeq ip, r3, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 2e518 <__cxa_atexit@plt+0x22750> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ 2a880 <__cxa_atexit@plt+0x1eab8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r8, r3, #8, 10 @ 0x2000000 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2a878 <__cxa_atexit@plt+0x1eab0> │ │ │ │ + b 2a890 <__cxa_atexit@plt+0x1eac8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq ip, r3, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2e638 <__cxa_atexit@plt+0x22870> │ │ │ │ - ldr r2, [pc, #272] @ 2e658 <__cxa_atexit@plt+0x22890> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 2a900 <__cxa_atexit@plt+0x1eb38> │ │ │ │ + ldr r2, [pc, #160] @ 2a94c <__cxa_atexit@plt+0x1eb84> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #268] @ 2e65c <__cxa_atexit@plt+0x22894> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r8, [ip, #15] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - add r0, r7, #32 │ │ │ │ - sub r7, r6, #17 │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r8, r2 │ │ │ │ - bge 2e5d4 <__cxa_atexit@plt+0x2280c> │ │ │ │ - ldr r3, [pc, #200] @ 2e668 <__cxa_atexit@plt+0x228a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r6] │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - str r3, [r0] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #172] @ 2e66c <__cxa_atexit@plt+0x228a4> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 2a8f4 <__cxa_atexit@plt+0x1eb2c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2a914 <__cxa_atexit@plt+0x1eb4c> │ │ │ │ + ldr r2, [pc, #128] @ 2a950 <__cxa_atexit@plt+0x1eb88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2a928 <__cxa_atexit@plt+0x1eb60> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 2a934 <__cxa_atexit@plt+0x1eb6c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 2a95c <__cxa_atexit@plt+0x1eb94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, ip │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [pc, #132] @ 2e660 <__cxa_atexit@plt+0x22898> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r0] │ │ │ │ - mov r9, r6 │ │ │ │ - str r2, [r9], #-3 │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2e648 <__cxa_atexit@plt+0x22880> │ │ │ │ - ldr r3, [pc, #104] @ 2e664 <__cxa_atexit@plt+0x2289c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 2a960 <__cxa_atexit@plt+0x1eb98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1e6c8a4 <__cxa_atexit@plt+0x1e60adc> │ │ │ │ + ldr r7, [pc, #24] @ 2a954 <__cxa_atexit@plt+0x1eb8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #16] @ 2a958 <__cxa_atexit@plt+0x1eb90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq ip, r3, #252, 22 @ 0x3f000 │ │ │ │ + andeq ip, r3, #240, 22 @ 0x3c000 │ │ │ │ + andseq r7, r8, #12, 22 @ 0x3000 │ │ │ │ + andseq r7, r8, #240, 20 @ 0xf0000 │ │ │ │ + andeq ip, r3, #204, 22 @ 0x33000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2a9ac <__cxa_atexit@plt+0x1ebe4> │ │ │ │ + ldr r3, [pc, #96] @ 2a9e4 <__cxa_atexit@plt+0x1ec1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r6, #-16] │ │ │ │ - ldr r0, [r6, #-12] │ │ │ │ - ldr r7, [r6, #-8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, ip} │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e62c <__cxa_atexit@plt+0x22864> │ │ │ │ - mov r5, r2 │ │ │ │ - b 2e1c0 <__cxa_atexit@plt+0x223f8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 2a9c0 <__cxa_atexit@plt+0x1ebf8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 2a9cc <__cxa_atexit@plt+0x1ec04> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - add r5, r5, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ + ldr r7, [pc, #60] @ 2a9f0 <__cxa_atexit@plt+0x1ec28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - andseq r3, r8, #148, 28 @ 0x940 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - andseq r3, r8, #128, 28 @ 0x800 │ │ │ │ - andeq r8, r3, #104, 6 @ 0xa0000001 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2e72c <__cxa_atexit@plt+0x22964> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [pc, #156] @ 2e734 <__cxa_atexit@plt+0x2296c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr lr, [r7, #24] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e6c8a4 <__cxa_atexit@plt+0x1e60adc> │ │ │ │ + ldr r7, [pc, #20] @ 2a9e8 <__cxa_atexit@plt+0x1ec20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #12] @ 2a9ec <__cxa_atexit@plt+0x1ec24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq ip, r3, #100, 22 @ 0x19000 │ │ │ │ + andeq ip, r3, #88, 22 @ 0x16000 │ │ │ │ + andseq r7, r8, #88, 20 @ 0x58000 │ │ │ │ + andeq ip, r3, #60, 22 @ 0xf000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2aa1c <__cxa_atexit@plt+0x1ec54> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e6c8a4 <__cxa_atexit@plt+0x1e60adc> │ │ │ │ + ldr r7, [pc, #16] @ 2aa34 <__cxa_atexit@plt+0x1ec6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 2aa38 <__cxa_atexit@plt+0x1ec70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq ip, r3, #20, 22 @ 0x5000 │ │ │ │ + andeq ip, r3, #8, 22 @ 0x2000 │ │ │ │ + andeq ip, r3, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2aab0 <__cxa_atexit@plt+0x1ece8> │ │ │ │ + ldr r3, [pc, #96] @ 2aac0 <__cxa_atexit@plt+0x1ecf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ - str r6, [r7, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str ip, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str sl, [r7, #32] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2e70c <__cxa_atexit@plt+0x22944> │ │ │ │ - ldr r6, [pc, #80] @ 2e738 <__cxa_atexit@plt+0x22970> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r6, [r5, #-40]! @ 0xffffffd8 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 2aa98 <__cxa_atexit@plt+0x1ecd0> │ │ │ │ + ldr r7, [pc, #72] @ 2aac4 <__cxa_atexit@plt+0x1ecfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2e720 <__cxa_atexit@plt+0x22958> │ │ │ │ - ldr r6, [sp] │ │ │ │ - b 2e78c <__cxa_atexit@plt+0x229c4> │ │ │ │ - ldr r0, [r9] │ │ │ │ + beq 2aaa8 <__cxa_atexit@plt+0x1ece0> │ │ │ │ + b 2ab1c <__cxa_atexit@plt+0x1ed54> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r6, [sp] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2aac8 <__cxa_atexit@plt+0x1ed00> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r8, r3, #160, 4 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq ip, r3, #152, 20 @ 0x98000 │ │ │ │ + andeq ip, r3, #100, 20 @ 0x64000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 2e77c <__cxa_atexit@plt+0x229b4> │ │ │ │ + ldr r2, [pc, #40] @ 2ab0c <__cxa_atexit@plt+0x1ed44> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2e774 <__cxa_atexit@plt+0x229ac> │ │ │ │ - b 2e78c <__cxa_atexit@plt+0x229c4> │ │ │ │ + beq 2ab04 <__cxa_atexit@plt+0x1ed3c> │ │ │ │ + b 2ab1c <__cxa_atexit@plt+0x1ed54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r8, r3, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r0, sl, lsr #32 │ │ │ │ + andeq ip, r3, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 2ab7c <__cxa_atexit@plt+0x1edb4> │ │ │ │ + ldr r2, [pc, #120] @ 2abb0 <__cxa_atexit@plt+0x1ede8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 2ab90 <__cxa_atexit@plt+0x1edc8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2ab9c <__cxa_atexit@plt+0x1edd4> │ │ │ │ + ldr r2, [pc, #88] @ 2abb4 <__cxa_atexit@plt+0x1edec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2ab90 <__cxa_atexit@plt+0x1edc8> │ │ │ │ + mov r5, r3 │ │ │ │ + b 2ac2c <__cxa_atexit@plt+0x1ee64> │ │ │ │ + ldr r7, [pc, #52] @ 2abb8 <__cxa_atexit@plt+0x1edf0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 2abbc <__cxa_atexit@plt+0x1edf4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andseq r7, r8, #136, 16 @ 0x880000 │ │ │ │ + andseq r7, r8, #112, 16 @ 0x700000 │ │ │ │ + andeq ip, r3, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2e7cc <__cxa_atexit@plt+0x22a04> │ │ │ │ - ldr r3, [pc, #168] @ 2e848 <__cxa_atexit@plt+0x22a80> │ │ │ │ + bne 2abfc <__cxa_atexit@plt+0x1ee34> │ │ │ │ + ldr r3, [pc, #56] @ 2ac18 <__cxa_atexit@plt+0x1ee50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2e7fc <__cxa_atexit@plt+0x22a34> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 2e804 <__cxa_atexit@plt+0x22a3c> │ │ │ │ - ldr r7, [pc, #144] @ 2e858 <__cxa_atexit@plt+0x22a90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2e834 <__cxa_atexit@plt+0x22a6c> │ │ │ │ - ldr r3, [pc, #108] @ 2e840 <__cxa_atexit@plt+0x22a78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #104] @ 2e844 <__cxa_atexit@plt+0x22a7c> │ │ │ │ + beq 2ac10 <__cxa_atexit@plt+0x1ee48> │ │ │ │ + b 2ac2c <__cxa_atexit@plt+0x1ee64> │ │ │ │ + ldr r7, [pc, #24] @ 2ac1c <__cxa_atexit@plt+0x1ee54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 2e82c <__cxa_atexit@plt+0x22a64> │ │ │ │ - ldr r3, [pc, #60] @ 2e850 <__cxa_atexit@plt+0x22a88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 2e854 <__cxa_atexit@plt+0x22a8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - b 2e7ec <__cxa_atexit@plt+0x22a24> │ │ │ │ - ldr r7, [pc, #24] @ 2e84c <__cxa_atexit@plt+0x22a84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r8, r3, #176, 2 @ 0x2c │ │ │ │ - andseq r3, r8, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r8, r3, #140, 2 @ 0x23 │ │ │ │ - andseq r3, r8, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r8, r3, #108, 2 │ │ │ │ - andeq r0, r0, sl, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andseq r7, r8, #16, 16 @ 0x100000 │ │ │ │ + andeq ip, r3, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 2e884 <__cxa_atexit@plt+0x22abc> │ │ │ │ - ldr r7, [pc, #84] @ 2e8d4 <__cxa_atexit@plt+0x22b0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2e8bc <__cxa_atexit@plt+0x22af4> │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 2e8b4 <__cxa_atexit@plt+0x22aec> │ │ │ │ - ldr r3, [pc, #56] @ 2e8cc <__cxa_atexit@plt+0x22b04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 2e8d0 <__cxa_atexit@plt+0x22b08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2ac8c <__cxa_atexit@plt+0x1eec4> │ │ │ │ + ldr r2, [pc, #136] @ 2acc8 <__cxa_atexit@plt+0x1ef00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 2aca4 <__cxa_atexit@plt+0x1eedc> │ │ │ │ + ldr r2, [pc, #112] @ 2accc <__cxa_atexit@plt+0x1ef04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r7, [pc, #12] @ 2e8c8 <__cxa_atexit@plt+0x22b00> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2acb0 <__cxa_atexit@plt+0x1eee8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 2acb8 <__cxa_atexit@plt+0x1eef0> │ │ │ │ + ldr r7, [pc, #76] @ 2acd0 <__cxa_atexit@plt+0x1ef08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 2acd4 <__cxa_atexit@plt+0x1ef0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r8, r3, #12, 2 │ │ │ │ - andseq r3, r8, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r8, r3, #228 @ 0xe4 │ │ │ │ - andeq r1, r0, sl, lsr #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #56] @ 2acd8 <__cxa_atexit@plt+0x1ef10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 2acdc <__cxa_atexit@plt+0x1ef14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andseq r7, r8, #144, 14 @ 0x2400000 │ │ │ │ + andeq ip, r3, #164, 16 @ 0xa40000 │ │ │ │ + andeq ip, r3, #152, 16 @ 0x980000 │ │ │ │ + andseq r7, r8, #76, 14 @ 0x1300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #76] @ 2ad3c <__cxa_atexit@plt+0x1ef74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r1, #15] │ │ │ │ - add r0, r7, #1 │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 2e938 <__cxa_atexit@plt+0x22b70> │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #32]! │ │ │ │ - ldr r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r7, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r7, #8] │ │ │ │ - ldr r5, [pc, #148] @ 2e9b8 <__cxa_atexit@plt+0x22bf0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r9, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [pc, #116] @ 2e9b4 <__cxa_atexit@plt+0x22bec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #40]! @ 0x28 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 2e99c <__cxa_atexit@plt+0x22bd4> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp lr, r8 │ │ │ │ - bcc 2e9a4 <__cxa_atexit@plt+0x22bdc> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #64] @ 2e9bc <__cxa_atexit@plt+0x22bf4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r5, #40] @ 0x28 │ │ │ │ - sub r9, r8, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + beq 2ad24 <__cxa_atexit@plt+0x1ef5c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 2ad2c <__cxa_atexit@plt+0x1ef64> │ │ │ │ + ldr r7, [pc, #36] @ 2ad40 <__cxa_atexit@plt+0x1ef78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andseq r3, r8, #28, 22 @ 0x7000 │ │ │ │ - andseq r3, r8, #244, 20 @ 0xf4000 │ │ │ │ - andeq r1, r0, sl, ror #26 │ │ │ │ + ldr r7, [pc, #16] @ 2ad44 <__cxa_atexit@plt+0x1ef7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r7, r8, #248, 12 @ 0xf800000 │ │ │ │ + andseq r7, r8, #216, 12 @ 0xd800000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2ea0c <__cxa_atexit@plt+0x22c44> │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r0, [pc, #32] @ 2ea18 <__cxa_atexit@plt+0x22c50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r3, r8, #120, 20 @ 0x78000 │ │ │ │ - andeq r7, r3, #116, 30 @ 0x1d0 │ │ │ │ - andeq r5, r0, sl, ror #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #32]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 2ea58 <__cxa_atexit@plt+0x22c90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 2ea5c <__cxa_atexit@plt+0x22c94> │ │ │ │ + ldr r3, [pc, #36] @ 2ad7c <__cxa_atexit@plt+0x1efb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - b 25774 <__cxa_atexit@plt+0x199ac> │ │ │ │ - andseq r3, r8, #200, 18 @ 0x320000 │ │ │ │ - andseq r3, r8, #208, 18 @ 0x340000 │ │ │ │ - andeq r7, r3, #124, 30 @ 0x1f0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 2ad80 <__cxa_atexit@plt+0x1efb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r8, #188, 12 @ 0xbc00000 │ │ │ │ + andseq r7, r8, #160, 12 @ 0xa000000 │ │ │ │ + andeq ip, r3, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2eab4 <__cxa_atexit@plt+0x22cec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 2eabc <__cxa_atexit@plt+0x22cf4> │ │ │ │ + bhi 2add0 <__cxa_atexit@plt+0x1f008> │ │ │ │ + ldr r2, [pc, #52] @ 2add8 <__cxa_atexit@plt+0x1f010> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ 2addc <__cxa_atexit@plt+0x1f014> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #44] @ 2eac0 <__cxa_atexit@plt+0x22cf8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 2eac4 <__cxa_atexit@plt+0x22cfc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #28] @ 2ade0 <__cxa_atexit@plt+0x1f018> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 2e680 <__cxa_atexit@plt+0x228b8> │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r3, r8, #100, 18 @ 0x190000 │ │ │ │ - andseq r3, r8, #140, 18 @ 0x230000 │ │ │ │ - andseq r3, r8, #16, 20 @ 0x10000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2eb18 <__cxa_atexit@plt+0x22d50> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 2eb2c <__cxa_atexit@plt+0x22d64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r8, #248, 18 @ 0x3e0000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andseq r7, r8, #56, 12 @ 0x3800000 │ │ │ │ + andseq r7, r8, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2eb78 <__cxa_atexit@plt+0x22db0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r7, [r7, r2] │ │ │ │ - ldr r2, [pc, #40] @ 2eb8c <__cxa_atexit@plt+0x22dc4> │ │ │ │ + bcc 2ae18 <__cxa_atexit@plt+0x1f050> │ │ │ │ + ldr r2, [pc, #28] @ 2ae24 <__cxa_atexit@plt+0x1f05c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r8, #152, 18 @ 0x260000 │ │ │ │ - andeq r7, r3, #88, 28 @ 0x580 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ec20 <__cxa_atexit@plt+0x22e58> │ │ │ │ - ldr lr, [pc, #116] @ 2ec28 <__cxa_atexit@plt+0x22e60> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #31] │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2ec14 <__cxa_atexit@plt+0x22e4c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 2ec38 <__cxa_atexit@plt+0x22e70> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r7, r3, #192, 26 @ 0x3000 │ │ │ │ - andeq r1, r0, sl, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2ecfc <__cxa_atexit@plt+0x22f34> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 2eca8 <__cxa_atexit@plt+0x22ee0> │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 2ecbc <__cxa_atexit@plt+0x22ef4> │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 2ed14 <__cxa_atexit@plt+0x22f4c> │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andseq r7, r8, #0, 12 │ │ │ │ + andeq ip, r3, #12, 20 @ 0xc000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2aeac <__cxa_atexit@plt+0x1f0e4> │ │ │ │ + ldr r2, [pc, #108] @ 2aeb8 <__cxa_atexit@plt+0x1f0f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 2aebc <__cxa_atexit@plt+0x1f0f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2aea4 <__cxa_atexit@plt+0x1f0dc> │ │ │ │ + ldr r3, [pc, #76] @ 2aec0 <__cxa_atexit@plt+0x1f0f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2aea4 <__cxa_atexit@plt+0x1f0dc> │ │ │ │ + ldr r3, [pc, #56] @ 2aec4 <__cxa_atexit@plt+0x1f0fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 2aec8 <__cxa_atexit@plt+0x1f100> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c497c8 <__cxa_atexit@plt+0x1c3da00> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 2ed0c <__cxa_atexit@plt+0x22f44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 2ed10 <__cxa_atexit@plt+0x22f48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str ip, [r5, #32] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r7, r3, #196, 24 @ 0xc400 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andseq r7, r8, #144, 10 @ 0x24000000 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andseq r7, r8, #248, 12 @ 0xf800000 │ │ │ │ + andeq ip, r3, #104, 18 @ 0x1a0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 2edd0 <__cxa_atexit@plt+0x23008> │ │ │ │ + ldr r3, [pc, #56] @ 2af18 <__cxa_atexit@plt+0x1f150> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2edb8 <__cxa_atexit@plt+0x22ff0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2edc0 <__cxa_atexit@plt+0x22ff8> │ │ │ │ - ldr r8, [pc, #132] @ 2edd4 <__cxa_atexit@plt+0x2300c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r3, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r1, [pc, #84] @ 2edd8 <__cxa_atexit@plt+0x23010> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - ldr r7, [pc, #56] @ 2eddc <__cxa_atexit@plt+0x23014> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 2e680 <__cxa_atexit@plt+0x228b8> │ │ │ │ + beq 2af10 <__cxa_atexit@plt+0x1f148> │ │ │ │ + ldr r3, [pc, #36] @ 2af1c <__cxa_atexit@plt+0x1f154> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 2af20 <__cxa_atexit@plt+0x1f158> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c497c8 <__cxa_atexit@plt+0x1c3da00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r3, r8, #96, 14 @ 0x1800000 │ │ │ │ - andseq r3, r8, #176, 12 @ 0xb000000 │ │ │ │ - andseq r3, r8, #140, 12 @ 0x8c00000 │ │ │ │ - andeq r7, r3, #252, 22 @ 0x3f000 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andseq r7, r8, #140, 12 @ 0x8c00000 │ │ │ │ + andeq ip, r3, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 2af50 <__cxa_atexit@plt+0x1f188> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 2af54 <__cxa_atexit@plt+0x1f18c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c497c8 <__cxa_atexit@plt+0x1c3da00> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andseq r7, r8, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2ee6c <__cxa_atexit@plt+0x230a4> │ │ │ │ - ldr r8, [pc, #112] @ 2ee78 <__cxa_atexit@plt+0x230b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #64] @ 2ee7c <__cxa_atexit@plt+0x230b4> │ │ │ │ + bcc 2af8c <__cxa_atexit@plt+0x1f1c4> │ │ │ │ + ldr r2, [pc, #40] @ 2afa4 <__cxa_atexit@plt+0x1f1dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 2afa8 <__cxa_atexit@plt+0x1f1e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andseq r7, r8, #140, 8 @ 0x8c000000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq ip, r3, #148, 16 @ 0x940000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b004 <__cxa_atexit@plt+0x1f23c> │ │ │ │ + ldr r2, [pc, #64] @ 2b00c <__cxa_atexit@plt+0x1f244> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ 2b010 <__cxa_atexit@plt+0x1f248> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r7, [pc, #36] @ 2ee80 <__cxa_atexit@plt+0x230b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, ip │ │ │ │ - b 2e680 <__cxa_atexit@plt+0x228b8> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r3, r8, #168, 12 @ 0xa800000 │ │ │ │ - andseq r3, r8, #248, 10 @ 0x3e000000 │ │ │ │ - andseq r3, r8, #212, 10 @ 0x35000000 │ │ │ │ - andeq r7, r3, #88, 22 @ 0x16000 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2eee8 <__cxa_atexit@plt+0x23120> │ │ │ │ - ldr lr, [pc, #72] @ 2eef4 <__cxa_atexit@plt+0x2312c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ 2eef8 <__cxa_atexit@plt+0x23130> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2aff8 <__cxa_atexit@plt+0x1f230> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 2b190 <__cxa_atexit@plt+0x1f3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r7, r3, #224, 20 @ 0xe0000 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ + andseq r7, r8, #16, 8 @ 0x10000000 │ │ │ │ + andeq ip, r3, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #100] @ 2ef78 <__cxa_atexit@plt+0x231b0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 2b190 <__cxa_atexit@plt+0x1f3c8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2b0a4 <__cxa_atexit@plt+0x1f2dc> │ │ │ │ + ldr r2, [pc, #100] @ 2b0b0 <__cxa_atexit@plt+0x1f2e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #92] @ 2b0b4 <__cxa_atexit@plt+0x1f2ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2ef60 <__cxa_atexit@plt+0x23198> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2ef6c <__cxa_atexit@plt+0x231a4> │ │ │ │ - ldr r2, [pc, #68] @ 2ef7c <__cxa_atexit@plt+0x231b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + beq 2b09c <__cxa_atexit@plt+0x1f2d4> │ │ │ │ + ldr r3, [pc, #68] @ 2b0b8 <__cxa_atexit@plt+0x1f2f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 2ef80 <__cxa_atexit@plt+0x231b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2e680 <__cxa_atexit@plt+0x228b8> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b09c <__cxa_atexit@plt+0x1f2d4> │ │ │ │ + ldr r3, [pc, #48] @ 2b0bc <__cxa_atexit@plt+0x1f2f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r3, r8, #120, 10 @ 0x1e000000 │ │ │ │ - andseq r3, r8, #216, 8 @ 0xd8000000 │ │ │ │ - andeq r7, r3, #88, 20 @ 0x58000 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2efd4 <__cxa_atexit@plt+0x2320c> │ │ │ │ - ldr r2, [pc, #52] @ 2efe0 <__cxa_atexit@plt+0x23218> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andseq r7, r8, #144, 6 @ 0x40000002 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 2b100 <__cxa_atexit@plt+0x1f338> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 2efe4 <__cxa_atexit@plt+0x2321c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2e680 <__cxa_atexit@plt+0x228b8> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r3, r8, #4, 10 @ 0x1000000 │ │ │ │ - andseq r3, r8, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b0f8 <__cxa_atexit@plt+0x1f330> │ │ │ │ + ldr r3, [pc, #28] @ 2b104 <__cxa_atexit@plt+0x1f33c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2b128 <__cxa_atexit@plt+0x1f360> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2f038 <__cxa_atexit@plt+0x23270> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 2f04c <__cxa_atexit@plt+0x23284> │ │ │ │ + bcc 2b160 <__cxa_atexit@plt+0x1f398> │ │ │ │ + ldr r2, [pc, #40] @ 2b178 <__cxa_atexit@plt+0x1f3b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq r3, r8, #216, 8 @ 0xd8000000 │ │ │ │ - andeq r7, r3, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2f0c0 <__cxa_atexit@plt+0x232f8> │ │ │ │ - ldr r3, [pc, #84] @ 2f0c8 <__cxa_atexit@plt+0x23300> │ │ │ │ + ldr r3, [pc, #20] @ 2b17c <__cxa_atexit@plt+0x1f3b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2f0b0 <__cxa_atexit@plt+0x232e8> │ │ │ │ - ldr r7, [pc, #52] @ 2f0cc <__cxa_atexit@plt+0x23304> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r7, r8, #24, 6 @ 0x60000000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq ip, r3, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b284 <__cxa_atexit@plt+0x1f4bc> │ │ │ │ + ldr r7, [pc, #264] @ 2b2ac <__cxa_atexit@plt+0x1f4e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 2b260 <__cxa_atexit@plt+0x1f498> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2b270 <__cxa_atexit@plt+0x1f4a8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #84 @ 0x54 │ │ │ │ + cmp r7, r9 │ │ │ │ + bcc 2b294 <__cxa_atexit@plt+0x1f4cc> │ │ │ │ + ldr r7, [pc, #232] @ 2b2b8 <__cxa_atexit@plt+0x1f4f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #228] @ 2b2bc <__cxa_atexit@plt+0x1f4f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [pc, #224] @ 2b2c0 <__cxa_atexit@plt+0x1f4f8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #220] @ 2b2c4 <__cxa_atexit@plt+0x1f4fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r9, #19 │ │ │ │ + ldr sl, [pc, #208] @ 2b2c8 <__cxa_atexit@plt+0x1f500> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r3, [r1, #24]! │ │ │ │ + mov r3, r6 │ │ │ │ + str ip, [r3, #36]! @ 0x24 │ │ │ │ + ldr r8, [pc, #180] @ 2b2cc <__cxa_atexit@plt+0x1f504> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov ip, r6 │ │ │ │ + str r8, [ip, #48]! @ 0x30 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #32] │ │ │ │ + add lr, r6, #56 @ 0x38 │ │ │ │ + stm lr, {r6, sl, ip} │ │ │ │ + str r3, [r6, #68] @ 0x44 │ │ │ │ + ldr r3, [pc, #140] @ 2b2d0 <__cxa_atexit@plt+0x1f508> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #72] @ 0x48 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str r1, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r9, #6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 2b2b4 <__cxa_atexit@plt+0x1f4ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2b2b0 <__cxa_atexit@plt+0x1f4e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r7, r3, #116, 18 @ 0x1d0000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r7, #84 @ 0x54 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq ip, r3, #188, 10 @ 0x2f000000 │ │ │ │ + andseq r7, r8, #136, 2 @ 0x22 │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + @ instruction: 0xfffffc48 │ │ │ │ + andseq r7, r8, #16, 4 │ │ │ │ + andseq r7, r8, #116, 4 @ 0x40000007 │ │ │ │ + andseq r7, r8, #168, 2 @ 0x2a │ │ │ │ + andeq ip, r3, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 2f100 <__cxa_atexit@plt+0x23338> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2b398 <__cxa_atexit@plt+0x1f5d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 2b3ac <__cxa_atexit@plt+0x1f5e4> │ │ │ │ + ldr r2, [pc, #188] @ 2b3c0 <__cxa_atexit@plt+0x1f5f8> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #184] @ 2b3c4 <__cxa_atexit@plt+0x1f5fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #180] @ 2b3c8 <__cxa_atexit@plt+0x1f600> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #176] @ 2b3cc <__cxa_atexit@plt+0x1f604> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r9, #19 │ │ │ │ + ldr sl, [pc, #160] @ 2b3d0 <__cxa_atexit@plt+0x1f608> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #24]! │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #136] @ 2b3d4 <__cxa_atexit@plt+0x1f60c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #48]! @ 0x30 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + str r3, [r6, #44] @ 0x2c │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + str sl, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + ldr r3, [pc, #92] @ 2b3d8 <__cxa_atexit@plt+0x1f610> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ + str r7, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r9, #6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 2b3bc <__cxa_atexit@plt+0x1f5f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r7, r8, #96 @ 0x60 │ │ │ │ + @ instruction: 0xfffffa88 │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + andseq r7, r8, #216 @ 0xd8 │ │ │ │ + andseq r7, r8, #64, 2 │ │ │ │ + andseq r7, r8, #112 @ 0x70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b458 <__cxa_atexit@plt+0x1f690> │ │ │ │ + ldr r2, [pc, #128] @ 2b478 <__cxa_atexit@plt+0x1f6b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + sub r2, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b460 <__cxa_atexit@plt+0x1f698> │ │ │ │ + ldr r3, [pc, #104] @ 2b47c <__cxa_atexit@plt+0x1f6b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #96] @ 2b480 <__cxa_atexit@plt+0x1f6b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r2, r3, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 2b44c <__cxa_atexit@plt+0x1f684> │ │ │ │ + mov r7, r2 │ │ │ │ + b 2b864 <__cxa_atexit@plt+0x1fa9c> │ │ │ │ + ldr r0, [r3, #1]! │ │ │ │ mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r7, r3, #64, 18 @ 0x100000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #100 @ 0x64 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 2f2b0 <__cxa_atexit@plt+0x234e8> │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r0, [pc, #392] @ 2f2bc <__cxa_atexit@plt+0x234f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r6, [pc, #344] @ 2f2c0 <__cxa_atexit@plt+0x234f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, lr │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r6, [r3, #24]! │ │ │ │ - ldr r0, [pc, #324] @ 2f2c4 <__cxa_atexit@plt+0x234fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, r1 │ │ │ │ - str r0, [r2, #12]! │ │ │ │ - str r2, [r1, #28] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr fp, [r0, #8]! │ │ │ │ - ldr r8, [r0, #4] │ │ │ │ - ldr r9, [r0, #16] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str r8, [r1, #32] │ │ │ │ - ldr r6, [pc, #284] @ 2f2c8 <__cxa_atexit@plt+0x23500> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov sl, r1 │ │ │ │ - str r6, [sl, #40]! @ 0x28 │ │ │ │ - mov r6, r1 │ │ │ │ - str sl, [r6, #80]! @ 0x50 │ │ │ │ - ldr sl, [pc, #264] @ 2f2cc <__cxa_atexit@plt+0x23504> │ │ │ │ - add sl, pc, sl │ │ │ │ - str fp, [r1, #44] @ 0x2c │ │ │ │ - str r8, [r1, #48] @ 0x30 │ │ │ │ - str r9, [r1, #52] @ 0x34 │ │ │ │ - str r1, [r1, #20] │ │ │ │ - str r1, [r1, #36] @ 0x24 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ - str r8, [r1, #64] @ 0x40 │ │ │ │ - str r1, [r1, #68] @ 0x44 │ │ │ │ - str fp, [r1, #72] @ 0x48 │ │ │ │ - str r3, [r1, #76] @ 0x4c │ │ │ │ - str sl, [r1, #56]! @ 0x38 │ │ │ │ - ldr fp, [r0, #-4] │ │ │ │ - cmp fp, ip │ │ │ │ - bge 2f248 <__cxa_atexit@plt+0x23480> │ │ │ │ - ldr r2, [pc, #208] @ 2f2d4 <__cxa_atexit@plt+0x2350c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #204] @ 2f2d8 <__cxa_atexit@plt+0x23510> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 2b484 <__cxa_atexit@plt+0x1f6bc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r8, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, ip, asr #8 │ │ │ │ + andseq r6, r8, #224, 30 @ 0x380 │ │ │ │ + andseq r6, r8, #152, 30 @ 0x260 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b500 <__cxa_atexit@plt+0x1f738> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #104] @ 2b518 <__cxa_atexit@plt+0x1f750> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b50c <__cxa_atexit@plt+0x1f744> │ │ │ │ + ldr r3, [pc, #84] @ 2b51c <__cxa_atexit@plt+0x1f754> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [lr, #88] @ 0x58 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [lr, #92] @ 0x5c │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [lr, #96] @ 0x60 │ │ │ │ - str fp, [lr, #100] @ 0x64 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r2, [pc, #128] @ 2f2d0 <__cxa_atexit@plt+0x23508> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #12] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 2f2a0 <__cxa_atexit@plt+0x234d8> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 2f3ac <__cxa_atexit@plt+0x235e4> │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2b4f4 <__cxa_atexit@plt+0x1f72c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2b864 <__cxa_atexit@plt+0x1fa9c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ - mov r3, #100 @ 0x64 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffea94 │ │ │ │ - @ instruction: 0xffffeca8 │ │ │ │ - @ instruction: 0xffffebac │ │ │ │ - @ instruction: 0xfffff2b8 │ │ │ │ - @ instruction: 0xfffff4b8 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r7, r3, #0, 14 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #84] @ 2f348 <__cxa_atexit@plt+0x23580> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2f330 <__cxa_atexit@plt+0x23568> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r8, #56, 30 @ 0xe0 │ │ │ │ + muleq r0, r8, r3 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2b5b4 <__cxa_atexit@plt+0x1f7ec> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r0, [pc, #140] @ 2b5d8 <__cxa_atexit@plt+0x1f810> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2f33c <__cxa_atexit@plt+0x23574> │ │ │ │ - ldr r2, [pc, #52] @ 2f34c <__cxa_atexit@plt+0x23584> │ │ │ │ + sub r8, r1, #1 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2b5c4 <__cxa_atexit@plt+0x1f7fc> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne 2b574 <__cxa_atexit@plt+0x1f7ac> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r2, [pc, #96] @ 2b5dc <__cxa_atexit@plt+0x1f814> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #88] @ 2b5e0 <__cxa_atexit@plt+0x1f818> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 2e680 <__cxa_atexit@plt+0x228b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r1, [pc, #76] @ 2b5e4 <__cxa_atexit@plt+0x1f81c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r3, r8, #152, 2 @ 0x26 │ │ │ │ - andeq r7, r3, #140, 12 @ 0x8c00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r8, #156, 28 @ 0x9c0 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andseq r6, r8, #104, 28 @ 0x680 │ │ │ │ + andseq r6, r8, #84, 28 @ 0x540 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2f390 <__cxa_atexit@plt+0x235c8> │ │ │ │ - ldr r2, [pc, #36] @ 2f39c <__cxa_atexit@plt+0x235d4> │ │ │ │ + bcc 2b664 <__cxa_atexit@plt+0x1f89c> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne 2b620 <__cxa_atexit@plt+0x1f858> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #76] @ 2b674 <__cxa_atexit@plt+0x1f8ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 2b678 <__cxa_atexit@plt+0x1f8b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 2b67c <__cxa_atexit@plt+0x1f8b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 2e680 <__cxa_atexit@plt+0x228b8> │ │ │ │ - mov r3, #8 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r3, r8, #56, 2 │ │ │ │ - andeq r7, r3, #76, 12 @ 0x4c00000 │ │ │ │ - andeq r0, r0, sl, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #40]! @ 0x28 │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2f470 <__cxa_atexit@plt+0x236a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2f494 <__cxa_atexit@plt+0x236cc> │ │ │ │ - ldr r2, [pc, #204] @ 2f4b0 <__cxa_atexit@plt+0x236e8> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andseq r6, r8, #192, 26 @ 0x3000 │ │ │ │ + andseq r6, r8, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 2b738 <__cxa_atexit@plt+0x1f970> │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + cmp r8, #0 │ │ │ │ + ble 2b6e0 <__cxa_atexit@plt+0x1f918> │ │ │ │ + ldr r3, [pc, #180] @ 2b760 <__cxa_atexit@plt+0x1f998> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 2b74c <__cxa_atexit@plt+0x1f984> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne 2b6f0 <__cxa_atexit@plt+0x1f928> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #108] @ 2b764 <__cxa_atexit@plt+0x1f99c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r1, [pc, #156] @ 2f4b4 <__cxa_atexit@plt+0x236ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [pc, #104] @ 2b768 <__cxa_atexit@plt+0x1f9a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + ldr r2, [pc, #84] @ 2b76c <__cxa_atexit@plt+0x1f9a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [pc, #120] @ 2f4b8 <__cxa_atexit@plt+0x236f0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 2f4a8 <__cxa_atexit@plt+0x236e0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #36] @ 2f4ac <__cxa_atexit@plt+0x236e4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 2e680 <__cxa_atexit@plt+0x228b8> │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r2, r8, #168, 30 @ 0x2a0 │ │ │ │ - andseq r3, r8, #44 @ 0x2c │ │ │ │ - @ instruction: 0xfffff684 │ │ │ │ - @ instruction: 0xfffff784 │ │ │ │ - andseq r3, r8, #220 @ 0xdc │ │ │ │ - andeq r7, r3, #136, 10 @ 0x22000000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + andseq r6, r8, #240, 24 @ 0xf000 │ │ │ │ + andseq r6, r8, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 2f58c <__cxa_atexit@plt+0x237c4> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b7d4 <__cxa_atexit@plt+0x1fa0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #8 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2f598 <__cxa_atexit@plt+0x237d0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #208] @ 2f5c4 <__cxa_atexit@plt+0x237fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ + bcc 2b7e0 <__cxa_atexit@plt+0x1fa18> │ │ │ │ + ldr r2, [pc, #80] @ 2b7f0 <__cxa_atexit@plt+0x1fa28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 2b7f4 <__cxa_atexit@plt+0x1fa2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ - ldr r7, [pc, #184] @ 2f5c8 <__cxa_atexit@plt+0x23800> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 2f5a8 <__cxa_atexit@plt+0x237e0> │ │ │ │ - ldr lr, [pc, #152] @ 2f5cc <__cxa_atexit@plt+0x23804> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #148] @ 2f5d0 <__cxa_atexit@plt+0x23808> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2f57c <__cxa_atexit@plt+0x237b4> │ │ │ │ - ldr r7, [pc, #108] @ 2f5d4 <__cxa_atexit@plt+0x2380c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #40] @ 2f5d8 <__cxa_atexit@plt+0x23810> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andseq r2, r8, #252, 28 @ 0xfc0 │ │ │ │ - andseq r2, r8, #96, 30 @ 0x180 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - andseq r2, r8, #120, 30 @ 0x1e0 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - andseq r2, r8, #4, 30 │ │ │ │ - andeq r7, r3, #132, 14 @ 0x2100000 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andseq r6, r8, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2f66c <__cxa_atexit@plt+0x238a4> │ │ │ │ - ldr lr, [pc, #116] @ 2f674 <__cxa_atexit@plt+0x238ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi 2b850 <__cxa_atexit@plt+0x1fa88> │ │ │ │ + ldr r3, [pc, #64] @ 2b858 <__cxa_atexit@plt+0x1fa90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2f660 <__cxa_atexit@plt+0x23898> │ │ │ │ + beq 2b844 <__cxa_atexit@plt+0x1fa7c> │ │ │ │ mov r7, r8 │ │ │ │ - b 2f684 <__cxa_atexit@plt+0x238bc> │ │ │ │ + b 2b864 <__cxa_atexit@plt+0x1fa9c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r7, r3, #236, 12 @ 0xec00000 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2f754 <__cxa_atexit@plt+0x2398c> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 2f6f0 <__cxa_atexit@plt+0x23928> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 2f704 <__cxa_atexit@plt+0x2393c> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 2f76c <__cxa_atexit@plt+0x239a4> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2b8c0 <__cxa_atexit@plt+0x1faf8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #100] @ 2b8e8 <__cxa_atexit@plt+0x1fb20> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 2f764 <__cxa_atexit@plt+0x2399c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 2f768 <__cxa_atexit@plt+0x239a0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 2d354 <__cxa_atexit@plt+0x2158c> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r2, r8, #36, 26 @ 0x900 │ │ │ │ - andseq r2, r8, #252, 24 @ 0xfc00 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r7, r3, #152, 8 @ 0x98000000 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 2f7a4 <__cxa_atexit@plt+0x239dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 2d354 <__cxa_atexit@plt+0x2158c> │ │ │ │ - andseq r2, r8, #168, 24 @ 0xa800 │ │ │ │ - andeq r7, r3, #200, 10 @ 0x32000000 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2fa88 <__cxa_atexit@plt+0x23cc0> │ │ │ │ - str sl, [sp, #16] │ │ │ │ - str r5, [sp] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str fp, [sp, #28] │ │ │ │ - ldr r5, [r8, #3] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - add ip, r8, #11 │ │ │ │ - ldm ip, {r0, r4, fp, ip} │ │ │ │ - add r5, r1, r9 │ │ │ │ - add r5, r5, r0 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - sub r5, r4, r9 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - cmp r5, #1 │ │ │ │ - blt 2f850 <__cxa_atexit@plt+0x23a88> │ │ │ │ - add r2, r1, r0 │ │ │ │ - add sl, r2, r9 │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb lr, [sl, r2] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 2f8d8 <__cxa_atexit@plt+0x23b10> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 2f938 <__cxa_atexit@plt+0x23b70> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 2f998 <__cxa_atexit@plt+0x23bd0> │ │ │ │ - sxtb r4, lr │ │ │ │ - cmn r4, #1 │ │ │ │ - ble 2f9f8 <__cxa_atexit@plt+0x23c30> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r5, r2 │ │ │ │ - bne 2f81c <__cxa_atexit@plt+0x23a54> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - stmdb r3, {r4, r5} │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 2fa94 <__cxa_atexit@plt+0x23ccc> │ │ │ │ - ldr lr, [pc, #592] @ 2faf8 <__cxa_atexit@plt+0x23d30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r2 │ │ │ │ - b 2fa7c <__cxa_atexit@plt+0x23cb4> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 2fa4c <__cxa_atexit@plt+0x23c84> │ │ │ │ - ldr r7, [pc, #444] @ 2faf0 <__cxa_atexit@plt+0x23d28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2fac4 <__cxa_atexit@plt+0x23cfc> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 2fa4c <__cxa_atexit@plt+0x23c84> │ │ │ │ - ldr r7, [pc, #352] @ 2faf4 <__cxa_atexit@plt+0x23d2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2fac4 <__cxa_atexit@plt+0x23cfc> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 2fa4c <__cxa_atexit@plt+0x23c84> │ │ │ │ - ldr r7, [pc, #244] @ 2fae8 <__cxa_atexit@plt+0x23d20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2fac4 <__cxa_atexit@plt+0x23cfc> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 2fabc <__cxa_atexit@plt+0x23cf4> │ │ │ │ - ldr lr, [pc, #144] @ 2fae4 <__cxa_atexit@plt+0x23d1c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r0, r1, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 2fd3c <__cxa_atexit@plt+0x23f74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b8d4 <__cxa_atexit@plt+0x1fb0c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #68] @ 2b8ec <__cxa_atexit@plt+0x1fb24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b8e0 <__cxa_atexit@plt+0x1fb18> │ │ │ │ + b 2b938 <__cxa_atexit@plt+0x1fb70> │ │ │ │ + ldr r7, [pc, #40] @ 2b8f0 <__cxa_atexit@plt+0x1fb28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 2fafc <__cxa_atexit@plt+0x23d34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #40] @ 2faec <__cxa_atexit@plt+0x23d24> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andseq r6, r8, #56, 22 @ 0xe000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ 2b92c <__cxa_atexit@plt+0x1fb64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b924 <__cxa_atexit@plt+0x1fb5c> │ │ │ │ + b 2b938 <__cxa_atexit@plt+0x1fb70> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2b9ac <__cxa_atexit@plt+0x1fbe4> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #184] @ 2ba0c <__cxa_atexit@plt+0x1fc44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 2b9e4 <__cxa_atexit@plt+0x1fc1c> │ │ │ │ + ldr r7, [pc, #156] @ 2ba10 <__cxa_atexit@plt+0x1fc48> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3, #-52]! @ 0xffffffcc │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r2, r8, #192, 20 @ 0xc0000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andseq r2, r8, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r7, r3, #116, 4 @ 0x40000007 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2fb50 <__cxa_atexit@plt+0x23d88> │ │ │ │ - ldr lr, [pc, #64] @ 2fb68 <__cxa_atexit@plt+0x23da0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 2fd3c <__cxa_atexit@plt+0x23f74> │ │ │ │ - ldr r3, [pc, #20] @ 2fb6c <__cxa_atexit@plt+0x23da4> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b9f4 <__cxa_atexit@plt+0x1fc2c> │ │ │ │ + ldr r3, [pc, #120] @ 2ba14 <__cxa_atexit@plt+0x1fc4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r2, r8, #236, 18 @ 0x3b0000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r7, r3, #4, 4 @ 0x40000000 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2fbc0 <__cxa_atexit@plt+0x23df8> │ │ │ │ - ldr lr, [pc, #60] @ 2fbd8 <__cxa_atexit@plt+0x23e10> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 2fd3c <__cxa_atexit@plt+0x23f74> │ │ │ │ - ldr r3, [pc, #20] @ 2fbdc <__cxa_atexit@plt+0x23e14> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2b9fc <__cxa_atexit@plt+0x1fc34> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [pc, #72] @ 2ba18 <__cxa_atexit@plt+0x1fc50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andseq r6, r8, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #52] @ 2ba68 <__cxa_atexit@plt+0x1fca0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2ba60 <__cxa_atexit@plt+0x1fc98> │ │ │ │ + ldr r3, [pc, #28] @ 2ba6c <__cxa_atexit@plt+0x1fca4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r2, r8, #120, 18 @ 0x1e0000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r7, r3, #148, 2 @ 0x25 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2fc30 <__cxa_atexit@plt+0x23e68> │ │ │ │ - ldr lr, [pc, #60] @ 2fc48 <__cxa_atexit@plt+0x23e80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 2fd3c <__cxa_atexit@plt+0x23f74> │ │ │ │ - ldr r3, [pc, #20] @ 2fc4c <__cxa_atexit@plt+0x23e84> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2ba90 <__cxa_atexit@plt+0x1fcc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r2, r8, #8, 18 @ 0x20000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r7, r3, #36, 2 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2fca0 <__cxa_atexit@plt+0x23ed8> │ │ │ │ - ldr lr, [pc, #60] @ 2fcb8 <__cxa_atexit@plt+0x23ef0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 2fd3c <__cxa_atexit@plt+0x23f74> │ │ │ │ - ldr r3, [pc, #20] @ 2fcbc <__cxa_atexit@plt+0x23ef4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #84] @ 2bafc <__cxa_atexit@plt+0x1fd34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2baf4 <__cxa_atexit@plt+0x1fd2c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #56] @ 2bb00 <__cxa_atexit@plt+0x1fd38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r2, r8, #152, 16 @ 0x980000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r7, r3, #180 @ 0xb4 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2fd10 <__cxa_atexit@plt+0x23f48> │ │ │ │ - ldr lr, [pc, #60] @ 2fd28 <__cxa_atexit@plt+0x23f60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 2fd3c <__cxa_atexit@plt+0x23f74> │ │ │ │ - ldr r3, [pc, #20] @ 2fd2c <__cxa_atexit@plt+0x23f64> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2baf4 <__cxa_atexit@plt+0x1fd2c> │ │ │ │ + ldr r3, [pc, #32] @ 2bb04 <__cxa_atexit@plt+0x1fd3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r2, r8, #40, 16 @ 0x280000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r7, r3, #68 @ 0x44 │ │ │ │ - andeq r7, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2fe24 <__cxa_atexit@plt+0x2405c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #48]! @ 0x30 │ │ │ │ - ldr r1, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r3, #-16] │ │ │ │ - ldr lr, [r3, #-4] │ │ │ │ - add r1, r7, r1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 2fddc <__cxa_atexit@plt+0x24014> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [pc, #200] @ 2fe4c <__cxa_atexit@plt+0x24084> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2fe3c <__cxa_atexit@plt+0x24074> │ │ │ │ - ldr r3, [pc, #172] @ 2fe50 <__cxa_atexit@plt+0x24088> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #28]! │ │ │ │ - stmib r7, {r0, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2fe14 <__cxa_atexit@plt+0x2404c> │ │ │ │ - ldr r7, [pc, #140] @ 2fe54 <__cxa_atexit@plt+0x2408c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [pc, #100] @ 2fe48 <__cxa_atexit@plt+0x24080> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - str r0, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 2fe04 <__cxa_atexit@plt+0x2403c> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b 2fe68 <__cxa_atexit@plt+0x240a0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #52] @ 2bb50 <__cxa_atexit@plt+0x1fd88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2bb48 <__cxa_atexit@plt+0x1fd80> │ │ │ │ + ldr r3, [pc, #28] @ 2bb54 <__cxa_atexit@plt+0x1fd8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 2fe58 <__cxa_atexit@plt+0x24090> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r9, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2bb78 <__cxa_atexit@plt+0x1fdb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r9, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ 2bbb0 <__cxa_atexit@plt+0x1fde8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2bba8 <__cxa_atexit@plt+0x1fde0> │ │ │ │ + b 2bbbc <__cxa_atexit@plt+0x1fdf4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andseq r2, r8, #236, 12 @ 0xec00000 │ │ │ │ - @ instruction: 0xfffff334 │ │ │ │ - @ instruction: 0xfffff344 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - andeq r6, r3, #24, 30 @ 0x60 │ │ │ │ - andeq pc, r0, ip, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2ff44 <__cxa_atexit@plt+0x2417c> │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 2ffd8 <__cxa_atexit@plt+0x24210> │ │ │ │ - ldr r1, [pc, #392] @ 30024 <__cxa_atexit@plt+0x2425c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r2, [pc, #368] @ 30028 <__cxa_atexit@plt+0x24260> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r2, r0, r9, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2bce8 <__cxa_atexit@plt+0x1ff20> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr lr, [r5, #24] │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r0, r0, r1 │ │ │ │ + add r0, r0, r2 │ │ │ │ + cmp r0, r7 │ │ │ │ + bge 2bca0 <__cxa_atexit@plt+0x1fed8> │ │ │ │ + add ip, r3, #16 │ │ │ │ + ldr r8, [pc, #244] @ 2bcf4 <__cxa_atexit@plt+0x1ff2c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #240] @ 2bcf8 <__cxa_atexit@plt+0x1ff30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [pc, #236] @ 2bcfc <__cxa_atexit@plt+0x1ff34> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + ldr r2, [pc, #228] @ 2bd00 <__cxa_atexit@plt+0x1ff38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #360] @ 3002c <__cxa_atexit@plt+0x24264> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r3, #82 @ 0x52 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - ldr r1, [pc, #324] @ 30030 <__cxa_atexit@plt+0x24268> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + sub r2, r6, #54 @ 0x36 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + str r8, [r5, #24]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r2, [pc, #152] @ 2bd04 <__cxa_atexit@plt+0x1ff3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str sl, [r3, #52] @ 0x34 │ │ │ │ + str r9, [r3, #60] @ 0x3c │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2bce0 <__cxa_atexit@plt+0x1ff18> │ │ │ │ + b 2b864 <__cxa_atexit@plt+0x1fa9c> │ │ │ │ + add r1, r3, #4 │ │ │ │ + ldr r2, [pc, #92] @ 2bd08 <__cxa_atexit@plt+0x1ff40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + str r1, [r3, #28]! │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #284] @ 30034 <__cxa_atexit@plt+0x2426c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #68] @ 2bd0c <__cxa_atexit@plt+0x1ff44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r2, lr} │ │ │ │ + sub r7, r6, #38 @ 0x26 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 2ffe0 <__cxa_atexit@plt+0x24218> │ │ │ │ - ldr r2, [pc, #184] @ 30010 <__cxa_atexit@plt+0x24248> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, sl} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r6, r5, #8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 2fff4 <__cxa_atexit@plt+0x2422c> │ │ │ │ - ldr lr, [pc, #160] @ 30014 <__cxa_atexit@plt+0x2424c> │ │ │ │ + ldr r0, [r6, #-6] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + @ instruction: 0xfffffb6c │ │ │ │ + andseq r6, r8, #220, 14 @ 0x3700000 │ │ │ │ + andseq r6, r8, #212, 14 @ 0x3500000 │ │ │ │ + andseq r6, r8, #156, 14 @ 0x2700000 │ │ │ │ + @ instruction: 0xfffff7e0 │ │ │ │ + andseq r6, r8, #36, 14 @ 0x900000 │ │ │ │ + andeq fp, r3, #48, 22 @ 0xc000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 2bd38 <__cxa_atexit@plt+0x1ff70> │ │ │ │ + andeq fp, r3, #20, 22 @ 0x5000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2bddc <__cxa_atexit@plt+0x20014> │ │ │ │ + ldr r3, [pc, #172] @ 2bdfc <__cxa_atexit@plt+0x20034> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r2, #-12] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 2bdb8 <__cxa_atexit@plt+0x1fff0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2bdc4 <__cxa_atexit@plt+0x1fffc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2bde8 <__cxa_atexit@plt+0x20020> │ │ │ │ + ldr r9, [pc, #128] @ 2be04 <__cxa_atexit@plt+0x2003c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #124] @ 2be08 <__cxa_atexit@plt+0x20040> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #156] @ 30018 <__cxa_atexit@plt+0x24250> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldmib r7, {r0, r6} │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #28]! │ │ │ │ - str r6, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2ffc4 <__cxa_atexit@plt+0x241fc> │ │ │ │ - ldr r7, [pc, #112] @ 3001c <__cxa_atexit@plt+0x24254> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str sl, [r5, #4] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r0, [r8, #6] │ │ │ │ + ldr r1, [r2, #-4] │ │ │ │ + str r9, [r2, #-12] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 2b190 <__cxa_atexit@plt+0x1f3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r3, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - b 2ffe4 <__cxa_atexit@plt+0x2421c> │ │ │ │ - mov r7, #8 │ │ │ │ + ldr r7, [pc, #52] @ 2be00 <__cxa_atexit@plt+0x20038> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #36] @ 30020 <__cxa_atexit@plt+0x24258> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andseq r6, r8, #52, 12 @ 0x3400000 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq fp, r3, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2be6c <__cxa_atexit@plt+0x200a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2be80 <__cxa_atexit@plt+0x200b8> │ │ │ │ + ldr r2, [pc, #88] @ 2be94 <__cxa_atexit@plt+0x200cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 2be98 <__cxa_atexit@plt+0x200d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ + b 2b190 <__cxa_atexit@plt+0x1f3c8> │ │ │ │ + ldr r7, [pc, #28] @ 2be90 <__cxa_atexit@plt+0x200c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andseq r2, r8, #24, 10 @ 0x6000000 │ │ │ │ - @ instruction: 0xfffff164 │ │ │ │ - andseq r2, r8, #56, 10 @ 0xe000000 │ │ │ │ - @ instruction: 0xfffff160 │ │ │ │ - andseq r2, r8, #184, 8 @ 0xb8000000 │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - andseq r2, r8, #80, 10 @ 0x14000000 │ │ │ │ - andseq r2, r8, #48, 10 @ 0xc000000 │ │ │ │ - @ instruction: 0xfffff6fc │ │ │ │ - andseq r2, r8, #4, 12 @ 0x400000 │ │ │ │ - andeq r6, r3, #56, 26 @ 0xe00 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 300dc <__cxa_atexit@plt+0x24314> │ │ │ │ - ldr r2, [pc, #136] @ 300e4 <__cxa_atexit@plt+0x2431c> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r6, r8, #140, 10 @ 0x23000000 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r2, [pc, #96] @ 2bf10 <__cxa_atexit@plt+0x20148> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 300c0 <__cxa_atexit@plt+0x242f8> │ │ │ │ - ldr r2, [pc, #104] @ 300e8 <__cxa_atexit@plt+0x24320> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + sub r2, r3, #40 @ 0x28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2bf04 <__cxa_atexit@plt+0x2013c> │ │ │ │ + stmda r5, {r7, r8} │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #56] @ 2bf14 <__cxa_atexit@plt+0x2014c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 300c0 <__cxa_atexit@plt+0x242f8> │ │ │ │ - ldr r3, [pc, #84] @ 300ec <__cxa_atexit@plt+0x24324> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 300cc <__cxa_atexit@plt+0x24304> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - b 2f7b8 <__cxa_atexit@plt+0x239f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 2bef8 <__cxa_atexit@plt+0x20130> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2b864 <__cxa_atexit@plt+0x1fa9c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r6, r3, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffff984 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq fp, r3, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2bfb8 <__cxa_atexit@plt+0x201f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2bfc0 <__cxa_atexit@plt+0x201f8> │ │ │ │ + ldr r1, [pc, #116] @ 2bfdc <__cxa_atexit@plt+0x20214> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [pc, #112] @ 2bfe0 <__cxa_atexit@plt+0x20218> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #108] @ 2bfe4 <__cxa_atexit@plt+0x2021c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #104] @ 2bfe8 <__cxa_atexit@plt+0x20220> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1971e0c <__cxa_atexit@plt+0x1966044> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2bfc8 <__cxa_atexit@plt+0x20200> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 2bfd8 <__cxa_atexit@plt+0x20210> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq fp, r3, #144, 16 @ 0x900000 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffff470 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xfffff880 │ │ │ │ + andeq fp, r3, #84, 16 @ 0x540000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 30160 <__cxa_atexit@plt+0x24398> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ 2c010 <__cxa_atexit@plt+0x20248> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 30148 <__cxa_atexit@plt+0x24380> │ │ │ │ - ldr r3, [pc, #72] @ 30164 <__cxa_atexit@plt+0x2439c> │ │ │ │ + b 2bd38 <__cxa_atexit@plt+0x1ff70> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 2c038 <__cxa_atexit@plt+0x20270> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 30150 <__cxa_atexit@plt+0x24388> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 2f7b8 <__cxa_atexit@plt+0x239f0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + addne r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq fp, r3, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2c08c <__cxa_atexit@plt+0x202c4> │ │ │ │ + ldr r2, [pc, #60] @ 2c094 <__cxa_atexit@plt+0x202cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2c080 <__cxa_atexit@plt+0x202b8> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r6, r3, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 301c0 <__cxa_atexit@plt+0x243f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 301b0 <__cxa_atexit@plt+0x243e8> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 2f7b8 <__cxa_atexit@plt+0x239f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r6, r3, #176, 22 @ 0x2c000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2f7b8 <__cxa_atexit@plt+0x239f0> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 30294 <__cxa_atexit@plt+0x244cc> │ │ │ │ - ldr r2, [pc, #172] @ 302b0 <__cxa_atexit@plt+0x244e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 30288 <__cxa_atexit@plt+0x244c0> │ │ │ │ - ldr r2, [pc, #140] @ 302b4 <__cxa_atexit@plt+0x244ec> │ │ │ │ + bhi 2c138 <__cxa_atexit@plt+0x20370> │ │ │ │ + ldr r2, [pc, #132] @ 2c154 <__cxa_atexit@plt+0x2038c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 30288 <__cxa_atexit@plt+0x244c0> │ │ │ │ + beq 2c12c <__cxa_atexit@plt+0x20364> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 3029c <__cxa_atexit@plt+0x244d4> │ │ │ │ - ldr r1, [pc, #104] @ 302b8 <__cxa_atexit@plt+0x244f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 302bc <__cxa_atexit@plt+0x244f4> │ │ │ │ + bcc 2c140 <__cxa_atexit@plt+0x20378> │ │ │ │ + ldr r3, [pc, #88] @ 2c158 <__cxa_atexit@plt+0x20390> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #72] @ 2c15c <__cxa_atexit@plt+0x20394> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub sl, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r6, r3, #44, 20 @ 0x2c000 │ │ │ │ - andseq r2, r8, #24, 4 @ 0x80000001 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 30344 <__cxa_atexit@plt+0x2457c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3032c <__cxa_atexit@plt+0x24564> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 30334 <__cxa_atexit@plt+0x2456c> │ │ │ │ - ldr r2, [pc, #80] @ 30348 <__cxa_atexit@plt+0x24580> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 3034c <__cxa_atexit@plt+0x24584> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r6, r3, #132, 18 @ 0x210000 │ │ │ │ - andseq r2, r8, #112, 2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r6, r8, #184, 6 @ 0xe0000002 │ │ │ │ + andseq r6, r8, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 303a4 <__cxa_atexit@plt+0x245dc> │ │ │ │ - ldr r2, [pc, #60] @ 303b0 <__cxa_atexit@plt+0x245e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 303b4 <__cxa_atexit@plt+0x245ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ + bcc 2c1b0 <__cxa_atexit@plt+0x203e8> │ │ │ │ + ldr r2, [pc, #56] @ 2c1bc <__cxa_atexit@plt+0x203f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [pc, #40] @ 2c1c0 <__cxa_atexit@plt+0x203f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r6, r3, #8, 18 @ 0x20000 │ │ │ │ - andseq r2, r8, #244 @ 0xf4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r6, r8, #52, 6 @ 0xd0000000 │ │ │ │ + andseq r6, r8, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3045c <__cxa_atexit@plt+0x24694> │ │ │ │ - ldr r2, [pc, #160] @ 30478 <__cxa_atexit@plt+0x246b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 30440 <__cxa_atexit@plt+0x24678> │ │ │ │ - ldr r2, [pc, #132] @ 3047c <__cxa_atexit@plt+0x246b4> │ │ │ │ + bhi 2c224 <__cxa_atexit@plt+0x2045c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2c230 <__cxa_atexit@plt+0x20468> │ │ │ │ + ldr r2, [pc, #76] @ 2c240 <__cxa_atexit@plt+0x20478> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 30450 <__cxa_atexit@plt+0x24688> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 30464 <__cxa_atexit@plt+0x2469c> │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - ldr r1, [pc, #88] @ 30480 <__cxa_atexit@plt+0x246b8> │ │ │ │ + ldr r1, [pc, #72] @ 2c244 <__cxa_atexit@plt+0x2047c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 2c248 <__cxa_atexit@plt+0x20480> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andseq r6, r8, #236, 2 @ 0x3b │ │ │ │ + mvneq r9, r2, lsl r3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2c290 <__cxa_atexit@plt+0x204c8> │ │ │ │ + ldr r7, [pc, #52] @ 2c2a4 <__cxa_atexit@plt+0x204dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2c284 <__cxa_atexit@plt+0x204bc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 2c2b4 <__cxa_atexit@plt+0x204ec> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 2c2a8 <__cxa_atexit@plt+0x204e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r2, r8, #12, 2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq fp, r3, #208, 10 @ 0x34000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #104] @ 30500 <__cxa_atexit@plt+0x24738> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2c344 <__cxa_atexit@plt+0x2057c> │ │ │ │ + ldr r3, [pc, #212] @ 2c39c <__cxa_atexit@plt+0x205d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 304e8 <__cxa_atexit@plt+0x24720> │ │ │ │ + beq 2c358 <__cxa_atexit@plt+0x20590> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 304f0 <__cxa_atexit@plt+0x24728> │ │ │ │ - ldmib r5, {r1, r8, sl} │ │ │ │ - ldr r0, [pc, #56] @ 30504 <__cxa_atexit@plt+0x2473c> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2c38c <__cxa_atexit@plt+0x205c4> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 2c360 <__cxa_atexit@plt+0x20598> │ │ │ │ + ldr lr, [pc, #148] @ 2c3a0 <__cxa_atexit@plt+0x205d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #144] @ 2c3a4 <__cxa_atexit@plt+0x205dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #136] @ 2c3a8 <__cxa_atexit@plt+0x205e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [pc, #96] @ 2c3ac <__cxa_atexit@plt+0x205e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r2, r8, #104 @ 0x68 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #68] @ 2c3b0 <__cxa_atexit@plt+0x205e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #64] @ 2c3b4 <__cxa_atexit@plt+0x205ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andseq r6, r8, #168, 2 @ 0x2a │ │ │ │ + andseq r6, r8, #204 @ 0xcc │ │ │ │ + mvneq r9, r2, ror r2 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + mvneq r9, lr, lsr #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 30544 <__cxa_atexit@plt+0x2477c> │ │ │ │ - ldr r2, [pc, #36] @ 30550 <__cxa_atexit@plt+0x24788> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #3 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r2, r8, #8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 30584 <__cxa_atexit@plt+0x247bc> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r6, r3, #40, 16 @ 0x280000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrb r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 306d8 <__cxa_atexit@plt+0x24910> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r3, #125 @ 0x7d │ │ │ │ - bne 30638 <__cxa_atexit@plt+0x24870> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5] │ │ │ │ - mov r1, #125 @ 0x7d │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 306ec <__cxa_atexit@plt+0x24924> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-8]! │ │ │ │ - ldr ip, [r1, #-12] │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r0, [ip, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 30698 <__cxa_atexit@plt+0x248d0> │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - ldr r5, [pc, #284] @ 30740 <__cxa_atexit@plt+0x24978> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r1, r5 │ │ │ │ - str sl, [r1, #-8]! │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 3070c <__cxa_atexit@plt+0x24944> │ │ │ │ - ldr lr, [pc, #200] @ 30728 <__cxa_atexit@plt+0x24960> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2c454 <__cxa_atexit@plt+0x2068c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 2c428 <__cxa_atexit@plt+0x20660> │ │ │ │ + ldr lr, [pc, #116] @ 2c464 <__cxa_atexit@plt+0x2069c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldmib r7, {r0, r1} │ │ │ │ - ldr r3, [pc, #192] @ 3072c <__cxa_atexit@plt+0x24964> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - sub lr, r5, #28 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 306c8 <__cxa_atexit@plt+0x24900> │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - b 38264 <__cxa_atexit@plt+0x2c49c> │ │ │ │ - ldr r0, [pc, #148] @ 30734 <__cxa_atexit@plt+0x2496c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #144] @ 30738 <__cxa_atexit@plt+0x24970> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ + ldr r0, [pc, #112] @ 2c468 <__cxa_atexit@plt+0x206a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #104] @ 2c46c <__cxa_atexit@plt+0x206a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #60] @ 2c470 <__cxa_atexit@plt+0x206a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #56] @ 2c474 <__cxa_atexit@plt+0x206ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + andseq r6, r8, #196 @ 0xc4 │ │ │ │ + andseq r5, r8, #232, 30 @ 0x3a0 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + mvneq r9, r6, ror #1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2c4d4 <__cxa_atexit@plt+0x2070c> │ │ │ │ + ldr r7, [pc, #80] @ 2c4f4 <__cxa_atexit@plt+0x2072c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ 2c4f8 <__cxa_atexit@plt+0x20730> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r2, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2c4c8 <__cxa_atexit@plt+0x20700> │ │ │ │ + mov r7, r9 │ │ │ │ + b 2c2b4 <__cxa_atexit@plt+0x204ec> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 3073c <__cxa_atexit@plt+0x24974> │ │ │ │ + ldr r7, [pc, #32] @ 2c4fc <__cxa_atexit@plt+0x20734> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - ldr r5, [pc, #28] @ 30730 <__cxa_atexit@plt+0x24968> │ │ │ │ + ldr r5, [pc, #28] @ 2c500 <__cxa_atexit@plt+0x20738> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r7, r0, r0, lsl #24 │ │ │ │ - andseq r1, r8, #156, 26 @ 0x2700 │ │ │ │ - andseq r1, r8, #244, 24 @ 0xf400 │ │ │ │ - andeq r6, r3, #220, 10 @ 0x37000000 │ │ │ │ - andseq r1, r8, #200, 26 @ 0x3200 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r1, r8, #28, 28 @ 0x1c0 │ │ │ │ - andeq r6, r3, #120, 4 @ 0x80000007 │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 307f0 <__cxa_atexit@plt+0x24a28> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r0, [lr, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 307c0 <__cxa_atexit@plt+0x249f8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [pc, #112] @ 30818 <__cxa_atexit@plt+0x24a50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #137 @ 0x89 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r0, [pc, #68] @ 3080c <__cxa_atexit@plt+0x24a44> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #64] @ 30810 <__cxa_atexit@plt+0x24a48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 30814 <__cxa_atexit@plt+0x24a4c> │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andseq r5, r8, #140, 30 @ 0x230 │ │ │ │ + andeq fp, r3, #140, 6 @ 0x30000002 │ │ │ │ + andseq r5, r8, #84, 30 @ 0x150 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 2c528 <__cxa_atexit@plt+0x20760> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r6, r3, #180, 8 @ 0xb4000000 │ │ │ │ - andseq r1, r8, #160, 24 @ 0xa000 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andseq r1, r8, #152, 24 @ 0x9800 │ │ │ │ - andeq r6, r3, #128, 10 @ 0x20000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + andeq fp, r3, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 308d8 <__cxa_atexit@plt+0x24b10> │ │ │ │ - ldr r2, [pc, #160] @ 308e0 <__cxa_atexit@plt+0x24b18> │ │ │ │ + bhi 2c57c <__cxa_atexit@plt+0x207b4> │ │ │ │ + ldr r2, [pc, #60] @ 2c584 <__cxa_atexit@plt+0x207bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 308ac <__cxa_atexit@plt+0x24ae4> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 308e4 <__cxa_atexit@plt+0x24b1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 308b8 <__cxa_atexit@plt+0x24af0> │ │ │ │ - ldr r7, [pc, #96] @ 308e8 <__cxa_atexit@plt+0x24b20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 308c8 <__cxa_atexit@plt+0x24b00> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 30584 <__cxa_atexit@plt+0x247bc> │ │ │ │ + beq 2c570 <__cxa_atexit@plt+0x207a8> │ │ │ │ + ldr r3, [pc, #40] @ 2c588 <__cxa_atexit@plt+0x207c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andseq r5, r8, #160, 28 @ 0xa00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 2c5b0 <__cxa_atexit@plt+0x207e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + andseq r5, r8, #100, 28 @ 0x640 │ │ │ │ + andeq sl, r3, #168, 30 @ 0x2a0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2c654 <__cxa_atexit@plt+0x2088c> │ │ │ │ + ldr r6, [pc, #160] @ 2c67c <__cxa_atexit@plt+0x208b4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r6, r8, #3 │ │ │ │ + beq 2c628 <__cxa_atexit@plt+0x20860> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 2c63c <__cxa_atexit@plt+0x20874> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2c668 <__cxa_atexit@plt+0x208a0> │ │ │ │ + ldr r7, [pc, #132] @ 2c68c <__cxa_atexit@plt+0x208c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #128] @ 2c690 <__cxa_atexit@plt+0x208c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #64] @ 2c684 <__cxa_atexit@plt+0x208bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #60] @ 2c688 <__cxa_atexit@plt+0x208c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2c680 <__cxa_atexit@plt+0x208b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r6, r3, #180, 8 @ 0xb4000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq fp, r3, #32, 4 │ │ │ │ + andeq sl, r3, #36, 30 @ 0x90 │ │ │ │ + andeq sl, r3, #28, 30 @ 0x70 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + mvneq r8, r2, lsl pc │ │ │ │ + andeq sl, r3, #204, 28 @ 0xcc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 30960 <__cxa_atexit@plt+0x24b98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 30948 <__cxa_atexit@plt+0x24b80> │ │ │ │ - ldr r7, [pc, #64] @ 30964 <__cxa_atexit@plt+0x24b9c> │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 2c6e4 <__cxa_atexit@plt+0x2091c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2c700 <__cxa_atexit@plt+0x20938> │ │ │ │ + ldr r3, [pc, #76] @ 2c714 <__cxa_atexit@plt+0x2094c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #72] @ 2c718 <__cxa_atexit@plt+0x20950> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r7, [pc, #32] @ 2c70c <__cxa_atexit@plt+0x20944> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 30954 <__cxa_atexit@plt+0x24b8c> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 30584 <__cxa_atexit@plt+0x247bc> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ 2c710 <__cxa_atexit@plt+0x20948> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq sl, r3, #124, 28 @ 0x7c0 │ │ │ │ + andeq sl, r3, #112, 28 @ 0x700 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + mvneq r8, r2, asr lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2c760 <__cxa_atexit@plt+0x20998> │ │ │ │ + ldr r7, [pc, #52] @ 2c774 <__cxa_atexit@plt+0x209ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2c754 <__cxa_atexit@plt+0x2098c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2c784 <__cxa_atexit@plt+0x209bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r6, r3, #56, 8 @ 0x38000000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 309b4 <__cxa_atexit@plt+0x24bec> │ │ │ │ + ldr r7, [pc, #16] @ 2c778 <__cxa_atexit@plt+0x209b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 309a8 <__cxa_atexit@plt+0x24be0> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 30584 <__cxa_atexit@plt+0x247bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r6, r3, #232, 6 @ 0xa0000003 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 30584 <__cxa_atexit@plt+0x247bc> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 30a2c <__cxa_atexit@plt+0x24c64> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 30a40 <__cxa_atexit@plt+0x24c78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq fp, r3, #48, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 2c7c8 <__cxa_atexit@plt+0x20a00> │ │ │ │ + ldr r3, [pc, #160] @ 2c844 <__cxa_atexit@plt+0x20a7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 2c7f4 <__cxa_atexit@plt+0x20a2c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2c824 <__cxa_atexit@plt+0x20a5c> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e84968 <__cxa_atexit@plt+0x1e78ba0> │ │ │ │ + ldr r2, [pc, #104] @ 2c838 <__cxa_atexit@plt+0x20a70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2c7fc <__cxa_atexit@plt+0x20a34> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 2c810 <__cxa_atexit@plt+0x20a48> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andseq r1, r8, #228, 20 @ 0xe4000 │ │ │ │ - andeq r6, r3, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 30b00 <__cxa_atexit@plt+0x24d38> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 30b08 <__cxa_atexit@plt+0x24d40> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 30ab4 <__cxa_atexit@plt+0x24cec> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 30b2c <__cxa_atexit@plt+0x24d64> │ │ │ │ + ldr r7, [pc, #60] @ 2c840 <__cxa_atexit@plt+0x20a78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2c83c <__cxa_atexit@plt+0x20a74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 2c848 <__cxa_atexit@plt+0x20a80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andseq r5, r8, #44, 24 @ 0x2c00 │ │ │ │ + andseq r5, r8, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andseq r5, r8, #232, 26 @ 0x3a00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2c870 <__cxa_atexit@plt+0x20aa8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e84968 <__cxa_atexit@plt+0x1e78ba0> │ │ │ │ + ldr r7, [pc, #12] @ 2c884 <__cxa_atexit@plt+0x20abc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r8, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 2c8bc <__cxa_atexit@plt+0x20af4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 2c8c0 <__cxa_atexit@plt+0x20af8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 30b24 <__cxa_atexit@plt+0x24d5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 30b28 <__cxa_atexit@plt+0x24d60> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 30b10 <__cxa_atexit@plt+0x24d48> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r8, #204, 22 @ 0x33000 │ │ │ │ + andseq r5, r8, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2c908 <__cxa_atexit@plt+0x20b40> │ │ │ │ + ldr r7, [pc, #52] @ 2c91c <__cxa_atexit@plt+0x20b54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2c8fc <__cxa_atexit@plt+0x20b34> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2c92c <__cxa_atexit@plt+0x20b64> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2c920 <__cxa_atexit@plt+0x20b58> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r1, r8, #152, 18 @ 0x260000 │ │ │ │ - andeq r6, r3, #112, 4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 30b74 <__cxa_atexit@plt+0x24dac> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq sl, r3, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 2c970 <__cxa_atexit@plt+0x20ba8> │ │ │ │ + ldr r3, [pc, #140] @ 2c9d8 <__cxa_atexit@plt+0x20c10> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 30b6c <__cxa_atexit@plt+0x24da4> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 30584 <__cxa_atexit@plt+0x247bc> │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 2c9b0 <__cxa_atexit@plt+0x20be8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2c99c <__cxa_atexit@plt+0x20bd4> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e846bc <__cxa_atexit@plt+0x1e788f4> │ │ │ │ + ldr r2, [pc, #84] @ 2c9cc <__cxa_atexit@plt+0x20c04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2c9b8 <__cxa_atexit@plt+0x20bf0> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 2c99c <__cxa_atexit@plt+0x20bd4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r6, r3, #40, 4 @ 0x80000002 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 30584 <__cxa_atexit@plt+0x247bc> │ │ │ │ - andeq r6, r3, #252, 2 @ 0x3f │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r7, [pc, #44] @ 2c9d0 <__cxa_atexit@plt+0x20c08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2c9d4 <__cxa_atexit@plt+0x20c0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andseq r5, r8, #112, 20 @ 0x70000 │ │ │ │ + andseq r5, r8, #76, 20 @ 0x4c000 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 30be4 <__cxa_atexit@plt+0x24e1c> │ │ │ │ - ldr r2, [pc, #40] @ 30bec <__cxa_atexit@plt+0x24e24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2ca00 <__cxa_atexit@plt+0x20c38> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e846bc <__cxa_atexit@plt+0x1e788f4> │ │ │ │ + ldr r7, [pc, #12] @ 2ca14 <__cxa_atexit@plt+0x20c4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r6, r3, #176, 2 @ 0x2c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 30c34 <__cxa_atexit@plt+0x24e6c> │ │ │ │ + andseq r5, r8, #12, 20 @ 0xc000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 2ca4c <__cxa_atexit@plt+0x20c84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 2ca50 <__cxa_atexit@plt+0x20c88> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r8, #228, 18 @ 0x390000 │ │ │ │ + andseq r5, r8, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ca98 <__cxa_atexit@plt+0x20cd0> │ │ │ │ + ldr r7, [pc, #52] @ 2caac <__cxa_atexit@plt+0x20ce4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 30c28 <__cxa_atexit@plt+0x24e60> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 30a54 <__cxa_atexit@plt+0x24c8c> │ │ │ │ + beq 2ca8c <__cxa_atexit@plt+0x20cc4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 2cabc <__cxa_atexit@plt+0x20cf4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r6, r3, #104, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 30a54 <__cxa_atexit@plt+0x24c8c> │ │ │ │ - andeq r5, r3, #164, 28 @ 0xa40 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r7, [pc, #16] @ 2cab0 <__cxa_atexit@plt+0x20ce8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq sl, r3, #0, 28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 30cf8 <__cxa_atexit@plt+0x24f30> │ │ │ │ - ldr r2, [pc, #132] @ 30d00 <__cxa_atexit@plt+0x24f38> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 2caf4 <__cxa_atexit@plt+0x20d2c> │ │ │ │ + ldr r3, [pc, #128] @ 2cb5c <__cxa_atexit@plt+0x20d94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2cb20 <__cxa_atexit@plt+0x20d58> │ │ │ │ + b 2cb68 <__cxa_atexit@plt+0x20da0> │ │ │ │ + ldr r2, [pc, #84] @ 2cb50 <__cxa_atexit@plt+0x20d88> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2cb28 <__cxa_atexit@plt+0x20d60> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 2cb3c <__cxa_atexit@plt+0x20d74> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 2cb58 <__cxa_atexit@plt+0x20d90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2cb54 <__cxa_atexit@plt+0x20d8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andseq r5, r8, #200, 16 @ 0xc80000 │ │ │ │ + andseq r5, r8, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2cbc8 <__cxa_atexit@plt+0x20e00> │ │ │ │ + ldr r2, [pc, #132] @ 2cc00 <__cxa_atexit@plt+0x20e38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 2cbdc <__cxa_atexit@plt+0x20e14> │ │ │ │ + ldr r2, [pc, #108] @ 2cc04 <__cxa_atexit@plt+0x20e3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 30cdc <__cxa_atexit@plt+0x24f14> │ │ │ │ - ldr r2, [pc, #100] @ 30d04 <__cxa_atexit@plt+0x24f3c> │ │ │ │ + beq 2cbe8 <__cxa_atexit@plt+0x20e20> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 2cbf0 <__cxa_atexit@plt+0x20e28> │ │ │ │ + ldr r7, [pc, #72] @ 2cc08 <__cxa_atexit@plt+0x20e40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 2cc0c <__cxa_atexit@plt+0x20e44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 2cc10 <__cxa_atexit@plt+0x20e48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andseq r5, r8, #84, 16 @ 0x540000 │ │ │ │ + andseq r5, r8, #60, 16 @ 0x3c0000 │ │ │ │ + andseq r5, r8, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #76] @ 2cc70 <__cxa_atexit@plt+0x20ea8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 30cdc <__cxa_atexit@plt+0x24f14> │ │ │ │ - ldr r3, [pc, #80] @ 30d08 <__cxa_atexit@plt+0x24f40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 30ce8 <__cxa_atexit@plt+0x24f20> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + beq 2cc58 <__cxa_atexit@plt+0x20e90> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 2cc60 <__cxa_atexit@plt+0x20e98> │ │ │ │ + ldr r7, [pc, #36] @ 2cc74 <__cxa_atexit@plt+0x20eac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r7, [pc, #16] @ 2cc78 <__cxa_atexit@plt+0x20eb0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r5, r8, #196, 14 @ 0x3100000 │ │ │ │ + andseq r5, r8, #164, 14 @ 0x2900000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 2ccb0 <__cxa_atexit@plt+0x20ee8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 2ccb4 <__cxa_atexit@plt+0x20eec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addlt r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r8, #136, 14 @ 0x2200000 │ │ │ │ + andseq r5, r8, #108, 14 @ 0x1b00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 2ccec <__cxa_atexit@plt+0x20f24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 2ccf0 <__cxa_atexit@plt+0x20f28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r8, #76, 14 @ 0x1300000 │ │ │ │ + andseq r5, r8, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2cd70 <__cxa_atexit@plt+0x20fa8> │ │ │ │ + ldr r3, [pc, #108] @ 2cd80 <__cxa_atexit@plt+0x20fb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 2cd54 <__cxa_atexit@plt+0x20f8c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2cd64 <__cxa_atexit@plt+0x20f9c> │ │ │ │ + ldr r3, [pc, #72] @ 2cd84 <__cxa_atexit@plt+0x20fbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #2] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2cd68 <__cxa_atexit@plt+0x20fa0> │ │ │ │ + b 2cde4 <__cxa_atexit@plt+0x2101c> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2cd88 <__cxa_atexit@plt+0x20fc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r5, r3, #244, 26 @ 0x3d00 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 30d78 <__cxa_atexit@plt+0x24fb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq sl, r3, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2cdc8 <__cxa_atexit@plt+0x21000> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [pc, #36] @ 2cdd8 <__cxa_atexit@plt+0x21010> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2cdd0 <__cxa_atexit@plt+0x21008> │ │ │ │ + b 2cde4 <__cxa_atexit@plt+0x2101c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2ce58 <__cxa_atexit@plt+0x21090> │ │ │ │ + ldr r2, [pc, #120] @ 2ce70 <__cxa_atexit@plt+0x210a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 30d60 <__cxa_atexit@plt+0x24f98> │ │ │ │ - ldr r3, [pc, #68] @ 30d7c <__cxa_atexit@plt+0x24fb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 2ce64 <__cxa_atexit@plt+0x2109c> │ │ │ │ + ldr r1, [pc, #80] @ 2ce74 <__cxa_atexit@plt+0x210ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 30d68 <__cxa_atexit@plt+0x24fa0> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2ce64 <__cxa_atexit@plt+0x2109c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldrlt r7, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r5, r3, #128, 26 @ 0x2000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 30dd4 <__cxa_atexit@plt+0x2500c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 2cec8 <__cxa_atexit@plt+0x21100> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 30dc4 <__cxa_atexit@plt+0x24ffc> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2cec0 <__cxa_atexit@plt+0x210f8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #12] │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r5, r3, #40, 26 @ 0xa00 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r5, r3, #96, 30 @ 0x180 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r2, #12 │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r2, #8 │ │ │ │ + ldr r7, [r5, r2] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 30e44 <__cxa_atexit@plt+0x2507c> │ │ │ │ - ldr r2, [pc, #52] @ 30e50 <__cxa_atexit@plt+0x25088> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 30e3c <__cxa_atexit@plt+0x25074> │ │ │ │ - b 30e60 <__cxa_atexit@plt+0x25098> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 2cf38 <__cxa_atexit@plt+0x21170> │ │ │ │ + ldr r7, [pc, #52] @ 2cf4c <__cxa_atexit@plt+0x21184> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2cf2c <__cxa_atexit@plt+0x21164> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2cf5c <__cxa_atexit@plt+0x21194> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2cf50 <__cxa_atexit@plt+0x21188> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r5, r3, #4, 30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 30f0c <__cxa_atexit@plt+0x25144> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 30eec <__cxa_atexit@plt+0x25124> │ │ │ │ - ldr r3, [pc, #144] @ 30f10 <__cxa_atexit@plt+0x25148> │ │ │ │ + andeq sl, r3, #104, 18 @ 0x1a0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 2cf94 <__cxa_atexit@plt+0x211cc> │ │ │ │ + ldr r3, [pc, #128] @ 2cffc <__cxa_atexit@plt+0x21234> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [pc, #128] @ 30f14 <__cxa_atexit@plt+0x2514c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 30eec <__cxa_atexit@plt+0x25124> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 30ef4 <__cxa_atexit@plt+0x2512c> │ │ │ │ - ldr lr, [pc, #104] @ 30f1c <__cxa_atexit@plt+0x25154> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #100] @ 30f20 <__cxa_atexit@plt+0x25158> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #10 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + beq 2cfc0 <__cxa_atexit@plt+0x211f8> │ │ │ │ + b 2d008 <__cxa_atexit@plt+0x21240> │ │ │ │ + ldr r2, [pc, #84] @ 2cff0 <__cxa_atexit@plt+0x21228> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2cfc8 <__cxa_atexit@plt+0x21200> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 2cfdc <__cxa_atexit@plt+0x21214> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 30f18 <__cxa_atexit@plt+0x25150> │ │ │ │ + ldr r7, [pc, #40] @ 2cff8 <__cxa_atexit@plt+0x21230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andseq r1, r8, #164, 12 @ 0xa400000 │ │ │ │ - andseq r1, r8, #52, 12 @ 0x3400000 │ │ │ │ - andseq r1, r8, #188, 10 @ 0x2f000000 │ │ │ │ - andseq r1, r8, #28, 12 @ 0x1c00000 │ │ │ │ - andeq r5, r3, #52, 28 @ 0x340 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ 30fc4 <__cxa_atexit@plt+0x251fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [pc, #124] @ 30fc8 <__cxa_atexit@plt+0x25200> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2cff4 <__cxa_atexit@plt+0x2122c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andseq r5, r8, #40, 8 @ 0x28000000 │ │ │ │ + andseq r5, r8, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2d068 <__cxa_atexit@plt+0x212a0> │ │ │ │ + ldr r2, [pc, #132] @ 2d0a0 <__cxa_atexit@plt+0x212d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 2d07c <__cxa_atexit@plt+0x212b4> │ │ │ │ + ldr r2, [pc, #108] @ 2d0a4 <__cxa_atexit@plt+0x212dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 30fa4 <__cxa_atexit@plt+0x251dc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 30fac <__cxa_atexit@plt+0x251e4> │ │ │ │ - ldr lr, [pc, #100] @ 30fd0 <__cxa_atexit@plt+0x25208> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #96] @ 30fd4 <__cxa_atexit@plt+0x2520c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #10 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + beq 2d088 <__cxa_atexit@plt+0x212c0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 2d090 <__cxa_atexit@plt+0x212c8> │ │ │ │ + ldr r7, [pc, #72] @ 2d0a8 <__cxa_atexit@plt+0x212e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 2d0ac <__cxa_atexit@plt+0x212e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 30fcc <__cxa_atexit@plt+0x25204> │ │ │ │ + ldr r7, [pc, #24] @ 2d0b0 <__cxa_atexit@plt+0x212e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andseq r1, r8, #236, 10 @ 0x3b000000 │ │ │ │ - andseq r1, r8, #124, 10 @ 0x1f000000 │ │ │ │ - andseq r1, r8, #4, 10 @ 0x1000000 │ │ │ │ - andseq r1, r8, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 31038 <__cxa_atexit@plt+0x25270> │ │ │ │ - ldr lr, [pc, #72] @ 31044 <__cxa_atexit@plt+0x2527c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #68] @ 31048 <__cxa_atexit@plt+0x25280> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - sub r0, r6, #10 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r1, r8, #116, 8 @ 0x74000000 │ │ │ │ - andseq r1, r8, #212, 8 @ 0xd4000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andseq r5, r8, #180, 6 @ 0xd0000002 │ │ │ │ + andseq r5, r8, #156, 6 @ 0x70000002 │ │ │ │ + andseq r5, r8, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 310f0 <__cxa_atexit@plt+0x25328> │ │ │ │ - ldr r2, [pc, #160] @ 3110c <__cxa_atexit@plt+0x25344> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 310d4 <__cxa_atexit@plt+0x2530c> │ │ │ │ - ldr r2, [pc, #132] @ 31110 <__cxa_atexit@plt+0x25348> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #76] @ 2d110 <__cxa_atexit@plt+0x21348> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 310e4 <__cxa_atexit@plt+0x2531c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ + beq 2d0f8 <__cxa_atexit@plt+0x21330> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 2d100 <__cxa_atexit@plt+0x21338> │ │ │ │ + ldr r7, [pc, #36] @ 2d114 <__cxa_atexit@plt+0x2134c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2d118 <__cxa_atexit@plt+0x21350> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r5, r8, #36, 6 @ 0x90000000 │ │ │ │ + andseq r5, r8, #4, 6 @ 0x10000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 2d150 <__cxa_atexit@plt+0x21388> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 2d154 <__cxa_atexit@plt+0x2138c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 310f8 <__cxa_atexit@plt+0x25330> │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - ldr r1, [pc, #88] @ 31114 <__cxa_atexit@plt+0x2534c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ + addlt r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r8, #232, 4 @ 0x8000000e │ │ │ │ + andseq r5, r8, #204, 4 @ 0xc000000c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 2d18c <__cxa_atexit@plt+0x213c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 2d190 <__cxa_atexit@plt+0x213c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r8, #172, 4 @ 0xc000000a │ │ │ │ + andseq r5, r8, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2d1d8 <__cxa_atexit@plt+0x21410> │ │ │ │ + ldr r7, [pc, #64] @ 2d1f8 <__cxa_atexit@plt+0x21430> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2d1cc <__cxa_atexit@plt+0x21404> │ │ │ │ + mov r7, r9 │ │ │ │ + b 2c92c <__cxa_atexit@plt+0x20b64> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ 2d1fc <__cxa_atexit@plt+0x21434> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff770 │ │ │ │ + andeq sl, r3, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2d244 <__cxa_atexit@plt+0x2147c> │ │ │ │ + ldr r7, [pc, #52] @ 2d254 <__cxa_atexit@plt+0x2148c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2d238 <__cxa_atexit@plt+0x21470> │ │ │ │ + mov r7, r9 │ │ │ │ + b 2d264 <__cxa_atexit@plt+0x2149c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 2d258 <__cxa_atexit@plt+0x21490> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r1, r8, #28, 8 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq sl, r3, #100, 12 @ 0x6400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #104] @ 31194 <__cxa_atexit@plt+0x253cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 2d2a0 <__cxa_atexit@plt+0x214d8> │ │ │ │ + ldr r3, [r2, #2] │ │ │ │ + ldr r1, [pc, #92] @ 2d2e4 <__cxa_atexit@plt+0x2151c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 3117c <__cxa_atexit@plt+0x253b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 31184 <__cxa_atexit@plt+0x253bc> │ │ │ │ - ldmib r5, {r1, r8, sl} │ │ │ │ - ldr r0, [pc, #56] @ 31198 <__cxa_atexit@plt+0x253d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + beq 2d2c8 <__cxa_atexit@plt+0x21500> │ │ │ │ + b 2d2f0 <__cxa_atexit@plt+0x21528> │ │ │ │ + ldr r2, [pc, #52] @ 2d2dc <__cxa_atexit@plt+0x21514> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2d2d0 <__cxa_atexit@plt+0x21508> │ │ │ │ + ldr r7, [pc, #36] @ 2d2e0 <__cxa_atexit@plt+0x21518> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r1, r8, #120, 6 @ 0xe0000001 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andseq r5, r8, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 311d8 <__cxa_atexit@plt+0x25410> │ │ │ │ - ldr r2, [pc, #36] @ 311e4 <__cxa_atexit@plt+0x2541c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2d364 <__cxa_atexit@plt+0x2159c> │ │ │ │ + ldr r2, [pc, #128] @ 2d384 <__cxa_atexit@plt+0x215bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r1, r8, #24, 6 @ 0x60000000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 31218 <__cxa_atexit@plt+0x25450> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r5, r3, #148, 22 @ 0x25000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov ip, r6 │ │ │ │ + str r1, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 313c4 <__cxa_atexit@plt+0x255fc> │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r0, #93 @ 0x5d │ │ │ │ - bne 3127c <__cxa_atexit@plt+0x254b4> │ │ │ │ - ldr r6, [r8, #15] │ │ │ │ - add r0, r9, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ - bge 31334 <__cxa_atexit@plt+0x2556c> │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ - stmda r5, {r1, r6} │ │ │ │ - str sl, [r5, #-8]! │ │ │ │ - ldr r6, [pc, #484] @ 31448 <__cxa_atexit@plt+0x25680> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r3, r6, #137 @ 0x89 │ │ │ │ - mov r6, ip │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - add fp, ip, #48 @ 0x30 │ │ │ │ - cmp r2, fp │ │ │ │ - bcc 313dc <__cxa_atexit@plt+0x25614> │ │ │ │ - ldr r1, [pc, #396] @ 31438 <__cxa_atexit@plt+0x25670> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2d378 <__cxa_atexit@plt+0x215b0> │ │ │ │ + ldr r1, [pc, #88] @ 2d388 <__cxa_atexit@plt+0x215c0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ - str r6, [sp] │ │ │ │ - str r1, [ip, #4]! │ │ │ │ - ldr r1, [pc, #380] @ 3143c <__cxa_atexit@plt+0x25674> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr lr, [r5] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-4]! │ │ │ │ - mov r6, ip │ │ │ │ - ldr r2, [pc, #352] @ 31440 <__cxa_atexit@plt+0x25678> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #40]! @ 0x28 │ │ │ │ - ldr r2, [pc, #344] @ 31444 <__cxa_atexit@plt+0x2567c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [ip, #4] │ │ │ │ - str r3, [ip, #44] @ 0x2c │ │ │ │ - str r6, [r1] │ │ │ │ - mov r6, ip │ │ │ │ - str r2, [r6, #8]! │ │ │ │ - str r6, [r5] │ │ │ │ - add r2, ip, #12 │ │ │ │ - stm r2, {r0, ip, lr} │ │ │ │ - str r3, [ip, #24] │ │ │ │ - str r7, [ip, #28] │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [ip, #32] │ │ │ │ - mov r7, #2 │ │ │ │ - str r7, [ip, #36] @ 0x24 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, fp │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 35b58 <__cxa_atexit@plt+0x29d90> │ │ │ │ - ldr r6, [pc, #240] @ 3142c <__cxa_atexit@plt+0x25664> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #212] @ 31430 <__cxa_atexit@plt+0x25668> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 313b4 <__cxa_atexit@plt+0x255ec> │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r2, ip, #16 │ │ │ │ - cmp r6, r2 │ │ │ │ - bcc 3140c <__cxa_atexit@plt+0x25644> │ │ │ │ - ldr lr, [pc, #208] @ 3144c <__cxa_atexit@plt+0x25684> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r0, [pc, #192] @ 31450 <__cxa_atexit@plt+0x25688> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r6, r2, #10 │ │ │ │ - str r6, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib ip, {r0, r7, lr} │ │ │ │ - str r1, [ip, #16] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 2d378 <__cxa_atexit@plt+0x215b0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #4] │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r6, ip │ │ │ │ + ldr r7, [pc, #32] @ 2d38c <__cxa_atexit@plt+0x215c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #60] @ 31428 <__cxa_atexit@plt+0x25660> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #1 │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 31434 <__cxa_atexit@plt+0x2566c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andseq r5, r8, #120, 4 @ 0x80000007 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 2d3e0 <__cxa_atexit@plt+0x21618> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2d3d8 <__cxa_atexit@plt+0x21610> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldrlt r7, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r1, r8, #28 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andseq r1, r8, #220, 2 @ 0x37 │ │ │ │ - andseq r1, r8, #28, 2 │ │ │ │ - ldrdeq r4, [r0], -r4 @ │ │ │ │ - andseq r1, r8, #72, 2 │ │ │ │ - andeq r5, r0, r8, lsr #19 │ │ │ │ - @ instruction: 0x000057bc │ │ │ │ - andseq r1, r8, #220, 2 @ 0x37 │ │ │ │ - andseq r1, r8, #244 @ 0xf4 │ │ │ │ - andseq r1, r8, #72, 2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 314b4 <__cxa_atexit@plt+0x256ec> │ │ │ │ - ldr lr, [pc, #72] @ 314c0 <__cxa_atexit@plt+0x256f8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #68] @ 314c4 <__cxa_atexit@plt+0x256fc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - sub r0, r6, #10 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r0, r8, #248, 30 @ 0x3e0 │ │ │ │ - andseq r1, r8, #88 @ 0x58 │ │ │ │ - andeq r5, r3, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r2, #8 │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r2, #12 │ │ │ │ + ldr r7, [r5, r2] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2d428 <__cxa_atexit@plt+0x21660> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r8, #200, 2 @ 0x32 │ │ │ │ + andeq sl, r3, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 31584 <__cxa_atexit@plt+0x257bc> │ │ │ │ - ldr r2, [pc, #160] @ 3158c <__cxa_atexit@plt+0x257c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 31558 <__cxa_atexit@plt+0x25790> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 31590 <__cxa_atexit@plt+0x257c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 31564 <__cxa_atexit@plt+0x2579c> │ │ │ │ - ldr r7, [pc, #96] @ 31594 <__cxa_atexit@plt+0x257cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 31574 <__cxa_atexit@plt+0x257ac> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 31218 <__cxa_atexit@plt+0x25450> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 2d460 <__cxa_atexit@plt+0x21698> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 2d468 <__cxa_atexit@plt+0x216a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 2d4cc <__cxa_atexit@plt+0x21704> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andseq r4, r8, #152, 30 @ 0x260 │ │ │ │ + andeq sl, r3, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 2d4cc <__cxa_atexit@plt+0x21704> │ │ │ │ + andeq sl, r3, #164, 8 @ 0xa4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 2d4cc <__cxa_atexit@plt+0x21704> │ │ │ │ + andeq sl, r3, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 2d4cc <__cxa_atexit@plt+0x21704> │ │ │ │ + andeq sl, r3, #124, 8 @ 0x7c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 2d4cc <__cxa_atexit@plt+0x21704> │ │ │ │ + andeq sl, r3, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2d548 <__cxa_atexit@plt+0x21780> │ │ │ │ + ldr r3, [pc, #120] @ 2d558 <__cxa_atexit@plt+0x21790> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 2d51c <__cxa_atexit@plt+0x21754> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2d52c <__cxa_atexit@plt+0x21764> │ │ │ │ + ldr r3, [pc, #92] @ 2d55c <__cxa_atexit@plt+0x21794> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2d540 <__cxa_atexit@plt+0x21778> │ │ │ │ + b 2d5e4 <__cxa_atexit@plt+0x2181c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #48] @ 2d564 <__cxa_atexit@plt+0x2179c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ 2d568 <__cxa_atexit@plt+0x217a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2d560 <__cxa_atexit@plt+0x21798> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r5, r3, #8, 16 @ 0x80000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq sl, r3, #220, 6 @ 0x70000003 │ │ │ │ + andeq sl, r3, #228, 6 @ 0x90000003 │ │ │ │ + andeq sl, r3, #220, 6 @ 0x70000003 │ │ │ │ + andeq sl, r3, #184, 6 @ 0xe0000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 3160c <__cxa_atexit@plt+0x25844> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2d5ac <__cxa_atexit@plt+0x217e4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #52] @ 2d5cc <__cxa_atexit@plt+0x21804> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 315f4 <__cxa_atexit@plt+0x2582c> │ │ │ │ - ldr r7, [pc, #64] @ 31610 <__cxa_atexit@plt+0x25848> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 31600 <__cxa_atexit@plt+0x25838> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 31218 <__cxa_atexit@plt+0x25450> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2d5c4 <__cxa_atexit@plt+0x217fc> │ │ │ │ + b 2d5e4 <__cxa_atexit@plt+0x2181c> │ │ │ │ + ldr r7, [pc, #28] @ 2d5d0 <__cxa_atexit@plt+0x21808> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #20] @ 2d5d4 <__cxa_atexit@plt+0x2180c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r5, r3, #140, 14 @ 0x2300000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq sl, r3, #100, 6 @ 0x90000001 │ │ │ │ + andeq sl, r3, #88, 6 @ 0x60000001 │ │ │ │ + andeq sl, r3, #76, 6 @ 0x30000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 31660 <__cxa_atexit@plt+0x25898> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 31654 <__cxa_atexit@plt+0x2588c> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 31218 <__cxa_atexit@plt+0x25450> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + add r3, r2, #24 │ │ │ │ + cmp r6, r3 │ │ │ │ + bcc 2d6bc <__cxa_atexit@plt+0x218f4> │ │ │ │ + add r6, r2, #12 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r9, r2, #4 │ │ │ │ + cmp r0, #59 @ 0x3b │ │ │ │ + bgt 2d634 <__cxa_atexit@plt+0x2186c> │ │ │ │ + cmp r0, #10 │ │ │ │ + beq 2d688 <__cxa_atexit@plt+0x218c0> │ │ │ │ + cmp r0, #38 @ 0x26 │ │ │ │ + bne 2d658 <__cxa_atexit@plt+0x21890> │ │ │ │ + ldr r3, [pc, #164] @ 2d6cc <__cxa_atexit@plt+0x21904> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #160] @ 2d6d0 <__cxa_atexit@plt+0x21908> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 2d6ac <__cxa_atexit@plt+0x218e4> │ │ │ │ + cmp r0, #60 @ 0x3c │ │ │ │ + beq 2d69c <__cxa_atexit@plt+0x218d4> │ │ │ │ + cmp r0, #62 @ 0x3e │ │ │ │ + bne 2d658 <__cxa_atexit@plt+0x21890> │ │ │ │ + ldr r3, [pc, #160] @ 2d6ec <__cxa_atexit@plt+0x21924> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #156] @ 2d6f0 <__cxa_atexit@plt+0x21928> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 2d6ac <__cxa_atexit@plt+0x218e4> │ │ │ │ + ldr r6, [pc, #116] @ 2d6d4 <__cxa_atexit@plt+0x2190c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [pc, #112] @ 2d6d8 <__cxa_atexit@plt+0x21910> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + add lr, r2, #16 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r6, [r2, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r5, r3, #60, 14 @ 0xf00000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 31218 <__cxa_atexit@plt+0x25450> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 316d8 <__cxa_atexit@plt+0x25910> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 316ec <__cxa_atexit@plt+0x25924> │ │ │ │ + ldr r3, [pc, #76] @ 2d6dc <__cxa_atexit@plt+0x21914> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #72] @ 2d6e0 <__cxa_atexit@plt+0x21918> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 2d6ac <__cxa_atexit@plt+0x218e4> │ │ │ │ + ldr r3, [pc, #64] @ 2d6e4 <__cxa_atexit@plt+0x2191c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #60] @ 2d6e8 <__cxa_atexit@plt+0x21920> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6] │ │ │ │ + str r3, [r9] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + strheq r7, [sp, #226]! @ 0xe2 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + andseq r4, r8, #132, 26 @ 0x2100 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + mvneq r7, r0, asr lr │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + mvneq r7, r1, lsr lr │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + mvneq r7, r4, lsl #29 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2d730 <__cxa_atexit@plt+0x21968> │ │ │ │ + ldr r2, [pc, #40] @ 2d73c <__cxa_atexit@plt+0x21974> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [pc, #28] @ 2d740 <__cxa_atexit@plt+0x21978> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + rsb r8, r3, #0 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + andseq r4, r8, #212, 24 @ 0xd400 │ │ │ │ + andseq r4, r8, #220, 24 @ 0xdc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 2d7b8 <__cxa_atexit@plt+0x219f0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2d7c4 <__cxa_atexit@plt+0x219fc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2d7b0 <__cxa_atexit@plt+0x219e8> │ │ │ │ + ldr r3, [pc, #80] @ 2d7d8 <__cxa_atexit@plt+0x21a10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #68] @ 2d7d4 <__cxa_atexit@plt+0x21a0c> │ │ │ │ + ldr r2, [pc, #72] @ 2d7dc <__cxa_atexit@plt+0x21a14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + mvn r5, #7 │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, sl │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, r8, #56, 28 @ 0x380 │ │ │ │ - andeq r5, r3, #172, 12 @ 0xac00000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 317ac <__cxa_atexit@plt+0x259e4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 317b4 <__cxa_atexit@plt+0x259ec> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 31760 <__cxa_atexit@plt+0x25998> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 317d8 <__cxa_atexit@plt+0x25a10> │ │ │ │ + stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r4, r8, #80, 24 @ 0x5000 │ │ │ │ + andeq sl, r3, #112, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2d84c <__cxa_atexit@plt+0x21a84> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2d844 <__cxa_atexit@plt+0x21a7c> │ │ │ │ + ldr r3, [pc, #64] @ 2d854 <__cxa_atexit@plt+0x21a8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #60] @ 2d858 <__cxa_atexit@plt+0x21a90> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #56] @ 2d85c <__cxa_atexit@plt+0x21a94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #44] @ 2d860 <__cxa_atexit@plt+0x21a98> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq sl, r3, #52, 2 │ │ │ │ + andeq sl, r3, #24, 2 │ │ │ │ + andseq r4, r8, #192, 22 @ 0x30000 │ │ │ │ + andseq r4, r8, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2d8b8 <__cxa_atexit@plt+0x21af0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2d8b0 <__cxa_atexit@plt+0x21ae8> │ │ │ │ + ldr r3, [pc, #44] @ 2d8c0 <__cxa_atexit@plt+0x21af8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 317d0 <__cxa_atexit@plt+0x25a08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 317d4 <__cxa_atexit@plt+0x25a0c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 317bc <__cxa_atexit@plt+0x259f4> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 2d8c4 <__cxa_atexit@plt+0x21afc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1970ef8 <__cxa_atexit@plt+0x1965130> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r0, r8, #236, 24 @ 0xec00 │ │ │ │ - andeq r5, r3, #196, 10 @ 0x31000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 31820 <__cxa_atexit@plt+0x25a58> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r8, #80, 22 @ 0x14000 │ │ │ │ + andseq r4, r8, #92, 22 @ 0x17000 │ │ │ │ + andeq sl, r3, #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2d920 <__cxa_atexit@plt+0x21b58> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2d918 <__cxa_atexit@plt+0x21b50> │ │ │ │ + ldr r3, [pc, #44] @ 2d928 <__cxa_atexit@plt+0x21b60> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 31818 <__cxa_atexit@plt+0x25a50> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 31218 <__cxa_atexit@plt+0x25450> │ │ │ │ + ldr r2, [pc, #40] @ 2d92c <__cxa_atexit@plt+0x21b64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1970ef8 <__cxa_atexit@plt+0x1965130> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r5, r3, #124, 10 @ 0x1f000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 31218 <__cxa_atexit@plt+0x25450> │ │ │ │ - andeq r5, r3, #80, 10 @ 0x14000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq sl, r3, #140 @ 0x8c │ │ │ │ + andseq r4, r8, #224, 20 @ 0xe0000 │ │ │ │ + andeq sl, r3, #64 @ 0x40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 2d98c <__cxa_atexit@plt+0x21bc4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2d984 <__cxa_atexit@plt+0x21bbc> │ │ │ │ + ldr r8, [pc, #48] @ 2d994 <__cxa_atexit@plt+0x21bcc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ 2d998 <__cxa_atexit@plt+0x21bd0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ 2d99c <__cxa_atexit@plt+0x21bd4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r7, sl, lsr #23 │ │ │ │ + andeq sl, r3, #12 │ │ │ │ + andseq r4, r8, #112, 20 @ 0x70000 │ │ │ │ + andeq sl, r3, #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 31890 <__cxa_atexit@plt+0x25ac8> │ │ │ │ - ldr r2, [pc, #40] @ 31898 <__cxa_atexit@plt+0x25ad0> │ │ │ │ + bhi 2da04 <__cxa_atexit@plt+0x21c3c> │ │ │ │ + ldr r2, [pc, #76] @ 2da0c <__cxa_atexit@plt+0x21c44> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2d9e8 <__cxa_atexit@plt+0x21c20> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 2d9f0 <__cxa_atexit@plt+0x21c28> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r5, r3, #4, 10 @ 0x1000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 318e0 <__cxa_atexit@plt+0x25b18> │ │ │ │ + b 2d4cc <__cxa_atexit@plt+0x21704> │ │ │ │ + ldr r7, [pc, #24] @ 2da10 <__cxa_atexit@plt+0x21c48> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 318d4 <__cxa_atexit@plt+0x25b0c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 31700 <__cxa_atexit@plt+0x25938> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [pc, #20] @ 2da14 <__cxa_atexit@plt+0x21c4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r5, r3, #188, 8 @ 0xbc000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r9, r3, #12, 30 @ 0x30 │ │ │ │ + andeq r9, r3, #4, 30 │ │ │ │ + andeq r9, r3, #152, 30 @ 0x260 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 31700 <__cxa_atexit@plt+0x25938> │ │ │ │ - andeq r5, r3, #248, 2 @ 0x3e │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2da3c <__cxa_atexit@plt+0x21c74> │ │ │ │ + mov r8, r7 │ │ │ │ + b 2d4cc <__cxa_atexit@plt+0x21704> │ │ │ │ + ldr r7, [pc, #12] @ 2da50 <__cxa_atexit@plt+0x21c88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #8] @ 2da54 <__cxa_atexit@plt+0x21c8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r9, r3, #192, 28 @ 0xc00 │ │ │ │ + andeq r9, r3, #184, 28 @ 0xb80 │ │ │ │ + andeq r9, r3, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 319a4 <__cxa_atexit@plt+0x25bdc> │ │ │ │ - ldr r2, [pc, #132] @ 319ac <__cxa_atexit@plt+0x25be4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 31988 <__cxa_atexit@plt+0x25bc0> │ │ │ │ - ldr r2, [pc, #100] @ 319b0 <__cxa_atexit@plt+0x25be8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 31988 <__cxa_atexit@plt+0x25bc0> │ │ │ │ - ldr r3, [pc, #80] @ 319b4 <__cxa_atexit@plt+0x25bec> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2da98 <__cxa_atexit@plt+0x21cd0> │ │ │ │ + ldr r3, [pc, #40] @ 2daa8 <__cxa_atexit@plt+0x21ce0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 31994 <__cxa_atexit@plt+0x25bcc> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [pc, #36] @ 2daac <__cxa_atexit@plt+0x21ce4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r5, r3, #72, 2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 31a24 <__cxa_atexit@plt+0x25c5c> │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + mvneq r7, r8, ror #22 │ │ │ │ + andeq r9, r3, #80, 30 @ 0x140 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2db04 <__cxa_atexit@plt+0x21d3c> │ │ │ │ + ldr r3, [pc, #60] @ 2db10 <__cxa_atexit@plt+0x21d48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 31a0c <__cxa_atexit@plt+0x25c44> │ │ │ │ - ldr r3, [pc, #68] @ 31a28 <__cxa_atexit@plt+0x25c60> │ │ │ │ + beq 2dafc <__cxa_atexit@plt+0x21d34> │ │ │ │ + ldr r3, [pc, #40] @ 2db14 <__cxa_atexit@plt+0x21d4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 31a14 <__cxa_atexit@plt+0x25c4c> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c491b4 <__cxa_atexit@plt+0x1c3d3ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r5, r3, #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 31a80 <__cxa_atexit@plt+0x25cb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 31a70 <__cxa_atexit@plt+0x25ca8> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r5, r3, #124 @ 0x7c │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r9, r3, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 31ac4 <__cxa_atexit@plt+0x25cfc> │ │ │ │ + ldr r3, [pc, #16] @ 2db3c <__cxa_atexit@plt+0x21d74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andeq r5, r3, #116 @ 0x74 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 31aec <__cxa_atexit@plt+0x25d24> │ │ │ │ + mov r8, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c491b4 <__cxa_atexit@plt+0x1c3d3ec> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r9, r3, #192, 28 @ 0xc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 2db68 <__cxa_atexit@plt+0x21da0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ + ldr r9, [pc, #16] @ 2db6c <__cxa_atexit@plt+0x21da4> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andeq r5, r3, #64 @ 0x40 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r9, r3, #148, 26 @ 0x2500 │ │ │ │ + andeq r9, r3, #128, 28 @ 0x800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 2dba8 <__cxa_atexit@plt+0x21de0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 2dbac <__cxa_atexit@plt+0x21de4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r9, r3, #20, 28 @ 0x140 │ │ │ │ + andeq r9, r3, #236, 26 @ 0x3b00 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [pc, #12] @ 2dbd0 <__cxa_atexit@plt+0x21e08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + rsb r8, r3, #0 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + andseq r4, r8, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r9, r3, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 31b14 <__cxa_atexit@plt+0x25d4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andseq r0, r8, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 33cf8 <__cxa_atexit@plt+0x27f30> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 32164 <__cxa_atexit@plt+0x2639c> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 31c10 <__cxa_atexit@plt+0x25e48> │ │ │ │ - ldr r3, [pc, #212] @ 31c2c <__cxa_atexit@plt+0x25e64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 31bf4 <__cxa_atexit@plt+0x25e2c> │ │ │ │ - ldr r3, [pc, #172] @ 31c30 <__cxa_atexit@plt+0x25e68> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2dc28 <__cxa_atexit@plt+0x21e60> │ │ │ │ + ldr r3, [pc, #60] @ 2dc34 <__cxa_atexit@plt+0x21e6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 31c04 <__cxa_atexit@plt+0x25e3c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 31c18 <__cxa_atexit@plt+0x25e50> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - sub r0, r3, #15 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - sub ip, r3, #1 │ │ │ │ - str ip, [r5] │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r2, [pc, #96] @ 31c34 <__cxa_atexit@plt+0x25e6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, lr} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r2, [pc, #84] @ 31c38 <__cxa_atexit@plt+0x25e70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andseq r0, r8, #176, 16 @ 0xb00000 │ │ │ │ - andseq r0, r8, #92, 18 @ 0x170000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #152] @ 31ce8 <__cxa_atexit@plt+0x25f20> │ │ │ │ + beq 2dc20 <__cxa_atexit@plt+0x21e58> │ │ │ │ + ldr r3, [pc, #40] @ 2dc38 <__cxa_atexit@plt+0x21e70> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #24]! │ │ │ │ str r3, [r5] │ │ │ │ - str r9, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 31cd0 <__cxa_atexit@plt+0x25f08> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 31cd8 <__cxa_atexit@plt+0x25f10> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, r3, #15 │ │ │ │ - ldmib r5, {r7, lr} │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r0, r8, sl} │ │ │ │ - sub ip, r3, #1 │ │ │ │ - str ip, [r5, #24] │ │ │ │ - add r5, r1, lr │ │ │ │ - ldr r1, [pc, #72] @ 31cec <__cxa_atexit@plt+0x25f24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r5, [r6, #12] │ │ │ │ - ldr r5, [pc, #56] @ 31cf0 <__cxa_atexit@plt+0x25f28> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str fp, [r6, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq r0, r8, #224, 14 @ 0x3800000 │ │ │ │ - andseq r0, r8, #136, 16 @ 0x880000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 31d64 <__cxa_atexit@plt+0x25f9c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5, #24]! │ │ │ │ - sub fp, r6, #15 │ │ │ │ - sub r2, r6, #1 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r8, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, lr │ │ │ │ - ldr r1, [pc, #52] @ 31d74 <__cxa_atexit@plt+0x25fac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - ldr r2, [pc, #36] @ 31d78 <__cxa_atexit@plt+0x25fb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str fp, [r3, #20] │ │ │ │ - mov fp, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov fp, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r0, r8, #68, 14 @ 0x1100000 │ │ │ │ - andseq r0, r8, #236, 14 @ 0x3b00000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 31dcc <__cxa_atexit@plt+0x26004> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r4, r3, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r1, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 31e88 <__cxa_atexit@plt+0x260c0> │ │ │ │ - ldmib r7, {r2, r3} │ │ │ │ - cmp r1, #69 @ 0x45 │ │ │ │ - beq 31e1c <__cxa_atexit@plt+0x26054> │ │ │ │ - cmp r1, #101 @ 0x65 │ │ │ │ - bne 31e74 <__cxa_atexit@plt+0x260ac> │ │ │ │ - mov r1, #101 @ 0x65 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcs 31e3c <__cxa_atexit@plt+0x26074> │ │ │ │ - ldr r7, [pc, #168] @ 31ec0 <__cxa_atexit@plt+0x260f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 31ea4 <__cxa_atexit@plt+0x260dc> │ │ │ │ - mov r1, #69 @ 0x45 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 31e9c <__cxa_atexit@plt+0x260d4> │ │ │ │ - ldr r1, [pc, #128] @ 31ec4 <__cxa_atexit@plt+0x260fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r2, r0, #1 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r3, #3 │ │ │ │ - ldr r8, [pc, #92] @ 31ec8 <__cxa_atexit@plt+0x26100> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 31ebc <__cxa_atexit@plt+0x260f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r0, r8, #44, 12 @ 0x2c00000 │ │ │ │ - andseq r0, r8, #180, 12 @ 0xb400000 │ │ │ │ - andeq r4, r3, #80, 20 @ 0x50000 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r9, r3, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2dc60 <__cxa_atexit@plt+0x21e98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r9, r3, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 31f20 <__cxa_atexit@plt+0x26158> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 31f3c <__cxa_atexit@plt+0x26174> │ │ │ │ + bcc 2dd04 <__cxa_atexit@plt+0x21f3c> │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 2dcb0 <__cxa_atexit@plt+0x21ee8> │ │ │ │ + ldr r6, [pc, #148] @ 2dd28 <__cxa_atexit@plt+0x21f60> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #140] @ 2dd2c <__cxa_atexit@plt+0x21f64> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + cmp r7, #-2147483648 @ 0x80000000 │ │ │ │ + bne 2dcd4 <__cxa_atexit@plt+0x21f0c> │ │ │ │ + ldr r7, [pc, #92] @ 2dd1c <__cxa_atexit@plt+0x21f54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #84] @ 2dd20 <__cxa_atexit@plt+0x21f58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 31f40 <__cxa_atexit@plt+0x26178> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 31f44 <__cxa_atexit@plt+0x2617c> │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #84] @ 2dd30 <__cxa_atexit@plt+0x21f68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #80] @ 2dd34 <__cxa_atexit@plt+0x21f6c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r2, [pc, #68] @ 2dd38 <__cxa_atexit@plt+0x21f70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r3, [pc, #24] @ 2dd24 <__cxa_atexit@plt+0x21f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r0, r8, #112, 10 @ 0x1c000000 │ │ │ │ - andseq r0, r8, #4, 12 @ 0x400000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r4, r3, #212, 18 @ 0x350000 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r9, r3, #168, 24 @ 0xa800 │ │ │ │ + andeq r9, r3, #156, 24 @ 0x9c00 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andseq r4, r8, #96, 14 @ 0x1800000 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq r9, r3, #80, 24 @ 0x5000 │ │ │ │ + andseq r4, r8, #36, 18 @ 0x90000 │ │ │ │ + andeq r9, r3, #240, 22 @ 0x3c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ + ldr r9, [pc, #12] @ 2dd5c <__cxa_atexit@plt+0x21f94> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r9, r3, #228, 22 @ 0x39000 │ │ │ │ + andeq r9, r3, #176, 24 @ 0xb000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ddec <__cxa_atexit@plt+0x22024> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 31f9c <__cxa_atexit@plt+0x261d4> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 31fb8 <__cxa_atexit@plt+0x261f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 31fbc <__cxa_atexit@plt+0x261f4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 31fc0 <__cxa_atexit@plt+0x261f8> │ │ │ │ + bcc 2ddf8 <__cxa_atexit@plt+0x22030> │ │ │ │ + ldr lr, [pc, #116] @ 2de08 <__cxa_atexit@plt+0x22040> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #112] @ 2de0c <__cxa_atexit@plt+0x22044> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #108] @ 2de10 <__cxa_atexit@plt+0x22048> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr ip, [pc, #96] @ 2de14 <__cxa_atexit@plt+0x2204c> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + ldr r8, [pc, #88] @ 2de18 <__cxa_atexit@plt+0x22050> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #32] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + mov r0, r9 │ │ │ │ + str sl, [r0, #12]! │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str ip, [r9, #24]! │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + mvneq r7, lr, lsr r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2de3c <__cxa_atexit@plt+0x22074> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r0, r8, #244, 8 @ 0xf4000000 │ │ │ │ - andseq r0, r8, #136, 10 @ 0x22000000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r4, r3, #84, 18 @ 0x150000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r9, r3, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 32050 <__cxa_atexit@plt+0x26288> │ │ │ │ - ldr r2, [pc, #112] @ 32058 <__cxa_atexit@plt+0x26290> │ │ │ │ + bhi 2debc <__cxa_atexit@plt+0x220f4> │ │ │ │ + ldr r2, [pc, #76] @ 2dec4 <__cxa_atexit@plt+0x220fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 32044 <__cxa_atexit@plt+0x2627c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 3205c <__cxa_atexit@plt+0x26294> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 32044 <__cxa_atexit@plt+0x2627c> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 31dcc <__cxa_atexit@plt+0x26004> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2dea0 <__cxa_atexit@plt+0x220d8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 2dea8 <__cxa_atexit@plt+0x220e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r8, r7 │ │ │ │ + b 2d4cc <__cxa_atexit@plt+0x21704> │ │ │ │ + ldr r7, [pc, #24] @ 2dec8 <__cxa_atexit@plt+0x22100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #20] @ 2decc <__cxa_atexit@plt+0x22104> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r4, r3, #188, 16 @ 0xbc0000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #60] @ 320b4 <__cxa_atexit@plt+0x262ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 320ac <__cxa_atexit@plt+0x262e4> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 31dcc <__cxa_atexit@plt+0x26004> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r4, r3, #100, 16 @ 0x640000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r9, r3, #84, 20 @ 0x54000 │ │ │ │ + andeq r9, r3, #76, 20 @ 0x4c000 │ │ │ │ + andeq r9, r3, #224, 20 @ 0xe0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldrb r7, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 31dcc <__cxa_atexit@plt+0x26004> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 32134 <__cxa_atexit@plt+0x2636c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 32148 <__cxa_atexit@plt+0x26380> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2def4 <__cxa_atexit@plt+0x2212c> │ │ │ │ + mov r8, r7 │ │ │ │ + b 2d4cc <__cxa_atexit@plt+0x21704> │ │ │ │ + ldr r7, [pc, #12] @ 2df08 <__cxa_atexit@plt+0x22140> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #8] @ 2df0c <__cxa_atexit@plt+0x22144> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andseq r0, r8, #220, 6 @ 0x70000003 │ │ │ │ - @ instruction: 0xfffff9cc │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r4, r3, #228, 14 @ 0x3900000 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ + andeq r9, r3, #8, 20 @ 0x8000 │ │ │ │ + andeq r9, r3, #0, 20 │ │ │ │ + andeq r9, r3, #160, 20 @ 0xa0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 321d0 <__cxa_atexit@plt+0x26408> │ │ │ │ - ldmib r7, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r3], #-20 @ 0xffffffec │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 321ac <__cxa_atexit@plt+0x263e4> │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 3221c <__cxa_atexit@plt+0x26454> │ │ │ │ - ldr r2, [pc, #44] @ 321e0 <__cxa_atexit@plt+0x26418> │ │ │ │ + bhi 2df74 <__cxa_atexit@plt+0x221ac> │ │ │ │ + ldr r2, [pc, #76] @ 2df7c <__cxa_atexit@plt+0x221b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - stm ip, {r2, r8, sl} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2df58 <__cxa_atexit@plt+0x22190> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 2df60 <__cxa_atexit@plt+0x22198> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1e1f75c <__cxa_atexit@plt+0x1e13994> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r4, r3, #72, 14 @ 0x1200000 │ │ │ │ - andeq r0, r0, r6, lsl #10 │ │ │ │ + mov r8, r7 │ │ │ │ + b 2d4cc <__cxa_atexit@plt+0x21704> │ │ │ │ + ldr r7, [pc, #24] @ 2df80 <__cxa_atexit@plt+0x221b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #20] @ 2df84 <__cxa_atexit@plt+0x221bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r9, r3, #156, 18 @ 0x270000 │ │ │ │ + andeq r9, r3, #148, 18 @ 0x250000 │ │ │ │ + andeq r9, r3, #40, 20 @ 0x28000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 3221c <__cxa_atexit@plt+0x26454> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2dfac <__cxa_atexit@plt+0x221e4> │ │ │ │ + mov r8, r7 │ │ │ │ + b 2d4cc <__cxa_atexit@plt+0x21704> │ │ │ │ + ldr r7, [pc, #12] @ 2dfc0 <__cxa_atexit@plt+0x221f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #8] @ 2dfc4 <__cxa_atexit@plt+0x221fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r9, r3, #80, 18 @ 0x140000 │ │ │ │ + andeq r9, r3, #72, 18 @ 0x120000 │ │ │ │ + andeq r9, r3, #232, 18 @ 0x3a0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 323a0 <__cxa_atexit@plt+0x265d8> │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r8, [sp, #28] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr lr, [pc, #352] @ 323c0 <__cxa_atexit@plt+0x265f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov r2, r1 │ │ │ │ - str lr, [r2, #56]! @ 0x38 │ │ │ │ - sub ip, r6, #71 @ 0x47 │ │ │ │ - sub r3, r6, #57 @ 0x39 │ │ │ │ - ldr lr, [pc, #300] @ 323c4 <__cxa_atexit@plt+0x265fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, r2 │ │ │ │ - str lr, [r8, #-52]! @ 0xffffffcc │ │ │ │ - ldr r4, [pc, #288] @ 323c8 <__cxa_atexit@plt+0x26600> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov lr, r2 │ │ │ │ - str r4, [lr, #-16]! │ │ │ │ - str fp, [r2, #-48] @ 0xffffffd0 │ │ │ │ - str r0, [r2, #-44] @ 0xffffffd4 │ │ │ │ - str r7, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r4, [pc, #264] @ 323cc <__cxa_atexit@plt+0x26604> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r2, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r2, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #248] @ 323d0 <__cxa_atexit@plt+0x26608> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-12] │ │ │ │ - stmdb r2, {r3, fp} │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str fp, [r2, #20] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r3, r0, #1 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bge 32358 <__cxa_atexit@plt+0x26590> │ │ │ │ - add r6, r2, #28 │ │ │ │ - add r0, r2, #24 │ │ │ │ - ldr r1, [pc, #192] @ 323e0 <__cxa_atexit@plt+0x26618> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r0] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #164] @ 323e4 <__cxa_atexit@plt+0x2661c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [pc, #116] @ 323d4 <__cxa_atexit@plt+0x2660c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #112] @ 323d8 <__cxa_atexit@plt+0x26610> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r7, [r1, #80] @ 0x50 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r1, #84] @ 0x54 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r1, #88] @ 0x58 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ - str r4, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r7, [pc, #52] @ 323dc <__cxa_atexit@plt+0x26614> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ + bcc 2e008 <__cxa_atexit@plt+0x22240> │ │ │ │ + ldr r3, [pc, #40] @ 2e018 <__cxa_atexit@plt+0x22250> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 2e01c <__cxa_atexit@plt+0x22254> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r0 │ │ │ │ - mov fp, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffff8a8 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - andseq r0, r8, #192, 2 @ 0x30 │ │ │ │ - andseq r0, r8, #104, 4 @ 0x80000006 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - andseq r0, r8, #0, 2 │ │ │ │ - andeq r4, r3, #68, 10 @ 0x11000000 │ │ │ │ - andeq r0, r0, r7, lsl #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3221c <__cxa_atexit@plt+0x26454> │ │ │ │ - andeq r4, r3, #24, 10 @ 0x6000000 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 32448 <__cxa_atexit@plt+0x26680> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + strdeq r7, [sp, #91]! @ 0x5b │ │ │ │ + andeq r9, r3, #160, 18 @ 0x280000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2e060 <__cxa_atexit@plt+0x22298> │ │ │ │ + ldr r3, [pc, #40] @ 2e070 <__cxa_atexit@plt+0x222a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 32440 <__cxa_atexit@plt+0x26678> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 31dcc <__cxa_atexit@plt+0x26004> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [pc, #36] @ 2e074 <__cxa_atexit@plt+0x222ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r4, r3, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 31dcc <__cxa_atexit@plt+0x26004> │ │ │ │ - andeq r4, r3, #196, 8 @ 0xc4000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r9, r3, #88, 18 @ 0x160000 │ │ │ │ + andeq r9, r3, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 324ec <__cxa_atexit@plt+0x26724> │ │ │ │ - ldr r2, [pc, #92] @ 324f4 <__cxa_atexit@plt+0x2672c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ + bhi 2e0d0 <__cxa_atexit@plt+0x22308> │ │ │ │ + ldr r3, [pc, #64] @ 2e0d8 <__cxa_atexit@plt+0x22310> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 324e0 <__cxa_atexit@plt+0x26718> │ │ │ │ - ldr r3, [pc, #52] @ 324f8 <__cxa_atexit@plt+0x26730> │ │ │ │ + beq 2e0c8 <__cxa_atexit@plt+0x22300> │ │ │ │ + ldr r3, [pc, #44] @ 2e0dc <__cxa_atexit@plt+0x22314> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #36] @ 2e0e0 <__cxa_atexit@plt+0x22318> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c497c8 <__cxa_atexit@plt+0x1c3da00> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r4, r3, #64, 8 @ 0x40000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andseq r4, r8, #212, 8 @ 0xd4000000 │ │ │ │ + andeq r9, r3, #80, 18 @ 0x140000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #16] @ 32528 <__cxa_atexit@plt+0x26760> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r4, r3, #16, 8 @ 0x10000000 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ + ldr r3, [pc, #24] @ 2e110 <__cxa_atexit@plt+0x22348> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 2e114 <__cxa_atexit@plt+0x2234c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c497c8 <__cxa_atexit@plt+0x1c3da00> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andseq r4, r8, #140, 8 @ 0x8c000000 │ │ │ │ + andeq r9, r3, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 3257c <__cxa_atexit@plt+0x267b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ + ldr r3, [pc, #32] @ 2e14c <__cxa_atexit@plt+0x22384> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 32570 <__cxa_atexit@plt+0x267a8> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 32164 <__cxa_atexit@plt+0x2639c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r4, r3, #188, 6 @ 0xf0000002 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #16] @ 2e150 <__cxa_atexit@plt+0x22388> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e6d1c4 <__cxa_atexit@plt+0x1e613fc> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andseq r4, r8, #192, 4 │ │ │ │ + andeq r9, r3, #208, 16 @ 0xd00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 32164 <__cxa_atexit@plt+0x2639c> │ │ │ │ - andeq r4, r3, #48, 6 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 3265c <__cxa_atexit@plt+0x26894> │ │ │ │ - ldr lr, [pc, #156] @ 32664 <__cxa_atexit@plt+0x2689c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - mov r1, r5 │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - ldr lr, [pc, #136] @ 32668 <__cxa_atexit@plt+0x268a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r1, {r0, lr} │ │ │ │ - str r7, [r1, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 32640 <__cxa_atexit@plt+0x26878> │ │ │ │ - ldr r7, [pc, #116] @ 3266c <__cxa_atexit@plt+0x268a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - add r3, r3, r0 │ │ │ │ - str r3, [r2, #8] │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 2e1a8 <__cxa_atexit@plt+0x223e0> │ │ │ │ + ldr r6, [pc, #128] @ 2e200 <__cxa_atexit@plt+0x22438> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 32650 <__cxa_atexit@plt+0x26888> │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r8 │ │ │ │ - b 32710 <__cxa_atexit@plt+0x26948> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 2e1e4 <__cxa_atexit@plt+0x2241c> │ │ │ │ + ldr r6, [pc, #112] @ 2e204 <__cxa_atexit@plt+0x2243c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c491b4 <__cxa_atexit@plt+0x1c3d3ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2e1f0 <__cxa_atexit@plt+0x22428> │ │ │ │ + ldr r2, [pc, #72] @ 2e208 <__cxa_atexit@plt+0x22440> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #68] @ 2e20c <__cxa_atexit@plt+0x22444> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xfffffba8 │ │ │ │ + mvneq r7, r9, lsr #6 │ │ │ │ + andeq r9, r3, #192, 14 @ 0x3000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2e234 <__cxa_atexit@plt+0x2246c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c491b4 <__cxa_atexit@plt+0x1c3d3ec> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r9, r3, #152, 14 @ 0x2600000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 2e260 <__cxa_atexit@plt+0x22498> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 2e264 <__cxa_atexit@plt+0x2249c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r9, r3, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r9, r3, #88, 14 @ 0x1600000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 2e2ac <__cxa_atexit@plt+0x224e4> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2e2d4 <__cxa_atexit@plt+0x2250c> │ │ │ │ + ldr r2, [pc, #72] @ 2e2e8 <__cxa_atexit@plt+0x22520> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #68] @ 2e2ec <__cxa_atexit@plt+0x22524> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 2e2c4 <__cxa_atexit@plt+0x224fc> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2e2d4 <__cxa_atexit@plt+0x2250c> │ │ │ │ + ldr r2, [pc, #36] @ 2e2e0 <__cxa_atexit@plt+0x22518> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #32] @ 2e2e4 <__cxa_atexit@plt+0x2251c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffba4 │ │ │ │ + strdeq r7, [sp, #22]! │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + mvneq r7, r9, asr #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 2e308 <__cxa_atexit@plt+0x22540> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r7, fp, ror #3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 2e324 <__cxa_atexit@plt+0x2255c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r7, pc, asr #3 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [pc, #12] @ 2e348 <__cxa_atexit@plt+0x22580> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + rsb r8, r3, #0 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + andseq r4, r8, #196 @ 0xc4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 2e364 <__cxa_atexit@plt+0x2259c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r7, pc, lsl #3 │ │ │ │ + andeq r9, r3, #216, 10 @ 0x36000000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2e444 <__cxa_atexit@plt+0x2267c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2e450 <__cxa_atexit@plt+0x22688> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + add r3, r9, #12 │ │ │ │ + cmp r8, #0 │ │ │ │ + bmi 2e3dc <__cxa_atexit@plt+0x22614> │ │ │ │ + ldr r6, [pc, #188] @ 2e46c <__cxa_atexit@plt+0x226a4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [pc, #184] @ 2e470 <__cxa_atexit@plt+0x226a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + stmdb r5, {r6, r9} │ │ │ │ + str r1, [r9, #8] │ │ │ │ + ldr r6, [pc, #168] @ 2e474 <__cxa_atexit@plt+0x226ac> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + add sl, r9, #4 │ │ │ │ + cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ + bne 2e414 <__cxa_atexit@plt+0x2264c> │ │ │ │ + ldr r6, [pc, #112] @ 2e460 <__cxa_atexit@plt+0x22698> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r9, [pc, #108] @ 2e464 <__cxa_atexit@plt+0x2269c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r1, [r3] │ │ │ │ + str r6, [sl] │ │ │ │ + ldr r6, [pc, #96] @ 2e468 <__cxa_atexit@plt+0x226a0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r3, [pc, #92] @ 2e478 <__cxa_atexit@plt+0x226b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #88] @ 2e47c <__cxa_atexit@plt+0x226b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r9, #16]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #-4] │ │ │ │ + str r2, [r9, #-12] │ │ │ │ + ldr r3, [pc, #68] @ 2e480 <__cxa_atexit@plt+0x226b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq pc, r7, #16, 28 @ 0x100 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r4, r3, #104, 4 @ 0x80000006 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r9, r3, #80, 10 @ 0x14000000 │ │ │ │ + andseq r4, r8, #16, 4 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq r4, r8, #52 @ 0x34 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andseq r4, r8, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [pc, #72] @ 326d8 <__cxa_atexit@plt+0x26910> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r0, r1, r2 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r9, r3, #168, 10 @ 0x2a000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2e4e4 <__cxa_atexit@plt+0x2271c> │ │ │ │ + ldr r2, [pc, #48] @ 2e4f0 <__cxa_atexit@plt+0x22728> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 326cc <__cxa_atexit@plt+0x26904> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b 32710 <__cxa_atexit@plt+0x26948> │ │ │ │ + beq 2e4dc <__cxa_atexit@plt+0x22714> │ │ │ │ + b 2e500 <__cxa_atexit@plt+0x22738> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r4, r3, #252, 2 @ 0x3f │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b 32710 <__cxa_atexit@plt+0x26948> │ │ │ │ - andeq r4, r3, #212, 2 @ 0x35 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r9, r3, #80, 10 @ 0x14000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 327e0 <__cxa_atexit@plt+0x26a18> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 32788 <__cxa_atexit@plt+0x269c0> │ │ │ │ - ldr r0, [pc, #212] @ 32814 <__cxa_atexit@plt+0x26a4c> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + add r3, r9, #28 │ │ │ │ + cmp r6, r3 │ │ │ │ + bcc 2e5b0 <__cxa_atexit@plt+0x227e8> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [pc, #176] @ 2e5d0 <__cxa_atexit@plt+0x22808> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - rsb r1, r1, #0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 327d0 <__cxa_atexit@plt+0x26a08> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 327fc <__cxa_atexit@plt+0x26a34> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #180] @ 32828 <__cxa_atexit@plt+0x26a60> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #140] @ 3281c <__cxa_atexit@plt+0x26a54> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #136] @ 32820 <__cxa_atexit@plt+0x26a58> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #132] @ 32824 <__cxa_atexit@plt+0x26a5c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldrb r2, [r0], #1 │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str sl, [r5] │ │ │ │ - sub r0, r2, #48 @ 0x30 │ │ │ │ - uxtb r0, r0 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1e1fa54 <__cxa_atexit@plt+0x1e13c8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 32818 <__cxa_atexit@plt+0x26a50> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r6, r9 │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [r2, #-8]! │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 2e580 <__cxa_atexit@plt+0x227b8> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2e5c0 <__cxa_atexit@plt+0x227f8> │ │ │ │ + ldr r3, [pc, #132] @ 2e5d4 <__cxa_atexit@plt+0x2280c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2e5a8 <__cxa_atexit@plt+0x227e0> │ │ │ │ + ldr r3, [pc, #112] @ 2e5d8 <__cxa_atexit@plt+0x22810> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #104] @ 2e5dc <__cxa_atexit@plt+0x22814> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c497c8 <__cxa_atexit@plt+0x1c3da00> │ │ │ │ + ldr r6, [pc, #88] @ 2e5e0 <__cxa_atexit@plt+0x22818> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + ldr r8, [pc, #84] @ 2e5e4 <__cxa_atexit@plt+0x2281c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r6, [r9, #16]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r4, r3, #56, 2 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andseq pc, r7, #132, 26 @ 0x2100 │ │ │ │ - andseq pc, r7, #56, 26 @ 0xe00 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 32868 <__cxa_atexit@plt+0x26aa0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 32874 <__cxa_atexit@plt+0x26aac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq pc, r7, #84, 24 @ 0x5400 │ │ │ │ - andeq r4, r3, #96 @ 0x60 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3289c <__cxa_atexit@plt+0x26ad4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e16fc8 <__cxa_atexit@plt+0x1e0b200> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r4, r3, #56 @ 0x38 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - b 32710 <__cxa_atexit@plt+0x26948> │ │ │ │ - andeq r4, r3, #32 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + @ instruction: 0xfffffb60 │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + andseq r4, r8, #28 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + mvneq r6, r0, lsr pc │ │ │ │ + andeq r9, r3, #88, 8 @ 0x58000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 328fc <__cxa_atexit@plt+0x26b34> │ │ │ │ - ldr r2, [pc, #44] @ 3290c <__cxa_atexit@plt+0x26b44> │ │ │ │ + bcc 2e634 <__cxa_atexit@plt+0x2286c> │ │ │ │ + ldr r1, [pc, #56] @ 2e64c <__cxa_atexit@plt+0x22884> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #52] @ 2e650 <__cxa_atexit@plt+0x22888> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r7, [pc, #24] @ 2e654 <__cxa_atexit@plt+0x2288c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - andeq r4, r3, #224, 6 @ 0x80000003 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 329e8 <__cxa_atexit@plt+0x26c20> │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - add r1, lr, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - sub ip, r2, r0 │ │ │ │ - cmp ip, #1 │ │ │ │ - blt 329a0 <__cxa_atexit@plt+0x26bd8> │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r0, r3 │ │ │ │ - add sl, r3, lr │ │ │ │ - mov lr, #0 │ │ │ │ - ldrb r3, [sl, lr] │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs 329a8 <__cxa_atexit@plt+0x26be0> │ │ │ │ - add lr, lr, #1 │ │ │ │ - cmp ip, lr │ │ │ │ - bne 32980 <__cxa_atexit@plt+0x26bb8> │ │ │ │ - b 329ac <__cxa_atexit@plt+0x26be4> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - b 329b4 <__cxa_atexit@plt+0x26bec> │ │ │ │ - mov ip, lr │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr sl, [sp] │ │ │ │ - str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - stmib r5, {r3, r7, r9} │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - b 329f0 <__cxa_atexit@plt+0x26c28> │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + mvneq r6, r0, lsr #29 │ │ │ │ + andeq r9, r3, #32, 8 @ 0x20000000 │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2e6b8 <__cxa_atexit@plt+0x228f0> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2e6a4 <__cxa_atexit@plt+0x228dc> │ │ │ │ + ldr r3, [pc, #64] @ 2e6c8 <__cxa_atexit@plt+0x22900> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2e6b0 <__cxa_atexit@plt+0x228e8> │ │ │ │ + b 2e6d8 <__cxa_atexit@plt+0x22910> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 2e6cc <__cxa_atexit@plt+0x22904> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov fp, r8 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r9, r3, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr lr, [pc, #132] @ 2e768 <__cxa_atexit@plt+0x229a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #128] @ 2e76c <__cxa_atexit@plt+0x229a4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #124] @ 2e770 <__cxa_atexit@plt+0x229a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 32b18 <__cxa_atexit@plt+0x26d50> │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #20] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 32a9c <__cxa_atexit@plt+0x26cd4> │ │ │ │ - stm sp, {r7, r8, fp} │ │ │ │ - ldr r9, [r2, #32]! │ │ │ │ - ldr ip, [pc, #296] @ 32b54 <__cxa_atexit@plt+0x26d8c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr fp, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - stmib r6, {ip, lr} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r0, fp, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 32ac8 <__cxa_atexit@plt+0x26d00> │ │ │ │ - ldr r1, [pc, #256] @ 32b5c <__cxa_atexit@plt+0x26d94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #248] @ 32b60 <__cxa_atexit@plt+0x26d98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r2] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r5, r3, #23 │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldm sp, {r7, r9} │ │ │ │ - mov sl, r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 2c5fc <__cxa_atexit@plt+0x20834> │ │ │ │ - ldr r5, [pc, #192] @ 32b64 <__cxa_atexit@plt+0x26d9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r5, [r2, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #176] @ 32b68 <__cxa_atexit@plt+0x26da0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r2, #32]! │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r3, [r2, #4] │ │ │ │ + cmp r3, r1 │ │ │ │ + and r3, r7, #3 │ │ │ │ + strgt lr, [r2] │ │ │ │ + strle r8, [r5, #4] │ │ │ │ + strle r1, [r5, #8] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 2e750 <__cxa_atexit@plt+0x22988> │ │ │ │ + str r7, [r2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2e75c <__cxa_atexit@plt+0x22994> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r0, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + bne 2e6f4 <__cxa_atexit@plt+0x2292c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r2, [pc, #136] @ 32b58 <__cxa_atexit@plt+0x26d90> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0xffffffe8 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2e7b4 <__cxa_atexit@plt+0x229ec> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 2e7c8 <__cxa_atexit@plt+0x22a00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2e7c0 <__cxa_atexit@plt+0x229f8> │ │ │ │ + b 2e6d8 <__cxa_atexit@plt+0x22910> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2e80c <__cxa_atexit@plt+0x22a44> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 2e820 <__cxa_atexit@plt+0x22a58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2e818 <__cxa_atexit@plt+0x22a50> │ │ │ │ + b 2e6d8 <__cxa_atexit@plt+0x22910> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + andeq r9, r3, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2e87c <__cxa_atexit@plt+0x22ab4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2e874 <__cxa_atexit@plt+0x22aac> │ │ │ │ + ldr r3, [pc, #44] @ 2e884 <__cxa_atexit@plt+0x22abc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 2e888 <__cxa_atexit@plt+0x22ac0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r2, r3, #23 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r3, #7 │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 32b3c <__cxa_atexit@plt+0x26d74> │ │ │ │ - ldr r3, [pc, #120] @ 32b70 <__cxa_atexit@plt+0x26da8> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4e364 <__cxa_atexit@plt+0x1c4259c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r9, r3, #92, 4 @ 0xc0000005 │ │ │ │ + andseq r3, r8, #132, 22 @ 0x21000 │ │ │ │ + andeq r9, r3, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2e8e4 <__cxa_atexit@plt+0x22b1c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2e8dc <__cxa_atexit@plt+0x22b14> │ │ │ │ + ldr r3, [pc, #44] @ 2e8ec <__cxa_atexit@plt+0x22b24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #76] @ 32b6c <__cxa_atexit@plt+0x26da4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - bx r1 │ │ │ │ - andseq pc, r7, #232, 20 @ 0xe8000 │ │ │ │ - andseq pc, r7, #160, 18 @ 0x280000 │ │ │ │ - andseq pc, r7, #172, 18 @ 0x2b0000 │ │ │ │ - andseq pc, r7, #140, 18 @ 0x230000 │ │ │ │ - andeq r3, r3, #180, 26 @ 0x2d00 │ │ │ │ - andseq pc, r7, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - andeq r4, r3, #128, 2 │ │ │ │ - andeq r7, r0, sl, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 329f0 <__cxa_atexit@plt+0x26c28> │ │ │ │ - andeq r4, r3, #96, 2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r2, [pc, #40] @ 2e8f0 <__cxa_atexit@plt+0x22b28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4e748 <__cxa_atexit@plt+0x1c42980> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r9, r3, #232, 4 @ 0x8000000e │ │ │ │ + andseq r3, r8, #28, 22 @ 0x7000 │ │ │ │ + andeq r9, r3, #244, 4 @ 0x4000000f │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2e94c <__cxa_atexit@plt+0x22b84> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2e944 <__cxa_atexit@plt+0x22b7c> │ │ │ │ + ldr r3, [pc, #44] @ 2e954 <__cxa_atexit@plt+0x22b8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 2e958 <__cxa_atexit@plt+0x22b90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4fb00 <__cxa_atexit@plt+0x1c43d38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r8, r3, #0, 30 │ │ │ │ + andseq r3, r8, #180, 20 @ 0xb4000 │ │ │ │ + andeq r9, r3, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 32bd4 <__cxa_atexit@plt+0x26e0c> │ │ │ │ - ldr r2, [pc, #40] @ 32bdc <__cxa_atexit@plt+0x26e14> │ │ │ │ + bhi 2e9a8 <__cxa_atexit@plt+0x22be0> │ │ │ │ + ldr r2, [pc, #52] @ 2e9b0 <__cxa_atexit@plt+0x22be8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ 2e9b4 <__cxa_atexit@plt+0x22bec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r5, [pc, #28] @ 2e9b8 <__cxa_atexit@plt+0x22bf0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r4, r3, #20, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andseq r3, r8, #96, 20 @ 0x60000 │ │ │ │ + andseq r3, r8, #128, 24 @ 0x8000 │ │ │ │ + andeq r9, r3, #76, 4 @ 0xc0000004 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 2e9dc <__cxa_atexit@plt+0x22c14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 32c24 <__cxa_atexit@plt+0x26e5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 32c18 <__cxa_atexit@plt+0x26e50> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 32920 <__cxa_atexit@plt+0x26b58> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r4, r3, #204 @ 0xcc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 1963cac <__cxa_atexit@plt+0x1957ee4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r9, r3, #40, 4 @ 0x80000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2ea04 <__cxa_atexit@plt+0x22c3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 32920 <__cxa_atexit@plt+0x26b58> │ │ │ │ - andeq r4, r3, #188 @ 0xbc │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 32cc0 <__cxa_atexit@plt+0x26ef8> │ │ │ │ - ldr lr, [pc, #92] @ 32ccc <__cxa_atexit@plt+0x26f04> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 32cb8 <__cxa_atexit@plt+0x26ef0> │ │ │ │ - ldr r2, [pc, #44] @ 32cd0 <__cxa_atexit@plt+0x26f08> │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andseq r3, r8, #44, 24 @ 0x2c00 │ │ │ │ + andeq r9, r3, #240, 2 @ 0x3c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2eaa0 <__cxa_atexit@plt+0x22cd8> │ │ │ │ + ldr r2, [pc, #128] @ 2eaa8 <__cxa_atexit@plt+0x22ce0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #120] @ 2eaac <__cxa_atexit@plt+0x22ce4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 2ea7c <__cxa_atexit@plt+0x22cb4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2ea88 <__cxa_atexit@plt+0x22cc0> │ │ │ │ + ldr r2, [pc, #88] @ 2eab0 <__cxa_atexit@plt+0x22ce8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 32cb8 <__cxa_atexit@plt+0x26ef0> │ │ │ │ - b 32d14 <__cxa_atexit@plt+0x26f4c> │ │ │ │ + beq 2ea7c <__cxa_atexit@plt+0x22cb4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r4, r3, #52 @ 0x34 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + ldr r7, [pc, #36] @ 2eab4 <__cxa_atexit@plt+0x22cec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ 2eab8 <__cxa_atexit@plt+0x22cf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andseq r3, r8, #180, 18 @ 0x2d0000 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r9, r3, #112, 2 │ │ │ │ + andeq r9, r3, #100, 2 │ │ │ │ + andeq r9, r3, #60, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 32d04 <__cxa_atexit@plt+0x26f3c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2eb00 <__cxa_atexit@plt+0x22d38> │ │ │ │ + ldr r3, [pc, #68] @ 2eb20 <__cxa_atexit@plt+0x22d58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 32cfc <__cxa_atexit@plt+0x26f34> │ │ │ │ - b 32d14 <__cxa_atexit@plt+0x26f4c> │ │ │ │ + beq 2eb18 <__cxa_atexit@plt+0x22d50> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r4, r3, #0 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [pc, #152] @ 32db8 <__cxa_atexit@plt+0x26ff0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 32d8c <__cxa_atexit@plt+0x26fc4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 32da8 <__cxa_atexit@plt+0x26fe0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r0, [pc, #92] @ 32dbc <__cxa_atexit@plt+0x26ff4> │ │ │ │ + ldr r7, [pc, #28] @ 2eb24 <__cxa_atexit@plt+0x22d5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #20] @ 2eb28 <__cxa_atexit@plt+0x22d60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r7} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r7, r1 │ │ │ │ - bne 32d9c <__cxa_atexit@plt+0x26fd4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 32920 <__cxa_atexit@plt+0x26b58> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq pc, r7, #16, 14 @ 0x400000 │ │ │ │ - andeq r3, r3, #72, 30 @ 0x120 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 32e3c <__cxa_atexit@plt+0x27074> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #20]! │ │ │ │ - ldr r2, [pc, #88] @ 32e4c <__cxa_atexit@plt+0x27084> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #-4] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 32e30 <__cxa_atexit@plt+0x27068> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 32920 <__cxa_atexit@plt+0x26b58> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq pc, r7, #124, 12 @ 0x7c00000 │ │ │ │ - andeq r3, r3, #196, 28 @ 0xc40 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 32ebc <__cxa_atexit@plt+0x270f4> │ │ │ │ - ldr r3, [pc, #80] @ 32ec4 <__cxa_atexit@plt+0x270fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 32eac <__cxa_atexit@plt+0x270e4> │ │ │ │ - ldr r7, [pc, #52] @ 32ec8 <__cxa_atexit@plt+0x27100> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r9, r3, #248 @ 0xf8 │ │ │ │ + andeq r9, r3, #236 @ 0xec │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r3, r3, #76, 28 @ 0x4c0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 32efc <__cxa_atexit@plt+0x27134> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r3, r3, #24, 28 @ 0x180 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 3301c <__cxa_atexit@plt+0x27254> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r3, [pc, #260] @ 33030 <__cxa_atexit@plt+0x27268> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #256] @ 33034 <__cxa_atexit@plt+0x2726c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [sl, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr fp, [r2, #20]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #4]! │ │ │ │ - sub r7, r9, #29 │ │ │ │ - ldr r3, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str r7, [r0, #28] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r1, [r0, #12] │ │ │ │ - str r0, [r0, #16] │ │ │ │ - str fp, [r0, #20] │ │ │ │ - ldr r1, [pc, #192] @ 33038 <__cxa_atexit@plt+0x27270> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #24]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 32fd0 <__cxa_atexit@plt+0x27208> │ │ │ │ - ldr r3, [pc, #176] @ 33040 <__cxa_atexit@plt+0x27278> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2eba8 <__cxa_atexit@plt+0x22de0> │ │ │ │ + ldr r3, [pc, #80] @ 2ebc0 <__cxa_atexit@plt+0x22df8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #152] @ 33044 <__cxa_atexit@plt+0x2727c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r3, [r6, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #96] @ 3303c <__cxa_atexit@plt+0x27274> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str lr, [r6, #-4] │ │ │ │ - sub r9, r9, #11 │ │ │ │ - cmp r3, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bne 3300c <__cxa_atexit@plt+0x27244> │ │ │ │ - str r0, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 32920 <__cxa_atexit@plt+0x26b58> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andseq pc, r7, #148, 8 @ 0x94000000 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - andseq pc, r7, #148, 8 @ 0x94000000 │ │ │ │ - andeq r3, r3, #244, 16 @ 0xf40000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 330d4 <__cxa_atexit@plt+0x2730c> │ │ │ │ - ldr lr, [pc, #116] @ 330dc <__cxa_atexit@plt+0x27314> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #100] @ 330e0 <__cxa_atexit@plt+0x27318> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 330c4 <__cxa_atexit@plt+0x272fc> │ │ │ │ - ldr r9, [r5, #-16]! │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #40] @ 330e4 <__cxa_atexit@plt+0x2731c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 32164 <__cxa_atexit@plt+0x2639c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq pc, r7, #116, 6 @ 0xd0000001 │ │ │ │ - andseq pc, r7, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r3, r3, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 3311c <__cxa_atexit@plt+0x27354> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 32164 <__cxa_atexit@plt+0x2639c> │ │ │ │ - andseq pc, r7, #160, 6 @ 0x80000002 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 33170 <__cxa_atexit@plt+0x273a8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 33184 <__cxa_atexit@plt+0x273bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r2, [pc, #76] @ 2ebc4 <__cxa_atexit@plt+0x22dfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 2ebc8 <__cxa_atexit@plt+0x22e00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [pc, #28] @ 2ebcc <__cxa_atexit@plt+0x22e04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r7, #160, 6 @ 0x80000002 │ │ │ │ - andeq r3, r3, #172, 22 @ 0x2b000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #88 @ 0x58 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + andseq r3, r8, #136, 16 @ 0x880000 │ │ │ │ + andeq r9, r3, #108 @ 0x6c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 33238 <__cxa_atexit@plt+0x27470> │ │ │ │ - ldr lr, [pc, #148] @ 33240 <__cxa_atexit@plt+0x27478> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - str lr, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r7, #51] @ 0x33 │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [r7, #55] @ 0x37 │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r7, #47] @ 0x2f │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r3, [r7, #43] @ 0x2b │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r1, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi 2ec3c <__cxa_atexit@plt+0x22e74> │ │ │ │ + ldr r7, [pc, #92] @ 2ec4c <__cxa_atexit@plt+0x22e84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 3322c <__cxa_atexit@plt+0x27464> │ │ │ │ - mov r7, r8 │ │ │ │ - b 33250 <__cxa_atexit@plt+0x27488> │ │ │ │ + beq 2ec20 <__cxa_atexit@plt+0x22e58> │ │ │ │ + ldr r2, [pc, #76] @ 2ec50 <__cxa_atexit@plt+0x22e88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2ec30 <__cxa_atexit@plt+0x22e68> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 1e6c8a4 <__cxa_atexit@plt+0x1e60adc> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2ec54 <__cxa_atexit@plt+0x22e8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r3, r3, #244, 20 @ 0xf4000 │ │ │ │ - andeq lr, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 33350 <__cxa_atexit@plt+0x27588> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 332c4 <__cxa_atexit@plt+0x274fc> │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 332d8 <__cxa_atexit@plt+0x27510> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #208] @ 33384 <__cxa_atexit@plt+0x275bc> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r8, r3, #232, 30 @ 0x3a0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 2ec90 <__cxa_atexit@plt+0x22ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2ec88 <__cxa_atexit@plt+0x22ec0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e6c8a4 <__cxa_atexit@plt+0x1e60adc> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ bx r0 │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r1, [pc, #152] @ 3337c <__cxa_atexit@plt+0x275b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r9, ip} │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str ip, [r5, #56] @ 0x38 │ │ │ │ - sub r1, r2, #23 │ │ │ │ - add lr, r5, #40 @ 0x28 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 33360 <__cxa_atexit@plt+0x27598> │ │ │ │ - ldr r7, [pc, #108] @ 33388 <__cxa_atexit@plt+0x275c0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e6c8a4 <__cxa_atexit@plt+0x1e60adc> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ecf0 <__cxa_atexit@plt+0x22f28> │ │ │ │ + ldr r7, [pc, #52] @ 2ed04 <__cxa_atexit@plt+0x22f3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2ece4 <__cxa_atexit@plt+0x22f1c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2ed14 <__cxa_atexit@plt+0x22f4c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2ed08 <__cxa_atexit@plt+0x22f40> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #104] @ 3338c <__cxa_atexit@plt+0x275c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r8, r3, #56, 30 @ 0xe0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ 2ed74 <__cxa_atexit@plt+0x22fac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #24] @ 33380 <__cxa_atexit@plt+0x275b8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq pc, r7, #80, 2 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - andeq r3, r3, #152, 18 @ 0x260000 │ │ │ │ - andeq pc, r5, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 33404 <__cxa_atexit@plt+0x2763c> │ │ │ │ - ldr r8, [pc, #72] @ 3341c <__cxa_atexit@plt+0x27654> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #68] @ 33420 <__cxa_atexit@plt+0x27658> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2ed6c <__cxa_atexit@plt+0x22fa4> │ │ │ │ + ldr r3, [pc, #68] @ 2ed78 <__cxa_atexit@plt+0x22fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, lr │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 33424 <__cxa_atexit@plt+0x2765c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2ed6c <__cxa_atexit@plt+0x22fa4> │ │ │ │ + ldr r3, [pc, #44] @ 2ed7c <__cxa_atexit@plt+0x22fb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r3, r3, #0, 18 │ │ │ │ - andeq fp, r4, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 33488 <__cxa_atexit@plt+0x276c0> │ │ │ │ - ldr lr, [pc, #80] @ 334a0 <__cxa_atexit@plt+0x276d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 334a4 <__cxa_atexit@plt+0x276dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 334a8 <__cxa_atexit@plt+0x276e0> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2ed6c <__cxa_atexit@plt+0x22fa4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e8490c <__cxa_atexit@plt+0x1e78b44> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 2edd0 <__cxa_atexit@plt+0x23008> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r3, r3, #124, 16 @ 0x7c0000 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 334d8 <__cxa_atexit@plt+0x27710> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2edc8 <__cxa_atexit@plt+0x23000> │ │ │ │ + ldr r3, [pc, #40] @ 2edd4 <__cxa_atexit@plt+0x2300c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 334d0 <__cxa_atexit@plt+0x27708> │ │ │ │ - b 334e8 <__cxa_atexit@plt+0x27720> │ │ │ │ + beq 2edc8 <__cxa_atexit@plt+0x23000> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e8490c <__cxa_atexit@plt+0x1e78b44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r3, r3, #76, 16 @ 0x4c0000 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 33574 <__cxa_atexit@plt+0x277ac> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #52]! @ 0x34 │ │ │ │ - ldr r3, [r2, #-48] @ 0xffffffd0 │ │ │ │ - ldr r1, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r3, r2, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 335d4 <__cxa_atexit@plt+0x2780c> │ │ │ │ - ldr r2, [pc, #204] @ 335f4 <__cxa_atexit@plt+0x2782c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #200] @ 335f8 <__cxa_atexit@plt+0x27830> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - stmib r7, {r0, r8} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 335c4 <__cxa_atexit@plt+0x277fc> │ │ │ │ - ldr r7, [pc, #164] @ 335fc <__cxa_atexit@plt+0x27834> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r9, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r7, [pc, #112] @ 335ec <__cxa_atexit@plt+0x27824> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 2ee10 <__cxa_atexit@plt+0x23048> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 335b8 <__cxa_atexit@plt+0x277f0> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ + beq 2ee08 <__cxa_atexit@plt+0x23040> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #64] @ 335f0 <__cxa_atexit@plt+0x27828> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 32164 <__cxa_atexit@plt+0x2639c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e8490c <__cxa_atexit@plt+0x1e78b44> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 33600 <__cxa_atexit@plt+0x27838> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq lr, r7, #128, 28 @ 0x800 │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - andseq lr, r7, #0, 30 │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - andseq lr, r7, #84, 28 @ 0x540 │ │ │ │ - andeq r3, r3, #56, 6 @ 0xe0000000 │ │ │ │ - andeq pc, r1, sp, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 33638 <__cxa_atexit@plt+0x27870> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 32164 <__cxa_atexit@plt+0x2639c> │ │ │ │ - andseq lr, r7, #0, 28 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3368c <__cxa_atexit@plt+0x278c4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 336a0 <__cxa_atexit@plt+0x278d8> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e8490c <__cxa_atexit@plt+0x1e78b44> │ │ │ │ + andeq r8, r3, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ee84 <__cxa_atexit@plt+0x230bc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ee7c <__cxa_atexit@plt+0x230b4> │ │ │ │ + ldr r3, [pc, #44] @ 2ee8c <__cxa_atexit@plt+0x230c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 2ee90 <__cxa_atexit@plt+0x230c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4e364 <__cxa_atexit@plt+0x1c4259c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r7, #132, 28 @ 0x840 │ │ │ │ - andeq r3, r3, #144, 12 @ 0x9000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33720 <__cxa_atexit@plt+0x27958> │ │ │ │ - ldr r3, [pc, #96] @ 33728 <__cxa_atexit@plt+0x27960> │ │ │ │ + andeq r8, r3, #248, 26 @ 0x3e00 │ │ │ │ + andseq r3, r8, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r8, r3, #60, 28 @ 0x3c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2eeec <__cxa_atexit@plt+0x23124> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2eee4 <__cxa_atexit@plt+0x2311c> │ │ │ │ + ldr r3, [pc, #44] @ 2eef4 <__cxa_atexit@plt+0x2312c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 33710 <__cxa_atexit@plt+0x27948> │ │ │ │ - ldr r7, [pc, #52] @ 3372c <__cxa_atexit@plt+0x27964> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #40] @ 2eef8 <__cxa_atexit@plt+0x23130> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1953cf8 <__cxa_atexit@plt+0x1947f30> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r3, r3, #8, 12 @ 0x800000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 33760 <__cxa_atexit@plt+0x27998> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r3, r3, #212, 10 @ 0x35000000 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3384c <__cxa_atexit@plt+0x27a84> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #200] @ 33858 <__cxa_atexit@plt+0x27a90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r3, r1 │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 33800 <__cxa_atexit@plt+0x27a38> │ │ │ │ - ldr r0, [pc, #144] @ 33860 <__cxa_atexit@plt+0x27a98> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #140] @ 33864 <__cxa_atexit@plt+0x27a9c> │ │ │ │ + andeq r8, r3, #252, 26 @ 0x3f00 │ │ │ │ + andseq r3, r8, #20, 10 @ 0x5000000 │ │ │ │ + andeq r8, r3, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ef54 <__cxa_atexit@plt+0x2318c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ef4c <__cxa_atexit@plt+0x23184> │ │ │ │ + ldr r3, [pc, #44] @ 2ef5c <__cxa_atexit@plt+0x23194> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r6, [pc, #84] @ 3385c <__cxa_atexit@plt+0x27a94> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, sl, ip} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq 33840 <__cxa_atexit@plt+0x27a78> │ │ │ │ - mov r6, r3 │ │ │ │ - b 339c8 <__cxa_atexit@plt+0x27c00> │ │ │ │ + ldr r2, [pc, #40] @ 2ef60 <__cxa_atexit@plt+0x23198> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4e748 <__cxa_atexit@plt+0x1c42980> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r3, r3, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 33894 <__cxa_atexit@plt+0x27acc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3388c <__cxa_atexit@plt+0x27ac4> │ │ │ │ - b 338a4 <__cxa_atexit@plt+0x27adc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r8, r3, #0, 28 │ │ │ │ + andseq r3, r8, #172, 8 @ 0xac000000 │ │ │ │ + andeq r8, r3, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2efb8 <__cxa_atexit@plt+0x231f0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2efb0 <__cxa_atexit@plt+0x231e8> │ │ │ │ + ldr r8, [pc, #40] @ 2efc0 <__cxa_atexit@plt+0x231f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 2efc4 <__cxa_atexit@plt+0x231fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1859f6c <__cxa_atexit@plt+0x184e1a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r3, r3, #144, 8 @ 0x90000000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 33920 <__cxa_atexit@plt+0x27b58> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldr r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r3, #-16] │ │ │ │ - ldmdb r3, {r0, r9} │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 33974 <__cxa_atexit@plt+0x27bac> │ │ │ │ - ldr r3, [pc, #160] @ 33984 <__cxa_atexit@plt+0x27bbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - stmib r7, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 33964 <__cxa_atexit@plt+0x27b9c> │ │ │ │ - ldr r7, [pc, #132] @ 33988 <__cxa_atexit@plt+0x27bc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #88] @ 33980 <__cxa_atexit@plt+0x27bb8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r6, r9, asr r4 │ │ │ │ + andseq r3, r8, #68, 8 @ 0x44000000 │ │ │ │ + andeq r8, r3, #240, 26 @ 0x3c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2f020 <__cxa_atexit@plt+0x23258> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2f018 <__cxa_atexit@plt+0x23250> │ │ │ │ + ldr r3, [pc, #44] @ 2f028 <__cxa_atexit@plt+0x23260> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3395c <__cxa_atexit@plt+0x27b94> │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 32164 <__cxa_atexit@plt+0x2639c> │ │ │ │ + ldr r2, [pc, #40] @ 2f02c <__cxa_atexit@plt+0x23264> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4e748 <__cxa_atexit@plt+0x1c42980> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r8, r3, #176, 26 @ 0x2c00 │ │ │ │ + andseq r3, r8, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2f06c <__cxa_atexit@plt+0x232a4> │ │ │ │ + ldr r2, [pc, #60] @ 2f088 <__cxa_atexit@plt+0x232c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2f074 <__cxa_atexit@plt+0x232ac> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 2f1b8 <__cxa_atexit@plt+0x233f0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2f08c <__cxa_atexit@plt+0x232c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff5f0 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - andeq r2, r3, #176, 30 @ 0x2c0 │ │ │ │ - andeq r1, r0, r8, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 32164 <__cxa_atexit@plt+0x2639c> │ │ │ │ - andeq r3, r3, #124, 6 @ 0xf0000001 │ │ │ │ - andeq r1, r0, lr, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 33aac <__cxa_atexit@plt+0x27ce4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #92 @ 0x5c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 33af8 <__cxa_atexit@plt+0x27d30> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr lr, [pc, #284] @ 33b14 <__cxa_atexit@plt+0x27d4c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #280] @ 33b18 <__cxa_atexit@plt+0x27d50> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - str r3, [sp] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - sub r2, r8, #63 @ 0x3f │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr fp, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #168] @ 33b1c <__cxa_atexit@plt+0x27d54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r6, r9, sl, fp} │ │ │ │ - sub r7, r8, #2 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx ip │ │ │ │ - ldr r2, [pc, #88] @ 33b0c <__cxa_atexit@plt+0x27d44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 33aec <__cxa_atexit@plt+0x27d24> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 33b10 <__cxa_atexit@plt+0x27d48> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 32164 <__cxa_atexit@plt+0x2639c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #92 @ 0x5c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq lr, r7, #208, 18 @ 0x340000 │ │ │ │ - @ instruction: 0xfffff658 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - andseq lr, r7, #168, 20 @ 0xa8000 │ │ │ │ - andeq r2, r3, #28, 28 @ 0x1c0 │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 33b54 <__cxa_atexit@plt+0x27d8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 32164 <__cxa_atexit@plt+0x2639c> │ │ │ │ - andseq lr, r7, #104, 18 @ 0x1a0000 │ │ │ │ - andeq r2, r3, #92, 26 @ 0x1700 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andseq r3, r8, #156, 6 @ 0x70000002 │ │ │ │ + andeq r8, r3, #100, 26 @ 0x1900 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 33bc8 <__cxa_atexit@plt+0x27e00> │ │ │ │ - ldr r2, [pc, #84] @ 33bd4 <__cxa_atexit@plt+0x27e0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 33bc0 <__cxa_atexit@plt+0x27df8> │ │ │ │ - ldr r2, [pc, #44] @ 33bd8 <__cxa_atexit@plt+0x27e10> │ │ │ │ + bhi 2f0f0 <__cxa_atexit@plt+0x23328> │ │ │ │ + ldr r2, [pc, #76] @ 2f0fc <__cxa_atexit@plt+0x23334> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 2f100 <__cxa_atexit@plt+0x23338> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 33bc0 <__cxa_atexit@plt+0x27df8> │ │ │ │ - b 33c1c <__cxa_atexit@plt+0x27e54> │ │ │ │ + beq 2f0e8 <__cxa_atexit@plt+0x23320> │ │ │ │ + ldr r3, [pc, #44] @ 2f104 <__cxa_atexit@plt+0x2333c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r2, r3, #220, 24 @ 0xdc00 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 33c0c <__cxa_atexit@plt+0x27e44> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r3, r8, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2f128 <__cxa_atexit@plt+0x23360> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 33c04 <__cxa_atexit@plt+0x27e3c> │ │ │ │ - b 33c1c <__cxa_atexit@plt+0x27e54> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r2, r3, #168, 24 @ 0xa800 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 33cb0 <__cxa_atexit@plt+0x27ee8> │ │ │ │ - ldr lr, [pc, #152] @ 33cd0 <__cxa_atexit@plt+0x27f08> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - str r0, [r2] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r1, r7, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 33cbc <__cxa_atexit@plt+0x27ef4> │ │ │ │ - ldr r3, [pc, #96] @ 33cd4 <__cxa_atexit@plt+0x27f0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 33ca0 <__cxa_atexit@plt+0x27ed8> │ │ │ │ - ldr r7, [pc, #72] @ 33cd8 <__cxa_atexit@plt+0x27f10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + bcc 2f160 <__cxa_atexit@plt+0x23398> │ │ │ │ + ldr r2, [pc, #40] @ 2f178 <__cxa_atexit@plt+0x233b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #24] @ 33cdc <__cxa_atexit@plt+0x27f14> │ │ │ │ + ldr r3, [pc, #20] @ 2f17c <__cxa_atexit@plt+0x233b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r3, r8, #24, 6 @ 0x60000000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2f1a4 <__cxa_atexit@plt+0x233dc> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 2f1b8 <__cxa_atexit@plt+0x233f0> │ │ │ │ + ldr r7, [pc, #8] @ 2f1b4 <__cxa_atexit@plt+0x233ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andseq lr, r7, #56, 16 @ 0x380000 │ │ │ │ - @ instruction: 0xfffed6d4 │ │ │ │ - @ instruction: 0xfffed6e8 │ │ │ │ - andeq r2, r3, #252, 22 @ 0x3f000 │ │ │ │ - @ instruction: 0xffffde20 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r3, r3, #92 @ 0x5c │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33d70 <__cxa_atexit@plt+0x27fa8> │ │ │ │ - ldmib r7, {r1, lr} │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 33d40 <__cxa_atexit@plt+0x27f78> │ │ │ │ - ldr r3, [pc, #104] @ 33d88 <__cxa_atexit@plt+0x27fc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - b 33d64 <__cxa_atexit@plt+0x27f9c> │ │ │ │ - ldr r3, [pc, #60] @ 33d84 <__cxa_atexit@plt+0x27fbc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ + andeq r8, r3, #52, 24 @ 0x3400 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r1, [pc, #228] @ 2f2a8 <__cxa_atexit@plt+0x234e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #224] @ 2f2ac <__cxa_atexit@plt+0x234e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ str r1, [r5] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r8, fp │ │ │ │ - b 33d8c <__cxa_atexit@plt+0x27fc4> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - bx r0 │ │ │ │ - andseq lr, r7, #204, 12 @ 0xcc00000 │ │ │ │ - andseq lr, r7, #252, 12 @ 0xfc00000 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr lr, [ip, #24]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 33e74 <__cxa_atexit@plt+0x280ac> │ │ │ │ - ldr r8, [pc, #240] @ 33ea4 <__cxa_atexit@plt+0x280dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #236] @ 33ea8 <__cxa_atexit@plt+0x280e0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #232] @ 33eac <__cxa_atexit@plt+0x280e4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldrb r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 2f268 <__cxa_atexit@plt+0x234a0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2f274 <__cxa_atexit@plt+0x234ac> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 2f288 <__cxa_atexit@plt+0x234c0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2f1cc <__cxa_atexit@plt+0x23404> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2f294 <__cxa_atexit@plt+0x234cc> │ │ │ │ ldr r2, [r5] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - str sl, [r3, #20]! │ │ │ │ - cmp r1, #43 @ 0x2b │ │ │ │ - cmpne r1, #45 @ 0x2d │ │ │ │ - bne 33e04 <__cxa_atexit@plt+0x2803c> │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 33ee8 <__cxa_atexit@plt+0x28120> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #8]! │ │ │ │ - ldr r8, [r7, #-4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 33e90 <__cxa_atexit@plt+0x280c8> │ │ │ │ - ldr r2, [pc, #132] @ 33eb0 <__cxa_atexit@plt+0x280e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 33e64 <__cxa_atexit@plt+0x2809c> │ │ │ │ - ldr r3, [pc, #108] @ 33eb4 <__cxa_atexit@plt+0x280ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr lr, [pc, #144] @ 2f2b4 <__cxa_atexit@plt+0x234ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #140] @ 2f2b8 <__cxa_atexit@plt+0x234f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #136] @ 2f2bc <__cxa_atexit@plt+0x234f4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #64] @ 33ebc <__cxa_atexit@plt+0x280f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #32] @ 33eb8 <__cxa_atexit@plt+0x280f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe3ac │ │ │ │ - @ instruction: 0xffffe6c4 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0xfffed51c │ │ │ │ - @ instruction: 0xfffed530 │ │ │ │ - andeq r2, r3, #40, 20 @ 0x28000 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r2, r3, #136, 28 @ 0x880 │ │ │ │ - andeq r0, r0, r8, lsl #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 33d8c <__cxa_atexit@plt+0x27fc4> │ │ │ │ - andeq r2, r3, #236, 18 @ 0x3b0000 │ │ │ │ - andeq r0, r0, r7, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 33ff4 <__cxa_atexit@plt+0x2822c> │ │ │ │ - str fp, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #24]! │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [r1, #-4]! │ │ │ │ - add fp, r0, #8 │ │ │ │ - add ip, r0, #4 │ │ │ │ - add r0, r3, #1 │ │ │ │ - ldr r9, [r2, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r2, #-16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr lr, [r9, #15] │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 33f70 <__cxa_atexit@plt+0x281a8> │ │ │ │ - ldr r2, [pc, #272] @ 3404c <__cxa_atexit@plt+0x28284> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [fp] │ │ │ │ - str r8, [r6] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str ip, [r5, #28] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r5, [pc, #240] @ 34050 <__cxa_atexit@plt+0x28288> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r0, [fp] │ │ │ │ - ldr r7, [pc, #188] @ 34038 <__cxa_atexit@plt+0x28270> │ │ │ │ + ldr r7, [pc, #52] @ 2f2b0 <__cxa_atexit@plt+0x234e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [ip] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r1, r5, #8 │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r1 │ │ │ │ - bhi 3400c <__cxa_atexit@plt+0x28244> │ │ │ │ - ldr r3, [pc, #152] @ 3403c <__cxa_atexit@plt+0x28274> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 33fe0 <__cxa_atexit@plt+0x28218> │ │ │ │ - ldr r3, [pc, #128] @ 34040 <__cxa_atexit@plt+0x28278> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r6, [r6, #-4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r9 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r1, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [pc, #76] @ 34048 <__cxa_atexit@plt+0x28280> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + andseq r3, r8, #132, 2 @ 0x21 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + andseq r3, r8, #184, 2 @ 0x2e │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2f364 <__cxa_atexit@plt+0x2359c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #184] @ 2f3a0 <__cxa_atexit@plt+0x235d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr lr, [pc, #48] @ 34044 <__cxa_atexit@plt+0x2827c> │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 2f378 <__cxa_atexit@plt+0x235b0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2f384 <__cxa_atexit@plt+0x235bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2f38c <__cxa_atexit@plt+0x235c4> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr lr, [pc, #136] @ 2f3a8 <__cxa_atexit@plt+0x235e0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ + ldr r1, [pc, #132] @ 2f3ac <__cxa_atexit@plt+0x235e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #128] @ 2f3b0 <__cxa_atexit@plt+0x235e8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 2f3a4 <__cxa_atexit@plt+0x235dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - andseq lr, r7, #244, 8 @ 0xf4000000 │ │ │ │ - @ instruction: 0xfffed3a4 │ │ │ │ - @ instruction: 0xfffed3b8 │ │ │ │ - andeq r2, r3, #172, 16 @ 0xac0000 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - andseq lr, r7, #224, 8 @ 0xe0000000 │ │ │ │ - andeq r2, r3, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b 2f1b8 <__cxa_atexit@plt+0x233f0> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andseq r3, r8, #148 @ 0x94 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + andseq r3, r8, #188 @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 340f4 <__cxa_atexit@plt+0x2832c> │ │ │ │ - ldr r2, [pc, #132] @ 34100 <__cxa_atexit@plt+0x28338> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 340e0 <__cxa_atexit@plt+0x28318> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #96] @ 34104 <__cxa_atexit@plt+0x2833c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - strb r1, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 340e0 <__cxa_atexit@plt+0x28318> │ │ │ │ - ldr r1, [pc, #68] @ 34108 <__cxa_atexit@plt+0x28340> │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 2f42c <__cxa_atexit@plt+0x23664> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2f438 <__cxa_atexit@plt+0x23670> │ │ │ │ + ldr lr, [pc, #96] @ 2f448 <__cxa_atexit@plt+0x23680> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ 2f44c <__cxa_atexit@plt+0x23684> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 340e8 <__cxa_atexit@plt+0x28320> │ │ │ │ - mov r7, r2 │ │ │ │ - b 341c4 <__cxa_atexit@plt+0x283fc> │ │ │ │ + ldr r8, [pc, #88] @ 2f450 <__cxa_atexit@plt+0x23688> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 2f1b8 <__cxa_atexit@plt+0x233f0> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + @ instruction: 0xfffffc44 │ │ │ │ + andseq r2, r8, #244, 30 @ 0x3d0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2f47c <__cxa_atexit@plt+0x236b4> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 2f490 <__cxa_atexit@plt+0x236c8> │ │ │ │ + ldr r7, [pc, #8] @ 2f48c <__cxa_atexit@plt+0x236c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r8, r3, #132, 18 @ 0x210000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #76] @ 2f4e8 <__cxa_atexit@plt+0x23720> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2f4cc <__cxa_atexit@plt+0x23704> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2f4e0 <__cxa_atexit@plt+0x23718> │ │ │ │ + str r7, [r5] │ │ │ │ + b 2f49c <__cxa_atexit@plt+0x236d4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 2f490 <__cxa_atexit@plt+0x236c8> │ │ │ │ + andeq r8, r3, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2f540 <__cxa_atexit@plt+0x23778> │ │ │ │ + ldr r2, [pc, #60] @ 2f55c <__cxa_atexit@plt+0x23794> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2f548 <__cxa_atexit@plt+0x23780> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 2f7ac <__cxa_atexit@plt+0x239e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2f560 <__cxa_atexit@plt+0x23798> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r2, r3, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #80] @ 34174 <__cxa_atexit@plt+0x283ac> │ │ │ │ + andseq r2, r8, #200, 28 @ 0xc80 │ │ │ │ + andeq r8, r3, #188, 16 @ 0xbc0000 │ │ │ │ + andeq r8, r3, #16, 14 @ 0x400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2f5e8 <__cxa_atexit@plt+0x23820> │ │ │ │ + ldr r2, [pc, #108] @ 2f5f4 <__cxa_atexit@plt+0x2382c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 2f5f8 <__cxa_atexit@plt+0x23830> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 2f5c8 <__cxa_atexit@plt+0x23800> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2f5d0 <__cxa_atexit@plt+0x23808> │ │ │ │ + ldr r3, [pc, #68] @ 2f5fc <__cxa_atexit@plt+0x23834> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - strb r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 34160 <__cxa_atexit@plt+0x28398> │ │ │ │ - ldr r2, [pc, #52] @ 34178 <__cxa_atexit@plt+0x283b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 34168 <__cxa_atexit@plt+0x283a0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 341c4 <__cxa_atexit@plt+0x283fc> │ │ │ │ + b 1c4e4e8 <__cxa_atexit@plt+0x1c42720> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #40] @ 2f600 <__cxa_atexit@plt+0x23838> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r3, #8 │ │ │ │ + ldr r0, [pc, #32] @ 2f604 <__cxa_atexit@plt+0x2383c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r2, r3, #204, 22 @ 0x33000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andseq r2, r8, #84, 28 @ 0x540 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r8, r3, #164, 12 @ 0xa400000 │ │ │ │ + andeq r8, r3, #152, 12 @ 0x9800000 │ │ │ │ + andeq r8, r3, #108, 12 @ 0x6c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 341b4 <__cxa_atexit@plt+0x283ec> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2f638 <__cxa_atexit@plt+0x23870> │ │ │ │ + ldr r3, [pc, #48] @ 2f658 <__cxa_atexit@plt+0x23890> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1c4e4e8 <__cxa_atexit@plt+0x1c42720> │ │ │ │ + ldr r7, [pc, #16] @ 2f650 <__cxa_atexit@plt+0x23888> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 2f654 <__cxa_atexit@plt+0x2388c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r8, r3, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r8, r3, #48, 12 @ 0x3000000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2f67c <__cxa_atexit@plt+0x238b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andseq r2, r8, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2f6e0 <__cxa_atexit@plt+0x23918> │ │ │ │ + ldr r2, [pc, #76] @ 2f6ec <__cxa_atexit@plt+0x23924> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 2f6f0 <__cxa_atexit@plt+0x23928> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 341ac <__cxa_atexit@plt+0x283e4> │ │ │ │ - b 341c4 <__cxa_atexit@plt+0x283fc> │ │ │ │ + beq 2f6d8 <__cxa_atexit@plt+0x23910> │ │ │ │ + ldr r3, [pc, #44] @ 2f6f4 <__cxa_atexit@plt+0x2392c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r2, r3, #144, 22 @ 0x24000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 34254 <__cxa_atexit@plt+0x2848c> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 34224 <__cxa_atexit@plt+0x2845c> │ │ │ │ - ldr r1, [pc, #104] @ 3426c <__cxa_atexit@plt+0x284a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - b 34248 <__cxa_atexit@plt+0x28480> │ │ │ │ - ldr r1, [pc, #60] @ 34268 <__cxa_atexit@plt+0x284a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - b 33d8c <__cxa_atexit@plt+0x27fc4> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - stmib r5, {r3, lr} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - bx r1 │ │ │ │ - andseq lr, r7, #232, 2 @ 0x3a │ │ │ │ - andseq lr, r7, #24, 4 @ 0x80000001 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 34590 <__cxa_atexit@plt+0x287c8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r2, r8, #60, 26 @ 0xf00 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2f718 <__cxa_atexit@plt+0x23950> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 342d8 <__cxa_atexit@plt+0x28510> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 342ec <__cxa_atexit@plt+0x28524> │ │ │ │ + bcc 2f750 <__cxa_atexit@plt+0x23988> │ │ │ │ + ldr r2, [pc, #40] @ 2f768 <__cxa_atexit@plt+0x239a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r3, [pc, #20] @ 2f76c <__cxa_atexit@plt+0x239a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r2, r8, #40, 26 @ 0xa00 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r8, r3, #0, 10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2f798 <__cxa_atexit@plt+0x239d0> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 2f7ac <__cxa_atexit@plt+0x239e4> │ │ │ │ + ldr r7, [pc, #8] @ 2f7a8 <__cxa_atexit@plt+0x239e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r7, #56, 4 @ 0x80000003 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ + andeq r8, r3, #108, 12 @ 0x6c00000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r1, [pc, #268] @ 2f8c4 <__cxa_atexit@plt+0x23afc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #264] @ 2f8c8 <__cxa_atexit@plt+0x23b00> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 2f884 <__cxa_atexit@plt+0x23abc> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2f890 <__cxa_atexit@plt+0x23ac8> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 34390 <__cxa_atexit@plt+0x285c8> │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 2f8a4 <__cxa_atexit@plt+0x23adc> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2f7c0 <__cxa_atexit@plt+0x239f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 34398 <__cxa_atexit@plt+0x285d0> │ │ │ │ - ldr r1, [pc, #144] @ 343b0 <__cxa_atexit@plt+0x285e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 34348 <__cxa_atexit@plt+0x28580> │ │ │ │ - cmp r7, #4 │ │ │ │ - ble 34358 <__cxa_atexit@plt+0x28590> │ │ │ │ - ldr r7, [pc, #116] @ 343b4 <__cxa_atexit@plt+0x285ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 343b8 <__cxa_atexit@plt+0x285f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 343bc <__cxa_atexit@plt+0x285f4> │ │ │ │ + bcc 2f8b0 <__cxa_atexit@plt+0x23ae8> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [pc, #184] @ 2f8d0 <__cxa_atexit@plt+0x23b08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #180] @ 2f8d4 <__cxa_atexit@plt+0x23b0c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 343c0 <__cxa_atexit@plt+0x285f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 343c4 <__cxa_atexit@plt+0x285fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #5 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 343a0 <__cxa_atexit@plt+0x285d8> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r8, [pc, #176] @ 2f8d8 <__cxa_atexit@plt+0x23b10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r1, r3, #19 │ │ │ │ + ldr r9, [pc, #156] @ 2f8dc <__cxa_atexit@plt+0x23b14> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #152] @ 2f8e0 <__cxa_atexit@plt+0x23b18> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #24]! │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + add lr, r6, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andseq lr, r7, #208 @ 0xd0 │ │ │ │ - andseq lr, r7, #4, 4 @ 0x40000000 │ │ │ │ - andeq r2, r3, #24, 18 @ 0x60000 │ │ │ │ - mvneq r0, r8, ror r5 │ │ │ │ - andseq lr, r7, #224, 2 @ 0x38 │ │ │ │ - andseq lr, r7, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 34468 <__cxa_atexit@plt+0x286a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 34470 <__cxa_atexit@plt+0x286a8> │ │ │ │ - ldr r1, [pc, #144] @ 34488 <__cxa_atexit@plt+0x286c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 34420 <__cxa_atexit@plt+0x28658> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 34430 <__cxa_atexit@plt+0x28668> │ │ │ │ - ldr r7, [pc, #116] @ 3448c <__cxa_atexit@plt+0x286c4> │ │ │ │ + ldr r7, [pc, #52] @ 2f8cc <__cxa_atexit@plt+0x23b04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 34490 <__cxa_atexit@plt+0x286c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 34494 <__cxa_atexit@plt+0x286cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 34498 <__cxa_atexit@plt+0x286d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 3449c <__cxa_atexit@plt+0x286d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 34478 <__cxa_atexit@plt+0x286b0> │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq sp, r7, #248, 30 @ 0x3e0 │ │ │ │ - andseq lr, r7, #44, 2 │ │ │ │ - andeq r2, r3, #4, 16 @ 0x40000 │ │ │ │ - strheq r0, [sp, #66]! @ 0x42 │ │ │ │ - andseq lr, r7, #8, 2 │ │ │ │ - andseq lr, r7, #200 @ 0xc8 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + andseq r2, r8, #104, 22 @ 0x1a000 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + andseq r2, r8, #172, 22 @ 0x2b000 │ │ │ │ + andseq r2, r8, #192, 22 @ 0x30000 │ │ │ │ + andeq r8, r3, #32, 10 @ 0x8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2f9b4 <__cxa_atexit@plt+0x23bec> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #224] @ 2f9f0 <__cxa_atexit@plt+0x23c28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 34540 <__cxa_atexit@plt+0x28778> │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 2f9c8 <__cxa_atexit@plt+0x23c00> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2f9d4 <__cxa_atexit@plt+0x23c0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 34548 <__cxa_atexit@plt+0x28780> │ │ │ │ - ldr r1, [pc, #144] @ 34560 <__cxa_atexit@plt+0x28798> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 344f8 <__cxa_atexit@plt+0x28730> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 34508 <__cxa_atexit@plt+0x28740> │ │ │ │ - ldr r7, [pc, #116] @ 34564 <__cxa_atexit@plt+0x2879c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 34568 <__cxa_atexit@plt+0x287a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 3456c <__cxa_atexit@plt+0x287a4> │ │ │ │ + bcc 2f9dc <__cxa_atexit@plt+0x23c14> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [pc, #176] @ 2f9f8 <__cxa_atexit@plt+0x23c30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #172] @ 2f9fc <__cxa_atexit@plt+0x23c34> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 34570 <__cxa_atexit@plt+0x287a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 34574 <__cxa_atexit@plt+0x287ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + ldr r8, [pc, #168] @ 2fa00 <__cxa_atexit@plt+0x23c38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r1, r3, #19 │ │ │ │ + ldr r9, [pc, #148] @ 2fa04 <__cxa_atexit@plt+0x23c3c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #144] @ 2fa08 <__cxa_atexit@plt+0x23c40> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #24]! │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + add lr, r6, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 34550 <__cxa_atexit@plt+0x28788> │ │ │ │ - mov r6, #16 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #56] @ 2f9f4 <__cxa_atexit@plt+0x23c2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b 2f7ac <__cxa_atexit@plt+0x239e4> │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq sp, r7, #32, 30 @ 0x80 │ │ │ │ - andseq lr, r7, #84 @ 0x54 │ │ │ │ - andeq r2, r3, #84, 14 @ 0x1500000 │ │ │ │ - mvneq r0, lr, asr #7 │ │ │ │ - andseq lr, r7, #48 @ 0x30 │ │ │ │ - andseq sp, r7, #240, 30 @ 0x3c0 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r2, r3, #0, 16 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3477c <__cxa_atexit@plt+0x289b4> │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - sub r1, r0, #91 @ 0x5b │ │ │ │ - cmp r1, #32 │ │ │ │ - bhi 34664 <__cxa_atexit@plt+0x2889c> │ │ │ │ - ldr ip, [r2, #12] │ │ │ │ - add lr, pc, #4 │ │ │ │ - ldr r1, [lr, r1, lsl #2] │ │ │ │ - add pc, lr, r1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldr r1, [pc, #324] @ 3479c <__cxa_atexit@plt+0x289d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ - b 346cc <__cxa_atexit@plt+0x28904> │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ - bne 34680 <__cxa_atexit@plt+0x288b8> │ │ │ │ - ldr r1, [pc, #292] @ 34798 <__cxa_atexit@plt+0x289d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ - b 346cc <__cxa_atexit@plt+0x28904> │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - cmp r0, #47 @ 0x2f │ │ │ │ - bls 34760 <__cxa_atexit@plt+0x28998> │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ - bcc 34768 <__cxa_atexit@plt+0x289a0> │ │ │ │ - ldr r3, [pc, #272] @ 347b0 <__cxa_atexit@plt+0x289e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #264] @ 347b4 <__cxa_atexit@plt+0x289ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [pc, #232] @ 347ac <__cxa_atexit@plt+0x289e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 34754 <__cxa_atexit@plt+0x2898c> │ │ │ │ - ldr r1, [pc, #176] @ 347a4 <__cxa_atexit@plt+0x289dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - b 34748 <__cxa_atexit@plt+0x28980> │ │ │ │ - ldr r1, [pc, #140] @ 347a0 <__cxa_atexit@plt+0x289d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - b 34748 <__cxa_atexit@plt+0x28980> │ │ │ │ - ldr r1, [pc, #116] @ 347a8 <__cxa_atexit@plt+0x289e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 34698 <__cxa_atexit@plt+0x288d0> │ │ │ │ - ldr r0, [pc, #36] @ 34794 <__cxa_atexit@plt+0x289cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - b 346d4 <__cxa_atexit@plt+0x2890c> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #29 │ │ │ │ - andeq r0, r0, r4, asr pc │ │ │ │ - andeq r0, r0, ip, lsl #30 │ │ │ │ - andeq r0, r0, ip, lsr #19 │ │ │ │ - andeq r0, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r2, r3, #120, 10 @ 0x1e000000 │ │ │ │ - andseq sp, r7, #92, 26 @ 0x1700 │ │ │ │ - andeq r2, r3, #16, 10 @ 0x4000000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 34808 <__cxa_atexit@plt+0x28a40> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 34818 <__cxa_atexit@plt+0x28a50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq sp, r7, #72, 24 @ 0x4800 │ │ │ │ - andeq r2, r3, #200, 8 @ 0xc8000000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + andseq r2, r8, #68, 20 @ 0x44000 │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + andseq r2, r8, #124, 20 @ 0x7c000 │ │ │ │ + andseq r2, r8, #144, 20 @ 0x90000 │ │ │ │ + andeq r8, r3, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 34aac <__cxa_atexit@plt+0x28ce4> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r7, ip, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r3, [r9, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r7, r1 │ │ │ │ - bge 34928 <__cxa_atexit@plt+0x28b60> │ │ │ │ - subs r7, r7, r3 │ │ │ │ - bne 34978 <__cxa_atexit@plt+0x28bb0> │ │ │ │ - str ip, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 34ac4 <__cxa_atexit@plt+0x28cfc> │ │ │ │ - ldr r7, [pc, #592] @ 34af0 <__cxa_atexit@plt+0x28d28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #580] @ 34af4 <__cxa_atexit@plt+0x28d2c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 2fab0 <__cxa_atexit@plt+0x23ce8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2fabc <__cxa_atexit@plt+0x23cf4> │ │ │ │ + ldr r1, [pc, #136] @ 2facc <__cxa_atexit@plt+0x23d04> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ + ldr lr, [pc, #132] @ 2fad0 <__cxa_atexit@plt+0x23d08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ 2fad4 <__cxa_atexit@plt+0x23d0c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + ldr r9, [pc, #108] @ 2fad8 <__cxa_atexit@plt+0x23d10> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #104] @ 2fadc <__cxa_atexit@plt+0x23d14> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r7, [r6, #20] │ │ │ │ str r2, [r6, #8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 34a38 <__cxa_atexit@plt+0x28c70> │ │ │ │ - ldr r2, [pc, #548] @ 34af8 <__cxa_atexit@plt+0x28d30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r8, #8] │ │ │ │ - ldr r5, [r8, #20] │ │ │ │ - ldr r1, [pc, #536] @ 34afc <__cxa_atexit@plt+0x28d34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r5, [r8, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r6, [pc, #496] @ 34b00 <__cxa_atexit@plt+0x28d38> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r7, [pc, #472] @ 34b08 <__cxa_atexit@plt+0x28d40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, r2 │ │ │ │ - cmp r0, r7 │ │ │ │ - bne 349dc <__cxa_atexit@plt+0x28c14> │ │ │ │ - ldr r0, [pc, #460] @ 34b14 <__cxa_atexit@plt+0x28d4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #456] @ 34b18 <__cxa_atexit@plt+0x28d50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 34a04 <__cxa_atexit@plt+0x28c3c> │ │ │ │ - stmib sp, {fp, ip} │ │ │ │ - ldr r1, [pc, #352] @ 34aec <__cxa_atexit@plt+0x28d24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, r2 │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 34a98 <__cxa_atexit@plt+0x28cd0> │ │ │ │ - ldr r7, [pc, #368] @ 34b1c <__cxa_atexit@plt+0x28d54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #364] @ 34b20 <__cxa_atexit@plt+0x28d58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 34ae8 <__cxa_atexit@plt+0x28d20> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 34a44 <__cxa_atexit@plt+0x28c7c> │ │ │ │ - ldr r7, [pc, #280] @ 34b24 <__cxa_atexit@plt+0x28d5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #276] @ 34b28 <__cxa_atexit@plt+0x28d60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - mov r8, ip │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #24]! │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + add lr, r6, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r1, [pc, #188] @ 34b0c <__cxa_atexit@plt+0x28d44> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #184] @ 34b10 <__cxa_atexit@plt+0x28d48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - str ip, [r8, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3488c <__cxa_atexit@plt+0x28ac4> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #56] @ 34b04 <__cxa_atexit@plt+0x28d3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ + bx ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 2f7ac <__cxa_atexit@plt+0x239e4> │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldrbvs r7, [r5, #-628]! @ 0xfffffd8c │ │ │ │ - mvneq pc, r2, asr pc @ │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - mvneq r0, sl │ │ │ │ - andseq sp, r7, #104, 24 @ 0x6800 │ │ │ │ - andseq sp, r7, #56, 24 @ 0x3800 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvneq pc, lr, lsr #31 │ │ │ │ - andeq r2, r3, #204 @ 0xcc │ │ │ │ - andseq sp, r7, #24, 20 @ 0x18000 │ │ │ │ - andeq r2, r3, #212, 2 @ 0x35 │ │ │ │ - andseq sp, r7, #32, 22 @ 0x8000 │ │ │ │ - andeq r2, r3, #148, 4 @ 0x40000009 │ │ │ │ - andseq sp, r7, #84, 20 @ 0x54000 │ │ │ │ - andeq r2, r3, #52, 4 @ 0x40000003 │ │ │ │ - andseq sp, r7, #244, 18 @ 0x3d0000 │ │ │ │ - andeq r2, r3, #172, 2 @ 0x2b │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 34bd4 <__cxa_atexit@plt+0x28e0c> │ │ │ │ - ldr r7, [pc, #152] @ 34bec <__cxa_atexit@plt+0x28e24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 34bf0 <__cxa_atexit@plt+0x28e28> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffac4 │ │ │ │ + @ instruction: 0xfffffb20 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + andseq r2, r8, #128, 18 @ 0x200000 │ │ │ │ + andseq r2, r8, #148, 18 @ 0x250000 │ │ │ │ + andeq r8, r3, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2fb54 <__cxa_atexit@plt+0x23d8c> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2fb40 <__cxa_atexit@plt+0x23d78> │ │ │ │ + ldr r3, [pc, #80] @ 2fb64 <__cxa_atexit@plt+0x23d9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 34bc8 <__cxa_atexit@plt+0x28e00> │ │ │ │ - ldr r8, [pc, #108] @ 34bf4 <__cxa_atexit@plt+0x28e2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 34bf8 <__cxa_atexit@plt+0x28e30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ + beq 2fb4c <__cxa_atexit@plt+0x23d84> │ │ │ │ + ldr r3, [pc, #52] @ 2fb68 <__cxa_atexit@plt+0x23da0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 34bfc <__cxa_atexit@plt+0x28e34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 34c00 <__cxa_atexit@plt+0x28e38> │ │ │ │ + ldr r7, [pc, #16] @ 2fb6c <__cxa_atexit@plt+0x23da4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r8, r3, #196, 4 @ 0x4000000c │ │ │ │ + andeq r8, r3, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 2fb90 <__cxa_atexit@plt+0x23dc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - mvneq pc, r6, asr sp @ │ │ │ │ - andseq sp, r7, #188, 18 @ 0x2f0000 │ │ │ │ - andseq sp, r7, #140, 18 @ 0x230000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r2, r3, #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 34c60 <__cxa_atexit@plt+0x28e98> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 34c64 <__cxa_atexit@plt+0x28e9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 34c68 <__cxa_atexit@plt+0x28ea0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq pc, r6, asr #25 │ │ │ │ - andseq sp, r7, #8, 18 @ 0x20000 │ │ │ │ - andseq sp, r7, #244, 16 @ 0xf40000 │ │ │ │ - andeq r2, r3, #120 @ 0x78 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r8, r3, #120, 4 @ 0x80000007 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 34ef4 <__cxa_atexit@plt+0x2912c> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - ldr ip, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r3, [fp, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 34d84 <__cxa_atexit@plt+0x28fbc> │ │ │ │ - str r7, [sp] │ │ │ │ - subs r7, r2, r3 │ │ │ │ - bne 34dd8 <__cxa_atexit@plt+0x29010> │ │ │ │ - str r9, [r8, #20] │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r8, #4] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 34f0c <__cxa_atexit@plt+0x29144> │ │ │ │ - ldr r2, [pc, #584] @ 34f44 <__cxa_atexit@plt+0x2917c> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2fc14 <__cxa_atexit@plt+0x23e4c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + ldr r2, [pc, #124] @ 2fc38 <__cxa_atexit@plt+0x23e70> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #572] @ 34f48 <__cxa_atexit@plt+0x29180> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 34e7c <__cxa_atexit@plt+0x290b4> │ │ │ │ - ldr r0, [pc, #544] @ 34f4c <__cxa_atexit@plt+0x29184> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r2, [r8, #20] │ │ │ │ - ldr r1, [pc, #532] @ 34f50 <__cxa_atexit@plt+0x29188> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #492] @ 34f54 <__cxa_atexit@plt+0x2918c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - mov sl, #4 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r2, [pc, #464] @ 34f5c <__cxa_atexit@plt+0x29194> │ │ │ │ + str r2, [r3] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 2fc20 <__cxa_atexit@plt+0x23e58> │ │ │ │ + str r7, [r3] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2fc14 <__cxa_atexit@plt+0x23e4c> │ │ │ │ + ldr r2, [pc, #84] @ 2fc3c <__cxa_atexit@plt+0x23e74> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, ip │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 34e28 <__cxa_atexit@plt+0x29060> │ │ │ │ - ldr r0, [pc, #460] @ 34f70 <__cxa_atexit@plt+0x291a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - ldr r0, [pc, #452] @ 34f74 <__cxa_atexit@plt+0x291ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 34e00 <__cxa_atexit@plt+0x29038> │ │ │ │ - ldr r1, [pc, #336] @ 34f38 <__cxa_atexit@plt+0x29170> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, ip │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 34ee8 <__cxa_atexit@plt+0x29120> │ │ │ │ - ldr r7, [pc, #308] @ 34f3c <__cxa_atexit@plt+0x29174> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 2fc2c <__cxa_atexit@plt+0x23e64> │ │ │ │ + ldr r7, [pc, #60] @ 2fc40 <__cxa_atexit@plt+0x23e78> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #304] @ 34f40 <__cxa_atexit@plt+0x29178> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ str r7, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 34e70 <__cxa_atexit@plt+0x290a8> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 34f34 <__cxa_atexit@plt+0x2916c> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 34e8c <__cxa_atexit@plt+0x290c4> │ │ │ │ - ldr r2, [pc, #264] @ 34f60 <__cxa_atexit@plt+0x29198> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #260] @ 34f64 <__cxa_atexit@plt+0x2919c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - mov r8, r9 │ │ │ │ - ldmib sp, {r9, sl, fp} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + mov r7, r3 │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - ldr r1, [pc, #208] @ 34f68 <__cxa_atexit@plt+0x291a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #200] @ 34f6c <__cxa_atexit@plt+0x291a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - str r9, [r8, #20] │ │ │ │ - b 34ce4 <__cxa_atexit@plt+0x28f1c> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #68] @ 34f58 <__cxa_atexit@plt+0x29190> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - stclvs 5, cr7, [ip], #-440 @ 0xfffffe48 │ │ │ │ - mvneq pc, r2, lsl #22 │ │ │ │ - andeq r1, r3, #56, 28 @ 0x380 │ │ │ │ - andseq sp, r7, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, ip, asr r3 │ │ │ │ - @ instruction: 0xfffff6c0 │ │ │ │ - strheq pc, [ip, #190]! @ 0xbe @ │ │ │ │ - andseq sp, r7, #16, 16 @ 0x100000 │ │ │ │ - andseq sp, r7, #224, 14 @ 0x3800000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvneq pc, lr, asr fp @ │ │ │ │ - andeq r1, r3, #232, 26 @ 0x3a00 │ │ │ │ - andseq sp, r7, #168, 10 @ 0x2a000000 │ │ │ │ - andseq sp, r7, #216, 10 @ 0x36000000 │ │ │ │ - andseq sp, r7, #152, 12 @ 0x9800000 │ │ │ │ - andseq sp, r7, #204, 12 @ 0xcc00000 │ │ │ │ - andseq sp, r7, #140, 14 @ 0x2300000 │ │ │ │ - andeq r1, r3, #96, 26 @ 0x1800 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r8, r3, #200, 2 @ 0x32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 35020 <__cxa_atexit@plt+0x29258> │ │ │ │ - ldr r7, [pc, #152] @ 35038 <__cxa_atexit@plt+0x29270> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 3503c <__cxa_atexit@plt+0x29274> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2fc98 <__cxa_atexit@plt+0x23ed0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #56] @ 2fcac <__cxa_atexit@plt+0x23ee4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 35014 <__cxa_atexit@plt+0x2924c> │ │ │ │ - ldr r8, [pc, #108] @ 35040 <__cxa_atexit@plt+0x29278> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 35044 <__cxa_atexit@plt+0x2927c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ + beq 2fca4 <__cxa_atexit@plt+0x23edc> │ │ │ │ + ldr r3, [pc, #36] @ 2fcb0 <__cxa_atexit@plt+0x23ee8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 35048 <__cxa_atexit@plt+0x29280> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 3504c <__cxa_atexit@plt+0x29284> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff41c │ │ │ │ - mvneq pc, r6, lsl r9 @ │ │ │ │ - andseq sp, r7, #112, 10 @ 0x1c000000 │ │ │ │ - andseq sp, r7, #64, 10 @ 0x10000000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r1, r3, #136, 24 @ 0x8800 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 350ac <__cxa_atexit@plt+0x292e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 350b0 <__cxa_atexit@plt+0x292e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 350b4 <__cxa_atexit@plt+0x292ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq pc, r6, lsl #17 │ │ │ │ - andseq sp, r7, #188, 8 @ 0xbc000000 │ │ │ │ - andseq sp, r7, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r1, r3, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, fp │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc 3538c <__cxa_atexit@plt+0x295c4> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [fp, #7] │ │ │ │ - ldr lr, [fp, #11] │ │ │ │ - ldr r1, [fp, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #-4]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, r0, #5 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 351d8 <__cxa_atexit@plt+0x29410> │ │ │ │ - mov r3, r2 │ │ │ │ - subs r2, r1, r0 │ │ │ │ - bne 35228 <__cxa_atexit@plt+0x29460> │ │ │ │ - str fp, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - add r7, r6, #12 │ │ │ │ - cmp r9, r7 │ │ │ │ - bcc 353a8 <__cxa_atexit@plt+0x295e0> │ │ │ │ - ldr r3, [pc, #648] @ 353d4 <__cxa_atexit@plt+0x2960c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #636] @ 353d8 <__cxa_atexit@plt+0x29610> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 35314 <__cxa_atexit@plt+0x2954c> │ │ │ │ - ldr r1, [pc, #608] @ 353dc <__cxa_atexit@plt+0x29614> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r3, [r8, #20] │ │ │ │ - ldr r2, [pc, #596] @ 353e0 <__cxa_atexit@plt+0x29618> │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2fd4c <__cxa_atexit@plt+0x23f84> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #156] @ 2fd74 <__cxa_atexit@plt+0x23fac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stm r8, {r2, r6} │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #556] @ 353e4 <__cxa_atexit@plt+0x2961c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, #5 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r9, [pc, #532] @ 353f4 <__cxa_atexit@plt+0x2962c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r1, r0, lr │ │ │ │ - cmp r1, r9 │ │ │ │ - bne 35264 <__cxa_atexit@plt+0x2949c> │ │ │ │ - ldr r1, [pc, #524] @ 35404 <__cxa_atexit@plt+0x2963c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #520] @ 35408 <__cxa_atexit@plt+0x29640> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + sub r8, r7, #1 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2fd58 <__cxa_atexit@plt+0x23f90> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne 2fd0c <__cxa_atexit@plt+0x23f44> │ │ │ │ + ldr r7, [pc, #116] @ 2fd78 <__cxa_atexit@plt+0x23fb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r7, [pc, #108] @ 2fd80 <__cxa_atexit@plt+0x23fb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ 2fd84 <__cxa_atexit@plt+0x23fbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r6, r1, #3 │ │ │ │ - str r6, [r8, #24] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r2, #5 │ │ │ │ - ble 352b8 <__cxa_atexit@plt+0x294f0> │ │ │ │ - ldr r1, [pc, #436] @ 353ec <__cxa_atexit@plt+0x29624> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #432] @ 353f0 <__cxa_atexit@plt+0x29628> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - mov fp, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r9, [fp, #3] │ │ │ │ - ldr r0, [pc, #388] @ 353f8 <__cxa_atexit@plt+0x29630> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 35328 <__cxa_atexit@plt+0x29560> │ │ │ │ - ldr r3, [pc, #392] @ 35414 <__cxa_atexit@plt+0x2964c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #388] @ 35418 <__cxa_atexit@plt+0x29650> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stm sp, {r3, sl} │ │ │ │ - ldr r1, [pc, #268] @ 353d0 <__cxa_atexit@plt+0x29608> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r0, r0, lr │ │ │ │ - mov sl, r2 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3537c <__cxa_atexit@plt+0x295b4> │ │ │ │ - ldr r3, [pc, #296] @ 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #292] @ 35410 <__cxa_atexit@plt+0x29648> │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + ldr r2, [pc, #88] @ 2fd88 <__cxa_atexit@plt+0x23fc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #204] @ 353fc <__cxa_atexit@plt+0x29634> │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 2fd7c <__cxa_atexit@plt+0x23fb4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #200] @ 35400 <__cxa_atexit@plt+0x29638> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - str r7, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r5, [r8, #-4] │ │ │ │ - str r9, [r8, #-8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r8, #-16] │ │ │ │ - add r5, r5, #5 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str sl, [r8, #4] │ │ │ │ - str fp, [r8, #20] │ │ │ │ - ldm sp, {r0, sl} │ │ │ │ - b 35138 <__cxa_atexit@plt+0x29370> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #56] @ 353e8 <__cxa_atexit@plt+0x29620> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mvneq pc, r4, lsl r6 @ │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - mvneq pc, ip, asr r7 @ │ │ │ │ - andseq sp, r7, #192, 6 │ │ │ │ - andseq sp, r7, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r1, r3, #8, 20 @ 0x8000 │ │ │ │ - andseq sp, r7, #200, 2 @ 0x32 │ │ │ │ - strdeq pc, [ip, #104]! @ 0x68 │ │ │ │ - mvneq pc, r4, ror #12 │ │ │ │ - andeq r1, r3, #248, 14 @ 0x3e00000 │ │ │ │ - andseq sp, r7, #56, 2 │ │ │ │ - andeq r1, r3, #48, 18 @ 0xc0000 │ │ │ │ - andseq sp, r7, #112, 4 │ │ │ │ - andeq r1, r3, #92, 18 @ 0x170000 │ │ │ │ - andseq sp, r7, #28, 2 │ │ │ │ - andeq r1, r3, #180, 18 @ 0x2d0000 │ │ │ │ - andseq sp, r7, #116, 2 │ │ │ │ - andeq r1, r3, #188, 16 @ 0xbc0000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r8, #16, 14 @ 0x400000 │ │ │ │ + andeq r8, r3, #36, 2 │ │ │ │ + andeq r8, r3, #216 @ 0xd8 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andseq r2, r8, #208, 12 @ 0xd000000 │ │ │ │ + andseq r2, r8, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 354c4 <__cxa_atexit@plt+0x296fc> │ │ │ │ - ldr r7, [pc, #152] @ 354dc <__cxa_atexit@plt+0x29714> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 2fe0c <__cxa_atexit@plt+0x24044> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne 2fdcc <__cxa_atexit@plt+0x24004> │ │ │ │ + ldr r7, [pc, #104] @ 2fe24 <__cxa_atexit@plt+0x2405c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 354e0 <__cxa_atexit@plt+0x29718> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 354b8 <__cxa_atexit@plt+0x296f0> │ │ │ │ - ldr r8, [pc, #108] @ 354e4 <__cxa_atexit@plt+0x2971c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 354e8 <__cxa_atexit@plt+0x29720> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 354ec <__cxa_atexit@plt+0x29724> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 354f0 <__cxa_atexit@plt+0x29728> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffeea0 │ │ │ │ - mvneq pc, r0, ror #8 │ │ │ │ - andseq sp, r7, #204 @ 0xcc │ │ │ │ - andseq sp, r7, #156 @ 0x9c │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r1, r3, #228, 14 @ 0x3900000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 35550 <__cxa_atexit@plt+0x29788> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 35554 <__cxa_atexit@plt+0x2978c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 35558 <__cxa_atexit@plt+0x29790> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldrdeq pc, [ip, #48]! @ 0x30 │ │ │ │ - andseq sp, r7, #24 │ │ │ │ - andseq sp, r7, #4 │ │ │ │ - andeq r1, r3, #108, 14 @ 0x1b00000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 355ac <__cxa_atexit@plt+0x297e4> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 355bc <__cxa_atexit@plt+0x297f4> │ │ │ │ + ldr r7, [pc, #88] @ 2fe2c <__cxa_atexit@plt+0x24064> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #84] @ 2fe30 <__cxa_atexit@plt+0x24068> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq ip, r7, #164, 28 @ 0xa40 │ │ │ │ - andeq r1, r3, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - add r9, r7, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 35618 <__cxa_atexit@plt+0x29850> │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #36] @ 35628 <__cxa_atexit@plt+0x29860> │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #64] @ 2fe34 <__cxa_atexit@plt+0x2406c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2f7b8 <__cxa_atexit@plt+0x239f0> │ │ │ │ - andseq ip, r7, #60, 28 @ 0x3c0 │ │ │ │ - andeq r1, r3, #28, 14 @ 0x700000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 356cc <__cxa_atexit@plt+0x29904> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 35688 <__cxa_atexit@plt+0x298c0> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #104] @ 356e4 <__cxa_atexit@plt+0x2991c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 356dc <__cxa_atexit@plt+0x29914> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 356e0 <__cxa_atexit@plt+0x29918> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffec00 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq ip, r7, #196, 26 @ 0x3100 │ │ │ │ - andeq r1, r3, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 35714 <__cxa_atexit@plt+0x2994c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3570c <__cxa_atexit@plt+0x29944> │ │ │ │ - b 35724 <__cxa_atexit@plt+0x2995c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r1, r3, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - sub r0, r5, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 357b4 <__cxa_atexit@plt+0x299ec> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 35784 <__cxa_atexit@plt+0x299bc> │ │ │ │ - ldr r0, [pc, #104] @ 357cc <__cxa_atexit@plt+0x29a04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - b 357a8 <__cxa_atexit@plt+0x299e0> │ │ │ │ - ldr r0, [pc, #60] @ 357c8 <__cxa_atexit@plt+0x29a00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 33d8c <__cxa_atexit@plt+0x27fc4> │ │ │ │ - str r8, [r5, #12]! │ │ │ │ + ldr r7, [pc, #20] @ 2fe28 <__cxa_atexit@plt+0x24060> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq ip, r7, #136, 24 @ 0x8800 │ │ │ │ - andseq ip, r7, #184, 24 @ 0xb800 │ │ │ │ - andeq r1, r3, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r8, r3, #108 @ 0x6c │ │ │ │ + andeq r8, r3, #36 @ 0x24 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andseq r2, r8, #20, 12 @ 0x1400000 │ │ │ │ + andseq r2, r8, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r8, r3, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 35864 <__cxa_atexit@plt+0x29a9c> │ │ │ │ - ldr r2, [pc, #120] @ 3586c <__cxa_atexit@plt+0x29aa4> │ │ │ │ + bhi 2fe88 <__cxa_atexit@plt+0x240c0> │ │ │ │ + ldr r2, [pc, #76] @ 2fea4 <__cxa_atexit@plt+0x240dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + ldr r2, [pc, #60] @ 2fea8 <__cxa_atexit@plt+0x240e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2fe90 <__cxa_atexit@plt+0x240c8> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + mov r7, fp │ │ │ │ + b 2f1b8 <__cxa_atexit@plt+0x233f0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2feac <__cxa_atexit@plt+0x240e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq r2, r8, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r7, r3, #72, 30 @ 0x120 │ │ │ │ + andeq r8, r3, #120 @ 0x78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2ff1c <__cxa_atexit@plt+0x24154> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #112] @ 2ff4c <__cxa_atexit@plt+0x24184> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 35848 <__cxa_atexit@plt+0x29a80> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 35870 <__cxa_atexit@plt+0x29aa8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 35854 <__cxa_atexit@plt+0x29a8c> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 34590 <__cxa_atexit@plt+0x287c8> │ │ │ │ + beq 2ff30 <__cxa_atexit@plt+0x24168> │ │ │ │ + ldr r2, [pc, #88] @ 2ff50 <__cxa_atexit@plt+0x24188> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5] │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2ff3c <__cxa_atexit@plt+0x24174> │ │ │ │ + ldr r7, [pc, #64] @ 2ff54 <__cxa_atexit@plt+0x2418c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 2e664 <__cxa_atexit@plt+0x2289c> │ │ │ │ + ldr r7, [pc, #52] @ 2ff58 <__cxa_atexit@plt+0x24190> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r1, r3, #16, 10 @ 0x4000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 358c4 <__cxa_atexit@plt+0x29afc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 358b8 <__cxa_atexit@plt+0x29af0> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andseq r2, r8, #4, 14 @ 0x100000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 2ffa8 <__cxa_atexit@plt+0x241e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r8, [r7, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 34590 <__cxa_atexit@plt+0x287c8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r9, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2ff9c <__cxa_atexit@plt+0x241d4> │ │ │ │ + ldr r5, [pc, #28] @ 2ffac <__cxa_atexit@plt+0x241e4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + b 2e664 <__cxa_atexit@plt+0x2289c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r1, r3, #188, 8 @ 0xbc000000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2ffd0 <__cxa_atexit@plt+0x24208> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 34590 <__cxa_atexit@plt+0x287c8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 2e664 <__cxa_atexit@plt+0x2289c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 35940 <__cxa_atexit@plt+0x29b78> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 35954 <__cxa_atexit@plt+0x29b8c> │ │ │ │ + bcc 30008 <__cxa_atexit@plt+0x24240> │ │ │ │ + ldr r2, [pc, #40] @ 30020 <__cxa_atexit@plt+0x24258> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq ip, r7, #208, 22 @ 0x34000 │ │ │ │ - andeq r1, r3, #40, 8 @ 0x28000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 359d0 <__cxa_atexit@plt+0x29c08> │ │ │ │ - ldr r3, [pc, #92] @ 359d8 <__cxa_atexit@plt+0x29c10> │ │ │ │ + ldr r3, [pc, #20] @ 30024 <__cxa_atexit@plt+0x2425c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 359c0 <__cxa_atexit@plt+0x29bf8> │ │ │ │ - ldr r7, [pc, #52] @ 359dc <__cxa_atexit@plt+0x29c14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r2, r8, #112, 8 @ 0x70000000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r7, r3, #240, 28 @ 0xf00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 30060 <__cxa_atexit@plt+0x24298> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 30068 <__cxa_atexit@plt+0x242a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 315c8 <__cxa_atexit@plt+0x25800> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r8, #152, 6 @ 0x60000002 │ │ │ │ + andeq r7, r3, #140, 28 @ 0x8c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 300d8 <__cxa_atexit@plt+0x24310> │ │ │ │ + ldr r6, [pc, #108] @ 30100 <__cxa_atexit@plt+0x24338> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r5] │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 300e8 <__cxa_atexit@plt+0x24320> │ │ │ │ + ldr r1, [pc, #80] @ 30108 <__cxa_atexit@plt+0x24340> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 3010c <__cxa_atexit@plt+0x24344> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 30104 <__cxa_atexit@plt+0x2433c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r1, r3, #164, 6 @ 0x90000002 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 35a10 <__cxa_atexit@plt+0x29c48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r1, r3, #112, 6 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r7, r3, #108, 18 @ 0x1b0000 │ │ │ │ + @ instruction: 0xffffe3ec │ │ │ │ + strdeq r5, [sp, #60]! @ 0x3c │ │ │ │ + andeq r7, r3, #220, 24 @ 0xdc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 35abc <__cxa_atexit@plt+0x29cf4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 35a74 <__cxa_atexit@plt+0x29cac> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 35ad4 <__cxa_atexit@plt+0x29d0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 35acc <__cxa_atexit@plt+0x29d04> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 35ad0 <__cxa_atexit@plt+0x29d08> │ │ │ │ + ldr r9, [pc, #12] @ 30130 <__cxa_atexit@plt+0x24368> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq ip, r7, #216, 18 @ 0x360000 │ │ │ │ - andeq r1, r3, #172, 4 @ 0xc000000a │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 35b18 <__cxa_atexit@plt+0x29d50> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r7, r3, #208, 24 @ 0xd000 │ │ │ │ + andeq r7, r3, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3016c <__cxa_atexit@plt+0x243a4> │ │ │ │ + ldr r3, [pc, #44] @ 30184 <__cxa_atexit@plt+0x243bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 35b10 <__cxa_atexit@plt+0x29d48> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 34590 <__cxa_atexit@plt+0x287c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 2f490 <__cxa_atexit@plt+0x236c8> │ │ │ │ + ldr r7, [pc, #20] @ 30188 <__cxa_atexit@plt+0x243c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #16] @ 3018c <__cxa_atexit@plt+0x243c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r1, r3, #104, 4 @ 0x80000006 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 34590 <__cxa_atexit@plt+0x287c8> │ │ │ │ - @ instruction: 0xffff8060 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r1, r3, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r7, r3, #116, 20 @ 0x74000 │ │ │ │ + andeq r7, r3, #148, 24 @ 0x9400 │ │ │ │ + andeq r7, r3, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #312 @ 0x138 │ │ │ │ - cmp r5, lr │ │ │ │ - bcc 35de8 <__cxa_atexit@plt+0x2a020> │ │ │ │ - ldr r5, [pc, #660] @ 35e08 <__cxa_atexit@plt+0x2a040> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #656] @ 35e0c <__cxa_atexit@plt+0x2a044> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldmib r7, {r0, ip} │ │ │ │ - ldr r7, [pc, #648] @ 35e10 <__cxa_atexit@plt+0x2a048> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - sub r5, lr, #149 @ 0x95 │ │ │ │ - str r5, [r6, #176] @ 0xb0 │ │ │ │ - str r1, [r6, #156] @ 0x9c │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - mvn r7, #292 @ 0x124 │ │ │ │ - add r1, lr, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r0, [r6, #144] @ 0x90 │ │ │ │ - sub r0, lr, #229 @ 0xe5 │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ - ldr r0, [pc, #592] @ 35e14 <__cxa_atexit@plt+0x2a04c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str ip, [r6, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #584] @ 35e18 <__cxa_atexit@plt+0x2a050> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r6, #256] @ 0x100 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - ldr r1, [pc, #572] @ 35e1c <__cxa_atexit@plt+0x2a054> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr ip, [pc, #564] @ 35e20 <__cxa_atexit@plt+0x2a058> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #304] @ 0x130 │ │ │ │ - str r3, [r6, #236] @ 0xec │ │ │ │ - str r3, [r6, #216] @ 0xd8 │ │ │ │ - str r3, [r6, #164] @ 0xa4 │ │ │ │ - str r3, [r6, #132] @ 0x84 │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #288]! @ 0x120 │ │ │ │ - ldr r2, [pc, #520] @ 35e24 <__cxa_atexit@plt+0x2a05c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r6, #308] @ 0x134 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #232]! @ 0xe8 │ │ │ │ - ldr r1, [pc, #504] @ 35e28 <__cxa_atexit@plt+0x2a060> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #300] @ 0x12c │ │ │ │ - str r3, [r6, #292] @ 0x124 │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #100]! @ 0x64 │ │ │ │ - ldr r0, [pc, #484] @ 35e2c <__cxa_atexit@plt+0x2a064> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #284] @ 0x11c │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #196]! @ 0xc4 │ │ │ │ - ldr r2, [pc, #468] @ 35e30 <__cxa_atexit@plt+0x2a068> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r6, #276] @ 0x114 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #204]! @ 0xcc │ │ │ │ - ldr r1, [pc, #452] @ 35e34 <__cxa_atexit@plt+0x2a06c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #272] @ 0x110 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #180]! @ 0xb4 │ │ │ │ - ldr r0, [pc, #436] @ 35e38 <__cxa_atexit@plt+0x2a070> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #268] @ 0x10c │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #20]! │ │ │ │ - ldr r2, [pc, #420] @ 35e3c <__cxa_atexit@plt+0x2a074> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r6, #260] @ 0x104 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #224]! @ 0xe0 │ │ │ │ - ldr r1, [pc, #404] @ 35e40 <__cxa_atexit@plt+0x2a078> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #252] @ 0xfc │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #188]! @ 0xbc │ │ │ │ - ldr r0, [pc, #388] @ 35e44 <__cxa_atexit@plt+0x2a07c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #240] @ 0xf0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #212]! @ 0xd4 │ │ │ │ - ldr r2, [pc, #372] @ 35e48 <__cxa_atexit@plt+0x2a080> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 301f0 <__cxa_atexit@plt+0x24428> │ │ │ │ + ldr r2, [pc, #76] @ 301fc <__cxa_atexit@plt+0x24434> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r6, #248] @ 0xf8 │ │ │ │ - str r3, [r6, #228] @ 0xe4 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #172]! @ 0xac │ │ │ │ - ldr ip, [pc, #352] @ 35e4c <__cxa_atexit@plt+0x2a084> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #264] @ 0x108 │ │ │ │ - str r3, [r6, #184] @ 0xb8 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #148]! @ 0x94 │ │ │ │ - ldr r0, [pc, #332] @ 35e50 <__cxa_atexit@plt+0x2a088> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #168] @ 0xa8 │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #124]! @ 0x7c │ │ │ │ - ldr r1, [pc, #316] @ 35e54 <__cxa_atexit@plt+0x2a08c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #160] @ 0xa0 │ │ │ │ - str r3, [r6, #152] @ 0x98 │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #116]! @ 0x74 │ │ │ │ - ldr r2, [pc, #296] @ 35e58 <__cxa_atexit@plt+0x2a090> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 301e8 <__cxa_atexit@plt+0x24420> │ │ │ │ + ldr r2, [pc, #48] @ 30200 <__cxa_atexit@plt+0x24438> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r6, #140] @ 0x8c │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #108]! @ 0x6c │ │ │ │ - ldr r0, [pc, #280] @ 35e5c <__cxa_atexit@plt+0x2a094> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #136] @ 0x88 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #92]! @ 0x5c │ │ │ │ - ldr ip, [pc, #264] @ 35e60 <__cxa_atexit@plt+0x2a098> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #280] @ 0x118 │ │ │ │ - str r3, [r6, #104] @ 0x68 │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #68]! @ 0x44 │ │ │ │ - ldr r1, [pc, #244] @ 35e64 <__cxa_atexit@plt+0x2a09c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #88] @ 0x58 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #44]! @ 0x2c │ │ │ │ - ldr r0, [pc, #228] @ 35e68 <__cxa_atexit@plt+0x2a0a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r7, [r6, #244] @ 0xf4 │ │ │ │ - str r7, [r6, #220] @ 0xdc │ │ │ │ - str r7, [r6, #208] @ 0xd0 │ │ │ │ - str r7, [r6, #200] @ 0xc8 │ │ │ │ - str r7, [r6, #192] @ 0xc0 │ │ │ │ - str r7, [r6, #128] @ 0x80 │ │ │ │ - str r7, [r6, #120] @ 0x78 │ │ │ │ - str r7, [r6, #112] @ 0x70 │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r3, [r6, #80] @ 0x50 │ │ │ │ - str r3, [r6, #72] @ 0x48 │ │ │ │ - mov r2, r6 │ │ │ │ - str ip, [r2, #36]! @ 0x24 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #28]! │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #296]! @ 0x128 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mov r0, #312 @ 0x138 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff94e8 │ │ │ │ - @ instruction: 0xffffbb80 │ │ │ │ - @ instruction: 0xffffaec8 │ │ │ │ - @ instruction: 0xffff9bf0 │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xffffe9ac │ │ │ │ - @ instruction: 0xffffb078 │ │ │ │ - @ instruction: 0xffffbeb4 │ │ │ │ - @ instruction: 0xffffbec8 │ │ │ │ - @ instruction: 0xffffbcc8 │ │ │ │ - @ instruction: 0xffffa3e8 │ │ │ │ - @ instruction: 0xffffe3f0 │ │ │ │ - @ instruction: 0xffffbe24 │ │ │ │ - @ instruction: 0xffffe05c │ │ │ │ - @ instruction: 0xffffbbac │ │ │ │ - @ instruction: 0xffffb814 │ │ │ │ - @ instruction: 0xffffb540 │ │ │ │ - @ instruction: 0xffffb368 │ │ │ │ - @ instruction: 0xffffb0fc │ │ │ │ - @ instruction: 0xffffae94 │ │ │ │ - @ instruction: 0xffffaaf8 │ │ │ │ - @ instruction: 0xffffa83c │ │ │ │ - @ instruction: 0xffffa668 │ │ │ │ - @ instruction: 0xffffa47c │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 36cfc <__cxa_atexit@plt+0x2af34> │ │ │ │ - andeq r0, r3, #200, 24 @ 0xc800 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 3022c <__cxa_atexit@plt+0x24464> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 35ec4 <__cxa_atexit@plt+0x2a0fc> │ │ │ │ - ldr lr, [pc, #52] @ 35ed4 <__cxa_atexit@plt+0x2a10c> │ │ │ │ + bcc 30270 <__cxa_atexit@plt+0x244a8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 3027c <__cxa_atexit@plt+0x244b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r7, r2, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r2, r8, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r7, r3, #84, 24 @ 0x5400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 30324 <__cxa_atexit@plt+0x2455c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3032c <__cxa_atexit@plt+0x24564> │ │ │ │ + ldr lr, [pc, #160] @ 30358 <__cxa_atexit@plt+0x24590> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 35ed8 <__cxa_atexit@plt+0x2a110> │ │ │ │ + ldr r0, [pc, #156] @ 3035c <__cxa_atexit@plt+0x24594> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r6, [pc, #140] @ 30360 <__cxa_atexit@plt+0x24598> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str r0, [r9, #24] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + str r6, [r8, #12]! │ │ │ │ + add r6, r9, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 30340 <__cxa_atexit@plt+0x24578> │ │ │ │ + ldr r1, [pc, #100] @ 30368 <__cxa_atexit@plt+0x245a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #96] @ 3036c <__cxa_atexit@plt+0x245a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r3, #32]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 30334 <__cxa_atexit@plt+0x2456c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 30364 <__cxa_atexit@plt+0x2459c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, #168, 24 @ 0xa800 │ │ │ │ - andseq ip, r7, #68, 10 @ 0x11000000 │ │ │ │ - andeq r0, r3, #192, 28 @ 0xc00 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + andseq r2, r8, #40, 2 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r7, r3, #20, 14 @ 0x500000 │ │ │ │ + @ instruction: 0xffffe1a0 │ │ │ │ + strheq r5, [sp, #16]! │ │ │ │ + andeq r7, r3, #60, 22 @ 0xf000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 310e0 <__cxa_atexit@plt+0x25318> │ │ │ │ + andeq r7, r3, #36, 22 @ 0x9000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 310e0 <__cxa_atexit@plt+0x25318> │ │ │ │ + andeq r7, r3, #12, 22 @ 0x3000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 30404 <__cxa_atexit@plt+0x2463c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 30410 <__cxa_atexit@plt+0x24648> │ │ │ │ + ldr r2, [pc, #76] @ 30420 <__cxa_atexit@plt+0x24658> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 30424 <__cxa_atexit@plt+0x2465c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 30428 <__cxa_atexit@plt+0x24660> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andseq r2, r8, #12 │ │ │ │ + mvneq r5, r2, ror #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 30460 <__cxa_atexit@plt+0x24698> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 30468 <__cxa_atexit@plt+0x246a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 304c8 <__cxa_atexit@plt+0x24700> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r8, #152, 30 @ 0x260 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 304c8 <__cxa_atexit@plt+0x24700> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 304c8 <__cxa_atexit@plt+0x24700> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 304c8 <__cxa_atexit@plt+0x24700> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 304c8 <__cxa_atexit@plt+0x24700> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #28 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 35f64 <__cxa_atexit@plt+0x2a19c> │ │ │ │ - ldr lr, [pc, #108] @ 35f70 <__cxa_atexit@plt+0x2a1a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldmib r7, {r1, sl} │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 35f58 <__cxa_atexit@plt+0x2a190> │ │ │ │ - ldr r2, [pc, #48] @ 35f74 <__cxa_atexit@plt+0x2a1ac> │ │ │ │ + bhi 30548 <__cxa_atexit@plt+0x24780> │ │ │ │ + ldr r2, [pc, #116] @ 30554 <__cxa_atexit@plt+0x2478c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 30520 <__cxa_atexit@plt+0x24758> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 3052c <__cxa_atexit@plt+0x24764> │ │ │ │ + ldr r2, [pc, #84] @ 30558 <__cxa_atexit@plt+0x24790> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 30540 <__cxa_atexit@plt+0x24778> │ │ │ │ + b 305c0 <__cxa_atexit@plt+0x247f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r3, #40, 28 @ 0x280 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 35fa0 <__cxa_atexit@plt+0x2a1d8> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 30598 <__cxa_atexit@plt+0x247d0> │ │ │ │ + ldr r3, [pc, #60] @ 305b4 <__cxa_atexit@plt+0x247ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r3, #252, 26 @ 0x3f00 │ │ │ │ - andeq r0, r0, r7, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r7, r9, lr} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - add r9, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 3607c <__cxa_atexit@plt+0x2a2b4> │ │ │ │ - ldr r0, [pc, #172] @ 3609c <__cxa_atexit@plt+0x2a2d4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #168] @ 360a0 <__cxa_atexit@plt+0x2a2d8> │ │ │ │ - add sl, pc, sl │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [r5, #24]! │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add r0, lr, #1 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - mov r3, lr │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str fp, [r6, #44] @ 0x2c │ │ │ │ - mov r2, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - str sl, [r8, #40]! @ 0x28 │ │ │ │ - mov ip, r6 │ │ │ │ - ldr sl, [pc, #96] @ 360a4 <__cxa_atexit@plt+0x2a2dc> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [ip, #8]! │ │ │ │ - stm r5, {r8, ip} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 305ac <__cxa_atexit@plt+0x247e4> │ │ │ │ + b 305c0 <__cxa_atexit@plt+0x247f8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 30698 <__cxa_atexit@plt+0x248d0> │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r3, #59 @ 0x3b │ │ │ │ + bgt 3060c <__cxa_atexit@plt+0x24844> │ │ │ │ + cmp r3, #10 │ │ │ │ + beq 3065c <__cxa_atexit@plt+0x24894> │ │ │ │ + cmp r3, #38 @ 0x26 │ │ │ │ + bne 30630 <__cxa_atexit@plt+0x24868> │ │ │ │ + ldr r2, [pc, #168] @ 306a8 <__cxa_atexit@plt+0x248e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #164] @ 306ac <__cxa_atexit@plt+0x248e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 30680 <__cxa_atexit@plt+0x248b8> │ │ │ │ + cmp r3, #60 @ 0x3c │ │ │ │ + beq 30670 <__cxa_atexit@plt+0x248a8> │ │ │ │ + cmp r3, #62 @ 0x3e │ │ │ │ + bne 30630 <__cxa_atexit@plt+0x24868> │ │ │ │ + ldr r2, [pc, #164] @ 306c8 <__cxa_atexit@plt+0x24900> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #160] @ 306cc <__cxa_atexit@plt+0x24904> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 30680 <__cxa_atexit@plt+0x248b8> │ │ │ │ + ldr lr, [pc, #120] @ 306b0 <__cxa_atexit@plt+0x248e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #116] @ 306b4 <__cxa_atexit@plt+0x248ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ add r8, r6, #12 │ │ │ │ - stm r8, {r1, r6, lr} │ │ │ │ - str fp, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - mov r8, r2 │ │ │ │ - ldm sp, {r9, sl} │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 35b58 <__cxa_atexit@plt+0x29d90> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ + stm r8, {r0, r1, r3, r7, r9} │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #84] @ 306b8 <__cxa_atexit@plt+0x248f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #80] @ 306bc <__cxa_atexit@plt+0x248f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 30680 <__cxa_atexit@plt+0x248b8> │ │ │ │ + ldr r2, [pc, #72] @ 306c0 <__cxa_atexit@plt+0x248f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #68] @ 306c4 <__cxa_atexit@plt+0x248fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, lr │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r1, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + ldrdeq r4, [sp, #234]! @ 0xea │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + andseq r1, r8, #172, 26 @ 0x2b00 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + mvneq r4, ip, ror lr │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + mvneq r4, sp, asr lr │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + mvneq r4, ip, lsr #29 │ │ │ │ + andeq r7, r3, #220, 14 @ 0x3700000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3071c <__cxa_atexit@plt+0x24954> │ │ │ │ + ldr r2, [pc, #52] @ 30728 <__cxa_atexit@plt+0x24960> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 30714 <__cxa_atexit@plt+0x2494c> │ │ │ │ + b 30738 <__cxa_atexit@plt+0x24970> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - muleq r0, r0, ip │ │ │ │ - andeq r0, r0, r4, ror #20 │ │ │ │ - andeq r0, r3, #4, 12 @ 0x400000 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r7, r3, #128, 14 @ 0x2000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 30798 <__cxa_atexit@plt+0x249d0> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 307c8 <__cxa_atexit@plt+0x24a00> │ │ │ │ + ldr r1, [pc, #128] @ 307e8 <__cxa_atexit@plt+0x24a20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #124] @ 307ec <__cxa_atexit@plt+0x24a24> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r9, [r9, #20] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r3, r6, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b 304c8 <__cxa_atexit@plt+0x24700> │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 307d4 <__cxa_atexit@plt+0x24a0c> │ │ │ │ + ldr r1, [pc, #52] @ 307e0 <__cxa_atexit@plt+0x24a18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #48] @ 307e4 <__cxa_atexit@plt+0x24a1c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + mvneq r4, r7, lsl sp │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + andeq r7, r3, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 36104 <__cxa_atexit@plt+0x2a33c> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 30840 <__cxa_atexit@plt+0x24a78> │ │ │ │ + ldr r3, [pc, #56] @ 30850 <__cxa_atexit@plt+0x24a88> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr lr, [pc, #56] @ 3610c <__cxa_atexit@plt+0x2a344> │ │ │ │ - add lr, pc, lr │ │ │ │ - bic r3, r0, r0, asr #31 │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #44] @ 36110 <__cxa_atexit@plt+0x2a348> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r5, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r8, [pc, #24] @ 36114 <__cxa_atexit@plt+0x2a34c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edcae8 <__cxa_atexit@plt+0x1ed0d20> │ │ │ │ + ldr r8, [pc, #40] @ 30854 <__cxa_atexit@plt+0x24a8c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andseq ip, r7, #12, 6 @ 0x30000000 │ │ │ │ - andseq ip, r7, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + mvneq r4, lr, lsl #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 30870 <__cxa_atexit@plt+0x24aa8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r4, r3, lsl #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1970ef8 <__cxa_atexit@plt+0x1965130> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 308f0 <__cxa_atexit@plt+0x24b28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 361b0 <__cxa_atexit@plt+0x2a3e8> │ │ │ │ - ldr r2, [pc, #128] @ 361bc <__cxa_atexit@plt+0x2a3f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r2, [pc, #104] @ 361c0 <__cxa_atexit@plt+0x2a3f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r0, r5, #4 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 3619c <__cxa_atexit@plt+0x2a3d4> │ │ │ │ - ldr r3, [pc, #60] @ 361c4 <__cxa_atexit@plt+0x2a3fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 361a8 <__cxa_atexit@plt+0x2a3e0> │ │ │ │ - b 361d0 <__cxa_atexit@plt+0x2a408> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 362e0 <__cxa_atexit@plt+0x2a518> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 308fc <__cxa_atexit@plt+0x24b34> │ │ │ │ + ldr lr, [pc, #88] @ 3090c <__cxa_atexit@plt+0x24b44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 30910 <__cxa_atexit@plt+0x24b48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr sl, [pc, #68] @ 30914 <__cxa_atexit@plt+0x24b4c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str sl, [r9, #12]! │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq ip, r7, #184, 4 @ 0x8000000b │ │ │ │ - andseq ip, r7, #108, 6 @ 0xb0000001 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r0, [pc, #240] @ 362d0 <__cxa_atexit@plt+0x2a508> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 362b0 <__cxa_atexit@plt+0x2a4e8> │ │ │ │ - ldr r0, [pc, #216] @ 362d4 <__cxa_atexit@plt+0x2a50c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r3, [r0] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 36294 <__cxa_atexit@plt+0x2a4cc> │ │ │ │ - add r3, r8, #12 │ │ │ │ - add r2, r3, r9, lsl #2 │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, fp, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 3622c <__cxa_atexit@plt+0x2a464> │ │ │ │ - add r0, r3, r9, lsr #7 │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - ldr r1, [pc, #140] @ 362d8 <__cxa_atexit@plt+0x2a510> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r8] │ │ │ │ - mov r1, #1 │ │ │ │ - strb r1, [r0, r3, lsl #2] │ │ │ │ - add r0, r9, #1 │ │ │ │ - sub r1, r6, #1 │ │ │ │ - stmib r5, {r1, sl} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 362b0 <__cxa_atexit@plt+0x2a4e8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [pc, #88] @ 362dc <__cxa_atexit@plt+0x2a514> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [pc, #12] @ 30950 <__cxa_atexit@plt+0x24b88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + rsb r8, r3, #0 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + andseq r1, r8, #188, 20 @ 0xbc000 │ │ │ │ + andeq r7, r3, #140 @ 0x8c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 309a8 <__cxa_atexit@plt+0x24be0> │ │ │ │ + ldr r3, [pc, #60] @ 309b4 <__cxa_atexit@plt+0x24bec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - bne 361e8 <__cxa_atexit@plt+0x2a420> │ │ │ │ - b 362c0 <__cxa_atexit@plt+0x2a4f8> │ │ │ │ - add r3, r8, r9, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {ip, lr} │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldmib sp, {ip, lr} │ │ │ │ - b 3621c <__cxa_atexit@plt+0x2a454> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, lr │ │ │ │ - b 362e0 <__cxa_atexit@plt+0x2a518> │ │ │ │ + beq 309a0 <__cxa_atexit@plt+0x24bd8> │ │ │ │ + ldr r3, [pc, #40] @ 309b8 <__cxa_atexit@plt+0x24bf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ bx r0 │ │ │ │ - andseq ip, r7, #228, 4 @ 0x4000000e │ │ │ │ - andseq ip, r7, #196, 4 @ 0x4000000c │ │ │ │ - andseq ip, r7, #124, 4 @ 0xc0000007 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - str r8, [sp, #8] │ │ │ │ - mov r1, r7 │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - sub sl, r0, #1 │ │ │ │ - cmp sl, #1 │ │ │ │ - blt 3643c <__cxa_atexit@plt+0x2a674> │ │ │ │ - ldr r6, [ip, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r4, [pc, #428] @ 364c8 <__cxa_atexit@plt+0x2a700> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r5, #0 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - lsl r7, r5, #2 │ │ │ │ - lsl r0, sl, #2 │ │ │ │ - ldr r9, [r7, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr fp, [r0, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #388] @ 364cc <__cxa_atexit@plt+0x2a704> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - add r7, r2, r5, lsl #2 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 363e0 <__cxa_atexit@plt+0x2a618> │ │ │ │ - add r8, r2, sl, lsl #2 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, fp, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 36360 <__cxa_atexit@plt+0x2a598> │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add r7, r0, r5, lsr #7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - mov fp, #1 │ │ │ │ - strb fp, [r7, r3, lsl #2] │ │ │ │ - ldr r0, [pc, #316] @ 364d0 <__cxa_atexit@plt+0x2a708> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 36410 <__cxa_atexit@plt+0x2a648> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r7, [r8] │ │ │ │ - strex r7, r9, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 363a8 <__cxa_atexit@plt+0x2a5e0> │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - add r7, r2, sl, lsr #7 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - strb fp, [r7, r0, lsl #2] │ │ │ │ - sub sl, sl, #1 │ │ │ │ - add r5, r5, #1 │ │ │ │ - cmp r5, sl │ │ │ │ - blt 36328 <__cxa_atexit@plt+0x2a560> │ │ │ │ - b 3643c <__cxa_atexit@plt+0x2a674> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r8, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r8 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - b 36358 <__cxa_atexit@plt+0x2a590> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r8] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r7, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - b 363a0 <__cxa_atexit@plt+0x2a5d8> │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [ip, #4] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r7, [r0, #804] @ 0x324 │ │ │ │ - add r3, lr, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 3649c <__cxa_atexit@plt+0x2a6d4> │ │ │ │ - ldr r0, [ip, #12]! │ │ │ │ - ldr r7, [ip, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 364d8 <__cxa_atexit@plt+0x2a710> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r4, [pc, #104] @ 364dc <__cxa_atexit@plt+0x2a714> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r1, #0 │ │ │ │ - stmib lr, {r4, r7} │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str r5, [lr, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 364d4 <__cxa_atexit@plt+0x2a70c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [ip] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r7, #172, 2 @ 0x2b │ │ │ │ - andseq ip, r7, #120, 2 │ │ │ │ - andseq ip, r7, #44, 2 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andseq ip, r7, #104 @ 0x68 │ │ │ │ - andseq ip, r7, #96 @ 0x60 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r7, r3, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 309e0 <__cxa_atexit@plt+0x24c18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r6, r3, #252, 30 @ 0x3f0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 36530 <__cxa_atexit@plt+0x2a768> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 36548 <__cxa_atexit@plt+0x2a780> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #48] @ 3654c <__cxa_atexit@plt+0x2a784> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov lr, #0 │ │ │ │ - stmib r3, {r1, r2, lr} │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 36550 <__cxa_atexit@plt+0x2a788> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq fp, r7, #192, 30 @ 0x300 │ │ │ │ - andseq fp, r7, #184, 30 @ 0x2e0 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 36584 <__cxa_atexit@plt+0x2a7bc> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r3, #44, 14 @ 0xb00000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 36654 <__cxa_atexit@plt+0x2a88c> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - cmpne r3, #93 @ 0x5d │ │ │ │ - bne 36630 <__cxa_atexit@plt+0x2a868> │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bne 365dc <__cxa_atexit@plt+0x2a814> │ │ │ │ - ldr r7, [pc, #204] @ 3668c <__cxa_atexit@plt+0x2a8c4> │ │ │ │ + bcc 30a84 <__cxa_atexit@plt+0x24cbc> │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 30a30 <__cxa_atexit@plt+0x24c68> │ │ │ │ + ldr r6, [pc, #148] @ 30aa8 <__cxa_atexit@plt+0x24ce0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #140] @ 30aac <__cxa_atexit@plt+0x24ce4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + cmp r7, #-2147483648 @ 0x80000000 │ │ │ │ + bne 30a54 <__cxa_atexit@plt+0x24c8c> │ │ │ │ + ldr r7, [pc, #92] @ 30a9c <__cxa_atexit@plt+0x24cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, r0, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 36668 <__cxa_atexit@plt+0x2a8a0> │ │ │ │ - ldr r0, [pc, #144] @ 36698 <__cxa_atexit@plt+0x2a8d0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #84] @ 30aa0 <__cxa_atexit@plt+0x24cd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #88] @ 36690 <__cxa_atexit@plt+0x2a8c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 36694 <__cxa_atexit@plt+0x2a8cc> │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #84] @ 30ab0 <__cxa_atexit@plt+0x24ce8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ + ldr sl, [pc, #80] @ 30ab4 <__cxa_atexit@plt+0x24cec> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r2, [pc, #68] @ 30ab8 <__cxa_atexit@plt+0x24cf0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r3, [pc, #24] @ 30aa4 <__cxa_atexit@plt+0x24cdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 36688 <__cxa_atexit@plt+0x2a8c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r3, #96, 8 @ 0x60000000 │ │ │ │ - andeq r0, r3, #28, 10 @ 0x7000000 │ │ │ │ - andseq fp, r7, #104, 28 @ 0x680 │ │ │ │ - andeq r0, r3, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r6, r3, #40, 30 @ 0xa0 │ │ │ │ + andeq r6, r3, #28, 30 @ 0x70 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andseq r1, r8, #224, 18 @ 0x380000 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq r6, r3, #208, 28 @ 0xd00 │ │ │ │ + andseq r1, r8, #164, 22 @ 0x29000 │ │ │ │ + andeq r6, r3, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r9, [pc, #12] @ 30adc <__cxa_atexit@plt+0x24d14> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 36708 <__cxa_atexit@plt+0x2a940> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 36724 <__cxa_atexit@plt+0x2a95c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 36728 <__cxa_atexit@plt+0x2a960> │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r6, r3, #100, 28 @ 0x640 │ │ │ │ + andeq r6, r3, #0, 30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 30b20 <__cxa_atexit@plt+0x24d58> │ │ │ │ + ldr r3, [pc, #40] @ 30b30 <__cxa_atexit@plt+0x24d68> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq fp, r7, #124, 26 @ 0x1f00 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r3, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r8, [pc, #36] @ 30b34 <__cxa_atexit@plt+0x24d6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + mvneq r4, lr, ror #19 │ │ │ │ + andeq r7, r3, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 367c0 <__cxa_atexit@plt+0x2a9f8> │ │ │ │ - ldr r2, [pc, #120] @ 367c8 <__cxa_atexit@plt+0x2aa00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 30b8c <__cxa_atexit@plt+0x24dc4> │ │ │ │ + ldr r3, [pc, #60] @ 30b98 <__cxa_atexit@plt+0x24dd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 367a4 <__cxa_atexit@plt+0x2a9dc> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 367cc <__cxa_atexit@plt+0x2aa04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 367b0 <__cxa_atexit@plt+0x2a9e8> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 36584 <__cxa_atexit@plt+0x2a7bc> │ │ │ │ + beq 30b84 <__cxa_atexit@plt+0x24dbc> │ │ │ │ + ldr r3, [pc, #40] @ 30b9c <__cxa_atexit@plt+0x24dd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c491b4 <__cxa_atexit@plt+0x1c3d3ec> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r3, #212, 8 @ 0xd4000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r7, r3, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 36820 <__cxa_atexit@plt+0x2aa58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 36814 <__cxa_atexit@plt+0x2aa4c> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + ldr r3, [pc, #16] @ 30bc4 <__cxa_atexit@plt+0x24dfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 36584 <__cxa_atexit@plt+0x2a7bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r3, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + b 1c491b4 <__cxa_atexit@plt+0x1c3d3ec> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r7, r3, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 30bf0 <__cxa_atexit@plt+0x24e28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 30bf4 <__cxa_atexit@plt+0x24e2c> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 36584 <__cxa_atexit@plt+0x2a7bc> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3689c <__cxa_atexit@plt+0x2aad4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 368b0 <__cxa_atexit@plt+0x2aae8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + mov r8, r7 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r6, r3, #12, 26 @ 0x300 │ │ │ │ + andeq r6, r3, #136, 26 @ 0x2200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 30c30 <__cxa_atexit@plt+0x24e68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 30c34 <__cxa_atexit@plt+0x24e6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andseq fp, r7, #116, 24 @ 0x7400 │ │ │ │ - andeq r0, r3, #0, 8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r6, r3, #124, 26 @ 0x1f00 │ │ │ │ + andseq r1, r8, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r7, r3, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3692c <__cxa_atexit@plt+0x2ab64> │ │ │ │ - ldr r3, [pc, #92] @ 36934 <__cxa_atexit@plt+0x2ab6c> │ │ │ │ + bhi 30c9c <__cxa_atexit@plt+0x24ed4> │ │ │ │ + ldr r3, [pc, #76] @ 30ca4 <__cxa_atexit@plt+0x24edc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3691c <__cxa_atexit@plt+0x2ab54> │ │ │ │ - ldr r7, [pc, #52] @ 36938 <__cxa_atexit@plt+0x2ab70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 30c94 <__cxa_atexit@plt+0x24ecc> │ │ │ │ + ldr r3, [pc, #44] @ 30ca8 <__cxa_atexit@plt+0x24ee0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #36] @ 30cac <__cxa_atexit@plt+0x24ee4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c497c8 <__cxa_atexit@plt+0x1c3da00> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r3, #124, 6 @ 0xf0000001 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andseq r1, r8, #8, 18 @ 0x20000 │ │ │ │ + andeq r7, r3, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 3696c <__cxa_atexit@plt+0x2aba4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + ldr r3, [pc, #24] @ 30cdc <__cxa_atexit@plt+0x24f14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 30ce0 <__cxa_atexit@plt+0x24f18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c497c8 <__cxa_atexit@plt+0x1c3da00> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r3, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + andseq r1, r8, #192, 16 @ 0xc00000 │ │ │ │ + andeq r7, r3, #200, 2 @ 0x32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 36a18 <__cxa_atexit@plt+0x2ac50> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 369d0 <__cxa_atexit@plt+0x2ac08> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 36a30 <__cxa_atexit@plt+0x2ac68> │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 30d4c <__cxa_atexit@plt+0x24f84> │ │ │ │ + ldr r2, [pc, #88] @ 30d64 <__cxa_atexit@plt+0x24f9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #84] @ 30d68 <__cxa_atexit@plt+0x24fa0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r5] │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #44] @ 30d6c <__cxa_atexit@plt+0x24fa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 36a28 <__cxa_atexit@plt+0x2ac60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 36a2c <__cxa_atexit@plt+0x2ac64> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq fp, r7, #124, 20 @ 0x7c000 │ │ │ │ - andeq r0, r3, #112, 4 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 36a74 <__cxa_atexit@plt+0x2acac> │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e6d1c4 <__cxa_atexit@plt+0x1e613fc> │ │ │ │ + ldr r3, [pc, #28] @ 30d70 <__cxa_atexit@plt+0x24fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 36a6c <__cxa_atexit@plt+0x2aca4> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 36584 <__cxa_atexit@plt+0x2a7bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r3, #44, 4 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq r1, r8, #192, 12 @ 0xc000000 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r7, r3, #56, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 36584 <__cxa_atexit@plt+0x2a7bc> │ │ │ │ - andeq r0, r3, #0, 6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 36b1c <__cxa_atexit@plt+0x2ad54> │ │ │ │ - ldr lr, [pc, #100] @ 36b28 <__cxa_atexit@plt+0x2ad60> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 30dc0 <__cxa_atexit@plt+0x24ff8> │ │ │ │ + ldr r7, [pc, #288] @ 30eb8 <__cxa_atexit@plt+0x250f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 30e68 <__cxa_atexit@plt+0x250a0> │ │ │ │ + ldr r7, [pc, #272] @ 30ebc <__cxa_atexit@plt+0x250f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, #1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1c491b4 <__cxa_atexit@plt+0x1c3d3ec> │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp ip, r2 │ │ │ │ + bcc 30e74 <__cxa_atexit@plt+0x250ac> │ │ │ │ + ldr lr, [pc, #208] @ 30ea8 <__cxa_atexit@plt+0x250e0> │ │ │ │ add lr, pc, lr │ │ │ │ - stmdb r3, {r8, sl} │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr sl, [r7, #24] │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - tst r9, #3 │ │ │ │ - beq 36b10 <__cxa_atexit@plt+0x2ad48> │ │ │ │ - mov r7, r9 │ │ │ │ - b 36b38 <__cxa_atexit@plt+0x2ad70> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r3, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r0, sl, lsl #9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #100 @ 0x64 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 36c34 <__cxa_atexit@plt+0x2ae6c> │ │ │ │ - ldr sl, [pc, #244] @ 36c44 <__cxa_atexit@plt+0x2ae7c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - sub r7, r8, #94 @ 0x5e │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #188] @ 36c48 <__cxa_atexit@plt+0x2ae80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r1, r9, lr} │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r0, [pc, #164] @ 36c4c <__cxa_atexit@plt+0x2ae84> │ │ │ │ + ldr sl, [pc, #204] @ 30eac <__cxa_atexit@plt+0x250e4> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r1, #8]! │ │ │ │ + sub r9, r2, #6 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r1] │ │ │ │ + ldr lr, [pc, #172] @ 30eb0 <__cxa_atexit@plt+0x250e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + mov r8, r2 │ │ │ │ + str sl, [r8, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r2, [r2, #28] │ │ │ │ + str r8, [r2, #32] │ │ │ │ + add r3, r2, #52 @ 0x34 │ │ │ │ + cmp ip, r3 │ │ │ │ + bcc 30e84 <__cxa_atexit@plt+0x250bc> │ │ │ │ + ldr r0, [pc, #136] @ 30ec0 <__cxa_atexit@plt+0x250f8> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r7, #40]! @ 0x28 │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [r0, #16]! │ │ │ │ - ldr r2, [pc, #148] @ 36c50 <__cxa_atexit@plt+0x2ae88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #60]! @ 0x3c │ │ │ │ - ldr lr, [pc, #140] @ 36c54 <__cxa_atexit@plt+0x2ae8c> │ │ │ │ + ldr lr, [pc, #132] @ 30ec4 <__cxa_atexit@plt+0x250fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #136] @ 36c58 <__cxa_atexit@plt+0x2ae90> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #28]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - ldr ip, [pc, #108] @ 36c5c <__cxa_atexit@plt+0x2ae94> │ │ │ │ - add ip, pc, ip │ │ │ │ - str lr, [r2] │ │ │ │ - mov r1, r6 │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - ldr r0, [r2, #-16] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #28]! │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r6, #100 @ 0x64 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r0, [r6, #40]! @ 0x28 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r7, #164, 16 @ 0xa40000 │ │ │ │ - @ instruction: 0xfffff35c │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - @ instruction: 0xfffff9c4 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - andeq pc, r2, #160, 28 @ 0xa00 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #40] @ 30eb4 <__cxa_atexit@plt+0x250ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + andseq r1, r8, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + @ instruction: 0xfffffa50 │ │ │ │ + strheq r4, [sp, #97]! @ 0x61 │ │ │ │ + andeq r6, r3, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq pc, r2, #172, 28 @ 0xac0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 30eec <__cxa_atexit@plt+0x25124> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c491b4 <__cxa_atexit@plt+0x1c3d3ec> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r6, r3, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 36ccc <__cxa_atexit@plt+0x2af04> │ │ │ │ - ldr lr, [pc, #52] @ 36cdc <__cxa_atexit@plt+0x2af14> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 36ce0 <__cxa_atexit@plt+0x2af18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq pc, r2, #140, 28 @ 0x8c0 │ │ │ │ - andseq fp, r7, #60, 14 @ 0xf00000 │ │ │ │ - @ instruction: 0xfffff170 │ │ │ │ - andeq r0, r0, r7, asr #2 │ │ │ │ - andeq r0, r3, #176 @ 0xb0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 30f18 <__cxa_atexit@plt+0x25150> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 30f1c <__cxa_atexit@plt+0x25154> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r6, r3, #228, 18 @ 0x390000 │ │ │ │ + andeq r6, r3, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, fp │ │ │ │ - mov r0, sl │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r1 │ │ │ │ - bcc 36dbc <__cxa_atexit@plt+0x2aff4> │ │ │ │ - ldr r2, [pc, #196] @ 36de4 <__cxa_atexit@plt+0x2b01c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 30fa8 <__cxa_atexit@plt+0x251e0> │ │ │ │ + ldr r6, [pc, #232] @ 3102c <__cxa_atexit@plt+0x25264> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [pc, #228] @ 31030 <__cxa_atexit@plt+0x25268> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [sl, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add fp, r9, #1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [r2, #8]! │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r3, [pc, #136] @ 36de8 <__cxa_atexit@plt+0x2b020> │ │ │ │ + ldr r3, [pc, #224] @ 31034 <__cxa_atexit@plt+0x2526c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #2 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 30ff4 <__cxa_atexit@plt+0x2522c> │ │ │ │ + ldr r3, [pc, #200] @ 31048 <__cxa_atexit@plt+0x25280> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [ip, #40]! @ 0x28 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r2] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [pc, #112] @ 36dec <__cxa_atexit@plt+0x2b024> │ │ │ │ + ldr r1, [pc, #196] @ 3104c <__cxa_atexit@plt+0x25284> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc 31018 <__cxa_atexit@plt+0x25250> │ │ │ │ + ldr r5, [pc, #120] @ 31040 <__cxa_atexit@plt+0x25278> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #104] @ 31044 <__cxa_atexit@plt+0x2527c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r5, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r3, [pc, #60] @ 31038 <__cxa_atexit@plt+0x25270> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #56] @ 3103c <__cxa_atexit@plt+0x25274> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str fp, [r6, #36] @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldm sp, {r8, sl} │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 35b58 <__cxa_atexit@plt+0x29d90> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, r3 │ │ │ │ - bx r2 │ │ │ │ - @ instruction: 0xfffff160 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - andeq pc, r2, #220, 26 @ 0x3700 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 36e40 <__cxa_atexit@plt+0x2b078> │ │ │ │ - ldr lr, [pc, #52] @ 36e50 <__cxa_atexit@plt+0x2b088> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 36e54 <__cxa_atexit@plt+0x2b08c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq pc, r2, #188, 26 @ 0x2f00 │ │ │ │ - andseq fp, r7, #200, 10 @ 0x32000000 │ │ │ │ - andeq pc, r2, #136, 26 @ 0x2200 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 36ea8 <__cxa_atexit@plt+0x2b0e0> │ │ │ │ - ldr lr, [pc, #52] @ 36eb8 <__cxa_atexit@plt+0x2b0f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 36ebc <__cxa_atexit@plt+0x2b0f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + mov r5, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq pc, r2, #104, 26 @ 0x1a00 │ │ │ │ - andseq fp, r7, #96, 10 @ 0x18000000 │ │ │ │ - andeq pc, r2, #180, 24 @ 0xb400 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r6, r3, #68, 20 @ 0x44000 │ │ │ │ + andeq r6, r3, #144, 18 @ 0x240000 │ │ │ │ + andseq r1, r8, #172, 8 @ 0xac000000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r6, r3, #216, 16 @ 0xd80000 │ │ │ │ + @ instruction: 0xfffff710 │ │ │ │ + ldrdeq r4, [sp, #78]! @ 0x4e │ │ │ │ + mvneq r4, r1, ror r5 │ │ │ │ + @ instruction: 0xfffff900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 36f28 <__cxa_atexit@plt+0x2b160> │ │ │ │ - ldr lr, [pc, #76] @ 36f38 <__cxa_atexit@plt+0x2b170> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #72] @ 36f3c <__cxa_atexit@plt+0x2b174> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r1, [pc, #48] @ 36f40 <__cxa_atexit@plt+0x2b178> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add ip, ip, #2 │ │ │ │ - stmib r3, {r1, ip} │ │ │ │ - add ip, r3, #12 │ │ │ │ - stm ip, {r0, r1, lr} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq pc, r2, #148, 24 @ 0x9400 │ │ │ │ - andeq pc, r2, #160, 24 @ 0xa000 │ │ │ │ - andseq fp, r7, #228, 8 @ 0xe4000000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 376c0 <__cxa_atexit@plt+0x2b8f8> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 36f80 <__cxa_atexit@plt+0x2b1b8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 36f88 <__cxa_atexit@plt+0x2b1c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andseq fp, r7, #128, 8 @ 0x80000000 │ │ │ │ - andeq pc, r2, #16, 28 @ 0x100 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 37038 <__cxa_atexit@plt+0x2b270> │ │ │ │ - ldr lr, [pc, #164] @ 37054 <__cxa_atexit@plt+0x2b28c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r8, sl} │ │ │ │ - str r7, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 37028 <__cxa_atexit@plt+0x2b260> │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmda r5, {r3, r7} │ │ │ │ - mov r1, r5 │ │ │ │ - ldr lr, [r1, #-8]! │ │ │ │ - str r3, [r1] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r2, r5, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 37040 <__cxa_atexit@plt+0x2b278> │ │ │ │ - ldr r0, [pc, #72] @ 37058 <__cxa_atexit@plt+0x2b290> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldmib r7, {r1, r3} │ │ │ │ - sub r5, r5, #32 │ │ │ │ - stm r5, {r0, r1, r3, r7, r8, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 38264 <__cxa_atexit@plt+0x2c49c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, lr │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r1, r0, r0, asr r2 │ │ │ │ - andeq pc, r2, #68, 26 @ 0x1100 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #16]! │ │ │ │ - ldr r3, [r2, #-12] │ │ │ │ - ldmdb r2, {r1, r8} │ │ │ │ - ldmib r2, {r0, r7} │ │ │ │ - stm r2, {r0, r3} │ │ │ │ - str r1, [r2, #8] │ │ │ │ - sub r3, r2, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 370d4 <__cxa_atexit@plt+0x2b30c> │ │ │ │ - ldr r2, [pc, #68] @ 370e0 <__cxa_atexit@plt+0x2b318> │ │ │ │ + bcc 310a8 <__cxa_atexit@plt+0x252e0> │ │ │ │ + ldr r1, [pc, #72] @ 310c4 <__cxa_atexit@plt+0x252fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 310c8 <__cxa_atexit@plt+0x25300> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 370c4 <__cxa_atexit@plt+0x2b2fc> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 38264 <__cxa_atexit@plt+0x2c49c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r1, r0, r4, asr #3 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3715c <__cxa_atexit@plt+0x2b394> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r3, [pc, #28] @ 310cc <__cxa_atexit@plt+0x25304> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + @ instruction: 0xfffff80c │ │ │ │ + mvneq r4, sp, ror #8 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r6, r3, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 37134 <__cxa_atexit@plt+0x2b36c> │ │ │ │ - ldr r8, [pc, #36] @ 3713c <__cxa_atexit@plt+0x2b374> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 37140 <__cxa_atexit@plt+0x2b378> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mvneq sp, r0, lsr #17 │ │ │ │ - andseq fp, r7, #204, 4 @ 0xc000000c │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq pc, r2, #48, 22 @ 0xc000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-20 @ 0xffffffec │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 37208 <__cxa_atexit@plt+0x2b440> │ │ │ │ - ldr lr, [r1, #4] │ │ │ │ - add ip, r1, #8 │ │ │ │ - ldm ip, {r2, r7, ip} │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - cmp r0, #44 @ 0x2c │ │ │ │ - cmpne r0, #125 @ 0x7d │ │ │ │ - bne 371d8 <__cxa_atexit@plt+0x2b410> │ │ │ │ - cmp r0, #44 @ 0x2c │ │ │ │ - bne 371b4 <__cxa_atexit@plt+0x2b3ec> │ │ │ │ - ldr r7, [pc, #136] @ 37224 <__cxa_atexit@plt+0x2b45c> │ │ │ │ + bhi 31184 <__cxa_atexit@plt+0x253bc> │ │ │ │ + ldr r6, [pc, #172] @ 311a4 <__cxa_atexit@plt+0x253dc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 3115c <__cxa_atexit@plt+0x25394> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 31170 <__cxa_atexit@plt+0x253a8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 31190 <__cxa_atexit@plt+0x253c8> │ │ │ │ + ldr r7, [pc, #124] @ 311a8 <__cxa_atexit@plt+0x253e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, r1, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r3, ip} │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #120] @ 311ac <__cxa_atexit@plt+0x253e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [pc, #100] @ 37220 <__cxa_atexit@plt+0x2b458> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - stm r9, {r0, r2, r8, sl} │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 371fc <__cxa_atexit@plt+0x2b434> │ │ │ │ + mov r8, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 37258 <__cxa_atexit@plt+0x2b490> │ │ │ │ - ldr r0, [pc, #72] @ 37228 <__cxa_atexit@plt+0x2b460> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #68] @ 3722c <__cxa_atexit@plt+0x2b464> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #2 │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r0, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r1 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq pc, r2, #184, 16 @ 0xb80000 │ │ │ │ - andeq pc, r2, #24, 20 @ 0x18000 │ │ │ │ - andeq pc, r2, #208, 16 @ 0xd00000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + mvneq r4, r8, lsl #7 │ │ │ │ + andeq r6, r3, #252, 24 @ 0xfc00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 31210 <__cxa_atexit@plt+0x25448> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 31228 <__cxa_atexit@plt+0x25460> │ │ │ │ + ldr r3, [pc, #80] @ 31234 <__cxa_atexit@plt+0x2546c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 31238 <__cxa_atexit@plt+0x25470> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffa5c │ │ │ │ + ldrdeq r4, [sp, #32]! │ │ │ │ + andeq r6, r3, #168, 24 @ 0xa800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldmdb r3, {r8, sl} │ │ │ │ - and r2, r7, #3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 312fc <__cxa_atexit@plt+0x25534> │ │ │ │ + ldr r2, [pc, #184] @ 31318 <__cxa_atexit@plt+0x25550> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 312dc <__cxa_atexit@plt+0x25514> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 372a8 <__cxa_atexit@plt+0x2b4e0> │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 37308 <__cxa_atexit@plt+0x2b540> │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [pc, #164] @ 37334 <__cxa_atexit@plt+0x2b56c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - add r2, r6, #20 │ │ │ │ + bne 312e4 <__cxa_atexit@plt+0x2551c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 37318 <__cxa_atexit@plt+0x2b550> │ │ │ │ - ldr lr, [pc, #108] @ 37328 <__cxa_atexit@plt+0x2b560> │ │ │ │ + bcc 31308 <__cxa_atexit@plt+0x25540> │ │ │ │ + ldr ip, [pc, #140] @ 31324 <__cxa_atexit@plt+0x2555c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #136] @ 31328 <__cxa_atexit@plt+0x25560> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #132] @ 3132c <__cxa_atexit@plt+0x25564> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #104] @ 3732c <__cxa_atexit@plt+0x2b564> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5, #20] │ │ │ │ - add r5, r0, #1 │ │ │ │ - ldr r0, [pc, #72] @ 37330 <__cxa_atexit@plt+0x2b568> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r3, #-4] │ │ │ │ + sub r1, r2, #3 │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str ip, [r3, #-8] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - andseq fp, r7, #68, 2 │ │ │ │ - andseq fp, r7, #136, 2 @ 0x22 │ │ │ │ - andseq fp, r7, #224, 2 @ 0x38 │ │ │ │ - andeq pc, r2, #68, 18 @ 0x110000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 373cc <__cxa_atexit@plt+0x2b604> │ │ │ │ - ldr r2, [pc, #120] @ 373d4 <__cxa_atexit@plt+0x2b60c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 373b0 <__cxa_atexit@plt+0x2b5e8> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 373d8 <__cxa_atexit@plt+0x2b610> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 373bc <__cxa_atexit@plt+0x2b5f4> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 3715c <__cxa_atexit@plt+0x2b394> │ │ │ │ + b 1c4e4e8 <__cxa_atexit@plt+0x1c42720> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r7, [pc, #48] @ 3131c <__cxa_atexit@plt+0x25554> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ 31320 <__cxa_atexit@plt+0x25558> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq pc, r2, #164, 16 @ 0xa40000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r6, r3, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r6, r3, #228, 14 @ 0x3900000 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + @ instruction: 0xffffefe8 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + andeq r6, r3, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 3742c <__cxa_atexit@plt+0x2b664> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 313a4 <__cxa_atexit@plt+0x255dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 313bc <__cxa_atexit@plt+0x255f4> │ │ │ │ + ldr r2, [pc, #116] @ 313d4 <__cxa_atexit@plt+0x2560c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + ldr sl, [pc, #112] @ 313d8 <__cxa_atexit@plt+0x25610> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #108] @ 313dc <__cxa_atexit@plt+0x25614> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r1, r3, #3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 37420 <__cxa_atexit@plt+0x2b658> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3715c <__cxa_atexit@plt+0x2b394> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq pc, r2, #80, 16 @ 0x500000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3715c <__cxa_atexit@plt+0x2b394> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 374a8 <__cxa_atexit@plt+0x2b6e0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 374bc <__cxa_atexit@plt+0x2b6f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq fp, r7, #104 @ 0x68 │ │ │ │ - andeq pc, r2, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 37538 <__cxa_atexit@plt+0x2b770> │ │ │ │ - ldr r3, [pc, #92] @ 37540 <__cxa_atexit@plt+0x2b778> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 37528 <__cxa_atexit@plt+0x2b760> │ │ │ │ - ldr r7, [pc, #52] @ 37544 <__cxa_atexit@plt+0x2b77c> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1c4e4e8 <__cxa_atexit@plt+0x1c42720> │ │ │ │ + ldr r7, [pc, #32] @ 313cc <__cxa_atexit@plt+0x25604> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq pc, r2, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 37578 <__cxa_atexit@plt+0x2b7b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq pc, r2, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 37624 <__cxa_atexit@plt+0x2b85c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 375dc <__cxa_atexit@plt+0x2b814> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 3763c <__cxa_atexit@plt+0x2b874> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 37634 <__cxa_atexit@plt+0x2b86c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 37638 <__cxa_atexit@plt+0x2b870> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq sl, r7, #112, 28 @ 0x700 │ │ │ │ - andeq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 37680 <__cxa_atexit@plt+0x2b8b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 37678 <__cxa_atexit@plt+0x2b8b0> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 3715c <__cxa_atexit@plt+0x2b394> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 313d0 <__cxa_atexit@plt+0x25608> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq pc, r2, #252, 10 @ 0x3f000000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 3715c <__cxa_atexit@plt+0x2b394> │ │ │ │ - @ instruction: 0xfffff884 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq pc, r2, #236, 12 @ 0xec00000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #104 @ 0x68 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc 377c0 <__cxa_atexit@plt+0x2b9f8> │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r9, [sp, #8] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r3, [r7, #24] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [pc, #220] @ 377dc <__cxa_atexit@plt+0x2ba14> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r6, #28]! │ │ │ │ - str r7, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [pc, #208] @ 377e0 <__cxa_atexit@plt+0x2ba18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #200] @ 377e4 <__cxa_atexit@plt+0x2ba1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #184] @ 377e8 <__cxa_atexit@plt+0x2ba20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr fp, [pc, #180] @ 377ec <__cxa_atexit@plt+0x2ba24> │ │ │ │ - add fp, pc, fp │ │ │ │ - sub lr, ip, #86 @ 0x56 │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - sub r1, ip, #99 @ 0x63 │ │ │ │ - str r1, [r6, #-8] │ │ │ │ - ldr r1, [pc, #136] @ 377f0 <__cxa_atexit@plt+0x2ba28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - ldr r1, [pc, #124] @ 377f4 <__cxa_atexit@plt+0x2ba2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r6, #-16] │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #56]! @ 0x38 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - mov r7, r6 │ │ │ │ - str fp, [r7, #16]! │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - str r1, [r6, #64]! @ 0x40 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, ip │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldm sp, {r8, fp} │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mov r6, #104 @ 0x68 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff850 │ │ │ │ - andseq sl, r7, #0, 26 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - @ instruction: 0xfffff860 │ │ │ │ - andseq sl, r7, #140, 24 @ 0x8c00 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - andeq pc, r2, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r6, r3, #44, 14 @ 0xb00000 │ │ │ │ + andeq r6, r3, #32, 14 @ 0x800000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xffffef20 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + andeq r6, r3, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 37860 <__cxa_atexit@plt+0x2ba98> │ │ │ │ - ldr r2, [pc, #76] @ 3786c <__cxa_atexit@plt+0x2baa4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r3, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 37854 <__cxa_atexit@plt+0x2ba8c> │ │ │ │ - ldr r2, [pc, #48] @ 37870 <__cxa_atexit@plt+0x2baa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq pc, r2, #44, 10 @ 0xb000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 3789c <__cxa_atexit@plt+0x2bad4> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ 31404 <__cxa_atexit@plt+0x2563c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq pc, r2, #0, 10 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + b 310e0 <__cxa_atexit@plt+0x25318> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r6, r3, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ 31428 <__cxa_atexit@plt+0x25660> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - ldmib r5, {r7, r9, sl} │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 376c0 <__cxa_atexit@plt+0x2b8f8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 378ec <__cxa_atexit@plt+0x2bb24> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq pc, r2, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-20 @ 0xffffffec │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r6, r3, #216, 18 @ 0x360000 │ │ │ │ + andeq r6, r3, #220, 20 @ 0xdc000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 37968 <__cxa_atexit@plt+0x2bba0> │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ - bne 37944 <__cxa_atexit@plt+0x2bb7c> │ │ │ │ - ldr lr, [pc, #112] @ 3797c <__cxa_atexit@plt+0x2bbb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5] │ │ │ │ - add r7, r2, #1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 37980 <__cxa_atexit@plt+0x2bbb8> │ │ │ │ + bhi 314ec <__cxa_atexit@plt+0x25724> │ │ │ │ + ldr r6, [pc, #184] @ 3150c <__cxa_atexit@plt+0x25744> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r0, [pc, #172] @ 31510 <__cxa_atexit@plt+0x25748> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq 314ac <__cxa_atexit@plt+0x256e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 314bc <__cxa_atexit@plt+0x256f4> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 314fc <__cxa_atexit@plt+0x25734> │ │ │ │ + ldr r3, [pc, #128] @ 3151c <__cxa_atexit@plt+0x25754> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 37984 <__cxa_atexit@plt+0x2bbbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq pc, r2, #120, 4 @ 0x80000007 │ │ │ │ - andeq pc, r2, #96, 4 │ │ │ │ - andeq pc, r2, #24, 8 @ 0x18000000 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r2, sl} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 35b58 <__cxa_atexit@plt+0x29d90> │ │ │ │ - andeq pc, r2, #232, 6 @ 0xa0000003 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 37a28 <__cxa_atexit@plt+0x2bc60> │ │ │ │ - ldr r2, [pc, #88] @ 37a34 <__cxa_atexit@plt+0x2bc6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 37a20 <__cxa_atexit@plt+0x2bc58> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #52] @ 37a38 <__cxa_atexit@plt+0x2bc70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - strb r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 37a20 <__cxa_atexit@plt+0x2bc58> │ │ │ │ - b 37a88 <__cxa_atexit@plt+0x2bcc0> │ │ │ │ + ldr r8, [pc, #124] @ 31520 <__cxa_atexit@plt+0x25758> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + b 314d8 <__cxa_atexit@plt+0x25710> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq pc, r2, #100, 6 @ 0x90000001 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #36] @ 37a78 <__cxa_atexit@plt+0x2bcb0> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 314fc <__cxa_atexit@plt+0x25734> │ │ │ │ + ldr r3, [pc, #72] @ 31514 <__cxa_atexit@plt+0x2574c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 37a70 <__cxa_atexit@plt+0x2bca8> │ │ │ │ - b 37a88 <__cxa_atexit@plt+0x2bcc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [pc, #68] @ 31518 <__cxa_atexit@plt+0x25750> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq pc, r2, #36, 6 @ 0x90000000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 37b18 <__cxa_atexit@plt+0x2bd50> │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ - bne 37af4 <__cxa_atexit@plt+0x2bd2c> │ │ │ │ - ldr lr, [pc, #112] @ 37b2c <__cxa_atexit@plt+0x2bd64> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r7, r2, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 37b30 <__cxa_atexit@plt+0x2bd68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 37b34 <__cxa_atexit@plt+0x2bd6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq pc, r2, #184 @ 0xb8 │ │ │ │ - andeq pc, r2, #192 @ 0xc0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andseq r0, r8, #132, 30 @ 0x210 │ │ │ │ + @ instruction: 0xffffeba8 │ │ │ │ + mvneq r3, r1, ror #31 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + mvneq r4, r1, lsl r0 │ │ │ │ + andeq r6, r3, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 3156c <__cxa_atexit@plt+0x257a4> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 37b88 <__cxa_atexit@plt+0x2bdc0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 37b9c <__cxa_atexit@plt+0x2bdd4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 3159c <__cxa_atexit@plt+0x257d4> │ │ │ │ + ldr r2, [pc, #84] @ 315b0 <__cxa_atexit@plt+0x257e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #80] @ 315b4 <__cxa_atexit@plt+0x257ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + b 31588 <__cxa_atexit@plt+0x257c0> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3159c <__cxa_atexit@plt+0x257d4> │ │ │ │ + ldr r2, [pc, #44] @ 315a8 <__cxa_atexit@plt+0x257e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #40] @ 315ac <__cxa_atexit@plt+0x257e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq sl, r7, #136, 18 @ 0x220000 │ │ │ │ - andeq pc, r2, #252, 2 @ 0x3f │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffeaf8 │ │ │ │ + mvneq r3, r1, lsr pc │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + mvneq r3, r1, asr pc │ │ │ │ + andeq r6, r3, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 37c38 <__cxa_atexit@plt+0x2be70> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - stmdb r5, {r8, sl} │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r8, [pc, #96] @ 37c40 <__cxa_atexit@plt+0x2be78> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 37c28 <__cxa_atexit@plt+0x2be60> │ │ │ │ - ldr r7, [pc, #52] @ 37c44 <__cxa_atexit@plt+0x2be7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq pc, r2, #88, 2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 37c78 <__cxa_atexit@plt+0x2beb0> │ │ │ │ + bhi 31684 <__cxa_atexit@plt+0x258bc> │ │ │ │ + ldr r2, [pc, #200] @ 316a4 <__cxa_atexit@plt+0x258dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq pc, r2, #36, 2 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 37d1c <__cxa_atexit@plt+0x2bf54> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 37cd8 <__cxa_atexit@plt+0x2bf10> │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #104] @ 37d34 <__cxa_atexit@plt+0x2bf6c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 37d2c <__cxa_atexit@plt+0x2bf64> │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 31660 <__cxa_atexit@plt+0x25898> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 31670 <__cxa_atexit@plt+0x258a8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 3168c <__cxa_atexit@plt+0x258c4> │ │ │ │ + ldr lr, [pc, #156] @ 316ac <__cxa_atexit@plt+0x258e4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 37d30 <__cxa_atexit@plt+0x2bf68> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq sl, r7, #116, 14 @ 0x1d00000 │ │ │ │ - andeq pc, r2, #104 @ 0x68 │ │ │ │ - andeq r0, r0, r9, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ 37dc8 <__cxa_atexit@plt+0x2c000> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 37d94 <__cxa_atexit@plt+0x2bfcc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #32]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r3, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 37d9c <__cxa_atexit@plt+0x2bfd4> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - add r9, r2, #1 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #132] @ 316b0 <__cxa_atexit@plt+0x258e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r0, [pc, #120] @ 316b4 <__cxa_atexit@plt+0x258ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 35b58 <__cxa_atexit@plt+0x29d90> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 37dcc <__cxa_atexit@plt+0x2c004> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ 37dd0 <__cxa_atexit@plt+0x2c008> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq lr, r2, #32, 28 @ 0x200 │ │ │ │ - andeq lr, r2, #8, 28 @ 0x80 │ │ │ │ - andeq lr, r2, #204, 30 @ 0x330 │ │ │ │ - andeq r0, r0, r9, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 37e18 <__cxa_atexit@plt+0x2c050> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ - ldr r7, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 35b58 <__cxa_atexit@plt+0x29d90> │ │ │ │ - ldr r2, [pc, #32] @ 37e40 <__cxa_atexit@plt+0x2c078> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #28] @ 37e44 <__cxa_atexit@plt+0x2c07c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - andeq lr, r2, #164, 26 @ 0x2900 │ │ │ │ - andeq lr, r2, #140, 26 @ 0x2300 │ │ │ │ - andeq lr, r2, #84, 30 @ 0x150 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 37edc <__cxa_atexit@plt+0x2c114> │ │ │ │ - ldr lr, [pc, #120] @ 37ee8 <__cxa_atexit@plt+0x2c120> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldmib r7, {r1, ip} │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - ldr r0, [r7, #36] @ 0x24 │ │ │ │ - str lr, [r3, #-48] @ 0xffffffd0 │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - ldr r1, [r7, #24] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str lr, [r3, #-44] @ 0xffffffd4 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 37ed0 <__cxa_atexit@plt+0x2c108> │ │ │ │ - mov r7, r9 │ │ │ │ - b 37ef8 <__cxa_atexit@plt+0x2c130> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #48] @ 316a8 <__cxa_atexit@plt+0x258e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq lr, r2, #180, 28 @ 0xb40 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #296] @ 3802c <__cxa_atexit@plt+0x2c264> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 38014 <__cxa_atexit@plt+0x2c24c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #96 @ 0x60 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 38020 <__cxa_atexit@plt+0x2c258> │ │ │ │ - ldr r8, [pc, #252] @ 38030 <__cxa_atexit@plt+0x2c268> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - mov r6, r4 │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov fp, r3 │ │ │ │ - ldr r9, [pc, #192] @ 38034 <__cxa_atexit@plt+0x2c26c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [fp, #36]! @ 0x24 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r4, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #48] @ 0x30 │ │ │ │ - str fp, [r3, #52] @ 0x34 │ │ │ │ - mov r0, r3 │ │ │ │ - ldr r7, [pc, #140] @ 38038 <__cxa_atexit@plt+0x2c270> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r0, #44]! @ 0x2c │ │ │ │ - ldr r7, [pc, #132] @ 3803c <__cxa_atexit@plt+0x2c274> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #64]! @ 0x40 │ │ │ │ - ldr lr, [r5, #36]! @ 0x24 │ │ │ │ - ldr r8, [pc, #120] @ 38040 <__cxa_atexit@plt+0x2c278> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 38044 <__cxa_atexit@plt+0x2c27c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [r0, #8]! │ │ │ │ - str r8, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str ip, [r3, #-8] │ │ │ │ - add r0, r3, #12 │ │ │ │ - stm r0, {sl, fp, ip} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - mov r4, r6 │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - mov r3, #96 @ 0x60 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - @ instruction: 0xfffff890 │ │ │ │ - @ instruction: 0xfffff93c │ │ │ │ - @ instruction: 0xfffffa08 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - andeq lr, r2, #88, 26 @ 0x1600 │ │ │ │ - andeq r0, r1, ip │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r6, r3, #108, 14 @ 0x1b00000 │ │ │ │ + @ instruction: 0xffffea20 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + andseq r0, r8, #176, 26 @ 0x2c00 │ │ │ │ + andeq r6, r3, #96, 16 @ 0x600000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 31740 <__cxa_atexit@plt+0x25978> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #96 @ 0x60 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 38140 <__cxa_atexit@plt+0x2c378> │ │ │ │ - ldr r0, [pc, #228] @ 38150 <__cxa_atexit@plt+0x2c388> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - mov fp, r3 │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r8, [pc, #172] @ 38154 <__cxa_atexit@plt+0x2c38c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r0, #36]! @ 0x24 │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [pc, #124] @ 38158 <__cxa_atexit@plt+0x2c390> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #44]! @ 0x2c │ │ │ │ - ldr r7, [pc, #116] @ 3815c <__cxa_atexit@plt+0x2c394> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #64]! @ 0x40 │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - ldr lr, [pc, #104] @ 38160 <__cxa_atexit@plt+0x2c398> │ │ │ │ + bcc 31754 <__cxa_atexit@plt+0x2598c> │ │ │ │ + ldr r2, [pc, #128] @ 31768 <__cxa_atexit@plt+0x259a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #124] @ 3176c <__cxa_atexit@plt+0x259a4> │ │ │ │ add lr, pc, lr │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - ldr r9, [pc, #96] @ 38164 <__cxa_atexit@plt+0x2c39c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r3, #8]! │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r6, #-8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r1, r2, sl} │ │ │ │ - str r6, [r6, #32] │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r6, #96 @ 0x60 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #96] @ 31770 <__cxa_atexit@plt+0x259a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 31764 <__cxa_atexit@plt+0x2599c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff650 │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - @ instruction: 0xfffff80c │ │ │ │ - @ instruction: 0xfffff8d8 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffaa8 │ │ │ │ - andeq lr, r2, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq lr, r2, #216, 18 @ 0x360000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r6, r3, #156, 12 @ 0x9c00000 │ │ │ │ + @ instruction: 0xffffe948 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + andseq r0, r8, #220, 24 @ 0xdc00 │ │ │ │ + andeq r6, r3, #164, 14 @ 0x2900000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 381d8 <__cxa_atexit@plt+0x2c410> │ │ │ │ - ldr lr, [pc, #52] @ 381e8 <__cxa_atexit@plt+0x2c420> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 381ec <__cxa_atexit@plt+0x2c424> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 317cc <__cxa_atexit@plt+0x25a04> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 317d8 <__cxa_atexit@plt+0x25a10> │ │ │ │ + ldr r1, [pc, #64] @ 317e8 <__cxa_atexit@plt+0x25a20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 317ec <__cxa_atexit@plt+0x25a24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 315c8 <__cxa_atexit@plt+0x25800> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq lr, r2, #184, 18 @ 0x2e0000 │ │ │ │ - andseq sl, r7, #48, 4 │ │ │ │ - andeq lr, r2, #172, 22 @ 0x2b000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 38248 <__cxa_atexit@plt+0x2c480> │ │ │ │ - ldr r2, [pc, #60] @ 38254 <__cxa_atexit@plt+0x2c48c> │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + andseq r0, r8, #56, 24 @ 0x3800 │ │ │ │ + andeq r6, r3, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 31840 <__cxa_atexit@plt+0x25a78> │ │ │ │ + ldr r2, [pc, #76] @ 3185c <__cxa_atexit@plt+0x25a94> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r0, r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 3823c <__cxa_atexit@plt+0x2c474> │ │ │ │ - mov r7, sl │ │ │ │ - b 38264 <__cxa_atexit@plt+0x2c49c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 31860 <__cxa_atexit@plt+0x25a98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 31848 <__cxa_atexit@plt+0x25a80> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + mov r7, fp │ │ │ │ + b 2f7ac <__cxa_atexit@plt+0x239e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 31864 <__cxa_atexit@plt+0x25a9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq lr, r2, #72, 22 @ 0x12000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq r0, r8, #204, 22 @ 0x33000 │ │ │ │ + andeq r6, r3, #188, 10 @ 0x2f000000 │ │ │ │ + andeq r6, r3, #172, 6 @ 0xb0000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #72 @ 0x48 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 38388 <__cxa_atexit@plt+0x2c5c0> │ │ │ │ - stm sp, {r2, r7} │ │ │ │ - ldr r2, [pc, #304] @ 383b0 <__cxa_atexit@plt+0x2c5e8> │ │ │ │ + ldr r3, [pc, #24] @ 31894 <__cxa_atexit@plt+0x25acc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 31898 <__cxa_atexit@plt+0x25ad0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #300] @ 383b4 <__cxa_atexit@plt+0x2c5ec> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #296] @ 383b8 <__cxa_atexit@plt+0x2c5f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #28]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [r0, #12]! │ │ │ │ - mov r2, r6 │ │ │ │ - str sl, [r2, #4]! │ │ │ │ - ldr sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr ip, [r3, #-12] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov lr, r6 │ │ │ │ - str r8, [lr, #28]! │ │ │ │ - ldr r8, [pc, #248] @ 383bc <__cxa_atexit@plt+0x2c5f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - mov lr, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [lr, #-16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - str fp, [r6, #44] @ 0x2c │ │ │ │ - mov fp, r7 │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str ip, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [pc, #180] @ 383c0 <__cxa_atexit@plt+0x2c5f8> │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 196fa24 <__cxa_atexit@plt+0x1963c5c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r6, r3, #172, 6 @ 0xb0000002 │ │ │ │ + andeq r6, r3, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 318c8 <__cxa_atexit@plt+0x25b00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 318cc <__cxa_atexit@plt+0x25b04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 196cb34 <__cxa_atexit@plt+0x1960d6c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r6, r3, #116, 6 @ 0xd0000001 │ │ │ │ + andeq r6, r3, #68, 6 @ 0x10000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 318f4 <__cxa_atexit@plt+0x25b2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq r6, r3, #56, 6 @ 0xe0000000 │ │ │ │ + andeq r6, r3, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 31978 <__cxa_atexit@plt+0x25bb0> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #108] @ 31990 <__cxa_atexit@plt+0x25bc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 31984 <__cxa_atexit@plt+0x25bbc> │ │ │ │ + ldr r2, [pc, #88] @ 31994 <__cxa_atexit@plt+0x25bcc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r0, #20]! │ │ │ │ - str r8, [r6, #68]! @ 0x44 │ │ │ │ - ldr r2, [r3, #-20] @ 0xffffffec │ │ │ │ - ldmdb r3, {r8, sl} │ │ │ │ - str r6, [r3] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - cmp r7, lr │ │ │ │ - bhi 38398 <__cxa_atexit@plt+0x2c5d0> │ │ │ │ - ldr r0, [pc, #136] @ 383c4 <__cxa_atexit@plt+0x2c5fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [r1, #16]! │ │ │ │ - stmib r1, {r8, sl} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 38378 <__cxa_atexit@plt+0x2c5b0> │ │ │ │ - ldr r0, [pc, #108] @ 383c8 <__cxa_atexit@plt+0x2c600> │ │ │ │ - add r0, pc, r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add r2, r5, #12 │ │ │ │ - stm r2, {r0, r1, r7} │ │ │ │ - mov r5, lr │ │ │ │ - ldr r6, [sp] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 31968 <__cxa_atexit@plt+0x25ba0> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 33460 <__cxa_atexit@plt+0x27698> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r6, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #44] @ 383cc <__cxa_atexit@plt+0x2c604> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r8, #196, 20 @ 0xc4000 │ │ │ │ + andeq r1, r0, r0, lsr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 319cc <__cxa_atexit@plt+0x25c04> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 319d4 <__cxa_atexit@plt+0x25c0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - ldm sp, {r6, r9} │ │ │ │ + mov r7, r2 │ │ │ │ + b 31a20 <__cxa_atexit@plt+0x25c58> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffebe4 │ │ │ │ - @ instruction: 0xffffeb74 │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0xffffebc0 │ │ │ │ - @ instruction: 0xffff324c │ │ │ │ - @ instruction: 0xffff325c │ │ │ │ - andeq lr, r2, #88, 14 @ 0x1600000 │ │ │ │ - andeq lr, r2, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 38480 <__cxa_atexit@plt+0x2c6b8> │ │ │ │ - ldr r7, [pc, #176] @ 384a8 <__cxa_atexit@plt+0x2c6e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 38474 <__cxa_atexit@plt+0x2c6ac> │ │ │ │ + andseq r0, r8, #44, 20 @ 0x2c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 31a08 <__cxa_atexit@plt+0x25c40> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 31a10 <__cxa_atexit@plt+0x25c48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r8, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 31adc <__cxa_atexit@plt+0x25d14> │ │ │ │ + ldr r3, [pc, #200] @ 31afc <__cxa_atexit@plt+0x25d34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 31abc <__cxa_atexit@plt+0x25cf4> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 31acc <__cxa_atexit@plt+0x25d04> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 38494 <__cxa_atexit@plt+0x2c6cc> │ │ │ │ - ldr r7, [pc, #148] @ 384b0 <__cxa_atexit@plt+0x2c6e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #144] @ 384b4 <__cxa_atexit@plt+0x2c6ec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #140] @ 384b8 <__cxa_atexit@plt+0x2c6f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #136] @ 384bc <__cxa_atexit@plt+0x2c6f4> │ │ │ │ + bcc 31ae4 <__cxa_atexit@plt+0x25d1c> │ │ │ │ + ldr lr, [pc, #148] @ 31b00 <__cxa_atexit@plt+0x25d38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [sl, #3] │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - ldmdb r2, {r1, r7} │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - stmdb r2, {r0, r6} │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #20]! │ │ │ │ - mov r2, r6 │ │ │ │ - str lr, [r2, #12]! │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #124] @ 31b04 <__cxa_atexit@plt+0x25d3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r0, [pc, #112] @ 31b08 <__cxa_atexit@plt+0x25d40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 384ac <__cxa_atexit@plt+0x2c6e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq lr, r2, #96, 18 @ 0x180000 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0xffffd730 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0xffffe8c4 │ │ │ │ - andeq lr, r2, #224, 16 @ 0xe00000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andseq r0, r8, #84, 18 @ 0x150000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 31b90 <__cxa_atexit@plt+0x25dc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3853c <__cxa_atexit@plt+0x2c774> │ │ │ │ - ldr r2, [pc, #96] @ 38548 <__cxa_atexit@plt+0x2c780> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 31ba4 <__cxa_atexit@plt+0x25ddc> │ │ │ │ + ldr r2, [pc, #124] @ 31bb4 <__cxa_atexit@plt+0x25dec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 3854c <__cxa_atexit@plt+0x2c784> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #88] @ 38550 <__cxa_atexit@plt+0x2c788> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #84] @ 38554 <__cxa_atexit@plt+0x2c78c> │ │ │ │ + ldr lr, [pc, #120] @ 31bb8 <__cxa_atexit@plt+0x25df0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - ldmib r5, {r2, r7} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - stmib r5, {r0, r3} │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r0, #20]! │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffd664 │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - @ instruction: 0xffffe7f8 │ │ │ │ - andeq lr, r2, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #92] @ 31bbc <__cxa_atexit@plt+0x25df4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 35b58 <__cxa_atexit@plt+0x29d90> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 38d10 <__cxa_atexit@plt+0x2cf48> │ │ │ │ - andeq lr, r2, #176, 4 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + andseq r0, r8, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 38640 <__cxa_atexit@plt+0x2c878> │ │ │ │ - ldr r1, [pc, #184] @ 38660 <__cxa_atexit@plt+0x2c898> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 38664 <__cxa_atexit@plt+0x2c89c> │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 31c4c <__cxa_atexit@plt+0x25e84> │ │ │ │ + ldr lr, [pc, #120] @ 31c58 <__cxa_atexit@plt+0x25e90> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #108] @ 31c5c <__cxa_atexit@plt+0x25e94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 38628 <__cxa_atexit@plt+0x2c860> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 38634 <__cxa_atexit@plt+0x2c86c> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 3864c <__cxa_atexit@plt+0x2c884> │ │ │ │ - ldr r5, [pc, #116] @ 38668 <__cxa_atexit@plt+0x2c8a0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 3866c <__cxa_atexit@plt+0x2c8a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 38670 <__cxa_atexit@plt+0x2c8a8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 31c38 <__cxa_atexit@plt+0x25e70> │ │ │ │ + ldr r1, [pc, #88] @ 31c60 <__cxa_atexit@plt+0x25e98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31c44 <__cxa_atexit@plt+0x25e7c> │ │ │ │ + ldr r3, [pc, #60] @ 31c64 <__cxa_atexit@plt+0x25e9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r9, r7, #48, 28 @ 0x300 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r9, r7, #248, 26 @ 0x3e00 │ │ │ │ - andseq r9, r7, #244, 26 @ 0x3d00 │ │ │ │ - andeq lr, r2, #192, 2 @ 0x30 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andseq r0, r8, #248, 14 @ 0x3e00000 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 386d4 <__cxa_atexit@plt+0x2c90c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 386e4 <__cxa_atexit@plt+0x2c91c> │ │ │ │ - ldr r3, [pc, #76] @ 386f8 <__cxa_atexit@plt+0x2c930> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ 31cb0 <__cxa_atexit@plt+0x25ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 386fc <__cxa_atexit@plt+0x2c934> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 38700 <__cxa_atexit@plt+0x2c938> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r9, r7, #64, 26 @ 0x1000 │ │ │ │ - andseq r9, r7, #68, 26 @ 0x1100 │ │ │ │ - andeq lr, r2, #48, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 38724 <__cxa_atexit@plt+0x2c95c> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31ca8 <__cxa_atexit@plt+0x25ee0> │ │ │ │ + ldr r3, [pc, #28] @ 31cb4 <__cxa_atexit@plt+0x25eec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 38778 <__cxa_atexit@plt+0x2c9b0> │ │ │ │ - ldr lr, [pc, #60] @ 38790 <__cxa_atexit@plt+0x2c9c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 38794 <__cxa_atexit@plt+0x2c9cc> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 31cd8 <__cxa_atexit@plt+0x25f10> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r7, #192, 26 @ 0x3000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 387e0 <__cxa_atexit@plt+0x2ca18> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 387f8 <__cxa_atexit@plt+0x2ca30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 387fc <__cxa_atexit@plt+0x2ca34> │ │ │ │ + bcc 31d18 <__cxa_atexit@plt+0x25f50> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 31d30 <__cxa_atexit@plt+0x25f68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r7, r2, r7 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 31d34 <__cxa_atexit@plt+0x25f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r7, #72, 26 @ 0x1200 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq lr, r2, #52 @ 0x34 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 388bc <__cxa_atexit@plt+0x2caf4> │ │ │ │ - ldr r1, [pc, #184] @ 388dc <__cxa_atexit@plt+0x2cb14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r0, r8, #96, 14 @ 0x1800000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 388e0 <__cxa_atexit@plt+0x2cb18> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 31d98 <__cxa_atexit@plt+0x25fd0> │ │ │ │ + ldr r2, [pc, #76] @ 31da4 <__cxa_atexit@plt+0x25fdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 31da8 <__cxa_atexit@plt+0x25fe0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 388a4 <__cxa_atexit@plt+0x2cadc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 388b0 <__cxa_atexit@plt+0x2cae8> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 388c8 <__cxa_atexit@plt+0x2cb00> │ │ │ │ - ldr r5, [pc, #116] @ 388e4 <__cxa_atexit@plt+0x2cb1c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 388e8 <__cxa_atexit@plt+0x2cb20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 388ec <__cxa_atexit@plt+0x2cb24> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31d90 <__cxa_atexit@plt+0x25fc8> │ │ │ │ + ldr r3, [pc, #44] @ 31dac <__cxa_atexit@plt+0x25fe4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r9, r7, #180, 22 @ 0x2d000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r9, r7, #124, 22 @ 0x1f000 │ │ │ │ - andseq r9, r7, #120, 22 @ 0x1e000 │ │ │ │ - andeq sp, r2, #68, 30 @ 0x110 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 38950 <__cxa_atexit@plt+0x2cb88> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 38960 <__cxa_atexit@plt+0x2cb98> │ │ │ │ - ldr r3, [pc, #76] @ 38974 <__cxa_atexit@plt+0x2cbac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 38978 <__cxa_atexit@plt+0x2cbb0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 3897c <__cxa_atexit@plt+0x2cbb4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r9, r7, #196, 20 @ 0xc4000 │ │ │ │ - andseq r9, r7, #200, 20 @ 0xc8000 │ │ │ │ - andeq sp, r2, #180, 28 @ 0xb40 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r0, r8, #132, 12 @ 0x8400000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 389a0 <__cxa_atexit@plt+0x2cbd8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 31dd0 <__cxa_atexit@plt+0x26008> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 389f4 <__cxa_atexit@plt+0x2cc2c> │ │ │ │ - ldr lr, [pc, #60] @ 38a0c <__cxa_atexit@plt+0x2cc44> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ + bcc 31e08 <__cxa_atexit@plt+0x26040> │ │ │ │ + ldr r2, [pc, #40] @ 31e20 <__cxa_atexit@plt+0x26058> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 38a10 <__cxa_atexit@plt+0x2cc48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r7, #68, 22 @ 0x11000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 38a5c <__cxa_atexit@plt+0x2cc94> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 38a74 <__cxa_atexit@plt+0x2ccac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 38a78 <__cxa_atexit@plt+0x2ccb0> │ │ │ │ + ldr r3, [pc, #20] @ 31e24 <__cxa_atexit@plt+0x2605c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r7, #204, 20 @ 0xcc000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq sp, r2, #184, 26 @ 0x2e00 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r0, r8, #112, 12 @ 0x7000000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r5, r3, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 38b00 <__cxa_atexit@plt+0x2cd38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 38b0c <__cxa_atexit@plt+0x2cd44> │ │ │ │ - ldr lr, [pc, #108] @ 38b1c <__cxa_atexit@plt+0x2cd54> │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi 31e9c <__cxa_atexit@plt+0x260d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 31ea8 <__cxa_atexit@plt+0x260e0> │ │ │ │ + ldr r2, [pc, #92] @ 31eb8 <__cxa_atexit@plt+0x260f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 38b20 <__cxa_atexit@plt+0x2cd58> │ │ │ │ + ldr r1, [pc, #84] @ 31ebc <__cxa_atexit@plt+0x260f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #68] @ 31ec0 <__cxa_atexit@plt+0x260f8> │ │ │ │ + add r0, pc, r0 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 38b24 <__cxa_atexit@plt+0x2cd5c> │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + ldr r5, [pc, #52] @ 31ec4 <__cxa_atexit@plt+0x260fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 38b28 <__cxa_atexit@plt+0x2cd60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq r9, r7, #52, 18 @ 0xd0000 │ │ │ │ - andseq r9, r7, #148, 18 @ 0x250000 │ │ │ │ - andseq r9, r7, #200, 18 @ 0x320000 │ │ │ │ - andeq sp, r2, #16, 26 @ 0x400 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 38bbc <__cxa_atexit@plt+0x2cdf4> │ │ │ │ - ldr lr, [pc, #116] @ 38bc4 <__cxa_atexit@plt+0x2cdfc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 38bb0 <__cxa_atexit@plt+0x2cde8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 38bd4 <__cxa_atexit@plt+0x2ce0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq sp, r2, #120, 24 @ 0x7800 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andseq r0, r8, #128, 10 @ 0x20000000 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r0, r8, #224, 12 @ 0xe000000 │ │ │ │ + andeq r5, r3, #24, 28 @ 0x180 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 38ca4 <__cxa_atexit@plt+0x2cedc> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 38c40 <__cxa_atexit@plt+0x2ce78> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 38c54 <__cxa_atexit@plt+0x2ce8c> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 38cbc <__cxa_atexit@plt+0x2cef4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 31ef4 <__cxa_atexit@plt+0x2612c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 38cb4 <__cxa_atexit@plt+0x2ceec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 38cb8 <__cxa_atexit@plt+0x2cef0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 38d10 <__cxa_atexit@plt+0x2cf48> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r7, #212, 14 @ 0x3500000 │ │ │ │ - andseq r9, r7, #172, 14 @ 0x2b00000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq sp, r2, #128, 22 @ 0x20000 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 38cf4 <__cxa_atexit@plt+0x2cf2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 38d10 <__cxa_atexit@plt+0x2cf48> │ │ │ │ - andseq r9, r7, #88, 14 @ 0x1600000 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq sp, r2, #60, 22 @ 0xf000 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 38fc4 <__cxa_atexit@plt+0x2d1fc> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r4, [r9, #19] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r4, [r9, #23] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - add r4, r7, sl │ │ │ │ - add fp, r4, r1 │ │ │ │ - sub r4, r0, sl │ │ │ │ - cmp r4, #1 │ │ │ │ - blt 38da0 <__cxa_atexit@plt+0x2cfd8> │ │ │ │ - add r3, r7, r1 │ │ │ │ - add ip, r3, sl │ │ │ │ - mov r3, #0 │ │ │ │ - ldrb lr, [ip, r3] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 38e24 <__cxa_atexit@plt+0x2d05c> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 38e80 <__cxa_atexit@plt+0x2d0b8> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 38edc <__cxa_atexit@plt+0x2d114> │ │ │ │ - sxtb r2, lr │ │ │ │ - cmn r2, #1 │ │ │ │ - ble 38f38 <__cxa_atexit@plt+0x2d170> │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 38d6c <__cxa_atexit@plt+0x2cfa4> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 38fdc <__cxa_atexit@plt+0x2d214> │ │ │ │ - ldr lr, [pc, #584] @ 3903c <__cxa_atexit@plt+0x2d274> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - b 38fb8 <__cxa_atexit@plt+0x2d1f0> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 38f88 <__cxa_atexit@plt+0x2d1c0> │ │ │ │ - ldr r7, [pc, #440] @ 39034 <__cxa_atexit@plt+0x2d26c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 3900c <__cxa_atexit@plt+0x2d244> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 38f88 <__cxa_atexit@plt+0x2d1c0> │ │ │ │ - ldr r7, [pc, #352] @ 39038 <__cxa_atexit@plt+0x2d270> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 3900c <__cxa_atexit@plt+0x2d244> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 38f88 <__cxa_atexit@plt+0x2d1c0> │ │ │ │ - ldr r7, [pc, #248] @ 3902c <__cxa_atexit@plt+0x2d264> │ │ │ │ + ldr r7, [pc, #16] @ 31f0c <__cxa_atexit@plt+0x26144> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3900c <__cxa_atexit@plt+0x2d244> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 31f10 <__cxa_atexit@plt+0x26148> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r5, r3, #236, 26 @ 0x3b00 │ │ │ │ + andeq r5, r3, #224, 26 @ 0x3800 │ │ │ │ + andeq r5, r3, #64, 30 @ 0x100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 31f7c <__cxa_atexit@plt+0x261b4> │ │ │ │ + ldr r1, [pc, #80] @ 31f84 <__cxa_atexit@plt+0x261bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 39004 <__cxa_atexit@plt+0x2d23c> │ │ │ │ - ldr lr, [pc, #152] @ 39028 <__cxa_atexit@plt+0x2d260> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #60] @ 31f88 <__cxa_atexit@plt+0x261c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 31f6c <__cxa_atexit@plt+0x261a4> │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 31fac <__cxa_atexit@plt+0x261e4> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 392a0 <__cxa_atexit@plt+0x2d4d8> │ │ │ │ - ldr r7, [pc, #120] @ 39044 <__cxa_atexit@plt+0x2d27c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 39040 <__cxa_atexit@plt+0x2d278> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #36] @ 39030 <__cxa_atexit@plt+0x2d268> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r7, #132, 10 @ 0x21000000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r9, r7, #32, 14 @ 0x800000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq sp, r2, #36, 28 @ 0x240 │ │ │ │ - andeq sp, r2, #248, 14 @ 0x3e00000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq r0, r8, #156, 8 @ 0x9c000000 │ │ │ │ + andeq r5, r3, #200, 28 @ 0xc80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 390a0 <__cxa_atexit@plt+0x2d2d8> │ │ │ │ - ldr lr, [pc, #72] @ 390b8 <__cxa_atexit@plt+0x2d2f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 392a0 <__cxa_atexit@plt+0x2d4d8> │ │ │ │ - ldr r3, [pc, #20] @ 390bc <__cxa_atexit@plt+0x2d2f4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 31fac <__cxa_atexit@plt+0x261e4> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #172] @ 32064 <__cxa_atexit@plt+0x2629c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #168] @ 32068 <__cxa_atexit@plt+0x262a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + and r7, r0, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 32018 <__cxa_atexit@plt+0x26250> │ │ │ │ + ldr r7, [r0, #2] │ │ │ │ + ldr r0, [r0, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3204c <__cxa_atexit@plt+0x26284> │ │ │ │ + ldm r5, {r0, r3} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r7, r7, r0 │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 32058 <__cxa_atexit@plt+0x26290> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 31fc0 <__cxa_atexit@plt+0x261f8> │ │ │ │ + ldr r2, [pc, #76] @ 3206c <__cxa_atexit@plt+0x262a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3204c <__cxa_atexit@plt+0x26284> │ │ │ │ + ldr r3, [pc, #48] @ 32070 <__cxa_atexit@plt+0x262a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r7, #164, 8 @ 0xa4000000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq sp, r2, #128, 14 @ 0x2000000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 3210c <__cxa_atexit@plt+0x26344> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r5, r3, #20, 26 @ 0x500 │ │ │ │ + andeq r5, r3, #224, 26 @ 0x3800 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 39118 <__cxa_atexit@plt+0x2d350> │ │ │ │ - ldr lr, [pc, #68] @ 39130 <__cxa_atexit@plt+0x2d368> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 392a0 <__cxa_atexit@plt+0x2d4d8> │ │ │ │ - ldr r3, [pc, #20] @ 39134 <__cxa_atexit@plt+0x2d36c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r7, #40, 8 @ 0x28000000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq sp, r2, #8, 14 @ 0x200000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #56] @ 320c4 <__cxa_atexit@plt+0x262fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, r0, r1 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 320bc <__cxa_atexit@plt+0x262f4> │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 31fac <__cxa_atexit@plt+0x261e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r5, r3, #140, 26 @ 0x2300 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 39190 <__cxa_atexit@plt+0x2d3c8> │ │ │ │ - ldr lr, [pc, #68] @ 391a8 <__cxa_atexit@plt+0x2d3e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 392a0 <__cxa_atexit@plt+0x2d4d8> │ │ │ │ - ldr r3, [pc, #20] @ 391ac <__cxa_atexit@plt+0x2d3e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r7, #176, 6 @ 0xc0000002 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq sp, r2, #144, 12 @ 0x9000000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 31fac <__cxa_atexit@plt+0x261e4> │ │ │ │ + andeq r5, r3, #112, 26 @ 0x1c00 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 39208 <__cxa_atexit@plt+0x2d440> │ │ │ │ - ldr lr, [pc, #68] @ 39220 <__cxa_atexit@plt+0x2d458> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 392a0 <__cxa_atexit@plt+0x2d4d8> │ │ │ │ - ldr r3, [pc, #20] @ 39224 <__cxa_atexit@plt+0x2d45c> │ │ │ │ + ldr r3, [pc, #16] @ 32108 <__cxa_atexit@plt+0x26340> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r7, #56, 6 @ 0xe0000000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq sp, r2, #24, 12 @ 0x1800000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 39280 <__cxa_atexit@plt+0x2d4b8> │ │ │ │ - ldr lr, [pc, #68] @ 39298 <__cxa_atexit@plt+0x2d4d0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 392a0 <__cxa_atexit@plt+0x2d4d8> │ │ │ │ - ldr r3, [pc, #20] @ 3929c <__cxa_atexit@plt+0x2d4d4> │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 3210c <__cxa_atexit@plt+0x26344> │ │ │ │ + andeq r5, r3, #92, 24 @ 0x5c00 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #124] @ 32194 <__cxa_atexit@plt+0x263cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r1, [r7, #4]! │ │ │ │ + and r2, r1, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 3214c <__cxa_atexit@plt+0x26384> │ │ │ │ + ldr r2, [r1, #2] │ │ │ │ + ldr r7, [r1, #6] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r7, #192, 4 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 39320 <__cxa_atexit@plt+0x2d558> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3934c <__cxa_atexit@plt+0x2d584> │ │ │ │ - ldr lr, [pc, #144] @ 39370 <__cxa_atexit@plt+0x2d5a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 39374 <__cxa_atexit@plt+0x2d5ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 39368 <__cxa_atexit@plt+0x2d5a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 39344 <__cxa_atexit@plt+0x2d57c> │ │ │ │ - b 39384 <__cxa_atexit@plt+0x2d5bc> │ │ │ │ + beq 3217c <__cxa_atexit@plt+0x263b4> │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + b 32118 <__cxa_atexit@plt+0x26350> │ │ │ │ + ldr r3, [pc, #68] @ 32198 <__cxa_atexit@plt+0x263d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 32184 <__cxa_atexit@plt+0x263bc> │ │ │ │ + ldr r5, [pc, #48] @ 3219c <__cxa_atexit@plt+0x263d4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 2faf0 <__cxa_atexit@plt+0x23d28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 3936c <__cxa_atexit@plt+0x2d5a4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff2ac │ │ │ │ - andseq r9, r7, #108, 2 │ │ │ │ - andeq sp, r2, #200, 8 @ 0xc8000000 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 39454 <__cxa_atexit@plt+0x2d68c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 394a8 <__cxa_atexit@plt+0x2d6e0> │ │ │ │ - ldr r8, [pc, #312] @ 394e0 <__cxa_atexit@plt+0x2d718> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 394e4 <__cxa_atexit@plt+0x2d71c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 394e8 <__cxa_atexit@plt+0x2d720> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 394ec <__cxa_atexit@plt+0x2d724> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 394b8 <__cxa_atexit@plt+0x2d6f0> │ │ │ │ - ldr r2, [pc, #108] @ 394d8 <__cxa_atexit@plt+0x2d710> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 394dc <__cxa_atexit@plt+0x2d714> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 394d4 <__cxa_atexit@plt+0x2d70c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff120 │ │ │ │ - andseq r8, r7, #240, 30 @ 0x3c0 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - andseq r9, r7, #36 @ 0x24 │ │ │ │ - andseq r9, r7, #252 @ 0xfc │ │ │ │ - andeq sp, r2, #68, 6 @ 0x10000001 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r5, r3, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 3210c <__cxa_atexit@plt+0x26344> │ │ │ │ + andeq r5, r3, #92, 24 @ 0x5c00 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 321e0 <__cxa_atexit@plt+0x26418> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 2faf0 <__cxa_atexit@plt+0x23d28> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 39550 <__cxa_atexit@plt+0x2d788> │ │ │ │ - ldr r2, [pc, #80] @ 39568 <__cxa_atexit@plt+0x2d7a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 3956c <__cxa_atexit@plt+0x2d7a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 39570 <__cxa_atexit@plt+0x2d7a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff074 │ │ │ │ - andseq r8, r7, #68, 30 @ 0x110 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 39d08 <__cxa_atexit@plt+0x2df40> │ │ │ │ - andeq sp, r2, #184, 4 @ 0x8000000b │ │ │ │ + bcc 32220 <__cxa_atexit@plt+0x26458> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 3222c <__cxa_atexit@plt+0x26464> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r2, r7 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r0, r8, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 39638 <__cxa_atexit@plt+0x2d870> │ │ │ │ - ldr r1, [pc, #184] @ 39658 <__cxa_atexit@plt+0x2d890> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 3965c <__cxa_atexit@plt+0x2d894> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 322dc <__cxa_atexit@plt+0x26514> │ │ │ │ + ldr lr, [pc, #172] @ 322f8 <__cxa_atexit@plt+0x26530> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #160] @ 322fc <__cxa_atexit@plt+0x26534> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 39620 <__cxa_atexit@plt+0x2d858> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 3962c <__cxa_atexit@plt+0x2d864> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 39644 <__cxa_atexit@plt+0x2d87c> │ │ │ │ - ldr r5, [pc, #116] @ 39660 <__cxa_atexit@plt+0x2d898> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 39664 <__cxa_atexit@plt+0x2d89c> │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 322c0 <__cxa_atexit@plt+0x264f8> │ │ │ │ + ldr r0, [pc, #140] @ 32300 <__cxa_atexit@plt+0x26538> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 322d0 <__cxa_atexit@plt+0x26508> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 322e4 <__cxa_atexit@plt+0x2651c> │ │ │ │ + ldr r3, [pc, #96] @ 32304 <__cxa_atexit@plt+0x2653c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 39668 <__cxa_atexit@plt+0x2d8a0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r1, r7 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r8, r7, #56, 28 @ 0x380 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r8, r7, #0, 28 │ │ │ │ - andseq r8, r7, #252, 26 @ 0x3f00 │ │ │ │ - andeq sp, r2, #200, 2 @ 0x32 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andseq r0, r8, #140, 2 @ 0x23 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andseq r0, r8, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 396cc <__cxa_atexit@plt+0x2d904> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 396dc <__cxa_atexit@plt+0x2d914> │ │ │ │ - ldr r3, [pc, #76] @ 396f0 <__cxa_atexit@plt+0x2d928> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ 3237c <__cxa_atexit@plt+0x265b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 396f4 <__cxa_atexit@plt+0x2d92c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 396f8 <__cxa_atexit@plt+0x2d930> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 32364 <__cxa_atexit@plt+0x2659c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3236c <__cxa_atexit@plt+0x265a4> │ │ │ │ + ldr r1, [pc, #56] @ 32380 <__cxa_atexit@plt+0x265b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r2, r7 │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r8, r7, #72, 26 @ 0x1200 │ │ │ │ - andseq r8, r7, #76, 26 @ 0x1300 │ │ │ │ - andeq sp, r2, #56, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 3971c <__cxa_atexit@plt+0x2d954> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andseq r0, r8, #32, 2 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 39770 <__cxa_atexit@plt+0x2d9a8> │ │ │ │ - ldr lr, [pc, #60] @ 39788 <__cxa_atexit@plt+0x2d9c0> │ │ │ │ + bcc 323c4 <__cxa_atexit@plt+0x265fc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 323d0 <__cxa_atexit@plt+0x26608> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r7, r2, r7 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r0, r8, #180 @ 0xb4 │ │ │ │ + andeq r5, r3, #112, 20 @ 0x70000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 32450 <__cxa_atexit@plt+0x26688> │ │ │ │ + ldr lr, [pc, #100] @ 32458 <__cxa_atexit@plt+0x26690> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ + ldr lr, [pc, #76] @ 3245c <__cxa_atexit@plt+0x26694> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 32440 <__cxa_atexit@plt+0x26678> │ │ │ │ + ldr r7, [pc, #48] @ 32460 <__cxa_atexit@plt+0x26698> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 3248c <__cxa_atexit@plt+0x266c4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 3978c <__cxa_atexit@plt+0x2d9c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r8, r7, #200, 26 @ 0x3200 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 397d8 <__cxa_atexit@plt+0x2da10> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 397f0 <__cxa_atexit@plt+0x2da28> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 397f4 <__cxa_atexit@plt+0x2da2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r8, r7, #80, 26 @ 0x1400 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq sp, r2, #60 @ 0x3c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq pc, r7, #216, 30 @ 0x360 │ │ │ │ + andeq r5, r3, #160, 18 @ 0x280000 │ │ │ │ + andeq r5, r3, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 398b4 <__cxa_atexit@plt+0x2daec> │ │ │ │ - ldr r1, [pc, #184] @ 398d4 <__cxa_atexit@plt+0x2db0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 398d8 <__cxa_atexit@plt+0x2db10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 3989c <__cxa_atexit@plt+0x2dad4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 32488 <__cxa_atexit@plt+0x266c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 3248c <__cxa_atexit@plt+0x266c4> │ │ │ │ + andeq r5, r3, #88, 18 @ 0x160000 │ │ │ │ + mov fp, r7 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ + ldr r3, [pc, #344] @ 325f4 <__cxa_atexit@plt+0x2682c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 398a8 <__cxa_atexit@plt+0x2dae0> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 398c0 <__cxa_atexit@plt+0x2daf8> │ │ │ │ - ldr r5, [pc, #116] @ 398dc <__cxa_atexit@plt+0x2db14> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 398e0 <__cxa_atexit@plt+0x2db18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ + bne 324d0 <__cxa_atexit@plt+0x26708> │ │ │ │ + str r3, [r2] │ │ │ │ + ldr r5, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r5, [r2, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3259c <__cxa_atexit@plt+0x267d4> │ │ │ │ + stm r2, {r5, r7} │ │ │ │ + b 3249c <__cxa_atexit@plt+0x266d4> │ │ │ │ + ldr r7, [pc, #288] @ 325f8 <__cxa_atexit@plt+0x26830> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r2] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 325a8 <__cxa_atexit@plt+0x267e0> │ │ │ │ + str r9, [r5] │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp ip, r3 │ │ │ │ + bcc 325b4 <__cxa_atexit@plt+0x267ec> │ │ │ │ + ldr lr, [pc, #248] @ 325fc <__cxa_atexit@plt+0x26834> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [r1, #12]! │ │ │ │ + ldr sl, [pc, #236] @ 32600 <__cxa_atexit@plt+0x26838> │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r1] │ │ │ │ + ldr r7, [r1, #-4] │ │ │ │ + mov r8, r6 │ │ │ │ + str sl, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 325dc <__cxa_atexit@plt+0x26814> │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp ip, r3 │ │ │ │ + bcc 325d4 <__cxa_atexit@plt+0x2680c> │ │ │ │ + ldr r7, [pc, #196] @ 3260c <__cxa_atexit@plt+0x26844> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #192] @ 32610 <__cxa_atexit@plt+0x26848> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #188] @ 32614 <__cxa_atexit@plt+0x2684c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #184] @ 32618 <__cxa_atexit@plt+0x26850> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r0, r3, #3 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r6, #20]! │ │ │ │ + sub r0, r3, #15 │ │ │ │ str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 398e4 <__cxa_atexit@plt+0x2db1c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1971e0c <__cxa_atexit@plt+0x1966044> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r7, [pc, #76] @ 32608 <__cxa_atexit@plt+0x26840> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r8, r7, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r8, r7, #132, 22 @ 0x21000 │ │ │ │ - andseq r8, r7, #128, 22 @ 0x20000 │ │ │ │ - andeq ip, r2, #76, 30 @ 0x130 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 32604 <__cxa_atexit@plt+0x2683c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq r0, r0, r4, ror r3 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + andeq r5, r3, #124, 4 @ 0xc0000007 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + @ instruction: 0xffff9aac │ │ │ │ + @ instruction: 0xffff8e90 │ │ │ │ + @ instruction: 0xffff97dc │ │ │ │ + @ instruction: 0xffff92a0 │ │ │ │ + andeq r5, r3, #24, 16 @ 0x180000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 3248c <__cxa_atexit@plt+0x266c4> │ │ │ │ + andeq r5, r3, #252, 14 @ 0x3f00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 326fc <__cxa_atexit@plt+0x26934> │ │ │ │ + ldr r8, [pc, #204] @ 32734 <__cxa_atexit@plt+0x2696c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #200] @ 32738 <__cxa_atexit@plt+0x26970> │ │ │ │ + add lr, pc, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 39948 <__cxa_atexit@plt+0x2db80> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 39958 <__cxa_atexit@plt+0x2db90> │ │ │ │ - ldr r3, [pc, #76] @ 3996c <__cxa_atexit@plt+0x2dba4> │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r8, [r3] │ │ │ │ + mov r8, r7 │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 32720 <__cxa_atexit@plt+0x26958> │ │ │ │ + add r6, r7, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 32718 <__cxa_atexit@plt+0x26950> │ │ │ │ + ldr r3, [pc, #152] @ 32744 <__cxa_atexit@plt+0x2697c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 39970 <__cxa_atexit@plt+0x2dba8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ + ldr r2, [pc, #148] @ 32748 <__cxa_atexit@plt+0x26980> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #144] @ 3274c <__cxa_atexit@plt+0x26984> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #140] @ 32750 <__cxa_atexit@plt+0x26988> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub r1, r6, #3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 39974 <__cxa_atexit@plt+0x2dbac> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r7, #20]! │ │ │ │ + sub r1, r6, #15 │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r0, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1971e0c <__cxa_atexit@plt+0x1966044> │ │ │ │ + ldr r7, [pc, #60] @ 32740 <__cxa_atexit@plt+0x26978> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 3273c <__cxa_atexit@plt+0x26974> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r8, r7, #204, 20 @ 0xcc000 │ │ │ │ - andseq r8, r7, #208, 20 @ 0xd0000 │ │ │ │ - andeq ip, r2, #188, 28 @ 0xbc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsl r2 │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + andeq r5, r3, #56, 2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffff9948 │ │ │ │ + @ instruction: 0xffff8d2c │ │ │ │ + @ instruction: 0xffff9678 │ │ │ │ + @ instruction: 0xffff913c │ │ │ │ + andeq r5, r3, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 39998 <__cxa_atexit@plt+0x2dbd0> │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 32818 <__cxa_atexit@plt+0x26a50> │ │ │ │ + ldr r8, [pc, #204] @ 32850 <__cxa_atexit@plt+0x26a88> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #200] @ 32854 <__cxa_atexit@plt+0x26a8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r8, [r3] │ │ │ │ + mov r8, r7 │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3283c <__cxa_atexit@plt+0x26a74> │ │ │ │ + add r6, r7, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 32834 <__cxa_atexit@plt+0x26a6c> │ │ │ │ + ldr r3, [pc, #152] @ 32860 <__cxa_atexit@plt+0x26a98> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #148] @ 32864 <__cxa_atexit@plt+0x26a9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #144] @ 32868 <__cxa_atexit@plt+0x26aa0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #140] @ 3286c <__cxa_atexit@plt+0x26aa4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub r1, r6, #3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r7, #20]! │ │ │ │ + sub r1, r6, #15 │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r0, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1971e0c <__cxa_atexit@plt+0x1966044> │ │ │ │ + ldr r7, [pc, #60] @ 3285c <__cxa_atexit@plt+0x26a94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 32858 <__cxa_atexit@plt+0x26a90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffaa8 │ │ │ │ + andeq r5, r3, #28 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + @ instruction: 0xffff982c │ │ │ │ + @ instruction: 0xffff8c10 │ │ │ │ + @ instruction: 0xffff955c │ │ │ │ + @ instruction: 0xffff9020 │ │ │ │ + andeq r5, r3, #236, 8 @ 0xec000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 328c4 <__cxa_atexit@plt+0x26afc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 399ec <__cxa_atexit@plt+0x2dc24> │ │ │ │ - ldr lr, [pc, #60] @ 39a04 <__cxa_atexit@plt+0x2dc3c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 328dc <__cxa_atexit@plt+0x26b14> │ │ │ │ + ldr r2, [pc, #84] @ 328f4 <__cxa_atexit@plt+0x26b2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 39a08 <__cxa_atexit@plt+0x2dc40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r8, r7, #76, 22 @ 0x13000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 39a54 <__cxa_atexit@plt+0x2dc8c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 39a6c <__cxa_atexit@plt+0x2dca4> │ │ │ │ + ldr r7, [pc, #32] @ 328ec <__cxa_atexit@plt+0x26b24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ 328f0 <__cxa_atexit@plt+0x26b28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 39a70 <__cxa_atexit@plt+0x2dca8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r8, r7, #212, 20 @ 0xd4000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq ip, r2, #192, 26 @ 0x3000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r5, r3, #152, 8 @ 0x98000000 │ │ │ │ + andeq r5, r3, #140, 8 @ 0x8c000000 │ │ │ │ + andseq pc, r7, #104, 22 @ 0x1a000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 39af8 <__cxa_atexit@plt+0x2dd30> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 39b04 <__cxa_atexit@plt+0x2dd3c> │ │ │ │ - ldr lr, [pc, #108] @ 39b14 <__cxa_atexit@plt+0x2dd4c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 39b18 <__cxa_atexit@plt+0x2dd50> │ │ │ │ + bhi 3292c <__cxa_atexit@plt+0x26b64> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 32934 <__cxa_atexit@plt+0x26b6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 39b1c <__cxa_atexit@plt+0x2dd54> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 39b20 <__cxa_atexit@plt+0x2dd58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 32c08 <__cxa_atexit@plt+0x26e40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq r8, r7, #60, 18 @ 0xf0000 │ │ │ │ - andseq r8, r7, #156, 18 @ 0x270000 │ │ │ │ - andseq r8, r7, #208, 18 @ 0x340000 │ │ │ │ - andeq ip, r2, #24, 26 @ 0x600 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 39bb4 <__cxa_atexit@plt+0x2ddec> │ │ │ │ - ldr lr, [pc, #116] @ 39bbc <__cxa_atexit@plt+0x2ddf4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 39ba8 <__cxa_atexit@plt+0x2dde0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 39bcc <__cxa_atexit@plt+0x2de04> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq ip, r2, #128, 24 @ 0x8000 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andseq pc, r7, #204, 20 @ 0xcc000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 329cc <__cxa_atexit@plt+0x26c04> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r0, [pc, #140] @ 329f0 <__cxa_atexit@plt+0x26c28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + sub r8, r1, #1 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 39c9c <__cxa_atexit@plt+0x2ded4> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 39c38 <__cxa_atexit@plt+0x2de70> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 39c4c <__cxa_atexit@plt+0x2de84> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 39cb4 <__cxa_atexit@plt+0x2deec> │ │ │ │ + bcc 329dc <__cxa_atexit@plt+0x26c14> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne 3298c <__cxa_atexit@plt+0x26bc4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r2, [pc, #96] @ 329f4 <__cxa_atexit@plt+0x26c2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 39cac <__cxa_atexit@plt+0x2dee4> │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #88] @ 329f8 <__cxa_atexit@plt+0x26c30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r1, [pc, #76] @ 329fc <__cxa_atexit@plt+0x26c34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 39cb0 <__cxa_atexit@plt+0x2dee8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 39d08 <__cxa_atexit@plt+0x2df40> │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r7, #220, 14 @ 0x3700000 │ │ │ │ - andseq r8, r7, #180, 14 @ 0x2d00000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq ip, r2, #136, 22 @ 0x22000 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 39cec <__cxa_atexit@plt+0x2df24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 39d08 <__cxa_atexit@plt+0x2df40> │ │ │ │ - andseq r8, r7, #96, 14 @ 0x1800000 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq ip, r2, #68, 22 @ 0x11000 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 39e90 <__cxa_atexit@plt+0x2e0c8> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r2, [r9, #19] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r9, #23] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, lr, sl │ │ │ │ - add fp, r2, r1 │ │ │ │ - sub r3, r0, sl │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 39d80 <__cxa_atexit@plt+0x2dfb8> │ │ │ │ - add r2, lr, r1 │ │ │ │ - add r4, r2, sl │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb ip, [r4, r2] │ │ │ │ - sub r7, ip, #48 @ 0x30 │ │ │ │ - cmp r7, #10 │ │ │ │ - bcs 39e04 <__cxa_atexit@plt+0x2e03c> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 39d64 <__cxa_atexit@plt+0x2df9c> │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 39ea8 <__cxa_atexit@plt+0x2e0e0> │ │ │ │ - ldr lr, [pc, #296] @ 39efc <__cxa_atexit@plt+0x2e134> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r2 │ │ │ │ - b 39e84 <__cxa_atexit@plt+0x2e0bc> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r8, r1 │ │ │ │ - bcc 39ed0 <__cxa_atexit@plt+0x2e108> │ │ │ │ - ldr lr, [pc, #152] @ 39ef4 <__cxa_atexit@plt+0x2e12c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 39ff8 <__cxa_atexit@plt+0x2e230> │ │ │ │ - ldr r7, [pc, #108] @ 39f04 <__cxa_atexit@plt+0x2e13c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 39f00 <__cxa_atexit@plt+0x2e138> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #32] @ 39ef8 <__cxa_atexit@plt+0x2e130> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r8, r7, #184, 12 @ 0xb800000 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r8, r7, #64, 14 @ 0x1000000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq ip, r2, #96, 30 @ 0x180 │ │ │ │ - andeq ip, r2, #56, 18 @ 0xe0000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andseq pc, r7, #132, 20 @ 0x84000 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andseq pc, r7, #80, 20 @ 0x50000 │ │ │ │ + andseq pc, r7, #60, 20 @ 0x3c000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 39f60 <__cxa_atexit@plt+0x2e198> │ │ │ │ - ldr lr, [pc, #72] @ 39f78 <__cxa_atexit@plt+0x2e1b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + bcc 32a7c <__cxa_atexit@plt+0x26cb4> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne 32a38 <__cxa_atexit@plt+0x26c70> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #76] @ 32a8c <__cxa_atexit@plt+0x26cc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 32a90 <__cxa_atexit@plt+0x26cc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 32a94 <__cxa_atexit@plt+0x26ccc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 39ff8 <__cxa_atexit@plt+0x2e230> │ │ │ │ - ldr r3, [pc, #20] @ 39f7c <__cxa_atexit@plt+0x2e1b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r8, r7, #228, 10 @ 0x39000000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq ip, r2, #192, 16 @ 0xc00000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 39fd8 <__cxa_atexit@plt+0x2e210> │ │ │ │ - ldr lr, [pc, #68] @ 39ff0 <__cxa_atexit@plt+0x2e228> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 39ff8 <__cxa_atexit@plt+0x2e230> │ │ │ │ - ldr r3, [pc, #20] @ 39ff4 <__cxa_atexit@plt+0x2e22c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r8, r7, #104, 10 @ 0x1a000000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 3a078 <__cxa_atexit@plt+0x2e2b0> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3a0a4 <__cxa_atexit@plt+0x2e2dc> │ │ │ │ - ldr lr, [pc, #144] @ 3a0c8 <__cxa_atexit@plt+0x2e300> │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andseq pc, r7, #168, 18 @ 0x2a0000 │ │ │ │ + andseq pc, r7, #140, 18 @ 0x230000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 32aec <__cxa_atexit@plt+0x26d24> │ │ │ │ + ldr lr, [pc, #64] @ 32af8 <__cxa_atexit@plt+0x26d30> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 3a0cc <__cxa_atexit@plt+0x2e304> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #52] @ 32afc <__cxa_atexit@plt+0x26d34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 32ae0 <__cxa_atexit@plt+0x26d18> │ │ │ │ + mov r7, r3 │ │ │ │ + b 32b08 <__cxa_atexit@plt+0x26d40> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andseq pc, r7, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 32bc4 <__cxa_atexit@plt+0x26dfc> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + cmp r8, #0 │ │ │ │ + ble 32b84 <__cxa_atexit@plt+0x26dbc> │ │ │ │ + ldr r9, [pc, #188] @ 32bec <__cxa_atexit@plt+0x26e24> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #184] @ 32bf0 <__cxa_atexit@plt+0x26e28> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ + sub r7, r2, #14 │ │ │ │ + ldr r1, [pc, #176] @ 32bf4 <__cxa_atexit@plt+0x26e2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r1, r3, r9} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r2, #3 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 32bd4 <__cxa_atexit@plt+0x26e0c> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne 32b94 <__cxa_atexit@plt+0x26dcc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #92] @ 32bf8 <__cxa_atexit@plt+0x26e30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #24]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r7, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 3a0c0 <__cxa_atexit@plt+0x2e2f8> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andseq pc, r7, #180, 16 @ 0xb40000 │ │ │ │ + andseq pc, r7, #172, 16 @ 0xac0000 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 32cc4 <__cxa_atexit@plt+0x26efc> │ │ │ │ + ldr r3, [pc, #200] @ 32ce4 <__cxa_atexit@plt+0x26f1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 32ca4 <__cxa_atexit@plt+0x26edc> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 32cb4 <__cxa_atexit@plt+0x26eec> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 32ccc <__cxa_atexit@plt+0x26f04> │ │ │ │ + ldr r7, [pc, #148] @ 32ce8 <__cxa_atexit@plt+0x26f20> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3a09c <__cxa_atexit@plt+0x2e2d4> │ │ │ │ - b 3a0dc <__cxa_atexit@plt+0x2e314> │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr lr, [pc, #136] @ 32cec <__cxa_atexit@plt+0x26f24> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r0, [pc, #112] @ 32cf0 <__cxa_atexit@plt+0x26f28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 3a0c4 <__cxa_atexit@plt+0x2e2fc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff54c │ │ │ │ - andseq r8, r7, #20, 8 @ 0x14000000 │ │ │ │ - andeq ip, r2, #112, 14 @ 0x1c00000 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + andseq pc, r7, #108, 14 @ 0x1b00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 3a1ac <__cxa_atexit@plt+0x2e3e4> │ │ │ │ + bne 32d78 <__cxa_atexit@plt+0x26fb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 3a200 <__cxa_atexit@plt+0x2e438> │ │ │ │ - ldr r8, [pc, #312] @ 3a238 <__cxa_atexit@plt+0x2e470> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 3a23c <__cxa_atexit@plt+0x2e474> │ │ │ │ + bcc 32d8c <__cxa_atexit@plt+0x26fc4> │ │ │ │ + ldr r2, [pc, #124] @ 32d9c <__cxa_atexit@plt+0x26fd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #120] @ 32da0 <__cxa_atexit@plt+0x26fd8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 3a240 <__cxa_atexit@plt+0x2e478> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #92] @ 32da4 <__cxa_atexit@plt+0x26fdc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 3a244 <__cxa_atexit@plt+0x2e47c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3a210 <__cxa_atexit@plt+0x2e448> │ │ │ │ - ldr r2, [pc, #108] @ 3a230 <__cxa_atexit@plt+0x2e468> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 3a234 <__cxa_atexit@plt+0x2e46c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 3a22c <__cxa_atexit@plt+0x2e464> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff3c0 │ │ │ │ - andseq r8, r7, #152, 4 @ 0x80000009 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq r8, r7, #204, 4 @ 0xc000000c │ │ │ │ - andseq r8, r7, #164, 6 @ 0x90000002 │ │ │ │ - andeq ip, r2, #236, 10 @ 0x3b000000 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3a2a8 <__cxa_atexit@plt+0x2e4e0> │ │ │ │ - ldr r2, [pc, #80] @ 3a2c0 <__cxa_atexit@plt+0x2e4f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 3a2c4 <__cxa_atexit@plt+0x2e4fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 3a2c8 <__cxa_atexit@plt+0x2e500> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff314 │ │ │ │ - andseq r8, r7, #236, 2 @ 0x3b │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 3aa34 <__cxa_atexit@plt+0x2ec6c> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r1 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 3a3bc <__cxa_atexit@plt+0x2e5f4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r2, r0, r9 │ │ │ │ - sub r8, r2, r1 │ │ │ │ - cmp r9, r8 │ │ │ │ - bcs 3a36c <__cxa_atexit@plt+0x2e5a4> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - ldr ip, [pc, #208] @ 3a3e8 <__cxa_atexit@plt+0x2e620> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr sl, [pc, #204] @ 3a3ec <__cxa_atexit@plt+0x2e624> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r9 │ │ │ │ - b 3a338 <__cxa_atexit@plt+0x2e570> │ │ │ │ - mov r3, r1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ - beq 3a374 <__cxa_atexit@plt+0x2e5ac> │ │ │ │ - add r1, ip, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 3a328 <__cxa_atexit@plt+0x2e560> │ │ │ │ - ldrb r3, [r2] │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ - beq 3a364 <__cxa_atexit@plt+0x2e59c> │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ - mov r3, r1 │ │ │ │ - bne 3a32c <__cxa_atexit@plt+0x2e564> │ │ │ │ - b 3a37c <__cxa_atexit@plt+0x2e5b4> │ │ │ │ - add r3, sl, #2 │ │ │ │ - b 3a32c <__cxa_atexit@plt+0x2e564> │ │ │ │ - mov r2, r9 │ │ │ │ - b 3a380 <__cxa_atexit@plt+0x2e5b8> │ │ │ │ - mov r2, r8 │ │ │ │ - b 3a380 <__cxa_atexit@plt+0x2e5b8> │ │ │ │ - add r3, ip, #1 │ │ │ │ - sub r0, r2, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffbdc │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + andseq pc, r7, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 32e40 <__cxa_atexit@plt+0x27078> │ │ │ │ + ldr lr, [pc, #152] @ 32e60 <__cxa_atexit@plt+0x27098> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #140] @ 32e64 <__cxa_atexit@plt+0x2709c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 32e34 <__cxa_atexit@plt+0x2706c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 3a3c4 <__cxa_atexit@plt+0x2e5fc> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 3a3f0 <__cxa_atexit@plt+0x2e628> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ + bcc 32e4c <__cxa_atexit@plt+0x27084> │ │ │ │ + ldr r3, [pc, #92] @ 32e68 <__cxa_atexit@plt+0x270a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ + b 32c08 <__cxa_atexit@plt+0x26e40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #24] @ 3a3e4 <__cxa_atexit@plt+0x2e61c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #12 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - mov r5, lr │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andseq r8, r7, #4, 2 │ │ │ │ - andseq r8, r7, #244 @ 0xf4 │ │ │ │ - andseq r8, r7, #124, 2 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andseq pc, r7, #16, 12 @ 0x1000000 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3a430 <__cxa_atexit@plt+0x2e668> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 3a448 <__cxa_atexit@plt+0x2e680> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ + bcc 32eb4 <__cxa_atexit@plt+0x270ec> │ │ │ │ + ldr r2, [pc, #48] @ 32ec0 <__cxa_atexit@plt+0x270f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 3a44c <__cxa_atexit@plt+0x2e684> │ │ │ │ + b 32c08 <__cxa_atexit@plt+0x26e40> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 32f14 <__cxa_atexit@plt+0x2714c> │ │ │ │ + ldr r3, [pc, #48] @ 32f1c <__cxa_atexit@plt+0x27154> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r8, r7, #4, 2 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq ip, r2, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3a538 <__cxa_atexit@plt+0x2e770> │ │ │ │ - ldr lr, [pc, #228] @ 3a558 <__cxa_atexit@plt+0x2e790> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - add sl, r2, #12 │ │ │ │ - ldm sl, {r1, r8, sl} │ │ │ │ - ldr r7, [r2, #24] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r2, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 32f08 <__cxa_atexit@plt+0x27140> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3315c <__cxa_atexit@plt+0x27394> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ - ldr lr, [pc, #196] @ 3a55c <__cxa_atexit@plt+0x2e794> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r3, {r1, r9} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3a4e4 <__cxa_atexit@plt+0x2e71c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3a4f0 <__cxa_atexit@plt+0x2e728> │ │ │ │ - ldr r2, [pc, #152] @ 3a560 <__cxa_atexit@plt+0x2e798> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 32fa0 <__cxa_atexit@plt+0x271d8> │ │ │ │ + ldr r2, [pc, #108] @ 32fac <__cxa_atexit@plt+0x271e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r5, [pc, #140] @ 3a564 <__cxa_atexit@plt+0x2e79c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 32f8c <__cxa_atexit@plt+0x271c4> │ │ │ │ + ldr r2, [pc, #80] @ 32fb0 <__cxa_atexit@plt+0x271e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 32f94 <__cxa_atexit@plt+0x271cc> │ │ │ │ + ldr r7, [pc, #56] @ 32fb4 <__cxa_atexit@plt+0x271ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 3a544 <__cxa_atexit@plt+0x2e77c> │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [pc, #76] @ 3a568 <__cxa_atexit@plt+0x2e7a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - ldr r6, [pc, #68] @ 3a56c <__cxa_atexit@plt+0x2e7a4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andseq r7, r7, #88, 30 @ 0x160 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andseq r7, r7, #48, 30 @ 0xc0 │ │ │ │ - andseq r7, r7, #84, 30 @ 0x150 │ │ │ │ - andseq r7, r7, #140, 30 @ 0x230 │ │ │ │ - andeq ip, r2, #196, 4 @ 0x4000000c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3a5a8 <__cxa_atexit@plt+0x2e7e0> │ │ │ │ - ldr r3, [pc, #112] @ 3a600 <__cxa_atexit@plt+0x2e838> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ 33000 <__cxa_atexit@plt+0x27238> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 3a604 <__cxa_atexit@plt+0x2e83c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3a5f0 <__cxa_atexit@plt+0x2e828> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #52] @ 3a608 <__cxa_atexit@plt+0x2e840> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - ldr r6, [pc, #44] @ 3a60c <__cxa_atexit@plt+0x2e844> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r7, r7, #104, 28 @ 0x680 │ │ │ │ - andseq r7, r7, #156, 28 @ 0x9c0 │ │ │ │ - andseq r7, r7, #212, 28 @ 0xd40 │ │ │ │ - andeq ip, r2, #36, 4 @ 0x40000002 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 3a630 <__cxa_atexit@plt+0x2e868> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 32ff8 <__cxa_atexit@plt+0x27230> │ │ │ │ + ldr r3, [pc, #28] @ 33004 <__cxa_atexit@plt+0x2723c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3a6b8 <__cxa_atexit@plt+0x2e8f0> │ │ │ │ - ldr r9, [pc, #108] @ 3a6d0 <__cxa_atexit@plt+0x2e908> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #104] @ 3a6d4 <__cxa_atexit@plt+0x2e90c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #20]! │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r2] │ │ │ │ - ldm r5, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r5, [r5, #16] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r5, [pc, #48] @ 3a6d8 <__cxa_atexit@plt+0x2e910> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 3a6dc <__cxa_atexit@plt+0x2e914> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r7, r7, #176, 28 @ 0xb00 │ │ │ │ - andseq r7, r7, #4, 28 @ 0x40 │ │ │ │ - andseq r7, r7, #12, 28 @ 0xc0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #10 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3a74c <__cxa_atexit@plt+0x2e984> │ │ │ │ - ldr r9, [pc, #96] @ 3a764 <__cxa_atexit@plt+0x2e99c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #92] @ 3a768 <__cxa_atexit@plt+0x2e9a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r2, sl, ip, lr} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r3, [pc, #44] @ 3a76c <__cxa_atexit@plt+0x2e9a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 3a770 <__cxa_atexit@plt+0x2e9a8> │ │ │ │ + ldr r3, [pc, #16] @ 33028 <__cxa_atexit@plt+0x27260> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r7, r7, #16, 28 @ 0x100 │ │ │ │ - andseq r7, r7, #100, 26 @ 0x1900 │ │ │ │ - andseq r7, r7, #116, 26 @ 0x1d00 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq ip, r2, #200 @ 0xc8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + sub r8, r3, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r8, #0 │ │ │ │ + ble 33074 <__cxa_atexit@plt+0x272ac> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 330cc <__cxa_atexit@plt+0x27304> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne 33088 <__cxa_atexit@plt+0x272c0> │ │ │ │ + ldr r7, [pc, #128] @ 330e8 <__cxa_atexit@plt+0x27320> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #116] @ 330f0 <__cxa_atexit@plt+0x27328> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #100] @ 330f4 <__cxa_atexit@plt+0x2732c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #96] @ 330f8 <__cxa_atexit@plt+0x27330> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #76] @ 330fc <__cxa_atexit@plt+0x27334> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 330ec <__cxa_atexit@plt+0x27324> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r4, r3, #192, 26 @ 0x3000 │ │ │ │ + andeq r4, r3, #100, 26 @ 0x1900 │ │ │ │ + andseq pc, r7, #132, 6 @ 0x10000002 │ │ │ │ + @ instruction: 0xffffcc28 │ │ │ │ + andseq pc, r7, #88, 6 @ 0x60000001 │ │ │ │ + andseq pc, r7, #60, 6 @ 0xf0000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3a810 <__cxa_atexit@plt+0x2ea48> │ │ │ │ - ldr lr, [pc, #128] @ 3a818 <__cxa_atexit@plt+0x2ea50> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #31] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str sl, [r5, #4] │ │ │ │ + bhi 33148 <__cxa_atexit@plt+0x27380> │ │ │ │ + ldr r3, [pc, #48] @ 33150 <__cxa_atexit@plt+0x27388> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r2, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 3a804 <__cxa_atexit@plt+0x2ea3c> │ │ │ │ + beq 3313c <__cxa_atexit@plt+0x27374> │ │ │ │ mov r7, r8 │ │ │ │ - b 3a828 <__cxa_atexit@plt+0x2ea60> │ │ │ │ + b 3315c <__cxa_atexit@plt+0x27394> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq ip, r2, #36 @ 0x24 │ │ │ │ - andeq r2, r0, fp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 3320c <__cxa_atexit@plt+0x27444> │ │ │ │ + ldr r6, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #200] @ 33244 <__cxa_atexit@plt+0x2747c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq 33224 <__cxa_atexit@plt+0x2745c> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 3320c <__cxa_atexit@plt+0x27444> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3a920 <__cxa_atexit@plt+0x2eb58> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 3a894 <__cxa_atexit@plt+0x2eacc> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 3a8a8 <__cxa_atexit@plt+0x2eae0> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #180] @ 3a93c <__cxa_atexit@plt+0x2eb74> │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 33234 <__cxa_atexit@plt+0x2746c> │ │ │ │ + ldr r2, [pc, #144] @ 33248 <__cxa_atexit@plt+0x27480> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ + ldr lr, [pc, #140] @ 3324c <__cxa_atexit@plt+0x27484> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r2, [r3] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + ldr r5, [pc, #100] @ 33250 <__cxa_atexit@plt+0x27488> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str sl, [r9, #16] │ │ │ │ + str r8, [r9, #28] │ │ │ │ + str r0, [r9, #32] │ │ │ │ + str r5, [r9, #20]! │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #128] @ 3a930 <__cxa_atexit@plt+0x2eb68> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [pc, #120] @ 3a934 <__cxa_atexit@plt+0x2eb6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, ip} │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r0, r1, r2} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str lr, [r5] │ │ │ │ - sub sl, r3, #23 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3a910 <__cxa_atexit@plt+0x2eb48> │ │ │ │ - ldr r7, [pc, #72] @ 3a938 <__cxa_atexit@plt+0x2eb70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r7, r7, #2 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3aa34 <__cxa_atexit@plt+0x2ec6c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andseq r7, r7, #120, 22 @ 0x1e000 │ │ │ │ - andseq r7, r7, #64, 22 @ 0x10000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq fp, r2, #0, 30 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 3a978 <__cxa_atexit@plt+0x2ebb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3aa34 <__cxa_atexit@plt+0x2ec6c> │ │ │ │ - andseq r7, r7, #220, 20 @ 0xdc000 │ │ │ │ - andeq fp, r2, #196, 28 @ 0xc40 │ │ │ │ - andeq sl, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 3a9d8 <__cxa_atexit@plt+0x2ec10> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 332d0 <__cxa_atexit@plt+0x27508> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 332e8 <__cxa_atexit@plt+0x27520> │ │ │ │ + ldr r3, [pc, #112] @ 332f4 <__cxa_atexit@plt+0x2752c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #108] @ 332f8 <__cxa_atexit@plt+0x27530> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #104] @ 332fc <__cxa_atexit@plt+0x27534> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3a9cc <__cxa_atexit@plt+0x2ec04> │ │ │ │ - ldr r3, [pc, #48] @ 3a9dc <__cxa_atexit@plt+0x2ec14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov sl, r7 │ │ │ │ - b 3aa34 <__cxa_atexit@plt+0x2ec6c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r8, [r9, #28] │ │ │ │ + str r3, [r9, #32] │ │ │ │ + str lr, [r9, #20]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r7, r7, #132, 20 @ 0x84000 │ │ │ │ - andeq fp, r2, #96, 28 @ 0x600 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 3aa18 <__cxa_atexit@plt+0x2ec50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3aa34 <__cxa_atexit@plt+0x2ec6c> │ │ │ │ - andseq r7, r7, #60, 20 @ 0x3c000 │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq fp, r2, #24, 28 @ 0x180 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r9 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3aad4 <__cxa_atexit@plt+0x2ed0c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 333b4 <__cxa_atexit@plt+0x275ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 3aadc <__cxa_atexit@plt+0x2ed14> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr lr, [sl, #7] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - ldr r0, [sl, #15] │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sl, #19] │ │ │ │ - ldr ip, [sl, #23] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [pc, #128] @ 3ab00 <__cxa_atexit@plt+0x2ed38> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 333c0 <__cxa_atexit@plt+0x275f8> │ │ │ │ + ldr r1, [pc, #148] @ 333dc <__cxa_atexit@plt+0x27614> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #144] @ 333e0 <__cxa_atexit@plt+0x27618> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r0, [pc, #124] @ 333e4 <__cxa_atexit@plt+0x2761c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 333d0 <__cxa_atexit@plt+0x27608> │ │ │ │ + ldr r2, [pc, #88] @ 333e8 <__cxa_atexit@plt+0x27620> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r5, #16 │ │ │ │ - stm r8, {r0, fp, ip} │ │ │ │ - add r1, r1, lr │ │ │ │ - add r2, r1, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r3, [pc, #64] @ 3ab04 <__cxa_atexit@plt+0x2ed3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov fp, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r3, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 333a8 <__cxa_atexit@plt+0x275e0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3315c <__cxa_atexit@plt+0x27394> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 3aae4 <__cxa_atexit@plt+0x2ed1c> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 3aafc <__cxa_atexit@plt+0x2ed34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r2, sl} │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq ip, r2, #20, 6 @ 0x50000000 │ │ │ │ - @ instruction: 0xfffff85c │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq fp, r2, #56, 26 @ 0xe00 │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 3ab34 <__cxa_atexit@plt+0x2ed6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3ab2c <__cxa_atexit@plt+0x2ed64> │ │ │ │ - b 3ab44 <__cxa_atexit@plt+0x2ed7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + andseq pc, r7, #152 @ 0x98 │ │ │ │ + andseq pc, r7, #36, 2 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + andeq r4, r3, #132, 20 @ 0x84000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 33444 <__cxa_atexit@plt+0x2767c> │ │ │ │ + ldr r2, [pc, #60] @ 33450 <__cxa_atexit@plt+0x27688> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 33438 <__cxa_atexit@plt+0x27670> │ │ │ │ + mov r7, r8 │ │ │ │ + b 33460 <__cxa_atexit@plt+0x27698> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq fp, r2, #8, 26 @ 0x200 │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r4, r3, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 334c0 <__cxa_atexit@plt+0x276f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3ac08 <__cxa_atexit@plt+0x2ee40> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr ip, [r3, #20] │ │ │ │ - ldr lr, [r3, #32] │ │ │ │ - ldr r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r9, [pc, #140] @ 3ac14 <__cxa_atexit@plt+0x2ee4c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - ldr r1, [pc, #120] @ 3ac18 <__cxa_atexit@plt+0x2ee50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - add r2, r8, r0 │ │ │ │ - sub r0, r6, #6 │ │ │ │ - cmp r2, ip │ │ │ │ - bge 3abd0 <__cxa_atexit@plt+0x2ee08> │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 3ad2c <__cxa_atexit@plt+0x2ef64> │ │ │ │ - ldr r3, [pc, #68] @ 3ac1c <__cxa_atexit@plt+0x2ee54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - stmda r5, {r2, fp} │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3abfc <__cxa_atexit@plt+0x2ee34> │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3ac2c <__cxa_atexit@plt+0x2ee64> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ + bcc 334e0 <__cxa_atexit@plt+0x27718> │ │ │ │ + ldr r1, [pc, #100] @ 334ec <__cxa_atexit@plt+0x27724> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #96] @ 334f0 <__cxa_atexit@plt+0x27728> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 334d4 <__cxa_atexit@plt+0x2770c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 33504 <__cxa_atexit@plt+0x2773c> │ │ │ │ + ldr r7, [pc, #44] @ 334f4 <__cxa_atexit@plt+0x2772c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r7, #140, 18 @ 0x230000 │ │ │ │ - andseq r7, r7, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq fp, r2, #32, 24 @ 0x2000 │ │ │ │ - andeq r7, r0, lr, lsr #20 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffe470 │ │ │ │ + andseq lr, r7, #56, 30 @ 0xe0 │ │ │ │ + andeq r4, r3, #124, 18 @ 0x1f0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 3ad00 <__cxa_atexit@plt+0x2ef38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #88 @ 0x58 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 3ad10 <__cxa_atexit@plt+0x2ef48> │ │ │ │ - ldr r8, [pc, #204] @ 3ad20 <__cxa_atexit@plt+0x2ef58> │ │ │ │ + bne 335cc <__cxa_atexit@plt+0x27804> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #104 @ 0x68 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 3360c <__cxa_atexit@plt+0x27844> │ │ │ │ + ldr r9, [pc, #256] @ 33628 <__cxa_atexit@plt+0x27860> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #252] @ 3362c <__cxa_atexit@plt+0x27864> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #200] @ 3ad24 <__cxa_atexit@plt+0x2ef5c> │ │ │ │ + ldr r3, [pc, #248] @ 33630 <__cxa_atexit@plt+0x27868> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldmib r5, {r0, r1, r2} │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #232] @ 33634 <__cxa_atexit@plt+0x2786c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ + ldr sl, [pc, #228] @ 33638 <__cxa_atexit@plt+0x27870> │ │ │ │ + add sl, pc, sl │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r2, r9, sl} │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, lr, #51 @ 0x33 │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldm sl, {r7, r8, sl} │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + ldr ip, [pc, #212] @ 3363c <__cxa_atexit@plt+0x27874> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #16]! │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - add r1, r6, #68 @ 0x44 │ │ │ │ - stm r1, {r0, r2, sl} │ │ │ │ - ldr r0, [pc, #64] @ 3ad28 <__cxa_atexit@plt+0x2ef60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - str fp, [r6, #84] @ 0x54 │ │ │ │ - sub r7, lr, #2 │ │ │ │ - mov r6, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, fp │ │ │ │ - b 3ad2c <__cxa_atexit@plt+0x2ef64> │ │ │ │ - mov r0, #88 @ 0x58 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + mov r8, r6 │ │ │ │ + str r3, [r8, #52]! @ 0x34 │ │ │ │ + mov r3, r6 │ │ │ │ + str r9, [r3, #72]! @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + str sl, [r0, #32]! │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ + str r7, [r6, #84] @ 0x54 │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + str ip, [r6, #92] @ 0x5c │ │ │ │ + str r3, [r6, #96] @ 0x60 │ │ │ │ + str r8, [r6, #100] @ 0x64 │ │ │ │ + sub r7, lr, #6 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - andseq r7, r7, #52, 16 @ 0x340000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #140] @ 3adc4 <__cxa_atexit@plt+0x2effc> │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #72] @ 3361c <__cxa_atexit@plt+0x27854> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 3ad70 <__cxa_atexit@plt+0x2efa8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3ad78 <__cxa_atexit@plt+0x2efb0> │ │ │ │ - ldr r3, [pc, #112] @ 3adc8 <__cxa_atexit@plt+0x2f000> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 33604 <__cxa_atexit@plt+0x2783c> │ │ │ │ + ldr r3, [pc, #52] @ 33620 <__cxa_atexit@plt+0x27858> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 3adcc <__cxa_atexit@plt+0x2f004> │ │ │ │ + ldr r3, [pc, #44] @ 33624 <__cxa_atexit@plt+0x2785c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c497c8 <__cxa_atexit@plt+0x1c3da00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3adb4 <__cxa_atexit@plt+0x2efec> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #48] @ 3add0 <__cxa_atexit@plt+0x2f008> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r7, r7, #160, 12 @ 0xa000000 │ │ │ │ - andseq r7, r7, #208, 12 @ 0xd000000 │ │ │ │ - andeq fp, r2, #96, 20 @ 0x60000 │ │ │ │ - andeq r0, r0, fp, asr #31 │ │ │ │ + mov r0, #104 @ 0x68 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andseq lr, r7, #152, 30 @ 0x260 │ │ │ │ + @ instruction: 0xffffe908 │ │ │ │ + @ instruction: 0xffffe9ec │ │ │ │ + @ instruction: 0xfffff874 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xffffee88 │ │ │ │ + andseq lr, r7, #132, 28 @ 0x840 │ │ │ │ + andeq r4, r3, #36, 16 @ 0x240000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3ae0c <__cxa_atexit@plt+0x2f044> │ │ │ │ - ldr r3, [pc, #100] @ 3ae58 <__cxa_atexit@plt+0x2f090> │ │ │ │ + ldr r3, [pc, #24] @ 3366c <__cxa_atexit@plt+0x278a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #88] @ 3ae5c <__cxa_atexit@plt+0x2f094> │ │ │ │ + ldr r3, [pc, #16] @ 33670 <__cxa_atexit@plt+0x278a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3ae48 <__cxa_atexit@plt+0x2f080> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #44] @ 3ae60 <__cxa_atexit@plt+0x2f098> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r7, r7, #4, 12 @ 0x400000 │ │ │ │ - andseq r7, r7, #60, 12 @ 0x3c00000 │ │ │ │ - andeq fp, r2, #208, 18 @ 0x340000 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c497c8 <__cxa_atexit@plt+0x1c3da00> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andseq lr, r7, #48, 30 @ 0xc0 │ │ │ │ + andeq r4, r3, #228, 2 @ 0x39 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 3ae84 <__cxa_atexit@plt+0x2f0bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3af00 <__cxa_atexit@plt+0x2f138> │ │ │ │ - ldr ip, [pc, #96] @ 3af18 <__cxa_atexit@plt+0x2f150> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #44]! @ 0x2c │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str lr, [r5] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - ldr r7, [pc, #52] @ 3af1c <__cxa_atexit@plt+0x2f154> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 3af20 <__cxa_atexit@plt+0x2f158> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r7, r7, #92, 12 @ 0x5c00000 │ │ │ │ - andseq r7, r7, #136, 10 @ 0x22000000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r2, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3af94 <__cxa_atexit@plt+0x2f1cc> │ │ │ │ - ldr r9, [pc, #100] @ 3afac <__cxa_atexit@plt+0x2f1e4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r2, [pc, #44] @ 3afb0 <__cxa_atexit@plt+0x2f1e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 3afb4 <__cxa_atexit@plt+0x2f1ec> │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r9, r6 │ │ │ │ + bcc 3374c <__cxa_atexit@plt+0x27984> │ │ │ │ + str r8, [sp] │ │ │ │ + ldr ip, [pc, #228] @ 33784 <__cxa_atexit@plt+0x279bc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #224] @ 33788 <__cxa_atexit@plt+0x279c0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #220] @ 3378c <__cxa_atexit@plt+0x279c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + sub r1, r6, #23 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + str ip, [r8, #16]! │ │ │ │ + str sl, [r8, #-12] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r2, [r8, #-4] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #8]! │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3376c <__cxa_atexit@plt+0x279a4> │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r9, r6 │ │ │ │ + bcc 33764 <__cxa_atexit@plt+0x2799c> │ │ │ │ + ldr r2, [pc, #152] @ 33798 <__cxa_atexit@plt+0x279d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #148] @ 3379c <__cxa_atexit@plt+0x279d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #144] @ 337a0 <__cxa_atexit@plt+0x279d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #140] @ 337a4 <__cxa_atexit@plt+0x279dc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r1, [r3, #32]! │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr r8, [sp] │ │ │ │ + b 1971e0c <__cxa_atexit@plt+0x1966044> │ │ │ │ + ldr r3, [pc, #64] @ 33794 <__cxa_atexit@plt+0x279cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r7, r7, #204, 10 @ 0x33000000 │ │ │ │ - andseq r7, r7, #236, 8 @ 0xec000000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ - andeq fp, r2, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3b050 <__cxa_atexit@plt+0x2f288> │ │ │ │ - ldr r1, [pc, #120] @ 3b05c <__cxa_atexit@plt+0x2f294> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #104] @ 3b060 <__cxa_atexit@plt+0x2f298> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b030 <__cxa_atexit@plt+0x2f268> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 3b03c <__cxa_atexit@plt+0x2f274> │ │ │ │ - ldr r2, [pc, #80] @ 3b068 <__cxa_atexit@plt+0x2f2a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r1, r3, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 33790 <__cxa_atexit@plt+0x279c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + ldr r9, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 3b064 <__cxa_atexit@plt+0x2f29c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffe524 │ │ │ │ + @ instruction: 0xffffe374 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r4, r3, #236 @ 0xec │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xffff88f4 │ │ │ │ + @ instruction: 0xffff7cd8 │ │ │ │ + @ instruction: 0xffff8624 │ │ │ │ + @ instruction: 0xffff80e8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 31a20 <__cxa_atexit@plt+0x25c58> │ │ │ │ + andeq r4, r3, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 33808 <__cxa_atexit@plt+0x27a40> │ │ │ │ + ldr r7, [pc, #52] @ 3381c <__cxa_atexit@plt+0x27a54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 337fc <__cxa_atexit@plt+0x27a34> │ │ │ │ + mov r7, r8 │ │ │ │ + b 33830 <__cxa_atexit@plt+0x27a68> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ 33820 <__cxa_atexit@plt+0x27a58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq r7, r7, #248, 6 @ 0xe0000003 │ │ │ │ - andseq r7, r7, #232, 8 @ 0xe8000000 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq fp, r2, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r4, r3, #72, 14 @ 0x1200000 │ │ │ │ + andeq r4, r3, #16, 14 @ 0x400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 3b0a8 <__cxa_atexit@plt+0x2f2e0> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #36] @ 3b0bc <__cxa_atexit@plt+0x2f2f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 338cc <__cxa_atexit@plt+0x27b04> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 33940 <__cxa_atexit@plt+0x27b78> │ │ │ │ + ldr r1, [pc, #268] @ 33968 <__cxa_atexit@plt+0x27ba0> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r7, [pc, #16] @ 3b0c0 <__cxa_atexit@plt+0x2f2f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #264] @ 3396c <__cxa_atexit@plt+0x27ba4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #260] @ 33970 <__cxa_atexit@plt+0x27ba8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 33958 <__cxa_atexit@plt+0x27b90> │ │ │ │ + ldr r2, [pc, #212] @ 33974 <__cxa_atexit@plt+0x27bac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3392c <__cxa_atexit@plt+0x27b64> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 33460 <__cxa_atexit@plt+0x27698> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 33948 <__cxa_atexit@plt+0x27b80> │ │ │ │ + ldr r2, [pc, #152] @ 33978 <__cxa_atexit@plt+0x27bb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #148] @ 3397c <__cxa_atexit@plt+0x27bb4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #144] @ 33980 <__cxa_atexit@plt+0x27bb8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #136] @ 33984 <__cxa_atexit@plt+0x27bbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 19705ec <__cxa_atexit@plt+0x1964824> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andseq r7, r7, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + mov r6, #24 │ │ │ │ + b 3394c <__cxa_atexit@plt+0x27b84> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0xffffdf94 │ │ │ │ + @ instruction: 0xfffffb8c │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + @ instruction: 0xffffc560 │ │ │ │ + andeq r4, r3, #128, 2 │ │ │ │ + @ instruction: 0xffffde8c │ │ │ │ + andseq lr, r7, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19705ec <__cxa_atexit@plt+0x1964824> │ │ │ │ + andeq r4, r3, #176, 10 @ 0x2c000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3b118 <__cxa_atexit@plt+0x2f350> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, r7, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b150 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [pc, #36] @ 3b124 <__cxa_atexit@plt+0x2f35c> │ │ │ │ + bcc 33a0c <__cxa_atexit@plt+0x27c44> │ │ │ │ + ldr r3, [pc, #120] @ 33a40 <__cxa_atexit@plt+0x27c78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #112] @ 33a44 <__cxa_atexit@plt+0x27c7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r8, {r2, r7} │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r7, #48, 8 @ 0x30000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3b19c <__cxa_atexit@plt+0x2f3d4> │ │ │ │ - ldr r2, [pc, #116] @ 3b1b8 <__cxa_atexit@plt+0x2f3f0> │ │ │ │ + bhi 33a24 <__cxa_atexit@plt+0x27c5c> │ │ │ │ + ldr r7, [pc, #96] @ 33a54 <__cxa_atexit@plt+0x27c8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #92] @ 33a58 <__cxa_atexit@plt+0x27c90> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 3b1bc <__cxa_atexit@plt+0x2f3f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b190 <__cxa_atexit@plt+0x2f3c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 3b1a4 <__cxa_atexit@plt+0x2f3dc> │ │ │ │ - ldr r3, [pc, #68] @ 3b1c0 <__cxa_atexit@plt+0x2f3f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + add r7, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ + b 33830 <__cxa_atexit@plt+0x27a68> │ │ │ │ + ldr r7, [pc, #60] @ 33a50 <__cxa_atexit@plt+0x27c88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 33a48 <__cxa_atexit@plt+0x27c80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #24] @ 33a4c <__cxa_atexit@plt+0x27c84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r7, #56, 20 @ 0x38000 │ │ │ │ + andseq lr, r7, #24, 20 @ 0x18000 │ │ │ │ + andeq r3, r3, #140, 22 @ 0x23000 │ │ │ │ + andeq r4, r3, #36, 10 @ 0x9000000 │ │ │ │ + andeq r4, r3, #76, 10 @ 0x13000000 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + andeq r3, r3, #188, 22 @ 0x2f000 │ │ │ │ + andeq r4, r3, #244, 8 @ 0xf4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 33ab4 <__cxa_atexit@plt+0x27cec> │ │ │ │ + ldr r2, [pc, #96] @ 33adc <__cxa_atexit@plt+0x27d14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 33abc <__cxa_atexit@plt+0x27cf4> │ │ │ │ + ldr r7, [pc, #80] @ 33ae8 <__cxa_atexit@plt+0x27d20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #76] @ 33aec <__cxa_atexit@plt+0x27d24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + add r7, r3, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + b 33830 <__cxa_atexit@plt+0x27a68> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [pc, #28] @ 33ae0 <__cxa_atexit@plt+0x27d18> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #24] @ 33ae4 <__cxa_atexit@plt+0x27d1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andseq r7, r7, #160, 4 │ │ │ │ - andseq r7, r7, #20, 6 @ 0x50000000 │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r7, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r3, r3, #244, 20 @ 0xf4000 │ │ │ │ + andeq r4, r3, #140, 8 @ 0x8c000000 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + andeq r3, r3, #24, 22 @ 0x6000 │ │ │ │ + andeq r4, r3, #92, 8 @ 0x5c000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3b1f8 <__cxa_atexit@plt+0x2f430> │ │ │ │ - ldr r2, [pc, #28] @ 3b204 <__cxa_atexit@plt+0x2f43c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r7, #168, 4 @ 0x8000000a │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3b264 <__cxa_atexit@plt+0x2f49c> │ │ │ │ - ldr lr, [pc, #68] @ 3b270 <__cxa_atexit@plt+0x2f4a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b25c <__cxa_atexit@plt+0x2f494> │ │ │ │ - b 3b27c <__cxa_atexit@plt+0x2f4b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 33b38 <__cxa_atexit@plt+0x27d70> │ │ │ │ + ldr r7, [pc, #52] @ 33b50 <__cxa_atexit@plt+0x27d88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ 33b54 <__cxa_atexit@plt+0x27d8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #24] @ 33b58 <__cxa_atexit@plt+0x27d90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 3b324 <__cxa_atexit@plt+0x2f55c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b2fc <__cxa_atexit@plt+0x2f534> │ │ │ │ - ldr r3, [pc, #140] @ 3b328 <__cxa_atexit@plt+0x2f560> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b304 <__cxa_atexit@plt+0x2f53c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 3b310 <__cxa_atexit@plt+0x2f548> │ │ │ │ - ldr r2, [pc, #92] @ 3b32c <__cxa_atexit@plt+0x2f564> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andseq lr, r7, #0, 22 │ │ │ │ + andeq r4, r3, #40, 8 @ 0x28000000 │ │ │ │ + andeq r4, r3, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 33be8 <__cxa_atexit@plt+0x27e20> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 33bf0 <__cxa_atexit@plt+0x27e28> │ │ │ │ + ldr r7, [pc, #148] @ 33c28 <__cxa_atexit@plt+0x27e60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #144] @ 33c2c <__cxa_atexit@plt+0x27e64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + ldr r0, [pc, #136] @ 33c30 <__cxa_atexit@plt+0x27e68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmdb r5, {r7, sl} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 33c08 <__cxa_atexit@plt+0x27e40> │ │ │ │ + ldr r7, [pc, #116] @ 33c40 <__cxa_atexit@plt+0x27e78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #112] @ 33c44 <__cxa_atexit@plt+0x27e7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + add r7, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 33830 <__cxa_atexit@plt+0x27a68> │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 33bf8 <__cxa_atexit@plt+0x27e30> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 33c3c <__cxa_atexit@plt+0x27e74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r5, [pc, #36] @ 33c34 <__cxa_atexit@plt+0x27e6c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 33c38 <__cxa_atexit@plt+0x27e70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andseq r7, r7, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andseq lr, r7, #100, 16 @ 0x640000 │ │ │ │ + andseq lr, r7, #68, 16 @ 0x440000 │ │ │ │ + andeq r3, r3, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r4, r3, #64, 6 │ │ │ │ + andeq r4, r3, #112, 6 @ 0xc0000001 │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + andeq r3, r3, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ 3b3bc <__cxa_atexit@plt+0x2f5f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b39c <__cxa_atexit@plt+0x2f5d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3b3a8 <__cxa_atexit@plt+0x2f5e0> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #60] @ 3b3c0 <__cxa_atexit@plt+0x2f5f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 33c98 <__cxa_atexit@plt+0x27ed0> │ │ │ │ + ldr r3, [pc, #40] @ 33cb0 <__cxa_atexit@plt+0x27ee8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r7, r7, #236 @ 0xec │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r7, [pc, #20] @ 33cb4 <__cxa_atexit@plt+0x27eec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r7, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r4, r3, #236, 4 @ 0xc000000e │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3b40c <__cxa_atexit@plt+0x2f644> │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #32] @ 3b418 <__cxa_atexit@plt+0x2f650> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 33cf0 <__cxa_atexit@plt+0x27f28> │ │ │ │ + ldr r3, [pc, #40] @ 33d08 <__cxa_atexit@plt+0x27f40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 33d0c <__cxa_atexit@plt+0x27f44> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r7, #120 @ 0x78 │ │ │ │ - andeq fp, r2, #236, 10 @ 0x3b000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 1486f34 <__cxa_atexit@plt+0x147b16c> │ │ │ │ - andeq fp, r2, #224, 10 @ 0x38000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r7, #84, 18 @ 0x150000 │ │ │ │ + andeq r4, r3, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3b490 <__cxa_atexit@plt+0x2f6c8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3b49c <__cxa_atexit@plt+0x2f6d4> │ │ │ │ - ldr r2, [pc, #68] @ 3b4ac <__cxa_atexit@plt+0x2f6e4> │ │ │ │ + bhi 33d48 <__cxa_atexit@plt+0x27f80> │ │ │ │ + ldr r2, [pc, #36] @ 33d50 <__cxa_atexit@plt+0x27f88> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 3b4b0 <__cxa_atexit@plt+0x2f6e8> │ │ │ │ + ldr r1, [pc, #32] @ 33d54 <__cxa_atexit@plt+0x27f8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 206e2c <__cxa_atexit@plt+0x1fb064> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andseq r6, r7, #128, 30 @ 0x200 │ │ │ │ - andeq fp, r2, #72, 10 @ 0x12000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 9aa9b8 <__cxa_atexit@plt+0x99ebf0> │ │ │ │ - andeq fp, r2, #52, 10 @ 0xd000000 │ │ │ │ + andeq r4, r3, #104, 4 @ 0x80000006 │ │ │ │ + andseq lr, r7, #180, 12 @ 0xb400000 │ │ │ │ + andeq r4, r3, #132, 4 @ 0x40000008 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3b524 <__cxa_atexit@plt+0x2f75c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3b530 <__cxa_atexit@plt+0x2f768> │ │ │ │ - ldr r2, [pc, #68] @ 3b540 <__cxa_atexit@plt+0x2f778> │ │ │ │ + bhi 33d9c <__cxa_atexit@plt+0x27fd4> │ │ │ │ + ldr r2, [pc, #40] @ 33da4 <__cxa_atexit@plt+0x27fdc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 3b544 <__cxa_atexit@plt+0x2f77c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 3b548 <__cxa_atexit@plt+0x2f780> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ 33da8 <__cxa_atexit@plt+0x27fe0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1d4e5f0 <__cxa_atexit@plt+0x1d42828> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - strheq r9, [ip, #68]! @ 0x44 │ │ │ │ - andseq r6, r7, #228, 28 @ 0xe40 │ │ │ │ - andeq fp, r2, #172, 8 @ 0xac000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3b5a4 <__cxa_atexit@plt+0x2f7dc> │ │ │ │ - ldr r2, [pc, #60] @ 3b5b0 <__cxa_atexit@plt+0x2f7e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r3, #20 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b59c <__cxa_atexit@plt+0x2f7d4> │ │ │ │ - b 3b5c0 <__cxa_atexit@plt+0x2f7f8> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r3, r3, #244, 14 @ 0x3d00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 33dd4 <__cxa_atexit@plt+0x2800c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ 33de8 <__cxa_atexit@plt+0x28020> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq fp, r2, #72, 8 @ 0x48000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3b61c <__cxa_atexit@plt+0x2f854> │ │ │ │ - ldr r3, [pc, #200] @ 3b69c <__cxa_atexit@plt+0x2f8d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b66c <__cxa_atexit@plt+0x2f8a4> │ │ │ │ + andseq lr, r7, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r4, r3, #4, 4 @ 0x40000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 33e54 <__cxa_atexit@plt+0x2808c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3b688 <__cxa_atexit@plt+0x2f8c0> │ │ │ │ - ldr r2, [pc, #168] @ 3b6a8 <__cxa_atexit@plt+0x2f8e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r9, [r5, #20]! │ │ │ │ - sub r6, r3, #1 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3b678 <__cxa_atexit@plt+0x2f8b0> │ │ │ │ - ldr r1, [pc, #108] @ 3b6a0 <__cxa_atexit@plt+0x2f8d8> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 33e60 <__cxa_atexit@plt+0x28098> │ │ │ │ + ldr r1, [pc, #80] @ 33e70 <__cxa_atexit@plt+0x280a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #104] @ 3b6a4 <__cxa_atexit@plt+0x2f8dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - add r0, r2, #1 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stm r5, {r0, r6} │ │ │ │ + ldr lr, [pc, #76] @ 33e74 <__cxa_atexit@plt+0x280ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ 33e78 <__cxa_atexit@plt+0x280b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1d63264 <__cxa_atexit@plt+0x1d5749c> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq lr, r7, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andseq r6, r7, #204, 26 @ 0x3300 │ │ │ │ - andseq r6, r7, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3b6e8 <__cxa_atexit@plt+0x2f920> │ │ │ │ - ldr r2, [pc, #36] @ 3b6f4 <__cxa_atexit@plt+0x2f92c> │ │ │ │ + bcc 33ed0 <__cxa_atexit@plt+0x28108> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 33ee0 <__cxa_atexit@plt+0x28118> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #1 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r7, #192, 26 @ 0x3000 │ │ │ │ - andeq fp, r2, #0, 6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3b760 <__cxa_atexit@plt+0x2f998> │ │ │ │ - ldr r2, [pc, #76] @ 3b76c <__cxa_atexit@plt+0x2f9a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b758 <__cxa_atexit@plt+0x2f990> │ │ │ │ - ldr r2, [pc, #44] @ 3b770 <__cxa_atexit@plt+0x2f9a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b758 <__cxa_atexit@plt+0x2f990> │ │ │ │ - b 3b7b4 <__cxa_atexit@plt+0x2f9ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andseq lr, r7, #44, 14 @ 0xb00000 │ │ │ │ + andeq r4, r3, #200 @ 0xc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 33f64 <__cxa_atexit@plt+0x2819c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 33f70 <__cxa_atexit@plt+0x281a8> │ │ │ │ + ldr lr, [pc, #104] @ 33f80 <__cxa_atexit@plt+0x281b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #100] @ 33f84 <__cxa_atexit@plt+0x281bc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ 33f88 <__cxa_atexit@plt+0x281c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r5, [pc, #68] @ 33f8c <__cxa_atexit@plt+0x281c4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r5, [pc, #60] @ 33f90 <__cxa_atexit@plt+0x281c8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ + sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 1c81d88 <__cxa_atexit@plt+0x1c75fc0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq fp, r2, #136, 4 @ 0x80000008 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 3b7a4 <__cxa_atexit@plt+0x2f9dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b79c <__cxa_atexit@plt+0x2f9d4> │ │ │ │ - b 3b7b4 <__cxa_atexit@plt+0x2f9ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq fp, r2, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq lr, r7, #188, 8 @ 0xbc000000 │ │ │ │ + andseq lr, r7, #88, 12 @ 0x5800000 │ │ │ │ + andseq lr, r7, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3b838 <__cxa_atexit@plt+0x2fa70> │ │ │ │ - ldr r2, [pc, #128] @ 3b850 <__cxa_atexit@plt+0x2fa88> │ │ │ │ + bcc 33fc8 <__cxa_atexit@plt+0x28200> │ │ │ │ + ldr r2, [pc, #28] @ 33fd4 <__cxa_atexit@plt+0x2820c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3b844 <__cxa_atexit@plt+0x2fa7c> │ │ │ │ - ldr r2, [pc, #80] @ 3b854 <__cxa_atexit@plt+0x2fa8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r0, r1, r8, sl} │ │ │ │ - str r9, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b82c <__cxa_atexit@plt+0x2fa64> │ │ │ │ - mov r5, r3 │ │ │ │ - b 3b5c0 <__cxa_atexit@plt+0x2f7f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andseq r6, r7, #160, 24 @ 0xa000 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - andeq fp, r2, #200, 2 @ 0x32 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq lr, r7, #244, 10 @ 0x3d000000 │ │ │ │ + andeq r3, r3, #192, 30 @ 0x300 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3b8d8 <__cxa_atexit@plt+0x2fb10> │ │ │ │ - ldr r3, [pc, #100] @ 3b8e0 <__cxa_atexit@plt+0x2fb18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3b8c8 <__cxa_atexit@plt+0x2fb00> │ │ │ │ - ldr r7, [pc, #52] @ 3b8e4 <__cxa_atexit@plt+0x2fb1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq fp, r2, #60, 2 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 3b918 <__cxa_atexit@plt+0x2fb50> │ │ │ │ + bhi 3401c <__cxa_atexit@plt+0x28254> │ │ │ │ + ldr r2, [pc, #40] @ 34024 <__cxa_atexit@plt+0x2825c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq fp, r2, #8, 2 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3ba38 <__cxa_atexit@plt+0x2fc70> │ │ │ │ - ldr r2, [pc, #272] @ 3ba58 <__cxa_atexit@plt+0x2fc90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #268] @ 3ba5c <__cxa_atexit@plt+0x2fc94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r8, [ip, #15] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - add r0, r7, #32 │ │ │ │ - sub r7, r6, #17 │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r8, r2 │ │ │ │ - bge 3b9d4 <__cxa_atexit@plt+0x2fc0c> │ │ │ │ - ldr r3, [pc, #200] @ 3ba68 <__cxa_atexit@plt+0x2fca0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r6] │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - str r3, [r0] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #172] @ 3ba6c <__cxa_atexit@plt+0x2fca4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, ip │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [pc, #132] @ 3ba60 <__cxa_atexit@plt+0x2fc98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r0] │ │ │ │ - mov r9, r6 │ │ │ │ - str r2, [r9], #-3 │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3ba48 <__cxa_atexit@plt+0x2fc80> │ │ │ │ - ldr r3, [pc, #104] @ 3ba64 <__cxa_atexit@plt+0x2fc9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r6, #-16] │ │ │ │ - ldr r0, [r6, #-12] │ │ │ │ - ldr r7, [r6, #-8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, ip} │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3ba2c <__cxa_atexit@plt+0x2fc64> │ │ │ │ - mov r5, r2 │ │ │ │ - b 3b5c0 <__cxa_atexit@plt+0x2f7f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - add r5, r5, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - andseq r6, r7, #148, 20 @ 0x94000 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - andseq r6, r7, #128, 20 @ 0x80000 │ │ │ │ - andeq fp, r2, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3bb2c <__cxa_atexit@plt+0x2fd64> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [pc, #156] @ 3bb34 <__cxa_atexit@plt+0x2fd6c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr lr, [r7, #24] │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str ip, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str sl, [r7, #32] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3bb0c <__cxa_atexit@plt+0x2fd44> │ │ │ │ - ldr r6, [pc, #80] @ 3bb38 <__cxa_atexit@plt+0x2fd70> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r6, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3bb20 <__cxa_atexit@plt+0x2fd58> │ │ │ │ - ldr r6, [sp] │ │ │ │ - b 3bb8c <__cxa_atexit@plt+0x2fdc4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r6, [sp] │ │ │ │ - bx r0 │ │ │ │ + ldr r0, [pc, #32] @ 34028 <__cxa_atexit@plt+0x28260> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d4e5f0 <__cxa_atexit@plt+0x1d42828> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq fp, r2, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 3bb7c <__cxa_atexit@plt+0x2fdb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3bb74 <__cxa_atexit@plt+0x2fdac> │ │ │ │ - b 3bb8c <__cxa_atexit@plt+0x2fdc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq fp, r2, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r0, sl, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3bbcc <__cxa_atexit@plt+0x2fe04> │ │ │ │ - ldr r3, [pc, #168] @ 3bc48 <__cxa_atexit@plt+0x2fe80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3bbfc <__cxa_atexit@plt+0x2fe34> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 3bc04 <__cxa_atexit@plt+0x2fe3c> │ │ │ │ - ldr r7, [pc, #144] @ 3bc58 <__cxa_atexit@plt+0x2fe90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 3bc34 <__cxa_atexit@plt+0x2fe6c> │ │ │ │ - ldr r3, [pc, #108] @ 3bc40 <__cxa_atexit@plt+0x2fe78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #104] @ 3bc44 <__cxa_atexit@plt+0x2fe7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + andeq r3, r3, #148, 10 @ 0x25000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 34054 <__cxa_atexit@plt+0x2828c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 3bc2c <__cxa_atexit@plt+0x2fe64> │ │ │ │ - ldr r3, [pc, #60] @ 3bc50 <__cxa_atexit@plt+0x2fe88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 3bc54 <__cxa_atexit@plt+0x2fe8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - b 3bbec <__cxa_atexit@plt+0x2fe24> │ │ │ │ - ldr r7, [pc, #24] @ 3bc4c <__cxa_atexit@plt+0x2fe84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq sl, r2, #176, 26 @ 0x2c00 │ │ │ │ - andseq r6, r7, #44, 16 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq sl, r2, #140, 26 @ 0x2300 │ │ │ │ - andseq r6, r7, #236, 14 @ 0x3b00000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq fp, r2, #36, 4 @ 0x40000002 │ │ │ │ - andeq r0, r0, sl, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 3bc84 <__cxa_atexit@plt+0x2febc> │ │ │ │ - ldr r7, [pc, #84] @ 3bcd4 <__cxa_atexit@plt+0x2ff0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 3bcbc <__cxa_atexit@plt+0x2fef4> │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 3bcb4 <__cxa_atexit@plt+0x2feec> │ │ │ │ - ldr r3, [pc, #56] @ 3bccc <__cxa_atexit@plt+0x2ff04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 3bcd0 <__cxa_atexit@plt+0x2ff08> │ │ │ │ + ldr r7, [pc, #12] @ 34068 <__cxa_atexit@plt+0x282a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r7, [pc, #12] @ 3bcc8 <__cxa_atexit@plt+0x2ff00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq sl, r2, #12, 26 @ 0x300 │ │ │ │ - andseq r6, r7, #108, 14 @ 0x1b00000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq sl, r2, #228, 24 @ 0xe400 │ │ │ │ - andeq r1, r0, sl, lsr #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r1, #15] │ │ │ │ - add r0, r7, #1 │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 3bd38 <__cxa_atexit@plt+0x2ff70> │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #32]! │ │ │ │ - ldr r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r7, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r7, #8] │ │ │ │ - ldr r5, [pc, #148] @ 3bdb8 <__cxa_atexit@plt+0x2fff0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r9, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [pc, #116] @ 3bdb4 <__cxa_atexit@plt+0x2ffec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #40]! @ 0x28 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3bd9c <__cxa_atexit@plt+0x2ffd4> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp lr, r8 │ │ │ │ - bcc 3bda4 <__cxa_atexit@plt+0x2ffdc> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #64] @ 3bdbc <__cxa_atexit@plt+0x2fff4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r5, #40] @ 0x28 │ │ │ │ - sub r9, r8, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andseq r6, r7, #28, 14 @ 0x700000 │ │ │ │ - andseq r6, r7, #244, 12 @ 0xf400000 │ │ │ │ - andeq r1, r0, sl, ror #26 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andseq lr, r7, #220, 10 @ 0x37000000 │ │ │ │ + andeq r3, r3, #80, 30 @ 0x140 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3be0c <__cxa_atexit@plt+0x30044> │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r0, [pc, #32] @ 3be18 <__cxa_atexit@plt+0x30050> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r7, #120, 12 @ 0x7800000 │ │ │ │ - andeq sl, r2, #220, 30 @ 0x370 │ │ │ │ - andeq r5, r0, sl, ror #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #32]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 3be58 <__cxa_atexit@plt+0x30090> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 3be5c <__cxa_atexit@plt+0x30094> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - b 3aa34 <__cxa_atexit@plt+0x2ec6c> │ │ │ │ - andseq r6, r7, #200, 10 @ 0x32000000 │ │ │ │ - andseq r6, r7, #208, 10 @ 0x34000000 │ │ │ │ - andeq fp, r2, #52 @ 0x34 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3beb4 <__cxa_atexit@plt+0x300ec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 3bebc <__cxa_atexit@plt+0x300f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #44] @ 3bec0 <__cxa_atexit@plt+0x300f8> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 340d4 <__cxa_atexit@plt+0x2830c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 340e0 <__cxa_atexit@plt+0x28318> │ │ │ │ + ldr r1, [pc, #80] @ 340f0 <__cxa_atexit@plt+0x28328> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ 340f4 <__cxa_atexit@plt+0x2832c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ 340f8 <__cxa_atexit@plt+0x28330> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 3bec4 <__cxa_atexit@plt+0x300fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ba80 <__cxa_atexit@plt+0x2fcb8> │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1d63264 <__cxa_atexit@plt+0x1d5749c> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r6, r7, #100, 10 @ 0x19000000 │ │ │ │ - andseq r6, r7, #140, 10 @ 0x23000000 │ │ │ │ - andseq r6, r7, #16, 12 @ 0x1000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3bf18 <__cxa_atexit@plt+0x30150> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 3bf2c <__cxa_atexit@plt+0x30164> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r6, r7, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3bf78 <__cxa_atexit@plt+0x301b0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r7, [r7, r2] │ │ │ │ - ldr r2, [pc, #40] @ 3bf8c <__cxa_atexit@plt+0x301c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq lr, r7, #56, 6 @ 0xe0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andseq r6, r7, #152, 10 @ 0x26000000 │ │ │ │ - andeq sl, r2, #16, 30 @ 0x40 │ │ │ │ + andeq r3, r3, #116, 28 @ 0x740 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 1d45988 <__cxa_atexit@plt+0x1d39bc0> │ │ │ │ + andeq r3, r3, #160, 28 @ 0xa00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3c020 <__cxa_atexit@plt+0x30258> │ │ │ │ - ldr lr, [pc, #116] @ 3c028 <__cxa_atexit@plt+0x30260> │ │ │ │ + bhi 3420c <__cxa_atexit@plt+0x28444> │ │ │ │ + ldr lr, [pc, #216] @ 3422c <__cxa_atexit@plt+0x28464> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #31] │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3c014 <__cxa_atexit@plt+0x3024c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3c038 <__cxa_atexit@plt+0x30270> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #204] @ 34230 <__cxa_atexit@plt+0x28468> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 341ec <__cxa_atexit@plt+0x28424> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 34218 <__cxa_atexit@plt+0x28450> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #11 │ │ │ │ + bge 341f8 <__cxa_atexit@plt+0x28430> │ │ │ │ + ldr r7, [pc, #156] @ 34234 <__cxa_atexit@plt+0x2846c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #152] @ 34238 <__cxa_atexit@plt+0x28470> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #148] @ 3423c <__cxa_atexit@plt+0x28474> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r2, #11 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r9, [pc, #128] @ 34240 <__cxa_atexit@plt+0x28478> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r1, r2, #19 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq sl, r2, #120, 28 @ 0x780 │ │ │ │ - andeq r1, r0, sl, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3c0fc <__cxa_atexit@plt+0x30334> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 3c0a8 <__cxa_atexit@plt+0x302e0> │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 3c0bc <__cxa_atexit@plt+0x302f4> │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 3c114 <__cxa_atexit@plt+0x3034c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 3c10c <__cxa_atexit@plt+0x30344> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 3c110 <__cxa_atexit@plt+0x30348> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str ip, [r5, #32] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r7, [pc, #68] @ 34244 <__cxa_atexit@plt+0x2847c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq sl, r2, #124, 26 @ 0x1f00 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andseq lr, r7, #132, 4 @ 0x40000008 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andseq lr, r7, #236, 6 @ 0xb0000003 │ │ │ │ + andseq lr, r7, #56, 8 @ 0x38000000 │ │ │ │ + andeq r3, r3, #136, 26 @ 0x2200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 3c1d0 <__cxa_atexit@plt+0x30408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3c1b8 <__cxa_atexit@plt+0x303f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 3c1c0 <__cxa_atexit@plt+0x303f8> │ │ │ │ - ldr r8, [pc, #132] @ 3c1d4 <__cxa_atexit@plt+0x3040c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r3, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r1, [pc, #84] @ 3c1d8 <__cxa_atexit@plt+0x30410> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - ldr r7, [pc, #56] @ 3c1dc <__cxa_atexit@plt+0x30414> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r3, #23 │ │ │ │ + bcc 342e0 <__cxa_atexit@plt+0x28518> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #11 │ │ │ │ + bge 342cc <__cxa_atexit@plt+0x28504> │ │ │ │ + ldr r7, [pc, #120] @ 342f0 <__cxa_atexit@plt+0x28528> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #116] @ 342f4 <__cxa_atexit@plt+0x2852c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #112] @ 342f8 <__cxa_atexit@plt+0x28530> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r9, [pc, #92] @ 342fc <__cxa_atexit@plt+0x28534> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 3ba80 <__cxa_atexit@plt+0x2fcb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 34300 <__cxa_atexit@plt+0x28538> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r6, r7, #96, 6 @ 0x80000001 │ │ │ │ - andseq r6, r7, #176, 4 │ │ │ │ - andseq r6, r7, #140, 4 @ 0xc0000008 │ │ │ │ - andeq sl, r2, #180, 24 @ 0xb400 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3c26c <__cxa_atexit@plt+0x304a4> │ │ │ │ - ldr r8, [pc, #112] @ 3c278 <__cxa_atexit@plt+0x304b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #64] @ 3c27c <__cxa_atexit@plt+0x304b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r7, [pc, #36] @ 3c280 <__cxa_atexit@plt+0x304b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, ip │ │ │ │ - b 3ba80 <__cxa_atexit@plt+0x2fcb8> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r7, #168, 4 @ 0x8000000a │ │ │ │ - andseq r6, r7, #248, 2 @ 0x3e │ │ │ │ - andseq r6, r7, #212, 2 @ 0x35 │ │ │ │ - andeq sl, r2, #16, 24 @ 0x1000 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andseq lr, r7, #12, 6 @ 0x30000000 │ │ │ │ + andseq lr, r7, #100, 6 @ 0x90000001 │ │ │ │ + andeq r3, r3, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 1d45988 <__cxa_atexit@plt+0x1d39bc0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3c2e8 <__cxa_atexit@plt+0x30520> │ │ │ │ - ldr lr, [pc, #72] @ 3c2f4 <__cxa_atexit@plt+0x3052c> │ │ │ │ + bcc 343a4 <__cxa_atexit@plt+0x285dc> │ │ │ │ + ldr r2, [pc, #120] @ 343bc <__cxa_atexit@plt+0x285f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #116] @ 343c0 <__cxa_atexit@plt+0x285f8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #112] @ 343c4 <__cxa_atexit@plt+0x285fc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #108] @ 343c8 <__cxa_atexit@plt+0x28600> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ 3c2f8 <__cxa_atexit@plt+0x30530> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r3, #16 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r0, [pc, #96] @ 343cc <__cxa_atexit@plt+0x28604> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20]! │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + ldr r7, [pc, #36] @ 343d0 <__cxa_atexit@plt+0x28608> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq sl, r2, #152, 22 @ 0x26000 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #100] @ 3c378 <__cxa_atexit@plt+0x305b0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3c360 <__cxa_atexit@plt+0x30598> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3c36c <__cxa_atexit@plt+0x305a4> │ │ │ │ - ldr r2, [pc, #68] @ 3c37c <__cxa_atexit@plt+0x305b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 3c380 <__cxa_atexit@plt+0x305b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 3ba80 <__cxa_atexit@plt+0x2fcb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r6, r7, #120, 2 │ │ │ │ - andseq r6, r7, #216 @ 0xd8 │ │ │ │ - andeq sl, r2, #16, 22 @ 0x4000 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffab0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + @ instruction: 0xfffffb30 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + andseq lr, r7, #64, 4 │ │ │ │ + andeq r3, r3, #92, 24 @ 0x5c00 │ │ │ │ + andeq r3, r3, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3442c <__cxa_atexit@plt+0x28664> │ │ │ │ + ldr r2, [pc, #64] @ 34434 <__cxa_atexit@plt+0x2866c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 34438 <__cxa_atexit@plt+0x28670> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 3443c <__cxa_atexit@plt+0x28674> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ 34440 <__cxa_atexit@plt+0x28678> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r3, r3, #12, 24 @ 0xc00 │ │ │ │ + andseq sp, r7, #224, 30 @ 0x380 │ │ │ │ + andseq lr, r7, #148, 2 @ 0x25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3c3d4 <__cxa_atexit@plt+0x3060c> │ │ │ │ - ldr r2, [pc, #52] @ 3c3e0 <__cxa_atexit@plt+0x30618> │ │ │ │ + bcc 34478 <__cxa_atexit@plt+0x286b0> │ │ │ │ + ldr r2, [pc, #28] @ 34484 <__cxa_atexit@plt+0x286bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 3c3e4 <__cxa_atexit@plt+0x3061c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 3ba80 <__cxa_atexit@plt+0x2fcb8> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r7, #4, 2 │ │ │ │ - andseq r6, r7, #100 @ 0x64 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3c438 <__cxa_atexit@plt+0x30670> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 3c44c <__cxa_atexit@plt+0x30684> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r6, r7, #216 @ 0xd8 │ │ │ │ - andeq sl, r2, #96, 20 @ 0x60000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3c4c0 <__cxa_atexit@plt+0x306f8> │ │ │ │ - ldr r3, [pc, #84] @ 3c4c8 <__cxa_atexit@plt+0x30700> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3c4b0 <__cxa_atexit@plt+0x306e8> │ │ │ │ - ldr r7, [pc, #52] @ 3c4cc <__cxa_atexit@plt+0x30704> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq lr, r7, #68, 2 │ │ │ │ + andeq r3, r3, #136, 22 @ 0x22000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 344d0 <__cxa_atexit@plt+0x28708> │ │ │ │ + ldr r7, [pc, #52] @ 344e8 <__cxa_atexit@plt+0x28720> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ 344ec <__cxa_atexit@plt+0x28724> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #24] @ 344f0 <__cxa_atexit@plt+0x28728> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq sl, r2, #228, 18 @ 0x390000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 3c500 <__cxa_atexit@plt+0x30738> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq sl, r2, #176, 18 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #100 @ 0x64 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 3c6b0 <__cxa_atexit@plt+0x308e8> │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r0, [pc, #392] @ 3c6bc <__cxa_atexit@plt+0x308f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r6, [pc, #344] @ 3c6c0 <__cxa_atexit@plt+0x308f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, lr │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r6, [r3, #24]! │ │ │ │ - ldr r0, [pc, #324] @ 3c6c4 <__cxa_atexit@plt+0x308fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, r1 │ │ │ │ - str r0, [r2, #12]! │ │ │ │ - str r2, [r1, #28] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr fp, [r0, #8]! │ │ │ │ - ldr r8, [r0, #4] │ │ │ │ - ldr r9, [r0, #16] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str r8, [r1, #32] │ │ │ │ - ldr r6, [pc, #284] @ 3c6c8 <__cxa_atexit@plt+0x30900> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov sl, r1 │ │ │ │ - str r6, [sl, #40]! @ 0x28 │ │ │ │ - mov r6, r1 │ │ │ │ - str sl, [r6, #80]! @ 0x50 │ │ │ │ - ldr sl, [pc, #264] @ 3c6cc <__cxa_atexit@plt+0x30904> │ │ │ │ - add sl, pc, sl │ │ │ │ - str fp, [r1, #44] @ 0x2c │ │ │ │ - str r8, [r1, #48] @ 0x30 │ │ │ │ - str r9, [r1, #52] @ 0x34 │ │ │ │ - str r1, [r1, #20] │ │ │ │ - str r1, [r1, #36] @ 0x24 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ - str r8, [r1, #64] @ 0x40 │ │ │ │ - str r1, [r1, #68] @ 0x44 │ │ │ │ - str fp, [r1, #72] @ 0x48 │ │ │ │ - str r3, [r1, #76] @ 0x4c │ │ │ │ - str sl, [r1, #56]! @ 0x38 │ │ │ │ - ldr fp, [r0, #-4] │ │ │ │ - cmp fp, ip │ │ │ │ - bge 3c648 <__cxa_atexit@plt+0x30880> │ │ │ │ - ldr r2, [pc, #208] @ 3c6d4 <__cxa_atexit@plt+0x3090c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #204] @ 3c6d8 <__cxa_atexit@plt+0x30910> │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andseq lr, r7, #120, 2 │ │ │ │ + andeq r3, r3, #84, 22 @ 0x15000 │ │ │ │ + andeq r3, r3, #28, 22 @ 0x7000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 34538 <__cxa_atexit@plt+0x28770> │ │ │ │ + ldr r3, [pc, #48] @ 34554 <__cxa_atexit@plt+0x2878c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [lr, #88] @ 0x58 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [lr, #92] @ 0x5c │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [lr, #96] @ 0x60 │ │ │ │ - str fp, [lr, #100] @ 0x64 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r2, [pc, #128] @ 3c6d0 <__cxa_atexit@plt+0x30908> │ │ │ │ + ldr r2, [pc, #44] @ 34558 <__cxa_atexit@plt+0x28790> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 3c6a0 <__cxa_atexit@plt+0x308d8> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 3c7ac <__cxa_atexit@plt+0x309e4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ + ldr r7, [pc, #28] @ 3455c <__cxa_atexit@plt+0x28794> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #100 @ 0x64 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffea94 │ │ │ │ - @ instruction: 0xffffeca8 │ │ │ │ - @ instruction: 0xffffebac │ │ │ │ - @ instruction: 0xfffff2b8 │ │ │ │ - @ instruction: 0xfffff4b8 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq sl, r2, #184, 14 @ 0x2e00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r3, r3, #220, 20 @ 0xdc000 │ │ │ │ + andeq r3, r3, #244, 20 @ 0xf4000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #84] @ 3c748 <__cxa_atexit@plt+0x30980> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3c730 <__cxa_atexit@plt+0x30968> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3c73c <__cxa_atexit@plt+0x30974> │ │ │ │ - ldr r2, [pc, #52] @ 3c74c <__cxa_atexit@plt+0x30984> │ │ │ │ + bcc 34594 <__cxa_atexit@plt+0x287cc> │ │ │ │ + ldr r2, [pc, #28] @ 345a0 <__cxa_atexit@plt+0x287d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ba80 <__cxa_atexit@plt+0x2fcb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r5, r7, #152, 26 @ 0x2600 │ │ │ │ - andeq sl, r2, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3c790 <__cxa_atexit@plt+0x309c8> │ │ │ │ - ldr r2, [pc, #36] @ 3c79c <__cxa_atexit@plt+0x309d4> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq lr, r7, #40 @ 0x28 │ │ │ │ + andeq r3, r3, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 345fc <__cxa_atexit@plt+0x28834> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 345f4 <__cxa_atexit@plt+0x2882c> │ │ │ │ + ldr r3, [pc, #44] @ 34604 <__cxa_atexit@plt+0x2883c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 34608 <__cxa_atexit@plt+0x28840> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ba80 <__cxa_atexit@plt+0x2fcb8> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r7, #56, 26 @ 0xe00 │ │ │ │ - andeq sl, r2, #4, 14 @ 0x100000 │ │ │ │ - andeq r0, r0, sl, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #40]! @ 0x28 │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 3c870 <__cxa_atexit@plt+0x30aa8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3c894 <__cxa_atexit@plt+0x30acc> │ │ │ │ - ldr r2, [pc, #204] @ 3c8b0 <__cxa_atexit@plt+0x30ae8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r1, [pc, #156] @ 3c8b4 <__cxa_atexit@plt+0x30aec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [pc, #120] @ 3c8b8 <__cxa_atexit@plt+0x30af0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c726b8 <__cxa_atexit@plt+0x1c668f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 3c8a8 <__cxa_atexit@plt+0x30ae0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r3, r3, #92, 20 @ 0x5c000 │ │ │ │ + andseq sp, r7, #4, 28 @ 0x40 │ │ │ │ + andeq r3, r3, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 34678 <__cxa_atexit@plt+0x288b0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 34670 <__cxa_atexit@plt+0x288a8> │ │ │ │ + ldr r7, [pc, #64] @ 34680 <__cxa_atexit@plt+0x288b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ 34684 <__cxa_atexit@plt+0x288bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ 34688 <__cxa_atexit@plt+0x288c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #36] @ 3c8ac <__cxa_atexit@plt+0x30ae4> │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ 3468c <__cxa_atexit@plt+0x288c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ba80 <__cxa_atexit@plt+0x2fcb8> │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r7, #168, 22 @ 0x2a000 │ │ │ │ - andseq r5, r7, #44, 24 @ 0x2c00 │ │ │ │ - @ instruction: 0xfffff684 │ │ │ │ - @ instruction: 0xfffff784 │ │ │ │ - andseq r5, r7, #220, 24 @ 0xdc00 │ │ │ │ - andeq sl, r2, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 3c98c <__cxa_atexit@plt+0x30bc4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3c998 <__cxa_atexit@plt+0x30bd0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #208] @ 3c9c4 <__cxa_atexit@plt+0x30bfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [pc, #184] @ 3c9c8 <__cxa_atexit@plt+0x30c00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 3c9a8 <__cxa_atexit@plt+0x30be0> │ │ │ │ - ldr lr, [pc, #152] @ 3c9cc <__cxa_atexit@plt+0x30c04> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #148] @ 3c9d0 <__cxa_atexit@plt+0x30c08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3c97c <__cxa_atexit@plt+0x30bb4> │ │ │ │ - ldr r7, [pc, #108] @ 3c9d4 <__cxa_atexit@plt+0x30c0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r3, r3, #12, 20 @ 0xc000 │ │ │ │ + andseq sp, r7, #156, 26 @ 0x2700 │ │ │ │ + andseq sp, r7, #232, 30 @ 0x3a0 │ │ │ │ + andseq sp, r7, #68, 30 @ 0x110 │ │ │ │ + andeq r3, r3, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 346b0 <__cxa_atexit@plt+0x288e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1d3b5b4 <__cxa_atexit@plt+0x1d2f7ec> │ │ │ │ + andeq r3, r3, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 346ec <__cxa_atexit@plt+0x28924> │ │ │ │ + ldr r3, [pc, #40] @ 34704 <__cxa_atexit@plt+0x2893c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 34708 <__cxa_atexit@plt+0x28940> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #40] @ 3c9d8 <__cxa_atexit@plt+0x30c10> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ + andseq sp, r7, #20, 30 @ 0x50 │ │ │ │ + andeq r3, r3, #152, 18 @ 0x260000 │ │ │ │ + mvneq r0, r2, ror #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r0, r2, lsl pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r0, r2, asr #30 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r0, r2, ror pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andseq r5, r7, #252, 20 @ 0xfc000 │ │ │ │ - andseq r5, r7, #96, 22 @ 0x18000 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - andseq r5, r7, #120, 22 @ 0x1e000 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - andseq r5, r7, #4, 22 @ 0x1000 │ │ │ │ - andeq sl, r2, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3ca6c <__cxa_atexit@plt+0x30ca4> │ │ │ │ - ldr lr, [pc, #116] @ 3ca74 <__cxa_atexit@plt+0x30cac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 347b0 <__cxa_atexit@plt+0x289e8> │ │ │ │ + ldr r3, [pc, #52] @ 347c0 <__cxa_atexit@plt+0x289f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 3ca60 <__cxa_atexit@plt+0x30c98> │ │ │ │ + beq 347a0 <__cxa_atexit@plt+0x289d8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ca84 <__cxa_atexit@plt+0x30cbc> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 347c4 <__cxa_atexit@plt+0x289fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r3, r3, #216, 16 @ 0xd80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 34820 <__cxa_atexit@plt+0x28a58> │ │ │ │ + ldr r3, [pc, #52] @ 34830 <__cxa_atexit@plt+0x28a68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 34810 <__cxa_atexit@plt+0x28a48> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 34834 <__cxa_atexit@plt+0x28a6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq sl, r2, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3cb54 <__cxa_atexit@plt+0x30d8c> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 3caf0 <__cxa_atexit@plt+0x30d28> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 3cb04 <__cxa_atexit@plt+0x30d3c> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 3cb6c <__cxa_atexit@plt+0x30da4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r3, r3, #108, 16 @ 0x6c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r3, r3, #136, 18 @ 0x220000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 348b8 <__cxa_atexit@plt+0x28af0> │ │ │ │ + ldr r3, [pc, #88] @ 348c8 <__cxa_atexit@plt+0x28b00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 34898 <__cxa_atexit@plt+0x28ad0> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 348a4 <__cxa_atexit@plt+0x28adc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 3cb64 <__cxa_atexit@plt+0x30d9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 3cb68 <__cxa_atexit@plt+0x30da0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 38d10 <__cxa_atexit@plt+0x2cf48> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r7, #36, 18 @ 0x90000 │ │ │ │ - andseq r5, r7, #252, 16 @ 0xfc0000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq sl, r2, #120, 4 @ 0x80000007 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 3cba4 <__cxa_atexit@plt+0x30ddc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 38d10 <__cxa_atexit@plt+0x2cf48> │ │ │ │ - andseq r5, r7, #168, 16 @ 0xa80000 │ │ │ │ - andeq sl, r2, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3ce88 <__cxa_atexit@plt+0x310c0> │ │ │ │ - str sl, [sp, #16] │ │ │ │ - str r5, [sp] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str fp, [sp, #28] │ │ │ │ - ldr r5, [r8, #3] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - add ip, r8, #11 │ │ │ │ - ldm ip, {r0, r4, fp, ip} │ │ │ │ - add r5, r1, r9 │ │ │ │ - add r5, r5, r0 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - sub r5, r4, r9 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - cmp r5, #1 │ │ │ │ - blt 3cc50 <__cxa_atexit@plt+0x30e88> │ │ │ │ - add r2, r1, r0 │ │ │ │ - add sl, r2, r9 │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb lr, [sl, r2] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 3ccd8 <__cxa_atexit@plt+0x30f10> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 3cd38 <__cxa_atexit@plt+0x30f70> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 3cd98 <__cxa_atexit@plt+0x30fd0> │ │ │ │ - sxtb r4, lr │ │ │ │ - cmn r4, #1 │ │ │ │ - ble 3cdf8 <__cxa_atexit@plt+0x31030> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r5, r2 │ │ │ │ - bne 3cc1c <__cxa_atexit@plt+0x30e54> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - stmdb r3, {r4, r5} │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 3ce94 <__cxa_atexit@plt+0x310cc> │ │ │ │ - ldr lr, [pc, #592] @ 3cef8 <__cxa_atexit@plt+0x31130> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ce7c <__cxa_atexit@plt+0x310b4> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 3ce4c <__cxa_atexit@plt+0x31084> │ │ │ │ - ldr r7, [pc, #444] @ 3cef0 <__cxa_atexit@plt+0x31128> │ │ │ │ + ldr r7, [pc, #48] @ 348d0 <__cxa_atexit@plt+0x28b08> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3cec4 <__cxa_atexit@plt+0x310fc> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 3ce4c <__cxa_atexit@plt+0x31084> │ │ │ │ - ldr r7, [pc, #352] @ 3cef4 <__cxa_atexit@plt+0x3112c> │ │ │ │ + b 348ac <__cxa_atexit@plt+0x28ae4> │ │ │ │ + ldr r7, [pc, #32] @ 348cc <__cxa_atexit@plt+0x28b04> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3cec4 <__cxa_atexit@plt+0x310fc> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 3ce4c <__cxa_atexit@plt+0x31084> │ │ │ │ - ldr r7, [pc, #244] @ 3cee8 <__cxa_atexit@plt+0x31120> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 348d4 <__cxa_atexit@plt+0x28b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3cec4 <__cxa_atexit@plt+0x310fc> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 3cebc <__cxa_atexit@plt+0x310f4> │ │ │ │ - ldr lr, [pc, #144] @ 3cee4 <__cxa_atexit@plt+0x3111c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r0, r1, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 3d13c <__cxa_atexit@plt+0x31374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 3cefc <__cxa_atexit@plt+0x31134> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #40] @ 3ceec <__cxa_atexit@plt+0x31124> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3, #-52]! @ 0xffffffcc │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r5, r7, #192, 12 @ 0xc000000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andseq r5, r7, #108, 16 @ 0x6c0000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r9, r2, #200, 30 @ 0x320 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3cf50 <__cxa_atexit@plt+0x31188> │ │ │ │ - ldr lr, [pc, #64] @ 3cf68 <__cxa_atexit@plt+0x311a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 3d13c <__cxa_atexit@plt+0x31374> │ │ │ │ - ldr r3, [pc, #20] @ 3cf6c <__cxa_atexit@plt+0x311a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r5, r7, #236, 10 @ 0x3b000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r9, r2, #88, 30 @ 0x160 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3cfc0 <__cxa_atexit@plt+0x311f8> │ │ │ │ - ldr lr, [pc, #60] @ 3cfd8 <__cxa_atexit@plt+0x31210> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 3d13c <__cxa_atexit@plt+0x31374> │ │ │ │ - ldr r3, [pc, #20] @ 3cfdc <__cxa_atexit@plt+0x31214> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r5, r7, #120, 10 @ 0x1e000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r9, r2, #232, 28 @ 0xe80 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3d030 <__cxa_atexit@plt+0x31268> │ │ │ │ - ldr lr, [pc, #60] @ 3d048 <__cxa_atexit@plt+0x31280> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 3d13c <__cxa_atexit@plt+0x31374> │ │ │ │ - ldr r3, [pc, #20] @ 3d04c <__cxa_atexit@plt+0x31284> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r5, r7, #8, 10 @ 0x2000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r9, r2, #120, 28 @ 0x780 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3d0a0 <__cxa_atexit@plt+0x312d8> │ │ │ │ - ldr lr, [pc, #60] @ 3d0b8 <__cxa_atexit@plt+0x312f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 3d13c <__cxa_atexit@plt+0x31374> │ │ │ │ - ldr r3, [pc, #20] @ 3d0bc <__cxa_atexit@plt+0x312f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r5, r7, #152, 8 @ 0x98000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r9, r2, #8, 28 @ 0x80 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r3, r3, #0, 18 │ │ │ │ + andeq r3, r3, #48, 18 @ 0xc0000 │ │ │ │ + andeq r3, r3, #48, 18 @ 0xc0000 │ │ │ │ + andeq r3, r3, #0, 18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3d110 <__cxa_atexit@plt+0x31348> │ │ │ │ - ldr lr, [pc, #60] @ 3d128 <__cxa_atexit@plt+0x31360> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 3d13c <__cxa_atexit@plt+0x31374> │ │ │ │ - ldr r3, [pc, #20] @ 3d12c <__cxa_atexit@plt+0x31364> │ │ │ │ + ldr r2, [pc, #36] @ 34910 <__cxa_atexit@plt+0x28b48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 34914 <__cxa_atexit@plt+0x28b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r5, r7, #40, 8 @ 0x28000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r9, r2, #152, 26 @ 0x2600 │ │ │ │ - andeq r7, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r3, r3, #228, 16 @ 0xe40000 │ │ │ │ + andeq r3, r3, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3d224 <__cxa_atexit@plt+0x3145c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #48]! @ 0x30 │ │ │ │ - ldr r1, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r3, #-16] │ │ │ │ - ldr lr, [r3, #-4] │ │ │ │ - add r1, r7, r1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 3d1dc <__cxa_atexit@plt+0x31414> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [pc, #200] @ 3d24c <__cxa_atexit@plt+0x31484> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3d23c <__cxa_atexit@plt+0x31474> │ │ │ │ - ldr r3, [pc, #172] @ 3d250 <__cxa_atexit@plt+0x31488> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #28]! │ │ │ │ - stmib r7, {r0, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3d214 <__cxa_atexit@plt+0x3144c> │ │ │ │ - ldr r7, [pc, #140] @ 3d254 <__cxa_atexit@plt+0x3148c> │ │ │ │ + bcc 34950 <__cxa_atexit@plt+0x28b88> │ │ │ │ + ldr r3, [pc, #40] @ 34968 <__cxa_atexit@plt+0x28ba0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3496c <__cxa_atexit@plt+0x28ba4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [pc, #100] @ 3d248 <__cxa_atexit@plt+0x31480> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - str r0, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 3d204 <__cxa_atexit@plt+0x3143c> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b 3d268 <__cxa_atexit@plt+0x314a0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ + andseq sp, r7, #4, 26 @ 0x100 │ │ │ │ + andeq r3, r3, #160, 16 @ 0xa00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 349e4 <__cxa_atexit@plt+0x28c1c> │ │ │ │ + ldr r3, [pc, #100] @ 349f4 <__cxa_atexit@plt+0x28c2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 349c0 <__cxa_atexit@plt+0x28bf8> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 349d0 <__cxa_atexit@plt+0x28c08> │ │ │ │ + ldr r7, [r8, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 3d258 <__cxa_atexit@plt+0x31490> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ + ldr r7, [pc, #36] @ 349fc <__cxa_atexit@plt+0x28c34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 349f8 <__cxa_atexit@plt+0x28c30> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andseq r5, r7, #236, 4 @ 0xc000000e │ │ │ │ - @ instruction: 0xfffff334 │ │ │ │ - @ instruction: 0xfffff344 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - andeq r9, r2, #108, 24 @ 0x6c00 │ │ │ │ - andeq pc, r0, ip, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3d344 <__cxa_atexit@plt+0x3157c> │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 3d3d8 <__cxa_atexit@plt+0x31610> │ │ │ │ - ldr r1, [pc, #392] @ 3d424 <__cxa_atexit@plt+0x3165c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r2, [pc, #368] @ 3d428 <__cxa_atexit@plt+0x31660> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #360] @ 3d42c <__cxa_atexit@plt+0x31664> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r3, #82 @ 0x52 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - ldr r1, [pc, #324] @ 3d430 <__cxa_atexit@plt+0x31668> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #284] @ 3d434 <__cxa_atexit@plt+0x3166c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r3, r3, #24, 16 @ 0x180000 │ │ │ │ + andseq sp, r7, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 34a30 <__cxa_atexit@plt+0x28c68> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 3d3e0 <__cxa_atexit@plt+0x31618> │ │ │ │ - ldr r2, [pc, #184] @ 3d410 <__cxa_atexit@plt+0x31648> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, sl} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r6, r5, #8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 3d3f4 <__cxa_atexit@plt+0x3162c> │ │ │ │ - ldr lr, [pc, #160] @ 3d414 <__cxa_atexit@plt+0x3164c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #156] @ 3d418 <__cxa_atexit@plt+0x31650> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldmib r7, {r0, r6} │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #28]! │ │ │ │ - str r6, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3d3c4 <__cxa_atexit@plt+0x315fc> │ │ │ │ - ldr r7, [pc, #112] @ 3d41c <__cxa_atexit@plt+0x31654> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r3, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #12] @ 34a44 <__cxa_atexit@plt+0x28c7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - b 3d3e4 <__cxa_atexit@plt+0x3161c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #36] @ 3d420 <__cxa_atexit@plt+0x31658> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ + andseq sp, r7, #0, 20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 34a80 <__cxa_atexit@plt+0x28cb8> │ │ │ │ + ldr r3, [pc, #40] @ 34a98 <__cxa_atexit@plt+0x28cd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 34a9c <__cxa_atexit@plt+0x28cd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq r5, r7, #24, 2 │ │ │ │ - @ instruction: 0xfffff164 │ │ │ │ - andseq r5, r7, #56, 2 │ │ │ │ - @ instruction: 0xfffff160 │ │ │ │ - andseq r5, r7, #184 @ 0xb8 │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - andseq r5, r7, #80, 2 │ │ │ │ - andseq r5, r7, #48, 2 │ │ │ │ - @ instruction: 0xfffff6fc │ │ │ │ - andseq r5, r7, #4, 4 @ 0x40000000 │ │ │ │ - andeq r9, r2, #140, 20 @ 0x8c000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3d4dc <__cxa_atexit@plt+0x31714> │ │ │ │ - ldr r2, [pc, #136] @ 3d4e4 <__cxa_atexit@plt+0x3171c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3d4c0 <__cxa_atexit@plt+0x316f8> │ │ │ │ - ldr r2, [pc, #104] @ 3d4e8 <__cxa_atexit@plt+0x31720> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3d4c0 <__cxa_atexit@plt+0x316f8> │ │ │ │ - ldr r3, [pc, #84] @ 3d4ec <__cxa_atexit@plt+0x31724> │ │ │ │ + andseq sp, r7, #216, 22 @ 0x36000 │ │ │ │ + andeq r3, r3, #144, 14 @ 0x2400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 34b18 <__cxa_atexit@plt+0x28d50> │ │ │ │ + ldr r3, [pc, #104] @ 34b28 <__cxa_atexit@plt+0x28d60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 3d4cc <__cxa_atexit@plt+0x31704> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - b 3cbb8 <__cxa_atexit@plt+0x30df0> │ │ │ │ + beq 34af0 <__cxa_atexit@plt+0x28d28> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 34b00 <__cxa_atexit@plt+0x28d38> │ │ │ │ + ldr r7, [r8, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 34b30 <__cxa_atexit@plt+0x28d68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 34b2c <__cxa_atexit@plt+0x28d64> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r9, r2, #216, 18 @ 0x360000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 3d560 <__cxa_atexit@plt+0x31798> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3d548 <__cxa_atexit@plt+0x31780> │ │ │ │ - ldr r3, [pc, #72] @ 3d564 <__cxa_atexit@plt+0x3179c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3d550 <__cxa_atexit@plt+0x31788> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 3cbb8 <__cxa_atexit@plt+0x30df0> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r3, r3, #4, 14 @ 0x100000 │ │ │ │ + andseq sp, r7, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 34b64 <__cxa_atexit@plt+0x28d9c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #16] @ 34b7c <__cxa_atexit@plt+0x28db4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r9, r2, #96, 18 @ 0x180000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 3d5c0 <__cxa_atexit@plt+0x317f8> │ │ │ │ + andseq sp, r7, #132, 16 @ 0x840000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 34bf4 <__cxa_atexit@plt+0x28e2c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 34c10 <__cxa_atexit@plt+0x28e48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 34c14 <__cxa_atexit@plt+0x28e4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 34c00 <__cxa_atexit@plt+0x28e38> │ │ │ │ + ldr r3, [pc, #72] @ 34c18 <__cxa_atexit@plt+0x28e50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 3d5b0 <__cxa_atexit@plt+0x317e8> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 3cbb8 <__cxa_atexit@plt+0x30df0> │ │ │ │ + beq 34be4 <__cxa_atexit@plt+0x28e1c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r9, r2, #4, 18 @ 0x10000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3cbb8 <__cxa_atexit@plt+0x30df0> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3d694 <__cxa_atexit@plt+0x318cc> │ │ │ │ - ldr r2, [pc, #172] @ 3d6b0 <__cxa_atexit@plt+0x318e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3d688 <__cxa_atexit@plt+0x318c0> │ │ │ │ - ldr r2, [pc, #140] @ 3d6b4 <__cxa_atexit@plt+0x318ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3d688 <__cxa_atexit@plt+0x318c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 3d69c <__cxa_atexit@plt+0x318d4> │ │ │ │ - ldr r1, [pc, #104] @ 3d6b8 <__cxa_atexit@plt+0x318f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 3d6bc <__cxa_atexit@plt+0x318f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 34c1c <__cxa_atexit@plt+0x28e54> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r9, r2, #44, 12 @ 0x2c00000 │ │ │ │ - andseq r4, r7, #24, 28 @ 0x180 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 3d744 <__cxa_atexit@plt+0x3197c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3d72c <__cxa_atexit@plt+0x31964> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3d734 <__cxa_atexit@plt+0x3196c> │ │ │ │ - ldr r2, [pc, #80] @ 3d748 <__cxa_atexit@plt+0x31980> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 3d74c <__cxa_atexit@plt+0x31984> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r9, r2, #132, 10 @ 0x21000000 │ │ │ │ - andseq r4, r7, #112, 26 @ 0x1c00 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andseq sp, r7, #64, 16 @ 0x400000 │ │ │ │ + andseq sp, r7, #84, 16 @ 0x540000 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + andeq r3, r3, #140, 8 @ 0x8c000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 34c7c <__cxa_atexit@plt+0x28eb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3d7a4 <__cxa_atexit@plt+0x319dc> │ │ │ │ - ldr r2, [pc, #60] @ 3d7b0 <__cxa_atexit@plt+0x319e8> │ │ │ │ + bcc 34c88 <__cxa_atexit@plt+0x28ec0> │ │ │ │ + ldr r2, [pc, #72] @ 34c98 <__cxa_atexit@plt+0x28ed0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 3d7b4 <__cxa_atexit@plt+0x319ec> │ │ │ │ + ldr r1, [pc, #68] @ 34c9c <__cxa_atexit@plt+0x28ed4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andseq sp, r7, #144, 14 @ 0x2400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 34d38 <__cxa_atexit@plt+0x28f70> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 34d40 <__cxa_atexit@plt+0x28f78> │ │ │ │ + ldr lr, [pc, #144] @ 34d68 <__cxa_atexit@plt+0x28fa0> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r7, [pc, #128] @ 34d6c <__cxa_atexit@plt+0x28fa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + add lr, r1, #8 │ │ │ │ + stm lr, {r0, r8, r9} │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 34d54 <__cxa_atexit@plt+0x28f8c> │ │ │ │ + ldr r2, [pc, #92] @ 34d70 <__cxa_atexit@plt+0x28fa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 34d28 <__cxa_atexit@plt+0x28f60> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r1 │ │ │ │ + b 34d48 <__cxa_atexit@plt+0x28f80> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 34d74 <__cxa_atexit@plt+0x28fac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andseq sp, r7, #24, 14 @ 0x600000 │ │ │ │ + @ instruction: 0xfffffab8 │ │ │ │ + andeq r3, r3, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 34dc8 <__cxa_atexit@plt+0x29000> │ │ │ │ + ldr r3, [pc, #64] @ 34de0 <__cxa_atexit@plt+0x29018> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 34de4 <__cxa_atexit@plt+0x2901c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + stmib r7, {r3, r8, sl} │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 34de8 <__cxa_atexit@plt+0x29020> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r9, r2, #8, 10 @ 0x2000000 │ │ │ │ - andseq r4, r7, #244, 24 @ 0xf400 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andseq sp, r7, #164, 16 @ 0xa40000 │ │ │ │ + andeq r3, r3, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3d85c <__cxa_atexit@plt+0x31a94> │ │ │ │ - ldr r2, [pc, #160] @ 3d878 <__cxa_atexit@plt+0x31ab0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3d840 <__cxa_atexit@plt+0x31a78> │ │ │ │ - ldr r2, [pc, #132] @ 3d87c <__cxa_atexit@plt+0x31ab4> │ │ │ │ + bhi 34e28 <__cxa_atexit@plt+0x29060> │ │ │ │ + ldr r2, [pc, #60] @ 34e44 <__cxa_atexit@plt+0x2907c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 34e30 <__cxa_atexit@plt+0x29068> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 34e84 <__cxa_atexit@plt+0x290bc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 34e48 <__cxa_atexit@plt+0x29080> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r7, #224, 10 @ 0x38000000 │ │ │ │ + andeq r3, r3, #4, 8 @ 0x4000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 34e70 <__cxa_atexit@plt+0x290a8> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 34e84 <__cxa_atexit@plt+0x290bc> │ │ │ │ + ldr r7, [pc, #8] @ 34e80 <__cxa_atexit@plt+0x290b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r3, r3, #196, 6 @ 0x10000003 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #220] @ 34f6c <__cxa_atexit@plt+0x291a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5] │ │ │ │ + ldr r1, [pc, #216] @ 34f70 <__cxa_atexit@plt+0x291a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 34f2c <__cxa_atexit@plt+0x29164> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 34f38 <__cxa_atexit@plt+0x29170> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 3d850 <__cxa_atexit@plt+0x31a88> │ │ │ │ + beq 34f4c <__cxa_atexit@plt+0x29184> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 34e98 <__cxa_atexit@plt+0x290d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 3d864 <__cxa_atexit@plt+0x31a9c> │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - ldr r1, [pc, #88] @ 3d880 <__cxa_atexit@plt+0x31ab8> │ │ │ │ + bcc 34f58 <__cxa_atexit@plt+0x29190> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #124] @ 34f78 <__cxa_atexit@plt+0x291b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #108] @ 34f7c <__cxa_atexit@plt+0x291b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - str r7, [r5] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 34f74 <__cxa_atexit@plt+0x291ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r4, r7, #12, 26 @ 0x300 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andseq sp, r7, #192, 8 @ 0xc0000000 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andseq sp, r7, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #104] @ 3d900 <__cxa_atexit@plt+0x31b38> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3501c <__cxa_atexit@plt+0x29254> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #176] @ 35058 <__cxa_atexit@plt+0x29290> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 3d8e8 <__cxa_atexit@plt+0x31b20> │ │ │ │ + beq 35030 <__cxa_atexit@plt+0x29268> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 3503c <__cxa_atexit@plt+0x29274> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 3d8f0 <__cxa_atexit@plt+0x31b28> │ │ │ │ - ldmib r5, {r1, r8, sl} │ │ │ │ - ldr r0, [pc, #56] @ 3d904 <__cxa_atexit@plt+0x31b3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ + bcc 35044 <__cxa_atexit@plt+0x2927c> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #116] @ 35060 <__cxa_atexit@plt+0x29298> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #100] @ 35064 <__cxa_atexit@plt+0x2929c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 3505c <__cxa_atexit@plt+0x29294> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 34e84 <__cxa_atexit@plt+0x290bc> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r4, r7, #104, 24 @ 0x6800 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andseq sp, r7, #220, 6 @ 0x70000003 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + andseq sp, r7, #236, 6 @ 0xb0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3d944 <__cxa_atexit@plt+0x31b7c> │ │ │ │ - ldr r2, [pc, #36] @ 3d950 <__cxa_atexit@plt+0x31b88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #3 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r7, #8, 24 @ 0x800 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3d984 <__cxa_atexit@plt+0x31bbc> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r9, r2, #124, 10 @ 0x1f000000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrb r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 3dac8 <__cxa_atexit@plt+0x31d00> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r3, #125 @ 0x7d │ │ │ │ - bne 3da38 <__cxa_atexit@plt+0x31c70> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5] │ │ │ │ - mov r1, #125 @ 0x7d │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 350d4 <__cxa_atexit@plt+0x2930c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 3dadc <__cxa_atexit@plt+0x31d14> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-8]! │ │ │ │ - ldr ip, [r1, #-12] │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r0, [ip, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 3da88 <__cxa_atexit@plt+0x31cc0> │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - ldr r5, [pc, #280] @ 3db3c <__cxa_atexit@plt+0x31d74> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - sub r3, r5, #20 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - mov r1, r5 │ │ │ │ - str sl, [r1, #-8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3dafc <__cxa_atexit@plt+0x31d34> │ │ │ │ - ldr r7, [pc, #196] @ 3db20 <__cxa_atexit@plt+0x31d58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #192] @ 3db24 <__cxa_atexit@plt+0x31d5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 3dab8 <__cxa_atexit@plt+0x31cf0> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 44614 <__cxa_atexit@plt+0x3884c> │ │ │ │ - ldr r0, [pc, #160] @ 3db30 <__cxa_atexit@plt+0x31d68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #156] @ 3db34 <__cxa_atexit@plt+0x31d6c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 350e0 <__cxa_atexit@plt+0x29318> │ │ │ │ + ldr r1, [pc, #76] @ 350f0 <__cxa_atexit@plt+0x29328> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 350f4 <__cxa_atexit@plt+0x2932c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 3db38 <__cxa_atexit@plt+0x31d70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 34e84 <__cxa_atexit@plt+0x290bc> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - ldr r7, [pc, #36] @ 3db28 <__cxa_atexit@plt+0x31d60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 3db2c <__cxa_atexit@plt+0x31d64> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x00006bb4 │ │ │ │ - andseq r4, r7, #164, 18 @ 0x290000 │ │ │ │ - andeq r9, r2, #68, 8 @ 0x44000000 │ │ │ │ - andseq r4, r7, #252, 16 @ 0xfc0000 │ │ │ │ - andeq r9, r2, #236, 2 @ 0x3b │ │ │ │ - andseq r4, r7, #216, 18 @ 0x360000 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r4, r7, #28, 20 @ 0x1c000 │ │ │ │ - andeq r8, r2, #124, 28 @ 0x7c0 │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3dbec <__cxa_atexit@plt+0x31e24> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r0, [lr, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 3dbbc <__cxa_atexit@plt+0x31df4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [pc, #112] @ 3dc14 <__cxa_atexit@plt+0x31e4c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #137 @ 0x89 │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r0, [pc, #68] @ 3dc08 <__cxa_atexit@plt+0x31e40> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #64] @ 3dc0c <__cxa_atexit@plt+0x31e44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 3dc10 <__cxa_atexit@plt+0x31e48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r9, r2, #184 @ 0xb8 │ │ │ │ - andseq r4, r7, #164, 16 @ 0xa40000 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andseq r4, r7, #156, 16 @ 0x9c0000 │ │ │ │ - andeq r9, r2, #216, 4 @ 0x8000000d │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + andseq sp, r7, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3dcd4 <__cxa_atexit@plt+0x31f0c> │ │ │ │ - ldr r2, [pc, #160] @ 3dcdc <__cxa_atexit@plt+0x31f14> │ │ │ │ + bhi 35130 <__cxa_atexit@plt+0x29368> │ │ │ │ + ldr r3, [pc, #40] @ 35144 <__cxa_atexit@plt+0x2937c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 35148 <__cxa_atexit@plt+0x29380> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3dca8 <__cxa_atexit@plt+0x31ee0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 3dce0 <__cxa_atexit@plt+0x31f18> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3dcb4 <__cxa_atexit@plt+0x31eec> │ │ │ │ - ldr r7, [pc, #96] @ 3dce4 <__cxa_atexit@plt+0x31f1c> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r7, [pc, #20] @ 3514c <__cxa_atexit@plt+0x29384> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3dcc4 <__cxa_atexit@plt+0x31efc> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 3d984 <__cxa_atexit@plt+0x31bbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r9, r2, #12, 4 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 3dd5c <__cxa_atexit@plt+0x31f94> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r3, r3, #244 @ 0xf4 │ │ │ │ + andeq r3, r3, #20, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 35174 <__cxa_atexit@plt+0x293ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 351c4 <__cxa_atexit@plt+0x293fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ + str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3dd44 <__cxa_atexit@plt+0x31f7c> │ │ │ │ - ldr r7, [pc, #64] @ 3dd60 <__cxa_atexit@plt+0x31f98> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 351b0 <__cxa_atexit@plt+0x293e8> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 34e84 <__cxa_atexit@plt+0x290bc> │ │ │ │ + ldr r7, [pc, #16] @ 351c8 <__cxa_atexit@plt+0x29400> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3dd50 <__cxa_atexit@plt+0x31f88> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3d984 <__cxa_atexit@plt+0x31bbc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r9, r2, #144, 2 @ 0x24 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 3ddb0 <__cxa_atexit@plt+0x31fe8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r3, r3, #132 @ 0x84 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 351f0 <__cxa_atexit@plt+0x29428> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3dda4 <__cxa_atexit@plt+0x31fdc> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3d984 <__cxa_atexit@plt+0x31bbc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r9, r2, #64, 2 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 3d984 <__cxa_atexit@plt+0x31bbc> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3de28 <__cxa_atexit@plt+0x32060> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 3de3c <__cxa_atexit@plt+0x32074> │ │ │ │ + bcc 3527c <__cxa_atexit@plt+0x294b4> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r1, r7 │ │ │ │ + bne 35248 <__cxa_atexit@plt+0x29480> │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 35264 <__cxa_atexit@plt+0x2949c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #76] @ 35288 <__cxa_atexit@plt+0x294c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 3528c <__cxa_atexit@plt+0x294c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 35290 <__cxa_atexit@plt+0x294c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r4, r7, #232, 12 @ 0xe800000 │ │ │ │ - andeq r9, r2, #176 @ 0xb0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 3defc <__cxa_atexit@plt+0x32134> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 3df04 <__cxa_atexit@plt+0x3213c> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 3deb0 <__cxa_atexit@plt+0x320e8> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 3df28 <__cxa_atexit@plt+0x32160> │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq sp, r7, #20, 8 @ 0x14000000 │ │ │ │ + andseq sp, r7, #4, 8 @ 0x4000000 │ │ │ │ + andeq r2, r3, #212, 30 @ 0x350 │ │ │ │ + andeq r2, r3, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 352e8 <__cxa_atexit@plt+0x29520> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 352e0 <__cxa_atexit@plt+0x29518> │ │ │ │ + ldr r8, [pc, #40] @ 352f0 <__cxa_atexit@plt+0x29528> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 352f4 <__cxa_atexit@plt+0x2952c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 3df20 <__cxa_atexit@plt+0x32158> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 3df24 <__cxa_atexit@plt+0x3215c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 3df0c <__cxa_atexit@plt+0x32144> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1859f6c <__cxa_atexit@plt+0x184e1a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r4, r7, #156, 10 @ 0x27000000 │ │ │ │ - andeq r8, r2, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 3df70 <__cxa_atexit@plt+0x321a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3df68 <__cxa_atexit@plt+0x321a0> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3d984 <__cxa_atexit@plt+0x31bbc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [sp, #121]! @ 0x79 │ │ │ │ + andseq sp, r7, #20, 2 │ │ │ │ + andeq r2, r3, #80, 30 @ 0x140 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 3534c <__cxa_atexit@plt+0x29584> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 35344 <__cxa_atexit@plt+0x2957c> │ │ │ │ + ldr r8, [pc, #40] @ 35354 <__cxa_atexit@plt+0x2958c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 35358 <__cxa_atexit@plt+0x29590> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1859f6c <__cxa_atexit@plt+0x184e1a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r8, r2, #128, 30 @ 0x200 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3d984 <__cxa_atexit@plt+0x31bbc> │ │ │ │ - andeq r8, r2, #84, 30 @ 0x150 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [sp, #84]! @ 0x54 │ │ │ │ + andseq sp, r7, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3dfe0 <__cxa_atexit@plt+0x32218> │ │ │ │ - ldr r2, [pc, #40] @ 3dfe8 <__cxa_atexit@plt+0x32220> │ │ │ │ + bhi 35394 <__cxa_atexit@plt+0x295cc> │ │ │ │ + ldr r2, [pc, #36] @ 3539c <__cxa_atexit@plt+0x295d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r1, [pc, #32] @ 353a0 <__cxa_atexit@plt+0x295d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r2, r3, #160, 28 @ 0xa00 │ │ │ │ + andseq sp, r7, #104 @ 0x68 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 353e8 <__cxa_atexit@plt+0x29620> │ │ │ │ + ldr r7, [pc, #52] @ 353fc <__cxa_atexit@plt+0x29634> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 353dc <__cxa_atexit@plt+0x29614> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r8, r2, #8, 30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 3e030 <__cxa_atexit@plt+0x32268> │ │ │ │ + ldr r7, [pc, #16] @ 35400 <__cxa_atexit@plt+0x29638> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3e024 <__cxa_atexit@plt+0x3225c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3de50 <__cxa_atexit@plt+0x32088> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r8, r2, #192, 28 @ 0xc00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3de50 <__cxa_atexit@plt+0x32088> │ │ │ │ - andeq r8, r2, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r3, r3, #220, 2 @ 0x37 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr lr, [pc, #204] @ 354e4 <__cxa_atexit@plt+0x2971c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #200] @ 354e8 <__cxa_atexit@plt+0x29720> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #196] @ 354ec <__cxa_atexit@plt+0x29724> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 35498 <__cxa_atexit@plt+0x296d0> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #6 │ │ │ │ + bne 354bc <__cxa_atexit@plt+0x296f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, r2 │ │ │ │ + add r3, r0, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 354d4 <__cxa_atexit@plt+0x2970c> │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + mov r3, r0 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r3, [r0, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + add r2, r2, #20 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 35428 <__cxa_atexit@plt+0x29660> │ │ │ │ + add r6, r6, r2 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r0, [r7, #-2]! │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 354bc <__cxa_atexit@plt+0x296f4> │ │ │ │ + ldr r3, [pc, #72] @ 354f0 <__cxa_atexit@plt+0x29728> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r7, [pc, #44] @ 354f4 <__cxa_atexit@plt+0x2972c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffff0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andseq sp, r7, #44, 4 @ 0xc0000002 │ │ │ │ + andeq r2, r3, #124, 26 @ 0x1f00 │ │ │ │ + andseq ip, r7, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3e0f4 <__cxa_atexit@plt+0x3232c> │ │ │ │ - ldr r2, [pc, #132] @ 3e0fc <__cxa_atexit@plt+0x32334> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e0d8 <__cxa_atexit@plt+0x32310> │ │ │ │ - ldr r2, [pc, #100] @ 3e100 <__cxa_atexit@plt+0x32338> │ │ │ │ + bhi 35530 <__cxa_atexit@plt+0x29768> │ │ │ │ + ldr r2, [pc, #36] @ 35538 <__cxa_atexit@plt+0x29770> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e0d8 <__cxa_atexit@plt+0x32310> │ │ │ │ - ldr r3, [pc, #80] @ 3e104 <__cxa_atexit@plt+0x3233c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3e0e4 <__cxa_atexit@plt+0x3231c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #32] @ 3553c <__cxa_atexit@plt+0x29774> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r2, r3, #4, 26 @ 0x100 │ │ │ │ + andseq ip, r7, #204, 28 @ 0xcc0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 35584 <__cxa_atexit@plt+0x297bc> │ │ │ │ + ldr r7, [pc, #52] @ 35598 <__cxa_atexit@plt+0x297d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 35578 <__cxa_atexit@plt+0x297b0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 355a8 <__cxa_atexit@plt+0x297e0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 3559c <__cxa_atexit@plt+0x297d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r8, r2, #248, 18 @ 0x3e0000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 3e174 <__cxa_atexit@plt+0x323ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r3, r3, #68 @ 0x44 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr lr, [pc, #204] @ 35680 <__cxa_atexit@plt+0x298b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #200] @ 35684 <__cxa_atexit@plt+0x298bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #196] @ 35688 <__cxa_atexit@plt+0x298c0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 35634 <__cxa_atexit@plt+0x2986c> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #6 │ │ │ │ + bne 35658 <__cxa_atexit@plt+0x29890> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, r2 │ │ │ │ + add r3, r0, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 35670 <__cxa_atexit@plt+0x298a8> │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + mov r3, r0 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r3, [r0, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + add r2, r2, #20 │ │ │ │ tst r7, #3 │ │ │ │ - beq 3e15c <__cxa_atexit@plt+0x32394> │ │ │ │ - ldr r3, [pc, #68] @ 3e178 <__cxa_atexit@plt+0x323b0> │ │ │ │ + bne 355c4 <__cxa_atexit@plt+0x297fc> │ │ │ │ + add r6, r6, r2 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r0, [r7, #-2]! │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 35658 <__cxa_atexit@plt+0x29890> │ │ │ │ + ldr r3, [pc, #72] @ 3568c <__cxa_atexit@plt+0x298c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3e164 <__cxa_atexit@plt+0x3239c> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r7, [pc, #44] @ 35690 <__cxa_atexit@plt+0x298c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffff0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andseq sp, r7, #144 @ 0x90 │ │ │ │ + andeq r2, r3, #136, 30 @ 0x220 │ │ │ │ + andseq ip, r7, #156, 26 @ 0x2700 │ │ │ │ + andeq r2, r3, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 35704 <__cxa_atexit@plt+0x2993c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 356fc <__cxa_atexit@plt+0x29934> │ │ │ │ + ldr r3, [pc, #68] @ 3570c <__cxa_atexit@plt+0x29944> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 35710 <__cxa_atexit@plt+0x29948> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ 35714 <__cxa_atexit@plt+0x2994c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #44] @ 35718 <__cxa_atexit@plt+0x29950> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r8, r2, #132, 18 @ 0x210000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 3e1d0 <__cxa_atexit@plt+0x32408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ + andeq r2, r3, #244, 22 @ 0x3d000 │ │ │ │ + andseq ip, r7, #20, 26 @ 0x500 │ │ │ │ + andseq ip, r7, #212, 28 @ 0xd40 │ │ │ │ + andseq ip, r7, #20, 26 @ 0x500 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 35780 <__cxa_atexit@plt+0x299b8> │ │ │ │ + ldr r2, [pc, #96] @ 3579c <__cxa_atexit@plt+0x299d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3578c <__cxa_atexit@plt+0x299c4> │ │ │ │ + ldr r5, [pc, #72] @ 357a0 <__cxa_atexit@plt+0x299d8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 3e1c0 <__cxa_atexit@plt+0x323f8> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + beq 35770 <__cxa_atexit@plt+0x299a8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r8, r2, #44, 18 @ 0xb0000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r8, r2, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 357a4 <__cxa_atexit@plt+0x299dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r7, #172, 24 @ 0xac00 │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + andeq r2, r3, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 35800 <__cxa_atexit@plt+0x29a38> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3580c <__cxa_atexit@plt+0x29a44> │ │ │ │ + ldr r1, [pc, #68] @ 3581c <__cxa_atexit@plt+0x29a54> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #64] @ 35820 <__cxa_atexit@plt+0x29a58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andseq ip, r7, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3e240 <__cxa_atexit@plt+0x32478> │ │ │ │ - ldr r2, [pc, #52] @ 3e24c <__cxa_atexit@plt+0x32484> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 358a8 <__cxa_atexit@plt+0x29ae0> │ │ │ │ + ldr r2, [pc, #112] @ 358b0 <__cxa_atexit@plt+0x29ae8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 358b4 <__cxa_atexit@plt+0x29aec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 3e238 <__cxa_atexit@plt+0x32470> │ │ │ │ - b 3e25c <__cxa_atexit@plt+0x32494> │ │ │ │ + beq 35888 <__cxa_atexit@plt+0x29ac0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 35894 <__cxa_atexit@plt+0x29acc> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r8, r2, #8, 22 @ 0x2000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 3e308 <__cxa_atexit@plt+0x32540> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e2e8 <__cxa_atexit@plt+0x32520> │ │ │ │ - ldr r3, [pc, #144] @ 3e30c <__cxa_atexit@plt+0x32544> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [pc, #128] @ 3e310 <__cxa_atexit@plt+0x32548> │ │ │ │ + ldr r7, [pc, #28] @ 358b8 <__cxa_atexit@plt+0x29af0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e2e8 <__cxa_atexit@plt+0x32520> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3e2f0 <__cxa_atexit@plt+0x32528> │ │ │ │ - ldr lr, [pc, #104] @ 3e318 <__cxa_atexit@plt+0x32550> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #100] @ 3e31c <__cxa_atexit@plt+0x32554> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #10 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andseq ip, r7, #156, 22 @ 0x27000 │ │ │ │ + andseq ip, r7, #156, 22 @ 0x27000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 358ec <__cxa_atexit@plt+0x29b24> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 3e314 <__cxa_atexit@plt+0x3254c> │ │ │ │ + ldr r7, [pc, #12] @ 35900 <__cxa_atexit@plt+0x29b38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r7, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 35950 <__cxa_atexit@plt+0x29b88> │ │ │ │ + ldr r2, [pc, #80] @ 35970 <__cxa_atexit@plt+0x29ba8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 35958 <__cxa_atexit@plt+0x29b90> │ │ │ │ + ldr r3, [pc, #60] @ 35978 <__cxa_atexit@plt+0x29bb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 3597c <__cxa_atexit@plt+0x29bb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 35974 <__cxa_atexit@plt+0x29bac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r7, #200, 20 @ 0xc8000 │ │ │ │ + andeq r2, r3, #236, 16 @ 0xec0000 │ │ │ │ + @ instruction: 0xfffff818 │ │ │ │ + andeq r2, r3, #212, 16 @ 0xd40000 │ │ │ │ + andeq r2, r3, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 359dc <__cxa_atexit@plt+0x29c14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 359e8 <__cxa_atexit@plt+0x29c20> │ │ │ │ + ldr r5, [pc, #64] @ 359f8 <__cxa_atexit@plt+0x29c30> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #60] @ 359fc <__cxa_atexit@plt+0x29c34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andseq r4, r7, #168, 4 @ 0x8000000a │ │ │ │ - andseq r4, r7, #56, 4 @ 0x80000003 │ │ │ │ - andseq r4, r7, #192, 2 @ 0x30 │ │ │ │ - andseq r4, r7, #32, 4 │ │ │ │ - andeq r8, r2, #56, 20 @ 0x38000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq r2, r3, #220, 22 @ 0x37000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ 3e3c0 <__cxa_atexit@plt+0x325f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [pc, #124] @ 3e3c4 <__cxa_atexit@plt+0x325fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e3a0 <__cxa_atexit@plt+0x325d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 35aa4 <__cxa_atexit@plt+0x29cdc> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 3e3a8 <__cxa_atexit@plt+0x325e0> │ │ │ │ - ldr lr, [pc, #100] @ 3e3cc <__cxa_atexit@plt+0x32604> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #96] @ 3e3d0 <__cxa_atexit@plt+0x32608> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #10 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + bcc 35b2c <__cxa_atexit@plt+0x29d64> │ │ │ │ + ldr r8, [pc, #304] @ 35b60 <__cxa_atexit@plt+0x29d98> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #300] @ 35b64 <__cxa_atexit@plt+0x29d9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r1, r3, #18 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #284] @ 35b68 <__cxa_atexit@plt+0x29da0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #268] @ 35b6c <__cxa_atexit@plt+0x29da4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add sl, r1, #1 │ │ │ │ + sub r2, r3, #31 │ │ │ │ + ldr r8, [pc, #256] @ 35b70 <__cxa_atexit@plt+0x29da8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r3, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, #248] @ 35b74 <__cxa_atexit@plt+0x29dac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [pc, #244] @ 35b78 <__cxa_atexit@plt+0x29db0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7, r9, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 35b34 <__cxa_atexit@plt+0x29d6c> │ │ │ │ + ldr r2, [pc, #140] @ 35b44 <__cxa_atexit@plt+0x29d7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 35b48 <__cxa_atexit@plt+0x29d80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #132] @ 35b4c <__cxa_atexit@plt+0x29d84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r8, [pc, #104] @ 35b50 <__cxa_atexit@plt+0x29d88> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #100] @ 35b54 <__cxa_atexit@plt+0x29d8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r3, #31 │ │ │ │ + ldr r9, [pc, #88] @ 35b58 <__cxa_atexit@plt+0x29d90> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #84] @ 35b5c <__cxa_atexit@plt+0x29d94> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r7, sl, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 3e3c8 <__cxa_atexit@plt+0x32600> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + b 35b38 <__cxa_atexit@plt+0x29d70> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andseq r4, r7, #240, 2 @ 0x3c │ │ │ │ - andseq r4, r7, #128, 2 │ │ │ │ - andseq r4, r7, #8, 2 │ │ │ │ - andseq r4, r7, #104, 2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + andeq r2, r3, #232, 14 @ 0x3a00000 │ │ │ │ + andeq r2, r3, #204, 14 @ 0x3300000 │ │ │ │ + andseq ip, r7, #112, 22 @ 0x1c000 │ │ │ │ + andseq ip, r7, #16, 18 @ 0x40000 │ │ │ │ + andseq ip, r7, #236, 16 @ 0xec0000 │ │ │ │ + andseq ip, r7, #0, 18 │ │ │ │ + andeq r2, r3, #80, 16 @ 0x500000 │ │ │ │ + andeq r2, r3, #52, 16 @ 0x340000 │ │ │ │ + andseq ip, r7, #12, 24 @ 0xc00 │ │ │ │ + andseq ip, r7, #160, 18 @ 0x280000 │ │ │ │ + andseq ip, r7, #124, 18 @ 0x1f0000 │ │ │ │ + andseq ip, r7, #140, 18 @ 0x230000 │ │ │ │ + andseq ip, r7, #192, 22 @ 0x30000 │ │ │ │ + andeq r2, r3, #92, 20 @ 0x5c000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3e434 <__cxa_atexit@plt+0x3266c> │ │ │ │ - ldr lr, [pc, #72] @ 3e440 <__cxa_atexit@plt+0x32678> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #68] @ 3e444 <__cxa_atexit@plt+0x3267c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - sub r0, r6, #10 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ + bcc 35be4 <__cxa_atexit@plt+0x29e1c> │ │ │ │ + ldr r2, [pc, #76] @ 35bf4 <__cxa_atexit@plt+0x29e2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #72] @ 35bf8 <__cxa_atexit@plt+0x29e30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r1, [pc, #52] @ 35bfc <__cxa_atexit@plt+0x29e34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r7, r8, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r7, #120 @ 0x78 │ │ │ │ - andseq r4, r7, #216 @ 0xd8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + andseq ip, r7, #132, 20 @ 0x84000 │ │ │ │ + andeq r2, r3, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3e4ec <__cxa_atexit@plt+0x32724> │ │ │ │ - ldr r2, [pc, #160] @ 3e508 <__cxa_atexit@plt+0x32740> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3e4d0 <__cxa_atexit@plt+0x32708> │ │ │ │ - ldr r2, [pc, #132] @ 3e50c <__cxa_atexit@plt+0x32744> │ │ │ │ + bhi 35c78 <__cxa_atexit@plt+0x29eb0> │ │ │ │ + ldr r2, [pc, #96] @ 35c80 <__cxa_atexit@plt+0x29eb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e4e0 <__cxa_atexit@plt+0x32718> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 3e4f4 <__cxa_atexit@plt+0x3272c> │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - ldr r1, [pc, #88] @ 3e510 <__cxa_atexit@plt+0x32748> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 35c84 <__cxa_atexit@plt+0x29ebc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 35c58 <__cxa_atexit@plt+0x29e90> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 35c64 <__cxa_atexit@plt+0x29e9c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #44] @ 35c8c <__cxa_atexit@plt+0x29ec4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 35c6c <__cxa_atexit@plt+0x29ea4> │ │ │ │ + ldr r7, [pc, #28] @ 35c88 <__cxa_atexit@plt+0x29ec0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r4, r7, #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #104] @ 3e590 <__cxa_atexit@plt+0x327c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq ip, r7, #188, 14 @ 0x2f00000 │ │ │ │ + andeq r2, r3, #64, 10 @ 0x10000000 │ │ │ │ + andeq r2, r3, #112, 10 @ 0x1c000000 │ │ │ │ + andeq r2, r3, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 35cc8 <__cxa_atexit@plt+0x29f00> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e578 <__cxa_atexit@plt+0x327b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 3e580 <__cxa_atexit@plt+0x327b8> │ │ │ │ - ldmib r5, {r1, r8, sl} │ │ │ │ - ldr r0, [pc, #56] @ 3e594 <__cxa_atexit@plt+0x327cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #32] @ 35ccc <__cxa_atexit@plt+0x29f04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r3, r7, #124, 30 @ 0x1f0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3e5d4 <__cxa_atexit@plt+0x3280c> │ │ │ │ - ldr r2, [pc, #36] @ 3e5e0 <__cxa_atexit@plt+0x32818> │ │ │ │ + andeq r2, r3, #44, 10 @ 0xb000000 │ │ │ │ + andeq r2, r3, #0, 10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 35d1c <__cxa_atexit@plt+0x29f54> │ │ │ │ + ldr r2, [pc, #80] @ 35d3c <__cxa_atexit@plt+0x29f74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r3, r7, #28, 30 @ 0x70 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 35d24 <__cxa_atexit@plt+0x29f5c> │ │ │ │ + ldr r3, [pc, #60] @ 35d44 <__cxa_atexit@plt+0x29f7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 35d48 <__cxa_atexit@plt+0x29f80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 35d40 <__cxa_atexit@plt+0x29f78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3e614 <__cxa_atexit@plt+0x3284c> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r8, r2, #236, 16 @ 0xec0000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov ip, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3e7ac <__cxa_atexit@plt+0x329e4> │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r0, #93 @ 0x5d │ │ │ │ - bne 3e678 <__cxa_atexit@plt+0x328b0> │ │ │ │ - ldr r6, [r8, #15] │ │ │ │ - add r0, r9, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ - bge 3e71c <__cxa_atexit@plt+0x32954> │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ - stmda r5, {r1, r6} │ │ │ │ - str sl, [r5, #-8]! │ │ │ │ - ldr r6, [pc, #472] @ 3e838 <__cxa_atexit@plt+0x32a70> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r3, r6, #137 @ 0x89 │ │ │ │ - mov r6, ip │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r7, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r2, r3, #32, 10 @ 0x8000000 │ │ │ │ + @ instruction: 0xfffff44c │ │ │ │ + andeq r2, r3, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, ip, #44 @ 0x2c │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 3e7c4 <__cxa_atexit@plt+0x329fc> │ │ │ │ - ldr r0, [pc, #388] @ 3e828 <__cxa_atexit@plt+0x32a60> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #384] @ 3e82c <__cxa_atexit@plt+0x32a64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r1, r3, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - str r0, [ip, #4]! │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr lr, [r5] │ │ │ │ - str r7, [ip, #4] │ │ │ │ - str r7, [ip, #40] @ 0x28 │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #344] @ 3e830 <__cxa_atexit@plt+0x32a68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #328] @ 3e834 <__cxa_atexit@plt+0x32a6c> │ │ │ │ + add r6, r6, #124 @ 0x7c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 35e78 <__cxa_atexit@plt+0x2a0b0> │ │ │ │ + ldr r0, [pc, #284] @ 35e90 <__cxa_atexit@plt+0x2a0c8> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #8]! │ │ │ │ - str r6, [r5] │ │ │ │ - add r0, ip, #12 │ │ │ │ - stm r0, {r1, ip, lr} │ │ │ │ - str r7, [ip, #24] │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [ip, #28] │ │ │ │ - mov r7, #2 │ │ │ │ - str r7, [ip, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ - ldr r6, [pc, #248] @ 3e81c <__cxa_atexit@plt+0x32a54> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #220] @ 3e820 <__cxa_atexit@plt+0x32a58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e79c <__cxa_atexit@plt+0x329d4> │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r2, ip, #16 │ │ │ │ - cmp r6, r2 │ │ │ │ - bcc 3e7f8 <__cxa_atexit@plt+0x32a30> │ │ │ │ - ldr lr, [pc, #216] @ 3e83c <__cxa_atexit@plt+0x32a74> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r0, [pc, #200] @ 3e840 <__cxa_atexit@plt+0x32a78> │ │ │ │ + ldr r2, [pc, #280] @ 35e94 <__cxa_atexit@plt+0x2a0cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #276] @ 35e98 <__cxa_atexit@plt+0x2a0d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r7, #44]! @ 0x2c │ │ │ │ + sub r0, r6, #18 │ │ │ │ + str r2, [r7, #76] @ 0x4c │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #256] @ 35e9c <__cxa_atexit@plt+0x2a0d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r6, r2, #10 │ │ │ │ - str r6, [r5] │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ + sub r0, r6, #54 @ 0x36 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ + sub r0, r6, #31 │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [pc, #228] @ 35ea0 <__cxa_atexit@plt+0x2a0d8> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str fp, [r7, #60] @ 0x3c │ │ │ │ + str lr, [r7, #52] @ 0x34 │ │ │ │ + str r9, [r7, #44] @ 0x2c │ │ │ │ + sub lr, r6, #90 @ 0x5a │ │ │ │ + sub r9, r6, #67 @ 0x43 │ │ │ │ + ldr r1, [pc, #204] @ 35ea4 <__cxa_atexit@plt+0x2a0dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - stmib ip, {r0, r7, lr} │ │ │ │ - str r1, [ip, #16] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r6, ip │ │ │ │ + ldr r2, [pc, #196] @ 35ea8 <__cxa_atexit@plt+0x2a0e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + sub ip, r6, #103 @ 0x67 │ │ │ │ + str ip, [r7, #-8] │ │ │ │ + str r1, [r7, #-4] │ │ │ │ + sub ip, r6, #109 @ 0x6d │ │ │ │ + sub r1, r6, #119 @ 0x77 │ │ │ │ + ldr r3, [pc, #168] @ 35eac <__cxa_atexit@plt+0x2a0e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [pc, #164] @ 35eb0 <__cxa_atexit@plt+0x2a0e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r7, #-36] @ 0xffffffdc │ │ │ │ + str r3, [r7, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r7, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r7, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [pc, #140] @ 35eb4 <__cxa_atexit@plt+0x2a0ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-20] @ 0xffffffec │ │ │ │ + str ip, [r7, #-16] │ │ │ │ + str fp, [r7, #-12] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r3, [pc, #120] @ 35eb8 <__cxa_atexit@plt+0x2a0f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #36]! @ 0x24 │ │ │ │ + str r1, [r7, #56] @ 0x38 │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #100] @ 35ebc <__cxa_atexit@plt+0x2a0f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, r7, #16 │ │ │ │ + stm r0, {r1, r7, fp} │ │ │ │ + str r9, [r7, #28] │ │ │ │ + str lr, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 3e814 <__cxa_atexit@plt+0x32a4c> │ │ │ │ + ldr r7, [pc, #64] @ 35ec0 <__cxa_atexit@plt+0x2a0f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #60] @ 3e818 <__cxa_atexit@plt+0x32a50> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r3, #124 @ 0x7c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #1 │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 3e824 <__cxa_atexit@plt+0x32a5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r8, r2, #132, 14 @ 0x2100000 │ │ │ │ - andseq r3, r7, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andseq r3, r7, #244, 26 @ 0x3d00 │ │ │ │ - andseq r3, r7, #48, 26 @ 0xc00 │ │ │ │ - ldrdeq r6, [r0], -r8 │ │ │ │ - andseq r3, r7, #92, 26 @ 0x1700 │ │ │ │ - andeq r6, r0, r4, lsl #29 │ │ │ │ - andeq r6, r0, r0, lsr #25 │ │ │ │ - andseq r3, r7, #224, 26 @ 0x3800 │ │ │ │ - andseq r3, r7, #12, 26 @ 0x300 │ │ │ │ - andseq r3, r7, #96, 26 @ 0x1800 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3e8a4 <__cxa_atexit@plt+0x32adc> │ │ │ │ - ldr lr, [pc, #72] @ 3e8b0 <__cxa_atexit@plt+0x32ae8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #68] @ 3e8b4 <__cxa_atexit@plt+0x32aec> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - sub r0, r6, #10 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r3, r7, #8, 24 @ 0x800 │ │ │ │ - andseq r3, r7, #104, 24 @ 0x6800 │ │ │ │ - andeq r8, r2, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3e974 <__cxa_atexit@plt+0x32bac> │ │ │ │ - ldr r2, [pc, #160] @ 3e97c <__cxa_atexit@plt+0x32bb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e948 <__cxa_atexit@plt+0x32b80> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 3e980 <__cxa_atexit@plt+0x32bb8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3e954 <__cxa_atexit@plt+0x32b8c> │ │ │ │ - ldr r7, [pc, #96] @ 3e984 <__cxa_atexit@plt+0x32bbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3e964 <__cxa_atexit@plt+0x32b9c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 3e614 <__cxa_atexit@plt+0x3284c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + andeq r2, r3, #4, 12 @ 0x400000 │ │ │ │ + andeq r2, r3, #232, 10 @ 0x3a000000 │ │ │ │ + andseq ip, r7, #188, 16 @ 0xbc0000 │ │ │ │ + andseq ip, r7, #48, 12 @ 0x3000000 │ │ │ │ + andseq ip, r7, #40, 12 @ 0x2800000 │ │ │ │ + andseq ip, r7, #36, 12 @ 0x2400000 │ │ │ │ + andseq ip, r7, #72, 16 @ 0x480000 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + andeq r2, r3, #28, 10 @ 0x7000000 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + andeq r2, r3, #0, 10 │ │ │ │ + andeq r2, r3, #124, 14 @ 0x1f00000 │ │ │ │ + andeq r2, r3, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 35f14 <__cxa_atexit@plt+0x2a14c> │ │ │ │ + ldr r3, [pc, #60] @ 35f24 <__cxa_atexit@plt+0x2a15c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 35f04 <__cxa_atexit@plt+0x2a13c> │ │ │ │ + add sl, r8, #3 │ │ │ │ + ldm sl, {r7, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 35d58 <__cxa_atexit@plt+0x29f90> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 35f28 <__cxa_atexit@plt+0x2a160> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r8, r2, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r2, r3, #0, 14 │ │ │ │ + andeq r2, r3, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 3e9fc <__cxa_atexit@plt+0x32c34> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 35d58 <__cxa_atexit@plt+0x29f90> │ │ │ │ + andeq r2, r3, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 35f84 <__cxa_atexit@plt+0x2a1bc> │ │ │ │ + ldr r3, [pc, #40] @ 35f98 <__cxa_atexit@plt+0x2a1d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 35f9c <__cxa_atexit@plt+0x2a1d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3e9e4 <__cxa_atexit@plt+0x32c1c> │ │ │ │ - ldr r7, [pc, #64] @ 3ea00 <__cxa_atexit@plt+0x32c38> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r7, [pc, #20] @ 35fa0 <__cxa_atexit@plt+0x2a1d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3e9f0 <__cxa_atexit@plt+0x32c28> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3e614 <__cxa_atexit@plt+0x3284c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r8, r2, #240, 8 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r2, r3, #164, 12 @ 0xa400000 │ │ │ │ + andeq r2, r3, #152, 12 @ 0x9800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 35fc8 <__cxa_atexit@plt+0x2a200> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 3ea50 <__cxa_atexit@plt+0x32c88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 36018 <__cxa_atexit@plt+0x2a250> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3ea44 <__cxa_atexit@plt+0x32c7c> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3e614 <__cxa_atexit@plt+0x3284c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 36004 <__cxa_atexit@plt+0x2a23c> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 34e84 <__cxa_atexit@plt+0x290bc> │ │ │ │ + ldr r7, [pc, #16] @ 3601c <__cxa_atexit@plt+0x2a254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r8, r2, #160, 8 @ 0xa0000000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 3e614 <__cxa_atexit@plt+0x3284c> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r2, r3, #48, 4 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 36044 <__cxa_atexit@plt+0x2a27c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3eac8 <__cxa_atexit@plt+0x32d00> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 3eadc <__cxa_atexit@plt+0x32d14> │ │ │ │ + bcc 360d0 <__cxa_atexit@plt+0x2a308> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r1, r7 │ │ │ │ + bne 3609c <__cxa_atexit@plt+0x2a2d4> │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 360b8 <__cxa_atexit@plt+0x2a2f0> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #76] @ 360dc <__cxa_atexit@plt+0x2a314> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 360e0 <__cxa_atexit@plt+0x2a318> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 360e4 <__cxa_atexit@plt+0x2a31c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r7, #72, 20 @ 0x48000 │ │ │ │ - andeq r8, r2, #16, 8 @ 0x10000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq ip, r7, #192, 10 @ 0x30000000 │ │ │ │ + andseq ip, r7, #176, 10 @ 0x2c000000 │ │ │ │ + andeq r2, r3, #128, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 3eb9c <__cxa_atexit@plt+0x32dd4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 3eba4 <__cxa_atexit@plt+0x32ddc> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 3eb50 <__cxa_atexit@plt+0x32d88> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 3ebc8 <__cxa_atexit@plt+0x32e00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 3ebc0 <__cxa_atexit@plt+0x32df8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 3ebc4 <__cxa_atexit@plt+0x32dfc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 3ebac <__cxa_atexit@plt+0x32de4> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36120 <__cxa_atexit@plt+0x2a358> │ │ │ │ + ldr r3, [pc, #40] @ 36134 <__cxa_atexit@plt+0x2a36c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 36138 <__cxa_atexit@plt+0x2a370> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r7, [pc, #20] @ 3613c <__cxa_atexit@plt+0x2a374> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r3, r7, #252, 16 @ 0xfc0000 │ │ │ │ - andeq r8, r2, #40, 6 @ 0xa0000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 3ec10 <__cxa_atexit@plt+0x32e48> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r2, r3, #56, 2 │ │ │ │ + andeq r2, r3, #4, 10 @ 0x1000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 36164 <__cxa_atexit@plt+0x2a39c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3ec08 <__cxa_atexit@plt+0x32e40> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3e614 <__cxa_atexit@plt+0x3284c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r8, r2, #224, 4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3e614 <__cxa_atexit@plt+0x3284c> │ │ │ │ - andeq r8, r2, #180, 4 @ 0x4000000b │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3ec80 <__cxa_atexit@plt+0x32eb8> │ │ │ │ - ldr r2, [pc, #40] @ 3ec88 <__cxa_atexit@plt+0x32ec0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 361b4 <__cxa_atexit@plt+0x2a3ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 361a0 <__cxa_atexit@plt+0x2a3d8> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 34e84 <__cxa_atexit@plt+0x290bc> │ │ │ │ + ldr r7, [pc, #16] @ 361b8 <__cxa_atexit@plt+0x2a3f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r8, r2, #104, 4 @ 0x80000006 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r2, r3, #148 @ 0x94 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 361e0 <__cxa_atexit@plt+0x2a418> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 3ecd0 <__cxa_atexit@plt+0x32f08> │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3626c <__cxa_atexit@plt+0x2a4a4> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r1, r7 │ │ │ │ + bne 36238 <__cxa_atexit@plt+0x2a470> │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 36254 <__cxa_atexit@plt+0x2a48c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #76] @ 36278 <__cxa_atexit@plt+0x2a4b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 3627c <__cxa_atexit@plt+0x2a4b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 36280 <__cxa_atexit@plt+0x2a4b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3ecc4 <__cxa_atexit@plt+0x32efc> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eaf0 <__cxa_atexit@plt+0x32d28> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r8, r2, #32, 4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eaf0 <__cxa_atexit@plt+0x32d28> │ │ │ │ - andeq r7, r2, #8, 28 @ 0x80 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3ed94 <__cxa_atexit@plt+0x32fcc> │ │ │ │ - ldr r2, [pc, #132] @ 3ed9c <__cxa_atexit@plt+0x32fd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3ed78 <__cxa_atexit@plt+0x32fb0> │ │ │ │ - ldr r2, [pc, #100] @ 3eda0 <__cxa_atexit@plt+0x32fd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3ed78 <__cxa_atexit@plt+0x32fb0> │ │ │ │ - ldr r3, [pc, #80] @ 3eda4 <__cxa_atexit@plt+0x32fdc> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq ip, r7, #36, 8 @ 0x24000000 │ │ │ │ + andseq ip, r7, #20, 8 @ 0x14000000 │ │ │ │ + andeq r1, r3, #228, 30 @ 0x390 │ │ │ │ + andeq r2, r3, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 362f4 <__cxa_atexit@plt+0x2a52c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 362ec <__cxa_atexit@plt+0x2a524> │ │ │ │ + ldr r3, [pc, #68] @ 362fc <__cxa_atexit@plt+0x2a534> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3ed84 <__cxa_atexit@plt+0x32fbc> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + ldr r2, [pc, #64] @ 36300 <__cxa_atexit@plt+0x2a538> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ 36304 <__cxa_atexit@plt+0x2a53c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #44] @ 36308 <__cxa_atexit@plt+0x2a540> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r2, r3, #168, 4 @ 0x8000000a │ │ │ │ + andseq ip, r7, #36, 2 │ │ │ │ + andseq ip, r7, #228, 4 @ 0x4000000e │ │ │ │ + andseq ip, r7, #36, 2 │ │ │ │ + andeq r2, r3, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 36374 <__cxa_atexit@plt+0x2a5ac> │ │ │ │ + ldr r2, [pc, #100] @ 36394 <__cxa_atexit@plt+0x2a5cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 36380 <__cxa_atexit@plt+0x2a5b8> │ │ │ │ + ldr r3, [pc, #76] @ 36398 <__cxa_atexit@plt+0x2a5d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 36364 <__cxa_atexit@plt+0x2a59c> │ │ │ │ + add sl, r2, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + b 35d58 <__cxa_atexit@plt+0x29f90> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3639c <__cxa_atexit@plt+0x2a5d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r7, r2, #88, 26 @ 0x1600 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 3ee14 <__cxa_atexit@plt+0x3304c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3edfc <__cxa_atexit@plt+0x33034> │ │ │ │ - ldr r3, [pc, #68] @ 3ee18 <__cxa_atexit@plt+0x33050> │ │ │ │ + andseq ip, r7, #184 @ 0xb8 │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + andeq r2, r3, #148, 4 @ 0x40000009 │ │ │ │ + andeq r2, r3, #148, 4 @ 0x40000009 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36488 <__cxa_atexit@plt+0x2a6c0> │ │ │ │ + ldr r7, [pc, #236] @ 364b0 <__cxa_atexit@plt+0x2a6e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 36464 <__cxa_atexit@plt+0x2a69c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 36474 <__cxa_atexit@plt+0x2a6ac> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 36498 <__cxa_atexit@plt+0x2a6d0> │ │ │ │ + ldr r7, [pc, #204] @ 364bc <__cxa_atexit@plt+0x2a6f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #200] @ 364c0 <__cxa_atexit@plt+0x2a6f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3ee04 <__cxa_atexit@plt+0x3303c> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #196] @ 364c4 <__cxa_atexit@plt+0x2a6fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r2, #18 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + ldr r8, [pc, #168] @ 364c8 <__cxa_atexit@plt+0x2a700> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [pc, #164] @ 364cc <__cxa_atexit@plt+0x2a704> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + sub r3, r2, #31 │ │ │ │ + ldr r9, [pc, #152] @ 364d0 <__cxa_atexit@plt+0x2a708> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #148] @ 364d4 <__cxa_atexit@plt+0x2a70c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r1, sl, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r7, r2, #228, 24 @ 0xe400 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r7, [pc, #60] @ 364b8 <__cxa_atexit@plt+0x2a6f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 364b4 <__cxa_atexit@plt+0x2a6ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r2, r3, #200, 2 @ 0x32 │ │ │ │ + andeq r1, r3, #124, 28 @ 0x7c0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + andeq r1, r3, #216, 28 @ 0xd80 │ │ │ │ + andeq r1, r3, #188, 28 @ 0xbc0 │ │ │ │ + andseq ip, r7, #56, 4 @ 0x80000003 │ │ │ │ + andseq fp, r7, #216, 30 @ 0x360 │ │ │ │ + andseq fp, r7, #180, 30 @ 0x2d0 │ │ │ │ + andseq fp, r7, #200, 30 @ 0x320 │ │ │ │ + andeq r2, r3, #96, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 3ee70 <__cxa_atexit@plt+0x330a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3657c <__cxa_atexit@plt+0x2a7b4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 36590 <__cxa_atexit@plt+0x2a7c8> │ │ │ │ + ldr r2, [pc, #156] @ 365a4 <__cxa_atexit@plt+0x2a7dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #152] @ 365a8 <__cxa_atexit@plt+0x2a7e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #148] @ 365ac <__cxa_atexit@plt+0x2a7e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r8, [pc, #120] @ 365b0 <__cxa_atexit@plt+0x2a7e8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #116] @ 365b4 <__cxa_atexit@plt+0x2a7ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3ee60 <__cxa_atexit@plt+0x33098> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + sub r1, r3, #31 │ │ │ │ + ldr r9, [pc, #104] @ 365b8 <__cxa_atexit@plt+0x2a7f0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #100] @ 365bc <__cxa_atexit@plt+0x2a7f4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r7, sl, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r7, r2, #140, 24 @ 0x8c00 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 3eeb4 <__cxa_atexit@plt+0x330ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andeq r7, r2, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 3eedc <__cxa_atexit@plt+0x33114> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andeq r7, r2, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r7, [pc, #28] @ 365a0 <__cxa_atexit@plt+0x2a7d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r1, r3, #116, 26 @ 0x1d00 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r1, r3, #192, 26 @ 0x3000 │ │ │ │ + andeq r1, r3, #164, 26 @ 0x2900 │ │ │ │ + andseq ip, r7, #32, 2 │ │ │ │ + andseq fp, r7, #192, 28 @ 0xc00 │ │ │ │ + andseq fp, r7, #156, 28 @ 0x9c0 │ │ │ │ + andseq fp, r7, #176, 28 @ 0xb00 │ │ │ │ + andeq r2, r3, #144 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 3ef04 <__cxa_atexit@plt+0x3313c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andseq r3, r7, #72, 12 @ 0x4800000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 365f4 <__cxa_atexit@plt+0x2a82c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 365fc <__cxa_atexit@plt+0x2a834> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 410e8 <__cxa_atexit@plt+0x35320> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 3f554 <__cxa_atexit@plt+0x3378c> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + b 363b0 <__cxa_atexit@plt+0x2a5e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r7, #4, 28 @ 0x40 │ │ │ │ + andeq r2, r3, #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36650 <__cxa_atexit@plt+0x2a888> │ │ │ │ + ldr r2, [pc, #80] @ 36670 <__cxa_atexit@plt+0x2a8a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3f000 <__cxa_atexit@plt+0x33238> │ │ │ │ - ldr r3, [pc, #212] @ 3f01c <__cxa_atexit@plt+0x33254> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3efe4 <__cxa_atexit@plt+0x3321c> │ │ │ │ - ldr r3, [pc, #172] @ 3f020 <__cxa_atexit@plt+0x33258> │ │ │ │ + bhi 36658 <__cxa_atexit@plt+0x2a890> │ │ │ │ + ldr r3, [pc, #60] @ 36678 <__cxa_atexit@plt+0x2a8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3eff4 <__cxa_atexit@plt+0x3322c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3f008 <__cxa_atexit@plt+0x33240> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - sub r0, r3, #15 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - sub ip, r3, #1 │ │ │ │ - str ip, [r5] │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r2, [pc, #96] @ 3f024 <__cxa_atexit@plt+0x3325c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, lr} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r2, [pc, #84] @ 3f028 <__cxa_atexit@plt+0x33260> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r2, [pc, #56] @ 3667c <__cxa_atexit@plt+0x2a8b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 36674 <__cxa_atexit@plt+0x2a8ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andseq r3, r7, #192, 8 @ 0xc0000000 │ │ │ │ - andseq r3, r7, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #152] @ 3f0d8 <__cxa_atexit@plt+0x33310> │ │ │ │ + andseq fp, r7, #200, 26 @ 0x3200 │ │ │ │ + andeq r1, r3, #196, 30 @ 0x310 │ │ │ │ + @ instruction: 0xfffff96c │ │ │ │ + andeq r1, r3, #216, 30 @ 0x360 │ │ │ │ + andeq r1, r3, #212, 30 @ 0x350 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36790 <__cxa_atexit@plt+0x2a9c8> │ │ │ │ + ldr r7, [pc, #276] @ 367b8 <__cxa_atexit@plt+0x2a9f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 36780 <__cxa_atexit@plt+0x2a9b8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #84 @ 0x54 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 367a0 <__cxa_atexit@plt+0x2a9d8> │ │ │ │ + ldr r7, [pc, #248] @ 367c0 <__cxa_atexit@plt+0x2a9f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #244] @ 367c4 <__cxa_atexit@plt+0x2a9fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #24]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3f0c0 <__cxa_atexit@plt+0x332f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3f0c8 <__cxa_atexit@plt+0x33300> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, r3, #15 │ │ │ │ - ldmib r5, {r7, lr} │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r0, r8, sl} │ │ │ │ - sub ip, r3, #1 │ │ │ │ - str ip, [r5, #24] │ │ │ │ - add r5, r1, lr │ │ │ │ - ldr r1, [pc, #72] @ 3f0dc <__cxa_atexit@plt+0x33314> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r2, #18 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + str r7, [r6, #80] @ 0x50 │ │ │ │ + sub r7, r2, #54 @ 0x36 │ │ │ │ + sub r3, r2, #31 │ │ │ │ + ldr r8, [pc, #208] @ 367c8 <__cxa_atexit@plt+0x2aa00> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + ldr r9, [pc, #200] @ 367cc <__cxa_atexit@plt+0x2aa04> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r0, r2, #67 @ 0x43 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr ip, [pc, #188] @ 367d0 <__cxa_atexit@plt+0x2aa08> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [lr, #36]! @ 0x24 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #172] @ 367d4 <__cxa_atexit@plt+0x2aa0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str lr, [r6, #56] @ 0x38 │ │ │ │ + ldr r1, [pc, #160] @ 367d8 <__cxa_atexit@plt+0x2aa10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r5, [r6, #12] │ │ │ │ - ldr r5, [pc, #56] @ 3f0e0 <__cxa_atexit@plt+0x33318> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str fp, [r6, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + ldr r7, [pc, #148] @ 367dc <__cxa_atexit@plt+0x2aa14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + ldr r7, [pc, #132] @ 367e0 <__cxa_atexit@plt+0x2aa18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq r3, r7, #240, 6 @ 0xc0000003 │ │ │ │ - andseq r3, r7, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3f154 <__cxa_atexit@plt+0x3338c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5, #24]! │ │ │ │ - sub fp, r6, #15 │ │ │ │ - sub r2, r6, #1 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r8, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, lr │ │ │ │ - ldr r1, [pc, #52] @ 3f164 <__cxa_atexit@plt+0x3339c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - ldr r2, [pc, #36] @ 3f168 <__cxa_atexit@plt+0x333a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str fp, [r3, #20] │ │ │ │ - mov fp, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov fp, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r3, r7, #84, 6 @ 0x50000001 │ │ │ │ - andseq r3, r7, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3f1bc <__cxa_atexit@plt+0x333f4> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r7, r2, #108, 14 @ 0x1b00000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r1, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3f278 <__cxa_atexit@plt+0x334b0> │ │ │ │ - ldmib r7, {r2, r3} │ │ │ │ - cmp r1, #69 @ 0x45 │ │ │ │ - beq 3f20c <__cxa_atexit@plt+0x33444> │ │ │ │ - cmp r1, #101 @ 0x65 │ │ │ │ - bne 3f264 <__cxa_atexit@plt+0x3349c> │ │ │ │ - mov r1, #101 @ 0x65 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcs 3f22c <__cxa_atexit@plt+0x33464> │ │ │ │ - ldr r7, [pc, #168] @ 3f2b0 <__cxa_atexit@plt+0x334e8> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 367bc <__cxa_atexit@plt+0x2a9f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3f294 <__cxa_atexit@plt+0x334cc> │ │ │ │ - mov r1, #69 @ 0x45 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3f28c <__cxa_atexit@plt+0x334c4> │ │ │ │ - ldr r1, [pc, #128] @ 3f2b4 <__cxa_atexit@plt+0x334ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r2, r0, #1 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r3, #3 │ │ │ │ - ldr r8, [pc, #92] @ 3f2b8 <__cxa_atexit@plt+0x334f0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r1, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3f2ac <__cxa_atexit@plt+0x334e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r3, r7, #60, 4 @ 0xc0000003 │ │ │ │ - andseq r3, r7, #196, 4 @ 0x4000000c │ │ │ │ - andeq r7, r2, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3f310 <__cxa_atexit@plt+0x33548> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 3f32c <__cxa_atexit@plt+0x33564> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 3f330 <__cxa_atexit@plt+0x33568> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 3f334 <__cxa_atexit@plt+0x3356c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ + mov r7, #84 @ 0x54 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r7, #128, 2 │ │ │ │ - andseq r3, r7, #20, 4 @ 0x40000001 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r7, r2, #228, 10 @ 0x39000000 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq r1, r3, #228, 28 @ 0xe40 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + andeq r1, r3, #96, 24 @ 0x6000 │ │ │ │ + andseq fp, r7, #8, 26 @ 0x200 │ │ │ │ + andseq fp, r7, #4, 26 @ 0x100 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r1, r3, #244, 22 @ 0x3d000 │ │ │ │ + andseq fp, r7, #180, 24 @ 0xb400 │ │ │ │ + andseq fp, r7, #16, 30 @ 0x40 │ │ │ │ + andeq r1, r3, #172, 22 @ 0x2b000 │ │ │ │ + andeq r1, r3, #116, 28 @ 0x740 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ + mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3f38c <__cxa_atexit@plt+0x335c4> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 3f3a8 <__cxa_atexit@plt+0x335e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 3f3ac <__cxa_atexit@plt+0x335e4> │ │ │ │ + bcc 368cc <__cxa_atexit@plt+0x2ab04> │ │ │ │ + ldr r1, [pc, #204] @ 368dc <__cxa_atexit@plt+0x2ab14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #200] @ 368e0 <__cxa_atexit@plt+0x2ab18> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + str r1, [r3, #80] @ 0x50 │ │ │ │ + sub r1, r6, #54 @ 0x36 │ │ │ │ + sub r0, r6, #31 │ │ │ │ + ldr r9, [pc, #164] @ 368e4 <__cxa_atexit@plt+0x2ab1c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [pc, #160] @ 368e8 <__cxa_atexit@plt+0x2ab20> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 3f3b0 <__cxa_atexit@plt+0x335e8> │ │ │ │ + add r8, r8, #1 │ │ │ │ + sub r2, r6, #67 @ 0x43 │ │ │ │ + mov lr, r3 │ │ │ │ + ldr ip, [pc, #144] @ 368ec <__cxa_atexit@plt+0x2ab24> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [lr, #36]! @ 0x24 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + ldr r4, [pc, #128] @ 368f0 <__cxa_atexit@plt+0x2ab28> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ + str lr, [r3, #56] @ 0x38 │ │ │ │ + ldr lr, [pc, #116] @ 368f4 <__cxa_atexit@plt+0x2ab2c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + ldr r4, [pc, #100] @ 368f8 <__cxa_atexit@plt+0x2ab30> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r7, [pc, #84] @ 368fc <__cxa_atexit@plt+0x2ab34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r4, sl │ │ │ │ + bx r0 │ │ │ │ + mov r4, #84 @ 0x54 │ │ │ │ + str r4, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + andeq r1, r3, #24, 22 @ 0x6000 │ │ │ │ + andseq fp, r7, #200, 22 @ 0x32000 │ │ │ │ + andseq fp, r7, #184, 22 @ 0x2e000 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + andeq r1, r3, #172, 20 @ 0xac000 │ │ │ │ + andseq fp, r7, #108, 22 @ 0x1b000 │ │ │ │ + andseq fp, r7, #196, 26 @ 0x3100 │ │ │ │ + andeq r1, r3, #96, 20 @ 0x60000 │ │ │ │ + andeq r1, r3, #100, 18 @ 0x190000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 36970 <__cxa_atexit@plt+0x2aba8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 36968 <__cxa_atexit@plt+0x2aba0> │ │ │ │ + ldr r3, [pc, #68] @ 36978 <__cxa_atexit@plt+0x2abb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r7, #4, 2 │ │ │ │ - andseq r3, r7, #152, 2 @ 0x26 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r7, r2, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3f440 <__cxa_atexit@plt+0x33678> │ │ │ │ - ldr r2, [pc, #112] @ 3f448 <__cxa_atexit@plt+0x33680> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3f434 <__cxa_atexit@plt+0x3366c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 3f44c <__cxa_atexit@plt+0x33684> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3f434 <__cxa_atexit@plt+0x3366c> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3f1bc <__cxa_atexit@plt+0x333f4> │ │ │ │ + ldr r2, [pc, #64] @ 3697c <__cxa_atexit@plt+0x2abb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ 36980 <__cxa_atexit@plt+0x2abb8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #44] @ 36984 <__cxa_atexit@plt+0x2abbc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r7, r2, #204, 8 @ 0xcc000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #60] @ 3f4a4 <__cxa_atexit@plt+0x336dc> │ │ │ │ + andeq r1, r3, #56, 18 @ 0xe0000 │ │ │ │ + andseq fp, r7, #168, 20 @ 0xa8000 │ │ │ │ + andseq fp, r7, #104, 24 @ 0x6800 │ │ │ │ + andseq fp, r7, #168, 20 @ 0xa8000 │ │ │ │ + andeq r1, r3, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 369f8 <__cxa_atexit@plt+0x2ac30> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 369f0 <__cxa_atexit@plt+0x2ac28> │ │ │ │ + ldr r3, [pc, #68] @ 36a00 <__cxa_atexit@plt+0x2ac38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3f49c <__cxa_atexit@plt+0x336d4> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3f1bc <__cxa_atexit@plt+0x333f4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r7, r2, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldrb r7, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3f1bc <__cxa_atexit@plt+0x333f4> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3f524 <__cxa_atexit@plt+0x3375c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 3f538 <__cxa_atexit@plt+0x33770> │ │ │ │ + ldr r2, [pc, #64] @ 36a04 <__cxa_atexit@plt+0x2ac3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ 36a08 <__cxa_atexit@plt+0x2ac40> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #44] @ 36a0c <__cxa_atexit@plt+0x2ac44> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r2, r7, #236, 30 @ 0x3b0 │ │ │ │ - @ instruction: 0xfffff9cc │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r7, r2, #244, 6 @ 0xd0000003 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ + andeq r1, r3, #216, 16 @ 0xd80000 │ │ │ │ + andseq fp, r7, #32, 20 @ 0x20000 │ │ │ │ + andseq fp, r7, #224, 22 @ 0x38000 │ │ │ │ + andseq fp, r7, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3f5c0 <__cxa_atexit@plt+0x337f8> │ │ │ │ - ldmib r7, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r3], #-20 @ 0xffffffec │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3f59c <__cxa_atexit@plt+0x337d4> │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 3f60c <__cxa_atexit@plt+0x33844> │ │ │ │ - ldr r2, [pc, #44] @ 3f5d0 <__cxa_atexit@plt+0x33808> │ │ │ │ + bhi 36a5c <__cxa_atexit@plt+0x2ac94> │ │ │ │ + ldr r2, [pc, #80] @ 36a7c <__cxa_atexit@plt+0x2acb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 36a64 <__cxa_atexit@plt+0x2ac9c> │ │ │ │ + ldr r3, [pc, #60] @ 36a84 <__cxa_atexit@plt+0x2acbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 36a88 <__cxa_atexit@plt+0x2acc0> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - stm ip, {r2, r8, sl} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1e1f75c <__cxa_atexit@plt+0x1e13994> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r7, r2, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, r6, lsl #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 3f60c <__cxa_atexit@plt+0x33844> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3f790 <__cxa_atexit@plt+0x339c8> │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r8, [sp, #28] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr lr, [pc, #352] @ 3f7b0 <__cxa_atexit@plt+0x339e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov r2, r1 │ │ │ │ - str lr, [r2, #56]! @ 0x38 │ │ │ │ - sub ip, r6, #71 @ 0x47 │ │ │ │ - sub r3, r6, #57 @ 0x39 │ │ │ │ - ldr lr, [pc, #300] @ 3f7b4 <__cxa_atexit@plt+0x339ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, r2 │ │ │ │ - str lr, [r8, #-52]! @ 0xffffffcc │ │ │ │ - ldr r4, [pc, #288] @ 3f7b8 <__cxa_atexit@plt+0x339f0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov lr, r2 │ │ │ │ - str r4, [lr, #-16]! │ │ │ │ - str fp, [r2, #-48] @ 0xffffffd0 │ │ │ │ - str r0, [r2, #-44] @ 0xffffffd4 │ │ │ │ - str r7, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r4, [pc, #264] @ 3f7bc <__cxa_atexit@plt+0x339f4> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r2, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r2, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #248] @ 3f7c0 <__cxa_atexit@plt+0x339f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-12] │ │ │ │ - stmdb r2, {r3, fp} │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str fp, [r2, #20] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r3, r0, #1 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bge 3f748 <__cxa_atexit@plt+0x33980> │ │ │ │ - add r6, r2, #28 │ │ │ │ - add r0, r2, #24 │ │ │ │ - ldr r1, [pc, #192] @ 3f7d0 <__cxa_atexit@plt+0x33a08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r0] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #164] @ 3f7d4 <__cxa_atexit@plt+0x33a0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [pc, #116] @ 3f7c4 <__cxa_atexit@plt+0x339fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #112] @ 3f7c8 <__cxa_atexit@plt+0x33a00> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r7, [r1, #80] @ 0x50 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r1, #84] @ 0x54 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r1, #88] @ 0x58 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ - str r4, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r7, [pc, #52] @ 3f7cc <__cxa_atexit@plt+0x33a04> │ │ │ │ + ldr r7, [pc, #20] @ 36a80 <__cxa_atexit@plt+0x2acb8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r0 │ │ │ │ - mov fp, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffff8a8 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - andseq r2, r7, #208, 26 @ 0x3400 │ │ │ │ - andseq r2, r7, #120, 28 @ 0x780 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - andseq r2, r7, #16, 26 @ 0x400 │ │ │ │ - andeq r7, r2, #84, 2 │ │ │ │ - andeq r0, r0, r7, lsl #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3f60c <__cxa_atexit@plt+0x33844> │ │ │ │ - andeq r7, r2, #40, 2 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 3f838 <__cxa_atexit@plt+0x33a70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3f830 <__cxa_atexit@plt+0x33a68> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3f1bc <__cxa_atexit@plt+0x333f4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r7, r2, #224 @ 0xe0 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3f1bc <__cxa_atexit@plt+0x333f4> │ │ │ │ - andeq r7, r2, #212 @ 0xd4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq fp, r7, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r1, r3, #224, 14 @ 0x3800000 │ │ │ │ + @ instruction: 0xffffe70c │ │ │ │ + andeq r1, r3, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3f8dc <__cxa_atexit@plt+0x33b14> │ │ │ │ - ldr r2, [pc, #92] @ 3f8e4 <__cxa_atexit@plt+0x33b1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3f8d0 <__cxa_atexit@plt+0x33b08> │ │ │ │ - ldr r3, [pc, #52] @ 3f8e8 <__cxa_atexit@plt+0x33b20> │ │ │ │ + bhi 36ad8 <__cxa_atexit@plt+0x2ad10> │ │ │ │ + ldr r2, [pc, #80] @ 36af8 <__cxa_atexit@plt+0x2ad30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 36ae0 <__cxa_atexit@plt+0x2ad18> │ │ │ │ + ldr r3, [pc, #60] @ 36b00 <__cxa_atexit@plt+0x2ad38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [pc, #56] @ 36b04 <__cxa_atexit@plt+0x2ad3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 36afc <__cxa_atexit@plt+0x2ad34> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r7, r2, #80 @ 0x50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #16] @ 3f918 <__cxa_atexit@plt+0x33b50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r7, r2, #32 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 3f96c <__cxa_atexit@plt+0x33ba4> │ │ │ │ + andseq fp, r7, #64, 18 @ 0x100000 │ │ │ │ + andeq r1, r3, #100, 14 @ 0x1900000 │ │ │ │ + @ instruction: 0xffffe690 │ │ │ │ + andeq r1, r3, #76, 14 @ 0x1300000 │ │ │ │ + andeq r1, r3, #160, 22 @ 0x28000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 36b50 <__cxa_atexit@plt+0x2ad88> │ │ │ │ + ldr r7, [pc, #52] @ 36b64 <__cxa_atexit@plt+0x2ad9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3f960 <__cxa_atexit@plt+0x33b98> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 3f554 <__cxa_atexit@plt+0x3378c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + tst r8, #3 │ │ │ │ + beq 36b44 <__cxa_atexit@plt+0x2ad7c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 36b78 <__cxa_atexit@plt+0x2adb0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 36b68 <__cxa_atexit@plt+0x2ada0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r6, r2, #204, 30 @ 0x330 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r1, r3, #120, 22 @ 0x1e000 │ │ │ │ + andeq r1, r3, #64, 22 @ 0x10000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 3f554 <__cxa_atexit@plt+0x3378c> │ │ │ │ - andeq r6, r2, #64, 30 @ 0x100 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 3fa4c <__cxa_atexit@plt+0x33c84> │ │ │ │ - ldr lr, [pc, #156] @ 3fa54 <__cxa_atexit@plt+0x33c8c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 36bac <__cxa_atexit@plt+0x2ade4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 36be0 <__cxa_atexit@plt+0x2ae18> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 36bf4 <__cxa_atexit@plt+0x2ae2c> │ │ │ │ + ldr r7, [pc, #284] @ 36cc4 <__cxa_atexit@plt+0x2aefc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 36be8 <__cxa_atexit@plt+0x2ae20> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 36c88 <__cxa_atexit@plt+0x2aec0> │ │ │ │ + ldr r2, [pc, #216] @ 36c9c <__cxa_atexit@plt+0x2aed4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #212] @ 36ca0 <__cxa_atexit@plt+0x2aed8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #208] @ 36ca4 <__cxa_atexit@plt+0x2aedc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - mov r1, r5 │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - ldr lr, [pc, #136] @ 3fa58 <__cxa_atexit@plt+0x33c90> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r1, {r0, lr} │ │ │ │ - str r7, [r1, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 3fa30 <__cxa_atexit@plt+0x33c68> │ │ │ │ - ldr r7, [pc, #116] @ 3fa5c <__cxa_atexit@plt+0x33c94> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + b 36c24 <__cxa_atexit@plt+0x2ae5c> │ │ │ │ + ldr r7, [pc, #176] @ 36c98 <__cxa_atexit@plt+0x2aed0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - add r3, r3, r0 │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3fa40 <__cxa_atexit@plt+0x33c78> │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r8 │ │ │ │ - b 3fb00 <__cxa_atexit@plt+0x33d38> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 36c88 <__cxa_atexit@plt+0x2aec0> │ │ │ │ + ldr r2, [pc, #172] @ 36cb8 <__cxa_atexit@plt+0x2aef0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #168] @ 36cbc <__cxa_atexit@plt+0x2aef4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #164] @ 36cc0 <__cxa_atexit@plt+0x2aef8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r8, [pc, #108] @ 36ca8 <__cxa_atexit@plt+0x2aee0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #104] @ 36cac <__cxa_atexit@plt+0x2aee4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r3, #31 │ │ │ │ + ldr r9, [pc, #92] @ 36cb0 <__cxa_atexit@plt+0x2aee8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #88] @ 36cb4 <__cxa_atexit@plt+0x2aeec> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r1, r3, #212, 18 @ 0x350000 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + andeq r1, r3, #128, 18 @ 0x200000 │ │ │ │ + andeq r1, r3, #140, 18 @ 0x230000 │ │ │ │ + andseq fp, r7, #28, 20 @ 0x1c000 │ │ │ │ + andseq fp, r7, #188, 14 @ 0x2f00000 │ │ │ │ + andseq fp, r7, #152, 14 @ 0x2600000 │ │ │ │ + andseq fp, r7, #172, 14 @ 0x2b00000 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + andeq r1, r3, #96, 18 @ 0x180000 │ │ │ │ + andeq r1, r3, #68, 18 @ 0x110000 │ │ │ │ + andeq r1, r3, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 36d2c <__cxa_atexit@plt+0x2af64> │ │ │ │ + ldr r2, [pc, #96] @ 36d48 <__cxa_atexit@plt+0x2af80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 36d38 <__cxa_atexit@plt+0x2af70> │ │ │ │ + ldr r5, [pc, #72] @ 36d4c <__cxa_atexit@plt+0x2af84> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 36d1c <__cxa_atexit@plt+0x2af54> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r2, r7, #32, 20 @ 0x20000 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r6, r2, #120, 28 @ 0x780 │ │ │ │ + ldr r7, [pc, #16] @ 36d50 <__cxa_atexit@plt+0x2af88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r7, #0, 14 │ │ │ │ + @ instruction: 0xffffe704 │ │ │ │ + andeq r1, r3, #140, 16 @ 0x8c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36dac <__cxa_atexit@plt+0x2afe4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 36db8 <__cxa_atexit@plt+0x2aff0> │ │ │ │ + ldr r1, [pc, #68] @ 36dc8 <__cxa_atexit@plt+0x2b000> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #64] @ 36dcc <__cxa_atexit@plt+0x2b004> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andseq fp, r7, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [pc, #72] @ 3fac8 <__cxa_atexit@plt+0x33d00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r0, r1, r2 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36e54 <__cxa_atexit@plt+0x2b08c> │ │ │ │ + ldr r2, [pc, #112] @ 36e5c <__cxa_atexit@plt+0x2b094> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 36e60 <__cxa_atexit@plt+0x2b098> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 3fabc <__cxa_atexit@plt+0x33cf4> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b 3fb00 <__cxa_atexit@plt+0x33d38> │ │ │ │ + beq 36e34 <__cxa_atexit@plt+0x2b06c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 36e40 <__cxa_atexit@plt+0x2b078> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r6, r2, #12, 28 @ 0xc0 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b 3fb00 <__cxa_atexit@plt+0x33d38> │ │ │ │ - andeq r6, r2, #228, 26 @ 0x3900 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 3fbd0 <__cxa_atexit@plt+0x33e08> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 3fb78 <__cxa_atexit@plt+0x33db0> │ │ │ │ - ldr r0, [pc, #212] @ 3fc04 <__cxa_atexit@plt+0x33e3c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - rsb r1, r1, #0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3fbc0 <__cxa_atexit@plt+0x33df8> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 3fbec <__cxa_atexit@plt+0x33e24> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #180] @ 3fc18 <__cxa_atexit@plt+0x33e50> │ │ │ │ + ldr r7, [pc, #28] @ 36e64 <__cxa_atexit@plt+0x2b09c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andseq fp, r7, #240, 10 @ 0x3c000000 │ │ │ │ + andseq fp, r7, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 36e98 <__cxa_atexit@plt+0x2b0d0> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 36eac <__cxa_atexit@plt+0x2b0e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r7, #152, 10 @ 0x26000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36efc <__cxa_atexit@plt+0x2b134> │ │ │ │ + ldr r2, [pc, #80] @ 36f1c <__cxa_atexit@plt+0x2b154> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 36f04 <__cxa_atexit@plt+0x2b13c> │ │ │ │ + ldr r3, [pc, #60] @ 36f24 <__cxa_atexit@plt+0x2b15c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 36f28 <__cxa_atexit@plt+0x2b160> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #140] @ 3fc0c <__cxa_atexit@plt+0x33e44> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #136] @ 3fc10 <__cxa_atexit@plt+0x33e48> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #132] @ 3fc14 <__cxa_atexit@plt+0x33e4c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldrb r2, [r0], #1 │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str sl, [r5] │ │ │ │ - sub r0, r2, #48 @ 0x30 │ │ │ │ - uxtb r0, r0 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1e1fa54 <__cxa_atexit@plt+0x1e13c8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #20] @ 36f20 <__cxa_atexit@plt+0x2b158> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 3fc08 <__cxa_atexit@plt+0x33e40> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + andseq fp, r7, #28, 10 @ 0x7000000 │ │ │ │ + andeq r1, r3, #64, 6 │ │ │ │ + @ instruction: 0xffffe26c │ │ │ │ + andeq r1, r3, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r1, r3, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 36f88 <__cxa_atexit@plt+0x2b1c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 36f94 <__cxa_atexit@plt+0x2b1cc> │ │ │ │ + ldr r5, [pc, #64] @ 36fa4 <__cxa_atexit@plt+0x2b1dc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #60] @ 36fa8 <__cxa_atexit@plt+0x2b1e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r6, r2, #72, 26 @ 0x1200 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andseq r2, r7, #148, 18 @ 0x250000 │ │ │ │ - andseq r2, r7, #72, 18 @ 0x120000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3fc58 <__cxa_atexit@plt+0x33e90> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 3fc64 <__cxa_atexit@plt+0x33e9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r2, r7, #100, 16 @ 0x640000 │ │ │ │ - andeq r6, r2, #112, 24 @ 0x7000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3fc8c <__cxa_atexit@plt+0x33ec4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e16fc8 <__cxa_atexit@plt+0x1e0b200> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r6, r2, #72, 24 @ 0x4800 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq r1, r3, #48, 12 @ 0x3000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - b 3fb00 <__cxa_atexit@plt+0x33d38> │ │ │ │ - andeq r6, r2, #48, 24 @ 0x3000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 37050 <__cxa_atexit@plt+0x2b288> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 370d8 <__cxa_atexit@plt+0x2b310> │ │ │ │ + ldr r8, [pc, #304] @ 3710c <__cxa_atexit@plt+0x2b344> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #300] @ 37110 <__cxa_atexit@plt+0x2b348> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r1, r3, #18 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #284] @ 37114 <__cxa_atexit@plt+0x2b34c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #268] @ 37118 <__cxa_atexit@plt+0x2b350> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add sl, r1, #1 │ │ │ │ + sub r2, r3, #31 │ │ │ │ + ldr r8, [pc, #256] @ 3711c <__cxa_atexit@plt+0x2b354> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r3, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, #248] @ 37120 <__cxa_atexit@plt+0x2b358> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [pc, #244] @ 37124 <__cxa_atexit@plt+0x2b35c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7, r9, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 370e0 <__cxa_atexit@plt+0x2b318> │ │ │ │ + ldr r2, [pc, #140] @ 370f0 <__cxa_atexit@plt+0x2b328> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 370f4 <__cxa_atexit@plt+0x2b32c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #132] @ 370f8 <__cxa_atexit@plt+0x2b330> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r8, [pc, #104] @ 370fc <__cxa_atexit@plt+0x2b334> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #100] @ 37100 <__cxa_atexit@plt+0x2b338> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r3, #31 │ │ │ │ + ldr r9, [pc, #88] @ 37104 <__cxa_atexit@plt+0x2b33c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #84] @ 37108 <__cxa_atexit@plt+0x2b340> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r7, sl, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + b 370e4 <__cxa_atexit@plt+0x2b31c> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + andeq r1, r3, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r1, r3, #32, 4 │ │ │ │ + andseq fp, r7, #196, 10 @ 0x31000000 │ │ │ │ + andseq fp, r7, #100, 6 @ 0x90000001 │ │ │ │ + andseq fp, r7, #64, 6 │ │ │ │ + andseq fp, r7, #84, 6 @ 0x50000001 │ │ │ │ + andeq r1, r3, #164, 4 @ 0x4000000a │ │ │ │ + andeq r1, r3, #136, 4 @ 0x80000008 │ │ │ │ + andseq fp, r7, #96, 12 @ 0x6000000 │ │ │ │ + andseq fp, r7, #244, 6 @ 0xd0000003 │ │ │ │ + andseq fp, r7, #208, 6 @ 0x40000003 │ │ │ │ + andseq fp, r7, #224, 6 @ 0x80000003 │ │ │ │ + andseq fp, r7, #20, 12 @ 0x1400000 │ │ │ │ + andeq r1, r3, #176, 8 @ 0xb0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3fcec <__cxa_atexit@plt+0x33f24> │ │ │ │ - ldr r2, [pc, #44] @ 3fcfc <__cxa_atexit@plt+0x33f34> │ │ │ │ + bcc 37190 <__cxa_atexit@plt+0x2b3c8> │ │ │ │ + ldr r2, [pc, #76] @ 371a0 <__cxa_atexit@plt+0x2b3d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ + ldr lr, [pc, #72] @ 371a4 <__cxa_atexit@plt+0x2b3dc> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r1, [pc, #52] @ 371a8 <__cxa_atexit@plt+0x2b3e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r7, r8, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - andeq r7, r2, #8, 2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + andseq fp, r7, #216, 8 @ 0xd8000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3fdd8 <__cxa_atexit@plt+0x34010> │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - add r1, lr, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - sub ip, r2, r0 │ │ │ │ - cmp ip, #1 │ │ │ │ - blt 3fd90 <__cxa_atexit@plt+0x33fc8> │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r0, r3 │ │ │ │ - add sl, r3, lr │ │ │ │ - mov lr, #0 │ │ │ │ - ldrb r3, [sl, lr] │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs 3fd98 <__cxa_atexit@plt+0x33fd0> │ │ │ │ - add lr, lr, #1 │ │ │ │ - cmp ip, lr │ │ │ │ - bne 3fd70 <__cxa_atexit@plt+0x33fa8> │ │ │ │ - b 3fd9c <__cxa_atexit@plt+0x33fd4> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - b 3fda4 <__cxa_atexit@plt+0x33fdc> │ │ │ │ - mov ip, lr │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr sl, [sp] │ │ │ │ - str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - stmib r5, {r3, r7, r9} │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - b 3fde0 <__cxa_atexit@plt+0x34018> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3ff08 <__cxa_atexit@plt+0x34140> │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #20] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3fe8c <__cxa_atexit@plt+0x340c4> │ │ │ │ - stm sp, {r7, r8, fp} │ │ │ │ - ldr r9, [r2, #32]! │ │ │ │ - ldr ip, [pc, #296] @ 3ff44 <__cxa_atexit@plt+0x3417c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr fp, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - stmib r6, {ip, lr} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r0, fp, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 3feb8 <__cxa_atexit@plt+0x340f0> │ │ │ │ - ldr r1, [pc, #256] @ 3ff4c <__cxa_atexit@plt+0x34184> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #248] @ 3ff50 <__cxa_atexit@plt+0x34188> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r2] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r5, r3, #23 │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldm sp, {r7, r9} │ │ │ │ - mov sl, r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 39d08 <__cxa_atexit@plt+0x2df40> │ │ │ │ - ldr r5, [pc, #192] @ 3ff54 <__cxa_atexit@plt+0x3418c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r5, [r2, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #176] @ 3ff58 <__cxa_atexit@plt+0x34190> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r2, #32]! │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r2, [pc, #136] @ 3ff48 <__cxa_atexit@plt+0x34180> │ │ │ │ + bhi 371f8 <__cxa_atexit@plt+0x2b430> │ │ │ │ + ldr r2, [pc, #80] @ 37218 <__cxa_atexit@plt+0x2b450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r2, r3, #23 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r3, #7 │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 3ff2c <__cxa_atexit@plt+0x34164> │ │ │ │ - ldr r3, [pc, #120] @ 3ff60 <__cxa_atexit@plt+0x34198> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 37200 <__cxa_atexit@plt+0x2b438> │ │ │ │ + ldr r3, [pc, #60] @ 37220 <__cxa_atexit@plt+0x2b458> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #76] @ 3ff5c <__cxa_atexit@plt+0x34194> │ │ │ │ + ldr r2, [pc, #56] @ 37224 <__cxa_atexit@plt+0x2b45c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3721c <__cxa_atexit@plt+0x2b454> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - bx r1 │ │ │ │ - andseq r2, r7, #248, 12 @ 0xf800000 │ │ │ │ - andseq r2, r7, #176, 10 @ 0x2c000000 │ │ │ │ - andseq r2, r7, #188, 10 @ 0x2f000000 │ │ │ │ - andseq r2, r7, #156, 10 @ 0x27000000 │ │ │ │ - andeq r6, r2, #196, 18 @ 0x310000 │ │ │ │ - andseq r2, r7, #96, 10 @ 0x18000000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - andeq r6, r2, #168, 28 @ 0xa80 │ │ │ │ - andeq r7, r0, sl, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3fde0 <__cxa_atexit@plt+0x34018> │ │ │ │ - andeq r6, r2, #136, 28 @ 0x880 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r7, #32, 4 │ │ │ │ + andeq r1, r3, #68 @ 0x44 │ │ │ │ + @ instruction: 0xffffdf70 │ │ │ │ + andeq r1, r3, #44 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3ffc4 <__cxa_atexit@plt+0x341fc> │ │ │ │ - ldr r2, [pc, #40] @ 3ffcc <__cxa_atexit@plt+0x34204> │ │ │ │ + bhi 37274 <__cxa_atexit@plt+0x2b4ac> │ │ │ │ + ldr r2, [pc, #80] @ 37294 <__cxa_atexit@plt+0x2b4cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3727c <__cxa_atexit@plt+0x2b4b4> │ │ │ │ + ldr r3, [pc, #60] @ 3729c <__cxa_atexit@plt+0x2b4d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 372a0 <__cxa_atexit@plt+0x2b4d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r6, r2, #60, 28 @ 0x3c0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 40014 <__cxa_atexit@plt+0x3424c> │ │ │ │ + ldr r7, [pc, #20] @ 37298 <__cxa_atexit@plt+0x2b4d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 40008 <__cxa_atexit@plt+0x34240> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3fd10 <__cxa_atexit@plt+0x33f48> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r6, r2, #244, 26 @ 0x3d00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3fd10 <__cxa_atexit@plt+0x33f48> │ │ │ │ - andeq r6, r2, #228, 26 @ 0x3900 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andseq fp, r7, #164, 2 @ 0x29 │ │ │ │ + andeq r0, r3, #200, 30 @ 0x320 │ │ │ │ + @ instruction: 0xffffdef4 │ │ │ │ + andeq r0, r3, #176, 30 @ 0x2c0 │ │ │ │ + andeq r1, r3, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400b0 <__cxa_atexit@plt+0x342e8> │ │ │ │ - ldr lr, [pc, #92] @ 400bc <__cxa_atexit@plt+0x342f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 400a8 <__cxa_atexit@plt+0x342e0> │ │ │ │ - ldr r2, [pc, #44] @ 400c0 <__cxa_atexit@plt+0x342f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 400a8 <__cxa_atexit@plt+0x342e0> │ │ │ │ - b 40104 <__cxa_atexit@plt+0x3433c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 3730c <__cxa_atexit@plt+0x2b544> │ │ │ │ + ldr r2, [pc, #96] @ 37328 <__cxa_atexit@plt+0x2b560> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 37318 <__cxa_atexit@plt+0x2b550> │ │ │ │ + ldr r5, [pc, #72] @ 3732c <__cxa_atexit@plt+0x2b564> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 372fc <__cxa_atexit@plt+0x2b534> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 36b78 <__cxa_atexit@plt+0x2adb0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r6, r2, #92, 26 @ 0x1700 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 400f4 <__cxa_atexit@plt+0x3432c> │ │ │ │ + ldr r7, [pc, #16] @ 37330 <__cxa_atexit@plt+0x2b568> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r7, #32, 2 │ │ │ │ + @ instruction: 0xfffff890 │ │ │ │ + andeq r1, r3, #176, 6 @ 0xc0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37380 <__cxa_atexit@plt+0x2b5b8> │ │ │ │ + ldr r2, [pc, #80] @ 373a0 <__cxa_atexit@plt+0x2b5d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 37388 <__cxa_atexit@plt+0x2b5c0> │ │ │ │ + ldr r3, [pc, #60] @ 373a8 <__cxa_atexit@plt+0x2b5e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 400ec <__cxa_atexit@plt+0x34324> │ │ │ │ - b 40104 <__cxa_atexit@plt+0x3433c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #56] @ 373ac <__cxa_atexit@plt+0x2b5e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r6, r2, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [pc, #152] @ 401a8 <__cxa_atexit@plt+0x343e0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4017c <__cxa_atexit@plt+0x343b4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 40198 <__cxa_atexit@plt+0x343d0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r0, [pc, #92] @ 401ac <__cxa_atexit@plt+0x343e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r7} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r7, r1 │ │ │ │ - bne 4018c <__cxa_atexit@plt+0x343c4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ + ldr r7, [pc, #20] @ 373a4 <__cxa_atexit@plt+0x2b5dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 3fd10 <__cxa_atexit@plt+0x33f48> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq r2, r7, #32, 6 @ 0x80000000 │ │ │ │ - andeq r6, r2, #112, 24 @ 0x7000 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andseq fp, r7, #152 @ 0x98 │ │ │ │ + andeq r1, r3, #156, 4 @ 0xc0000009 │ │ │ │ + @ instruction: 0xffffedd8 │ │ │ │ + andeq r0, r3, #216, 28 @ 0xd80 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov ip, sl │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #196 @ 0xc4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 37574 <__cxa_atexit@plt+0x2b7ac> │ │ │ │ + ldr r1, [pc, #436] @ 37590 <__cxa_atexit@plt+0x2b7c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #432] @ 37594 <__cxa_atexit@plt+0x2b7cc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #428] @ 37598 <__cxa_atexit@plt+0x2b7d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + sub r0, r6, #175 @ 0xaf │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + sub r0, r6, #181 @ 0xb5 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + sub lr, r6, #191 @ 0xbf │ │ │ │ + str r9, [sp, #4] │ │ │ │ + sub r9, r6, #162 @ 0xa2 │ │ │ │ + sub r2, r6, #139 @ 0x8b │ │ │ │ + str r8, [sp] │ │ │ │ mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 4022c <__cxa_atexit@plt+0x34464> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #20]! │ │ │ │ - ldr r2, [pc, #88] @ 4023c <__cxa_atexit@plt+0x34474> │ │ │ │ + str r1, [r8, #44]! @ 0x2c │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [r5, #4] │ │ │ │ + ldr r3, [pc, #364] @ 3759c <__cxa_atexit@plt+0x2b7d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r1, r7 │ │ │ │ + str sl, [r1, #80]! @ 0x50 │ │ │ │ + ldr sl, [pc, #352] @ 375a0 <__cxa_atexit@plt+0x2b7d8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r4, [pc, #348] @ 375a4 <__cxa_atexit@plt+0x2b7dc> │ │ │ │ + add r4, pc, r4 │ │ │ │ + stmib r7, {r4, ip} │ │ │ │ + ldr r4, [pc, #340] @ 375a8 <__cxa_atexit@plt+0x2b7e0> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r7, #12] │ │ │ │ + str lr, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + ldr r4, [pc, #324] @ 375ac <__cxa_atexit@plt+0x2b7e4> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r7, #24] │ │ │ │ + str r0, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + str fp, [r7, #52] @ 0x34 │ │ │ │ + str sl, [r7, #56] @ 0x38 │ │ │ │ + ldr r4, [pc, #300] @ 375b0 <__cxa_atexit@plt+0x2b7e8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r7, #60] @ 0x3c │ │ │ │ + str r8, [r7, #64] @ 0x40 │ │ │ │ + str r3, [r7, #68] @ 0x44 │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ + str r9, [r7, #76] @ 0x4c │ │ │ │ + ldr r4, [pc, #276] @ 375b4 <__cxa_atexit@plt+0x2b7ec> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r7, #116]! @ 0x74 │ │ │ │ + sub r2, r6, #18 │ │ │ │ + ldr r4, [pc, #264] @ 375b8 <__cxa_atexit@plt+0x2b7f0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r7, #76] @ 0x4c │ │ │ │ + str r2, [r7, #80] @ 0x50 │ │ │ │ + sub r4, r6, #54 @ 0x36 │ │ │ │ + sub r2, r6, #31 │ │ │ │ + sub r8, r6, #90 @ 0x5a │ │ │ │ + sub fp, r6, #67 @ 0x43 │ │ │ │ + ldr r3, [pc, #236] @ 375bc <__cxa_atexit@plt+0x2b7f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub ip, r6, #126 @ 0x7e │ │ │ │ + sub r9, r6, #103 @ 0x67 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov lr, r7 │ │ │ │ + str r3, [lr, #36]! @ 0x24 │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r7, #44] @ 0x2c │ │ │ │ + str sl, [r7, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #200] @ 375c0 <__cxa_atexit@plt+0x2b7f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + str lr, [r7, #56] @ 0x38 │ │ │ │ + ldr lr, [pc, #188] @ 375c4 <__cxa_atexit@plt+0x2b7fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ + str r4, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [pc, #172] @ 375c8 <__cxa_atexit@plt+0x2b800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #-4] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 40220 <__cxa_atexit@plt+0x34458> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 3fd10 <__cxa_atexit@plt+0x33f48> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r2, r7, #140, 4 @ 0xc0000008 │ │ │ │ - andeq r6, r2, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 402ac <__cxa_atexit@plt+0x344e4> │ │ │ │ - ldr r3, [pc, #80] @ 402b4 <__cxa_atexit@plt+0x344ec> │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ + str r0, [r7, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [pc, #156] @ 375cc <__cxa_atexit@plt+0x2b804> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub r2, r7, #20 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + stmdb r7, {r9, ip} │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r4, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #128] @ 375d0 <__cxa_atexit@plt+0x2b808> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r7, #16 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str fp, [r7, #28] │ │ │ │ + str r8, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ 375d4 <__cxa_atexit@plt+0x2b80c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #196 @ 0xc4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov sl, ip │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + andseq fp, r7, #20 │ │ │ │ + andseq sl, r7, #188, 30 @ 0x2f0 │ │ │ │ + andseq sl, r7, #200, 30 @ 0x320 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + andseq fp, r7, #248, 2 @ 0x3e │ │ │ │ + andeq r0, r3, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r3, #36, 30 @ 0x90 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r3, #72, 30 @ 0x120 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq r0, r3, #236, 28 @ 0xec0 │ │ │ │ + andseq sl, r7, #228, 28 @ 0xe40 │ │ │ │ + andseq fp, r7, #60, 2 │ │ │ │ + andeq r0, r3, #140, 28 @ 0x8c0 │ │ │ │ + andeq r0, r3, #128, 28 @ 0x800 │ │ │ │ + andeq r1, r3, #92, 2 │ │ │ │ + andeq r1, r3, #244 @ 0xf4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3763c <__cxa_atexit@plt+0x2b874> │ │ │ │ + ldr r3, [pc, #80] @ 3764c <__cxa_atexit@plt+0x2b884> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4029c <__cxa_atexit@plt+0x344d4> │ │ │ │ - ldr r7, [pc, #52] @ 402b8 <__cxa_atexit@plt+0x344f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3762c <__cxa_atexit@plt+0x2b864> │ │ │ │ + add sl, r8, #3 │ │ │ │ + ldm sl, {r7, r9, sl} │ │ │ │ + ldr r3, [r8, #15] │ │ │ │ + ldr r2, [r8, #19] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 373bc <__cxa_atexit@plt+0x2b5f4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 37650 <__cxa_atexit@plt+0x2b888> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r6, r2, #116, 22 @ 0x1d000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 402ec <__cxa_atexit@plt+0x34524> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r6, r2, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r1, r3, #188 @ 0xbc │ │ │ │ + andeq r1, r3, #124 @ 0x7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 4040c <__cxa_atexit@plt+0x34644> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r3, [pc, #260] @ 40420 <__cxa_atexit@plt+0x34658> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 373bc <__cxa_atexit@plt+0x2b5f4> │ │ │ │ + andeq r1, r3, #120 @ 0x78 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 376b8 <__cxa_atexit@plt+0x2b8f0> │ │ │ │ + ldr r3, [pc, #40] @ 376cc <__cxa_atexit@plt+0x2b904> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #256] @ 40424 <__cxa_atexit@plt+0x3465c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [sl, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr fp, [r2, #20]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #4]! │ │ │ │ - sub r7, r9, #29 │ │ │ │ - ldr r3, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str r7, [r0, #28] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r1, [r0, #12] │ │ │ │ - str r0, [r0, #16] │ │ │ │ - str fp, [r0, #20] │ │ │ │ - ldr r1, [pc, #192] @ 40428 <__cxa_atexit@plt+0x34660> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #24]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 403c0 <__cxa_atexit@plt+0x345f8> │ │ │ │ - ldr r3, [pc, #176] @ 40430 <__cxa_atexit@plt+0x34668> │ │ │ │ + ldr r2, [pc, #36] @ 376d0 <__cxa_atexit@plt+0x2b908> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r7, [pc, #20] @ 376d4 <__cxa_atexit@plt+0x2b90c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r1, r3, #84 @ 0x54 │ │ │ │ + andeq r1, r3, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 376fc <__cxa_atexit@plt+0x2b934> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #152] @ 40434 <__cxa_atexit@plt+0x3466c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r3, [r6, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #96] @ 4042c <__cxa_atexit@plt+0x34664> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str lr, [r6, #-4] │ │ │ │ - sub r9, r9, #11 │ │ │ │ - cmp r3, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bne 403fc <__cxa_atexit@plt+0x34634> │ │ │ │ - str r0, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 3fd10 <__cxa_atexit@plt+0x33f48> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andseq r2, r7, #164 @ 0xa4 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - andseq r2, r7, #164 @ 0xa4 │ │ │ │ - andeq r6, r2, #4, 10 @ 0x1000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 404c4 <__cxa_atexit@plt+0x346fc> │ │ │ │ - ldr lr, [pc, #116] @ 404cc <__cxa_atexit@plt+0x34704> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #100] @ 404d0 <__cxa_atexit@plt+0x34708> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 404b4 <__cxa_atexit@plt+0x346ec> │ │ │ │ - ldr r9, [r5, #-16]! │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 3774c <__cxa_atexit@plt+0x2b984> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #40] @ 404d4 <__cxa_atexit@plt+0x3470c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3f554 <__cxa_atexit@plt+0x3378c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 37738 <__cxa_atexit@plt+0x2b970> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 34e84 <__cxa_atexit@plt+0x290bc> │ │ │ │ + ldr r7, [pc, #16] @ 37750 <__cxa_atexit@plt+0x2b988> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r1, r7, #132, 30 @ 0x210 │ │ │ │ - andseq r2, r7, #8 │ │ │ │ - andeq r6, r2, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r3, #252, 20 @ 0xfc000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 37778 <__cxa_atexit@plt+0x2b9b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 4050c <__cxa_atexit@plt+0x34744> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3f554 <__cxa_atexit@plt+0x3378c> │ │ │ │ - andseq r1, r7, #176, 30 @ 0x2c0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40560 <__cxa_atexit@plt+0x34798> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 40574 <__cxa_atexit@plt+0x347ac> │ │ │ │ + bcc 37804 <__cxa_atexit@plt+0x2ba3c> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r1, r7 │ │ │ │ + bne 377d0 <__cxa_atexit@plt+0x2ba08> │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 377ec <__cxa_atexit@plt+0x2ba24> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #76] @ 37810 <__cxa_atexit@plt+0x2ba48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 37814 <__cxa_atexit@plt+0x2ba4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 37818 <__cxa_atexit@plt+0x2ba50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r1, r7, #176, 30 @ 0x2c0 │ │ │ │ - andeq r6, r2, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #88 @ 0x58 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq sl, r7, #140, 28 @ 0x8c0 │ │ │ │ + andseq sl, r7, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r3, #76, 20 @ 0x4c000 │ │ │ │ + andeq r0, r3, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40628 <__cxa_atexit@plt+0x34860> │ │ │ │ - ldr lr, [pc, #148] @ 40630 <__cxa_atexit@plt+0x34868> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - str lr, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r7, #51] @ 0x33 │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [r7, #55] @ 0x37 │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r7, #47] @ 0x2f │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r3, [r7, #43] @ 0x2b │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r1, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4061c <__cxa_atexit@plt+0x34854> │ │ │ │ - mov r7, r8 │ │ │ │ - b 40640 <__cxa_atexit@plt+0x34878> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 3786c <__cxa_atexit@plt+0x2baa4> │ │ │ │ + ldr r2, [pc, #80] @ 3788c <__cxa_atexit@plt+0x2bac4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 37874 <__cxa_atexit@plt+0x2baac> │ │ │ │ + ldr r3, [pc, #60] @ 37894 <__cxa_atexit@plt+0x2bacc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 37898 <__cxa_atexit@plt+0x2bad0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 37890 <__cxa_atexit@plt+0x2bac8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r6, r2, #28, 16 @ 0x1c0000 │ │ │ │ - andeq lr, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 40740 <__cxa_atexit@plt+0x34978> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 406b4 <__cxa_atexit@plt+0x348ec> │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 406c8 <__cxa_atexit@plt+0x34900> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #208] @ 40774 <__cxa_atexit@plt+0x349ac> │ │ │ │ + andseq sl, r7, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r3, #140, 28 @ 0x8c0 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + andeq r0, r3, #160, 28 @ 0xa00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 378e8 <__cxa_atexit@plt+0x2bb20> │ │ │ │ + ldr r2, [pc, #80] @ 37908 <__cxa_atexit@plt+0x2bb40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 378f0 <__cxa_atexit@plt+0x2bb28> │ │ │ │ + ldr r3, [pc, #60] @ 37910 <__cxa_atexit@plt+0x2bb48> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ + ldr r2, [pc, #56] @ 37914 <__cxa_atexit@plt+0x2bb4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r1, [pc, #152] @ 4076c <__cxa_atexit@plt+0x349a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r9, ip} │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str ip, [r5, #56] @ 0x38 │ │ │ │ - sub r1, r2, #23 │ │ │ │ - add lr, r5, #40 @ 0x28 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 40750 <__cxa_atexit@plt+0x34988> │ │ │ │ - ldr r7, [pc, #108] @ 40778 <__cxa_atexit@plt+0x349b0> │ │ │ │ + ldr r7, [pc, #20] @ 3790c <__cxa_atexit@plt+0x2bb44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq sl, r7, #48, 22 @ 0xc000 │ │ │ │ + andeq r0, r3, #84, 18 @ 0x150000 │ │ │ │ + @ instruction: 0xffffd880 │ │ │ │ + andeq r0, r3, #60, 18 @ 0xf0000 │ │ │ │ + andeq r0, r3, #236, 26 @ 0x3b00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37a28 <__cxa_atexit@plt+0x2bc60> │ │ │ │ + ldr r7, [pc, #276] @ 37a50 <__cxa_atexit@plt+0x2bc88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 37a18 <__cxa_atexit@plt+0x2bc50> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #84 @ 0x54 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 37a38 <__cxa_atexit@plt+0x2bc70> │ │ │ │ + ldr r7, [pc, #248] @ 37a58 <__cxa_atexit@plt+0x2bc90> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #104] @ 4077c <__cxa_atexit@plt+0x349b4> │ │ │ │ + ldr r3, [pc, #244] @ 37a5c <__cxa_atexit@plt+0x2bc94> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r2, #18 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + str r7, [r6, #80] @ 0x50 │ │ │ │ + sub r7, r2, #54 @ 0x36 │ │ │ │ + sub r3, r2, #31 │ │ │ │ + ldr r8, [pc, #208] @ 37a60 <__cxa_atexit@plt+0x2bc98> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + ldr r9, [pc, #200] @ 37a64 <__cxa_atexit@plt+0x2bc9c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r0, r2, #67 @ 0x43 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr ip, [pc, #188] @ 37a68 <__cxa_atexit@plt+0x2bca0> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [lr, #36]! @ 0x24 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #172] @ 37a6c <__cxa_atexit@plt+0x2bca4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str lr, [r6, #56] @ 0x38 │ │ │ │ + ldr r1, [pc, #160] @ 37a70 <__cxa_atexit@plt+0x2bca8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + ldr r7, [pc, #148] @ 37a74 <__cxa_atexit@plt+0x2bcac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + ldr r7, [pc, #132] @ 37a78 <__cxa_atexit@plt+0x2bcb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #24] @ 40770 <__cxa_atexit@plt+0x349a8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 37a54 <__cxa_atexit@plt+0x2bc8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #84 @ 0x54 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r1, r7, #96, 26 @ 0x1800 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - andeq r6, r2, #192, 12 @ 0xc000000 │ │ │ │ - andeq pc, r5, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 407f4 <__cxa_atexit@plt+0x34a2c> │ │ │ │ - ldr r8, [pc, #72] @ 4080c <__cxa_atexit@plt+0x34a44> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #68] @ 40810 <__cxa_atexit@plt+0x34a48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, lr │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 40814 <__cxa_atexit@plt+0x34a4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r6, r2, #40, 12 @ 0x2800000 │ │ │ │ - andeq fp, r4, lr, lsl #24 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq r0, r3, #248, 24 @ 0xf800 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andeq r0, r3, #200, 18 @ 0x320000 │ │ │ │ + andseq sl, r7, #112, 20 @ 0x70000 │ │ │ │ + andseq sl, r7, #108, 20 @ 0x6c000 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r3, #92, 18 @ 0x170000 │ │ │ │ + andseq sl, r7, #28, 20 @ 0x1c000 │ │ │ │ + andseq sl, r7, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r3, #20, 18 @ 0x50000 │ │ │ │ + andeq r0, r3, #140, 24 @ 0x8c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40878 <__cxa_atexit@plt+0x34ab0> │ │ │ │ - ldr lr, [pc, #80] @ 40890 <__cxa_atexit@plt+0x34ac8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 40894 <__cxa_atexit@plt+0x34acc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 40898 <__cxa_atexit@plt+0x34ad0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r6, r2, #164, 10 @ 0x29000000 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 408c8 <__cxa_atexit@plt+0x34b00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 408c0 <__cxa_atexit@plt+0x34af8> │ │ │ │ - b 408d8 <__cxa_atexit@plt+0x34b10> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 37b64 <__cxa_atexit@plt+0x2bd9c> │ │ │ │ + ldr r1, [pc, #204] @ 37b74 <__cxa_atexit@plt+0x2bdac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #200] @ 37b78 <__cxa_atexit@plt+0x2bdb0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + str r1, [r3, #80] @ 0x50 │ │ │ │ + sub r1, r6, #54 @ 0x36 │ │ │ │ + sub r0, r6, #31 │ │ │ │ + ldr r9, [pc, #164] @ 37b7c <__cxa_atexit@plt+0x2bdb4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [pc, #160] @ 37b80 <__cxa_atexit@plt+0x2bdb8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + sub r2, r6, #67 @ 0x43 │ │ │ │ + mov lr, r3 │ │ │ │ + ldr ip, [pc, #144] @ 37b84 <__cxa_atexit@plt+0x2bdbc> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [lr, #36]! @ 0x24 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + ldr r4, [pc, #128] @ 37b88 <__cxa_atexit@plt+0x2bdc0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ + str lr, [r3, #56] @ 0x38 │ │ │ │ + ldr lr, [pc, #116] @ 37b8c <__cxa_atexit@plt+0x2bdc4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + ldr r4, [pc, #100] @ 37b90 <__cxa_atexit@plt+0x2bdc8> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r7, [pc, #84] @ 37b94 <__cxa_atexit@plt+0x2bdcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r4, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r6, r2, #116, 10 @ 0x1d000000 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 40964 <__cxa_atexit@plt+0x34b9c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #52]! @ 0x34 │ │ │ │ - ldr r3, [r2, #-48] @ 0xffffffd0 │ │ │ │ - ldr r1, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r3, r2, #20 │ │ │ │ + mov r4, #84 @ 0x54 │ │ │ │ + str r4, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + andeq r0, r3, #128, 16 @ 0x800000 │ │ │ │ + andseq sl, r7, #48, 18 @ 0xc0000 │ │ │ │ + andseq sl, r7, #32, 18 @ 0x80000 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + andeq r0, r3, #20, 16 @ 0x140000 │ │ │ │ + andseq sl, r7, #212, 16 @ 0xd40000 │ │ │ │ + andseq sl, r7, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r3, #200, 14 @ 0x3200000 │ │ │ │ + andeq r0, r3, #132, 22 @ 0x21000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 409c4 <__cxa_atexit@plt+0x34bfc> │ │ │ │ - ldr r2, [pc, #204] @ 409e4 <__cxa_atexit@plt+0x34c1c> │ │ │ │ + bhi 37bd4 <__cxa_atexit@plt+0x2be0c> │ │ │ │ + ldr r3, [pc, #40] @ 37be8 <__cxa_atexit@plt+0x2be20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 37bec <__cxa_atexit@plt+0x2be24> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #200] @ 409e8 <__cxa_atexit@plt+0x34c20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - stmib r7, {r0, r8} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 409b4 <__cxa_atexit@plt+0x34bec> │ │ │ │ - ldr r7, [pc, #164] @ 409ec <__cxa_atexit@plt+0x34c24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r9, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r7, [pc, #112] @ 409dc <__cxa_atexit@plt+0x34c14> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r7, [pc, #20] @ 37bf0 <__cxa_atexit@plt+0x2be28> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 409a8 <__cxa_atexit@plt+0x34be0> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #64] @ 409e0 <__cxa_atexit@plt+0x34c18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 3f554 <__cxa_atexit@plt+0x3378c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 409f0 <__cxa_atexit@plt+0x34c28> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq r1, r7, #144, 20 @ 0x90000 │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - andseq r1, r7, #16, 22 @ 0x4000 │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - andseq r1, r7, #100, 20 @ 0x64000 │ │ │ │ - andeq r5, r2, #72, 30 @ 0x120 │ │ │ │ - andeq pc, r1, sp, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r3, #96, 22 @ 0x18000 │ │ │ │ + andeq r0, r3, #84, 22 @ 0x15000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 37c18 <__cxa_atexit@plt+0x2be50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 37c68 <__cxa_atexit@plt+0x2bea0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 40a28 <__cxa_atexit@plt+0x34c60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 3f554 <__cxa_atexit@plt+0x3378c> │ │ │ │ - andseq r1, r7, #16, 20 @ 0x10000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 37c54 <__cxa_atexit@plt+0x2be8c> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 34e84 <__cxa_atexit@plt+0x290bc> │ │ │ │ + ldr r7, [pc, #16] @ 37c6c <__cxa_atexit@plt+0x2bea4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r3, #224, 10 @ 0x38000000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 37c94 <__cxa_atexit@plt+0x2becc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40a7c <__cxa_atexit@plt+0x34cb4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 40a90 <__cxa_atexit@plt+0x34cc8> │ │ │ │ + bcc 37d20 <__cxa_atexit@plt+0x2bf58> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r1, r7 │ │ │ │ + bne 37cec <__cxa_atexit@plt+0x2bf24> │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 37d08 <__cxa_atexit@plt+0x2bf40> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #76] @ 37d2c <__cxa_atexit@plt+0x2bf64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 37d30 <__cxa_atexit@plt+0x2bf68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 37d34 <__cxa_atexit@plt+0x2bf6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r1, r7, #148, 20 @ 0x94000 │ │ │ │ - andeq r6, r2, #184, 6 @ 0xe0000002 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq sl, r7, #112, 18 @ 0x1c0000 │ │ │ │ + andseq sl, r7, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r3, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r3, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b10 <__cxa_atexit@plt+0x34d48> │ │ │ │ - ldr r3, [pc, #96] @ 40b18 <__cxa_atexit@plt+0x34d50> │ │ │ │ + bhi 37d88 <__cxa_atexit@plt+0x2bfc0> │ │ │ │ + ldr r2, [pc, #80] @ 37da8 <__cxa_atexit@plt+0x2bfe0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 37d90 <__cxa_atexit@plt+0x2bfc8> │ │ │ │ + ldr r3, [pc, #60] @ 37db0 <__cxa_atexit@plt+0x2bfe8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 40b00 <__cxa_atexit@plt+0x34d38> │ │ │ │ - ldr r7, [pc, #52] @ 40b1c <__cxa_atexit@plt+0x34d54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #56] @ 37db4 <__cxa_atexit@plt+0x2bfec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 37dac <__cxa_atexit@plt+0x2bfe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r6, r2, #48, 6 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 40b50 <__cxa_atexit@plt+0x34d88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r6, r2, #252, 4 @ 0xc000000f │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 40c3c <__cxa_atexit@plt+0x34e74> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #200] @ 40c48 <__cxa_atexit@plt+0x34e80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r3, r1 │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 40bf0 <__cxa_atexit@plt+0x34e28> │ │ │ │ - ldr r0, [pc, #144] @ 40c50 <__cxa_atexit@plt+0x34e88> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #140] @ 40c54 <__cxa_atexit@plt+0x34e8c> │ │ │ │ + andseq sl, r7, #144, 12 @ 0x9000000 │ │ │ │ + andeq r0, r3, #152, 18 @ 0x260000 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + andeq r0, r3, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r3, #72, 18 @ 0x120000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37e08 <__cxa_atexit@plt+0x2c040> │ │ │ │ + ldr r2, [pc, #80] @ 37e28 <__cxa_atexit@plt+0x2c060> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 37e10 <__cxa_atexit@plt+0x2c048> │ │ │ │ + ldr r3, [pc, #60] @ 37e30 <__cxa_atexit@plt+0x2c068> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r6, [pc, #84] @ 40c4c <__cxa_atexit@plt+0x34e84> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, sl, ip} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq 40c30 <__cxa_atexit@plt+0x34e68> │ │ │ │ - mov r6, r3 │ │ │ │ - b 40db8 <__cxa_atexit@plt+0x34ff0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r2, [pc, #56] @ 37e34 <__cxa_atexit@plt+0x2c06c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r6, r2, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 40c84 <__cxa_atexit@plt+0x34ebc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 40c7c <__cxa_atexit@plt+0x34eb4> │ │ │ │ - b 40c94 <__cxa_atexit@plt+0x34ecc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 37e2c <__cxa_atexit@plt+0x2c064> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r6, r2, #184, 2 @ 0x2e │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 40d10 <__cxa_atexit@plt+0x34f48> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldr r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r3, #-16] │ │ │ │ - ldmdb r3, {r0, r9} │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ + andseq sl, r7, #16, 12 @ 0x1000000 │ │ │ │ + andeq r0, r3, #240, 16 @ 0xf00000 │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + andeq r0, r3, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r3, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37e88 <__cxa_atexit@plt+0x2c0c0> │ │ │ │ + ldr r2, [pc, #80] @ 37ea8 <__cxa_atexit@plt+0x2c0e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 40d64 <__cxa_atexit@plt+0x34f9c> │ │ │ │ - ldr r3, [pc, #160] @ 40d74 <__cxa_atexit@plt+0x34fac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - stmib r7, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 40d54 <__cxa_atexit@plt+0x34f8c> │ │ │ │ - ldr r7, [pc, #132] @ 40d78 <__cxa_atexit@plt+0x34fb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #88] @ 40d70 <__cxa_atexit@plt+0x34fa8> │ │ │ │ + bhi 37e90 <__cxa_atexit@plt+0x2c0c8> │ │ │ │ + ldr r3, [pc, #60] @ 37eb0 <__cxa_atexit@plt+0x2c0e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 40d4c <__cxa_atexit@plt+0x34f84> │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3f554 <__cxa_atexit@plt+0x3378c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #56] @ 37eb4 <__cxa_atexit@plt+0x2c0ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 37eac <__cxa_atexit@plt+0x2c0e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff5f0 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - andeq r5, r2, #192, 22 @ 0x30000 │ │ │ │ - andeq r1, r0, r8, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3f554 <__cxa_atexit@plt+0x3378c> │ │ │ │ - andeq r6, r2, #164 @ 0xa4 │ │ │ │ - andeq r1, r0, lr, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 40e9c <__cxa_atexit@plt+0x350d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #92 @ 0x5c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 40ee8 <__cxa_atexit@plt+0x35120> │ │ │ │ + andseq sl, r7, #144, 10 @ 0x24000000 │ │ │ │ + andeq r0, r3, #112, 16 @ 0x700000 │ │ │ │ + @ instruction: 0xfffff868 │ │ │ │ + andeq r0, r3, #132, 16 @ 0x840000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #120 @ 0x78 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 37fd8 <__cxa_atexit@plt+0x2c210> │ │ │ │ + ldr r1, [pc, #272] @ 37ff0 <__cxa_atexit@plt+0x2c228> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #268] @ 37ff4 <__cxa_atexit@plt+0x2c22c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r0, [r7, #112] @ 0x70 │ │ │ │ + str r1, [r7, #116] @ 0x74 │ │ │ │ + sub lr, r6, #54 @ 0x36 │ │ │ │ + sub ip, r6, #31 │ │ │ │ + sub r3, r6, #90 @ 0x5a │ │ │ │ + sub r2, r6, #67 @ 0x43 │ │ │ │ str fp, [sp, #8] │ │ │ │ - ldr lr, [pc, #284] @ 40f04 <__cxa_atexit@plt+0x3513c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #280] @ 40f08 <__cxa_atexit@plt+0x35140> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - str r3, [sp] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - sub r2, r8, #63 @ 0x3f │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr fp, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #168] @ 40f0c <__cxa_atexit@plt+0x35144> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r6, r9, sl, fp} │ │ │ │ - sub r7, r8, #2 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx ip │ │ │ │ - ldr r2, [pc, #88] @ 40efc <__cxa_atexit@plt+0x35134> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 40edc <__cxa_atexit@plt+0x35114> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 40f00 <__cxa_atexit@plt+0x35138> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3f554 <__cxa_atexit@plt+0x3378c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr fp, [pc, #228] @ 37ff8 <__cxa_atexit@plt+0x2c230> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r0, fp, #1 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r1, [pc, #216] @ 37ffc <__cxa_atexit@plt+0x2c234> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + sub fp, r6, #103 @ 0x67 │ │ │ │ + mov r0, sl │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r4, [pc, #196] @ 38000 <__cxa_atexit@plt+0x2c238> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [sl, #72]! @ 0x48 │ │ │ │ + str r8, [r7, #80] @ 0x50 │ │ │ │ + str r1, [r7, #84] @ 0x54 │ │ │ │ + ldr r4, [pc, #180] @ 38004 <__cxa_atexit@plt+0x2c23c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r7, #88] @ 0x58 │ │ │ │ + str sl, [r7, #92] @ 0x5c │ │ │ │ + ldr r8, [pc, #168] @ 38008 <__cxa_atexit@plt+0x2c240> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r4, r7, #96 @ 0x60 │ │ │ │ + stm r4, {r8, ip, lr} │ │ │ │ + ldr r4, [pc, #156] @ 3800c <__cxa_atexit@plt+0x2c244> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r7, #108] @ 0x6c │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r4, [pc, #144] @ 38010 <__cxa_atexit@plt+0x2c248> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [lr, #36]! @ 0x24 │ │ │ │ + str r9, [r7, #44] @ 0x2c │ │ │ │ + str r1, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [pc, #128] @ 38014 <__cxa_atexit@plt+0x2c24c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r7, #52] @ 0x34 │ │ │ │ + str lr, [r7, #56] @ 0x38 │ │ │ │ + str r8, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ + str r3, [r7, #68] @ 0x44 │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + ldr r3, [pc, #96] @ 38018 <__cxa_atexit@plt+0x2c250> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r3, r7, r8, fp} │ │ │ │ + ldr r4, [sp] │ │ │ │ + str r4, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldmib sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ - mov r7, #92 @ 0x5c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r1, r7, #224, 10 @ 0x38000000 │ │ │ │ - @ instruction: 0xfffff658 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - andseq r1, r7, #184, 12 @ 0xb800000 │ │ │ │ - andeq r5, r2, #44, 20 @ 0x2c000 │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 40f44 <__cxa_atexit@plt+0x3517c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3f554 <__cxa_atexit@plt+0x3378c> │ │ │ │ - andseq r1, r7, #120, 10 @ 0x1e000000 │ │ │ │ - andeq r5, r2, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + ldr r7, [pc, #60] @ 3801c <__cxa_atexit@plt+0x2c254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #120 @ 0x78 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + andeq r0, r3, #96, 10 @ 0x18000000 │ │ │ │ + andseq sl, r7, #236, 8 @ 0xec000000 │ │ │ │ + andseq sl, r7, #228, 8 @ 0xe4000000 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andeq r0, r3, #228, 8 @ 0xe4000000 │ │ │ │ + andseq sl, r7, #140, 8 @ 0x8c000000 │ │ │ │ + andseq sl, r7, #232, 12 @ 0xe800000 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + andeq r0, r3, #140, 8 @ 0x8c000000 │ │ │ │ + andeq r0, r3, #84, 8 @ 0x54000000 │ │ │ │ + andeq r0, r3, #88, 14 @ 0x1600000 │ │ │ │ + andeq r0, r3, #12, 14 @ 0x300000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 40fb8 <__cxa_atexit@plt+0x351f0> │ │ │ │ - ldr r2, [pc, #84] @ 40fc4 <__cxa_atexit@plt+0x351fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 40fb0 <__cxa_atexit@plt+0x351e8> │ │ │ │ - ldr r2, [pc, #44] @ 40fc8 <__cxa_atexit@plt+0x35200> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 40fb0 <__cxa_atexit@plt+0x351e8> │ │ │ │ - b 4100c <__cxa_atexit@plt+0x35244> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 38068 <__cxa_atexit@plt+0x2c2a0> │ │ │ │ + ldr r7, [pc, #52] @ 3807c <__cxa_atexit@plt+0x2c2b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3805c <__cxa_atexit@plt+0x2c294> │ │ │ │ + mov r7, r8 │ │ │ │ + b 38090 <__cxa_atexit@plt+0x2c2c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 38080 <__cxa_atexit@plt+0x2c2b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r5, r2, #236, 16 @ 0xec0000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 40ffc <__cxa_atexit@plt+0x35234> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 40ff4 <__cxa_atexit@plt+0x3522c> │ │ │ │ - b 4100c <__cxa_atexit@plt+0x35244> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r5, r2, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r3, #232, 12 @ 0xe800000 │ │ │ │ + andeq r0, r3, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 410a0 <__cxa_atexit@plt+0x352d8> │ │ │ │ - ldr lr, [pc, #152] @ 410c0 <__cxa_atexit@plt+0x352f8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #120 @ 0x78 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 381b4 <__cxa_atexit@plt+0x2c3ec> │ │ │ │ + ldr r1, [pc, #276] @ 381cc <__cxa_atexit@plt+0x2c404> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #272] @ 381d0 <__cxa_atexit@plt+0x2c408> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [pc, #268] @ 381d4 <__cxa_atexit@plt+0x2c40c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ + str r1, [r3, #116] @ 0x74 │ │ │ │ + sub r0, r6, #54 @ 0x36 │ │ │ │ + sub ip, r6, #31 │ │ │ │ + str sl, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + sub r4, r6, #90 @ 0x5a │ │ │ │ + sub r2, r6, #67 @ 0x43 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [pc, #220] @ 381d8 <__cxa_atexit@plt+0x2c410> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add fp, fp, #1 │ │ │ │ + ldr r1, [pc, #212] @ 381dc <__cxa_atexit@plt+0x2c414> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub sl, r6, #103 @ 0x67 │ │ │ │ + mov lr, r3 │ │ │ │ + str r7, [lr, #72]! @ 0x48 │ │ │ │ + str r8, [r3, #80] @ 0x50 │ │ │ │ + str r1, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [pc, #188] @ 381e0 <__cxa_atexit@plt+0x2c418> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + str lr, [r3, #92] @ 0x5c │ │ │ │ + ldr lr, [pc, #176] @ 381e4 <__cxa_atexit@plt+0x2c41c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - str r0, [r2] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r1, r7, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 410ac <__cxa_atexit@plt+0x352e4> │ │ │ │ - ldr r3, [pc, #96] @ 410c4 <__cxa_atexit@plt+0x352fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 41090 <__cxa_atexit@plt+0x352c8> │ │ │ │ - ldr r7, [pc, #72] @ 410c8 <__cxa_atexit@plt+0x35300> │ │ │ │ + str lr, [r3, #96] @ 0x60 │ │ │ │ + str ip, [r3, #100] @ 0x64 │ │ │ │ + str r0, [r3, #104] @ 0x68 │ │ │ │ + ldr r0, [pc, #160] @ 381e8 <__cxa_atexit@plt+0x2c420> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #108] @ 0x6c │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r0, [pc, #148] @ 381ec <__cxa_atexit@plt+0x2c424> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #36]! @ 0x24 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + ldr r0, [pc, #132] @ 381f0 <__cxa_atexit@plt+0x2c428> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r8, r3, #52 @ 0x34 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ + str r4, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r7, [pc, #100] @ 381f4 <__cxa_atexit@plt+0x2c42c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldmib sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #24] @ 410cc <__cxa_atexit@plt+0x35304> │ │ │ │ + ldr r7, [pc, #60] @ 381f8 <__cxa_atexit@plt+0x2c430> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #120 @ 0x78 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq r1, r7, #72, 8 @ 0x48000000 │ │ │ │ - @ instruction: 0xfffe02e4 │ │ │ │ - @ instruction: 0xfffe02f8 │ │ │ │ - andeq r5, r2, #12, 16 @ 0xc0000 │ │ │ │ - @ instruction: 0xffffde20 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r5, r2, #132, 26 @ 0x2100 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + andeq r0, r3, #136, 6 @ 0x20000002 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + andseq sl, r7, #4, 6 @ 0x10000000 │ │ │ │ + andseq sl, r7, #0, 6 │ │ │ │ + andeq r0, r3, #16, 6 @ 0x40000000 │ │ │ │ + andseq sl, r7, #184, 4 @ 0x8000000b │ │ │ │ + andseq sl, r7, #16, 10 @ 0x4000000 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + andeq r0, r3, #180, 4 @ 0x4000000b │ │ │ │ + andeq r0, r3, #124, 4 @ 0xc0000007 │ │ │ │ + andeq r0, r3, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41160 <__cxa_atexit@plt+0x35398> │ │ │ │ - ldmib r7, {r1, lr} │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 41130 <__cxa_atexit@plt+0x35368> │ │ │ │ - ldr r3, [pc, #104] @ 41178 <__cxa_atexit@plt+0x353b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - b 41154 <__cxa_atexit@plt+0x3538c> │ │ │ │ - ldr r3, [pc, #60] @ 41174 <__cxa_atexit@plt+0x353ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r8, fp │ │ │ │ - b 4117c <__cxa_atexit@plt+0x353b4> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 38238 <__cxa_atexit@plt+0x2c470> │ │ │ │ + ldr r2, [pc, #60] @ 38254 <__cxa_atexit@plt+0x2c48c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 38240 <__cxa_atexit@plt+0x2c478> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 38294 <__cxa_atexit@plt+0x2c4cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r1, r7, #220, 4 @ 0xc000000d │ │ │ │ - andseq r1, r7, #12, 6 @ 0x30000000 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr lr, [ip, #24]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 41264 <__cxa_atexit@plt+0x3549c> │ │ │ │ - ldr r8, [pc, #240] @ 41294 <__cxa_atexit@plt+0x354cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #236] @ 41298 <__cxa_atexit@plt+0x354d0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #232] @ 4129c <__cxa_atexit@plt+0x354d4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldrb r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - str sl, [r3, #20]! │ │ │ │ - cmp r1, #43 @ 0x2b │ │ │ │ - cmpne r1, #45 @ 0x2d │ │ │ │ - bne 411f4 <__cxa_atexit@plt+0x3542c> │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 412d8 <__cxa_atexit@plt+0x35510> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #8]! │ │ │ │ - ldr r8, [r7, #-4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 41280 <__cxa_atexit@plt+0x354b8> │ │ │ │ - ldr r2, [pc, #132] @ 412a0 <__cxa_atexit@plt+0x354d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 41254 <__cxa_atexit@plt+0x3548c> │ │ │ │ - ldr r3, [pc, #108] @ 412a4 <__cxa_atexit@plt+0x354dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r7, [pc, #16] @ 38258 <__cxa_atexit@plt+0x2c490> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #64] @ 412ac <__cxa_atexit@plt+0x354e4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #32] @ 412a8 <__cxa_atexit@plt+0x354e0> │ │ │ │ + andseq sl, r7, #208, 2 @ 0x34 │ │ │ │ + andeq r0, r3, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 38280 <__cxa_atexit@plt+0x2c4b8> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 38294 <__cxa_atexit@plt+0x2c4cc> │ │ │ │ + ldr r7, [pc, #8] @ 38290 <__cxa_atexit@plt+0x2c4c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe3ac │ │ │ │ - @ instruction: 0xffffe6c4 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0xfffe012c │ │ │ │ - @ instruction: 0xfffe0140 │ │ │ │ - andeq r5, r2, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r5, r2, #176, 22 @ 0x2c000 │ │ │ │ - andeq r0, r0, r8, lsl #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 4117c <__cxa_atexit@plt+0x353b4> │ │ │ │ - andeq r5, r2, #252, 10 @ 0x3f000000 │ │ │ │ - andeq r0, r0, r7, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 413e4 <__cxa_atexit@plt+0x3561c> │ │ │ │ - str fp, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #24]! │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [r1, #-4]! │ │ │ │ - add fp, r0, #8 │ │ │ │ - add ip, r0, #4 │ │ │ │ - add r0, r3, #1 │ │ │ │ - ldr r9, [r2, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r2, #-16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr lr, [r9, #15] │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 41360 <__cxa_atexit@plt+0x35598> │ │ │ │ - ldr r2, [pc, #272] @ 4143c <__cxa_atexit@plt+0x35674> │ │ │ │ + andeq r0, r3, #216, 8 @ 0xd8000000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #220] @ 3837c <__cxa_atexit@plt+0x2c5b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [fp] │ │ │ │ - str r8, [r6] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str ip, [r5, #28] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r5, [pc, #240] @ 41440 <__cxa_atexit@plt+0x35678> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r0, [fp] │ │ │ │ - ldr r7, [pc, #188] @ 41428 <__cxa_atexit@plt+0x35660> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [ip] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r1, r5, #8 │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r1 │ │ │ │ - bhi 413fc <__cxa_atexit@plt+0x35634> │ │ │ │ - ldr r3, [pc, #152] @ 4142c <__cxa_atexit@plt+0x35664> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 413d0 <__cxa_atexit@plt+0x35608> │ │ │ │ - ldr r3, [pc, #128] @ 41430 <__cxa_atexit@plt+0x35668> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r6, [r6, #-4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r9 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [pc, #76] @ 41438 <__cxa_atexit@plt+0x35670> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [pc, #216] @ 38380 <__cxa_atexit@plt+0x2c5b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 3833c <__cxa_atexit@plt+0x2c574> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 38348 <__cxa_atexit@plt+0x2c580> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr lr, [pc, #48] @ 41434 <__cxa_atexit@plt+0x3566c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - andseq r1, r7, #4, 2 │ │ │ │ - @ instruction: 0xfffdffb4 │ │ │ │ - @ instruction: 0xfffdffc8 │ │ │ │ - andeq r5, r2, #188, 8 @ 0xbc000000 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - andseq r1, r7, #240 @ 0xf0 │ │ │ │ - andeq r5, r2, #24, 20 @ 0x18000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 414e4 <__cxa_atexit@plt+0x3571c> │ │ │ │ - ldr r2, [pc, #132] @ 414f0 <__cxa_atexit@plt+0x35728> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 414d0 <__cxa_atexit@plt+0x35708> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #96] @ 414f4 <__cxa_atexit@plt+0x3572c> │ │ │ │ + beq 3835c <__cxa_atexit@plt+0x2c594> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 382a8 <__cxa_atexit@plt+0x2c4e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 38368 <__cxa_atexit@plt+0x2c5a0> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #124] @ 38388 <__cxa_atexit@plt+0x2c5c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #108] @ 3838c <__cxa_atexit@plt+0x2c5c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 38384 <__cxa_atexit@plt+0x2c5bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andseq sl, r7, #176 @ 0xb0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andseq sl, r7, #204 @ 0xcc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3842c <__cxa_atexit@plt+0x2c664> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #176] @ 38468 <__cxa_atexit@plt+0x2c6a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - strb r1, [r3, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 414d0 <__cxa_atexit@plt+0x35708> │ │ │ │ - ldr r1, [pc, #68] @ 414f8 <__cxa_atexit@plt+0x35730> │ │ │ │ + beq 38440 <__cxa_atexit@plt+0x2c678> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 3844c <__cxa_atexit@plt+0x2c684> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 38454 <__cxa_atexit@plt+0x2c68c> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #116] @ 38470 <__cxa_atexit@plt+0x2c6a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 414d8 <__cxa_atexit@plt+0x35710> │ │ │ │ - mov r7, r2 │ │ │ │ - b 415b4 <__cxa_atexit@plt+0x357ec> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #100] @ 38474 <__cxa_atexit@plt+0x2c6ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 3846c <__cxa_atexit@plt+0x2c6a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, fp │ │ │ │ + b 38294 <__cxa_atexit@plt+0x2c4cc> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andseq r9, r7, #204, 30 @ 0x330 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + andseq r9, r7, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 384e4 <__cxa_atexit@plt+0x2c71c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 384f0 <__cxa_atexit@plt+0x2c728> │ │ │ │ + ldr r1, [pc, #76] @ 38500 <__cxa_atexit@plt+0x2c738> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 38504 <__cxa_atexit@plt+0x2c73c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 38294 <__cxa_atexit@plt+0x2c4cc> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + andseq r9, r7, #36, 30 @ 0x90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 38544 <__cxa_atexit@plt+0x2c77c> │ │ │ │ + ldr r2, [pc, #60] @ 38560 <__cxa_atexit@plt+0x2c798> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3854c <__cxa_atexit@plt+0x2c784> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 385a0 <__cxa_atexit@plt+0x2c7d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 38564 <__cxa_atexit@plt+0x2c79c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r5, r2, #100, 18 @ 0x190000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #80] @ 41564 <__cxa_atexit@plt+0x3579c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 41550 <__cxa_atexit@plt+0x35788> │ │ │ │ - ldr r2, [pc, #52] @ 41568 <__cxa_atexit@plt+0x357a0> │ │ │ │ + andseq r9, r7, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r3, #16, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3858c <__cxa_atexit@plt+0x2c7c4> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 385a0 <__cxa_atexit@plt+0x2c7d8> │ │ │ │ + ldr r7, [pc, #8] @ 3859c <__cxa_atexit@plt+0x2c7d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, #208, 2 @ 0x34 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #220] @ 38688 <__cxa_atexit@plt+0x2c8c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ + ldr r1, [pc, #216] @ 3868c <__cxa_atexit@plt+0x2c8c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 41558 <__cxa_atexit@plt+0x35790> │ │ │ │ - mov r7, r3 │ │ │ │ - b 415b4 <__cxa_atexit@plt+0x357ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 38648 <__cxa_atexit@plt+0x2c880> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 38654 <__cxa_atexit@plt+0x2c88c> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 38668 <__cxa_atexit@plt+0x2c8a0> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 385b4 <__cxa_atexit@plt+0x2c7ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 38674 <__cxa_atexit@plt+0x2c8ac> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #124] @ 38694 <__cxa_atexit@plt+0x2c8cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #108] @ 38698 <__cxa_atexit@plt+0x2c8d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r5, r2, #244, 16 @ 0xf40000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #52] @ 38690 <__cxa_atexit@plt+0x2c8c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andseq r9, r7, #164, 26 @ 0x2900 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andseq r9, r7, #192, 26 @ 0x3000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 38738 <__cxa_atexit@plt+0x2c970> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 415a4 <__cxa_atexit@plt+0x357dc> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #176] @ 38774 <__cxa_atexit@plt+0x2c9ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4159c <__cxa_atexit@plt+0x357d4> │ │ │ │ - b 415b4 <__cxa_atexit@plt+0x357ec> │ │ │ │ + beq 3874c <__cxa_atexit@plt+0x2c984> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 38758 <__cxa_atexit@plt+0x2c990> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 38760 <__cxa_atexit@plt+0x2c998> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #116] @ 3877c <__cxa_atexit@plt+0x2c9b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #100] @ 38780 <__cxa_atexit@plt+0x2c9b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 38778 <__cxa_atexit@plt+0x2c9b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r5, r2, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 41644 <__cxa_atexit@plt+0x3587c> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 41614 <__cxa_atexit@plt+0x3584c> │ │ │ │ - ldr r1, [pc, #104] @ 4165c <__cxa_atexit@plt+0x35894> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - b 41638 <__cxa_atexit@plt+0x35870> │ │ │ │ - ldr r1, [pc, #60] @ 41658 <__cxa_atexit@plt+0x35890> │ │ │ │ + mov r7, fp │ │ │ │ + b 385a0 <__cxa_atexit@plt+0x2c7d8> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andseq r9, r7, #192, 24 @ 0xc000 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + andseq r9, r7, #208, 24 @ 0xd000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 387f0 <__cxa_atexit@plt+0x2ca28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 387fc <__cxa_atexit@plt+0x2ca34> │ │ │ │ + ldr r1, [pc, #76] @ 3880c <__cxa_atexit@plt+0x2ca44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 38810 <__cxa_atexit@plt+0x2ca48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - b 4117c <__cxa_atexit@plt+0x353b4> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - stmib r5, {r3, lr} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - bx r1 │ │ │ │ - andseq r0, r7, #248, 26 @ 0x3e00 │ │ │ │ - andseq r0, r7, #40, 28 @ 0x280 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 385a0 <__cxa_atexit@plt+0x2c7d8> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + andseq r9, r7, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3884c <__cxa_atexit@plt+0x2ca84> │ │ │ │ + ldr r3, [pc, #40] @ 38860 <__cxa_atexit@plt+0x2ca98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 38864 <__cxa_atexit@plt+0x2ca9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r7, [pc, #20] @ 38868 <__cxa_atexit@plt+0x2caa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq pc, r2, #180, 30 @ 0x2d0 │ │ │ │ + andeq pc, r2, #40, 30 @ 0xa0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 38890 <__cxa_atexit@plt+0x2cac8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 388e0 <__cxa_atexit@plt+0x2cb18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 388cc <__cxa_atexit@plt+0x2cb04> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 385a0 <__cxa_atexit@plt+0x2c7d8> │ │ │ │ + ldr r7, [pc, #16] @ 388e4 <__cxa_atexit@plt+0x2cb1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 41980 <__cxa_atexit@plt+0x35bb8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq pc, r2, #144, 28 @ 0x900 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 3890c <__cxa_atexit@plt+0x2cb44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 416c8 <__cxa_atexit@plt+0x35900> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 416dc <__cxa_atexit@plt+0x35914> │ │ │ │ + bcc 38998 <__cxa_atexit@plt+0x2cbd0> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r1, r7 │ │ │ │ + bne 38964 <__cxa_atexit@plt+0x2cb9c> │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 38980 <__cxa_atexit@plt+0x2cbb8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #76] @ 389a4 <__cxa_atexit@plt+0x2cbdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 389a8 <__cxa_atexit@plt+0x2cbe0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 389ac <__cxa_atexit@plt+0x2cbe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r0, r7, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 41780 <__cxa_atexit@plt+0x359b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 41788 <__cxa_atexit@plt+0x359c0> │ │ │ │ - ldr r1, [pc, #144] @ 417a0 <__cxa_atexit@plt+0x359d8> │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r9, r7, #248, 24 @ 0xf800 │ │ │ │ + andseq r9, r7, #232, 24 @ 0xe800 │ │ │ │ + andeq pc, r2, #184, 16 @ 0xb80000 │ │ │ │ + andeq pc, r2, #40, 16 @ 0x280000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 38a28 <__cxa_atexit@plt+0x2cc60> │ │ │ │ + ldr r2, [pc, #96] @ 38a30 <__cxa_atexit@plt+0x2cc68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 38a34 <__cxa_atexit@plt+0x2cc6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 41738 <__cxa_atexit@plt+0x35970> │ │ │ │ - cmp r7, #4 │ │ │ │ - ble 41748 <__cxa_atexit@plt+0x35980> │ │ │ │ - ldr r7, [pc, #116] @ 417a4 <__cxa_atexit@plt+0x359dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 417a8 <__cxa_atexit@plt+0x359e0> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 38a08 <__cxa_atexit@plt+0x2cc40> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 38a14 <__cxa_atexit@plt+0x2cc4c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 38a3c <__cxa_atexit@plt+0x2cc74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 38a1c <__cxa_atexit@plt+0x2cc54> │ │ │ │ + ldr r7, [pc, #28] @ 38a38 <__cxa_atexit@plt+0x2cc70> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 417ac <__cxa_atexit@plt+0x359e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 417b0 <__cxa_atexit@plt+0x359e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 417b4 <__cxa_atexit@plt+0x359ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #5 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 41790 <__cxa_atexit@plt+0x359c8> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r0, r7, #224, 24 @ 0xe000 │ │ │ │ - andseq r0, r7, #20, 28 @ 0x140 │ │ │ │ - andeq r5, r2, #40, 10 @ 0xa000000 │ │ │ │ - mvneq r3, r8, lsl #3 │ │ │ │ - andseq r0, r7, #240, 26 @ 0x3c00 │ │ │ │ - andseq r0, r7, #176, 26 @ 0x2c00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 41858 <__cxa_atexit@plt+0x35a90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 41860 <__cxa_atexit@plt+0x35a98> │ │ │ │ - ldr r1, [pc, #144] @ 41878 <__cxa_atexit@plt+0x35ab0> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq r9, r7, #12, 20 @ 0xc000 │ │ │ │ + andeq pc, r2, #144, 14 @ 0x2400000 │ │ │ │ + andeq pc, r2, #192, 14 @ 0x3000000 │ │ │ │ + andeq pc, r2, #152, 14 @ 0x2600000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 38a78 <__cxa_atexit@plt+0x2ccb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 38a7c <__cxa_atexit@plt+0x2ccb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq pc, r2, #124, 14 @ 0x1f00000 │ │ │ │ + andeq pc, r2, #80, 14 @ 0x1400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 38b04 <__cxa_atexit@plt+0x2cd3c> │ │ │ │ + ldr r2, [pc, #112] @ 38b0c <__cxa_atexit@plt+0x2cd44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 38b10 <__cxa_atexit@plt+0x2cd48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 41810 <__cxa_atexit@plt+0x35a48> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 41820 <__cxa_atexit@plt+0x35a58> │ │ │ │ - ldr r7, [pc, #116] @ 4187c <__cxa_atexit@plt+0x35ab4> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 38ae4 <__cxa_atexit@plt+0x2cd1c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 38af0 <__cxa_atexit@plt+0x2cd28> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 38b14 <__cxa_atexit@plt+0x2cd4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 41880 <__cxa_atexit@plt+0x35ab8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 41884 <__cxa_atexit@plt+0x35abc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 41888 <__cxa_atexit@plt+0x35ac0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 4188c <__cxa_atexit@plt+0x35ac4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 41868 <__cxa_atexit@plt+0x35aa0> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r0, r7, #8, 24 @ 0x800 │ │ │ │ - andseq r0, r7, #60, 26 @ 0xf00 │ │ │ │ - andeq r5, r2, #20, 8 @ 0x14000000 │ │ │ │ - mvneq r3, r2, asr #1 │ │ │ │ - andseq r0, r7, #24, 26 @ 0x600 │ │ │ │ - andseq r0, r7, #216, 24 @ 0xd800 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 41930 <__cxa_atexit@plt+0x35b68> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 41938 <__cxa_atexit@plt+0x35b70> │ │ │ │ - ldr r1, [pc, #144] @ 41950 <__cxa_atexit@plt+0x35b88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 418e8 <__cxa_atexit@plt+0x35b20> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 418f8 <__cxa_atexit@plt+0x35b30> │ │ │ │ - ldr r7, [pc, #116] @ 41954 <__cxa_atexit@plt+0x35b8c> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andseq r9, r7, #64, 18 @ 0x100000 │ │ │ │ + andseq r9, r7, #64, 18 @ 0x100000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 38b48 <__cxa_atexit@plt+0x2cd80> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 38b5c <__cxa_atexit@plt+0x2cd94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 41958 <__cxa_atexit@plt+0x35b90> │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r7, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 38bac <__cxa_atexit@plt+0x2cde4> │ │ │ │ + ldr r2, [pc, #80] @ 38bcc <__cxa_atexit@plt+0x2ce04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 38bb4 <__cxa_atexit@plt+0x2cdec> │ │ │ │ + ldr r3, [pc, #60] @ 38bd4 <__cxa_atexit@plt+0x2ce0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 38bd8 <__cxa_atexit@plt+0x2ce10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 38bd0 <__cxa_atexit@plt+0x2ce08> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 4195c <__cxa_atexit@plt+0x35b94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 41960 <__cxa_atexit@plt+0x35b98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 41964 <__cxa_atexit@plt+0x35b9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r7, #108, 16 @ 0x6c0000 │ │ │ │ + andeq pc, r2, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0xffffd5ac │ │ │ │ + andeq pc, r2, #172, 12 @ 0xac00000 │ │ │ │ + andeq pc, r2, #128, 22 @ 0x20000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ - b 41940 <__cxa_atexit@plt+0x35b78> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 38c38 <__cxa_atexit@plt+0x2ce70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 38c44 <__cxa_atexit@plt+0x2ce7c> │ │ │ │ + ldr r5, [pc, #64] @ 38c54 <__cxa_atexit@plt+0x2ce8c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #60] @ 38c58 <__cxa_atexit@plt+0x2ce90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq r0, r7, #48, 22 @ 0xc000 │ │ │ │ - andseq r0, r7, #100, 24 @ 0x6400 │ │ │ │ - andeq r5, r2, #100, 6 @ 0x90000001 │ │ │ │ - ldrdeq r2, [ip, #254]! @ 0xfe │ │ │ │ - andseq r0, r7, #64, 24 @ 0x4000 │ │ │ │ - andseq r0, r7, #0, 24 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r5, r2, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41b6c <__cxa_atexit@plt+0x35da4> │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - sub r1, r0, #91 @ 0x5b │ │ │ │ - cmp r1, #32 │ │ │ │ - bhi 41a54 <__cxa_atexit@plt+0x35c8c> │ │ │ │ - ldr ip, [r2, #12] │ │ │ │ - add lr, pc, #4 │ │ │ │ - ldr r1, [lr, r1, lsl #2] │ │ │ │ - add pc, lr, r1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldr r1, [pc, #324] @ 41b8c <__cxa_atexit@plt+0x35dc4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ - b 41abc <__cxa_atexit@plt+0x35cf4> │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ - bne 41a70 <__cxa_atexit@plt+0x35ca8> │ │ │ │ - ldr r1, [pc, #292] @ 41b88 <__cxa_atexit@plt+0x35dc0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ - b 41abc <__cxa_atexit@plt+0x35cf4> │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - cmp r0, #47 @ 0x2f │ │ │ │ - bls 41b50 <__cxa_atexit@plt+0x35d88> │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ - bcc 41b58 <__cxa_atexit@plt+0x35d90> │ │ │ │ - ldr r3, [pc, #272] @ 41ba0 <__cxa_atexit@plt+0x35dd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #264] @ 41ba4 <__cxa_atexit@plt+0x35ddc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [pc, #232] @ 41b9c <__cxa_atexit@plt+0x35dd4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 41b44 <__cxa_atexit@plt+0x35d7c> │ │ │ │ - ldr r1, [pc, #176] @ 41b94 <__cxa_atexit@plt+0x35dcc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - b 41b38 <__cxa_atexit@plt+0x35d70> │ │ │ │ - ldr r1, [pc, #140] @ 41b90 <__cxa_atexit@plt+0x35dc8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - b 41b38 <__cxa_atexit@plt+0x35d70> │ │ │ │ - ldr r1, [pc, #116] @ 41b98 <__cxa_atexit@plt+0x35dd0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 41a88 <__cxa_atexit@plt+0x35cc0> │ │ │ │ - ldr r0, [pc, #36] @ 41b84 <__cxa_atexit@plt+0x35dbc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - b 41ac4 <__cxa_atexit@plt+0x35cfc> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r0, [r5] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #29 │ │ │ │ - andeq r0, r0, r4, asr pc │ │ │ │ - andeq r0, r0, ip, lsl #30 │ │ │ │ - andeq r0, r0, ip, lsr #19 │ │ │ │ - andeq r0, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r5, r2, #136, 2 @ 0x22 │ │ │ │ - andseq r0, r7, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r5, r2, #32, 2 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 41bf8 <__cxa_atexit@plt+0x35e30> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 41c08 <__cxa_atexit@plt+0x35e40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq r0, r7, #88, 16 @ 0x580000 │ │ │ │ - andeq r5, r2, #216 @ 0xd8 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq pc, r2, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 41e9c <__cxa_atexit@plt+0x360d4> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r7, ip, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r3, [r9, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r7, r1 │ │ │ │ - bge 41d18 <__cxa_atexit@plt+0x35f50> │ │ │ │ - subs r7, r7, r3 │ │ │ │ - bne 41d68 <__cxa_atexit@plt+0x35fa0> │ │ │ │ - str ip, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 41eb4 <__cxa_atexit@plt+0x360ec> │ │ │ │ - ldr r7, [pc, #592] @ 41ee0 <__cxa_atexit@plt+0x36118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #580] @ 41ee4 <__cxa_atexit@plt+0x3611c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 41e28 <__cxa_atexit@plt+0x36060> │ │ │ │ - ldr r2, [pc, #548] @ 41ee8 <__cxa_atexit@plt+0x36120> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 38d00 <__cxa_atexit@plt+0x2cf38> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 38d14 <__cxa_atexit@plt+0x2cf4c> │ │ │ │ + ldr r2, [pc, #156] @ 38d28 <__cxa_atexit@plt+0x2cf60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r8, #8] │ │ │ │ - ldr r5, [r8, #20] │ │ │ │ - ldr r1, [pc, #536] @ 41eec <__cxa_atexit@plt+0x36124> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r5, [r8, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r6, [pc, #496] @ 41ef0 <__cxa_atexit@plt+0x36128> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r7, [pc, #472] @ 41ef8 <__cxa_atexit@plt+0x36130> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, r2 │ │ │ │ - cmp r0, r7 │ │ │ │ - bne 41dcc <__cxa_atexit@plt+0x36004> │ │ │ │ - ldr r0, [pc, #460] @ 41f04 <__cxa_atexit@plt+0x3613c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #456] @ 41f08 <__cxa_atexit@plt+0x36140> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 41df4 <__cxa_atexit@plt+0x3602c> │ │ │ │ - stmib sp, {fp, ip} │ │ │ │ - ldr r1, [pc, #352] @ 41edc <__cxa_atexit@plt+0x36114> │ │ │ │ + ldr r1, [pc, #152] @ 38d2c <__cxa_atexit@plt+0x2cf64> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, r2 │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 41e88 <__cxa_atexit@plt+0x360c0> │ │ │ │ - ldr r7, [pc, #368] @ 41f0c <__cxa_atexit@plt+0x36144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #364] @ 41f10 <__cxa_atexit@plt+0x36148> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 41ed8 <__cxa_atexit@plt+0x36110> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 41e34 <__cxa_atexit@plt+0x3606c> │ │ │ │ - ldr r7, [pc, #280] @ 41f14 <__cxa_atexit@plt+0x3614c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #276] @ 41f18 <__cxa_atexit@plt+0x36150> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - mov r8, ip │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #148] @ 38d30 <__cxa_atexit@plt+0x2cf68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r8, [pc, #120] @ 38d34 <__cxa_atexit@plt+0x2cf6c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #116] @ 38d38 <__cxa_atexit@plt+0x2cf70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r3, #31 │ │ │ │ + ldr r9, [pc, #104] @ 38d3c <__cxa_atexit@plt+0x2cf74> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #100] @ 38d40 <__cxa_atexit@plt+0x2cf78> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r7, sl, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r1, [pc, #188] @ 41efc <__cxa_atexit@plt+0x36134> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #184] @ 41f00 <__cxa_atexit@plt+0x36138> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - str ip, [r8, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 41c7c <__cxa_atexit@plt+0x35eb4> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #56] @ 41ef4 <__cxa_atexit@plt+0x3612c> │ │ │ │ + ldr r7, [pc, #28] @ 38d24 <__cxa_atexit@plt+0x2cf5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldrbvs r7, [r5, #-628]! @ 0xfffffd8c │ │ │ │ - mvneq r2, r2, ror #22 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - mvneq r2, sl, lsl ip │ │ │ │ - andseq r0, r7, #120, 16 @ 0x780000 │ │ │ │ - andseq r0, r7, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - strheq r2, [ip, #190]! @ 0xbe │ │ │ │ - andeq r4, r2, #220, 24 @ 0xdc00 │ │ │ │ - andseq r0, r7, #40, 12 @ 0x2800000 │ │ │ │ - andeq r4, r2, #228, 26 @ 0x3900 │ │ │ │ - andseq r0, r7, #48, 14 @ 0xc00000 │ │ │ │ - andeq r4, r2, #164, 28 @ 0xa40 │ │ │ │ - andseq r0, r7, #100, 12 @ 0x6400000 │ │ │ │ - andeq r4, r2, #68, 28 @ 0x440 │ │ │ │ - andseq r0, r7, #4, 12 @ 0x400000 │ │ │ │ - andeq r4, r2, #188, 26 @ 0x2f00 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 41fc4 <__cxa_atexit@plt+0x361fc> │ │ │ │ - ldr r7, [pc, #152] @ 41fdc <__cxa_atexit@plt+0x36214> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 41fe0 <__cxa_atexit@plt+0x36218> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq pc, r2, #240, 10 @ 0x3c000000 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq pc, r2, #60, 12 @ 0x3c00000 │ │ │ │ + andeq pc, r2, #32, 12 @ 0x2000000 │ │ │ │ + andseq r9, r7, #156, 18 @ 0x270000 │ │ │ │ + andseq r9, r7, #60, 14 @ 0xf00000 │ │ │ │ + andseq r9, r7, #24, 14 @ 0x600000 │ │ │ │ + andseq r9, r7, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 38dc8 <__cxa_atexit@plt+0x2d000> │ │ │ │ + ldr r2, [pc, #112] @ 38dd0 <__cxa_atexit@plt+0x2d008> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 38dd4 <__cxa_atexit@plt+0x2d00c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41fb8 <__cxa_atexit@plt+0x361f0> │ │ │ │ - ldr r8, [pc, #108] @ 41fe4 <__cxa_atexit@plt+0x3621c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 41fe8 <__cxa_atexit@plt+0x36220> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 41fec <__cxa_atexit@plt+0x36224> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ + beq 38da8 <__cxa_atexit@plt+0x2cfe0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 38db4 <__cxa_atexit@plt+0x2cfec> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 38dd8 <__cxa_atexit@plt+0x2d010> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andseq r9, r7, #124, 12 @ 0x7c00000 │ │ │ │ + andseq r9, r7, #124, 12 @ 0x7c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 38e0c <__cxa_atexit@plt+0x2d044> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 38e20 <__cxa_atexit@plt+0x2d058> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 41ff0 <__cxa_atexit@plt+0x36228> │ │ │ │ + andseq r9, r7, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 38e70 <__cxa_atexit@plt+0x2d0a8> │ │ │ │ + ldr r2, [pc, #80] @ 38e90 <__cxa_atexit@plt+0x2d0c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 38e78 <__cxa_atexit@plt+0x2d0b0> │ │ │ │ + ldr r3, [pc, #60] @ 38e98 <__cxa_atexit@plt+0x2d0d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - mvneq r2, r6, ror #18 │ │ │ │ - andseq r0, r7, #204, 10 @ 0x33000000 │ │ │ │ - andseq r0, r7, #156, 10 @ 0x27000000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r4, r2, #228, 24 @ 0xe400 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 42050 <__cxa_atexit@plt+0x36288> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 42054 <__cxa_atexit@plt+0x3628c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 42058 <__cxa_atexit@plt+0x36290> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldrdeq r2, [ip, #134]! @ 0x86 │ │ │ │ - andseq r0, r7, #24, 10 @ 0x6000000 │ │ │ │ - andseq r0, r7, #4, 10 @ 0x1000000 │ │ │ │ - andeq r4, r2, #136, 24 @ 0x8800 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 422e4 <__cxa_atexit@plt+0x3651c> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - ldr ip, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r3, [fp, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 42174 <__cxa_atexit@plt+0x363ac> │ │ │ │ - str r7, [sp] │ │ │ │ - subs r7, r2, r3 │ │ │ │ - bne 421c8 <__cxa_atexit@plt+0x36400> │ │ │ │ - str r9, [r8, #20] │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r8, #4] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 422fc <__cxa_atexit@plt+0x36534> │ │ │ │ - ldr r2, [pc, #584] @ 42334 <__cxa_atexit@plt+0x3656c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #572] @ 42338 <__cxa_atexit@plt+0x36570> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4226c <__cxa_atexit@plt+0x364a4> │ │ │ │ - ldr r0, [pc, #544] @ 4233c <__cxa_atexit@plt+0x36574> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r2, [r8, #20] │ │ │ │ - ldr r1, [pc, #532] @ 42340 <__cxa_atexit@plt+0x36578> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #492] @ 42344 <__cxa_atexit@plt+0x3657c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - mov sl, #4 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r2, [pc, #464] @ 4234c <__cxa_atexit@plt+0x36584> │ │ │ │ + ldr r2, [pc, #56] @ 38e9c <__cxa_atexit@plt+0x2d0d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, ip │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 42218 <__cxa_atexit@plt+0x36450> │ │ │ │ - ldr r0, [pc, #460] @ 42360 <__cxa_atexit@plt+0x36598> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - ldr r0, [pc, #452] @ 42364 <__cxa_atexit@plt+0x3659c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 421f0 <__cxa_atexit@plt+0x36428> │ │ │ │ - ldr r1, [pc, #336] @ 42328 <__cxa_atexit@plt+0x36560> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, ip │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 422d8 <__cxa_atexit@plt+0x36510> │ │ │ │ - ldr r7, [pc, #308] @ 4232c <__cxa_atexit@plt+0x36564> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 38e94 <__cxa_atexit@plt+0x2d0cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #304] @ 42330 <__cxa_atexit@plt+0x36568> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 42260 <__cxa_atexit@plt+0x36498> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 42324 <__cxa_atexit@plt+0x3655c> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 4227c <__cxa_atexit@plt+0x364b4> │ │ │ │ - ldr r2, [pc, #264] @ 42350 <__cxa_atexit@plt+0x36588> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #260] @ 42354 <__cxa_atexit@plt+0x3658c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, fp │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - ldmib sp, {r9, sl, fp} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - ldr r1, [pc, #208] @ 42358 <__cxa_atexit@plt+0x36590> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #200] @ 4235c <__cxa_atexit@plt+0x36594> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - str r9, [r8, #20] │ │ │ │ - b 420d4 <__cxa_atexit@plt+0x3630c> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #68] @ 42348 <__cxa_atexit@plt+0x36580> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - stclvs 5, cr7, [ip], #-440 @ 0xfffffe48 │ │ │ │ - mvneq r2, r2, lsl r7 │ │ │ │ - andeq r4, r2, #72, 20 @ 0x48000 │ │ │ │ - andseq r0, r7, #8, 4 @ 0x80000000 │ │ │ │ - andeq r0, r0, ip, asr r3 │ │ │ │ - @ instruction: 0xfffff6c0 │ │ │ │ - mvneq r2, lr, asr #15 │ │ │ │ - andseq r0, r7, #32, 8 @ 0x20000000 │ │ │ │ - andseq r0, r7, #240, 6 @ 0xc0000003 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvneq r2, lr, ror #14 │ │ │ │ - andeq r4, r2, #248, 18 @ 0x3e0000 │ │ │ │ - andseq r0, r7, #184, 2 @ 0x2e │ │ │ │ - andseq r0, r7, #232, 2 @ 0x3a │ │ │ │ - andseq r0, r7, #168, 4 @ 0x8000000a │ │ │ │ - andseq r0, r7, #220, 4 @ 0xc000000d │ │ │ │ - andseq r0, r7, #156, 6 @ 0x70000002 │ │ │ │ - andeq r4, r2, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andseq r9, r7, #168, 10 @ 0x2a000000 │ │ │ │ + andeq pc, r2, #204, 6 @ 0x30000003 │ │ │ │ + @ instruction: 0xffffc2f8 │ │ │ │ + andeq pc, r2, #180, 6 @ 0xd0000002 │ │ │ │ + andeq pc, r2, #56, 14 @ 0xe00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 42410 <__cxa_atexit@plt+0x36648> │ │ │ │ - ldr r7, [pc, #152] @ 42428 <__cxa_atexit@plt+0x36660> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 4242c <__cxa_atexit@plt+0x36664> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 42404 <__cxa_atexit@plt+0x3663c> │ │ │ │ - ldr r8, [pc, #108] @ 42430 <__cxa_atexit@plt+0x36668> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 42434 <__cxa_atexit@plt+0x3666c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 42438 <__cxa_atexit@plt+0x36670> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 38efc <__cxa_atexit@plt+0x2d134> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 38f08 <__cxa_atexit@plt+0x2d140> │ │ │ │ + ldr r5, [pc, #64] @ 38f18 <__cxa_atexit@plt+0x2d150> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #60] @ 38f1c <__cxa_atexit@plt+0x2d154> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 4243c <__cxa_atexit@plt+0x36674> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff41c │ │ │ │ - mvneq r2, r6, lsr #10 │ │ │ │ - andseq r0, r7, #128, 2 │ │ │ │ - andseq r0, r7, #80, 2 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r4, r2, #152, 16 @ 0x980000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq pc, r2, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 4249c <__cxa_atexit@plt+0x366d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 38fc4 <__cxa_atexit@plt+0x2d1fc> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3904c <__cxa_atexit@plt+0x2d284> │ │ │ │ + ldr r8, [pc, #304] @ 39080 <__cxa_atexit@plt+0x2d2b8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 424a0 <__cxa_atexit@plt+0x366d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 424a4 <__cxa_atexit@plt+0x366dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - @ instruction: 0x01ec2496 │ │ │ │ - andseq r0, r7, #204 @ 0xcc │ │ │ │ - andseq r0, r7, #184 @ 0xb8 │ │ │ │ - andeq r4, r2, #60, 16 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, fp │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc 4277c <__cxa_atexit@plt+0x369b4> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [fp, #7] │ │ │ │ - ldr lr, [fp, #11] │ │ │ │ - ldr r1, [fp, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #-4]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, r0, #5 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 425c8 <__cxa_atexit@plt+0x36800> │ │ │ │ - mov r3, r2 │ │ │ │ - subs r2, r1, r0 │ │ │ │ - bne 42618 <__cxa_atexit@plt+0x36850> │ │ │ │ - str fp, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - add r7, r6, #12 │ │ │ │ - cmp r9, r7 │ │ │ │ - bcc 42798 <__cxa_atexit@plt+0x369d0> │ │ │ │ - ldr r3, [pc, #648] @ 427c4 <__cxa_atexit@plt+0x369fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #636] @ 427c8 <__cxa_atexit@plt+0x36a00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 42704 <__cxa_atexit@plt+0x3693c> │ │ │ │ - ldr r1, [pc, #608] @ 427cc <__cxa_atexit@plt+0x36a04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r3, [r8, #20] │ │ │ │ - ldr r2, [pc, #596] @ 427d0 <__cxa_atexit@plt+0x36a08> │ │ │ │ + ldr lr, [pc, #300] @ 39084 <__cxa_atexit@plt+0x2d2bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r1, r3, #18 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #284] @ 39088 <__cxa_atexit@plt+0x2d2c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stm r8, {r2, r6} │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #556] @ 427d4 <__cxa_atexit@plt+0x36a0c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, #5 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r9, [pc, #532] @ 427e4 <__cxa_atexit@plt+0x36a1c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r1, r0, lr │ │ │ │ - cmp r1, r9 │ │ │ │ - bne 42654 <__cxa_atexit@plt+0x3688c> │ │ │ │ - ldr r1, [pc, #524] @ 427f4 <__cxa_atexit@plt+0x36a2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #520] @ 427f8 <__cxa_atexit@plt+0x36a30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r6, r1, #3 │ │ │ │ - str r6, [r8, #24] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r2, #5 │ │ │ │ - ble 426a8 <__cxa_atexit@plt+0x368e0> │ │ │ │ - ldr r1, [pc, #436] @ 427dc <__cxa_atexit@plt+0x36a14> │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #268] @ 3908c <__cxa_atexit@plt+0x2d2c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add sl, r1, #1 │ │ │ │ + sub r2, r3, #31 │ │ │ │ + ldr r8, [pc, #256] @ 39090 <__cxa_atexit@plt+0x2d2c8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r3, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, #248] @ 39094 <__cxa_atexit@plt+0x2d2cc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [pc, #244] @ 39098 <__cxa_atexit@plt+0x2d2d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7, r9, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 39054 <__cxa_atexit@plt+0x2d28c> │ │ │ │ + ldr r2, [pc, #140] @ 39064 <__cxa_atexit@plt+0x2d29c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 39068 <__cxa_atexit@plt+0x2d2a0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #432] @ 427e0 <__cxa_atexit@plt+0x36a18> │ │ │ │ + ldr lr, [pc, #132] @ 3906c <__cxa_atexit@plt+0x2d2a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r8, [pc, #104] @ 39070 <__cxa_atexit@plt+0x2d2a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #100] @ 39074 <__cxa_atexit@plt+0x2d2ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r1, [r5] │ │ │ │ + sub r1, r3, #31 │ │ │ │ + ldr r9, [pc, #88] @ 39078 <__cxa_atexit@plt+0x2d2b0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #84] @ 3907c <__cxa_atexit@plt+0x2d2b4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r7, sl, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + b 39058 <__cxa_atexit@plt+0x2d290> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + andeq pc, r2, #200, 4 @ 0x8000000c │ │ │ │ + andeq pc, r2, #172, 4 @ 0xc000000a │ │ │ │ + andseq r9, r7, #80, 12 @ 0x5000000 │ │ │ │ + andseq r9, r7, #240, 6 @ 0xc0000003 │ │ │ │ + andseq r9, r7, #204, 6 @ 0x30000003 │ │ │ │ + andseq r9, r7, #224, 6 @ 0x80000003 │ │ │ │ + andeq pc, r2, #48, 6 @ 0xc0000000 │ │ │ │ + andeq pc, r2, #20, 6 @ 0x50000000 │ │ │ │ + andseq r9, r7, #236, 12 @ 0xec00000 │ │ │ │ + andseq r9, r7, #128, 8 @ 0x80000000 │ │ │ │ + andseq r9, r7, #92, 8 @ 0x5c000000 │ │ │ │ + andseq r9, r7, #108, 8 @ 0x6c000000 │ │ │ │ + andseq r9, r7, #160, 12 @ 0xa000000 │ │ │ │ + andeq pc, r2, #180, 12 @ 0xb400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 39104 <__cxa_atexit@plt+0x2d33c> │ │ │ │ + ldr r2, [pc, #96] @ 39120 <__cxa_atexit@plt+0x2d358> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 39110 <__cxa_atexit@plt+0x2d348> │ │ │ │ + ldr r5, [pc, #72] @ 39124 <__cxa_atexit@plt+0x2d35c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 390f4 <__cxa_atexit@plt+0x2d32c> │ │ │ │ mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - mov fp, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r9, [fp, #3] │ │ │ │ - ldr r0, [pc, #388] @ 427e8 <__cxa_atexit@plt+0x36a20> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 42718 <__cxa_atexit@plt+0x36950> │ │ │ │ - ldr r3, [pc, #392] @ 42804 <__cxa_atexit@plt+0x36a3c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 38090 <__cxa_atexit@plt+0x2c2c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 39128 <__cxa_atexit@plt+0x2d360> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r7, #40, 6 @ 0xa0000000 │ │ │ │ + @ instruction: 0xffffefb0 │ │ │ │ + andeq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ + andeq pc, r2, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39160 <__cxa_atexit@plt+0x2d398> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 39168 <__cxa_atexit@plt+0x2d3a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 36690 <__cxa_atexit@plt+0x2a8c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r7, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 391b8 <__cxa_atexit@plt+0x2d3f0> │ │ │ │ + ldr r2, [pc, #80] @ 391d8 <__cxa_atexit@plt+0x2d410> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 391c0 <__cxa_atexit@plt+0x2d3f8> │ │ │ │ + ldr r3, [pc, #60] @ 391e0 <__cxa_atexit@plt+0x2d418> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #388] @ 42808 <__cxa_atexit@plt+0x36a40> │ │ │ │ + ldr r2, [pc, #56] @ 391e4 <__cxa_atexit@plt+0x2d41c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 391dc <__cxa_atexit@plt+0x2d414> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r7, #96, 4 │ │ │ │ + andeq pc, r2, #100, 8 @ 0x64000000 │ │ │ │ + @ instruction: 0xffffcfa0 │ │ │ │ + andeq pc, r2, #160 @ 0xa0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39234 <__cxa_atexit@plt+0x2d46c> │ │ │ │ + ldr r2, [pc, #80] @ 39254 <__cxa_atexit@plt+0x2d48c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stm sp, {r3, sl} │ │ │ │ - ldr r1, [pc, #268] @ 427c0 <__cxa_atexit@plt+0x369f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r0, r0, lr │ │ │ │ - mov sl, r2 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 4276c <__cxa_atexit@plt+0x369a4> │ │ │ │ - ldr r3, [pc, #296] @ 427fc <__cxa_atexit@plt+0x36a34> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3923c <__cxa_atexit@plt+0x2d474> │ │ │ │ + ldr r3, [pc, #60] @ 3925c <__cxa_atexit@plt+0x2d494> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #292] @ 42800 <__cxa_atexit@plt+0x36a38> │ │ │ │ + ldr r2, [pc, #56] @ 39260 <__cxa_atexit@plt+0x2d498> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 39258 <__cxa_atexit@plt+0x2d490> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r7, #228, 2 @ 0x39 │ │ │ │ + andeq pc, r2, #8 │ │ │ │ + @ instruction: 0xffffbf34 │ │ │ │ + andeq lr, r2, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 392b0 <__cxa_atexit@plt+0x2d4e8> │ │ │ │ + ldr r2, [pc, #80] @ 392d0 <__cxa_atexit@plt+0x2d508> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 392b8 <__cxa_atexit@plt+0x2d4f0> │ │ │ │ + ldr r3, [pc, #60] @ 392d8 <__cxa_atexit@plt+0x2d510> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 392dc <__cxa_atexit@plt+0x2d514> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 392d4 <__cxa_atexit@plt+0x2d50c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r7, #104, 2 │ │ │ │ + andeq pc, r2, #108, 6 @ 0xb0000001 │ │ │ │ + @ instruction: 0xffffcea8 │ │ │ │ + andeq lr, r2, #168, 30 @ 0x2a0 │ │ │ │ + andeq pc, r2, #148, 8 @ 0x94000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 39348 <__cxa_atexit@plt+0x2d580> │ │ │ │ + ldr r2, [pc, #96] @ 39364 <__cxa_atexit@plt+0x2d59c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 39354 <__cxa_atexit@plt+0x2d58c> │ │ │ │ + ldr r5, [pc, #72] @ 39368 <__cxa_atexit@plt+0x2d5a0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 39338 <__cxa_atexit@plt+0x2d570> │ │ │ │ mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #204] @ 427ec <__cxa_atexit@plt+0x36a24> │ │ │ │ + mov r7, r8 │ │ │ │ + b 39804 <__cxa_atexit@plt+0x2da3c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 3936c <__cxa_atexit@plt+0x2d5a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #200] @ 427f0 <__cxa_atexit@plt+0x36a28> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - str r7, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r5, [r8, #-4] │ │ │ │ - str r9, [r8, #-8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r8, #-16] │ │ │ │ - add r5, r5, #5 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str sl, [r8, #4] │ │ │ │ - str fp, [r8, #20] │ │ │ │ - ldm sp, {r0, sl} │ │ │ │ - b 42528 <__cxa_atexit@plt+0x36760> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #56] @ 427d8 <__cxa_atexit@plt+0x36a10> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mvneq r2, r4, lsr #4 │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - mvneq r2, ip, ror #6 │ │ │ │ - andseq pc, r6, #208, 30 @ 0x340 │ │ │ │ - andseq pc, r6, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ - andseq pc, r6, #216, 26 @ 0x3600 │ │ │ │ - mvneq r2, r8, lsl #6 │ │ │ │ - mvneq r2, r4, ror r2 │ │ │ │ - andeq r4, r2, #8, 8 @ 0x8000000 │ │ │ │ - andseq pc, r6, #72, 26 @ 0x1200 │ │ │ │ - andeq r4, r2, #64, 10 @ 0x10000000 │ │ │ │ - andseq pc, r6, #128, 28 @ 0x800 │ │ │ │ - andeq r4, r2, #108, 10 @ 0x1b000000 │ │ │ │ - andseq pc, r6, #44, 26 @ 0xb00 │ │ │ │ - andeq r4, r2, #196, 10 @ 0x31000000 │ │ │ │ - andseq pc, r6, #132, 26 @ 0x2100 │ │ │ │ - andeq r4, r2, #204, 8 @ 0xcc000000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 428b4 <__cxa_atexit@plt+0x36aec> │ │ │ │ - ldr r7, [pc, #152] @ 428cc <__cxa_atexit@plt+0x36b04> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r7, #228 @ 0xe4 │ │ │ │ + andeq r0, r0, r0, ror #9 │ │ │ │ + andeq pc, r2, #160, 8 @ 0xa0000000 │ │ │ │ + andeq pc, r2, #0, 8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 393b8 <__cxa_atexit@plt+0x2d5f0> │ │ │ │ + ldr r7, [pc, #52] @ 393cc <__cxa_atexit@plt+0x2d604> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 428d0 <__cxa_atexit@plt+0x36b08> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 428a8 <__cxa_atexit@plt+0x36ae0> │ │ │ │ - ldr r8, [pc, #108] @ 428d4 <__cxa_atexit@plt+0x36b0c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 428d8 <__cxa_atexit@plt+0x36b10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 428dc <__cxa_atexit@plt+0x36b14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 393ac <__cxa_atexit@plt+0x2d5e4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 393e0 <__cxa_atexit@plt+0x2d618> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 428e0 <__cxa_atexit@plt+0x36b18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffeea0 │ │ │ │ - mvneq r2, r0, ror r0 │ │ │ │ - andseq pc, r6, #220, 24 @ 0xdc00 │ │ │ │ - andseq pc, r6, #172, 24 @ 0xac00 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r4, r2, #244, 6 @ 0xd0000003 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 42940 <__cxa_atexit@plt+0x36b78> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 42944 <__cxa_atexit@plt+0x36b7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 42948 <__cxa_atexit@plt+0x36b80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r1, r0, ror #31 │ │ │ │ - andseq pc, r6, #40, 24 @ 0x2800 │ │ │ │ - andseq pc, r6, #20, 24 @ 0x1400 │ │ │ │ - andeq r4, r2, #124, 6 @ 0xf0000001 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + ldr r7, [pc, #16] @ 393d0 <__cxa_atexit@plt+0x2d608> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq pc, r2, #52, 8 @ 0x34000000 │ │ │ │ + andeq pc, r2, #160, 6 @ 0x80000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #376 @ 0x178 │ │ │ │ cmp r2, r9 │ │ │ │ - bge 4299c <__cxa_atexit@plt+0x36bd4> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 429ac <__cxa_atexit@plt+0x36be4> │ │ │ │ + bcc 3971c <__cxa_atexit@plt+0x2d954> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r0, [r7, #19] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [r7, #23] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr ip, [r7, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [pc, #768] @ 3972c <__cxa_atexit@plt+0x2d964> │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r6, #4]! │ │ │ │ + sub fp, r9, #18 │ │ │ │ + ldr r8, [pc, #756] @ 39730 <__cxa_atexit@plt+0x2d968> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r6, #368] @ 0x170 │ │ │ │ + str fp, [r6, #372] @ 0x174 │ │ │ │ + mov r8, r4 │ │ │ │ + ldr r4, [pc, #740] @ 39734 <__cxa_atexit@plt+0x2d96c> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r6, #364] @ 0x16c │ │ │ │ + sub r4, r9, #54 @ 0x36 │ │ │ │ + str r4, [r6, #360] @ 0x168 │ │ │ │ + sub r4, r9, #31 │ │ │ │ + str r4, [r6, #356] @ 0x164 │ │ │ │ + ldr r4, [pc, #716] @ 39738 <__cxa_atexit@plt+0x2d970> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r6, #344] @ 0x158 │ │ │ │ + str lr, [r6, #336] @ 0x150 │ │ │ │ + sub r4, r9, #90 @ 0x5a │ │ │ │ + str r4, [r6, #324] @ 0x144 │ │ │ │ + sub r4, r9, #67 @ 0x43 │ │ │ │ + str r4, [r6, #320] @ 0x140 │ │ │ │ + ldr r4, [pc, #688] @ 3973c <__cxa_atexit@plt+0x2d974> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r6, #308] @ 0x134 │ │ │ │ + str r1, [r6, #300] @ 0x12c │ │ │ │ + sub r4, r9, #126 @ 0x7e │ │ │ │ + str r4, [r6, #288] @ 0x120 │ │ │ │ + sub r4, r9, #103 @ 0x67 │ │ │ │ + str r4, [r6, #284] @ 0x11c │ │ │ │ + ldr r4, [pc, #660] @ 39740 <__cxa_atexit@plt+0x2d978> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r6, #272] @ 0x110 │ │ │ │ + str r2, [r6, #264] @ 0x108 │ │ │ │ + sub r4, r9, #162 @ 0xa2 │ │ │ │ + str r4, [r6, #252] @ 0xfc │ │ │ │ + sub r4, r9, #139 @ 0x8b │ │ │ │ + str r4, [r6, #248] @ 0xf8 │ │ │ │ + ldr r4, [pc, #632] @ 39744 <__cxa_atexit@plt+0x2d97c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r6, #236] @ 0xec │ │ │ │ + str r0, [r6, #228] @ 0xe4 │ │ │ │ + sub r4, r9, #198 @ 0xc6 │ │ │ │ + str r4, [r6, #216] @ 0xd8 │ │ │ │ + sub r4, r9, #175 @ 0xaf │ │ │ │ + str r4, [r6, #212] @ 0xd4 │ │ │ │ + ldr r4, [pc, #604] @ 39748 <__cxa_atexit@plt+0x2d980> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r6, #200] @ 0xc8 │ │ │ │ + ldr r4, [pc, #596] @ 3974c <__cxa_atexit@plt+0x2d984> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str ip, [r6, #192] @ 0xc0 │ │ │ │ + sub r2, r9, #234 @ 0xea │ │ │ │ + str r2, [r6, #180] @ 0xb4 │ │ │ │ + sub r2, r9, #211 @ 0xd3 │ │ │ │ + str r2, [r6, #176] @ 0xb0 │ │ │ │ + ldr r2, [pc, #572] @ 39750 <__cxa_atexit@plt+0x2d988> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r4, [r6, #164] @ 0xa4 │ │ │ │ + str r7, [r6, #156] @ 0x9c │ │ │ │ + sub r7, r9, #10 │ │ │ │ + sub r7, r7, #256 @ 0x100 │ │ │ │ + ldr r4, [pc, #552] @ 39754 <__cxa_atexit@plt+0x2d98c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r7, [r6, #144] @ 0x90 │ │ │ │ + sub r7, r9, #247 @ 0xf7 │ │ │ │ + str r7, [r6, #140] @ 0x8c │ │ │ │ + sub r7, r9, #253 @ 0xfd │ │ │ │ + str r7, [r6, #132] @ 0x84 │ │ │ │ + ldr r7, [pc, #528] @ 39758 <__cxa_atexit@plt+0x2d990> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r6, #128] @ 0x80 │ │ │ │ + str sl, [r6, #120] @ 0x78 │ │ │ │ + ldr r2, [pc, #516] @ 3975c <__cxa_atexit@plt+0x2d994> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq pc, r6, #180, 20 @ 0xb4000 │ │ │ │ - andeq r4, r2, #24, 10 @ 0x6000000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - add r9, r7, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 42a08 <__cxa_atexit@plt+0x36c40> │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #36] @ 42a18 <__cxa_atexit@plt+0x36c50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3cbb8 <__cxa_atexit@plt+0x30df0> │ │ │ │ - andseq pc, r6, #76, 20 @ 0x4c000 │ │ │ │ - andeq r4, r2, #68, 8 @ 0x44000000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 42abc <__cxa_atexit@plt+0x36cf4> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 42a78 <__cxa_atexit@plt+0x36cb0> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #104] @ 42ad4 <__cxa_atexit@plt+0x36d0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 42acc <__cxa_atexit@plt+0x36d04> │ │ │ │ + str r2, [r6, #116] @ 0x74 │ │ │ │ + sub r2, r9, #50 @ 0x32 │ │ │ │ + sub r2, r2, #256 @ 0x100 │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ + sub r2, r9, #23 │ │ │ │ + sub r2, r2, #256 @ 0x100 │ │ │ │ + str r2, [r6, #108] @ 0x6c │ │ │ │ + mvn r2, #284 @ 0x11c │ │ │ │ + add r2, r9, r2 │ │ │ │ + ldr r1, [pc, #476] @ 39760 <__cxa_atexit@plt+0x2d998> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #100] @ 0x64 │ │ │ │ + str r4, [r6, #96] @ 0x60 │ │ │ │ + sub r4, r9, #39 @ 0x27 │ │ │ │ + sub r4, r4, #256 @ 0x100 │ │ │ │ + ldr r0, [pc, #456] @ 39764 <__cxa_atexit@plt+0x2d99c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ + ldr r2, [pc, #448] @ 39768 <__cxa_atexit@plt+0x2d9a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6, #80] @ 0x50 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + sub r7, r9, #90 @ 0x5a │ │ │ │ + sub r7, r7, #256 @ 0x100 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r9, #63 @ 0x3f │ │ │ │ + sub r7, r7, #256 @ 0x100 │ │ │ │ + str r7, [r6, #68] @ 0x44 │ │ │ │ + mvn r7, #324 @ 0x144 │ │ │ │ + add r7, r9, r7 │ │ │ │ + ldr lr, [pc, #404] @ 3976c <__cxa_atexit@plt+0x2d9a4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 42ad0 <__cxa_atexit@plt+0x36d08> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r9, #79 @ 0x4f │ │ │ │ + sub r7, r7, #256 @ 0x100 │ │ │ │ + ldr r1, [pc, #384] @ 39770 <__cxa_atexit@plt+0x2d9a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + ldr r7, [pc, #376] @ 39774 <__cxa_atexit@plt+0x2d9ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #84] @ 0x54 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #364] @ 39778 <__cxa_atexit@plt+0x2d9b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r4, [pc, #348] @ 3977c <__cxa_atexit@plt+0x2d9b4> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + add r4, r4, #1 │ │ │ │ + str r4, [r6, #32] │ │ │ │ + sub r4, r9, #103 @ 0x67 │ │ │ │ + sub r4, r4, #256 @ 0x100 │ │ │ │ + ldr r0, [pc, #328] @ 39780 <__cxa_atexit@plt+0x2d9b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r4, [r6, #28] │ │ │ │ + ldr r4, [pc, #320] @ 39784 <__cxa_atexit@plt+0x2d9bc> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r6, #352] @ 0x160 │ │ │ │ + str r4, [r6, #316] @ 0x13c │ │ │ │ + str r4, [r6, #280] @ 0x118 │ │ │ │ + str r4, [r6, #244] @ 0xf4 │ │ │ │ + str r4, [r6, #208] @ 0xd0 │ │ │ │ + str r4, [r6, #172] @ 0xac │ │ │ │ + str r4, [r6, #136] @ 0x88 │ │ │ │ + str r4, [r6, #104] @ 0x68 │ │ │ │ + str r4, [r6, #64] @ 0x40 │ │ │ │ + str r4, [r6, #24] │ │ │ │ + ldr r4, [pc, #276] @ 39788 <__cxa_atexit@plt+0x2d9c0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r2, [r6, #16] │ │ │ │ + ldr r2, [pc, #268] @ 3978c <__cxa_atexit@plt+0x2d9c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #340] @ 0x154 │ │ │ │ + str r2, [r6, #304] @ 0x130 │ │ │ │ + str r2, [r6, #268] @ 0x10c │ │ │ │ + str r2, [r6, #232] @ 0xe8 │ │ │ │ + str r2, [r6, #196] @ 0xc4 │ │ │ │ + str r2, [r6, #160] @ 0xa0 │ │ │ │ + str r2, [r6, #124] @ 0x7c │ │ │ │ + str r2, [r6, #92] @ 0x5c │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r2, [pc, #224] @ 39790 <__cxa_atexit@plt+0x2d9c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #328]! @ 0x148 │ │ │ │ + str r3, [r6, #348] @ 0x15c │ │ │ │ + mov r3, r6 │ │ │ │ + str r1, [r3, #292]! @ 0x124 │ │ │ │ + str r3, [r6, #312] @ 0x138 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r3, #256]! @ 0x100 │ │ │ │ + str r3, [r6, #276] @ 0x114 │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #220]! @ 0xdc │ │ │ │ + str r7, [r6, #240] @ 0xf0 │ │ │ │ + mov r7, r6 │ │ │ │ + str r4, [r7, #184]! @ 0xb8 │ │ │ │ + str r7, [r6, #204] @ 0xcc │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #148]! @ 0x94 │ │ │ │ + str r7, [r6, #168] @ 0xa8 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r9, #7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r4, r8 │ │ │ │ + mov r6, r9 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #376 @ 0x178 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffec00 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq pc, r6, #212, 18 @ 0x350000 │ │ │ │ - andeq r4, r2, #136, 6 @ 0x20000002 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 42b04 <__cxa_atexit@plt+0x36d3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 42afc <__cxa_atexit@plt+0x36d34> │ │ │ │ - b 42b14 <__cxa_atexit@plt+0x36d4c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff58c │ │ │ │ + andeq pc, r2, #232 @ 0xe8 │ │ │ │ + andseq r9, r7, #8, 4 @ 0x80000000 │ │ │ │ + andeq pc, r2, #164 @ 0xa4 │ │ │ │ + andeq pc, r2, #112 @ 0x70 │ │ │ │ + andeq pc, r2, #60 @ 0x3c │ │ │ │ + andeq pc, r2, #8 │ │ │ │ + andeq lr, r2, #212, 30 @ 0x350 │ │ │ │ + andeq lr, r2, #180, 30 @ 0x2d0 │ │ │ │ + andeq lr, r2, #132, 30 @ 0x210 │ │ │ │ + andeq lr, r2, #88, 30 @ 0x160 │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + andseq r9, r7, #236 @ 0xec │ │ │ │ + andeq lr, r2, #236, 28 @ 0xec0 │ │ │ │ + @ instruction: 0xfffff64c │ │ │ │ + andeq lr, r2, #180, 28 @ 0xb40 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + andseq r9, r7, #80 @ 0x50 │ │ │ │ + @ instruction: 0xfffffbe0 │ │ │ │ + andseq r8, r7, #224, 26 @ 0x3800 │ │ │ │ + @ instruction: 0xfffffb38 │ │ │ │ + andseq r8, r7, #168, 26 @ 0x2a00 │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + andseq r8, r7, #136, 26 @ 0x2200 │ │ │ │ + @ instruction: 0xfffff9f4 │ │ │ │ + andeq lr, r2, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 397dc <__cxa_atexit@plt+0x2da14> │ │ │ │ + ldr r7, [pc, #52] @ 397f0 <__cxa_atexit@plt+0x2da28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 397d0 <__cxa_atexit@plt+0x2da08> │ │ │ │ + mov r7, r8 │ │ │ │ + b 39804 <__cxa_atexit@plt+0x2da3c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r4, r2, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ + ldr r7, [pc, #16] @ 397f4 <__cxa_atexit@plt+0x2da2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq pc, r2, #24 │ │ │ │ + andeq lr, r2, #124, 30 @ 0x1f0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - sub r0, r5, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 42ba4 <__cxa_atexit@plt+0x36ddc> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 42b74 <__cxa_atexit@plt+0x36dac> │ │ │ │ - ldr r0, [pc, #104] @ 42bbc <__cxa_atexit@plt+0x36df4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - b 42b98 <__cxa_atexit@plt+0x36dd0> │ │ │ │ - ldr r0, [pc, #60] @ 42bb8 <__cxa_atexit@plt+0x36df0> │ │ │ │ + mov r3, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #120 @ 0x78 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 39928 <__cxa_atexit@plt+0x2db60> │ │ │ │ + ldr r1, [pc, #276] @ 39940 <__cxa_atexit@plt+0x2db78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #272] @ 39944 <__cxa_atexit@plt+0x2db7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [pc, #268] @ 39948 <__cxa_atexit@plt+0x2db80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ + str r1, [r3, #116] @ 0x74 │ │ │ │ + sub r0, r6, #54 @ 0x36 │ │ │ │ + sub ip, r6, #31 │ │ │ │ + str sl, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + sub r4, r6, #90 @ 0x5a │ │ │ │ + sub r2, r6, #67 @ 0x43 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [pc, #220] @ 3994c <__cxa_atexit@plt+0x2db84> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add fp, fp, #1 │ │ │ │ + ldr r1, [pc, #212] @ 39950 <__cxa_atexit@plt+0x2db88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub sl, r6, #103 @ 0x67 │ │ │ │ + mov lr, r3 │ │ │ │ + str r7, [lr, #72]! @ 0x48 │ │ │ │ + str r8, [r3, #80] @ 0x50 │ │ │ │ + str r1, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [pc, #188] @ 39954 <__cxa_atexit@plt+0x2db8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + str lr, [r3, #92] @ 0x5c │ │ │ │ + ldr lr, [pc, #176] @ 39958 <__cxa_atexit@plt+0x2db90> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r3, #96] @ 0x60 │ │ │ │ + str ip, [r3, #100] @ 0x64 │ │ │ │ + str r0, [r3, #104] @ 0x68 │ │ │ │ + ldr r0, [pc, #160] @ 3995c <__cxa_atexit@plt+0x2db94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 4117c <__cxa_atexit@plt+0x353b4> │ │ │ │ - str r8, [r5, #12]! │ │ │ │ + str r0, [r3, #108] @ 0x6c │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r0, [pc, #148] @ 39960 <__cxa_atexit@plt+0x2db98> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #36]! @ 0x24 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + ldr r0, [pc, #132] @ 39964 <__cxa_atexit@plt+0x2db9c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r8, r3, #52 @ 0x34 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ + str r4, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r7, [pc, #100] @ 39968 <__cxa_atexit@plt+0x2dba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldmib sp, {r4, fp} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 3996c <__cxa_atexit@plt+0x2dba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #120 @ 0x78 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq pc, r6, #152, 16 @ 0x980000 │ │ │ │ - andseq pc, r6, #200, 16 @ 0xc80000 │ │ │ │ - andeq r4, r2, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andeq lr, r2, #20, 24 @ 0x1400 │ │ │ │ + andeq r0, r0, ip, lsr r2 │ │ │ │ + andseq r8, r7, #144, 22 @ 0x24000 │ │ │ │ + andseq r8, r7, #140, 22 @ 0x23000 │ │ │ │ + andeq lr, r2, #156, 22 @ 0x27000 │ │ │ │ + andseq r8, r7, #68, 22 @ 0x11000 │ │ │ │ + andseq r8, r7, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq lr, r2, #64, 22 @ 0x10000 │ │ │ │ + andeq lr, r2, #8, 22 @ 0x2000 │ │ │ │ + andeq lr, r2, #212, 28 @ 0xd40 │ │ │ │ + andeq lr, r2, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42c54 <__cxa_atexit@plt+0x36e8c> │ │ │ │ - ldr r2, [pc, #120] @ 42c5c <__cxa_atexit@plt+0x36e94> │ │ │ │ + bhi 399c0 <__cxa_atexit@plt+0x2dbf8> │ │ │ │ + ldr r2, [pc, #80] @ 399e0 <__cxa_atexit@plt+0x2dc18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 399c8 <__cxa_atexit@plt+0x2dc00> │ │ │ │ + ldr r3, [pc, #60] @ 399e8 <__cxa_atexit@plt+0x2dc20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 399ec <__cxa_atexit@plt+0x2dc24> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 42c38 <__cxa_atexit@plt+0x36e70> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 42c60 <__cxa_atexit@plt+0x36e98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 42c44 <__cxa_atexit@plt+0x36e7c> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 41980 <__cxa_atexit@plt+0x35bb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 399e4 <__cxa_atexit@plt+0x2dc1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + andseq r8, r7, #88, 20 @ 0x58000 │ │ │ │ + andeq lr, r2, #60, 28 @ 0x3c0 │ │ │ │ + andeq r0, r0, r0, lsl r3 │ │ │ │ + andeq lr, r2, #96, 28 @ 0x600 │ │ │ │ + andeq lr, r2, #132, 26 @ 0x2100 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39a40 <__cxa_atexit@plt+0x2dc78> │ │ │ │ + ldr r2, [pc, #80] @ 39a60 <__cxa_atexit@plt+0x2dc98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 39a48 <__cxa_atexit@plt+0x2dc80> │ │ │ │ + ldr r3, [pc, #60] @ 39a68 <__cxa_atexit@plt+0x2dca0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 39a6c <__cxa_atexit@plt+0x2dca4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 39a64 <__cxa_atexit@plt+0x2dc9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r7, #216, 18 @ 0x360000 │ │ │ │ + andeq lr, r2, #44, 26 @ 0xb00 │ │ │ │ + @ instruction: 0xffffee44 │ │ │ │ + andeq lr, r2, #192, 26 @ 0x3000 │ │ │ │ + andeq lr, r2, #4, 26 @ 0x100 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39ac0 <__cxa_atexit@plt+0x2dcf8> │ │ │ │ + ldr r2, [pc, #80] @ 39ae0 <__cxa_atexit@plt+0x2dd18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 39ac8 <__cxa_atexit@plt+0x2dd00> │ │ │ │ + ldr r3, [pc, #60] @ 39ae8 <__cxa_atexit@plt+0x2dd20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 39aec <__cxa_atexit@plt+0x2dd24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 39ae4 <__cxa_atexit@plt+0x2dd1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r4, r2, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 42cb4 <__cxa_atexit@plt+0x36eec> │ │ │ │ + andseq r8, r7, #88, 18 @ 0x160000 │ │ │ │ + andeq lr, r2, #172, 24 @ 0xac00 │ │ │ │ + @ instruction: 0xffffedc4 │ │ │ │ + andeq lr, r2, #64, 26 @ 0x1000 │ │ │ │ + andeq lr, r2, #128, 24 @ 0x8000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #120 @ 0x78 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 39c14 <__cxa_atexit@plt+0x2de4c> │ │ │ │ + ldr r1, [pc, #272] @ 39c2c <__cxa_atexit@plt+0x2de64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #268] @ 39c30 <__cxa_atexit@plt+0x2de68> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r0, [r7, #112] @ 0x70 │ │ │ │ + str r1, [r7, #116] @ 0x74 │ │ │ │ + sub lr, r6, #54 @ 0x36 │ │ │ │ + sub ip, r6, #31 │ │ │ │ + sub r3, r6, #90 @ 0x5a │ │ │ │ + sub r2, r6, #67 @ 0x43 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [pc, #228] @ 39c34 <__cxa_atexit@plt+0x2de6c> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r0, fp, #1 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r1, [pc, #216] @ 39c38 <__cxa_atexit@plt+0x2de70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + sub fp, r6, #103 @ 0x67 │ │ │ │ + mov r0, sl │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r4, [pc, #196] @ 39c3c <__cxa_atexit@plt+0x2de74> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [sl, #72]! @ 0x48 │ │ │ │ + str r8, [r7, #80] @ 0x50 │ │ │ │ + str r1, [r7, #84] @ 0x54 │ │ │ │ + ldr r4, [pc, #180] @ 39c40 <__cxa_atexit@plt+0x2de78> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r7, #88] @ 0x58 │ │ │ │ + str sl, [r7, #92] @ 0x5c │ │ │ │ + ldr r8, [pc, #168] @ 39c44 <__cxa_atexit@plt+0x2de7c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r4, r7, #96 @ 0x60 │ │ │ │ + stm r4, {r8, ip, lr} │ │ │ │ + ldr r4, [pc, #156] @ 39c48 <__cxa_atexit@plt+0x2de80> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r7, #108] @ 0x6c │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r4, [pc, #144] @ 39c4c <__cxa_atexit@plt+0x2de84> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [lr, #36]! @ 0x24 │ │ │ │ + str r9, [r7, #44] @ 0x2c │ │ │ │ + str r1, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [pc, #128] @ 39c50 <__cxa_atexit@plt+0x2de88> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r7, #52] @ 0x34 │ │ │ │ + str lr, [r7, #56] @ 0x38 │ │ │ │ + str r8, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ + str r3, [r7, #68] @ 0x44 │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + ldr r3, [pc, #96] @ 39c54 <__cxa_atexit@plt+0x2de8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r3, r7, r8, fp} │ │ │ │ + ldr r4, [sp] │ │ │ │ + str r4, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldmib sp, {r4, fp} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 39c58 <__cxa_atexit@plt+0x2de90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #120 @ 0x78 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + andeq lr, r2, #36, 18 @ 0x90000 │ │ │ │ + andseq r8, r7, #176, 16 @ 0xb00000 │ │ │ │ + andseq r8, r7, #168, 16 @ 0xa80000 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + andeq lr, r2, #168, 16 @ 0xa80000 │ │ │ │ + andseq r8, r7, #80, 16 @ 0x500000 │ │ │ │ + andseq r8, r7, #172, 20 @ 0xac000 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andeq lr, r2, #80, 16 @ 0x500000 │ │ │ │ + andeq lr, r2, #24, 16 @ 0x180000 │ │ │ │ + andeq lr, r2, #232, 22 @ 0x3a000 │ │ │ │ + andeq lr, r2, #20, 22 @ 0x5000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39c98 <__cxa_atexit@plt+0x2ded0> │ │ │ │ + ldr r3, [pc, #40] @ 39cac <__cxa_atexit@plt+0x2dee4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 39cb0 <__cxa_atexit@plt+0x2dee8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 42ca8 <__cxa_atexit@plt+0x36ee0> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 41980 <__cxa_atexit@plt+0x35bb8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r7, [pc, #20] @ 39cb4 <__cxa_atexit@plt+0x2deec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r4, r2, #32, 4 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 41980 <__cxa_atexit@plt+0x35bb8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq lr, r2, #136, 22 @ 0x22000 │ │ │ │ + andeq lr, r2, #108, 22 @ 0x1b000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 39cdc <__cxa_atexit@plt+0x2df14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 39d2c <__cxa_atexit@plt+0x2df64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 39d18 <__cxa_atexit@plt+0x2df50> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 38294 <__cxa_atexit@plt+0x2c4cc> │ │ │ │ + ldr r7, [pc, #16] @ 39d30 <__cxa_atexit@plt+0x2df68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq lr, r2, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 39d58 <__cxa_atexit@plt+0x2df90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42d30 <__cxa_atexit@plt+0x36f68> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 42d44 <__cxa_atexit@plt+0x36f7c> │ │ │ │ + bcc 39de4 <__cxa_atexit@plt+0x2e01c> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r1, r7 │ │ │ │ + bne 39db0 <__cxa_atexit@plt+0x2dfe8> │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 39dcc <__cxa_atexit@plt+0x2e004> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #76] @ 39df0 <__cxa_atexit@plt+0x2e028> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 39df4 <__cxa_atexit@plt+0x2e02c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 39df8 <__cxa_atexit@plt+0x2e030> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq pc, r6, #224, 14 @ 0x3800000 │ │ │ │ - andeq r4, r2, #140, 2 @ 0x23 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r8, r7, #172, 16 @ 0xac0000 │ │ │ │ + andseq r8, r7, #156, 16 @ 0x9c0000 │ │ │ │ + andeq lr, r2, #108, 8 @ 0x6c000000 │ │ │ │ + andeq lr, r2, #120, 18 @ 0x1e0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42dc0 <__cxa_atexit@plt+0x36ff8> │ │ │ │ - ldr r3, [pc, #92] @ 42dc8 <__cxa_atexit@plt+0x37000> │ │ │ │ + bhi 39e4c <__cxa_atexit@plt+0x2e084> │ │ │ │ + ldr r2, [pc, #80] @ 39e6c <__cxa_atexit@plt+0x2e0a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 39e54 <__cxa_atexit@plt+0x2e08c> │ │ │ │ + ldr r3, [pc, #60] @ 39e74 <__cxa_atexit@plt+0x2e0ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 42db0 <__cxa_atexit@plt+0x36fe8> │ │ │ │ - ldr r7, [pc, #52] @ 42dcc <__cxa_atexit@plt+0x37004> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #56] @ 39e78 <__cxa_atexit@plt+0x2e0b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 39e70 <__cxa_atexit@plt+0x2e0a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r4, r2, #8, 2 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 42e00 <__cxa_atexit@plt+0x37038> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r4, r2, #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 42eac <__cxa_atexit@plt+0x370e4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 42e64 <__cxa_atexit@plt+0x3709c> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 42ec4 <__cxa_atexit@plt+0x370fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 42ebc <__cxa_atexit@plt+0x370f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 42ec0 <__cxa_atexit@plt+0x370f8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq pc, r6, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r4, r2, #16 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 42f08 <__cxa_atexit@plt+0x37140> │ │ │ │ + andseq r8, r7, #204, 10 @ 0x33000000 │ │ │ │ + andeq lr, r2, #32, 18 @ 0x80000 │ │ │ │ + @ instruction: 0xffffea38 │ │ │ │ + andeq lr, r2, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39ec8 <__cxa_atexit@plt+0x2e100> │ │ │ │ + ldr r2, [pc, #80] @ 39ee8 <__cxa_atexit@plt+0x2e120> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 39ed0 <__cxa_atexit@plt+0x2e108> │ │ │ │ + ldr r3, [pc, #60] @ 39ef0 <__cxa_atexit@plt+0x2e128> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 42f00 <__cxa_atexit@plt+0x37138> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 41980 <__cxa_atexit@plt+0x35bb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r3, r2, #204, 30 @ 0x330 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 41980 <__cxa_atexit@plt+0x35bb8> │ │ │ │ - @ instruction: 0xffff8070 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #304 @ 0x130 │ │ │ │ - cmp r5, lr │ │ │ │ - bcc 431cc <__cxa_atexit@plt+0x37404> │ │ │ │ - ldr r5, [pc, #656] @ 431f4 <__cxa_atexit@plt+0x3742c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #652] @ 431f8 <__cxa_atexit@plt+0x37430> │ │ │ │ + ldr r2, [pc, #56] @ 39ef4 <__cxa_atexit@plt+0x2e12c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #648] @ 431fc <__cxa_atexit@plt+0x37434> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 39eec <__cxa_atexit@plt+0x2e124> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - mvn r5, #284 @ 0x11c │ │ │ │ - add r0, lr, r5 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - sub r1, lr, #149 @ 0x95 │ │ │ │ - str r1, [r6, #168] @ 0xa8 │ │ │ │ - ldr ip, [pc, #608] @ 43200 <__cxa_atexit@plt+0x37438> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r6, #148] @ 0x94 │ │ │ │ - sub r1, lr, #225 @ 0xe1 │ │ │ │ - str r1, [r6, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #592] @ 43204 <__cxa_atexit@plt+0x3743c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r6, #248] @ 0xf8 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - ldr r0, [pc, #580] @ 43208 <__cxa_atexit@plt+0x37440> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str ip, [r6, #12] │ │ │ │ - ldr r7, [pc, #572] @ 4320c <__cxa_atexit@plt+0x37444> │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r7, #80, 10 @ 0x14000000 │ │ │ │ + andeq lr, r2, #116, 6 @ 0xd0000001 │ │ │ │ + @ instruction: 0xffffb2a0 │ │ │ │ + andeq lr, r2, #92, 6 @ 0x70000001 │ │ │ │ + andeq lr, r2, #120, 16 @ 0x780000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3a008 <__cxa_atexit@plt+0x2e240> │ │ │ │ + ldr r7, [pc, #276] @ 3a030 <__cxa_atexit@plt+0x2e268> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #296] @ 0x128 │ │ │ │ - str r3, [r6, #228] @ 0xe4 │ │ │ │ - str r3, [r6, #208] @ 0xd0 │ │ │ │ - str r3, [r6, #156] @ 0x9c │ │ │ │ - str r3, [r6, #128] @ 0x80 │ │ │ │ - str r3, [r6, #80] @ 0x50 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #280]! @ 0x118 │ │ │ │ - ldr r1, [pc, #528] @ 43210 <__cxa_atexit@plt+0x37448> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #300] @ 0x12c │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #224]! @ 0xe0 │ │ │ │ - ldr ip, [pc, #512] @ 43214 <__cxa_atexit@plt+0x3744c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #292] @ 0x124 │ │ │ │ - str r3, [r6, #284] @ 0x11c │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #96]! @ 0x60 │ │ │ │ - ldr r0, [pc, #492] @ 43218 <__cxa_atexit@plt+0x37450> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #276] @ 0x114 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #188]! @ 0xbc │ │ │ │ - ldr r1, [pc, #476] @ 4321c <__cxa_atexit@plt+0x37454> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #268] @ 0x10c │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #196]! @ 0xc4 │ │ │ │ - ldr r7, [pc, #460] @ 43220 <__cxa_atexit@plt+0x37458> │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 39ff8 <__cxa_atexit@plt+0x2e230> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #84 @ 0x54 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 3a018 <__cxa_atexit@plt+0x2e250> │ │ │ │ + ldr r7, [pc, #248] @ 3a038 <__cxa_atexit@plt+0x2e270> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #264] @ 0x108 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #172]! @ 0xac │ │ │ │ - ldr r0, [pc, #444] @ 43224 <__cxa_atexit@plt+0x3745c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #260] @ 0x104 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - ldr r1, [pc, #428] @ 43228 <__cxa_atexit@plt+0x37460> │ │ │ │ + ldr r3, [pc, #244] @ 3a03c <__cxa_atexit@plt+0x2e274> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r2, #18 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + str r7, [r6, #80] @ 0x50 │ │ │ │ + sub r7, r2, #54 @ 0x36 │ │ │ │ + sub r3, r2, #31 │ │ │ │ + ldr r8, [pc, #208] @ 3a040 <__cxa_atexit@plt+0x2e278> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + ldr r9, [pc, #200] @ 3a044 <__cxa_atexit@plt+0x2e27c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r0, r2, #67 @ 0x43 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr ip, [pc, #188] @ 3a048 <__cxa_atexit@plt+0x2e280> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [lr, #36]! @ 0x24 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #172] @ 3a04c <__cxa_atexit@plt+0x2e284> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r6, #252] @ 0xfc │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #216]! @ 0xd8 │ │ │ │ - ldr r7, [pc, #412] @ 4322c <__cxa_atexit@plt+0x37464> │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str lr, [r6, #56] @ 0x38 │ │ │ │ + ldr r1, [pc, #160] @ 3a050 <__cxa_atexit@plt+0x2e288> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + ldr r7, [pc, #148] @ 3a054 <__cxa_atexit@plt+0x2e28c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + ldr r7, [pc, #132] @ 3a058 <__cxa_atexit@plt+0x2e290> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #244] @ 0xf4 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #180]! @ 0xb4 │ │ │ │ - ldr r0, [pc, #396] @ 43230 <__cxa_atexit@plt+0x37468> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #232] @ 0xe8 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #204]! @ 0xcc │ │ │ │ - ldr r1, [pc, #380] @ 43234 <__cxa_atexit@plt+0x3746c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #240] @ 0xf0 │ │ │ │ - str r3, [r6, #220] @ 0xdc │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #164]! @ 0xa4 │ │ │ │ - ldr r7, [pc, #360] @ 43238 <__cxa_atexit@plt+0x37470> │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 3a034 <__cxa_atexit@plt+0x2e26c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #256] @ 0x100 │ │ │ │ - str r3, [r6, #176] @ 0xb0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #140]! @ 0x8c │ │ │ │ - ldr r0, [pc, #340] @ 4323c <__cxa_atexit@plt+0x37474> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #160] @ 0xa0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #84 @ 0x54 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq lr, r2, #4, 16 @ 0x40000 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andeq lr, r2, #232, 6 @ 0xa0000003 │ │ │ │ + andseq r8, r7, #144, 8 @ 0x90000000 │ │ │ │ + andseq r8, r7, #140, 8 @ 0x8c000000 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq lr, r2, #124, 6 @ 0xf0000001 │ │ │ │ + andseq r8, r7, #60, 8 @ 0x3c000000 │ │ │ │ + andseq r8, r7, #152, 12 @ 0x9800000 │ │ │ │ + andeq lr, r2, #52, 6 @ 0xd0000000 │ │ │ │ + andeq lr, r2, #24, 14 @ 0x600000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r1, [r3, #120]! @ 0x78 │ │ │ │ - ldr r1, [pc, #324] @ 43240 <__cxa_atexit@plt+0x37478> │ │ │ │ + mov sl, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3a144 <__cxa_atexit@plt+0x2e37c> │ │ │ │ + ldr r1, [pc, #204] @ 3a154 <__cxa_atexit@plt+0x2e38c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r6, #152] @ 0x98 │ │ │ │ - str r3, [r6, #144] @ 0x90 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #112]! @ 0x70 │ │ │ │ - ldr r7, [pc, #304] @ 43244 <__cxa_atexit@plt+0x3747c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r6, #136] @ 0x88 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #104]! @ 0x68 │ │ │ │ - ldr r0, [pc, #288] @ 43248 <__cxa_atexit@plt+0x37480> │ │ │ │ + ldr r0, [pc, #200] @ 3a158 <__cxa_atexit@plt+0x2e390> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r3, [r6, #132] @ 0x84 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #88]! @ 0x58 │ │ │ │ - ldr ip, [pc, #272] @ 4324c <__cxa_atexit@plt+0x37484> │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + str r1, [r3, #80] @ 0x50 │ │ │ │ + sub r1, r6, #54 @ 0x36 │ │ │ │ + sub r0, r6, #31 │ │ │ │ + ldr r9, [pc, #164] @ 3a15c <__cxa_atexit@plt+0x2e394> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [pc, #160] @ 3a160 <__cxa_atexit@plt+0x2e398> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + sub r2, r6, #67 @ 0x43 │ │ │ │ + mov lr, r3 │ │ │ │ + ldr ip, [pc, #144] @ 3a164 <__cxa_atexit@plt+0x2e39c> │ │ │ │ add ip, pc, ip │ │ │ │ - str r3, [r6, #272] @ 0x110 │ │ │ │ - str r3, [r6, #100] @ 0x64 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #64]! @ 0x40 │ │ │ │ - ldr r1, [pc, #252] @ 43250 <__cxa_atexit@plt+0x37488> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #44]! @ 0x2c │ │ │ │ - ldr r0, [pc, #236] @ 43254 <__cxa_atexit@plt+0x3748c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r2, [r6, #236] @ 0xec │ │ │ │ - str r2, [r6, #212] @ 0xd4 │ │ │ │ - str r2, [r6, #200] @ 0xc8 │ │ │ │ - str r2, [r6, #192] @ 0xc0 │ │ │ │ - str r2, [r6, #184] @ 0xb8 │ │ │ │ - str r2, [r6, #124] @ 0x7c │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ - str r2, [r6, #108] @ 0x6c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r3, [r6, #68] @ 0x44 │ │ │ │ - mov r7, r6 │ │ │ │ - str ip, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #28]! │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #288]! @ 0x120 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r7, [pc, #132] @ 43258 <__cxa_atexit@plt+0x37490> │ │ │ │ + str ip, [lr, #36]! @ 0x24 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + ldr r4, [pc, #128] @ 3a168 <__cxa_atexit@plt+0x2e3a0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ + str lr, [r3, #56] @ 0x38 │ │ │ │ + ldr lr, [pc, #116] @ 3a16c <__cxa_atexit@plt+0x2e3a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + ldr r4, [pc, #100] @ 3a170 <__cxa_atexit@plt+0x2e3a8> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r7, [pc, #84] @ 3a174 <__cxa_atexit@plt+0x2e3ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, #304 @ 0x130 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r4, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff94f8 │ │ │ │ - @ instruction: 0xffffaee0 │ │ │ │ - @ instruction: 0xffffbb78 │ │ │ │ - @ instruction: 0xffff9c14 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0xffffe9b8 │ │ │ │ - @ instruction: 0xffffb090 │ │ │ │ - @ instruction: 0xffffbec0 │ │ │ │ - @ instruction: 0xffffbed4 │ │ │ │ - @ instruction: 0xffffbcd4 │ │ │ │ - @ instruction: 0xffffa404 │ │ │ │ - @ instruction: 0xffffe3fc │ │ │ │ - @ instruction: 0xffffbe30 │ │ │ │ - @ instruction: 0xffffe068 │ │ │ │ - @ instruction: 0xffffbbb8 │ │ │ │ - @ instruction: 0xffffb820 │ │ │ │ - @ instruction: 0xffffb558 │ │ │ │ - @ instruction: 0xffffb380 │ │ │ │ - @ instruction: 0xffffb114 │ │ │ │ - @ instruction: 0xffffaeac │ │ │ │ - @ instruction: 0xffffab10 │ │ │ │ - @ instruction: 0xffffa858 │ │ │ │ - @ instruction: 0xffffa684 │ │ │ │ - @ instruction: 0xffffa498 │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - andeq r3, r2, #40, 26 @ 0xa00 │ │ │ │ - andeq r3, r2, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mov r4, #84 @ 0x54 │ │ │ │ + str r4, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + andeq lr, r2, #160, 4 │ │ │ │ + andseq r8, r7, #80, 6 @ 0x40000001 │ │ │ │ + andseq r8, r7, #64, 6 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + andeq lr, r2, #52, 4 @ 0x40000003 │ │ │ │ + andseq r8, r7, #244, 4 @ 0x4000000f │ │ │ │ + andseq r8, r7, #76, 10 @ 0x13000000 │ │ │ │ + andeq lr, r2, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 432ac <__cxa_atexit@plt+0x374e4> │ │ │ │ - ldr lr, [pc, #52] @ 432bc <__cxa_atexit@plt+0x374f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 432c0 <__cxa_atexit@plt+0x374f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3a1d8 <__cxa_atexit@plt+0x2e410> │ │ │ │ + ldr r2, [pc, #92] @ 3a1f4 <__cxa_atexit@plt+0x2e42c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3a1e4 <__cxa_atexit@plt+0x2e41c> │ │ │ │ + ldr r3, [pc, #68] @ 3a1f8 <__cxa_atexit@plt+0x2e430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3a1c8 <__cxa_atexit@plt+0x2e400> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 3a1fc <__cxa_atexit@plt+0x2e434> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r3, r2, #80, 18 @ 0x140000 │ │ │ │ - andseq pc, r6, #92, 2 │ │ │ │ - andeq r3, r2, #28, 18 @ 0x70000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andseq r8, r7, #80, 4 │ │ │ │ + @ instruction: 0xffffa618 │ │ │ │ + andeq sp, r2, #164, 28 @ 0xa40 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 3a250 <__cxa_atexit@plt+0x2e488> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43314 <__cxa_atexit@plt+0x3754c> │ │ │ │ - ldr lr, [pc, #52] @ 43324 <__cxa_atexit@plt+0x3755c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 43328 <__cxa_atexit@plt+0x37560> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ + bcc 3a258 <__cxa_atexit@plt+0x2e490> │ │ │ │ + ldr r2, [pc, #64] @ 3a274 <__cxa_atexit@plt+0x2e4ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 3a278 <__cxa_atexit@plt+0x2e4b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3a260 <__cxa_atexit@plt+0x2e498> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 3a270 <__cxa_atexit@plt+0x2e4a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r3, r2, #252, 16 @ 0xfc0000 │ │ │ │ - andseq pc, r6, #244 @ 0xf4 │ │ │ │ - andeq r3, r2, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq lr, r2, #180, 10 @ 0x2d000000 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 3a2a0 <__cxa_atexit@plt+0x2e4d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 3a2f0 <__cxa_atexit@plt+0x2e528> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3a2dc <__cxa_atexit@plt+0x2e514> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 34e84 <__cxa_atexit@plt+0x290bc> │ │ │ │ + ldr r7, [pc, #16] @ 3a2f4 <__cxa_atexit@plt+0x2e52c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq sp, r2, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 3a31c <__cxa_atexit@plt+0x2e554> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43394 <__cxa_atexit@plt+0x375cc> │ │ │ │ - ldr lr, [pc, #76] @ 433a4 <__cxa_atexit@plt+0x375dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #72] @ 433a8 <__cxa_atexit@plt+0x375e0> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r1, [pc, #48] @ 433ac <__cxa_atexit@plt+0x375e4> │ │ │ │ + bcc 3a3a8 <__cxa_atexit@plt+0x2e5e0> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r1, r7 │ │ │ │ + bne 3a374 <__cxa_atexit@plt+0x2e5ac> │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 3a390 <__cxa_atexit@plt+0x2e5c8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #76] @ 3a3b4 <__cxa_atexit@plt+0x2e5ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 3a3b8 <__cxa_atexit@plt+0x2e5f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 3a3bc <__cxa_atexit@plt+0x2e5f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r8, r7, #232, 4 @ 0x8000000e │ │ │ │ + andseq r8, r7, #216, 4 @ 0x8000000d │ │ │ │ + andeq sp, r2, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3a434 <__cxa_atexit@plt+0x2e66c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 3a450 <__cxa_atexit@plt+0x2e688> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add ip, ip, #2 │ │ │ │ - stmib r3, {r1, ip} │ │ │ │ - add ip, r3, #12 │ │ │ │ - stm ip, {r0, r1, lr} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r0, [pc, #100] @ 3a454 <__cxa_atexit@plt+0x2e68c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3a440 <__cxa_atexit@plt+0x2e678> │ │ │ │ + ldr r3, [pc, #72] @ 3a458 <__cxa_atexit@plt+0x2e690> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3a424 <__cxa_atexit@plt+0x2e65c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3a45c <__cxa_atexit@plt+0x2e694> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r3, r2, #40, 16 @ 0x280000 │ │ │ │ - andeq r3, r2, #52, 16 @ 0x340000 │ │ │ │ - andseq pc, r6, #120 @ 0x78 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 43acc <__cxa_atexit@plt+0x37d04> │ │ │ │ - andeq r3, r2, #56, 22 @ 0xe000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andseq r8, r7, #0 │ │ │ │ + andseq r8, r7, #20 │ │ │ │ + @ instruction: 0xffffa3bc │ │ │ │ + andeq sp, r2, #72, 24 @ 0x4800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 43444 <__cxa_atexit@plt+0x3767c> │ │ │ │ - ldr r2, [pc, #112] @ 43450 <__cxa_atexit@plt+0x37688> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 43438 <__cxa_atexit@plt+0x37670> │ │ │ │ - ldr lr, [pc, #72] @ 43454 <__cxa_atexit@plt+0x3768c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r3, #-16] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldmdb r3, {r0, r7} │ │ │ │ - ldr r2, [r3] │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - mov r7, r9 │ │ │ │ - b 44614 <__cxa_atexit@plt+0x3884c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 3a4d4 <__cxa_atexit@plt+0x2e70c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 3a4f0 <__cxa_atexit@plt+0x2e728> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 3a4f4 <__cxa_atexit@plt+0x2e72c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3a4e0 <__cxa_atexit@plt+0x2e718> │ │ │ │ + ldr r3, [pc, #72] @ 3a4f8 <__cxa_atexit@plt+0x2e730> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3a4c4 <__cxa_atexit@plt+0x2e6fc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r1, r0, r4, lsl #4 │ │ │ │ - andeq r3, r2, #156, 20 @ 0x9c000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ + ldr r7, [pc, #20] @ 3a4fc <__cxa_atexit@plt+0x2e734> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r7, #96, 30 @ 0x180 │ │ │ │ + andseq r7, r7, #116, 30 @ 0x1d0 │ │ │ │ + @ instruction: 0xffffa31c │ │ │ │ + andeq sp, r2, #168, 22 @ 0x2a000 │ │ │ │ + andeq lr, r2, #216 @ 0xd8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 434b8 <__cxa_atexit@plt+0x376f0> │ │ │ │ - ldr r7, [pc, #52] @ 434cc <__cxa_atexit@plt+0x37704> │ │ │ │ + bhi 3a548 <__cxa_atexit@plt+0x2e780> │ │ │ │ + ldr r7, [pc, #52] @ 3a55c <__cxa_atexit@plt+0x2e794> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8, r9} │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 434ac <__cxa_atexit@plt+0x376e4> │ │ │ │ + beq 3a53c <__cxa_atexit@plt+0x2e774> │ │ │ │ mov r7, sl │ │ │ │ - b 44614 <__cxa_atexit@plt+0x3884c> │ │ │ │ + b 3a570 <__cxa_atexit@plt+0x2e7a8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 434d0 <__cxa_atexit@plt+0x37708> │ │ │ │ + ldr r7, [pc, #16] @ 3a560 <__cxa_atexit@plt+0x2e798> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r1, r0, r8, ror r1 │ │ │ │ - andeq r3, r2, #136, 20 @ 0x88000 │ │ │ │ - andeq r3, r2, #44, 18 @ 0xb0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq lr, r2, #208, 4 │ │ │ │ + andeq lr, r2, #120 @ 0x78 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 3a5c0 <__cxa_atexit@plt+0x2e7f8> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3a650 <__cxa_atexit@plt+0x2e888> │ │ │ │ + ldr r2, [pc, #224] @ 3a678 <__cxa_atexit@plt+0x2e8b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #220] @ 3a67c <__cxa_atexit@plt+0x2e8b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #216] @ 3a680 <__cxa_atexit@plt+0x2e8b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #18 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + b 3a5f4 <__cxa_atexit@plt+0x2e82c> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3a650 <__cxa_atexit@plt+0x2e888> │ │ │ │ + ldr r2, [pc, #140] @ 3a65c <__cxa_atexit@plt+0x2e894> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #136] @ 3a660 <__cxa_atexit@plt+0x2e898> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #132] @ 3a664 <__cxa_atexit@plt+0x2e89c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #18 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [pc, #108] @ 3a668 <__cxa_atexit@plt+0x2e8a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r0, [pc, #92] @ 3a66c <__cxa_atexit@plt+0x2e8a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, r6, #31 │ │ │ │ + ldr r8, [pc, #80] @ 3a670 <__cxa_atexit@plt+0x2e8a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #76] @ 3a674 <__cxa_atexit@plt+0x2e8ac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + andeq sp, r2, #208, 24 @ 0xd000 │ │ │ │ + andeq sp, r2, #180, 24 @ 0xb400 │ │ │ │ + andseq r8, r7, #92 @ 0x5c │ │ │ │ + andseq r7, r7, #240, 26 @ 0x3c00 │ │ │ │ + andseq r7, r7, #204, 26 @ 0x3300 │ │ │ │ + andseq r7, r7, #224, 26 @ 0x3800 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andeq sp, r2, #224, 24 @ 0xe000 │ │ │ │ + andeq sp, r2, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 43544 <__cxa_atexit@plt+0x3777c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4354c <__cxa_atexit@plt+0x37784> │ │ │ │ - ldr r1, [pc, #84] @ 43560 <__cxa_atexit@plt+0x37798> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr lr, [r7, #16] │ │ │ │ - sub r9, r6, #19 │ │ │ │ - ldr r8, [pc, #60] @ 43564 <__cxa_atexit@plt+0x3779c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #56] @ 43568 <__cxa_atexit@plt+0x377a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r0, r3, #12 │ │ │ │ - stm r0, {r1, r8, r9, lr} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1d8a14 <__cxa_atexit@plt+0x1ccc4c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 43554 <__cxa_atexit@plt+0x3778c> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + bhi 3a6e4 <__cxa_atexit@plt+0x2e91c> │ │ │ │ + ldr r2, [pc, #92] @ 3a700 <__cxa_atexit@plt+0x2e938> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3a6f0 <__cxa_atexit@plt+0x2e928> │ │ │ │ + ldr r3, [pc, #68] @ 3a704 <__cxa_atexit@plt+0x2e93c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3a6d4 <__cxa_atexit@plt+0x2e90c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andseq lr, r6, #228, 28 @ 0xe40 │ │ │ │ - andseq lr, r6, #204, 28 @ 0xcc0 │ │ │ │ - andseq lr, r6, #224, 28 @ 0xe00 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4359c <__cxa_atexit@plt+0x377d4> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r3, r2, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 4366c <__cxa_atexit@plt+0x378a4> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - cmpne r3, #125 @ 0x7d │ │ │ │ - bne 43648 <__cxa_atexit@plt+0x37880> │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bne 435f4 <__cxa_atexit@plt+0x3782c> │ │ │ │ - ldr r7, [pc, #204] @ 436a4 <__cxa_atexit@plt+0x378dc> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 3a708 <__cxa_atexit@plt+0x2e940> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, r0, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 43680 <__cxa_atexit@plt+0x378b8> │ │ │ │ - ldr r0, [pc, #144] @ 436b0 <__cxa_atexit@plt+0x378e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #88] @ 436a8 <__cxa_atexit@plt+0x378e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 436ac <__cxa_atexit@plt+0x378e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 436a0 <__cxa_atexit@plt+0x378d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r3, r2, #72, 8 @ 0x48000000 │ │ │ │ - andeq r3, r2, #168, 10 @ 0x2a000000 │ │ │ │ - andseq lr, r6, #80, 28 @ 0x500 │ │ │ │ - andeq r3, r2, #76, 8 @ 0x4c000000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 43720 <__cxa_atexit@plt+0x37958> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 4373c <__cxa_atexit@plt+0x37974> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 43740 <__cxa_atexit@plt+0x37978> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq lr, r6, #100, 26 @ 0x1900 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r3, r2, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq r7, r7, #68, 26 @ 0x1100 │ │ │ │ + @ instruction: 0xffffa17c │ │ │ │ + andeq sp, r2, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 437d8 <__cxa_atexit@plt+0x37a10> │ │ │ │ - ldr r2, [pc, #120] @ 437e0 <__cxa_atexit@plt+0x37a18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 437bc <__cxa_atexit@plt+0x379f4> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 437e4 <__cxa_atexit@plt+0x37a1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 437c8 <__cxa_atexit@plt+0x37a00> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 4359c <__cxa_atexit@plt+0x377d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3a770 <__cxa_atexit@plt+0x2e9a8> │ │ │ │ + ldr r2, [pc, #96] @ 3a78c <__cxa_atexit@plt+0x2e9c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3a77c <__cxa_atexit@plt+0x2e9b4> │ │ │ │ + ldr r5, [pc, #72] @ 3a790 <__cxa_atexit@plt+0x2e9c8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3a760 <__cxa_atexit@plt+0x2e998> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 3a794 <__cxa_atexit@plt+0x2e9cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r3, r2, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 43838 <__cxa_atexit@plt+0x37a70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4382c <__cxa_atexit@plt+0x37a64> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4359c <__cxa_atexit@plt+0x377d4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r3, r2, #68, 8 @ 0x44000000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4359c <__cxa_atexit@plt+0x377d4> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + andseq r7, r7, #188, 24 @ 0xbc00 │ │ │ │ + @ instruction: 0xffffacc0 │ │ │ │ + andeq sp, r2, #72, 28 @ 0x480 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3a7f0 <__cxa_atexit@plt+0x2ea28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 438b4 <__cxa_atexit@plt+0x37aec> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 438c8 <__cxa_atexit@plt+0x37b00> │ │ │ │ + bcc 3a7fc <__cxa_atexit@plt+0x2ea34> │ │ │ │ + ldr r1, [pc, #68] @ 3a80c <__cxa_atexit@plt+0x2ea44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #64] @ 3a810 <__cxa_atexit@plt+0x2ea48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r6, #92, 24 @ 0x5c00 │ │ │ │ - andeq r3, r2, #196, 6 @ 0x10000003 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andseq r7, r7, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3a848 <__cxa_atexit@plt+0x2ea80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 3a850 <__cxa_atexit@plt+0x2ea88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r7, #176, 22 @ 0x2c000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43944 <__cxa_atexit@plt+0x37b7c> │ │ │ │ - ldr r3, [pc, #92] @ 4394c <__cxa_atexit@plt+0x37b84> │ │ │ │ + bhi 3a8a0 <__cxa_atexit@plt+0x2ead8> │ │ │ │ + ldr r2, [pc, #80] @ 3a8c0 <__cxa_atexit@plt+0x2eaf8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3a8a8 <__cxa_atexit@plt+0x2eae0> │ │ │ │ + ldr r3, [pc, #60] @ 3a8c8 <__cxa_atexit@plt+0x2eb00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 43934 <__cxa_atexit@plt+0x37b6c> │ │ │ │ - ldr r7, [pc, #52] @ 43950 <__cxa_atexit@plt+0x37b88> │ │ │ │ + ldr r2, [pc, #56] @ 3a8cc <__cxa_atexit@plt+0x2eb04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3a8c4 <__cxa_atexit@plt+0x2eafc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r7, #120, 22 @ 0x1e000 │ │ │ │ + andeq sp, r2, #156, 18 @ 0x270000 │ │ │ │ + @ instruction: 0xffffa8c8 │ │ │ │ + andeq sp, r2, #132, 18 @ 0x210000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3a944 <__cxa_atexit@plt+0x2eb7c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 3a960 <__cxa_atexit@plt+0x2eb98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 3a964 <__cxa_atexit@plt+0x2eb9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3a950 <__cxa_atexit@plt+0x2eb88> │ │ │ │ + ldr r3, [pc, #72] @ 3a968 <__cxa_atexit@plt+0x2eba0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3a934 <__cxa_atexit@plt+0x2eb6c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3a96c <__cxa_atexit@plt+0x2eba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r7, #240, 20 @ 0xf0000 │ │ │ │ + andseq r7, r7, #4, 22 @ 0x1000 │ │ │ │ + @ instruction: 0xffff9eac │ │ │ │ + andeq sp, r2, #56, 14 @ 0xe00000 │ │ │ │ + andeq sp, r2, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3a9e0 <__cxa_atexit@plt+0x2ec18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3a9ec <__cxa_atexit@plt+0x2ec24> │ │ │ │ + ldr lr, [pc, #84] @ 3a9fc <__cxa_atexit@plt+0x2ec34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #68] @ 3aa00 <__cxa_atexit@plt+0x2ec38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r3, r2, #64, 6 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 43984 <__cxa_atexit@plt+0x37bbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r3, r2, #12, 6 @ 0x30000000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + andeq sp, r2, #216, 22 @ 0x36000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 43a30 <__cxa_atexit@plt+0x37c68> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 439e8 <__cxa_atexit@plt+0x37c20> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 43a48 <__cxa_atexit@plt+0x37c80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 43a40 <__cxa_atexit@plt+0x37c78> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3aab0 <__cxa_atexit@plt+0x2ece8> │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3ab38 <__cxa_atexit@plt+0x2ed70> │ │ │ │ + ldr r2, [pc, #312] @ 3ab6c <__cxa_atexit@plt+0x2eda4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #308] @ 3ab70 <__cxa_atexit@plt+0x2eda8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 43a44 <__cxa_atexit@plt+0x37c7c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq lr, r6, #100, 20 @ 0x64000 │ │ │ │ - andeq r3, r2, #52, 4 @ 0x40000003 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 43a8c <__cxa_atexit@plt+0x37cc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 43a84 <__cxa_atexit@plt+0x37cbc> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 4359c <__cxa_atexit@plt+0x377d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #304] @ 3ab74 <__cxa_atexit@plt+0x2edac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #280] @ 3ab78 <__cxa_atexit@plt+0x2edb0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [pc, #264] @ 3ab7c <__cxa_atexit@plt+0x2edb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, r3, #31 │ │ │ │ + ldr r8, [pc, #252] @ 3ab80 <__cxa_atexit@plt+0x2edb8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #248] @ 3ab84 <__cxa_atexit@plt+0x2edbc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r1, r7, r9, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3ab40 <__cxa_atexit@plt+0x2ed78> │ │ │ │ + ldr r2, [pc, #140] @ 3ab50 <__cxa_atexit@plt+0x2ed88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 3ab54 <__cxa_atexit@plt+0x2ed8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #132] @ 3ab58 <__cxa_atexit@plt+0x2ed90> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r8, [pc, #104] @ 3ab5c <__cxa_atexit@plt+0x2ed94> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #100] @ 3ab60 <__cxa_atexit@plt+0x2ed98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r3, #31 │ │ │ │ + ldr r9, [pc, #88] @ 3ab64 <__cxa_atexit@plt+0x2ed9c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #84] @ 3ab68 <__cxa_atexit@plt+0x2eda0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r7, sl, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r3, r2, #240, 2 @ 0x3c │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 4359c <__cxa_atexit@plt+0x377d4> │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r3, r2, #52, 8 @ 0x34000000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + b 3ab44 <__cxa_atexit@plt+0x2ed7c> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + andeq sp, r2, #220, 14 @ 0x3700000 │ │ │ │ + andeq sp, r2, #192, 14 @ 0x3000000 │ │ │ │ + andseq r7, r7, #100, 22 @ 0x19000 │ │ │ │ + andseq r7, r7, #4, 18 @ 0x10000 │ │ │ │ + andseq r7, r7, #224, 16 @ 0xe00000 │ │ │ │ + andseq r7, r7, #244, 16 @ 0xf40000 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andeq sp, r2, #68, 16 @ 0x440000 │ │ │ │ + andeq sp, r2, #40, 16 @ 0x280000 │ │ │ │ + andseq r7, r7, #248, 22 @ 0x3e000 │ │ │ │ + andseq r7, r7, #140, 18 @ 0x230000 │ │ │ │ + andseq r7, r7, #104, 18 @ 0x1a0000 │ │ │ │ + andseq r7, r7, #124, 18 @ 0x1f0000 │ │ │ │ + andeq sp, r2, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #104 @ 0x68 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 43bc0 <__cxa_atexit@plt+0x37df8> │ │ │ │ - str sl, [sp] │ │ │ │ - mov sl, r9 │ │ │ │ - ldr r3, [pc, #240] @ 43bdc <__cxa_atexit@plt+0x37e14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - ldr r3, [pc, #212] @ 43be0 <__cxa_atexit@plt+0x37e18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #196] @ 43be4 <__cxa_atexit@plt+0x37e1c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - mov ip, fp │ │ │ │ - sub fp, lr, #86 @ 0x56 │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - sub r0, lr, #99 @ 0x63 │ │ │ │ - ldr fp, [pc, #160] @ 43be8 <__cxa_atexit@plt+0x37e20> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - sub r3, r6, #20 │ │ │ │ - stm r3, {r1, r2, fp} │ │ │ │ - stmdb r6, {r0, r7} │ │ │ │ mov r3, r6 │ │ │ │ - ldr r0, [pc, #128] @ 43bec <__cxa_atexit@plt+0x37e24> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #56]! @ 0x38 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r0, [pc, #112] @ 43bf0 <__cxa_atexit@plt+0x37e28> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #16]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #80] @ 43bf4 <__cxa_atexit@plt+0x37e2c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3abfc <__cxa_atexit@plt+0x2ee34> │ │ │ │ + ldr r0, [pc, #88] @ 3ac0c <__cxa_atexit@plt+0x2ee44> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #64]! @ 0x40 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp] │ │ │ │ - mov fp, ip │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mov r6, #104 @ 0x68 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr lr, [pc, #76] @ 3ac10 <__cxa_atexit@plt+0x2ee48> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub r0, r6, #19 │ │ │ │ + ldr r9, [pc, #64] @ 3ac14 <__cxa_atexit@plt+0x2ee4c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r7, r8, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, lr │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8d8 │ │ │ │ - andseq lr, r6, #4, 18 @ 0x10000 │ │ │ │ - @ instruction: 0xfffff9bc │ │ │ │ - andseq lr, r6, #172, 16 @ 0xac0000 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - andeq r3, r2, #248, 4 @ 0x8000000f │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + andseq r7, r7, #120, 20 @ 0x78000 │ │ │ │ + andeq sp, r2, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 43c60 <__cxa_atexit@plt+0x37e98> │ │ │ │ - ldr r2, [pc, #76] @ 43c6c <__cxa_atexit@plt+0x37ea4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r3, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 43c54 <__cxa_atexit@plt+0x37e8c> │ │ │ │ - ldr r2, [pc, #48] @ 43c70 <__cxa_atexit@plt+0x37ea8> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3ac90 <__cxa_atexit@plt+0x2eec8> │ │ │ │ + ldr r2, [pc, #96] @ 3ac98 <__cxa_atexit@plt+0x2eed0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 3ac9c <__cxa_atexit@plt+0x2eed4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 3ac70 <__cxa_atexit@plt+0x2eea8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 3ac7c <__cxa_atexit@plt+0x2eeb4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r3, r2, #128, 4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [pc, #44] @ 3aca4 <__cxa_atexit@plt+0x2eedc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 3ac84 <__cxa_atexit@plt+0x2eebc> │ │ │ │ + ldr r7, [pc, #28] @ 3aca0 <__cxa_atexit@plt+0x2eed8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq r7, r7, #164, 14 @ 0x2900000 │ │ │ │ + andeq sp, r2, #40, 10 @ 0xa000000 │ │ │ │ + andeq sp, r2, #88, 10 @ 0x16000000 │ │ │ │ + andeq sp, r2, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 43c9c <__cxa_atexit@plt+0x37ed4> │ │ │ │ + ldr r2, [pc, #36] @ 3ace0 <__cxa_atexit@plt+0x2ef18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 3ace4 <__cxa_atexit@plt+0x2ef1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r3, r2, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r7, r9, sl} │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 43acc <__cxa_atexit@plt+0x37d04> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 43cec <__cxa_atexit@plt+0x37f24> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r3, r2, #20, 4 @ 0x40000001 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-16 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq sp, r2, #20, 10 @ 0x5000000 │ │ │ │ + andeq sp, r2, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43d5c <__cxa_atexit@plt+0x37f94> │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ - bne 43d38 <__cxa_atexit@plt+0x37f70> │ │ │ │ - ldr r2, [pc, #100] @ 43d70 <__cxa_atexit@plt+0x37fa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 43d74 <__cxa_atexit@plt+0x37fac> │ │ │ │ + bhi 3ad34 <__cxa_atexit@plt+0x2ef6c> │ │ │ │ + ldr r2, [pc, #80] @ 3ad54 <__cxa_atexit@plt+0x2ef8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3ad3c <__cxa_atexit@plt+0x2ef74> │ │ │ │ + ldr r3, [pc, #60] @ 3ad5c <__cxa_atexit@plt+0x2ef94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 43d78 <__cxa_atexit@plt+0x37fb0> │ │ │ │ + ldr r2, [pc, #56] @ 3ad60 <__cxa_atexit@plt+0x2ef98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3ad58 <__cxa_atexit@plt+0x2ef90> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r2, r2, #132, 28 @ 0x840 │ │ │ │ - andeq r2, r2, #108, 28 @ 0x6c0 │ │ │ │ - andeq r3, r2, #120, 2 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, sl} │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r8, r7 │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ - andeq r3, r2, #80, 2 │ │ │ │ + andseq r7, r7, #228, 12 @ 0xe400000 │ │ │ │ + andeq sp, r2, #8, 10 @ 0x2000000 │ │ │ │ + @ instruction: 0xffffa434 │ │ │ │ + andeq sp, r2, #240, 8 @ 0xf0000000 │ │ │ │ + andeq sp, r2, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 43df0 <__cxa_atexit@plt+0x38028> │ │ │ │ - ldr r2, [pc, #52] @ 43dfc <__cxa_atexit@plt+0x38034> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #144 @ 0x90 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3aec0 <__cxa_atexit@plt+0x2f0f8> │ │ │ │ + ldr r0, [pc, #328] @ 3aed8 <__cxa_atexit@plt+0x2f110> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #324] @ 3aedc <__cxa_atexit@plt+0x2f114> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #320] @ 3aee0 <__cxa_atexit@plt+0x2f118> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 43de8 <__cxa_atexit@plt+0x38020> │ │ │ │ - b 43e0c <__cxa_atexit@plt+0x38044> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #316] @ 3aee4 <__cxa_atexit@plt+0x2f11c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #312] @ 3aee8 <__cxa_atexit@plt+0x2f120> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r7, #4]! │ │ │ │ + ldr r0, [pc, #304] @ 3aeec <__cxa_atexit@plt+0x2f124> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r7, #56] @ 0x38 │ │ │ │ + sub r0, r6, #103 @ 0x67 │ │ │ │ + str r0, [r7, #52] @ 0x34 │ │ │ │ + sub r0, r6, #109 @ 0x6d │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + sub r3, r6, #127 @ 0x7f │ │ │ │ + str r3, [r7, #32] │ │ │ │ + ldr r3, [pc, #264] @ 3aef0 <__cxa_atexit@plt+0x2f128> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + sub r2, r6, #18 │ │ │ │ + str lr, [r7, #136] @ 0x88 │ │ │ │ + str r2, [r7, #140] @ 0x8c │ │ │ │ + str fp, [sp] │ │ │ │ + sub r2, r6, #54 @ 0x36 │ │ │ │ + sub r3, r6, #31 │ │ │ │ + ldr r8, [pc, #216] @ 3aef4 <__cxa_atexit@plt+0x2f12c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r8, [r7, #48] @ 0x30 │ │ │ │ + mov fp, r4 │ │ │ │ + sub r4, r6, #90 @ 0x5a │ │ │ │ + sub r0, r6, #67 @ 0x43 │ │ │ │ + ldr lr, [pc, #192] @ 3aef8 <__cxa_atexit@plt+0x2f130> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r7, #36] @ 0x24 │ │ │ │ + mov ip, r7 │ │ │ │ + str r1, [ip, #96]! @ 0x60 │ │ │ │ + str sl, [r7, #104] @ 0x68 │ │ │ │ + str lr, [r7, #108] @ 0x6c │ │ │ │ + ldr r1, [pc, #168] @ 3aefc <__cxa_atexit@plt+0x2f134> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #112] @ 0x70 │ │ │ │ + str ip, [r7, #116] @ 0x74 │ │ │ │ + str r8, [r7, #120] @ 0x78 │ │ │ │ + str r3, [r7, #124] @ 0x7c │ │ │ │ + str r2, [r7, #128] @ 0x80 │ │ │ │ + ldr r1, [pc, #144] @ 3af00 <__cxa_atexit@plt+0x2f138> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7, #132] @ 0x84 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [pc, #132] @ 3af04 <__cxa_atexit@plt+0x2f13c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #60]! @ 0x3c │ │ │ │ + str r9, [r7, #68] @ 0x44 │ │ │ │ + str lr, [r7, #72] @ 0x48 │ │ │ │ + ldr r3, [pc, #116] @ 3af08 <__cxa_atexit@plt+0x2f140> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #76] @ 0x4c │ │ │ │ + str r2, [r7, #80] @ 0x50 │ │ │ │ + str r8, [r7, #84] @ 0x54 │ │ │ │ + str r0, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r7, #92] @ 0x5c │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 3af0c <__cxa_atexit@plt+0x2f144> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #144 @ 0x90 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r3, r2, #244 @ 0xf4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #180] @ 43ecc <__cxa_atexit@plt+0x38104> │ │ │ │ + @ instruction: 0xfffff8f8 │ │ │ │ + andeq sp, r2, #172, 10 @ 0x2b000000 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + andeq sp, r2, #216, 10 @ 0x36000000 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq r7, r7, #68, 12 @ 0x4400000 │ │ │ │ + andseq r7, r7, #100, 16 @ 0x640000 │ │ │ │ + andseq r7, r7, #208, 10 @ 0x34000000 │ │ │ │ + andseq r7, r7, #208, 10 @ 0x34000000 │ │ │ │ + andeq sp, r2, #24, 10 @ 0x6000000 │ │ │ │ + andseq r7, r7, #232, 14 @ 0x3a00000 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + andeq sp, r2, #196, 8 @ 0xc4000000 │ │ │ │ + andeq sp, r2, #96, 18 @ 0x180000 │ │ │ │ + andeq sp, r2, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3af6c <__cxa_atexit@plt+0x2f1a4> │ │ │ │ + ldr r3, [pc, #72] @ 3af7c <__cxa_atexit@plt+0x2f1b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r1, [r5, #8] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 43e84 <__cxa_atexit@plt+0x380bc> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ + beq 3af5c <__cxa_atexit@plt+0x2f194> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr sl, [r9, #7] │ │ │ │ + ldr r3, [r9, #11] │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 3ad74 <__cxa_atexit@plt+0x2efac> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 3af80 <__cxa_atexit@plt+0x2f1b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq sp, r2, #188, 16 @ 0xbc0000 │ │ │ │ + andeq sp, r2, #156, 16 @ 0x9c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 3ad74 <__cxa_atexit@plt+0x2efac> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 43eb8 <__cxa_atexit@plt+0x380f0> │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ - bne 43e90 <__cxa_atexit@plt+0x380c8> │ │ │ │ - ldr r3, [pc, #112] @ 43ed0 <__cxa_atexit@plt+0x38108> │ │ │ │ + bhi 3b008 <__cxa_atexit@plt+0x2f240> │ │ │ │ + ldr r2, [pc, #92] @ 3b024 <__cxa_atexit@plt+0x2f25c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3b014 <__cxa_atexit@plt+0x2f24c> │ │ │ │ + ldr r3, [pc, #68] @ 3b028 <__cxa_atexit@plt+0x2f260> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldmib r7, {r2, r7} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3aff8 <__cxa_atexit@plt+0x2f230> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 43ed4 <__cxa_atexit@plt+0x3810c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 43ed8 <__cxa_atexit@plt+0x38110> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r1, [r5, #16] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 3b02c <__cxa_atexit@plt+0x2f264> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r2, r2, #44, 26 @ 0xb00 │ │ │ │ - andeq r2, r2, #20, 26 @ 0x500 │ │ │ │ - andeq r3, r2, #24 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ + andseq r7, r7, #32, 8 @ 0x20000000 │ │ │ │ + @ instruction: 0xffff9858 │ │ │ │ + andeq sp, r2, #120 @ 0x78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 43f60 <__cxa_atexit@plt+0x38198> │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ - bne 43f3c <__cxa_atexit@plt+0x38174> │ │ │ │ - ldr r3, [pc, #92] @ 43f74 <__cxa_atexit@plt+0x381ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r2, r7} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + bhi 3b094 <__cxa_atexit@plt+0x2f2cc> │ │ │ │ + ldr r2, [pc, #96] @ 3b0b0 <__cxa_atexit@plt+0x2f2e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3b0a0 <__cxa_atexit@plt+0x2f2d8> │ │ │ │ + ldr r5, [pc, #72] @ 3b0b4 <__cxa_atexit@plt+0x2f2ec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3b084 <__cxa_atexit@plt+0x2f2bc> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 43f78 <__cxa_atexit@plt+0x381b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 43f7c <__cxa_atexit@plt+0x381b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 3b0b8 <__cxa_atexit@plt+0x2f2f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - andeq r2, r2, #112, 24 @ 0x7000 │ │ │ │ - andeq r2, r2, #120, 24 @ 0x7800 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + andseq r7, r7, #152, 6 @ 0x60000002 │ │ │ │ + @ instruction: 0xffffa39c │ │ │ │ + andeq sp, r2, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3b114 <__cxa_atexit@plt+0x2f34c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43fd0 <__cxa_atexit@plt+0x38208> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 43fe4 <__cxa_atexit@plt+0x3821c> │ │ │ │ + bcc 3b120 <__cxa_atexit@plt+0x2f358> │ │ │ │ + ldr r1, [pc, #68] @ 3b130 <__cxa_atexit@plt+0x2f368> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #64] @ 3b134 <__cxa_atexit@plt+0x2f36c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r6, #64, 10 @ 0x10000000 │ │ │ │ - andeq r2, r2, #8, 30 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andseq r7, r7, #244, 4 @ 0x4000000f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44078 <__cxa_atexit@plt+0x382b0> │ │ │ │ - ldr lr, [pc, #116] @ 44080 <__cxa_atexit@plt+0x382b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r5, #16 │ │ │ │ - stm r0, {r1, r7, r8} │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 44068 <__cxa_atexit@plt+0x382a0> │ │ │ │ - ldr r7, [pc, #52] @ 44084 <__cxa_atexit@plt+0x382bc> │ │ │ │ + bhi 3b16c <__cxa_atexit@plt+0x2f3a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 3b174 <__cxa_atexit@plt+0x2f3ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r7, #140, 4 @ 0xc0000008 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3b1c4 <__cxa_atexit@plt+0x2f3fc> │ │ │ │ + ldr r2, [pc, #80] @ 3b1e4 <__cxa_atexit@plt+0x2f41c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3b1cc <__cxa_atexit@plt+0x2f404> │ │ │ │ + ldr r3, [pc, #60] @ 3b1ec <__cxa_atexit@plt+0x2f424> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 3b1f0 <__cxa_atexit@plt+0x2f428> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3b1e8 <__cxa_atexit@plt+0x2f420> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r7, #84, 4 @ 0x40000005 │ │ │ │ + andeq sp, r2, #120 @ 0x78 │ │ │ │ + @ instruction: 0xffff9fa4 │ │ │ │ + andeq sp, r2, #96 @ 0x60 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3b268 <__cxa_atexit@plt+0x2f4a0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 3b284 <__cxa_atexit@plt+0x2f4bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 3b288 <__cxa_atexit@plt+0x2f4c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3b274 <__cxa_atexit@plt+0x2f4ac> │ │ │ │ + ldr r3, [pc, #72] @ 3b28c <__cxa_atexit@plt+0x2f4c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3b258 <__cxa_atexit@plt+0x2f490> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3b290 <__cxa_atexit@plt+0x2f4c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r7, #204, 2 @ 0x33 │ │ │ │ + andseq r7, r7, #224, 2 @ 0x38 │ │ │ │ + @ instruction: 0xffff9588 │ │ │ │ + andeq ip, r2, #20, 28 @ 0x140 │ │ │ │ + andeq sp, r2, #68, 6 @ 0x10000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3b304 <__cxa_atexit@plt+0x2f53c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3b310 <__cxa_atexit@plt+0x2f548> │ │ │ │ + ldr lr, [pc, #84] @ 3b320 <__cxa_atexit@plt+0x2f558> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #68] @ 3b324 <__cxa_atexit@plt+0x2f55c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r2, r2, #108, 28 @ 0x6c0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 440b8 <__cxa_atexit@plt+0x382f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r2, r2, #56, 28 @ 0x380 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + andeq sp, r2, #180, 4 @ 0x4000000b │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3b3d4 <__cxa_atexit@plt+0x2f60c> │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4415c <__cxa_atexit@plt+0x38394> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 44118 <__cxa_atexit@plt+0x38350> │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #104] @ 44174 <__cxa_atexit@plt+0x383ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 4416c <__cxa_atexit@plt+0x383a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 44170 <__cxa_atexit@plt+0x383a8> │ │ │ │ + bcc 3b45c <__cxa_atexit@plt+0x2f694> │ │ │ │ + ldr r2, [pc, #312] @ 3b490 <__cxa_atexit@plt+0x2f6c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #308] @ 3b494 <__cxa_atexit@plt+0x2f6cc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ + ldr lr, [pc, #304] @ 3b498 <__cxa_atexit@plt+0x2f6d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #280] @ 3b49c <__cxa_atexit@plt+0x2f6d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [pc, #264] @ 3b4a0 <__cxa_atexit@plt+0x2f6d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, r3, #31 │ │ │ │ + ldr r8, [pc, #252] @ 3b4a4 <__cxa_atexit@plt+0x2f6dc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #248] @ 3b4a8 <__cxa_atexit@plt+0x2f6e0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r1, r7, r9, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3b464 <__cxa_atexit@plt+0x2f69c> │ │ │ │ + ldr r2, [pc, #140] @ 3b474 <__cxa_atexit@plt+0x2f6ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 3b478 <__cxa_atexit@plt+0x2f6b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #132] @ 3b47c <__cxa_atexit@plt+0x2f6b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r8, [pc, #104] @ 3b480 <__cxa_atexit@plt+0x2f6b8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #100] @ 3b484 <__cxa_atexit@plt+0x2f6bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r3, #31 │ │ │ │ + ldr r9, [pc, #88] @ 3b488 <__cxa_atexit@plt+0x2f6c0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #84] @ 3b48c <__cxa_atexit@plt+0x2f6c4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r7, sl, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + b 3b468 <__cxa_atexit@plt+0x2f6a0> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq lr, r6, #52, 6 @ 0xd0000000 │ │ │ │ - andeq r2, r2, #124, 26 @ 0x1f00 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 44204 <__cxa_atexit@plt+0x3843c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + andeq ip, r2, #184, 28 @ 0xb80 │ │ │ │ + andeq ip, r2, #156, 28 @ 0x9c0 │ │ │ │ + andseq r7, r7, #64, 4 │ │ │ │ + andseq r6, r7, #224, 30 @ 0x380 │ │ │ │ + andseq r6, r7, #188, 30 @ 0x2f0 │ │ │ │ + andseq r6, r7, #208, 30 @ 0x340 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andeq ip, r2, #32, 30 @ 0x80 │ │ │ │ + andeq ip, r2, #4, 30 │ │ │ │ + andseq r7, r7, #212, 4 @ 0x4000000d │ │ │ │ + andseq r7, r7, #104 @ 0x68 │ │ │ │ + andseq r7, r7, #68 @ 0x44 │ │ │ │ + andseq r7, r7, #88 @ 0x58 │ │ │ │ + andeq sp, r2, #44, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3b520 <__cxa_atexit@plt+0x2f758> │ │ │ │ + ldr r0, [pc, #88] @ 3b530 <__cxa_atexit@plt+0x2f768> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr lr, [pc, #76] @ 3b534 <__cxa_atexit@plt+0x2f76c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub r0, r6, #19 │ │ │ │ + ldr r9, [pc, #64] @ 3b538 <__cxa_atexit@plt+0x2f770> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r7, r8, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + andseq r7, r7, #84, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3b588 <__cxa_atexit@plt+0x2f7c0> │ │ │ │ + ldr r2, [pc, #80] @ 3b5a8 <__cxa_atexit@plt+0x2f7e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3b590 <__cxa_atexit@plt+0x2f7c8> │ │ │ │ + ldr r3, [pc, #60] @ 3b5b0 <__cxa_atexit@plt+0x2f7e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 441d0 <__cxa_atexit@plt+0x38408> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r3, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 441d8 <__cxa_atexit@plt+0x38410> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - add r9, r7, #1 │ │ │ │ + ldr r2, [pc, #56] @ 3b5b4 <__cxa_atexit@plt+0x2f7ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3b5ac <__cxa_atexit@plt+0x2f7e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 44208 <__cxa_atexit@plt+0x38440> │ │ │ │ + andseq r6, r7, #144, 28 @ 0x900 │ │ │ │ + andeq ip, r2, #180, 24 @ 0xb400 │ │ │ │ + @ instruction: 0xffff9be0 │ │ │ │ + andeq ip, r2, #156, 24 @ 0x9c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3b604 <__cxa_atexit@plt+0x2f83c> │ │ │ │ + ldr r2, [pc, #80] @ 3b624 <__cxa_atexit@plt+0x2f85c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3b60c <__cxa_atexit@plt+0x2f844> │ │ │ │ + ldr r3, [pc, #60] @ 3b62c <__cxa_atexit@plt+0x2f864> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 3b630 <__cxa_atexit@plt+0x2f868> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ 4420c <__cxa_atexit@plt+0x38444> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r2, [r5, #32] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3b628 <__cxa_atexit@plt+0x2f860> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r2, r2, #228, 18 @ 0x390000 │ │ │ │ - andeq r2, r2, #204, 18 @ 0x330000 │ │ │ │ - andeq r2, r2, #228, 24 @ 0xe400 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 44250 <__cxa_atexit@plt+0x38488> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ - ldr r2, [pc, #32] @ 44278 <__cxa_atexit@plt+0x384b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #28] @ 4427c <__cxa_atexit@plt+0x384b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r3, #24] │ │ │ │ - ldr r7, [r3, #32] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - andeq r2, r2, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r2, r2, #84, 18 @ 0x150000 │ │ │ │ - andeq r2, r2, #112, 24 @ 0x7000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r7, #20, 28 @ 0x140 │ │ │ │ + andeq ip, r2, #56, 24 @ 0x3800 │ │ │ │ + @ instruction: 0xffff9b64 │ │ │ │ + andeq ip, r2, #32, 24 @ 0x2000 │ │ │ │ + andeq sp, r2, #148 @ 0x94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 442f8 <__cxa_atexit@plt+0x38530> │ │ │ │ - str r6, [sp] │ │ │ │ - ldmib r7, {r2, r6, ip, lr} │ │ │ │ - stmdb r3, {r8, sl} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r1, [pc, #72] @ 44304 <__cxa_atexit@plt+0x3853c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-36] @ 0xffffffdc │ │ │ │ - sub r1, r3, #20 │ │ │ │ - stm r1, {r0, r2, r7} │ │ │ │ - str r6, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 442e8 <__cxa_atexit@plt+0x38520> │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - b 44314 <__cxa_atexit@plt+0x3854c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 3b69c <__cxa_atexit@plt+0x2f8d4> │ │ │ │ + ldr r2, [pc, #96] @ 3b6b8 <__cxa_atexit@plt+0x2f8f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3b6a8 <__cxa_atexit@plt+0x2f8e0> │ │ │ │ + ldr r5, [pc, #72] @ 3b6bc <__cxa_atexit@plt+0x2f8f4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3b68c <__cxa_atexit@plt+0x2f8c4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 36b78 <__cxa_atexit@plt+0x2adb0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r2, r2, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #240] @ 4440c <__cxa_atexit@plt+0x38644> │ │ │ │ + ldr r7, [pc, #16] @ 3b6c0 <__cxa_atexit@plt+0x2f8f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r7, #144, 26 @ 0x2400 │ │ │ │ + @ instruction: 0xffffb500 │ │ │ │ + andeq sp, r2, #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3b710 <__cxa_atexit@plt+0x2f948> │ │ │ │ + ldr r2, [pc, #80] @ 3b730 <__cxa_atexit@plt+0x2f968> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3b718 <__cxa_atexit@plt+0x2f950> │ │ │ │ + ldr r3, [pc, #60] @ 3b738 <__cxa_atexit@plt+0x2f970> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 443f4 <__cxa_atexit@plt+0x3862c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #80 @ 0x50 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 443fc <__cxa_atexit@plt+0x38634> │ │ │ │ - ldr r8, [pc, #196] @ 44410 <__cxa_atexit@plt+0x38648> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #192] @ 44414 <__cxa_atexit@plt+0x3864c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldm r3, {r1, r2, r3} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #168] @ 44418 <__cxa_atexit@plt+0x38650> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - add r0, r6, #12 │ │ │ │ - stm r0, {r1, r7, sl} │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr ip, [pc, #148] @ 4441c <__cxa_atexit@plt+0x38654> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #140] @ 44420 <__cxa_atexit@plt+0x38658> │ │ │ │ + ldr r2, [pc, #56] @ 3b73c <__cxa_atexit@plt+0x2f974> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #136] @ 44424 <__cxa_atexit@plt+0x3865c> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #24]! │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #32]! │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #28] │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #56]! @ 0x38 │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r7, #48]! @ 0x30 │ │ │ │ - ldr r2, [r5, #24]! │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r6, r9 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0xfffff77c │ │ │ │ - @ instruction: 0xfffff8b0 │ │ │ │ - @ instruction: 0xfffff978 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq r2, r2, #204, 20 @ 0xcc000 │ │ │ │ - andeq r2, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + ldr r7, [pc, #20] @ 3b734 <__cxa_atexit@plt+0x2f96c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r7, #8, 26 @ 0x200 │ │ │ │ + andeq ip, r2, #12, 30 @ 0x30 │ │ │ │ + @ instruction: 0xffffaa48 │ │ │ │ + andeq ip, r2, #72, 22 @ 0x12000 │ │ │ │ + andeq ip, r2, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ + add r6, r6, #216 @ 0xd8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 444f8 <__cxa_atexit@plt+0x38730> │ │ │ │ - ldr r8, [pc, #180] @ 44504 <__cxa_atexit@plt+0x3873c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #176] @ 44508 <__cxa_atexit@plt+0x38740> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - ldr r8, [pc, #148] @ 4450c <__cxa_atexit@plt+0x38744> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmib r2, {r3, sl} │ │ │ │ - add r3, r2, #12 │ │ │ │ - stm r3, {r1, r7, r9} │ │ │ │ - str r1, [r2, #68] @ 0x44 │ │ │ │ - ldr sl, [pc, #128] @ 44510 <__cxa_atexit@plt+0x38748> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ - ldr ip, [pc, #120] @ 44514 <__cxa_atexit@plt+0x3874c> │ │ │ │ + bcc 3b92c <__cxa_atexit@plt+0x2fb64> │ │ │ │ + ldr r0, [pc, #472] @ 3b944 <__cxa_atexit@plt+0x2fb7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #468] @ 3b948 <__cxa_atexit@plt+0x2fb80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [pc, #464] @ 3b94c <__cxa_atexit@plt+0x2fb84> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r9, [pc, #116] @ 44518 <__cxa_atexit@plt+0x38750> │ │ │ │ + ldr r2, [pc, #460] @ 3b950 <__cxa_atexit@plt+0x2fb88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [sp, #8] │ │ │ │ + ldr r9, [pc, #452] @ 3b954 <__cxa_atexit@plt+0x2fb8c> │ │ │ │ add r9, pc, r9 │ │ │ │ - mov r7, r2 │ │ │ │ - str lr, [r7, #24]! │ │ │ │ - str r7, [r2, #64] @ 0x40 │ │ │ │ - mov r3, r2 │ │ │ │ - str r8, [r3, #32]! │ │ │ │ - str r3, [r2, #52] @ 0x34 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - str r1, [r2, #44] @ 0x2c │ │ │ │ - str r2, [r2, #28] │ │ │ │ - mov r3, r2 │ │ │ │ - str sl, [r3, #56]! @ 0x38 │ │ │ │ - mov r7, r2 │ │ │ │ - str ip, [r7, #48]! @ 0x30 │ │ │ │ - ldr r1, [r5, #24]! │ │ │ │ - str r7, [r2, #76] @ 0x4c │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r2, #72] @ 0x48 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #80 @ 0x50 │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + ldr r1, [pc, #440] @ 3b958 <__cxa_atexit@plt+0x2fb90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r7, #60] @ 0x3c │ │ │ │ + ldr r1, [pc, #428] @ 3b95c <__cxa_atexit@plt+0x2fb94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + sub r0, r6, #175 @ 0xaf │ │ │ │ + str r0, [r7, #56] @ 0x38 │ │ │ │ + sub r0, r6, #181 @ 0xb5 │ │ │ │ + str r0, [r7, #48] @ 0x30 │ │ │ │ + str sl, [sp, #12] │ │ │ │ + ldr r8, [pc, #396] @ 3b960 <__cxa_atexit@plt+0x2fb98> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r7, #44] @ 0x2c │ │ │ │ + sub r0, r6, #199 @ 0xc7 │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ + sub r3, r6, #162 @ 0xa2 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + sub fp, r6, #139 @ 0x8b │ │ │ │ + mov r0, r7 │ │ │ │ + str r2, [r0, #4]! │ │ │ │ + str r0, [r7, #24] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + mov lr, r7 │ │ │ │ + str r9, [lr, #64]! @ 0x40 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r0, [r7, #28] │ │ │ │ + ldr sl, [pc, #332] @ 3b964 <__cxa_atexit@plt+0x2fb9c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r7, #52] @ 0x34 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r2, [pc, #320] @ 3b968 <__cxa_atexit@plt+0x2fba0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #100]! @ 0x64 │ │ │ │ + ldr r9, [pc, #312] @ 3b96c <__cxa_atexit@plt+0x2fba4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r7, #40] @ 0x28 │ │ │ │ + add r2, r7, #72 @ 0x48 │ │ │ │ + stm r2, {r1, r9, ip, lr} │ │ │ │ + str sl, [r7, #88] @ 0x58 │ │ │ │ + str fp, [r7, #92] @ 0x5c │ │ │ │ + str r3, [r7, #96] @ 0x60 │ │ │ │ + ldr r4, [pc, #284] @ 3b970 <__cxa_atexit@plt+0x2fba8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r7, #136]! @ 0x88 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r8, [r7, #76] @ 0x4c │ │ │ │ + str r1, [r7, #80] @ 0x50 │ │ │ │ + sub r3, r6, #54 @ 0x36 │ │ │ │ + sub r2, r6, #31 │ │ │ │ + sub r4, r6, #90 @ 0x5a │ │ │ │ + str r4, [sp, #4] │ │ │ │ + sub r4, r6, #67 @ 0x43 │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [pc, #240] @ 3b974 <__cxa_atexit@plt+0x2fbac> │ │ │ │ + add r4, pc, r4 │ │ │ │ + sub r8, r6, #126 @ 0x7e │ │ │ │ + sub ip, r6, #103 @ 0x67 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov lr, r7 │ │ │ │ + str r4, [lr, #36]! @ 0x24 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + str fp, [r7, #44] @ 0x2c │ │ │ │ + str r9, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [pc, #204] @ 3b978 <__cxa_atexit@plt+0x2fbb0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r7, #52] @ 0x34 │ │ │ │ + str lr, [r7, #56] @ 0x38 │ │ │ │ + str sl, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ + str r3, [r7, #68] @ 0x44 │ │ │ │ + ldr r4, [pc, #180] @ 3b97c <__cxa_atexit@plt+0x2fbb4> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r7, #72] @ 0x48 │ │ │ │ + str r1, [r7, #-28] @ 0xffffffe4 │ │ │ │ + str r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ + ldr r4, [pc, #164] @ 3b980 <__cxa_atexit@plt+0x2fbb8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r7, #-20] @ 0xffffffec │ │ │ │ + sub lr, r7, #16 │ │ │ │ + stm lr, {r0, sl, ip} │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r4, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + ldr r4, [pc, #132] @ 3b984 <__cxa_atexit@plt+0x2fbbc> │ │ │ │ + add r4, pc, r4 │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r4, r7, sl} │ │ │ │ + ldr r4, [sp] │ │ │ │ + str r4, [r7, #28] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r4, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 3b988 <__cxa_atexit@plt+0x2fbc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #216 @ 0xd8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff678 │ │ │ │ - @ instruction: 0xfffff7ac │ │ │ │ - @ instruction: 0xfffff870 │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - @ instruction: 0xfffff910 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r2, r2, #228, 10 @ 0x39000000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r2, r2, #36, 12 @ 0x2400000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + andeq ip, r2, #32, 24 @ 0x2000 │ │ │ │ + andeq ip, r2, #44, 24 @ 0x2c00 │ │ │ │ + @ instruction: 0xfffff828 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + andseq r6, r7, #96, 24 @ 0x6000 │ │ │ │ + andseq r6, r7, #156, 28 @ 0x9c0 │ │ │ │ + andeq ip, r2, #36, 24 @ 0x2400 │ │ │ │ + andseq r6, r7, #212, 22 @ 0x35000 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + andseq r6, r7, #212, 22 @ 0x35000 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + andeq ip, r2, #56, 22 @ 0xe000 │ │ │ │ + andseq r6, r7, #144, 26 @ 0x2400 │ │ │ │ + andeq ip, r2, #224, 20 @ 0xe0000 │ │ │ │ + andeq ip, r2, #208, 20 @ 0xd0000 │ │ │ │ + andeq ip, r2, #4, 30 │ │ │ │ + andeq ip, r2, #160, 28 @ 0xa00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3ba00 <__cxa_atexit@plt+0x2fc38> │ │ │ │ + ldr r3, [pc, #96] @ 3ba10 <__cxa_atexit@plt+0x2fc48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 3b9f0 <__cxa_atexit@plt+0x2fc28> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr sl, [r9, #7] │ │ │ │ + ldr r3, [r9, #11] │ │ │ │ + ldr r2, [r9, #15] │ │ │ │ + ldr r1, [r9, #19] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 3b750 <__cxa_atexit@plt+0x2f988> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 3ba14 <__cxa_atexit@plt+0x2fc4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq ip, r2, #56, 28 @ 0x380 │ │ │ │ + andeq ip, r2, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4458c <__cxa_atexit@plt+0x387c4> │ │ │ │ - ldr lr, [pc, #52] @ 4459c <__cxa_atexit@plt+0x387d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 445a0 <__cxa_atexit@plt+0x387d8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3b750 <__cxa_atexit@plt+0x2f988> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3babc <__cxa_atexit@plt+0x2fcf4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 3bad8 <__cxa_atexit@plt+0x2fd10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 3badc <__cxa_atexit@plt+0x2fd14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3bac8 <__cxa_atexit@plt+0x2fd00> │ │ │ │ + ldr r3, [pc, #72] @ 3bae0 <__cxa_atexit@plt+0x2fd18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3baac <__cxa_atexit@plt+0x2fce4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3bae4 <__cxa_atexit@plt+0x2fd1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r7, #120, 18 @ 0x1e0000 │ │ │ │ + andseq r6, r7, #140, 18 @ 0x230000 │ │ │ │ + @ instruction: 0xffff8d34 │ │ │ │ + andeq ip, r2, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3bb44 <__cxa_atexit@plt+0x2fd7c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3bb50 <__cxa_atexit@plt+0x2fd88> │ │ │ │ + ldr r2, [pc, #72] @ 3bb60 <__cxa_atexit@plt+0x2fd98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 3bb64 <__cxa_atexit@plt+0x2fd9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r2, r2, #4, 12 @ 0x400000 │ │ │ │ - andseq sp, r6, #124, 28 @ 0x7c0 │ │ │ │ - andeq r2, r2, #76, 18 @ 0x130000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andseq r6, r7, #200, 16 @ 0xc80000 │ │ │ │ + andeq ip, r2, #232, 12 @ 0xe800000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 445ec <__cxa_atexit@plt+0x38824> │ │ │ │ - ldr r7, [pc, #52] @ 44600 <__cxa_atexit@plt+0x38838> │ │ │ │ + bhi 3bbb0 <__cxa_atexit@plt+0x2fde8> │ │ │ │ + ldr r7, [pc, #52] @ 3bbc4 <__cxa_atexit@plt+0x2fdfc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 445e0 <__cxa_atexit@plt+0x38818> │ │ │ │ + beq 3bba4 <__cxa_atexit@plt+0x2fddc> │ │ │ │ mov r7, sl │ │ │ │ - b 44614 <__cxa_atexit@plt+0x3884c> │ │ │ │ + b 3bbd8 <__cxa_atexit@plt+0x2fe10> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 44604 <__cxa_atexit@plt+0x3883c> │ │ │ │ + ldr r7, [pc, #16] @ 3bbc8 <__cxa_atexit@plt+0x2fe00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r2, r2, #84, 18 @ 0x150000 │ │ │ │ - andeq r2, r2, #236, 16 @ 0xec0000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq ip, r2, #144, 24 @ 0x9000 │ │ │ │ + andeq ip, r2, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 4471c <__cxa_atexit@plt+0x38954> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r3, [pc, #276] @ 44748 <__cxa_atexit@plt+0x38980> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #272] @ 4474c <__cxa_atexit@plt+0x38984> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r7, [pc, #244] @ 44750 <__cxa_atexit@plt+0x38988> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #52]! @ 0x34 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #16]! │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r1] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #8]! │ │ │ │ - ldr ip, [pc, #196] @ 44754 <__cxa_atexit@plt+0x3898c> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r7, r6 │ │ │ │ - ldr sl, [pc, #188] @ 44758 <__cxa_atexit@plt+0x38990> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r7, #24]! │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r6 │ │ │ │ - str ip, [r7, #16]! │ │ │ │ - str r2, [r6, #28] │ │ │ │ - add r2, r6, #32 │ │ │ │ - stm r2, {r0, r3, lr} │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 3bc64 <__cxa_atexit@plt+0x2fe9c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3bc88 <__cxa_atexit@plt+0x2fec0> │ │ │ │ + ldr r2, [pc, #160] @ 3bca8 <__cxa_atexit@plt+0x2fee0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [r7, #1] │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #4]! │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r7, [pc, #128] @ 3bcac <__cxa_atexit@plt+0x2fee4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44730 <__cxa_atexit@plt+0x38968> │ │ │ │ - ldr r6, [pc, #140] @ 4475c <__cxa_atexit@plt+0x38994> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #4]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r7, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - ldr r6, [sp] │ │ │ │ - beq 4470c <__cxa_atexit@plt+0x38944> │ │ │ │ - ldr r7, [pc, #104] @ 44760 <__cxa_atexit@plt+0x38998> │ │ │ │ + bhi 3bc94 <__cxa_atexit@plt+0x2fecc> │ │ │ │ + ldr r7, [pc, #100] @ 3bcb0 <__cxa_atexit@plt+0x2fee8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ str r7, [r5] │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3bc7c <__cxa_atexit@plt+0x2feb4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r7, [pc, #76] @ 3bcb8 <__cxa_atexit@plt+0x2fef0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #68] @ 3bcbc <__cxa_atexit@plt+0x2fef4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #24] @ 3bcb4 <__cxa_atexit@plt+0x2feec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andseq r6, r7, #216, 14 @ 0x3600000 │ │ │ │ + @ instruction: 0xffff8bf0 │ │ │ │ + andeq ip, r2, #248, 6 @ 0xe0000003 │ │ │ │ + andeq ip, r2, #240, 10 @ 0x3c000000 │ │ │ │ + andeq ip, r2, #228, 10 @ 0x39000000 │ │ │ │ + andeq ip, r2, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3bd30 <__cxa_atexit@plt+0x2ff68> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3bd3c <__cxa_atexit@plt+0x2ff74> │ │ │ │ + ldr r2, [pc, #84] @ 3bd54 <__cxa_atexit@plt+0x2ff8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 3bd20 <__cxa_atexit@plt+0x2ff58> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, sl │ │ │ │ + b 3bbd8 <__cxa_atexit@plt+0x2fe10> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #44] @ 44764 <__cxa_atexit@plt+0x3899c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3bd58 <__cxa_atexit@plt+0x2ff90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - ldm sp, {r6, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffec34 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffec74 │ │ │ │ - @ instruction: 0xffffeca8 │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - @ instruction: 0xfffe6eb8 │ │ │ │ - @ instruction: 0xfffe6ec0 │ │ │ │ - andeq r2, r2, #192, 6 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 455d0 <__cxa_atexit@plt+0x39808> │ │ │ │ - andeq r2, r2, #204, 6 @ 0x30000003 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq ip, r2, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 447c0 <__cxa_atexit@plt+0x389f8> │ │ │ │ - ldr lr, [pc, #52] @ 447d0 <__cxa_atexit@plt+0x38a08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 447d4 <__cxa_atexit@plt+0x38a0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 3bdb8 <__cxa_atexit@plt+0x2fff0> │ │ │ │ + ldr r7, [pc, #64] @ 3bdd0 <__cxa_atexit@plt+0x30008> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ 3bdd4 <__cxa_atexit@plt+0x3000c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + stmib r3, {r7, r8, sl} │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 3bdd8 <__cxa_atexit@plt+0x30010> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r2, r2, #172, 6 @ 0xb0000002 │ │ │ │ - andseq sp, r6, #72, 24 @ 0x4800 │ │ │ │ - andeq r2, r2, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + @ instruction: 0xffff8f18 │ │ │ │ + andseq r6, r7, #180, 16 @ 0xb40000 │ │ │ │ + andeq ip, r2, #120, 8 @ 0x78000000 │ │ │ │ + andeq ip, r2, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3be40 <__cxa_atexit@plt+0x30078> │ │ │ │ + ldr r3, [pc, #80] @ 3be58 <__cxa_atexit@plt+0x30090> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ 3be5c <__cxa_atexit@plt+0x30094> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #72] @ 3be60 <__cxa_atexit@plt+0x30098> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #30 │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 3be64 <__cxa_atexit@plt+0x3009c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andseq r6, r7, #68, 16 @ 0x440000 │ │ │ │ + andeq ip, r2, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 44850 <__cxa_atexit@plt+0x38a88> │ │ │ │ - ldr lr, [pc, #92] @ 4485c <__cxa_atexit@plt+0x38a94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 44844 <__cxa_atexit@plt+0x38a7c> │ │ │ │ - ldr r2, [pc, #48] @ 44860 <__cxa_atexit@plt+0x38a98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 3bedc <__cxa_atexit@plt+0x30114> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 3bef8 <__cxa_atexit@plt+0x30130> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 3befc <__cxa_atexit@plt+0x30134> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3bee8 <__cxa_atexit@plt+0x30120> │ │ │ │ + ldr r3, [pc, #72] @ 3bf00 <__cxa_atexit@plt+0x30138> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3becc <__cxa_atexit@plt+0x30104> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r2, r2, #144, 12 @ 0x9000000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 4488c <__cxa_atexit@plt+0x38ac4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r2, r2, #100, 12 @ 0x6400000 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, fp │ │ │ │ - ldmib r5, {r3, r8, lr} │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add fp, r6, #44 @ 0x2c │ │ │ │ - cmp r1, fp │ │ │ │ - bcc 4494c <__cxa_atexit@plt+0x38b84> │ │ │ │ - ldr r0, [pc, #164] @ 4497c <__cxa_atexit@plt+0x38bb4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #160] @ 44980 <__cxa_atexit@plt+0x38bb8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r8, #1 │ │ │ │ - mov ip, r6 │ │ │ │ - str r1, [ip, #36]! @ 0x24 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr sl, [pc, #108] @ 44984 <__cxa_atexit@plt+0x38bbc> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r1, #8]! │ │ │ │ - str ip, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - str r3, [r6, #32] │ │ │ │ - mov r6, fp │ │ │ │ - mov r8, r7 │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ - ldr r2, [pc, #52] @ 44988 <__cxa_atexit@plt+0x38bc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str lr, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ + ldr r7, [pc, #20] @ 3bf04 <__cxa_atexit@plt+0x3013c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - andeq r0, r0, ip, ror ip │ │ │ │ - andeq r0, r0, r4, ror sl │ │ │ │ - andeq r2, r2, #252, 10 @ 0x3f000000 │ │ │ │ - andeq r1, r2, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ + andseq r6, r7, #88, 10 @ 0x16000000 │ │ │ │ + andseq r6, r7, #108, 10 @ 0x1b000000 │ │ │ │ + @ instruction: 0xffff8914 │ │ │ │ + andeq ip, r2, #160, 2 @ 0x28 │ │ │ │ + andeq ip, r2, #84, 16 @ 0x540000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 449e8 <__cxa_atexit@plt+0x38c20> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [pc, #56] @ 449f0 <__cxa_atexit@plt+0x38c28> │ │ │ │ + bhi 3bff4 <__cxa_atexit@plt+0x3022c> │ │ │ │ + ldr r7, [pc, #240] @ 3c01c <__cxa_atexit@plt+0x30254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r7, r9, #3 │ │ │ │ + beq 3bfd0 <__cxa_atexit@plt+0x30208> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 3bfe0 <__cxa_atexit@plt+0x30218> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 3c004 <__cxa_atexit@plt+0x3023c> │ │ │ │ + ldr r7, [pc, #208] @ 3c028 <__cxa_atexit@plt+0x30260> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #204] @ 3c02c <__cxa_atexit@plt+0x30264> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #200] @ 3c030 <__cxa_atexit@plt+0x30268> │ │ │ │ add lr, pc, lr │ │ │ │ - bic r3, r0, r0, asr #31 │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #44] @ 449f4 <__cxa_atexit@plt+0x38c2c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r5, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r8, [pc, #24] @ 449f8 <__cxa_atexit@plt+0x38c30> │ │ │ │ + ldr r1, [r9, #2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r0, r2, #18 │ │ │ │ + ldr r7, [pc, #184] @ 3c034 <__cxa_atexit@plt+0x3026c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r3, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [pc, #168] @ 3c038 <__cxa_atexit@plt+0x30270> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r3, r0, #1 │ │ │ │ + sub r7, r2, #31 │ │ │ │ + ldr r8, [pc, #156] @ 3c03c <__cxa_atexit@plt+0x30274> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edcae8 <__cxa_atexit@plt+0x1ed0d20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + ldr r9, [pc, #148] @ 3c040 <__cxa_atexit@plt+0x30278> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r0, r1, r9, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andseq sp, r6, #40, 20 @ 0x28000 │ │ │ │ - andseq sp, r6, #236, 20 @ 0xec000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 44a94 <__cxa_atexit@plt+0x38ccc> │ │ │ │ - ldr r2, [pc, #128] @ 44aa0 <__cxa_atexit@plt+0x38cd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r2, [pc, #104] @ 44aa4 <__cxa_atexit@plt+0x38cdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r0, r5, #4 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 44a80 <__cxa_atexit@plt+0x38cb8> │ │ │ │ - ldr r3, [pc, #60] @ 44aa8 <__cxa_atexit@plt+0x38ce0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 44a8c <__cxa_atexit@plt+0x38cc4> │ │ │ │ - b 44ab4 <__cxa_atexit@plt+0x38cec> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 44bc4 <__cxa_atexit@plt+0x38dfc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #60] @ 3c024 <__cxa_atexit@plt+0x3025c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sp, r6, #212, 18 @ 0x350000 │ │ │ │ - andseq sp, r6, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r0, [pc, #240] @ 44bb4 <__cxa_atexit@plt+0x38dec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 44b94 <__cxa_atexit@plt+0x38dcc> │ │ │ │ - ldr r0, [pc, #216] @ 44bb8 <__cxa_atexit@plt+0x38df0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r3, [r0] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 44b78 <__cxa_atexit@plt+0x38db0> │ │ │ │ - add r3, r8, #12 │ │ │ │ - add r2, r3, r9, lsl #2 │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, fp, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 44b10 <__cxa_atexit@plt+0x38d48> │ │ │ │ - add r0, r3, r9, lsr #7 │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - ldr r1, [pc, #140] @ 44bbc <__cxa_atexit@plt+0x38df4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r8] │ │ │ │ - mov r1, #1 │ │ │ │ - strb r1, [r0, r3, lsl #2] │ │ │ │ - add r0, r9, #1 │ │ │ │ - sub r1, r6, #1 │ │ │ │ - stmib r5, {r1, sl} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 44b94 <__cxa_atexit@plt+0x38dcc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [pc, #88] @ 44bc0 <__cxa_atexit@plt+0x38df8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 44acc <__cxa_atexit@plt+0x38d04> │ │ │ │ - b 44ba4 <__cxa_atexit@plt+0x38ddc> │ │ │ │ - add r3, r8, r9, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {ip, lr} │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldmib sp, {ip, lr} │ │ │ │ - b 44b00 <__cxa_atexit@plt+0x38d38> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, lr │ │ │ │ - b 44bc4 <__cxa_atexit@plt+0x38dfc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ + ldr r7, [pc, #36] @ 3c020 <__cxa_atexit@plt+0x30258> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r6, #0, 20 │ │ │ │ - andseq sp, r6, #224, 18 @ 0x380000 │ │ │ │ - andseq sp, r6, #152, 18 @ 0x260000 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - str r8, [sp, #8] │ │ │ │ - mov r1, r7 │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - sub sl, r0, #1 │ │ │ │ - cmp sl, #1 │ │ │ │ - blt 44d20 <__cxa_atexit@plt+0x38f58> │ │ │ │ - ldr r6, [ip, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r4, [pc, #428] @ 44dac <__cxa_atexit@plt+0x38fe4> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r5, #0 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - lsl r7, r5, #2 │ │ │ │ - lsl r0, sl, #2 │ │ │ │ - ldr r9, [r7, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr fp, [r0, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #388] @ 44db0 <__cxa_atexit@plt+0x38fe8> │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq ip, r2, #92, 16 @ 0x5c0000 │ │ │ │ + andeq ip, r2, #16, 6 @ 0x40000000 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + andeq ip, r2, #112, 6 @ 0xc0000001 │ │ │ │ + andeq ip, r2, #84, 6 @ 0x50000001 │ │ │ │ + andseq r6, r7, #220, 12 @ 0xdc00000 │ │ │ │ + andseq r6, r7, #112, 8 @ 0x70000000 │ │ │ │ + andseq r6, r7, #76, 8 @ 0x4c000000 │ │ │ │ + andseq r6, r7, #92, 8 @ 0x5c000000 │ │ │ │ + andeq ip, r2, #28, 14 @ 0x700000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3c0f0 <__cxa_atexit@plt+0x30328> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3c104 <__cxa_atexit@plt+0x3033c> │ │ │ │ + ldr r2, [pc, #164] @ 3c118 <__cxa_atexit@plt+0x30350> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #160] @ 3c11c <__cxa_atexit@plt+0x30354> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #156] @ 3c120 <__cxa_atexit@plt+0x30358> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #132] @ 3c124 <__cxa_atexit@plt+0x3035c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - add r7, r2, r5, lsl #2 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 44cc4 <__cxa_atexit@plt+0x38efc> │ │ │ │ - add r8, r2, sl, lsl #2 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, fp, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 44c44 <__cxa_atexit@plt+0x38e7c> │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add r7, r0, r5, lsr #7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - mov fp, #1 │ │ │ │ - strb fp, [r7, r3, lsl #2] │ │ │ │ - ldr r0, [pc, #316] @ 44db4 <__cxa_atexit@plt+0x38fec> │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [pc, #116] @ 3c128 <__cxa_atexit@plt+0x30360> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 44cf4 <__cxa_atexit@plt+0x38f2c> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r7, [r8] │ │ │ │ - strex r7, r9, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 44c8c <__cxa_atexit@plt+0x38ec4> │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - add r7, r2, sl, lsr #7 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - strb fp, [r7, r0, lsl #2] │ │ │ │ - sub sl, sl, #1 │ │ │ │ - add r5, r5, #1 │ │ │ │ - cmp r5, sl │ │ │ │ - blt 44c0c <__cxa_atexit@plt+0x38e44> │ │ │ │ - b 44d20 <__cxa_atexit@plt+0x38f58> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r8, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r8 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - b 44c3c <__cxa_atexit@plt+0x38e74> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r8] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r7, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - b 44c84 <__cxa_atexit@plt+0x38ebc> │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [ip, #4] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r7, [r0, #804] @ 0x324 │ │ │ │ - add r3, lr, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 44d80 <__cxa_atexit@plt+0x38fb8> │ │ │ │ - ldr r0, [ip, #12]! │ │ │ │ - ldr r7, [ip, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 44dbc <__cxa_atexit@plt+0x38ff4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r4, [pc, #104] @ 44dc0 <__cxa_atexit@plt+0x38ff8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r1, #0 │ │ │ │ - stmib lr, {r4, r7} │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str r5, [lr, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, ip │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, r3, #31 │ │ │ │ + ldr r8, [pc, #104] @ 3c12c <__cxa_atexit@plt+0x30364> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #100] @ 3c130 <__cxa_atexit@plt+0x30368> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r1, r7, r9, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 44db8 <__cxa_atexit@plt+0x38ff0> │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 3c114 <__cxa_atexit@plt+0x3034c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [ip] │ │ │ │ - mov r5, ip │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r6, #200, 16 @ 0xc80000 │ │ │ │ - andseq sp, r6, #148, 16 @ 0x940000 │ │ │ │ - andseq sp, r6, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andseq sp, r6, #132, 14 @ 0x2100000 │ │ │ │ - andseq sp, r6, #124, 14 @ 0x1f00000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 44e14 <__cxa_atexit@plt+0x3904c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 44e2c <__cxa_atexit@plt+0x39064> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #48] @ 44e30 <__cxa_atexit@plt+0x39068> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov lr, #0 │ │ │ │ - stmib r3, {r1, r2, lr} │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 44e34 <__cxa_atexit@plt+0x3906c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r6, #220, 12 @ 0xdc00000 │ │ │ │ - andseq sp, r6, #212, 12 @ 0xd400000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 44e68 <__cxa_atexit@plt+0x390a0> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r1, r2, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 44f38 <__cxa_atexit@plt+0x39170> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq ip, r2, #0, 4 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + andeq ip, r2, #84, 4 @ 0x40000005 │ │ │ │ + andeq ip, r2, #56, 4 @ 0x80000003 │ │ │ │ + andseq r6, r7, #184, 10 @ 0x2e000000 │ │ │ │ + andseq r6, r7, #76, 6 @ 0x30000001 │ │ │ │ + andseq r6, r7, #40, 6 @ 0xa0000000 │ │ │ │ + andseq r6, r7, #60, 6 @ 0xf0000000 │ │ │ │ + andeq ip, r2, #52, 14 @ 0xd00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3c180 <__cxa_atexit@plt+0x303b8> │ │ │ │ + ldr r2, [pc, #52] @ 3c188 <__cxa_atexit@plt+0x303c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #48] @ 3c18c <__cxa_atexit@plt+0x303c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - cmpne r3, #93 @ 0x5d │ │ │ │ - bne 44f14 <__cxa_atexit@plt+0x3914c> │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bne 44ec0 <__cxa_atexit@plt+0x390f8> │ │ │ │ - ldr r7, [pc, #204] @ 44f70 <__cxa_atexit@plt+0x391a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, r0, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 44f4c <__cxa_atexit@plt+0x39184> │ │ │ │ - ldr r0, [pc, #144] @ 44f7c <__cxa_atexit@plt+0x391b4> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 3c190 <__cxa_atexit@plt+0x303c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #88] @ 44f74 <__cxa_atexit@plt+0x391ac> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq ip, r2, #116, 2 │ │ │ │ + andseq r6, r7, #124, 4 @ 0xc0000007 │ │ │ │ + andeq ip, r2, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3c1d8 <__cxa_atexit@plt+0x30410> │ │ │ │ + ldr r3, [pc, #76] @ 3c204 <__cxa_atexit@plt+0x3043c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 44f78 <__cxa_atexit@plt+0x391b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ + ldr r9, [pc, #72] @ 3c208 <__cxa_atexit@plt+0x30440> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ + ldr r3, [pc, #60] @ 3c20c <__cxa_atexit@plt+0x30444> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r3, [pc, #24] @ 3c1f8 <__cxa_atexit@plt+0x30430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 3c1fc <__cxa_atexit@plt+0x30434> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + ldr r0, [pc, #12] @ 3c200 <__cxa_atexit@plt+0x30438> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 44f6c <__cxa_atexit@plt+0x391a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r1, r2, #124, 22 @ 0x1f000 │ │ │ │ - andeq r1, r2, #56, 24 @ 0x3800 │ │ │ │ - andseq sp, r6, #132, 10 @ 0x21000000 │ │ │ │ - andeq r1, r2, #128, 22 @ 0x20000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq ip, r2, #236, 6 @ 0xb0000003 │ │ │ │ + andeq ip, r2, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq ip, r2, #252 @ 0xfc │ │ │ │ + andseq r6, r7, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 44fec <__cxa_atexit@plt+0x39224> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 45008 <__cxa_atexit@plt+0x39240> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3c238 <__cxa_atexit@plt+0x30470> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 3c24c <__cxa_atexit@plt+0x30484> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r7, #32, 8 @ 0x20000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3c278 <__cxa_atexit@plt+0x304b0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 3c28c <__cxa_atexit@plt+0x304c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r7, #224, 6 @ 0x80000003 │ │ │ │ + andeq ip, r2, #216, 10 @ 0x36000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3c334 <__cxa_atexit@plt+0x3056c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3c33c <__cxa_atexit@plt+0x30574> │ │ │ │ + ldr lr, [pc, #152] @ 3c360 <__cxa_atexit@plt+0x30598> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #144] @ 3c364 <__cxa_atexit@plt+0x3059c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 4500c <__cxa_atexit@plt+0x39244> │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + add r8, r7, #8 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + ldr r7, [pc, #128] @ 3c368 <__cxa_atexit@plt+0x305a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3c350 <__cxa_atexit@plt+0x30588> │ │ │ │ + ldr r3, [pc, #92] @ 3c36c <__cxa_atexit@plt+0x305a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r6, #152, 8 @ 0x98000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r1, r2, #144, 24 @ 0x9000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 450a4 <__cxa_atexit@plt+0x392dc> │ │ │ │ - ldr r2, [pc, #120] @ 450ac <__cxa_atexit@plt+0x392e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 45088 <__cxa_atexit@plt+0x392c0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 450b0 <__cxa_atexit@plt+0x392e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 45094 <__cxa_atexit@plt+0x392cc> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 44e68 <__cxa_atexit@plt+0x390a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3c324 <__cxa_atexit@plt+0x3055c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3c344 <__cxa_atexit@plt+0x3057c> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 3c370 <__cxa_atexit@plt+0x305a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + andseq r6, r7, #20, 2 │ │ │ │ + andseq r6, r7, #28, 2 │ │ │ │ + @ instruction: 0xffff852c │ │ │ │ + andeq fp, r2, #60, 26 @ 0xf00 │ │ │ │ + andeq ip, r2, #240, 8 @ 0xf0000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3c404 <__cxa_atexit@plt+0x3063c> │ │ │ │ + ldr r3, [pc, #124] @ 3c414 <__cxa_atexit@plt+0x3064c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 3c3e0 <__cxa_atexit@plt+0x30618> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 3c3f0 <__cxa_atexit@plt+0x30628> │ │ │ │ + ldr r7, [pc, #92] @ 3c418 <__cxa_atexit@plt+0x30650> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #88] @ 3c41c <__cxa_atexit@plt+0x30654> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r2, r8} │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 3c424 <__cxa_atexit@plt+0x3065c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3c420 <__cxa_atexit@plt+0x30658> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r1, r2, #240, 22 @ 0x3c000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq fp, r2, #12, 30 @ 0x30 │ │ │ │ + andeq ip, r2, #116, 8 @ 0x74000000 │ │ │ │ + andseq r6, r7, #32 │ │ │ │ + andeq ip, r2, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 45104 <__cxa_atexit@plt+0x3933c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 450f8 <__cxa_atexit@plt+0x39330> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 44e68 <__cxa_atexit@plt+0x390a0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 3c464 <__cxa_atexit@plt+0x3069c> │ │ │ │ + ldr r3, [pc, #52] @ 3c47c <__cxa_atexit@plt+0x306b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r9, [pc, #40] @ 3c480 <__cxa_atexit@plt+0x306b8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 3c478 <__cxa_atexit@plt+0x306b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ + andseq r5, r7, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r1, r2, #156, 22 @ 0x27000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq fp, r2, #120, 28 @ 0x780 │ │ │ │ + andeq ip, r2, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 44e68 <__cxa_atexit@plt+0x390a0> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3c4f0 <__cxa_atexit@plt+0x30728> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 45180 <__cxa_atexit@plt+0x393b8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 45194 <__cxa_atexit@plt+0x393cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3c504 <__cxa_atexit@plt+0x3073c> │ │ │ │ + ldr r7, [pc, #100] @ 3c518 <__cxa_atexit@plt+0x30750> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #76] @ 3c51c <__cxa_atexit@plt+0x30754> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [pc, #28] @ 3c514 <__cxa_atexit@plt+0x3074c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andseq sp, r6, #144, 6 @ 0x40000002 │ │ │ │ - andeq r1, r2, #28, 22 @ 0x7000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 45210 <__cxa_atexit@plt+0x39448> │ │ │ │ - ldr r3, [pc, #92] @ 45218 <__cxa_atexit@plt+0x39450> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r5, r7, #32, 30 @ 0x80 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andseq r6, r7, #20 │ │ │ │ + andeq ip, r2, #84, 6 @ 0x50000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3c5bc <__cxa_atexit@plt+0x307f4> │ │ │ │ + ldr r1, [pc, #132] @ 3c5d0 <__cxa_atexit@plt+0x30808> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ands r1, r2, #3 │ │ │ │ + beq 3c598 <__cxa_atexit@plt+0x307d0> │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 3c5a8 <__cxa_atexit@plt+0x307e0> │ │ │ │ + ldr r3, [pc, #100] @ 3c5d4 <__cxa_atexit@plt+0x3080c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 45200 <__cxa_atexit@plt+0x39438> │ │ │ │ - ldr r7, [pc, #52] @ 4521c <__cxa_atexit@plt+0x39454> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r9, [pc, #88] @ 3c5d8 <__cxa_atexit@plt+0x30810> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 3c5e0 <__cxa_atexit@plt+0x30818> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 3c5dc <__cxa_atexit@plt+0x30814> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r1, r2, #152, 20 @ 0x98000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 45250 <__cxa_atexit@plt+0x39488> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r1, r2, #100, 20 @ 0x64000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 452fc <__cxa_atexit@plt+0x39534> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 452b4 <__cxa_atexit@plt+0x394ec> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 45314 <__cxa_atexit@plt+0x3954c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 4530c <__cxa_atexit@plt+0x39544> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 45310 <__cxa_atexit@plt+0x39548> │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq fp, r2, #80, 26 @ 0x1400 │ │ │ │ + andeq ip, r2, #188, 4 @ 0xc000000b │ │ │ │ + andseq r5, r7, #104, 28 @ 0x680 │ │ │ │ + andeq ip, r2, #104, 4 @ 0x80000006 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 3bf18 <__cxa_atexit@plt+0x30150> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3c660 <__cxa_atexit@plt+0x30898> │ │ │ │ + ldr r3, [pc, #80] @ 3c678 <__cxa_atexit@plt+0x308b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #76] @ 3c67c <__cxa_atexit@plt+0x308b4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq sp, r6, #152, 2 @ 0x26 │ │ │ │ - andeq r1, r2, #140, 18 @ 0x230000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 45358 <__cxa_atexit@plt+0x39590> │ │ │ │ + ldr lr, [pc, #72] @ 3c680 <__cxa_atexit@plt+0x308b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 3c684 <__cxa_atexit@plt+0x308bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andseq r6, r7, #36 @ 0x24 │ │ │ │ + andeq ip, r2, #32, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3c6fc <__cxa_atexit@plt+0x30934> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 3c718 <__cxa_atexit@plt+0x30950> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 3c71c <__cxa_atexit@plt+0x30954> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3c708 <__cxa_atexit@plt+0x30940> │ │ │ │ + ldr r3, [pc, #72] @ 3c720 <__cxa_atexit@plt+0x30958> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 45350 <__cxa_atexit@plt+0x39588> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 44e68 <__cxa_atexit@plt+0x390a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3c6ec <__cxa_atexit@plt+0x30924> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r1, r2, #72, 18 @ 0x120000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 44e68 <__cxa_atexit@plt+0x390a0> │ │ │ │ - andeq r1, r2, #112, 22 @ 0x1c000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3c724 <__cxa_atexit@plt+0x3095c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r7, #56, 26 @ 0xe00 │ │ │ │ + andseq r5, r7, #76, 26 @ 0x1300 │ │ │ │ + @ instruction: 0xffff80f4 │ │ │ │ + andeq fp, r2, #128, 18 @ 0x200000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 45404 <__cxa_atexit@plt+0x3963c> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - stmdb r3, {r8, sl} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r2, [pc, #76] @ 45410 <__cxa_atexit@plt+0x39648> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str ip, [r3, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r6, [r3, #-32] @ 0xffffffe0 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 453f4 <__cxa_atexit@plt+0x3962c> │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - b 45420 <__cxa_atexit@plt+0x39658> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 3c79c <__cxa_atexit@plt+0x309d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 3c7b8 <__cxa_atexit@plt+0x309f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 3c7bc <__cxa_atexit@plt+0x309f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3c7a8 <__cxa_atexit@plt+0x309e0> │ │ │ │ + ldr r3, [pc, #72] @ 3c7c0 <__cxa_atexit@plt+0x309f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3c78c <__cxa_atexit@plt+0x309c4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3c7c4 <__cxa_atexit@plt+0x309fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r7, #152, 24 @ 0x9800 │ │ │ │ + andseq r5, r7, #172, 24 @ 0xac00 │ │ │ │ + @ instruction: 0xffff8054 │ │ │ │ + andeq fp, r2, #224, 16 @ 0xe00000 │ │ │ │ + andeq ip, r2, #196 @ 0xc4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3c8f8 <__cxa_atexit@plt+0x30b30> │ │ │ │ + ldr r7, [pc, #308] @ 3c920 <__cxa_atexit@plt+0x30b58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 3c8e8 <__cxa_atexit@plt+0x30b20> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #92 @ 0x5c │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 3c908 <__cxa_atexit@plt+0x30b40> │ │ │ │ + ldr r3, [pc, #280] @ 3c928 <__cxa_atexit@plt+0x30b60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r8, [pc, #264] @ 3c92c <__cxa_atexit@plt+0x30b64> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r0, [pc, #256] @ 3c930 <__cxa_atexit@plt+0x30b68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r3, r0, #1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + sub r9, r2, #71 @ 0x47 │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub lr, r2, #18 │ │ │ │ + ldr ip, [pc, #228] @ 3c934 <__cxa_atexit@plt+0x30b6c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #84] @ 0x54 │ │ │ │ + str lr, [r6, #88] @ 0x58 │ │ │ │ + sub r0, r2, #58 @ 0x3a │ │ │ │ + sub ip, r2, #31 │ │ │ │ + ldr r8, [pc, #204] @ 3c938 <__cxa_atexit@plt+0x30b70> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, r6 │ │ │ │ + ldr sl, [pc, #196] @ 3c93c <__cxa_atexit@plt+0x30b74> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [lr, #40]! @ 0x28 │ │ │ │ + add sl, r6, #48 @ 0x30 │ │ │ │ + stm sl, {r3, r7, r8} │ │ │ │ + ldr r3, [pc, #180] @ 3c940 <__cxa_atexit@plt+0x30b78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #60] @ 0x3c │ │ │ │ + str lr, [r6, #64] @ 0x40 │ │ │ │ + ldr r3, [pc, #168] @ 3c944 <__cxa_atexit@plt+0x30b7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #68] @ 0x44 │ │ │ │ + str ip, [r6, #72] @ 0x48 │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ + str r1, [r6, #8] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + ldr r7, [pc, #136] @ 3c948 <__cxa_atexit@plt+0x30b80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r1, r2, #224, 20 @ 0xe0000 │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ + ldr r7, [pc, #36] @ 3c924 <__cxa_atexit@plt+0x30b5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #92 @ 0x5c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq fp, r2, #172, 30 @ 0x2b0 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq fp, r2, #12, 22 @ 0x3000 │ │ │ │ + andseq r5, r7, #208, 22 @ 0x34000 │ │ │ │ + andseq r5, r7, #8, 28 @ 0x80 │ │ │ │ + andseq r5, r7, #156, 22 @ 0x27000 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + andeq fp, r2, #144, 20 @ 0x90000 │ │ │ │ + andseq r5, r7, #80, 22 @ 0x14000 │ │ │ │ + andeq fp, r2, #72, 20 @ 0x48000 │ │ │ │ + andeq fp, r2, #68, 30 @ 0x110 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + mov r9, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #96 @ 0x60 │ │ │ │ + add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4550c <__cxa_atexit@plt+0x39744> │ │ │ │ - ldr r2, [pc, #220] @ 45518 <__cxa_atexit@plt+0x39750> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - str r2, [r3, #56]! @ 0x38 │ │ │ │ - ldr r8, [pc, #208] @ 4551c <__cxa_atexit@plt+0x39754> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub sl, r6, #90 @ 0x5a │ │ │ │ - ldmib r5, {r0, r9, ip} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r3, #-52] @ 0xffffffcc │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r0, [r3, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - str ip, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #156] @ 45520 <__cxa_atexit@plt+0x39758> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #152] @ 45524 <__cxa_atexit@plt+0x3975c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #148] @ 45528 <__cxa_atexit@plt+0x39760> │ │ │ │ + bcc 3ca54 <__cxa_atexit@plt+0x30c8c> │ │ │ │ + ldr r0, [pc, #236] @ 3ca64 <__cxa_atexit@plt+0x30c9c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r4, [pc, #232] @ 3ca68 <__cxa_atexit@plt+0x30ca0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [pc, #216] @ 3ca6c <__cxa_atexit@plt+0x30ca4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r7, [sp] │ │ │ │ + sub r8, r6, #71 @ 0x47 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + sub lr, r6, #18 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [pc, #184] @ 3ca70 <__cxa_atexit@plt+0x30ca8> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str fp, [r3, #80] @ 0x50 │ │ │ │ + str r4, [r3, #84] @ 0x54 │ │ │ │ + str lr, [r3, #88] @ 0x58 │ │ │ │ + sub r0, r6, #58 @ 0x3a │ │ │ │ + sub fp, r6, #31 │ │ │ │ + ldr r4, [pc, #160] @ 3ca74 <__cxa_atexit@plt+0x30cac> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + mov lr, r3 │ │ │ │ + ldr sl, [pc, #152] @ 3ca78 <__cxa_atexit@plt+0x30cb0> │ │ │ │ add sl, pc, sl │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r9} │ │ │ │ - mov r0, r3 │ │ │ │ - str r2, [r0, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [pc, #128] @ 4552c <__cxa_atexit@plt+0x39764> │ │ │ │ + str sl, [lr, #40]! @ 0x28 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str r4, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #132] @ 3ca7c <__cxa_atexit@plt+0x30cb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [pc, #116] @ 45530 <__cxa_atexit@plt+0x39768> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #4] │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str lr, [r3, #64] @ 0x40 │ │ │ │ + ldr r2, [pc, #120] @ 3ca80 <__cxa_atexit@plt+0x30cb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ + str fp, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r4, [r3, #16] │ │ │ │ + ldr r7, [pc, #92] @ 3ca84 <__cxa_atexit@plt+0x30cbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - mov r0, r3 │ │ │ │ - str sl, [r0, #28]! │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [r1, #20]! │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r4, r9 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + mov r4, #92 @ 0x5c │ │ │ │ + str r4, [r9, #828] @ 0x33c │ │ │ │ + mov r4, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + andeq fp, r2, #176, 18 @ 0x2c0000 │ │ │ │ + andseq r5, r7, #108, 20 @ 0x6c000 │ │ │ │ + andseq r5, r7, #160, 24 @ 0xa000 │ │ │ │ + andseq r5, r7, #52, 20 @ 0x34000 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + andeq fp, r2, #36, 18 @ 0x90000 │ │ │ │ + andseq r5, r7, #228, 18 @ 0x390000 │ │ │ │ + andeq fp, r2, #224, 16 @ 0xe00000 │ │ │ │ + andeq fp, r2, #160, 16 @ 0xa00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3cb18 <__cxa_atexit@plt+0x30d50> │ │ │ │ + ldr r1, [pc, #120] @ 3cb24 <__cxa_atexit@plt+0x30d5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ - ldr r9, [r2, #24]! │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r2] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r2, #4] │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 3cb28 <__cxa_atexit@plt+0x30d60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 3caf8 <__cxa_atexit@plt+0x30d30> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 3cb04 <__cxa_atexit@plt+0x30d3c> │ │ │ │ + ldr r3, [pc, #80] @ 3cb2c <__cxa_atexit@plt+0x30d64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 3cb30 <__cxa_atexit@plt+0x30d68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #96 @ 0x60 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq ip, r6, #168, 30 @ 0x2a0 │ │ │ │ - @ instruction: 0xfffff360 │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r1, r2, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 3cb34 <__cxa_atexit@plt+0x30d6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r5, r7, #40, 18 @ 0xa0000 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq fp, r2, #76, 16 @ 0x4c0000 │ │ │ │ + andseq r5, r7, #244, 16 @ 0xf40000 │ │ │ │ + andeq fp, r2, #240, 14 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r1, r2, #216, 10 @ 0x36000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 455a0 <__cxa_atexit@plt+0x397d8> │ │ │ │ - ldr lr, [pc, #52] @ 455b0 <__cxa_atexit@plt+0x397e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 455b4 <__cxa_atexit@plt+0x397ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 3cb74 <__cxa_atexit@plt+0x30dac> │ │ │ │ + ldr r3, [pc, #52] @ 3cb8c <__cxa_atexit@plt+0x30dc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #40] @ 3cb90 <__cxa_atexit@plt+0x30dc8> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 3cb88 <__cxa_atexit@plt+0x30dc0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r1, r2, #184, 10 @ 0x2e000000 │ │ │ │ - andseq ip, r6, #104, 28 @ 0x680 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - andeq r0, r0, r7, asr #2 │ │ │ │ - andeq r1, r2, #48, 18 @ 0xc0000 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, fp │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #44 @ 0x2c │ │ │ │ - cmp r3, ip │ │ │ │ - bcc 45674 <__cxa_atexit@plt+0x398ac> │ │ │ │ - ldr r2, [pc, #176] @ 4569c <__cxa_atexit@plt+0x398d4> │ │ │ │ + andseq r5, r7, #132, 16 @ 0x840000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq fp, r2, #200, 14 @ 0x3200000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 3cbbc <__cxa_atexit@plt+0x30df4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 3cbd0 <__cxa_atexit@plt+0x30e08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r7, #60, 16 @ 0x3c0000 │ │ │ │ + andeq fp, r2, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3cc28 <__cxa_atexit@plt+0x30e60> │ │ │ │ + ldr r2, [pc, #60] @ 3cc30 <__cxa_atexit@plt+0x30e68> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 3cc34 <__cxa_atexit@plt+0x30e6c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 3cc38 <__cxa_atexit@plt+0x30e70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 3cc3c <__cxa_atexit@plt+0x30e74> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq fp, r2, #12, 14 @ 0x300000 │ │ │ │ + andseq r5, r7, #224, 14 @ 0x3800000 │ │ │ │ + andseq r5, r7, #152, 18 @ 0x260000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3cc68 <__cxa_atexit@plt+0x30ea0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 3cc7c <__cxa_atexit@plt+0x30eb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r7, #240, 18 @ 0x3c0000 │ │ │ │ + andeq fp, r2, #128, 12 @ 0x8000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r1, r9, #1 │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #124] @ 456a0 <__cxa_atexit@plt+0x398d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #108] @ 456a4 <__cxa_atexit@plt+0x398dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #8]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3cd20 <__cxa_atexit@plt+0x30f58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3cd28 <__cxa_atexit@plt+0x30f60> │ │ │ │ + ldr r1, [pc, #148] @ 3cd4c <__cxa_atexit@plt+0x30f84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #140] @ 3cd50 <__cxa_atexit@plt+0x30f88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [pc, #124] @ 3cd54 <__cxa_atexit@plt+0x30f8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3cd3c <__cxa_atexit@plt+0x30f74> │ │ │ │ + ldr r3, [pc, #92] @ 3cd58 <__cxa_atexit@plt+0x30f90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3cd10 <__cxa_atexit@plt+0x30f48> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3cd30 <__cxa_atexit@plt+0x30f68> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, sl │ │ │ │ - ldr r9, [sp] │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ - ldr r7, [pc, #44] @ 456a8 <__cxa_atexit@plt+0x398e0> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 3cd5c <__cxa_atexit@plt+0x30f94> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff190 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - andeq r1, r2, #212, 16 @ 0xd40000 │ │ │ │ - andeq r1, r2, #68, 16 @ 0x440000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + andseq r5, r7, #36, 14 @ 0x900000 │ │ │ │ + andseq r5, r7, #44, 14 @ 0xb00000 │ │ │ │ + @ instruction: 0xffff7b40 │ │ │ │ + andeq fp, r2, #80, 6 @ 0x40000001 │ │ │ │ + andeq fp, r2, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4570c <__cxa_atexit@plt+0x39944> │ │ │ │ - ldr r7, [pc, #76] @ 4571c <__cxa_atexit@plt+0x39954> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 456fc <__cxa_atexit@plt+0x39934> │ │ │ │ - ldr r2, [pc, #60] @ 45720 <__cxa_atexit@plt+0x39958> │ │ │ │ + bhi 3cdb4 <__cxa_atexit@plt+0x30fec> │ │ │ │ + ldr r2, [pc, #60] @ 3cdbc <__cxa_atexit@plt+0x30ff4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r9, [pc, #56] @ 3cdc0 <__cxa_atexit@plt+0x30ff8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 3cdc4 <__cxa_atexit@plt+0x30ffc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 3cdc8 <__cxa_atexit@plt+0x31000> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq fp, r2, #148, 10 @ 0x25000000 │ │ │ │ + andseq r5, r7, #84, 12 @ 0x5400000 │ │ │ │ + andseq r5, r7, #12, 16 @ 0xc0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3cdf4 <__cxa_atexit@plt+0x3102c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 3ce08 <__cxa_atexit@plt+0x31040> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r7, #100, 16 @ 0x640000 │ │ │ │ + andeq fp, r2, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3ceac <__cxa_atexit@plt+0x310e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3ceb4 <__cxa_atexit@plt+0x310ec> │ │ │ │ + ldr r1, [pc, #148] @ 3ced8 <__cxa_atexit@plt+0x31110> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #140] @ 3cedc <__cxa_atexit@plt+0x31114> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [pc, #124] @ 3cee0 <__cxa_atexit@plt+0x31118> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3cec8 <__cxa_atexit@plt+0x31100> │ │ │ │ + ldr r3, [pc, #92] @ 3cee4 <__cxa_atexit@plt+0x3111c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3ce9c <__cxa_atexit@plt+0x310d4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3cebc <__cxa_atexit@plt+0x310f4> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 45724 <__cxa_atexit@plt+0x3995c> │ │ │ │ + ldr r7, [pc, #24] @ 3cee8 <__cxa_atexit@plt+0x31120> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r1, r2, #68, 16 @ 0x440000 │ │ │ │ - andeq r1, r2, #204, 14 @ 0x3300000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 45750 <__cxa_atexit@plt+0x39988> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r1, r2, #160, 14 @ 0x2800000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ - andeq r1, r2, #220, 14 @ 0x3700000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + andseq r5, r7, #152, 10 @ 0x26000000 │ │ │ │ + andseq r5, r7, #160, 10 @ 0x28000000 │ │ │ │ + @ instruction: 0xffff79b4 │ │ │ │ + andeq fp, r2, #196, 2 @ 0x31 │ │ │ │ + andeq fp, r2, #160, 18 @ 0x280000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 457d0 <__cxa_atexit@plt+0x39a08> │ │ │ │ - ldr r3, [pc, #76] @ 457e0 <__cxa_atexit@plt+0x39a18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 457c0 <__cxa_atexit@plt+0x399f8> │ │ │ │ - ldr r3, [pc, #60] @ 457e4 <__cxa_atexit@plt+0x39a1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 3cf58 <__cxa_atexit@plt+0x31190> │ │ │ │ + ldr r7, [pc, #88] @ 3cf70 <__cxa_atexit@plt+0x311a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #84] @ 3cf74 <__cxa_atexit@plt+0x311ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 3cf78 <__cxa_atexit@plt+0x311b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #28]! │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 457e8 <__cxa_atexit@plt+0x39a20> │ │ │ │ + ldr r7, [pc, #28] @ 3cf7c <__cxa_atexit@plt+0x311b4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r1, r2, #128, 14 @ 0x2000000 │ │ │ │ - andeq r1, r2, #96, 14 @ 0x1800000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + andeq fp, r2, #84, 18 @ 0x150000 │ │ │ │ + andeq fp, r2, #40, 18 @ 0xa0000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4584c <__cxa_atexit@plt+0x39a84> │ │ │ │ - ldr r3, [pc, #76] @ 4585c <__cxa_atexit@plt+0x39a94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4583c <__cxa_atexit@plt+0x39a74> │ │ │ │ - ldr r3, [pc, #60] @ 45860 <__cxa_atexit@plt+0x39a98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 3d028 <__cxa_atexit@plt+0x31260> │ │ │ │ + ldr r7, [pc, #204] @ 3d070 <__cxa_atexit@plt+0x312a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r1] │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 3d038 <__cxa_atexit@plt+0x31270> │ │ │ │ + ldr r7, [pc, #180] @ 3d074 <__cxa_atexit@plt+0x312ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #176] @ 3d078 <__cxa_atexit@plt+0x312b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #172] @ 3d07c <__cxa_atexit@plt+0x312b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #28]! │ │ │ │ + add r2, r3, #52 @ 0x34 │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 3d058 <__cxa_atexit@plt+0x31290> │ │ │ │ + ldr r1, [pc, #124] @ 3d088 <__cxa_atexit@plt+0x312c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 45864 <__cxa_atexit@plt+0x39a9c> │ │ │ │ + ldr r7, [pc, #84] @ 3d084 <__cxa_atexit@plt+0x312bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - andeq r1, r2, #4, 14 @ 0x100000 │ │ │ │ + ldr r7, [pc, #64] @ 3d080 <__cxa_atexit@plt+0x312b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + andeq fp, r2, #116, 16 @ 0x740000 │ │ │ │ + andeq fp, r2, #140, 16 @ 0x8c0000 │ │ │ │ + andseq r5, r7, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d0c0 <__cxa_atexit@plt+0x312f8> │ │ │ │ + ldr r2, [pc, #28] @ 3d0cc <__cxa_atexit@plt+0x31304> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andseq r5, r7, #88, 6 @ 0x60000001 │ │ │ │ + andeq fp, r2, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 3cf90 <__cxa_atexit@plt+0x311c8> │ │ │ │ + andeq fp, r2, #176, 14 @ 0x2c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 3c7d8 <__cxa_atexit@plt+0x30a10> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 458a0 <__cxa_atexit@plt+0x39ad8> │ │ │ │ - ldr r3, [pc, #52] @ 458bc <__cxa_atexit@plt+0x39af4> │ │ │ │ + bcc 3d170 <__cxa_atexit@plt+0x313a8> │ │ │ │ + ldr r3, [pc, #80] @ 3d188 <__cxa_atexit@plt+0x313c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmib r7, {r2, r3} │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ - ldr r7, [pc, #24] @ 458c0 <__cxa_atexit@plt+0x39af8> │ │ │ │ + ldr r2, [pc, #76] @ 3d18c <__cxa_atexit@plt+0x313c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #72] @ 3d190 <__cxa_atexit@plt+0x313c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #31 │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 3d194 <__cxa_atexit@plt+0x313cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r1, r2, #228, 12 @ 0xe400000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4591c <__cxa_atexit@plt+0x39b54> │ │ │ │ - ldr r2, [pc, #64] @ 45924 <__cxa_atexit@plt+0x39b5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r8, sl} │ │ │ │ - str r7, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4590c <__cxa_atexit@plt+0x39b44> │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andseq r5, r7, #20, 10 @ 0x5000000 │ │ │ │ + andeq fp, r2, #76, 14 @ 0x1300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3d1f8 <__cxa_atexit@plt+0x31430> │ │ │ │ + ldr r2, [pc, #92] @ 3d214 <__cxa_atexit@plt+0x3144c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3d204 <__cxa_atexit@plt+0x3143c> │ │ │ │ + ldr r3, [pc, #68] @ 3d218 <__cxa_atexit@plt+0x31450> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3d1e8 <__cxa_atexit@plt+0x31420> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 3d21c <__cxa_atexit@plt+0x31454> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andeq r1, r2, #32, 12 @ 0x2000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andseq r5, r7, #48, 4 │ │ │ │ + @ instruction: 0xffff7668 │ │ │ │ + andeq sl, r2, #136, 28 @ 0x880 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 459b4 <__cxa_atexit@plt+0x39bec> │ │ │ │ - ldr r2, [pc, #84] @ 459bc <__cxa_atexit@plt+0x39bf4> │ │ │ │ + bhi 3d258 <__cxa_atexit@plt+0x31490> │ │ │ │ + ldr r2, [pc, #36] @ 3d260 <__cxa_atexit@plt+0x31498> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r1, [pc, #32] @ 3d264 <__cxa_atexit@plt+0x3149c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq sl, r2, #220, 30 @ 0x370 │ │ │ │ + andseq r5, r7, #164, 2 @ 0x29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3d2ac <__cxa_atexit@plt+0x314e4> │ │ │ │ + ldr r7, [pc, #52] @ 3d2bc <__cxa_atexit@plt+0x314f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ tst r9, #3 │ │ │ │ - beq 459a4 <__cxa_atexit@plt+0x39bdc> │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #-4]! │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ + beq 3d2a0 <__cxa_atexit@plt+0x314d8> │ │ │ │ mov r7, r9 │ │ │ │ - b 189588 <__cxa_atexit@plt+0x17d7c0> │ │ │ │ + b 3d2cc <__cxa_atexit@plt+0x31504> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 3d2c0 <__cxa_atexit@plt+0x314f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r1, r2, #168, 10 @ 0x2a000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - b 189588 <__cxa_atexit@plt+0x17d7c0> │ │ │ │ - andeq r1, r2, #140, 10 @ 0x23000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 45a9c <__cxa_atexit@plt+0x39cd4> │ │ │ │ - ldr r2, [pc, #180] @ 45abc <__cxa_atexit@plt+0x39cf4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq fp, r2, #32, 12 @ 0x2000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr lr, [pc, #244] @ 3d3cc <__cxa_atexit@plt+0x31604> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #240] @ 3d3d0 <__cxa_atexit@plt+0x31608> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #236] @ 3d3d4 <__cxa_atexit@plt+0x3160c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 3d35c <__cxa_atexit@plt+0x31594> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #6 │ │ │ │ + bne 3d398 <__cxa_atexit@plt+0x315d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, r2 │ │ │ │ + add r3, r0, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3d3b0 <__cxa_atexit@plt+0x315e8> │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + mov r3, r0 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r3, [r0, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r2, r2, #20 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 3d2e8 <__cxa_atexit@plt+0x31520> │ │ │ │ + add r6, r6, r2 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r0, [r7, #-2]! │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 3d398 <__cxa_atexit@plt+0x315d0> │ │ │ │ + add r8, r6, r2 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3d3c0 <__cxa_atexit@plt+0x315f8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #88] @ 3d3dc <__cxa_atexit@plt+0x31614> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r1, r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 45a8c <__cxa_atexit@plt+0x39cc4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #24 │ │ │ │ - cmp r7, r8 │ │ │ │ - bcc 45aa4 <__cxa_atexit@plt+0x39cdc> │ │ │ │ - ldr r7, [pc, #140] @ 45ac0 <__cxa_atexit@plt+0x39cf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + str r3, [r6] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r7, [pc, #52] @ 3d3d8 <__cxa_atexit@plt+0x31610> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffff0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andseq r5, r7, #108, 6 @ 0xb0000001 │ │ │ │ + andseq r5, r7, #92 @ 0x5c │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #-12]! │ │ │ │ - ldr lr, [pc, #128] @ 45ac4 <__cxa_atexit@plt+0x39cfc> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr lr, [pc, #100] @ 45ac8 <__cxa_atexit@plt+0x39d00> │ │ │ │ - add lr, pc, lr │ │ │ │ - stmib r6, {r1, sl} │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3d42c <__cxa_atexit@plt+0x31664> │ │ │ │ + ldr r7, [pc, #52] @ 3d440 <__cxa_atexit@plt+0x31678> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 3d420 <__cxa_atexit@plt+0x31658> │ │ │ │ + mov r7, r9 │ │ │ │ + b 3d2cc <__cxa_atexit@plt+0x31504> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 3d444 <__cxa_atexit@plt+0x3167c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - andeq r1, r2, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq fp, r2, #160, 8 @ 0xa0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r6, r5, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 3d4a0 <__cxa_atexit@plt+0x316d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45b40 <__cxa_atexit@plt+0x39d78> │ │ │ │ - ldr r2, [pc, #88] @ 45b4c <__cxa_atexit@plt+0x39d84> │ │ │ │ + bcc 3d4a8 <__cxa_atexit@plt+0x316e0> │ │ │ │ + ldr r2, [pc, #64] @ 3d4c4 <__cxa_atexit@plt+0x316fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #84] @ 45b50 <__cxa_atexit@plt+0x39d88> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 45b54 <__cxa_atexit@plt+0x39d8c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r1, [r5, #12] │ │ │ │ - stmib r3, {r0, r9} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - andeq r0, r2, #168, 30 @ 0x2a0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + ldr r1, [pc, #60] @ 3d4c8 <__cxa_atexit@plt+0x31700> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3d4b0 <__cxa_atexit@plt+0x316e8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 3d4c0 <__cxa_atexit@plt+0x316f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq fp, r2, #100, 6 @ 0x90000001 │ │ │ │ + @ instruction: 0xffffccf8 │ │ │ │ + @ instruction: 0xffffcdf4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 45bc4 <__cxa_atexit@plt+0x39dfc> │ │ │ │ - ldr r3, [pc, #60] @ 45be4 <__cxa_atexit@plt+0x39e1c> │ │ │ │ + bcc 3d52c <__cxa_atexit@plt+0x31764> │ │ │ │ + ldr r3, [pc, #80] @ 3d544 <__cxa_atexit@plt+0x3177c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ - ldr r7, [pc, #28] @ 45be8 <__cxa_atexit@plt+0x39e20> │ │ │ │ + ldr r9, [pc, #76] @ 3d548 <__cxa_atexit@plt+0x31780> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #72] @ 3d54c <__cxa_atexit@plt+0x31784> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 3d550 <__cxa_atexit@plt+0x31788> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - andeq r1, r2, #192, 6 │ │ │ │ - andeq r1, r2, #148, 6 @ 0x50000002 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 45c4c <__cxa_atexit@plt+0x39e84> │ │ │ │ - ldr r7, [pc, #76] @ 45c5c <__cxa_atexit@plt+0x39e94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 45c3c <__cxa_atexit@plt+0x39e74> │ │ │ │ - ldr r2, [pc, #60] @ 45c60 <__cxa_atexit@plt+0x39e98> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andseq r5, r7, #88, 2 │ │ │ │ + andeq fp, r2, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3d5c0 <__cxa_atexit@plt+0x317f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r6, [pc, #116] @ 3d5f0 <__cxa_atexit@plt+0x31828> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 3d5cc <__cxa_atexit@plt+0x31804> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3d5d4 <__cxa_atexit@plt+0x3180c> │ │ │ │ + ldr r2, [pc, #84] @ 3d5f8 <__cxa_atexit@plt+0x31830> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [pc, #80] @ 3d5fc <__cxa_atexit@plt+0x31834> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 45c64 <__cxa_atexit@plt+0x39e9c> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3d5dc <__cxa_atexit@plt+0x31814> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 3d5f4 <__cxa_atexit@plt+0x3182c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r1, r2, #72, 6 @ 0x20000001 │ │ │ │ - andeq r1, r2, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 45c90 <__cxa_atexit@plt+0x39ec8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r1, r2, #240, 4 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andseq r4, r7, #108, 28 @ 0x6c0 │ │ │ │ + andeq fp, r2, #56, 4 @ 0x80000003 │ │ │ │ + @ instruction: 0xffffcbd8 │ │ │ │ + @ instruction: 0xffffccd4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 45cdc <__cxa_atexit@plt+0x39f14> │ │ │ │ - ldr r2, [pc, #60] @ 45cfc <__cxa_atexit@plt+0x39f34> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3d66c <__cxa_atexit@plt+0x318a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r6, [pc, #116] @ 3d69c <__cxa_atexit@plt+0x318d4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 3d678 <__cxa_atexit@plt+0x318b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3d680 <__cxa_atexit@plt+0x318b8> │ │ │ │ + ldr r2, [pc, #84] @ 3d6a4 <__cxa_atexit@plt+0x318dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ + ldr r1, [pc, #80] @ 3d6a8 <__cxa_atexit@plt+0x318e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - mov r8, r7 │ │ │ │ - b 42f48 <__cxa_atexit@plt+0x37180> │ │ │ │ - ldr r3, [pc, #28] @ 45d00 <__cxa_atexit@plt+0x39f38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r7, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3d688 <__cxa_atexit@plt+0x318c0> │ │ │ │ mov r7, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ 3d6a0 <__cxa_atexit@plt+0x318d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - andeq r1, r2, #168, 4 @ 0x8000000a │ │ │ │ - andeq r1, r2, #140, 4 @ 0xc0000008 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 45d64 <__cxa_atexit@plt+0x39f9c> │ │ │ │ - ldr r3, [pc, #76] @ 45d74 <__cxa_atexit@plt+0x39fac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 45d54 <__cxa_atexit@plt+0x39f8c> │ │ │ │ - ldr r3, [pc, #60] @ 45d78 <__cxa_atexit@plt+0x39fb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + andseq r4, r7, #192, 26 @ 0x3000 │ │ │ │ + andeq fp, r2, #140, 2 @ 0x23 │ │ │ │ + @ instruction: 0xffffcb2c │ │ │ │ + @ instruction: 0xffffcc28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3d718 <__cxa_atexit@plt+0x31950> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r6, [pc, #116] @ 3d748 <__cxa_atexit@plt+0x31980> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 3d724 <__cxa_atexit@plt+0x3195c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3d72c <__cxa_atexit@plt+0x31964> │ │ │ │ + ldr r2, [pc, #84] @ 3d750 <__cxa_atexit@plt+0x31988> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 3d754 <__cxa_atexit@plt+0x3198c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 45d7c <__cxa_atexit@plt+0x39fb4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3d734 <__cxa_atexit@plt+0x3196c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 3d74c <__cxa_atexit@plt+0x31984> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r1, r2, #48, 4 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 46514 <__cxa_atexit@plt+0x3a74c> │ │ │ │ - andeq r0, r2, #172, 20 @ 0xac000 │ │ │ │ + andseq r4, r7, #20, 26 @ 0x500 │ │ │ │ + andeq fp, r2, #224 @ 0xe0 │ │ │ │ + @ instruction: 0xffffca80 │ │ │ │ + @ instruction: 0xffffcb7c │ │ │ │ + andeq fp, r2, #120, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 45e44 <__cxa_atexit@plt+0x3a07c> │ │ │ │ - ldr r1, [pc, #184] @ 45e64 <__cxa_atexit@plt+0x3a09c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 45e68 <__cxa_atexit@plt+0x3a0a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 45e2c <__cxa_atexit@plt+0x3a064> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3d7ac <__cxa_atexit@plt+0x319e4> │ │ │ │ + ldr r2, [pc, #56] @ 3d7b8 <__cxa_atexit@plt+0x319f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3d7a0 <__cxa_atexit@plt+0x319d8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3d7c8 <__cxa_atexit@plt+0x31a00> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq fp, r2, #24, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov ip, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d8fc <__cxa_atexit@plt+0x31b34> │ │ │ │ + ldr r0, [pc, #292] @ 3d90c <__cxa_atexit@plt+0x31b44> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #288] @ 3d910 <__cxa_atexit@plt+0x31b48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #284] @ 3d914 <__cxa_atexit@plt+0x31b4c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [pc, #256] @ 3d918 <__cxa_atexit@plt+0x31b50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + sub r0, r6, #111 @ 0x6f │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + ldr r4, [pc, #232] @ 3d91c <__cxa_atexit@plt+0x31b54> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #18 │ │ │ │ + ldr r0, [pc, #220] @ 3d920 <__cxa_atexit@plt+0x31b58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #120] @ 0x78 │ │ │ │ + str r8, [r3, #124] @ 0x7c │ │ │ │ + str r7, [r3, #128] @ 0x80 │ │ │ │ + sub r8, r6, #58 @ 0x3a │ │ │ │ + sub r7, r6, #31 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r9, r6, #98 @ 0x62 │ │ │ │ + sub r1, r6, #71 @ 0x47 │ │ │ │ + ldr r0, [pc, #176] @ 3d924 <__cxa_atexit@plt+0x31b5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr lr, [pc, #168] @ 3d928 <__cxa_atexit@plt+0x31b60> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + mov sl, r3 │ │ │ │ + str r4, [sl, #80]! @ 0x50 │ │ │ │ + add r4, r3, #88 @ 0x58 │ │ │ │ + stm r4, {r2, fp, lr} │ │ │ │ + ldr r4, [pc, #144] @ 3d92c <__cxa_atexit@plt+0x31b64> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3, #100] @ 0x64 │ │ │ │ + str sl, [r3, #104] @ 0x68 │ │ │ │ + add r4, r3, #108 @ 0x6c │ │ │ │ + stm r4, {r0, r7, r8} │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r4, [pc, #120] @ 3d930 <__cxa_atexit@plt+0x31b68> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r7, #40]! @ 0x28 │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str lr, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #96] @ 3d934 <__cxa_atexit@plt+0x31b6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + add lr, r3, #68 @ 0x44 │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r4, ip │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + mov r4, #132 @ 0x84 │ │ │ │ + str r4, [ip, #828] @ 0x33c │ │ │ │ + mov r4, ip │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + andeq sl, r2, #28, 24 @ 0x1c00 │ │ │ │ + andeq sl, r2, #80, 24 @ 0x5000 │ │ │ │ + andseq r4, r7, #232, 22 @ 0x3a000 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andseq r4, r7, #20, 28 @ 0x140 │ │ │ │ + andseq r4, r7, #120, 22 @ 0x1e000 │ │ │ │ + andseq r4, r7, #136, 22 @ 0x22000 │ │ │ │ + andeq sl, r2, #152, 22 @ 0x26000 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + andeq sl, r2, #76, 22 @ 0x13000 │ │ │ │ + andeq sl, r2, #176, 30 @ 0x2c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 45e38 <__cxa_atexit@plt+0x3a070> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 45e50 <__cxa_atexit@plt+0x3a088> │ │ │ │ - ldr r5, [pc, #116] @ 45e6c <__cxa_atexit@plt+0x3a0a4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3da48 <__cxa_atexit@plt+0x31c80> │ │ │ │ + ldr r7, [pc, #336] @ 3dab0 <__cxa_atexit@plt+0x31ce8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + stmdb r2, {r7, r8} │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3da5c <__cxa_atexit@plt+0x31c94> │ │ │ │ + ldr r9, [pc, #312] @ 3dab4 <__cxa_atexit@plt+0x31cec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #308] @ 3dab8 <__cxa_atexit@plt+0x31cf0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #304] @ 3dabc <__cxa_atexit@plt+0x31cf4> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #300] @ 3dac0 <__cxa_atexit@plt+0x31cf8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r3, #23 │ │ │ │ + sub r7, r3, #15 │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str lr, [r5] │ │ │ │ + sub r9, r3, #7 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3da78 <__cxa_atexit@plt+0x31cb0> │ │ │ │ + ldr r8, [pc, #240] @ 3dac4 <__cxa_atexit@plt+0x31cfc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #236] @ 3dac8 <__cxa_atexit@plt+0x31d00> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #232] @ 3dacc <__cxa_atexit@plt+0x31d04> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r7, r3, #31 │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + sub r7, r3, #19 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r8, [r6, #32] │ │ │ │ + add r8, r6, #36 @ 0x24 │ │ │ │ + stm r8, {r0, r9, lr} │ │ │ │ + add lr, r6, #48 @ 0x30 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #76 @ 0x4c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3daa0 <__cxa_atexit@plt+0x31cd8> │ │ │ │ + ldr r5, [pc, #188] @ 3dae0 <__cxa_atexit@plt+0x31d18> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 45e70 <__cxa_atexit@plt+0x3a0a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 45e74 <__cxa_atexit@plt+0x3a0ac> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ + ldr r1, [r2, #-4] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r5, [r6, #68] @ 0x44 │ │ │ │ + str r1, [r6, #72] @ 0x48 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #140] @ 3dadc <__cxa_atexit@plt+0x31d14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #116] @ 3dad8 <__cxa_atexit@plt+0x31d10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #80] @ 3dad0 <__cxa_atexit@plt+0x31d08> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #76] @ 3dad4 <__cxa_atexit@plt+0x31d0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq ip, r6, #44, 12 @ 0x2c00000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq ip, r6, #244, 10 @ 0x3d000000 │ │ │ │ - andseq ip, r6, #240, 10 @ 0x3c000000 │ │ │ │ - andeq r0, r2, #188, 18 @ 0x2f0000 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xfffffa6c │ │ │ │ + andeq r0, r0, r0, ror r2 │ │ │ │ + @ instruction: 0xfffffac4 │ │ │ │ + andseq r4, r7, #200, 24 @ 0xc800 │ │ │ │ + @ instruction: 0xfffff708 │ │ │ │ + andeq sl, r2, #168, 24 @ 0xa800 │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + andeq sl, r2, #4, 24 @ 0x400 │ │ │ │ + andeq sl, r2, #60, 28 @ 0x3c0 │ │ │ │ + andeq sl, r2, #116, 28 @ 0x740 │ │ │ │ + andeq sl, r2, #180, 28 @ 0xb40 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + andeq sl, r2, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 45ed8 <__cxa_atexit@plt+0x3a110> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 45ee8 <__cxa_atexit@plt+0x3a120> │ │ │ │ - ldr r3, [pc, #76] @ 45efc <__cxa_atexit@plt+0x3a134> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 45f00 <__cxa_atexit@plt+0x3a138> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 45f04 <__cxa_atexit@plt+0x3a13c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #208] @ 3dbcc <__cxa_atexit@plt+0x31e04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3db94 <__cxa_atexit@plt+0x31dcc> │ │ │ │ + ldr r7, [pc, #184] @ 3dbd0 <__cxa_atexit@plt+0x31e08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #180] @ 3dbd4 <__cxa_atexit@plt+0x31e0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #176] @ 3dbd8 <__cxa_atexit@plt+0x31e10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #172] @ 3dbdc <__cxa_atexit@plt+0x31e14> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r3, #31 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r0, r3, #19 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + add r7, r6, #20 │ │ │ │ + stm r7, {r1, r9, lr} │ │ │ │ + str r0, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3dbbc <__cxa_atexit@plt+0x31df4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #112] @ 3dbe8 <__cxa_atexit@plt+0x31e20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #68] @ 3dbe0 <__cxa_atexit@plt+0x31e18> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #64] @ 3dbe4 <__cxa_atexit@plt+0x31e1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq ip, r6, #60, 10 @ 0xf000000 │ │ │ │ - andseq ip, r6, #64, 10 @ 0x10000000 │ │ │ │ - andeq r0, r2, #44, 18 @ 0xb0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffff5c4 │ │ │ │ + andeq sl, r2, #100, 22 @ 0x19000 │ │ │ │ + @ instruction: 0xfffff5d4 │ │ │ │ + andseq r4, r7, #44, 22 @ 0xb000 │ │ │ │ + andeq sl, r2, #232, 20 @ 0xe8000 │ │ │ │ + andeq sl, r2, #32, 26 @ 0x800 │ │ │ │ + @ instruction: 0xfffffbec │ │ │ │ + andeq sl, r2, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 45f28 <__cxa_atexit@plt+0x3a160> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45f7c <__cxa_atexit@plt+0x3a1b4> │ │ │ │ - ldr lr, [pc, #60] @ 45f94 <__cxa_atexit@plt+0x3a1cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ + bcc 3dc30 <__cxa_atexit@plt+0x31e68> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 3dc3c <__cxa_atexit@plt+0x31e74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 45f98 <__cxa_atexit@plt+0x3a1d0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffb4c │ │ │ │ + andeq sl, r2, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 3dca0 <__cxa_atexit@plt+0x31ed8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3dc98 <__cxa_atexit@plt+0x31ed0> │ │ │ │ + ldr r3, [pc, #52] @ 3dca8 <__cxa_atexit@plt+0x31ee0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r6, #188, 10 @ 0x2f000000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #48] @ 3dcac <__cxa_atexit@plt+0x31ee4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 3dcb0 <__cxa_atexit@plt+0x31ee8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq sl, r2, #12, 26 @ 0x300 │ │ │ │ + andeq sl, r2, #24, 26 @ 0x600 │ │ │ │ + andseq r4, r7, #96, 14 @ 0x1800000 │ │ │ │ + andeq sl, r2, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 3dd14 <__cxa_atexit@plt+0x31f4c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3dd0c <__cxa_atexit@plt+0x31f44> │ │ │ │ + ldr r3, [pc, #52] @ 3dd1c <__cxa_atexit@plt+0x31f54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ 3dd20 <__cxa_atexit@plt+0x31f58> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 3dd24 <__cxa_atexit@plt+0x31f5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq sl, r2, #8, 26 @ 0x200 │ │ │ │ + andeq sl, r2, #20, 26 @ 0x500 │ │ │ │ + andseq r4, r7, #236, 12 @ 0xec00000 │ │ │ │ + andeq sl, r2, #252, 24 @ 0xfc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 3dd84 <__cxa_atexit@plt+0x31fbc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3dd7c <__cxa_atexit@plt+0x31fb4> │ │ │ │ + ldr r8, [pc, #48] @ 3dd8c <__cxa_atexit@plt+0x31fc4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ 3dd90 <__cxa_atexit@plt+0x31fc8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ 3dd94 <__cxa_atexit@plt+0x31fcc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r7, [ip, #174]! @ 0xae │ │ │ │ + andeq sl, r2, #200, 24 @ 0xc800 │ │ │ │ + andseq r4, r7, #120, 12 @ 0x7800000 │ │ │ │ + andeq sl, r2, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3ddf4 <__cxa_atexit@plt+0x3202c> │ │ │ │ + ldr r7, [pc, #76] @ 3de10 <__cxa_atexit@plt+0x32048> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #68] @ 3de14 <__cxa_atexit@plt+0x3204c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 3dde8 <__cxa_atexit@plt+0x32020> │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f06c <__cxa_atexit@plt+0x332a4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 3de18 <__cxa_atexit@plt+0x32050> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #24] @ 3de1c <__cxa_atexit@plt+0x32054> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r1, r0, r4, lsr #5 │ │ │ │ + andseq r4, r7, #148, 16 @ 0x940000 │ │ │ │ + andeq sl, r2, #152, 24 @ 0x9800 │ │ │ │ + andseq r4, r7, #96, 16 @ 0x600000 │ │ │ │ + andeq sl, r2, #108, 24 @ 0x6c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 45fe4 <__cxa_atexit@plt+0x3a21c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 45ffc <__cxa_atexit@plt+0x3a234> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3deac <__cxa_atexit@plt+0x320e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3deb4 <__cxa_atexit@plt+0x320ec> │ │ │ │ + ldr lr, [pc, #112] @ 3dec8 <__cxa_atexit@plt+0x32100> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 3decc <__cxa_atexit@plt+0x32104> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 46000 <__cxa_atexit@plt+0x3a238> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #92] @ 3ded0 <__cxa_atexit@plt+0x32108> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #84] @ 3ded4 <__cxa_atexit@plt+0x3210c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + ldr r3, [pc, #60] @ 3ded8 <__cxa_atexit@plt+0x32110> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b 1ccf594 <__cxa_atexit@plt+0x1cc37cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3debc <__cxa_atexit@plt+0x320f4> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andseq r4, r7, #136, 10 @ 0x22000000 │ │ │ │ + andseq r4, r7, #68, 12 @ 0x4400000 │ │ │ │ + andseq r4, r7, #108, 10 @ 0x1b000000 │ │ │ │ + andseq r4, r7, #100, 10 @ 0x19000000 │ │ │ │ + andeq sl, r2, #176, 22 @ 0x2c000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3df74 <__cxa_atexit@plt+0x321ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3df7c <__cxa_atexit@plt+0x321b4> │ │ │ │ + ldr r1, [pc, #124] @ 3df90 <__cxa_atexit@plt+0x321c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #120] @ 3df94 <__cxa_atexit@plt+0x321cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r1, [pc, #92] @ 3df98 <__cxa_atexit@plt+0x321d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #84] @ 3df9c <__cxa_atexit@plt+0x321d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #76] @ 3dfa0 <__cxa_atexit@plt+0x321d8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl} │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3df84 <__cxa_atexit@plt+0x321bc> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + andseq r4, r7, #204, 8 @ 0xcc000000 │ │ │ │ + andseq r4, r7, #96, 12 @ 0x6000000 │ │ │ │ + andseq r4, r7, #44, 12 @ 0x2c00000 │ │ │ │ + andseq r4, r7, #152, 8 @ 0x98000000 │ │ │ │ + andeq sl, r2, #228, 20 @ 0xe4000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3e028 <__cxa_atexit@plt+0x32260> │ │ │ │ + ldr r3, [pc, #112] @ 3e040 <__cxa_atexit@plt+0x32278> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r6, #68, 10 @ 0x11000000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r2, #48, 16 @ 0x300000 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #18 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #92] @ 3e044 <__cxa_atexit@plt+0x3227c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #84] @ 3e048 <__cxa_atexit@plt+0x32280> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #80] @ 3e04c <__cxa_atexit@plt+0x32284> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r2, [r7, #32] │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 3e050 <__cxa_atexit@plt+0x32288> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + andseq r4, r7, #212, 8 @ 0xd4000000 │ │ │ │ + andseq r4, r7, #248, 6 @ 0xe0000003 │ │ │ │ + andseq r4, r7, #160, 10 @ 0x28000000 │ │ │ │ + andeq sl, r2, #92, 20 @ 0x5c000 │ │ │ │ + andeq sl, r2, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 460c0 <__cxa_atexit@plt+0x3a2f8> │ │ │ │ - ldr r1, [pc, #184] @ 460e0 <__cxa_atexit@plt+0x3a318> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 460e4 <__cxa_atexit@plt+0x3a31c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3e094 <__cxa_atexit@plt+0x322cc> │ │ │ │ + ldr r2, [pc, #40] @ 3e09c <__cxa_atexit@plt+0x322d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r1, [pc, #28] @ 3e0a0 <__cxa_atexit@plt+0x322d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 460a8 <__cxa_atexit@plt+0x3a2e0> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq sl, r2, #64, 20 @ 0x40000 │ │ │ │ + andseq r4, r7, #100, 6 @ 0x90000001 │ │ │ │ + andeq sl, r2, #232, 18 @ 0x3a0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 460b4 <__cxa_atexit@plt+0x3a2ec> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 460cc <__cxa_atexit@plt+0x3a304> │ │ │ │ - ldr r5, [pc, #116] @ 460e8 <__cxa_atexit@plt+0x3a320> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 460ec <__cxa_atexit@plt+0x3a324> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 460f0 <__cxa_atexit@plt+0x3a328> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3e13c <__cxa_atexit@plt+0x32374> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3e144 <__cxa_atexit@plt+0x3237c> │ │ │ │ + ldr r1, [pc, #124] @ 3e158 <__cxa_atexit@plt+0x32390> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #120] @ 3e15c <__cxa_atexit@plt+0x32394> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r1, [pc, #92] @ 3e160 <__cxa_atexit@plt+0x32398> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #84] @ 3e164 <__cxa_atexit@plt+0x3239c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #76] @ 3e168 <__cxa_atexit@plt+0x323a0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl} │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3e14c <__cxa_atexit@plt+0x32384> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andseq r4, r7, #4, 6 @ 0x10000000 │ │ │ │ + andseq r4, r7, #152, 8 @ 0x98000000 │ │ │ │ + andseq r4, r7, #176, 6 @ 0xc0000002 │ │ │ │ + andseq r4, r7, #208, 4 │ │ │ │ + andeq sl, r2, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3e1e0 <__cxa_atexit@plt+0x32418> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3e1ec <__cxa_atexit@plt+0x32424> │ │ │ │ + ldr lr, [pc, #92] @ 3e1fc <__cxa_atexit@plt+0x32434> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #88] @ 3e200 <__cxa_atexit@plt+0x32438> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [pc, #80] @ 3e204 <__cxa_atexit@plt+0x3243c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r1, [pc, #64] @ 3e208 <__cxa_atexit@plt+0x32440> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq ip, r6, #176, 6 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq ip, r6, #120, 6 @ 0xe0000001 │ │ │ │ - andseq ip, r6, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r0, r2, #64, 14 @ 0x1000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 46154 <__cxa_atexit@plt+0x3a38c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 46164 <__cxa_atexit@plt+0x3a39c> │ │ │ │ - ldr r3, [pc, #76] @ 46178 <__cxa_atexit@plt+0x3a3b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 4617c <__cxa_atexit@plt+0x3a3b4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq sl, r2, #20, 18 @ 0x50000 │ │ │ │ + andseq r4, r7, #64, 4 │ │ │ │ + andseq r4, r7, #4, 6 @ 0x10000000 │ │ │ │ + andseq r4, r7, #36, 4 @ 0x40000002 │ │ │ │ + andeq sl, r2, #128, 16 @ 0x800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3e2a4 <__cxa_atexit@plt+0x324dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3e2ac <__cxa_atexit@plt+0x324e4> │ │ │ │ + ldr r1, [pc, #124] @ 3e2c0 <__cxa_atexit@plt+0x324f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #120] @ 3e2c4 <__cxa_atexit@plt+0x324fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 46180 <__cxa_atexit@plt+0x3a3b8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r1, [pc, #92] @ 3e2c8 <__cxa_atexit@plt+0x32500> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #84] @ 3e2cc <__cxa_atexit@plt+0x32504> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #76] @ 3e2d0 <__cxa_atexit@plt+0x32508> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl} │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3e2b4 <__cxa_atexit@plt+0x324ec> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq ip, r6, #192, 4 │ │ │ │ - andseq ip, r6, #196, 4 @ 0x4000000c │ │ │ │ - andeq r0, r2, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 461a4 <__cxa_atexit@plt+0x3a3dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andseq r4, r7, #156, 2 @ 0x27 │ │ │ │ + andseq r4, r7, #48, 6 @ 0xc0000000 │ │ │ │ + andseq r4, r7, #72, 4 @ 0x80000004 │ │ │ │ + andseq r4, r7, #104, 2 │ │ │ │ + andeq sl, r2, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 461f8 <__cxa_atexit@plt+0x3a430> │ │ │ │ - ldr lr, [pc, #60] @ 46210 <__cxa_atexit@plt+0x3a448> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3e364 <__cxa_atexit@plt+0x3259c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3e36c <__cxa_atexit@plt+0x325a4> │ │ │ │ + ldr lr, [pc, #116] @ 3e380 <__cxa_atexit@plt+0x325b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 3e384 <__cxa_atexit@plt+0x325bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #92] @ 3e388 <__cxa_atexit@plt+0x325c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #84] @ 3e38c <__cxa_atexit@plt+0x325c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 3e390 <__cxa_atexit@plt+0x325c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ + str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3e374 <__cxa_atexit@plt+0x325ac> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 46214 <__cxa_atexit@plt+0x3a44c> │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andseq r4, r7, #212 @ 0xd4 │ │ │ │ + strdeq r7, [ip, #71]! @ 0x47 │ │ │ │ + andseq r4, r7, #100, 4 @ 0x40000006 │ │ │ │ + andseq r4, r7, #168 @ 0xa8 │ │ │ │ + andeq sl, r2, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3e3b8 <__cxa_atexit@plt+0x325f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r6, #64, 6 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + andeq sl, r2, #20, 14 @ 0x500000 │ │ │ │ + andeq sl, r2, #208, 12 @ 0xd000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46260 <__cxa_atexit@plt+0x3a498> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 46278 <__cxa_atexit@plt+0x3a4b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 4627c <__cxa_atexit@plt+0x3a4b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r6, #200, 4 @ 0x8000000c │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r2, #180, 10 @ 0x2d000000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 46304 <__cxa_atexit@plt+0x3a53c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 46310 <__cxa_atexit@plt+0x3a548> │ │ │ │ - ldr lr, [pc, #108] @ 46320 <__cxa_atexit@plt+0x3a558> │ │ │ │ + bcc 3e418 <__cxa_atexit@plt+0x32650> │ │ │ │ + ldr lr, [pc, #68] @ 3e428 <__cxa_atexit@plt+0x32660> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 46324 <__cxa_atexit@plt+0x3a55c> │ │ │ │ + ldr r1, [pc, #64] @ 3e42c <__cxa_atexit@plt+0x32664> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 46328 <__cxa_atexit@plt+0x3a560> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 4632c <__cxa_atexit@plt+0x3a564> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #48] @ 3e430 <__cxa_atexit@plt+0x32668> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq sl, r2, #216, 12 @ 0xd800000 │ │ │ │ + andseq r4, r7, #204 @ 0xcc │ │ │ │ + andseq r3, r7, #236, 30 @ 0x3b0 │ │ │ │ + andeq sl, r2, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3e498 <__cxa_atexit@plt+0x326d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3e4a4 <__cxa_atexit@plt+0x326dc> │ │ │ │ + ldr r2, [pc, #76] @ 3e4b4 <__cxa_atexit@plt+0x326ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 3e4b8 <__cxa_atexit@plt+0x326f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 3e4bc <__cxa_atexit@plt+0x326f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq ip, r6, #48, 2 │ │ │ │ - andseq ip, r6, #144, 2 @ 0x24 │ │ │ │ - andseq ip, r6, #196, 2 @ 0x31 │ │ │ │ - andeq r0, r2, #12, 10 @ 0x3000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 463c0 <__cxa_atexit@plt+0x3a5f8> │ │ │ │ - ldr lr, [pc, #116] @ 463c8 <__cxa_atexit@plt+0x3a600> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 463b4 <__cxa_atexit@plt+0x3a5ec> │ │ │ │ - mov r7, r8 │ │ │ │ - b 463d8 <__cxa_atexit@plt+0x3a610> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andseq r3, r7, #120, 30 @ 0x1e0 │ │ │ │ + mvneq r7, fp, lsr #7 │ │ │ │ + andeq sl, r2, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3e528 <__cxa_atexit@plt+0x32760> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3e534 <__cxa_atexit@plt+0x3276c> │ │ │ │ + ldr r1, [pc, #80] @ 3e544 <__cxa_atexit@plt+0x3277c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 3e548 <__cxa_atexit@plt+0x32780> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 3e54c <__cxa_atexit@plt+0x32784> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ccd5ec <__cxa_atexit@plt+0x1cc1824> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r2, #116, 8 @ 0x74000000 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andseq r3, r7, #244, 28 @ 0xf40 │ │ │ │ + andseq r4, r7, #104, 2 │ │ │ │ + andseq r3, r7, #216, 28 @ 0xd80 │ │ │ │ + andeq sl, r2, #40, 10 @ 0xa000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3e604 <__cxa_atexit@plt+0x3283c> │ │ │ │ + ldr r3, [pc, #176] @ 3e620 <__cxa_atexit@plt+0x32858> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3e5b4 <__cxa_atexit@plt+0x327ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 464a8 <__cxa_atexit@plt+0x3a6e0> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 46444 <__cxa_atexit@plt+0x3a67c> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 46458 <__cxa_atexit@plt+0x3a690> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 464c0 <__cxa_atexit@plt+0x3a6f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3e60c <__cxa_atexit@plt+0x32844> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 3e5c0 <__cxa_atexit@plt+0x327f8> │ │ │ │ + ldr r8, [pc, #116] @ 3e624 <__cxa_atexit@plt+0x3285c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 464b8 <__cxa_atexit@plt+0x3a6f0> │ │ │ │ + ldr r2, [pc, #96] @ 3e628 <__cxa_atexit@plt+0x32860> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ 3e62c <__cxa_atexit@plt+0x32864> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 464bc <__cxa_atexit@plt+0x3a6f4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 46514 <__cxa_atexit@plt+0x3a74c> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r6, #208, 30 @ 0x340 │ │ │ │ - andseq fp, r6, #168, 30 @ 0x2a0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r2, #124, 6 @ 0xf0000001 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 464f8 <__cxa_atexit@plt+0x3a730> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 46514 <__cxa_atexit@plt+0x3a74c> │ │ │ │ - andseq fp, r6, #84, 30 @ 0x150 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r2, #56, 6 @ 0xe0000000 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 467c8 <__cxa_atexit@plt+0x3aa00> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r4, [r9, #19] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r4, [r9, #23] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - add r4, r7, sl │ │ │ │ - add fp, r4, r1 │ │ │ │ - sub r4, r0, sl │ │ │ │ - cmp r4, #1 │ │ │ │ - blt 465a4 <__cxa_atexit@plt+0x3a7dc> │ │ │ │ - add r3, r7, r1 │ │ │ │ - add ip, r3, sl │ │ │ │ - mov r3, #0 │ │ │ │ - ldrb lr, [ip, r3] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 46628 <__cxa_atexit@plt+0x3a860> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 46684 <__cxa_atexit@plt+0x3a8bc> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 466e0 <__cxa_atexit@plt+0x3a918> │ │ │ │ - sxtb r2, lr │ │ │ │ - cmn r2, #1 │ │ │ │ - ble 4673c <__cxa_atexit@plt+0x3a974> │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 46570 <__cxa_atexit@plt+0x3a7a8> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 467e0 <__cxa_atexit@plt+0x3aa18> │ │ │ │ - ldr lr, [pc, #584] @ 46840 <__cxa_atexit@plt+0x3aa78> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 3e630 <__cxa_atexit@plt+0x32868> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 467bc <__cxa_atexit@plt+0x3a9f4> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 4678c <__cxa_atexit@plt+0x3a9c4> │ │ │ │ - ldr r7, [pc, #440] @ 46838 <__cxa_atexit@plt+0x3aa70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 46810 <__cxa_atexit@plt+0x3aa48> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 4678c <__cxa_atexit@plt+0x3a9c4> │ │ │ │ - ldr r7, [pc, #352] @ 4683c <__cxa_atexit@plt+0x3aa74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 46810 <__cxa_atexit@plt+0x3aa48> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 4678c <__cxa_atexit@plt+0x3a9c4> │ │ │ │ - ldr r7, [pc, #248] @ 46830 <__cxa_atexit@plt+0x3aa68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 46810 <__cxa_atexit@plt+0x3aa48> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 46808 <__cxa_atexit@plt+0x3aa40> │ │ │ │ - ldr lr, [pc, #152] @ 4682c <__cxa_atexit@plt+0x3aa64> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 46aa4 <__cxa_atexit@plt+0x3acdc> │ │ │ │ - ldr r7, [pc, #120] @ 46848 <__cxa_atexit@plt+0x3aa80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 46844 <__cxa_atexit@plt+0x3aa7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #36] @ 46834 <__cxa_atexit@plt+0x3aa6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq fp, r6, #128, 26 @ 0x2000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andseq fp, r6, #28, 30 @ 0x70 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r2, #220, 14 @ 0x3700000 │ │ │ │ - andeq pc, r1, #244, 30 @ 0x3d0 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andseq r4, r7, #188 @ 0xbc │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + andseq r4, r7, #152 @ 0x98 │ │ │ │ + andseq r3, r7, #8, 28 @ 0x80 │ │ │ │ + andeq sl, r2, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 468a4 <__cxa_atexit@plt+0x3aadc> │ │ │ │ - ldr lr, [pc, #72] @ 468bc <__cxa_atexit@plt+0x3aaf4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ + bcc 3e6b8 <__cxa_atexit@plt+0x328f0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 3e678 <__cxa_atexit@plt+0x328b0> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [pc, #84] @ 3e6c4 <__cxa_atexit@plt+0x328fc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r2, [pc, #72] @ 3e6c8 <__cxa_atexit@plt+0x32900> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 3e6cc <__cxa_atexit@plt+0x32904> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 3e6d0 <__cxa_atexit@plt+0x32908> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 46aa4 <__cxa_atexit@plt+0x3acdc> │ │ │ │ - ldr r3, [pc, #20] @ 468c0 <__cxa_atexit@plt+0x3aaf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq fp, r6, #160, 24 @ 0xa000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq pc, r1, #124, 30 @ 0x1f0 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4691c <__cxa_atexit@plt+0x3ab54> │ │ │ │ - ldr lr, [pc, #68] @ 46934 <__cxa_atexit@plt+0x3ab6c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 46aa4 <__cxa_atexit@plt+0x3acdc> │ │ │ │ - ldr r3, [pc, #20] @ 46938 <__cxa_atexit@plt+0x3ab70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq fp, r6, #36, 24 @ 0x2400 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq pc, r1, #4, 30 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 46994 <__cxa_atexit@plt+0x3abcc> │ │ │ │ - ldr lr, [pc, #68] @ 469ac <__cxa_atexit@plt+0x3abe4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 46aa4 <__cxa_atexit@plt+0x3acdc> │ │ │ │ - ldr r3, [pc, #20] @ 469b0 <__cxa_atexit@plt+0x3abe8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq fp, r6, #172, 22 @ 0x2b000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq pc, r1, #140, 28 @ 0x8c0 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 46a0c <__cxa_atexit@plt+0x3ac44> │ │ │ │ - ldr lr, [pc, #68] @ 46a24 <__cxa_atexit@plt+0x3ac5c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 46aa4 <__cxa_atexit@plt+0x3acdc> │ │ │ │ - ldr r3, [pc, #20] @ 46a28 <__cxa_atexit@plt+0x3ac60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq fp, r6, #52, 22 @ 0xd000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq pc, r1, #20, 28 @ 0x140 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r3, r7, #252, 30 @ 0x3f0 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + andseq r3, r7, #224, 30 @ 0x380 │ │ │ │ + andseq r3, r7, #80, 26 @ 0x1400 │ │ │ │ + andeq sl, r2, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 46a84 <__cxa_atexit@plt+0x3acbc> │ │ │ │ - ldr lr, [pc, #68] @ 46a9c <__cxa_atexit@plt+0x3acd4> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3e758 <__cxa_atexit@plt+0x32990> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3e760 <__cxa_atexit@plt+0x32998> │ │ │ │ + ldr r1, [pc, #104] @ 3e774 <__cxa_atexit@plt+0x329ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ 3e778 <__cxa_atexit@plt+0x329b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 3e77c <__cxa_atexit@plt+0x329b4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + ldr r1, [pc, #72] @ 3e780 <__cxa_atexit@plt+0x329b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 46aa4 <__cxa_atexit@plt+0x3acdc> │ │ │ │ - ldr r3, [pc, #20] @ 46aa0 <__cxa_atexit@plt+0x3acd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq fp, r6, #188, 20 @ 0xbc000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 46b24 <__cxa_atexit@plt+0x3ad5c> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 46b50 <__cxa_atexit@plt+0x3ad88> │ │ │ │ - ldr lr, [pc, #144] @ 46b74 <__cxa_atexit@plt+0x3adac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 46b78 <__cxa_atexit@plt+0x3adb0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1ccd5ec <__cxa_atexit@plt+0x1cc1824> │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 46b6c <__cxa_atexit@plt+0x3ada4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ + b 3e768 <__cxa_atexit@plt+0x329a0> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r7, #220, 24 @ 0xdc00 │ │ │ │ + andseq r3, r7, #68, 30 @ 0x110 │ │ │ │ + andseq r3, r7, #188, 24 @ 0xbc00 │ │ │ │ + andseq r3, r7, #128, 26 @ 0x2000 │ │ │ │ + andeq sl, r2, #244, 4 @ 0x4000000f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3e85c <__cxa_atexit@plt+0x32a94> │ │ │ │ + ldr r3, [pc, #212] @ 3e878 <__cxa_atexit@plt+0x32ab0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46b48 <__cxa_atexit@plt+0x3ad80> │ │ │ │ - b 46b88 <__cxa_atexit@plt+0x3adc0> │ │ │ │ + beq 3e808 <__cxa_atexit@plt+0x32a40> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3e864 <__cxa_atexit@plt+0x32a9c> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + cmp r1, #39 @ 0x27 │ │ │ │ + bne 3e814 <__cxa_atexit@plt+0x32a4c> │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + ldr r2, [pc, #148] @ 3e87c <__cxa_atexit@plt+0x32ab4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #140] @ 3e880 <__cxa_atexit@plt+0x32ab8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r6, {r1, r2} │ │ │ │ + sub r9, r3, #22 │ │ │ │ + ldr r8, [pc, #128] @ 3e884 <__cxa_atexit@plt+0x32abc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 46b70 <__cxa_atexit@plt+0x3ada8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff2ac │ │ │ │ - andseq fp, r6, #104, 18 @ 0x1a0000 │ │ │ │ - andeq pc, r1, #196, 24 @ 0xc400 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 46c58 <__cxa_atexit@plt+0x3ae90> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 46cac <__cxa_atexit@plt+0x3aee4> │ │ │ │ - ldr r8, [pc, #312] @ 46ce4 <__cxa_atexit@plt+0x3af1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 46ce8 <__cxa_atexit@plt+0x3af20> │ │ │ │ + add r1, r6, #4 │ │ │ │ + ldr lr, [pc, #104] @ 3e888 <__cxa_atexit@plt+0x32ac0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 46cec <__cxa_atexit@plt+0x3af24> │ │ │ │ + ldr r0, [pc, #100] @ 3e88c <__cxa_atexit@plt+0x32ac4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #92] @ 3e890 <__cxa_atexit@plt+0x32ac8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 46cf0 <__cxa_atexit@plt+0x3af28> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 46cbc <__cxa_atexit@plt+0x3aef4> │ │ │ │ - ldr r2, [pc, #108] @ 46cdc <__cxa_atexit@plt+0x3af14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 46ce0 <__cxa_atexit@plt+0x3af18> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 46cd8 <__cxa_atexit@plt+0x3af10> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff120 │ │ │ │ - andseq fp, r6, #236, 14 @ 0x3b00000 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - andseq fp, r6, #32, 16 @ 0x200000 │ │ │ │ - andseq fp, r6, #248, 16 @ 0xf80000 │ │ │ │ - andeq pc, r1, #64, 22 @ 0x10000 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andseq r3, r7, #208, 24 @ 0xd000 │ │ │ │ + andseq r3, r7, #248, 22 @ 0x3e000 │ │ │ │ + andseq r3, r7, #104, 28 @ 0x680 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andseq r3, r7, #64, 28 @ 0x400 │ │ │ │ + andseq r3, r7, #184, 22 @ 0x2e000 │ │ │ │ + andeq sl, r2, #228, 2 @ 0x39 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46d54 <__cxa_atexit@plt+0x3af8c> │ │ │ │ - ldr r2, [pc, #80] @ 46d6c <__cxa_atexit@plt+0x3afa4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 46d70 <__cxa_atexit@plt+0x3afa8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 46d74 <__cxa_atexit@plt+0x3afac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff074 │ │ │ │ - andseq fp, r6, #64, 14 @ 0x1000000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, sl, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 3e93c <__cxa_atexit@plt+0x32b74> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + cmp r1, #39 @ 0x27 │ │ │ │ + bne 3e8f8 <__cxa_atexit@plt+0x32b30> │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r2, [pc, #120] @ 3e948 <__cxa_atexit@plt+0x32b80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #112] @ 3e94c <__cxa_atexit@plt+0x32b84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #22 │ │ │ │ + ldr r8, [pc, #96] @ 3e950 <__cxa_atexit@plt+0x32b88> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + add r1, r3, #4 │ │ │ │ + ldr lr, [pc, #80] @ 3e954 <__cxa_atexit@plt+0x32b8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ 3e958 <__cxa_atexit@plt+0x32b90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #68] @ 3e95c <__cxa_atexit@plt+0x32b94> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq pc, r1, #60, 18 @ 0xf0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 46e2c <__cxa_atexit@plt+0x3b064> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 46e14 <__cxa_atexit@plt+0x3b04c> │ │ │ │ - ldr r2, [pc, #120] @ 46e3c <__cxa_atexit@plt+0x3b074> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r3, r7, #232, 22 @ 0x3a000 │ │ │ │ + andseq r3, r7, #16, 22 @ 0x4000 │ │ │ │ + andseq r3, r7, #124, 26 @ 0x1f00 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + andseq r3, r7, #92, 26 @ 0x1700 │ │ │ │ + andseq r3, r7, #212, 20 @ 0xd4000 │ │ │ │ + andeq sl, r2, #24, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3e9c4 <__cxa_atexit@plt+0x32bfc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3e9d0 <__cxa_atexit@plt+0x32c08> │ │ │ │ + ldr r2, [pc, #76] @ 3e9e0 <__cxa_atexit@plt+0x32c18> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 46e20 <__cxa_atexit@plt+0x3b058> │ │ │ │ - ldr r1, [pc, #84] @ 46e40 <__cxa_atexit@plt+0x3b078> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 46e44 <__cxa_atexit@plt+0x3b07c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add r8, r0, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1ced00 <__cxa_atexit@plt+0x1c2f38> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #72] @ 3e9e4 <__cxa_atexit@plt+0x32c1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 3e9e8 <__cxa_atexit@plt+0x32c20> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 46e48 <__cxa_atexit@plt+0x3b080> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r2, #192, 2 @ 0x30 │ │ │ │ - andeq r0, r2, #132, 2 @ 0x21 │ │ │ │ - andeq pc, r1, #132, 16 @ 0x840000 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + andseq r3, r7, #76, 20 @ 0x4c000 │ │ │ │ + mvneq r6, r9, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 46e80 <__cxa_atexit@plt+0x3b0b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 46e84 <__cxa_atexit@plt+0x3b0bc> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3ea3c <__cxa_atexit@plt+0x32c74> │ │ │ │ + ldr r2, [pc, #60] @ 3ea44 <__cxa_atexit@plt+0x32c7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ea30 <__cxa_atexit@plt+0x32c68> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - add r8, r2, #3 │ │ │ │ - b 1ced00 <__cxa_atexit@plt+0x1c2f38> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r2, #76, 2 │ │ │ │ - andeq pc, r1, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #152] @ 46f34 <__cxa_atexit@plt+0x3b16c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - ands r3, r2, #3 │ │ │ │ - beq 46f10 <__cxa_atexit@plt+0x3b148> │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 46f1c <__cxa_atexit@plt+0x3b154> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #112] @ 46f38 <__cxa_atexit@plt+0x3b170> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 46f24 <__cxa_atexit@plt+0x3b15c> │ │ │ │ - ldr r1, [pc, #84] @ 46f3c <__cxa_atexit@plt+0x3b174> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 46f40 <__cxa_atexit@plt+0x3b178> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - add r8, r0, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ced00 <__cxa_atexit@plt+0x1c2f38> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r2, #196 @ 0xc4 │ │ │ │ - andeq pc, r1, #140, 14 @ 0x2300000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 46fc0 <__cxa_atexit@plt+0x3b1f8> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #96] @ 46fd8 <__cxa_atexit@plt+0x3b210> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 46fc8 <__cxa_atexit@plt+0x3b200> │ │ │ │ - ldr r1, [pc, #68] @ 46fdc <__cxa_atexit@plt+0x3b214> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 46fe0 <__cxa_atexit@plt+0x3b218> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - add r8, r0, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ced00 <__cxa_atexit@plt+0x1c2f38> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r2, #20 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 47778 <__cxa_atexit@plt+0x3b9b0> │ │ │ │ - andeq pc, r1, #72, 16 @ 0x480000 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 470a8 <__cxa_atexit@plt+0x3b2e0> │ │ │ │ - ldr r1, [pc, #184] @ 470c8 <__cxa_atexit@plt+0x3b300> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 470cc <__cxa_atexit@plt+0x3b304> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 47090 <__cxa_atexit@plt+0x3b2c8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 4709c <__cxa_atexit@plt+0x3b2d4> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 470b4 <__cxa_atexit@plt+0x3b2ec> │ │ │ │ - ldr r5, [pc, #116] @ 470d0 <__cxa_atexit@plt+0x3b308> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 470d4 <__cxa_atexit@plt+0x3b30c> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3eae8 <__cxa_atexit@plt+0x32d20> │ │ │ │ + ldr r2, [pc, #132] @ 3eb04 <__cxa_atexit@plt+0x32d3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3eadc <__cxa_atexit@plt+0x32d14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 3eaf0 <__cxa_atexit@plt+0x32d28> │ │ │ │ + ldr r3, [pc, #88] @ 3eb08 <__cxa_atexit@plt+0x32d40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 470d8 <__cxa_atexit@plt+0x3b310> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #72] @ 3eb0c <__cxa_atexit@plt+0x32d44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub sl, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq fp, r6, #200, 6 @ 0x20000003 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq fp, r6, #144, 6 @ 0x40000002 │ │ │ │ - andseq fp, r6, #140, 6 @ 0x30000002 │ │ │ │ - andeq pc, r1, #88, 14 @ 0x1600000 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r3, r7, #8, 20 @ 0x8000 │ │ │ │ + andseq r3, r7, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 4713c <__cxa_atexit@plt+0x3b374> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 4714c <__cxa_atexit@plt+0x3b384> │ │ │ │ - ldr r3, [pc, #76] @ 47160 <__cxa_atexit@plt+0x3b398> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 47164 <__cxa_atexit@plt+0x3b39c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 47168 <__cxa_atexit@plt+0x3b3a0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq fp, r6, #216, 4 @ 0x8000000d │ │ │ │ - andseq fp, r6, #220, 4 @ 0xc000000d │ │ │ │ - andeq pc, r1, #200, 12 @ 0xc800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4718c <__cxa_atexit@plt+0x3b3c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 471e0 <__cxa_atexit@plt+0x3b418> │ │ │ │ - ldr lr, [pc, #60] @ 471f8 <__cxa_atexit@plt+0x3b430> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 471fc <__cxa_atexit@plt+0x3b434> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq fp, r6, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47248 <__cxa_atexit@plt+0x3b480> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 47260 <__cxa_atexit@plt+0x3b498> │ │ │ │ + bcc 3eb60 <__cxa_atexit@plt+0x32d98> │ │ │ │ + ldr r2, [pc, #56] @ 3eb6c <__cxa_atexit@plt+0x32da4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [pc, #40] @ 3eb70 <__cxa_atexit@plt+0x32da8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 47264 <__cxa_atexit@plt+0x3b49c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq fp, r6, #224, 4 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq pc, r1, #204, 10 @ 0x33000000 │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r3, r7, #132, 18 @ 0x210000 │ │ │ │ + andseq r3, r7, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 47324 <__cxa_atexit@plt+0x3b55c> │ │ │ │ - ldr r1, [pc, #184] @ 47344 <__cxa_atexit@plt+0x3b57c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 47348 <__cxa_atexit@plt+0x3b580> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3ebd4 <__cxa_atexit@plt+0x32e0c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3ebe0 <__cxa_atexit@plt+0x32e18> │ │ │ │ + ldr r2, [pc, #76] @ 3ebf0 <__cxa_atexit@plt+0x32e28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 3ebf4 <__cxa_atexit@plt+0x32e2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4730c <__cxa_atexit@plt+0x3b544> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 47318 <__cxa_atexit@plt+0x3b550> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 47330 <__cxa_atexit@plt+0x3b568> │ │ │ │ - ldr r5, [pc, #116] @ 4734c <__cxa_atexit@plt+0x3b584> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 47350 <__cxa_atexit@plt+0x3b588> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 47354 <__cxa_atexit@plt+0x3b58c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 3ebf8 <__cxa_atexit@plt+0x32e30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andseq r3, r7, #60, 16 @ 0x3c0000 │ │ │ │ + mvneq r6, r5, ror ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3ec4c <__cxa_atexit@plt+0x32e84> │ │ │ │ + ldr r2, [pc, #60] @ 3ec54 <__cxa_atexit@plt+0x32e8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ec40 <__cxa_atexit@plt+0x32e78> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq fp, r6, #76, 2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq fp, r6, #20, 2 │ │ │ │ - andseq fp, r6, #16, 2 │ │ │ │ - andeq pc, r1, #220, 8 @ 0xdc000000 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 473b8 <__cxa_atexit@plt+0x3b5f0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 473c8 <__cxa_atexit@plt+0x3b600> │ │ │ │ - ldr r3, [pc, #76] @ 473dc <__cxa_atexit@plt+0x3b614> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 473e0 <__cxa_atexit@plt+0x3b618> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3ecf8 <__cxa_atexit@plt+0x32f30> │ │ │ │ + ldr r2, [pc, #132] @ 3ed14 <__cxa_atexit@plt+0x32f4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ecec <__cxa_atexit@plt+0x32f24> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 3ed00 <__cxa_atexit@plt+0x32f38> │ │ │ │ + ldr r3, [pc, #88] @ 3ed18 <__cxa_atexit@plt+0x32f50> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #72] @ 3ed1c <__cxa_atexit@plt+0x32f54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 473e4 <__cxa_atexit@plt+0x3b61c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub sl, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq fp, r6, #92 @ 0x5c │ │ │ │ - andseq fp, r6, #96 @ 0x60 │ │ │ │ - andeq pc, r1, #76, 8 @ 0x4c000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 47408 <__cxa_atexit@plt+0x3b640> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4745c <__cxa_atexit@plt+0x3b694> │ │ │ │ - ldr lr, [pc, #60] @ 47474 <__cxa_atexit@plt+0x3b6ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 47478 <__cxa_atexit@plt+0x3b6b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq fp, r6, #220 @ 0xdc │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r3, r7, #248, 14 @ 0x3e00000 │ │ │ │ + andseq r3, r7, #24, 14 @ 0x600000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 474c4 <__cxa_atexit@plt+0x3b6fc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 474dc <__cxa_atexit@plt+0x3b714> │ │ │ │ + bcc 3ed70 <__cxa_atexit@plt+0x32fa8> │ │ │ │ + ldr r2, [pc, #56] @ 3ed7c <__cxa_atexit@plt+0x32fb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [pc, #40] @ 3ed80 <__cxa_atexit@plt+0x32fb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 474e0 <__cxa_atexit@plt+0x3b718> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq fp, r6, #100 @ 0x64 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq pc, r1, #80, 6 @ 0x40000001 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r3, r7, #116, 14 @ 0x1d00000 │ │ │ │ + andseq r3, r7, #148, 12 @ 0x9400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47568 <__cxa_atexit@plt+0x3b7a0> │ │ │ │ + bhi 3ede4 <__cxa_atexit@plt+0x3301c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3edf0 <__cxa_atexit@plt+0x33028> │ │ │ │ + ldr r2, [pc, #76] @ 3ee00 <__cxa_atexit@plt+0x33038> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 3ee04 <__cxa_atexit@plt+0x3303c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 3ee08 <__cxa_atexit@plt+0x33040> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andseq r3, r7, #44, 12 @ 0x2c00000 │ │ │ │ + mvneq r6, r0, ror sl │ │ │ │ + andeq r9, r2, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3ee74 <__cxa_atexit@plt+0x330ac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 47574 <__cxa_atexit@plt+0x3b7ac> │ │ │ │ - ldr lr, [pc, #108] @ 47584 <__cxa_atexit@plt+0x3b7bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 47588 <__cxa_atexit@plt+0x3b7c0> │ │ │ │ + bcc 3ee80 <__cxa_atexit@plt+0x330b8> │ │ │ │ + ldr r1, [pc, #80] @ 3ee90 <__cxa_atexit@plt+0x330c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 4758c <__cxa_atexit@plt+0x3b7c4> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 3ee94 <__cxa_atexit@plt+0x330cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 47590 <__cxa_atexit@plt+0x3b7c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 3ee98 <__cxa_atexit@plt+0x330d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq sl, r6, #204, 28 @ 0xcc0 │ │ │ │ - andseq sl, r6, #44, 30 @ 0xb0 │ │ │ │ - andseq sl, r6, #96, 30 @ 0x180 │ │ │ │ - andeq pc, r1, #168, 4 @ 0x8000000a │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 47624 <__cxa_atexit@plt+0x3b85c> │ │ │ │ - ldr lr, [pc, #116] @ 4762c <__cxa_atexit@plt+0x3b864> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 47618 <__cxa_atexit@plt+0x3b850> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4763c <__cxa_atexit@plt+0x3b874> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andseq r3, r7, #168, 10 @ 0x2a000000 │ │ │ │ + andseq r3, r7, #80, 14 @ 0x1400000 │ │ │ │ + andseq r3, r7, #140, 10 @ 0x23000000 │ │ │ │ + andeq r9, r2, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3ef20 <__cxa_atexit@plt+0x33158> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3ef28 <__cxa_atexit@plt+0x33160> │ │ │ │ + ldr r1, [pc, #104] @ 3ef3c <__cxa_atexit@plt+0x33174> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ 3ef40 <__cxa_atexit@plt+0x33178> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 3ef44 <__cxa_atexit@plt+0x3317c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 3ef48 <__cxa_atexit@plt+0x33180> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ef30 <__cxa_atexit@plt+0x33168> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r7, #20, 10 @ 0x5000000 │ │ │ │ + andseq r3, r7, #176, 12 @ 0xb000000 │ │ │ │ + andseq r3, r7, #244, 8 @ 0xf4000000 │ │ │ │ + andseq r3, r7, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r9, r2, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3efd4 <__cxa_atexit@plt+0x3320c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3efdc <__cxa_atexit@plt+0x33214> │ │ │ │ + ldr r1, [pc, #108] @ 3eff0 <__cxa_atexit@plt+0x33228> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 3eff4 <__cxa_atexit@plt+0x3322c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ 3eff8 <__cxa_atexit@plt+0x33230> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 3effc <__cxa_atexit@plt+0x33234> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 3f000 <__cxa_atexit@plt+0x33238> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3efe4 <__cxa_atexit@plt+0x3321c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andseq r3, r7, #92, 8 @ 0x5c000000 │ │ │ │ + mvneq r6, r8, lsr #17 │ │ │ │ + andseq r3, r7, #240, 10 @ 0x3c000000 │ │ │ │ + andseq r3, r7, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3f048 <__cxa_atexit@plt+0x33280> │ │ │ │ + ldr r7, [pc, #52] @ 3f058 <__cxa_atexit@plt+0x33290> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 3f03c <__cxa_atexit@plt+0x33274> │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f06c <__cxa_atexit@plt+0x332a4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 3f05c <__cxa_atexit@plt+0x33294> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq pc, r1, #16, 4 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r9, r2, #68, 20 @ 0x44000 │ │ │ │ + andeq r9, r2, #44, 20 @ 0x2c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4770c <__cxa_atexit@plt+0x3b944> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 476a8 <__cxa_atexit@plt+0x3b8e0> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 476bc <__cxa_atexit@plt+0x3b8f4> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 47724 <__cxa_atexit@plt+0x3b95c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 3f108 <__cxa_atexit@plt+0x33340> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 3f16c <__cxa_atexit@plt+0x333a4> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #4 │ │ │ │ + bhi 3f394 <__cxa_atexit@plt+0x335cc> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #5 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + ldr r1, [pc, #1148] @ 3f544 <__cxa_atexit@plt+0x3377c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f414 <__cxa_atexit@plt+0x3364c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3f4e0 <__cxa_atexit@plt+0x33718> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 3f49c <__cxa_atexit@plt+0x336d4> │ │ │ │ + ldr lr, [pc, #1100] @ 3f550 <__cxa_atexit@plt+0x33788> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 3f3d8 <__cxa_atexit@plt+0x33610> │ │ │ │ + ldr r1, [pc, #1028] @ 3f514 <__cxa_atexit@plt+0x3374c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f414 <__cxa_atexit@plt+0x3364c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3f4e0 <__cxa_atexit@plt+0x33718> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 3f210 <__cxa_atexit@plt+0x33448> │ │ │ │ + ldr lr, [pc, #980] @ 3f520 <__cxa_atexit@plt+0x33758> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #976] @ 3f524 <__cxa_atexit@plt+0x3375c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #968] @ 3f528 <__cxa_atexit@plt+0x33760> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + b 3f3f4 <__cxa_atexit@plt+0x3362c> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #904] @ 3f504 <__cxa_atexit@plt+0x3373c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f204 <__cxa_atexit@plt+0x3343c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3f4f0 <__cxa_atexit@plt+0x33728> │ │ │ │ + add lr, r5, #12 │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + add sl, r6, #4 │ │ │ │ + cmp r5, #10 │ │ │ │ + ble 3f230 <__cxa_atexit@plt+0x33468> │ │ │ │ + ldr r8, [pc, #828] @ 3f508 <__cxa_atexit@plt+0x33740> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #824] @ 3f50c <__cxa_atexit@plt+0x33744> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r5, [pc, #816] @ 3f510 <__cxa_atexit@plt+0x33748> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add r2, r6, #16 │ │ │ │ + stm r2, {r0, r1, r5, r7, sl} │ │ │ │ + ldr r0, [lr] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #764] @ 3f518 <__cxa_atexit@plt+0x33750> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #760] @ 3f51c <__cxa_atexit@plt+0x33754> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + b 3f4d0 <__cxa_atexit@plt+0x33708> │ │ │ │ + ldr ip, [pc, #840] @ 3f580 <__cxa_atexit@plt+0x337b8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r5, [pc, #836] @ 3f584 <__cxa_atexit@plt+0x337bc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r8, [pc, #828] @ 3f588 <__cxa_atexit@plt+0x337c0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add r2, r6, #16 │ │ │ │ + stm r2, {r0, r1, r8} │ │ │ │ + str r5, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + str ip, [r6, #4] │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r8, [pc, #792] @ 3f58c <__cxa_atexit@plt+0x337c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r8, [pc, #764] @ 3f57c <__cxa_atexit@plt+0x337b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r1, [pc, #708] @ 3f55c <__cxa_atexit@plt+0x33794> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f414 <__cxa_atexit@plt+0x3364c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3f4e0 <__cxa_atexit@plt+0x33718> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 3f43c <__cxa_atexit@plt+0x33674> │ │ │ │ + ldr lr, [pc, #660] @ 3f568 <__cxa_atexit@plt+0x337a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 3f3d8 <__cxa_atexit@plt+0x33610> │ │ │ │ + ldr r2, [pc, #652] @ 3f56c <__cxa_atexit@plt+0x337a4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f414 <__cxa_atexit@plt+0x3364c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3f4e0 <__cxa_atexit@plt+0x33718> │ │ │ │ + add r2, r5, #12 │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + add lr, r6, #4 │ │ │ │ + cmp r5, #10 │ │ │ │ + ble 3f454 <__cxa_atexit@plt+0x3368c> │ │ │ │ + ldr r8, [pc, #584] @ 3f570 <__cxa_atexit@plt+0x337a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #580] @ 3f574 <__cxa_atexit@plt+0x337ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r5, [pc, #572] @ 3f578 <__cxa_atexit@plt+0x337b0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r1, r6, #16 │ │ │ │ + stm r1, {r0, r5, r7, lr} │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f1f8 <__cxa_atexit@plt+0x33430> │ │ │ │ + ldr r2, [pc, #500] @ 3f554 <__cxa_atexit@plt+0x3378c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f41c <__cxa_atexit@plt+0x33654> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + cmp r7, #10 │ │ │ │ + ble 3f428 <__cxa_atexit@plt+0x33660> │ │ │ │ + ldr r7, [pc, #464] @ 3f558 <__cxa_atexit@plt+0x33790> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #400] @ 3f52c <__cxa_atexit@plt+0x33764> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f414 <__cxa_atexit@plt+0x3364c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3f4e0 <__cxa_atexit@plt+0x33718> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 3f4b4 <__cxa_atexit@plt+0x336ec> │ │ │ │ + ldr lr, [pc, #352] @ 3f538 <__cxa_atexit@plt+0x33770> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #348] @ 3f53c <__cxa_atexit@plt+0x33774> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #340] @ 3f540 <__cxa_atexit@plt+0x33778> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 4771c <__cxa_atexit@plt+0x3b954> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #352] @ 3f590 <__cxa_atexit@plt+0x337c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #348] @ 3f594 <__cxa_atexit@plt+0x337cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #280] @ 3f560 <__cxa_atexit@plt+0x33798> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #276] @ 3f564 <__cxa_atexit@plt+0x3379c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3f4c8 <__cxa_atexit@plt+0x33700> │ │ │ │ + ldr sl, [pc, #316] @ 3f598 <__cxa_atexit@plt+0x337d0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #312] @ 3f59c <__cxa_atexit@plt+0x337d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r5, [pc, #308] @ 3f5a0 <__cxa_atexit@plt+0x337d8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr ip, [pc, #300] @ 3f5a4 <__cxa_atexit@plt+0x337dc> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 47720 <__cxa_atexit@plt+0x3b958> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #160] @ 3f548 <__cxa_atexit@plt+0x33780> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #156] @ 3f54c <__cxa_atexit@plt+0x33784> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3f4c8 <__cxa_atexit@plt+0x33700> │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #112] @ 3f530 <__cxa_atexit@plt+0x33768> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #108] @ 3f534 <__cxa_atexit@plt+0x3376c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 47778 <__cxa_atexit@plt+0x3b9b0> │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r6, #108, 26 @ 0x1b00 │ │ │ │ - andseq sl, r6, #68, 26 @ 0x1100 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq pc, r1, #24, 2 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, ror #16 │ │ │ │ + @ instruction: 0xfffff110 │ │ │ │ + andseq r3, r7, #232, 4 @ 0x8000000e │ │ │ │ + andseq r3, r7, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r0, ip, lsl #16 │ │ │ │ + @ instruction: 0xfffff180 │ │ │ │ + mvneq r6, fp, lsl #12 │ │ │ │ + @ instruction: 0xfffff2f0 │ │ │ │ + andseq r3, r7, #104, 6 @ 0xa0000001 │ │ │ │ + andseq r3, r7, #140, 4 @ 0xc0000008 │ │ │ │ + @ instruction: 0x000004bc │ │ │ │ + @ instruction: 0xfffff098 │ │ │ │ + mvneq r6, r1, ror #6 │ │ │ │ + @ instruction: 0xfffff590 │ │ │ │ + andseq r3, r7, #220 @ 0xdc │ │ │ │ + andseq r3, r7, #0 │ │ │ │ + andeq r0, r0, ip, asr #13 │ │ │ │ + @ instruction: 0xfffff548 │ │ │ │ + mvneq r6, r5, lsl #7 │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r9, r2, #196, 12 @ 0xc400000 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff7b8 │ │ │ │ + strdeq r6, [ip, #48]! @ 0x30 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + andseq r3, r7, #140, 2 @ 0x23 │ │ │ │ + andseq r3, r7, #176 @ 0xb0 │ │ │ │ + mvneq r6, ip, lsl #17 │ │ │ │ + @ instruction: 0xffffee74 │ │ │ │ + andseq r3, r7, #92, 6 @ 0x70000001 │ │ │ │ + andseq r3, r7, #160, 2 @ 0x28 │ │ │ │ + mvneq r6, pc, lsr #11 │ │ │ │ + andeq r9, r2, #12, 12 @ 0xc00000 │ │ │ │ + andeq r9, r2, #4, 12 @ 0x400000 │ │ │ │ + @ instruction: 0xfffff9b8 │ │ │ │ + mvneq r6, r4, ror #7 │ │ │ │ + andseq r3, r7, #48, 2 │ │ │ │ + andseq r2, r7, #116, 30 @ 0x1d0 │ │ │ │ + andeq r9, r2, #196, 8 @ 0xc4000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 4775c <__cxa_atexit@plt+0x3b994> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 47778 <__cxa_atexit@plt+0x3b9b0> │ │ │ │ - andseq sl, r6, #240, 24 @ 0xf000 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq pc, r1, #212 @ 0xd4 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 47900 <__cxa_atexit@plt+0x3bb38> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r2, [r9, #19] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r9, #23] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, lr, sl │ │ │ │ - add fp, r2, r1 │ │ │ │ - sub r3, r0, sl │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 477f0 <__cxa_atexit@plt+0x3ba28> │ │ │ │ - add r2, lr, r1 │ │ │ │ - add r4, r2, sl │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb ip, [r4, r2] │ │ │ │ - sub r7, ip, #48 @ 0x30 │ │ │ │ - cmp r7, #10 │ │ │ │ - bcs 47874 <__cxa_atexit@plt+0x3baac> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc 3f65c <__cxa_atexit@plt+0x33894> │ │ │ │ + add r5, r2, #12 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldmib r2, {r0, r1} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 3f61c <__cxa_atexit@plt+0x33854> │ │ │ │ + ldr r8, [pc, #124] @ 3f66c <__cxa_atexit@plt+0x338a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #120] @ 3f670 <__cxa_atexit@plt+0x338a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #112] @ 3f674 <__cxa_atexit@plt+0x338ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr sl, [pc, #84] @ 3f678 <__cxa_atexit@plt+0x338b0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #80] @ 3f67c <__cxa_atexit@plt+0x338b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #76] @ 3f680 <__cxa_atexit@plt+0x338b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 477d4 <__cxa_atexit@plt+0x3ba0c> │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 47918 <__cxa_atexit@plt+0x3bb50> │ │ │ │ - ldr lr, [pc, #296] @ 4796c <__cxa_atexit@plt+0x3bba4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r2 │ │ │ │ - b 478f4 <__cxa_atexit@plt+0x3bb2c> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr ip, [pc, #68] @ 3f684 <__cxa_atexit@plt+0x338bc> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r8, r1 │ │ │ │ - bcc 47940 <__cxa_atexit@plt+0x3bb78> │ │ │ │ - ldr lr, [pc, #152] @ 47964 <__cxa_atexit@plt+0x3bb9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + andseq r2, r7, #196, 28 @ 0xc40 │ │ │ │ + andseq r2, r7, #232, 26 @ 0x3a00 │ │ │ │ + @ instruction: 0xfffff7f0 │ │ │ │ + mvneq r6, ip, lsl r2 │ │ │ │ + andseq r2, r7, #104, 30 @ 0x1a0 │ │ │ │ + andseq r2, r7, #172, 26 @ 0x2b00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3f724 <__cxa_atexit@plt+0x3395c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 3f6f8 <__cxa_atexit@plt+0x33930> │ │ │ │ + ldr lr, [pc, #116] @ 3f734 <__cxa_atexit@plt+0x3396c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 3f738 <__cxa_atexit@plt+0x33970> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #104] @ 3f73c <__cxa_atexit@plt+0x33974> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 47a68 <__cxa_atexit@plt+0x3bca0> │ │ │ │ - ldr r7, [pc, #108] @ 47974 <__cxa_atexit@plt+0x3bbac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 47970 <__cxa_atexit@plt+0x3bba8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #32] @ 47968 <__cxa_atexit@plt+0x3bba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #60] @ 3f740 <__cxa_atexit@plt+0x33978> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #56] @ 3f744 <__cxa_atexit@plt+0x3397c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r6, #72, 24 @ 0x4800 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq sl, r6, #208, 24 @ 0xd000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq pc, r1, #184, 12 @ 0xb800000 │ │ │ │ - andeq lr, r1, #200, 28 @ 0xc80 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 479d0 <__cxa_atexit@plt+0x3bc08> │ │ │ │ - ldr lr, [pc, #72] @ 479e8 <__cxa_atexit@plt+0x3bc20> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 47a68 <__cxa_atexit@plt+0x3bca0> │ │ │ │ - ldr r3, [pc, #20] @ 479ec <__cxa_atexit@plt+0x3bc24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r6, #116, 22 @ 0x1d000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq lr, r1, #80, 28 @ 0x500 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff6c8 │ │ │ │ + andseq r2, r7, #244, 26 @ 0x3d00 │ │ │ │ + andseq r2, r7, #24, 26 @ 0x600 │ │ │ │ + @ instruction: 0xfffff4fc │ │ │ │ + mvneq r6, r4, lsr r1 │ │ │ │ + andeq r9, r2, #20, 6 @ 0x50000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 47a48 <__cxa_atexit@plt+0x3bc80> │ │ │ │ - ldr lr, [pc, #68] @ 47a60 <__cxa_atexit@plt+0x3bc98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ + ldr r1, [pc, #44] @ 3f788 <__cxa_atexit@plt+0x339c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #36] @ 3f78c <__cxa_atexit@plt+0x339c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 47a68 <__cxa_atexit@plt+0x3bca0> │ │ │ │ - ldr r3, [pc, #20] @ 47a64 <__cxa_atexit@plt+0x3bc9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r6, #248, 20 @ 0xf8000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 47ae8 <__cxa_atexit@plt+0x3bd20> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ + cmp r7, #10 │ │ │ │ + mov r3, r1 │ │ │ │ + movgt r3, r5 │ │ │ │ + ldr r0, [r3] │ │ │ │ + addgt r1, r2, #2 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r9, r2, #224, 4 │ │ │ │ + andeq r9, r2, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47b14 <__cxa_atexit@plt+0x3bd4c> │ │ │ │ - ldr lr, [pc, #144] @ 47b38 <__cxa_atexit@plt+0x3bd70> │ │ │ │ + bcc 3f82c <__cxa_atexit@plt+0x33a64> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 3f800 <__cxa_atexit@plt+0x33a38> │ │ │ │ + ldr lr, [pc, #116] @ 3f83c <__cxa_atexit@plt+0x33a74> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 47b3c <__cxa_atexit@plt+0x3bd74> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + ldr r0, [pc, #112] @ 3f840 <__cxa_atexit@plt+0x33a78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #104] @ 3f844 <__cxa_atexit@plt+0x33a7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 47b30 <__cxa_atexit@plt+0x3bd68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 47b0c <__cxa_atexit@plt+0x3bd44> │ │ │ │ - b 47b4c <__cxa_atexit@plt+0x3bd84> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 47b34 <__cxa_atexit@plt+0x3bd6c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #60] @ 3f848 <__cxa_atexit@plt+0x33a80> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #56] @ 3f84c <__cxa_atexit@plt+0x33a84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff54c │ │ │ │ - andseq sl, r6, #164, 18 @ 0x290000 │ │ │ │ - andeq lr, r1, #0, 26 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff3b0 │ │ │ │ + andseq r2, r7, #236, 24 @ 0xec00 │ │ │ │ + andseq r2, r7, #16, 24 @ 0x1000 │ │ │ │ + @ instruction: 0xfffff1e4 │ │ │ │ + mvneq r6, r1, lsr #32 │ │ │ │ + andeq r9, r2, #40, 4 @ 0x80000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 47c1c <__cxa_atexit@plt+0x3be54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47c70 <__cxa_atexit@plt+0x3bea8> │ │ │ │ - ldr r8, [pc, #312] @ 47ca8 <__cxa_atexit@plt+0x3bee0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 47cac <__cxa_atexit@plt+0x3bee4> │ │ │ │ + bcc 3f8f0 <__cxa_atexit@plt+0x33b28> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 3f8c4 <__cxa_atexit@plt+0x33afc> │ │ │ │ + ldr lr, [pc, #116] @ 3f900 <__cxa_atexit@plt+0x33b38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 47cb0 <__cxa_atexit@plt+0x3bee8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 47cb4 <__cxa_atexit@plt+0x3beec> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r0, [pc, #112] @ 3f904 <__cxa_atexit@plt+0x33b3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #104] @ 3f908 <__cxa_atexit@plt+0x33b40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #60] @ 3f90c <__cxa_atexit@plt+0x33b44> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #56] @ 3f910 <__cxa_atexit@plt+0x33b48> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff0dc │ │ │ │ + andseq r2, r7, #40, 24 @ 0x2800 │ │ │ │ + andseq r2, r7, #76, 22 @ 0x13000 │ │ │ │ + @ instruction: 0xffffec88 │ │ │ │ + mvneq r5, r1, asr pc │ │ │ │ + andeq r9, r2, #120, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 47c80 <__cxa_atexit@plt+0x3beb8> │ │ │ │ - ldr r2, [pc, #108] @ 47ca0 <__cxa_atexit@plt+0x3bed8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 47ca4 <__cxa_atexit@plt+0x3bedc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ + bcc 3f9b0 <__cxa_atexit@plt+0x33be8> │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 3f984 <__cxa_atexit@plt+0x33bbc> │ │ │ │ + ldr lr, [pc, #116] @ 3f9c0 <__cxa_atexit@plt+0x33bf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 3f9c4 <__cxa_atexit@plt+0x33bfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #104] @ 3f9c8 <__cxa_atexit@plt+0x33c00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #60] @ 3f9cc <__cxa_atexit@plt+0x33c04> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #56] @ 3f9d0 <__cxa_atexit@plt+0x33c08> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 47c9c <__cxa_atexit@plt+0x3bed4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff3c0 │ │ │ │ - andseq sl, r6, #40, 16 @ 0x280000 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq sl, r6, #92, 16 @ 0x5c0000 │ │ │ │ - andseq sl, r6, #52, 18 @ 0xd0000 │ │ │ │ - andeq lr, r1, #124, 22 @ 0x1f000 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffeaf0 │ │ │ │ + andseq r2, r7, #104, 22 @ 0x1a000 │ │ │ │ + andseq r2, r7, #140, 20 @ 0x8c000 │ │ │ │ + @ instruction: 0xffffea0c │ │ │ │ + stlexheq r5, r7, [ip] │ │ │ │ + andeq r9, r2, #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 47d18 <__cxa_atexit@plt+0x3bf50> │ │ │ │ - ldr r2, [pc, #80] @ 47d30 <__cxa_atexit@plt+0x3bf68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 47d34 <__cxa_atexit@plt+0x3bf6c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc 3fa9c <__cxa_atexit@plt+0x33cd4> │ │ │ │ + add r5, r2, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr lr, [r2, #4] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add sl, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 3fa58 <__cxa_atexit@plt+0x33c90> │ │ │ │ + ldr r8, [pc, #136] @ 3faac <__cxa_atexit@plt+0x33ce4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #132] @ 3fab0 <__cxa_atexit@plt+0x33ce8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #124] @ 3fab4 <__cxa_atexit@plt+0x33cec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 47d38 <__cxa_atexit@plt+0x3bf70> │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r2, r7, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr ip, [pc, #88] @ 3fab8 <__cxa_atexit@plt+0x33cf0> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #84] @ 3fabc <__cxa_atexit@plt+0x33cf4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r8, [pc, #76] @ 3fac0 <__cxa_atexit@plt+0x33cf8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + ldr r8, [pc, #44] @ 3fac4 <__cxa_atexit@plt+0x33cfc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffe8b8 │ │ │ │ + andseq r2, r7, #144, 20 @ 0x90000 │ │ │ │ + andseq r2, r7, #180, 18 @ 0x2d0000 │ │ │ │ + @ instruction: 0xffffe64c │ │ │ │ + andseq r2, r7, #52, 22 @ 0xd000 │ │ │ │ + andseq r2, r7, #120, 18 @ 0x1e0000 │ │ │ │ + mvneq r5, fp, lsl #27 │ │ │ │ + andeq r8, r2, #192, 30 @ 0x300 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3fb8c <__cxa_atexit@plt+0x33dc4> │ │ │ │ + ldr r3, [pc, #204] @ 3fbb8 <__cxa_atexit@plt+0x33df0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff314 │ │ │ │ - andseq sl, r6, #124, 14 @ 0x1f00000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 484a4 <__cxa_atexit@plt+0x3c6dc> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r1 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 47e2c <__cxa_atexit@plt+0x3c064> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3fb7c <__cxa_atexit@plt+0x33db4> │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r2, r0, r9 │ │ │ │ - sub r8, r2, r1 │ │ │ │ - cmp r9, r8 │ │ │ │ - bcs 47ddc <__cxa_atexit@plt+0x3c014> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - ldr ip, [pc, #208] @ 47e58 <__cxa_atexit@plt+0x3c090> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr sl, [pc, #204] @ 47e5c <__cxa_atexit@plt+0x3c094> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r9 │ │ │ │ - b 47da8 <__cxa_atexit@plt+0x3bfe0> │ │ │ │ - mov r3, r1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ - beq 47de4 <__cxa_atexit@plt+0x3c01c> │ │ │ │ - add r1, ip, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 47d98 <__cxa_atexit@plt+0x3bfd0> │ │ │ │ - ldrb r3, [r2] │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ - beq 47dd4 <__cxa_atexit@plt+0x3c00c> │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ - mov r3, r1 │ │ │ │ - bne 47d9c <__cxa_atexit@plt+0x3bfd4> │ │ │ │ - b 47dec <__cxa_atexit@plt+0x3c024> │ │ │ │ - add r3, sl, #2 │ │ │ │ - b 47d9c <__cxa_atexit@plt+0x3bfd4> │ │ │ │ - mov r2, r9 │ │ │ │ - b 47df0 <__cxa_atexit@plt+0x3c028> │ │ │ │ - mov r2, r8 │ │ │ │ - b 47df0 <__cxa_atexit@plt+0x3c028> │ │ │ │ - add r3, ip, #1 │ │ │ │ - sub r0, r2, r9 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 47e34 <__cxa_atexit@plt+0x3c06c> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3fb9c <__cxa_atexit@plt+0x33dd4> │ │ │ │ + ldr r7, [pc, #164] @ 3fbc4 <__cxa_atexit@plt+0x33dfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 47e60 <__cxa_atexit@plt+0x3c098> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #18 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #144] @ 3fbc8 <__cxa_atexit@plt+0x33e00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #136] @ 3fbcc <__cxa_atexit@plt+0x33e04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #132] @ 3fbd0 <__cxa_atexit@plt+0x33e08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 3fbc0 <__cxa_atexit@plt+0x33df8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #24] @ 47e54 <__cxa_atexit@plt+0x3c08c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #12 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andseq sl, r6, #148, 12 @ 0x9400000 │ │ │ │ - andseq sl, r6, #132, 12 @ 0x8400000 │ │ │ │ - andseq sl, r6, #12, 14 @ 0x300000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #24] @ 3fbbc <__cxa_atexit@plt+0x33df4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r8, r2, #232, 28 @ 0xe80 │ │ │ │ + andeq r8, r2, #32, 30 @ 0x80 │ │ │ │ + @ instruction: 0xffffe3c4 │ │ │ │ + andseq r2, r7, #132, 18 @ 0x210000 │ │ │ │ + andseq r2, r7, #168, 16 @ 0xa80000 │ │ │ │ + andseq r2, r7, #80, 20 @ 0x50000 │ │ │ │ + andeq r8, r2, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 47ea0 <__cxa_atexit@plt+0x3c0d8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 47eb8 <__cxa_atexit@plt+0x3c0f0> │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r6, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 3fc68 <__cxa_atexit@plt+0x33ea0> │ │ │ │ + ldr r7, [pc, #112] @ 3fc80 <__cxa_atexit@plt+0x33eb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #18 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #92] @ 3fc84 <__cxa_atexit@plt+0x33ebc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #84] @ 3fc88 <__cxa_atexit@plt+0x33ec0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #80] @ 3fc8c <__cxa_atexit@plt+0x33ec4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 3fc90 <__cxa_atexit@plt+0x33ec8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe2d4 │ │ │ │ + andseq r2, r7, #148, 16 @ 0x940000 │ │ │ │ + andseq r2, r7, #184, 14 @ 0x2e00000 │ │ │ │ + andseq r2, r7, #96, 18 @ 0x180000 │ │ │ │ + andeq r8, r2, #28, 28 @ 0x1c0 │ │ │ │ + andeq r8, r2, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3fcf0 <__cxa_atexit@plt+0x33f28> │ │ │ │ + ldr r7, [pc, #76] @ 3fd0c <__cxa_atexit@plt+0x33f44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #68] @ 3fd10 <__cxa_atexit@plt+0x33f48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 3fce4 <__cxa_atexit@plt+0x33f1c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f06c <__cxa_atexit@plt+0x332a4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 47ebc <__cxa_atexit@plt+0x3c0f4> │ │ │ │ + ldr r7, [pc, #28] @ 3fd14 <__cxa_atexit@plt+0x33f4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #24] @ 3fd18 <__cxa_atexit@plt+0x33f50> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff3a8 │ │ │ │ + andseq r2, r7, #108, 14 @ 0x1b00000 │ │ │ │ + andeq r8, r2, #156, 26 @ 0x2700 │ │ │ │ + andseq r2, r7, #56, 14 @ 0xe00000 │ │ │ │ + andeq r8, r2, #148, 26 @ 0x2500 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 3fd44 <__cxa_atexit@plt+0x33f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r6, #148, 12 @ 0x9400000 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq lr, r1, #116, 18 @ 0x1d0000 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + andeq r8, r2, #128, 26 @ 0x2000 │ │ │ │ + andeq r8, r2, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47fa8 <__cxa_atexit@plt+0x3c1e0> │ │ │ │ - ldr lr, [pc, #228] @ 47fc8 <__cxa_atexit@plt+0x3c200> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - add sl, r2, #12 │ │ │ │ - ldm sl, {r1, r8, sl} │ │ │ │ - ldr r7, [r2, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ - ldr lr, [pc, #196] @ 47fcc <__cxa_atexit@plt+0x3c204> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r3, {r1, r9} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 47f54 <__cxa_atexit@plt+0x3c18c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 47f60 <__cxa_atexit@plt+0x3c198> │ │ │ │ - ldr r2, [pc, #152] @ 47fd0 <__cxa_atexit@plt+0x3c208> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r5, [pc, #140] @ 47fd4 <__cxa_atexit@plt+0x3c20c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 47fb4 <__cxa_atexit@plt+0x3c1ec> │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ + bhi 3fdac <__cxa_atexit@plt+0x33fe4> │ │ │ │ + ldr r7, [pc, #100] @ 3fdd4 <__cxa_atexit@plt+0x3400c> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [pc, #76] @ 47fd8 <__cxa_atexit@plt+0x3c210> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - ldr r6, [pc, #68] @ 47fdc <__cxa_atexit@plt+0x3c214> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #92] @ 3fdd8 <__cxa_atexit@plt+0x34010> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #84] @ 3fddc <__cxa_atexit@plt+0x34014> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 3fda0 <__cxa_atexit@plt+0x33fd8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f06c <__cxa_atexit@plt+0x332a4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andseq sl, r6, #232, 8 @ 0xe8000000 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andseq sl, r6, #192, 8 @ 0xc0000000 │ │ │ │ - andseq sl, r6, #228, 8 @ 0xe4000000 │ │ │ │ - andseq sl, r6, #28, 10 @ 0x7000000 │ │ │ │ - andeq lr, r1, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 48018 <__cxa_atexit@plt+0x3c250> │ │ │ │ - ldr r3, [pc, #112] @ 48070 <__cxa_atexit@plt+0x3c2a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 48074 <__cxa_atexit@plt+0x3c2ac> │ │ │ │ + ldr r7, [pc, #44] @ 3fde0 <__cxa_atexit@plt+0x34018> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 3fde4 <__cxa_atexit@plt+0x3401c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 48060 <__cxa_atexit@plt+0x3c298> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #52] @ 48078 <__cxa_atexit@plt+0x3c2b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - ldr r6, [pc, #44] @ 4807c <__cxa_atexit@plt+0x3c2b4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq sl, r6, #248, 6 @ 0xe0000003 │ │ │ │ - andseq sl, r6, #44, 8 @ 0x2c000000 │ │ │ │ - andseq sl, r6, #100, 8 @ 0x64000000 │ │ │ │ - andeq lr, r1, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 480a0 <__cxa_atexit@plt+0x3c2d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #32] @ 3fde8 <__cxa_atexit@plt+0x34020> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff2f8 │ │ │ │ + andseq r2, r7, #132, 12 @ 0x8400000 │ │ │ │ + andseq r2, r7, #176, 12 @ 0xb000000 │ │ │ │ + andeq r8, r2, #224, 24 @ 0xe000 │ │ │ │ + andseq r2, r7, #124, 12 @ 0x7c00000 │ │ │ │ + andseq r2, r7, #56, 12 @ 0x3800000 │ │ │ │ + andeq r8, r2, #52, 24 @ 0x3400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 3fe10 <__cxa_atexit@plt+0x34048> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + andeq r8, r2, #32, 24 @ 0x2000 │ │ │ │ + andeq r8, r2, #12, 24 @ 0xc00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #4] @ 3fe30 <__cxa_atexit@plt+0x34068> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r8, r2, #0, 24 │ │ │ │ + andeq r8, r2, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3fe6c <__cxa_atexit@plt+0x340a4> │ │ │ │ + ldr r5, [pc, #36] @ 3fe7c <__cxa_atexit@plt+0x340b4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r8, [pc, #32] @ 3fe80 <__cxa_atexit@plt+0x340b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d3fc04 <__cxa_atexit@plt+0x1d33e3c> │ │ │ │ + ldr r7, [pc, #16] @ 3fe84 <__cxa_atexit@plt+0x340bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r8, r2, #92, 22 @ 0x17000 │ │ │ │ + andeq r8, r2, #152, 24 @ 0x9800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r9, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48128 <__cxa_atexit@plt+0x3c360> │ │ │ │ - ldr r9, [pc, #108] @ 48140 <__cxa_atexit@plt+0x3c378> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #104] @ 48144 <__cxa_atexit@plt+0x3c37c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #20]! │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r2] │ │ │ │ - ldm r5, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r5, [r5, #16] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r5, [pc, #48] @ 48148 <__cxa_atexit@plt+0x3c380> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 4814c <__cxa_atexit@plt+0x3c384> │ │ │ │ + bcc 3febc <__cxa_atexit@plt+0x340f4> │ │ │ │ + ldr r2, [pc, #28] @ 3fec8 <__cxa_atexit@plt+0x34100> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r2, r7, #0, 14 │ │ │ │ + andeq r8, r2, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 3ff50 <__cxa_atexit@plt+0x34188> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3ff48 <__cxa_atexit@plt+0x34180> │ │ │ │ + ldr lr, [pc, #88] @ 3ff58 <__cxa_atexit@plt+0x34190> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #84] @ 3ff5c <__cxa_atexit@plt+0x34194> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [pc, #80] @ 3ff60 <__cxa_atexit@plt+0x34198> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r3, [pc, #72] @ 3ff64 <__cxa_atexit@plt+0x3419c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + ldr r2, [pc, #64] @ 3ff68 <__cxa_atexit@plt+0x341a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c726b8 <__cxa_atexit@plt+0x1c668f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r8, r2, #12, 24 @ 0xc00 │ │ │ │ + andseq r2, r7, #220, 8 @ 0xdc000000 │ │ │ │ + andseq r2, r7, #152, 12 @ 0x9800000 │ │ │ │ + andseq r2, r7, #28, 10 @ 0x7000000 │ │ │ │ + andseq r2, r7, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r8, r2, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 3ff8c <__cxa_atexit@plt+0x341c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1d3b5b4 <__cxa_atexit@plt+0x1d2f7ec> │ │ │ │ + andeq r8, r2, #156, 22 @ 0x27000 │ │ │ │ + andeq r8, r2, #152, 22 @ 0x26000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3ffcc <__cxa_atexit@plt+0x34204> │ │ │ │ + ldr r3, [pc, #40] @ 3ffe0 <__cxa_atexit@plt+0x34218> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r6, #64, 8 @ 0x40000000 │ │ │ │ - andseq sl, r6, #148, 6 @ 0x50000002 │ │ │ │ - andseq sl, r6, #156, 6 @ 0x70000002 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #10 │ │ │ │ + ldr r2, [pc, #36] @ 3ffe4 <__cxa_atexit@plt+0x3421c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 1d3fc04 <__cxa_atexit@plt+0x1d33e3c> │ │ │ │ + ldr r7, [pc, #20] @ 3ffe8 <__cxa_atexit@plt+0x34220> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r8, r2, #116, 22 @ 0x1d000 │ │ │ │ + andeq r8, r2, #104, 22 @ 0x1a000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 481bc <__cxa_atexit@plt+0x3c3f4> │ │ │ │ - ldr r9, [pc, #96] @ 481d4 <__cxa_atexit@plt+0x3c40c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #92] @ 481d8 <__cxa_atexit@plt+0x3c410> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r2, sl, ip, lr} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r3, [pc, #44] @ 481dc <__cxa_atexit@plt+0x3c414> │ │ │ │ + bcc 40020 <__cxa_atexit@plt+0x34258> │ │ │ │ + ldr r2, [pc, #28] @ 4002c <__cxa_atexit@plt+0x34264> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r2, r7, #156, 10 @ 0x27000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 40068 <__cxa_atexit@plt+0x342a0> │ │ │ │ + ldr r3, [pc, #40] @ 40080 <__cxa_atexit@plt+0x342b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 481e0 <__cxa_atexit@plt+0x3c418> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r6, #160, 6 @ 0x80000002 │ │ │ │ - andseq sl, r6, #244, 4 @ 0x4000000f │ │ │ │ - andseq sl, r6, #4, 6 @ 0x10000000 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq lr, r1, #88, 12 @ 0x5800000 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 40084 <__cxa_atexit@plt+0x342bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r7, #236, 10 @ 0x3b000000 │ │ │ │ + andeq r8, r2, #236, 20 @ 0xec000 │ │ │ │ + andeq r8, r2, #40, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 48280 <__cxa_atexit@plt+0x3c4b8> │ │ │ │ - ldr lr, [pc, #128] @ 48288 <__cxa_atexit@plt+0x3c4c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #31] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48274 <__cxa_atexit@plt+0x3c4ac> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 400fc <__cxa_atexit@plt+0x34334> │ │ │ │ + ldr r3, [pc, #96] @ 4010c <__cxa_atexit@plt+0x34344> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 400d8 <__cxa_atexit@plt+0x34310> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 400e8 <__cxa_atexit@plt+0x34320> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [pc, #68] @ 40110 <__cxa_atexit@plt+0x34348> │ │ │ │ + add r9, pc, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 48298 <__cxa_atexit@plt+0x3c4d0> │ │ │ │ + mov r8, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 40118 <__cxa_atexit@plt+0x34350> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 40114 <__cxa_atexit@plt+0x3434c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq lr, r1, #180, 10 @ 0x2d000000 │ │ │ │ - andeq r2, r0, fp, asr #30 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r8, r2, #240 @ 0xf0 │ │ │ │ + andeq r8, r2, #108, 20 @ 0x6c000 │ │ │ │ + andseq r2, r7, #36, 6 @ 0x90000000 │ │ │ │ + andeq r8, r2, #152 @ 0x98 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 48390 <__cxa_atexit@plt+0x3c5c8> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 48304 <__cxa_atexit@plt+0x3c53c> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 48318 <__cxa_atexit@plt+0x3c550> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #180] @ 483ac <__cxa_atexit@plt+0x3c5e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - bic r7, r7, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 40148 <__cxa_atexit@plt+0x34380> │ │ │ │ + ldr r9, [pc, #36] @ 40160 <__cxa_atexit@plt+0x34398> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 4015c <__cxa_atexit@plt+0x34394> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r7, #196, 4 @ 0x4000000c │ │ │ │ + andeq r8, r2, #128 @ 0x80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #128] @ 483a0 <__cxa_atexit@plt+0x3c5d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [pc, #120] @ 483a4 <__cxa_atexit@plt+0x3c5dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, ip} │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r0, r1, r2} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str lr, [r5] │ │ │ │ - sub sl, r3, #23 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - tst r9, #3 │ │ │ │ - beq 48380 <__cxa_atexit@plt+0x3c5b8> │ │ │ │ - ldr r7, [pc, #72] @ 483a8 <__cxa_atexit@plt+0x3c5e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r7, r7, #2 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r6, r3 │ │ │ │ - b 484a4 <__cxa_atexit@plt+0x3c6dc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andseq sl, r6, #8, 2 │ │ │ │ - andseq sl, r6, #208 @ 0xd0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq lr, r1, #144, 8 @ 0x90000000 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 483e8 <__cxa_atexit@plt+0x3c620> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 484a4 <__cxa_atexit@plt+0x3c6dc> │ │ │ │ - andseq sl, r6, #108 @ 0x6c │ │ │ │ - andeq lr, r1, #84, 8 @ 0x54000000 │ │ │ │ - andeq sl, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 48448 <__cxa_atexit@plt+0x3c680> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4843c <__cxa_atexit@plt+0x3c674> │ │ │ │ - ldr r3, [pc, #48] @ 4844c <__cxa_atexit@plt+0x3c684> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov sl, r7 │ │ │ │ - b 484a4 <__cxa_atexit@plt+0x3c6dc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 401cc <__cxa_atexit@plt+0x34404> │ │ │ │ + ldr r8, [pc, #36] @ 401d4 <__cxa_atexit@plt+0x3440c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 401d8 <__cxa_atexit@plt+0x34410> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq sl, r6, #20 │ │ │ │ - andeq lr, r1, #240, 6 @ 0xc0000003 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ + mvneq r5, r0, ror r6 │ │ │ │ + andseq r2, r7, #44, 4 @ 0xc0000002 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40240 <__cxa_atexit@plt+0x34478> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40248 <__cxa_atexit@plt+0x34480> │ │ │ │ + ldr r5, [pc, #84] @ 40264 <__cxa_atexit@plt+0x3449c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #80] @ 40268 <__cxa_atexit@plt+0x344a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + ldr r5, [pc, #64] @ 4026c <__cxa_atexit@plt+0x344a4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #2 │ │ │ │ + ldr r8, [pc, #56] @ 40270 <__cxa_atexit@plt+0x344a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + mov r6, r9 │ │ │ │ + b 40250 <__cxa_atexit@plt+0x34488> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 40260 <__cxa_atexit@plt+0x34498> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r8, r2, #72, 18 @ 0x120000 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andseq r2, r7, #224, 2 @ 0x38 │ │ │ │ + andseq r2, r7, #136, 6 @ 0x20000002 │ │ │ │ + andeq r8, r2, #20, 18 @ 0x50000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 48488 <__cxa_atexit@plt+0x3c6c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 484a4 <__cxa_atexit@plt+0x3c6dc> │ │ │ │ - andseq r9, r6, #204, 30 @ 0x330 │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq lr, r1, #168, 6 @ 0xa0000002 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r8, [pc, #4] @ 40290 <__cxa_atexit@plt+0x344c8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1b786f4 <__cxa_atexit@plt+0x1b6c92c> │ │ │ │ + andseq r2, r7, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r8, r2, #0, 18 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48544 <__cxa_atexit@plt+0x3c77c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 4854c <__cxa_atexit@plt+0x3c784> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr lr, [sl, #7] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - ldr r0, [sl, #15] │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sl, #19] │ │ │ │ - ldr ip, [sl, #23] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [pc, #128] @ 48570 <__cxa_atexit@plt+0x3c7a8> │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 402fc <__cxa_atexit@plt+0x34534> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40304 <__cxa_atexit@plt+0x3453c> │ │ │ │ + ldr r5, [pc, #84] @ 40320 <__cxa_atexit@plt+0x34558> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #80] @ 40324 <__cxa_atexit@plt+0x3455c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r5, #16 │ │ │ │ - stm r8, {r0, fp, ip} │ │ │ │ - add r1, r1, lr │ │ │ │ - add r2, r1, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r3, [pc, #64] @ 48574 <__cxa_atexit@plt+0x3c7ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov fp, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, r3 │ │ │ │ - b 48554 <__cxa_atexit@plt+0x3c78c> │ │ │ │ - mov r7, #20 │ │ │ │ + str r5, [r3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + ldr r5, [pc, #64] @ 40328 <__cxa_atexit@plt+0x34560> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #2 │ │ │ │ + ldr r8, [pc, #56] @ 4032c <__cxa_atexit@plt+0x34564> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + mov r6, r9 │ │ │ │ + b 4030c <__cxa_atexit@plt+0x34544> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 4856c <__cxa_atexit@plt+0x3c7a4> │ │ │ │ + ldr r7, [pc, #8] @ 4031c <__cxa_atexit@plt+0x34554> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r2, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq lr, r1, #108, 20 @ 0x6c000 │ │ │ │ - @ instruction: 0xfffff85c │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq lr, r1, #200, 4 @ 0x8000000c │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 485a4 <__cxa_atexit@plt+0x3c7dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4859c <__cxa_atexit@plt+0x3c7d4> │ │ │ │ - b 485b4 <__cxa_atexit@plt+0x3c7ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq lr, r1, #152, 4 @ 0x80000009 │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + andeq r8, r2, #140, 16 @ 0x8c0000 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andseq r2, r7, #36, 2 │ │ │ │ + andseq r2, r7, #204, 4 @ 0xc000000c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 48678 <__cxa_atexit@plt+0x3c8b0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr ip, [r3, #20] │ │ │ │ - ldr lr, [r3, #32] │ │ │ │ - ldr r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r9, [pc, #140] @ 48684 <__cxa_atexit@plt+0x3c8bc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - ldr r1, [pc, #120] @ 48688 <__cxa_atexit@plt+0x3c8c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - add r2, r8, r0 │ │ │ │ - sub r0, r6, #6 │ │ │ │ - cmp r2, ip │ │ │ │ - bge 48640 <__cxa_atexit@plt+0x3c878> │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ + bcc 40368 <__cxa_atexit@plt+0x345a0> │ │ │ │ + ldr r3, [pc, #40] @ 40380 <__cxa_atexit@plt+0x345b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 40384 <__cxa_atexit@plt+0x345bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r7, #252, 4 @ 0xc000000f │ │ │ │ + andeq r8, r2, #72, 16 @ 0x480000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 403d8 <__cxa_atexit@plt+0x34610> │ │ │ │ + ldr r2, [pc, #36] @ 403e0 <__cxa_atexit@plt+0x34618> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 403e4 <__cxa_atexit@plt+0x3461c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 4879c <__cxa_atexit@plt+0x3c9d4> │ │ │ │ - ldr r3, [pc, #68] @ 4868c <__cxa_atexit@plt+0x3c8c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - stmda r5, {r2, fp} │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4866c <__cxa_atexit@plt+0x3c8a4> │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 4869c <__cxa_atexit@plt+0x3c8d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r7, #44 @ 0x2c │ │ │ │ + andseq r2, r7, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40418 <__cxa_atexit@plt+0x34650> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 40420 <__cxa_atexit@plt+0x34658> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4bcd8 <__cxa_atexit@plt+0x1c3ff10> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r7, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40480 <__cxa_atexit@plt+0x346b8> │ │ │ │ + ldr r2, [pc, #68] @ 40490 <__cxa_atexit@plt+0x346c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #48] @ 40494 <__cxa_atexit@plt+0x346cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r6, #28, 30 @ 0x70 │ │ │ │ - andseq r9, r6, #228, 26 @ 0x3900 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andseq r2, r7, #244, 2 @ 0x3d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 404d0 <__cxa_atexit@plt+0x34708> │ │ │ │ + ldr r2, [pc, #36] @ 404d8 <__cxa_atexit@plt+0x34710> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 404dc <__cxa_atexit@plt+0x34714> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r7, #52, 30 @ 0xd0 │ │ │ │ + andseq r2, r7, #92, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 405c4 <__cxa_atexit@plt+0x347fc> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #1 │ │ │ │ + beq 4052c <__cxa_atexit@plt+0x34764> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 4058c <__cxa_atexit@plt+0x347c4> │ │ │ │ + ldr r6, [pc, #248] @ 40610 <__cxa_atexit@plt+0x34848> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + str r8, [r3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 405d8 <__cxa_atexit@plt+0x34810> │ │ │ │ + ldr r7, [pc, #216] @ 40620 <__cxa_atexit@plt+0x34858> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #212] @ 40624 <__cxa_atexit@plt+0x3485c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #208] @ 40628 <__cxa_atexit@plt+0x34860> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str r3, [r2, #32] │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str r2, [r2, #16] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str lr, [r2, #24]! │ │ │ │ + sub r8, r6, #19 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + str r8, [r3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 405e8 <__cxa_atexit@plt+0x34820> │ │ │ │ + ldr r7, [pc, #112] @ 40618 <__cxa_atexit@plt+0x34850> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r2, {r7, r8} │ │ │ │ + ldr r7, [pc, #100] @ 4061c <__cxa_atexit@plt+0x34854> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 40614 <__cxa_atexit@plt+0x3484c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 4060c <__cxa_atexit@plt+0x34844> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + b 405f4 <__cxa_atexit@plt+0x3482c> │ │ │ │ + ldr r7, [pc, #24] @ 40608 <__cxa_atexit@plt+0x34840> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - andeq lr, r1, #176, 2 @ 0x2c │ │ │ │ - andeq r7, r0, lr, lsr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 48770 <__cxa_atexit@plt+0x3c9a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #88 @ 0x58 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 48780 <__cxa_atexit@plt+0x3c9b8> │ │ │ │ - ldr r8, [pc, #204] @ 48790 <__cxa_atexit@plt+0x3c9c8> │ │ │ │ + andeq r8, r2, #160, 12 @ 0xa000000 │ │ │ │ + andeq r8, r2, #240, 10 @ 0x3c000000 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + andseq r1, r7, #72, 28 @ 0x480 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40698 <__cxa_atexit@plt+0x348d0> │ │ │ │ + ldr r2, [pc, #92] @ 406b0 <__cxa_atexit@plt+0x348e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #88] @ 406b4 <__cxa_atexit@plt+0x348ec> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #200] @ 48794 <__cxa_atexit@plt+0x3c9cc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r2, r9, sl} │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, lr, #51 @ 0x33 │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldm sl, {r7, r8, sl} │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - add r1, r6, #68 @ 0x44 │ │ │ │ - stm r1, {r0, r2, sl} │ │ │ │ - ldr r0, [pc, #64] @ 48798 <__cxa_atexit@plt+0x3c9d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - str fp, [r6, #84] @ 0x54 │ │ │ │ - sub r7, lr, #2 │ │ │ │ - mov r6, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, fp │ │ │ │ - b 4879c <__cxa_atexit@plt+0x3c9d4> │ │ │ │ - mov r0, #88 @ 0x58 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - andseq r9, r6, #196, 26 @ 0x3100 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #140] @ 48834 <__cxa_atexit@plt+0x3ca6c> │ │ │ │ + ldr lr, [pc, #84] @ 406b8 <__cxa_atexit@plt+0x348f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + sub r8, r6, #19 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 406bc <__cxa_atexit@plt+0x348f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 487e0 <__cxa_atexit@plt+0x3ca18> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 487e8 <__cxa_atexit@plt+0x3ca20> │ │ │ │ - ldr r3, [pc, #112] @ 48838 <__cxa_atexit@plt+0x3ca70> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40704 <__cxa_atexit@plt+0x3493c> │ │ │ │ + ldr r2, [pc, #52] @ 4071c <__cxa_atexit@plt+0x34954> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [pc, #40] @ 40720 <__cxa_atexit@plt+0x34958> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 40724 <__cxa_atexit@plt+0x3495c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 4883c <__cxa_atexit@plt+0x3ca74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + andseq r1, r7, #8, 26 @ 0x200 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 40770 <__cxa_atexit@plt+0x349a8> │ │ │ │ + ldr r7, [pc, #48] @ 40788 <__cxa_atexit@plt+0x349c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #20] @ 4078c <__cxa_atexit@plt+0x349c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 48824 <__cxa_atexit@plt+0x3ca5c> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #48] @ 48840 <__cxa_atexit@plt+0x3ca78> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r8, r2, #72, 8 @ 0x48000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 407e4 <__cxa_atexit@plt+0x34a1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 407f0 <__cxa_atexit@plt+0x34a28> │ │ │ │ + ldr r1, [pc, #64] @ 40800 <__cxa_atexit@plt+0x34a38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 40804 <__cxa_atexit@plt+0x34a3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r9, r6, #48, 24 @ 0x3000 │ │ │ │ - andseq r9, r6, #96, 24 @ 0x6000 │ │ │ │ - andeq sp, r1, #240, 30 @ 0x3c0 │ │ │ │ - andeq r0, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4887c <__cxa_atexit@plt+0x3cab4> │ │ │ │ - ldr r3, [pc, #100] @ 488c8 <__cxa_atexit@plt+0x3cb00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #88] @ 488cc <__cxa_atexit@plt+0x3cb04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 488b8 <__cxa_atexit@plt+0x3caf0> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #44] @ 488d0 <__cxa_atexit@plt+0x3cb08> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r1, r7, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 40868 <__cxa_atexit@plt+0x34aa0> │ │ │ │ + ldr r2, [pc, #76] @ 40874 <__cxa_atexit@plt+0x34aac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 40878 <__cxa_atexit@plt+0x34ab0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r9, r6, #148, 22 @ 0x25000 │ │ │ │ - andseq r9, r6, #204, 22 @ 0x33000 │ │ │ │ - andeq sp, r1, #96, 30 @ 0x180 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 488f4 <__cxa_atexit@plt+0x3cb2c> │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4085c <__cxa_atexit@plt+0x34a94> │ │ │ │ + ldr r7, [pc, #40] @ 4087c <__cxa_atexit@plt+0x34ab4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 404ec <__cxa_atexit@plt+0x34724> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r1, r7, #176, 22 @ 0x2c000 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 4089c <__cxa_atexit@plt+0x34ad4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ + b 404ec <__cxa_atexit@plt+0x34724> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - str r9, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48970 <__cxa_atexit@plt+0x3cba8> │ │ │ │ - ldr ip, [pc, #96] @ 48988 <__cxa_atexit@plt+0x3cbc0> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #44]! @ 0x2c │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str lr, [r5] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ + bcc 408e4 <__cxa_atexit@plt+0x34b1c> │ │ │ │ + ldr r2, [pc, #56] @ 408fc <__cxa_atexit@plt+0x34b34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - ldr r7, [pc, #52] @ 4898c <__cxa_atexit@plt+0x3cbc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 48990 <__cxa_atexit@plt+0x3cbc8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r3, [pc, #20] @ 40900 <__cxa_atexit@plt+0x34b38> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r6, #236, 22 @ 0x3b000 │ │ │ │ - andseq r9, r6, #24, 22 @ 0x6000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r2, r0, fp, asr #31 │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 40944 <__cxa_atexit@plt+0x34b7c> │ │ │ │ + ldr r7, [pc, #48] @ 4095c <__cxa_atexit@plt+0x34b94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #20] @ 40960 <__cxa_atexit@plt+0x34b98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andeq r8, r2, #116, 4 @ 0x40000007 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 409c0 <__cxa_atexit@plt+0x34bf8> │ │ │ │ + ldr r2, [pc, #72] @ 409cc <__cxa_atexit@plt+0x34c04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ 409d0 <__cxa_atexit@plt+0x34c08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 409b4 <__cxa_atexit@plt+0x34bec> │ │ │ │ + ldr r7, [pc, #40] @ 409d4 <__cxa_atexit@plt+0x34c0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 404ec <__cxa_atexit@plt+0x34724> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andseq r1, r7, #88, 20 @ 0x58000 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 409f4 <__cxa_atexit@plt+0x34c2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 404ec <__cxa_atexit@plt+0x34724> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48a04 <__cxa_atexit@plt+0x3cc3c> │ │ │ │ - ldr r9, [pc, #100] @ 48a1c <__cxa_atexit@plt+0x3cc54> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r2, [pc, #44] @ 48a20 <__cxa_atexit@plt+0x3cc58> │ │ │ │ + bcc 40a2c <__cxa_atexit@plt+0x34c64> │ │ │ │ + ldr r2, [pc, #40] @ 40a44 <__cxa_atexit@plt+0x34c7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 48a24 <__cxa_atexit@plt+0x3cc5c> │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 40a48 <__cxa_atexit@plt+0x34c80> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r6, #92, 22 @ 0x17000 │ │ │ │ - andseq r9, r6, #124, 20 @ 0x7c000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 509b8 <__cxa_atexit@plt+0x44bf0> │ │ │ │ - andeq lr, r1, #8 │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andseq r1, r7, #236, 18 @ 0x3b0000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r8, r2, #108, 2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48ac0 <__cxa_atexit@plt+0x3ccf8> │ │ │ │ - ldr r1, [pc, #120] @ 48acc <__cxa_atexit@plt+0x3cd04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #104] @ 48ad0 <__cxa_atexit@plt+0x3cd08> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 40b00 <__cxa_atexit@plt+0x34d38> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 40b08 <__cxa_atexit@plt+0x34d40> │ │ │ │ + ldr sl, [pc, #152] @ 40b24 <__cxa_atexit@plt+0x34d5c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #148] @ 40b28 <__cxa_atexit@plt+0x34d60> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #144] @ 40b2c <__cxa_atexit@plt+0x34d64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 48aa0 <__cxa_atexit@plt+0x3ccd8> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 48aac <__cxa_atexit@plt+0x3cce4> │ │ │ │ - ldr r2, [pc, #80] @ 48ad8 <__cxa_atexit@plt+0x3cd10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r1, r3, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [pc, #136] @ 40b30 <__cxa_atexit@plt+0x34d68> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub lr, r6, #2 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r9, [pc, #120] @ 40b34 <__cxa_atexit@plt+0x34d6c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #12]! │ │ │ │ + str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r5, [pc, #80] @ 40b38 <__cxa_atexit@plt+0x34d70> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + ldr r8, [pc, #68] @ 40b3c <__cxa_atexit@plt+0x34d74> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ + b 198bbac <__cxa_atexit@plt+0x197fde4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 40b10 <__cxa_atexit@plt+0x34d48> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 40b20 <__cxa_atexit@plt+0x34d58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 48ad4 <__cxa_atexit@plt+0x3cd0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r8, r2, #172 @ 0xac │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andseq r1, r7, #152, 20 @ 0x98000 │ │ │ │ + andseq r1, r7, #144, 20 @ 0x90000 │ │ │ │ + andseq r1, r7, #208, 18 @ 0x340000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r1, r7, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40b9c <__cxa_atexit@plt+0x34dd4> │ │ │ │ + ldr lr, [pc, #72] @ 40ba4 <__cxa_atexit@plt+0x34ddc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ 40ba8 <__cxa_atexit@plt+0x34de0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 40b8c <__cxa_atexit@plt+0x34dc4> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq r9, r6, #136, 18 @ 0x220000 │ │ │ │ - andseq r9, r6, #120, 20 @ 0x78000 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq sp, r1, #92, 30 @ 0x170 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 48b18 <__cxa_atexit@plt+0x3cd50> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #36] @ 48b2c <__cxa_atexit@plt+0x3cd64> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r7, [pc, #16] @ 48b30 <__cxa_atexit@plt+0x3cd68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq r1, r7, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 40c6c <__cxa_atexit@plt+0x34ea4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 40c74 <__cxa_atexit@plt+0x34eac> │ │ │ │ + ldr sl, [pc, #152] @ 40c90 <__cxa_atexit@plt+0x34ec8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #148] @ 40c94 <__cxa_atexit@plt+0x34ecc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #144] @ 40c98 <__cxa_atexit@plt+0x34ed0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [pc, #136] @ 40c9c <__cxa_atexit@plt+0x34ed4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub lr, r6, #2 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r9, [pc, #120] @ 40ca0 <__cxa_atexit@plt+0x34ed8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #12]! │ │ │ │ + str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r5, [pc, #80] @ 40ca4 <__cxa_atexit@plt+0x34edc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + ldr r8, [pc, #68] @ 40ca8 <__cxa_atexit@plt+0x34ee0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 198bbac <__cxa_atexit@plt+0x197fde4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 40c7c <__cxa_atexit@plt+0x34eb4> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 40c8c <__cxa_atexit@plt+0x34ec4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andseq r9, r6, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r7, r2, #64, 30 @ 0x100 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + andseq r1, r7, #44, 18 @ 0xb0000 │ │ │ │ + andseq r1, r7, #36, 18 @ 0x90000 │ │ │ │ + andseq r1, r7, #100, 16 @ 0x640000 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + andseq r1, r7, #120, 16 @ 0x780000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 48b88 <__cxa_atexit@plt+0x3cdc0> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, r7, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b150 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [pc, #36] @ 48b94 <__cxa_atexit@plt+0x3cdcc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r8, {r2, r7} │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ + bcc 40cec <__cxa_atexit@plt+0x34f24> │ │ │ │ + ldr r2, [pc, #40] @ 40cf8 <__cxa_atexit@plt+0x34f30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r6, #192, 18 @ 0x300000 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + andeq r8, r2, #140, 10 @ 0x23000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 40d54 <__cxa_atexit@plt+0x34f8c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 40d4c <__cxa_atexit@plt+0x34f84> │ │ │ │ + ldr r3, [pc, #44] @ 40d5c <__cxa_atexit@plt+0x34f94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 40d60 <__cxa_atexit@plt+0x34f98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1953cf8 <__cxa_atexit@plt+0x1947f30> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r8, r2, #76, 10 @ 0x13000000 │ │ │ │ + andseq r1, r7, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48c0c <__cxa_atexit@plt+0x3ce44> │ │ │ │ - ldr r2, [pc, #116] @ 48c28 <__cxa_atexit@plt+0x3ce60> │ │ │ │ + bhi 40de0 <__cxa_atexit@plt+0x35018> │ │ │ │ + ldr r2, [pc, #124] @ 40dfc <__cxa_atexit@plt+0x35034> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 48c2c <__cxa_atexit@plt+0x3ce64> │ │ │ │ + ldr r1, [pc, #116] @ 40e00 <__cxa_atexit@plt+0x35038> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 48c00 <__cxa_atexit@plt+0x3ce38> │ │ │ │ + beq 40dd4 <__cxa_atexit@plt+0x3500c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 48c14 <__cxa_atexit@plt+0x3ce4c> │ │ │ │ - ldr r3, [pc, #68] @ 48c30 <__cxa_atexit@plt+0x3ce68> │ │ │ │ + bcc 40de8 <__cxa_atexit@plt+0x35020> │ │ │ │ + ldr r3, [pc, #76] @ 40e04 <__cxa_atexit@plt+0x3503c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andseq r9, r6, #48, 16 @ 0x300000 │ │ │ │ - andseq r9, r6, #164, 16 @ 0xa40000 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andseq r1, r7, #92, 12 @ 0x5c00000 │ │ │ │ + andseq r1, r7, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48c68 <__cxa_atexit@plt+0x3cea0> │ │ │ │ - ldr r2, [pc, #28] @ 48c74 <__cxa_atexit@plt+0x3ceac> │ │ │ │ + bcc 40e44 <__cxa_atexit@plt+0x3507c> │ │ │ │ + ldr r2, [pc, #36] @ 40e50 <__cxa_atexit@plt+0x35088> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r6, #56, 16 @ 0x380000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 48cd4 <__cxa_atexit@plt+0x3cf0c> │ │ │ │ - ldr lr, [pc, #68] @ 48ce0 <__cxa_atexit@plt+0x3cf18> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r1, r7, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40f10 <__cxa_atexit@plt+0x35148> │ │ │ │ + ldr r2, [pc, #188] @ 40f30 <__cxa_atexit@plt+0x35168> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 40f00 <__cxa_atexit@plt+0x35138> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #60 @ 0x3c │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 40f18 <__cxa_atexit@plt+0x35150> │ │ │ │ + ldr lr, [pc, #152] @ 40f34 <__cxa_atexit@plt+0x3516c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 48ccc <__cxa_atexit@plt+0x3cf04> │ │ │ │ - b 48cec <__cxa_atexit@plt+0x3cf24> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #148] @ 40f38 <__cxa_atexit@plt+0x35170> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub lr, r2, #19 │ │ │ │ + sub r3, r2, #30 │ │ │ │ + sub r7, r2, #43 @ 0x2b │ │ │ │ + ldr sl, [pc, #116] @ 40f3c <__cxa_atexit@plt+0x35174> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r7, r8, r9} │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + add r0, r6, #44 @ 0x2c │ │ │ │ + stm r0, {r3, r9, lr} │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andseq r1, r7, #100, 10 @ 0x19000000 │ │ │ │ + andseq r1, r7, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 48d94 <__cxa_atexit@plt+0x3cfcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 48d6c <__cxa_atexit@plt+0x3cfa4> │ │ │ │ - ldr r3, [pc, #140] @ 48d98 <__cxa_atexit@plt+0x3cfd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40fcc <__cxa_atexit@plt+0x35204> │ │ │ │ + ldr r2, [pc, #116] @ 40fd8 <__cxa_atexit@plt+0x35210> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 48d74 <__cxa_atexit@plt+0x3cfac> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 48d80 <__cxa_atexit@plt+0x3cfb8> │ │ │ │ - ldr r2, [pc, #92] @ 48d9c <__cxa_atexit@plt+0x3cfd4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andseq r9, r6, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ 48e2c <__cxa_atexit@plt+0x3d064> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [pc, #96] @ 40fdc <__cxa_atexit@plt+0x35214> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + sub r2, r6, #30 │ │ │ │ + sub r7, r6, #43 @ 0x2b │ │ │ │ + ldr sl, [pc, #76] @ 40fe0 <__cxa_atexit@plt+0x35218> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + add lr, r3, #44 @ 0x2c │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + andseq r1, r7, #140, 8 @ 0x8c000000 │ │ │ │ + andseq r1, r7, #88, 8 @ 0x58000000 │ │ │ │ + andeq r8, r2, #224, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4101c <__cxa_atexit@plt+0x35254> │ │ │ │ + ldr r2, [pc, #28] @ 41024 <__cxa_atexit@plt+0x3525c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 48e0c <__cxa_atexit@plt+0x3d044> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 48e18 <__cxa_atexit@plt+0x3d050> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #60] @ 48e30 <__cxa_atexit@plt+0x3d068> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r9, r6, #124, 12 @ 0x7c00000 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r8, r2, #160, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48e7c <__cxa_atexit@plt+0x3d0b4> │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #32] @ 48e88 <__cxa_atexit@plt+0x3d0c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bcc 4107c <__cxa_atexit@plt+0x352b4> │ │ │ │ + ldr r7, [pc, #56] @ 41088 <__cxa_atexit@plt+0x352c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 4108c <__cxa_atexit@plt+0x352c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r7, [pc, #24] @ 41090 <__cxa_atexit@plt+0x352c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea41c <__cxa_atexit@plt+0x1ede654> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r6, #8, 12 @ 0x800000 │ │ │ │ - andeq sp, r1, #124, 22 @ 0x1f000 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r1, r7, #252, 10 @ 0x3f000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r8, r2, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 1486f34 <__cxa_atexit@plt+0x147b16c> │ │ │ │ - andeq sp, r1, #112, 22 @ 0x1c000 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 410f4 <__cxa_atexit@plt+0x3532c> │ │ │ │ + ldr r2, [pc, #48] @ 410fc <__cxa_atexit@plt+0x35334> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr lr, [pc, #36] @ 41100 <__cxa_atexit@plt+0x35338> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r2, r5, #16 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r1, r7, #12, 6 @ 0x30000000 │ │ │ │ + andeq r8, r2, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #20] @ 4112c <__cxa_atexit@plt+0x35364> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #8] @ 41130 <__cxa_atexit@plt+0x35368> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andseq r1, r7, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r8, r2, #100, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ 41180 <__cxa_atexit@plt+0x353b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 41178 <__cxa_atexit@plt+0x353b0> │ │ │ │ + ldr r3, [pc, #40] @ 41184 <__cxa_atexit@plt+0x353bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ 41188 <__cxa_atexit@plt+0x353c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andseq r1, r7, #0, 8 │ │ │ │ + andeq r8, r2, #12, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 411bc <__cxa_atexit@plt+0x353f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 411c0 <__cxa_atexit@plt+0x353f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andseq r1, r7, #188, 6 @ 0xf0000002 │ │ │ │ + andeq r8, r2, #212 @ 0xd4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 411ec <__cxa_atexit@plt+0x35424> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r8, r2, #188 @ 0xbc │ │ │ │ + andeq r8, r2, #196 @ 0xc4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 41248 <__cxa_atexit@plt+0x35480> │ │ │ │ + ldr r2, [pc, #60] @ 41258 <__cxa_atexit@plt+0x35490> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #40] @ 4125c <__cxa_atexit@plt+0x35494> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + andseq r1, r7, #212, 2 @ 0x35 │ │ │ │ + andeq r8, r2, #128 @ 0x80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48f00 <__cxa_atexit@plt+0x3d138> │ │ │ │ + bhi 41290 <__cxa_atexit@plt+0x354c8> │ │ │ │ + ldr r2, [pc, #28] @ 412a0 <__cxa_atexit@plt+0x354d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ + ldr r7, [pc, #12] @ 412a4 <__cxa_atexit@plt+0x354dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r8, r2, #100 @ 0x64 │ │ │ │ + andeq r8, r2, #60 @ 0x3c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #28] @ 412d8 <__cxa_atexit@plt+0x35510> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #24] @ 412dc <__cxa_atexit@plt+0x35514> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r7, [pc, #12] @ 412e0 <__cxa_atexit@plt+0x35518> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r7, r2, #236, 30 @ 0x3b0 │ │ │ │ + andseq r1, r7, #56, 4 @ 0x80000003 │ │ │ │ + andeq r7, r2, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48f0c <__cxa_atexit@plt+0x3d144> │ │ │ │ - ldr r2, [pc, #68] @ 48f1c <__cxa_atexit@plt+0x3d154> │ │ │ │ + bcc 41334 <__cxa_atexit@plt+0x3556c> │ │ │ │ + ldr r2, [pc, #52] @ 41340 <__cxa_atexit@plt+0x35578> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 41344 <__cxa_atexit@plt+0x3557c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #7 │ │ │ │ + b 85ab0 <__cxa_atexit@plt+0x79ce8> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + andeq r7, r2, #36, 14 @ 0x900000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 41384 <__cxa_atexit@plt+0x355bc> │ │ │ │ + ldr r2, [pc, #36] @ 4138c <__cxa_atexit@plt+0x355c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 48f20 <__cxa_atexit@plt+0x3d158> │ │ │ │ + ldr r1, [pc, #32] @ 41390 <__cxa_atexit@plt+0x355c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 206e2c <__cxa_atexit@plt+0x1fb064> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andseq r9, r6, #16, 10 @ 0x4000000 │ │ │ │ - andeq sp, r1, #216, 20 @ 0xd8000 │ │ │ │ + andeq r7, r2, #156, 30 @ 0x270 │ │ │ │ + andseq r1, r7, #120 @ 0x78 │ │ │ │ + andeq r7, r2, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 9aa9b8 <__cxa_atexit@plt+0x99ebf0> │ │ │ │ - andeq sp, r1, #196, 20 @ 0xc4000 │ │ │ │ + ldr r3, [pc, #24] @ 413c0 <__cxa_atexit@plt+0x355f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r3, [pc, #16] @ 413c4 <__cxa_atexit@plt+0x355fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + andseq r1, r7, #208, 4 │ │ │ │ + andseq r1, r7, #76 @ 0x4c │ │ │ │ + andeq r7, r2, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 41408 <__cxa_atexit@plt+0x35640> │ │ │ │ + ldr r3, [pc, #40] @ 41414 <__cxa_atexit@plt+0x3564c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 41400 <__cxa_atexit@plt+0x35638> │ │ │ │ + b 41424 <__cxa_atexit@plt+0x3565c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r7, r2, #48, 30 @ 0xc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 41468 <__cxa_atexit@plt+0x356a0> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 414b8 <__cxa_atexit@plt+0x356f0> │ │ │ │ + ldr r3, [pc, #148] @ 414e0 <__cxa_atexit@plt+0x35718> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r8, [pc, #128] @ 414e4 <__cxa_atexit@plt+0x3571c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 414c4 <__cxa_atexit@plt+0x356fc> │ │ │ │ + ldr r3, [pc, #84] @ 414d0 <__cxa_atexit@plt+0x35708> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + ldr r3, [pc, #72] @ 414d4 <__cxa_atexit@plt+0x3570c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [pc, #64] @ 414d8 <__cxa_atexit@plt+0x35710> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r1, r3, r9} │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r8, [pc, #40] @ 414dc <__cxa_atexit@plt+0x35714> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andseq r1, r7, #16, 2 │ │ │ │ + andseq r0, r7, #84, 30 @ 0x150 │ │ │ │ + andseq r1, r7, #200, 2 @ 0x32 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andseq r1, r7, #28, 4 @ 0xc0000001 │ │ │ │ + andeq r7, r2, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48f94 <__cxa_atexit@plt+0x3d1cc> │ │ │ │ + bhi 41544 <__cxa_atexit@plt+0x3577c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 48fa0 <__cxa_atexit@plt+0x3d1d8> │ │ │ │ - ldr r2, [pc, #68] @ 48fb0 <__cxa_atexit@plt+0x3d1e8> │ │ │ │ + bcc 41550 <__cxa_atexit@plt+0x35788> │ │ │ │ + ldr r2, [pc, #68] @ 41560 <__cxa_atexit@plt+0x35798> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 48fb4 <__cxa_atexit@plt+0x3d1ec> │ │ │ │ + ldr r8, [pc, #64] @ 41564 <__cxa_atexit@plt+0x3579c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 48fb8 <__cxa_atexit@plt+0x3d1f0> │ │ │ │ + ldr r1, [pc, #60] @ 41568 <__cxa_atexit@plt+0x357a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - mvneq fp, r4, asr #20 │ │ │ │ - andseq r9, r6, #116, 8 @ 0x74000000 │ │ │ │ - andeq sp, r1, #60, 20 @ 0x3c000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + mvneq r4, r1, ror r2 │ │ │ │ + andseq r0, r7, #188, 28 @ 0xbc0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 49014 <__cxa_atexit@plt+0x3d24c> │ │ │ │ - ldr r2, [pc, #60] @ 49020 <__cxa_atexit@plt+0x3d258> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r6, r5, #8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 415cc <__cxa_atexit@plt+0x35804> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 415d4 <__cxa_atexit@plt+0x3580c> │ │ │ │ + ldr r3, [pc, #80] @ 415f0 <__cxa_atexit@plt+0x35828> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ 415f4 <__cxa_atexit@plt+0x3582c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r3, #20 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4900c <__cxa_atexit@plt+0x3d244> │ │ │ │ - b 49030 <__cxa_atexit@plt+0x3d268> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #60] @ 415f8 <__cxa_atexit@plt+0x35830> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #52] @ 415fc <__cxa_atexit@plt+0x35834> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + mov r6, r9 │ │ │ │ + b 415dc <__cxa_atexit@plt+0x35814> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 415ec <__cxa_atexit@plt+0x35824> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq sp, r1, #216, 18 @ 0x360000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r7, r2, #124, 26 @ 0x1f00 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq r0, r7, #80, 28 @ 0x500 │ │ │ │ + andseq r0, r7, #248, 30 @ 0x3e0 │ │ │ │ + andeq r7, r2, #44, 26 @ 0xb00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4908c <__cxa_atexit@plt+0x3d2c4> │ │ │ │ - ldr r3, [pc, #200] @ 4910c <__cxa_atexit@plt+0x3d344> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 490dc <__cxa_atexit@plt+0x3d314> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 490f8 <__cxa_atexit@plt+0x3d330> │ │ │ │ - ldr r2, [pc, #168] @ 49118 <__cxa_atexit@plt+0x3d350> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r9, [r5, #20]! │ │ │ │ - sub r6, r3, #1 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 490e8 <__cxa_atexit@plt+0x3d320> │ │ │ │ - ldr r1, [pc, #108] @ 49110 <__cxa_atexit@plt+0x3d348> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #104] @ 49114 <__cxa_atexit@plt+0x3d34c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - add r0, r2, #1 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stm r5, {r0, r6} │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andseq r9, r6, #92, 6 @ 0x70000001 │ │ │ │ - andseq r9, r6, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 49158 <__cxa_atexit@plt+0x3d390> │ │ │ │ - ldr r2, [pc, #36] @ 49164 <__cxa_atexit@plt+0x3d39c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #1 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r6, #80, 6 @ 0x40000001 │ │ │ │ - andeq sp, r1, #144, 16 @ 0x900000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 491d0 <__cxa_atexit@plt+0x3d408> │ │ │ │ - ldr r2, [pc, #76] @ 491dc <__cxa_atexit@plt+0x3d414> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 491c8 <__cxa_atexit@plt+0x3d400> │ │ │ │ - ldr r2, [pc, #44] @ 491e0 <__cxa_atexit@plt+0x3d418> │ │ │ │ + ldr r7, [pc, #108] @ 41680 <__cxa_atexit@plt+0x358b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #100] @ 41684 <__cxa_atexit@plt+0x358bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 41644 <__cxa_atexit@plt+0x3587c> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 4164c <__cxa_atexit@plt+0x35884> │ │ │ │ + ldr r2, [pc, #88] @ 41694 <__cxa_atexit@plt+0x358cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 491c8 <__cxa_atexit@plt+0x3d400> │ │ │ │ - b 49224 <__cxa_atexit@plt+0x3d45c> │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + b 41658 <__cxa_atexit@plt+0x35890> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #52] @ 41688 <__cxa_atexit@plt+0x358c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r1, [pc, #44] @ 4168c <__cxa_atexit@plt+0x358c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [pc, #28] @ 41690 <__cxa_atexit@plt+0x358c8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq sp, r1, #24, 16 @ 0x180000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1ba0658 <__cxa_atexit@plt+0x1b94890> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andseq r0, r7, #160, 30 @ 0x280 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andseq r1, r7, #36 @ 0x24 │ │ │ │ + andseq r1, r7, #20 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r7, r2, #128, 24 @ 0x8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 49214 <__cxa_atexit@plt+0x3d44c> │ │ │ │ + ldr r3, [pc, #68] @ 416f0 <__cxa_atexit@plt+0x35928> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4920c <__cxa_atexit@plt+0x3d444> │ │ │ │ - b 49224 <__cxa_atexit@plt+0x3d45c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq sp, r1, #228, 14 @ 0x3900000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r2, [pc, #64] @ 416f4 <__cxa_atexit@plt+0x3592c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + and r1, r7, #3 │ │ │ │ + mov r0, #7 │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r2, r3 │ │ │ │ + moveq r0, #10 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr sl, [r7, r0] │ │ │ │ + ldr r3, [pc, #32] @ 416f8 <__cxa_atexit@plt+0x35930> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #20] @ 416fc <__cxa_atexit@plt+0x35934> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 1ba0658 <__cxa_atexit@plt+0x1b94890> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq r0, r7, #172, 30 @ 0x2b0 │ │ │ │ + andseq r0, r7, #160, 30 @ 0x280 │ │ │ │ + andeq r7, r2, #12, 24 @ 0xc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 492a8 <__cxa_atexit@plt+0x3d4e0> │ │ │ │ - ldr r2, [pc, #128] @ 492c0 <__cxa_atexit@plt+0x3d4f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 492b4 <__cxa_atexit@plt+0x3d4ec> │ │ │ │ - ldr r2, [pc, #80] @ 492c4 <__cxa_atexit@plt+0x3d4fc> │ │ │ │ + ldr r3, [pc, #12] @ 41720 <__cxa_atexit@plt+0x35958> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1d2d490 <__cxa_atexit@plt+0x1d216c8> │ │ │ │ + andseq r0, r7, #176, 28 @ 0xb00 │ │ │ │ + andeq r7, r2, #232, 22 @ 0x3a000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 41744 <__cxa_atexit@plt+0x3597c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1d2d490 <__cxa_atexit@plt+0x1d216c8> │ │ │ │ + andseq r0, r7, #140, 28 @ 0x8c0 │ │ │ │ + andeq r7, r2, #12, 24 @ 0xc00 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r6, r5, #8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 417ac <__cxa_atexit@plt+0x359e4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 417b4 <__cxa_atexit@plt+0x359ec> │ │ │ │ + ldr r3, [pc, #80] @ 417d0 <__cxa_atexit@plt+0x35a08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ 417d4 <__cxa_atexit@plt+0x35a0c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r0, r1, r8, sl} │ │ │ │ - str r9, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4929c <__cxa_atexit@plt+0x3d4d4> │ │ │ │ - mov r5, r3 │ │ │ │ - b 49030 <__cxa_atexit@plt+0x3d268> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - add r5, r5, #20 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #60] @ 417d8 <__cxa_atexit@plt+0x35a10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #52] @ 417dc <__cxa_atexit@plt+0x35a14> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + mov r6, r9 │ │ │ │ + b 417bc <__cxa_atexit@plt+0x359f4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 417cc <__cxa_atexit@plt+0x35a04> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq r9, r6, #48, 4 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - andeq sp, r1, #88, 14 @ 0x1600000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ + andeq r7, r2, #156, 22 @ 0x27000 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andseq r0, r7, #112, 24 @ 0x7000 │ │ │ │ + andseq r0, r7, #24, 28 @ 0x180 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49348 <__cxa_atexit@plt+0x3d580> │ │ │ │ - ldr r3, [pc, #100] @ 49350 <__cxa_atexit@plt+0x3d588> │ │ │ │ + bhi 41810 <__cxa_atexit@plt+0x35a48> │ │ │ │ + ldr r3, [pc, #32] @ 41820 <__cxa_atexit@plt+0x35a58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 49338 <__cxa_atexit@plt+0x3d570> │ │ │ │ - ldr r7, [pc, #52] @ 49354 <__cxa_atexit@plt+0x3d58c> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #24] @ 41824 <__cxa_atexit@plt+0x35a5c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1b85dec <__cxa_atexit@plt+0x1b7a024> │ │ │ │ + ldr r7, [pc, #16] @ 41828 <__cxa_atexit@plt+0x35a60> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq sp, r1, #204, 12 @ 0xcc00000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 49388 <__cxa_atexit@plt+0x3d5c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq sp, r1, #152, 12 @ 0x9800000 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq r0, r7, #180, 26 @ 0x2d00 │ │ │ │ + andeq r7, r2, #116, 22 @ 0x1d000 │ │ │ │ + andeq r7, r2, #72, 22 @ 0x12000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 494a8 <__cxa_atexit@plt+0x3d6e0> │ │ │ │ - ldr r2, [pc, #272] @ 494c8 <__cxa_atexit@plt+0x3d700> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #268] @ 494cc <__cxa_atexit@plt+0x3d704> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r8, [ip, #15] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - add r0, r7, #32 │ │ │ │ - sub r7, r6, #17 │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r8, r2 │ │ │ │ - bge 49444 <__cxa_atexit@plt+0x3d67c> │ │ │ │ - ldr r3, [pc, #200] @ 494d8 <__cxa_atexit@plt+0x3d710> │ │ │ │ + ldr r3, [pc, #32] @ 41860 <__cxa_atexit@plt+0x35a98> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r6] │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - str r3, [r0] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #172] @ 494dc <__cxa_atexit@plt+0x3d714> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, ip │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [pc, #132] @ 494d0 <__cxa_atexit@plt+0x3d708> │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #20] @ 41864 <__cxa_atexit@plt+0x35a9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r0] │ │ │ │ - mov r9, r6 │ │ │ │ - str r2, [r9], #-3 │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 494b8 <__cxa_atexit@plt+0x3d6f0> │ │ │ │ - ldr r3, [pc, #104] @ 494d4 <__cxa_atexit@plt+0x3d70c> │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [pc, #12] @ 41868 <__cxa_atexit@plt+0x35aa0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1b80688 <__cxa_atexit@plt+0x1b748c0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andseq r0, r7, #60, 28 @ 0x3c0 │ │ │ │ + andseq r0, r7, #100, 26 @ 0x1900 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r7, r2, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 418a0 <__cxa_atexit@plt+0x35ad8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1b80688 <__cxa_atexit@plt+0x1b748c0> │ │ │ │ + andseq r0, r7, #36, 26 @ 0x900 │ │ │ │ + andeq r7, r2, #12, 22 @ 0x3000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 41910 <__cxa_atexit@plt+0x35b48> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 41908 <__cxa_atexit@plt+0x35b40> │ │ │ │ + ldr r3, [pc, #64] @ 41918 <__cxa_atexit@plt+0x35b50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r6, #-16] │ │ │ │ - ldr r0, [r6, #-12] │ │ │ │ - ldr r7, [r6, #-8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, ip} │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4949c <__cxa_atexit@plt+0x3d6d4> │ │ │ │ - mov r5, r2 │ │ │ │ - b 49030 <__cxa_atexit@plt+0x3d268> │ │ │ │ + ldr r2, [pc, #60] @ 4191c <__cxa_atexit@plt+0x35b54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #56] @ 41920 <__cxa_atexit@plt+0x35b58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #36] @ 41924 <__cxa_atexit@plt+0x35b5c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 185df70 <__cxa_atexit@plt+0x18521a8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - add r5, r5, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - andseq r9, r6, #36 @ 0x24 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - andseq r9, r6, #16 │ │ │ │ - andeq sp, r1, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4959c <__cxa_atexit@plt+0x3d7d4> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [pc, #156] @ 495a4 <__cxa_atexit@plt+0x3d7dc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr lr, [r7, #24] │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str ip, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str sl, [r7, #32] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4957c <__cxa_atexit@plt+0x3d7b4> │ │ │ │ - ldr r6, [pc, #80] @ 495a8 <__cxa_atexit@plt+0x3d7e0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r6, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 49590 <__cxa_atexit@plt+0x3d7c8> │ │ │ │ - ldr r6, [sp] │ │ │ │ - b 495fc <__cxa_atexit@plt+0x3d834> │ │ │ │ - ldr r0, [r9] │ │ │ │ + andeq r7, r2, #204, 20 @ 0xcc000 │ │ │ │ + andseq r0, r7, #4, 22 @ 0x1000 │ │ │ │ + andseq r0, r7, #28, 22 @ 0x7000 │ │ │ │ + andseq r0, r7, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 41950 <__cxa_atexit@plt+0x35b88> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r6, [sp] │ │ │ │ - bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b 41964 <__cxa_atexit@plt+0x35b9c> │ │ │ │ + ldr r7, [pc, #8] @ 41960 <__cxa_atexit@plt+0x35b98> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq sp, r1, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 495ec <__cxa_atexit@plt+0x3d824> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 495e4 <__cxa_atexit@plt+0x3d81c> │ │ │ │ - b 495fc <__cxa_atexit@plt+0x3d834> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq sp, r1, #96, 20 @ 0x60000 │ │ │ │ - andeq r0, r0, sl, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4963c <__cxa_atexit@plt+0x3d874> │ │ │ │ - ldr r3, [pc, #168] @ 496b8 <__cxa_atexit@plt+0x3d8f0> │ │ │ │ + andeq r7, r2, #148, 20 @ 0x94000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #92] @ 419cc <__cxa_atexit@plt+0x35c04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 419a8 <__cxa_atexit@plt+0x35be0> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + subs r2, r2, #1 │ │ │ │ + beq 419bc <__cxa_atexit@plt+0x35bf4> │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4966c <__cxa_atexit@plt+0x3d8a4> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 49674 <__cxa_atexit@plt+0x3d8ac> │ │ │ │ - ldr r7, [pc, #144] @ 496c8 <__cxa_atexit@plt+0x3d900> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 496a4 <__cxa_atexit@plt+0x3d8dc> │ │ │ │ - ldr r3, [pc, #108] @ 496b0 <__cxa_atexit@plt+0x3d8e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #104] @ 496b4 <__cxa_atexit@plt+0x3d8ec> │ │ │ │ + beq 419c4 <__cxa_atexit@plt+0x35bfc> │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + b 41970 <__cxa_atexit@plt+0x35ba8> │ │ │ │ + ldr r7, [pc, #32] @ 419d0 <__cxa_atexit@plt+0x35c08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 4969c <__cxa_atexit@plt+0x3d8d4> │ │ │ │ - ldr r3, [pc, #60] @ 496c0 <__cxa_atexit@plt+0x3d8f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 496c4 <__cxa_atexit@plt+0x3d8fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - b 4965c <__cxa_atexit@plt+0x3d894> │ │ │ │ - ldr r7, [pc, #24] @ 496bc <__cxa_atexit@plt+0x3d8f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq sp, r1, #64, 6 │ │ │ │ - andseq r8, r6, #188, 26 @ 0x2f00 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq sp, r1, #28, 6 @ 0x70000000 │ │ │ │ - andseq r8, r6, #124, 26 @ 0x1f00 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq sp, r1, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r0, sl, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 496f4 <__cxa_atexit@plt+0x3d92c> │ │ │ │ - ldr r7, [pc, #84] @ 49744 <__cxa_atexit@plt+0x3d97c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 4972c <__cxa_atexit@plt+0x3d964> │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 49724 <__cxa_atexit@plt+0x3d95c> │ │ │ │ - ldr r3, [pc, #56] @ 4973c <__cxa_atexit@plt+0x3d974> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 49740 <__cxa_atexit@plt+0x3d978> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r7, [pc, #12] @ 49738 <__cxa_atexit@plt+0x3d970> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq sp, r1, #156, 4 @ 0xc0000009 │ │ │ │ - andseq r8, r6, #252, 24 @ 0xfc00 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq sp, r1, #116, 4 @ 0x40000007 │ │ │ │ - andeq r1, r0, sl, lsr #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq r0, r7, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 41964 <__cxa_atexit@plt+0x35b9c> │ │ │ │ + andeq r7, r2, #252, 18 @ 0x3f0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #16 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 41a7c <__cxa_atexit@plt+0x35cb4> │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r1, #15] │ │ │ │ - add r0, r7, #1 │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 497a8 <__cxa_atexit@plt+0x3d9e0> │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #32]! │ │ │ │ - ldr r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r7, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r7, #8] │ │ │ │ - ldr r5, [pc, #148] @ 49828 <__cxa_atexit@plt+0x3da60> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r9, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [pc, #116] @ 49824 <__cxa_atexit@plt+0x3da5c> │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 41a74 <__cxa_atexit@plt+0x35cac> │ │ │ │ + ldr r3, [pc, #100] @ 41a84 <__cxa_atexit@plt+0x35cbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #40]! @ 0x28 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4980c <__cxa_atexit@plt+0x3da44> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp lr, r8 │ │ │ │ - bcc 49814 <__cxa_atexit@plt+0x3da4c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #64] @ 4982c <__cxa_atexit@plt+0x3da64> │ │ │ │ + ldr r2, [pc, #96] @ 41a88 <__cxa_atexit@plt+0x35cc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r5, #40] @ 0x28 │ │ │ │ - sub r9, r8, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + ldr r1, [pc, #92] @ 41a8c <__cxa_atexit@plt+0x35cc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #68] @ 41a90 <__cxa_atexit@plt+0x35cc8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r3, r5, #1 │ │ │ │ + ldr r5, [pc, #60] @ 41a94 <__cxa_atexit@plt+0x35ccc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r5, [pc, #52] @ 41a98 <__cxa_atexit@plt+0x35cd0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19103bc <__cxa_atexit@plt+0x19045f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andseq r8, r6, #172, 24 @ 0xac00 │ │ │ │ - andseq r8, r6, #132, 24 @ 0x8400 │ │ │ │ - andeq r1, r0, sl, ror #26 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andseq r0, r7, #188, 18 @ 0x2f0000 │ │ │ │ + andseq r0, r7, #160, 22 @ 0x28000 │ │ │ │ + andseq r0, r7, #68, 24 @ 0x4400 │ │ │ │ + andseq r0, r7, #60, 24 @ 0x3c00 │ │ │ │ + andseq r0, r7, #64, 22 @ 0x10000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4987c <__cxa_atexit@plt+0x3dab4> │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r0, [pc, #32] @ 49888 <__cxa_atexit@plt+0x3dac0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + bcc 41ad0 <__cxa_atexit@plt+0x35d08> │ │ │ │ + ldr r2, [pc, #28] @ 41adc <__cxa_atexit@plt+0x35d14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r6, #8, 24 @ 0x800 │ │ │ │ - andeq sp, r1, #52, 14 @ 0xd00000 │ │ │ │ - andeq r5, r0, sl, ror #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #32]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 498c8 <__cxa_atexit@plt+0x3db00> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r0, r7, #236, 20 @ 0xec000 │ │ │ │ + andeq r7, r2, #88, 18 @ 0x160000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 41b34 <__cxa_atexit@plt+0x35d6c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 41b2c <__cxa_atexit@plt+0x35d64> │ │ │ │ + ldr r3, [pc, #40] @ 41b3c <__cxa_atexit@plt+0x35d74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 498cc <__cxa_atexit@plt+0x3db04> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #28] @ 41b40 <__cxa_atexit@plt+0x35d78> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1a65558 <__cxa_atexit@plt+0x1a59790> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r7, #208, 16 @ 0xd00000 │ │ │ │ + andseq r0, r7, #180, 20 @ 0xb4000 │ │ │ │ + andeq r7, r2, #20, 18 @ 0x50000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 41b98 <__cxa_atexit@plt+0x35dd0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 41b90 <__cxa_atexit@plt+0x35dc8> │ │ │ │ + ldr r3, [pc, #40] @ 41ba0 <__cxa_atexit@plt+0x35dd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - b 484a4 <__cxa_atexit@plt+0x3c6dc> │ │ │ │ - andseq r8, r6, #88, 22 @ 0x16000 │ │ │ │ - andseq r8, r6, #96, 22 @ 0x18000 │ │ │ │ - andeq sp, r1, #128, 14 @ 0x2000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #28] @ 41ba4 <__cxa_atexit@plt+0x35ddc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1a65558 <__cxa_atexit@plt+0x1a59790> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r7, #108, 16 @ 0x6c0000 │ │ │ │ + andseq r0, r7, #76, 20 @ 0x4c000 │ │ │ │ + andeq r6, r2, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49924 <__cxa_atexit@plt+0x3db5c> │ │ │ │ + bhi 41be4 <__cxa_atexit@plt+0x35e1c> │ │ │ │ + ldr r2, [pc, #36] @ 41bec <__cxa_atexit@plt+0x35e24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 41bf0 <__cxa_atexit@plt+0x35e28> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 4992c <__cxa_atexit@plt+0x3db64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #44] @ 49930 <__cxa_atexit@plt+0x3db68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 49934 <__cxa_atexit@plt+0x3db6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ + add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 494f0 <__cxa_atexit@plt+0x3d728> │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r8, r6, #244, 20 @ 0xf4000 │ │ │ │ - andseq r8, r6, #28, 22 @ 0x7000 │ │ │ │ - andseq r8, r6, #160, 22 @ 0x28000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andseq r0, r7, #32, 16 @ 0x200000 │ │ │ │ + andseq r0, r7, #196, 18 @ 0x310000 │ │ │ │ + andeq r6, r2, #120, 28 @ 0x780 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 49988 <__cxa_atexit@plt+0x3dbc0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 4999c <__cxa_atexit@plt+0x3dbd4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 41c70 <__cxa_atexit@plt+0x35ea8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 41c7c <__cxa_atexit@plt+0x35eb4> │ │ │ │ + ldr r1, [pc, #100] @ 41c8c <__cxa_atexit@plt+0x35ec4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #96] @ 41c90 <__cxa_atexit@plt+0x35ec8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #92] @ 41c94 <__cxa_atexit@plt+0x35ecc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 41c98 <__cxa_atexit@plt+0x35ed0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #68] @ 41c9c <__cxa_atexit@plt+0x35ed4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r5, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r8, r6, #136, 22 @ 0x22000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 499e8 <__cxa_atexit@plt+0x3dc20> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r7, [r7, r2] │ │ │ │ - ldr r2, [pc, #40] @ 499fc <__cxa_atexit@plt+0x3dc34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + mvneq r3, fp, ror #21 │ │ │ │ + andseq r0, r7, #176, 14 @ 0x2c00000 │ │ │ │ + andseq r0, r7, #80, 18 @ 0x140000 │ │ │ │ + andseq r0, r7, #148, 14 @ 0x2500000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 41d10 <__cxa_atexit@plt+0x35f48> │ │ │ │ + ldr r2, [pc, #116] @ 41d30 <__cxa_atexit@plt+0x35f68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ 41d34 <__cxa_atexit@plt+0x35f6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 41d00 <__cxa_atexit@plt+0x35f38> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 41d18 <__cxa_atexit@plt+0x35f50> │ │ │ │ + str r9, [r3] │ │ │ │ + mov r5, #5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 41964 <__cxa_atexit@plt+0x35b9c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r8, r6, #40, 22 @ 0xa000 │ │ │ │ - andeq sp, r1, #92, 12 @ 0x5c00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ + ldr r7, [pc, #24] @ 41d38 <__cxa_atexit@plt+0x35f70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #5 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andseq r0, r7, #32, 14 @ 0x800000 │ │ │ │ + andeq r7, r2, #204, 12 @ 0xcc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 41d68 <__cxa_atexit@plt+0x35fa0> │ │ │ │ + mov r3, #5 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 41964 <__cxa_atexit@plt+0x35b9c> │ │ │ │ + ldr r7, [pc, #16] @ 41d80 <__cxa_atexit@plt+0x35fb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #5 │ │ │ │ + bx r0 │ │ │ │ + andeq r7, r2, #124, 12 @ 0x7c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49a90 <__cxa_atexit@plt+0x3dcc8> │ │ │ │ - ldr lr, [pc, #116] @ 49a98 <__cxa_atexit@plt+0x3dcd0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #31] │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49a84 <__cxa_atexit@plt+0x3dcbc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 49aa8 <__cxa_atexit@plt+0x3dce0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 41df4 <__cxa_atexit@plt+0x3602c> │ │ │ │ + ldr r2, [pc, #116] @ 41e14 <__cxa_atexit@plt+0x3604c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ 41e18 <__cxa_atexit@plt+0x36050> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 41de4 <__cxa_atexit@plt+0x3601c> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 41dfc <__cxa_atexit@plt+0x36034> │ │ │ │ + str r9, [r3] │ │ │ │ + mov r5, #7 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 41964 <__cxa_atexit@plt+0x35b9c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 41e1c <__cxa_atexit@plt+0x36054> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andseq r0, r7, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r7, r2, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 41e4c <__cxa_atexit@plt+0x36084> │ │ │ │ + mov r3, #7 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 41964 <__cxa_atexit@plt+0x35b9c> │ │ │ │ + ldr r7, [pc, #16] @ 41e64 <__cxa_atexit@plt+0x3609c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq sp, r1, #196, 10 @ 0x31000000 │ │ │ │ - andeq r1, r0, sl, asr #29 │ │ │ │ + andeq r7, r2, #152, 10 @ 0x26000000 │ │ │ │ + andeq r7, r2, #32, 12 @ 0x2000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r6, r5, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 41ecc <__cxa_atexit@plt+0x36104> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 41ed8 <__cxa_atexit@plt+0x36110> │ │ │ │ + ldr r3, [pc, #76] @ 41ee8 <__cxa_atexit@plt+0x36120> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #72] @ 41eec <__cxa_atexit@plt+0x36124> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #68] @ 41ef0 <__cxa_atexit@plt+0x36128> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #64] @ 41ef4 <__cxa_atexit@plt+0x3612c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + b 1d3b5b4 <__cxa_atexit@plt+0x1d2f7ec> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r7, r2, #92, 10 @ 0x17000000 │ │ │ │ + andseq r0, r7, #52, 10 @ 0xd000000 │ │ │ │ + andeq r7, r2, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 49b6c <__cxa_atexit@plt+0x3dda4> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 49b18 <__cxa_atexit@plt+0x3dd50> │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 49b2c <__cxa_atexit@plt+0x3dd64> │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 49b84 <__cxa_atexit@plt+0x3ddbc> │ │ │ │ + ldr r3, [pc, #12] @ 41f18 <__cxa_atexit@plt+0x36150> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1d4a000 <__cxa_atexit@plt+0x1d3e238> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r7, r2, #92, 10 @ 0x17000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 41f78 <__cxa_atexit@plt+0x361b0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #104] @ 41fac <__cxa_atexit@plt+0x361e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 41f90 <__cxa_atexit@plt+0x361c8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 41f9c <__cxa_atexit@plt+0x361d4> │ │ │ │ + ldr r7, [pc, #72] @ 41fb0 <__cxa_atexit@plt+0x361e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #64] @ 41fb4 <__cxa_atexit@plt+0x361ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 41fb8 <__cxa_atexit@plt+0x361f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 41fbc <__cxa_atexit@plt+0x361f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 49b7c <__cxa_atexit@plt+0x3ddb4> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r7, r2, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r7, r2, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r7, r2, #240, 8 @ 0xf0000000 │ │ │ │ + andeq r7, r2, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r7, r2, #136, 8 @ 0x88000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 41ff0 <__cxa_atexit@plt+0x36228> │ │ │ │ + ldr r7, [pc, #36] @ 42004 <__cxa_atexit@plt+0x3623c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 49b80 <__cxa_atexit@plt+0x3ddb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str ip, [r5, #32] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq sp, r1, #200, 8 @ 0xc8000000 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ 42008 <__cxa_atexit@plt+0x36240> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + andeq r7, r2, #112, 8 @ 0x70000000 │ │ │ │ + andeq r7, r2, #100, 8 @ 0x64000000 │ │ │ │ + andeq r7, r2, #136, 8 @ 0x88000000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 42058 <__cxa_atexit@plt+0x36290> │ │ │ │ + ldr r3, [pc, #56] @ 42068 <__cxa_atexit@plt+0x362a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + ldr r3, [pc, #44] @ 4206c <__cxa_atexit@plt+0x362a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r8, [pc, #36] @ 42070 <__cxa_atexit@plt+0x362a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 1b9fa5c <__cxa_atexit@plt+0x1b93c94> │ │ │ │ + ldr r7, [pc, #20] @ 42074 <__cxa_atexit@plt+0x362ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andseq r0, r7, #88, 12 @ 0x5800000 │ │ │ │ + andseq r0, r7, #80, 12 @ 0x5000000 │ │ │ │ + andeq r7, r2, #124, 8 @ 0x7c000000 │ │ │ │ + andeq r7, r2, #32, 8 @ 0x20000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 49c40 <__cxa_atexit@plt+0x3de78> │ │ │ │ + ldr r3, [pc, #36] @ 420b0 <__cxa_atexit@plt+0x362e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 49c28 <__cxa_atexit@plt+0x3de60> │ │ │ │ + ldr r9, [pc, #32] @ 420b4 <__cxa_atexit@plt+0x362ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #20] @ 420b8 <__cxa_atexit@plt+0x362f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r7, r2, #68, 6 @ 0x10000001 │ │ │ │ + andseq r0, r7, #80, 8 @ 0x50000000 │ │ │ │ + andeq r7, r2, #220, 6 @ 0x70000003 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 42108 <__cxa_atexit@plt+0x36340> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 49c30 <__cxa_atexit@plt+0x3de68> │ │ │ │ - ldr r8, [pc, #132] @ 49c44 <__cxa_atexit@plt+0x3de7c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r3, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r1, [pc, #84] @ 49c48 <__cxa_atexit@plt+0x3de80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - ldr r7, [pc, #56] @ 49c4c <__cxa_atexit@plt+0x3de84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r3, #23 │ │ │ │ + bcc 4212c <__cxa_atexit@plt+0x36364> │ │ │ │ + ldr r7, [pc, #88] @ 42148 <__cxa_atexit@plt+0x36380> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 494f0 <__cxa_atexit@plt+0x3d728> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + ldr r3, [pc, #44] @ 4213c <__cxa_atexit@plt+0x36374> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #40] @ 42140 <__cxa_atexit@plt+0x36378> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ 42144 <__cxa_atexit@plt+0x3637c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r8, r6, #240, 16 @ 0xf00000 │ │ │ │ - andseq r8, r6, #64, 16 @ 0x400000 │ │ │ │ - andseq r8, r6, #28, 16 @ 0x1c0000 │ │ │ │ - andeq sp, r1, #0, 8 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 49cdc <__cxa_atexit@plt+0x3df14> │ │ │ │ - ldr r8, [pc, #112] @ 49ce8 <__cxa_atexit@plt+0x3df20> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #64] @ 49cec <__cxa_atexit@plt+0x3df24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r7, [pc, #36] @ 49cf0 <__cxa_atexit@plt+0x3df28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, ip │ │ │ │ - b 494f0 <__cxa_atexit@plt+0x3d728> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r6, #56, 16 @ 0x380000 │ │ │ │ - andseq r8, r6, #136, 14 @ 0x2200000 │ │ │ │ - andseq r8, r6, #100, 14 @ 0x1900000 │ │ │ │ - andeq sp, r1, #92, 6 @ 0x70000001 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r7, r2, #0, 6 │ │ │ │ + andseq r0, r7, #208, 6 @ 0x40000003 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + andeq r7, r2, #76, 6 @ 0x30000001 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 421a8 <__cxa_atexit@plt+0x363e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 49d58 <__cxa_atexit@plt+0x3df90> │ │ │ │ - ldr lr, [pc, #72] @ 49d64 <__cxa_atexit@plt+0x3df9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ 49d68 <__cxa_atexit@plt+0x3dfa0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ + bcc 421cc <__cxa_atexit@plt+0x36404> │ │ │ │ + ldr r2, [pc, #92] @ 421e4 <__cxa_atexit@plt+0x3641c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ 421e8 <__cxa_atexit@plt+0x36420> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq sp, r1, #228, 4 @ 0x4000000e │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #100] @ 49de8 <__cxa_atexit@plt+0x3e020> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 49dd0 <__cxa_atexit@plt+0x3e008> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 49ddc <__cxa_atexit@plt+0x3e014> │ │ │ │ - ldr r2, [pc, #68] @ 49dec <__cxa_atexit@plt+0x3e024> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str sl, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ + ldr r3, [pc, #40] @ 421d8 <__cxa_atexit@plt+0x36410> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #36] @ 421dc <__cxa_atexit@plt+0x36414> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 49df0 <__cxa_atexit@plt+0x3e028> │ │ │ │ + ldr r3, [pc, #28] @ 421e0 <__cxa_atexit@plt+0x36418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 494f0 <__cxa_atexit@plt+0x3d728> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r8, r6, #8, 14 @ 0x200000 │ │ │ │ - andseq r8, r6, #104, 12 @ 0x6800000 │ │ │ │ - andeq sp, r1, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r7, r2, #116, 4 @ 0x40000007 │ │ │ │ + andseq r0, r7, #48, 6 @ 0xc0000000 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + andeq r7, r2, #172, 4 @ 0xc000000a │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 49e44 <__cxa_atexit@plt+0x3e07c> │ │ │ │ - ldr r2, [pc, #52] @ 49e50 <__cxa_atexit@plt+0x3e088> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #28] @ 4221c <__cxa_atexit@plt+0x36454> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 49e54 <__cxa_atexit@plt+0x3e08c> │ │ │ │ + ldr r3, [pc, #16] @ 42220 <__cxa_atexit@plt+0x36458> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 494f0 <__cxa_atexit@plt+0x3d728> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r6, #148, 12 @ 0x9400000 │ │ │ │ - andseq r8, r6, #244, 10 @ 0x3d000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 49ea8 <__cxa_atexit@plt+0x3e0e0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 49ebc <__cxa_atexit@plt+0x3e0f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r8, r6, #104, 12 @ 0x6800000 │ │ │ │ - andeq sp, r1, #172, 2 @ 0x2b │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 49f30 <__cxa_atexit@plt+0x3e168> │ │ │ │ - ldr r3, [pc, #84] @ 49f38 <__cxa_atexit@plt+0x3e170> │ │ │ │ + mov r9, r7 │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andseq r0, r7, #252, 2 @ 0x3f │ │ │ │ + andeq r7, r2, #116, 4 @ 0x40000007 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #116] @ 422ac <__cxa_atexit@plt+0x364e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 49f20 <__cxa_atexit@plt+0x3e158> │ │ │ │ - ldr r7, [pc, #52] @ 49f3c <__cxa_atexit@plt+0x3e174> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 42270 <__cxa_atexit@plt+0x364a8> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 42278 <__cxa_atexit@plt+0x364b0> │ │ │ │ + ldr r2, [pc, #96] @ 422bc <__cxa_atexit@plt+0x364f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ 422c0 <__cxa_atexit@plt+0x364f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + b 42290 <__cxa_atexit@plt+0x364c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq sp, r1, #48, 2 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 49f70 <__cxa_atexit@plt+0x3e1a8> │ │ │ │ + ldr r2, [pc, #48] @ 422b0 <__cxa_atexit@plt+0x364e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq sp, r1, #252 @ 0xfc │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + ldr r1, [pc, #44] @ 422b4 <__cxa_atexit@plt+0x364ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [pc, #24] @ 422b8 <__cxa_atexit@plt+0x364f0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1ba0658 <__cxa_atexit@plt+0x1b94890> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andseq r0, r7, #252, 6 @ 0xf0000003 │ │ │ │ + andseq r0, r7, #232, 6 @ 0xa0000003 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andseq r0, r7, #32, 8 @ 0x20000000 │ │ │ │ + andeq r7, r2, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #100 @ 0x64 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 4a120 <__cxa_atexit@plt+0x3e358> │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r0, [pc, #392] @ 4a12c <__cxa_atexit@plt+0x3e364> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r6, [pc, #344] @ 4a130 <__cxa_atexit@plt+0x3e368> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, lr │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r6, [r3, #24]! │ │ │ │ - ldr r0, [pc, #324] @ 4a134 <__cxa_atexit@plt+0x3e36c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, r1 │ │ │ │ - str r0, [r2, #12]! │ │ │ │ - str r2, [r1, #28] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr fp, [r0, #8]! │ │ │ │ - ldr r8, [r0, #4] │ │ │ │ - ldr r9, [r0, #16] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str r8, [r1, #32] │ │ │ │ - ldr r6, [pc, #284] @ 4a138 <__cxa_atexit@plt+0x3e370> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov sl, r1 │ │ │ │ - str r6, [sl, #40]! @ 0x28 │ │ │ │ - mov r6, r1 │ │ │ │ - str sl, [r6, #80]! @ 0x50 │ │ │ │ - ldr sl, [pc, #264] @ 4a13c <__cxa_atexit@plt+0x3e374> │ │ │ │ - add sl, pc, sl │ │ │ │ - str fp, [r1, #44] @ 0x2c │ │ │ │ - str r8, [r1, #48] @ 0x30 │ │ │ │ - str r9, [r1, #52] @ 0x34 │ │ │ │ - str r1, [r1, #20] │ │ │ │ - str r1, [r1, #36] @ 0x24 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ - str r8, [r1, #64] @ 0x40 │ │ │ │ - str r1, [r1, #68] @ 0x44 │ │ │ │ - str fp, [r1, #72] @ 0x48 │ │ │ │ - str r3, [r1, #76] @ 0x4c │ │ │ │ - str sl, [r1, #56]! @ 0x38 │ │ │ │ - ldr fp, [r0, #-4] │ │ │ │ - cmp fp, ip │ │ │ │ - bge 4a0b8 <__cxa_atexit@plt+0x3e2f0> │ │ │ │ - ldr r2, [pc, #208] @ 4a144 <__cxa_atexit@plt+0x3e37c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #204] @ 4a148 <__cxa_atexit@plt+0x3e380> │ │ │ │ + ldr r3, [pc, #72] @ 42320 <__cxa_atexit@plt+0x36558> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [lr, #88] @ 0x58 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [lr, #92] @ 0x5c │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [lr, #96] @ 0x60 │ │ │ │ - str fp, [lr, #100] @ 0x64 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r2, [pc, #128] @ 4a140 <__cxa_atexit@plt+0x3e378> │ │ │ │ + ldr r2, [pc, #68] @ 42324 <__cxa_atexit@plt+0x3655c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 4a110 <__cxa_atexit@plt+0x3e348> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 4a21c <__cxa_atexit@plt+0x3e454> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #100 @ 0x64 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffea94 │ │ │ │ - @ instruction: 0xffffeca8 │ │ │ │ - @ instruction: 0xffffebac │ │ │ │ - @ instruction: 0xfffff2b8 │ │ │ │ - @ instruction: 0xfffff4b8 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq ip, r1, #4, 30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + and r1, r7, #3 │ │ │ │ + mov r0, #7 │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r2, r3 │ │ │ │ + moveq r0, #10 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr sl, [r7, r0] │ │ │ │ + ldr r3, [pc, #32] @ 42328 <__cxa_atexit@plt+0x36560> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #20] @ 4232c <__cxa_atexit@plt+0x36564> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 1ba0658 <__cxa_atexit@plt+0x1b94890> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andseq r0, r7, #124, 6 @ 0xf0000001 │ │ │ │ + andseq r0, r7, #112, 6 @ 0xc0000001 │ │ │ │ + andeq r7, r2, #104, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #84] @ 4a1b8 <__cxa_atexit@plt+0x3e3f0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4a1a0 <__cxa_atexit@plt+0x3e3d8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4a1ac <__cxa_atexit@plt+0x3e3e4> │ │ │ │ - ldr r2, [pc, #52] @ 4a1bc <__cxa_atexit@plt+0x3e3f4> │ │ │ │ + ldr r3, [pc, #32] @ 42364 <__cxa_atexit@plt+0x3659c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #28] @ 42368 <__cxa_atexit@plt+0x365a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ + add sl, r2, #2 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 494f0 <__cxa_atexit@plt+0x3d728> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r8, r6, #40, 6 @ 0xa0000000 │ │ │ │ - andeq ip, r1, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r8, [pc, #12] @ 4236c <__cxa_atexit@plt+0x365a4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1b9fa5c <__cxa_atexit@plt+0x1b93c94> │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + andseq r0, r7, #76, 6 @ 0x30000001 │ │ │ │ + andseq r0, r7, #60, 6 @ 0xf0000000 │ │ │ │ + andeq r7, r2, #40, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4a200 <__cxa_atexit@plt+0x3e438> │ │ │ │ - ldr r2, [pc, #36] @ 4a20c <__cxa_atexit@plt+0x3e444> │ │ │ │ + ldr r3, [pc, #32] @ 423a4 <__cxa_atexit@plt+0x365dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #28] @ 423a8 <__cxa_atexit@plt+0x365e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ + add sl, r2, #2 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 494f0 <__cxa_atexit@plt+0x3d728> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r6, #200, 4 @ 0x8000000c │ │ │ │ - andeq ip, r1, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r0, sl, ror #23 │ │ │ │ + ldr r8, [pc, #12] @ 423ac <__cxa_atexit@plt+0x365e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1b9fa5c <__cxa_atexit@plt+0x1b93c94> │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + andseq r0, r7, #12, 6 @ 0x30000000 │ │ │ │ + andseq r0, r7, #252, 4 @ 0xc000000f │ │ │ │ + andeq r7, r2, #232 @ 0xe8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #40]! @ 0x28 │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 4a2e0 <__cxa_atexit@plt+0x3e518> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4a304 <__cxa_atexit@plt+0x3e53c> │ │ │ │ - ldr r2, [pc, #204] @ 4a320 <__cxa_atexit@plt+0x3e558> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r1, [pc, #156] @ 4a324 <__cxa_atexit@plt+0x3e55c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [pc, #120] @ 4a328 <__cxa_atexit@plt+0x3e560> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 4a318 <__cxa_atexit@plt+0x3e550> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 423f8 <__cxa_atexit@plt+0x36630> │ │ │ │ + ldr r5, [pc, #112] @ 42448 <__cxa_atexit@plt+0x36680> │ │ │ │ + add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ - ldr r5, [pc, #36] @ 4a31c <__cxa_atexit@plt+0x3e554> │ │ │ │ + ldr r5, [pc, #104] @ 4244c <__cxa_atexit@plt+0x36684> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ + add sl, r5, #2 │ │ │ │ + ldr r8, [pc, #96] @ 42450 <__cxa_atexit@plt+0x36688> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 494f0 <__cxa_atexit@plt+0x3d728> │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r6, #56, 2 │ │ │ │ - andseq r8, r6, #188, 2 @ 0x2f │ │ │ │ - @ instruction: 0xfffff684 │ │ │ │ - @ instruction: 0xfffff784 │ │ │ │ - andseq r8, r6, #108, 4 @ 0xc0000006 │ │ │ │ - andeq ip, r1, #68, 26 @ 0x1100 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 4a3fc <__cxa_atexit@plt+0x3e634> │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4a408 <__cxa_atexit@plt+0x3e640> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #208] @ 4a434 <__cxa_atexit@plt+0x3e66c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [pc, #184] @ 4a438 <__cxa_atexit@plt+0x3e670> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 4a418 <__cxa_atexit@plt+0x3e650> │ │ │ │ - ldr lr, [pc, #152] @ 4a43c <__cxa_atexit@plt+0x3e674> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #148] @ 4a440 <__cxa_atexit@plt+0x3e678> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4a3ec <__cxa_atexit@plt+0x3e624> │ │ │ │ - ldr r7, [pc, #108] @ 4a444 <__cxa_atexit@plt+0x3e67c> │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 42438 <__cxa_atexit@plt+0x36670> │ │ │ │ + ldr r7, [pc, #68] @ 42454 <__cxa_atexit@plt+0x3668c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #64] @ 42458 <__cxa_atexit@plt+0x36690> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andseq r0, r7, #40 @ 0x28 │ │ │ │ + andseq r0, r7, #208, 2 @ 0x34 │ │ │ │ + @ instruction: 0xfffff7ec │ │ │ │ + andseq r0, r7, #0, 2 │ │ │ │ + andeq r7, r2, #60 @ 0x3c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 42480 <__cxa_atexit@plt+0x366b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #8] @ 42484 <__cxa_atexit@plt+0x366bc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1b786f4 <__cxa_atexit@plt+0x1b6c92c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andseq r0, r7, #68, 2 │ │ │ │ + andeq r7, r2, #16 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 424bc <__cxa_atexit@plt+0x366f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #28] @ 424c0 <__cxa_atexit@plt+0x366f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #2 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ 424c4 <__cxa_atexit@plt+0x366fc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1b9fa5c <__cxa_atexit@plt+0x1b93c94> │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + andseq r0, r7, #244, 2 @ 0x3d │ │ │ │ + andseq r0, r7, #228, 2 @ 0x39 │ │ │ │ + andeq r6, r2, #192, 26 @ 0x3000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 42520 <__cxa_atexit@plt+0x36758> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 42518 <__cxa_atexit@plt+0x36750> │ │ │ │ + ldr r3, [pc, #44] @ 42528 <__cxa_atexit@plt+0x36760> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 4252c <__cxa_atexit@plt+0x36764> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1953cf8 <__cxa_atexit@plt+0x1947f30> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #40] @ 4a448 <__cxa_atexit@plt+0x3e680> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andseq r8, r6, #140 @ 0x8c │ │ │ │ - andseq r8, r6, #240 @ 0xf0 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - andseq r8, r6, #8, 2 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - andseq r8, r6, #148 @ 0x94 │ │ │ │ - andeq ip, r1, #220, 22 @ 0x37000 │ │ │ │ + andeq r6, r2, #128, 26 @ 0x2000 │ │ │ │ + andseq pc, r6, #224, 28 @ 0xe00 │ │ │ │ + andeq r6, r2, #220, 30 @ 0x370 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4a4dc <__cxa_atexit@plt+0x3e714> │ │ │ │ - ldr lr, [pc, #116] @ 4a4e4 <__cxa_atexit@plt+0x3e71c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4258c <__cxa_atexit@plt+0x367c4> │ │ │ │ + ldr r7, [pc, #72] @ 425a0 <__cxa_atexit@plt+0x367d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4a4d0 <__cxa_atexit@plt+0x3e708> │ │ │ │ + beq 42580 <__cxa_atexit@plt+0x367b8> │ │ │ │ + ldr r7, [pc, #56] @ 425a4 <__cxa_atexit@plt+0x367dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 4a4f4 <__cxa_atexit@plt+0x3e72c> │ │ │ │ + mov r8, r3 │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 425a8 <__cxa_atexit@plt+0x367e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq ip, r1, #68, 22 @ 0x11000 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r6, r2, #144, 30 @ 0x240 │ │ │ │ + andeq r6, r2, #100, 30 @ 0x190 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4a5c4 <__cxa_atexit@plt+0x3e7fc> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 4a560 <__cxa_atexit@plt+0x3e798> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 4a574 <__cxa_atexit@plt+0x3e7ac> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 4a5dc <__cxa_atexit@plt+0x3e814> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [pc, #12] @ 425cc <__cxa_atexit@plt+0x36804> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 42604 <__cxa_atexit@plt+0x3683c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 42608 <__cxa_atexit@plt+0x36840> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r6, #52, 28 @ 0x340 │ │ │ │ + andseq pc, r6, #36, 28 @ 0x240 │ │ │ │ + andeq r6, r2, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 42660 <__cxa_atexit@plt+0x36898> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 42658 <__cxa_atexit@plt+0x36890> │ │ │ │ + ldr r3, [pc, #40] @ 42668 <__cxa_atexit@plt+0x368a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #28] @ 4266c <__cxa_atexit@plt+0x368a4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1a65558 <__cxa_atexit@plt+0x1a59790> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 4a5d4 <__cxa_atexit@plt+0x3e80c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 4a5d8 <__cxa_atexit@plt+0x3e810> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 46514 <__cxa_atexit@plt+0x3a74c> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r6, #180, 28 @ 0xb40 │ │ │ │ - andseq r7, r6, #140, 28 @ 0x8c0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq ip, r1, #196, 18 @ 0x310000 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 4a614 <__cxa_atexit@plt+0x3e84c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r6, #164, 26 @ 0x2900 │ │ │ │ + andseq pc, r6, #132, 30 @ 0x210 │ │ │ │ + andeq r6, r2, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 426c4 <__cxa_atexit@plt+0x368fc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 426bc <__cxa_atexit@plt+0x368f4> │ │ │ │ + ldr r3, [pc, #40] @ 426cc <__cxa_atexit@plt+0x36904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 46514 <__cxa_atexit@plt+0x3a74c> │ │ │ │ - andseq r7, r6, #56, 28 @ 0x380 │ │ │ │ - andeq ip, r1, #104, 20 @ 0x68000 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4a8f8 <__cxa_atexit@plt+0x3eb30> │ │ │ │ - str sl, [sp, #16] │ │ │ │ - str r5, [sp] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str fp, [sp, #28] │ │ │ │ - ldr r5, [r8, #3] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - add ip, r8, #11 │ │ │ │ - ldm ip, {r0, r4, fp, ip} │ │ │ │ - add r5, r1, r9 │ │ │ │ - add r5, r5, r0 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - sub r5, r4, r9 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - cmp r5, #1 │ │ │ │ - blt 4a6c0 <__cxa_atexit@plt+0x3e8f8> │ │ │ │ - add r2, r1, r0 │ │ │ │ - add sl, r2, r9 │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb lr, [sl, r2] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 4a748 <__cxa_atexit@plt+0x3e980> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 4a7a8 <__cxa_atexit@plt+0x3e9e0> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 4a808 <__cxa_atexit@plt+0x3ea40> │ │ │ │ - sxtb r4, lr │ │ │ │ - cmn r4, #1 │ │ │ │ - ble 4a868 <__cxa_atexit@plt+0x3eaa0> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r5, r2 │ │ │ │ - bne 4a68c <__cxa_atexit@plt+0x3e8c4> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - stmdb r3, {r4, r5} │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 4a904 <__cxa_atexit@plt+0x3eb3c> │ │ │ │ - ldr lr, [pc, #592] @ 4a968 <__cxa_atexit@plt+0x3eba0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r2 │ │ │ │ - b 4a8ec <__cxa_atexit@plt+0x3eb24> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 4a8bc <__cxa_atexit@plt+0x3eaf4> │ │ │ │ - ldr r7, [pc, #444] @ 4a960 <__cxa_atexit@plt+0x3eb98> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #28] @ 426d0 <__cxa_atexit@plt+0x36908> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1a65558 <__cxa_atexit@plt+0x1a59790> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r6, #64, 26 @ 0x1000 │ │ │ │ + andseq pc, r6, #36, 30 @ 0x90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r6, r2, #76, 26 @ 0x1300 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 42740 <__cxa_atexit@plt+0x36978> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 42738 <__cxa_atexit@plt+0x36970> │ │ │ │ + ldr r3, [pc, #40] @ 42748 <__cxa_atexit@plt+0x36980> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #28] @ 4274c <__cxa_atexit@plt+0x36984> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1a65558 <__cxa_atexit@plt+0x1a59790> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r6, #196, 24 @ 0xc400 │ │ │ │ + andseq pc, r6, #168, 28 @ 0xa80 │ │ │ │ + andeq r6, r2, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 427a4 <__cxa_atexit@plt+0x369dc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4279c <__cxa_atexit@plt+0x369d4> │ │ │ │ + ldr r3, [pc, #40] @ 427ac <__cxa_atexit@plt+0x369e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #28] @ 427b0 <__cxa_atexit@plt+0x369e8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1a65558 <__cxa_atexit@plt+0x1a59790> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r6, #96, 24 @ 0x6000 │ │ │ │ + andseq pc, r6, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 427fc <__cxa_atexit@plt+0x36a34> │ │ │ │ + ldr r3, [pc, #56] @ 42814 <__cxa_atexit@plt+0x36a4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 42818 <__cxa_atexit@plt+0x36a50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 4281c <__cxa_atexit@plt+0x36a54> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4a934 <__cxa_atexit@plt+0x3eb6c> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 4a8bc <__cxa_atexit@plt+0x3eaf4> │ │ │ │ - ldr r7, [pc, #352] @ 4a964 <__cxa_atexit@plt+0x3eb9c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r6, r2, #112, 26 @ 0x1c00 │ │ │ │ + andseq pc, r6, #36, 24 @ 0x2400 │ │ │ │ + andeq r6, r2, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 42858 <__cxa_atexit@plt+0x36a90> │ │ │ │ + ldr r3, [pc, #40] @ 42870 <__cxa_atexit@plt+0x36aa8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 42874 <__cxa_atexit@plt+0x36aac> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4a934 <__cxa_atexit@plt+0x3eb6c> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 4a8bc <__cxa_atexit@plt+0x3eaf4> │ │ │ │ - ldr r7, [pc, #244] @ 4a958 <__cxa_atexit@plt+0x3eb90> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r6, #20, 28 @ 0x140 │ │ │ │ + andeq r6, r2, #36, 26 @ 0x900 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 428b0 <__cxa_atexit@plt+0x36ae8> │ │ │ │ + ldr r3, [pc, #40] @ 428c8 <__cxa_atexit@plt+0x36b00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 428cc <__cxa_atexit@plt+0x36b04> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4a934 <__cxa_atexit@plt+0x3eb6c> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 4a92c <__cxa_atexit@plt+0x3eb64> │ │ │ │ - ldr lr, [pc, #144] @ 4a954 <__cxa_atexit@plt+0x3eb8c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r0, r1, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 4abac <__cxa_atexit@plt+0x3ede4> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r6, #184, 26 @ 0x2e00 │ │ │ │ + andeq r6, r2, #208, 24 @ 0xd000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 42908 <__cxa_atexit@plt+0x36b40> │ │ │ │ + ldr r3, [pc, #40] @ 42920 <__cxa_atexit@plt+0x36b58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 4a96c <__cxa_atexit@plt+0x3eba4> │ │ │ │ + ldr r7, [pc, #20] @ 42924 <__cxa_atexit@plt+0x36b5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #40] @ 4a95c <__cxa_atexit@plt+0x3eb94> │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r6, #92, 26 @ 0x1700 │ │ │ │ + andeq r6, r2, #124, 24 @ 0x7c00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 42960 <__cxa_atexit@plt+0x36b98> │ │ │ │ + ldr r3, [pc, #40] @ 42978 <__cxa_atexit@plt+0x36bb0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 4297c <__cxa_atexit@plt+0x36bb4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3, #-52]! @ 0xffffffcc │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r6, #80, 24 @ 0x5000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andseq r7, r6, #252, 26 @ 0x3f00 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq ip, r1, #20, 14 @ 0x500000 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4a9c0 <__cxa_atexit@plt+0x3ebf8> │ │ │ │ - ldr lr, [pc, #64] @ 4a9d8 <__cxa_atexit@plt+0x3ec10> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 4abac <__cxa_atexit@plt+0x3ede4> │ │ │ │ - ldr r3, [pc, #20] @ 4a9dc <__cxa_atexit@plt+0x3ec14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r7, r6, #124, 22 @ 0x1f000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq ip, r1, #164, 12 @ 0xa400000 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4aa30 <__cxa_atexit@plt+0x3ec68> │ │ │ │ - ldr lr, [pc, #60] @ 4aa48 <__cxa_atexit@plt+0x3ec80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 4abac <__cxa_atexit@plt+0x3ede4> │ │ │ │ - ldr r3, [pc, #20] @ 4aa4c <__cxa_atexit@plt+0x3ec84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r6, #8, 22 @ 0x2000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq ip, r1, #52, 12 @ 0x3400000 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4aaa0 <__cxa_atexit@plt+0x3ecd8> │ │ │ │ - ldr lr, [pc, #60] @ 4aab8 <__cxa_atexit@plt+0x3ecf0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 4abac <__cxa_atexit@plt+0x3ede4> │ │ │ │ - ldr r3, [pc, #20] @ 4aabc <__cxa_atexit@plt+0x3ecf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r6, #152, 20 @ 0x98000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq ip, r1, #196, 10 @ 0x31000000 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4ab10 <__cxa_atexit@plt+0x3ed48> │ │ │ │ - ldr lr, [pc, #60] @ 4ab28 <__cxa_atexit@plt+0x3ed60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 4abac <__cxa_atexit@plt+0x3ede4> │ │ │ │ - ldr r3, [pc, #20] @ 4ab2c <__cxa_atexit@plt+0x3ed64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r6, #40, 20 @ 0x28000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq ip, r1, #84, 10 @ 0x15000000 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4ab80 <__cxa_atexit@plt+0x3edb8> │ │ │ │ - ldr lr, [pc, #60] @ 4ab98 <__cxa_atexit@plt+0x3edd0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 4abac <__cxa_atexit@plt+0x3ede4> │ │ │ │ - ldr r3, [pc, #20] @ 4ab9c <__cxa_atexit@plt+0x3edd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r6, #184, 18 @ 0x2e0000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq ip, r1, #228, 8 @ 0xe4000000 │ │ │ │ - andeq r7, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r6, #248, 24 @ 0xf800 │ │ │ │ + andeq r6, r2, #40, 24 @ 0x2800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4ac94 <__cxa_atexit@plt+0x3eecc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #48]! @ 0x30 │ │ │ │ - ldr r1, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r3, #-16] │ │ │ │ - ldr lr, [r3, #-4] │ │ │ │ - add r1, r7, r1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 4ac4c <__cxa_atexit@plt+0x3ee84> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [pc, #200] @ 4acbc <__cxa_atexit@plt+0x3eef4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 4acac <__cxa_atexit@plt+0x3eee4> │ │ │ │ - ldr r3, [pc, #172] @ 4acc0 <__cxa_atexit@plt+0x3eef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #28]! │ │ │ │ - stmib r7, {r0, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4ac84 <__cxa_atexit@plt+0x3eebc> │ │ │ │ - ldr r7, [pc, #140] @ 4acc4 <__cxa_atexit@plt+0x3eefc> │ │ │ │ + bcc 429b8 <__cxa_atexit@plt+0x36bf0> │ │ │ │ + ldr r3, [pc, #40] @ 429d0 <__cxa_atexit@plt+0x36c08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 429d4 <__cxa_atexit@plt+0x36c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [pc, #100] @ 4acb8 <__cxa_atexit@plt+0x3eef0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - str r0, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4ac74 <__cxa_atexit@plt+0x3eeac> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b 4acd8 <__cxa_atexit@plt+0x3ef10> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + andseq pc, r6, #156, 24 @ 0x9c00 │ │ │ │ + andeq r6, r2, #212, 22 @ 0x35000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 42a10 <__cxa_atexit@plt+0x36c48> │ │ │ │ + ldr r3, [pc, #40] @ 42a28 <__cxa_atexit@plt+0x36c60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 4acc8 <__cxa_atexit@plt+0x3ef00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ + ldr r7, [pc, #20] @ 42a2c <__cxa_atexit@plt+0x36c64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andseq r7, r6, #124, 16 @ 0x7c0000 │ │ │ │ - @ instruction: 0xfffff334 │ │ │ │ - @ instruction: 0xfffff344 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - andeq ip, r1, #184, 6 @ 0xe0000002 │ │ │ │ - andeq pc, r0, ip, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4adb4 <__cxa_atexit@plt+0x3efec> │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4ae48 <__cxa_atexit@plt+0x3f080> │ │ │ │ - ldr r1, [pc, #392] @ 4ae94 <__cxa_atexit@plt+0x3f0cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r2, [pc, #368] @ 4ae98 <__cxa_atexit@plt+0x3f0d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #360] @ 4ae9c <__cxa_atexit@plt+0x3f0d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r3, #82 @ 0x52 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - ldr r1, [pc, #324] @ 4aea0 <__cxa_atexit@plt+0x3f0d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #284] @ 4aea4 <__cxa_atexit@plt+0x3f0dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + andseq pc, r6, #76, 24 @ 0x4c00 │ │ │ │ + andeq r6, r2, #128, 22 @ 0x20000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 42a68 <__cxa_atexit@plt+0x36ca0> │ │ │ │ + ldr r3, [pc, #40] @ 42a80 <__cxa_atexit@plt+0x36cb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4ae50 <__cxa_atexit@plt+0x3f088> │ │ │ │ - ldr r2, [pc, #184] @ 4ae80 <__cxa_atexit@plt+0x3f0b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, sl} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r6, r5, #8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 4ae64 <__cxa_atexit@plt+0x3f09c> │ │ │ │ - ldr lr, [pc, #160] @ 4ae84 <__cxa_atexit@plt+0x3f0bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #156] @ 4ae88 <__cxa_atexit@plt+0x3f0c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldmib r7, {r0, r6} │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #28]! │ │ │ │ - str r6, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4ae34 <__cxa_atexit@plt+0x3f06c> │ │ │ │ - ldr r7, [pc, #112] @ 4ae8c <__cxa_atexit@plt+0x3f0c4> │ │ │ │ + ldr r7, [pc, #20] @ 42a84 <__cxa_atexit@plt+0x36cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r3, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - b 4ae54 <__cxa_atexit@plt+0x3f08c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #36] @ 4ae90 <__cxa_atexit@plt+0x3f0c8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ + andseq pc, r6, #72, 24 @ 0x4800 │ │ │ │ + andeq r6, r2, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 42ac0 <__cxa_atexit@plt+0x36cf8> │ │ │ │ + ldr r3, [pc, #40] @ 42ad8 <__cxa_atexit@plt+0x36d10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 42adc <__cxa_atexit@plt+0x36d14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq r7, r6, #168, 12 @ 0xa800000 │ │ │ │ - @ instruction: 0xfffff164 │ │ │ │ - andseq r7, r6, #200, 12 @ 0xc800000 │ │ │ │ - @ instruction: 0xfffff160 │ │ │ │ - andseq r7, r6, #72, 12 @ 0x4800000 │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - andseq r7, r6, #224, 12 @ 0xe000000 │ │ │ │ - andseq r7, r6, #192, 12 @ 0xc000000 │ │ │ │ - @ instruction: 0xfffff6fc │ │ │ │ - andseq r7, r6, #148, 14 @ 0x2500000 │ │ │ │ - andeq ip, r1, #216, 2 @ 0x36 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq pc, r6, #160, 22 @ 0x28000 │ │ │ │ + andeq r6, r2, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4af4c <__cxa_atexit@plt+0x3f184> │ │ │ │ - ldr r2, [pc, #136] @ 4af54 <__cxa_atexit@plt+0x3f18c> │ │ │ │ + bhi 42b18 <__cxa_atexit@plt+0x36d50> │ │ │ │ + ldr r2, [pc, #36] @ 42b20 <__cxa_atexit@plt+0x36d58> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4af30 <__cxa_atexit@plt+0x3f168> │ │ │ │ - ldr r2, [pc, #104] @ 4af58 <__cxa_atexit@plt+0x3f190> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4af30 <__cxa_atexit@plt+0x3f168> │ │ │ │ - ldr r3, [pc, #84] @ 4af5c <__cxa_atexit@plt+0x3f194> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4af3c <__cxa_atexit@plt+0x3f174> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - b 4a628 <__cxa_atexit@plt+0x3e860> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #32] @ 42b24 <__cxa_atexit@plt+0x36d5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + andeq r6, r2, #168, 20 @ 0xa8000 │ │ │ │ + andseq pc, r6, #228, 16 @ 0xe40000 │ │ │ │ + andeq r6, r2, #252, 22 @ 0x3f000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 42b6c <__cxa_atexit@plt+0x36da4> │ │ │ │ + ldr r2, [pc, #40] @ 42b74 <__cxa_atexit@plt+0x36dac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ 42b78 <__cxa_atexit@plt+0x36db0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d4e5f0 <__cxa_atexit@plt+0x1d42828> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq ip, r1, #36, 2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 4afd0 <__cxa_atexit@plt+0x3f208> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4afb8 <__cxa_atexit@plt+0x3f1f0> │ │ │ │ - ldr r3, [pc, #72] @ 4afd4 <__cxa_atexit@plt+0x3f20c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4afc0 <__cxa_atexit@plt+0x3f1f8> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 4a628 <__cxa_atexit@plt+0x3e860> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r5, r2, #84, 10 @ 0x15000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 42ba4 <__cxa_atexit@plt+0x36ddc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq ip, r1, #172 @ 0xac │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 4b030 <__cxa_atexit@plt+0x3f268> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4b020 <__cxa_atexit@plt+0x3f258> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 4a628 <__cxa_atexit@plt+0x3e860> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #12] @ 42bb8 <__cxa_atexit@plt+0x36df0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq ip, r1, #80 @ 0x50 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 4a628 <__cxa_atexit@plt+0x3e860> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq pc, r6, #140, 20 @ 0x8c000 │ │ │ │ + andeq r6, r2, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4b104 <__cxa_atexit@plt+0x3f33c> │ │ │ │ - ldr r2, [pc, #172] @ 4b120 <__cxa_atexit@plt+0x3f358> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4b0f8 <__cxa_atexit@plt+0x3f330> │ │ │ │ - ldr r2, [pc, #140] @ 4b124 <__cxa_atexit@plt+0x3f35c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4b0f8 <__cxa_atexit@plt+0x3f330> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 42c24 <__cxa_atexit@plt+0x36e5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 4b10c <__cxa_atexit@plt+0x3f344> │ │ │ │ - ldr r1, [pc, #104] @ 4b128 <__cxa_atexit@plt+0x3f360> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 42c30 <__cxa_atexit@plt+0x36e68> │ │ │ │ + ldr r1, [pc, #80] @ 42c40 <__cxa_atexit@plt+0x36e78> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 4b12c <__cxa_atexit@plt+0x3f364> │ │ │ │ + ldr lr, [pc, #76] @ 42c44 <__cxa_atexit@plt+0x36e7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ 42c48 <__cxa_atexit@plt+0x36e80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1d63264 <__cxa_atexit@plt+0x1d5749c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq pc, r6, #232, 14 @ 0x3a00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 42ca0 <__cxa_atexit@plt+0x36ed8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 42cb0 <__cxa_atexit@plt+0x36ee8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andseq pc, r6, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r6, r2, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 42d34 <__cxa_atexit@plt+0x36f6c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 42d40 <__cxa_atexit@plt+0x36f78> │ │ │ │ + ldr lr, [pc, #104] @ 42d50 <__cxa_atexit@plt+0x36f88> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #100] @ 42d54 <__cxa_atexit@plt+0x36f8c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ 42d58 <__cxa_atexit@plt+0x36f90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r5, [pc, #68] @ 42d5c <__cxa_atexit@plt+0x36f94> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #60] @ 42d60 <__cxa_atexit@plt+0x36f98> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ + sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq fp, r1, #188, 22 @ 0x2f000 │ │ │ │ - andseq r7, r6, #168, 6 @ 0xa0000002 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 4b1b4 <__cxa_atexit@plt+0x3f3ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4b19c <__cxa_atexit@plt+0x3f3d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4b1a4 <__cxa_atexit@plt+0x3f3dc> │ │ │ │ - ldr r2, [pc, #80] @ 4b1b8 <__cxa_atexit@plt+0x3f3f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 4b1bc <__cxa_atexit@plt+0x3f3f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq fp, r1, #20, 22 @ 0x5000 │ │ │ │ - andseq r7, r6, #0, 6 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq pc, r6, #236, 12 @ 0xec00000 │ │ │ │ + andseq pc, r6, #140, 18 @ 0x230000 │ │ │ │ + andseq pc, r6, #20, 14 @ 0x500000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4b214 <__cxa_atexit@plt+0x3f44c> │ │ │ │ - ldr r2, [pc, #60] @ 4b220 <__cxa_atexit@plt+0x3f458> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 4b224 <__cxa_atexit@plt+0x3f45c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + bcc 42d98 <__cxa_atexit@plt+0x36fd0> │ │ │ │ + ldr r2, [pc, #28] @ 42da4 <__cxa_atexit@plt+0x36fdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq fp, r1, #152, 20 @ 0x98000 │ │ │ │ - andseq r7, r6, #132, 4 @ 0x40000008 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq pc, r6, #36, 16 @ 0x240000 │ │ │ │ + andeq r6, r2, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4b2cc <__cxa_atexit@plt+0x3f504> │ │ │ │ - ldr r2, [pc, #160] @ 4b2e8 <__cxa_atexit@plt+0x3f520> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4b2b0 <__cxa_atexit@plt+0x3f4e8> │ │ │ │ - ldr r2, [pc, #132] @ 4b2ec <__cxa_atexit@plt+0x3f524> │ │ │ │ + bhi 42dec <__cxa_atexit@plt+0x37024> │ │ │ │ + ldr r2, [pc, #40] @ 42df4 <__cxa_atexit@plt+0x3702c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4b2c0 <__cxa_atexit@plt+0x3f4f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 4b2d4 <__cxa_atexit@plt+0x3f50c> │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - ldr r1, [pc, #88] @ 4b2f0 <__cxa_atexit@plt+0x3f528> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ 42df8 <__cxa_atexit@plt+0x37030> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 1d4e5f0 <__cxa_atexit@plt+0x1d42828> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r5, r2, #180, 6 @ 0xd0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 42e24 <__cxa_atexit@plt+0x3705c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 42e38 <__cxa_atexit@plt+0x37070> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r7, r6, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #104] @ 4b370 <__cxa_atexit@plt+0x3f5a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4b358 <__cxa_atexit@plt+0x3f590> │ │ │ │ + andseq pc, r6, #12, 16 @ 0xc0000 │ │ │ │ + andeq r6, r2, #116, 16 @ 0x740000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 42ea4 <__cxa_atexit@plt+0x370dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 4b360 <__cxa_atexit@plt+0x3f598> │ │ │ │ - ldmib r5, {r1, r8, sl} │ │ │ │ - ldr r0, [pc, #56] @ 4b374 <__cxa_atexit@plt+0x3f5ac> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 42eb0 <__cxa_atexit@plt+0x370e8> │ │ │ │ + ldr r1, [pc, #80] @ 42ec0 <__cxa_atexit@plt+0x370f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ 42ec4 <__cxa_atexit@plt+0x370fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ 42ec8 <__cxa_atexit@plt+0x37100> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1d63264 <__cxa_atexit@plt+0x1d5749c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq pc, r6, #104, 10 @ 0x1a000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r7, r6, #248, 2 @ 0x3e │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r6, r2, #180, 12 @ 0xb400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 1d45988 <__cxa_atexit@plt+0x1d39bc0> │ │ │ │ + andeq r6, r2, #196, 14 @ 0x3100000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 42fac <__cxa_atexit@plt+0x371e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 42fb4 <__cxa_atexit@plt+0x371ec> │ │ │ │ + ldr r1, [pc, #144] @ 42fc8 <__cxa_atexit@plt+0x37200> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + cmp r2, #11 │ │ │ │ + bge 42f98 <__cxa_atexit@plt+0x371d0> │ │ │ │ + ldr r2, [pc, #124] @ 42fcc <__cxa_atexit@plt+0x37204> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #120] @ 42fd0 <__cxa_atexit@plt+0x37208> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #116] @ 42fd4 <__cxa_atexit@plt+0x3720c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r1, [pc, #100] @ 42fd8 <__cxa_atexit@plt+0x37210> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r7, [pc, #60] @ 42fdc <__cxa_atexit@plt+0x37214> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + mov r6, r3 │ │ │ │ + b 42fbc <__cxa_atexit@plt+0x371f4> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r6, #176, 8 @ 0xb0000000 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andseq pc, r6, #56, 12 @ 0x3800000 │ │ │ │ + andseq pc, r6, #152, 12 @ 0x9800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4b3b4 <__cxa_atexit@plt+0x3f5ec> │ │ │ │ - ldr r2, [pc, #36] @ 4b3c0 <__cxa_atexit@plt+0x3f5f8> │ │ │ │ + bcc 43018 <__cxa_atexit@plt+0x37250> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 43028 <__cxa_atexit@plt+0x37260> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #3 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r6, #152, 2 @ 0x26 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4b3f4 <__cxa_atexit@plt+0x3f62c> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq fp, r1, #200, 24 @ 0xc800 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrb r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 4b538 <__cxa_atexit@plt+0x3f770> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r3, #125 @ 0x7d │ │ │ │ - bne 4b4a8 <__cxa_atexit@plt+0x3f6e0> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5] │ │ │ │ - mov r1, #125 @ 0x7d │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 4b54c <__cxa_atexit@plt+0x3f784> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-8]! │ │ │ │ - ldr ip, [r1, #-12] │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r0, [ip, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 4b4f8 <__cxa_atexit@plt+0x3f730> │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - ldr r5, [pc, #280] @ 4b5ac <__cxa_atexit@plt+0x3f7e4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - sub r3, r5, #20 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - mov r1, r5 │ │ │ │ - str sl, [r1, #-8]! │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r6, #148, 12 @ 0x9400000 │ │ │ │ + andeq r6, r2, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4b56c <__cxa_atexit@plt+0x3f7a4> │ │ │ │ - ldr r7, [pc, #196] @ 4b590 <__cxa_atexit@plt+0x3f7c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #192] @ 4b594 <__cxa_atexit@plt+0x3f7cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 4b528 <__cxa_atexit@plt+0x3f760> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 520a0 <__cxa_atexit@plt+0x462d8> │ │ │ │ - ldr r0, [pc, #160] @ 4b5a0 <__cxa_atexit@plt+0x3f7d8> │ │ │ │ + bhi 430ac <__cxa_atexit@plt+0x372e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 430b8 <__cxa_atexit@plt+0x372f0> │ │ │ │ + ldr lr, [pc, #104] @ 430c8 <__cxa_atexit@plt+0x37300> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #100] @ 430cc <__cxa_atexit@plt+0x37304> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #156] @ 4b5a4 <__cxa_atexit@plt+0x3f7dc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ 430d0 <__cxa_atexit@plt+0x37308> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r2] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r5, [pc, #68] @ 430d4 <__cxa_atexit@plt+0x3730c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r5, [pc, #60] @ 430d8 <__cxa_atexit@plt+0x37310> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ + sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 4b5a8 <__cxa_atexit@plt+0x3f7e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 1c81d88 <__cxa_atexit@plt+0x1c75fc0> │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - ldr r7, [pc, #36] @ 4b598 <__cxa_atexit@plt+0x3f7d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 4b59c <__cxa_atexit@plt+0x3f7d4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r0], -r0 │ │ │ │ - andseq r6, r6, #52, 30 @ 0xd0 │ │ │ │ - andeq fp, r1, #144, 22 @ 0x24000 │ │ │ │ - andseq r6, r6, #140, 28 @ 0x8c0 │ │ │ │ - andeq fp, r1, #124, 14 @ 0x1f00000 │ │ │ │ - andseq r6, r6, #104, 30 @ 0x1a0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r6, r6, #172, 30 @ 0x2b0 │ │ │ │ - andeq fp, r1, #12, 8 @ 0xc000000 │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq pc, r6, #116, 6 @ 0xd0000001 │ │ │ │ + andseq pc, r6, #16, 10 @ 0x4000000 │ │ │ │ + andseq pc, r6, #156, 6 @ 0x70000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4b65c <__cxa_atexit@plt+0x3f894> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r0, [lr, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 4b62c <__cxa_atexit@plt+0x3f864> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [pc, #112] @ 4b684 <__cxa_atexit@plt+0x3f8bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #137 @ 0x89 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r0, [pc, #68] @ 4b678 <__cxa_atexit@plt+0x3f8b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #64] @ 4b67c <__cxa_atexit@plt+0x3f8b4> │ │ │ │ + bcc 43110 <__cxa_atexit@plt+0x37348> │ │ │ │ + ldr r2, [pc, #28] @ 4311c <__cxa_atexit@plt+0x37354> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 4b680 <__cxa_atexit@plt+0x3f8b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq fp, r1, #72, 12 @ 0x4800000 │ │ │ │ - andseq r6, r6, #52, 28 @ 0x340 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andseq r6, r6, #44, 28 @ 0x2c0 │ │ │ │ - andeq fp, r1, #36, 20 @ 0x24000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq pc, r6, #172, 8 @ 0xac000000 │ │ │ │ + andeq r6, r2, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4b744 <__cxa_atexit@plt+0x3f97c> │ │ │ │ - ldr r2, [pc, #160] @ 4b74c <__cxa_atexit@plt+0x3f984> │ │ │ │ + bhi 43164 <__cxa_atexit@plt+0x3739c> │ │ │ │ + ldr r2, [pc, #40] @ 4316c <__cxa_atexit@plt+0x373a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4b718 <__cxa_atexit@plt+0x3f950> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 4b750 <__cxa_atexit@plt+0x3f988> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4b724 <__cxa_atexit@plt+0x3f95c> │ │ │ │ - ldr r7, [pc, #96] @ 4b754 <__cxa_atexit@plt+0x3f98c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4b734 <__cxa_atexit@plt+0x3f96c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 4b3f4 <__cxa_atexit@plt+0x3f62c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ 43170 <__cxa_atexit@plt+0x373a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 1d4e5f0 <__cxa_atexit@plt+0x1d42828> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r5, r2, #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 4319c <__cxa_atexit@plt+0x373d4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #12] @ 431b0 <__cxa_atexit@plt+0x373e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andseq pc, r6, #148, 8 @ 0x94000000 │ │ │ │ + andeq r6, r2, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4321c <__cxa_atexit@plt+0x37454> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 43228 <__cxa_atexit@plt+0x37460> │ │ │ │ + ldr r1, [pc, #80] @ 43238 <__cxa_atexit@plt+0x37470> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ 4323c <__cxa_atexit@plt+0x37474> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ 43240 <__cxa_atexit@plt+0x37478> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1d63264 <__cxa_atexit@plt+0x1d5749c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq fp, r1, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 4b7cc <__cxa_atexit@plt+0x3fa04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4b7b4 <__cxa_atexit@plt+0x3f9ec> │ │ │ │ - ldr r7, [pc, #64] @ 4b7d0 <__cxa_atexit@plt+0x3fa08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4b7c0 <__cxa_atexit@plt+0x3f9f8> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4b3f4 <__cxa_atexit@plt+0x3f62c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq pc, r6, #240, 2 @ 0x3c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq fp, r1, #220, 16 @ 0xdc0000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 4b820 <__cxa_atexit@plt+0x3fa58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4b814 <__cxa_atexit@plt+0x3fa4c> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4b3f4 <__cxa_atexit@plt+0x3f62c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r6, r2, #60, 6 @ 0xf0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 1d45988 <__cxa_atexit@plt+0x1d39bc0> │ │ │ │ + andeq r6, r2, #92, 8 @ 0x5c000000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 43344 <__cxa_atexit@plt+0x3757c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4334c <__cxa_atexit@plt+0x37584> │ │ │ │ + ldr lr, [pc, #176] @ 43360 <__cxa_atexit@plt+0x37598> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #172] @ 43364 <__cxa_atexit@plt+0x3759c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + mov r2, r9 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + cmp r0, #11 │ │ │ │ + bge 43330 <__cxa_atexit@plt+0x37568> │ │ │ │ + ldr r2, [pc, #128] @ 43368 <__cxa_atexit@plt+0x375a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #124] @ 4336c <__cxa_atexit@plt+0x375a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #120] @ 43370 <__cxa_atexit@plt+0x375a8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r8, [pc, #108] @ 43374 <__cxa_atexit@plt+0x375ac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + ldr r6, [pc, #64] @ 43378 <__cxa_atexit@plt+0x375b0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + mov r6, r3 │ │ │ │ + b 43354 <__cxa_atexit@plt+0x3758c> │ │ │ │ + mov r5, #52 @ 0x34 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq fp, r1, #140, 16 @ 0x8c0000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 4b3f4 <__cxa_atexit@plt+0x3f62c> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + andseq pc, r6, #48, 2 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andseq pc, r6, #164, 4 @ 0x4000000a │ │ │ │ + andseq pc, r6, #0, 6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4b898 <__cxa_atexit@plt+0x3fad0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 4b8ac <__cxa_atexit@plt+0x3fae4> │ │ │ │ + bcc 433b4 <__cxa_atexit@plt+0x375ec> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 433c4 <__cxa_atexit@plt+0x375fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq r6, r6, #120, 24 @ 0x7800 │ │ │ │ - andeq fp, r1, #252, 14 @ 0x3f00000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 4b96c <__cxa_atexit@plt+0x3fba4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 4b974 <__cxa_atexit@plt+0x3fbac> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 4b920 <__cxa_atexit@plt+0x3fb58> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 4b998 <__cxa_atexit@plt+0x3fbd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 4b990 <__cxa_atexit@plt+0x3fbc8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 4b994 <__cxa_atexit@plt+0x3fbcc> │ │ │ │ + andseq pc, r6, #164, 4 @ 0x4000000a │ │ │ │ + andeq r5, r2, #236, 10 @ 0x3b000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 43438 <__cxa_atexit@plt+0x37670> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 43444 <__cxa_atexit@plt+0x3767c> │ │ │ │ + ldr lr, [pc, #88] @ 43454 <__cxa_atexit@plt+0x3768c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 43458 <__cxa_atexit@plt+0x37690> │ │ │ │ add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 4b97c <__cxa_atexit@plt+0x3fbb4> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ + ldr r8, [pc, #80] @ 4345c <__cxa_atexit@plt+0x37694> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 43460 <__cxa_atexit@plt+0x37698> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + sub r9, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1d3fc04 <__cxa_atexit@plt+0x1d33e3c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r6, r6, #44, 22 @ 0xb000 │ │ │ │ - andeq fp, r1, #20, 14 @ 0x500000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 4b9e0 <__cxa_atexit@plt+0x3fc18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4b9d8 <__cxa_atexit@plt+0x3fc10> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4b3f4 <__cxa_atexit@plt+0x3f62c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq fp, r1, #204, 12 @ 0xcc00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4b3f4 <__cxa_atexit@plt+0x3f62c> │ │ │ │ - andeq fp, r1, #160, 12 @ 0xa000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r5, r2, #176, 10 @ 0x2c000000 │ │ │ │ + andseq lr, r6, #208, 30 @ 0x340 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 43498 <__cxa_atexit@plt+0x376d0> │ │ │ │ + ldr r2, [pc, #28] @ 434a4 <__cxa_atexit@plt+0x376dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq pc, r6, #36, 2 │ │ │ │ + andeq r6, r2, #156, 2 @ 0x27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4ba50 <__cxa_atexit@plt+0x3fc88> │ │ │ │ - ldr r2, [pc, #40] @ 4ba58 <__cxa_atexit@plt+0x3fc90> │ │ │ │ + bhi 434ec <__cxa_atexit@plt+0x37724> │ │ │ │ + ldr r2, [pc, #40] @ 434f4 <__cxa_atexit@plt+0x3772c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ 434f8 <__cxa_atexit@plt+0x37730> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1d4e5f0 <__cxa_atexit@plt+0x1d42828> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq fp, r1, #84, 12 @ 0x5400000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 4baa0 <__cxa_atexit@plt+0x3fcd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4ba94 <__cxa_atexit@plt+0x3fccc> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 4b8c0 <__cxa_atexit@plt+0x3faf8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq fp, r1, #12, 12 @ 0xc00000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 4b8c0 <__cxa_atexit@plt+0x3faf8> │ │ │ │ - andeq fp, r1, #56 @ 0x38 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r4, r2, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4bb64 <__cxa_atexit@plt+0x3fd9c> │ │ │ │ - ldr r2, [pc, #132] @ 4bb6c <__cxa_atexit@plt+0x3fda4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4bb48 <__cxa_atexit@plt+0x3fd80> │ │ │ │ - ldr r2, [pc, #100] @ 4bb70 <__cxa_atexit@plt+0x3fda8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4bb48 <__cxa_atexit@plt+0x3fd80> │ │ │ │ - ldr r3, [pc, #80] @ 4bb74 <__cxa_atexit@plt+0x3fdac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4bb54 <__cxa_atexit@plt+0x3fd8c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 43524 <__cxa_atexit@plt+0x3775c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 43538 <__cxa_atexit@plt+0x37770> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq sl, r1, #136, 30 @ 0x220 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 4bbe4 <__cxa_atexit@plt+0x3fe1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4bbcc <__cxa_atexit@plt+0x3fe04> │ │ │ │ - ldr r3, [pc, #68] @ 4bbe8 <__cxa_atexit@plt+0x3fe20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4bbd4 <__cxa_atexit@plt+0x3fe0c> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andseq pc, r6, #12, 2 │ │ │ │ + andeq r6, r2, #28, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 435a4 <__cxa_atexit@plt+0x377dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 435b0 <__cxa_atexit@plt+0x377e8> │ │ │ │ + ldr r1, [pc, #80] @ 435c0 <__cxa_atexit@plt+0x377f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ 435c4 <__cxa_atexit@plt+0x377fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ 435c8 <__cxa_atexit@plt+0x37800> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1d63264 <__cxa_atexit@plt+0x1d5749c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq sl, r1, #20, 30 @ 0x50 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 4bc40 <__cxa_atexit@plt+0x3fe78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4bc30 <__cxa_atexit@plt+0x3fe68> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq lr, r6, #104, 28 @ 0x680 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq sl, r1, #188, 28 @ 0xbc0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq fp, r1, #244 @ 0xf4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r5, r2, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 1d45988 <__cxa_atexit@plt+0x1d39bc0> │ │ │ │ + andeq r6, r2, #232 @ 0xe8 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4bcb0 <__cxa_atexit@plt+0x3fee8> │ │ │ │ - ldr r2, [pc, #52] @ 4bcbc <__cxa_atexit@plt+0x3fef4> │ │ │ │ + bhi 436cc <__cxa_atexit@plt+0x37904> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 436d4 <__cxa_atexit@plt+0x3790c> │ │ │ │ + ldr lr, [pc, #176] @ 436e8 <__cxa_atexit@plt+0x37920> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #172] @ 436ec <__cxa_atexit@plt+0x37924> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + mov r2, r9 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + cmp r0, #11 │ │ │ │ + bge 436b8 <__cxa_atexit@plt+0x378f0> │ │ │ │ + ldr r2, [pc, #128] @ 436f0 <__cxa_atexit@plt+0x37928> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4bca8 <__cxa_atexit@plt+0x3fee0> │ │ │ │ - b 4bccc <__cxa_atexit@plt+0x3ff04> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #124] @ 436f4 <__cxa_atexit@plt+0x3792c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #120] @ 436f8 <__cxa_atexit@plt+0x37930> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r8, [pc, #108] @ 436fc <__cxa_atexit@plt+0x37934> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + ldr r6, [pc, #64] @ 43700 <__cxa_atexit@plt+0x37938> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + mov r6, r3 │ │ │ │ + b 436dc <__cxa_atexit@plt+0x37914> │ │ │ │ + mov r5, #52 @ 0x34 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffc48 │ │ │ │ + andseq lr, r6, #168, 26 @ 0x2a00 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andseq lr, r6, #28, 30 @ 0x70 │ │ │ │ + andseq lr, r6, #120, 30 @ 0x1e0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4373c <__cxa_atexit@plt+0x37974> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 4374c <__cxa_atexit@plt+0x37984> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq fp, r1, #152 @ 0x98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 4bd78 <__cxa_atexit@plt+0x3ffb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4bd58 <__cxa_atexit@plt+0x3ff90> │ │ │ │ - ldr r3, [pc, #144] @ 4bd7c <__cxa_atexit@plt+0x3ffb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [pc, #128] @ 4bd80 <__cxa_atexit@plt+0x3ffb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4bd58 <__cxa_atexit@plt+0x3ff90> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4bd60 <__cxa_atexit@plt+0x3ff98> │ │ │ │ - ldr lr, [pc, #104] @ 4bd88 <__cxa_atexit@plt+0x3ffc0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #100] @ 4bd8c <__cxa_atexit@plt+0x3ffc4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #10 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andseq lr, r6, #20, 30 @ 0x50 │ │ │ │ + andeq r5, r2, #212, 28 @ 0xd40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 437d0 <__cxa_atexit@plt+0x37a08> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 437dc <__cxa_atexit@plt+0x37a14> │ │ │ │ + ldr lr, [pc, #104] @ 437ec <__cxa_atexit@plt+0x37a24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #100] @ 437f0 <__cxa_atexit@plt+0x37a28> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ 437f4 <__cxa_atexit@plt+0x37a2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r5, [pc, #68] @ 437f8 <__cxa_atexit@plt+0x37a30> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r5, [pc, #60] @ 437fc <__cxa_atexit@plt+0x37a34> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ + sub sl, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c81d88 <__cxa_atexit@plt+0x1c75fc0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 4bd84 <__cxa_atexit@plt+0x3ffbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andseq r6, r6, #56, 16 @ 0x380000 │ │ │ │ - andseq r6, r6, #200, 14 @ 0x3200000 │ │ │ │ - andseq r6, r6, #80, 14 @ 0x1400000 │ │ │ │ - andseq r6, r6, #176, 14 @ 0x2c00000 │ │ │ │ - andeq sl, r1, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ 4be30 <__cxa_atexit@plt+0x40068> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [pc, #124] @ 4be34 <__cxa_atexit@plt+0x4006c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4be10 <__cxa_atexit@plt+0x40048> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4be18 <__cxa_atexit@plt+0x40050> │ │ │ │ - ldr lr, [pc, #100] @ 4be3c <__cxa_atexit@plt+0x40074> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #96] @ 4be40 <__cxa_atexit@plt+0x40078> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #10 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 4be38 <__cxa_atexit@plt+0x40070> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andseq r6, r6, #128, 14 @ 0x2000000 │ │ │ │ - andseq r6, r6, #16, 14 @ 0x400000 │ │ │ │ - andseq r6, r6, #152, 12 @ 0x9800000 │ │ │ │ - andseq r6, r6, #248, 12 @ 0xf800000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq lr, r6, #80, 24 @ 0x5000 │ │ │ │ + andseq lr, r6, #236, 26 @ 0x3b00 │ │ │ │ + andseq lr, r6, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4bea4 <__cxa_atexit@plt+0x400dc> │ │ │ │ - ldr lr, [pc, #72] @ 4beb0 <__cxa_atexit@plt+0x400e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #68] @ 4beb4 <__cxa_atexit@plt+0x400ec> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - sub r0, r6, #10 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ + bcc 43834 <__cxa_atexit@plt+0x37a6c> │ │ │ │ + ldr r2, [pc, #28] @ 43840 <__cxa_atexit@plt+0x37a78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r6, #8, 12 @ 0x800000 │ │ │ │ - andseq r6, r6, #104, 12 @ 0x6800000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq lr, r6, #136, 26 @ 0x2200 │ │ │ │ + andeq r5, r2, #204, 26 @ 0x3300 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4bf5c <__cxa_atexit@plt+0x40194> │ │ │ │ - ldr r2, [pc, #160] @ 4bf78 <__cxa_atexit@plt+0x401b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4bf40 <__cxa_atexit@plt+0x40178> │ │ │ │ - ldr r2, [pc, #132] @ 4bf7c <__cxa_atexit@plt+0x401b4> │ │ │ │ + bhi 43888 <__cxa_atexit@plt+0x37ac0> │ │ │ │ + ldr r2, [pc, #40] @ 43890 <__cxa_atexit@plt+0x37ac8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4bf50 <__cxa_atexit@plt+0x40188> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 4bf64 <__cxa_atexit@plt+0x4019c> │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - ldr r1, [pc, #88] @ 4bf80 <__cxa_atexit@plt+0x401b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ 43894 <__cxa_atexit@plt+0x37acc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 1d4e5f0 <__cxa_atexit@plt+0x1d42828> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r4, r2, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 438c0 <__cxa_atexit@plt+0x37af8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 438d4 <__cxa_atexit@plt+0x37b0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r6, r6, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #104] @ 4c000 <__cxa_atexit@plt+0x40238> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4bfe8 <__cxa_atexit@plt+0x40220> │ │ │ │ + andseq lr, r6, #112, 26 @ 0x1c00 │ │ │ │ + andeq r5, r2, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 43940 <__cxa_atexit@plt+0x37b78> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 4bff0 <__cxa_atexit@plt+0x40228> │ │ │ │ - ldmib r5, {r1, r8, sl} │ │ │ │ - ldr r0, [pc, #56] @ 4c004 <__cxa_atexit@plt+0x4023c> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4394c <__cxa_atexit@plt+0x37b84> │ │ │ │ + ldr r1, [pc, #80] @ 4395c <__cxa_atexit@plt+0x37b94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ 43960 <__cxa_atexit@plt+0x37b98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ 43964 <__cxa_atexit@plt+0x37b9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1d63264 <__cxa_atexit@plt+0x1d5749c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq lr, r6, #204, 20 @ 0xcc000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r5, r2, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 1d45988 <__cxa_atexit@plt+0x1d39bc0> │ │ │ │ + andeq r5, r2, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 43a68 <__cxa_atexit@plt+0x37ca0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 43a70 <__cxa_atexit@plt+0x37ca8> │ │ │ │ + ldr lr, [pc, #176] @ 43a84 <__cxa_atexit@plt+0x37cbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #172] @ 43a88 <__cxa_atexit@plt+0x37cc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + mov r2, r9 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + cmp r0, #11 │ │ │ │ + bge 43a54 <__cxa_atexit@plt+0x37c8c> │ │ │ │ + ldr r2, [pc, #128] @ 43a8c <__cxa_atexit@plt+0x37cc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #124] @ 43a90 <__cxa_atexit@plt+0x37cc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #120] @ 43a94 <__cxa_atexit@plt+0x37ccc> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r8, [pc, #108] @ 43a98 <__cxa_atexit@plt+0x37cd0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + ldr r6, [pc, #64] @ 43a9c <__cxa_atexit@plt+0x37cd4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r6, r6, #12, 10 @ 0x3000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + mov r6, r3 │ │ │ │ + b 43a78 <__cxa_atexit@plt+0x37cb0> │ │ │ │ + mov r5, #52 @ 0x34 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + andseq lr, r6, #12, 20 @ 0xc000 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andseq lr, r6, #128, 22 @ 0x20000 │ │ │ │ + andseq lr, r6, #220, 22 @ 0x37000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4c044 <__cxa_atexit@plt+0x4027c> │ │ │ │ - ldr r2, [pc, #36] @ 4c050 <__cxa_atexit@plt+0x40288> │ │ │ │ + bcc 43ad8 <__cxa_atexit@plt+0x37d10> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 43ae8 <__cxa_atexit@plt+0x37d20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r6, #172, 8 @ 0xac000000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4c084 <__cxa_atexit@plt+0x402bc> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq fp, r1, #56 @ 0x38 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov ip, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-16 │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r6, #124, 22 @ 0x1f000 │ │ │ │ + andeq r5, r2, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4c21c <__cxa_atexit@plt+0x40454> │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r0, #93 @ 0x5d │ │ │ │ - bne 4c0e8 <__cxa_atexit@plt+0x40320> │ │ │ │ - ldr r6, [r8, #15] │ │ │ │ - add r0, r9, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ - bge 4c18c <__cxa_atexit@plt+0x403c4> │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ - stmda r5, {r1, r6} │ │ │ │ - str sl, [r5, #-8]! │ │ │ │ - ldr r6, [pc, #472] @ 4c2a8 <__cxa_atexit@plt+0x404e0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r3, r6, #137 @ 0x89 │ │ │ │ - mov r6, ip │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, ip, #44 @ 0x2c │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 4c234 <__cxa_atexit@plt+0x4046c> │ │ │ │ - ldr r0, [pc, #388] @ 4c298 <__cxa_atexit@plt+0x404d0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #384] @ 4c29c <__cxa_atexit@plt+0x404d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r1, r3, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - str r0, [ip, #4]! │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr lr, [r5] │ │ │ │ - str r7, [ip, #4] │ │ │ │ - str r7, [ip, #40] @ 0x28 │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #344] @ 4c2a0 <__cxa_atexit@plt+0x404d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #328] @ 4c2a4 <__cxa_atexit@plt+0x404dc> │ │ │ │ + bhi 43b6c <__cxa_atexit@plt+0x37da4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 43b78 <__cxa_atexit@plt+0x37db0> │ │ │ │ + ldr lr, [pc, #104] @ 43b88 <__cxa_atexit@plt+0x37dc0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #100] @ 43b8c <__cxa_atexit@plt+0x37dc4> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #8]! │ │ │ │ - str r6, [r5] │ │ │ │ - add r0, ip, #12 │ │ │ │ - stm r0, {r1, ip, lr} │ │ │ │ - str r7, [ip, #24] │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [ip, #28] │ │ │ │ - mov r7, #2 │ │ │ │ - str r7, [ip, #32] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ 43b90 <__cxa_atexit@plt+0x37dc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r5, [pc, #68] @ 43b94 <__cxa_atexit@plt+0x37dcc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r5, [pc, #60] @ 43b98 <__cxa_atexit@plt+0x37dd0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ + sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ mov r6, r2 │ │ │ │ - b 509b8 <__cxa_atexit@plt+0x44bf0> │ │ │ │ - ldr r6, [pc, #248] @ 4c28c <__cxa_atexit@plt+0x404c4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #220] @ 4c290 <__cxa_atexit@plt+0x404c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4c20c <__cxa_atexit@plt+0x40444> │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r2, ip, #16 │ │ │ │ - cmp r6, r2 │ │ │ │ - bcc 4c268 <__cxa_atexit@plt+0x404a0> │ │ │ │ - ldr lr, [pc, #216] @ 4c2ac <__cxa_atexit@plt+0x404e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r0, [pc, #200] @ 4c2b0 <__cxa_atexit@plt+0x404e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r6, r2, #10 │ │ │ │ - str r6, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib ip, {r0, r7, lr} │ │ │ │ - str r1, [ip, #16] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r6, ip │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 4c284 <__cxa_atexit@plt+0x404bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #60] @ 4c288 <__cxa_atexit@plt+0x404c0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #1 │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ - mov r6, r2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 4c294 <__cxa_atexit@plt+0x404cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq sl, r1, #208, 28 @ 0xd00 │ │ │ │ - andseq r6, r6, #188, 2 @ 0x2f │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andseq r6, r6, #132, 6 @ 0x10000002 │ │ │ │ - andseq r6, r6, #192, 4 │ │ │ │ - strdeq r6, [r0], -r4 │ │ │ │ - andseq r6, r6, #236, 4 @ 0xc000000e │ │ │ │ - andeq r6, r0, r0, lsr #29 │ │ │ │ - @ instruction: 0x00006cbc │ │ │ │ - andseq r6, r6, #112, 6 @ 0xc0000001 │ │ │ │ - andseq r6, r6, #156, 4 @ 0xc0000009 │ │ │ │ - andseq r6, r6, #240, 4 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq lr, r6, #180, 16 @ 0xb40000 │ │ │ │ + andseq lr, r6, #88, 22 @ 0x16000 │ │ │ │ + andseq lr, r6, #220, 16 @ 0xdc0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4c314 <__cxa_atexit@plt+0x4054c> │ │ │ │ - ldr lr, [pc, #72] @ 4c320 <__cxa_atexit@plt+0x40558> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #68] @ 4c324 <__cxa_atexit@plt+0x4055c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - sub r0, r6, #10 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ + bcc 43bd0 <__cxa_atexit@plt+0x37e08> │ │ │ │ + ldr r2, [pc, #28] @ 43bdc <__cxa_atexit@plt+0x37e14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r6, #152, 2 @ 0x26 │ │ │ │ - andseq r6, r6, #248, 2 @ 0x3e │ │ │ │ - andeq sl, r1, #132, 26 @ 0x2100 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq lr, r6, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r5, r2, #252, 18 @ 0x3f0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4c3e4 <__cxa_atexit@plt+0x4061c> │ │ │ │ - ldr r2, [pc, #160] @ 4c3ec <__cxa_atexit@plt+0x40624> │ │ │ │ + bhi 43c24 <__cxa_atexit@plt+0x37e5c> │ │ │ │ + ldr r2, [pc, #40] @ 43c2c <__cxa_atexit@plt+0x37e64> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4c3b8 <__cxa_atexit@plt+0x405f0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 4c3f0 <__cxa_atexit@plt+0x40628> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4c3c4 <__cxa_atexit@plt+0x405fc> │ │ │ │ - ldr r7, [pc, #96] @ 4c3f4 <__cxa_atexit@plt+0x4062c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4c3d4 <__cxa_atexit@plt+0x4060c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 4c084 <__cxa_atexit@plt+0x402bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ 43c30 <__cxa_atexit@plt+0x37e68> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 1d4e5f0 <__cxa_atexit@plt+0x1d42828> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r4, r2, #252, 8 @ 0xfc000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 43c5c <__cxa_atexit@plt+0x37e94> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #12] @ 43c70 <__cxa_atexit@plt+0x37ea8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andseq lr, r6, #212, 18 @ 0x350000 │ │ │ │ + andeq r5, r2, #140, 18 @ 0x230000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 43cdc <__cxa_atexit@plt+0x37f14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 43ce8 <__cxa_atexit@plt+0x37f20> │ │ │ │ + ldr r1, [pc, #80] @ 43cf8 <__cxa_atexit@plt+0x37f30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ 43cfc <__cxa_atexit@plt+0x37f34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ 43d00 <__cxa_atexit@plt+0x37f38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1d63264 <__cxa_atexit@plt+0x1d5749c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq sl, r1, #184, 24 @ 0xb800 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 4c46c <__cxa_atexit@plt+0x406a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4c454 <__cxa_atexit@plt+0x4068c> │ │ │ │ - ldr r7, [pc, #64] @ 4c470 <__cxa_atexit@plt+0x406a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4c460 <__cxa_atexit@plt+0x40698> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4c084 <__cxa_atexit@plt+0x402bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq lr, r6, #48, 14 @ 0xc00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq sl, r1, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 4c4c0 <__cxa_atexit@plt+0x406f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4c4b4 <__cxa_atexit@plt+0x406ec> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4c084 <__cxa_atexit@plt+0x402bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r5, r2, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 1d45988 <__cxa_atexit@plt+0x1d39bc0> │ │ │ │ + andeq r5, r2, #208, 18 @ 0x340000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 43e04 <__cxa_atexit@plt+0x3803c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 43e0c <__cxa_atexit@plt+0x38044> │ │ │ │ + ldr lr, [pc, #176] @ 43e20 <__cxa_atexit@plt+0x38058> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #172] @ 43e24 <__cxa_atexit@plt+0x3805c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + mov r2, r9 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + cmp r0, #11 │ │ │ │ + bge 43df0 <__cxa_atexit@plt+0x38028> │ │ │ │ + ldr r2, [pc, #128] @ 43e28 <__cxa_atexit@plt+0x38060> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #124] @ 43e2c <__cxa_atexit@plt+0x38064> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #120] @ 43e30 <__cxa_atexit@plt+0x38068> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r8, [pc, #108] @ 43e34 <__cxa_atexit@plt+0x3806c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + ldr r6, [pc, #64] @ 43e38 <__cxa_atexit@plt+0x38070> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + mov r6, r3 │ │ │ │ + b 43e14 <__cxa_atexit@plt+0x3804c> │ │ │ │ + mov r5, #52 @ 0x34 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq sl, r1, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 4c084 <__cxa_atexit@plt+0x402bc> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + andseq lr, r6, #112, 12 @ 0x7000000 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andseq lr, r6, #228, 14 @ 0x3900000 │ │ │ │ + andseq lr, r6, #64, 16 @ 0x400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4c538 <__cxa_atexit@plt+0x40770> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 4c54c <__cxa_atexit@plt+0x40784> │ │ │ │ + bcc 43e74 <__cxa_atexit@plt+0x380ac> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 43e84 <__cxa_atexit@plt+0x380bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq r5, r6, #216, 30 @ 0x360 │ │ │ │ - andeq sl, r1, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 4c60c <__cxa_atexit@plt+0x40844> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 4c614 <__cxa_atexit@plt+0x4084c> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 4c5c0 <__cxa_atexit@plt+0x407f8> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 4c638 <__cxa_atexit@plt+0x40870> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 4c630 <__cxa_atexit@plt+0x40868> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 4c634 <__cxa_atexit@plt+0x4086c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ + andseq lr, r6, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r5, r2, #224, 16 @ 0xe00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ - b 4c61c <__cxa_atexit@plt+0x40854> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 43ef0 <__cxa_atexit@plt+0x38128> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 43efc <__cxa_atexit@plt+0x38134> │ │ │ │ + ldr r1, [pc, #80] @ 43f0c <__cxa_atexit@plt+0x38144> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #76] @ 43f10 <__cxa_atexit@plt+0x38148> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [pc, #64] @ 43f14 <__cxa_atexit@plt+0x3814c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r2, {r1, r5} │ │ │ │ + ldr r5, [pc, #56] @ 43f18 <__cxa_atexit@plt+0x38150> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #217 @ 0xd9 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r5, r6, #140, 28 @ 0x8c0 │ │ │ │ - andeq sl, r1, #116, 20 @ 0x74000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 4c680 <__cxa_atexit@plt+0x408b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4c678 <__cxa_atexit@plt+0x408b0> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4c084 <__cxa_atexit@plt+0x402bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq sl, r1, #44, 20 @ 0x2c000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4c084 <__cxa_atexit@plt+0x402bc> │ │ │ │ - andeq sl, r1, #0, 20 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andseq lr, r6, #36, 10 @ 0x9000000 │ │ │ │ + andeq r5, r2, #156, 16 @ 0x9c0000 │ │ │ │ + andseq lr, r6, #88, 10 @ 0x16000000 │ │ │ │ + andeq r5, r2, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4c6f0 <__cxa_atexit@plt+0x40928> │ │ │ │ - ldr r2, [pc, #40] @ 4c6f8 <__cxa_atexit@plt+0x40930> │ │ │ │ + bhi 43f60 <__cxa_atexit@plt+0x38198> │ │ │ │ + ldr r2, [pc, #40] @ 43f68 <__cxa_atexit@plt+0x381a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ 43f6c <__cxa_atexit@plt+0x381a4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + b 1d4e5f0 <__cxa_atexit@plt+0x1d42828> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq sl, r1, #180, 18 @ 0x2d0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 4c740 <__cxa_atexit@plt+0x40978> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4c734 <__cxa_atexit@plt+0x4096c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 4c560 <__cxa_atexit@plt+0x40798> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq sl, r1, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 4c560 <__cxa_atexit@plt+0x40798> │ │ │ │ - andeq sl, r1, #152, 6 @ 0x60000002 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r4, r2, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4c804 <__cxa_atexit@plt+0x40a3c> │ │ │ │ - ldr r2, [pc, #132] @ 4c80c <__cxa_atexit@plt+0x40a44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4c7e8 <__cxa_atexit@plt+0x40a20> │ │ │ │ - ldr r2, [pc, #100] @ 4c810 <__cxa_atexit@plt+0x40a48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4c7e8 <__cxa_atexit@plt+0x40a20> │ │ │ │ - ldr r3, [pc, #80] @ 4c814 <__cxa_atexit@plt+0x40a4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4c7f4 <__cxa_atexit@plt+0x40a2c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 43f98 <__cxa_atexit@plt+0x381d0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #12] @ 43fac <__cxa_atexit@plt+0x381e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andseq lr, r6, #152, 12 @ 0x9800000 │ │ │ │ + andeq r5, r2, #28, 12 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 44018 <__cxa_atexit@plt+0x38250> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 44024 <__cxa_atexit@plt+0x3825c> │ │ │ │ + ldr r1, [pc, #80] @ 44034 <__cxa_atexit@plt+0x3826c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ 44038 <__cxa_atexit@plt+0x38270> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ 4403c <__cxa_atexit@plt+0x38274> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1d63264 <__cxa_atexit@plt+0x1d5749c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq sl, r1, #232, 4 @ 0x8000000e │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 4c884 <__cxa_atexit@plt+0x40abc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4c86c <__cxa_atexit@plt+0x40aa4> │ │ │ │ - ldr r3, [pc, #68] @ 4c888 <__cxa_atexit@plt+0x40ac0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4c874 <__cxa_atexit@plt+0x40aac> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq lr, r6, #244, 6 @ 0xd0000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r5, r2, #64, 10 @ 0x10000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 1d45988 <__cxa_atexit@plt+0x1d39bc0> │ │ │ │ + andeq r5, r2, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 44140 <__cxa_atexit@plt+0x38378> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 44148 <__cxa_atexit@plt+0x38380> │ │ │ │ + ldr lr, [pc, #176] @ 4415c <__cxa_atexit@plt+0x38394> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #172] @ 44160 <__cxa_atexit@plt+0x38398> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + mov r2, r9 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + cmp r0, #11 │ │ │ │ + bge 4412c <__cxa_atexit@plt+0x38364> │ │ │ │ + ldr r2, [pc, #128] @ 44164 <__cxa_atexit@plt+0x3839c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #124] @ 44168 <__cxa_atexit@plt+0x383a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #120] @ 4416c <__cxa_atexit@plt+0x383a4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r8, [pc, #108] @ 44170 <__cxa_atexit@plt+0x383a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + ldr r6, [pc, #64] @ 44174 <__cxa_atexit@plt+0x383ac> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + mov r6, r3 │ │ │ │ + b 44150 <__cxa_atexit@plt+0x38388> │ │ │ │ + mov r5, #52 @ 0x34 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq sl, r1, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 4c8e0 <__cxa_atexit@plt+0x40b18> │ │ │ │ - add r3, pc, r3 │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + andseq lr, r6, #52, 6 @ 0xd0000000 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andseq lr, r6, #168, 8 @ 0xa8000000 │ │ │ │ + andseq lr, r6, #4, 10 @ 0x1000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 441b4 <__cxa_atexit@plt+0x383ec> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4c8d0 <__cxa_atexit@plt+0x40b08> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ 441c4 <__cxa_atexit@plt+0x383fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq sl, r1, #28, 4 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 4c924 <__cxa_atexit@plt+0x40b5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andeq sl, r1, #20, 4 @ 0x40000001 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 4c94c <__cxa_atexit@plt+0x40b84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andeq sl, r1, #224, 2 @ 0x38 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq lr, r6, #176, 8 @ 0xb0000000 │ │ │ │ + andeq r5, r2, #172, 10 @ 0x2b000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 4c974 <__cxa_atexit@plt+0x40bac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andseq r5, r6, #216, 22 @ 0x36000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4eb58 <__cxa_atexit@plt+0x42d90> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 4cfc4 <__cxa_atexit@plt+0x411fc> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 4ca70 <__cxa_atexit@plt+0x40ca8> │ │ │ │ - ldr r3, [pc, #212] @ 4ca8c <__cxa_atexit@plt+0x40cc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4ca54 <__cxa_atexit@plt+0x40c8c> │ │ │ │ - ldr r3, [pc, #172] @ 4ca90 <__cxa_atexit@plt+0x40cc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4ca64 <__cxa_atexit@plt+0x40c9c> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 44244 <__cxa_atexit@plt+0x3847c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4ca78 <__cxa_atexit@plt+0x40cb0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - sub r0, r3, #15 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - sub ip, r3, #1 │ │ │ │ - str ip, [r5] │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r2, [pc, #96] @ 4ca94 <__cxa_atexit@plt+0x40ccc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, lr} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r2, [pc, #84] @ 4ca98 <__cxa_atexit@plt+0x40cd0> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 44250 <__cxa_atexit@plt+0x38488> │ │ │ │ + ldr r9, [pc, #96] @ 44260 <__cxa_atexit@plt+0x38498> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #92] @ 44264 <__cxa_atexit@plt+0x3849c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #80] @ 44268 <__cxa_atexit@plt+0x384a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r2, [pc, #72] @ 4426c <__cxa_atexit@plt+0x384a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, ip │ │ │ │ + b 1c726b8 <__cxa_atexit@plt+0x1c668f0> │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andseq r5, r6, #80, 20 @ 0x50000 │ │ │ │ - andseq r5, r6, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #152] @ 4cb48 <__cxa_atexit@plt+0x40d80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #24]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4cb30 <__cxa_atexit@plt+0x40d68> │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r5, r2, #184, 10 @ 0x2e000000 │ │ │ │ + andseq lr, r6, #32, 4 │ │ │ │ + andseq lr, r6, #236, 2 @ 0x3b │ │ │ │ + andeq r5, r2, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 442f0 <__cxa_atexit@plt+0x38528> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4cb38 <__cxa_atexit@plt+0x40d70> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, r3, #15 │ │ │ │ - ldmib r5, {r7, lr} │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r0, r8, sl} │ │ │ │ - sub ip, r3, #1 │ │ │ │ - str ip, [r5, #24] │ │ │ │ - add r5, r1, lr │ │ │ │ - ldr r1, [pc, #72] @ 4cb4c <__cxa_atexit@plt+0x40d84> │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 442fc <__cxa_atexit@plt+0x38534> │ │ │ │ + ldr lr, [pc, #104] @ 4430c <__cxa_atexit@plt+0x38544> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #100] @ 44310 <__cxa_atexit@plt+0x38548> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ 44314 <__cxa_atexit@plt+0x3854c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r5, [r6, #12] │ │ │ │ - ldr r5, [pc, #56] @ 4cb50 <__cxa_atexit@plt+0x40d88> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r5, [pc, #68] @ 44318 <__cxa_atexit@plt+0x38550> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str fp, [r6, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #60] @ 4431c <__cxa_atexit@plt+0x38554> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ + sub sl, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq r5, r6, #128, 18 @ 0x200000 │ │ │ │ - andseq r5, r6, #40, 20 @ 0x28000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq lr, r6, #48, 2 │ │ │ │ + andseq lr, r6, #208, 6 @ 0x40000003 │ │ │ │ + andseq lr, r6, #88, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4cbc4 <__cxa_atexit@plt+0x40dfc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5, #24]! │ │ │ │ - sub fp, r6, #15 │ │ │ │ - sub r2, r6, #1 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r8, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, lr │ │ │ │ - ldr r1, [pc, #52] @ 4cbd4 <__cxa_atexit@plt+0x40e0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - ldr r2, [pc, #36] @ 4cbd8 <__cxa_atexit@plt+0x40e10> │ │ │ │ + bcc 44354 <__cxa_atexit@plt+0x3858c> │ │ │ │ + ldr r2, [pc, #28] @ 44360 <__cxa_atexit@plt+0x38598> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str fp, [r3, #20] │ │ │ │ - mov fp, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #20 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov fp, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r6, #228, 16 @ 0xe40000 │ │ │ │ - andseq r5, r6, #140, 18 @ 0x230000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4cc2c <__cxa_atexit@plt+0x40e64> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r9, r1, #252, 24 @ 0xfc00 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r1, [r3], #-24 @ 0xffffffe8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq lr, r6, #104, 4 @ 0x80000006 │ │ │ │ + andeq r5, r2, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4cce8 <__cxa_atexit@plt+0x40f20> │ │ │ │ - ldmib r7, {r2, r3} │ │ │ │ - cmp r1, #69 @ 0x45 │ │ │ │ - beq 4cc7c <__cxa_atexit@plt+0x40eb4> │ │ │ │ - cmp r1, #101 @ 0x65 │ │ │ │ - bne 4ccd4 <__cxa_atexit@plt+0x40f0c> │ │ │ │ - mov r1, #101 @ 0x65 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ + bhi 443a8 <__cxa_atexit@plt+0x385e0> │ │ │ │ + ldr r2, [pc, #40] @ 443b0 <__cxa_atexit@plt+0x385e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ 443b4 <__cxa_atexit@plt+0x385ec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d4e5f0 <__cxa_atexit@plt+0x1d42828> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r3, r2, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 443e0 <__cxa_atexit@plt+0x38618> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 443f4 <__cxa_atexit@plt+0x3862c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r6, #80, 4 │ │ │ │ + andeq r5, r2, #128, 6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 44460 <__cxa_atexit@plt+0x38698> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcs 4cc9c <__cxa_atexit@plt+0x40ed4> │ │ │ │ - ldr r7, [pc, #168] @ 4cd20 <__cxa_atexit@plt+0x40f58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 4cd04 <__cxa_atexit@plt+0x40f3c> │ │ │ │ - mov r1, #69 @ 0x45 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4446c <__cxa_atexit@plt+0x386a4> │ │ │ │ + ldr r1, [pc, #80] @ 4447c <__cxa_atexit@plt+0x386b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ 44480 <__cxa_atexit@plt+0x386b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ 44484 <__cxa_atexit@plt+0x386bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1d63264 <__cxa_atexit@plt+0x1d5749c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq sp, r6, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r5, r2, #248 @ 0xf8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 1d45988 <__cxa_atexit@plt+0x1d39bc0> │ │ │ │ + andeq r5, r2, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 445b8 <__cxa_atexit@plt+0x387f0> │ │ │ │ + ldr lr, [pc, #248] @ 445d8 <__cxa_atexit@plt+0x38810> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #236] @ 445dc <__cxa_atexit@plt+0x38814> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 44594 <__cxa_atexit@plt+0x387cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4ccfc <__cxa_atexit@plt+0x40f34> │ │ │ │ - ldr r1, [pc, #128] @ 4cd24 <__cxa_atexit@plt+0x40f5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r2, r0, #1 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r3, #3 │ │ │ │ - ldr r8, [pc, #92] @ 4cd28 <__cxa_atexit@plt+0x40f60> │ │ │ │ + bcc 445c4 <__cxa_atexit@plt+0x387fc> │ │ │ │ + ldr r2, [pc, #200] @ 445e0 <__cxa_atexit@plt+0x38818> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + mov r9, r6 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + mov r2, r9 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + cmp r0, #11 │ │ │ │ + bge 445a0 <__cxa_atexit@plt+0x387d8> │ │ │ │ + ldr r2, [pc, #160] @ 445e4 <__cxa_atexit@plt+0x3881c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #156] @ 445e8 <__cxa_atexit@plt+0x38820> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #152] @ 445ec <__cxa_atexit@plt+0x38824> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r6, #20]! │ │ │ │ + sub r2, r3, #11 │ │ │ │ + ldr r8, [pc, #140] @ 445f0 <__cxa_atexit@plt+0x38828> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ + sub r0, r3, #19 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4cd1c <__cxa_atexit@plt+0x40f54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldr r6, [pc, #76] @ 445f4 <__cxa_atexit@plt+0x3882c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r5, r6, #204, 14 @ 0x3300000 │ │ │ │ - andseq r5, r6, #84, 16 @ 0x540000 │ │ │ │ - andeq r9, r1, #240, 22 @ 0x3c000 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andseq sp, r6, #248, 28 @ 0xf80 │ │ │ │ + @ instruction: 0xfffffb64 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq lr, r6, #72 @ 0x48 │ │ │ │ + andseq lr, r6, #144 @ 0x90 │ │ │ │ + andeq r5, r2, #128, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4cd80 <__cxa_atexit@plt+0x40fb8> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 4cd9c <__cxa_atexit@plt+0x40fd4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 4cda0 <__cxa_atexit@plt+0x40fd8> │ │ │ │ + bcc 446b0 <__cxa_atexit@plt+0x388e8> │ │ │ │ + ldr r2, [pc, #156] @ 446bc <__cxa_atexit@plt+0x388f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r9, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + mov r2, r9 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + cmp r0, #11 │ │ │ │ + bge 44698 <__cxa_atexit@plt+0x388d0> │ │ │ │ + ldr r2, [pc, #116] @ 446c0 <__cxa_atexit@plt+0x388f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #112] @ 446c4 <__cxa_atexit@plt+0x388fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #108] @ 446c8 <__cxa_atexit@plt+0x38900> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r8, [pc, #96] @ 446cc <__cxa_atexit@plt+0x38904> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 4cda4 <__cxa_atexit@plt+0x40fdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r5, r6, #16, 14 @ 0x400000 │ │ │ │ - andseq r5, r6, #164, 14 @ 0x2900000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r9, r1, #116, 22 @ 0x1d000 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + ldr r6, [pc, #48] @ 446d0 <__cxa_atexit@plt+0x38908> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffa5c │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + andseq sp, r6, #64, 30 @ 0x100 │ │ │ │ + andseq sp, r6, #152, 30 @ 0x260 │ │ │ │ + andeq r4, r2, #200, 28 @ 0xc80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 1d45988 <__cxa_atexit@plt+0x1d39bc0> │ │ │ │ + andeq r5, r2, #136 @ 0x88 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4cdfc <__cxa_atexit@plt+0x41034> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 4ce18 <__cxa_atexit@plt+0x41050> │ │ │ │ + bcc 44778 <__cxa_atexit@plt+0x389b0> │ │ │ │ + ldr r2, [pc, #120] @ 44790 <__cxa_atexit@plt+0x389c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #116] @ 44794 <__cxa_atexit@plt+0x389cc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #112] @ 44798 <__cxa_atexit@plt+0x389d0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #108] @ 4479c <__cxa_atexit@plt+0x389d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r0, [pc, #96] @ 447a0 <__cxa_atexit@plt+0x389d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 4ce1c <__cxa_atexit@plt+0x41054> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 4ce20 <__cxa_atexit@plt+0x41058> │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20]! │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1d3cfec <__cxa_atexit@plt+0x1d31224> │ │ │ │ + ldr r7, [pc, #36] @ 447a4 <__cxa_atexit@plt+0x389dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe4ac │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xffffe52c │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + andseq sp, r6, #108, 28 @ 0x6c0 │ │ │ │ + andeq r4, r2, #232, 30 @ 0x3a0 │ │ │ │ + andeq r4, r2, #208, 30 @ 0x340 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 44800 <__cxa_atexit@plt+0x38a38> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 447f8 <__cxa_atexit@plt+0x38a30> │ │ │ │ + ldr r3, [pc, #44] @ 44808 <__cxa_atexit@plt+0x38a40> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r5, r6, #148, 12 @ 0x9400000 │ │ │ │ - andseq r5, r6, #40, 14 @ 0xa00000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r9, r1, #244, 20 @ 0xf4000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4ceb0 <__cxa_atexit@plt+0x410e8> │ │ │ │ - ldr r2, [pc, #112] @ 4ceb8 <__cxa_atexit@plt+0x410f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4cea4 <__cxa_atexit@plt+0x410dc> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 4cebc <__cxa_atexit@plt+0x410f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4cea4 <__cxa_atexit@plt+0x410dc> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 4cc2c <__cxa_atexit@plt+0x40e64> │ │ │ │ + ldr r2, [pc, #40] @ 4480c <__cxa_atexit@plt+0x38a44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c726b8 <__cxa_atexit@plt+0x1c668f0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r9, r1, #92, 20 @ 0x5c000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #60] @ 4cf14 <__cxa_atexit@plt+0x4114c> │ │ │ │ + andeq r4, r2, #164, 30 @ 0x290 │ │ │ │ + andseq sp, r6, #0, 24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 44850 <__cxa_atexit@plt+0x38a88> │ │ │ │ + ldr r3, [pc, #48] @ 4486c <__cxa_atexit@plt+0x38aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #44] @ 44870 <__cxa_atexit@plt+0x38aa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4cf0c <__cxa_atexit@plt+0x41144> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 4cc2c <__cxa_atexit@plt+0x40e64> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ + ldr r7, [pc, #28] @ 44874 <__cxa_atexit@plt+0x38aac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r9, r1, #4, 20 @ 0x4000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldrb r7, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 4cc2c <__cxa_atexit@plt+0x40e64> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r4, r2, #36, 30 @ 0x90 │ │ │ │ + andeq r4, r2, #40, 30 @ 0xa0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4cf94 <__cxa_atexit@plt+0x411cc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 4cfa8 <__cxa_atexit@plt+0x411e0> │ │ │ │ + bcc 448ac <__cxa_atexit@plt+0x38ae4> │ │ │ │ + ldr r2, [pc, #28] @ 448b8 <__cxa_atexit@plt+0x38af0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r5, r6, #124, 10 @ 0x1f000000 │ │ │ │ - @ instruction: 0xfffff9cc │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r9, r1, #132, 18 @ 0x210000 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sp, r6, #16, 26 @ 0x400 │ │ │ │ + andeq r4, r2, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 448e4 <__cxa_atexit@plt+0x38b1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ + andeq r4, r2, #140, 28 @ 0x8c0 │ │ │ │ + andeq r4, r2, #140, 28 @ 0x8c0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4d030 <__cxa_atexit@plt+0x41268> │ │ │ │ - ldmib r7, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r3], #-20 @ 0xffffffec │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 4d00c <__cxa_atexit@plt+0x41244> │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 4d07c <__cxa_atexit@plt+0x412b4> │ │ │ │ - ldr r2, [pc, #44] @ 4d040 <__cxa_atexit@plt+0x41278> │ │ │ │ + bhi 44938 <__cxa_atexit@plt+0x38b70> │ │ │ │ + ldr r2, [pc, #60] @ 4494c <__cxa_atexit@plt+0x38b84> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - stm ip, {r2, r8, sl} │ │ │ │ + ldr r1, [pc, #56] @ 44950 <__cxa_atexit@plt+0x38b88> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r9, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r5, [pc, #44] @ 44954 <__cxa_atexit@plt+0x38b8c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1e1f75c <__cxa_atexit@plt+0x1e13994> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + b 1c715e8 <__cxa_atexit@plt+0x1c65820> │ │ │ │ + ldr r7, [pc, #24] @ 44958 <__cxa_atexit@plt+0x38b90> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r9, r1, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r0, r6, lsl #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 4d07c <__cxa_atexit@plt+0x412b4> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4d200 <__cxa_atexit@plt+0x41438> │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r8, [sp, #28] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr lr, [pc, #352] @ 4d220 <__cxa_atexit@plt+0x41458> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov r2, r1 │ │ │ │ - str lr, [r2, #56]! @ 0x38 │ │ │ │ - sub ip, r6, #71 @ 0x47 │ │ │ │ - sub r3, r6, #57 @ 0x39 │ │ │ │ - ldr lr, [pc, #300] @ 4d224 <__cxa_atexit@plt+0x4145c> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, r2 │ │ │ │ - str lr, [r8, #-52]! @ 0xffffffcc │ │ │ │ - ldr r4, [pc, #288] @ 4d228 <__cxa_atexit@plt+0x41460> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov lr, r2 │ │ │ │ - str r4, [lr, #-16]! │ │ │ │ - str fp, [r2, #-48] @ 0xffffffd0 │ │ │ │ - str r0, [r2, #-44] @ 0xffffffd4 │ │ │ │ - str r7, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r4, [pc, #264] @ 4d22c <__cxa_atexit@plt+0x41464> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r2, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r2, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #248] @ 4d230 <__cxa_atexit@plt+0x41468> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-12] │ │ │ │ - stmdb r2, {r3, fp} │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str fp, [r2, #20] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r3, r0, #1 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bge 4d1b8 <__cxa_atexit@plt+0x413f0> │ │ │ │ - add r6, r2, #28 │ │ │ │ - add r0, r2, #24 │ │ │ │ - ldr r1, [pc, #192] @ 4d240 <__cxa_atexit@plt+0x41478> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r0] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #164] @ 4d244 <__cxa_atexit@plt+0x4147c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [pc, #116] @ 4d234 <__cxa_atexit@plt+0x4146c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #112] @ 4d238 <__cxa_atexit@plt+0x41470> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r7, [r1, #80] @ 0x50 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r1, #84] @ 0x54 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r1, #88] @ 0x58 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ - str r4, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r7, [pc, #52] @ 4d23c <__cxa_atexit@plt+0x41474> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r4, r2, #56, 28 @ 0x380 │ │ │ │ + andseq sp, r6, #104, 26 @ 0x1a00 │ │ │ │ + andeq r4, r2, #128, 28 @ 0x800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 44990 <__cxa_atexit@plt+0x38bc8> │ │ │ │ + ldr r2, [pc, #28] @ 4499c <__cxa_atexit@plt+0x38bd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r0 │ │ │ │ - mov fp, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffff8a8 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - andseq r5, r6, #96, 6 @ 0x80000001 │ │ │ │ - andseq r5, r6, #8, 8 @ 0x8000000 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - andseq r5, r6, #160, 4 │ │ │ │ - andeq r9, r1, #228, 12 @ 0xe400000 │ │ │ │ - andeq r0, r0, r7, lsl #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 4d07c <__cxa_atexit@plt+0x412b4> │ │ │ │ - andeq r9, r1, #184, 12 @ 0xb800000 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 4d2a8 <__cxa_atexit@plt+0x414e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4d2a0 <__cxa_atexit@plt+0x414d8> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4cc2c <__cxa_atexit@plt+0x40e64> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sp, r6, #44, 24 @ 0x2c00 │ │ │ │ + andeq r4, r2, #36, 28 @ 0x240 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 449c0 <__cxa_atexit@plt+0x38bf8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1d3b5b4 <__cxa_atexit@plt+0x1d2f7ec> │ │ │ │ + andeq r4, r2, #20, 28 @ 0x140 │ │ │ │ + andeq r4, r2, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 44a30 <__cxa_atexit@plt+0x38c68> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 44a28 <__cxa_atexit@plt+0x38c60> │ │ │ │ + ldr r7, [pc, #64] @ 44a38 <__cxa_atexit@plt+0x38c70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ 44a3c <__cxa_atexit@plt+0x38c74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ 44a40 <__cxa_atexit@plt+0x38c78> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ 44a44 <__cxa_atexit@plt+0x38c7c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r9, r1, #112, 12 @ 0x7000000 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4cc2c <__cxa_atexit@plt+0x40e64> │ │ │ │ - andeq r9, r1, #100, 12 @ 0x6400000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r4, r2, #120, 26 @ 0x1e00 │ │ │ │ + andseq sp, r6, #228, 18 @ 0x390000 │ │ │ │ + andseq sp, r6, #48, 24 @ 0x3000 │ │ │ │ + andseq sp, r6, #140, 22 @ 0x23000 │ │ │ │ + andeq r4, r2, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4d34c <__cxa_atexit@plt+0x41584> │ │ │ │ - ldr r2, [pc, #92] @ 4d354 <__cxa_atexit@plt+0x4158c> │ │ │ │ + bhi 44aa0 <__cxa_atexit@plt+0x38cd8> │ │ │ │ + ldr r2, [pc, #64] @ 44aa8 <__cxa_atexit@plt+0x38ce0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4d340 <__cxa_atexit@plt+0x41578> │ │ │ │ - ldr r3, [pc, #52] @ 4d358 <__cxa_atexit@plt+0x41590> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #60] @ 44aac <__cxa_atexit@plt+0x38ce4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 44ab0 <__cxa_atexit@plt+0x38ce8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ 44ab4 <__cxa_atexit@plt+0x38cec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r4, r2, #248, 24 @ 0xf800 │ │ │ │ + andseq sp, r6, #108, 18 @ 0x1b0000 │ │ │ │ + andseq sp, r6, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 44aec <__cxa_atexit@plt+0x38d24> │ │ │ │ + ldr r2, [pc, #28] @ 44af8 <__cxa_atexit@plt+0x38d30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sp, r6, #208, 20 @ 0xd0000 │ │ │ │ + andeq r4, r2, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 44b44 <__cxa_atexit@plt+0x38d7c> │ │ │ │ + ldr r7, [pc, #52] @ 44b5c <__cxa_atexit@plt+0x38d94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ 44b60 <__cxa_atexit@plt+0x38d98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #24] @ 44b64 <__cxa_atexit@plt+0x38d9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andseq sp, r6, #4, 22 @ 0x1000 │ │ │ │ + andeq r4, r2, #148, 24 @ 0x9400 │ │ │ │ + andeq r4, r2, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 44be8 <__cxa_atexit@plt+0x38e20> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 44be0 <__cxa_atexit@plt+0x38e18> │ │ │ │ + ldr r3, [pc, #84] @ 44bf0 <__cxa_atexit@plt+0x38e28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ 44bf4 <__cxa_atexit@plt+0x38e2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 44bf8 <__cxa_atexit@plt+0x38e30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #60] @ 44bfc <__cxa_atexit@plt+0x38e34> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r3, r5, #1 │ │ │ │ + ldr r5, [pc, #52] @ 44c00 <__cxa_atexit@plt+0x38e38> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r9, r1, #224, 10 @ 0x38000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #16] @ 4d388 <__cxa_atexit@plt+0x415c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r9, r1, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 4d3dc <__cxa_atexit@plt+0x41614> │ │ │ │ + andeq r4, r2, #196, 22 @ 0x31000 │ │ │ │ + andseq sp, r6, #56, 16 @ 0x380000 │ │ │ │ + andseq sp, r6, #228, 18 @ 0x390000 │ │ │ │ + andseq sp, r6, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 44c38 <__cxa_atexit@plt+0x38e70> │ │ │ │ + ldr r2, [pc, #28] @ 44c44 <__cxa_atexit@plt+0x38e7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sp, r6, #132, 18 @ 0x210000 │ │ │ │ + andeq r3, r2, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 44ca4 <__cxa_atexit@plt+0x38edc> │ │ │ │ + ldr r7, [pc, #76] @ 44cc0 <__cxa_atexit@plt+0x38ef8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #68] @ 44cc4 <__cxa_atexit@plt+0x38efc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 4d3d0 <__cxa_atexit@plt+0x41608> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 4cfc4 <__cxa_atexit@plt+0x411fc> │ │ │ │ + beq 44c98 <__cxa_atexit@plt+0x38ed0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f06c <__cxa_atexit@plt+0x332a4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r9, r1, #92, 10 @ 0x17000000 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 4cfc4 <__cxa_atexit@plt+0x411fc> │ │ │ │ - andeq r9, r1, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 4d4bc <__cxa_atexit@plt+0x416f4> │ │ │ │ - ldr lr, [pc, #156] @ 4d4c4 <__cxa_atexit@plt+0x416fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - mov r1, r5 │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - ldr lr, [pc, #136] @ 4d4c8 <__cxa_atexit@plt+0x41700> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r1, {r0, lr} │ │ │ │ - str r7, [r1, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 4d4a0 <__cxa_atexit@plt+0x416d8> │ │ │ │ - ldr r7, [pc, #116] @ 4d4cc <__cxa_atexit@plt+0x41704> │ │ │ │ + ldr r7, [pc, #28] @ 44cc8 <__cxa_atexit@plt+0x38f00> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - add r3, r3, r0 │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4d4b0 <__cxa_atexit@plt+0x416e8> │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r8 │ │ │ │ - b 4d570 <__cxa_atexit@plt+0x417a8> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r3, [pc, #24] @ 44ccc <__cxa_atexit@plt+0x38f04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0xffffa3f4 │ │ │ │ + andseq sp, r6, #228, 18 @ 0x390000 │ │ │ │ + andeq r3, r2, #232, 26 @ 0x3a00 │ │ │ │ + andseq sp, r6, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r3, r2, #188, 26 @ 0x2f00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 44d3c <__cxa_atexit@plt+0x38f74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 44d48 <__cxa_atexit@plt+0x38f80> │ │ │ │ + ldr r1, [pc, #84] @ 44d58 <__cxa_atexit@plt+0x38f90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 44d5c <__cxa_atexit@plt+0x38f94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [pc, #68] @ 44d60 <__cxa_atexit@plt+0x38f98> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r2, {r1, r5} │ │ │ │ + ldr r5, [pc, #60] @ 44d64 <__cxa_atexit@plt+0x38f9c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add sl, r0, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ccf594 <__cxa_atexit@plt+0x1cc37cc> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r4, r6, #176, 30 @ 0x2c0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r9, r1, #8, 8 @ 0x8000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [pc, #72] @ 4d538 <__cxa_atexit@plt+0x41770> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andseq sp, r6, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r4, r2, #52, 16 @ 0x340000 │ │ │ │ + andseq sp, r6, #216, 12 @ 0xd800000 │ │ │ │ + andeq r3, r2, #36, 26 @ 0x900 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 44e14 <__cxa_atexit@plt+0x3904c> │ │ │ │ + ldr lr, [pc, #168] @ 44e34 <__cxa_atexit@plt+0x3906c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r0, r1, r2 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #156] @ 44e38 <__cxa_atexit@plt+0x39070> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 4d52c <__cxa_atexit@plt+0x41764> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b 4d570 <__cxa_atexit@plt+0x417a8> │ │ │ │ + beq 44e08 <__cxa_atexit@plt+0x39040> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 44e20 <__cxa_atexit@plt+0x39058> │ │ │ │ + ldr r3, [pc, #120] @ 44e3c <__cxa_atexit@plt+0x39074> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #116] @ 44e40 <__cxa_atexit@plt+0x39078> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #96] @ 44e44 <__cxa_atexit@plt+0x3907c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub sl, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r9, r1, #156, 6 @ 0x70000002 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b 4d570 <__cxa_atexit@plt+0x417a8> │ │ │ │ - andeq r9, r1, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 4d640 <__cxa_atexit@plt+0x41878> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 4d5e8 <__cxa_atexit@plt+0x41820> │ │ │ │ - ldr r0, [pc, #212] @ 4d674 <__cxa_atexit@plt+0x418ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - rsb r1, r1, #0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4d630 <__cxa_atexit@plt+0x41868> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 4d65c <__cxa_atexit@plt+0x41894> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #180] @ 4d688 <__cxa_atexit@plt+0x418c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #140] @ 4d67c <__cxa_atexit@plt+0x418b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #136] @ 4d680 <__cxa_atexit@plt+0x418b8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #132] @ 4d684 <__cxa_atexit@plt+0x418bc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldrb r2, [r0], #1 │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str sl, [r5] │ │ │ │ - sub r0, r2, #48 @ 0x30 │ │ │ │ - uxtb r0, r0 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1e1fa54 <__cxa_atexit@plt+0x1e13c8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 4d678 <__cxa_atexit@plt+0x418b0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r9, r1, #216, 4 @ 0x8000000d │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andseq r4, r6, #36, 30 @ 0x90 │ │ │ │ - andseq r4, r6, #216, 28 @ 0xd80 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4d6c8 <__cxa_atexit@plt+0x41900> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 4d6d4 <__cxa_atexit@plt+0x4190c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r6, #244, 26 @ 0x3d00 │ │ │ │ - andeq r9, r1, #0, 4 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4d6fc <__cxa_atexit@plt+0x41934> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e16fc8 <__cxa_atexit@plt+0x1e0b200> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r9, r1, #216, 2 @ 0x36 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andseq sp, r6, #76, 12 @ 0x4c00000 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + andseq sp, r6, #168, 14 @ 0x2a00000 │ │ │ │ + andseq sp, r6, #8, 12 @ 0x800000 │ │ │ │ + andeq r3, r2, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - b 4d570 <__cxa_atexit@plt+0x417a8> │ │ │ │ - andeq r9, r1, #192, 2 @ 0x30 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4d75c <__cxa_atexit@plt+0x41994> │ │ │ │ - ldr r2, [pc, #44] @ 4d76c <__cxa_atexit@plt+0x419a4> │ │ │ │ + bcc 44eb0 <__cxa_atexit@plt+0x390e8> │ │ │ │ + ldr r2, [pc, #76] @ 44ebc <__cxa_atexit@plt+0x390f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #72] @ 44ec0 <__cxa_atexit@plt+0x390f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #52] @ 44ec4 <__cxa_atexit@plt+0x390fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #0 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - andeq r9, r1, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andseq sp, r6, #252, 12 @ 0xfc00000 │ │ │ │ + andseq sp, r6, #92, 10 @ 0x17000000 │ │ │ │ + andeq r3, r2, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4d848 <__cxa_atexit@plt+0x41a80> │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - add r1, lr, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - sub ip, r2, r0 │ │ │ │ - cmp ip, #1 │ │ │ │ - blt 4d800 <__cxa_atexit@plt+0x41a38> │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r0, r3 │ │ │ │ - add sl, r3, lr │ │ │ │ - mov lr, #0 │ │ │ │ - ldrb r3, [sl, lr] │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs 4d808 <__cxa_atexit@plt+0x41a40> │ │ │ │ - add lr, lr, #1 │ │ │ │ - cmp ip, lr │ │ │ │ - bne 4d7e0 <__cxa_atexit@plt+0x41a18> │ │ │ │ - b 4d80c <__cxa_atexit@plt+0x41a44> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - b 4d814 <__cxa_atexit@plt+0x41a4c> │ │ │ │ - mov ip, lr │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr sl, [sp] │ │ │ │ - str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - stmib r5, {r3, r7, r9} │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - b 4d850 <__cxa_atexit@plt+0x41a88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov fp, r8 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 44f50 <__cxa_atexit@plt+0x39188> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4d978 <__cxa_atexit@plt+0x41bb0> │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #20] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 4d8fc <__cxa_atexit@plt+0x41b34> │ │ │ │ - stm sp, {r7, r8, fp} │ │ │ │ - ldr r9, [r2, #32]! │ │ │ │ - ldr ip, [pc, #296] @ 4d9b4 <__cxa_atexit@plt+0x41bec> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr fp, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - stmib r6, {ip, lr} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r0, fp, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 4d928 <__cxa_atexit@plt+0x41b60> │ │ │ │ - ldr r1, [pc, #256] @ 4d9bc <__cxa_atexit@plt+0x41bf4> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 44f58 <__cxa_atexit@plt+0x39190> │ │ │ │ + ldr r1, [pc, #108] @ 44f6c <__cxa_atexit@plt+0x391a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 44f70 <__cxa_atexit@plt+0x391a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ 44f74 <__cxa_atexit@plt+0x391ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 44f78 <__cxa_atexit@plt+0x391b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #248] @ 4d9c0 <__cxa_atexit@plt+0x41bf8> │ │ │ │ + ldr lr, [pc, #72] @ 44f7c <__cxa_atexit@plt+0x391b4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str sl, [r2] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r5, r3, #23 │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r5, r2 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ mov r6, r3 │ │ │ │ - ldm sp, {r7, r9} │ │ │ │ - mov sl, r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 47778 <__cxa_atexit@plt+0x3b9b0> │ │ │ │ - ldr r5, [pc, #192] @ 4d9c4 <__cxa_atexit@plt+0x41bfc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r5, [r2, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #176] @ 4d9c8 <__cxa_atexit@plt+0x41c00> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r2, #32]! │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r2, [pc, #136] @ 4d9b8 <__cxa_atexit@plt+0x41bf0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r2, r3, #23 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r3, #7 │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 4d99c <__cxa_atexit@plt+0x41bd4> │ │ │ │ - ldr r3, [pc, #120] @ 4d9d0 <__cxa_atexit@plt+0x41c08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #76] @ 4d9cc <__cxa_atexit@plt+0x41c04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ + b 44f60 <__cxa_atexit@plt+0x39198> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - bx r1 │ │ │ │ - andseq r4, r6, #136, 24 @ 0x8800 │ │ │ │ - andseq r4, r6, #64, 22 @ 0x10000 │ │ │ │ - andseq r4, r6, #76, 22 @ 0x13000 │ │ │ │ - andseq r4, r6, #44, 22 @ 0xb000 │ │ │ │ - andeq r8, r1, #84, 30 @ 0x150 │ │ │ │ - andseq r4, r6, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - andeq r9, r1, #244, 10 @ 0x3d000000 │ │ │ │ - andeq r7, r0, sl, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 4d850 <__cxa_atexit@plt+0x41a88> │ │ │ │ - andeq r9, r1, #212, 10 @ 0x35000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + andseq sp, r6, #224, 8 @ 0xe0000000 │ │ │ │ + mvneq r0, r3, lsr #16 │ │ │ │ + andseq sp, r6, #148, 10 @ 0x25000000 │ │ │ │ + andseq sp, r6, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r4, r2, #204, 16 @ 0xcc0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4da34 <__cxa_atexit@plt+0x41c6c> │ │ │ │ - ldr r2, [pc, #40] @ 4da3c <__cxa_atexit@plt+0x41c74> │ │ │ │ + bhi 44fc8 <__cxa_atexit@plt+0x39200> │ │ │ │ + ldr r2, [pc, #48] @ 44fd0 <__cxa_atexit@plt+0x39208> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr lr, [pc, #36] @ 44fd4 <__cxa_atexit@plt+0x3920c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r2, r5, #16 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r9, r1, #136, 10 @ 0x22000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq sp, r6, #56, 8 @ 0x38000000 │ │ │ │ + andeq r4, r2, #116, 16 @ 0x740000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 4da84 <__cxa_atexit@plt+0x41cbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4da78 <__cxa_atexit@plt+0x41cb0> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 4d780 <__cxa_atexit@plt+0x419b8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r9, r1, #64, 10 @ 0x10000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 45038 <__cxa_atexit@plt+0x39270> │ │ │ │ + ldr r3, [pc, #68] @ 45044 <__cxa_atexit@plt+0x3927c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [pc, #60] @ 45048 <__cxa_atexit@plt+0x39280> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + ldr r3, [pc, #36] @ 4504c <__cxa_atexit@plt+0x39284> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #28] @ 45050 <__cxa_atexit@plt+0x39288> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andseq sp, r6, #228, 6 @ 0x90000003 │ │ │ │ + andseq sp, r6, #140, 10 @ 0x23000000 │ │ │ │ + andeq r4, r2, #232, 14 @ 0x3a00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 4d780 <__cxa_atexit@plt+0x419b8> │ │ │ │ - andeq r9, r1, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4db20 <__cxa_atexit@plt+0x41d58> │ │ │ │ - ldr lr, [pc, #92] @ 4db2c <__cxa_atexit@plt+0x41d64> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4db18 <__cxa_atexit@plt+0x41d50> │ │ │ │ - ldr r2, [pc, #44] @ 4db30 <__cxa_atexit@plt+0x41d68> │ │ │ │ + ldr r7, [pc, #108] @ 450d4 <__cxa_atexit@plt+0x3930c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #100] @ 450d8 <__cxa_atexit@plt+0x39310> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 45098 <__cxa_atexit@plt+0x392d0> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 450a0 <__cxa_atexit@plt+0x392d8> │ │ │ │ + ldr r2, [pc, #88] @ 450e8 <__cxa_atexit@plt+0x39320> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4db18 <__cxa_atexit@plt+0x41d50> │ │ │ │ - b 4db74 <__cxa_atexit@plt+0x41dac> │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + b 450ac <__cxa_atexit@plt+0x392e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #52] @ 450dc <__cxa_atexit@plt+0x39314> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r1, [pc, #44] @ 450e0 <__cxa_atexit@plt+0x39318> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [pc, #28] @ 450e4 <__cxa_atexit@plt+0x3931c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r9, r1, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1ba0658 <__cxa_atexit@plt+0x1b94890> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andseq sp, r6, #76, 10 @ 0x13000000 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andseq sp, r6, #208, 10 @ 0x34000000 │ │ │ │ + andseq sp, r6, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r4, r2, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 4db64 <__cxa_atexit@plt+0x41d9c> │ │ │ │ + ldr r3, [pc, #68] @ 45144 <__cxa_atexit@plt+0x3937c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 45148 <__cxa_atexit@plt+0x39380> │ │ │ │ + add r2, pc, r2 │ │ │ │ + and r1, r7, #3 │ │ │ │ + mov r0, #7 │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r2, r3 │ │ │ │ + moveq r0, #10 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr sl, [r7, r0] │ │ │ │ + ldr r3, [pc, #32] @ 4514c <__cxa_atexit@plt+0x39384> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #20] @ 45150 <__cxa_atexit@plt+0x39388> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 1ba0658 <__cxa_atexit@plt+0x1b94890> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andseq sp, r6, #88, 10 @ 0x16000000 │ │ │ │ + andseq sp, r6, #76, 10 @ 0x13000000 │ │ │ │ + andeq r4, r2, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 4518c <__cxa_atexit@plt+0x393c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4db5c <__cxa_atexit@plt+0x41d94> │ │ │ │ - b 4db74 <__cxa_atexit@plt+0x41dac> │ │ │ │ + ldr r3, [pc, #28] @ 45190 <__cxa_atexit@plt+0x393c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #20] @ 45194 <__cxa_atexit@plt+0x393cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #16] @ 45198 <__cxa_atexit@plt+0x393d0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 1b9fa5c <__cxa_atexit@plt+0x1b93c94> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andseq sp, r6, #36, 10 @ 0x9000000 │ │ │ │ + andseq sp, r6, #28, 10 @ 0x7000000 │ │ │ │ + andseq sp, r6, #204, 4 @ 0xc000000c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r9, r1, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ + andeq r4, r2, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [pc, #152] @ 4dc18 <__cxa_atexit@plt+0x41e50> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4dbec <__cxa_atexit@plt+0x41e24> │ │ │ │ + ldr r3, [pc, #36] @ 451ec <__cxa_atexit@plt+0x39424> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 451f0 <__cxa_atexit@plt+0x39428> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #20] @ 451f4 <__cxa_atexit@plt+0x3942c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #16] @ 451f8 <__cxa_atexit@plt+0x39430> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 1b9fa5c <__cxa_atexit@plt+0x1b93c94> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andseq sp, r6, #196, 8 @ 0xc4000000 │ │ │ │ + andseq sp, r6, #188, 8 @ 0xbc000000 │ │ │ │ + andseq sp, r6, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r4, r2, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r6, r5, #8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 45274 <__cxa_atexit@plt+0x394ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4dc08 <__cxa_atexit@plt+0x41e40> │ │ │ │ + bcc 45280 <__cxa_atexit@plt+0x394b8> │ │ │ │ + ldr r3, [pc, #72] @ 45290 <__cxa_atexit@plt+0x394c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ 45294 <__cxa_atexit@plt+0x394cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 45298 <__cxa_atexit@plt+0x394d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1d3b5b4 <__cxa_atexit@plt+0x1d2f7ec> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r4, r2, #152, 10 @ 0x26000000 │ │ │ │ + andeq r4, r2, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 452bc <__cxa_atexit@plt+0x394f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1d4a000 <__cxa_atexit@plt+0x1d3e238> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r4, r2, #64, 10 @ 0x10000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4531c <__cxa_atexit@plt+0x39554> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #104] @ 45350 <__cxa_atexit@plt+0x39588> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r0, [pc, #92] @ 4dc1c <__cxa_atexit@plt+0x41e54> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 45334 <__cxa_atexit@plt+0x3956c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 45340 <__cxa_atexit@plt+0x39578> │ │ │ │ + ldr r7, [pc, #72] @ 45354 <__cxa_atexit@plt+0x3958c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #64] @ 45358 <__cxa_atexit@plt+0x39590> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r7} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r7, r1 │ │ │ │ - bne 4dbfc <__cxa_atexit@plt+0x41e34> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 4535c <__cxa_atexit@plt+0x39594> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 45360 <__cxa_atexit@plt+0x39598> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 4d780 <__cxa_atexit@plt+0x419b8> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq r4, r6, #176, 16 @ 0xb00000 │ │ │ │ - andeq r9, r1, #188, 6 @ 0xf0000002 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r4, r2, #84, 4 @ 0x40000005 │ │ │ │ + andeq r4, r2, #72, 4 @ 0x80000004 │ │ │ │ + andeq r4, r2, #76, 4 @ 0xc0000004 │ │ │ │ + andeq r4, r2, #64, 4 │ │ │ │ + andeq r4, r2, #244, 2 @ 0x3d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 4dc9c <__cxa_atexit@plt+0x41ed4> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #20]! │ │ │ │ - ldr r2, [pc, #88] @ 4dcac <__cxa_atexit@plt+0x41ee4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #-4] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 4dc90 <__cxa_atexit@plt+0x41ec8> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 45394 <__cxa_atexit@plt+0x395cc> │ │ │ │ + ldr r7, [pc, #36] @ 453a8 <__cxa_atexit@plt+0x395e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ 453ac <__cxa_atexit@plt+0x395e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 4d780 <__cxa_atexit@plt+0x419b8> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r6, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r9, r1, #56, 6 @ 0xe0000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + andeq r4, r2, #220, 2 @ 0x37 │ │ │ │ + andeq r4, r2, #208, 2 @ 0x34 │ │ │ │ + andeq r4, r2, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4dd1c <__cxa_atexit@plt+0x41f54> │ │ │ │ - ldr r3, [pc, #80] @ 4dd24 <__cxa_atexit@plt+0x41f5c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45424 <__cxa_atexit@plt+0x3965c> │ │ │ │ + ldr r6, [pc, #124] @ 45458 <__cxa_atexit@plt+0x39690> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r9, r3 │ │ │ │ + str r6, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45434 <__cxa_atexit@plt+0x3966c> │ │ │ │ + ldr r7, [pc, #96] @ 45464 <__cxa_atexit@plt+0x3969c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #92] @ 45468 <__cxa_atexit@plt+0x396a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 4545c <__cxa_atexit@plt+0x39694> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4dd0c <__cxa_atexit@plt+0x41f44> │ │ │ │ - ldr r7, [pc, #52] @ 4dd28 <__cxa_atexit@plt+0x41f60> │ │ │ │ + ldr r7, [pc, #28] @ 45460 <__cxa_atexit@plt+0x39698> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + andeq r4, r2, #64, 8 @ 0x40000000 │ │ │ │ + andeq r3, r2, #124, 14 @ 0x1f00000 │ │ │ │ + @ instruction: 0xffffb408 │ │ │ │ + andeq r4, r2, #112, 8 @ 0x70000000 │ │ │ │ + andeq r4, r2, #12, 8 @ 0xc000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 45514 <__cxa_atexit@plt+0x3974c> │ │ │ │ + ldr r3, [pc, #172] @ 4553c <__cxa_atexit@plt+0x39774> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 454f8 <__cxa_atexit@plt+0x39730> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne 45508 <__cxa_atexit@plt+0x39740> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 45524 <__cxa_atexit@plt+0x3975c> │ │ │ │ + ldr lr, [pc, #124] @ 45544 <__cxa_atexit@plt+0x3977c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r3, #11 │ │ │ │ + ldr r1, [r8, #1] │ │ │ │ + ldr r7, [pc, #108] @ 45548 <__cxa_atexit@plt+0x39780> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 45540 <__cxa_atexit@plt+0x39778> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r9, r1, #192, 4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 4dd5c <__cxa_atexit@plt+0x41f94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r9, r1, #140, 4 @ 0xc0000008 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r4, r2, #96, 6 @ 0x80000001 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andseq sp, r6, #112, 2 │ │ │ │ + andeq r4, r2, #48, 6 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 4de7c <__cxa_atexit@plt+0x420b4> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r3, [pc, #260] @ 4de90 <__cxa_atexit@plt+0x420c8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne 455b4 <__cxa_atexit@plt+0x397ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 455bc <__cxa_atexit@plt+0x397f4> │ │ │ │ + ldr lr, [pc, #72] @ 455cc <__cxa_atexit@plt+0x39804> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r1, r3, #11 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r2, [pc, #56] @ 455d0 <__cxa_atexit@plt+0x39808> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + andseq sp, r6, #180 @ 0xb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 4561c <__cxa_atexit@plt+0x39854> │ │ │ │ + ldr r7, [pc, #64] @ 45640 <__cxa_atexit@plt+0x39878> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ 45644 <__cxa_atexit@plt+0x3987c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #256] @ 4de94 <__cxa_atexit@plt+0x420cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [sl, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr fp, [r2, #20]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #4]! │ │ │ │ - sub r7, r9, #29 │ │ │ │ - ldr r3, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str r7, [r0, #28] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r1, [r0, #12] │ │ │ │ - str r0, [r0, #16] │ │ │ │ - str fp, [r0, #20] │ │ │ │ - ldr r1, [pc, #192] @ 4de98 <__cxa_atexit@plt+0x420d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #24]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 4de30 <__cxa_atexit@plt+0x42068> │ │ │ │ - ldr r3, [pc, #176] @ 4dea0 <__cxa_atexit@plt+0x420d8> │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + add r7, r3, #1 │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r9, [r8, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r3, [pc, #36] @ 45648 <__cxa_atexit@plt+0x39880> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #152] @ 4dea4 <__cxa_atexit@plt+0x420dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r3, [r6, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #96] @ 4de9c <__cxa_atexit@plt+0x420d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str lr, [r6, #-4] │ │ │ │ - sub r9, r9, #11 │ │ │ │ - cmp r3, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bne 4de6c <__cxa_atexit@plt+0x420a4> │ │ │ │ - str r0, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 4d780 <__cxa_atexit@plt+0x419b8> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andseq r4, r6, #52, 12 @ 0x3400000 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - andseq r4, r6, #52, 12 @ 0x3400000 │ │ │ │ - andeq r8, r1, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #24 │ │ │ │ + ldr r7, [pc, #32] @ 4564c <__cxa_atexit@plt+0x39884> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffb20c │ │ │ │ + andeq r4, r2, #116, 4 @ 0x40000007 │ │ │ │ + andeq r4, r2, #88, 4 @ 0x80000005 │ │ │ │ + andeq r3, r2, #148, 10 @ 0x25000000 │ │ │ │ + andeq r4, r2, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #16 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 4df34 <__cxa_atexit@plt+0x4216c> │ │ │ │ - ldr lr, [pc, #116] @ 4df3c <__cxa_atexit@plt+0x42174> │ │ │ │ + bhi 456e0 <__cxa_atexit@plt+0x39918> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 456d8 <__cxa_atexit@plt+0x39910> │ │ │ │ + ldr r3, [pc, #100] @ 456e8 <__cxa_atexit@plt+0x39920> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #96] @ 456ec <__cxa_atexit@plt+0x39924> │ │ │ │ add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #100] @ 4df40 <__cxa_atexit@plt+0x42178> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 4df24 <__cxa_atexit@plt+0x4215c> │ │ │ │ - ldr r9, [r5, #-16]! │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #40] @ 4df44 <__cxa_atexit@plt+0x4217c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 4cfc4 <__cxa_atexit@plt+0x411fc> │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r1, [pc, #92] @ 456f0 <__cxa_atexit@plt+0x39928> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [pc, #88] @ 456f4 <__cxa_atexit@plt+0x3992c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #64] @ 456f8 <__cxa_atexit@plt+0x39930> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #56] @ 456fc <__cxa_atexit@plt+0x39934> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + add r9, lr, #1 │ │ │ │ mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 1c715e8 <__cxa_atexit@plt+0x1c65820> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r4, r6, #20, 10 @ 0x5000000 │ │ │ │ - andseq r4, r6, #152, 10 @ 0x26000000 │ │ │ │ - andeq r8, r1, #244, 18 @ 0x3d0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 4df7c <__cxa_atexit@plt+0x421b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 4cfc4 <__cxa_atexit@plt+0x411fc> │ │ │ │ - andseq r4, r6, #64, 10 @ 0x10000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r4, r2, #196 @ 0xc4 │ │ │ │ + andseq ip, r6, #80, 26 @ 0x1400 │ │ │ │ + andseq ip, r6, #52, 30 @ 0xd0 │ │ │ │ + andseq ip, r6, #244, 30 @ 0x3d0 │ │ │ │ + andseq ip, r6, #224, 28 @ 0xe00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4dfd0 <__cxa_atexit@plt+0x42208> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 4dfe4 <__cxa_atexit@plt+0x4221c> │ │ │ │ + bcc 45734 <__cxa_atexit@plt+0x3996c> │ │ │ │ + ldr r2, [pc, #28] @ 45740 <__cxa_atexit@plt+0x39978> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r4, r6, #64, 10 @ 0x10000000 │ │ │ │ - andeq r9, r1, #32 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #88 @ 0x58 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq ip, r6, #136, 28 @ 0x880 │ │ │ │ + andeq r4, r2, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4e098 <__cxa_atexit@plt+0x422d0> │ │ │ │ - ldr lr, [pc, #148] @ 4e0a0 <__cxa_atexit@plt+0x422d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - str lr, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r7, #51] @ 0x33 │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [r7, #55] @ 0x37 │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r7, #47] @ 0x2f │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r3, [r7, #43] @ 0x2b │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r1, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi 45790 <__cxa_atexit@plt+0x399c8> │ │ │ │ + ldr r2, [pc, #72] @ 457ac <__cxa_atexit@plt+0x399e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 45798 <__cxa_atexit@plt+0x399d0> │ │ │ │ + ldr r3, [pc, #52] @ 457b4 <__cxa_atexit@plt+0x399ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 457b0 <__cxa_atexit@plt+0x399e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r3, r2, #92, 22 @ 0x17000 │ │ │ │ + @ instruction: 0xffffbb30 │ │ │ │ + andeq r3, r2, #52 @ 0x34 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 457f8 <__cxa_atexit@plt+0x39a30> │ │ │ │ + ldr r7, [pc, #52] @ 4580c <__cxa_atexit@plt+0x39a44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4e08c <__cxa_atexit@plt+0x422c4> │ │ │ │ + beq 457ec <__cxa_atexit@plt+0x39a24> │ │ │ │ mov r7, r8 │ │ │ │ - b 4e0b0 <__cxa_atexit@plt+0x422e8> │ │ │ │ + b 393e0 <__cxa_atexit@plt+0x2d618> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 45810 <__cxa_atexit@plt+0x39a48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r8, r1, #104, 30 @ 0x1a0 │ │ │ │ - andeq lr, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 4e1b0 <__cxa_atexit@plt+0x423e8> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 4e124 <__cxa_atexit@plt+0x4235c> │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 4e138 <__cxa_atexit@plt+0x42370> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #208] @ 4e1e4 <__cxa_atexit@plt+0x4241c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ - bx r0 │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r1, [pc, #152] @ 4e1dc <__cxa_atexit@plt+0x42414> │ │ │ │ + @ instruction: 0xffff3c04 │ │ │ │ + andeq r2, r2, #244, 30 @ 0x3d0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 45890 <__cxa_atexit@plt+0x39ac8> │ │ │ │ + ldr r2, [pc, #124] @ 458ac <__cxa_atexit@plt+0x39ae4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 458b0 <__cxa_atexit@plt+0x39ae8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r9, ip} │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str ip, [r5, #56] @ 0x38 │ │ │ │ - sub r1, r2, #23 │ │ │ │ - add lr, r5, #40 @ 0x28 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 4e1c0 <__cxa_atexit@plt+0x423f8> │ │ │ │ - ldr r7, [pc, #108] @ 4e1e8 <__cxa_atexit@plt+0x42420> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #104] @ 4e1ec <__cxa_atexit@plt+0x42424> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - sub r8, r2, #11 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 45884 <__cxa_atexit@plt+0x39abc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 45898 <__cxa_atexit@plt+0x39ad0> │ │ │ │ + ldr r3, [pc, #76] @ 458b4 <__cxa_atexit@plt+0x39aec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #28 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #24] @ 4e1e0 <__cxa_atexit@plt+0x42418> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r4, r6, #240, 4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - andeq r8, r1, #12, 28 @ 0xc0 │ │ │ │ - andeq pc, r5, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4e264 <__cxa_atexit@plt+0x4249c> │ │ │ │ - ldr r8, [pc, #72] @ 4e27c <__cxa_atexit@plt+0x424b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #68] @ 4e280 <__cxa_atexit@plt+0x424b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, lr │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 4e284 <__cxa_atexit@plt+0x424bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r8, r1, #116, 26 @ 0x1d00 │ │ │ │ - andeq fp, r4, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andseq ip, r6, #172, 22 @ 0x2b000 │ │ │ │ + andseq ip, r6, #0, 24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4e2e8 <__cxa_atexit@plt+0x42520> │ │ │ │ - ldr lr, [pc, #80] @ 4e300 <__cxa_atexit@plt+0x42538> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 4e304 <__cxa_atexit@plt+0x4253c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 4e308 <__cxa_atexit@plt+0x42540> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r8, r1, #240, 24 @ 0xf000 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4e338 <__cxa_atexit@plt+0x42570> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4e330 <__cxa_atexit@plt+0x42568> │ │ │ │ - b 4e348 <__cxa_atexit@plt+0x42580> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 458f4 <__cxa_atexit@plt+0x39b2c> │ │ │ │ + ldr r2, [pc, #36] @ 45900 <__cxa_atexit@plt+0x39b38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r8, r1, #192, 24 @ 0xc000 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 4e3d4 <__cxa_atexit@plt+0x4260c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #52]! @ 0x34 │ │ │ │ - ldr r3, [r2, #-48] @ 0xffffffd0 │ │ │ │ - ldr r1, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r3, r2, #20 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq ip, r6, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4e434 <__cxa_atexit@plt+0x4266c> │ │ │ │ - ldr r2, [pc, #204] @ 4e454 <__cxa_atexit@plt+0x4268c> │ │ │ │ + bhi 459c0 <__cxa_atexit@plt+0x39bf8> │ │ │ │ + ldr r2, [pc, #188] @ 459e0 <__cxa_atexit@plt+0x39c18> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #200] @ 4e458 <__cxa_atexit@plt+0x42690> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - stmib r7, {r0, r8} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4e424 <__cxa_atexit@plt+0x4265c> │ │ │ │ - ldr r7, [pc, #164] @ 4e45c <__cxa_atexit@plt+0x42694> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r9, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 459b0 <__cxa_atexit@plt+0x39be8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #60 @ 0x3c │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 459c8 <__cxa_atexit@plt+0x39c00> │ │ │ │ + ldr lr, [pc, #152] @ 459e4 <__cxa_atexit@plt+0x39c1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 459e8 <__cxa_atexit@plt+0x39c20> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub lr, r2, #19 │ │ │ │ + sub r3, r2, #30 │ │ │ │ + sub r7, r2, #43 @ 0x2b │ │ │ │ + ldr sl, [pc, #116] @ 459ec <__cxa_atexit@plt+0x39c24> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r7, r8, r9} │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + add r0, r6, #44 @ 0x2c │ │ │ │ + stm r0, {r3, r9, lr} │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r7, [pc, #112] @ 4e44c <__cxa_atexit@plt+0x42684> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4e418 <__cxa_atexit@plt+0x42650> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #64] @ 4e450 <__cxa_atexit@plt+0x42688> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 4cfc4 <__cxa_atexit@plt+0x411fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andseq ip, r6, #180, 20 @ 0xb4000 │ │ │ │ + andseq ip, r6, #116, 20 @ 0x74000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45a7c <__cxa_atexit@plt+0x39cb4> │ │ │ │ + ldr r2, [pc, #116] @ 45a88 <__cxa_atexit@plt+0x39cc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [pc, #96] @ 45a8c <__cxa_atexit@plt+0x39cc4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + sub r2, r6, #30 │ │ │ │ + sub r7, r6, #43 @ 0x2b │ │ │ │ + ldr sl, [pc, #76] @ 45a90 <__cxa_atexit@plt+0x39cc8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + add lr, r3, #44 @ 0x2c │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + andseq ip, r6, #220, 18 @ 0x370000 │ │ │ │ + andseq ip, r6, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r3, r2, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 45b40 <__cxa_atexit@plt+0x39d78> │ │ │ │ + ldr r3, [pc, #168] @ 45b60 <__cxa_atexit@plt+0x39d98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 45b24 <__cxa_atexit@plt+0x39d5c> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #4 │ │ │ │ + bne 45b34 <__cxa_atexit@plt+0x39d6c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 45b48 <__cxa_atexit@plt+0x39d80> │ │ │ │ + ldr r7, [pc, #112] @ 45b64 <__cxa_atexit@plt+0x39d9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 45b68 <__cxa_atexit@plt+0x39da0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #1] │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r9, r3, #3 │ │ │ │ + ldr r7, [pc, #80] @ 45b6c <__cxa_atexit@plt+0x39da4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1eea41c <__cxa_atexit@plt+0x1ede654> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 4e460 <__cxa_atexit@plt+0x42698> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq r4, r6, #32 │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - andseq r4, r6, #160 @ 0xa0 │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - andseq r3, r6, #244, 30 @ 0x3d0 │ │ │ │ - andeq r8, r1, #216, 8 @ 0xd8000000 │ │ │ │ - andeq pc, r1, sp, asr #29 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andseq ip, r6, #88, 22 @ 0x16000 │ │ │ │ + andeq r3, r2, #88, 14 @ 0x1600000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 4e498 <__cxa_atexit@plt+0x426d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 4cfc4 <__cxa_atexit@plt+0x411fc> │ │ │ │ - andseq r3, r6, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 45bd4 <__cxa_atexit@plt+0x39e0c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 45bdc <__cxa_atexit@plt+0x39e14> │ │ │ │ + ldr r2, [pc, #68] @ 45bec <__cxa_atexit@plt+0x39e24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 45bf0 <__cxa_atexit@plt+0x39e28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r9, r3, #3 │ │ │ │ + ldr r7, [pc, #40] @ 45bf4 <__cxa_atexit@plt+0x39e2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1eea41c <__cxa_atexit@plt+0x1ede654> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andseq ip, r6, #168, 20 @ 0xa8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4e4ec <__cxa_atexit@plt+0x42724> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 4e500 <__cxa_atexit@plt+0x42738> │ │ │ │ + bcc 45c2c <__cxa_atexit@plt+0x39e64> │ │ │ │ + ldr r2, [pc, #28] @ 45c38 <__cxa_atexit@plt+0x39e70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r4, r6, #36 @ 0x24 │ │ │ │ - andeq r8, r1, #4, 22 @ 0x1000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq ip, r6, #132, 20 @ 0x84000 │ │ │ │ + andeq r2, r2, #136, 28 @ 0x880 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4e580 <__cxa_atexit@plt+0x427b8> │ │ │ │ - ldr r3, [pc, #96] @ 4e588 <__cxa_atexit@plt+0x427c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4e570 <__cxa_atexit@plt+0x427a8> │ │ │ │ - ldr r7, [pc, #52] @ 4e58c <__cxa_atexit@plt+0x427c4> │ │ │ │ + bhi 45cb4 <__cxa_atexit@plt+0x39eec> │ │ │ │ + ldr r2, [pc, #140] @ 45ce8 <__cxa_atexit@plt+0x39f20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 45cbc <__cxa_atexit@plt+0x39ef4> │ │ │ │ + ldr r7, [pc, #116] @ 45cec <__cxa_atexit@plt+0x39f24> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [pc, #108] @ 45cf0 <__cxa_atexit@plt+0x39f28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #100] @ 45cf4 <__cxa_atexit@plt+0x39f2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 45ca8 <__cxa_atexit@plt+0x39ee0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f06c <__cxa_atexit@plt+0x332a4> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 45cf8 <__cxa_atexit@plt+0x39f30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ 45cfc <__cxa_atexit@plt+0x39f34> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #40] @ 45d00 <__cxa_atexit@plt+0x39f38> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r8, r1, #124, 20 @ 0x7c000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 4e5c0 <__cxa_atexit@plt+0x427f8> │ │ │ │ + andseq ip, r6, #140, 14 @ 0x2300000 │ │ │ │ + @ instruction: 0xffff93f0 │ │ │ │ + andseq ip, r6, #124, 14 @ 0x1f00000 │ │ │ │ + andseq ip, r6, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r2, r2, #208, 26 @ 0x3400 │ │ │ │ + andseq ip, r6, #108, 14 @ 0x1b00000 │ │ │ │ + andseq ip, r6, #40, 14 @ 0xa00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 45d80 <__cxa_atexit@plt+0x39fb8> │ │ │ │ + ldr r2, [pc, #124] @ 45d9c <__cxa_atexit@plt+0x39fd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r8, r1, #72, 20 @ 0x48000 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4e6ac <__cxa_atexit@plt+0x428e4> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #200] @ 4e6b8 <__cxa_atexit@plt+0x428f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r3, r1 │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 4e660 <__cxa_atexit@plt+0x42898> │ │ │ │ - ldr r0, [pc, #144] @ 4e6c0 <__cxa_atexit@plt+0x428f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #140] @ 4e6c4 <__cxa_atexit@plt+0x428fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r6, [pc, #84] @ 4e6bc <__cxa_atexit@plt+0x428f4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, sl, ip} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq 4e6a0 <__cxa_atexit@plt+0x428d8> │ │ │ │ - mov r6, r3 │ │ │ │ - b 4e828 <__cxa_atexit@plt+0x42a60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r8, r1, #52, 18 @ 0xd0000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4e6f4 <__cxa_atexit@plt+0x4292c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 45da0 <__cxa_atexit@plt+0x39fd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4e6ec <__cxa_atexit@plt+0x42924> │ │ │ │ - b 4e704 <__cxa_atexit@plt+0x4293c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 45d74 <__cxa_atexit@plt+0x39fac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 45d88 <__cxa_atexit@plt+0x39fc0> │ │ │ │ + ldr r3, [pc, #76] @ 45da4 <__cxa_atexit@plt+0x39fdc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r8, r1, #4, 18 @ 0x10000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 4e780 <__cxa_atexit@plt+0x429b8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldr r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r3, #-16] │ │ │ │ - ldmdb r3, {r0, r9} │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 4e7d4 <__cxa_atexit@plt+0x42a0c> │ │ │ │ - ldr r3, [pc, #160] @ 4e7e4 <__cxa_atexit@plt+0x42a1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - stmib r7, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4e7c4 <__cxa_atexit@plt+0x429fc> │ │ │ │ - ldr r7, [pc, #132] @ 4e7e8 <__cxa_atexit@plt+0x42a20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #88] @ 4e7e0 <__cxa_atexit@plt+0x42a18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4e7bc <__cxa_atexit@plt+0x429f4> │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 4cfc4 <__cxa_atexit@plt+0x411fc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andseq ip, r6, #188, 12 @ 0xbc00000 │ │ │ │ + andseq ip, r6, #16, 14 @ 0x400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45de4 <__cxa_atexit@plt+0x3a01c> │ │ │ │ + ldr r2, [pc, #36] @ 45df0 <__cxa_atexit@plt+0x3a028> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff5f0 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - andeq r8, r1, #80, 2 │ │ │ │ - andeq r1, r0, r8, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 4cfc4 <__cxa_atexit@plt+0x411fc> │ │ │ │ - andeq r8, r1, #240, 14 @ 0x3c00000 │ │ │ │ - andeq r1, r0, lr, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4e90c <__cxa_atexit@plt+0x42b44> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #92 @ 0x5c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 4e958 <__cxa_atexit@plt+0x42b90> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr lr, [pc, #284] @ 4e974 <__cxa_atexit@plt+0x42bac> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq ip, r6, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 45eb0 <__cxa_atexit@plt+0x3a0e8> │ │ │ │ + ldr r2, [pc, #188] @ 45ed0 <__cxa_atexit@plt+0x3a108> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 45ea0 <__cxa_atexit@plt+0x3a0d8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #60 @ 0x3c │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 45eb8 <__cxa_atexit@plt+0x3a0f0> │ │ │ │ + ldr lr, [pc, #152] @ 45ed4 <__cxa_atexit@plt+0x3a10c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #280] @ 4e978 <__cxa_atexit@plt+0x42bb0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - str r3, [sp] │ │ │ │ + ldr r9, [pc, #148] @ 45ed8 <__cxa_atexit@plt+0x3a110> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - sub r2, r8, #63 @ 0x3f │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr fp, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #168] @ 4e97c <__cxa_atexit@plt+0x42bb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r6, r9, sl, fp} │ │ │ │ - sub r7, r8, #2 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + sub lr, r2, #19 │ │ │ │ + sub r3, r2, #30 │ │ │ │ + sub r7, r2, #43 @ 0x2b │ │ │ │ + ldr sl, [pc, #116] @ 45edc <__cxa_atexit@plt+0x3a114> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r7, r8, r9} │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + add r0, r6, #44 @ 0x2c │ │ │ │ + stm r0, {r3, r9, lr} │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx ip │ │ │ │ - ldr r2, [pc, #88] @ 4e96c <__cxa_atexit@plt+0x42ba4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4e94c <__cxa_atexit@plt+0x42b84> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 4e970 <__cxa_atexit@plt+0x42ba8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 4cfc4 <__cxa_atexit@plt+0x411fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #92 @ 0x5c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r3, r6, #112, 22 @ 0x1c000 │ │ │ │ - @ instruction: 0xfffff658 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - andseq r3, r6, #72, 24 @ 0x4800 │ │ │ │ - andeq r7, r1, #188, 30 @ 0x2f0 │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 4e9b4 <__cxa_atexit@plt+0x42bec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 4cfc4 <__cxa_atexit@plt+0x411fc> │ │ │ │ - andseq r3, r6, #8, 22 @ 0x2000 │ │ │ │ - andeq r7, r1, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4ea28 <__cxa_atexit@plt+0x42c60> │ │ │ │ - ldr r2, [pc, #84] @ 4ea34 <__cxa_atexit@plt+0x42c6c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andseq ip, r6, #196, 10 @ 0x31000000 │ │ │ │ + andseq ip, r6, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45f6c <__cxa_atexit@plt+0x3a1a4> │ │ │ │ + ldr r2, [pc, #116] @ 45f78 <__cxa_atexit@plt+0x3a1b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4ea20 <__cxa_atexit@plt+0x42c58> │ │ │ │ - ldr r2, [pc, #44] @ 4ea38 <__cxa_atexit@plt+0x42c70> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [pc, #96] @ 45f7c <__cxa_atexit@plt+0x3a1b4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + sub r2, r6, #30 │ │ │ │ + sub r7, r6, #43 @ 0x2b │ │ │ │ + ldr sl, [pc, #76] @ 45f80 <__cxa_atexit@plt+0x3a1b8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + add lr, r3, #44 @ 0x2c │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + andseq ip, r6, #236, 8 @ 0xec000000 │ │ │ │ + andseq ip, r6, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r3, r2, #64, 6 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 46030 <__cxa_atexit@plt+0x3a268> │ │ │ │ + ldr r3, [pc, #168] @ 46050 <__cxa_atexit@plt+0x3a288> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 46014 <__cxa_atexit@plt+0x3a24c> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #4 │ │ │ │ + bne 46024 <__cxa_atexit@plt+0x3a25c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 46038 <__cxa_atexit@plt+0x3a270> │ │ │ │ + ldr r7, [pc, #112] @ 46054 <__cxa_atexit@plt+0x3a28c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 46058 <__cxa_atexit@plt+0x3a290> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4ea20 <__cxa_atexit@plt+0x42c58> │ │ │ │ - b 4ea7c <__cxa_atexit@plt+0x42cb4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r8, #1] │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r9, r3, #3 │ │ │ │ + ldr r7, [pc, #80] @ 4605c <__cxa_atexit@plt+0x3a294> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1eea41c <__cxa_atexit@plt+0x1ede654> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r7, r1, #124, 28 @ 0x7c0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andseq ip, r6, #104, 12 @ 0x6800000 │ │ │ │ + andeq r3, r2, #104, 4 @ 0x80000006 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 4ea6c <__cxa_atexit@plt+0x42ca4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4ea64 <__cxa_atexit@plt+0x42c9c> │ │ │ │ - b 4ea7c <__cxa_atexit@plt+0x42cb4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 460c4 <__cxa_atexit@plt+0x3a2fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 460cc <__cxa_atexit@plt+0x3a304> │ │ │ │ + ldr r2, [pc, #68] @ 460dc <__cxa_atexit@plt+0x3a314> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 460e0 <__cxa_atexit@plt+0x3a318> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r9, r3, #3 │ │ │ │ + ldr r7, [pc, #40] @ 460e4 <__cxa_atexit@plt+0x3a31c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1eea41c <__cxa_atexit@plt+0x1ede654> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r7, r1, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andseq ip, r6, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4eb10 <__cxa_atexit@plt+0x42d48> │ │ │ │ - ldr lr, [pc, #152] @ 4eb30 <__cxa_atexit@plt+0x42d68> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - str r0, [r2] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r1, r7, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4eb1c <__cxa_atexit@plt+0x42d54> │ │ │ │ - ldr r3, [pc, #96] @ 4eb34 <__cxa_atexit@plt+0x42d6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4eb00 <__cxa_atexit@plt+0x42d38> │ │ │ │ - ldr r7, [pc, #72] @ 4eb38 <__cxa_atexit@plt+0x42d70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + bcc 4611c <__cxa_atexit@plt+0x3a354> │ │ │ │ + ldr r2, [pc, #28] @ 46128 <__cxa_atexit@plt+0x3a360> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #24] @ 4eb3c <__cxa_atexit@plt+0x42d74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r6, #216, 18 @ 0x360000 │ │ │ │ - @ instruction: 0xfffd2874 │ │ │ │ - @ instruction: 0xfffd2888 │ │ │ │ - andeq r7, r1, #156, 26 @ 0x2700 │ │ │ │ - @ instruction: 0xffffde20 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r8, r1, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq ip, r6, #148, 10 @ 0x25000000 │ │ │ │ + andeq r3, r2, #176, 6 @ 0xc0000002 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4ebd0 <__cxa_atexit@plt+0x42e08> │ │ │ │ - ldmib r7, {r1, lr} │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 4eba0 <__cxa_atexit@plt+0x42dd8> │ │ │ │ - ldr r3, [pc, #104] @ 4ebe8 <__cxa_atexit@plt+0x42e20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - b 4ebc4 <__cxa_atexit@plt+0x42dfc> │ │ │ │ - ldr r3, [pc, #60] @ 4ebe4 <__cxa_atexit@plt+0x42e1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r8, fp │ │ │ │ - b 4ebec <__cxa_atexit@plt+0x42e24> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + bhi 46170 <__cxa_atexit@plt+0x3a3a8> │ │ │ │ + ldr r2, [pc, #44] @ 46178 <__cxa_atexit@plt+0x3a3b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r5, [pc, #24] @ 4617c <__cxa_atexit@plt+0x3a3b4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r3, r6, #108, 16 @ 0x6c0000 │ │ │ │ - andseq r3, r6, #156, 16 @ 0x9c0000 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr lr, [ip, #24]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 4ecd4 <__cxa_atexit@plt+0x42f0c> │ │ │ │ - ldr r8, [pc, #240] @ 4ed04 <__cxa_atexit@plt+0x42f3c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #236] @ 4ed08 <__cxa_atexit@plt+0x42f40> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #232] @ 4ed0c <__cxa_atexit@plt+0x42f44> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldrb r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - str sl, [r3, #20]! │ │ │ │ - cmp r1, #43 @ 0x2b │ │ │ │ - cmpne r1, #45 @ 0x2d │ │ │ │ - bne 4ec64 <__cxa_atexit@plt+0x42e9c> │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 4ed48 <__cxa_atexit@plt+0x42f80> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #8]! │ │ │ │ - ldr r8, [r7, #-4] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andseq ip, r6, #12, 8 @ 0xc000000 │ │ │ │ + andeq r3, r2, #92, 6 @ 0x70000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 461a8 <__cxa_atexit@plt+0x3a3e0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #8] @ 461b8 <__cxa_atexit@plt+0x3a3f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r3, r2, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r2, r2, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 46234 <__cxa_atexit@plt+0x3a46c> │ │ │ │ + ldr r2, [pc, #140] @ 46268 <__cxa_atexit@plt+0x3a4a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4ecf0 <__cxa_atexit@plt+0x42f28> │ │ │ │ - ldr r2, [pc, #132] @ 4ed10 <__cxa_atexit@plt+0x42f48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ + bhi 4623c <__cxa_atexit@plt+0x3a474> │ │ │ │ + ldr r7, [pc, #116] @ 4626c <__cxa_atexit@plt+0x3a4a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [pc, #108] @ 46270 <__cxa_atexit@plt+0x3a4a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #100] @ 46274 <__cxa_atexit@plt+0x3a4ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ tst r9, #3 │ │ │ │ - beq 4ecc4 <__cxa_atexit@plt+0x42efc> │ │ │ │ - ldr r3, [pc, #108] @ 4ed14 <__cxa_atexit@plt+0x42f4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + beq 46228 <__cxa_atexit@plt+0x3a460> │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f06c <__cxa_atexit@plt+0x332a4> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #64] @ 4ed1c <__cxa_atexit@plt+0x42f54> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #32] @ 4ed18 <__cxa_atexit@plt+0x42f50> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 46278 <__cxa_atexit@plt+0x3a4b0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ 4627c <__cxa_atexit@plt+0x3a4b4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #40] @ 46280 <__cxa_atexit@plt+0x3a4b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe3ac │ │ │ │ - @ instruction: 0xffffe6c4 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0xfffd26bc │ │ │ │ - @ instruction: 0xfffd26d0 │ │ │ │ - andeq r7, r1, #200, 22 @ 0x32000 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r8, r1, #252, 4 @ 0xc000000f │ │ │ │ - andeq r0, r0, r8, lsl #26 │ │ │ │ + andseq ip, r6, #12, 4 @ 0xc0000000 │ │ │ │ + @ instruction: 0xffff8e70 │ │ │ │ + andseq ip, r6, #252, 2 @ 0x3f │ │ │ │ + andseq ip, r6, #40, 4 @ 0x80000002 │ │ │ │ + andeq r2, r2, #80, 16 @ 0x500000 │ │ │ │ + andseq ip, r6, #236, 2 @ 0x3b │ │ │ │ + andseq ip, r6, #168, 2 @ 0x2a │ │ │ │ + andeq r3, r2, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 462c8 <__cxa_atexit@plt+0x3a500> │ │ │ │ + ldr r3, [pc, #40] @ 462d4 <__cxa_atexit@plt+0x3a50c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 462d8 <__cxa_atexit@plt+0x3a510> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 1d3b5b4 <__cxa_atexit@plt+0x1d2f7ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r3, r2, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r3, r2, #40, 12 @ 0x2800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 4ebec <__cxa_atexit@plt+0x42e24> │ │ │ │ - andeq r7, r1, #140, 22 @ 0x23000 │ │ │ │ - andeq r0, r0, r7, lsl #5 │ │ │ │ + ldr r3, [pc, #12] @ 462fc <__cxa_atexit@plt+0x3a534> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1d4a000 <__cxa_atexit@plt+0x1d3e238> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r3, r2, #4, 12 @ 0x400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4ee54 <__cxa_atexit@plt+0x4308c> │ │ │ │ - str fp, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #24]! │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [r1, #-4]! │ │ │ │ - add fp, r0, #8 │ │ │ │ - add ip, r0, #4 │ │ │ │ - add r0, r3, #1 │ │ │ │ - ldr r9, [r2, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r2, #-16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr lr, [r9, #15] │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 4edd0 <__cxa_atexit@plt+0x43008> │ │ │ │ - ldr r2, [pc, #272] @ 4eeac <__cxa_atexit@plt+0x430e4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4635c <__cxa_atexit@plt+0x3a594> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #164] @ 463cc <__cxa_atexit@plt+0x3a604> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [fp] │ │ │ │ - str r8, [r6] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str ip, [r5, #28] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r5, [pc, #240] @ 4eeb0 <__cxa_atexit@plt+0x430e8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r0, [fp] │ │ │ │ - ldr r7, [pc, #188] @ 4ee98 <__cxa_atexit@plt+0x430d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [ip] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r1, r5, #8 │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r1 │ │ │ │ - bhi 4ee6c <__cxa_atexit@plt+0x430a4> │ │ │ │ - ldr r3, [pc, #152] @ 4ee9c <__cxa_atexit@plt+0x430d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4ee40 <__cxa_atexit@plt+0x43078> │ │ │ │ - ldr r3, [pc, #128] @ 4eea0 <__cxa_atexit@plt+0x430d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r6, [r6, #-4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r9 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [pc, #76] @ 4eea8 <__cxa_atexit@plt+0x430e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr lr, [pc, #48] @ 4eea4 <__cxa_atexit@plt+0x430dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - andseq r3, r6, #148, 12 @ 0x9400000 │ │ │ │ - @ instruction: 0xfffd2544 │ │ │ │ - @ instruction: 0xfffd2558 │ │ │ │ - andeq r7, r1, #76, 20 @ 0x4c000 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - andseq r3, r6, #128, 12 @ 0x8000000 │ │ │ │ - andeq r8, r1, #100, 2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4ef54 <__cxa_atexit@plt+0x4318c> │ │ │ │ - ldr r2, [pc, #132] @ 4ef60 <__cxa_atexit@plt+0x43198> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 46374 <__cxa_atexit@plt+0x3a5ac> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 46380 <__cxa_atexit@plt+0x3a5b8> │ │ │ │ + ldr r7, [pc, #144] @ 463dc <__cxa_atexit@plt+0x3a614> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #136] @ 463e0 <__cxa_atexit@plt+0x3a618> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #128] @ 463e4 <__cxa_atexit@plt+0x3a61c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #120] @ 463e8 <__cxa_atexit@plt+0x3a620> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #72] @ 463d0 <__cxa_atexit@plt+0x3a608> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4ef40 <__cxa_atexit@plt+0x43178> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #96] @ 4ef64 <__cxa_atexit@plt+0x4319c> │ │ │ │ + beq 463c4 <__cxa_atexit@plt+0x3a5fc> │ │ │ │ + ldr r2, [pc, #52] @ 463d4 <__cxa_atexit@plt+0x3a60c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - strb r1, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4ef40 <__cxa_atexit@plt+0x43178> │ │ │ │ - ldr r1, [pc, #68] @ 4ef68 <__cxa_atexit@plt+0x431a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 4ef48 <__cxa_atexit@plt+0x43180> │ │ │ │ - mov r7, r2 │ │ │ │ - b 4f024 <__cxa_atexit@plt+0x4325c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r7, [pc, #28] @ 463d8 <__cxa_atexit@plt+0x3a610> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andseq ip, r6, #104, 2 │ │ │ │ + andeq r3, r2, #240, 2 @ 0x3c │ │ │ │ + andeq r3, r2, #228, 2 @ 0x39 │ │ │ │ + andeq r3, r2, #200, 2 @ 0x32 │ │ │ │ + andeq r3, r2, #188, 2 @ 0x2f │ │ │ │ + andeq r3, r2, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 4641c <__cxa_atexit@plt+0x3a654> │ │ │ │ + ldr r7, [pc, #108] @ 46478 <__cxa_atexit@plt+0x3a6b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #100] @ 4647c <__cxa_atexit@plt+0x3a6b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #72] @ 4646c <__cxa_atexit@plt+0x3a6a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 46460 <__cxa_atexit@plt+0x3a698> │ │ │ │ + ldr r3, [pc, #48] @ 46470 <__cxa_atexit@plt+0x3a6a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r7, [pc, #24] @ 46474 <__cxa_atexit@plt+0x3a6ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r8, r1, #176 @ 0xb0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andseq ip, r6, #200 @ 0xc8 │ │ │ │ + andeq r3, r2, #48, 2 │ │ │ │ + andeq r3, r2, #36, 2 │ │ │ │ + andeq r3, r2, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #80] @ 4efd4 <__cxa_atexit@plt+0x4320c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4efc0 <__cxa_atexit@plt+0x431f8> │ │ │ │ - ldr r2, [pc, #52] @ 4efd8 <__cxa_atexit@plt+0x43210> │ │ │ │ + ldr r2, [pc, #28] @ 464b8 <__cxa_atexit@plt+0x3a6f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 4efc8 <__cxa_atexit@plt+0x43200> │ │ │ │ - mov r7, r3 │ │ │ │ - b 4f024 <__cxa_atexit@plt+0x4325c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r8, r1, #64 @ 0x40 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #8] @ 464bc <__cxa_atexit@plt+0x3a6f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andseq ip, r6, #112 @ 0x70 │ │ │ │ + andeq r3, r2, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 4f014 <__cxa_atexit@plt+0x4324c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 464ec <__cxa_atexit@plt+0x3a724> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4f00c <__cxa_atexit@plt+0x43244> │ │ │ │ - b 4f024 <__cxa_atexit@plt+0x4325c> │ │ │ │ + beq 464e4 <__cxa_atexit@plt+0x3a71c> │ │ │ │ + b 464fc <__cxa_atexit@plt+0x3a734> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r8, r1, #4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r3, r2, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 4f0b4 <__cxa_atexit@plt+0x432ec> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 4f084 <__cxa_atexit@plt+0x432bc> │ │ │ │ - ldr r1, [pc, #104] @ 4f0cc <__cxa_atexit@plt+0x43304> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 465d8 <__cxa_atexit@plt+0x3a810> │ │ │ │ + ldr r9, [pc, #232] @ 46600 <__cxa_atexit@plt+0x3a838> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r8, [r1, #12]! │ │ │ │ + ldr lr, [pc, #220] @ 46604 <__cxa_atexit@plt+0x3a83c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r1, {r2, ip} │ │ │ │ + str r9, [r1] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str ip, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + sub r2, r1, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 465ec <__cxa_atexit@plt+0x3a824> │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 465e4 <__cxa_atexit@plt+0x3a81c> │ │ │ │ + ldr sl, [pc, #164] @ 4660c <__cxa_atexit@plt+0x3a844> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #160] @ 46610 <__cxa_atexit@plt+0x3a848> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #156] @ 46614 <__cxa_atexit@plt+0x3a84c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - b 4f0a8 <__cxa_atexit@plt+0x432e0> │ │ │ │ - ldr r1, [pc, #60] @ 4f0c8 <__cxa_atexit@plt+0x43300> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - b 4ebec <__cxa_atexit@plt+0x42e24> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - stmib r5, {r3, lr} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - bx r1 │ │ │ │ - andseq r3, r6, #136, 6 @ 0x20000002 │ │ │ │ - andseq r3, r6, #184, 6 @ 0xe0000002 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4f3f0 <__cxa_atexit@plt+0x43628> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr ip, [pc, #148] @ 46618 <__cxa_atexit@plt+0x3a850> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub lr, r6, #2 │ │ │ │ + str r0, [r3, #24]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r9, [pc, #132] @ 4661c <__cxa_atexit@plt+0x3a854> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #12]! │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r0, sl} │ │ │ │ + stmib r5, {r3, r8} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r5, [pc, #96] @ 46620 <__cxa_atexit@plt+0x3a858> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + ldr r8, [pc, #84] @ 46624 <__cxa_atexit@plt+0x3a85c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 198bbac <__cxa_atexit@plt+0x197fde4> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 46608 <__cxa_atexit@plt+0x3a840> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + andeq r2, r2, #208, 10 @ 0x34000000 │ │ │ │ + @ instruction: 0xffffa748 │ │ │ │ + @ instruction: 0xffffa3f8 │ │ │ │ + andseq fp, r6, #188, 30 @ 0x2f0 │ │ │ │ + andseq fp, r6, #180, 30 @ 0x2d0 │ │ │ │ + andseq fp, r6, #244, 28 @ 0xf40 │ │ │ │ + @ instruction: 0xffffa498 │ │ │ │ + andseq fp, r6, #12, 30 @ 0x30 │ │ │ │ + andeq r2, r2, #156, 8 @ 0x9c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4f138 <__cxa_atexit@plt+0x43370> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 4f14c <__cxa_atexit@plt+0x43384> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc 46664 <__cxa_atexit@plt+0x3a89c> │ │ │ │ + ldr r2, [pc, #32] @ 46670 <__cxa_atexit@plt+0x3a8a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r6, #216, 6 @ 0x60000003 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4f1f0 <__cxa_atexit@plt+0x43428> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4f1f8 <__cxa_atexit@plt+0x43430> │ │ │ │ - ldr r1, [pc, #144] @ 4f210 <__cxa_atexit@plt+0x43448> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 4f1a8 <__cxa_atexit@plt+0x433e0> │ │ │ │ - cmp r7, #4 │ │ │ │ - ble 4f1b8 <__cxa_atexit@plt+0x433f0> │ │ │ │ - ldr r7, [pc, #116] @ 4f214 <__cxa_atexit@plt+0x4344c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 4f218 <__cxa_atexit@plt+0x43450> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 4f21c <__cxa_atexit@plt+0x43454> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 4f220 <__cxa_atexit@plt+0x43458> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 4f224 <__cxa_atexit@plt+0x4345c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #5 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffb74 │ │ │ │ + andeq r3, r2, #48, 6 @ 0xc0000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ - b 4f200 <__cxa_atexit@plt+0x43438> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r6, #112, 4 │ │ │ │ - andseq r3, r6, #164, 6 @ 0x90000002 │ │ │ │ - andeq r7, r1, #184, 20 @ 0xb8000 │ │ │ │ - mvneq r5, r8, lsl r7 │ │ │ │ - andseq r3, r6, #128, 6 │ │ │ │ - andseq r3, r6, #64, 6 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4f2c8 <__cxa_atexit@plt+0x43500> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4f2d0 <__cxa_atexit@plt+0x43508> │ │ │ │ - ldr r1, [pc, #144] @ 4f2e8 <__cxa_atexit@plt+0x43520> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 4f280 <__cxa_atexit@plt+0x434b8> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 4f290 <__cxa_atexit@plt+0x434c8> │ │ │ │ - ldr r7, [pc, #116] @ 4f2ec <__cxa_atexit@plt+0x43524> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 4f2f0 <__cxa_atexit@plt+0x43528> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 4f2f4 <__cxa_atexit@plt+0x4352c> │ │ │ │ + sub r6, r5, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 46744 <__cxa_atexit@plt+0x3a97c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #72 @ 0x48 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 46750 <__cxa_atexit@plt+0x3a988> │ │ │ │ + ldr lr, [pc, #180] @ 46760 <__cxa_atexit@plt+0x3a998> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 4f2f8 <__cxa_atexit@plt+0x43530> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 4f2fc <__cxa_atexit@plt+0x43534> │ │ │ │ + ldr r0, [pc, #176] @ 46764 <__cxa_atexit@plt+0x3a99c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 4f2d8 <__cxa_atexit@plt+0x43510> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r6, #152, 2 @ 0x26 │ │ │ │ - andseq r3, r6, #204, 4 @ 0xc000000c │ │ │ │ - andeq r7, r1, #164, 18 @ 0x290000 │ │ │ │ - mvneq r5, r2, asr r6 │ │ │ │ - andseq r3, r6, #168, 4 @ 0x8000000a │ │ │ │ - andseq r3, r6, #104, 4 @ 0x80000006 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4f3a0 <__cxa_atexit@plt+0x435d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4f3a8 <__cxa_atexit@plt+0x435e0> │ │ │ │ - ldr r1, [pc, #144] @ 4f3c0 <__cxa_atexit@plt+0x435f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 4f358 <__cxa_atexit@plt+0x43590> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 4f368 <__cxa_atexit@plt+0x435a0> │ │ │ │ - ldr r7, [pc, #116] @ 4f3c4 <__cxa_atexit@plt+0x435fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 4f3c8 <__cxa_atexit@plt+0x43600> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 4f3cc <__cxa_atexit@plt+0x43604> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 4f3d0 <__cxa_atexit@plt+0x43608> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #160] @ 46768 <__cxa_atexit@plt+0x3a9a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 4f3d4 <__cxa_atexit@plt+0x4360c> │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ + ldr r2, [pc, #144] @ 4676c <__cxa_atexit@plt+0x3a9a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + str r1, [r3, #64] @ 0x40 │ │ │ │ + ldr r0, [pc, #104] @ 46770 <__cxa_atexit@plt+0x3a9a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 4f3b0 <__cxa_atexit@plt+0x435e8> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + add r0, r0, #3 │ │ │ │ + sub ip, r6, #67 @ 0x43 │ │ │ │ + ldr sl, [pc, #92] @ 46774 <__cxa_atexit@plt+0x3a9ac> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r2, [pc, #88] @ 46778 <__cxa_atexit@plt+0x3a9b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r9, sl, ip} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + sub r8, r6, #59 @ 0x3b │ │ │ │ + b e9538 <__cxa_atexit@plt+0xdd770> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq r3, r6, #192 @ 0xc0 │ │ │ │ - andseq r3, r6, #244, 2 @ 0x3d │ │ │ │ - andeq r7, r1, #244, 16 @ 0xf40000 │ │ │ │ - mvneq r5, lr, ror #10 │ │ │ │ - andseq r3, r6, #208, 2 @ 0x34 │ │ │ │ - andseq r3, r6, #144, 2 @ 0x24 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r7, r1, #176, 24 @ 0xb000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4f5dc <__cxa_atexit@plt+0x43814> │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - sub r1, r0, #91 @ 0x5b │ │ │ │ - cmp r1, #32 │ │ │ │ - bhi 4f4c4 <__cxa_atexit@plt+0x436fc> │ │ │ │ - ldr ip, [r2, #12] │ │ │ │ - add lr, pc, #4 │ │ │ │ - ldr r1, [lr, r1, lsl #2] │ │ │ │ - add pc, lr, r1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldr r1, [pc, #324] @ 4f5fc <__cxa_atexit@plt+0x43834> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ - b 4f52c <__cxa_atexit@plt+0x43764> │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ - bne 4f4e0 <__cxa_atexit@plt+0x43718> │ │ │ │ - ldr r1, [pc, #292] @ 4f5f8 <__cxa_atexit@plt+0x43830> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ - b 4f52c <__cxa_atexit@plt+0x43764> │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - cmp r0, #47 @ 0x2f │ │ │ │ - bls 4f5c0 <__cxa_atexit@plt+0x437f8> │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ - bcc 4f5c8 <__cxa_atexit@plt+0x43800> │ │ │ │ - ldr r3, [pc, #272] @ 4f610 <__cxa_atexit@plt+0x43848> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #264] @ 4f614 <__cxa_atexit@plt+0x4384c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [pc, #232] @ 4f60c <__cxa_atexit@plt+0x43844> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 4f5b4 <__cxa_atexit@plt+0x437ec> │ │ │ │ - ldr r1, [pc, #176] @ 4f604 <__cxa_atexit@plt+0x4383c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - b 4f5a8 <__cxa_atexit@plt+0x437e0> │ │ │ │ - ldr r1, [pc, #140] @ 4f600 <__cxa_atexit@plt+0x43838> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - b 4f5a8 <__cxa_atexit@plt+0x437e0> │ │ │ │ - ldr r1, [pc, #116] @ 4f608 <__cxa_atexit@plt+0x43840> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 4f4f8 <__cxa_atexit@plt+0x43730> │ │ │ │ - ldr r0, [pc, #36] @ 4f5f4 <__cxa_atexit@plt+0x4382c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - b 4f534 <__cxa_atexit@plt+0x4376c> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r0, [r5] │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #29 │ │ │ │ - andeq r0, r0, r4, asr pc │ │ │ │ - andeq r0, r0, ip, lsl #30 │ │ │ │ - andeq r0, r0, ip, lsr #19 │ │ │ │ - andeq r0, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r7, r1, #24, 14 @ 0x600000 │ │ │ │ - andseq r2, r6, #252, 28 @ 0xfc0 │ │ │ │ - andeq r7, r1, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 4f668 <__cxa_atexit@plt+0x438a0> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 4f678 <__cxa_atexit@plt+0x438b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq r2, r6, #232, 26 @ 0x3a00 │ │ │ │ - andeq r7, r1, #104, 12 @ 0x6800000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andseq fp, r6, #96, 26 @ 0x1800 │ │ │ │ + andseq fp, r6, #80, 26 @ 0x1400 │ │ │ │ + andseq fp, r6, #212, 30 @ 0x350 │ │ │ │ + andseq fp, r6, #172, 30 @ 0x2b0 │ │ │ │ + andseq fp, r6, #160, 30 @ 0x280 │ │ │ │ + andseq fp, r6, #156, 30 @ 0x270 │ │ │ │ + andeq r3, r2, #28, 4 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 4f90c <__cxa_atexit@plt+0x43b44> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r7, ip, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r3, [r9, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r7, r1 │ │ │ │ - bge 4f788 <__cxa_atexit@plt+0x439c0> │ │ │ │ - subs r7, r7, r3 │ │ │ │ - bne 4f7d8 <__cxa_atexit@plt+0x43a10> │ │ │ │ - str ip, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 4f924 <__cxa_atexit@plt+0x43b5c> │ │ │ │ - ldr r7, [pc, #592] @ 4f950 <__cxa_atexit@plt+0x43b88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #580] @ 4f954 <__cxa_atexit@plt+0x43b8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ + ldr r3, [pc, #24] @ 467a8 <__cxa_atexit@plt+0x3a9e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4f898 <__cxa_atexit@plt+0x43ad0> │ │ │ │ - ldr r2, [pc, #548] @ 4f958 <__cxa_atexit@plt+0x43b90> │ │ │ │ + beq 467a0 <__cxa_atexit@plt+0x3a9d8> │ │ │ │ + b 467b8 <__cxa_atexit@plt+0x3a9f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r3, r2, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #128] @ 4684c <__cxa_atexit@plt+0x3aa84> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r8, #8] │ │ │ │ - ldr r5, [r8, #20] │ │ │ │ - ldr r1, [pc, #536] @ 4f95c <__cxa_atexit@plt+0x43b94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r5, [r8, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r6, [pc, #496] @ 4f960 <__cxa_atexit@plt+0x43b98> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r7, [pc, #472] @ 4f968 <__cxa_atexit@plt+0x43ba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, r2 │ │ │ │ - cmp r0, r7 │ │ │ │ - bne 4f83c <__cxa_atexit@plt+0x43a74> │ │ │ │ - ldr r0, [pc, #460] @ 4f974 <__cxa_atexit@plt+0x43bac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #456] @ 4f978 <__cxa_atexit@plt+0x43bb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 4f864 <__cxa_atexit@plt+0x43a9c> │ │ │ │ - stmib sp, {fp, ip} │ │ │ │ - ldr r1, [pc, #352] @ 4f94c <__cxa_atexit@plt+0x43b84> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, r2 │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 4f8f8 <__cxa_atexit@plt+0x43b30> │ │ │ │ - ldr r7, [pc, #368] @ 4f97c <__cxa_atexit@plt+0x43bb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #364] @ 4f980 <__cxa_atexit@plt+0x43bb8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 4f948 <__cxa_atexit@plt+0x43b80> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 4f8a4 <__cxa_atexit@plt+0x43adc> │ │ │ │ - ldr r7, [pc, #280] @ 4f984 <__cxa_atexit@plt+0x43bbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #276] @ 4f988 <__cxa_atexit@plt+0x43bc0> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 46830 <__cxa_atexit@plt+0x3aa68> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 4683c <__cxa_atexit@plt+0x3aa74> │ │ │ │ + ldr r2, [pc, #96] @ 46850 <__cxa_atexit@plt+0x3aa88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 46830 <__cxa_atexit@plt+0x3aa68> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 4683c <__cxa_atexit@plt+0x3aa74> │ │ │ │ + ldr r3, [pc, #64] @ 46854 <__cxa_atexit@plt+0x3aa8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #48] @ 46858 <__cxa_atexit@plt+0x3aa90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - mov r8, ip │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 1b80688 <__cxa_atexit@plt+0x1b748c0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r1, [pc, #188] @ 4f96c <__cxa_atexit@plt+0x43ba4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #184] @ 4f970 <__cxa_atexit@plt+0x43ba8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - str ip, [r8, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 4f6ec <__cxa_atexit@plt+0x43924> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #56] @ 4f964 <__cxa_atexit@plt+0x43b9c> │ │ │ │ + ldr r7, [pc, #24] @ 4685c <__cxa_atexit@plt+0x3aa94> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldrbvs r7, [r5, #-628]! @ 0xfffffd8c │ │ │ │ - strdeq r5, [fp, #2]! │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - mvneq r5, sl, lsr #3 │ │ │ │ - andseq r2, r6, #8, 28 @ 0x80 │ │ │ │ - andseq r2, r6, #216, 26 @ 0x3600 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvneq r5, lr, asr #2 │ │ │ │ - andeq r7, r1, #108, 4 @ 0xc0000006 │ │ │ │ - andseq r2, r6, #184, 22 @ 0x2e000 │ │ │ │ - andeq r7, r1, #116, 6 @ 0xd0000001 │ │ │ │ - andseq r2, r6, #192, 24 @ 0xc000 │ │ │ │ - andeq r7, r1, #52, 8 @ 0x34000000 │ │ │ │ - andseq r2, r6, #244, 22 @ 0x3d000 │ │ │ │ - andeq r7, r1, #212, 6 @ 0x50000003 │ │ │ │ - andseq r2, r6, #148, 22 @ 0x25000 │ │ │ │ - andeq r7, r1, #76, 6 @ 0x30000001 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andseq fp, r6, #152, 28 @ 0x980 │ │ │ │ + andeq r2, r2, #132, 22 @ 0x21000 │ │ │ │ + andeq r3, r2, #56, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4fa34 <__cxa_atexit@plt+0x43c6c> │ │ │ │ - ldr r7, [pc, #152] @ 4fa4c <__cxa_atexit@plt+0x43c84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 4fa50 <__cxa_atexit@plt+0x43c88> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4fa28 <__cxa_atexit@plt+0x43c60> │ │ │ │ - ldr r8, [pc, #108] @ 4fa54 <__cxa_atexit@plt+0x43c8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 4fa58 <__cxa_atexit@plt+0x43c90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 468c0 <__cxa_atexit@plt+0x3aaf8> │ │ │ │ + ldr r3, [pc, #88] @ 468d8 <__cxa_atexit@plt+0x3ab10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 468d0 <__cxa_atexit@plt+0x3ab08> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 468c0 <__cxa_atexit@plt+0x3aaf8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [pc, #56] @ 468e0 <__cxa_atexit@plt+0x3ab18> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 4fa5c <__cxa_atexit@plt+0x43c94> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #44] @ 468e4 <__cxa_atexit@plt+0x3ab1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ + b 1b80688 <__cxa_atexit@plt+0x1b748c0> │ │ │ │ + ldr r7, [pc, #20] @ 468dc <__cxa_atexit@plt+0x3ab14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 4fa60 <__cxa_atexit@plt+0x43c98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - strdeq r4, [fp, #230]! @ 0xe6 │ │ │ │ - andseq r2, r6, #92, 22 @ 0x17000 │ │ │ │ - andseq r2, r6, #44, 22 @ 0xb000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r7, r1, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r2, r2, #0, 22 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andseq fp, r6, #8, 28 @ 0x80 │ │ │ │ + andeq r3, r2, #176 @ 0xb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 4fac0 <__cxa_atexit@plt+0x43cf8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 4fac4 <__cxa_atexit@plt+0x43cfc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 46928 <__cxa_atexit@plt+0x3ab60> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [pc, #48] @ 4693c <__cxa_atexit@plt+0x3ab74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #32] @ 46940 <__cxa_atexit@plt+0x3ab78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 4fac8 <__cxa_atexit@plt+0x43d00> │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 1b80688 <__cxa_atexit@plt+0x1b748c0> │ │ │ │ + ldr r7, [pc, #8] @ 46938 <__cxa_atexit@plt+0x3ab70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + andeq r2, r2, #152, 20 @ 0x98000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq fp, r6, #160, 26 @ 0x2800 │ │ │ │ + andeq r3, r2, #68 @ 0x44 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 46970 <__cxa_atexit@plt+0x3aba8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 46974 <__cxa_atexit@plt+0x3abac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r4, r6, ror #28 │ │ │ │ - andseq r2, r6, #168, 20 @ 0xa8000 │ │ │ │ - andseq r2, r6, #148, 20 @ 0x94000 │ │ │ │ - andeq r7, r1, #24, 4 @ 0x80000001 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + b 1b80688 <__cxa_atexit@plt+0x1b748c0> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andseq fp, r6, #88, 26 @ 0x1600 │ │ │ │ + andeq r3, r2, #0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 4fd54 <__cxa_atexit@plt+0x43f8c> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - ldr ip, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r3, [fp, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 4fbe4 <__cxa_atexit@plt+0x43e1c> │ │ │ │ - str r7, [sp] │ │ │ │ - subs r7, r2, r3 │ │ │ │ - bne 4fc38 <__cxa_atexit@plt+0x43e70> │ │ │ │ - str r9, [r8, #20] │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r8, #4] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 4fd6c <__cxa_atexit@plt+0x43fa4> │ │ │ │ - ldr r2, [pc, #584] @ 4fda4 <__cxa_atexit@plt+0x43fdc> │ │ │ │ + ldr r7, [pc, #28] @ 469a8 <__cxa_atexit@plt+0x3abe0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #24] @ 469ac <__cxa_atexit@plt+0x3abe4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r7, [pc, #12] @ 469b0 <__cxa_atexit@plt+0x3abe8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r2, r2, #96, 22 @ 0x18000 │ │ │ │ + andseq fp, r6, #104, 22 @ 0x1a000 │ │ │ │ + andeq r2, r2, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 46aa4 <__cxa_atexit@plt+0x3acdc> │ │ │ │ + ldr r2, [pc, #236] @ 46ac8 <__cxa_atexit@plt+0x3ad00> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #572] @ 4fda8 <__cxa_atexit@plt+0x43fe0> │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #232] @ 46acc <__cxa_atexit@plt+0x3ad04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #228] @ 46ad0 <__cxa_atexit@plt+0x3ad08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4fcdc <__cxa_atexit@plt+0x43f14> │ │ │ │ - ldr r0, [pc, #544] @ 4fdac <__cxa_atexit@plt+0x43fe4> │ │ │ │ + mov r9, r3 │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str lr, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 46ab8 <__cxa_atexit@plt+0x3acf0> │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 46ab0 <__cxa_atexit@plt+0x3ace8> │ │ │ │ + ldr sl, [pc, #168] @ 46ad8 <__cxa_atexit@plt+0x3ad10> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #164] @ 46adc <__cxa_atexit@plt+0x3ad14> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r2, [r8, #20] │ │ │ │ - ldr r1, [pc, #532] @ 4fdb0 <__cxa_atexit@plt+0x43fe8> │ │ │ │ + ldr r1, [pc, #160] @ 46ae0 <__cxa_atexit@plt+0x3ad18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #492] @ 4fdb4 <__cxa_atexit@plt+0x43fec> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - mov sl, #4 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r2, [pc, #464] @ 4fdbc <__cxa_atexit@plt+0x43ff4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, ip │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 4fc88 <__cxa_atexit@plt+0x43ec0> │ │ │ │ - ldr r0, [pc, #460] @ 4fdd0 <__cxa_atexit@plt+0x44008> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - ldr r0, [pc, #452] @ 4fdd4 <__cxa_atexit@plt+0x4400c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 4fc60 <__cxa_atexit@plt+0x43e98> │ │ │ │ - ldr r1, [pc, #336] @ 4fd98 <__cxa_atexit@plt+0x43fd0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, ip │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 4fd48 <__cxa_atexit@plt+0x43f80> │ │ │ │ - ldr r7, [pc, #308] @ 4fd9c <__cxa_atexit@plt+0x43fd4> │ │ │ │ + ldr ip, [pc, #152] @ 46ae4 <__cxa_atexit@plt+0x3ad1c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub lr, r6, #2 │ │ │ │ + str r0, [r3, #24]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r9, [pc, #136] @ 46ae8 <__cxa_atexit@plt+0x3ad20> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #12]! │ │ │ │ + str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r5, [pc, #96] @ 46aec <__cxa_atexit@plt+0x3ad24> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + ldr r8, [pc, #84] @ 46af0 <__cxa_atexit@plt+0x3ad28> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 198bbac <__cxa_atexit@plt+0x197fde4> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 46ad4 <__cxa_atexit@plt+0x3ad0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #304] @ 4fda0 <__cxa_atexit@plt+0x43fd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 4fcd0 <__cxa_atexit@plt+0x43f08> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 4fd94 <__cxa_atexit@plt+0x43fcc> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 4fcec <__cxa_atexit@plt+0x43f24> │ │ │ │ - ldr r2, [pc, #264] @ 4fdc0 <__cxa_atexit@plt+0x43ff8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xffffed68 │ │ │ │ + @ instruction: 0xfffff0b4 │ │ │ │ + andeq r2, r2, #4, 2 │ │ │ │ + @ instruction: 0xffffa280 │ │ │ │ + @ instruction: 0xffff9f30 │ │ │ │ + andseq fp, r6, #244, 20 @ 0xf4000 │ │ │ │ + andseq fp, r6, #236, 20 @ 0xec000 │ │ │ │ + andseq fp, r6, #44, 20 @ 0x2c000 │ │ │ │ + @ instruction: 0xffff9fcc │ │ │ │ + andseq fp, r6, #64, 20 @ 0x40000 │ │ │ │ + andeq r2, r2, #84, 28 @ 0x540 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 46b44 <__cxa_atexit@plt+0x3ad7c> │ │ │ │ + ldr r3, [pc, #52] @ 46b50 <__cxa_atexit@plt+0x3ad88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 46b54 <__cxa_atexit@plt+0x3ad8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #260] @ 4fdc4 <__cxa_atexit@plt+0x43ffc> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r3, [pc, #28] @ 46b58 <__cxa_atexit@plt+0x3ad90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - mov r8, r9 │ │ │ │ - ldmib sp, {r9, sl, fp} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - ldr r1, [pc, #208] @ 4fdc8 <__cxa_atexit@plt+0x44000> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #200] @ 4fdcc <__cxa_atexit@plt+0x44004> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - str r9, [r8, #20] │ │ │ │ - b 4fb44 <__cxa_atexit@plt+0x43d7c> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #68] @ 4fdb8 <__cxa_atexit@plt+0x43ff0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - stclvs 5, cr7, [ip], #-440 @ 0xfffffe48 │ │ │ │ - mvneq r4, r2, lsr #25 │ │ │ │ - andeq r6, r1, #216, 30 @ 0x360 │ │ │ │ - andseq r2, r6, #152, 14 @ 0x2600000 │ │ │ │ - andeq r0, r0, ip, asr r3 │ │ │ │ - @ instruction: 0xfffff6c0 │ │ │ │ - mvneq r4, lr, asr sp │ │ │ │ - andseq r2, r6, #176, 18 @ 0x2c0000 │ │ │ │ - andseq r2, r6, #128, 18 @ 0x200000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strdeq r4, [fp, #206]! @ 0xce │ │ │ │ - andeq r6, r1, #136, 30 @ 0x220 │ │ │ │ - andseq r2, r6, #72, 14 @ 0x1200000 │ │ │ │ - andseq r2, r6, #120, 14 @ 0x1e00000 │ │ │ │ - andseq r2, r6, #56, 16 @ 0x380000 │ │ │ │ - andseq r2, r6, #108, 16 @ 0x6c0000 │ │ │ │ - andseq r2, r6, #44, 18 @ 0xb0000 │ │ │ │ - andeq r6, r1, #0, 30 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + add sl, r3, #2 │ │ │ │ + b 1bacd00 <__cxa_atexit@plt+0x1ba0f38> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffff120 │ │ │ │ + andseq fp, r6, #208, 16 @ 0xd00000 │ │ │ │ + andeq r2, r2, #220, 26 @ 0x3700 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 46b7c <__cxa_atexit@plt+0x3adb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1b786f4 <__cxa_atexit@plt+0x1b6c92c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r2, r2, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4fe80 <__cxa_atexit@plt+0x440b8> │ │ │ │ - ldr r7, [pc, #152] @ 4fe98 <__cxa_atexit@plt+0x440d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 4fe9c <__cxa_atexit@plt+0x440d4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4fe74 <__cxa_atexit@plt+0x440ac> │ │ │ │ - ldr r8, [pc, #108] @ 4fea0 <__cxa_atexit@plt+0x440d8> │ │ │ │ + bcc 46c0c <__cxa_atexit@plt+0x3ae44> │ │ │ │ + ldr r8, [pc, #136] @ 46c30 <__cxa_atexit@plt+0x3ae68> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 4fea4 <__cxa_atexit@plt+0x440dc> │ │ │ │ + ldr lr, [pc, #132] @ 46c34 <__cxa_atexit@plt+0x3ae6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + sub r1, r6, #14 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 46c18 <__cxa_atexit@plt+0x3ae50> │ │ │ │ + ldr r3, [pc, #84] @ 46c3c <__cxa_atexit@plt+0x3ae74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r8, r9} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r3, [pc, #72] @ 46c40 <__cxa_atexit@plt+0x3ae78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #64] @ 46c44 <__cxa_atexit@plt+0x3ae7c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r2 │ │ │ │ + b 1b9fa5c <__cxa_atexit@plt+0x1b93c94> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #24] @ 46c38 <__cxa_atexit@plt+0x3ae70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov sl, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff3e8 │ │ │ │ + @ instruction: 0xfffff6e0 │ │ │ │ + andeq r2, r2, #188, 16 @ 0xbc0000 │ │ │ │ + @ instruction: 0xffffb498 │ │ │ │ + andseq fp, r6, #160, 20 @ 0xa0000 │ │ │ │ + andseq fp, r6, #152, 20 @ 0x98000 │ │ │ │ + andeq r2, r2, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 46ca4 <__cxa_atexit@plt+0x3aedc> │ │ │ │ + ldr r2, [pc, #92] @ 46cc4 <__cxa_atexit@plt+0x3aefc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 46cc8 <__cxa_atexit@plt+0x3af00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 46cac <__cxa_atexit@plt+0x3aee4> │ │ │ │ + mov r3, #4 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 41964 <__cxa_atexit@plt+0x35b9c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 46ccc <__cxa_atexit@plt+0x3af04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andseq fp, r6, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r2, r2, #56, 14 @ 0xe00000 │ │ │ │ + andeq r2, r2, #240, 22 @ 0x3c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 46cfc <__cxa_atexit@plt+0x3af34> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 4fea8 <__cxa_atexit@plt+0x440e0> │ │ │ │ + ldr r3, [pc, #16] @ 46d00 <__cxa_atexit@plt+0x3af38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 7b700 <__cxa_atexit@plt+0x6f938> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andseq fp, r6, #212, 18 @ 0x350000 │ │ │ │ + andeq r2, r2, #176, 22 @ 0x2c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7b084 <__cxa_atexit@plt+0x6f2bc> │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 46d5c <__cxa_atexit@plt+0x3af94> │ │ │ │ + ldr r1, [pc, #48] @ 46d70 <__cxa_atexit@plt+0x3afa8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #44] @ 46d74 <__cxa_atexit@plt+0x3afac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r3, r9} │ │ │ │ + add r8, r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1c48e14 <__cxa_atexit@plt+0x1c3d04c> │ │ │ │ + ldr r7, [pc, #20] @ 46d78 <__cxa_atexit@plt+0x3afb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 4feac <__cxa_atexit@plt+0x440e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff41c │ │ │ │ - strheq r4, [fp, #166]! @ 0xa6 │ │ │ │ - andseq r2, r6, #16, 14 @ 0x400000 │ │ │ │ - andseq r2, r6, #224, 12 @ 0xe000000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r6, r1, #40, 28 @ 0x280 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r2, r2, #220, 14 @ 0x3700000 │ │ │ │ + andeq r2, r2, #136, 24 @ 0x8800 │ │ │ │ + andeq r2, r2, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 4ff0c <__cxa_atexit@plt+0x44144> │ │ │ │ + ldr r3, [pc, #20] @ 46da4 <__cxa_atexit@plt+0x3afdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #16] @ 46da8 <__cxa_atexit@plt+0x3afe0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 4ff10 <__cxa_atexit@plt+0x44148> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 4ff14 <__cxa_atexit@plt+0x4414c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r4, r6, lsr #20 │ │ │ │ - andseq r2, r6, #92, 12 @ 0x5c00000 │ │ │ │ - andseq r2, r6, #72, 12 @ 0x4800000 │ │ │ │ - andeq r6, r1, #204, 26 @ 0x3300 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r2, r2, #108, 14 @ 0x1b00000 │ │ │ │ + andeq r2, r2, #12, 24 @ 0xc00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, fp │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc 501ec <__cxa_atexit@plt+0x44424> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [fp, #7] │ │ │ │ - ldr lr, [fp, #11] │ │ │ │ - ldr r1, [fp, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #-4]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, r0, #5 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 46e08 <__cxa_atexit@plt+0x3b040> │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bge 50038 <__cxa_atexit@plt+0x44270> │ │ │ │ - mov r3, r2 │ │ │ │ - subs r2, r1, r0 │ │ │ │ - bne 50088 <__cxa_atexit@plt+0x442c0> │ │ │ │ - str fp, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - add r7, r6, #12 │ │ │ │ - cmp r9, r7 │ │ │ │ - bcc 50208 <__cxa_atexit@plt+0x44440> │ │ │ │ - ldr r3, [pc, #648] @ 50234 <__cxa_atexit@plt+0x4446c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #636] @ 50238 <__cxa_atexit@plt+0x44470> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ + bcc 46e54 <__cxa_atexit@plt+0x3b08c> │ │ │ │ + ldr r7, [pc, #152] @ 46e78 <__cxa_atexit@plt+0x3b0b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #148] @ 46e7c <__cxa_atexit@plt+0x3b0b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 50174 <__cxa_atexit@plt+0x443ac> │ │ │ │ - ldr r1, [pc, #608] @ 5023c <__cxa_atexit@plt+0x44474> │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 46e5c <__cxa_atexit@plt+0x3b094> │ │ │ │ + ldr r1, [pc, #80] @ 46e6c <__cxa_atexit@plt+0x3b0a4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r3, [r8, #20] │ │ │ │ - ldr r2, [pc, #596] @ 50240 <__cxa_atexit@plt+0x44478> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r8, [pc, #76] @ 46e70 <__cxa_atexit@plt+0x3b0a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #72] @ 46e74 <__cxa_atexit@plt+0x3b0ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r3, #6 │ │ │ │ + add r8, r8, #1 │ │ │ │ + add r9, lr, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 185907c <__cxa_atexit@plt+0x184d2b4> │ │ │ │ + mov r6, #20 │ │ │ │ + b 46e60 <__cxa_atexit@plt+0x3b098> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff864 │ │ │ │ + andeq r2, r2, #104, 10 @ 0x1a000000 │ │ │ │ + andeq r2, r2, #112, 10 @ 0x1c000000 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + andseq fp, r6, #52, 14 @ 0xd00000 │ │ │ │ + andeq r2, r2, #96, 22 @ 0x18000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 46efc <__cxa_atexit@plt+0x3b134> │ │ │ │ + ldr r3, [pc, #124] @ 46f20 <__cxa_atexit@plt+0x3b158> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 46eec <__cxa_atexit@plt+0x3b124> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 46f0c <__cxa_atexit@plt+0x3b144> │ │ │ │ + ldr r5, [pc, #104] @ 46f2c <__cxa_atexit@plt+0x3b164> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #100] @ 46f30 <__cxa_atexit@plt+0x3b168> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7] │ │ │ │ + str r5, [r3] │ │ │ │ add r2, r2, #1 │ │ │ │ - stm r8, {r2, r6} │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #556] @ 50244 <__cxa_atexit@plt+0x4447c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, #5 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r9, [pc, #532] @ 50254 <__cxa_atexit@plt+0x4448c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r1, r0, lr │ │ │ │ - cmp r1, r9 │ │ │ │ - bne 500c4 <__cxa_atexit@plt+0x442fc> │ │ │ │ - ldr r1, [pc, #524] @ 50264 <__cxa_atexit@plt+0x4449c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #520] @ 50268 <__cxa_atexit@plt+0x444a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r6, r1, #3 │ │ │ │ - str r6, [r8, #24] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r2, #5 │ │ │ │ - ble 50118 <__cxa_atexit@plt+0x44350> │ │ │ │ - ldr r1, [pc, #436] @ 5024c <__cxa_atexit@plt+0x44484> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1c48e14 <__cxa_atexit@plt+0x1c3d04c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 46f28 <__cxa_atexit@plt+0x3b160> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [pc, #12] @ 46f24 <__cxa_atexit@plt+0x3b15c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r2, r2, #212, 20 @ 0xd4000 │ │ │ │ + andeq r2, r2, #248, 20 @ 0xf8000 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r2, r2, #88, 12 @ 0x5800000 │ │ │ │ + andeq r2, r2, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 46f80 <__cxa_atexit@plt+0x3b1b8> │ │ │ │ + ldr r2, [pc, #60] @ 46f98 <__cxa_atexit@plt+0x3b1d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 46f9c <__cxa_atexit@plt+0x3b1d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #432] @ 50250 <__cxa_atexit@plt+0x44488> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r1, [r5] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r2, r3, r9} │ │ │ │ + add r8, r1, #1 │ │ │ │ mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - mov fp, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r9, [fp, #3] │ │ │ │ - ldr r0, [pc, #388] @ 50258 <__cxa_atexit@plt+0x44490> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 50188 <__cxa_atexit@plt+0x443c0> │ │ │ │ - ldr r3, [pc, #392] @ 50274 <__cxa_atexit@plt+0x444ac> │ │ │ │ + mov r7, r3 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1c48e14 <__cxa_atexit@plt+0x1c3d04c> │ │ │ │ + ldr r7, [pc, #24] @ 46fa0 <__cxa_atexit@plt+0x3b1d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + andeq r2, r2, #192, 10 @ 0x30000000 │ │ │ │ + andeq r2, r2, #100, 20 @ 0x64000 │ │ │ │ + andeq r2, r2, #76, 20 @ 0x4c000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 47020 <__cxa_atexit@plt+0x3b258> │ │ │ │ + ldr r3, [pc, #120] @ 47040 <__cxa_atexit@plt+0x3b278> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #388] @ 50278 <__cxa_atexit@plt+0x444b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 47010 <__cxa_atexit@plt+0x3b248> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 47030 <__cxa_atexit@plt+0x3b268> │ │ │ │ + ldr r5, [pc, #100] @ 4704c <__cxa_atexit@plt+0x3b284> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #96] @ 47050 <__cxa_atexit@plt+0x3b288> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7] │ │ │ │ + str r5, [r3] │ │ │ │ add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1c48e14 <__cxa_atexit@plt+0x1c3d04c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stm sp, {r3, sl} │ │ │ │ - ldr r1, [pc, #268] @ 50230 <__cxa_atexit@plt+0x44468> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r0, r0, lr │ │ │ │ - mov sl, r2 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 501dc <__cxa_atexit@plt+0x44414> │ │ │ │ - ldr r3, [pc, #296] @ 5026c <__cxa_atexit@plt+0x444a4> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 47048 <__cxa_atexit@plt+0x3b280> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 47044 <__cxa_atexit@plt+0x3b27c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq r2, r2, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r2, r2, #212, 18 @ 0x350000 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + andeq r2, r2, #52, 10 @ 0xd000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 470ac <__cxa_atexit@plt+0x3b2e4> │ │ │ │ + ldr r2, [pc, #100] @ 470d4 <__cxa_atexit@plt+0x3b30c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 470b4 <__cxa_atexit@plt+0x3b2ec> │ │ │ │ + ldr r3, [pc, #84] @ 470e0 <__cxa_atexit@plt+0x3b318> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #292] @ 50270 <__cxa_atexit@plt+0x444a8> │ │ │ │ + ldr r7, [pc, #80] @ 470e4 <__cxa_atexit@plt+0x3b31c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3d2cc <__cxa_atexit@plt+0x31504> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 470d8 <__cxa_atexit@plt+0x3b310> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #24] @ 470dc <__cxa_atexit@plt+0x3b314> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r9, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r6, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r2, r2, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r1, r2, #16, 16 @ 0x100000 │ │ │ │ + @ instruction: 0xffff623c │ │ │ │ + andeq r2, r2, #16, 10 @ 0x4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 47140 <__cxa_atexit@plt+0x3b378> │ │ │ │ + ldr r2, [pc, #100] @ 47168 <__cxa_atexit@plt+0x3b3a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #204] @ 5025c <__cxa_atexit@plt+0x44494> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 47148 <__cxa_atexit@plt+0x3b380> │ │ │ │ + ldr r3, [pc, #84] @ 47174 <__cxa_atexit@plt+0x3b3ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #80] @ 47178 <__cxa_atexit@plt+0x3b3b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #200] @ 50260 <__cxa_atexit@plt+0x44498> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #4] │ │ │ │ add r7, r7, #3 │ │ │ │ - str r7, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r5, [r8, #-4] │ │ │ │ - str r9, [r8, #-8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r8, #-16] │ │ │ │ - add r5, r5, #5 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str sl, [r8, #4] │ │ │ │ - str fp, [r8, #20] │ │ │ │ - ldm sp, {r0, sl} │ │ │ │ - b 4ff98 <__cxa_atexit@plt+0x441d0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #56] @ 50248 <__cxa_atexit@plt+0x44480> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r4, [fp, #116]! @ 0x74 │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - strdeq r4, [fp, #140]! @ 0x8c │ │ │ │ - andseq r2, r6, #96, 10 @ 0x18000000 │ │ │ │ - andseq r2, r6, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r6, r1, #168, 22 @ 0x2a000 │ │ │ │ - andseq r2, r6, #104, 6 @ 0xa0000001 │ │ │ │ - @ instruction: 0x01eb4898 │ │ │ │ - mvneq r4, r4, lsl #16 │ │ │ │ - andeq r6, r1, #152, 18 @ 0x260000 │ │ │ │ - andseq r2, r6, #216, 4 @ 0x8000000d │ │ │ │ - andeq r6, r1, #208, 20 @ 0xd0000 │ │ │ │ - andseq r2, r6, #16, 8 @ 0x10000000 │ │ │ │ - andeq r6, r1, #252, 20 @ 0xfc000 │ │ │ │ - andseq r2, r6, #188, 4 @ 0xc000000b │ │ │ │ - andeq r6, r1, #84, 22 @ 0x15000 │ │ │ │ - andseq r2, r6, #20, 6 @ 0x50000000 │ │ │ │ - andeq r6, r1, #92, 20 @ 0x5c000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 50324 <__cxa_atexit@plt+0x4455c> │ │ │ │ - ldr r7, [pc, #152] @ 5033c <__cxa_atexit@plt+0x44574> │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3d2cc <__cxa_atexit@plt+0x31504> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 4716c <__cxa_atexit@plt+0x3b3a4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #24] @ 47170 <__cxa_atexit@plt+0x3b3a8> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r9, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r6, #228, 4 @ 0x4000000e │ │ │ │ + andeq r2, r2, #84, 8 @ 0x54000000 │ │ │ │ + andeq r1, r2, #124, 14 @ 0x1f00000 │ │ │ │ + @ instruction: 0xffff61a8 │ │ │ │ + andeq r2, r2, #124, 8 @ 0x7c000000 │ │ │ │ + andeq r1, r2, #196, 4 @ 0x4000000c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4720c <__cxa_atexit@plt+0x3b444> │ │ │ │ + ldr r1, [pc, #120] @ 47218 <__cxa_atexit@plt+0x3b450> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 50340 <__cxa_atexit@plt+0x44578> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50318 <__cxa_atexit@plt+0x44550> │ │ │ │ - ldr r8, [pc, #108] @ 50344 <__cxa_atexit@plt+0x4457c> │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 4721c <__cxa_atexit@plt+0x3b454> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 471ec <__cxa_atexit@plt+0x3b424> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 471f8 <__cxa_atexit@plt+0x3b430> │ │ │ │ + ldr r3, [pc, #80] @ 47220 <__cxa_atexit@plt+0x3b458> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 47224 <__cxa_atexit@plt+0x3b45c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 50348 <__cxa_atexit@plt+0x44580> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 5034c <__cxa_atexit@plt+0x44584> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 50350 <__cxa_atexit@plt+0x44588> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffeea0 │ │ │ │ - mvneq r4, r0, lsl #12 │ │ │ │ - andseq r2, r6, #108, 4 @ 0xc0000006 │ │ │ │ - andseq r2, r6, #60, 4 @ 0xc0000003 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r6, r1, #132, 18 @ 0x210000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r7, [pc, #40] @ 47228 <__cxa_atexit@plt+0x3b460> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq fp, r6, #52, 4 @ 0x40000003 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r1, r2, #112, 4 │ │ │ │ + andseq fp, r6, #0, 4 │ │ │ │ + andeq r1, r2, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 503b0 <__cxa_atexit@plt+0x445e8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 47268 <__cxa_atexit@plt+0x3b4a0> │ │ │ │ + ldr r3, [pc, #52] @ 47280 <__cxa_atexit@plt+0x3b4b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #40] @ 47284 <__cxa_atexit@plt+0x3b4bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 503b4 <__cxa_atexit@plt+0x445ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 503b8 <__cxa_atexit@plt+0x445f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r4, r0, ror r5 │ │ │ │ - andseq r2, r6, #184, 2 @ 0x2e │ │ │ │ - andseq r2, r6, #164, 2 @ 0x29 │ │ │ │ - andeq r6, r1, #12, 18 @ 0x30000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 5040c <__cxa_atexit@plt+0x44644> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 5041c <__cxa_atexit@plt+0x44654> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq r2, r6, #68 @ 0x44 │ │ │ │ - andeq r6, r1, #100, 24 @ 0x6400 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - add r9, r7, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 50478 <__cxa_atexit@plt+0x446b0> │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #36] @ 50488 <__cxa_atexit@plt+0x446c0> │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 4727c <__cxa_atexit@plt+0x3b4b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r6, #144, 2 @ 0x24 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r1, r2, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 472b0 <__cxa_atexit@plt+0x3b4e8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4a628 <__cxa_atexit@plt+0x3e860> │ │ │ │ - andseq r1, r6, #220, 30 @ 0x370 │ │ │ │ - andeq r6, r1, #144, 22 @ 0x24000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5052c <__cxa_atexit@plt+0x44764> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 504e8 <__cxa_atexit@plt+0x44720> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #104] @ 50544 <__cxa_atexit@plt+0x4477c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 5053c <__cxa_atexit@plt+0x44774> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 50540 <__cxa_atexit@plt+0x44778> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffec00 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r1, r6, #100, 30 @ 0x190 │ │ │ │ - andeq r6, r1, #212, 20 @ 0xd4000 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 50574 <__cxa_atexit@plt+0x447ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5056c <__cxa_atexit@plt+0x447a4> │ │ │ │ - b 50584 <__cxa_atexit@plt+0x447bc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r6, r1, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - sub r0, r5, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 50614 <__cxa_atexit@plt+0x4484c> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 505e4 <__cxa_atexit@plt+0x4481c> │ │ │ │ - ldr r0, [pc, #104] @ 5062c <__cxa_atexit@plt+0x44864> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - b 50608 <__cxa_atexit@plt+0x44840> │ │ │ │ - ldr r0, [pc, #60] @ 50628 <__cxa_atexit@plt+0x44860> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 4ebec <__cxa_atexit@plt+0x42e24> │ │ │ │ - str r8, [r5, #12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r7, [pc, #12] @ 472c4 <__cxa_atexit@plt+0x3b4fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andseq r1, r6, #40, 28 @ 0x280 │ │ │ │ - andseq r1, r6, #88, 28 @ 0x580 │ │ │ │ - andeq r6, r1, #96, 20 @ 0x60000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andseq fp, r6, #72, 2 │ │ │ │ + andeq r1, r2, #60, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 506c4 <__cxa_atexit@plt+0x448fc> │ │ │ │ - ldr r2, [pc, #120] @ 506cc <__cxa_atexit@plt+0x44904> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 506a8 <__cxa_atexit@plt+0x448e0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 506d0 <__cxa_atexit@plt+0x44908> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ + bhi 47324 <__cxa_atexit@plt+0x3b55c> │ │ │ │ + ldr lr, [pc, #68] @ 4732c <__cxa_atexit@plt+0x3b564> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #64] @ 47330 <__cxa_atexit@plt+0x3b568> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [pc, #48] @ 47334 <__cxa_atexit@plt+0x3b56c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ + ldr r5, [pc, #32] @ 47338 <__cxa_atexit@plt+0x3b570> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r1, r2, #28, 2 │ │ │ │ + andseq fp, r6, #228 @ 0xe4 │ │ │ │ + andseq fp, r6, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4737c <__cxa_atexit@plt+0x3b5b4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4739c <__cxa_atexit@plt+0x3b5d4> │ │ │ │ + ldr r7, [pc, #72] @ 473b0 <__cxa_atexit@plt+0x3b5e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ tst r9, #3 │ │ │ │ - beq 506b4 <__cxa_atexit@plt+0x448ec> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 4f3f0 <__cxa_atexit@plt+0x43628> │ │ │ │ + beq 47390 <__cxa_atexit@plt+0x3b5c8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 3d2cc <__cxa_atexit@plt+0x31504> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 473b4 <__cxa_atexit@plt+0x3b5ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r6, r1, #192, 18 @ 0x300000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 50724 <__cxa_atexit@plt+0x4495c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ + @ instruction: 0xffff5f60 │ │ │ │ + andeq r1, r2, #48, 10 @ 0xc000000 │ │ │ │ + andeq r1, r2, #96 @ 0x60 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 47414 <__cxa_atexit@plt+0x3b64c> │ │ │ │ + ldr lr, [pc, #68] @ 4741c <__cxa_atexit@plt+0x3b654> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #64] @ 47420 <__cxa_atexit@plt+0x3b658> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [pc, #48] @ 47424 <__cxa_atexit@plt+0x3b65c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ + ldr r5, [pc, #32] @ 47428 <__cxa_atexit@plt+0x3b660> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r1, r2, #64 @ 0x40 │ │ │ │ + andseq sl, r6, #244, 30 @ 0x3d0 │ │ │ │ + andseq fp, r6, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4746c <__cxa_atexit@plt+0x3b6a4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4748c <__cxa_atexit@plt+0x3b6c4> │ │ │ │ + ldr r7, [pc, #72] @ 474a0 <__cxa_atexit@plt+0x3b6d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ tst r9, #3 │ │ │ │ - beq 50718 <__cxa_atexit@plt+0x44950> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4f3f0 <__cxa_atexit@plt+0x43628> │ │ │ │ - ldr r0, [r9] │ │ │ │ + beq 47480 <__cxa_atexit@plt+0x3b6b8> │ │ │ │ mov r7, r9 │ │ │ │ + b 3d2cc <__cxa_atexit@plt+0x31504> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r6, r1, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4f3f0 <__cxa_atexit@plt+0x43628> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 507a0 <__cxa_atexit@plt+0x449d8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 507b4 <__cxa_atexit@plt+0x449ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [pc, #16] @ 474a4 <__cxa_atexit@plt+0x3b6dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq r1, r6, #112, 26 @ 0x1c00 │ │ │ │ - andeq r6, r1, #216, 16 @ 0xd80000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xffff5e70 │ │ │ │ + andeq r1, r2, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r2, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 50830 <__cxa_atexit@plt+0x44a68> │ │ │ │ - ldr r3, [pc, #92] @ 50838 <__cxa_atexit@plt+0x44a70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ + bhi 47504 <__cxa_atexit@plt+0x3b73c> │ │ │ │ + ldr lr, [pc, #68] @ 4750c <__cxa_atexit@plt+0x3b744> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #64] @ 47510 <__cxa_atexit@plt+0x3b748> │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 50820 <__cxa_atexit@plt+0x44a58> │ │ │ │ - ldr r7, [pc, #52] @ 5083c <__cxa_atexit@plt+0x44a74> │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [pc, #48] @ 47514 <__cxa_atexit@plt+0x3b74c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ + ldr r5, [pc, #32] @ 47518 <__cxa_atexit@plt+0x3b750> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r2, #100, 30 @ 0x190 │ │ │ │ + andseq sl, r6, #4, 30 │ │ │ │ + andseq fp, r6, #188 @ 0xbc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4755c <__cxa_atexit@plt+0x3b794> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4757c <__cxa_atexit@plt+0x3b7b4> │ │ │ │ + ldr r7, [pc, #72] @ 47590 <__cxa_atexit@plt+0x3b7c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 47570 <__cxa_atexit@plt+0x3b7a8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 3d2cc <__cxa_atexit@plt+0x31504> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 47594 <__cxa_atexit@plt+0x3b7cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r6, r1, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 50870 <__cxa_atexit@plt+0x44aa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r6, r1, #32, 16 @ 0x200000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffff5d80 │ │ │ │ + andeq r1, r2, #80, 6 @ 0x40000001 │ │ │ │ + andeq r1, r2, #56, 6 @ 0xe0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 5091c <__cxa_atexit@plt+0x44b54> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 508d4 <__cxa_atexit@plt+0x44b0c> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 50934 <__cxa_atexit@plt+0x44b6c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 5092c <__cxa_atexit@plt+0x44b64> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 50930 <__cxa_atexit@plt+0x44b68> │ │ │ │ + add r6, r6, #88 @ 0x58 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 47638 <__cxa_atexit@plt+0x3b870> │ │ │ │ + ldr r9, [pc, #132] @ 47648 <__cxa_atexit@plt+0x3b880> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq r1, r6, #120, 22 @ 0x1e000 │ │ │ │ - andeq r6, r1, #92, 14 @ 0x1700000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 50978 <__cxa_atexit@plt+0x44bb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50970 <__cxa_atexit@plt+0x44ba8> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 4f3f0 <__cxa_atexit@plt+0x43628> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #128] @ 4764c <__cxa_atexit@plt+0x3b884> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r0, r1, r2, r7} │ │ │ │ + ldr sl, [pc, #116] @ 47650 <__cxa_atexit@plt+0x3b888> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #108] @ 47654 <__cxa_atexit@plt+0x3b88c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #104] @ 47658 <__cxa_atexit@plt+0x3b890> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #12]! │ │ │ │ + mov lr, r3 │ │ │ │ + str sl, [lr, #32]! │ │ │ │ + mov sl, r3 │ │ │ │ + str ip, [sl, #52]! @ 0x34 │ │ │ │ + add ip, r3, #60 @ 0x3c │ │ │ │ + stm ip, {r0, r1, r3, r9, sl, lr} │ │ │ │ + str r8, [r3, #84] @ 0x54 │ │ │ │ + add lr, r3, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r6, r1, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 4f3f0 <__cxa_atexit@plt+0x43628> │ │ │ │ - @ instruction: 0xffff8070 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + mov r3, #88 @ 0x58 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andseq fp, r6, #224 @ 0xe0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r1, r2, #140, 4 @ 0xc0000008 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #304 @ 0x130 │ │ │ │ - cmp r5, lr │ │ │ │ - bcc 50c3c <__cxa_atexit@plt+0x44e74> │ │ │ │ - ldr r5, [pc, #656] @ 50c64 <__cxa_atexit@plt+0x44e9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #652] @ 50c68 <__cxa_atexit@plt+0x44ea0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #648] @ 50c6c <__cxa_atexit@plt+0x44ea4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 476d8 <__cxa_atexit@plt+0x3b910> │ │ │ │ + ldr r7, [pc, #132] @ 47708 <__cxa_atexit@plt+0x3b940> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - mvn r5, #284 @ 0x11c │ │ │ │ - add r0, lr, r5 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - sub r1, lr, #149 @ 0x95 │ │ │ │ - str r1, [r6, #168] @ 0xa8 │ │ │ │ - ldr ip, [pc, #608] @ 50c70 <__cxa_atexit@plt+0x44ea8> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r6, #148] @ 0x94 │ │ │ │ - sub r1, lr, #225 @ 0xe1 │ │ │ │ - str r1, [r6, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #592] @ 50c74 <__cxa_atexit@plt+0x44eac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r6, #248] @ 0xf8 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - ldr r0, [pc, #580] @ 50c78 <__cxa_atexit@plt+0x44eb0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str ip, [r6, #12] │ │ │ │ - ldr r7, [pc, #572] @ 50c7c <__cxa_atexit@plt+0x44eb4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 476ec <__cxa_atexit@plt+0x3b924> │ │ │ │ + ldr r7, [pc, #116] @ 47714 <__cxa_atexit@plt+0x3b94c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #296] @ 0x128 │ │ │ │ - str r3, [r6, #228] @ 0xe4 │ │ │ │ - str r3, [r6, #208] @ 0xd0 │ │ │ │ - str r3, [r6, #156] @ 0x9c │ │ │ │ - str r3, [r6, #128] @ 0x80 │ │ │ │ - str r3, [r6, #80] @ 0x50 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #280]! @ 0x118 │ │ │ │ - ldr r1, [pc, #528] @ 50c80 <__cxa_atexit@plt+0x44eb8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #300] @ 0x12c │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #224]! @ 0xe0 │ │ │ │ - ldr ip, [pc, #512] @ 50c84 <__cxa_atexit@plt+0x44ebc> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #292] @ 0x124 │ │ │ │ - str r3, [r6, #284] @ 0x11c │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #96]! @ 0x60 │ │ │ │ - ldr r0, [pc, #492] @ 50c88 <__cxa_atexit@plt+0x44ec0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #276] @ 0x114 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #188]! @ 0xbc │ │ │ │ - ldr r1, [pc, #476] @ 50c8c <__cxa_atexit@plt+0x44ec4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #268] @ 0x10c │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #196]! @ 0xc4 │ │ │ │ - ldr r7, [pc, #460] @ 50c90 <__cxa_atexit@plt+0x44ec8> │ │ │ │ + ldr r2, [pc, #112] @ 47718 <__cxa_atexit@plt+0x3b950> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #108] @ 4771c <__cxa_atexit@plt+0x3b954> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r3, #23 │ │ │ │ + sub r1, r3, #15 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r2, r8, lr} │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4772c <__cxa_atexit@plt+0x3b964> │ │ │ │ + ldr r7, [pc, #48] @ 47710 <__cxa_atexit@plt+0x3b948> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #264] @ 0x108 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #172]! @ 0xac │ │ │ │ - ldr r0, [pc, #444] @ 50c94 <__cxa_atexit@plt+0x44ecc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #260] @ 0x104 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - ldr r1, [pc, #428] @ 50c98 <__cxa_atexit@plt+0x44ed0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #252] @ 0xfc │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #216]! @ 0xd8 │ │ │ │ - ldr r7, [pc, #412] @ 50c9c <__cxa_atexit@plt+0x44ed4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 4770c <__cxa_atexit@plt+0x3b944> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #244] @ 0xf4 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #180]! @ 0xb4 │ │ │ │ - ldr r0, [pc, #396] @ 50ca0 <__cxa_atexit@plt+0x44ed8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #232] @ 0xe8 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #204]! @ 0xcc │ │ │ │ - ldr r1, [pc, #380] @ 50ca4 <__cxa_atexit@plt+0x44edc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #240] @ 0xf0 │ │ │ │ - str r3, [r6, #220] @ 0xdc │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #164]! @ 0xa4 │ │ │ │ - ldr r7, [pc, #360] @ 50ca8 <__cxa_atexit@plt+0x44ee0> │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r1, r2, #228, 2 @ 0x39 │ │ │ │ + andeq r2, r2, #44, 6 @ 0xb0000000 │ │ │ │ + @ instruction: 0xffff5d48 │ │ │ │ + @ instruction: 0xffff5da8 │ │ │ │ + andseq sl, r6, #172, 30 @ 0x2b0 │ │ │ │ + andeq r1, r2, #204, 2 @ 0x33 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #252] @ 47834 <__cxa_atexit@plt+0x3ba6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #256] @ 0x100 │ │ │ │ - str r3, [r6, #176] @ 0xb0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #140]! @ 0x8c │ │ │ │ - ldr r0, [pc, #340] @ 50cac <__cxa_atexit@plt+0x44ee4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #160] @ 0xa0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #120]! @ 0x78 │ │ │ │ - ldr r1, [pc, #324] @ 50cb0 <__cxa_atexit@plt+0x44ee8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #152] @ 0x98 │ │ │ │ - str r3, [r6, #144] @ 0x90 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #112]! @ 0x70 │ │ │ │ - ldr r7, [pc, #304] @ 50cb4 <__cxa_atexit@plt+0x44eec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 477fc <__cxa_atexit@plt+0x3ba34> │ │ │ │ + ldr r7, [pc, #228] @ 47838 <__cxa_atexit@plt+0x3ba70> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #136] @ 0x88 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #104]! @ 0x68 │ │ │ │ - ldr r0, [pc, #288] @ 50cb8 <__cxa_atexit@plt+0x44ef0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #132] @ 0x84 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #88]! @ 0x58 │ │ │ │ - ldr ip, [pc, #272] @ 50cbc <__cxa_atexit@plt+0x44ef4> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #272] @ 0x110 │ │ │ │ - str r3, [r6, #100] @ 0x64 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #64]! @ 0x40 │ │ │ │ - ldr r1, [pc, #252] @ 50cc0 <__cxa_atexit@plt+0x44ef8> │ │ │ │ + ldr r1, [pc, #224] @ 4783c <__cxa_atexit@plt+0x3ba74> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #44]! @ 0x2c │ │ │ │ - ldr r0, [pc, #236] @ 50cc4 <__cxa_atexit@plt+0x44efc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r2, [r6, #236] @ 0xec │ │ │ │ - str r2, [r6, #212] @ 0xd4 │ │ │ │ - str r2, [r6, #200] @ 0xc8 │ │ │ │ - str r2, [r6, #192] @ 0xc0 │ │ │ │ - str r2, [r6, #184] @ 0xb8 │ │ │ │ - str r2, [r6, #124] @ 0x7c │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ - str r2, [r6, #108] @ 0x6c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r3, [r6, #68] @ 0x44 │ │ │ │ - mov r7, r6 │ │ │ │ - str ip, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #28]! │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #288]! @ 0x120 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r7, [pc, #132] @ 50cc8 <__cxa_atexit@plt+0x44f00> │ │ │ │ + ldr r8, [pc, #220] @ 47840 <__cxa_atexit@plt+0x3ba78> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #216] @ 47844 <__cxa_atexit@plt+0x3ba7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r3, #31 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r0, r3, #19 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + add r7, r6, #20 │ │ │ │ + stm r7, {r1, r9, lr} │ │ │ │ + str r0, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #80 @ 0x50 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 47824 <__cxa_atexit@plt+0x3ba5c> │ │ │ │ + ldr r2, [pc, #160] @ 47850 <__cxa_atexit@plt+0x3ba88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #156] @ 47854 <__cxa_atexit@plt+0x3ba8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #152] @ 47858 <__cxa_atexit@plt+0x3ba90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #40]! @ 0x28 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #12]! │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #68] @ 47848 <__cxa_atexit@plt+0x3ba80> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #64] @ 4784c <__cxa_atexit@plt+0x3ba84> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, #304 @ 0x130 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff94f8 │ │ │ │ - @ instruction: 0xffffaee0 │ │ │ │ - @ instruction: 0xffffbb78 │ │ │ │ - @ instruction: 0xffff9c14 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0xffffe9b8 │ │ │ │ - @ instruction: 0xffffb090 │ │ │ │ - @ instruction: 0xffffbec0 │ │ │ │ - @ instruction: 0xffffbed4 │ │ │ │ - @ instruction: 0xffffbcd4 │ │ │ │ - @ instruction: 0xffffa404 │ │ │ │ - @ instruction: 0xffffe3fc │ │ │ │ - @ instruction: 0xffffbe30 │ │ │ │ - @ instruction: 0xffffe068 │ │ │ │ - @ instruction: 0xffffbbb8 │ │ │ │ - @ instruction: 0xffffb820 │ │ │ │ - @ instruction: 0xffffb558 │ │ │ │ - @ instruction: 0xffffb380 │ │ │ │ - @ instruction: 0xffffb114 │ │ │ │ - @ instruction: 0xffffaeac │ │ │ │ - @ instruction: 0xffffab10 │ │ │ │ - @ instruction: 0xffffa858 │ │ │ │ - @ instruction: 0xffffa684 │ │ │ │ - @ instruction: 0xffffa498 │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - andeq r6, r1, #116, 8 @ 0x74000000 │ │ │ │ - andeq r5, r1, #0, 30 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + @ instruction: 0xffff5988 │ │ │ │ + andeq r0, r2, #40, 30 @ 0xa0 │ │ │ │ + @ instruction: 0xffff5998 │ │ │ │ + andseq sl, r6, #240, 28 @ 0xf00 │ │ │ │ + andeq r0, r2, #128, 28 @ 0x800 │ │ │ │ + andeq r1, r2, #184 @ 0xb8 │ │ │ │ + @ instruction: 0xfffff8a8 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffff92c │ │ │ │ + andeq r1, r2, #120 @ 0x78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 50d1c <__cxa_atexit@plt+0x44f54> │ │ │ │ - ldr lr, [pc, #52] @ 50d2c <__cxa_atexit@plt+0x44f64> │ │ │ │ + bcc 478cc <__cxa_atexit@plt+0x3bb04> │ │ │ │ + ldr r2, [pc, #84] @ 478d8 <__cxa_atexit@plt+0x3bb10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #80] @ 478dc <__cxa_atexit@plt+0x3bb14> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 50d30 <__cxa_atexit@plt+0x44f68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [pc, #76] @ 478e0 <__cxa_atexit@plt+0x3bb18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #12]! │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - andeq r5, r1, #224, 28 @ 0xe00 │ │ │ │ - andseq r1, r6, #236, 12 @ 0xec00000 │ │ │ │ - andeq r5, r1, #172, 28 @ 0xac0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff7d4 │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + @ instruction: 0xfffff858 │ │ │ │ + andeq r2, r2, #32, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4797c <__cxa_atexit@plt+0x3bbb4> │ │ │ │ + ldr r5, [pc, #176] @ 479b8 <__cxa_atexit@plt+0x3bbf0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 47988 <__cxa_atexit@plt+0x3bbc0> │ │ │ │ + ldr r7, [pc, #152] @ 479bc <__cxa_atexit@plt+0x3bbf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 50d84 <__cxa_atexit@plt+0x44fbc> │ │ │ │ - ldr lr, [pc, #52] @ 50d94 <__cxa_atexit@plt+0x44fcc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 50d98 <__cxa_atexit@plt+0x44fd0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4799c <__cxa_atexit@plt+0x3bbd4> │ │ │ │ + ldr r7, [pc, #132] @ 479c8 <__cxa_atexit@plt+0x3bc00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 479cc <__cxa_atexit@plt+0x3bc04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #124] @ 479d0 <__cxa_atexit@plt+0x3bc08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r3, #23 │ │ │ │ + sub r1, r3, #15 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r2, r8, lr} │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4772c <__cxa_atexit@plt+0x3b964> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 479c4 <__cxa_atexit@plt+0x3bbfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r5, r1, #140, 28 @ 0x8c0 │ │ │ │ - andseq r1, r6, #132, 12 @ 0x8400000 │ │ │ │ - andeq r5, r1, #216, 26 @ 0x3600 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r7, [pc, #28] @ 479c0 <__cxa_atexit@plt+0x3bbf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq sl, r6, #224, 20 @ 0xe0000 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + andeq r0, r2, #52, 30 @ 0xd0 │ │ │ │ + andeq r2, r2, #124 @ 0x7c │ │ │ │ + @ instruction: 0xffff5aa4 │ │ │ │ + @ instruction: 0xffff5b04 │ │ │ │ + andseq sl, r6, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r2, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 50e04 <__cxa_atexit@plt+0x4503c> │ │ │ │ - ldr lr, [pc, #76] @ 50e14 <__cxa_atexit@plt+0x4504c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #72] @ 50e18 <__cxa_atexit@plt+0x45050> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r1, [pc, #48] @ 50e1c <__cxa_atexit@plt+0x45054> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 47a08 <__cxa_atexit@plt+0x3bc40> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 47a10 <__cxa_atexit@plt+0x3bc48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3d948 <__cxa_atexit@plt+0x31b80> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq sl, r6, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 47a74 <__cxa_atexit@plt+0x3bcac> │ │ │ │ + ldr r3, [pc, #80] @ 47a8c <__cxa_atexit@plt+0x3bcc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ 47a90 <__cxa_atexit@plt+0x3bcc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 47a94 <__cxa_atexit@plt+0x3bccc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add ip, ip, #2 │ │ │ │ - stmib r3, {r1, ip} │ │ │ │ - add ip, r3, #12 │ │ │ │ - stm ip, {r0, r1, lr} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 47a98 <__cxa_atexit@plt+0x3bcd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r5, r1, #184, 26 @ 0x2e00 │ │ │ │ - andeq r5, r1, #196, 26 @ 0x3100 │ │ │ │ - andseq r1, r6, #8, 12 @ 0x800000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 51558 <__cxa_atexit@plt+0x45790> │ │ │ │ - andeq r6, r1, #132, 4 @ 0x40000008 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + andseq sl, r6, #16, 24 @ 0x1000 │ │ │ │ + andeq r1, r2, #152, 30 @ 0x260 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 50eb4 <__cxa_atexit@plt+0x450ec> │ │ │ │ - ldr r2, [pc, #112] @ 50ec0 <__cxa_atexit@plt+0x450f8> │ │ │ │ + bhi 47b1c <__cxa_atexit@plt+0x3bd54> │ │ │ │ + ldr r2, [pc, #124] @ 47b38 <__cxa_atexit@plt+0x3bd70> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 50ea8 <__cxa_atexit@plt+0x450e0> │ │ │ │ - ldr lr, [pc, #72] @ 50ec4 <__cxa_atexit@plt+0x450fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r3, #-16] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldmdb r3, {r0, r7} │ │ │ │ - ldr r2, [r3] │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 47b3c <__cxa_atexit@plt+0x3bd74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + ldr r1, [pc, #108] @ 47b40 <__cxa_atexit@plt+0x3bd78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #-16] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - mov r7, r9 │ │ │ │ - b 520a0 <__cxa_atexit@plt+0x462d8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r7, r2, #3 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 47b28 <__cxa_atexit@plt+0x3bd60> │ │ │ │ + ldr r3, [pc, #76] @ 47b44 <__cxa_atexit@plt+0x3bd7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 47b0c <__cxa_atexit@plt+0x3bd44> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r1, r0, r0, lsr #4 │ │ │ │ - andeq r6, r1, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 50f28 <__cxa_atexit@plt+0x45160> │ │ │ │ - ldr r7, [pc, #52] @ 50f3c <__cxa_atexit@plt+0x45174> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 50f1c <__cxa_atexit@plt+0x45154> │ │ │ │ - mov r7, sl │ │ │ │ - b 520a0 <__cxa_atexit@plt+0x462d8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 50f40 <__cxa_atexit@plt+0x45178> │ │ │ │ + ldr r7, [pc, #24] @ 47b48 <__cxa_atexit@plt+0x3bd80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r6, r1, #212, 2 @ 0x35 │ │ │ │ - andeq r6, r1, #108 @ 0x6c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + andeq r1, r2, #232, 20 @ 0xe8000 │ │ │ │ + andseq sl, r6, #32, 18 @ 0x80000 │ │ │ │ + andseq sl, r6, #48, 18 @ 0xc0000 │ │ │ │ + @ instruction: 0xfffecd44 │ │ │ │ + andeq r0, r2, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 50fcc <__cxa_atexit@plt+0x45204> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 50fd4 <__cxa_atexit@plt+0x4520c> │ │ │ │ - ldr r1, [pc, #108] @ 50fe8 <__cxa_atexit@plt+0x45220> │ │ │ │ + bhi 47bcc <__cxa_atexit@plt+0x3be04> │ │ │ │ + ldr r2, [pc, #124] @ 47be8 <__cxa_atexit@plt+0x3be20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 47bec <__cxa_atexit@plt+0x3be24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr lr, [pc, #84] @ 50fec <__cxa_atexit@plt+0x45224> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #80] @ 50ff0 <__cxa_atexit@plt+0x45228> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - ldr r7, [pc, #52] @ 50ff4 <__cxa_atexit@plt+0x4522c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 46da0 <__cxa_atexit@plt+0x3afd8> │ │ │ │ - mov r6, r3 │ │ │ │ - b 50fdc <__cxa_atexit@plt+0x45214> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + ldr r1, [pc, #108] @ 47bf0 <__cxa_atexit@plt+0x3be28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r7, r2, #3 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 47bd8 <__cxa_atexit@plt+0x3be10> │ │ │ │ + ldr r3, [pc, #76] @ 47bf4 <__cxa_atexit@plt+0x3be2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 47bbc <__cxa_atexit@plt+0x3bdf4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andseq r1, r6, #116, 8 @ 0x74000000 │ │ │ │ - andseq r1, r6, #92, 8 @ 0x5c000000 │ │ │ │ - andseq r1, r6, #112, 8 @ 0x70000000 │ │ │ │ - andseq r1, r6, #28, 10 @ 0x7000000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 51028 <__cxa_atexit@plt+0x45260> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r5, r1, #100, 24 @ 0x6400 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 510f8 <__cxa_atexit@plt+0x45330> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - cmpne r3, #125 @ 0x7d │ │ │ │ - bne 510d4 <__cxa_atexit@plt+0x4530c> │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bne 51080 <__cxa_atexit@plt+0x452b8> │ │ │ │ - ldr r7, [pc, #204] @ 51130 <__cxa_atexit@plt+0x45368> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 47bf8 <__cxa_atexit@plt+0x3be30> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, r0, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 5110c <__cxa_atexit@plt+0x45344> │ │ │ │ - ldr r0, [pc, #144] @ 5113c <__cxa_atexit@plt+0x45374> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #88] @ 51134 <__cxa_atexit@plt+0x4536c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 51138 <__cxa_atexit@plt+0x45370> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5112c <__cxa_atexit@plt+0x45364> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r5, r1, #188, 18 @ 0x2f0000 │ │ │ │ - andeq r5, r1, #28, 22 @ 0x7000 │ │ │ │ - andseq r1, r6, #196, 6 @ 0x10000003 │ │ │ │ - andeq r5, r1, #192, 18 @ 0x300000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 511ac <__cxa_atexit@plt+0x453e4> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 511c8 <__cxa_atexit@plt+0x45400> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 511cc <__cxa_atexit@plt+0x45404> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r1, r6, #216, 4 @ 0x8000000d │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r5, r1, #172, 20 @ 0xac000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r1, r2, #56, 20 @ 0x38000 │ │ │ │ + andseq sl, r6, #112, 16 @ 0x700000 │ │ │ │ + andseq sl, r6, #128, 16 @ 0x800000 │ │ │ │ + @ instruction: 0xfffecc94 │ │ │ │ + andeq r0, r2, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r1, r2, #80, 28 @ 0x500 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 51264 <__cxa_atexit@plt+0x4549c> │ │ │ │ - ldr r2, [pc, #120] @ 5126c <__cxa_atexit@plt+0x454a4> │ │ │ │ + bhi 47c48 <__cxa_atexit@plt+0x3be80> │ │ │ │ + ldr r2, [pc, #52] @ 47c50 <__cxa_atexit@plt+0x3be88> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r8, [pc, #48] @ 47c54 <__cxa_atexit@plt+0x3be8c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 47c58 <__cxa_atexit@plt+0x3be90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51248 <__cxa_atexit@plt+0x45480> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 51270 <__cxa_atexit@plt+0x454a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 51254 <__cxa_atexit@plt+0x4548c> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 51028 <__cxa_atexit@plt+0x45260> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r5, r1, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 512c4 <__cxa_atexit@plt+0x454fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 512b8 <__cxa_atexit@plt+0x454f0> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 51028 <__cxa_atexit@plt+0x45260> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r5, r1, #184, 18 @ 0x2e0000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r2, #92, 12 @ 0x5c00000 │ │ │ │ + andseq sl, r6, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r1, r2, #224, 26 @ 0x3800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 47ca0 <__cxa_atexit@plt+0x3bed8> │ │ │ │ + ldr r3, [pc, #76] @ 47ccc <__cxa_atexit@plt+0x3bf04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #72] @ 47cd0 <__cxa_atexit@plt+0x3bf08> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 51028 <__cxa_atexit@plt+0x45260> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 51340 <__cxa_atexit@plt+0x45578> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 51354 <__cxa_atexit@plt+0x4558c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r1, r6, #208, 2 @ 0x34 │ │ │ │ - andeq r5, r1, #56, 18 @ 0xe0000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 513d0 <__cxa_atexit@plt+0x45608> │ │ │ │ - ldr r3, [pc, #92] @ 513d8 <__cxa_atexit@plt+0x45610> │ │ │ │ + ldr r3, [pc, #60] @ 47cd4 <__cxa_atexit@plt+0x3bf0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r3, [pc, #24] @ 47cc0 <__cxa_atexit@plt+0x3bef8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 513c0 <__cxa_atexit@plt+0x455f8> │ │ │ │ - ldr r7, [pc, #52] @ 513dc <__cxa_atexit@plt+0x45614> │ │ │ │ + ldr r7, [pc, #20] @ 47cc4 <__cxa_atexit@plt+0x3befc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #12] @ 47cc8 <__cxa_atexit@plt+0x3bf00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r5, r1, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 51410 <__cxa_atexit@plt+0x45648> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r5, r1, #128, 16 @ 0x800000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 514bc <__cxa_atexit@plt+0x456f4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 51474 <__cxa_atexit@plt+0x456ac> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 514d4 <__cxa_atexit@plt+0x4570c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 514cc <__cxa_atexit@plt+0x45704> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 514d0 <__cxa_atexit@plt+0x45708> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r2, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r2, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - andseq r0, r6, #216, 30 @ 0x360 │ │ │ │ - andeq r5, r1, #168, 14 @ 0x2a00000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 51518 <__cxa_atexit@plt+0x45750> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51510 <__cxa_atexit@plt+0x45748> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 51028 <__cxa_atexit@plt+0x45260> │ │ │ │ + andeq r0, r2, #228, 10 @ 0x39000000 │ │ │ │ + andseq sl, r6, #28, 18 @ 0x70000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 47d00 <__cxa_atexit@plt+0x3bf38> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r5, r1, #100, 14 @ 0x1900000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 51028 <__cxa_atexit@plt+0x45260> │ │ │ │ - @ instruction: 0xfffff8c8 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r5, r1, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #104 @ 0x68 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 5164c <__cxa_atexit@plt+0x45884> │ │ │ │ - str sl, [sp] │ │ │ │ - mov sl, r9 │ │ │ │ - ldr r3, [pc, #240] @ 51668 <__cxa_atexit@plt+0x458a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - ldr r3, [pc, #212] @ 5166c <__cxa_atexit@plt+0x458a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #196] @ 51670 <__cxa_atexit@plt+0x458a8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - mov ip, fp │ │ │ │ - sub fp, lr, #86 @ 0x56 │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - sub r0, lr, #99 @ 0x63 │ │ │ │ - ldr fp, [pc, #160] @ 51674 <__cxa_atexit@plt+0x458ac> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - sub r3, r6, #20 │ │ │ │ - stm r3, {r1, r2, fp} │ │ │ │ - stmdb r6, {r0, r7} │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [pc, #128] @ 51678 <__cxa_atexit@plt+0x458b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #56]! @ 0x38 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r0, [pc, #112] @ 5167c <__cxa_atexit@plt+0x458b4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #16]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #80] @ 51680 <__cxa_atexit@plt+0x458b8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #64]! @ 0x40 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp] │ │ │ │ - mov fp, ip │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mov r6, #104 @ 0x68 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [pc, #12] @ 47d14 <__cxa_atexit@plt+0x3bf4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8bc │ │ │ │ - andseq r0, r6, #120, 28 @ 0x780 │ │ │ │ - @ instruction: 0xfffff9a0 │ │ │ │ - andseq r0, r6, #32, 28 @ 0x200 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - andeq r5, r1, #40, 20 @ 0x28000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r1, r2, #156, 16 @ 0x9c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 47d40 <__cxa_atexit@plt+0x3bf78> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 47d54 <__cxa_atexit@plt+0x3bf8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r1, r2, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r1, r2, #244, 24 @ 0xf400 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 516ec <__cxa_atexit@plt+0x45924> │ │ │ │ - ldr r2, [pc, #76] @ 516f8 <__cxa_atexit@plt+0x45930> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r3, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 516e0 <__cxa_atexit@plt+0x45918> │ │ │ │ - ldr r2, [pc, #48] @ 516fc <__cxa_atexit@plt+0x45934> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 47dfc <__cxa_atexit@plt+0x3c034> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 47e04 <__cxa_atexit@plt+0x3c03c> │ │ │ │ + ldr lr, [pc, #152] @ 47e28 <__cxa_atexit@plt+0x3c060> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #144] @ 47e2c <__cxa_atexit@plt+0x3c064> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + add r8, r7, #8 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + ldr r7, [pc, #128] @ 47e30 <__cxa_atexit@plt+0x3c068> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 47e18 <__cxa_atexit@plt+0x3c050> │ │ │ │ + ldr r3, [pc, #92] @ 47e34 <__cxa_atexit@plt+0x3c06c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 47dec <__cxa_atexit@plt+0x3c024> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + b 47e0c <__cxa_atexit@plt+0x3c044> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r5, r1, #176, 18 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 51728 <__cxa_atexit@plt+0x45960> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r5, r1, #132, 18 @ 0x210000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r7, r9, sl} │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 51558 <__cxa_atexit@plt+0x45790> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 51778 <__cxa_atexit@plt+0x459b0> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r5, r1, #68, 18 @ 0x110000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-16 │ │ │ │ + ldr r7, [pc, #24] @ 47e38 <__cxa_atexit@plt+0x3c070> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + andseq sl, r6, #76, 12 @ 0x4c00000 │ │ │ │ + andseq sl, r6, #84, 12 @ 0x5400000 │ │ │ │ + @ instruction: 0xfffeca64 │ │ │ │ + andeq r0, r2, #116, 4 @ 0x40000007 │ │ │ │ + andeq r1, r2, #240, 22 @ 0x3c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 517e8 <__cxa_atexit@plt+0x45a20> │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ - bne 517c4 <__cxa_atexit@plt+0x459fc> │ │ │ │ - ldr r2, [pc, #100] @ 517fc <__cxa_atexit@plt+0x45a34> │ │ │ │ + bhi 47e88 <__cxa_atexit@plt+0x3c0c0> │ │ │ │ + ldr r2, [pc, #52] @ 47e90 <__cxa_atexit@plt+0x3c0c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ + ldr r8, [pc, #48] @ 47e94 <__cxa_atexit@plt+0x3c0cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 47e98 <__cxa_atexit@plt+0x3c0d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 51800 <__cxa_atexit@plt+0x45a38> │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r2, #68, 8 @ 0x44000000 │ │ │ │ + andseq sl, r6, #116, 10 @ 0x1d000000 │ │ │ │ + andeq r1, r2, #128, 22 @ 0x20000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 47ee0 <__cxa_atexit@plt+0x3c118> │ │ │ │ + ldr r3, [pc, #76] @ 47f0c <__cxa_atexit@plt+0x3c144> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 51804 <__cxa_atexit@plt+0x45a3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ + ldr r9, [pc, #72] @ 47f10 <__cxa_atexit@plt+0x3c148> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #60] @ 47f14 <__cxa_atexit@plt+0x3c14c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r3, [pc, #24] @ 47f00 <__cxa_atexit@plt+0x3c138> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 47f04 <__cxa_atexit@plt+0x3c13c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #12] @ 47f08 <__cxa_atexit@plt+0x3c140> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r5, r1, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r5, r1, #224, 6 @ 0x80000003 │ │ │ │ - andeq r5, r1, #168, 16 @ 0xa80000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, sl} │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r8, r7 │ │ │ │ - b 509b8 <__cxa_atexit@plt+0x44bf0> │ │ │ │ - andeq r5, r1, #128, 16 @ 0x800000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5187c <__cxa_atexit@plt+0x45ab4> │ │ │ │ - ldr r2, [pc, #52] @ 51888 <__cxa_atexit@plt+0x45ac0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51874 <__cxa_atexit@plt+0x45aac> │ │ │ │ - b 51898 <__cxa_atexit@plt+0x45ad0> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r2, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r0, r2, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r2, #204, 6 @ 0x30000003 │ │ │ │ + andseq sl, r6, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 47f40 <__cxa_atexit@plt+0x3c178> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ 47f54 <__cxa_atexit@plt+0x3c18c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r5, r1, #36, 16 @ 0x240000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #180] @ 51958 <__cxa_atexit@plt+0x45b90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r1, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 51910 <__cxa_atexit@plt+0x45b48> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ + andeq r1, r2, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 47f80 <__cxa_atexit@plt+0x3c1b8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 47f94 <__cxa_atexit@plt+0x3c1cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r1, r2, #28, 12 @ 0x1c00000 │ │ │ │ + andeq r1, r2, #148, 20 @ 0x94000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 51944 <__cxa_atexit@plt+0x45b7c> │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ - bne 5191c <__cxa_atexit@plt+0x45b54> │ │ │ │ - ldr r3, [pc, #112] @ 5195c <__cxa_atexit@plt+0x45b94> │ │ │ │ + bhi 4803c <__cxa_atexit@plt+0x3c274> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 48044 <__cxa_atexit@plt+0x3c27c> │ │ │ │ + ldr lr, [pc, #152] @ 48068 <__cxa_atexit@plt+0x3c2a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #144] @ 4806c <__cxa_atexit@plt+0x3c2a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + add r8, r7, #8 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + ldr r7, [pc, #128] @ 48070 <__cxa_atexit@plt+0x3c2a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 48058 <__cxa_atexit@plt+0x3c290> │ │ │ │ + ldr r3, [pc, #92] @ 48074 <__cxa_atexit@plt+0x3c2ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldmib r7, {r2, r7} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4802c <__cxa_atexit@plt+0x3c264> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 51960 <__cxa_atexit@plt+0x45b98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 51964 <__cxa_atexit@plt+0x45b9c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + mov r6, r2 │ │ │ │ + b 4804c <__cxa_atexit@plt+0x3c284> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r1, [r5, #16] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 48078 <__cxa_atexit@plt+0x3c2b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r5, r1, #160, 4 │ │ │ │ - andeq r5, r1, #136, 4 @ 0x80000008 │ │ │ │ - andeq r5, r1, #72, 14 @ 0x1200000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 519ec <__cxa_atexit@plt+0x45c24> │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ - bne 519c8 <__cxa_atexit@plt+0x45c00> │ │ │ │ - ldr r3, [pc, #92] @ 51a00 <__cxa_atexit@plt+0x45c38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r2, r7} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 51a04 <__cxa_atexit@plt+0x45c3c> │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + andseq sl, r6, #12, 8 @ 0xc000000 │ │ │ │ + andseq sl, r6, #20, 8 @ 0x14000000 │ │ │ │ + @ instruction: 0xfffec824 │ │ │ │ + andeq r0, r2, #52 @ 0x34 │ │ │ │ + andeq r1, r2, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 48138 <__cxa_atexit@plt+0x3c370> │ │ │ │ + ldr r3, [pc, #192] @ 48160 <__cxa_atexit@plt+0x3c398> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 51a08 <__cxa_atexit@plt+0x45c40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, sl, #3 │ │ │ │ + beq 480e4 <__cxa_atexit@plt+0x3c31c> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 480f4 <__cxa_atexit@plt+0x3c32c> │ │ │ │ + ldr r7, [pc, #160] @ 48164 <__cxa_atexit@plt+0x3c39c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #156] @ 48168 <__cxa_atexit@plt+0x3c3a0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r3, [sl, #7] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r3, r8} │ │ │ │ + mov r7, sl │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - andeq r5, r1, #228, 2 @ 0x39 │ │ │ │ - andeq r5, r1, #236, 2 @ 0x3b │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 51a5c <__cxa_atexit@plt+0x45c94> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 51a70 <__cxa_atexit@plt+0x45ca8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 48148 <__cxa_atexit@plt+0x3c380> │ │ │ │ + ldr r7, [pc, #100] @ 48170 <__cxa_atexit@plt+0x3c3a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #84] @ 48174 <__cxa_atexit@plt+0x3c3ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r0, r6, #180, 20 @ 0xb4000 │ │ │ │ - andeq r5, r1, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 51b04 <__cxa_atexit@plt+0x45d3c> │ │ │ │ - ldr lr, [pc, #116] @ 51b0c <__cxa_atexit@plt+0x45d44> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r5, #16 │ │ │ │ - stm r0, {r1, r7, r8} │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 51af4 <__cxa_atexit@plt+0x45d2c> │ │ │ │ - ldr r7, [pc, #52] @ 51b10 <__cxa_atexit@plt+0x45d48> │ │ │ │ + ldr r7, [pc, #44] @ 4816c <__cxa_atexit@plt+0x3c3a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r5, r1, #156, 10 @ 0x27000000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 51b44 <__cxa_atexit@plt+0x45d7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r5, r1, #104, 10 @ 0x1a000000 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + andeq r0, r2, #220, 2 @ 0x37 │ │ │ │ + andeq r1, r2, #52, 18 @ 0xd0000 │ │ │ │ + @ instruction: 0xfffff994 │ │ │ │ + andseq sl, r6, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r1, r2, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 481b4 <__cxa_atexit@plt+0x3c3ec> │ │ │ │ + ldr r3, [pc, #112] @ 48208 <__cxa_atexit@plt+0x3c440> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r9, [pc, #100] @ 4820c <__cxa_atexit@plt+0x3c444> │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 51be8 <__cxa_atexit@plt+0x45e20> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 51ba4 <__cxa_atexit@plt+0x45ddc> │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #104] @ 51c00 <__cxa_atexit@plt+0x45e38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 51bf8 <__cxa_atexit@plt+0x45e30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 51bfc <__cxa_atexit@plt+0x45e34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ + bcc 481f8 <__cxa_atexit@plt+0x3c430> │ │ │ │ + ldr r7, [pc, #68] @ 48210 <__cxa_atexit@plt+0x3c448> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #52] @ 48214 <__cxa_atexit@plt+0x3c44c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r0, r6, #168, 16 @ 0xa80000 │ │ │ │ - andeq r5, r1, #172, 8 @ 0xac000000 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 51c90 <__cxa_atexit@plt+0x45ec8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51c5c <__cxa_atexit@plt+0x45e94> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r3, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 51c64 <__cxa_atexit@plt+0x45e9c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 509b8 <__cxa_atexit@plt+0x44bf0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 51c94 <__cxa_atexit@plt+0x45ecc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ 51c98 <__cxa_atexit@plt+0x45ed0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r4, r1, #88, 30 @ 0x160 │ │ │ │ - andeq r4, r1, #64, 30 @ 0x100 │ │ │ │ - andeq r5, r1, #20, 8 @ 0x14000000 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r2, #0, 2 │ │ │ │ + @ instruction: 0xfffff8d4 │ │ │ │ + andseq sl, r6, #56, 6 @ 0xe0000000 │ │ │ │ + andeq r1, r2, #68, 16 @ 0x440000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 51cdc <__cxa_atexit@plt+0x45f14> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b 509b8 <__cxa_atexit@plt+0x44bf0> │ │ │ │ - ldr r2, [pc, #32] @ 51d04 <__cxa_atexit@plt+0x45f3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #28] @ 51d08 <__cxa_atexit@plt+0x45f40> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r3, #24] │ │ │ │ - ldr r7, [r3, #32] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - andeq r4, r1, #224, 28 @ 0xe00 │ │ │ │ - andeq r4, r1, #200, 28 @ 0xc80 │ │ │ │ - andeq r5, r1, #160, 6 @ 0x80000002 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 51d84 <__cxa_atexit@plt+0x45fbc> │ │ │ │ - str r6, [sp] │ │ │ │ - ldmib r7, {r2, r6, ip, lr} │ │ │ │ - stmdb r3, {r8, sl} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r1, [pc, #72] @ 51d90 <__cxa_atexit@plt+0x45fc8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-36] @ 0xffffffdc │ │ │ │ - sub r1, r3, #20 │ │ │ │ - stm r1, {r0, r2, r7} │ │ │ │ - str r6, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 51d74 <__cxa_atexit@plt+0x45fac> │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - b 51da0 <__cxa_atexit@plt+0x45fd8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 48284 <__cxa_atexit@plt+0x3c4bc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4829c <__cxa_atexit@plt+0x3c4d4> │ │ │ │ + ldr r7, [pc, #104] @ 482b4 <__cxa_atexit@plt+0x3c4ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #84] @ 482b8 <__cxa_atexit@plt+0x3c4f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r5, r1, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #240] @ 51e98 <__cxa_atexit@plt+0x460d0> │ │ │ │ + ldr r3, [pc, #32] @ 482ac <__cxa_atexit@plt+0x3c4e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r9, [pc, #28] @ 482b0 <__cxa_atexit@plt+0x3c4e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51e80 <__cxa_atexit@plt+0x460b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #80 @ 0x50 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 51e88 <__cxa_atexit@plt+0x460c0> │ │ │ │ - ldr r8, [pc, #196] @ 51e9c <__cxa_atexit@plt+0x460d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #192] @ 51ea0 <__cxa_atexit@plt+0x460d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldm r3, {r1, r2, r3} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #168] @ 51ea4 <__cxa_atexit@plt+0x460dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - add r0, r6, #12 │ │ │ │ - stm r0, {r1, r7, sl} │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr ip, [pc, #148] @ 51ea8 <__cxa_atexit@plt+0x460e0> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #140] @ 51eac <__cxa_atexit@plt+0x460e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #136] @ 51eb0 <__cxa_atexit@plt+0x460e8> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #24]! │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #32]! │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #28] │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #56]! @ 0x38 │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r7, #48]! @ 0x30 │ │ │ │ - ldr r2, [r5, #24]! │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r6, r9 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0xfffff77c │ │ │ │ - @ instruction: 0xfffff8b0 │ │ │ │ - @ instruction: 0xfffff978 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq r5, r1, #252, 2 @ 0x3f │ │ │ │ - andeq r2, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 51f84 <__cxa_atexit@plt+0x461bc> │ │ │ │ - ldr r8, [pc, #180] @ 51f90 <__cxa_atexit@plt+0x461c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #176] @ 51f94 <__cxa_atexit@plt+0x461cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - ldr r8, [pc, #148] @ 51f98 <__cxa_atexit@plt+0x461d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmib r2, {r3, sl} │ │ │ │ - add r3, r2, #12 │ │ │ │ - stm r3, {r1, r7, r9} │ │ │ │ - str r1, [r2, #68] @ 0x44 │ │ │ │ - ldr sl, [pc, #128] @ 51f9c <__cxa_atexit@plt+0x461d4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ - ldr ip, [pc, #120] @ 51fa0 <__cxa_atexit@plt+0x461d8> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r9, [pc, #116] @ 51fa4 <__cxa_atexit@plt+0x461dc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r7, r2 │ │ │ │ - str lr, [r7, #24]! │ │ │ │ - str r7, [r2, #64] @ 0x40 │ │ │ │ - mov r3, r2 │ │ │ │ - str r8, [r3, #32]! │ │ │ │ - str r3, [r2, #52] @ 0x34 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - str r1, [r2, #44] @ 0x2c │ │ │ │ - str r2, [r2, #28] │ │ │ │ - mov r3, r2 │ │ │ │ - str sl, [r3, #56]! @ 0x38 │ │ │ │ - mov r7, r2 │ │ │ │ - str ip, [r7, #48]! @ 0x30 │ │ │ │ - ldr r1, [r5, #24]! │ │ │ │ - str r7, [r2, #76] @ 0x4c │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r2, #72] @ 0x48 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #80 @ 0x50 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff678 │ │ │ │ - @ instruction: 0xfffff7ac │ │ │ │ - @ instruction: 0xfffff870 │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - @ instruction: 0xfffff910 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r4, r1, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq pc, r1, #236, 30 @ 0x3b0 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + andseq sl, r6, #180, 4 @ 0x4000000b │ │ │ │ + andeq r1, r2, #144, 14 @ 0x2400000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r4, r1, #152, 22 @ 0x26000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 52018 <__cxa_atexit@plt+0x46250> │ │ │ │ - ldr lr, [pc, #52] @ 52028 <__cxa_atexit@plt+0x46260> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 5202c <__cxa_atexit@plt+0x46264> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 48328 <__cxa_atexit@plt+0x3c560> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 48368 <__cxa_atexit@plt+0x3c5a0> │ │ │ │ + ldr r7, [pc, #156] @ 48388 <__cxa_atexit@plt+0x3c5c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #132] @ 4838c <__cxa_atexit@plt+0x3c5c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r4, r1, #120, 22 @ 0x1e000 │ │ │ │ - andseq r0, r6, #240, 6 @ 0xc0000003 │ │ │ │ - andeq r5, r1, #124 @ 0x7c │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 48370 <__cxa_atexit@plt+0x3c5a8> │ │ │ │ + ldr r7, [pc, #68] @ 48380 <__cxa_atexit@plt+0x3c5b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #52] @ 48384 <__cxa_atexit@plt+0x3c5bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + b 48374 <__cxa_atexit@plt+0x3c5ac> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff814 │ │ │ │ + andseq sl, r6, #200, 2 @ 0x32 │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + andseq sl, r6, #20, 4 @ 0x40000001 │ │ │ │ + andeq r1, r2, #216, 12 @ 0xd800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 4808c <__cxa_atexit@plt+0x3c2c4> │ │ │ │ + andeq r0, r2, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 52078 <__cxa_atexit@plt+0x462b0> │ │ │ │ - ldr r7, [pc, #52] @ 5208c <__cxa_atexit@plt+0x462c4> │ │ │ │ + bhi 48404 <__cxa_atexit@plt+0x3c63c> │ │ │ │ + ldr r7, [pc, #52] @ 48418 <__cxa_atexit@plt+0x3c650> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 5206c <__cxa_atexit@plt+0x462a4> │ │ │ │ + beq 483f8 <__cxa_atexit@plt+0x3c630> │ │ │ │ mov r7, sl │ │ │ │ - b 520a0 <__cxa_atexit@plt+0x462d8> │ │ │ │ + b 3a570 <__cxa_atexit@plt+0x2e7a8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 52090 <__cxa_atexit@plt+0x462c8> │ │ │ │ + ldr r7, [pc, #16] @ 4841c <__cxa_atexit@plt+0x3c654> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r5, r1, #132 @ 0x84 │ │ │ │ - andeq r5, r1, #28 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ + @ instruction: 0xffff2188 │ │ │ │ + andeq r0, r2, #20, 8 @ 0x14000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 521a8 <__cxa_atexit@plt+0x463e0> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r3, [pc, #276] @ 521d4 <__cxa_atexit@plt+0x4640c> │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 48480 <__cxa_atexit@plt+0x3c6b8> │ │ │ │ + ldr r3, [pc, #80] @ 48498 <__cxa_atexit@plt+0x3c6d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #272] @ 521d8 <__cxa_atexit@plt+0x46410> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r7, [pc, #244] @ 521dc <__cxa_atexit@plt+0x46414> │ │ │ │ + ldr r2, [pc, #76] @ 4849c <__cxa_atexit@plt+0x3c6d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #72] @ 484a0 <__cxa_atexit@plt+0x3c6d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #31 │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 484a4 <__cxa_atexit@plt+0x3c6dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #52]! @ 0x34 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #16]! │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r1] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #8]! │ │ │ │ - ldr ip, [pc, #196] @ 521e0 <__cxa_atexit@plt+0x46418> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r7, r6 │ │ │ │ - ldr sl, [pc, #188] @ 521e4 <__cxa_atexit@plt+0x4641c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r7, #24]! │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r6 │ │ │ │ - str ip, [r7, #16]! │ │ │ │ - str r2, [r6, #28] │ │ │ │ - add r2, r6, #32 │ │ │ │ - stm r2, {r0, r3, lr} │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andseq sl, r6, #4, 4 @ 0x40000000 │ │ │ │ + andeq r1, r2, #244, 10 @ 0x3d000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 521bc <__cxa_atexit@plt+0x463f4> │ │ │ │ - ldr r6, [pc, #140] @ 521e8 <__cxa_atexit@plt+0x46420> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #4]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r7, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - ldr r6, [sp] │ │ │ │ - beq 52198 <__cxa_atexit@plt+0x463d0> │ │ │ │ - ldr r7, [pc, #104] @ 521ec <__cxa_atexit@plt+0x46424> │ │ │ │ + bhi 4851c <__cxa_atexit@plt+0x3c754> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 48510 <__cxa_atexit@plt+0x3c748> │ │ │ │ + ldr r7, [pc, #104] @ 48544 <__cxa_atexit@plt+0x3c77c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + sub r3, r8, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 48528 <__cxa_atexit@plt+0x3c760> │ │ │ │ + ldr r7, [pc, #88] @ 48550 <__cxa_atexit@plt+0x3c788> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r5, [pc, #84] @ 48554 <__cxa_atexit@plt+0x3c78c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r7, [r3] │ │ │ │ + add r7, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #44] @ 521f0 <__cxa_atexit@plt+0x46428> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 48548 <__cxa_atexit@plt+0x3c780> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 4854c <__cxa_atexit@plt+0x3c784> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, r3, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - ldm sp, {r6, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffec18 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffec58 │ │ │ │ - @ instruction: 0xffffec8c │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - @ instruction: 0xfffd942c │ │ │ │ - @ instruction: 0xfffd9434 │ │ │ │ - andeq r4, r1, #52, 18 @ 0xd0000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 5305c <__cxa_atexit@plt+0x47294> │ │ │ │ - andeq r4, r1, #64, 18 @ 0x100000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andseq r9, r6, #8, 30 │ │ │ │ + andeq r1, r2, #116 @ 0x74 │ │ │ │ + andeq r0, r2, #148 @ 0x94 │ │ │ │ + @ instruction: 0xfffecf10 │ │ │ │ + andeq r1, r2, #164 @ 0xa4 │ │ │ │ + andeq pc, r1, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5224c <__cxa_atexit@plt+0x46484> │ │ │ │ - ldr lr, [pc, #52] @ 5225c <__cxa_atexit@plt+0x46494> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 52260 <__cxa_atexit@plt+0x46498> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 485e8 <__cxa_atexit@plt+0x3c820> │ │ │ │ + ldr r1, [pc, #120] @ 485f4 <__cxa_atexit@plt+0x3c82c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 485f8 <__cxa_atexit@plt+0x3c830> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 485c8 <__cxa_atexit@plt+0x3c800> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 485d4 <__cxa_atexit@plt+0x3c80c> │ │ │ │ + ldr r3, [pc, #80] @ 485fc <__cxa_atexit@plt+0x3c834> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 48600 <__cxa_atexit@plt+0x3c838> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r4, r1, #32, 18 @ 0x80000 │ │ │ │ - andseq r0, r6, #188, 2 @ 0x2f │ │ │ │ - andeq r4, r1, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 522dc <__cxa_atexit@plt+0x46514> │ │ │ │ - ldr lr, [pc, #92] @ 522e8 <__cxa_atexit@plt+0x46520> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 522d0 <__cxa_atexit@plt+0x46508> │ │ │ │ - ldr r2, [pc, #48] @ 522ec <__cxa_atexit@plt+0x46524> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #40] @ 48604 <__cxa_atexit@plt+0x3c83c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r4, r1, #192, 26 @ 0x3000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r9, r6, #88, 28 @ 0x580 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq pc, r1, #204, 26 @ 0x3300 │ │ │ │ + andseq r9, r6, #36, 28 @ 0x240 │ │ │ │ + andeq pc, r1, #112, 26 @ 0x1c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 52318 <__cxa_atexit@plt+0x46550> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 48644 <__cxa_atexit@plt+0x3c87c> │ │ │ │ + ldr r3, [pc, #52] @ 4865c <__cxa_atexit@plt+0x3c894> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r4, r1, #148, 26 @ 0x2500 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, fp │ │ │ │ - ldmib r5, {r3, r8, lr} │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add fp, r6, #44 @ 0x2c │ │ │ │ - cmp r1, fp │ │ │ │ - bcc 523d8 <__cxa_atexit@plt+0x46610> │ │ │ │ - ldr r0, [pc, #164] @ 52408 <__cxa_atexit@plt+0x46640> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #160] @ 5240c <__cxa_atexit@plt+0x46644> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r8, #1 │ │ │ │ - mov ip, r6 │ │ │ │ - str r1, [ip, #36]! @ 0x24 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr sl, [pc, #108] @ 52410 <__cxa_atexit@plt+0x46648> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r1, #8]! │ │ │ │ - str ip, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - str r3, [r6, #32] │ │ │ │ - mov r6, fp │ │ │ │ - mov r8, r7 │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 509b8 <__cxa_atexit@plt+0x44bf0> │ │ │ │ - ldr r2, [pc, #52] @ 52414 <__cxa_atexit@plt+0x4664c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str lr, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #40] @ 48660 <__cxa_atexit@plt+0x3c898> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 48658 <__cxa_atexit@plt+0x3c890> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - andeq r0, r0, ip, ror ip │ │ │ │ - andeq r0, r0, r4, ror sl │ │ │ │ - andeq r4, r1, #44, 26 @ 0xb00 │ │ │ │ - andeq r4, r1, #148, 4 @ 0x40000009 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ + andseq r9, r6, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq pc, r1, #72, 26 @ 0x1200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 4868c <__cxa_atexit@plt+0x3c8c4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 486a0 <__cxa_atexit@plt+0x3c8d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r6, #108, 26 @ 0x1b00 │ │ │ │ + andeq r1, r2, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 52474 <__cxa_atexit@plt+0x466ac> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [pc, #56] @ 5247c <__cxa_atexit@plt+0x466b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - bic r3, r0, r0, asr #31 │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #44] @ 52480 <__cxa_atexit@plt+0x466b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r5, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r8, [pc, #24] @ 52484 <__cxa_atexit@plt+0x466bc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edcae8 <__cxa_atexit@plt+0x1ed0d20> │ │ │ │ + bhi 486f8 <__cxa_atexit@plt+0x3c930> │ │ │ │ + ldr r2, [pc, #60] @ 48700 <__cxa_atexit@plt+0x3c938> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 48704 <__cxa_atexit@plt+0x3c93c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 48708 <__cxa_atexit@plt+0x3c940> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4870c <__cxa_atexit@plt+0x3c944> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andseq pc, r5, #156, 30 @ 0x270 │ │ │ │ - andseq r0, r6, #96 @ 0x60 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 52520 <__cxa_atexit@plt+0x46758> │ │ │ │ - ldr r2, [pc, #128] @ 5252c <__cxa_atexit@plt+0x46764> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r2, [pc, #104] @ 52530 <__cxa_atexit@plt+0x46768> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r0, r5, #4 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 5250c <__cxa_atexit@plt+0x46744> │ │ │ │ - ldr r3, [pc, #60] @ 52534 <__cxa_atexit@plt+0x4676c> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq pc, r1, #140, 24 @ 0x8c00 │ │ │ │ + andseq r9, r6, #16, 26 @ 0x400 │ │ │ │ + andseq r9, r6, #200, 28 @ 0xc80 │ │ │ │ + andeq pc, r1, #164, 20 @ 0xa4000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4875c <__cxa_atexit@plt+0x3c994> │ │ │ │ + ldr r3, [pc, #72] @ 48778 <__cxa_atexit@plt+0x3c9b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 52518 <__cxa_atexit@plt+0x46750> │ │ │ │ - b 52540 <__cxa_atexit@plt+0x46778> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 48770 <__cxa_atexit@plt+0x3c9a8> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4875c <__cxa_atexit@plt+0x3c994> │ │ │ │ + ldr r9, [pc, #48] @ 48780 <__cxa_atexit@plt+0x3c9b8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 52650 <__cxa_atexit@plt+0x46888> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #24] @ 4877c <__cxa_atexit@plt+0x3c9b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq pc, r5, #72, 30 @ 0x120 │ │ │ │ - andseq pc, r5, #252, 30 @ 0x3f0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r0, [pc, #240] @ 52640 <__cxa_atexit@plt+0x46878> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 52620 <__cxa_atexit@plt+0x46858> │ │ │ │ - ldr r0, [pc, #216] @ 52644 <__cxa_atexit@plt+0x4687c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r3, [r0] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 52604 <__cxa_atexit@plt+0x4683c> │ │ │ │ - add r3, r8, #12 │ │ │ │ - add r2, r3, r9, lsl #2 │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, fp, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 5259c <__cxa_atexit@plt+0x467d4> │ │ │ │ - add r0, r3, r9, lsr #7 │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - ldr r1, [pc, #140] @ 52648 <__cxa_atexit@plt+0x46880> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r8] │ │ │ │ - mov r1, #1 │ │ │ │ - strb r1, [r0, r3, lsl #2] │ │ │ │ - add r0, r9, #1 │ │ │ │ - sub r1, r6, #1 │ │ │ │ - stmib r5, {r1, sl} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 52620 <__cxa_atexit@plt+0x46858> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [pc, #88] @ 5264c <__cxa_atexit@plt+0x46884> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 52558 <__cxa_atexit@plt+0x46790> │ │ │ │ - b 52630 <__cxa_atexit@plt+0x46868> │ │ │ │ - add r3, r8, r9, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {ip, lr} │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldmib sp, {ip, lr} │ │ │ │ - b 5258c <__cxa_atexit@plt+0x467c4> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, lr │ │ │ │ - b 52650 <__cxa_atexit@plt+0x46888> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ bx r0 │ │ │ │ - andseq pc, r5, #116, 30 @ 0x1d0 │ │ │ │ - andseq pc, r5, #84, 30 @ 0x150 │ │ │ │ - andseq pc, r5, #12, 30 @ 0x30 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - str r8, [sp, #8] │ │ │ │ - mov r1, r7 │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - sub sl, r0, #1 │ │ │ │ - cmp sl, #1 │ │ │ │ - blt 527ac <__cxa_atexit@plt+0x469e4> │ │ │ │ - ldr r6, [ip, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r4, [pc, #428] @ 52838 <__cxa_atexit@plt+0x46a70> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r5, #0 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - lsl r7, r5, #2 │ │ │ │ - lsl r0, sl, #2 │ │ │ │ - ldr r9, [r7, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr fp, [r0, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #388] @ 5283c <__cxa_atexit@plt+0x46a74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - add r7, r2, r5, lsl #2 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 52750 <__cxa_atexit@plt+0x46988> │ │ │ │ - add r8, r2, sl, lsl #2 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, fp, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 526d0 <__cxa_atexit@plt+0x46908> │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add r7, r0, r5, lsr #7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - mov fp, #1 │ │ │ │ - strb fp, [r7, r3, lsl #2] │ │ │ │ - ldr r0, [pc, #316] @ 52840 <__cxa_atexit@plt+0x46a78> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 52780 <__cxa_atexit@plt+0x469b8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r7, [r8] │ │ │ │ - strex r7, r9, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 52718 <__cxa_atexit@plt+0x46950> │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - add r7, r2, sl, lsr #7 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - strb fp, [r7, r0, lsl #2] │ │ │ │ - sub sl, sl, #1 │ │ │ │ - add r5, r5, #1 │ │ │ │ - cmp r5, sl │ │ │ │ - blt 52698 <__cxa_atexit@plt+0x468d0> │ │ │ │ - b 527ac <__cxa_atexit@plt+0x469e4> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r8, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r8 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - b 526c8 <__cxa_atexit@plt+0x46900> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r8] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r7, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - b 52710 <__cxa_atexit@plt+0x46948> │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [ip, #4] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r7, [r0, #804] @ 0x324 │ │ │ │ - add r3, lr, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5280c <__cxa_atexit@plt+0x46a44> │ │ │ │ - ldr r0, [ip, #12]! │ │ │ │ - ldr r7, [ip, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 52848 <__cxa_atexit@plt+0x46a80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r4, [pc, #104] @ 5284c <__cxa_atexit@plt+0x46a84> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r1, #0 │ │ │ │ - stmib lr, {r4, r7} │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str r5, [lr, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r9, r6, #176, 24 @ 0xb000 │ │ │ │ + andeq pc, r1, #108, 20 @ 0x6c000 │ │ │ │ + andeq pc, r1, #48, 20 @ 0x30000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 487b0 <__cxa_atexit@plt+0x3c9e8> │ │ │ │ + ldr r9, [pc, #36] @ 487c8 <__cxa_atexit@plt+0x3ca00> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 487c4 <__cxa_atexit@plt+0x3c9fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 52844 <__cxa_atexit@plt+0x46a7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [ip] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq pc, r5, #60, 28 @ 0x3c0 │ │ │ │ - andseq pc, r5, #8, 28 @ 0x80 │ │ │ │ - andseq pc, r5, #188, 26 @ 0x2f00 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andseq pc, r5, #248, 24 @ 0xf800 │ │ │ │ - andseq pc, r5, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 528a0 <__cxa_atexit@plt+0x46ad8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 528b8 <__cxa_atexit@plt+0x46af0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #48] @ 528bc <__cxa_atexit@plt+0x46af4> │ │ │ │ + andseq r9, r6, #92, 24 @ 0x5c00 │ │ │ │ + andeq pc, r1, #24, 20 @ 0x18000 │ │ │ │ + andeq r1, r2, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 48820 <__cxa_atexit@plt+0x3ca58> │ │ │ │ + ldr r2, [pc, #60] @ 48828 <__cxa_atexit@plt+0x3ca60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4882c <__cxa_atexit@plt+0x3ca64> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 48830 <__cxa_atexit@plt+0x3ca68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - mov lr, #0 │ │ │ │ - stmib r3, {r1, r2, lr} │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 528c0 <__cxa_atexit@plt+0x46af8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq pc, r5, #80, 24 @ 0x5000 │ │ │ │ - andseq pc, r5, #72, 24 @ 0x4800 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 48834 <__cxa_atexit@plt+0x3ca6c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 528f4 <__cxa_atexit@plt+0x46b2c> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r4, r1, #188, 6 @ 0xf0000002 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 529c4 <__cxa_atexit@plt+0x46bfc> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - cmpne r3, #93 @ 0x5d │ │ │ │ - bne 529a0 <__cxa_atexit@plt+0x46bd8> │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bne 5294c <__cxa_atexit@plt+0x46b84> │ │ │ │ - ldr r7, [pc, #204] @ 529fc <__cxa_atexit@plt+0x46c34> │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq pc, r1, #120, 22 @ 0x1e000 │ │ │ │ + andseq r9, r6, #232, 22 @ 0x3a000 │ │ │ │ + andseq r9, r6, #160, 26 @ 0x2800 │ │ │ │ + andeq r1, r2, #76, 4 @ 0xc0000004 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 48878 <__cxa_atexit@plt+0x3cab0> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4889c <__cxa_atexit@plt+0x3cad4> │ │ │ │ + ldr r7, [pc, #76] @ 488b0 <__cxa_atexit@plt+0x3cae8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, r0, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 48890 <__cxa_atexit@plt+0x3cac8> │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 529d8 <__cxa_atexit@plt+0x46c10> │ │ │ │ - ldr r0, [pc, #144] @ 52a08 <__cxa_atexit@plt+0x46c40> │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 488b8 <__cxa_atexit@plt+0x3caf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 488bc <__cxa_atexit@plt+0x3caf4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #88] @ 52a00 <__cxa_atexit@plt+0x46c38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 52a04 <__cxa_atexit@plt+0x46c3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 529f8 <__cxa_atexit@plt+0x46c30> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 488b4 <__cxa_atexit@plt+0x3caec> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r4, r1, #240 @ 0xf0 │ │ │ │ - andeq r4, r1, #172, 2 @ 0x2b │ │ │ │ - andseq pc, r5, #248, 20 @ 0xf8000 │ │ │ │ - andeq r4, r1, #244 @ 0xf4 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 52a78 <__cxa_atexit@plt+0x46cb0> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 52a94 <__cxa_atexit@plt+0x46ccc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 52a98 <__cxa_atexit@plt+0x46cd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq pc, r5, #12, 20 @ 0xc000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r4, r1, #4, 4 @ 0x40000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffecba4 │ │ │ │ + andeq pc, r1, #40, 26 @ 0xa00 │ │ │ │ + andeq r1, r2, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r1, r2, #0, 4 │ │ │ │ + andeq pc, r1, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 52b30 <__cxa_atexit@plt+0x46d68> │ │ │ │ - ldr r2, [pc, #120] @ 52b38 <__cxa_atexit@plt+0x46d70> │ │ │ │ + bhi 48914 <__cxa_atexit@plt+0x3cb4c> │ │ │ │ + ldr r2, [pc, #60] @ 4891c <__cxa_atexit@plt+0x3cb54> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 52b14 <__cxa_atexit@plt+0x46d4c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 52b3c <__cxa_atexit@plt+0x46d74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 52b20 <__cxa_atexit@plt+0x46d58> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 528f4 <__cxa_atexit@plt+0x46b2c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #56] @ 48920 <__cxa_atexit@plt+0x3cb58> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 48924 <__cxa_atexit@plt+0x3cb5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 48928 <__cxa_atexit@plt+0x3cb60> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq pc, r1, #92, 20 @ 0x5c000 │ │ │ │ + andseq r9, r6, #244, 20 @ 0xf4000 │ │ │ │ + andseq r9, r6, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 48954 <__cxa_atexit@plt+0x3cb8c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 48968 <__cxa_atexit@plt+0x3cba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r4, r1, #100, 2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 52b90 <__cxa_atexit@plt+0x46dc8> │ │ │ │ + andeq r0, r2, #72, 24 @ 0x4800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 489b8 <__cxa_atexit@plt+0x3cbf0> │ │ │ │ + ldr r2, [pc, #80] @ 489d8 <__cxa_atexit@plt+0x3cc10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 489c0 <__cxa_atexit@plt+0x3cbf8> │ │ │ │ + ldr r3, [pc, #60] @ 489e0 <__cxa_atexit@plt+0x3cc18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 489e4 <__cxa_atexit@plt+0x3cc1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 52b84 <__cxa_atexit@plt+0x46dbc> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 528f4 <__cxa_atexit@plt+0x46b2c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r4, r1, #16, 2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 528f4 <__cxa_atexit@plt+0x46b2c> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r7, [pc, #20] @ 489dc <__cxa_atexit@plt+0x3cc14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r6, #96, 20 @ 0x60000 │ │ │ │ + andeq pc, r1, #132, 16 @ 0x840000 │ │ │ │ + @ instruction: 0xfffec7b0 │ │ │ │ + andeq pc, r1, #108, 16 @ 0x6c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 48a40 <__cxa_atexit@plt+0x3cc78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 52c0c <__cxa_atexit@plt+0x46e44> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 52c20 <__cxa_atexit@plt+0x46e58> │ │ │ │ + bcc 48a4c <__cxa_atexit@plt+0x3cc84> │ │ │ │ + ldr r1, [pc, #68] @ 48a5c <__cxa_atexit@plt+0x3cc94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #64] @ 48a60 <__cxa_atexit@plt+0x3cc98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r5, #4, 18 @ 0x10000 │ │ │ │ - andeq r4, r1, #144 @ 0x90 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 52c9c <__cxa_atexit@plt+0x46ed4> │ │ │ │ - ldr r3, [pc, #92] @ 52ca4 <__cxa_atexit@plt+0x46edc> │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andseq r9, r6, #200, 18 @ 0x320000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 48ad8 <__cxa_atexit@plt+0x3cd10> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 48af4 <__cxa_atexit@plt+0x3cd2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 48af8 <__cxa_atexit@plt+0x3cd30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 48ae4 <__cxa_atexit@plt+0x3cd1c> │ │ │ │ + ldr r3, [pc, #72] @ 48afc <__cxa_atexit@plt+0x3cd34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 52c8c <__cxa_atexit@plt+0x46ec4> │ │ │ │ - ldr r7, [pc, #52] @ 52ca8 <__cxa_atexit@plt+0x46ee0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 48ac8 <__cxa_atexit@plt+0x3cd00> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 48b00 <__cxa_atexit@plt+0x3cd38> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r4, r1, #12 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 52cdc <__cxa_atexit@plt+0x46f14> │ │ │ │ + andseq r9, r6, #92, 18 @ 0x170000 │ │ │ │ + andseq r9, r6, #112, 18 @ 0x1c0000 │ │ │ │ + @ instruction: 0xfffebd18 │ │ │ │ + andeq pc, r1, #164, 10 @ 0x29000000 │ │ │ │ + andeq r0, r2, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 48bb8 <__cxa_atexit@plt+0x3cdf0> │ │ │ │ + ldr r2, [pc, #164] @ 48bd0 <__cxa_atexit@plt+0x3ce08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r3, r1, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 52d88 <__cxa_atexit@plt+0x46fc0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 52d40 <__cxa_atexit@plt+0x46f78> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 52da0 <__cxa_atexit@plt+0x46fd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 52d98 <__cxa_atexit@plt+0x46fd0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 52d9c <__cxa_atexit@plt+0x46fd4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq pc, r5, #12, 14 @ 0x300000 │ │ │ │ - andeq r3, r1, #0, 30 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 52de4 <__cxa_atexit@plt+0x4701c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 52ddc <__cxa_atexit@plt+0x47014> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 528f4 <__cxa_atexit@plt+0x46b2c> │ │ │ │ + beq 48b98 <__cxa_atexit@plt+0x3cdd0> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 48ba0 <__cxa_atexit@plt+0x3cdd8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 48bc4 <__cxa_atexit@plt+0x3cdfc> │ │ │ │ + ldr r2, [pc, #104] @ 48bdc <__cxa_atexit@plt+0x3ce14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #100] @ 48be0 <__cxa_atexit@plt+0x3ce18> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r3, {r0, r1} │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r3, r1, #188, 28 @ 0xbc0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 528f4 <__cxa_atexit@plt+0x46b2c> │ │ │ │ - andeq r4, r1, #160, 4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 52e90 <__cxa_atexit@plt+0x470c8> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - stmdb r3, {r8, sl} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r2, [pc, #76] @ 52e9c <__cxa_atexit@plt+0x470d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str ip, [r3, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r6, [r3, #-32] @ 0xffffffe0 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 52e80 <__cxa_atexit@plt+0x470b8> │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - b 52eac <__cxa_atexit@plt+0x470e4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #44] @ 48bd4 <__cxa_atexit@plt+0x3ce0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #40] @ 48bd8 <__cxa_atexit@plt+0x3ce10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r4, r1, #16, 4 │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #96 @ 0x60 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 52f98 <__cxa_atexit@plt+0x471d0> │ │ │ │ - ldr r2, [pc, #220] @ 52fa4 <__cxa_atexit@plt+0x471dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - str r2, [r3, #56]! @ 0x38 │ │ │ │ - ldr r8, [pc, #208] @ 52fa8 <__cxa_atexit@plt+0x471e0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub sl, r6, #90 @ 0x5a │ │ │ │ - ldmib r5, {r0, r9, ip} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r3, #-52] @ 0xffffffcc │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r0, [r3, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - str ip, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #156] @ 52fac <__cxa_atexit@plt+0x471e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #152] @ 52fb0 <__cxa_atexit@plt+0x471e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #148] @ 52fb4 <__cxa_atexit@plt+0x471ec> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r9} │ │ │ │ - mov r0, r3 │ │ │ │ - str r2, [r0, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [pc, #128] @ 52fb8 <__cxa_atexit@plt+0x471f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [pc, #116] @ 52fbc <__cxa_atexit@plt+0x471f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r0, r3 │ │ │ │ - str sl, [r0, #28]! │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [r1, #20]! │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #24]! │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r2] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #96 @ 0x60 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq pc, r5, #28, 10 @ 0x7000000 │ │ │ │ - @ instruction: 0xfffff360 │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r3, r1, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq pc, r1, #180, 12 @ 0xb400000 │ │ │ │ + andeq pc, r1, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andeq r0, r2, #176, 28 @ 0xb00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r3, r1, #76, 22 @ 0x13000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5302c <__cxa_atexit@plt+0x47264> │ │ │ │ - ldr lr, [pc, #52] @ 5303c <__cxa_atexit@plt+0x47274> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 53040 <__cxa_atexit@plt+0x47278> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r3, r1, #44, 22 @ 0xb000 │ │ │ │ - andseq pc, r5, #220, 6 @ 0x70000003 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - andeq r0, r0, r7, asr #2 │ │ │ │ - andeq r4, r1, #96 @ 0x60 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, fp │ │ │ │ + mov r8, r6 │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #4 │ │ │ │ + bne 48c48 <__cxa_atexit@plt+0x3ce80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #44 @ 0x2c │ │ │ │ - cmp r3, ip │ │ │ │ - bcc 53100 <__cxa_atexit@plt+0x47338> │ │ │ │ - ldr r2, [pc, #176] @ 53128 <__cxa_atexit@plt+0x47360> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r1, r9, #1 │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #124] @ 5312c <__cxa_atexit@plt+0x47364> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #108] @ 53130 <__cxa_atexit@plt+0x47368> │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 48c64 <__cxa_atexit@plt+0x3ce9c> │ │ │ │ + ldr r3, [pc, #88] @ 48c78 <__cxa_atexit@plt+0x3ceb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #84] @ 48c7c <__cxa_atexit@plt+0x3ceb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #8]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, sl │ │ │ │ - ldr r9, [sp] │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 509b8 <__cxa_atexit@plt+0x44bf0> │ │ │ │ - ldr r7, [pc, #44] @ 53134 <__cxa_atexit@plt+0x4736c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #32] @ 48c70 <__cxa_atexit@plt+0x3cea8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #24] @ 48c74 <__cxa_atexit@plt+0x3ceac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff190 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - andeq r4, r1, #4 │ │ │ │ - andeq r3, r1, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq pc, r1, #12, 12 @ 0xc00000 │ │ │ │ + andeq pc, r1, #0, 12 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + andeq r0, r2, #236, 26 @ 0x3b00 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 48ca8 <__cxa_atexit@plt+0x3cee0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b 4808c <__cxa_atexit@plt+0x3c2c4> │ │ │ │ + andeq pc, r1, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r2, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 53198 <__cxa_atexit@plt+0x473d0> │ │ │ │ - ldr r7, [pc, #76] @ 531a8 <__cxa_atexit@plt+0x473e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 53188 <__cxa_atexit@plt+0x473c0> │ │ │ │ - ldr r2, [pc, #60] @ 531ac <__cxa_atexit@plt+0x473e4> │ │ │ │ + bhi 48d6c <__cxa_atexit@plt+0x3cfa4> │ │ │ │ + ldr r2, [pc, #184] @ 48d88 <__cxa_atexit@plt+0x3cfc0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 48d4c <__cxa_atexit@plt+0x3cf84> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 48d58 <__cxa_atexit@plt+0x3cf90> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 48d74 <__cxa_atexit@plt+0x3cfac> │ │ │ │ + ldr r8, [pc, #128] @ 48d94 <__cxa_atexit@plt+0x3cfcc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #124] @ 48d98 <__cxa_atexit@plt+0x3cfd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldmdb r5, {r1, r3} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 531b0 <__cxa_atexit@plt+0x473e8> │ │ │ │ + ldr r7, [pc, #44] @ 48d8c <__cxa_atexit@plt+0x3cfc4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #40] @ 48d90 <__cxa_atexit@plt+0x3cfc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r3, r1, #116, 30 @ 0x1d0 │ │ │ │ - andeq r3, r1, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 531dc <__cxa_atexit@plt+0x47414> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r3, r1, #208, 28 @ 0xd00 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq pc, r1, #252, 8 @ 0xfc000000 │ │ │ │ + andeq pc, r1, #244, 8 @ 0xf4000000 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + andeq r0, r2, #248, 24 @ 0xf800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 48e10 <__cxa_atexit@plt+0x3d048> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 48e28 <__cxa_atexit@plt+0x3d060> │ │ │ │ + ldr r2, [pc, #108] @ 48e40 <__cxa_atexit@plt+0x3d078> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #104] @ 48e44 <__cxa_atexit@plt+0x3d07c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 48e38 <__cxa_atexit@plt+0x3d070> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 509b8 <__cxa_atexit@plt+0x44bf0> │ │ │ │ - andeq r3, r1, #12, 30 @ 0x30 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5325c <__cxa_atexit@plt+0x47494> │ │ │ │ - ldr r3, [pc, #76] @ 5326c <__cxa_atexit@plt+0x474a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5324c <__cxa_atexit@plt+0x47484> │ │ │ │ - ldr r3, [pc, #60] @ 53270 <__cxa_atexit@plt+0x474a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [pc, #24] @ 48e3c <__cxa_atexit@plt+0x3d074> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq pc, r1, #68, 8 @ 0x44000000 │ │ │ │ + andeq pc, r1, #56, 8 @ 0x38000000 │ │ │ │ + @ instruction: 0xfffffc18 │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 48ed4 <__cxa_atexit@plt+0x3d10c> │ │ │ │ + ldr r7, [pc, #124] @ 48eec <__cxa_atexit@plt+0x3d124> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #120] @ 48ef0 <__cxa_atexit@plt+0x3d128> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ 48ef4 <__cxa_atexit@plt+0x3d12c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #112] @ 48ef8 <__cxa_atexit@plt+0x3d130> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #108] @ 48efc <__cxa_atexit@plt+0x3d134> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r7, #36]! @ 0x24 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r8, [r3, #52] @ 0x34 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #24]! │ │ │ │ + str sl, [r3, #12]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 53274 <__cxa_atexit@plt+0x474ac> │ │ │ │ + ldr r7, [pc, #36] @ 48f00 <__cxa_atexit@plt+0x3d138> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r3, r1, #176, 28 @ 0xb00 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 53a0c <__cxa_atexit@plt+0x47c44> │ │ │ │ - andeq r3, r1, #180, 10 @ 0x2d000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5333c <__cxa_atexit@plt+0x47574> │ │ │ │ - ldr r1, [pc, #184] @ 5335c <__cxa_atexit@plt+0x47594> │ │ │ │ + @ instruction: 0xfffff6f0 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + @ instruction: 0xfffffa48 │ │ │ │ + @ instruction: 0xfffff94c │ │ │ │ + @ instruction: 0xfffff81c │ │ │ │ + andeq r0, r2, #240, 22 @ 0x3c000 │ │ │ │ + andeq r0, r2, #188, 22 @ 0x2f000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub lr, r5, #4 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 48fd0 <__cxa_atexit@plt+0x3d208> │ │ │ │ + ldr r1, [pc, #240] @ 49018 <__cxa_atexit@plt+0x3d250> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 53360 <__cxa_atexit@plt+0x47598> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 53324 <__cxa_atexit@plt+0x4755c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 53330 <__cxa_atexit@plt+0x47568> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 53348 <__cxa_atexit@plt+0x47580> │ │ │ │ - ldr r5, [pc, #116] @ 53364 <__cxa_atexit@plt+0x4759c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 53368 <__cxa_atexit@plt+0x475a0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [lr] │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 48fe0 <__cxa_atexit@plt+0x3d218> │ │ │ │ + ldr r1, [pc, #216] @ 4901c <__cxa_atexit@plt+0x3d254> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #212] @ 49020 <__cxa_atexit@plt+0x3d258> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r7, [pc, #208] @ 49024 <__cxa_atexit@plt+0x3d25c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [pc, #204] @ 49028 <__cxa_atexit@plt+0x3d260> │ │ │ │ + add ip, pc, ip │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r9, [r2, #8] │ │ │ │ + mov r1, r2 │ │ │ │ + str r7, [r1, #36]! @ 0x24 │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ + str sl, [r2, #48] @ 0x30 │ │ │ │ + str r8, [r2, #52] @ 0x34 │ │ │ │ + str r1, [r2, #56] @ 0x38 │ │ │ │ + str r2, [r2, #32] │ │ │ │ + str r2, [r2, #20] │ │ │ │ + mov r8, r2 │ │ │ │ + str ip, [r8, #24]! │ │ │ │ + add r1, r2, #72 @ 0x48 │ │ │ │ + ldr r7, [pc, #144] @ 4902c <__cxa_atexit@plt+0x3d264> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 49000 <__cxa_atexit@plt+0x3d238> │ │ │ │ + ldr r3, [pc, #132] @ 49038 <__cxa_atexit@plt+0x3d270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 5336c <__cxa_atexit@plt+0x475a4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ + add lr, r6, #64 @ 0x40 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r1, #11 │ │ │ │ mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #92] @ 49034 <__cxa_atexit@plt+0x3d26c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #72] @ 49030 <__cxa_atexit@plt+0x3d268> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #60 @ 0x3c │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r3 │ │ │ │ + bx r1 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq pc, r5, #52, 2 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq pc, r5, #252 @ 0xfc │ │ │ │ - andseq pc, r5, #248 @ 0xf8 │ │ │ │ - andeq r3, r1, #196, 8 @ 0xc4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 533d0 <__cxa_atexit@plt+0x47608> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 533e0 <__cxa_atexit@plt+0x47618> │ │ │ │ - ldr r3, [pc, #76] @ 533f4 <__cxa_atexit@plt+0x4762c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 533f8 <__cxa_atexit@plt+0x47630> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 533fc <__cxa_atexit@plt+0x47634> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq pc, r5, #68 @ 0x44 │ │ │ │ - andseq pc, r5, #72 @ 0x48 │ │ │ │ - andeq r3, r1, #52, 8 @ 0x34000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 53420 <__cxa_atexit@plt+0x47658> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + @ instruction: 0xfffff61c │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0xfffff974 │ │ │ │ + @ instruction: 0xfffff878 │ │ │ │ + @ instruction: 0xfffff710 │ │ │ │ + andeq r0, r2, #228, 20 @ 0xe4000 │ │ │ │ + andeq r0, r2, #16, 22 @ 0x4000 │ │ │ │ + andseq r9, r6, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 53474 <__cxa_atexit@plt+0x476ac> │ │ │ │ - ldr lr, [pc, #60] @ 5348c <__cxa_atexit@plt+0x476c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ + bcc 49070 <__cxa_atexit@plt+0x3d2a8> │ │ │ │ + ldr r2, [pc, #28] @ 4907c <__cxa_atexit@plt+0x3d2b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 53490 <__cxa_atexit@plt+0x476c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq pc, r5, #196 @ 0xc4 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 534dc <__cxa_atexit@plt+0x47714> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 534f4 <__cxa_atexit@plt+0x4772c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 534f8 <__cxa_atexit@plt+0x47730> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq r9, r6, #108, 12 @ 0x6c00000 │ │ │ │ + andeq r0, r2, #92, 20 @ 0x5c000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 48f14 <__cxa_atexit@plt+0x3d14c> │ │ │ │ + andeq pc, r1, #136, 14 @ 0x2200000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 490fc <__cxa_atexit@plt+0x3d334> │ │ │ │ + ldr r2, [pc, #72] @ 49110 <__cxa_atexit@plt+0x3d348> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 490ec <__cxa_atexit@plt+0x3d324> │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + ldr sl, [r3, #7] │ │ │ │ + ldr r7, [r3, #11] │ │ │ │ + str r7, [r5] │ │ │ │ + b 3ad74 <__cxa_atexit@plt+0x2efac> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 49114 <__cxa_atexit@plt+0x3d34c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff1ec4 │ │ │ │ + andeq pc, r1, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 49178 <__cxa_atexit@plt+0x3d3b0> │ │ │ │ + ldr r3, [pc, #80] @ 49190 <__cxa_atexit@plt+0x3d3c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq pc, r5, #76 @ 0x4c │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r3, r1, #56, 6 @ 0xe0000000 │ │ │ │ + ldr r9, [pc, #76] @ 49194 <__cxa_atexit@plt+0x3d3cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #72] @ 49198 <__cxa_atexit@plt+0x3d3d0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 4919c <__cxa_atexit@plt+0x3d3d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andseq r9, r6, #12, 10 @ 0x3000000 │ │ │ │ + andeq r0, r2, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r0, r2, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 535b8 <__cxa_atexit@plt+0x477f0> │ │ │ │ - ldr r1, [pc, #184] @ 535d8 <__cxa_atexit@plt+0x47810> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 535dc <__cxa_atexit@plt+0x47814> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 535a0 <__cxa_atexit@plt+0x477d8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 535ac <__cxa_atexit@plt+0x477e4> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 535c4 <__cxa_atexit@plt+0x477fc> │ │ │ │ - ldr r5, [pc, #116] @ 535e0 <__cxa_atexit@plt+0x47818> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 535e4 <__cxa_atexit@plt+0x4781c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 535e8 <__cxa_atexit@plt+0x47820> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 491ec <__cxa_atexit@plt+0x3d424> │ │ │ │ + ldr r2, [pc, #52] @ 491f4 <__cxa_atexit@plt+0x3d42c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #48] @ 491f8 <__cxa_atexit@plt+0x3d430> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 491fc <__cxa_atexit@plt+0x3d434> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq lr, r5, #184, 28 @ 0xb80 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq lr, r5, #128, 28 @ 0x800 │ │ │ │ - andseq lr, r5, #124, 28 @ 0x7c0 │ │ │ │ - andeq r3, r1, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq pc, r1, #184 @ 0xb8 │ │ │ │ + andseq r9, r6, #16, 4 │ │ │ │ + andeq r0, r2, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 5364c <__cxa_atexit@plt+0x47884> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 5365c <__cxa_atexit@plt+0x47894> │ │ │ │ - ldr r3, [pc, #76] @ 53670 <__cxa_atexit@plt+0x478a8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 49244 <__cxa_atexit@plt+0x3d47c> │ │ │ │ + ldr r3, [pc, #76] @ 49270 <__cxa_atexit@plt+0x3d4a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 53674 <__cxa_atexit@plt+0x478ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ + ldr r9, [pc, #72] @ 49274 <__cxa_atexit@plt+0x3d4ac> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 53678 <__cxa_atexit@plt+0x478b0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r3, [pc, #60] @ 49278 <__cxa_atexit@plt+0x3d4b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r3, [pc, #24] @ 49264 <__cxa_atexit@plt+0x3d49c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 49268 <__cxa_atexit@plt+0x3d4a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #12] @ 4926c <__cxa_atexit@plt+0x3d4a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq lr, r5, #200, 26 @ 0x3200 │ │ │ │ - andseq lr, r5, #204, 26 @ 0x3300 │ │ │ │ - andeq r3, r1, #184, 2 @ 0x2e │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq pc, r1, #64, 8 @ 0x40000000 │ │ │ │ + andeq pc, r1, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq pc, r1, #64 @ 0x40 │ │ │ │ + andseq r9, r6, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5369c <__cxa_atexit@plt+0x478d4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 492d0 <__cxa_atexit@plt+0x3d508> │ │ │ │ + ldr r3, [pc, #84] @ 492ec <__cxa_atexit@plt+0x3d524> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 492e4 <__cxa_atexit@plt+0x3d51c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 492d0 <__cxa_atexit@plt+0x3d508> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 492f0 <__cxa_atexit@plt+0x3d528> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq r9, r6, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 536f0 <__cxa_atexit@plt+0x47928> │ │ │ │ - ldr lr, [pc, #60] @ 53708 <__cxa_atexit@plt+0x47940> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 49324 <__cxa_atexit@plt+0x3d55c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 49338 <__cxa_atexit@plt+0x3d570> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5370c <__cxa_atexit@plt+0x47944> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r5, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andseq r9, r6, #12, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53758 <__cxa_atexit@plt+0x47990> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 53770 <__cxa_atexit@plt+0x479a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 53774 <__cxa_atexit@plt+0x479ac> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 49390 <__cxa_atexit@plt+0x3d5c8> │ │ │ │ + ldr r3, [pc, #84] @ 493ac <__cxa_atexit@plt+0x3d5e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r5, #208, 26 @ 0x3400 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r3, r1, #188 @ 0xbc │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 537fc <__cxa_atexit@plt+0x47a34> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 53808 <__cxa_atexit@plt+0x47a40> │ │ │ │ - ldr lr, [pc, #108] @ 53818 <__cxa_atexit@plt+0x47a50> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 5381c <__cxa_atexit@plt+0x47a54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 53820 <__cxa_atexit@plt+0x47a58> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 53824 <__cxa_atexit@plt+0x47a5c> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 493a4 <__cxa_atexit@plt+0x3d5dc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 49390 <__cxa_atexit@plt+0x3d5c8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 493b0 <__cxa_atexit@plt+0x3d5e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq lr, r5, #56, 24 @ 0x3800 │ │ │ │ - andseq lr, r5, #152, 24 @ 0x9800 │ │ │ │ - andseq lr, r5, #204, 24 @ 0xcc00 │ │ │ │ - andeq r3, r1, #20 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 538b8 <__cxa_atexit@plt+0x47af0> │ │ │ │ - ldr lr, [pc, #116] @ 538c0 <__cxa_atexit@plt+0x47af8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 538ac <__cxa_atexit@plt+0x47ae4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 538d0 <__cxa_atexit@plt+0x47b08> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq r9, r6, #160 @ 0xa0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 493e4 <__cxa_atexit@plt+0x3d61c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 493f8 <__cxa_atexit@plt+0x3d630> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r2, r1, #124, 30 @ 0x1f0 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 539a0 <__cxa_atexit@plt+0x47bd8> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 5393c <__cxa_atexit@plt+0x47b74> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 53950 <__cxa_atexit@plt+0x47b88> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 539b8 <__cxa_atexit@plt+0x47bf0> │ │ │ │ + andseq r9, r6, #76 @ 0x4c │ │ │ │ + andeq r0, r2, #28, 14 @ 0x700000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 49448 <__cxa_atexit@plt+0x3d680> │ │ │ │ + ldr r2, [pc, #52] @ 49450 <__cxa_atexit@plt+0x3d688> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + ldr r8, [pc, #48] @ 49454 <__cxa_atexit@plt+0x3d68c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 49458 <__cxa_atexit@plt+0x3d690> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 539b0 <__cxa_atexit@plt+0x47be8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 539b4 <__cxa_atexit@plt+0x47bec> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 53a0c <__cxa_atexit@plt+0x47c44> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq lr, r5, #216, 20 @ 0xd8000 │ │ │ │ - andseq lr, r5, #176, 20 @ 0xb0000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r2, r1, #132, 28 @ 0x840 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq lr, r1, #132, 28 @ 0x840 │ │ │ │ + andseq r8, r6, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r2, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 539f0 <__cxa_atexit@plt+0x47c28> │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 494a0 <__cxa_atexit@plt+0x3d6d8> │ │ │ │ + ldr r3, [pc, #76] @ 494cc <__cxa_atexit@plt+0x3d704> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #72] @ 494d0 <__cxa_atexit@plt+0x3d708> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #60] @ 494d4 <__cxa_atexit@plt+0x3d70c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r3, [pc, #24] @ 494c0 <__cxa_atexit@plt+0x3d6f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 494c4 <__cxa_atexit@plt+0x3d6fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 53a0c <__cxa_atexit@plt+0x47c44> │ │ │ │ - andseq lr, r5, #92, 20 @ 0x5c000 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r2, r1, #64, 28 @ 0x400 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + ldr r0, [pc, #12] @ 494c8 <__cxa_atexit@plt+0x3d700> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq pc, r1, #244, 2 @ 0x3d │ │ │ │ + andeq pc, r1, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq lr, r1, #12, 28 @ 0xc0 │ │ │ │ + andseq r9, r6, #28, 2 │ │ │ │ + andeq r0, r2, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 53cc0 <__cxa_atexit@plt+0x47ef8> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r4, [r9, #19] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r4, [r9, #23] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - add r4, r7, sl │ │ │ │ - add fp, r4, r1 │ │ │ │ - sub r4, r0, sl │ │ │ │ - cmp r4, #1 │ │ │ │ - blt 53a9c <__cxa_atexit@plt+0x47cd4> │ │ │ │ - add r3, r7, r1 │ │ │ │ - add ip, r3, sl │ │ │ │ - mov r3, #0 │ │ │ │ - ldrb lr, [ip, r3] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 53b20 <__cxa_atexit@plt+0x47d58> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 53b7c <__cxa_atexit@plt+0x47db4> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 53bd8 <__cxa_atexit@plt+0x47e10> │ │ │ │ - sxtb r2, lr │ │ │ │ - cmn r2, #1 │ │ │ │ - ble 53c34 <__cxa_atexit@plt+0x47e6c> │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 53a68 <__cxa_atexit@plt+0x47ca0> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 53cd8 <__cxa_atexit@plt+0x47f10> │ │ │ │ - ldr lr, [pc, #584] @ 53d38 <__cxa_atexit@plt+0x47f70> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - b 53cb4 <__cxa_atexit@plt+0x47eec> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 53c84 <__cxa_atexit@plt+0x47ebc> │ │ │ │ - ldr r7, [pc, #440] @ 53d30 <__cxa_atexit@plt+0x47f68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 53d08 <__cxa_atexit@plt+0x47f40> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 53c84 <__cxa_atexit@plt+0x47ebc> │ │ │ │ - ldr r7, [pc, #352] @ 53d34 <__cxa_atexit@plt+0x47f6c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 49518 <__cxa_atexit@plt+0x3d750> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4953c <__cxa_atexit@plt+0x3d774> │ │ │ │ + ldr r7, [pc, #76] @ 49550 <__cxa_atexit@plt+0x3d788> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 53d08 <__cxa_atexit@plt+0x47f40> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 53c84 <__cxa_atexit@plt+0x47ebc> │ │ │ │ - ldr r7, [pc, #248] @ 53d28 <__cxa_atexit@plt+0x47f60> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 49530 <__cxa_atexit@plt+0x3d768> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 49558 <__cxa_atexit@plt+0x3d790> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 53d08 <__cxa_atexit@plt+0x47f40> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 53d00 <__cxa_atexit@plt+0x47f38> │ │ │ │ - ldr lr, [pc, #152] @ 53d24 <__cxa_atexit@plt+0x47f5c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 53f9c <__cxa_atexit@plt+0x481d4> │ │ │ │ - ldr r7, [pc, #120] @ 53d40 <__cxa_atexit@plt+0x47f78> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4955c <__cxa_atexit@plt+0x3d794> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 49554 <__cxa_atexit@plt+0x3d78c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 53d3c <__cxa_atexit@plt+0x47f74> │ │ │ │ + @ instruction: 0xfffebf04 │ │ │ │ + andeq pc, r1, #136 @ 0x88 │ │ │ │ + andeq r0, r2, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r2, #96, 10 @ 0x18000000 │ │ │ │ + andeq r0, r2, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 495a0 <__cxa_atexit@plt+0x3d7d8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 495c4 <__cxa_atexit@plt+0x3d7fc> │ │ │ │ + ldr r7, [pc, #76] @ 495d8 <__cxa_atexit@plt+0x3d810> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #36] @ 53d2c <__cxa_atexit@plt+0x47f64> │ │ │ │ + tst r8, #3 │ │ │ │ + beq 495b8 <__cxa_atexit@plt+0x3d7f0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 495e0 <__cxa_atexit@plt+0x3d818> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq lr, r5, #136, 16 @ 0x880000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andseq lr, r5, #36, 20 @ 0x24000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r3, r1, #92, 8 @ 0x5c000000 │ │ │ │ - andeq r2, r1, #252, 20 @ 0xfc000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53d9c <__cxa_atexit@plt+0x47fd4> │ │ │ │ - ldr lr, [pc, #72] @ 53db4 <__cxa_atexit@plt+0x47fec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 53f9c <__cxa_atexit@plt+0x481d4> │ │ │ │ - ldr r3, [pc, #20] @ 53db8 <__cxa_atexit@plt+0x47ff0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r5, #168, 14 @ 0x2a00000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r2, r1, #132, 20 @ 0x84000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53e14 <__cxa_atexit@plt+0x4804c> │ │ │ │ - ldr lr, [pc, #68] @ 53e2c <__cxa_atexit@plt+0x48064> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 53f9c <__cxa_atexit@plt+0x481d4> │ │ │ │ - ldr r3, [pc, #20] @ 53e30 <__cxa_atexit@plt+0x48068> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq lr, r5, #44, 14 @ 0xb00000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r2, r1, #12, 20 @ 0xc000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53e8c <__cxa_atexit@plt+0x480c4> │ │ │ │ - ldr lr, [pc, #68] @ 53ea4 <__cxa_atexit@plt+0x480dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ + ldr r0, [pc, #48] @ 495e4 <__cxa_atexit@plt+0x3d81c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 495dc <__cxa_atexit@plt+0x3d814> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 53f9c <__cxa_atexit@plt+0x481d4> │ │ │ │ - ldr r3, [pc, #20] @ 53ea8 <__cxa_atexit@plt+0x480e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffebe7c │ │ │ │ + andeq pc, r1, #0 │ │ │ │ + andeq r0, r2, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r0, r2, #216, 8 @ 0xd8000000 │ │ │ │ + andeq r0, r2, #76, 10 @ 0x13000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 49674 <__cxa_atexit@plt+0x3d8ac> │ │ │ │ + ldr r3, [pc, #120] @ 49684 <__cxa_atexit@plt+0x3d8bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq lr, r5, #180, 12 @ 0xb400000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r2, r1, #148, 18 @ 0x250000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 49650 <__cxa_atexit@plt+0x3d888> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 49660 <__cxa_atexit@plt+0x3d898> │ │ │ │ + ldr r7, [pc, #92] @ 49688 <__cxa_atexit@plt+0x3d8c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #88] @ 4968c <__cxa_atexit@plt+0x3d8c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 49694 <__cxa_atexit@plt+0x3d8cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 49690 <__cxa_atexit@plt+0x3d8c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq lr, r1, #116, 24 @ 0x7400 │ │ │ │ + andeq r0, r2, #212, 8 @ 0xd4000000 │ │ │ │ + andeq r0, r2, #152, 8 @ 0x98000000 │ │ │ │ + andeq r0, r2, #160, 8 @ 0xa0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53f04 <__cxa_atexit@plt+0x4813c> │ │ │ │ - ldr lr, [pc, #68] @ 53f1c <__cxa_atexit@plt+0x48154> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 53f9c <__cxa_atexit@plt+0x481d4> │ │ │ │ - ldr r3, [pc, #20] @ 53f20 <__cxa_atexit@plt+0x48158> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 496d4 <__cxa_atexit@plt+0x3d90c> │ │ │ │ + ldr r3, [pc, #52] @ 496ec <__cxa_atexit@plt+0x3d924> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq lr, r5, #60, 12 @ 0x3c00000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r2, r1, #28, 18 @ 0x70000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r9, [pc, #40] @ 496f0 <__cxa_atexit@plt+0x3d928> │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 496e8 <__cxa_atexit@plt+0x3d920> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq lr, r1, #224, 22 @ 0x38000 │ │ │ │ + andeq r0, r2, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53f7c <__cxa_atexit@plt+0x481b4> │ │ │ │ - ldr lr, [pc, #68] @ 53f94 <__cxa_atexit@plt+0x481cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 53f9c <__cxa_atexit@plt+0x481d4> │ │ │ │ - ldr r3, [pc, #20] @ 53f98 <__cxa_atexit@plt+0x481d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq lr, r5, #196, 10 @ 0x31000000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 5401c <__cxa_atexit@plt+0x48254> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 49758 <__cxa_atexit@plt+0x3d990> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 54048 <__cxa_atexit@plt+0x48280> │ │ │ │ - ldr lr, [pc, #144] @ 5406c <__cxa_atexit@plt+0x482a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 54070 <__cxa_atexit@plt+0x482a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 49770 <__cxa_atexit@plt+0x3d9a8> │ │ │ │ + ldr r7, [pc, #96] @ 49788 <__cxa_atexit@plt+0x3d9c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #84] @ 4978c <__cxa_atexit@plt+0x3d9c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 54064 <__cxa_atexit@plt+0x4829c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 54040 <__cxa_atexit@plt+0x48278> │ │ │ │ - b 54080 <__cxa_atexit@plt+0x482b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 54068 <__cxa_atexit@plt+0x482a0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #32] @ 49780 <__cxa_atexit@plt+0x3d9b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #28] @ 49784 <__cxa_atexit@plt+0x3d9bc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff2ac │ │ │ │ - andseq lr, r5, #112, 8 @ 0x70000000 │ │ │ │ - andeq r2, r1, #204, 14 @ 0x3300000 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq lr, r1, #24, 22 @ 0x6000 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + andseq r8, r6, #224, 26 @ 0x3800 │ │ │ │ + andeq r0, r2, #152, 6 @ 0x60000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 54150 <__cxa_atexit@plt+0x48388> │ │ │ │ + bne 497f4 <__cxa_atexit@plt+0x3da2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 541a4 <__cxa_atexit@plt+0x483dc> │ │ │ │ - ldr r8, [pc, #312] @ 541dc <__cxa_atexit@plt+0x48414> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 541e0 <__cxa_atexit@plt+0x48418> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 541e4 <__cxa_atexit@plt+0x4841c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 541e8 <__cxa_atexit@plt+0x48420> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ + bcc 49808 <__cxa_atexit@plt+0x3da40> │ │ │ │ + ldr r7, [pc, #92] @ 4981c <__cxa_atexit@plt+0x3da54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 49820 <__cxa_atexit@plt+0x3da58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 541b4 <__cxa_atexit@plt+0x483ec> │ │ │ │ - ldr r2, [pc, #108] @ 541d4 <__cxa_atexit@plt+0x4840c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 541d8 <__cxa_atexit@plt+0x48410> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ + ldr r7, [pc, #28] @ 49818 <__cxa_atexit@plt+0x3da50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 541d0 <__cxa_atexit@plt+0x48408> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff120 │ │ │ │ - andseq lr, r5, #244, 4 @ 0x4000000f │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - andseq lr, r5, #40, 6 @ 0xa0000000 │ │ │ │ - andseq lr, r5, #0, 8 │ │ │ │ - andeq r2, r1, #72, 12 @ 0x4800000 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r2, #4, 6 @ 0x10000000 │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + andseq r8, r6, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 49870 <__cxa_atexit@plt+0x3daa8> │ │ │ │ + ldr r2, [pc, #80] @ 49890 <__cxa_atexit@plt+0x3dac8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 49878 <__cxa_atexit@plt+0x3dab0> │ │ │ │ + ldr r3, [pc, #60] @ 49898 <__cxa_atexit@plt+0x3dad0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 4989c <__cxa_atexit@plt+0x3dad4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 49894 <__cxa_atexit@plt+0x3dacc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r6, #168, 22 @ 0x2a000 │ │ │ │ + andeq lr, r1, #204, 18 @ 0x330000 │ │ │ │ + @ instruction: 0xfffeb8f8 │ │ │ │ + andeq lr, r1, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 498f8 <__cxa_atexit@plt+0x3db30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5424c <__cxa_atexit@plt+0x48484> │ │ │ │ - ldr r2, [pc, #80] @ 54264 <__cxa_atexit@plt+0x4849c> │ │ │ │ + bcc 49904 <__cxa_atexit@plt+0x3db3c> │ │ │ │ + ldr r1, [pc, #68] @ 49914 <__cxa_atexit@plt+0x3db4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #64] @ 49918 <__cxa_atexit@plt+0x3db50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andseq r8, r6, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r2, #48, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 499c4 <__cxa_atexit@plt+0x3dbfc> │ │ │ │ + ldr r2, [pc, #160] @ 499e0 <__cxa_atexit@plt+0x3dc18> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 54268 <__cxa_atexit@plt+0x484a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 5426c <__cxa_atexit@plt+0x484a4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 499a4 <__cxa_atexit@plt+0x3dbdc> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 499b0 <__cxa_atexit@plt+0x3dbe8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 499cc <__cxa_atexit@plt+0x3dc04> │ │ │ │ + ldr r3, [pc, #112] @ 499ec <__cxa_atexit@plt+0x3dc24> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff074 │ │ │ │ - andseq lr, r5, #72, 4 @ 0x80000004 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 54a04 <__cxa_atexit@plt+0x48c3c> │ │ │ │ - andeq r2, r1, #188, 10 @ 0x2f000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 54334 <__cxa_atexit@plt+0x4856c> │ │ │ │ - ldr r1, [pc, #184] @ 54354 <__cxa_atexit@plt+0x4858c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 54358 <__cxa_atexit@plt+0x48590> │ │ │ │ + ldr r1, [pc, #108] @ 499f0 <__cxa_atexit@plt+0x3dc28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 5431c <__cxa_atexit@plt+0x48554> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 54328 <__cxa_atexit@plt+0x48560> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 54340 <__cxa_atexit@plt+0x48578> │ │ │ │ - ldr r5, [pc, #116] @ 5435c <__cxa_atexit@plt+0x48594> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 54360 <__cxa_atexit@plt+0x48598> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 54364 <__cxa_atexit@plt+0x4859c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + sub r8, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #44] @ 499e4 <__cxa_atexit@plt+0x3dc1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #40] @ 499e8 <__cxa_atexit@plt+0x3dc20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq lr, r5, #60, 2 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq lr, r1, #164, 16 @ 0xa40000 │ │ │ │ + andeq lr, r1, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq lr, r5, #4, 2 │ │ │ │ - andseq lr, r5, #0, 2 │ │ │ │ - andeq r2, r1, #204, 8 @ 0xcc000000 │ │ │ │ + andseq r8, r6, #192, 24 @ 0xc000 │ │ │ │ + andeq r0, r2, #92, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 543c8 <__cxa_atexit@plt+0x48600> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 543d8 <__cxa_atexit@plt+0x48610> │ │ │ │ - ldr r3, [pc, #76] @ 543ec <__cxa_atexit@plt+0x48624> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 543f0 <__cxa_atexit@plt+0x48628> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 49a54 <__cxa_atexit@plt+0x3dc8c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 49a6c <__cxa_atexit@plt+0x3dca4> │ │ │ │ + ldr r2, [pc, #88] @ 49a84 <__cxa_atexit@plt+0x3dcbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 49a88 <__cxa_atexit@plt+0x3dcc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r8, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #32] @ 49a7c <__cxa_atexit@plt+0x3dcb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 49a80 <__cxa_atexit@plt+0x3dcb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 543f4 <__cxa_atexit@plt+0x4862c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq lr, r5, #76 @ 0x4c │ │ │ │ - andseq lr, r5, #80 @ 0x50 │ │ │ │ - andeq r2, r1, #60, 8 @ 0x3c000000 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq lr, r1, #0, 16 │ │ │ │ + andeq lr, r1, #244, 14 @ 0x3d00000 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq r8, r6, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r2, #188 @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 54418 <__cxa_atexit@plt+0x48650> │ │ │ │ + add r2, r5, #4 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 49b0c <__cxa_atexit@plt+0x3dd44> │ │ │ │ + ldr r1, [pc, #120] @ 49b28 <__cxa_atexit@plt+0x3dd60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 49aec <__cxa_atexit@plt+0x3dd24> │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 49af4 <__cxa_atexit@plt+0x3dd2c> │ │ │ │ + ldr r2, [pc, #96] @ 49b2c <__cxa_atexit@plt+0x3dd64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #84] @ 49b30 <__cxa_atexit@plt+0x3dd68> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 49b38 <__cxa_atexit@plt+0x3dd70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 49b34 <__cxa_atexit@plt+0x3dd6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5446c <__cxa_atexit@plt+0x486a4> │ │ │ │ - ldr lr, [pc, #60] @ 54484 <__cxa_atexit@plt+0x486bc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 54488 <__cxa_atexit@plt+0x486c0> │ │ │ │ + @ instruction: 0xfffffbf0 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + andeq lr, r1, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r2, #60 @ 0x3c │ │ │ │ + andeq r0, r2, #4 │ │ │ │ + andeq r0, r2, #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 49bf0 <__cxa_atexit@plt+0x3de28> │ │ │ │ + ldr r3, [pc, #184] @ 49c18 <__cxa_atexit@plt+0x3de50> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r5, #204 @ 0xcc │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 49bcc <__cxa_atexit@plt+0x3de04> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 49bdc <__cxa_atexit@plt+0x3de14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 544d4 <__cxa_atexit@plt+0x4870c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 49c00 <__cxa_atexit@plt+0x3de38> │ │ │ │ + ldr r7, [pc, #144] @ 49c28 <__cxa_atexit@plt+0x3de60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #140] @ 49c2c <__cxa_atexit@plt+0x3de64> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 544ec <__cxa_atexit@plt+0x48724> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r8, #1] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 49c20 <__cxa_atexit@plt+0x3de58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #56] @ 49c24 <__cxa_atexit@plt+0x3de5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 544f0 <__cxa_atexit@plt+0x48728> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r5, #84 @ 0x54 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r2, r1, #64, 6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 49c1c <__cxa_atexit@plt+0x3de54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq pc, r1, #112, 30 @ 0x1c0 │ │ │ │ + andeq lr, r1, #120, 12 @ 0x7800000 │ │ │ │ + andeq lr, r1, #112, 12 @ 0x7000000 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + andeq pc, r1, #32, 30 @ 0x80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 49c9c <__cxa_atexit@plt+0x3ded4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 49cb4 <__cxa_atexit@plt+0x3deec> │ │ │ │ + ldr r2, [pc, #100] @ 49ccc <__cxa_atexit@plt+0x3df04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ 49cd0 <__cxa_atexit@plt+0x3df08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 49cc4 <__cxa_atexit@plt+0x3defc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 49cc8 <__cxa_atexit@plt+0x3df00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq lr, r1, #184, 10 @ 0x2e000000 │ │ │ │ + andeq lr, r1, #172, 10 @ 0x2b000000 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + andeq lr, r1, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 545b0 <__cxa_atexit@plt+0x487e8> │ │ │ │ - ldr r1, [pc, #184] @ 545d0 <__cxa_atexit@plt+0x48808> │ │ │ │ + bhi 49d64 <__cxa_atexit@plt+0x3df9c> │ │ │ │ + ldr r1, [pc, #120] @ 49d70 <__cxa_atexit@plt+0x3dfa8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 545d4 <__cxa_atexit@plt+0x4880c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 54598 <__cxa_atexit@plt+0x487d0> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 545a4 <__cxa_atexit@plt+0x487dc> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 545bc <__cxa_atexit@plt+0x487f4> │ │ │ │ - ldr r5, [pc, #116] @ 545d8 <__cxa_atexit@plt+0x48810> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 545dc <__cxa_atexit@plt+0x48814> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 545e0 <__cxa_atexit@plt+0x48818> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 49d74 <__cxa_atexit@plt+0x3dfac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 49d44 <__cxa_atexit@plt+0x3df7c> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 49d50 <__cxa_atexit@plt+0x3df88> │ │ │ │ + ldr r3, [pc, #80] @ 49d78 <__cxa_atexit@plt+0x3dfb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 49d7c <__cxa_atexit@plt+0x3dfb4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 49d80 <__cxa_atexit@plt+0x3dfb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq sp, r5, #192, 28 @ 0xc00 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq sp, r5, #136, 28 @ 0x880 │ │ │ │ - andseq sp, r5, #132, 28 @ 0x840 │ │ │ │ - andeq r2, r1, #80, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r8, r6, #220, 12 @ 0xdc00000 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq lr, r1, #80, 12 @ 0x5000000 │ │ │ │ + andseq r8, r6, #168, 12 @ 0xa800000 │ │ │ │ + andeq lr, r1, #244, 10 @ 0x3d000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 54644 <__cxa_atexit@plt+0x4887c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 54654 <__cxa_atexit@plt+0x4888c> │ │ │ │ - ldr r3, [pc, #76] @ 54668 <__cxa_atexit@plt+0x488a0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 49dc0 <__cxa_atexit@plt+0x3dff8> │ │ │ │ + ldr r3, [pc, #52] @ 49dd8 <__cxa_atexit@plt+0x3e010> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 5466c <__cxa_atexit@plt+0x488a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 54670 <__cxa_atexit@plt+0x488a8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #40] @ 49ddc <__cxa_atexit@plt+0x3e014> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 49dd4 <__cxa_atexit@plt+0x3e00c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andseq r8, r6, #56, 12 @ 0x3800000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq lr, r1, #204, 10 @ 0x33000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 49e08 <__cxa_atexit@plt+0x3e040> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 49e1c <__cxa_atexit@plt+0x3e054> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r6, #240, 10 @ 0x3c000000 │ │ │ │ + andeq pc, r1, #148, 24 @ 0x9400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 49e74 <__cxa_atexit@plt+0x3e0ac> │ │ │ │ + ldr r2, [pc, #60] @ 49e7c <__cxa_atexit@plt+0x3e0b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 49e80 <__cxa_atexit@plt+0x3e0b8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 49e84 <__cxa_atexit@plt+0x3e0bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 49e88 <__cxa_atexit@plt+0x3e0c0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq sp, r5, #208, 26 @ 0x3400 │ │ │ │ - andseq sp, r5, #212, 26 @ 0x3500 │ │ │ │ - andeq r2, r1, #192, 2 @ 0x30 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq lr, r1, #16, 10 @ 0x4000000 │ │ │ │ + andseq r8, r6, #148, 10 @ 0x25000000 │ │ │ │ + andseq r8, r6, #76, 14 @ 0x1300000 │ │ │ │ + andeq lr, r1, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 54694 <__cxa_atexit@plt+0x488cc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 49ed8 <__cxa_atexit@plt+0x3e110> │ │ │ │ + ldr r3, [pc, #72] @ 49ef4 <__cxa_atexit@plt+0x3e12c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 49eec <__cxa_atexit@plt+0x3e124> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 49ed8 <__cxa_atexit@plt+0x3e110> │ │ │ │ + ldr r9, [pc, #48] @ 49efc <__cxa_atexit@plt+0x3e134> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #24] @ 49ef8 <__cxa_atexit@plt+0x3e130> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r8, r6, #52, 10 @ 0xd000000 │ │ │ │ + andeq lr, r1, #240, 4 │ │ │ │ + andeq lr, r1, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 546e8 <__cxa_atexit@plt+0x48920> │ │ │ │ - ldr lr, [pc, #60] @ 54700 <__cxa_atexit@plt+0x48938> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 49f2c <__cxa_atexit@plt+0x3e164> │ │ │ │ + ldr r9, [pc, #36] @ 49f44 <__cxa_atexit@plt+0x3e17c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 49f40 <__cxa_atexit@plt+0x3e178> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 54704 <__cxa_atexit@plt+0x4893c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r5, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 54750 <__cxa_atexit@plt+0x48988> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 54768 <__cxa_atexit@plt+0x489a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 5476c <__cxa_atexit@plt+0x489a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r5, #216, 26 @ 0x3600 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r2, r1, #196 @ 0xc4 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ + andseq r8, r6, #224, 8 @ 0xe0000000 │ │ │ │ + andeq lr, r1, #156, 4 @ 0xc0000009 │ │ │ │ + andeq pc, r1, #92, 22 @ 0x17000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 547f4 <__cxa_atexit@plt+0x48a2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 54800 <__cxa_atexit@plt+0x48a38> │ │ │ │ - ldr lr, [pc, #108] @ 54810 <__cxa_atexit@plt+0x48a48> │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi 49f9c <__cxa_atexit@plt+0x3e1d4> │ │ │ │ + ldr r2, [pc, #60] @ 49fa4 <__cxa_atexit@plt+0x3e1dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 49fa8 <__cxa_atexit@plt+0x3e1e0> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 54814 <__cxa_atexit@plt+0x48a4c> │ │ │ │ + ldr r1, [pc, #48] @ 49fac <__cxa_atexit@plt+0x3e1e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 54818 <__cxa_atexit@plt+0x48a50> │ │ │ │ + ldr r5, [pc, #32] @ 49fb0 <__cxa_atexit@plt+0x3e1e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 5481c <__cxa_atexit@plt+0x48a54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq sp, r5, #64, 24 @ 0x4000 │ │ │ │ - andseq sp, r5, #160, 24 @ 0xa000 │ │ │ │ - andseq sp, r5, #212, 24 @ 0xd400 │ │ │ │ - andeq r2, r1, #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 548b0 <__cxa_atexit@plt+0x48ae8> │ │ │ │ - ldr lr, [pc, #116] @ 548b8 <__cxa_atexit@plt+0x48af0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq lr, r1, #252, 6 @ 0xf0000003 │ │ │ │ + andseq r8, r6, #108, 8 @ 0x6c000000 │ │ │ │ + andseq r8, r6, #36, 12 @ 0x2400000 │ │ │ │ + andeq pc, r1, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 49ff4 <__cxa_atexit@plt+0x3e22c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4a018 <__cxa_atexit@plt+0x3e250> │ │ │ │ + ldr r7, [pc, #76] @ 4a02c <__cxa_atexit@plt+0x3e264> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 548a4 <__cxa_atexit@plt+0x48adc> │ │ │ │ + beq 4a00c <__cxa_atexit@plt+0x3e244> │ │ │ │ mov r7, r8 │ │ │ │ - b 548c8 <__cxa_atexit@plt+0x48b00> │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 4a034 <__cxa_atexit@plt+0x3e26c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4a038 <__cxa_atexit@plt+0x3e270> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4a030 <__cxa_atexit@plt+0x3e268> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r1, r1, #132, 30 @ 0x210 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 54998 <__cxa_atexit@plt+0x48bd0> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 54934 <__cxa_atexit@plt+0x48b6c> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 54948 <__cxa_atexit@plt+0x48b80> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 549b0 <__cxa_atexit@plt+0x48be8> │ │ │ │ + @ instruction: 0xfffeb428 │ │ │ │ + andeq lr, r1, #172, 10 @ 0x2b000000 │ │ │ │ + andeq pc, r1, #144, 20 @ 0x90000 │ │ │ │ + andeq pc, r1, #132, 20 @ 0x84000 │ │ │ │ + andeq lr, r1, #0, 6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4a090 <__cxa_atexit@plt+0x3e2c8> │ │ │ │ + ldr r2, [pc, #60] @ 4a098 <__cxa_atexit@plt+0x3e2d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + ldr r9, [pc, #56] @ 4a09c <__cxa_atexit@plt+0x3e2d4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4a0a0 <__cxa_atexit@plt+0x3e2d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4a0a4 <__cxa_atexit@plt+0x3e2dc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq lr, r1, #224, 4 │ │ │ │ + andseq r8, r6, #120, 6 @ 0xe0000001 │ │ │ │ + andseq r8, r6, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4a0d0 <__cxa_atexit@plt+0x3e308> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 549a8 <__cxa_atexit@plt+0x48be0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 549ac <__cxa_atexit@plt+0x48be4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 54a04 <__cxa_atexit@plt+0x48c3c> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sp, r5, #224, 20 @ 0xe0000 │ │ │ │ - andseq sp, r5, #184, 20 @ 0xb8000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r1, r1, #140, 28 @ 0x8c0 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 549e8 <__cxa_atexit@plt+0x48c20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 54a04 <__cxa_atexit@plt+0x48c3c> │ │ │ │ - andseq sp, r5, #100, 20 @ 0x64000 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r1, r1, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 54b8c <__cxa_atexit@plt+0x48dc4> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r2, [r9, #19] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r9, #23] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, lr, sl │ │ │ │ - add fp, r2, r1 │ │ │ │ - sub r3, r0, sl │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 54a7c <__cxa_atexit@plt+0x48cb4> │ │ │ │ - add r2, lr, r1 │ │ │ │ - add r4, r2, sl │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb ip, [r4, r2] │ │ │ │ - sub r7, ip, #48 @ 0x30 │ │ │ │ - cmp r7, #10 │ │ │ │ - bcs 54b00 <__cxa_atexit@plt+0x48d38> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 54a60 <__cxa_atexit@plt+0x48c98> │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 54ba4 <__cxa_atexit@plt+0x48ddc> │ │ │ │ - ldr lr, [pc, #296] @ 54bf8 <__cxa_atexit@plt+0x48e30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r2 │ │ │ │ - b 54b80 <__cxa_atexit@plt+0x48db8> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r8, r1 │ │ │ │ - bcc 54bcc <__cxa_atexit@plt+0x48e04> │ │ │ │ - ldr lr, [pc, #152] @ 54bf0 <__cxa_atexit@plt+0x48e28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 54cf4 <__cxa_atexit@plt+0x48f2c> │ │ │ │ - ldr r7, [pc, #108] @ 54c00 <__cxa_atexit@plt+0x48e38> │ │ │ │ + ldr r7, [pc, #12] @ 4a0e4 <__cxa_atexit@plt+0x3e31c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 54bfc <__cxa_atexit@plt+0x48e34> │ │ │ │ + andeq pc, r1, #204, 8 @ 0xcc000000 │ │ │ │ + andeq pc, r1, #116, 20 @ 0x74000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 49b4c <__cxa_atexit@plt+0x3dd84> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 4a188 <__cxa_atexit@plt+0x3e3c0> │ │ │ │ + ldr r7, [pc, #116] @ 4a1a0 <__cxa_atexit@plt+0x3e3d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #32] @ 54bf4 <__cxa_atexit@plt+0x48e2c> │ │ │ │ + ldr r3, [pc, #112] @ 4a1a4 <__cxa_atexit@plt+0x3e3dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #108] @ 4a1a8 <__cxa_atexit@plt+0x3e3e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #104] @ 4a1ac <__cxa_atexit@plt+0x3e3e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #100] @ 4a1b0 <__cxa_atexit@plt+0x3e3e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r7, r9 │ │ │ │ + str r2, [r7, #36]! @ 0x24 │ │ │ │ + str r9, [r9, #44] @ 0x2c │ │ │ │ + str r3, [r9, #48] @ 0x30 │ │ │ │ + str r7, [r9, #52] @ 0x34 │ │ │ │ + str r9, [r9, #32] │ │ │ │ + str r9, [r9, #20] │ │ │ │ + mov r8, r9 │ │ │ │ + str r1, [r8, #24]! │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 4a1b4 <__cxa_atexit@plt+0x3e3ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r5, #188, 18 @ 0x2f0000 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq sp, r5, #68, 20 @ 0x44000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r2, r1, #152, 10 @ 0x26000000 │ │ │ │ - andeq r1, r1, #60, 24 @ 0x3c00 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbb0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + andeq pc, r1, #224, 18 @ 0x380000 │ │ │ │ + andeq lr, r1, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4a1f8 <__cxa_atexit@plt+0x3e430> │ │ │ │ + ldr r2, [pc, #40] @ 4a200 <__cxa_atexit@plt+0x3e438> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [pc, #28] @ 4a204 <__cxa_atexit@plt+0x3e43c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq lr, r1, #232 @ 0xe8 │ │ │ │ + andeq lr, r1, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 54c5c <__cxa_atexit@plt+0x48e94> │ │ │ │ - ldr lr, [pc, #72] @ 54c74 <__cxa_atexit@plt+0x48eac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 54cf4 <__cxa_atexit@plt+0x48f2c> │ │ │ │ - ldr r3, [pc, #20] @ 54c78 <__cxa_atexit@plt+0x48eb0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4a24c <__cxa_atexit@plt+0x3e484> │ │ │ │ + ldr r3, [pc, #76] @ 4a278 <__cxa_atexit@plt+0x3e4b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [pc, #72] @ 4a27c <__cxa_atexit@plt+0x3e4b4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r5, #232, 16 @ 0xe80000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r1, r1, #196, 22 @ 0x31000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 54cd4 <__cxa_atexit@plt+0x48f0c> │ │ │ │ - ldr lr, [pc, #68] @ 54cec <__cxa_atexit@plt+0x48f24> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 54cf4 <__cxa_atexit@plt+0x48f2c> │ │ │ │ - ldr r3, [pc, #20] @ 54cf0 <__cxa_atexit@plt+0x48f28> │ │ │ │ + ldr r3, [pc, #60] @ 4a280 <__cxa_atexit@plt+0x3e4b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r3, [pc, #24] @ 4a26c <__cxa_atexit@plt+0x3e4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r5, #108, 16 @ 0x6c0000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 54d74 <__cxa_atexit@plt+0x48fac> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 54da0 <__cxa_atexit@plt+0x48fd8> │ │ │ │ - ldr lr, [pc, #144] @ 54dc4 <__cxa_atexit@plt+0x48ffc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 54dc8 <__cxa_atexit@plt+0x49000> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 54dbc <__cxa_atexit@plt+0x48ff4> │ │ │ │ + ldr r7, [pc, #20] @ 4a270 <__cxa_atexit@plt+0x3e4a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 54d98 <__cxa_atexit@plt+0x48fd0> │ │ │ │ - b 54dd8 <__cxa_atexit@plt+0x49010> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #12] @ 4a274 <__cxa_atexit@plt+0x3e4ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq lr, r1, #120, 6 @ 0xe0000001 │ │ │ │ + andeq lr, r1, #108, 6 @ 0xb0000001 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq lr, r1, #136 @ 0x88 │ │ │ │ + andseq r8, r6, #112, 6 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4a2ac <__cxa_atexit@plt+0x3e4e4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 54dc0 <__cxa_atexit@plt+0x48ff8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff54c │ │ │ │ - andseq sp, r5, #24, 14 @ 0x600000 │ │ │ │ - andeq r1, r1, #116, 20 @ 0x74000 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 4a2c0 <__cxa_atexit@plt+0x3e4f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq pc, r1, #240, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 54ea8 <__cxa_atexit@plt+0x490e0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 54efc <__cxa_atexit@plt+0x49134> │ │ │ │ - ldr r8, [pc, #312] @ 54f34 <__cxa_atexit@plt+0x4916c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 54f38 <__cxa_atexit@plt+0x49170> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 54f3c <__cxa_atexit@plt+0x49174> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 54f40 <__cxa_atexit@plt+0x49178> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ + bne 4a2ec <__cxa_atexit@plt+0x3e524> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 54f0c <__cxa_atexit@plt+0x49144> │ │ │ │ - ldr r2, [pc, #108] @ 54f2c <__cxa_atexit@plt+0x49164> │ │ │ │ + ldr r7, [pc, #12] @ 4a300 <__cxa_atexit@plt+0x3e538> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq pc, r1, #176, 4 │ │ │ │ + andeq pc, r1, #128, 16 @ 0x800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 4a400 <__cxa_atexit@plt+0x3e638> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 4a408 <__cxa_atexit@plt+0x3e640> │ │ │ │ + ldr r3, [pc, #284] @ 4a450 <__cxa_atexit@plt+0x3e688> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #276] @ 4a454 <__cxa_atexit@plt+0x3e68c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r2, [pc, #260] @ 4a458 <__cxa_atexit@plt+0x3e690> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 54f30 <__cxa_atexit@plt+0x49168> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 54f28 <__cxa_atexit@plt+0x49160> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff3c0 │ │ │ │ - andseq sp, r5, #156, 10 @ 0x27000000 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq sp, r5, #208, 10 @ 0x34000000 │ │ │ │ - andseq sp, r5, #168, 12 @ 0xa800000 │ │ │ │ - andeq r1, r1, #240, 16 @ 0xf00000 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 54fa4 <__cxa_atexit@plt+0x491dc> │ │ │ │ - ldr r2, [pc, #80] @ 54fbc <__cxa_atexit@plt+0x491f4> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r8, r6 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + add r3, r8, #68 @ 0x44 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 4a41c <__cxa_atexit@plt+0x3e654> │ │ │ │ + ldr r1, [pc, #224] @ 4a45c <__cxa_atexit@plt+0x3e694> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #220] @ 4a460 <__cxa_atexit@plt+0x3e698> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 54fc0 <__cxa_atexit@plt+0x491f8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 54fc4 <__cxa_atexit@plt+0x491fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff314 │ │ │ │ - andseq sp, r5, #240, 8 @ 0xf0000000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r1, r1, #248, 12 @ 0xf800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5504c <__cxa_atexit@plt+0x49284> │ │ │ │ - ldr r2, [pc, #152] @ 55080 <__cxa_atexit@plt+0x492b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 55054 <__cxa_atexit@plt+0x4928c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 5505c <__cxa_atexit@plt+0x49294> │ │ │ │ - ldr r7, [pc, #116] @ 55088 <__cxa_atexit@plt+0x492c0> │ │ │ │ + ldr r7, [pc, #216] @ 4a464 <__cxa_atexit@plt+0x3e69c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 5508c <__cxa_atexit@plt+0x492c4> │ │ │ │ + ldr sl, [pc, #212] @ 4a468 <__cxa_atexit@plt+0x3e6a0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #208] @ 4a46c <__cxa_atexit@plt+0x3e6a4> │ │ │ │ + add ip, pc, ip │ │ │ │ + mov r9, r6 │ │ │ │ + str r1, [r9, #20]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r1, r9 │ │ │ │ + str r7, [r1, #36]! @ 0x24 │ │ │ │ + str r9, [r9, #44] @ 0x2c │ │ │ │ + str r2, [r9, #48] @ 0x30 │ │ │ │ + str r1, [r9, #52] @ 0x34 │ │ │ │ + str r9, [r9, #32] │ │ │ │ + str r9, [r9, #20] │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r8, #24]! │ │ │ │ + add r1, r9, #68 @ 0x44 │ │ │ │ + str ip, [r9, #12]! │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 4a43c <__cxa_atexit@plt+0x3e674> │ │ │ │ + ldr r3, [pc, #140] @ 4a474 <__cxa_atexit@plt+0x3e6ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r7, [pc, #84] @ 55090 <__cxa_atexit@plt+0x492c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + add lr, r6, #76 @ 0x4c │ │ │ │ + stm lr, {r3, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r1, #11 │ │ │ │ mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 4a410 <__cxa_atexit@plt+0x3e648> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r1, r6 │ │ │ │ - b 55064 <__cxa_atexit@plt+0x4929c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 55084 <__cxa_atexit@plt+0x492bc> │ │ │ │ + ldr r7, [pc, #76] @ 4a470 <__cxa_atexit@plt+0x3e6a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r0, #56 @ 0x38 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r3 │ │ │ │ + bx r1 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ - mov r8, r2 │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andseq r8, r6, #168 @ 0xa8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xfffff960 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + @ instruction: 0xfffffa8c │ │ │ │ + andeq pc, r1, #76, 14 @ 0x1300000 │ │ │ │ + andseq r8, r6, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4a4ac <__cxa_atexit@plt+0x3e6e4> │ │ │ │ + ldr r2, [pc, #28] @ 4a4b8 <__cxa_atexit@plt+0x3e6f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andseq sp, r5, #8, 8 @ 0x8000000 │ │ │ │ - andeq r1, r1, #92, 12 @ 0x5c00000 │ │ │ │ - @ instruction: 0xfffc8b04 │ │ │ │ - andseq sp, r5, #172, 8 @ 0xac000000 │ │ │ │ - andseq sp, r5, #204, 6 @ 0x30000003 │ │ │ │ - andeq r1, r1, #40, 12 @ 0x2800000 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq r8, r6, #48, 4 │ │ │ │ + andeq pc, r1, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldr r9, [pc, #132] @ 55134 <__cxa_atexit@plt+0x4936c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #128] @ 55138 <__cxa_atexit@plt+0x49370> │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 55100 <__cxa_atexit@plt+0x49338> │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ands r1, r8, #3 │ │ │ │ - beq 55110 <__cxa_atexit@plt+0x49348> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 55120 <__cxa_atexit@plt+0x49358> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - add r7, r8, #7 │ │ │ │ - ldm r7, {r0, r2, r3, r7} │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r5, #8 │ │ │ │ - stm r1, {r0, r3, r7} │ │ │ │ - sub sl, sl, #20 │ │ │ │ - mov r8, r2 │ │ │ │ - cmp fp, sl │ │ │ │ - bls 550c0 <__cxa_atexit@plt+0x492f8> │ │ │ │ - ldr r7, [pc, #56] @ 55140 <__cxa_atexit@plt+0x49378> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4a548 <__cxa_atexit@plt+0x3e780> │ │ │ │ + ldr r3, [pc, #120] @ 4a558 <__cxa_atexit@plt+0x3e790> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 4a524 <__cxa_atexit@plt+0x3e75c> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4a534 <__cxa_atexit@plt+0x3e76c> │ │ │ │ + ldr r7, [pc, #92] @ 4a55c <__cxa_atexit@plt+0x3e794> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + ldr r9, [pc, #88] @ 4a560 <__cxa_atexit@plt+0x3e798> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5513c <__cxa_atexit@plt+0x49374> │ │ │ │ + ldr r7, [pc, #44] @ 4a568 <__cxa_atexit@plt+0x3e7a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andseq sp, r5, #180, 6 @ 0xd0000002 │ │ │ │ - andeq r2, r1, #44 @ 0x2c │ │ │ │ - andeq r1, r1, #232, 30 @ 0x3a0 │ │ │ │ + ldr r7, [pc, #20] @ 4a564 <__cxa_atexit@plt+0x3e79c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq sp, r1, #200, 26 @ 0x3200 │ │ │ │ + andeq pc, r1, #76, 12 @ 0x4c00000 │ │ │ │ + andseq r7, r6, #220, 28 @ 0xdc0 │ │ │ │ + andeq pc, r1, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 55170 <__cxa_atexit@plt+0x493a8> │ │ │ │ - ldr r7, [pc, #64] @ 551a4 <__cxa_atexit@plt+0x493dc> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4a5a8 <__cxa_atexit@plt+0x3e7e0> │ │ │ │ + ldr r3, [pc, #52] @ 4a5c0 <__cxa_atexit@plt+0x3e7f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r9, [pc, #40] @ 4a5c4 <__cxa_atexit@plt+0x3e7fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 4a5bc <__cxa_atexit@plt+0x3e7f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr r0, [pc, #20] @ 551a0 <__cxa_atexit@plt+0x493d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - b 550a4 <__cxa_atexit@plt+0x492dc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andseq sp, r5, #120, 6 @ 0xe0000001 │ │ │ │ - andeq r1, r1, #132, 30 @ 0x210 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 551cc <__cxa_atexit@plt+0x49404> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - b 550a4 <__cxa_atexit@plt+0x492dc> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r1, r1, #240, 8 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ + andseq r7, r6, #104, 28 @ 0x680 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq sp, r1, #52, 26 @ 0xd00 │ │ │ │ + andeq pc, r1, #188, 10 @ 0x2f000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 55234 <__cxa_atexit@plt+0x4946c> │ │ │ │ - ldr r2, [pc, #72] @ 55240 <__cxa_atexit@plt+0x49478> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ 55244 <__cxa_atexit@plt+0x4947c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r8} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - andseq sp, r5, #216, 4 @ 0x8000000d │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 559b0 <__cxa_atexit@plt+0x49be8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r1 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 55338 <__cxa_atexit@plt+0x49570> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r2, r0, r9 │ │ │ │ - sub r8, r2, r1 │ │ │ │ - cmp r9, r8 │ │ │ │ - bcs 552e8 <__cxa_atexit@plt+0x49520> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - ldr ip, [pc, #208] @ 55364 <__cxa_atexit@plt+0x4959c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr sl, [pc, #204] @ 55368 <__cxa_atexit@plt+0x495a0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r9 │ │ │ │ - b 552b4 <__cxa_atexit@plt+0x494ec> │ │ │ │ - mov r3, r1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ - beq 552f0 <__cxa_atexit@plt+0x49528> │ │ │ │ - add r1, ip, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 552a4 <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldrb r3, [r2] │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ - beq 552e0 <__cxa_atexit@plt+0x49518> │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ - mov r3, r1 │ │ │ │ - bne 552a8 <__cxa_atexit@plt+0x494e0> │ │ │ │ - b 552f8 <__cxa_atexit@plt+0x49530> │ │ │ │ - add r3, sl, #2 │ │ │ │ - b 552a8 <__cxa_atexit@plt+0x494e0> │ │ │ │ - mov r2, r9 │ │ │ │ - b 552fc <__cxa_atexit@plt+0x49534> │ │ │ │ - mov r2, r8 │ │ │ │ - b 552fc <__cxa_atexit@plt+0x49534> │ │ │ │ - add r3, ip, #1 │ │ │ │ - sub r0, r2, r9 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 55340 <__cxa_atexit@plt+0x49578> │ │ │ │ + bne 4a62c <__cxa_atexit@plt+0x3e864> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4a640 <__cxa_atexit@plt+0x3e878> │ │ │ │ + ldr r7, [pc, #92] @ 4a654 <__cxa_atexit@plt+0x3e88c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 5536c <__cxa_atexit@plt+0x495a4> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 4a658 <__cxa_atexit@plt+0x3e890> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 4a650 <__cxa_atexit@plt+0x3e888> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r7, r6, #228, 26 @ 0x3900 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + andseq r7, r6, #212, 28 @ 0xd40 │ │ │ │ + andeq pc, r1, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4a6d0 <__cxa_atexit@plt+0x3e908> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4a6c4 <__cxa_atexit@plt+0x3e8fc> │ │ │ │ + ldr r7, [pc, #100] @ 4a6f8 <__cxa_atexit@plt+0x3e930> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + sub r7, r8, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4a6dc <__cxa_atexit@plt+0x3e914> │ │ │ │ + ldr r7, [pc, #84] @ 4a704 <__cxa_atexit@plt+0x3e93c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r8, #-12] │ │ │ │ + ldr r7, [pc, #76] @ 4a708 <__cxa_atexit@plt+0x3e940> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1ee534c <__cxa_atexit@plt+0x1ed9584> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 4a6fc <__cxa_atexit@plt+0x3e934> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 4a700 <__cxa_atexit@plt+0x3e938> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r6, #80, 26 @ 0x1400 │ │ │ │ + andeq lr, r1, #192, 28 @ 0xc00 │ │ │ │ + andeq pc, r1, #176, 8 @ 0xb0000000 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andseq r7, r6, #92, 26 @ 0x1700 │ │ │ │ + andeq pc, r1, #88, 8 @ 0x58000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 4a7d0 <__cxa_atexit@plt+0x3ea08> │ │ │ │ + ldr r7, [pc, #228] @ 4a814 <__cxa_atexit@plt+0x3ea4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r1] │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 4a7e0 <__cxa_atexit@plt+0x3ea18> │ │ │ │ + ldr r7, [pc, #204] @ 4a818 <__cxa_atexit@plt+0x3ea50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #200] @ 4a81c <__cxa_atexit@plt+0x3ea54> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #196] @ 4a820 <__cxa_atexit@plt+0x3ea58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #192] @ 4a824 <__cxa_atexit@plt+0x3ea5c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #188] @ 4a828 <__cxa_atexit@plt+0x3ea60> │ │ │ │ + add ip, pc, ip │ │ │ │ + mov r9, r6 │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r7, r9 │ │ │ │ + str r2, [r7, #36]! @ 0x24 │ │ │ │ + str r9, [r9, #44] @ 0x2c │ │ │ │ + str lr, [r9, #48] @ 0x30 │ │ │ │ + str r7, [r9, #52] @ 0x34 │ │ │ │ + str r9, [r9, #32] │ │ │ │ + str r9, [r9, #20] │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r8, #24]! │ │ │ │ + add r2, r9, #68 @ 0x44 │ │ │ │ + str ip, [r9, #12]! │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 4a800 <__cxa_atexit@plt+0x3ea38> │ │ │ │ + ldr r3, [pc, #124] @ 4a834 <__cxa_atexit@plt+0x3ea6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r3, r7, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #88] @ 4a830 <__cxa_atexit@plt+0x3ea68> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #24] @ 55360 <__cxa_atexit@plt+0x49598> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #12 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - mov r5, lr │ │ │ │ + ldr r7, [pc, #68] @ 4a82c <__cxa_atexit@plt+0x3ea64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andseq sp, r5, #136, 2 @ 0x22 │ │ │ │ - andseq sp, r5, #120, 2 │ │ │ │ - andseq sp, r5, #0, 4 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffff590 │ │ │ │ + @ instruction: 0xfffff9a0 │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + @ instruction: 0xfffff7ec │ │ │ │ + @ instruction: 0xfffff6bc │ │ │ │ + andeq pc, r1, #136, 6 @ 0x20000002 │ │ │ │ + andeq pc, r1, #220, 6 @ 0x70000003 │ │ │ │ + andseq r7, r6, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 553ac <__cxa_atexit@plt+0x495e4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 553c4 <__cxa_atexit@plt+0x495fc> │ │ │ │ + bcc 4a86c <__cxa_atexit@plt+0x3eaa4> │ │ │ │ + ldr r2, [pc, #28] @ 4a878 <__cxa_atexit@plt+0x3eab0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq r7, r6, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4a8b4 <__cxa_atexit@plt+0x3eaec> │ │ │ │ + ldr r2, [pc, #36] @ 4a8bc <__cxa_atexit@plt+0x3eaf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 4a8c0 <__cxa_atexit@plt+0x3eaf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 553c8 <__cxa_atexit@plt+0x49600> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r5, #136, 2 @ 0x22 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r1, r1, #104, 8 @ 0x68000000 │ │ │ │ + andeq sp, r1, #128, 18 @ 0x200000 │ │ │ │ + andseq r7, r6, #72, 22 @ 0x12000 │ │ │ │ + andeq pc, r1, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 554b4 <__cxa_atexit@plt+0x496ec> │ │ │ │ - ldr lr, [pc, #228] @ 554d4 <__cxa_atexit@plt+0x4970c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - add sl, r2, #12 │ │ │ │ - ldm sl, {r1, r8, sl} │ │ │ │ - ldr r7, [r2, #24] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ - ldr lr, [pc, #196] @ 554d8 <__cxa_atexit@plt+0x49710> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r3, {r1, r9} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 55460 <__cxa_atexit@plt+0x49698> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5546c <__cxa_atexit@plt+0x496a4> │ │ │ │ - ldr r2, [pc, #152] @ 554dc <__cxa_atexit@plt+0x49714> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r5, [pc, #140] @ 554e0 <__cxa_atexit@plt+0x49718> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4a90c <__cxa_atexit@plt+0x3eb44> │ │ │ │ + ldr r7, [pc, #52] @ 4a920 <__cxa_atexit@plt+0x3eb58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4a900 <__cxa_atexit@plt+0x3eb38> │ │ │ │ + mov r7, r8 │ │ │ │ + b 4a934 <__cxa_atexit@plt+0x3eb6c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4a924 <__cxa_atexit@plt+0x3eb5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq pc, r1, #168, 4 @ 0x8000000a │ │ │ │ + andeq pc, r1, #132, 4 @ 0x40000008 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr lr, [pc, #204] @ 4aa0c <__cxa_atexit@plt+0x3ec44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #200] @ 4aa10 <__cxa_atexit@plt+0x3ec48> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #196] @ 4aa14 <__cxa_atexit@plt+0x3ec4c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 4a9c0 <__cxa_atexit@plt+0x3ebf8> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #6 │ │ │ │ + bne 4a9e4 <__cxa_atexit@plt+0x3ec1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 554c0 <__cxa_atexit@plt+0x496f8> │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [pc, #76] @ 554e4 <__cxa_atexit@plt+0x4971c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - ldr r6, [pc, #68] @ 554e8 <__cxa_atexit@plt+0x49720> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + add r0, r6, r2 │ │ │ │ + add r3, r0, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4a9fc <__cxa_atexit@plt+0x3ec34> │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + mov r3, r0 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r3, [r0, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + add r2, r2, #20 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 4a950 <__cxa_atexit@plt+0x3eb88> │ │ │ │ + add r6, r6, r2 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r0, [r7, #-2]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andseq ip, r5, #220, 30 @ 0x370 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andseq ip, r5, #180, 30 @ 0x2d0 │ │ │ │ - andseq ip, r5, #216, 30 @ 0x360 │ │ │ │ - andseq sp, r5, #16 │ │ │ │ - andeq r1, r1, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 55524 <__cxa_atexit@plt+0x4975c> │ │ │ │ - ldr r3, [pc, #112] @ 5557c <__cxa_atexit@plt+0x497b4> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 4a9e4 <__cxa_atexit@plt+0x3ec1c> │ │ │ │ + ldr r3, [pc, #72] @ 4aa18 <__cxa_atexit@plt+0x3ec50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 55580 <__cxa_atexit@plt+0x497b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5556c <__cxa_atexit@plt+0x497a4> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #52] @ 55584 <__cxa_atexit@plt+0x497bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - ldr r6, [pc, #44] @ 55588 <__cxa_atexit@plt+0x497c0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r7, [pc, #44] @ 4aa1c <__cxa_atexit@plt+0x3ec54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq ip, r5, #236, 28 @ 0xec0 │ │ │ │ - andseq ip, r5, #32, 30 @ 0x80 │ │ │ │ - andseq ip, r5, #88, 30 @ 0x160 │ │ │ │ - andeq r1, r1, #168, 4 @ 0x8000000a │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 555ac <__cxa_atexit@plt+0x497e4> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffff0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andseq r7, r6, #4, 26 @ 0x100 │ │ │ │ + andeq pc, r1, #228, 2 @ 0x39 │ │ │ │ + andseq r7, r6, #16, 20 @ 0x10000 │ │ │ │ + andeq pc, r1, #148, 2 @ 0x25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4aa98 <__cxa_atexit@plt+0x3ecd0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4aa8c <__cxa_atexit@plt+0x3ecc4> │ │ │ │ + ldr r7, [pc, #104] @ 4aac0 <__cxa_atexit@plt+0x3ecf8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + sub r3, r8, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4aaa4 <__cxa_atexit@plt+0x3ecdc> │ │ │ │ + ldr r7, [pc, #88] @ 4aacc <__cxa_atexit@plt+0x3ed04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #84] @ 4aad0 <__cxa_atexit@plt+0x3ed08> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r7, [r3] │ │ │ │ + add r7, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 4a934 <__cxa_atexit@plt+0x3eb6c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 4aac4 <__cxa_atexit@plt+0x3ecfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 55634 <__cxa_atexit@plt+0x4986c> │ │ │ │ - ldr r9, [pc, #108] @ 5564c <__cxa_atexit@plt+0x49884> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #104] @ 55650 <__cxa_atexit@plt+0x49888> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + ldr r7, [pc, #20] @ 4aac8 <__cxa_atexit@plt+0x3ed00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r6, #140, 18 @ 0x230000 │ │ │ │ + andeq lr, r1, #248, 20 @ 0xf8000 │ │ │ │ + andeq pc, r1, #8, 2 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq lr, r1, #40, 22 @ 0xa000 │ │ │ │ + andeq sp, r1, #84, 16 @ 0x540000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4ab64 <__cxa_atexit@plt+0x3ed9c> │ │ │ │ + ldr r1, [pc, #120] @ 4ab70 <__cxa_atexit@plt+0x3eda8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ - ldr sl, [r2, #20]! │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r2] │ │ │ │ - ldm r5, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r5, [r5, #16] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r5, [pc, #48] @ 55654 <__cxa_atexit@plt+0x4988c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 4ab74 <__cxa_atexit@plt+0x3edac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 4ab44 <__cxa_atexit@plt+0x3ed7c> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4ab50 <__cxa_atexit@plt+0x3ed88> │ │ │ │ + ldr r3, [pc, #80] @ 4ab78 <__cxa_atexit@plt+0x3edb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 4ab7c <__cxa_atexit@plt+0x3edb4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 55658 <__cxa_atexit@plt+0x49890> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 4ab80 <__cxa_atexit@plt+0x3edb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r7, r6, #220, 16 @ 0xdc0000 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq sp, r1, #0, 16 │ │ │ │ + andseq r7, r6, #168, 16 @ 0xa80000 │ │ │ │ + andeq sp, r1, #164, 14 @ 0x2900000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4abc0 <__cxa_atexit@plt+0x3edf8> │ │ │ │ + ldr r3, [pc, #52] @ 4abd8 <__cxa_atexit@plt+0x3ee10> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #40] @ 4abdc <__cxa_atexit@plt+0x3ee14> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r5, #52, 30 @ 0xd0 │ │ │ │ - andseq ip, r5, #136, 28 @ 0x880 │ │ │ │ - andseq ip, r5, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #10 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 4abd4 <__cxa_atexit@plt+0x3ee0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r6, #56, 16 @ 0x380000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq sp, r1, #124, 14 @ 0x1f00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 556c8 <__cxa_atexit@plt+0x49900> │ │ │ │ - ldr r9, [pc, #96] @ 556e0 <__cxa_atexit@plt+0x49918> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #92] @ 556e4 <__cxa_atexit@plt+0x4991c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 4ac08 <__cxa_atexit@plt+0x3ee40> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 4ac1c <__cxa_atexit@plt+0x3ee54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r6, #240, 14 @ 0x3c00000 │ │ │ │ + andeq lr, r1, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4ac74 <__cxa_atexit@plt+0x3eeac> │ │ │ │ + ldr r2, [pc, #60] @ 4ac7c <__cxa_atexit@plt+0x3eeb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4ac80 <__cxa_atexit@plt+0x3eeb8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4ac84 <__cxa_atexit@plt+0x3eebc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4ac88 <__cxa_atexit@plt+0x3eec0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq sp, r1, #192, 12 @ 0xc000000 │ │ │ │ + andseq r7, r6, #148, 14 @ 0x2500000 │ │ │ │ + andseq r7, r6, #76, 18 @ 0x130000 │ │ │ │ + andeq lr, r1, #96, 30 @ 0x180 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4acfc <__cxa_atexit@plt+0x3ef34> │ │ │ │ + add r2, r5, #4 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4ad34 <__cxa_atexit@plt+0x3ef6c> │ │ │ │ + ldr r1, [pc, #144] @ 4ad50 <__cxa_atexit@plt+0x3ef88> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r2, sl, ip, lr} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r3, [pc, #44] @ 556e8 <__cxa_atexit@plt+0x49920> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 556ec <__cxa_atexit@plt+0x49924> │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 4ad14 <__cxa_atexit@plt+0x3ef4c> │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 4ad1c <__cxa_atexit@plt+0x3ef54> │ │ │ │ + ldr r2, [pc, #120] @ 4ad54 <__cxa_atexit@plt+0x3ef8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #108] @ 4ad58 <__cxa_atexit@plt+0x3ef90> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #92] @ 4ad60 <__cxa_atexit@plt+0x3ef98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #84] @ 4ad64 <__cxa_atexit@plt+0x3ef9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 4ad68 <__cxa_atexit@plt+0x3efa0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 4ad5c <__cxa_atexit@plt+0x3ef94> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r5, #148, 28 @ 0x940 │ │ │ │ - andseq ip, r5, #232, 26 @ 0x3a00 │ │ │ │ - andseq ip, r5, #248, 26 @ 0x3e00 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r1, r1, #76, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff8b4 │ │ │ │ + @ instruction: 0xfffff8f4 │ │ │ │ + andeq sp, r1, #228, 10 @ 0x39000000 │ │ │ │ + andeq lr, r1, #96, 28 @ 0x600 │ │ │ │ + andeq lr, r1, #160, 28 @ 0xa00 │ │ │ │ + andeq lr, r1, #148, 28 @ 0x940 │ │ │ │ + andseq r7, r6, #244, 12 @ 0xf400000 │ │ │ │ + andeq lr, r1, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5578c <__cxa_atexit@plt+0x499c4> │ │ │ │ - ldr lr, [pc, #128] @ 55794 <__cxa_atexit@plt+0x499cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #31] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str sl, [r5, #4] │ │ │ │ + bhi 4adc0 <__cxa_atexit@plt+0x3eff8> │ │ │ │ + ldr r2, [pc, #60] @ 4adc8 <__cxa_atexit@plt+0x3f000> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4adcc <__cxa_atexit@plt+0x3f004> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4add0 <__cxa_atexit@plt+0x3f008> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4add4 <__cxa_atexit@plt+0x3f00c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq sp, r1, #136, 10 @ 0x22000000 │ │ │ │ + andseq r7, r6, #72, 12 @ 0x4800000 │ │ │ │ + andseq r7, r6, #0, 16 │ │ │ │ + andeq lr, r1, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4ae18 <__cxa_atexit@plt+0x3f050> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4ae3c <__cxa_atexit@plt+0x3f074> │ │ │ │ + ldr r7, [pc, #76] @ 4ae50 <__cxa_atexit@plt+0x3f088> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 55780 <__cxa_atexit@plt+0x499b8> │ │ │ │ + beq 4ae30 <__cxa_atexit@plt+0x3f068> │ │ │ │ mov r7, r8 │ │ │ │ - b 557a4 <__cxa_atexit@plt+0x499dc> │ │ │ │ + b 4a934 <__cxa_atexit@plt+0x3eb6c> │ │ │ │ + ldr r7, [pc, #56] @ 4ae58 <__cxa_atexit@plt+0x3f090> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4ae5c <__cxa_atexit@plt+0x3f094> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4ae54 <__cxa_atexit@plt+0x3f08c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r1, r1, #168 @ 0xa8 │ │ │ │ - andeq r2, r0, fp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5589c <__cxa_atexit@plt+0x49ad4> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 55810 <__cxa_atexit@plt+0x49a48> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 55824 <__cxa_atexit@plt+0x49a5c> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #180] @ 558b8 <__cxa_atexit@plt+0x49af0> │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + andeq lr, r1, #120, 26 @ 0x1e00 │ │ │ │ + andeq lr, r1, #164, 26 @ 0x2900 │ │ │ │ + andeq lr, r1, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 4aec0 <__cxa_atexit@plt+0x3f0f8> │ │ │ │ + ldr r7, [pc, #80] @ 4aed8 <__cxa_atexit@plt+0x3f110> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ 4aedc <__cxa_atexit@plt+0x3f114> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ + ldr r1, [pc, #72] @ 4aee0 <__cxa_atexit@plt+0x3f118> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #24]! │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #128] @ 558ac <__cxa_atexit@plt+0x49ae4> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [pc, #120] @ 558b0 <__cxa_atexit@plt+0x49ae8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, ip} │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r0, r1, r2} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str lr, [r5] │ │ │ │ - sub sl, r3, #23 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5588c <__cxa_atexit@plt+0x49ac4> │ │ │ │ - ldr r7, [pc, #72] @ 558b4 <__cxa_atexit@plt+0x49aec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r7, r7, #2 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r6, r3 │ │ │ │ - b 559b0 <__cxa_atexit@plt+0x49be8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #28] @ 4aee4 <__cxa_atexit@plt+0x3f11c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andseq ip, r5, #252, 22 @ 0x3f000 │ │ │ │ - andseq ip, r5, #196, 22 @ 0x31000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r1, #132, 30 @ 0x210 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 558f4 <__cxa_atexit@plt+0x49b2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 559b0 <__cxa_atexit@plt+0x49be8> │ │ │ │ - andseq ip, r5, #96, 22 @ 0x18000 │ │ │ │ - andeq r0, r1, #72, 30 @ 0x120 │ │ │ │ - andeq sl, r0, fp, asr #31 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + andeq lr, r1, #76, 26 @ 0x1300 │ │ │ │ + andeq lr, r1, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4af30 <__cxa_atexit@plt+0x3f168> │ │ │ │ + ldr r2, [pc, #48] @ 4af38 <__cxa_atexit@plt+0x3f170> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 4af3c <__cxa_atexit@plt+0x3f174> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r7, r6, #208, 8 @ 0xd0000000 │ │ │ │ + andeq lr, r1, #224, 24 @ 0xe000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 55954 <__cxa_atexit@plt+0x49b8c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4af84 <__cxa_atexit@plt+0x3f1bc> │ │ │ │ + ldr r3, [pc, #76] @ 4afb0 <__cxa_atexit@plt+0x3f1e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r9, [pc, #72] @ 4afb4 <__cxa_atexit@plt+0x3f1ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 55948 <__cxa_atexit@plt+0x49b80> │ │ │ │ - ldr r3, [pc, #48] @ 55958 <__cxa_atexit@plt+0x49b90> │ │ │ │ + ldr r3, [pc, #60] @ 4afb8 <__cxa_atexit@plt+0x3f1f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov sl, r7 │ │ │ │ - b 559b0 <__cxa_atexit@plt+0x49be8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r3, [pc, #24] @ 4afa4 <__cxa_atexit@plt+0x3f1dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 4afa8 <__cxa_atexit@plt+0x3f1e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #12] @ 4afac <__cxa_atexit@plt+0x3f1e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq ip, r5, #8, 22 @ 0x2000 │ │ │ │ - andeq r0, r1, #228, 28 @ 0xe40 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq sp, r1, #156, 12 @ 0x9c00000 │ │ │ │ + andeq sp, r1, #144, 12 @ 0x9000000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq sp, r1, #244, 10 @ 0x3d000000 │ │ │ │ + andseq r7, r6, #56, 12 @ 0x3800000 │ │ │ │ + andeq lr, r1, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 55994 <__cxa_atexit@plt+0x49bcc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 559b0 <__cxa_atexit@plt+0x49be8> │ │ │ │ - andseq ip, r5, #192, 20 @ 0xc0000 │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r1, #156, 28 @ 0x9c0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4affc <__cxa_atexit@plt+0x3f234> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4b020 <__cxa_atexit@plt+0x3f258> │ │ │ │ + ldr r7, [pc, #76] @ 4b034 <__cxa_atexit@plt+0x3f26c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4b014 <__cxa_atexit@plt+0x3f24c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 4b03c <__cxa_atexit@plt+0x3f274> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4b040 <__cxa_atexit@plt+0x3f278> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4b038 <__cxa_atexit@plt+0x3f270> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffea420 │ │ │ │ + andeq sp, r1, #164, 10 @ 0x29000000 │ │ │ │ + andeq lr, r1, #136, 20 @ 0x88000 │ │ │ │ + andeq lr, r1, #124, 20 @ 0x7c000 │ │ │ │ + andeq lr, r1, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 55a50 <__cxa_atexit@plt+0x49c88> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 55a58 <__cxa_atexit@plt+0x49c90> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr lr, [sl, #7] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - ldr r0, [sl, #15] │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sl, #19] │ │ │ │ - ldr ip, [sl, #23] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [pc, #128] @ 55a7c <__cxa_atexit@plt+0x49cb4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4b084 <__cxa_atexit@plt+0x3f2bc> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4b0a8 <__cxa_atexit@plt+0x3f2e0> │ │ │ │ + ldr r7, [pc, #76] @ 4b0bc <__cxa_atexit@plt+0x3f2f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4b09c <__cxa_atexit@plt+0x3f2d4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 4b0c4 <__cxa_atexit@plt+0x3f2fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4b0c8 <__cxa_atexit@plt+0x3f300> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4b0c0 <__cxa_atexit@plt+0x3f2f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffea398 │ │ │ │ + andeq sp, r1, #28, 10 @ 0x7000000 │ │ │ │ + andeq lr, r1, #0, 20 │ │ │ │ + andeq lr, r1, #244, 18 @ 0x3d0000 │ │ │ │ + andeq lr, r1, #84, 22 @ 0x15000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4b114 <__cxa_atexit@plt+0x3f34c> │ │ │ │ + ldr r2, [pc, #48] @ 4b11c <__cxa_atexit@plt+0x3f354> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r5, #16 │ │ │ │ - stm r8, {r0, fp, ip} │ │ │ │ - add r1, r1, lr │ │ │ │ - add r2, r1, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r3, [pc, #64] @ 55a80 <__cxa_atexit@plt+0x49cb8> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 4b120 <__cxa_atexit@plt+0x3f358> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r7, r6, #236, 4 @ 0xc000000e │ │ │ │ + andeq lr, r1, #252, 20 @ 0xfc000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4b168 <__cxa_atexit@plt+0x3f3a0> │ │ │ │ + ldr r3, [pc, #76] @ 4b194 <__cxa_atexit@plt+0x3f3cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov fp, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, r3 │ │ │ │ - b 55a60 <__cxa_atexit@plt+0x49c98> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 55a78 <__cxa_atexit@plt+0x49cb0> │ │ │ │ + ldr r9, [pc, #72] @ 4b198 <__cxa_atexit@plt+0x3f3d0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #60] @ 4b19c <__cxa_atexit@plt+0x3f3d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r3, [pc, #24] @ 4b188 <__cxa_atexit@plt+0x3f3c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 4b18c <__cxa_atexit@plt+0x3f3c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #12] @ 4b190 <__cxa_atexit@plt+0x3f3c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq sp, r1, #184, 8 @ 0xb8000000 │ │ │ │ + andeq sp, r1, #172, 8 @ 0xac000000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq sp, r1, #16, 8 @ 0x10000000 │ │ │ │ + andseq r7, r6, #84, 8 @ 0x54000000 │ │ │ │ + andeq lr, r1, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4b1e0 <__cxa_atexit@plt+0x3f418> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4b204 <__cxa_atexit@plt+0x3f43c> │ │ │ │ + ldr r7, [pc, #76] @ 4b218 <__cxa_atexit@plt+0x3f450> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4b1f8 <__cxa_atexit@plt+0x3f430> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 4b220 <__cxa_atexit@plt+0x3f458> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4b224 <__cxa_atexit@plt+0x3f45c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4b21c <__cxa_atexit@plt+0x3f454> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r2, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r1, r1, #212, 12 @ 0xd400000 │ │ │ │ - @ instruction: 0xfffff85c │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r1, #188, 26 @ 0x2f00 │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ + @ instruction: 0xfffea23c │ │ │ │ + andeq sp, r1, #192, 6 │ │ │ │ + andeq lr, r1, #164, 16 @ 0xa40000 │ │ │ │ + andeq lr, r1, #152, 16 @ 0x980000 │ │ │ │ + andeq lr, r1, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 55ab0 <__cxa_atexit@plt+0x49ce8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4b268 <__cxa_atexit@plt+0x3f4a0> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4b28c <__cxa_atexit@plt+0x3f4c4> │ │ │ │ + ldr r7, [pc, #76] @ 4b2a0 <__cxa_atexit@plt+0x3f4d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4b280 <__cxa_atexit@plt+0x3f4b8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 4b2a8 <__cxa_atexit@plt+0x3f4e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4b2ac <__cxa_atexit@plt+0x3f4e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4b2a4 <__cxa_atexit@plt+0x3f4dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffea1b4 │ │ │ │ + andeq sp, r1, #56, 6 @ 0xe0000000 │ │ │ │ + andeq lr, r1, #28, 16 @ 0x1c0000 │ │ │ │ + andeq lr, r1, #16, 16 @ 0x100000 │ │ │ │ + andeq lr, r1, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4b33c <__cxa_atexit@plt+0x3f574> │ │ │ │ + ldr r3, [pc, #120] @ 4b34c <__cxa_atexit@plt+0x3f584> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 55aa8 <__cxa_atexit@plt+0x49ce0> │ │ │ │ - b 55ac0 <__cxa_atexit@plt+0x49cf8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 4b318 <__cxa_atexit@plt+0x3f550> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4b328 <__cxa_atexit@plt+0x3f560> │ │ │ │ + ldr r7, [pc, #92] @ 4b350 <__cxa_atexit@plt+0x3f588> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #88] @ 4b354 <__cxa_atexit@plt+0x3f58c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, #140, 26 @ 0x2300 │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ + ldr r7, [pc, #44] @ 4b35c <__cxa_atexit@plt+0x3f594> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 4b358 <__cxa_atexit@plt+0x3f590> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq sp, r1, #60, 4 @ 0xc0000003 │ │ │ │ + andeq lr, r1, #60, 18 @ 0xf0000 │ │ │ │ + andseq r7, r6, #152, 4 @ 0x80000009 │ │ │ │ + andeq lr, r1, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 55b84 <__cxa_atexit@plt+0x49dbc> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr ip, [r3, #20] │ │ │ │ - ldr lr, [r3, #32] │ │ │ │ - ldr r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r9, [pc, #140] @ 55b90 <__cxa_atexit@plt+0x49dc8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - ldr r1, [pc, #120] @ 55b94 <__cxa_atexit@plt+0x49dcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - add r2, r8, r0 │ │ │ │ - sub r0, r6, #6 │ │ │ │ - cmp r2, ip │ │ │ │ - bge 55b4c <__cxa_atexit@plt+0x49d84> │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 55ca8 <__cxa_atexit@plt+0x49ee0> │ │ │ │ - ldr r3, [pc, #68] @ 55b98 <__cxa_atexit@plt+0x49dd0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4b39c <__cxa_atexit@plt+0x3f5d4> │ │ │ │ + ldr r3, [pc, #52] @ 4b3b4 <__cxa_atexit@plt+0x3f5ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - stmda r5, {r2, fp} │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r9, [pc, #40] @ 4b3b8 <__cxa_atexit@plt+0x3f5f0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 55b78 <__cxa_atexit@plt+0x49db0> │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 55ba8 <__cxa_atexit@plt+0x49de0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 4b3b0 <__cxa_atexit@plt+0x3f5e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq ip, r5, #16, 20 @ 0x10000 │ │ │ │ - andseq ip, r5, #216, 16 @ 0xd80000 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r1, #164, 24 @ 0xa400 │ │ │ │ - andeq r7, r0, lr, lsr #20 │ │ │ │ + andseq r7, r6, #36, 4 @ 0x40000002 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq sp, r1, #168, 2 @ 0x2a │ │ │ │ + andeq lr, r1, #156, 16 @ 0x9c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 55c7c <__cxa_atexit@plt+0x49eb4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #88 @ 0x58 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 55c8c <__cxa_atexit@plt+0x49ec4> │ │ │ │ - ldr r8, [pc, #204] @ 55c9c <__cxa_atexit@plt+0x49ed4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #200] @ 55ca0 <__cxa_atexit@plt+0x49ed8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r2, r9, sl} │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, lr, #51 @ 0x33 │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldm sl, {r7, r8, sl} │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - add r1, r6, #68 @ 0x44 │ │ │ │ - stm r1, {r0, r2, sl} │ │ │ │ - ldr r0, [pc, #64] @ 55ca4 <__cxa_atexit@plt+0x49edc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - str fp, [r6, #84] @ 0x54 │ │ │ │ - sub r7, lr, #2 │ │ │ │ - mov r6, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, fp │ │ │ │ - b 55ca8 <__cxa_atexit@plt+0x49ee0> │ │ │ │ - mov r0, #88 @ 0x58 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - andseq ip, r5, #184, 16 @ 0xb80000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #140] @ 55d40 <__cxa_atexit@plt+0x49f78> │ │ │ │ + bne 4b3e8 <__cxa_atexit@plt+0x3f620> │ │ │ │ + ldr r7, [pc, #48] @ 4b40c <__cxa_atexit@plt+0x3f644> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 4b404 <__cxa_atexit@plt+0x3f63c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r9, [pc, #16] @ 4b408 <__cxa_atexit@plt+0x3f640> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 55cec <__cxa_atexit@plt+0x49f24> │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq sp, r1, #84, 2 │ │ │ │ + andseq r7, r6, #236, 2 @ 0x3b │ │ │ │ + andeq lr, r1, #56, 16 @ 0x380000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 55cf4 <__cxa_atexit@plt+0x49f2c> │ │ │ │ - ldr r3, [pc, #112] @ 55d44 <__cxa_atexit@plt+0x49f7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 55d48 <__cxa_atexit@plt+0x49f80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + bne 4b474 <__cxa_atexit@plt+0x3f6ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 55d30 <__cxa_atexit@plt+0x49f68> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #48] @ 55d4c <__cxa_atexit@plt+0x49f84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + bcc 4b48c <__cxa_atexit@plt+0x3f6c4> │ │ │ │ + ldr r7, [pc, #96] @ 4b4a4 <__cxa_atexit@plt+0x3f6dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #84] @ 4b4a8 <__cxa_atexit@plt+0x3f6e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 4b49c <__cxa_atexit@plt+0x3f6d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #28] @ 4b4a0 <__cxa_atexit@plt+0x3f6d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq ip, r5, #36, 14 @ 0x900000 │ │ │ │ - andseq ip, r5, #84, 14 @ 0x1500000 │ │ │ │ - andeq r0, r1, #228, 20 @ 0xe4000 │ │ │ │ - andeq r0, r0, fp, asr #31 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq sp, r1, #240 @ 0xf0 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + andseq r7, r6, #124, 4 @ 0xc0000007 │ │ │ │ + andeq lr, r1, #136, 14 @ 0x2200000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 55d88 <__cxa_atexit@plt+0x49fc0> │ │ │ │ - ldr r3, [pc, #100] @ 55dd4 <__cxa_atexit@plt+0x4a00c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #88] @ 55dd8 <__cxa_atexit@plt+0x4a010> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 4b514 <__cxa_atexit@plt+0x3f74c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 55dc4 <__cxa_atexit@plt+0x49ffc> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #44] @ 55ddc <__cxa_atexit@plt+0x4a014> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + bcc 4b530 <__cxa_atexit@plt+0x3f768> │ │ │ │ + ldr r7, [pc, #100] @ 4b548 <__cxa_atexit@plt+0x3f780> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #88] @ 4b54c <__cxa_atexit@plt+0x3f784> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #36] @ 4b540 <__cxa_atexit@plt+0x3f778> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [pc, #32] @ 4b544 <__cxa_atexit@plt+0x3f77c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq ip, r5, #136, 12 @ 0x8800000 │ │ │ │ - andseq ip, r5, #192, 12 @ 0xc000000 │ │ │ │ - andeq r0, r1, #84, 20 @ 0x54000 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq sp, r1, #100 @ 0x64 │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + andseq r7, r6, #224, 2 @ 0x38 │ │ │ │ + andeq sp, r1, #68 @ 0x44 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 55e00 <__cxa_atexit@plt+0x4a038> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 55e7c <__cxa_atexit@plt+0x4a0b4> │ │ │ │ - ldr ip, [pc, #96] @ 55e94 <__cxa_atexit@plt+0x4a0cc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #44]! @ 0x2c │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str lr, [r5] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - ldr r7, [pc, #52] @ 55e98 <__cxa_atexit@plt+0x4a0d0> │ │ │ │ + ldr r1, [pc, #44] @ 4b590 <__cxa_atexit@plt+0x3f7c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r7, r7, #3 │ │ │ │ + ldr r2, [pc, #32] @ 4b594 <__cxa_atexit@plt+0x3f7cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r7, #2 │ │ │ │ + mov r3, r1 │ │ │ │ + moveq r3, r5 │ │ │ │ + addeq r1, r2, #1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq sp, r1, #56 @ 0x38 │ │ │ │ + andseq r7, r6, #100, 2 │ │ │ │ + andeq lr, r1, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4b60c <__cxa_atexit@plt+0x3f844> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4b600 <__cxa_atexit@plt+0x3f838> │ │ │ │ + ldr r7, [pc, #100] @ 4b634 <__cxa_atexit@plt+0x3f86c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 55e9c <__cxa_atexit@plt+0x4a0d4> │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + sub r7, r8, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4b618 <__cxa_atexit@plt+0x3f850> │ │ │ │ + ldr r7, [pc, #84] @ 4b640 <__cxa_atexit@plt+0x3f878> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r8, #-12] │ │ │ │ + ldr r7, [pc, #76] @ 4b644 <__cxa_atexit@plt+0x3f87c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + b 1ee534c <__cxa_atexit@plt+0x1ed9584> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 4b638 <__cxa_atexit@plt+0x3f870> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r5, #224, 12 @ 0xe000000 │ │ │ │ - andseq ip, r5, #12, 12 @ 0xc00000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r2, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 55f10 <__cxa_atexit@plt+0x4a148> │ │ │ │ - ldr r9, [pc, #100] @ 55f28 <__cxa_atexit@plt+0x4a160> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r2, [pc, #44] @ 55f2c <__cxa_atexit@plt+0x4a164> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 55f30 <__cxa_atexit@plt+0x4a168> │ │ │ │ + ldr r7, [pc, #20] @ 4b63c <__cxa_atexit@plt+0x3f874> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r6, #20, 28 @ 0x140 │ │ │ │ + andeq sp, r1, #132, 30 @ 0x210 │ │ │ │ + andeq lr, r1, #88, 12 @ 0x5800000 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + andseq r6, r6, #208, 30 @ 0x340 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4b6bc <__cxa_atexit@plt+0x3f8f4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4b6b0 <__cxa_atexit@plt+0x3f8e8> │ │ │ │ + ldr r7, [pc, #104] @ 4b6e4 <__cxa_atexit@plt+0x3f91c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + sub r3, r8, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4b6c8 <__cxa_atexit@plt+0x3f900> │ │ │ │ + ldr r7, [pc, #88] @ 4b6f0 <__cxa_atexit@plt+0x3f928> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #84] @ 4b6f4 <__cxa_atexit@plt+0x3f92c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r7, [r3] │ │ │ │ + add r7, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 355a8 <__cxa_atexit@plt+0x297e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 4b6e8 <__cxa_atexit@plt+0x3f920> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r5, #80, 12 @ 0x5000000 │ │ │ │ - andseq ip, r5, #112, 10 @ 0x1c000000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 5dec4 <__cxa_atexit@plt+0x520fc> │ │ │ │ - andeq r0, r1, #252, 20 @ 0xfc000 │ │ │ │ + ldr r7, [pc, #20] @ 4b6ec <__cxa_atexit@plt+0x3f924> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r6, #104, 26 @ 0x1a00 │ │ │ │ + andeq sp, r1, #212, 28 @ 0xd40 │ │ │ │ + andeq ip, r1, #248, 28 @ 0xf80 │ │ │ │ + @ instruction: 0xfffe9f0c │ │ │ │ + andeq sp, r1, #4, 30 │ │ │ │ + andeq ip, r1, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 55fcc <__cxa_atexit@plt+0x4a204> │ │ │ │ - ldr r1, [pc, #120] @ 55fd8 <__cxa_atexit@plt+0x4a210> │ │ │ │ + bhi 4b788 <__cxa_atexit@plt+0x3f9c0> │ │ │ │ + ldr r1, [pc, #120] @ 4b794 <__cxa_atexit@plt+0x3f9cc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #104] @ 55fdc <__cxa_atexit@plt+0x4a214> │ │ │ │ + ldr r1, [pc, #104] @ 4b798 <__cxa_atexit@plt+0x3f9d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 55fac <__cxa_atexit@plt+0x4a1e4> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 55fb8 <__cxa_atexit@plt+0x4a1f0> │ │ │ │ - ldr r2, [pc, #80] @ 55fe4 <__cxa_atexit@plt+0x4a21c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r1, r3, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 4b768 <__cxa_atexit@plt+0x3f9a0> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4b774 <__cxa_atexit@plt+0x3f9ac> │ │ │ │ + ldr r3, [pc, #80] @ 4b79c <__cxa_atexit@plt+0x3f9d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 4b7a0 <__cxa_atexit@plt+0x3f9d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 55fe0 <__cxa_atexit@plt+0x4a218> │ │ │ │ + ldr r7, [pc, #40] @ 4b7a4 <__cxa_atexit@plt+0x3f9dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq ip, r5, #124, 8 @ 0x7c000000 │ │ │ │ - andseq ip, r5, #108, 10 @ 0x1b000000 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r1, #80, 20 @ 0x50000 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r6, r6, #184, 24 @ 0xb800 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq ip, r1, #164, 24 @ 0xa400 │ │ │ │ + andseq r6, r6, #132, 24 @ 0x8400 │ │ │ │ + andeq ip, r1, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 56024 <__cxa_atexit@plt+0x4a25c> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #36] @ 56038 <__cxa_atexit@plt+0x4a270> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r7, [pc, #16] @ 5603c <__cxa_atexit@plt+0x4a274> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4b7e4 <__cxa_atexit@plt+0x3fa1c> │ │ │ │ + ldr r3, [pc, #52] @ 4b7fc <__cxa_atexit@plt+0x3fa34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #40] @ 4b800 <__cxa_atexit@plt+0x3fa38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 4b7f8 <__cxa_atexit@plt+0x3fa30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andseq ip, r5, #0, 10 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andseq r6, r6, #20, 24 @ 0x1400 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq ip, r1, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 56094 <__cxa_atexit@plt+0x4a2cc> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, r7, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b150 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [pc, #36] @ 560a0 <__cxa_atexit@plt+0x4a2d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r8, {r2, r7} │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 4b82c <__cxa_atexit@plt+0x3fa64> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq ip, r5, #180, 8 @ 0xb4000000 │ │ │ │ + ldr r7, [pc, #12] @ 4b840 <__cxa_atexit@plt+0x3fa78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r6, #204, 22 @ 0x33000 │ │ │ │ + andeq lr, r1, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 56118 <__cxa_atexit@plt+0x4a350> │ │ │ │ - ldr r2, [pc, #116] @ 56134 <__cxa_atexit@plt+0x4a36c> │ │ │ │ + bhi 4b898 <__cxa_atexit@plt+0x3fad0> │ │ │ │ + ldr r2, [pc, #60] @ 4b8a0 <__cxa_atexit@plt+0x3fad8> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4b8a4 <__cxa_atexit@plt+0x3fadc> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 56138 <__cxa_atexit@plt+0x4a370> │ │ │ │ + ldr r1, [pc, #48] @ 4b8a8 <__cxa_atexit@plt+0x3fae0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5610c <__cxa_atexit@plt+0x4a344> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 56120 <__cxa_atexit@plt+0x4a358> │ │ │ │ - ldr r3, [pc, #68] @ 5613c <__cxa_atexit@plt+0x4a374> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r5, [pc, #32] @ 4b8ac <__cxa_atexit@plt+0x3fae4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq ip, r1, #60, 22 @ 0xf000 │ │ │ │ + andseq r6, r6, #112, 22 @ 0x1c000 │ │ │ │ + andseq r6, r6, #40, 26 @ 0xa00 │ │ │ │ + andeq lr, r1, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4b8f0 <__cxa_atexit@plt+0x3fb28> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4b914 <__cxa_atexit@plt+0x3fb4c> │ │ │ │ + ldr r7, [pc, #76] @ 4b928 <__cxa_atexit@plt+0x3fb60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4b908 <__cxa_atexit@plt+0x3fb40> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 4b930 <__cxa_atexit@plt+0x3fb68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4b934 <__cxa_atexit@plt+0x3fb6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4b92c <__cxa_atexit@plt+0x3fb64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffe9b2c │ │ │ │ + andeq ip, r1, #176, 24 @ 0xb000 │ │ │ │ + andeq lr, r1, #148, 2 @ 0x25 │ │ │ │ + andeq lr, r1, #136, 2 @ 0x22 │ │ │ │ + andeq lr, r1, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4b98c <__cxa_atexit@plt+0x3fbc4> │ │ │ │ + ldr r2, [pc, #60] @ 4b994 <__cxa_atexit@plt+0x3fbcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4b998 <__cxa_atexit@plt+0x3fbd0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4b99c <__cxa_atexit@plt+0x3fbd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4b9a0 <__cxa_atexit@plt+0x3fbd8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq ip, r1, #92, 20 @ 0x5c000 │ │ │ │ + andseq r6, r6, #124, 20 @ 0x7c000 │ │ │ │ + andseq r6, r6, #52, 24 @ 0x3400 │ │ │ │ + andeq lr, r1, #224 @ 0xe0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4b9e4 <__cxa_atexit@plt+0x3fc1c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4ba08 <__cxa_atexit@plt+0x3fc40> │ │ │ │ + ldr r7, [pc, #76] @ 4ba1c <__cxa_atexit@plt+0x3fc54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4b9fc <__cxa_atexit@plt+0x3fc34> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 4ba24 <__cxa_atexit@plt+0x3fc5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4ba28 <__cxa_atexit@plt+0x3fc60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4ba20 <__cxa_atexit@plt+0x3fc58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffe9a38 │ │ │ │ + andeq ip, r1, #188, 22 @ 0x2f000 │ │ │ │ + andeq lr, r1, #160 @ 0xa0 │ │ │ │ + andeq lr, r1, #148 @ 0x94 │ │ │ │ + andeq ip, r1, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4ba80 <__cxa_atexit@plt+0x3fcb8> │ │ │ │ + ldr r2, [pc, #60] @ 4ba88 <__cxa_atexit@plt+0x3fcc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4ba8c <__cxa_atexit@plt+0x3fcc4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4ba90 <__cxa_atexit@plt+0x3fcc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4ba94 <__cxa_atexit@plt+0x3fccc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andseq ip, r5, #36, 6 @ 0x90000000 │ │ │ │ - andseq ip, r5, #152, 6 @ 0x60000002 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq ip, r1, #64, 18 @ 0x100000 │ │ │ │ + andseq r6, r6, #136, 18 @ 0x220000 │ │ │ │ + andseq r6, r6, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4bac0 <__cxa_atexit@plt+0x3fcf8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 4bad4 <__cxa_atexit@plt+0x3fd0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq sp, r1, #220, 20 @ 0xdc000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4bb24 <__cxa_atexit@plt+0x3fd5c> │ │ │ │ + ldr r2, [pc, #80] @ 4bb44 <__cxa_atexit@plt+0x3fd7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4bb2c <__cxa_atexit@plt+0x3fd64> │ │ │ │ + ldr r3, [pc, #60] @ 4bb4c <__cxa_atexit@plt+0x3fd84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 4bb50 <__cxa_atexit@plt+0x3fd88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 4bb48 <__cxa_atexit@plt+0x3fd80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r6, #244, 16 @ 0xf40000 │ │ │ │ + andeq ip, r1, #24, 14 @ 0x600000 │ │ │ │ + @ instruction: 0xfffe9644 │ │ │ │ + andeq ip, r1, #0, 14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4bbac <__cxa_atexit@plt+0x3fde4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 56174 <__cxa_atexit@plt+0x4a3ac> │ │ │ │ - ldr r2, [pc, #28] @ 56180 <__cxa_atexit@plt+0x4a3b8> │ │ │ │ + bcc 4bbb8 <__cxa_atexit@plt+0x3fdf0> │ │ │ │ + ldr r1, [pc, #68] @ 4bbc8 <__cxa_atexit@plt+0x3fe00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #64] @ 4bbcc <__cxa_atexit@plt+0x3fe04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq ip, r5, #44, 6 @ 0xb0000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andseq r6, r6, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 561e0 <__cxa_atexit@plt+0x4a418> │ │ │ │ - ldr lr, [pc, #68] @ 561ec <__cxa_atexit@plt+0x4a424> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + bhi 4bc44 <__cxa_atexit@plt+0x3fe7c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #104] @ 4bc60 <__cxa_atexit@plt+0x3fe98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 4bc64 <__cxa_atexit@plt+0x3fe9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4bc50 <__cxa_atexit@plt+0x3fe88> │ │ │ │ + ldr r3, [pc, #72] @ 4bc68 <__cxa_atexit@plt+0x3fea0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4bc34 <__cxa_atexit@plt+0x3fe6c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 4bc6c <__cxa_atexit@plt+0x3fea4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r6, #240, 14 @ 0x3c00000 │ │ │ │ + andseq r6, r6, #4, 16 @ 0x40000 │ │ │ │ + @ instruction: 0xfffe8bac │ │ │ │ + andeq ip, r1, #56, 8 @ 0x38000000 │ │ │ │ + andeq sp, r1, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4bd24 <__cxa_atexit@plt+0x3ff5c> │ │ │ │ + ldr r2, [pc, #164] @ 4bd3c <__cxa_atexit@plt+0x3ff74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 561d8 <__cxa_atexit@plt+0x4a410> │ │ │ │ - b 561f8 <__cxa_atexit@plt+0x4a430> │ │ │ │ + beq 4bd04 <__cxa_atexit@plt+0x3ff3c> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 4bd0c <__cxa_atexit@plt+0x3ff44> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4bd30 <__cxa_atexit@plt+0x3ff68> │ │ │ │ + ldr r2, [pc, #104] @ 4bd48 <__cxa_atexit@plt+0x3ff80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #100] @ 4bd4c <__cxa_atexit@plt+0x3ff84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r3, {r0, r1} │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 4bd40 <__cxa_atexit@plt+0x3ff78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #40] @ 4bd44 <__cxa_atexit@plt+0x3ff7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 562a0 <__cxa_atexit@plt+0x4a4d8> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq ip, r1, #72, 10 @ 0x12000000 │ │ │ │ + andeq ip, r1, #64, 10 @ 0x10000000 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andeq sp, r1, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #4 │ │ │ │ + bne 4bdb4 <__cxa_atexit@plt+0x3ffec> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4bdd0 <__cxa_atexit@plt+0x40008> │ │ │ │ + ldr r3, [pc, #88] @ 4bde4 <__cxa_atexit@plt+0x4001c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r2, [pc, #84] @ 4bde8 <__cxa_atexit@plt+0x40020> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56278 <__cxa_atexit@plt+0x4a4b0> │ │ │ │ - ldr r3, [pc, #140] @ 562a4 <__cxa_atexit@plt+0x4a4dc> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #32] @ 4bddc <__cxa_atexit@plt+0x40014> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #24] @ 4bde0 <__cxa_atexit@plt+0x40018> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq ip, r1, #160, 8 @ 0xa0000000 │ │ │ │ + andeq ip, r1, #148, 8 @ 0x94000000 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + andeq sp, r1, #128, 24 @ 0x8000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 4be14 <__cxa_atexit@plt+0x4004c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b 4808c <__cxa_atexit@plt+0x3c2c4> │ │ │ │ + andeq ip, r1, #132, 16 @ 0x840000 │ │ │ │ + andeq sp, r1, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4bed8 <__cxa_atexit@plt+0x40110> │ │ │ │ + ldr r2, [pc, #184] @ 4bef4 <__cxa_atexit@plt+0x4012c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #12] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 56280 <__cxa_atexit@plt+0x4a4b8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 5628c <__cxa_atexit@plt+0x4a4c4> │ │ │ │ - ldr r2, [pc, #92] @ 562a8 <__cxa_atexit@plt+0x4a4e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 4beb8 <__cxa_atexit@plt+0x400f0> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 4bec4 <__cxa_atexit@plt+0x400fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 4bee0 <__cxa_atexit@plt+0x40118> │ │ │ │ + ldr r8, [pc, #128] @ 4bf00 <__cxa_atexit@plt+0x40138> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #124] @ 4bf04 <__cxa_atexit@plt+0x4013c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldmdb r5, {r1, r3} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #44] @ 4bef8 <__cxa_atexit@plt+0x40130> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #40] @ 4befc <__cxa_atexit@plt+0x40134> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq ip, r1, #144, 6 @ 0x40000002 │ │ │ │ + andeq ip, r1, #136, 6 @ 0x20000002 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + andeq sp, r1, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 4bf7c <__cxa_atexit@plt+0x401b4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4bf94 <__cxa_atexit@plt+0x401cc> │ │ │ │ + ldr r2, [pc, #108] @ 4bfac <__cxa_atexit@plt+0x401e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #104] @ 4bfb0 <__cxa_atexit@plt+0x401e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andseq ip, r5, #36, 4 @ 0x40000002 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ 56338 <__cxa_atexit@plt+0x4a570> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56318 <__cxa_atexit@plt+0x4a550> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 56324 <__cxa_atexit@plt+0x4a55c> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #60] @ 5633c <__cxa_atexit@plt+0x4a574> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 4bfa4 <__cxa_atexit@plt+0x401dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #24] @ 4bfa8 <__cxa_atexit@plt+0x401e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq ip, r5, #112, 2 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 56388 <__cxa_atexit@plt+0x4a5c0> │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #32] @ 56394 <__cxa_atexit@plt+0x4a5cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq ip, r5, #252 @ 0xfc │ │ │ │ - andeq r0, r1, #112, 12 @ 0x7000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 1486f34 <__cxa_atexit@plt+0x147b16c> │ │ │ │ - andeq r0, r1, #100, 12 @ 0x6400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq ip, r1, #216, 4 @ 0x8000000d │ │ │ │ + andeq ip, r1, #204, 4 @ 0xc000000c │ │ │ │ + @ instruction: 0xfffffc18 │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + andeq sp, r1, #28, 26 @ 0x700 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5640c <__cxa_atexit@plt+0x4a644> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 56418 <__cxa_atexit@plt+0x4a650> │ │ │ │ - ldr r2, [pc, #68] @ 56428 <__cxa_atexit@plt+0x4a660> │ │ │ │ + bhi 4c008 <__cxa_atexit@plt+0x40240> │ │ │ │ + ldr r2, [pc, #60] @ 4c010 <__cxa_atexit@plt+0x40248> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 5642c <__cxa_atexit@plt+0x4a664> │ │ │ │ + ldr r9, [pc, #56] @ 4c014 <__cxa_atexit@plt+0x4024c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4c018 <__cxa_atexit@plt+0x40250> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4c01c <__cxa_atexit@plt+0x40254> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 206e2c <__cxa_atexit@plt+0x1fb064> │ │ │ │ - mov r6, r8 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq ip, r1, #244, 6 @ 0xd0000003 │ │ │ │ + andseq r6, r6, #0, 8 │ │ │ │ + andseq r6, r6, #184, 10 @ 0x2e000000 │ │ │ │ + andeq sp, r1, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4c090 <__cxa_atexit@plt+0x402c8> │ │ │ │ + add r2, r5, #4 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4c0c8 <__cxa_atexit@plt+0x40300> │ │ │ │ + ldr r1, [pc, #144] @ 4c0e4 <__cxa_atexit@plt+0x4031c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 4c0a8 <__cxa_atexit@plt+0x402e0> │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 4c0b0 <__cxa_atexit@plt+0x402e8> │ │ │ │ + ldr r2, [pc, #120] @ 4c0e8 <__cxa_atexit@plt+0x40320> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #108] @ 4c0ec <__cxa_atexit@plt+0x40324> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #92] @ 4c0f4 <__cxa_atexit@plt+0x4032c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #84] @ 4c0f8 <__cxa_atexit@plt+0x40330> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andseq ip, r5, #4 │ │ │ │ - andeq r0, r1, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 9aa9b8 <__cxa_atexit@plt+0x99ebf0> │ │ │ │ - andeq r0, r1, #184, 10 @ 0x2e000000 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 4c0fc <__cxa_atexit@plt+0x40334> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 4c0f0 <__cxa_atexit@plt+0x40328> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff314 │ │ │ │ + @ instruction: 0xfffff354 │ │ │ │ + andeq ip, r1, #184, 8 @ 0xb8000000 │ │ │ │ + andeq sp, r1, #176, 22 @ 0x2c000 │ │ │ │ + andeq sp, r1, #0, 24 │ │ │ │ + andeq sp, r1, #244, 22 @ 0x3d000 │ │ │ │ + andseq r6, r6, #16, 10 @ 0x4000000 │ │ │ │ + andeq sp, r1, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 564a0 <__cxa_atexit@plt+0x4a6d8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 564ac <__cxa_atexit@plt+0x4a6e4> │ │ │ │ - ldr r2, [pc, #68] @ 564bc <__cxa_atexit@plt+0x4a6f4> │ │ │ │ + bhi 4c154 <__cxa_atexit@plt+0x4038c> │ │ │ │ + ldr r2, [pc, #60] @ 4c15c <__cxa_atexit@plt+0x40394> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 564c0 <__cxa_atexit@plt+0x4a6f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 564c4 <__cxa_atexit@plt+0x4a6fc> │ │ │ │ + ldr r9, [pc, #56] @ 4c160 <__cxa_atexit@plt+0x40398> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4c164 <__cxa_atexit@plt+0x4039c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4c168 <__cxa_atexit@plt+0x403a0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ - mov r6, r9 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq ip, r1, #188, 4 @ 0xc000000b │ │ │ │ + andseq r6, r6, #180, 4 @ 0x4000000b │ │ │ │ + andseq r6, r6, #108, 8 @ 0x6c000000 │ │ │ │ + andeq sp, r1, #52, 22 @ 0xd000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4c1ac <__cxa_atexit@plt+0x403e4> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4c1d0 <__cxa_atexit@plt+0x40408> │ │ │ │ + ldr r7, [pc, #76] @ 4c1e4 <__cxa_atexit@plt+0x4041c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4c1c4 <__cxa_atexit@plt+0x403fc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 355a8 <__cxa_atexit@plt+0x297e0> │ │ │ │ + ldr r7, [pc, #56] @ 4c1ec <__cxa_atexit@plt+0x40424> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4c1f0 <__cxa_atexit@plt+0x40428> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - mvneq lr, r8, lsr r5 │ │ │ │ - andseq fp, r5, #104, 30 @ 0x1a0 │ │ │ │ - andeq r0, r1, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4c1e8 <__cxa_atexit@plt+0x40420> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffe940c │ │ │ │ + andeq ip, r1, #248, 6 @ 0xe0000003 │ │ │ │ + andeq sp, r1, #244, 20 @ 0xf4000 │ │ │ │ + andeq sp, r1, #232, 20 @ 0xe8000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 56520 <__cxa_atexit@plt+0x4a758> │ │ │ │ - ldr r2, [pc, #60] @ 5652c <__cxa_atexit@plt+0x4a764> │ │ │ │ + bhi 4c2b8 <__cxa_atexit@plt+0x404f0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #84 @ 0x54 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 4c2c0 <__cxa_atexit@plt+0x404f8> │ │ │ │ + ldr r7, [pc, #180] @ 4c2e0 <__cxa_atexit@plt+0x40518> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #176] @ 4c2e4 <__cxa_atexit@plt+0x4051c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #172] @ 4c2e8 <__cxa_atexit@plt+0x40520> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #168] @ 4c2ec <__cxa_atexit@plt+0x40524> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r3, #20 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56518 <__cxa_atexit@plt+0x4a750> │ │ │ │ - b 5653c <__cxa_atexit@plt+0x4a774> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr ip, [pc, #164] @ 4c2f0 <__cxa_atexit@plt+0x40528> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [sl, #4]! │ │ │ │ + str r9, [sl, #8] │ │ │ │ + mov r7, sl │ │ │ │ + str r1, [r7, #36]! @ 0x24 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r1, sl │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str sl, [sl, #80] @ 0x50 │ │ │ │ + str sl, [sl, #68] @ 0x44 │ │ │ │ + str sl, [sl, #44] @ 0x2c │ │ │ │ + str lr, [sl, #48] @ 0x30 │ │ │ │ + str r8, [sl, #52] @ 0x34 │ │ │ │ + str r7, [sl, #56] @ 0x38 │ │ │ │ + str sl, [sl, #32] │ │ │ │ + str sl, [sl, #20] │ │ │ │ + mov r7, sl │ │ │ │ + str ip, [r7, #72]! @ 0x48 │ │ │ │ + mov r8, sl │ │ │ │ + ldr r3, [pc, #84] @ 4c2f4 <__cxa_atexit@plt+0x4052c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #60]! @ 0x3c │ │ │ │ + ldr r3, [pc, #76] @ 4c2f8 <__cxa_atexit@plt+0x40530> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sl, #24]! │ │ │ │ + sub r9, r6, #31 │ │ │ │ bx r0 │ │ │ │ + mov r6, sl │ │ │ │ + b 4c2c8 <__cxa_atexit@plt+0x40500> │ │ │ │ + mov r7, #84 @ 0x54 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 4c2dc <__cxa_atexit@plt+0x40514> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r1, #204, 8 @ 0xcc000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 56598 <__cxa_atexit@plt+0x4a7d0> │ │ │ │ - ldr r3, [pc, #200] @ 56618 <__cxa_atexit@plt+0x4a850> │ │ │ │ + andeq sp, r1, #56, 20 @ 0x38000 │ │ │ │ + @ instruction: 0xfffff4d4 │ │ │ │ + @ instruction: 0xfffffbf0 │ │ │ │ + @ instruction: 0xfffff7f8 │ │ │ │ + @ instruction: 0xfffff608 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + @ instruction: 0xfffff694 │ │ │ │ + andeq sp, r1, #0, 20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4c424 <__cxa_atexit@plt+0x4065c> │ │ │ │ + ldr r7, [pc, #344] @ 4c478 <__cxa_atexit@plt+0x406b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + sub r7, r3, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4c434 <__cxa_atexit@plt+0x4066c> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #84 @ 0x54 │ │ │ │ + cmp lr, ip │ │ │ │ + bcc 4c43c <__cxa_atexit@plt+0x40674> │ │ │ │ + ldr r0, [pc, #304] @ 4c47c <__cxa_atexit@plt+0x406b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #300] @ 4c480 <__cxa_atexit@plt+0x406b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #296] @ 4c484 <__cxa_atexit@plt+0x406bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 565e8 <__cxa_atexit@plt+0x4a820> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 56604 <__cxa_atexit@plt+0x4a83c> │ │ │ │ - ldr r2, [pc, #168] @ 56624 <__cxa_atexit@plt+0x4a85c> │ │ │ │ + ldr r7, [pc, #292] @ 4c488 <__cxa_atexit@plt+0x406c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [pc, #288] @ 4c48c <__cxa_atexit@plt+0x406c4> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r8, [r2, #52] @ 0x34 │ │ │ │ + str r1, [r2, #48] @ 0x30 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + mov r0, r2 │ │ │ │ + str r3, [r0, #36]! @ 0x24 │ │ │ │ + sub r8, ip, #31 │ │ │ │ + str r0, [r2, #56] @ 0x38 │ │ │ │ + mov ip, r2 │ │ │ │ + str r7, [ip, #12]! │ │ │ │ + mov r7, r2 │ │ │ │ + str sl, [r7, #72]! @ 0x48 │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #228] @ 4c490 <__cxa_atexit@plt+0x406c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #24]! │ │ │ │ + mov r0, r2 │ │ │ │ + ldr r3, [pc, #216] @ 4c494 <__cxa_atexit@plt+0x406cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r0, #60]! @ 0x3c │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r2, #80] @ 0x50 │ │ │ │ + str r2, [r2, #68] @ 0x44 │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r2, #32] │ │ │ │ + str r2, [r2, #20] │ │ │ │ + add r9, r2, #104 @ 0x68 │ │ │ │ + cmp lr, r9 │ │ │ │ + bcc 4c45c <__cxa_atexit@plt+0x40694> │ │ │ │ + ldr r2, [pc, #168] @ 4c4a4 <__cxa_atexit@plt+0x406dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r9, [r5, #20]! │ │ │ │ - sub r6, r3, #1 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + str r2, [r6, #88] @ 0x58 │ │ │ │ + str r7, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + str r8, [r6, #100] @ 0x64 │ │ │ │ + str r1, [r6, #104] @ 0x68 │ │ │ │ + str ip, [r6, #108] @ 0x6c │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r9, #19 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #116] @ 4c4a0 <__cxa_atexit@plt+0x406d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov ip, r6 │ │ │ │ + b 4c444 <__cxa_atexit@plt+0x4067c> │ │ │ │ + mov r7, #84 @ 0x54 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #80] @ 4c49c <__cxa_atexit@plt+0x406d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #52] @ 4c498 <__cxa_atexit@plt+0x406d0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xfffff3b4 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + @ instruction: 0xfffff6d8 │ │ │ │ + @ instruction: 0xfffff4e8 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffff594 │ │ │ │ + @ instruction: 0xfffffc00 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq sp, r1, #188, 16 @ 0xbc0000 │ │ │ │ + andeq sp, r1, #0, 18 │ │ │ │ + andseq r6, r6, #208, 2 @ 0x34 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 565f4 <__cxa_atexit@plt+0x4a82c> │ │ │ │ - ldr r1, [pc, #108] @ 5661c <__cxa_atexit@plt+0x4a854> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #104] @ 56620 <__cxa_atexit@plt+0x4a858> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - add r0, r2, #1 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4c500 <__cxa_atexit@plt+0x40738> │ │ │ │ + ldr lr, [pc, #68] @ 4c518 <__cxa_atexit@plt+0x40750> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stm r5, {r0, r6} │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andseq fp, r5, #80, 28 @ 0x500 │ │ │ │ - andseq fp, r5, #20, 30 @ 0x50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldmda r5, {r1, r7, r8} │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 4c51c <__cxa_atexit@plt+0x40754> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andseq r6, r6, #248 @ 0xf8 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 56664 <__cxa_atexit@plt+0x4a89c> │ │ │ │ - ldr r2, [pc, #36] @ 56670 <__cxa_atexit@plt+0x4a8a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #1 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ + bcc 4c574 <__cxa_atexit@plt+0x407ac> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #68] @ 4c58c <__cxa_atexit@plt+0x407c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r8, r5, #16 │ │ │ │ + ldm r8, {r1, r7, r8} │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 4c590 <__cxa_atexit@plt+0x407c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r5, #68, 28 @ 0x440 │ │ │ │ - andeq r0, r1, #132, 6 @ 0x10000002 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andseq r6, r6, #132 @ 0x84 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq sp, r1, #140, 14 @ 0x2300000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 4c30c <__cxa_atexit@plt+0x40544> │ │ │ │ + andeq ip, r1, #132, 4 @ 0x40000008 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4c624 <__cxa_atexit@plt+0x4085c> │ │ │ │ + ldr r1, [pc, #92] @ 4c638 <__cxa_atexit@plt+0x40870> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 566dc <__cxa_atexit@plt+0x4a914> │ │ │ │ - ldr r2, [pc, #76] @ 566e8 <__cxa_atexit@plt+0x4a920> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 566d4 <__cxa_atexit@plt+0x4a90c> │ │ │ │ - ldr r2, [pc, #44] @ 566ec <__cxa_atexit@plt+0x4a924> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 566d4 <__cxa_atexit@plt+0x4a90c> │ │ │ │ - b 56730 <__cxa_atexit@plt+0x4a968> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 4c614 <__cxa_atexit@plt+0x4084c> │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr sl, [r2, #7] │ │ │ │ + ldr r3, [r2, #11] │ │ │ │ + ldr r1, [r2, #15] │ │ │ │ + ldr r2, [r2, #19] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r7 │ │ │ │ + b 3b750 <__cxa_atexit@plt+0x2f988> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4c63c <__cxa_atexit@plt+0x40874> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r1, #12, 6 @ 0x30000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 56720 <__cxa_atexit@plt+0x4a958> │ │ │ │ + @ instruction: 0xfffef444 │ │ │ │ + andeq ip, r1, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4c6a0 <__cxa_atexit@plt+0x408d8> │ │ │ │ + ldr r3, [pc, #80] @ 4c6b8 <__cxa_atexit@plt+0x408f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56718 <__cxa_atexit@plt+0x4a950> │ │ │ │ - b 56730 <__cxa_atexit@plt+0x4a968> │ │ │ │ + ldr r9, [pc, #76] @ 4c6bc <__cxa_atexit@plt+0x408f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #72] @ 4c6c0 <__cxa_atexit@plt+0x408f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 4c6c4 <__cxa_atexit@plt+0x408fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andseq r5, r6, #228, 30 @ 0x390 │ │ │ │ + andeq sp, r1, #140, 12 @ 0x8c00000 │ │ │ │ + andeq fp, r1, #40, 26 @ 0xa00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4c758 <__cxa_atexit@plt+0x40990> │ │ │ │ + ldr r1, [pc, #120] @ 4c764 <__cxa_atexit@plt+0x4099c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 4c768 <__cxa_atexit@plt+0x409a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 4c738 <__cxa_atexit@plt+0x40970> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4c744 <__cxa_atexit@plt+0x4097c> │ │ │ │ + ldr r3, [pc, #80] @ 4c76c <__cxa_atexit@plt+0x409a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 4c770 <__cxa_atexit@plt+0x409a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r1, #216, 4 @ 0x8000000d │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r7, [pc, #40] @ 4c774 <__cxa_atexit@plt+0x409ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r5, r6, #232, 24 @ 0xe800 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq fp, r1, #212, 24 @ 0xd400 │ │ │ │ + andseq r5, r6, #180, 24 @ 0xb400 │ │ │ │ + andeq fp, r1, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 567b4 <__cxa_atexit@plt+0x4a9ec> │ │ │ │ - ldr r2, [pc, #128] @ 567cc <__cxa_atexit@plt+0x4aa04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 567c0 <__cxa_atexit@plt+0x4a9f8> │ │ │ │ - ldr r2, [pc, #80] @ 567d0 <__cxa_atexit@plt+0x4aa08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r0, r1, r8, sl} │ │ │ │ - str r9, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 567a8 <__cxa_atexit@plt+0x4a9e0> │ │ │ │ - mov r5, r3 │ │ │ │ - b 5653c <__cxa_atexit@plt+0x4a774> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4c7b4 <__cxa_atexit@plt+0x409ec> │ │ │ │ + ldr r3, [pc, #52] @ 4c7cc <__cxa_atexit@plt+0x40a04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #40] @ 4c7d0 <__cxa_atexit@plt+0x40a08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 4c7c8 <__cxa_atexit@plt+0x40a00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r6, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq fp, r1, #80, 24 @ 0x5000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 4c7fc <__cxa_atexit@plt+0x40a34> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 4c810 <__cxa_atexit@plt+0x40a48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andseq fp, r5, #36, 26 @ 0x900 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - andeq r0, r1, #76, 4 @ 0xc0000004 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ + andseq r5, r6, #252, 22 @ 0x3f000 │ │ │ │ + andeq sp, r1, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 56854 <__cxa_atexit@plt+0x4aa8c> │ │ │ │ - ldr r3, [pc, #100] @ 5685c <__cxa_atexit@plt+0x4aa94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 56844 <__cxa_atexit@plt+0x4aa7c> │ │ │ │ - ldr r7, [pc, #52] @ 56860 <__cxa_atexit@plt+0x4aa98> │ │ │ │ + bhi 4c868 <__cxa_atexit@plt+0x40aa0> │ │ │ │ + ldr r2, [pc, #60] @ 4c870 <__cxa_atexit@plt+0x40aa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4c874 <__cxa_atexit@plt+0x40aac> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4c878 <__cxa_atexit@plt+0x40ab0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4c87c <__cxa_atexit@plt+0x40ab4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq fp, r1, #108, 22 @ 0x1b000 │ │ │ │ + andseq r5, r6, #160, 22 @ 0x28000 │ │ │ │ + andseq r5, r6, #88, 26 @ 0x1600 │ │ │ │ + andeq sp, r1, #4, 4 @ 0x40000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4c8c0 <__cxa_atexit@plt+0x40af8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4c8e4 <__cxa_atexit@plt+0x40b1c> │ │ │ │ + ldr r7, [pc, #76] @ 4c8f8 <__cxa_atexit@plt+0x40b30> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4c8d8 <__cxa_atexit@plt+0x40b10> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 4c900 <__cxa_atexit@plt+0x40b38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4c904 <__cxa_atexit@plt+0x40b3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4c8fc <__cxa_atexit@plt+0x40b34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r1, #192, 2 @ 0x30 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 56894 <__cxa_atexit@plt+0x4aacc> │ │ │ │ + @ instruction: 0xfffe8b5c │ │ │ │ + andeq fp, r1, #224, 24 @ 0xe000 │ │ │ │ + andeq sp, r1, #196, 2 @ 0x31 │ │ │ │ + andeq sp, r1, #184, 2 @ 0x2e │ │ │ │ + andeq sp, r1, #216, 6 @ 0x60000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4c95c <__cxa_atexit@plt+0x40b94> │ │ │ │ + ldr r2, [pc, #60] @ 4c964 <__cxa_atexit@plt+0x40b9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r1, #140, 2 @ 0x23 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ + ldr r9, [pc, #56] @ 4c968 <__cxa_atexit@plt+0x40ba0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4c96c <__cxa_atexit@plt+0x40ba4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4c970 <__cxa_atexit@plt+0x40ba8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq fp, r1, #140, 20 @ 0x8c000 │ │ │ │ + andseq r5, r6, #172, 20 @ 0xac000 │ │ │ │ + andseq r5, r6, #100, 24 @ 0x6400 │ │ │ │ + andeq sp, r1, #16, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 569b4 <__cxa_atexit@plt+0x4abec> │ │ │ │ - ldr r2, [pc, #272] @ 569d4 <__cxa_atexit@plt+0x4ac0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #268] @ 569d8 <__cxa_atexit@plt+0x4ac10> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r8, [ip, #15] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - add r0, r7, #32 │ │ │ │ - sub r7, r6, #17 │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r8, r2 │ │ │ │ - bge 56950 <__cxa_atexit@plt+0x4ab88> │ │ │ │ - ldr r3, [pc, #200] @ 569e4 <__cxa_atexit@plt+0x4ac1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r6] │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - str r3, [r0] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #172] @ 569e8 <__cxa_atexit@plt+0x4ac20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, ip │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [pc, #132] @ 569dc <__cxa_atexit@plt+0x4ac14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r0] │ │ │ │ - mov r9, r6 │ │ │ │ - str r2, [r9], #-3 │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 569c4 <__cxa_atexit@plt+0x4abfc> │ │ │ │ - ldr r3, [pc, #104] @ 569e0 <__cxa_atexit@plt+0x4ac18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r6, #-16] │ │ │ │ - ldr r0, [r6, #-12] │ │ │ │ - ldr r7, [r6, #-8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, ip} │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 569a8 <__cxa_atexit@plt+0x4abe0> │ │ │ │ - mov r5, r2 │ │ │ │ - b 5653c <__cxa_atexit@plt+0x4a774> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4c9b4 <__cxa_atexit@plt+0x40bec> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4c9d8 <__cxa_atexit@plt+0x40c10> │ │ │ │ + ldr r7, [pc, #76] @ 4c9ec <__cxa_atexit@plt+0x40c24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4c9cc <__cxa_atexit@plt+0x40c04> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 4c9f4 <__cxa_atexit@plt+0x40c2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4c9f8 <__cxa_atexit@plt+0x40c30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - add r5, r5, #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4c9f0 <__cxa_atexit@plt+0x40c28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - andseq fp, r5, #24, 22 @ 0x6000 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - andseq fp, r5, #4, 22 @ 0x1000 │ │ │ │ - andeq r0, r1, #228, 14 @ 0x3900000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ + @ instruction: 0xfffe8a68 │ │ │ │ + andeq fp, r1, #236, 22 @ 0x3b000 │ │ │ │ + andeq sp, r1, #208 @ 0xd0 │ │ │ │ + andeq sp, r1, #196 @ 0xc4 │ │ │ │ + andeq fp, r1, #144, 18 @ 0x240000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 56aa8 <__cxa_atexit@plt+0x4ace0> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [pc, #156] @ 56ab0 <__cxa_atexit@plt+0x4ace8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr lr, [r7, #24] │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str ip, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str sl, [r7, #32] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 56a88 <__cxa_atexit@plt+0x4acc0> │ │ │ │ - ldr r6, [pc, #80] @ 56ab4 <__cxa_atexit@plt+0x4acec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r6, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56a9c <__cxa_atexit@plt+0x4acd4> │ │ │ │ - ldr r6, [sp] │ │ │ │ - b 56b08 <__cxa_atexit@plt+0x4ad40> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 4ca50 <__cxa_atexit@plt+0x40c88> │ │ │ │ + ldr r2, [pc, #60] @ 4ca58 <__cxa_atexit@plt+0x40c90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4ca5c <__cxa_atexit@plt+0x40c94> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4ca60 <__cxa_atexit@plt+0x40c98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4ca64 <__cxa_atexit@plt+0x40c9c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq fp, r1, #112, 18 @ 0x1c0000 │ │ │ │ + andseq r5, r6, #184, 18 @ 0x2e0000 │ │ │ │ + andseq r5, r6, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4ca90 <__cxa_atexit@plt+0x40cc8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r6, [sp] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 4caa4 <__cxa_atexit@plt+0x40cdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r1, #28, 14 @ 0x700000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 56af8 <__cxa_atexit@plt+0x4ad30> │ │ │ │ + andeq ip, r1, #12, 22 @ 0x3000 │ │ │ │ + andeq sp, r1, #180 @ 0xb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 49b4c <__cxa_atexit@plt+0x3dd84> │ │ │ │ + andeq sp, r1, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4cb18 <__cxa_atexit@plt+0x40d50> │ │ │ │ + ldr r2, [pc, #60] @ 4cb20 <__cxa_atexit@plt+0x40d58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56af0 <__cxa_atexit@plt+0x4ad28> │ │ │ │ - b 56b08 <__cxa_atexit@plt+0x4ad40> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #56] @ 4cb24 <__cxa_atexit@plt+0x40d5c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4cb28 <__cxa_atexit@plt+0x40d60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4cb2c <__cxa_atexit@plt+0x40d64> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r1, #216, 12 @ 0xd800000 │ │ │ │ - andeq r0, r0, sl, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq fp, r1, #228, 16 @ 0xe40000 │ │ │ │ + andseq r5, r6, #240, 16 @ 0xf00000 │ │ │ │ + andseq r5, r6, #168, 20 @ 0xa8000 │ │ │ │ + andeq sp, r1, #144, 2 @ 0x24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 56b48 <__cxa_atexit@plt+0x4ad80> │ │ │ │ - ldr r3, [pc, #168] @ 56bc4 <__cxa_atexit@plt+0x4adfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bne 4cba0 <__cxa_atexit@plt+0x40dd8> │ │ │ │ + add r2, r5, #4 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56b78 <__cxa_atexit@plt+0x4adb0> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 56b80 <__cxa_atexit@plt+0x4adb8> │ │ │ │ - ldr r7, [pc, #144] @ 56bd4 <__cxa_atexit@plt+0x4ae0c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4cbd8 <__cxa_atexit@plt+0x40e10> │ │ │ │ + ldr r1, [pc, #144] @ 4cbf4 <__cxa_atexit@plt+0x40e2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 4cbb8 <__cxa_atexit@plt+0x40df0> │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 4cbc0 <__cxa_atexit@plt+0x40df8> │ │ │ │ + ldr r2, [pc, #120] @ 4cbf8 <__cxa_atexit@plt+0x40e30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #108] @ 4cbfc <__cxa_atexit@plt+0x40e34> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #92] @ 4cc04 <__cxa_atexit@plt+0x40e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 56bb0 <__cxa_atexit@plt+0x4ade8> │ │ │ │ - ldr r3, [pc, #108] @ 56bbc <__cxa_atexit@plt+0x4adf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #104] @ 56bc0 <__cxa_atexit@plt+0x4adf8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #84] @ 4cc08 <__cxa_atexit@plt+0x40e40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 56ba8 <__cxa_atexit@plt+0x4ade0> │ │ │ │ - ldr r3, [pc, #60] @ 56bcc <__cxa_atexit@plt+0x4ae04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 56bd0 <__cxa_atexit@plt+0x4ae08> │ │ │ │ + ldr r7, [pc, #68] @ 4cc0c <__cxa_atexit@plt+0x40e44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - b 56b68 <__cxa_atexit@plt+0x4ada0> │ │ │ │ - ldr r7, [pc, #24] @ 56bc8 <__cxa_atexit@plt+0x4ae00> │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 4cc00 <__cxa_atexit@plt+0x40e38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe804 │ │ │ │ + @ instruction: 0xffffe844 │ │ │ │ + andeq fp, r1, #168, 18 @ 0x2a0000 │ │ │ │ + andeq sp, r1, #160 @ 0xa0 │ │ │ │ + andeq sp, r1, #240 @ 0xf0 │ │ │ │ + andeq sp, r1, #228 @ 0xe4 │ │ │ │ + andseq r5, r6, #0, 20 │ │ │ │ + andeq sp, r1, #160 @ 0xa0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4cc64 <__cxa_atexit@plt+0x40e9c> │ │ │ │ + ldr r2, [pc, #60] @ 4cc6c <__cxa_atexit@plt+0x40ea4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4cc70 <__cxa_atexit@plt+0x40ea8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4cc74 <__cxa_atexit@plt+0x40eac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4cc78 <__cxa_atexit@plt+0x40eb0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq fp, r1, #172, 14 @ 0x2b00000 │ │ │ │ + andseq r5, r6, #164, 14 @ 0x2900000 │ │ │ │ + andseq r5, r6, #92, 18 @ 0x170000 │ │ │ │ + andeq sp, r1, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4ccbc <__cxa_atexit@plt+0x40ef4> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4cce0 <__cxa_atexit@plt+0x40f18> │ │ │ │ + ldr r7, [pc, #76] @ 4ccf4 <__cxa_atexit@plt+0x40f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4ccd4 <__cxa_atexit@plt+0x40f0c> │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq pc, r0, #52, 28 @ 0x340 │ │ │ │ - andseq fp, r5, #176, 16 @ 0xb00000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq pc, r0, #16, 28 @ 0x100 │ │ │ │ - andseq fp, r5, #112, 16 @ 0x700000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r1, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r0, sl, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 56c00 <__cxa_atexit@plt+0x4ae38> │ │ │ │ - ldr r7, [pc, #84] @ 56c50 <__cxa_atexit@plt+0x4ae88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 56c38 <__cxa_atexit@plt+0x4ae70> │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 56c30 <__cxa_atexit@plt+0x4ae68> │ │ │ │ - ldr r3, [pc, #56] @ 56c48 <__cxa_atexit@plt+0x4ae80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 56c4c <__cxa_atexit@plt+0x4ae84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r7, [pc, #12] @ 56c44 <__cxa_atexit@plt+0x4ae7c> │ │ │ │ + b 355a8 <__cxa_atexit@plt+0x297e0> │ │ │ │ + ldr r7, [pc, #56] @ 4ccfc <__cxa_atexit@plt+0x40f34> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4cd00 <__cxa_atexit@plt+0x40f38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq pc, r0, #144, 26 @ 0x2400 │ │ │ │ - andseq fp, r5, #240, 14 @ 0x3c00000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq pc, r0, #104, 26 @ 0x1a00 │ │ │ │ - andeq r1, r0, sl, lsr #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r1, #15] │ │ │ │ - add r0, r7, #1 │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 56cb4 <__cxa_atexit@plt+0x4aeec> │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #32]! │ │ │ │ - ldr r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r7, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r7, #8] │ │ │ │ - ldr r5, [pc, #148] @ 56d34 <__cxa_atexit@plt+0x4af6c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r9, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [pc, #116] @ 56d30 <__cxa_atexit@plt+0x4af68> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4ccf8 <__cxa_atexit@plt+0x40f30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffe88fc │ │ │ │ + andeq fp, r1, #232, 16 @ 0xe80000 │ │ │ │ + andeq ip, r1, #228, 30 @ 0x390 │ │ │ │ + andeq ip, r1, #216, 30 @ 0x360 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4cdc4 <__cxa_atexit@plt+0x40ffc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #80 @ 0x50 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 4cdcc <__cxa_atexit@plt+0x41004> │ │ │ │ + ldr r7, [pc, #176] @ 4cdec <__cxa_atexit@plt+0x41024> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #172] @ 4cdf0 <__cxa_atexit@plt+0x41028> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #168] @ 4cdf4 <__cxa_atexit@plt+0x4102c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #164] @ 4cdf8 <__cxa_atexit@plt+0x41030> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #160] @ 4cdfc <__cxa_atexit@plt+0x41034> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [pc, #156] @ 4ce00 <__cxa_atexit@plt+0x41038> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + mov r7, sl │ │ │ │ + str r1, [r7, #36]! @ 0x24 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r1, sl │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str sl, [sl, #76] @ 0x4c │ │ │ │ + str sl, [sl, #64] @ 0x40 │ │ │ │ + str sl, [sl, #44] @ 0x2c │ │ │ │ + str lr, [sl, #48] @ 0x30 │ │ │ │ + str r7, [sl, #52] @ 0x34 │ │ │ │ + str sl, [sl, #32] │ │ │ │ + str sl, [sl, #20] │ │ │ │ + mov r7, sl │ │ │ │ + str r9, [r7, #68]! @ 0x44 │ │ │ │ + mov r8, sl │ │ │ │ + str ip, [r8, #56]! @ 0x38 │ │ │ │ + ldr r3, [pc, #76] @ 4ce04 <__cxa_atexit@plt+0x4103c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ + str r3, [sl, #24]! │ │ │ │ + sub r9, r6, #27 │ │ │ │ + bx r0 │ │ │ │ + mov r6, sl │ │ │ │ + b 4cdd4 <__cxa_atexit@plt+0x4100c> │ │ │ │ + mov r7, #80 @ 0x50 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 4cde8 <__cxa_atexit@plt+0x41020> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq ip, r1, #104, 30 @ 0x1a0 │ │ │ │ + @ instruction: 0xfffff994 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + andeq ip, r1, #48, 30 @ 0xc0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4cf2c <__cxa_atexit@plt+0x41164> │ │ │ │ + ldr r7, [pc, #340] @ 4cf80 <__cxa_atexit@plt+0x411b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #40]! @ 0x28 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56d18 <__cxa_atexit@plt+0x4af50> │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + sub r7, r3, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4cf3c <__cxa_atexit@plt+0x41174> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp lr, r8 │ │ │ │ - bcc 56d20 <__cxa_atexit@plt+0x4af58> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #64] @ 56d38 <__cxa_atexit@plt+0x4af70> │ │ │ │ + add ip, r6, #80 @ 0x50 │ │ │ │ + cmp lr, ip │ │ │ │ + bcc 4cf44 <__cxa_atexit@plt+0x4117c> │ │ │ │ + ldr r0, [pc, #300] @ 4cf84 <__cxa_atexit@plt+0x411bc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #296] @ 4cf88 <__cxa_atexit@plt+0x411c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #292] @ 4cf8c <__cxa_atexit@plt+0x411c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #288] @ 4cf90 <__cxa_atexit@plt+0x411c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #284] @ 4cf94 <__cxa_atexit@plt+0x411cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #280] @ 4cf98 <__cxa_atexit@plt+0x411d0> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r1, [r2, #48] @ 0x30 │ │ │ │ + str r8, [r2, #8] │ │ │ │ + mov r0, r2 │ │ │ │ + str r3, [r0, #36]! @ 0x24 │ │ │ │ + sub r8, ip, #27 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ + mov ip, r2 │ │ │ │ + str r7, [ip, #12]! │ │ │ │ + mov r7, r2 │ │ │ │ + str r9, [r7, #68]! @ 0x44 │ │ │ │ + mov r1, r2 │ │ │ │ + str sl, [r1, #24]! │ │ │ │ + mov r0, r2 │ │ │ │ + ldr r3, [pc, #216] @ 4cf9c <__cxa_atexit@plt+0x411d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r0, #56]! @ 0x38 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ + str r2, [r2, #64] @ 0x40 │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r2, #32] │ │ │ │ + str r2, [r2, #20] │ │ │ │ + add r9, r2, #100 @ 0x64 │ │ │ │ + cmp lr, r9 │ │ │ │ + bcc 4cf64 <__cxa_atexit@plt+0x4119c> │ │ │ │ + ldr r2, [pc, #168] @ 4cfac <__cxa_atexit@plt+0x411e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r5, #40] @ 0x28 │ │ │ │ - sub r9, r8, #3 │ │ │ │ + str r2, [r6, #84] @ 0x54 │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + str r8, [r6, #96] @ 0x60 │ │ │ │ + str r1, [r6, #100] @ 0x64 │ │ │ │ + str ip, [r6, #104] @ 0x68 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r9, #19 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #116] @ 4cfa8 <__cxa_atexit@plt+0x411e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov ip, r6 │ │ │ │ + b 4cf4c <__cxa_atexit@plt+0x41184> │ │ │ │ + mov r7, #80 @ 0x50 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #80] @ 4cfa4 <__cxa_atexit@plt+0x411dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andseq fp, r5, #160, 14 @ 0x2800000 │ │ │ │ - andseq fp, r5, #120, 14 @ 0x1e00000 │ │ │ │ - andeq r1, r0, sl, ror #26 │ │ │ │ + ldr r6, [pc, #52] @ 4cfa0 <__cxa_atexit@plt+0x411d8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + @ instruction: 0xfffff878 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + @ instruction: 0xfffff9ac │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + @ instruction: 0xfffffa90 │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq ip, r1, #240, 26 @ 0x3c00 │ │ │ │ + andeq ip, r1, #52, 28 @ 0x340 │ │ │ │ + andseq r5, r6, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 56d88 <__cxa_atexit@plt+0x4afc0> │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r0, [pc, #32] @ 56d94 <__cxa_atexit@plt+0x4afcc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r5, #252, 12 @ 0xfc00000 │ │ │ │ - andeq r0, r1, #156, 6 @ 0x70000002 │ │ │ │ - andeq r5, r0, sl, ror #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #32]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 56dd4 <__cxa_atexit@plt+0x4b00c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 56dd8 <__cxa_atexit@plt+0x4b010> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - b 559b0 <__cxa_atexit@plt+0x49be8> │ │ │ │ - andseq fp, r5, #76, 12 @ 0x4c00000 │ │ │ │ - andseq fp, r5, #84, 12 @ 0x5400000 │ │ │ │ - andeq r0, r1, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bcc 4d008 <__cxa_atexit@plt+0x41240> │ │ │ │ + ldr lr, [pc, #68] @ 4d020 <__cxa_atexit@plt+0x41258> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmda r5, {r1, r7, r8} │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 4d024 <__cxa_atexit@plt+0x4125c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andseq r5, r6, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4d07c <__cxa_atexit@plt+0x412b4> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #68] @ 4d094 <__cxa_atexit@plt+0x412cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r8, r5, #16 │ │ │ │ + ldm r8, {r1, r7, r8} │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 4d098 <__cxa_atexit@plt+0x412d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andseq r5, r6, #124, 10 @ 0x1f000000 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 56e30 <__cxa_atexit@plt+0x4b068> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 56e38 <__cxa_atexit@plt+0x4b070> │ │ │ │ + bhi 4d0d4 <__cxa_atexit@plt+0x4130c> │ │ │ │ + ldr r2, [pc, #36] @ 4d0dc <__cxa_atexit@plt+0x41314> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 4d0e0 <__cxa_atexit@plt+0x41318> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #44] @ 56e3c <__cxa_atexit@plt+0x4b074> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 56e40 <__cxa_atexit@plt+0x4b078> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 569fc <__cxa_atexit@plt+0x4ac34> │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq fp, r5, #232, 10 @ 0x3a000000 │ │ │ │ - andseq fp, r5, #16, 12 @ 0x1000000 │ │ │ │ - andseq fp, r5, #148, 12 @ 0x9400000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 56e94 <__cxa_atexit@plt+0x4b0cc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 56ea8 <__cxa_atexit@plt+0x4b0e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq fp, r5, #124, 12 @ 0x7c00000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 56ef4 <__cxa_atexit@plt+0x4b12c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r7, [r7, r2] │ │ │ │ - ldr r2, [pc, #40] @ 56f08 <__cxa_atexit@plt+0x4b140> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq fp, r5, #28, 12 @ 0x1c00000 │ │ │ │ - andeq r0, r1, #212, 4 @ 0x4000000d │ │ │ │ + andeq fp, r1, #96, 2 │ │ │ │ + andseq r5, r6, #40, 6 @ 0xa0000000 │ │ │ │ + andeq ip, r1, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 56f9c <__cxa_atexit@plt+0x4b1d4> │ │ │ │ - ldr lr, [pc, #116] @ 56fa4 <__cxa_atexit@plt+0x4b1dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #31] │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4d12c <__cxa_atexit@plt+0x41364> │ │ │ │ + ldr r7, [pc, #52] @ 4d140 <__cxa_atexit@plt+0x41378> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 56f90 <__cxa_atexit@plt+0x4b1c8> │ │ │ │ + beq 4d120 <__cxa_atexit@plt+0x41358> │ │ │ │ mov r7, r8 │ │ │ │ - b 56fb4 <__cxa_atexit@plt+0x4b1ec> │ │ │ │ + b 4d154 <__cxa_atexit@plt+0x4138c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4d144 <__cxa_atexit@plt+0x4137c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r1, #60, 4 @ 0xc0000003 │ │ │ │ - andeq r1, r0, sl, asr #29 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq ip, r1, #60, 24 @ 0x3c00 │ │ │ │ + andeq ip, r1, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 57078 <__cxa_atexit@plt+0x4b2b0> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 57024 <__cxa_atexit@plt+0x4b25c> │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 57038 <__cxa_atexit@plt+0x4b270> │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 57090 <__cxa_atexit@plt+0x4b2c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + ldr lr, [pc, #204] @ 4d22c <__cxa_atexit@plt+0x41464> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #200] @ 4d230 <__cxa_atexit@plt+0x41468> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #196] @ 4d234 <__cxa_atexit@plt+0x4146c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 4d1e0 <__cxa_atexit@plt+0x41418> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #6 │ │ │ │ + bne 4d204 <__cxa_atexit@plt+0x4143c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, r2 │ │ │ │ + add r3, r0, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4d21c <__cxa_atexit@plt+0x41454> │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + mov r3, r0 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r3, [r0, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + add r2, r2, #20 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 4d170 <__cxa_atexit@plt+0x413a8> │ │ │ │ + add r6, r6, r2 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r0, [r7, #-2]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 57088 <__cxa_atexit@plt+0x4b2c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 5708c <__cxa_atexit@plt+0x4b2c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str ip, [r5, #32] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r1, #64, 2 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 5714c <__cxa_atexit@plt+0x4b384> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 4d204 <__cxa_atexit@plt+0x4143c> │ │ │ │ + ldr r3, [pc, #72] @ 4d238 <__cxa_atexit@plt+0x41470> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 57134 <__cxa_atexit@plt+0x4b36c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5713c <__cxa_atexit@plt+0x4b374> │ │ │ │ - ldr r8, [pc, #132] @ 57150 <__cxa_atexit@plt+0x4b388> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r3, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r1, [pc, #84] @ 57154 <__cxa_atexit@plt+0x4b38c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - ldr r7, [pc, #56] @ 57158 <__cxa_atexit@plt+0x4b390> │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r7, [pc, #44] @ 4d23c <__cxa_atexit@plt+0x41474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 569fc <__cxa_atexit@plt+0x4ac34> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq fp, r5, #228, 6 @ 0x90000003 │ │ │ │ - andseq fp, r5, #52, 6 @ 0xd0000000 │ │ │ │ - andseq fp, r5, #16, 6 @ 0x40000000 │ │ │ │ - andeq r0, r1, #120 @ 0x78 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 571e8 <__cxa_atexit@plt+0x4b420> │ │ │ │ - ldr r8, [pc, #112] @ 571f4 <__cxa_atexit@plt+0x4b42c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #64] @ 571f8 <__cxa_atexit@plt+0x4b430> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffff0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andseq r5, r6, #228, 8 @ 0xe4000000 │ │ │ │ + andeq ip, r1, #120, 22 @ 0x1e000 │ │ │ │ + andseq r5, r6, #240, 2 @ 0x3c │ │ │ │ + andeq ip, r1, #40, 22 @ 0xa000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4d2b8 <__cxa_atexit@plt+0x414f0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4d2ac <__cxa_atexit@plt+0x414e4> │ │ │ │ + ldr r7, [pc, #104] @ 4d2e0 <__cxa_atexit@plt+0x41518> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + sub r3, r8, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4d2c4 <__cxa_atexit@plt+0x414fc> │ │ │ │ + ldr r7, [pc, #88] @ 4d2ec <__cxa_atexit@plt+0x41524> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #84] @ 4d2f0 <__cxa_atexit@plt+0x41528> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r7, [r3] │ │ │ │ + add r7, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 4d154 <__cxa_atexit@plt+0x4138c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 4d2e4 <__cxa_atexit@plt+0x4151c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 4d2e8 <__cxa_atexit@plt+0x41520> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r6, #108, 2 │ │ │ │ + andeq ip, r1, #216, 4 @ 0x8000000d │ │ │ │ + andeq ip, r1, #156, 20 @ 0x9c000 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq ip, r1, #8, 6 @ 0x20000000 │ │ │ │ + andeq fp, r1, #52 @ 0x34 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4d384 <__cxa_atexit@plt+0x415bc> │ │ │ │ + ldr r1, [pc, #120] @ 4d390 <__cxa_atexit@plt+0x415c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 4d394 <__cxa_atexit@plt+0x415cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r7, [pc, #36] @ 571fc <__cxa_atexit@plt+0x4b434> │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 4d364 <__cxa_atexit@plt+0x4159c> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4d370 <__cxa_atexit@plt+0x415a8> │ │ │ │ + ldr r3, [pc, #80] @ 4d398 <__cxa_atexit@plt+0x415d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 4d39c <__cxa_atexit@plt+0x415d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 4d3a0 <__cxa_atexit@plt+0x415d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, ip │ │ │ │ - b 569fc <__cxa_atexit@plt+0x4ac34> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r5, #44, 6 @ 0xb0000000 │ │ │ │ - andseq fp, r5, #124, 4 @ 0xc0000007 │ │ │ │ - andseq fp, r5, #88, 4 @ 0x80000005 │ │ │ │ - andeq pc, r0, #212, 30 @ 0x350 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r5, r6, #188 @ 0xbc │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq sl, r1, #224, 30 @ 0x380 │ │ │ │ + andseq r5, r6, #136 @ 0x88 │ │ │ │ + andeq sl, r1, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57264 <__cxa_atexit@plt+0x4b49c> │ │ │ │ - ldr lr, [pc, #72] @ 57270 <__cxa_atexit@plt+0x4b4a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ 57274 <__cxa_atexit@plt+0x4b4ac> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4d3e0 <__cxa_atexit@plt+0x41618> │ │ │ │ + ldr r3, [pc, #52] @ 4d3f8 <__cxa_atexit@plt+0x41630> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #40] @ 4d3fc <__cxa_atexit@plt+0x41634> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq pc, r0, #92, 30 @ 0x170 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #100] @ 572f4 <__cxa_atexit@plt+0x4b52c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 572dc <__cxa_atexit@plt+0x4b514> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 572e8 <__cxa_atexit@plt+0x4b520> │ │ │ │ - ldr r2, [pc, #68] @ 572f8 <__cxa_atexit@plt+0x4b530> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 572fc <__cxa_atexit@plt+0x4b534> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 569fc <__cxa_atexit@plt+0x4ac34> │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 4d3f4 <__cxa_atexit@plt+0x4162c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r6, #24 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq sl, r1, #92, 30 @ 0x170 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 4d428 <__cxa_atexit@plt+0x41660> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq fp, r5, #252, 2 @ 0x3f │ │ │ │ - andseq fp, r5, #92, 2 │ │ │ │ - andeq pc, r0, #212, 28 @ 0xd40 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ + ldr r7, [pc, #12] @ 4d43c <__cxa_atexit@plt+0x41674> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r6, #208, 30 @ 0x340 │ │ │ │ + andeq ip, r1, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4d494 <__cxa_atexit@plt+0x416cc> │ │ │ │ + ldr r2, [pc, #60] @ 4d49c <__cxa_atexit@plt+0x416d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4d4a0 <__cxa_atexit@plt+0x416d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4d4a4 <__cxa_atexit@plt+0x416dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4d4a8 <__cxa_atexit@plt+0x416e0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq sl, r1, #160, 28 @ 0xa00 │ │ │ │ + andseq r4, r6, #116, 30 @ 0x1d0 │ │ │ │ + andseq r5, r6, #44, 2 │ │ │ │ + andeq ip, r1, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57350 <__cxa_atexit@plt+0x4b588> │ │ │ │ - ldr r2, [pc, #52] @ 5735c <__cxa_atexit@plt+0x4b594> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 57360 <__cxa_atexit@plt+0x4b598> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 569fc <__cxa_atexit@plt+0x4ac34> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r5, #136, 2 @ 0x22 │ │ │ │ - andseq fp, r5, #232 @ 0xe8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 573b4 <__cxa_atexit@plt+0x4b5ec> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 573c8 <__cxa_atexit@plt+0x4b600> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4d4ec <__cxa_atexit@plt+0x41724> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4d510 <__cxa_atexit@plt+0x41748> │ │ │ │ + ldr r7, [pc, #76] @ 4d524 <__cxa_atexit@plt+0x4175c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4d504 <__cxa_atexit@plt+0x4173c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 4d154 <__cxa_atexit@plt+0x4138c> │ │ │ │ + ldr r7, [pc, #56] @ 4d52c <__cxa_atexit@plt+0x41764> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4d530 <__cxa_atexit@plt+0x41768> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andseq fp, r5, #92, 2 │ │ │ │ - andeq pc, r0, #36, 28 @ 0x240 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ + ldr r7, [pc, #16] @ 4d528 <__cxa_atexit@plt+0x41760> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + andeq ip, r1, #88, 16 @ 0x580000 │ │ │ │ + andeq ip, r1, #132, 16 @ 0x840000 │ │ │ │ + andeq ip, r1, #120, 16 @ 0x780000 │ │ │ │ + andeq ip, r1, #76, 16 @ 0x4c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5743c <__cxa_atexit@plt+0x4b674> │ │ │ │ - ldr r3, [pc, #84] @ 57444 <__cxa_atexit@plt+0x4b67c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5742c <__cxa_atexit@plt+0x4b664> │ │ │ │ - ldr r7, [pc, #52] @ 57448 <__cxa_atexit@plt+0x4b680> │ │ │ │ + bhi 4d588 <__cxa_atexit@plt+0x417c0> │ │ │ │ + ldr r2, [pc, #60] @ 4d590 <__cxa_atexit@plt+0x417c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4d594 <__cxa_atexit@plt+0x417cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4d598 <__cxa_atexit@plt+0x417d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4d59c <__cxa_atexit@plt+0x417d4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq sl, r1, #192, 26 @ 0x3000 │ │ │ │ + andseq r4, r6, #128, 28 @ 0x800 │ │ │ │ + andseq r5, r6, #56 @ 0x38 │ │ │ │ + andeq ip, r1, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4d5e0 <__cxa_atexit@plt+0x41818> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4d604 <__cxa_atexit@plt+0x4183c> │ │ │ │ + ldr r7, [pc, #76] @ 4d618 <__cxa_atexit@plt+0x41850> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4d5f8 <__cxa_atexit@plt+0x41830> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 4d620 <__cxa_atexit@plt+0x41858> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4d624 <__cxa_atexit@plt+0x4185c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4d61c <__cxa_atexit@plt+0x41854> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq pc, r0, #168, 26 @ 0x2a00 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 5747c <__cxa_atexit@plt+0x4b6b4> │ │ │ │ + @ instruction: 0xfffe7e3c │ │ │ │ + andeq sl, r1, #192, 30 @ 0x300 │ │ │ │ + andeq ip, r1, #164, 8 @ 0xa4000000 │ │ │ │ + andeq ip, r1, #152, 8 @ 0x98000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 4d688 <__cxa_atexit@plt+0x418c0> │ │ │ │ + ldr r7, [pc, #80] @ 4d6a0 <__cxa_atexit@plt+0x418d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ 4d6a4 <__cxa_atexit@plt+0x418dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r1, [pc, #72] @ 4d6a8 <__cxa_atexit@plt+0x418e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r3, [r3, #20] │ │ │ │ mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq pc, r0, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ + str r2, [r7, #24]! │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 4d6ac <__cxa_atexit@plt+0x418e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + andeq ip, r1, #40, 14 @ 0xa00000 │ │ │ │ + andeq ip, r1, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 4d750 <__cxa_atexit@plt+0x41988> │ │ │ │ + ldr r7, [pc, #196] @ 4d798 <__cxa_atexit@plt+0x419d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #100 @ 0x64 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 5762c <__cxa_atexit@plt+0x4b864> │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r0, [pc, #392] @ 57638 <__cxa_atexit@plt+0x4b870> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r6, [pc, #344] @ 5763c <__cxa_atexit@plt+0x4b874> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, lr │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r6, [r3, #24]! │ │ │ │ - ldr r0, [pc, #324] @ 57640 <__cxa_atexit@plt+0x4b878> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, r1 │ │ │ │ - str r0, [r2, #12]! │ │ │ │ - str r2, [r1, #28] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr fp, [r0, #8]! │ │ │ │ - ldr r8, [r0, #4] │ │ │ │ - ldr r9, [r0, #16] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str r8, [r1, #32] │ │ │ │ - ldr r6, [pc, #284] @ 57644 <__cxa_atexit@plt+0x4b87c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov sl, r1 │ │ │ │ - str r6, [sl, #40]! @ 0x28 │ │ │ │ - mov r6, r1 │ │ │ │ - str sl, [r6, #80]! @ 0x50 │ │ │ │ - ldr sl, [pc, #264] @ 57648 <__cxa_atexit@plt+0x4b880> │ │ │ │ - add sl, pc, sl │ │ │ │ - str fp, [r1, #44] @ 0x2c │ │ │ │ - str r8, [r1, #48] @ 0x30 │ │ │ │ - str r9, [r1, #52] @ 0x34 │ │ │ │ - str r1, [r1, #20] │ │ │ │ - str r1, [r1, #36] @ 0x24 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ - str r8, [r1, #64] @ 0x40 │ │ │ │ - str r1, [r1, #68] @ 0x44 │ │ │ │ - str fp, [r1, #72] @ 0x48 │ │ │ │ - str r3, [r1, #76] @ 0x4c │ │ │ │ - str sl, [r1, #56]! @ 0x38 │ │ │ │ - ldr fp, [r0, #-4] │ │ │ │ - cmp fp, ip │ │ │ │ - bge 575c4 <__cxa_atexit@plt+0x4b7fc> │ │ │ │ - ldr r2, [pc, #208] @ 57650 <__cxa_atexit@plt+0x4b888> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #204] @ 57654 <__cxa_atexit@plt+0x4b88c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [lr, #88] @ 0x58 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [lr, #92] @ 0x5c │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [lr, #96] @ 0x60 │ │ │ │ - str fp, [lr, #100] @ 0x64 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r2, [pc, #128] @ 5764c <__cxa_atexit@plt+0x4b884> │ │ │ │ + str r7, [r1] │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 4d760 <__cxa_atexit@plt+0x41998> │ │ │ │ + ldr r7, [pc, #172] @ 4d79c <__cxa_atexit@plt+0x419d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #168] @ 4d7a0 <__cxa_atexit@plt+0x419d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5761c <__cxa_atexit@plt+0x4b854> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 57728 <__cxa_atexit@plt+0x4b960> │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr lr, [pc, #164] @ 4d7a4 <__cxa_atexit@plt+0x419dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r3, [r3, #20] │ │ │ │ mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ + str r2, [r7, #24]! │ │ │ │ + add r2, r3, #44 @ 0x2c │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 4d780 <__cxa_atexit@plt+0x419b8> │ │ │ │ + ldr r1, [pc, #124] @ 4d7b0 <__cxa_atexit@plt+0x419e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r3, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #100 @ 0x64 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffea94 │ │ │ │ - @ instruction: 0xffffeca8 │ │ │ │ - @ instruction: 0xffffebac │ │ │ │ - @ instruction: 0xfffff2b8 │ │ │ │ - @ instruction: 0xfffff4b8 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq pc, r0, #124, 22 @ 0x1f000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #84] @ 576c4 <__cxa_atexit@plt+0x4b8fc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 576ac <__cxa_atexit@plt+0x4b8e4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 576b8 <__cxa_atexit@plt+0x4b8f0> │ │ │ │ - ldr r2, [pc, #52] @ 576c8 <__cxa_atexit@plt+0x4b900> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 569fc <__cxa_atexit@plt+0x4ac34> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #84] @ 4d7ac <__cxa_atexit@plt+0x419e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 4d7a8 <__cxa_atexit@plt+0x419e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq sl, r5, #28, 28 @ 0x1c0 │ │ │ │ - andeq pc, r0, #8, 22 @ 0x2000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + andeq ip, r1, #80, 12 @ 0x5000000 │ │ │ │ + andeq ip, r1, #116, 12 @ 0x7400000 │ │ │ │ + andseq r4, r6, #212, 24 @ 0xd400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5770c <__cxa_atexit@plt+0x4b944> │ │ │ │ - ldr r2, [pc, #36] @ 57718 <__cxa_atexit@plt+0x4b950> │ │ │ │ + bcc 4d7e8 <__cxa_atexit@plt+0x41a20> │ │ │ │ + ldr r2, [pc, #28] @ 4d7f4 <__cxa_atexit@plt+0x41a2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 569fc <__cxa_atexit@plt+0x4ac34> │ │ │ │ - mov r3, #8 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r5, #188, 26 @ 0x2f00 │ │ │ │ - andeq pc, r0, #200, 20 @ 0xc8000 │ │ │ │ - andeq r0, r0, sl, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #40]! @ 0x28 │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 577ec <__cxa_atexit@plt+0x4ba24> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 57810 <__cxa_atexit@plt+0x4ba48> │ │ │ │ - ldr r2, [pc, #204] @ 5782c <__cxa_atexit@plt+0x4ba64> │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andseq r4, r6, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4d830 <__cxa_atexit@plt+0x41a68> │ │ │ │ + ldr r2, [pc, #36] @ 4d838 <__cxa_atexit@plt+0x41a70> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r1, [pc, #156] @ 57830 <__cxa_atexit@plt+0x4ba68> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [pc, #120] @ 57834 <__cxa_atexit@plt+0x4ba6c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 57824 <__cxa_atexit@plt+0x4ba5c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #36] @ 57828 <__cxa_atexit@plt+0x4ba60> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ + ldr r1, [pc, #32] @ 4d83c <__cxa_atexit@plt+0x41a74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 569fc <__cxa_atexit@plt+0x4ac34> │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r5, #44, 24 @ 0x2c00 │ │ │ │ - andseq sl, r5, #176, 24 @ 0xb000 │ │ │ │ - @ instruction: 0xfffff684 │ │ │ │ - @ instruction: 0xfffff784 │ │ │ │ - andseq sl, r5, #96, 26 @ 0x1800 │ │ │ │ - andeq pc, r0, #188, 18 @ 0x2f0000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 57908 <__cxa_atexit@plt+0x4bb40> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57914 <__cxa_atexit@plt+0x4bb4c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #208] @ 57940 <__cxa_atexit@plt+0x4bb78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [pc, #184] @ 57944 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 57924 <__cxa_atexit@plt+0x4bb5c> │ │ │ │ - ldr lr, [pc, #152] @ 57948 <__cxa_atexit@plt+0x4bb80> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #148] @ 5794c <__cxa_atexit@plt+0x4bb84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 578f8 <__cxa_atexit@plt+0x4bb30> │ │ │ │ - ldr r7, [pc, #108] @ 57950 <__cxa_atexit@plt+0x4bb88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #40] @ 57954 <__cxa_atexit@plt+0x4bb8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andseq sl, r5, #128, 22 @ 0x20000 │ │ │ │ - andseq sl, r5, #228, 22 @ 0x39000 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - andseq sl, r5, #252, 22 @ 0x3f000 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - andseq sl, r5, #136, 22 @ 0x22000 │ │ │ │ - andeq pc, r0, #84, 16 @ 0x540000 │ │ │ │ + andeq sl, r1, #4, 20 @ 0x4000 │ │ │ │ + andseq r4, r6, #204, 22 @ 0x33000 │ │ │ │ + andeq ip, r1, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 579e8 <__cxa_atexit@plt+0x4bc20> │ │ │ │ - ldr lr, [pc, #116] @ 579f0 <__cxa_atexit@plt+0x4bc28> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4d888 <__cxa_atexit@plt+0x41ac0> │ │ │ │ + ldr r7, [pc, #52] @ 4d89c <__cxa_atexit@plt+0x41ad4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 579dc <__cxa_atexit@plt+0x4bc14> │ │ │ │ + beq 4d87c <__cxa_atexit@plt+0x41ab4> │ │ │ │ mov r7, r8 │ │ │ │ - b 57a00 <__cxa_atexit@plt+0x4bc38> │ │ │ │ + b 4d8b0 <__cxa_atexit@plt+0x41ae8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4d8a0 <__cxa_atexit@plt+0x41ad8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq pc, r0, #188, 14 @ 0x2f00000 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq ip, r1, #68, 10 @ 0x11000000 │ │ │ │ + andeq ip, r1, #32, 10 @ 0x8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 57ad0 <__cxa_atexit@plt+0x4bd08> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 57a6c <__cxa_atexit@plt+0x4bca4> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 57a80 <__cxa_atexit@plt+0x4bcb8> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 57ae8 <__cxa_atexit@plt+0x4bd20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr lr, [pc, #204] @ 4d988 <__cxa_atexit@plt+0x41bc0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #200] @ 4d98c <__cxa_atexit@plt+0x41bc4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #196] @ 4d990 <__cxa_atexit@plt+0x41bc8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 4d93c <__cxa_atexit@plt+0x41b74> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #6 │ │ │ │ + bne 4d960 <__cxa_atexit@plt+0x41b98> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, r2 │ │ │ │ + add r3, r0, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4d978 <__cxa_atexit@plt+0x41bb0> │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + mov r3, r0 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r3, [r0, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + add r2, r2, #20 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 4d8cc <__cxa_atexit@plt+0x41b04> │ │ │ │ + add r6, r6, r2 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r0, [r7, #-2]! │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 4d960 <__cxa_atexit@plt+0x41b98> │ │ │ │ + ldr r3, [pc, #72] @ 4d994 <__cxa_atexit@plt+0x41bcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r7, [pc, #44] @ 4d998 <__cxa_atexit@plt+0x41bd0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffff0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andseq r4, r6, #136, 26 @ 0x2200 │ │ │ │ + andeq ip, r1, #128, 8 @ 0x80000000 │ │ │ │ + andseq r4, r6, #148, 20 @ 0x94000 │ │ │ │ + andeq ip, r1, #48, 8 @ 0x30000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4da14 <__cxa_atexit@plt+0x41c4c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4da08 <__cxa_atexit@plt+0x41c40> │ │ │ │ + ldr r7, [pc, #104] @ 4da3c <__cxa_atexit@plt+0x41c74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + sub r3, r8, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4da20 <__cxa_atexit@plt+0x41c58> │ │ │ │ + ldr r7, [pc, #88] @ 4da48 <__cxa_atexit@plt+0x41c80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #84] @ 4da4c <__cxa_atexit@plt+0x41c84> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r7, [r3] │ │ │ │ + add r7, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 4d8b0 <__cxa_atexit@plt+0x41ae8> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 57ae0 <__cxa_atexit@plt+0x4bd18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 4da40 <__cxa_atexit@plt+0x41c78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 4da44 <__cxa_atexit@plt+0x41c7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r6, #16, 20 @ 0x10000 │ │ │ │ + andeq fp, r1, #124, 22 @ 0x1f000 │ │ │ │ + andeq ip, r1, #164, 6 @ 0x90000002 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq fp, r1, #172, 22 @ 0x2b000 │ │ │ │ + andeq sl, r1, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4dae0 <__cxa_atexit@plt+0x41d18> │ │ │ │ + ldr r1, [pc, #120] @ 4daec <__cxa_atexit@plt+0x41d24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 4daf0 <__cxa_atexit@plt+0x41d28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 57ae4 <__cxa_atexit@plt+0x4bd1c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 4dac0 <__cxa_atexit@plt+0x41cf8> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4dacc <__cxa_atexit@plt+0x41d04> │ │ │ │ + ldr r3, [pc, #80] @ 4daf4 <__cxa_atexit@plt+0x41d2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 4daf8 <__cxa_atexit@plt+0x41d30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 53a0c <__cxa_atexit@plt+0x47c44> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r5, #168, 18 @ 0x2a0000 │ │ │ │ - andseq sl, r5, #128, 18 @ 0x200000 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 4dafc <__cxa_atexit@plt+0x41d34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - andeq pc, r0, #48, 12 @ 0x3000000 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + andseq r4, r6, #96, 18 @ 0x180000 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq sl, r1, #156, 18 @ 0x270000 │ │ │ │ + andseq r4, r6, #44, 18 @ 0xb0000 │ │ │ │ + andeq sl, r1, #64, 18 @ 0x100000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 57b20 <__cxa_atexit@plt+0x4bd58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 53a0c <__cxa_atexit@plt+0x47c44> │ │ │ │ - andseq sl, r5, #44, 18 @ 0xb0000 │ │ │ │ - andeq pc, r0, #224, 12 @ 0xe000000 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4db3c <__cxa_atexit@plt+0x41d74> │ │ │ │ + ldr r3, [pc, #52] @ 4db54 <__cxa_atexit@plt+0x41d8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #40] @ 4db58 <__cxa_atexit@plt+0x41d90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 4db50 <__cxa_atexit@plt+0x41d88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r6, #188, 16 @ 0xbc0000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq sl, r1, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #52 @ 0x34 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 4db84 <__cxa_atexit@plt+0x41dbc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 4db98 <__cxa_atexit@plt+0x41dd0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r6, #116, 16 @ 0x740000 │ │ │ │ + andeq ip, r1, #120, 4 @ 0x80000007 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4dbf0 <__cxa_atexit@plt+0x41e28> │ │ │ │ + ldr r2, [pc, #60] @ 4dbf8 <__cxa_atexit@plt+0x41e30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4dbfc <__cxa_atexit@plt+0x41e34> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4dc00 <__cxa_atexit@plt+0x41e38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4dc04 <__cxa_atexit@plt+0x41e3c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq sl, r1, #72, 16 @ 0x480000 │ │ │ │ + andseq r4, r6, #24, 16 @ 0x180000 │ │ │ │ + andseq r4, r6, #208, 18 @ 0x340000 │ │ │ │ + andeq ip, r1, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4dc48 <__cxa_atexit@plt+0x41e80> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 57e04 <__cxa_atexit@plt+0x4c03c> │ │ │ │ - str sl, [sp, #16] │ │ │ │ - str r5, [sp] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str fp, [sp, #28] │ │ │ │ - ldr r5, [r8, #3] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - add ip, r8, #11 │ │ │ │ - ldm ip, {r0, r4, fp, ip} │ │ │ │ - add r5, r1, r9 │ │ │ │ - add r5, r5, r0 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - sub r5, r4, r9 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - cmp r5, #1 │ │ │ │ - blt 57bcc <__cxa_atexit@plt+0x4be04> │ │ │ │ - add r2, r1, r0 │ │ │ │ - add sl, r2, r9 │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb lr, [sl, r2] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 57c54 <__cxa_atexit@plt+0x4be8c> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 57cb4 <__cxa_atexit@plt+0x4beec> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 57d14 <__cxa_atexit@plt+0x4bf4c> │ │ │ │ - sxtb r4, lr │ │ │ │ - cmn r4, #1 │ │ │ │ - ble 57d74 <__cxa_atexit@plt+0x4bfac> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r5, r2 │ │ │ │ - bne 57b98 <__cxa_atexit@plt+0x4bdd0> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - stmdb r3, {r4, r5} │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 57e10 <__cxa_atexit@plt+0x4c048> │ │ │ │ - ldr lr, [pc, #592] @ 57e74 <__cxa_atexit@plt+0x4c0ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r2 │ │ │ │ - b 57df8 <__cxa_atexit@plt+0x4c030> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 57dc8 <__cxa_atexit@plt+0x4c000> │ │ │ │ - ldr r7, [pc, #444] @ 57e6c <__cxa_atexit@plt+0x4c0a4> │ │ │ │ + bhi 4dc6c <__cxa_atexit@plt+0x41ea4> │ │ │ │ + ldr r7, [pc, #76] @ 4dc80 <__cxa_atexit@plt+0x41eb8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 57e40 <__cxa_atexit@plt+0x4c078> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 57dc8 <__cxa_atexit@plt+0x4c000> │ │ │ │ - ldr r7, [pc, #352] @ 57e70 <__cxa_atexit@plt+0x4c0a8> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4dc60 <__cxa_atexit@plt+0x41e98> │ │ │ │ + mov r7, r8 │ │ │ │ + b 4d8b0 <__cxa_atexit@plt+0x41ae8> │ │ │ │ + ldr r7, [pc, #56] @ 4dc88 <__cxa_atexit@plt+0x41ec0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 57e40 <__cxa_atexit@plt+0x4c078> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 57dc8 <__cxa_atexit@plt+0x4c000> │ │ │ │ - ldr r7, [pc, #244] @ 57e64 <__cxa_atexit@plt+0x4c09c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4dc8c <__cxa_atexit@plt+0x41ec4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4dc84 <__cxa_atexit@plt+0x41ebc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 57e40 <__cxa_atexit@plt+0x4c078> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 57e38 <__cxa_atexit@plt+0x4c070> │ │ │ │ - ldr lr, [pc, #144] @ 57e60 <__cxa_atexit@plt+0x4c098> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r0, r1, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 580b8 <__cxa_atexit@plt+0x4c2f0> │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + andeq ip, r1, #96, 2 │ │ │ │ + andeq ip, r1, #140, 2 @ 0x23 │ │ │ │ + andeq ip, r1, #128, 2 │ │ │ │ + andeq ip, r1, #100, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4dce4 <__cxa_atexit@plt+0x41f1c> │ │ │ │ + ldr r2, [pc, #60] @ 4dcec <__cxa_atexit@plt+0x41f24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4dcf0 <__cxa_atexit@plt+0x41f28> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4dcf4 <__cxa_atexit@plt+0x41f2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4dcf8 <__cxa_atexit@plt+0x41f30> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 57e78 <__cxa_atexit@plt+0x4c0b0> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq sl, r1, #104, 14 @ 0x1a00000 │ │ │ │ + andseq r4, r6, #36, 14 @ 0x900000 │ │ │ │ + andseq r4, r6, #220, 16 @ 0xdc0000 │ │ │ │ + andeq ip, r1, #148 @ 0x94 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4dd3c <__cxa_atexit@plt+0x41f74> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4dd60 <__cxa_atexit@plt+0x41f98> │ │ │ │ + ldr r7, [pc, #76] @ 4dd74 <__cxa_atexit@plt+0x41fac> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #40] @ 57e68 <__cxa_atexit@plt+0x4c0a0> │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4dd54 <__cxa_atexit@plt+0x41f8c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 4d154 <__cxa_atexit@plt+0x4138c> │ │ │ │ + ldr r7, [pc, #56] @ 4dd7c <__cxa_atexit@plt+0x41fb4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3, #-52]! @ 0xffffffcc │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r5, #68, 14 @ 0x1100000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andseq sl, r5, #240, 16 @ 0xf00000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq pc, r0, #140, 6 @ 0x30000002 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57ecc <__cxa_atexit@plt+0x4c104> │ │ │ │ - ldr lr, [pc, #64] @ 57ee4 <__cxa_atexit@plt+0x4c11c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 580b8 <__cxa_atexit@plt+0x4c2f0> │ │ │ │ - ldr r3, [pc, #20] @ 57ee8 <__cxa_atexit@plt+0x4c120> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r5, #112, 12 @ 0x7000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq pc, r0, #28, 6 @ 0x70000000 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57f3c <__cxa_atexit@plt+0x4c174> │ │ │ │ - ldr lr, [pc, #60] @ 57f54 <__cxa_atexit@plt+0x4c18c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 580b8 <__cxa_atexit@plt+0x4c2f0> │ │ │ │ - ldr r3, [pc, #20] @ 57f58 <__cxa_atexit@plt+0x4c190> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r5, #252, 10 @ 0x3f000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq pc, r0, #172, 4 @ 0xc000000a │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57fac <__cxa_atexit@plt+0x4c1e4> │ │ │ │ - ldr lr, [pc, #60] @ 57fc4 <__cxa_atexit@plt+0x4c1fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 580b8 <__cxa_atexit@plt+0x4c2f0> │ │ │ │ - ldr r3, [pc, #20] @ 57fc8 <__cxa_atexit@plt+0x4c200> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r5, #140, 10 @ 0x23000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq pc, r0, #60, 4 @ 0xc0000003 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5801c <__cxa_atexit@plt+0x4c254> │ │ │ │ - ldr lr, [pc, #60] @ 58034 <__cxa_atexit@plt+0x4c26c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 580b8 <__cxa_atexit@plt+0x4c2f0> │ │ │ │ - ldr r3, [pc, #20] @ 58038 <__cxa_atexit@plt+0x4c270> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r5, #28, 10 @ 0x7000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq pc, r0, #204, 2 @ 0x33 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5808c <__cxa_atexit@plt+0x4c2c4> │ │ │ │ - ldr lr, [pc, #60] @ 580a4 <__cxa_atexit@plt+0x4c2dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 580b8 <__cxa_atexit@plt+0x4c2f0> │ │ │ │ - ldr r3, [pc, #20] @ 580a8 <__cxa_atexit@plt+0x4c2e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r5, #172, 8 @ 0xac000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq pc, r0, #92, 2 │ │ │ │ - andeq r7, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 581a0 <__cxa_atexit@plt+0x4c3d8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #48]! @ 0x30 │ │ │ │ - ldr r1, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r3, #-16] │ │ │ │ - ldr lr, [r3, #-4] │ │ │ │ - add r1, r7, r1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 58158 <__cxa_atexit@plt+0x4c390> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [pc, #200] @ 581c8 <__cxa_atexit@plt+0x4c400> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4dd80 <__cxa_atexit@plt+0x41fb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 581b8 <__cxa_atexit@plt+0x4c3f0> │ │ │ │ - ldr r3, [pc, #172] @ 581cc <__cxa_atexit@plt+0x4c404> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #28]! │ │ │ │ - stmib r7, {r0, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58190 <__cxa_atexit@plt+0x4c3c8> │ │ │ │ - ldr r7, [pc, #140] @ 581d0 <__cxa_atexit@plt+0x4c408> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [pc, #100] @ 581c4 <__cxa_atexit@plt+0x4c3fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - str r0, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 58180 <__cxa_atexit@plt+0x4c3b8> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b 581e4 <__cxa_atexit@plt+0x4c41c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 581d4 <__cxa_atexit@plt+0x4c40c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ + ldr r7, [pc, #16] @ 4dd78 <__cxa_atexit@plt+0x41fb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff428 │ │ │ │ + andeq ip, r1, #8 │ │ │ │ + andeq ip, r1, #52 @ 0x34 │ │ │ │ + andeq ip, r1, #40 @ 0x28 │ │ │ │ + andeq ip, r1, #96 @ 0x60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4ddd8 <__cxa_atexit@plt+0x42010> │ │ │ │ + ldr r2, [pc, #60] @ 4dde0 <__cxa_atexit@plt+0x42018> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4dde4 <__cxa_atexit@plt+0x4201c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4dde8 <__cxa_atexit@plt+0x42020> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4ddec <__cxa_atexit@plt+0x42024> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andseq sl, r5, #112, 6 @ 0xc0000001 │ │ │ │ - @ instruction: 0xfffff334 │ │ │ │ - @ instruction: 0xfffff344 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - andeq pc, r0, #48 @ 0x30 │ │ │ │ - andeq pc, r0, ip, asr #21 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq sl, r1, #136, 12 @ 0x8800000 │ │ │ │ + andseq r4, r6, #48, 12 @ 0x3000000 │ │ │ │ + andseq r4, r6, #232, 14 @ 0x3a00000 │ │ │ │ + andeq fp, r1, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r2, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 582c0 <__cxa_atexit@plt+0x4c4f8> │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 58354 <__cxa_atexit@plt+0x4c58c> │ │ │ │ - ldr r1, [pc, #392] @ 583a0 <__cxa_atexit@plt+0x4c5d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r2, [pc, #368] @ 583a4 <__cxa_atexit@plt+0x4c5dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #360] @ 583a8 <__cxa_atexit@plt+0x4c5e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r3, #82 @ 0x52 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - ldr r1, [pc, #324] @ 583ac <__cxa_atexit@plt+0x4c5e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #284] @ 583b0 <__cxa_atexit@plt+0x4c5e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 5835c <__cxa_atexit@plt+0x4c594> │ │ │ │ - ldr r2, [pc, #184] @ 5838c <__cxa_atexit@plt+0x4c5c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, sl} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r6, r5, #8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 58370 <__cxa_atexit@plt+0x4c5a8> │ │ │ │ - ldr lr, [pc, #160] @ 58390 <__cxa_atexit@plt+0x4c5c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #156] @ 58394 <__cxa_atexit@plt+0x4c5cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldmib r7, {r0, r6} │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #28]! │ │ │ │ - str r6, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58340 <__cxa_atexit@plt+0x4c578> │ │ │ │ - ldr r7, [pc, #112] @ 58398 <__cxa_atexit@plt+0x4c5d0> │ │ │ │ + bne 4de30 <__cxa_atexit@plt+0x42068> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4de54 <__cxa_atexit@plt+0x4208c> │ │ │ │ + ldr r7, [pc, #76] @ 4de68 <__cxa_atexit@plt+0x420a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - mov r6, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4de48 <__cxa_atexit@plt+0x42080> │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r3, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + b 4d154 <__cxa_atexit@plt+0x4138c> │ │ │ │ + ldr r7, [pc, #56] @ 4de70 <__cxa_atexit@plt+0x420a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4de74 <__cxa_atexit@plt+0x420ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4de6c <__cxa_atexit@plt+0x420a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff334 │ │ │ │ + andeq fp, r1, #20, 30 @ 0x50 │ │ │ │ + andeq fp, r1, #64, 30 @ 0x100 │ │ │ │ + andeq fp, r1, #52, 30 @ 0xd0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 4dee8 <__cxa_atexit@plt+0x42120> │ │ │ │ + ldr r7, [pc, #96] @ 4df00 <__cxa_atexit@plt+0x42138> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #92] @ 4df04 <__cxa_atexit@plt+0x4213c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #88] @ 4df08 <__cxa_atexit@plt+0x42140> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 4df0c <__cxa_atexit@plt+0x42144> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r9, [r9, #44] @ 0x2c │ │ │ │ + str r9, [r9, #32] │ │ │ │ + str r9, [r9, #20] │ │ │ │ mov r7, r9 │ │ │ │ + str r3, [r7, #36]! @ 0x24 │ │ │ │ + mov r8, r9 │ │ │ │ + str r2, [r8, #24]! │ │ │ │ + str r1, [r9, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - b 58360 <__cxa_atexit@plt+0x4c598> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #36] @ 5839c <__cxa_atexit@plt+0x4c5d4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ + ldr r7, [pc, #32] @ 4df10 <__cxa_atexit@plt+0x42148> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq sl, r5, #156, 2 @ 0x27 │ │ │ │ - @ instruction: 0xfffff164 │ │ │ │ - andseq sl, r5, #188, 2 @ 0x2f │ │ │ │ - @ instruction: 0xfffff160 │ │ │ │ - andseq sl, r5, #60, 2 │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - andseq sl, r5, #212, 2 @ 0x35 │ │ │ │ - andseq sl, r5, #180, 2 @ 0x2d │ │ │ │ - @ instruction: 0xfffff6fc │ │ │ │ - andseq sl, r5, #136, 4 @ 0x80000008 │ │ │ │ - andeq lr, r0, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + andeq fp, r1, #60, 30 @ 0xf0 │ │ │ │ + andeq fp, r1, #60, 30 @ 0xf0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 58458 <__cxa_atexit@plt+0x4c690> │ │ │ │ - ldr r2, [pc, #136] @ 58460 <__cxa_atexit@plt+0x4c698> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5843c <__cxa_atexit@plt+0x4c674> │ │ │ │ - ldr r2, [pc, #104] @ 58464 <__cxa_atexit@plt+0x4c69c> │ │ │ │ + bhi 4df60 <__cxa_atexit@plt+0x42198> │ │ │ │ + ldr r2, [pc, #52] @ 4df68 <__cxa_atexit@plt+0x421a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + ldr r8, [pc, #48] @ 4df6c <__cxa_atexit@plt+0x421a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 4df70 <__cxa_atexit@plt+0x421a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5843c <__cxa_atexit@plt+0x4c674> │ │ │ │ - ldr r3, [pc, #84] @ 58468 <__cxa_atexit@plt+0x4c6a0> │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq sl, r1, #148, 6 @ 0x50000002 │ │ │ │ + andseq r4, r6, #156, 8 @ 0x9c000000 │ │ │ │ + andeq fp, r1, #200, 28 @ 0xc80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4dfb8 <__cxa_atexit@plt+0x421f0> │ │ │ │ + ldr r3, [pc, #76] @ 4dfe4 <__cxa_atexit@plt+0x4221c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ + ldr r9, [pc, #72] @ 4dfe8 <__cxa_atexit@plt+0x42220> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #60] @ 4dfec <__cxa_atexit@plt+0x42224> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r3, [pc, #24] @ 4dfd8 <__cxa_atexit@plt+0x42210> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 4dfdc <__cxa_atexit@plt+0x42214> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #12] @ 4dfe0 <__cxa_atexit@plt+0x42218> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq sl, r1, #12, 12 @ 0xc00000 │ │ │ │ + andeq sl, r1, #0, 12 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq sl, r1, #28, 6 @ 0x70000000 │ │ │ │ + andseq r4, r6, #4, 12 @ 0x400000 │ │ │ │ + andeq fp, r1, #176, 24 @ 0xb000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4e030 <__cxa_atexit@plt+0x42268> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4e054 <__cxa_atexit@plt+0x4228c> │ │ │ │ + ldr r7, [pc, #76] @ 4e068 <__cxa_atexit@plt+0x422a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 58448 <__cxa_atexit@plt+0x4c680> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - b 57b34 <__cxa_atexit@plt+0x4bd6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + beq 4e048 <__cxa_atexit@plt+0x42280> │ │ │ │ + mov r7, r8 │ │ │ │ + b 355a8 <__cxa_atexit@plt+0x297e0> │ │ │ │ + ldr r7, [pc, #56] @ 4e070 <__cxa_atexit@plt+0x422a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4e074 <__cxa_atexit@plt+0x422ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4e06c <__cxa_atexit@plt+0x422a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq lr, r0, #156, 26 @ 0x2700 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xfffe7588 │ │ │ │ + andeq sl, r1, #116, 10 @ 0x1d000000 │ │ │ │ + andeq fp, r1, #112, 24 @ 0x7000 │ │ │ │ + andeq fp, r1, #100, 24 @ 0x6400 │ │ │ │ + andeq fp, r1, #40, 24 @ 0x2800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 584dc <__cxa_atexit@plt+0x4c714> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 584c4 <__cxa_atexit@plt+0x4c6fc> │ │ │ │ - ldr r3, [pc, #72] @ 584e0 <__cxa_atexit@plt+0x4c718> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4e0b8 <__cxa_atexit@plt+0x422f0> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4e0dc <__cxa_atexit@plt+0x42314> │ │ │ │ + ldr r7, [pc, #76] @ 4e0f0 <__cxa_atexit@plt+0x42328> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 584cc <__cxa_atexit@plt+0x4c704> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 57b34 <__cxa_atexit@plt+0x4bd6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 4e0d0 <__cxa_atexit@plt+0x42308> │ │ │ │ + mov r7, r8 │ │ │ │ + b 355a8 <__cxa_atexit@plt+0x297e0> │ │ │ │ + ldr r7, [pc, #56] @ 4e0f8 <__cxa_atexit@plt+0x42330> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4e0fc <__cxa_atexit@plt+0x42334> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq lr, r0, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 5853c <__cxa_atexit@plt+0x4c774> │ │ │ │ + ldr r7, [pc, #16] @ 4e0f4 <__cxa_atexit@plt+0x4232c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffe7500 │ │ │ │ + andeq sl, r1, #236, 8 @ 0xec000000 │ │ │ │ + andeq fp, r1, #232, 22 @ 0x3a000 │ │ │ │ + andeq fp, r1, #220, 22 @ 0x37000 │ │ │ │ + andeq fp, r1, #76, 26 @ 0x1300 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4e18c <__cxa_atexit@plt+0x423c4> │ │ │ │ + ldr r3, [pc, #120] @ 4e19c <__cxa_atexit@plt+0x423d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5852c <__cxa_atexit@plt+0x4c764> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 57b34 <__cxa_atexit@plt+0x4bd6c> │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 4e168 <__cxa_atexit@plt+0x423a0> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4e178 <__cxa_atexit@plt+0x423b0> │ │ │ │ + ldr r7, [pc, #92] @ 4e1a0 <__cxa_atexit@plt+0x423d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #88] @ 4e1a4 <__cxa_atexit@plt+0x423dc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq lr, r0, #200, 24 @ 0xc800 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + ldr r7, [pc, #44] @ 4e1ac <__cxa_atexit@plt+0x423e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 4e1a8 <__cxa_atexit@plt+0x423e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq sl, r1, #132, 2 @ 0x21 │ │ │ │ + andeq fp, r1, #212, 24 @ 0xd400 │ │ │ │ + andseq r4, r6, #152, 4 @ 0x80000009 │ │ │ │ + andeq fp, r1, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 57b34 <__cxa_atexit@plt+0x4bd6c> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 58610 <__cxa_atexit@plt+0x4c848> │ │ │ │ - ldr r2, [pc, #172] @ 5862c <__cxa_atexit@plt+0x4c864> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 58604 <__cxa_atexit@plt+0x4c83c> │ │ │ │ - ldr r2, [pc, #140] @ 58630 <__cxa_atexit@plt+0x4c868> │ │ │ │ - add r2, pc, r2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4e1ec <__cxa_atexit@plt+0x42424> │ │ │ │ + ldr r3, [pc, #52] @ 4e204 <__cxa_atexit@plt+0x4243c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r9, [pc, #40] @ 4e208 <__cxa_atexit@plt+0x42440> │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 4e200 <__cxa_atexit@plt+0x42438> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r6, #36, 4 @ 0x40000002 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq sl, r1, #240 @ 0xf0 │ │ │ │ + andeq fp, r1, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4e270 <__cxa_atexit@plt+0x424a8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4e284 <__cxa_atexit@plt+0x424bc> │ │ │ │ + ldr r7, [pc, #92] @ 4e298 <__cxa_atexit@plt+0x424d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 58604 <__cxa_atexit@plt+0x4c83c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 58618 <__cxa_atexit@plt+0x4c850> │ │ │ │ - ldr r1, [pc, #104] @ 58634 <__cxa_atexit@plt+0x4c86c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 58638 <__cxa_atexit@plt+0x4c870> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 4e29c <__cxa_atexit@plt+0x424d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 4e294 <__cxa_atexit@plt+0x424cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r4, r6, #160, 2 @ 0x28 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + andseq r4, r6, #144, 4 │ │ │ │ + andeq fp, r1, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4e320 <__cxa_atexit@plt+0x42558> │ │ │ │ + ldr r2, [pc, #132] @ 4e348 <__cxa_atexit@plt+0x42580> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 4e32c <__cxa_atexit@plt+0x42564> │ │ │ │ + ldr r7, [pc, #108] @ 4e350 <__cxa_atexit@plt+0x42588> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #104] @ 4e354 <__cxa_atexit@plt+0x4258c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #96] @ 4e358 <__cxa_atexit@plt+0x42590> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 4e34c <__cxa_atexit@plt+0x42584> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq lr, r0, #176, 12 @ 0xb000000 │ │ │ │ - andseq r9, r5, #156, 28 @ 0x9c0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 586c0 <__cxa_atexit@plt+0x4c8f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 586a8 <__cxa_atexit@plt+0x4c8e0> │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r6, #36, 2 │ │ │ │ + andeq fp, r1, #164, 24 @ 0xa400 │ │ │ │ + andeq r1, r0, r0, lsl #21 │ │ │ │ + @ instruction: 0x00001ab8 │ │ │ │ + andseq r4, r6, #100, 6 @ 0x90000001 │ │ │ │ + andeq fp, r1, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4e3f4 <__cxa_atexit@plt+0x4262c> │ │ │ │ + ldr r5, [pc, #176] @ 4e430 <__cxa_atexit@plt+0x42668> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4e400 <__cxa_atexit@plt+0x42638> │ │ │ │ + ldr r7, [pc, #152] @ 4e434 <__cxa_atexit@plt+0x4266c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 586b0 <__cxa_atexit@plt+0x4c8e8> │ │ │ │ - ldr r2, [pc, #80] @ 586c4 <__cxa_atexit@plt+0x4c8fc> │ │ │ │ + bcc 4e414 <__cxa_atexit@plt+0x4264c> │ │ │ │ + ldr r7, [pc, #132] @ 4e440 <__cxa_atexit@plt+0x42678> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 4e444 <__cxa_atexit@plt+0x4267c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 586c8 <__cxa_atexit@plt+0x4c900> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ + ldr lr, [pc, #124] @ 4e448 <__cxa_atexit@plt+0x42680> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r3, #23 │ │ │ │ + sub r1, r3, #15 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r2, r8, lr} │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 4772c <__cxa_atexit@plt+0x3b964> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #52] @ 4e43c <__cxa_atexit@plt+0x42674> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 4e438 <__cxa_atexit@plt+0x42670> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq lr, r0, #8, 12 @ 0x800000 │ │ │ │ - andseq r9, r5, #244, 26 @ 0x3d00 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r6, #104 @ 0x68 │ │ │ │ + @ instruction: 0xffff938c │ │ │ │ + andeq sl, r1, #188, 8 @ 0xbc000000 │ │ │ │ + andeq fp, r1, #4, 12 @ 0x400000 │ │ │ │ + @ instruction: 0xfffef02c │ │ │ │ + @ instruction: 0xfffef08c │ │ │ │ + andseq r4, r6, #144, 4 │ │ │ │ + andeq fp, r1, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4e4e4 <__cxa_atexit@plt+0x4271c> │ │ │ │ + ldr r5, [pc, #176] @ 4e520 <__cxa_atexit@plt+0x42758> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4e4f0 <__cxa_atexit@plt+0x42728> │ │ │ │ + ldr r7, [pc, #152] @ 4e524 <__cxa_atexit@plt+0x4275c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 58720 <__cxa_atexit@plt+0x4c958> │ │ │ │ - ldr r2, [pc, #60] @ 5872c <__cxa_atexit@plt+0x4c964> │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4e504 <__cxa_atexit@plt+0x4273c> │ │ │ │ + ldr r7, [pc, #132] @ 4e530 <__cxa_atexit@plt+0x42768> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 4e534 <__cxa_atexit@plt+0x4276c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 58730 <__cxa_atexit@plt+0x4c968> │ │ │ │ + ldr lr, [pc, #124] @ 4e538 <__cxa_atexit@plt+0x42770> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r3, #23 │ │ │ │ + sub r1, r3, #15 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r2, r8, lr} │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4772c <__cxa_atexit@plt+0x3b964> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 4e52c <__cxa_atexit@plt+0x42764> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 4e528 <__cxa_atexit@plt+0x42760> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r6, #120, 30 @ 0x1e0 │ │ │ │ + @ instruction: 0xffff929c │ │ │ │ + andeq sl, r1, #204, 6 @ 0x30000003 │ │ │ │ + andeq fp, r1, #20, 10 @ 0x5000000 │ │ │ │ + @ instruction: 0xfffeef3c │ │ │ │ + @ instruction: 0xfffeef9c │ │ │ │ + andseq r4, r6, #160, 2 @ 0x28 │ │ │ │ + andeq r9, r1, #224, 30 @ 0x380 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4e5cc <__cxa_atexit@plt+0x42804> │ │ │ │ + ldr r1, [pc, #120] @ 4e5d8 <__cxa_atexit@plt+0x42810> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 4e5dc <__cxa_atexit@plt+0x42814> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 4e5ac <__cxa_atexit@plt+0x427e4> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4e5b8 <__cxa_atexit@plt+0x427f0> │ │ │ │ + ldr r3, [pc, #80] @ 4e5e0 <__cxa_atexit@plt+0x42818> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 4e5e4 <__cxa_atexit@plt+0x4281c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 4e5e8 <__cxa_atexit@plt+0x42820> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r3, r6, #116, 28 @ 0x740 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r9, r1, #140, 30 @ 0x230 │ │ │ │ + andseq r3, r6, #64, 28 @ 0x400 │ │ │ │ + andeq r9, r1, #48, 30 @ 0xc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4e628 <__cxa_atexit@plt+0x42860> │ │ │ │ + ldr r3, [pc, #52] @ 4e640 <__cxa_atexit@plt+0x42878> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #40] @ 4e644 <__cxa_atexit@plt+0x4287c> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq lr, r0, #140, 10 @ 0x23000000 │ │ │ │ - andseq r9, r5, #120, 26 @ 0x1e00 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 4e63c <__cxa_atexit@plt+0x42874> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r6, #208, 26 @ 0x3400 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r9, r1, #8, 30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 4e670 <__cxa_atexit@plt+0x428a8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 4e684 <__cxa_atexit@plt+0x428bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r6, #136, 26 @ 0x2200 │ │ │ │ + andeq r9, r1, #28, 28 @ 0x1c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 587d8 <__cxa_atexit@plt+0x4ca10> │ │ │ │ - ldr r2, [pc, #160] @ 587f4 <__cxa_atexit@plt+0x4ca2c> │ │ │ │ + bhi 4e6dc <__cxa_atexit@plt+0x42914> │ │ │ │ + ldr r2, [pc, #60] @ 4e6e4 <__cxa_atexit@plt+0x4291c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 587bc <__cxa_atexit@plt+0x4c9f4> │ │ │ │ - ldr r2, [pc, #132] @ 587f8 <__cxa_atexit@plt+0x4ca30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 587cc <__cxa_atexit@plt+0x4ca04> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 587e0 <__cxa_atexit@plt+0x4ca18> │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - ldr r1, [pc, #88] @ 587fc <__cxa_atexit@plt+0x4ca34> │ │ │ │ + ldr r9, [pc, #56] @ 4e6e8 <__cxa_atexit@plt+0x42920> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4e6ec <__cxa_atexit@plt+0x42924> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4e6f0 <__cxa_atexit@plt+0x42928> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r9, r1, #252, 26 @ 0x3f00 │ │ │ │ + andseq r3, r6, #44, 26 @ 0xb00 │ │ │ │ + andseq r3, r6, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4e71c <__cxa_atexit@plt+0x42954> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 4e730 <__cxa_atexit@plt+0x42968> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r9, r5, #144, 26 @ 0x2400 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #104] @ 5887c <__cxa_atexit@plt+0x4cab4> │ │ │ │ + andeq sl, r1, #128, 28 @ 0x800 │ │ │ │ + andeq r9, r1, #112, 26 @ 0x1c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4e78c <__cxa_atexit@plt+0x429c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4e798 <__cxa_atexit@plt+0x429d0> │ │ │ │ + ldr r2, [pc, #64] @ 4e7a8 <__cxa_atexit@plt+0x429e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 58864 <__cxa_atexit@plt+0x4ca9c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 5886c <__cxa_atexit@plt+0x4caa4> │ │ │ │ - ldmib r5, {r1, r8, sl} │ │ │ │ - ldr r0, [pc, #56] @ 58880 <__cxa_atexit@plt+0x4cab8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ + ldr r1, [pc, #60] @ 4e7ac <__cxa_atexit@plt+0x429e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r9, r5, #236, 24 @ 0xec00 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 588c0 <__cxa_atexit@plt+0x4caf8> │ │ │ │ - ldr r2, [pc, #36] @ 588cc <__cxa_atexit@plt+0x4cb04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #3 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r5, #140, 24 @ 0x8c00 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andseq r3, r6, #120, 24 @ 0x7800 │ │ │ │ + andeq r9, r1, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4e7f4 <__cxa_atexit@plt+0x42a2c> │ │ │ │ + ldr r3, [pc, #44] @ 4e800 <__cxa_atexit@plt+0x42a38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #40] @ 4e804 <__cxa_atexit@plt+0x42a3c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 4e808 <__cxa_atexit@plt+0x42a40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 58900 <__cxa_atexit@plt+0x4cb38> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq lr, r0, #64, 18 @ 0x100000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrb r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 58a44 <__cxa_atexit@plt+0x4cc7c> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r3, #125 @ 0x7d │ │ │ │ - bne 589b4 <__cxa_atexit@plt+0x4cbec> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5] │ │ │ │ - mov r1, #125 @ 0x7d │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 58a58 <__cxa_atexit@plt+0x4cc90> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-8]! │ │ │ │ - ldr ip, [r1, #-12] │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r0, [ip, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 58a04 <__cxa_atexit@plt+0x4cc3c> │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - ldr r5, [pc, #280] @ 58ab8 <__cxa_atexit@plt+0x4ccf0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - sub r3, r5, #20 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - mov r1, r5 │ │ │ │ - str sl, [r1, #-8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 58a78 <__cxa_atexit@plt+0x4ccb0> │ │ │ │ - ldr r7, [pc, #196] @ 58a9c <__cxa_atexit@plt+0x4ccd4> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r9, r1, #228, 24 @ 0xe400 │ │ │ │ + andseq r3, r6, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4e834 <__cxa_atexit@plt+0x42a6c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 4e848 <__cxa_atexit@plt+0x42a80> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #192] @ 58aa0 <__cxa_atexit@plt+0x4ccd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 58a34 <__cxa_atexit@plt+0x4cc6c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 5f600 <__cxa_atexit@plt+0x53838> │ │ │ │ - ldr r0, [pc, #160] @ 58aac <__cxa_atexit@plt+0x4cce4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #156] @ 58ab0 <__cxa_atexit@plt+0x4cce8> │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq sl, r1, #104, 26 @ 0x1a00 │ │ │ │ + andeq fp, r1, #0, 14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 4e92c <__cxa_atexit@plt+0x42b64> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 4e934 <__cxa_atexit@plt+0x42b6c> │ │ │ │ + ldr r2, [pc, #260] @ 4e980 <__cxa_atexit@plt+0x42bb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #252] @ 4e984 <__cxa_atexit@plt+0x42bbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #232] @ 4e988 <__cxa_atexit@plt+0x42bc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov sl, r6 │ │ │ │ + str r1, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + add r2, sl, #52 @ 0x34 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 4e948 <__cxa_atexit@plt+0x42b80> │ │ │ │ + ldr r7, [pc, #200] @ 4e98c <__cxa_atexit@plt+0x42bc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #196] @ 4e990 <__cxa_atexit@plt+0x42bc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #192] @ 4e994 <__cxa_atexit@plt+0x42bcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #16]! │ │ │ │ + str sl, [r2, #8] │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ + str r8, [r2, #40] @ 0x28 │ │ │ │ + str r2, [r2, #20] │ │ │ │ + str r9, [r2, #24] │ │ │ │ mov r7, r2 │ │ │ │ + str r1, [r7, #28]! │ │ │ │ + add r1, r2, #52 @ 0x34 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 4e968 <__cxa_atexit@plt+0x42ba0> │ │ │ │ + ldr r3, [pc, #140] @ 4e99c <__cxa_atexit@plt+0x42bd4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #60] @ 0x3c │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 58ab4 <__cxa_atexit@plt+0x4ccec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ + mov r2, r6 │ │ │ │ + b 4e93c <__cxa_atexit@plt+0x42b74> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - ldr r7, [pc, #36] @ 58aa4 <__cxa_atexit@plt+0x4ccdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 58aa8 <__cxa_atexit@plt+0x4cce0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r6, r0, r4, lsr #24 │ │ │ │ - andseq r9, r5, #40, 20 @ 0x28000 │ │ │ │ - andeq lr, r0, #8, 16 @ 0x80000 │ │ │ │ - andseq r9, r5, #128, 18 @ 0x200000 │ │ │ │ - andeq lr, r0, #112, 4 │ │ │ │ - andseq r9, r5, #92, 20 @ 0x5c000 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r9, r5, #160, 20 @ 0xa0000 │ │ │ │ - andeq sp, r0, #0, 30 │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #72] @ 4e998 <__cxa_atexit@plt+0x42bd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andseq r3, r6, #96, 22 @ 0x18000 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0xfffee1cc │ │ │ │ + @ instruction: 0xfffee548 │ │ │ │ + @ instruction: 0xfffee3b4 │ │ │ │ + andeq r9, r1, #100, 30 @ 0x190 │ │ │ │ + andseq r3, r6, #248, 20 @ 0xf8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 58b68 <__cxa_atexit@plt+0x4cda0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r0, [lr, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 58b38 <__cxa_atexit@plt+0x4cd70> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [pc, #112] @ 58b90 <__cxa_atexit@plt+0x4cdc8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #137 @ 0x89 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r0, [pc, #68] @ 58b84 <__cxa_atexit@plt+0x4cdbc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #64] @ 58b88 <__cxa_atexit@plt+0x4cdc0> │ │ │ │ + bcc 4e9d4 <__cxa_atexit@plt+0x42c0c> │ │ │ │ + ldr r2, [pc, #28] @ 4e9e0 <__cxa_atexit@plt+0x42c18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 58b8c <__cxa_atexit@plt+0x4cdc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq lr, r0, #60, 2 │ │ │ │ - andseq r9, r5, #40, 18 @ 0xa0000 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andseq r9, r5, #32, 18 @ 0x80000 │ │ │ │ - andeq lr, r0, #156, 12 @ 0x9c00000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andseq r3, r6, #68, 20 @ 0x44000 │ │ │ │ + andeq fp, r1, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 58c50 <__cxa_atexit@plt+0x4ce88> │ │ │ │ - ldr r2, [pc, #160] @ 58c58 <__cxa_atexit@plt+0x4ce90> │ │ │ │ + bhi 4ea38 <__cxa_atexit@plt+0x42c70> │ │ │ │ + ldr r2, [pc, #60] @ 4ea40 <__cxa_atexit@plt+0x42c78> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 58c24 <__cxa_atexit@plt+0x4ce5c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 58c5c <__cxa_atexit@plt+0x4ce94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ + ldr r9, [pc, #56] @ 4ea44 <__cxa_atexit@plt+0x42c7c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4ea48 <__cxa_atexit@plt+0x42c80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4ea4c <__cxa_atexit@plt+0x42c84> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r9, r1, #200, 20 @ 0xc8000 │ │ │ │ + andseq r3, r6, #208, 18 @ 0x340000 │ │ │ │ + andseq r3, r6, #136, 22 @ 0x22000 │ │ │ │ + andeq fp, r1, #80, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4ea90 <__cxa_atexit@plt+0x42cc8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4eab4 <__cxa_atexit@plt+0x42cec> │ │ │ │ + ldr r7, [pc, #76] @ 4eac8 <__cxa_atexit@plt+0x42d00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 58c30 <__cxa_atexit@plt+0x4ce68> │ │ │ │ - ldr r7, [pc, #96] @ 58c60 <__cxa_atexit@plt+0x4ce98> │ │ │ │ + beq 4eaa8 <__cxa_atexit@plt+0x42ce0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 355a8 <__cxa_atexit@plt+0x297e0> │ │ │ │ + ldr r7, [pc, #56] @ 4ead0 <__cxa_atexit@plt+0x42d08> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58c40 <__cxa_atexit@plt+0x4ce78> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 58900 <__cxa_atexit@plt+0x4cb38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4ead4 <__cxa_atexit@plt+0x42d0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4eacc <__cxa_atexit@plt+0x42d04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq lr, r0, #208, 10 @ 0x34000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 58cd8 <__cxa_atexit@plt+0x4cf10> │ │ │ │ + @ instruction: 0xfffe6b28 │ │ │ │ + andeq r9, r1, #20, 22 @ 0x5000 │ │ │ │ + andeq fp, r1, #16, 4 │ │ │ │ + andeq fp, r1, #4, 4 @ 0x40000000 │ │ │ │ + andeq fp, r1, #84, 8 @ 0x54000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4eb2c <__cxa_atexit@plt+0x42d64> │ │ │ │ + ldr r2, [pc, #60] @ 4eb34 <__cxa_atexit@plt+0x42d6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 58cc0 <__cxa_atexit@plt+0x4cef8> │ │ │ │ - ldr r7, [pc, #64] @ 58cdc <__cxa_atexit@plt+0x4cf14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58ccc <__cxa_atexit@plt+0x4cf04> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 58900 <__cxa_atexit@plt+0x4cb38> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r9, [pc, #56] @ 4eb38 <__cxa_atexit@plt+0x42d70> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4eb3c <__cxa_atexit@plt+0x42d74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4eb40 <__cxa_atexit@plt+0x42d78> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq lr, r0, #84, 10 @ 0x15000000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r9, r1, #232, 18 @ 0x3a0000 │ │ │ │ + andseq r3, r6, #220, 16 @ 0xdc0000 │ │ │ │ + andseq r3, r6, #148, 20 @ 0x94000 │ │ │ │ + andeq sl, r1, #64, 30 @ 0x100 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 58d2c <__cxa_atexit@plt+0x4cf64> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4eb84 <__cxa_atexit@plt+0x42dbc> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4eba8 <__cxa_atexit@plt+0x42de0> │ │ │ │ + ldr r7, [pc, #76] @ 4ebbc <__cxa_atexit@plt+0x42df4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58d20 <__cxa_atexit@plt+0x4cf58> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 58900 <__cxa_atexit@plt+0x4cb38> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq lr, r0, #4, 10 @ 0x1000000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 58900 <__cxa_atexit@plt+0x4cb38> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 58da4 <__cxa_atexit@plt+0x4cfdc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 58db8 <__cxa_atexit@plt+0x4cff0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4eb9c <__cxa_atexit@plt+0x42dd4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 4ebc4 <__cxa_atexit@plt+0x42dfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4ebc8 <__cxa_atexit@plt+0x42e00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andseq r9, r5, #108, 14 @ 0x1b00000 │ │ │ │ - andeq lr, r0, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 58e78 <__cxa_atexit@plt+0x4d0b0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 58e80 <__cxa_atexit@plt+0x4d0b8> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 58e2c <__cxa_atexit@plt+0x4d064> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 58ea4 <__cxa_atexit@plt+0x4d0dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 58e9c <__cxa_atexit@plt+0x4d0d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 58ea0 <__cxa_atexit@plt+0x4d0d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 58e88 <__cxa_atexit@plt+0x4d0c0> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 4ebc0 <__cxa_atexit@plt+0x42df8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r9, r5, #32, 12 @ 0x2000000 │ │ │ │ - andeq lr, r0, #140, 6 @ 0x30000002 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xfffe6898 │ │ │ │ + andeq r9, r1, #28, 20 @ 0x1c000 │ │ │ │ + andeq sl, r1, #0, 30 │ │ │ │ + andeq sl, r1, #244, 28 @ 0xf40 │ │ │ │ + andeq fp, r1, #80, 6 @ 0x40000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4ec20 <__cxa_atexit@plt+0x42e58> │ │ │ │ + ldr r2, [pc, #60] @ 4ec28 <__cxa_atexit@plt+0x42e60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4ec2c <__cxa_atexit@plt+0x42e64> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4ec30 <__cxa_atexit@plt+0x42e68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4ec34 <__cxa_atexit@plt+0x42e6c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r9, r1, #104, 16 @ 0x680000 │ │ │ │ + andseq r3, r6, #232, 14 @ 0x3a00000 │ │ │ │ + andseq r3, r6, #160, 18 @ 0x280000 │ │ │ │ + andeq r9, r1, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 58eec <__cxa_atexit@plt+0x4d124> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4ec84 <__cxa_atexit@plt+0x42ebc> │ │ │ │ + ldr r3, [pc, #72] @ 4eca0 <__cxa_atexit@plt+0x42ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 58ee4 <__cxa_atexit@plt+0x4d11c> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 58900 <__cxa_atexit@plt+0x4cb38> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 4ec98 <__cxa_atexit@plt+0x42ed0> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4ec84 <__cxa_atexit@plt+0x42ebc> │ │ │ │ + ldr r9, [pc, #48] @ 4eca8 <__cxa_atexit@plt+0x42ee0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #24] @ 4eca4 <__cxa_atexit@plt+0x42edc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq lr, r0, #68, 6 @ 0x10000001 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r3, r6, #136, 14 @ 0x2200000 │ │ │ │ + andeq r9, r1, #68, 10 @ 0x11000000 │ │ │ │ + andeq r9, r1, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 58900 <__cxa_atexit@plt+0x4cb38> │ │ │ │ - andeq lr, r0, #24, 6 @ 0x60000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4ecd8 <__cxa_atexit@plt+0x42f10> │ │ │ │ + ldr r9, [pc, #36] @ 4ecf0 <__cxa_atexit@plt+0x42f28> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 4ecec <__cxa_atexit@plt+0x42f24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r6, #52, 14 @ 0xd00000 │ │ │ │ + andeq r9, r1, #240, 8 @ 0xf0000000 │ │ │ │ + andeq r9, r1, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 58f5c <__cxa_atexit@plt+0x4d194> │ │ │ │ - ldr r2, [pc, #40] @ 58f64 <__cxa_atexit@plt+0x4d19c> │ │ │ │ + bhi 4ed48 <__cxa_atexit@plt+0x42f80> │ │ │ │ + ldr r2, [pc, #60] @ 4ed50 <__cxa_atexit@plt+0x42f88> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + ldr r9, [pc, #56] @ 4ed54 <__cxa_atexit@plt+0x42f8c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4ed58 <__cxa_atexit@plt+0x42f90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r5, [pc, #32] @ 4ed5c <__cxa_atexit@plt+0x42f94> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r9, r1, #84, 14 @ 0x1500000 │ │ │ │ + andseq r3, r6, #192, 12 @ 0xc000000 │ │ │ │ + andseq r3, r6, #120, 16 @ 0x780000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4ed88 <__cxa_atexit@plt+0x42fc0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 4ed9c <__cxa_atexit@plt+0x42fd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq sl, r1, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4ee14 <__cxa_atexit@plt+0x4304c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 4ee30 <__cxa_atexit@plt+0x43068> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 4ee34 <__cxa_atexit@plt+0x4306c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4ee20 <__cxa_atexit@plt+0x43058> │ │ │ │ + ldr r3, [pc, #72] @ 4ee38 <__cxa_atexit@plt+0x43070> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4ee04 <__cxa_atexit@plt+0x4303c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq lr, r0, #204, 4 @ 0xc000000c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 58fac <__cxa_atexit@plt+0x4d1e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 4ee3c <__cxa_atexit@plt+0x43074> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58fa0 <__cxa_atexit@plt+0x4d1d8> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 58dcc <__cxa_atexit@plt+0x4d004> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq lr, r0, #132, 4 @ 0x40000008 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 58dcc <__cxa_atexit@plt+0x4d004> │ │ │ │ - andeq sp, r0, #44, 22 @ 0xb000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andseq r3, r6, #32, 12 @ 0x2000000 │ │ │ │ + andseq r3, r6, #52, 12 @ 0x3400000 │ │ │ │ + @ instruction: 0xfffe59dc │ │ │ │ + andeq r9, r1, #104, 4 @ 0x80000006 │ │ │ │ + andeq fp, r1, #200 @ 0xc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 59070 <__cxa_atexit@plt+0x4d2a8> │ │ │ │ - ldr r2, [pc, #132] @ 59078 <__cxa_atexit@plt+0x4d2b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59054 <__cxa_atexit@plt+0x4d28c> │ │ │ │ - ldr r2, [pc, #100] @ 5907c <__cxa_atexit@plt+0x4d2b4> │ │ │ │ + bhi 4eef4 <__cxa_atexit@plt+0x4312c> │ │ │ │ + ldr r2, [pc, #168] @ 4ef0c <__cxa_atexit@plt+0x43144> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 59054 <__cxa_atexit@plt+0x4d28c> │ │ │ │ - ldr r3, [pc, #80] @ 59080 <__cxa_atexit@plt+0x4d2b8> │ │ │ │ + beq 4eed4 <__cxa_atexit@plt+0x4310c> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 4eee0 <__cxa_atexit@plt+0x43118> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4eefc <__cxa_atexit@plt+0x43134> │ │ │ │ + ldr r3, [pc, #108] @ 4ef18 <__cxa_atexit@plt+0x43150> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 59060 <__cxa_atexit@plt+0x4d298> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + ldr r2, [pc, #104] @ 4ef1c <__cxa_atexit@plt+0x43154> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #40] @ 4ef10 <__cxa_atexit@plt+0x43148> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #36] @ 4ef14 <__cxa_atexit@plt+0x4314c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq sp, r0, #124, 20 @ 0x7c000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r9, r1, #116, 6 @ 0xd0000001 │ │ │ │ + andeq r9, r1, #108, 6 @ 0xb0000001 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + andeq sl, r1, #236, 30 @ 0x3b0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 590f0 <__cxa_atexit@plt+0x4d328> │ │ │ │ + mov r8, r6 │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #4 │ │ │ │ + bne 4ef84 <__cxa_atexit@plt+0x431bc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4efa0 <__cxa_atexit@plt+0x431d8> │ │ │ │ + ldr r3, [pc, #88] @ 4efb4 <__cxa_atexit@plt+0x431ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #84] @ 4efb8 <__cxa_atexit@plt+0x431f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 590d8 <__cxa_atexit@plt+0x4d310> │ │ │ │ - ldr r3, [pc, #68] @ 590f4 <__cxa_atexit@plt+0x4d32c> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #32] @ 4efac <__cxa_atexit@plt+0x431e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #24] @ 4efb0 <__cxa_atexit@plt+0x431e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r9, r1, #208, 4 │ │ │ │ + andeq r9, r1, #196, 4 @ 0x4000000c │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + andeq sl, r1, #164, 28 @ 0xa40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r2, r5, #4 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4f03c <__cxa_atexit@plt+0x43274> │ │ │ │ + ldr r1, [pc, #120] @ 4f058 <__cxa_atexit@plt+0x43290> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 4f01c <__cxa_atexit@plt+0x43254> │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 4f024 <__cxa_atexit@plt+0x4325c> │ │ │ │ + ldr r2, [pc, #96] @ 4f05c <__cxa_atexit@plt+0x43294> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #84] @ 4f060 <__cxa_atexit@plt+0x43298> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 4f068 <__cxa_atexit@plt+0x432a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 4f064 <__cxa_atexit@plt+0x4329c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 590e0 <__cxa_atexit@plt+0x4d318> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff1d8 │ │ │ │ + @ instruction: 0xfffff218 │ │ │ │ + andeq r9, r1, #196, 4 @ 0x4000000c │ │ │ │ + andeq sl, r1, #36, 28 @ 0x240 │ │ │ │ + andseq r3, r6, #236, 6 @ 0xb0000003 │ │ │ │ + andeq r9, r1, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4f0c0 <__cxa_atexit@plt+0x432f8> │ │ │ │ + ldr r2, [pc, #60] @ 4f0c8 <__cxa_atexit@plt+0x43300> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4f0cc <__cxa_atexit@plt+0x43304> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4f0d0 <__cxa_atexit@plt+0x43308> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4f0d4 <__cxa_atexit@plt+0x4330c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r9, r1, #240, 6 @ 0xc0000003 │ │ │ │ + andseq r3, r6, #72, 6 @ 0x20000001 │ │ │ │ + andseq r3, r6, #0, 10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4f100 <__cxa_atexit@plt+0x43338> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #12] @ 4f114 <__cxa_atexit@plt+0x4334c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq sp, r0, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 5914c <__cxa_atexit@plt+0x4d384> │ │ │ │ + andeq sl, r1, #156, 8 @ 0x9c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4f18c <__cxa_atexit@plt+0x433c4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 4f1a8 <__cxa_atexit@plt+0x433e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 4f1ac <__cxa_atexit@plt+0x433e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4f198 <__cxa_atexit@plt+0x433d0> │ │ │ │ + ldr r3, [pc, #72] @ 4f1b0 <__cxa_atexit@plt+0x433e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 5913c <__cxa_atexit@plt+0x4d374> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + beq 4f17c <__cxa_atexit@plt+0x433b4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq sp, r0, #176, 18 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq sp, r0, #232, 22 @ 0x3a000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 4f1b4 <__cxa_atexit@plt+0x433ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r6, #168, 4 @ 0x8000000a │ │ │ │ + andseq r3, r6, #188, 4 @ 0xc000000b │ │ │ │ + @ instruction: 0xfffe5664 │ │ │ │ + andeq r8, r1, #240, 28 @ 0xf00 │ │ │ │ + andeq sl, r1, #216, 16 @ 0xd80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 591bc <__cxa_atexit@plt+0x4d3f4> │ │ │ │ - ldr r2, [pc, #52] @ 591c8 <__cxa_atexit@plt+0x4d400> │ │ │ │ + bhi 4f26c <__cxa_atexit@plt+0x434a4> │ │ │ │ + ldr r2, [pc, #164] @ 4f284 <__cxa_atexit@plt+0x434bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 591b4 <__cxa_atexit@plt+0x4d3ec> │ │ │ │ - b 591d8 <__cxa_atexit@plt+0x4d410> │ │ │ │ + beq 4f24c <__cxa_atexit@plt+0x43484> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 4f254 <__cxa_atexit@plt+0x4348c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4f278 <__cxa_atexit@plt+0x434b0> │ │ │ │ + ldr r2, [pc, #104] @ 4f290 <__cxa_atexit@plt+0x434c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #100] @ 4f294 <__cxa_atexit@plt+0x434cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r3, {r0, r1} │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #44] @ 4f288 <__cxa_atexit@plt+0x434c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #40] @ 4f28c <__cxa_atexit@plt+0x434c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq sp, r0, #140, 22 @ 0x23000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 59284 <__cxa_atexit@plt+0x4d4bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59264 <__cxa_atexit@plt+0x4d49c> │ │ │ │ - ldr r3, [pc, #144] @ 59288 <__cxa_atexit@plt+0x4d4c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [pc, #128] @ 5928c <__cxa_atexit@plt+0x4d4c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59264 <__cxa_atexit@plt+0x4d49c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5926c <__cxa_atexit@plt+0x4d4a4> │ │ │ │ - ldr lr, [pc, #104] @ 59294 <__cxa_atexit@plt+0x4d4cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #100] @ 59298 <__cxa_atexit@plt+0x4d4d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #10 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 59290 <__cxa_atexit@plt+0x4d4c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andseq r9, r5, #44, 6 @ 0xb0000000 │ │ │ │ - andseq r9, r5, #188, 4 @ 0xc000000b │ │ │ │ - andseq r9, r5, #68, 4 @ 0x40000004 │ │ │ │ - andseq r9, r5, #164, 4 @ 0x4000000a │ │ │ │ - andeq sp, r0, #188, 20 @ 0xbc000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r9, r1, #0 │ │ │ │ + andeq r8, r1, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andeq sl, r1, #252, 14 @ 0x3f00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ 5933c <__cxa_atexit@plt+0x4d574> │ │ │ │ + mov r8, r6 │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #4 │ │ │ │ + bne 4f2fc <__cxa_atexit@plt+0x43534> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4f318 <__cxa_atexit@plt+0x43550> │ │ │ │ + ldr r3, [pc, #88] @ 4f32c <__cxa_atexit@plt+0x43564> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr r2, [pc, #84] @ 4f330 <__cxa_atexit@plt+0x43568> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [pc, #124] @ 59340 <__cxa_atexit@plt+0x4d578> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5931c <__cxa_atexit@plt+0x4d554> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 59324 <__cxa_atexit@plt+0x4d55c> │ │ │ │ - ldr lr, [pc, #100] @ 59348 <__cxa_atexit@plt+0x4d580> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #96] @ 5934c <__cxa_atexit@plt+0x4d584> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #32] @ 4f324 <__cxa_atexit@plt+0x4355c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #24] @ 4f328 <__cxa_atexit@plt+0x43560> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #10 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 59344 <__cxa_atexit@plt+0x4d57c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andseq r9, r5, #116, 4 @ 0x40000007 │ │ │ │ - andseq r9, r5, #4, 4 @ 0x40000000 │ │ │ │ - andseq r9, r5, #140, 2 @ 0x23 │ │ │ │ - andseq r9, r5, #236, 2 @ 0x3b │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 593b0 <__cxa_atexit@plt+0x4d5e8> │ │ │ │ - ldr lr, [pc, #72] @ 593bc <__cxa_atexit@plt+0x4d5f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #68] @ 593c0 <__cxa_atexit@plt+0x4d5f8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - sub r0, r6, #10 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r5, #252 @ 0xfc │ │ │ │ - andseq r9, r5, #92, 2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r8, r1, #88, 30 @ 0x160 │ │ │ │ + andeq r8, r1, #76, 30 @ 0x130 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + andeq sl, r1, #56, 14 @ 0xe00000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 4f35c <__cxa_atexit@plt+0x43594> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b 4808c <__cxa_atexit@plt+0x3c2c4> │ │ │ │ + andeq r9, r1, #60, 6 @ 0xf0000000 │ │ │ │ + andeq r9, r1, #48, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 59468 <__cxa_atexit@plt+0x4d6a0> │ │ │ │ - ldr r2, [pc, #160] @ 59484 <__cxa_atexit@plt+0x4d6bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5944c <__cxa_atexit@plt+0x4d684> │ │ │ │ - ldr r2, [pc, #132] @ 59488 <__cxa_atexit@plt+0x4d6c0> │ │ │ │ + bhi 4f3b4 <__cxa_atexit@plt+0x435ec> │ │ │ │ + ldr r2, [pc, #60] @ 4f3bc <__cxa_atexit@plt+0x435f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5945c <__cxa_atexit@plt+0x4d694> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 59470 <__cxa_atexit@plt+0x4d6a8> │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - ldr r1, [pc, #88] @ 5948c <__cxa_atexit@plt+0x4d6c4> │ │ │ │ + ldr r9, [pc, #56] @ 4f3c0 <__cxa_atexit@plt+0x435f8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4f3c4 <__cxa_atexit@plt+0x435fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4f3c8 <__cxa_atexit@plt+0x43600> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r9, r1, #16, 2 │ │ │ │ + andseq r3, r6, #84 @ 0x54 │ │ │ │ + andseq r3, r6, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4f3f4 <__cxa_atexit@plt+0x4362c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 4f408 <__cxa_atexit@plt+0x43640> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r9, r5, #164 @ 0xa4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #104] @ 5950c <__cxa_atexit@plt+0x4d744> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq sl, r1, #168, 2 @ 0x2a │ │ │ │ + andeq r9, r1, #132 @ 0x84 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 594f4 <__cxa_atexit@plt+0x4d72c> │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4f4ac <__cxa_atexit@plt+0x436e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 594fc <__cxa_atexit@plt+0x4d734> │ │ │ │ - ldmib r5, {r1, r8, sl} │ │ │ │ - ldr r0, [pc, #56] @ 59510 <__cxa_atexit@plt+0x4d748> │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4f4b4 <__cxa_atexit@plt+0x436ec> │ │ │ │ + ldr r1, [pc, #148] @ 4f4d8 <__cxa_atexit@plt+0x43710> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #140] @ 4f4dc <__cxa_atexit@plt+0x43714> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [pc, #124] @ 4f4e0 <__cxa_atexit@plt+0x43718> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4f4c8 <__cxa_atexit@plt+0x43700> │ │ │ │ + ldr r3, [pc, #92] @ 4f4e4 <__cxa_atexit@plt+0x4371c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4f49c <__cxa_atexit@plt+0x436d4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r9, r5, #0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 59550 <__cxa_atexit@plt+0x4d788> │ │ │ │ - ldr r2, [pc, #36] @ 5955c <__cxa_atexit@plt+0x4d794> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r5, #160, 30 @ 0x280 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + b 4f4bc <__cxa_atexit@plt+0x436f4> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 59590 <__cxa_atexit@plt+0x4d7c8> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq sp, r0, #176, 24 @ 0xb000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov ip, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-16 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 4f4e8 <__cxa_atexit@plt+0x43720> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + andseq r2, r6, #152, 30 @ 0x260 │ │ │ │ + andseq r2, r6, #160, 30 @ 0x280 │ │ │ │ + @ instruction: 0xfffe53b4 │ │ │ │ + andeq r8, r1, #196, 22 @ 0x31000 │ │ │ │ + andeq sl, r1, #16, 20 @ 0x10000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 59728 <__cxa_atexit@plt+0x4d960> │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r0, #93 @ 0x5d │ │ │ │ - bne 595f4 <__cxa_atexit@plt+0x4d82c> │ │ │ │ - ldr r6, [r8, #15] │ │ │ │ - add r0, r9, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ - bge 59698 <__cxa_atexit@plt+0x4d8d0> │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ - stmda r5, {r1, r6} │ │ │ │ - str sl, [r5, #-8]! │ │ │ │ - ldr r6, [pc, #472] @ 597b4 <__cxa_atexit@plt+0x4d9ec> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r3, r6, #137 @ 0x89 │ │ │ │ - mov r6, ip │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, ip, #44 @ 0x2c │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 59740 <__cxa_atexit@plt+0x4d978> │ │ │ │ - ldr r0, [pc, #388] @ 597a4 <__cxa_atexit@plt+0x4d9dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #384] @ 597a8 <__cxa_atexit@plt+0x4d9e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r1, r3, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - str r0, [ip, #4]! │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr lr, [r5] │ │ │ │ - str r7, [ip, #4] │ │ │ │ - str r7, [ip, #40] @ 0x28 │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #344] @ 597ac <__cxa_atexit@plt+0x4d9e4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #328] @ 597b0 <__cxa_atexit@plt+0x4d9e8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #8]! │ │ │ │ - str r6, [r5] │ │ │ │ - add r0, ip, #12 │ │ │ │ - stm r0, {r1, ip, lr} │ │ │ │ - str r7, [ip, #24] │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [ip, #28] │ │ │ │ - mov r7, #2 │ │ │ │ - str r7, [ip, #32] │ │ │ │ + bhi 4f540 <__cxa_atexit@plt+0x43778> │ │ │ │ + ldr r2, [pc, #60] @ 4f548 <__cxa_atexit@plt+0x43780> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4f54c <__cxa_atexit@plt+0x43784> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4f550 <__cxa_atexit@plt+0x43788> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4f554 <__cxa_atexit@plt+0x4378c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 5dec4 <__cxa_atexit@plt+0x520fc> │ │ │ │ - ldr r6, [pc, #248] @ 59798 <__cxa_atexit@plt+0x4d9d0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r8, r1, #232, 30 @ 0x3a0 │ │ │ │ + andseq r2, r6, #200, 28 @ 0xc80 │ │ │ │ + andseq r3, r6, #128 @ 0x80 │ │ │ │ + andeq sl, r1, #72, 14 @ 0x1200000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4f598 <__cxa_atexit@plt+0x437d0> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4f5bc <__cxa_atexit@plt+0x437f4> │ │ │ │ + ldr r7, [pc, #76] @ 4f5d0 <__cxa_atexit@plt+0x43808> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #220] @ 5979c <__cxa_atexit@plt+0x4d9d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59718 <__cxa_atexit@plt+0x4d950> │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r2, ip, #16 │ │ │ │ - cmp r6, r2 │ │ │ │ - bcc 59774 <__cxa_atexit@plt+0x4d9ac> │ │ │ │ - ldr lr, [pc, #216] @ 597b8 <__cxa_atexit@plt+0x4d9f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r0, [pc, #200] @ 597bc <__cxa_atexit@plt+0x4d9f4> │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4f5b0 <__cxa_atexit@plt+0x437e8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 355a8 <__cxa_atexit@plt+0x297e0> │ │ │ │ + ldr r7, [pc, #56] @ 4f5d8 <__cxa_atexit@plt+0x43810> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 4f5dc <__cxa_atexit@plt+0x43814> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r6, r2, #10 │ │ │ │ - str r6, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib ip, {r0, r7, lr} │ │ │ │ - str r1, [ip, #16] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 4f5d4 <__cxa_atexit@plt+0x4380c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffe6020 │ │ │ │ + andeq r9, r1, #12 │ │ │ │ + andeq sl, r1, #8, 14 @ 0x200000 │ │ │ │ + andeq sl, r1, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r8, r1, #40, 30 @ 0xa0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4f634 <__cxa_atexit@plt+0x4386c> │ │ │ │ + ldr r2, [pc, #60] @ 4f63c <__cxa_atexit@plt+0x43874> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 4f640 <__cxa_atexit@plt+0x43878> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 4f644 <__cxa_atexit@plt+0x4387c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4f648 <__cxa_atexit@plt+0x43880> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r8, r1, #8, 30 │ │ │ │ + andseq r2, r6, #212, 26 @ 0x3500 │ │ │ │ + andseq r2, r6, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4f674 <__cxa_atexit@plt+0x438ac> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 4f688 <__cxa_atexit@plt+0x438c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r9, r1, #40, 30 @ 0xa0 │ │ │ │ + andeq r8, r1, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4f6e4 <__cxa_atexit@plt+0x4391c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4f6f0 <__cxa_atexit@plt+0x43928> │ │ │ │ + ldr r2, [pc, #64] @ 4f700 <__cxa_atexit@plt+0x43938> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 4f704 <__cxa_atexit@plt+0x4393c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andseq r2, r6, #32, 26 @ 0x800 │ │ │ │ + andeq sl, r1, #80, 16 @ 0x500000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #220 @ 0xdc │ │ │ │ + cmp r2, ip │ │ │ │ + bcc 4f8a4 <__cxa_atexit@plt+0x43adc> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr lr, [pc, #388] @ 4f8b8 <__cxa_atexit@plt+0x43af0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr sl, [r7, #19] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r7, ip, #119 @ 0x77 │ │ │ │ + str r7, [r6, #196] @ 0xc4 │ │ │ │ + sub r7, ip, #95 @ 0x5f │ │ │ │ + str r7, [r6, #192] @ 0xc0 │ │ │ │ + ldr r7, [pc, #344] @ 4f8bc <__cxa_atexit@plt+0x43af4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #176] @ 0xb0 │ │ │ │ + ldr r7, [pc, #336] @ 4f8c0 <__cxa_atexit@plt+0x43af8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r6, #172] @ 0xac │ │ │ │ + str r0, [r6, #144] @ 0x90 │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r1, [pc, #320] @ 4f8c4 <__cxa_atexit@plt+0x43afc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #120] @ 0x78 │ │ │ │ + ldr r7, [pc, #312] @ 4f8c8 <__cxa_atexit@plt+0x43b00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r6, #100] @ 0x64 │ │ │ │ + ldr r0, [pc, #304] @ 4f8cc <__cxa_atexit@plt+0x43b04> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r6, #96] @ 0x60 │ │ │ │ + ldr r1, [pc, #296] @ 4f8d0 <__cxa_atexit@plt+0x43b08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #288] @ 4f8d4 <__cxa_atexit@plt+0x43b0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + ldr r9, [pc, #280] @ 4f8d8 <__cxa_atexit@plt+0x43b10> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + ldr r8, [pc, #260] @ 4f8dc <__cxa_atexit@plt+0x43b14> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #28]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0, #48]! @ 0x30 │ │ │ │ + ldr sl, [pc, #240] @ 4f8e0 <__cxa_atexit@plt+0x43b18> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r1, r6 │ │ │ │ + str r3, [r1, #60]! @ 0x3c │ │ │ │ + ldr fp, [pc, #228] @ 4f8e4 <__cxa_atexit@plt+0x43b1c> │ │ │ │ + add fp, pc, fp │ │ │ │ + mov lr, r6 │ │ │ │ + str r9, [lr, #72]! @ 0x48 │ │ │ │ + ldr r9, [pc, #216] @ 4f8e8 <__cxa_atexit@plt+0x43b20> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r6, #200] @ 0xc8 │ │ │ │ + str r1, [r6, #204] @ 0xcc │ │ │ │ + str r0, [r6, #208] @ 0xd0 │ │ │ │ + str r7, [r6, #212] @ 0xd4 │ │ │ │ + str r2, [r6, #216] @ 0xd8 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r3, #132]! @ 0x84 │ │ │ │ + str r3, [r6, #188] @ 0xbc │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [pc, #176] @ 4f8ec <__cxa_atexit@plt+0x43b24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #148]! @ 0x94 │ │ │ │ + str r7, [r6, #184] @ 0xb8 │ │ │ │ + mov r7, r6 │ │ │ │ + str sl, [r7, #160]! @ 0xa0 │ │ │ │ + str r7, [r6, #180] @ 0xb4 │ │ │ │ + mov r7, r6 │ │ │ │ + str fp, [r7, #108]! @ 0x6c │ │ │ │ + str r7, [r6, #128] @ 0x80 │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #84]! @ 0x54 │ │ │ │ + str r7, [r6, #104] @ 0x68 │ │ │ │ + str r6, [r6, #168] @ 0xa8 │ │ │ │ + str r6, [r6, #156] @ 0x9c │ │ │ │ + str r6, [r6, #140] @ 0x8c │ │ │ │ + str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r6, #92] @ 0x5c │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, ip, #39 @ 0x27 │ │ │ │ + ldr r0, [r5] │ │ │ │ mov r6, ip │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r0, [r5] │ │ │ │ + mov r6, #220 @ 0xdc │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 59790 <__cxa_atexit@plt+0x4d9c8> │ │ │ │ + @ instruction: 0xffffee10 │ │ │ │ + andseq r2, r6, #120, 30 @ 0x1e0 │ │ │ │ + @ instruction: 0xfffffa54 │ │ │ │ + @ instruction: 0xfffff6c8 │ │ │ │ + @ instruction: 0xffffefac │ │ │ │ + @ instruction: 0xfffff0b8 │ │ │ │ + @ instruction: 0xfffff244 │ │ │ │ + @ instruction: 0xfffff32c │ │ │ │ + @ instruction: 0xfffff414 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xfffff874 │ │ │ │ + @ instruction: 0xfffff4ec │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + andeq sl, r1, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4f9a4 <__cxa_atexit@plt+0x43bdc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 4f9ac <__cxa_atexit@plt+0x43be4> │ │ │ │ + ldr r3, [pc, #192] @ 4f9e4 <__cxa_atexit@plt+0x43c1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #188] @ 4f9e8 <__cxa_atexit@plt+0x43c20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #184] @ 4f9ec <__cxa_atexit@plt+0x43c24> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r1, r6 │ │ │ │ + str r3, [r1, #4]! │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + mov r0, r1 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + stmib r5, {r0, r8} │ │ │ │ + str r1, [r1, #20] │ │ │ │ + add r3, r1, #48 @ 0x30 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 4f9c8 <__cxa_atexit@plt+0x43c00> │ │ │ │ + ldr r7, [pc, #144] @ 4f9f8 <__cxa_atexit@plt+0x43c30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 4f9fc <__cxa_atexit@plt+0x43c34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #136] @ 4fa00 <__cxa_atexit@plt+0x43c38> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r3, #23 │ │ │ │ + sub r1, r3, #15 │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + add r7, r6, #36 @ 0x24 │ │ │ │ + stm r7, {r2, r8, lr} │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4fa10 <__cxa_atexit@plt+0x43c48> │ │ │ │ + mov r3, r6 │ │ │ │ + b 4f9b4 <__cxa_atexit@plt+0x43bec> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 4f9f4 <__cxa_atexit@plt+0x43c2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 4f9f0 <__cxa_atexit@plt+0x43c28> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #60] @ 59794 <__cxa_atexit@plt+0x4d9cc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe984 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0xffffea30 │ │ │ │ + andeq sl, r1, #32, 2 │ │ │ │ + andeq sl, r1, #20, 12 @ 0x1400000 │ │ │ │ + @ instruction: 0xffff9724 │ │ │ │ + @ instruction: 0xffff9738 │ │ │ │ + andseq r2, r6, #228, 24 @ 0xe400 │ │ │ │ + andeq sl, r1, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #236] @ 4fb08 <__cxa_atexit@plt+0x43d40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 4fac8 <__cxa_atexit@plt+0x43d00> │ │ │ │ + ldr ip, [pc, #208] @ 4fb0c <__cxa_atexit@plt+0x43d44> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #204] @ 4fb10 <__cxa_atexit@plt+0x43d48> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #200] @ 4fb14 <__cxa_atexit@plt+0x43d4c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [r3] │ │ │ │ + sub r1, r2, #23 │ │ │ │ + sub lr, r2, #15 │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + add sl, r6, #16 │ │ │ │ + stm sl, {r7, r9, lr} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + ldr r2, [pc, #156] @ 4fb18 <__cxa_atexit@plt+0x43d50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r3, {r2, r7} │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 4faec <__cxa_atexit@plt+0x43d24> │ │ │ │ + ldr r7, [pc, #144] @ 4fb24 <__cxa_atexit@plt+0x43d5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 4fb28 <__cxa_atexit@plt+0x43d60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r1, r3, #23 │ │ │ │ + sub r0, r3, #15 │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + add lr, r6, #40 @ 0x28 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4fbd4 <__cxa_atexit@plt+0x43e0c> │ │ │ │ + ldr r3, [pc, #80] @ 4fb20 <__cxa_atexit@plt+0x43d58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #1 │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 597a0 <__cxa_atexit@plt+0x4d9d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq sp, r0, #72, 22 @ 0x12000 │ │ │ │ - andseq r8, r5, #176, 24 @ 0xb000 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andseq r8, r5, #120, 28 @ 0x780 │ │ │ │ - andseq r8, r5, #180, 26 @ 0x2d00 │ │ │ │ - andeq r6, r0, r8, asr #2 │ │ │ │ - andseq r8, r5, #224, 26 @ 0x3800 │ │ │ │ - strdeq r6, [r0], -r4 │ │ │ │ - andeq r6, r0, r0, lsl sp │ │ │ │ - andseq r8, r5, #100, 28 @ 0x640 │ │ │ │ - andseq r8, r5, #144, 26 @ 0x2400 │ │ │ │ - andseq r8, r5, #228, 26 @ 0x3900 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #40] @ 4fb1c <__cxa_atexit@plt+0x43d54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffed9ac │ │ │ │ + @ instruction: 0xfffeda0c │ │ │ │ + andseq r2, r6, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r8, r1, #148, 26 @ 0x2500 │ │ │ │ + andeq r8, r1, #8, 28 @ 0x80 │ │ │ │ + @ instruction: 0xfffeca98 │ │ │ │ + @ instruction: 0xfffecb54 │ │ │ │ + andeq sl, r1, #140, 8 @ 0x8c000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r6, [pc, #112] @ 4fbb4 <__cxa_atexit@plt+0x43dec> │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 59820 <__cxa_atexit@plt+0x4da58> │ │ │ │ - ldr lr, [pc, #72] @ 5982c <__cxa_atexit@plt+0x4da64> │ │ │ │ + bcc 4fb9c <__cxa_atexit@plt+0x43dd4> │ │ │ │ + ldr r7, [pc, #80] @ 4fbb8 <__cxa_atexit@plt+0x43df0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ 4fbbc <__cxa_atexit@plt+0x43df4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #72] @ 4fbc0 <__cxa_atexit@plt+0x43df8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #68] @ 59830 <__cxa_atexit@plt+0x4da68> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - sub r0, r6, #10 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ + sub r0, r6, #23 │ │ │ │ + sub r1, r6, #15 │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + add r7, r3, #12 │ │ │ │ + stm r7, {r2, r8, lr} │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + b 4fbd4 <__cxa_atexit@plt+0x43e0c> │ │ │ │ + ldr r7, [pc, #32] @ 4fbc4 <__cxa_atexit@plt+0x43dfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffec9c4 │ │ │ │ + @ instruction: 0xfffeca80 │ │ │ │ + andseq r2, r6, #228, 20 @ 0xe4000 │ │ │ │ + andeq r8, r1, #228, 24 @ 0xe400 │ │ │ │ + andeq sl, r1, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #232] @ 4fcc4 <__cxa_atexit@plt+0x43efc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4fc90 <__cxa_atexit@plt+0x43ec8> │ │ │ │ + ldr sl, [pc, #196] @ 4fcc8 <__cxa_atexit@plt+0x43f00> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #192] @ 4fccc <__cxa_atexit@plt+0x43f04> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #188] @ 4fcd0 <__cxa_atexit@plt+0x43f08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r3, #23 │ │ │ │ + sub r7, r3, #15 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4fcb0 <__cxa_atexit@plt+0x43ee8> │ │ │ │ + ldr r8, [pc, #136] @ 4fcd8 <__cxa_atexit@plt+0x43f10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #132] @ 4fcdc <__cxa_atexit@plt+0x43f14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r8, [r6, #32]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r1, r2, r9} │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #60] @ 4fcd4 <__cxa_atexit@plt+0x43f0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xffffc99c │ │ │ │ + @ instruction: 0xffffc9b0 │ │ │ │ + andseq r2, r6, #72, 20 @ 0x48000 │ │ │ │ + andeq sl, r1, #156 @ 0x9c │ │ │ │ + @ instruction: 0xffffe804 │ │ │ │ + @ instruction: 0xfffffabc │ │ │ │ + andeq sl, r1, #184, 4 @ 0x8000000b │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4fd48 <__cxa_atexit@plt+0x43f80> │ │ │ │ + ldr r2, [pc, #76] @ 4fd54 <__cxa_atexit@plt+0x43f8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #72] @ 4fd58 <__cxa_atexit@plt+0x43f90> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ str r7, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r5, #140, 24 @ 0x8c00 │ │ │ │ - andseq r8, r5, #236, 24 @ 0xec00 │ │ │ │ - andeq sp, r0, #252, 18 @ 0x3f0000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffe74c │ │ │ │ + @ instruction: 0xfffffa04 │ │ │ │ + andeq sl, r1, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 598f0 <__cxa_atexit@plt+0x4db28> │ │ │ │ - ldr r2, [pc, #160] @ 598f8 <__cxa_atexit@plt+0x4db30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 598c4 <__cxa_atexit@plt+0x4dafc> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 598fc <__cxa_atexit@plt+0x4db34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 598d0 <__cxa_atexit@plt+0x4db08> │ │ │ │ - ldr r7, [pc, #96] @ 59900 <__cxa_atexit@plt+0x4db38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 598e0 <__cxa_atexit@plt+0x4db18> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 59590 <__cxa_atexit@plt+0x4d7c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 4fd90 <__cxa_atexit@plt+0x43fc8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 4fd98 <__cxa_atexit@plt+0x43fd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 4f900 <__cxa_atexit@plt+0x43b38> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + andseq r2, r6, #104, 12 @ 0x6800000 │ │ │ │ + andeq sl, r1, #52, 4 @ 0x40000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4fdd0 <__cxa_atexit@plt+0x44008> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 4fdd8 <__cxa_atexit@plt+0x44010> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 51424 <__cxa_atexit@plt+0x4565c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + andseq r2, r6, #40, 12 @ 0x2800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4fe3c <__cxa_atexit@plt+0x44074> │ │ │ │ + ldr r3, [pc, #80] @ 4fe54 <__cxa_atexit@plt+0x4408c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ 4fe58 <__cxa_atexit@plt+0x44090> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 4fe5c <__cxa_atexit@plt+0x44094> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 4fe60 <__cxa_atexit@plt+0x44098> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq sp, r0, #48, 18 @ 0xc0000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 59978 <__cxa_atexit@plt+0x4dbb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andseq r2, r6, #72, 16 @ 0x480000 │ │ │ │ + andeq sl, r1, #148, 2 @ 0x25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4fec4 <__cxa_atexit@plt+0x440fc> │ │ │ │ + ldr r2, [pc, #92] @ 4fee0 <__cxa_atexit@plt+0x44118> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4fed0 <__cxa_atexit@plt+0x44108> │ │ │ │ + ldr r3, [pc, #68] @ 4fee4 <__cxa_atexit@plt+0x4411c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 59960 <__cxa_atexit@plt+0x4db98> │ │ │ │ - ldr r7, [pc, #64] @ 5997c <__cxa_atexit@plt+0x4dbb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5996c <__cxa_atexit@plt+0x4dba4> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 59590 <__cxa_atexit@plt+0x4d7c8> │ │ │ │ + beq 4feb4 <__cxa_atexit@plt+0x440ec> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq sp, r0, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 599cc <__cxa_atexit@plt+0x4dc04> │ │ │ │ + ldr r7, [pc, #16] @ 4fee8 <__cxa_atexit@plt+0x44120> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 599c0 <__cxa_atexit@plt+0x4dbf8> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 59590 <__cxa_atexit@plt+0x4d7c8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq sp, r0, #100, 16 @ 0x640000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 59590 <__cxa_atexit@plt+0x4d7c8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 59a44 <__cxa_atexit@plt+0x4dc7c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 59a58 <__cxa_atexit@plt+0x4dc90> │ │ │ │ + andseq r2, r6, #100, 10 @ 0x19000000 │ │ │ │ + @ instruction: 0xfffe499c │ │ │ │ + andeq r8, r1, #188, 2 @ 0x2f │ │ │ │ + andeq sl, r1, #228 @ 0xe4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4ff6c <__cxa_atexit@plt+0x441a4> │ │ │ │ + ldr r2, [pc, #132] @ 4ff94 <__cxa_atexit@plt+0x441cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 4ff78 <__cxa_atexit@plt+0x441b0> │ │ │ │ + ldr r7, [pc, #108] @ 4ff9c <__cxa_atexit@plt+0x441d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #104] @ 4ffa0 <__cxa_atexit@plt+0x441d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #96] @ 4ffa4 <__cxa_atexit@plt+0x441dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r8, r5, #204, 20 @ 0xcc000 │ │ │ │ - andeq sp, r0, #212, 14 @ 0x3500000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 59b18 <__cxa_atexit@plt+0x4dd50> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 59b20 <__cxa_atexit@plt+0x4dd58> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 59acc <__cxa_atexit@plt+0x4dd04> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 59b44 <__cxa_atexit@plt+0x4dd7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 59b3c <__cxa_atexit@plt+0x4dd74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 59b40 <__cxa_atexit@plt+0x4dd78> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 59b28 <__cxa_atexit@plt+0x4dd60> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 4ff98 <__cxa_atexit@plt+0x441d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r8, r5, #128, 18 @ 0x200000 │ │ │ │ - andeq sp, r0, #236, 12 @ 0xec00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 59b8c <__cxa_atexit@plt+0x4ddc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59b84 <__cxa_atexit@plt+0x4ddbc> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 59590 <__cxa_atexit@plt+0x4d7c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andseq r2, r6, #216, 8 @ 0xd8000000 │ │ │ │ + andeq sl, r1, #88 @ 0x58 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r2, r6, #24, 14 @ 0x600000 │ │ │ │ + andeq r8, r1, #84, 18 @ 0x150000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4ffdc <__cxa_atexit@plt+0x44214> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 4ffe4 <__cxa_atexit@plt+0x4421c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3d948 <__cxa_atexit@plt+0x31b80> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq sp, r0, #164, 12 @ 0xa400000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 59590 <__cxa_atexit@plt+0x4d7c8> │ │ │ │ - andeq sp, r0, #120, 12 @ 0x7800000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq r2, r6, #28, 8 @ 0x1c000000 │ │ │ │ + andeq r8, r1, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5001c <__cxa_atexit@plt+0x44254> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 50024 <__cxa_atexit@plt+0x4425c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3d948 <__cxa_atexit@plt+0x31b80> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r6, #220, 6 @ 0x70000003 │ │ │ │ + andeq r8, r1, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 59bfc <__cxa_atexit@plt+0x4de34> │ │ │ │ - ldr r2, [pc, #40] @ 59c04 <__cxa_atexit@plt+0x4de3c> │ │ │ │ + bhi 500a0 <__cxa_atexit@plt+0x442d8> │ │ │ │ + ldr r2, [pc, #96] @ 500a8 <__cxa_atexit@plt+0x442e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 500ac <__cxa_atexit@plt+0x442e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 50080 <__cxa_atexit@plt+0x442b8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 5008c <__cxa_atexit@plt+0x442c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq sp, r0, #44, 12 @ 0x2c00000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 59c4c <__cxa_atexit@plt+0x4de84> │ │ │ │ + ldr r7, [pc, #44] @ 500b4 <__cxa_atexit@plt+0x442ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 59c40 <__cxa_atexit@plt+0x4de78> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 59a6c <__cxa_atexit@plt+0x4dca4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + b 50094 <__cxa_atexit@plt+0x442cc> │ │ │ │ + ldr r7, [pc, #28] @ 500b0 <__cxa_atexit@plt+0x442e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq sp, r0, #228, 10 @ 0x39000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq r2, r6, #148, 6 @ 0x50000002 │ │ │ │ + andeq r8, r1, #24, 2 │ │ │ │ + andeq r8, r1, #72, 2 │ │ │ │ + andeq r8, r1, #32, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 59a6c <__cxa_atexit@plt+0x4dca4> │ │ │ │ - andeq ip, r0, #140, 28 @ 0x8c0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 500f0 <__cxa_atexit@plt+0x44328> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 500f4 <__cxa_atexit@plt+0x4432c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r8, r1, #4, 2 │ │ │ │ + andeq r8, r1, #216 @ 0xd8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5012c <__cxa_atexit@plt+0x44364> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 50134 <__cxa_atexit@plt+0x4436c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r6, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 59d10 <__cxa_atexit@plt+0x4df48> │ │ │ │ - ldr r2, [pc, #132] @ 59d18 <__cxa_atexit@plt+0x4df50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59cf4 <__cxa_atexit@plt+0x4df2c> │ │ │ │ - ldr r2, [pc, #100] @ 59d1c <__cxa_atexit@plt+0x4df54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59cf4 <__cxa_atexit@plt+0x4df2c> │ │ │ │ - ldr r3, [pc, #80] @ 59d20 <__cxa_atexit@plt+0x4df58> │ │ │ │ + bhi 50184 <__cxa_atexit@plt+0x443bc> │ │ │ │ + ldr r2, [pc, #80] @ 501a4 <__cxa_atexit@plt+0x443dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5018c <__cxa_atexit@plt+0x443c4> │ │ │ │ + ldr r3, [pc, #60] @ 501ac <__cxa_atexit@plt+0x443e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 59d00 <__cxa_atexit@plt+0x4df38> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #56] @ 501b0 <__cxa_atexit@plt+0x443e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 501a8 <__cxa_atexit@plt+0x443e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andseq r2, r6, #148, 4 @ 0x40000009 │ │ │ │ + andeq r8, r1, #152, 8 @ 0x98000000 │ │ │ │ + @ instruction: 0xfffe5fd4 │ │ │ │ + andeq r8, r1, #212 @ 0xd4 │ │ │ │ + andeq r8, r1, #168, 10 @ 0x2a000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 50218 <__cxa_atexit@plt+0x44450> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 50224 <__cxa_atexit@plt+0x4445c> │ │ │ │ + ldr r5, [pc, #72] @ 50234 <__cxa_atexit@plt+0x4446c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #60] @ 50238 <__cxa_atexit@plt+0x44470> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq ip, r0, #220, 26 @ 0x3700 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + andeq r8, r1, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 59d90 <__cxa_atexit@plt+0x4dfc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59d78 <__cxa_atexit@plt+0x4dfb0> │ │ │ │ - ldr r3, [pc, #68] @ 59d94 <__cxa_atexit@plt+0x4dfcc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 502e0 <__cxa_atexit@plt+0x44518> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 502f4 <__cxa_atexit@plt+0x4452c> │ │ │ │ + ldr r2, [pc, #156] @ 50308 <__cxa_atexit@plt+0x44540> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #152] @ 5030c <__cxa_atexit@plt+0x44544> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #148] @ 50310 <__cxa_atexit@plt+0x44548> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r8, [pc, #120] @ 50314 <__cxa_atexit@plt+0x4454c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #116] @ 50318 <__cxa_atexit@plt+0x44550> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r3, #31 │ │ │ │ + ldr r9, [pc, #104] @ 5031c <__cxa_atexit@plt+0x44554> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #100] @ 50320 <__cxa_atexit@plt+0x44558> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r7, sl, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 50304 <__cxa_atexit@plt+0x4453c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r8, r1, #16 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andeq r8, r1, #92 @ 0x5c │ │ │ │ + andeq r8, r1, #64 @ 0x40 │ │ │ │ + andseq r2, r6, #188, 6 @ 0xf0000002 │ │ │ │ + andseq r2, r6, #92, 2 │ │ │ │ + andseq r2, r6, #56, 2 │ │ │ │ + andseq r2, r6, #76, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 50358 <__cxa_atexit@plt+0x44590> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 50360 <__cxa_atexit@plt+0x44598> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r6, #160 @ 0xa0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 503b0 <__cxa_atexit@plt+0x445e8> │ │ │ │ + ldr r2, [pc, #80] @ 503d0 <__cxa_atexit@plt+0x44608> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 503b8 <__cxa_atexit@plt+0x445f0> │ │ │ │ + ldr r3, [pc, #60] @ 503d8 <__cxa_atexit@plt+0x44610> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 59d80 <__cxa_atexit@plt+0x4dfb8> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #56] @ 503dc <__cxa_atexit@plt+0x44614> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #20] @ 503d4 <__cxa_atexit@plt+0x4460c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq ip, r0, #104, 26 @ 0x1a00 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 59dec <__cxa_atexit@plt+0x4e024> │ │ │ │ + andseq r2, r6, #104 @ 0x68 │ │ │ │ + andeq r7, r1, #140, 28 @ 0x8c0 │ │ │ │ + @ instruction: 0xfffe4db8 │ │ │ │ + andeq r7, r1, #116, 28 @ 0x740 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 50454 <__cxa_atexit@plt+0x4468c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 50470 <__cxa_atexit@plt+0x446a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 50474 <__cxa_atexit@plt+0x446ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 50460 <__cxa_atexit@plt+0x44698> │ │ │ │ + ldr r3, [pc, #72] @ 50478 <__cxa_atexit@plt+0x446b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 59ddc <__cxa_atexit@plt+0x4e014> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + beq 50444 <__cxa_atexit@plt+0x4467c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq ip, r0, #16, 26 @ 0x400 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 59e30 <__cxa_atexit@plt+0x4e068> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andeq ip, r0, #8, 26 @ 0x200 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 59e58 <__cxa_atexit@plt+0x4e090> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andeq ip, r0, #212, 24 @ 0xd400 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 59e80 <__cxa_atexit@plt+0x4e0b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andseq r8, r5, #204, 12 @ 0xcc00000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 5c064 <__cxa_atexit@plt+0x5029c> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 5a4d0 <__cxa_atexit@plt+0x4e708> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5047c <__cxa_atexit@plt+0x446b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r6, #224, 30 @ 0x380 │ │ │ │ + andseq r1, r6, #244, 30 @ 0x3d0 │ │ │ │ + @ instruction: 0xfffe439c │ │ │ │ + andeq r7, r1, #40, 24 @ 0x2800 │ │ │ │ + andeq r8, r1, #88, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 59f7c <__cxa_atexit@plt+0x4e1b4> │ │ │ │ - ldr r3, [pc, #212] @ 59f98 <__cxa_atexit@plt+0x4e1d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 59f60 <__cxa_atexit@plt+0x4e198> │ │ │ │ - ldr r3, [pc, #172] @ 59f9c <__cxa_atexit@plt+0x4e1d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59f70 <__cxa_atexit@plt+0x4e1a8> │ │ │ │ + bhi 504f0 <__cxa_atexit@plt+0x44728> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 59f84 <__cxa_atexit@plt+0x4e1bc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - sub r0, r3, #15 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - sub ip, r3, #1 │ │ │ │ - str ip, [r5] │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r2, [pc, #96] @ 59fa0 <__cxa_atexit@plt+0x4e1d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, lr} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r2, [pc, #84] @ 59fa4 <__cxa_atexit@plt+0x4e1dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 504fc <__cxa_atexit@plt+0x44734> │ │ │ │ + ldr lr, [pc, #84] @ 5050c <__cxa_atexit@plt+0x44744> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #68] @ 50510 <__cxa_atexit@plt+0x44748> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + andeq r8, r1, #200 @ 0xc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 505c0 <__cxa_atexit@plt+0x447f8> │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 50648 <__cxa_atexit@plt+0x44880> │ │ │ │ + ldr r2, [pc, #312] @ 5067c <__cxa_atexit@plt+0x448b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #308] @ 50680 <__cxa_atexit@plt+0x448b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #304] @ 50684 <__cxa_atexit@plt+0x448bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #280] @ 50688 <__cxa_atexit@plt+0x448c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [pc, #264] @ 5068c <__cxa_atexit@plt+0x448c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, r3, #31 │ │ │ │ + ldr r8, [pc, #252] @ 50690 <__cxa_atexit@plt+0x448c8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #248] @ 50694 <__cxa_atexit@plt+0x448cc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r1, r7, r9, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andseq r8, r5, #68, 10 @ 0x11000000 │ │ │ │ - andseq r8, r5, #240, 10 @ 0x3c000000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #152] @ 5a054 <__cxa_atexit@plt+0x4e28c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #24]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a03c <__cxa_atexit@plt+0x4e274> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 5a044 <__cxa_atexit@plt+0x4e27c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, r3, #15 │ │ │ │ - ldmib r5, {r7, lr} │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r0, r8, sl} │ │ │ │ - sub ip, r3, #1 │ │ │ │ - str ip, [r5, #24] │ │ │ │ - add r5, r1, lr │ │ │ │ - ldr r1, [pc, #72] @ 5a058 <__cxa_atexit@plt+0x4e290> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r5, [r6, #12] │ │ │ │ - ldr r5, [pc, #56] @ 5a05c <__cxa_atexit@plt+0x4e294> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str fp, [r6, #20] │ │ │ │ - mov r5, r2 │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 50650 <__cxa_atexit@plt+0x44888> │ │ │ │ + ldr r2, [pc, #140] @ 50660 <__cxa_atexit@plt+0x44898> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 50664 <__cxa_atexit@plt+0x4489c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #132] @ 50668 <__cxa_atexit@plt+0x448a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r8, [pc, #104] @ 5066c <__cxa_atexit@plt+0x448a4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #100] @ 50670 <__cxa_atexit@plt+0x448a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r3, #31 │ │ │ │ + ldr r9, [pc, #88] @ 50674 <__cxa_atexit@plt+0x448ac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #84] @ 50678 <__cxa_atexit@plt+0x448b0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r7, sl, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + b 50654 <__cxa_atexit@plt+0x4488c> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq r8, r5, #116, 8 @ 0x74000000 │ │ │ │ - andseq r8, r5, #28, 10 @ 0x7000000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a0d0 <__cxa_atexit@plt+0x4e308> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5, #24]! │ │ │ │ - sub fp, r6, #15 │ │ │ │ - sub r2, r6, #1 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r8, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, lr │ │ │ │ - ldr r1, [pc, #52] @ 5a0e0 <__cxa_atexit@plt+0x4e318> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - ldr r2, [pc, #36] @ 5a0e4 <__cxa_atexit@plt+0x4e31c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str fp, [r3, #20] │ │ │ │ - mov fp, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov fp, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r5, #216, 6 @ 0x60000003 │ │ │ │ - andseq r8, r5, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + andeq r7, r1, #204, 24 @ 0xcc00 │ │ │ │ + andeq r7, r1, #176, 24 @ 0xb000 │ │ │ │ + andseq r2, r6, #84 @ 0x54 │ │ │ │ + andseq r1, r6, #244, 26 @ 0x3d00 │ │ │ │ + andseq r1, r6, #208, 26 @ 0x3400 │ │ │ │ + andseq r1, r6, #228, 26 @ 0x3900 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andeq r7, r1, #52, 26 @ 0xd00 │ │ │ │ + andeq r7, r1, #24, 26 @ 0x600 │ │ │ │ + andseq r2, r6, #232 @ 0xe8 │ │ │ │ + andseq r1, r6, #124, 28 @ 0x7c0 │ │ │ │ + andseq r1, r6, #88, 28 @ 0x580 │ │ │ │ + andseq r1, r6, #108, 28 @ 0x6c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5070c <__cxa_atexit@plt+0x44944> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 50728 <__cxa_atexit@plt+0x44960> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 5072c <__cxa_atexit@plt+0x44964> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 50718 <__cxa_atexit@plt+0x44950> │ │ │ │ + ldr r3, [pc, #72] @ 50730 <__cxa_atexit@plt+0x44968> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 506fc <__cxa_atexit@plt+0x44934> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 5a138 <__cxa_atexit@plt+0x4e370> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq ip, r0, #240, 14 @ 0x3c00000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r1, [r3], #-24 @ 0xffffffe8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 50734 <__cxa_atexit@plt+0x4496c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r6, #40, 26 @ 0xa00 │ │ │ │ + andseq r1, r6, #60, 26 @ 0xf00 │ │ │ │ + @ instruction: 0xfffe40e4 │ │ │ │ + andeq r7, r1, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5a1f4 <__cxa_atexit@plt+0x4e42c> │ │ │ │ - ldmib r7, {r2, r3} │ │ │ │ - cmp r1, #69 @ 0x45 │ │ │ │ - beq 5a188 <__cxa_atexit@plt+0x4e3c0> │ │ │ │ - cmp r1, #101 @ 0x65 │ │ │ │ - bne 5a1e0 <__cxa_atexit@plt+0x4e418> │ │ │ │ - mov r1, #101 @ 0x65 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcs 5a1a8 <__cxa_atexit@plt+0x4e3e0> │ │ │ │ - ldr r7, [pc, #168] @ 5a22c <__cxa_atexit@plt+0x4e464> │ │ │ │ + bhi 5076c <__cxa_atexit@plt+0x449a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 50774 <__cxa_atexit@plt+0x449ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r6, #140, 24 @ 0x8c00 │ │ │ │ + andeq r8, r1, #176 @ 0xb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 507ec <__cxa_atexit@plt+0x44a24> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #108] @ 5080c <__cxa_atexit@plt+0x44a44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 507f4 <__cxa_atexit@plt+0x44a2c> │ │ │ │ + ldr r3, [pc, #88] @ 50810 <__cxa_atexit@plt+0x44a48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 507dc <__cxa_atexit@plt+0x44a14> │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr sl, [r2, #7] │ │ │ │ + ldr r7, [r2, #11] │ │ │ │ + str r7, [r5] │ │ │ │ + b 3ad74 <__cxa_atexit@plt+0x2efac> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 50814 <__cxa_atexit@plt+0x44a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 5a210 <__cxa_atexit@plt+0x4e448> │ │ │ │ - mov r1, #69 @ 0x45 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r6, #72, 24 @ 0x4800 │ │ │ │ + @ instruction: 0xfffea7d4 │ │ │ │ + andeq r8, r1, #52 @ 0x34 │ │ │ │ + andeq r9, r1, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 50918 <__cxa_atexit@plt+0x44b50> │ │ │ │ + ldr lr, [pc, #252] @ 50938 <__cxa_atexit@plt+0x44b70> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #240] @ 5093c <__cxa_atexit@plt+0x44b74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 508f8 <__cxa_atexit@plt+0x44b30> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 50904 <__cxa_atexit@plt+0x44b3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 5a208 <__cxa_atexit@plt+0x4e440> │ │ │ │ - ldr r1, [pc, #128] @ 5a230 <__cxa_atexit@plt+0x4e468> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r2, r0, #1 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r3, #3 │ │ │ │ - ldr r8, [pc, #92] @ 5a234 <__cxa_atexit@plt+0x4e46c> │ │ │ │ + bcc 50924 <__cxa_atexit@plt+0x44b5c> │ │ │ │ + ldr r2, [pc, #200] @ 50944 <__cxa_atexit@plt+0x44b7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #196] @ 50948 <__cxa_atexit@plt+0x44b80> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #192] @ 5094c <__cxa_atexit@plt+0x44b84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #168] @ 50950 <__cxa_atexit@plt+0x44b88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [pc, #152] @ 50954 <__cxa_atexit@plt+0x44b8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, r3, #31 │ │ │ │ + ldr r8, [pc, #140] @ 50958 <__cxa_atexit@plt+0x44b90> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #136] @ 5095c <__cxa_atexit@plt+0x44b94> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r1, r7, r9, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5a228 <__cxa_atexit@plt+0x4e460> │ │ │ │ + ldr r7, [pc, #52] @ 50940 <__cxa_atexit@plt+0x44b78> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r8, r5, #192, 4 │ │ │ │ - andseq r8, r5, #72, 6 @ 0x20000001 │ │ │ │ - andeq ip, r0, #228, 12 @ 0xe400000 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andseq r1, r6, #156, 22 @ 0x27000 │ │ │ │ + andeq r7, r1, #236, 18 @ 0x3b0000 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andeq r7, r1, #76, 20 @ 0x4c000 │ │ │ │ + andeq r7, r1, #48, 20 @ 0x30000 │ │ │ │ + andseq r1, r6, #176, 26 @ 0x2c00 │ │ │ │ + andseq r1, r6, #68, 22 @ 0x11000 │ │ │ │ + andseq r1, r6, #32, 22 @ 0x8000 │ │ │ │ + andseq r1, r6, #52, 22 @ 0xd000 │ │ │ │ + andeq r9, r1, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 50a0c <__cxa_atexit@plt+0x44c44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a28c <__cxa_atexit@plt+0x4e4c4> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 5a2a8 <__cxa_atexit@plt+0x4e4e0> │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 50a20 <__cxa_atexit@plt+0x44c58> │ │ │ │ + ldr r2, [pc, #164] @ 50a34 <__cxa_atexit@plt+0x44c6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #160] @ 50a38 <__cxa_atexit@plt+0x44c70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #156] @ 50a3c <__cxa_atexit@plt+0x44c74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #132] @ 50a40 <__cxa_atexit@plt+0x44c78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 5a2ac <__cxa_atexit@plt+0x4e4e4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 5a2b0 <__cxa_atexit@plt+0x4e4e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r8, r5, #4, 4 @ 0x40000000 │ │ │ │ - andseq r8, r5, #152, 4 @ 0x80000009 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq ip, r0, #104, 12 @ 0x6800000 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a308 <__cxa_atexit@plt+0x4e540> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 5a324 <__cxa_atexit@plt+0x4e55c> │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [pc, #116] @ 50a44 <__cxa_atexit@plt+0x44c7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 5a328 <__cxa_atexit@plt+0x4e560> │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, r3, #31 │ │ │ │ + ldr r8, [pc, #104] @ 50a48 <__cxa_atexit@plt+0x44c80> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 5a32c <__cxa_atexit@plt+0x4e564> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r8, r5, #136, 2 @ 0x22 │ │ │ │ - andseq r8, r5, #28, 4 @ 0xc0000001 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq ip, r0, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5a3bc <__cxa_atexit@plt+0x4e5f4> │ │ │ │ - ldr r2, [pc, #112] @ 5a3c4 <__cxa_atexit@plt+0x4e5fc> │ │ │ │ + ldr r9, [pc, #100] @ 50a4c <__cxa_atexit@plt+0x44c84> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r1, r7, r9, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 50a30 <__cxa_atexit@plt+0x44c68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r7, r1, #228, 16 @ 0xe40000 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + andeq r7, r1, #56, 18 @ 0xe0000 │ │ │ │ + andeq r7, r1, #28, 18 @ 0x70000 │ │ │ │ + andseq r1, r6, #156, 24 @ 0x9c00 │ │ │ │ + andseq r1, r6, #48, 20 @ 0x30000 │ │ │ │ + andseq r1, r6, #12, 20 @ 0xc000 │ │ │ │ + andseq r1, r6, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 50abc <__cxa_atexit@plt+0x44cf4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r6, [pc, #116] @ 50aec <__cxa_atexit@plt+0x44d24> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 50ac8 <__cxa_atexit@plt+0x44d00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 50ad0 <__cxa_atexit@plt+0x44d08> │ │ │ │ + ldr r2, [pc, #84] @ 50af4 <__cxa_atexit@plt+0x44d2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a3b0 <__cxa_atexit@plt+0x4e5e8> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 5a3c8 <__cxa_atexit@plt+0x4e600> │ │ │ │ + ldr r1, [pc, #80] @ 50af8 <__cxa_atexit@plt+0x44d30> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a3b0 <__cxa_atexit@plt+0x4e5e8> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 5a138 <__cxa_atexit@plt+0x4e370> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 50ad8 <__cxa_atexit@plt+0x44d10> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 50af0 <__cxa_atexit@plt+0x44d28> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq ip, r0, #80, 10 @ 0x14000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #60] @ 5a420 <__cxa_atexit@plt+0x4e658> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ + andseq r1, r6, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r7, r1, #60, 26 @ 0xf00 │ │ │ │ + @ instruction: 0xfffe96dc │ │ │ │ + @ instruction: 0xfffe97d8 │ │ │ │ + andeq r9, r1, #132, 6 @ 0x10000002 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 50c48 <__cxa_atexit@plt+0x44e80> │ │ │ │ + ldr lr, [pc, #328] @ 50c68 <__cxa_atexit@plt+0x44ea0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r3, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #316] @ 50c6c <__cxa_atexit@plt+0x44ea4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5a418 <__cxa_atexit@plt+0x4e650> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 5a138 <__cxa_atexit@plt+0x4e370> │ │ │ │ + beq 50c3c <__cxa_atexit@plt+0x44e74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #92 @ 0x5c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 50c54 <__cxa_atexit@plt+0x44e8c> │ │ │ │ + ldr r0, [pc, #268] @ 50c70 <__cxa_atexit@plt+0x44ea8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #264] @ 50c74 <__cxa_atexit@plt+0x44eac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r7, [sp] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #244] @ 50c78 <__cxa_atexit@plt+0x44eb0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + sub sl, r3, #71 @ 0x47 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + sub lr, r3, #18 │ │ │ │ + ldr r9, [pc, #216] @ 50c7c <__cxa_atexit@plt+0x44eb4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #84] @ 0x54 │ │ │ │ + str lr, [r6, #88] @ 0x58 │ │ │ │ + sub r0, r3, #58 @ 0x3a │ │ │ │ + sub r9, r3, #31 │ │ │ │ + ldr r8, [pc, #192] @ 50c80 <__cxa_atexit@plt+0x44eb8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, r6 │ │ │ │ + ldr ip, [pc, #184] @ 50c84 <__cxa_atexit@plt+0x44ebc> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [lr, #40]! @ 0x28 │ │ │ │ + add ip, r6, #48 @ 0x30 │ │ │ │ + stm ip, {r1, r2, r8} │ │ │ │ + ldr r1, [pc, #168] @ 50c88 <__cxa_atexit@plt+0x44ec0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + str lr, [r6, #64] @ 0x40 │ │ │ │ + ldr r2, [pc, #156] @ 50c8c <__cxa_atexit@plt+0x44ec4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + str r9, [r6, #72] @ 0x48 │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + ldr r7, [pc, #124] @ 50c90 <__cxa_atexit@plt+0x44ec8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq ip, r0, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldrb r7, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ - b 5a138 <__cxa_atexit@plt+0x4e370> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #92 @ 0x5c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andseq r1, r6, #184, 16 @ 0xb80000 │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + andeq r7, r1, #196, 14 @ 0x3100000 │ │ │ │ + andseq r1, r6, #124, 16 @ 0x7c0000 │ │ │ │ + andseq r1, r6, #180, 20 @ 0xb4000 │ │ │ │ + andseq r1, r6, #72, 16 @ 0x480000 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + andeq r7, r1, #60, 14 @ 0xf00000 │ │ │ │ + andseq r1, r6, #252, 14 @ 0x3f00000 │ │ │ │ + andeq r7, r1, #244, 12 @ 0xf400000 │ │ │ │ + andeq r9, r1, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + mov r9, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5a4a0 <__cxa_atexit@plt+0x4e6d8> │ │ │ │ + bcc 50d98 <__cxa_atexit@plt+0x44fd0> │ │ │ │ + ldr r0, [pc, #232] @ 50da8 <__cxa_atexit@plt+0x44fe0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r4, [pc, #228] @ 50dac <__cxa_atexit@plt+0x44fe4> │ │ │ │ + add r4, pc, r4 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 5a4b4 <__cxa_atexit@plt+0x4e6ec> │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [pc, #212] @ 50db0 <__cxa_atexit@plt+0x44fe8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r7, [sp] │ │ │ │ + sub r8, r6, #71 @ 0x47 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + sub lr, r6, #18 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [pc, #180] @ 50db4 <__cxa_atexit@plt+0x44fec> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str fp, [r3, #80] @ 0x50 │ │ │ │ + str r4, [r3, #84] @ 0x54 │ │ │ │ + str lr, [r3, #88] @ 0x58 │ │ │ │ + sub r0, r6, #58 @ 0x3a │ │ │ │ + sub fp, r6, #31 │ │ │ │ + ldr r4, [pc, #156] @ 50db8 <__cxa_atexit@plt+0x44ff0> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + mov lr, r3 │ │ │ │ + ldr sl, [pc, #148] @ 50dbc <__cxa_atexit@plt+0x44ff4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [lr, #40]! @ 0x28 │ │ │ │ + add sl, r3, #48 @ 0x30 │ │ │ │ + stm sl, {r1, r2, r4} │ │ │ │ + ldr r1, [pc, #132] @ 50dc0 <__cxa_atexit@plt+0x44ff8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + str lr, [r3, #64] @ 0x40 │ │ │ │ + ldr r2, [pc, #120] @ 50dc4 <__cxa_atexit@plt+0x44ffc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r8, r5, #112 @ 0x70 │ │ │ │ - @ instruction: 0xfffff9cc │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq ip, r0, #120, 8 @ 0x78000000 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ + str fp, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r4, [r3, #16] │ │ │ │ + ldr r7, [pc, #92] @ 50dc8 <__cxa_atexit@plt+0x45000> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r4, r9 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + mov r4, #92 @ 0x5c │ │ │ │ + str r4, [r9, #828] @ 0x33c │ │ │ │ + mov r4, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffb60 │ │ │ │ + andeq r7, r1, #104, 12 @ 0x6800000 │ │ │ │ + andseq r1, r6, #36, 14 @ 0x900000 │ │ │ │ + andseq r1, r6, #88, 18 @ 0x160000 │ │ │ │ + andseq r1, r6, #236, 12 @ 0xec00000 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + andeq r7, r1, #224, 10 @ 0x38000000 │ │ │ │ + andseq r1, r6, #160, 12 @ 0xa000000 │ │ │ │ + andeq r7, r1, #156, 10 @ 0x27000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5a53c <__cxa_atexit@plt+0x4e774> │ │ │ │ - ldmib r7, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r3], #-20 @ 0xffffffec │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5a518 <__cxa_atexit@plt+0x4e750> │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 5a588 <__cxa_atexit@plt+0x4e7c0> │ │ │ │ - ldr r2, [pc, #44] @ 5a54c <__cxa_atexit@plt+0x4e784> │ │ │ │ + bhi 50e18 <__cxa_atexit@plt+0x45050> │ │ │ │ + ldr r2, [pc, #80] @ 50e38 <__cxa_atexit@plt+0x45070> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 50e20 <__cxa_atexit@plt+0x45058> │ │ │ │ + ldr r3, [pc, #60] @ 50e40 <__cxa_atexit@plt+0x45078> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 50e44 <__cxa_atexit@plt+0x4507c> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - stm ip, {r2, r8, sl} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1e1f75c <__cxa_atexit@plt+0x1e13994> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq ip, r0, #220, 6 @ 0x70000003 │ │ │ │ - andeq r0, r0, r6, lsl #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 5a588 <__cxa_atexit@plt+0x4e7c0> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5a70c <__cxa_atexit@plt+0x4e944> │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r8, [sp, #28] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr lr, [pc, #352] @ 5a72c <__cxa_atexit@plt+0x4e964> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov r2, r1 │ │ │ │ - str lr, [r2, #56]! @ 0x38 │ │ │ │ - sub ip, r6, #71 @ 0x47 │ │ │ │ - sub r3, r6, #57 @ 0x39 │ │ │ │ - ldr lr, [pc, #300] @ 5a730 <__cxa_atexit@plt+0x4e968> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, r2 │ │ │ │ - str lr, [r8, #-52]! @ 0xffffffcc │ │ │ │ - ldr r4, [pc, #288] @ 5a734 <__cxa_atexit@plt+0x4e96c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov lr, r2 │ │ │ │ - str r4, [lr, #-16]! │ │ │ │ - str fp, [r2, #-48] @ 0xffffffd0 │ │ │ │ - str r0, [r2, #-44] @ 0xffffffd4 │ │ │ │ - str r7, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r4, [pc, #264] @ 5a738 <__cxa_atexit@plt+0x4e970> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r2, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r2, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #248] @ 5a73c <__cxa_atexit@plt+0x4e974> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-12] │ │ │ │ - stmdb r2, {r3, fp} │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str fp, [r2, #20] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r3, r0, #1 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bge 5a6c4 <__cxa_atexit@plt+0x4e8fc> │ │ │ │ - add r6, r2, #28 │ │ │ │ - add r0, r2, #24 │ │ │ │ - ldr r1, [pc, #192] @ 5a74c <__cxa_atexit@plt+0x4e984> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r0] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #164] @ 5a750 <__cxa_atexit@plt+0x4e988> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [pc, #116] @ 5a740 <__cxa_atexit@plt+0x4e978> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #112] @ 5a744 <__cxa_atexit@plt+0x4e97c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r7, [r1, #80] @ 0x50 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r1, #84] @ 0x54 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r1, #88] @ 0x58 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ - str r4, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r7, [pc, #52] @ 5a748 <__cxa_atexit@plt+0x4e980> │ │ │ │ + ldr r7, [pc, #20] @ 50e3c <__cxa_atexit@plt+0x45074> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r0 │ │ │ │ - mov fp, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffff8a8 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - andseq r7, r5, #84, 28 @ 0x540 │ │ │ │ - andseq r7, r5, #252, 28 @ 0xfc0 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - andseq r7, r5, #148, 26 @ 0x2500 │ │ │ │ - andeq ip, r0, #216, 2 @ 0x36 │ │ │ │ - andeq r0, r0, r7, lsl #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 5a588 <__cxa_atexit@plt+0x4e7c0> │ │ │ │ - andeq ip, r0, #172, 2 @ 0x2b │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 5a7b4 <__cxa_atexit@plt+0x4e9ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a7ac <__cxa_atexit@plt+0x4e9e4> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 5a138 <__cxa_atexit@plt+0x4e370> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq ip, r0, #100, 2 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 5a138 <__cxa_atexit@plt+0x4e370> │ │ │ │ - andeq ip, r0, #88, 2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq r1, r6, #0, 12 │ │ │ │ + andeq r7, r1, #4, 16 @ 0x40000 │ │ │ │ + @ instruction: 0xfffe5340 │ │ │ │ + andeq r7, r1, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5a858 <__cxa_atexit@plt+0x4ea90> │ │ │ │ - ldr r2, [pc, #92] @ 5a860 <__cxa_atexit@plt+0x4ea98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a84c <__cxa_atexit@plt+0x4ea84> │ │ │ │ - ldr r3, [pc, #52] @ 5a864 <__cxa_atexit@plt+0x4ea9c> │ │ │ │ + bhi 50e94 <__cxa_atexit@plt+0x450cc> │ │ │ │ + ldr r2, [pc, #80] @ 50eb4 <__cxa_atexit@plt+0x450ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 50e9c <__cxa_atexit@plt+0x450d4> │ │ │ │ + ldr r3, [pc, #60] @ 50ebc <__cxa_atexit@plt+0x450f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [pc, #56] @ 50ec0 <__cxa_atexit@plt+0x450f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 50eb8 <__cxa_atexit@plt+0x450f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq ip, r0, #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #16] @ 5a894 <__cxa_atexit@plt+0x4eacc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq ip, r0, #164 @ 0xa4 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 5a8e8 <__cxa_atexit@plt+0x4eb20> │ │ │ │ + andseq r1, r6, #132, 10 @ 0x21000000 │ │ │ │ + andeq r7, r1, #168, 6 @ 0xa0000002 │ │ │ │ + @ instruction: 0xfffe42d4 │ │ │ │ + andeq r7, r1, #144, 6 @ 0x40000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 50f10 <__cxa_atexit@plt+0x45148> │ │ │ │ + ldr r2, [pc, #80] @ 50f30 <__cxa_atexit@plt+0x45168> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 50f18 <__cxa_atexit@plt+0x45150> │ │ │ │ + ldr r3, [pc, #60] @ 50f38 <__cxa_atexit@plt+0x45170> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 50f3c <__cxa_atexit@plt+0x45174> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 50f34 <__cxa_atexit@plt+0x4516c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5a8dc <__cxa_atexit@plt+0x4eb14> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 5a4d0 <__cxa_atexit@plt+0x4e708> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq ip, r0, #80 @ 0x50 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 5a4d0 <__cxa_atexit@plt+0x4e708> │ │ │ │ - andeq fp, r0, #196, 30 @ 0x310 │ │ │ │ + andseq r1, r6, #8, 10 @ 0x2000000 │ │ │ │ + andeq r7, r1, #12, 14 @ 0x300000 │ │ │ │ + @ instruction: 0xfffe5248 │ │ │ │ + andeq r7, r1, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 5a9c8 <__cxa_atexit@plt+0x4ec00> │ │ │ │ - ldr lr, [pc, #156] @ 5a9d0 <__cxa_atexit@plt+0x4ec08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 50f74 <__cxa_atexit@plt+0x451ac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - mov r1, r5 │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - ldr lr, [pc, #136] @ 5a9d4 <__cxa_atexit@plt+0x4ec0c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r1, {r0, lr} │ │ │ │ - str r7, [r1, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 5a9ac <__cxa_atexit@plt+0x4ebe4> │ │ │ │ - ldr r7, [pc, #116] @ 5a9d8 <__cxa_atexit@plt+0x4ec10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - add r3, r3, r0 │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a9bc <__cxa_atexit@plt+0x4ebf4> │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r8 │ │ │ │ - b 5aa7c <__cxa_atexit@plt+0x4ecb4> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r1, [pc, #24] @ 50f7c <__cxa_atexit@plt+0x451b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r7, r5, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq fp, r0, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [pc, #72] @ 5aa44 <__cxa_atexit@plt+0x4ec7c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r0, r1, r2 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ + andseq r1, r6, #132, 8 @ 0x84000000 │ │ │ │ + andeq r8, r1, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5aa38 <__cxa_atexit@plt+0x4ec70> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b 5aa7c <__cxa_atexit@plt+0x4ecb4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq fp, r0, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b 5aa7c <__cxa_atexit@plt+0x4ecb4> │ │ │ │ - andeq fp, r0, #104, 28 @ 0x680 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 5ab4c <__cxa_atexit@plt+0x4ed84> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 5aaf4 <__cxa_atexit@plt+0x4ed2c> │ │ │ │ - ldr r0, [pc, #212] @ 5ab80 <__cxa_atexit@plt+0x4edb8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - rsb r1, r1, #0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5ab3c <__cxa_atexit@plt+0x4ed74> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 5ab68 <__cxa_atexit@plt+0x4eda0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #180] @ 5ab94 <__cxa_atexit@plt+0x4edcc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #140] @ 5ab88 <__cxa_atexit@plt+0x4edc0> │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 50ff0 <__cxa_atexit@plt+0x45228> │ │ │ │ + ldr lr, [pc, #84] @ 50ffc <__cxa_atexit@plt+0x45234> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #136] @ 5ab8c <__cxa_atexit@plt+0x4edc4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #132] @ 5ab90 <__cxa_atexit@plt+0x4edc8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldrb r2, [r0], #1 │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str sl, [r5] │ │ │ │ - sub r0, r2, #48 @ 0x30 │ │ │ │ - uxtb r0, r0 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1e1fa54 <__cxa_atexit@plt+0x1e13c8c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 50fe4 <__cxa_atexit@plt+0x4521c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5100c <__cxa_atexit@plt+0x45244> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 5ab84 <__cxa_atexit@plt+0x4edbc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq fp, r0, #204, 26 @ 0x3300 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andseq r7, r5, #24, 20 @ 0x18000 │ │ │ │ - andseq r7, r5, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5abd4 <__cxa_atexit@plt+0x4ee0c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 5abe0 <__cxa_atexit@plt+0x4ee18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r5, #232, 16 @ 0xe80000 │ │ │ │ - andeq fp, r0, #244, 24 @ 0xf400 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r8, r1, #152, 28 @ 0x980 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5ac08 <__cxa_atexit@plt+0x4ee40> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #412 @ 0x19c │ │ │ │ + cmp r3, ip │ │ │ │ + bcc 5139c <__cxa_atexit@plt+0x455d4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str fp, [sp, #32] │ │ │ │ + ldr fp, [r7, #19] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr r3, [r7, #27] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [r7, #31] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [r7, #35] @ 0x23 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r8, [r7, #39] @ 0x27 │ │ │ │ + ldr r7, [pc, #832] @ 513ac <__cxa_atexit@plt+0x455e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #824] @ 513b0 <__cxa_atexit@plt+0x455e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, ip, #139 @ 0x8b │ │ │ │ + sub r7, r7, #256 @ 0x100 │ │ │ │ + str r7, [r6, #32] │ │ │ │ + ldr r7, [pc, #800] @ 513b4 <__cxa_atexit@plt+0x455ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #20] │ │ │ │ + ldr r7, [pc, #792] @ 513b8 <__cxa_atexit@plt+0x455f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #84] @ 0x54 │ │ │ │ + sub r7, ip, #126 @ 0x7e │ │ │ │ + sub r7, r7, #256 @ 0x100 │ │ │ │ + str r7, [r6, #80] @ 0x50 │ │ │ │ + sub r7, ip, #95 @ 0x5f │ │ │ │ + sub r7, r7, #256 @ 0x100 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + mvn r7, #356 @ 0x164 │ │ │ │ + add r1, ip, r7 │ │ │ │ + sub r7, ip, #115 @ 0x73 │ │ │ │ + sub r0, r7, #256 @ 0x100 │ │ │ │ + ldr r7, [pc, #744] @ 513bc <__cxa_atexit@plt+0x455f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r2, [pc, #724] @ 513c0 <__cxa_atexit@plt+0x455f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + ldr r7, [pc, #716] @ 513c4 <__cxa_atexit@plt+0x455fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r4, [sp, #24] │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr r9, [pc, #696] @ 513c8 <__cxa_atexit@plt+0x45600> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + str fp, [r6, #48] @ 0x30 │ │ │ │ + str r9, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [pc, #672] @ 513cc <__cxa_atexit@plt+0x45604> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + stm r3, {r0, r1, r2} │ │ │ │ + str r8, [r6, #180] @ 0xb4 │ │ │ │ + sub r0, ip, #34 @ 0x22 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r6, #168] @ 0xa8 │ │ │ │ + sub r0, ip, #7 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r6, #164] @ 0xa4 │ │ │ │ + ldr r0, [pc, #632] @ 513d0 <__cxa_atexit@plt+0x45608> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #152] @ 0x98 │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r6, #144] @ 0x90 │ │ │ │ + sub r0, ip, #82 @ 0x52 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r6, #128] @ 0x80 │ │ │ │ + sub r0, ip, #47 @ 0x2f │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ + mvn r0, #308 @ 0x134 │ │ │ │ + add r0, ip, r0 │ │ │ │ + str r0, [r6, #116] @ 0x74 │ │ │ │ + ldr r0, [pc, #580] @ 513d4 <__cxa_atexit@plt+0x4560c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ + sub r0, ip, #71 @ 0x47 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r6, #104] @ 0x68 │ │ │ │ + str r9, [r6, #100] @ 0x64 │ │ │ │ + str lr, [r6, #96] @ 0x60 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r4, [r6, #92] @ 0x5c │ │ │ │ + ldr r3, [pc, #544] @ 513d8 <__cxa_atexit@plt+0x45610> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e16fc8 <__cxa_atexit@plt+0x1e0b200> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq fp, r0, #204, 24 @ 0xcc00 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - b 5aa7c <__cxa_atexit@plt+0x4ecb4> │ │ │ │ - andeq fp, r0, #180, 24 @ 0xb400 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + mov r1, r6 │ │ │ │ + str r3, [r1, #132]! @ 0x84 │ │ │ │ + str r1, [r6, #156] @ 0x9c │ │ │ │ + ldr r3, [pc, #528] @ 513dc <__cxa_atexit@plt+0x45614> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r1, r6 │ │ │ │ + str r3, [r1, #172]! @ 0xac │ │ │ │ + ldr r3, [pc, #516] @ 513e0 <__cxa_atexit@plt+0x45618> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r6, #160] @ 0xa0 │ │ │ │ + str r7, [r6, #148] @ 0x94 │ │ │ │ + str r2, [r6, #120] @ 0x78 │ │ │ │ + str r7, [r6, #108] @ 0x6c │ │ │ │ + str sl, [r6, #140] @ 0x8c │ │ │ │ + str sl, [r6, #88] @ 0x58 │ │ │ │ + str r3, [r6, #256]! @ 0x100 │ │ │ │ + sub r3, ip, #250 @ 0xfa │ │ │ │ + str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ + sub r3, ip, #223 @ 0xdf │ │ │ │ + str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ + str r1, [r6, #-60] @ 0xffffffc4 │ │ │ │ + ldr r3, [pc, #464] @ 513e4 <__cxa_atexit@plt+0x4561c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + str r4, [r6, #116] @ 0x74 │ │ │ │ + sub r3, ip, #94 @ 0x5e │ │ │ │ + str r3, [r6, #104] @ 0x68 │ │ │ │ + sub r3, ip, #71 @ 0x47 │ │ │ │ + str r3, [r6, #100] @ 0x64 │ │ │ │ + ldr r3, [pc, #432] @ 513e8 <__cxa_atexit@plt+0x45620> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #88] @ 0x58 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r4, [r6, #80] @ 0x50 │ │ │ │ + sub r3, ip, #130 @ 0x82 │ │ │ │ + str r3, [r6, #68] @ 0x44 │ │ │ │ + sub r3, ip, #107 @ 0x6b │ │ │ │ + str r3, [r6, #64] @ 0x40 │ │ │ │ + ldr r3, [pc, #400] @ 513ec <__cxa_atexit@plt+0x45624> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #52] @ 0x34 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + str r4, [r6, #44] @ 0x2c │ │ │ │ + sub r3, ip, #166 @ 0xa6 │ │ │ │ + str r3, [r6, #32] │ │ │ │ + sub r3, ip, #143 @ 0x8f │ │ │ │ + str r3, [r6, #28] │ │ │ │ + ldr r3, [pc, #368] @ 513f0 <__cxa_atexit@plt+0x45628> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #16] │ │ │ │ + ldr r8, [pc, #360] @ 513f4 <__cxa_atexit@plt+0x4562c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + str r4, [r6, #8] │ │ │ │ + sub r3, ip, #210 @ 0xd2 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + sub r0, ip, #179 @ 0xb3 │ │ │ │ + ldr lr, [pc, #336] @ 513f8 <__cxa_atexit@plt+0x45630> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r9, [pc, #324] @ 513fc <__cxa_atexit@plt+0x45634> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r6, #-72] @ 0xffffffb8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5ac68 <__cxa_atexit@plt+0x4eea0> │ │ │ │ - ldr r2, [pc, #44] @ 5ac78 <__cxa_atexit@plt+0x4eeb0> │ │ │ │ + str lr, [r3, #72]! @ 0x48 │ │ │ │ + ldr lr, [pc, #308] @ 51400 <__cxa_atexit@plt+0x45638> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #92] @ 0x5c │ │ │ │ + mov r3, r6 │ │ │ │ + str r9, [r3, #36]! @ 0x24 │ │ │ │ + ldr r9, [pc, #292] @ 51404 <__cxa_atexit@plt+0x4563c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #-44]! @ 0xffffffd4 │ │ │ │ + ldr r4, [pc, #276] @ 51408 <__cxa_atexit@plt+0x45640> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr lr, [pc, #272] @ 5140c <__cxa_atexit@plt+0x45644> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ + str r7, [r6, #-68] @ 0xffffffbc │ │ │ │ + str r2, [r6, #96] @ 0x60 │ │ │ │ + str r7, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ + str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + sub sl, r6, #28 │ │ │ │ + stm sl, {r1, r7, r8} │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + str r0, [r6, #-8] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #108]! @ 0x6c │ │ │ │ + sub r0, ip, #18 │ │ │ │ + ldr r3, [pc, #188] @ 51410 <__cxa_atexit@plt+0x45648> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #148] @ 0x94 │ │ │ │ + str r4, [r6, #152] @ 0x98 │ │ │ │ + str r0, [r6, #156] @ 0x9c │ │ │ │ + sub r0, ip, #58 @ 0x3a │ │ │ │ + str r0, [r6, #144] @ 0x90 │ │ │ │ + sub r0, ip, #31 │ │ │ │ + str r0, [r6, #140] @ 0x8c │ │ │ │ + str r2, [r6, #136] @ 0x88 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r1, [r6, #132] @ 0x84 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + add r2, r6, #120 @ 0x78 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + sub r7, ip, #7 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp, #32] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #412 @ 0x19c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff154 │ │ │ │ + andseq r1, r6, #136, 6 @ 0x20000002 │ │ │ │ + andeq r7, r1, #200, 6 @ 0x20000003 │ │ │ │ + @ instruction: 0xfffff3ec │ │ │ │ + @ instruction: 0xffffef5c │ │ │ │ + andseq r1, r6, #0, 6 │ │ │ │ + andseq r1, r6, #16, 6 @ 0x40000000 │ │ │ │ + andseq r1, r6, #60, 10 @ 0xf000000 │ │ │ │ + andeq r7, r1, #68, 6 @ 0x10000001 │ │ │ │ + andeq r7, r1, #64, 6 │ │ │ │ + andeq r7, r1, #244, 4 @ 0x4000000f │ │ │ │ + @ instruction: 0xfffff4e4 │ │ │ │ + @ instruction: 0xfffff570 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + andeq r7, r1, #152, 4 @ 0x80000009 │ │ │ │ + andeq r7, r1, #196, 4 @ 0x4000000c │ │ │ │ + andeq r7, r1, #140, 4 @ 0xc0000008 │ │ │ │ + andeq r7, r1, #84, 4 @ 0x40000005 │ │ │ │ + andeq r7, r1, #52, 4 @ 0x40000003 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + @ instruction: 0xfffff838 │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + andeq r7, r1, #48, 4 │ │ │ │ + andeq r7, r1, #20, 4 @ 0x40000001 │ │ │ │ + andseq r1, r6, #4, 6 @ 0x10000000 │ │ │ │ + andeq r8, r1, #184, 22 @ 0x2e000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 514dc <__cxa_atexit@plt+0x45714> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 514e4 <__cxa_atexit@plt+0x4571c> │ │ │ │ + ldr r3, [pc, #212] @ 5151c <__cxa_atexit@plt+0x45754> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #208] @ 51520 <__cxa_atexit@plt+0x45758> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r1, [pc, #204] @ 51524 <__cxa_atexit@plt+0x4575c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #200] @ 51528 <__cxa_atexit@plt+0x45760> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [r0, #4]! │ │ │ │ + str r8, [r0, #20] │ │ │ │ + str r8, [r0, #8] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + mov r2, r0 │ │ │ │ + str r1, [r2, #12]! │ │ │ │ + str r2, [r0, #32] │ │ │ │ + mov r1, r0 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + stmib r5, {r0, r1, r8} │ │ │ │ + add r3, r0, #60 @ 0x3c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 51500 <__cxa_atexit@plt+0x45738> │ │ │ │ + ldr r7, [pc, #148] @ 51534 <__cxa_atexit@plt+0x4576c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #144] @ 51538 <__cxa_atexit@plt+0x45770> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #140] @ 5153c <__cxa_atexit@plt+0x45774> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r3, #23 │ │ │ │ + sub r1, r3, #15 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + add r7, r6, #48 @ 0x30 │ │ │ │ + stm r7, {r2, r8, lr} │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 5154c <__cxa_atexit@plt+0x45784> │ │ │ │ + mov r3, r6 │ │ │ │ + b 514ec <__cxa_atexit@plt+0x45724> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 51530 <__cxa_atexit@plt+0x45768> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - andeq ip, r0, #204, 8 @ 0xcc000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ad54 <__cxa_atexit@plt+0x4ef8c> │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - add r1, lr, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - sub ip, r2, r0 │ │ │ │ - cmp ip, #1 │ │ │ │ - blt 5ad0c <__cxa_atexit@plt+0x4ef44> │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r0, r3 │ │ │ │ - add sl, r3, lr │ │ │ │ - mov lr, #0 │ │ │ │ - ldrb r3, [sl, lr] │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs 5ad14 <__cxa_atexit@plt+0x4ef4c> │ │ │ │ - add lr, lr, #1 │ │ │ │ - cmp ip, lr │ │ │ │ - bne 5acec <__cxa_atexit@plt+0x4ef24> │ │ │ │ - b 5ad18 <__cxa_atexit@plt+0x4ef50> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - b 5ad20 <__cxa_atexit@plt+0x4ef58> │ │ │ │ - mov ip, lr │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr sl, [sp] │ │ │ │ - str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - stmib r5, {r3, r7, r9} │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - b 5ad5c <__cxa_atexit@plt+0x4ef94> │ │ │ │ + ldr r7, [pc, #36] @ 5152c <__cxa_atexit@plt+0x45764> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + @ instruction: 0xffffea20 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffea9c │ │ │ │ + @ instruction: 0xffffeb50 │ │ │ │ + andeq r8, r1, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r8, r1, #0, 22 │ │ │ │ + @ instruction: 0xffff7bec │ │ │ │ + @ instruction: 0xffff7c00 │ │ │ │ + andseq r1, r6, #172, 2 @ 0x2b │ │ │ │ + andeq r8, r1, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #224] @ 51634 <__cxa_atexit@plt+0x4586c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 5ae84 <__cxa_atexit@plt+0x4f0bc> │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #20] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5ae08 <__cxa_atexit@plt+0x4f040> │ │ │ │ - stm sp, {r7, r8, fp} │ │ │ │ - ldr r9, [r2, #32]! │ │ │ │ - ldr ip, [pc, #296] @ 5aec0 <__cxa_atexit@plt+0x4f0f8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr fp, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - stmib r6, {ip, lr} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r0, fp, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 5ae34 <__cxa_atexit@plt+0x4f06c> │ │ │ │ - ldr r1, [pc, #256] @ 5aec8 <__cxa_atexit@plt+0x4f100> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #248] @ 5aecc <__cxa_atexit@plt+0x4f104> │ │ │ │ + bcc 51600 <__cxa_atexit@plt+0x45838> │ │ │ │ + ldr sl, [pc, #188] @ 51638 <__cxa_atexit@plt+0x45870> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #184] @ 5163c <__cxa_atexit@plt+0x45874> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #180] @ 51640 <__cxa_atexit@plt+0x45878> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str sl, [r2] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r5, r3, #23 │ │ │ │ + sub r0, r3, #23 │ │ │ │ + sub r7, r3, #15 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r5, r2 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 51620 <__cxa_atexit@plt+0x45858> │ │ │ │ + ldr r8, [pc, #128] @ 51648 <__cxa_atexit@plt+0x45880> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #124] @ 5164c <__cxa_atexit@plt+0x45884> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r5, {r1, r9} │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r8, [r6, #32]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r1, r2, r6, r9} │ │ │ │ + sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - ldm sp, {r7, r9} │ │ │ │ - mov sl, r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 54a04 <__cxa_atexit@plt+0x48c3c> │ │ │ │ - ldr r5, [pc, #192] @ 5aed0 <__cxa_atexit@plt+0x4f108> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r5, [r2, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #176] @ 5aed4 <__cxa_atexit@plt+0x4f10c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r2, #32]! │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r2, [pc, #136] @ 5aec4 <__cxa_atexit@plt+0x4f0fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r2, r3, #23 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r3, #7 │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 5aea8 <__cxa_atexit@plt+0x4f0e0> │ │ │ │ - ldr r3, [pc, #120] @ 5aedc <__cxa_atexit@plt+0x4f114> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #76] @ 5aed8 <__cxa_atexit@plt+0x4f110> │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #60] @ 51644 <__cxa_atexit@plt+0x4587c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - bx r1 │ │ │ │ - andseq r7, r5, #124, 14 @ 0x1f00000 │ │ │ │ - andseq r7, r5, #52, 12 @ 0x3400000 │ │ │ │ - andseq r7, r5, #64, 12 @ 0x4000000 │ │ │ │ - andseq r7, r5, #32, 12 @ 0x2000000 │ │ │ │ - andeq fp, r0, #72, 20 @ 0x48000 │ │ │ │ - andseq r7, r5, #228, 10 @ 0x39000000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - andeq ip, r0, #108, 4 @ 0xc0000006 │ │ │ │ - andeq r7, r0, sl, lsl #4 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xffffb024 │ │ │ │ + @ instruction: 0xffffb038 │ │ │ │ + andseq r1, r6, #208 @ 0xd0 │ │ │ │ + andeq r8, r1, #44, 14 @ 0xb00000 │ │ │ │ + @ instruction: 0xffffea28 │ │ │ │ + @ instruction: 0xfffff9bc │ │ │ │ + andeq r8, r1, #140, 16 @ 0x8c0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 5ad5c <__cxa_atexit@plt+0x4ef94> │ │ │ │ - andeq ip, r0, #76, 4 @ 0xc0000004 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5af40 <__cxa_atexit@plt+0x4f178> │ │ │ │ - ldr r2, [pc, #40] @ 5af48 <__cxa_atexit@plt+0x4f180> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 516b4 <__cxa_atexit@plt+0x458ec> │ │ │ │ + ldr r2, [pc, #72] @ 516c0 <__cxa_atexit@plt+0x458f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [pc, #68] @ 516c4 <__cxa_atexit@plt+0x458fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffe978 │ │ │ │ + @ instruction: 0xfffff90c │ │ │ │ + andeq r6, r1, #84, 28 @ 0x540 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 51758 <__cxa_atexit@plt+0x45990> │ │ │ │ + ldr r1, [pc, #120] @ 51764 <__cxa_atexit@plt+0x4599c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 51768 <__cxa_atexit@plt+0x459a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 51738 <__cxa_atexit@plt+0x45970> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 51744 <__cxa_atexit@plt+0x4597c> │ │ │ │ + ldr r3, [pc, #80] @ 5176c <__cxa_atexit@plt+0x459a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 51770 <__cxa_atexit@plt+0x459a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq ip, r0, #0, 4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 5af90 <__cxa_atexit@plt+0x4f1c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5af84 <__cxa_atexit@plt+0x4f1bc> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 5ac8c <__cxa_atexit@plt+0x4eec4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #40] @ 51774 <__cxa_atexit@plt+0x459ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq ip, r0, #184, 2 @ 0x2e │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r0, r6, #232, 24 @ 0xe800 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r6, r1, #0, 28 │ │ │ │ + andseq r0, r6, #180, 24 @ 0xb400 │ │ │ │ + andeq r6, r1, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 5ac8c <__cxa_atexit@plt+0x4eec4> │ │ │ │ - andeq ip, r0, #168, 2 @ 0x2a │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5b02c <__cxa_atexit@plt+0x4f264> │ │ │ │ - ldr lr, [pc, #92] @ 5b038 <__cxa_atexit@plt+0x4f270> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5b024 <__cxa_atexit@plt+0x4f25c> │ │ │ │ - ldr r2, [pc, #44] @ 5b03c <__cxa_atexit@plt+0x4f274> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5b024 <__cxa_atexit@plt+0x4f25c> │ │ │ │ - b 5b080 <__cxa_atexit@plt+0x4f2b8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 517b4 <__cxa_atexit@plt+0x459ec> │ │ │ │ + ldr r3, [pc, #52] @ 517cc <__cxa_atexit@plt+0x45a04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #40] @ 517d0 <__cxa_atexit@plt+0x45a08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 517c8 <__cxa_atexit@plt+0x45a00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r6, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r6, r1, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 517fc <__cxa_atexit@plt+0x45a34> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ 51810 <__cxa_atexit@plt+0x45a48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq ip, r0, #32, 2 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5b070 <__cxa_atexit@plt+0x4f2a8> │ │ │ │ + andseq r0, r6, #252, 22 @ 0x3f000 │ │ │ │ + andeq r6, r1, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 51858 <__cxa_atexit@plt+0x45a90> │ │ │ │ + ldr r3, [pc, #44] @ 51864 <__cxa_atexit@plt+0x45a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r9, [pc, #40] @ 51868 <__cxa_atexit@plt+0x45aa0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5b068 <__cxa_atexit@plt+0x4f2a0> │ │ │ │ - b 5b080 <__cxa_atexit@plt+0x4f2b8> │ │ │ │ + ldr r3, [pc, #28] @ 5186c <__cxa_atexit@plt+0x45aa4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r6, r1, #108, 24 @ 0x6c00 │ │ │ │ + andseq r0, r6, #100, 26 @ 0x1900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 51898 <__cxa_atexit@plt+0x45ad0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 518ac <__cxa_atexit@plt+0x45ae4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r7, r1, #4, 26 @ 0x100 │ │ │ │ + andeq r8, r1, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 51990 <__cxa_atexit@plt+0x45bc8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 51998 <__cxa_atexit@plt+0x45bd0> │ │ │ │ + ldr r2, [pc, #256] @ 519e0 <__cxa_atexit@plt+0x45c18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #252] @ 519e4 <__cxa_atexit@plt+0x45c1c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #244] @ 519e8 <__cxa_atexit@plt+0x45c20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r8, r6 │ │ │ │ + str r0, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r2, r8, #56 @ 0x38 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 519ac <__cxa_atexit@plt+0x45be4> │ │ │ │ + ldr r0, [pc, #204] @ 519ec <__cxa_atexit@plt+0x45c24> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #200] @ 519f0 <__cxa_atexit@plt+0x45c28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #196] @ 519f4 <__cxa_atexit@plt+0x45c2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #192] @ 519f8 <__cxa_atexit@plt+0x45c30> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r9, r6 │ │ │ │ + str r0, [r9, #16]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r9, [r9, #44] @ 0x2c │ │ │ │ + str r9, [r9, #32] │ │ │ │ + str r9, [r9, #20] │ │ │ │ + mov r7, r9 │ │ │ │ + str r2, [r7, #36]! @ 0x24 │ │ │ │ + mov r8, r9 │ │ │ │ + str r3, [r8, #24]! │ │ │ │ + add r2, r9, #60 @ 0x3c │ │ │ │ + str sl, [r9, #12]! │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 519cc <__cxa_atexit@plt+0x45c04> │ │ │ │ + ldr r3, [pc, #136] @ 51a00 <__cxa_atexit@plt+0x45c38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r6, #64 @ 0x40 │ │ │ │ + stm lr, {r3, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq ip, r0, #236 @ 0xec │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ - ldr r6, [pc, #152] @ 5b124 <__cxa_atexit@plt+0x4f35c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5b0f8 <__cxa_atexit@plt+0x4f330> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5b114 <__cxa_atexit@plt+0x4f34c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r0, [pc, #92] @ 5b128 <__cxa_atexit@plt+0x4f360> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r7} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r7, r1 │ │ │ │ - bne 5b108 <__cxa_atexit@plt+0x4f340> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r0, [r8] │ │ │ │ + b 519a0 <__cxa_atexit@plt+0x45bd8> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 5ac8c <__cxa_atexit@plt+0x4eec4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq r7, r5, #164, 6 @ 0x90000002 │ │ │ │ - andeq ip, r0, #52 @ 0x34 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r7, [pc, #72] @ 519fc <__cxa_atexit@plt+0x45c34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #48 @ 0x30 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andseq r0, r6, #244, 20 @ 0xf4000 │ │ │ │ + @ instruction: 0xffffc138 │ │ │ │ + @ instruction: 0xffffc464 │ │ │ │ + @ instruction: 0xffffc368 │ │ │ │ + @ instruction: 0xffffc26c │ │ │ │ + andeq r8, r1, #120, 8 @ 0x78000000 │ │ │ │ + andseq r0, r6, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5b1a8 <__cxa_atexit@plt+0x4f3e0> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #20]! │ │ │ │ - ldr r2, [pc, #88] @ 5b1b8 <__cxa_atexit@plt+0x4f3f0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 51a38 <__cxa_atexit@plt+0x45c70> │ │ │ │ + ldr r2, [pc, #28] @ 51a44 <__cxa_atexit@plt+0x45c7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #-4] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 5b19c <__cxa_atexit@plt+0x4f3d4> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 5ac8c <__cxa_atexit@plt+0x4eec4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r5, #16, 6 @ 0x40000000 │ │ │ │ - andeq fp, r0, #176, 30 @ 0x2c0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq r0, r6, #160, 24 @ 0xa000 │ │ │ │ + andeq r6, r1, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5b228 <__cxa_atexit@plt+0x4f460> │ │ │ │ - ldr r3, [pc, #80] @ 5b230 <__cxa_atexit@plt+0x4f468> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 51a8c <__cxa_atexit@plt+0x45cc4> │ │ │ │ + ldr r3, [pc, #44] @ 51a98 <__cxa_atexit@plt+0x45cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5b218 <__cxa_atexit@plt+0x4f450> │ │ │ │ - ldr r7, [pc, #52] @ 5b234 <__cxa_atexit@plt+0x4f46c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r9, [pc, #40] @ 51a9c <__cxa_atexit@plt+0x45cd4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 51aa0 <__cxa_atexit@plt+0x45cd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r6, r1, #76, 20 @ 0x4c000 │ │ │ │ + andseq r0, r6, #48, 22 @ 0xc000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 51acc <__cxa_atexit@plt+0x45d04> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq fp, r0, #56, 30 @ 0xe0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 5b268 <__cxa_atexit@plt+0x4f4a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq fp, r0, #4, 30 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ + ldr r7, [pc, #12] @ 51ae0 <__cxa_atexit@plt+0x45d18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r7, r1, #208, 20 @ 0xd0000 │ │ │ │ + andeq r8, r1, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 51bb0 <__cxa_atexit@plt+0x45de8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 5b388 <__cxa_atexit@plt+0x4f5c0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r3, [pc, #260] @ 5b39c <__cxa_atexit@plt+0x4f5d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #256] @ 5b3a0 <__cxa_atexit@plt+0x4f5d8> │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 51bb8 <__cxa_atexit@plt+0x45df0> │ │ │ │ + ldr r2, [pc, #240] @ 51c04 <__cxa_atexit@plt+0x45e3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #236] @ 51c08 <__cxa_atexit@plt+0x45e40> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [sl, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr fp, [r2, #20]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #4]! │ │ │ │ - sub r7, r9, #29 │ │ │ │ - ldr r3, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str r7, [r0, #28] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r1, [r0, #12] │ │ │ │ - str r0, [r0, #16] │ │ │ │ - str fp, [r0, #20] │ │ │ │ - ldr r1, [pc, #192] @ 5b3a4 <__cxa_atexit@plt+0x4f5dc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #228] @ 51c0c <__cxa_atexit@plt+0x45e44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r3, [r2, #8] │ │ │ │ + add r1, r2, #44 @ 0x2c │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 51bcc <__cxa_atexit@plt+0x45e04> │ │ │ │ + ldr r1, [pc, #188] @ 51c10 <__cxa_atexit@plt+0x45e48> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r0, #24]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 5b33c <__cxa_atexit@plt+0x4f574> │ │ │ │ - ldr r3, [pc, #176] @ 5b3ac <__cxa_atexit@plt+0x4f5e4> │ │ │ │ + ldr r3, [pc, #184] @ 51c14 <__cxa_atexit@plt+0x45e4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #152] @ 5b3b0 <__cxa_atexit@plt+0x4f5e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r3, [r6, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #96] @ 5b3a8 <__cxa_atexit@plt+0x4f5e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str lr, [r6, #-4] │ │ │ │ - sub r9, r9, #11 │ │ │ │ - cmp r3, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bne 5b378 <__cxa_atexit@plt+0x4f5b0> │ │ │ │ - str r0, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 5ac8c <__cxa_atexit@plt+0x4eec4> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andseq r7, r5, #40, 2 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - andseq r7, r5, #40, 2 │ │ │ │ - andeq fp, r0, #136, 10 @ 0x22000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 5b440 <__cxa_atexit@plt+0x4f678> │ │ │ │ - ldr lr, [pc, #116] @ 5b448 <__cxa_atexit@plt+0x4f680> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #100] @ 5b44c <__cxa_atexit@plt+0x4f684> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 5b430 <__cxa_atexit@plt+0x4f668> │ │ │ │ - ldr r9, [r5, #-16]! │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #40] @ 5b450 <__cxa_atexit@plt+0x4f688> │ │ │ │ + ldr r9, [pc, #180] @ 51c18 <__cxa_atexit@plt+0x45e50> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r8, r6 │ │ │ │ + str r1, [r8, #16]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r8, [r8, #32] │ │ │ │ + str r8, [r8, #20] │ │ │ │ + mov r7, r8 │ │ │ │ + str r3, [r7, #24]! │ │ │ │ + add r2, r8, #44 @ 0x2c │ │ │ │ + str r9, [r8, #12]! │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 51bf0 <__cxa_atexit@plt+0x45e28> │ │ │ │ + ldr r3, [pc, #136] @ 51c20 <__cxa_atexit@plt+0x45e58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 5a4d0 <__cxa_atexit@plt+0x4e708> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ + add lr, r6, #52 @ 0x34 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 51bc0 <__cxa_atexit@plt+0x45df8> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r7, r5, #8 │ │ │ │ - andseq r7, r5, #140 @ 0x8c │ │ │ │ - andeq fp, r0, #232, 8 @ 0xe8000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 5b488 <__cxa_atexit@plt+0x4f6c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 5a4d0 <__cxa_atexit@plt+0x4e708> │ │ │ │ - andseq r7, r5, #52 @ 0x34 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r7, [pc, #72] @ 51c1c <__cxa_atexit@plt+0x45e54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #36 @ 0x24 │ │ │ │ + ldr r3, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r3 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andseq r0, r6, #192, 16 @ 0xc00000 │ │ │ │ + @ instruction: 0xffff8f88 │ │ │ │ + @ instruction: 0xffff9218 │ │ │ │ + @ instruction: 0xffff90c4 │ │ │ │ + andeq r8, r1, #64 @ 0x40 │ │ │ │ + andseq r0, r6, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5b4dc <__cxa_atexit@plt+0x4f714> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 5b4f0 <__cxa_atexit@plt+0x4f728> │ │ │ │ + bcc 51c58 <__cxa_atexit@plt+0x45e90> │ │ │ │ + ldr r2, [pc, #28] @ 51c64 <__cxa_atexit@plt+0x45e9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r7, r5, #52 @ 0x34 │ │ │ │ - andeq fp, r0, #152, 24 @ 0x9800 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #88 @ 0x58 │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andseq r0, r6, #192, 14 @ 0x3000000 │ │ │ │ + andeq r8, r1, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5b5a4 <__cxa_atexit@plt+0x4f7dc> │ │ │ │ - ldr lr, [pc, #148] @ 5b5ac <__cxa_atexit@plt+0x4f7e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - str lr, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r7, #51] @ 0x33 │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [r7, #55] @ 0x37 │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r7, #47] @ 0x2f │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r3, [r7, #43] @ 0x2b │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r1, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi 51cbc <__cxa_atexit@plt+0x45ef4> │ │ │ │ + ldr r2, [pc, #60] @ 51cc4 <__cxa_atexit@plt+0x45efc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 51cc8 <__cxa_atexit@plt+0x45f00> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 51ccc <__cxa_atexit@plt+0x45f04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 51cd0 <__cxa_atexit@plt+0x45f08> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r6, r1, #68, 16 @ 0x440000 │ │ │ │ + andseq r0, r6, #76, 14 @ 0x1300000 │ │ │ │ + andseq r0, r6, #4, 18 @ 0x10000 │ │ │ │ + andeq r7, r1, #204, 30 @ 0x330 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 51d14 <__cxa_atexit@plt+0x45f4c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 51d38 <__cxa_atexit@plt+0x45f70> │ │ │ │ + ldr r7, [pc, #76] @ 51d4c <__cxa_atexit@plt+0x45f84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 5b598 <__cxa_atexit@plt+0x4f7d0> │ │ │ │ + beq 51d2c <__cxa_atexit@plt+0x45f64> │ │ │ │ mov r7, r8 │ │ │ │ - b 5b5bc <__cxa_atexit@plt+0x4f7f4> │ │ │ │ + b 355a8 <__cxa_atexit@plt+0x297e0> │ │ │ │ + ldr r7, [pc, #56] @ 51d54 <__cxa_atexit@plt+0x45f8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 51d58 <__cxa_atexit@plt+0x45f90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 51d50 <__cxa_atexit@plt+0x45f88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq fp, r0, #224, 22 @ 0x38000 │ │ │ │ - andeq lr, r1, lr, lsl #24 │ │ │ │ + @ instruction: 0xfffe38a4 │ │ │ │ + andeq r6, r1, #144, 16 @ 0x900000 │ │ │ │ + andeq r7, r1, #140, 30 @ 0x230 │ │ │ │ + andeq r7, r1, #128, 30 @ 0x200 │ │ │ │ + andeq r8, r1, #208, 2 @ 0x34 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 51db0 <__cxa_atexit@plt+0x45fe8> │ │ │ │ + ldr r2, [pc, #60] @ 51db8 <__cxa_atexit@plt+0x45ff0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 51dbc <__cxa_atexit@plt+0x45ff4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 51dc0 <__cxa_atexit@plt+0x45ff8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 51dc4 <__cxa_atexit@plt+0x45ffc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r6, r1, #100, 14 @ 0x1900000 │ │ │ │ + andseq r0, r6, #88, 12 @ 0x5800000 │ │ │ │ + andseq r0, r6, #16, 16 @ 0x100000 │ │ │ │ + andeq r7, r1, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 5b6bc <__cxa_atexit@plt+0x4f8f4> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 5b630 <__cxa_atexit@plt+0x4f868> │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 5b644 <__cxa_atexit@plt+0x4f87c> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #208] @ 5b6f0 <__cxa_atexit@plt+0x4f928> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 51e08 <__cxa_atexit@plt+0x46040> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 51e2c <__cxa_atexit@plt+0x46064> │ │ │ │ + ldr r7, [pc, #76] @ 51e40 <__cxa_atexit@plt+0x46078> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 51e20 <__cxa_atexit@plt+0x46058> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3540c <__cxa_atexit@plt+0x29644> │ │ │ │ + ldr r7, [pc, #56] @ 51e48 <__cxa_atexit@plt+0x46080> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 51e4c <__cxa_atexit@plt+0x46084> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r1, [pc, #152] @ 5b6e8 <__cxa_atexit@plt+0x4f920> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r9, ip} │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str ip, [r5, #56] @ 0x38 │ │ │ │ - sub r1, r2, #23 │ │ │ │ - add lr, r5, #40 @ 0x28 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 5b6cc <__cxa_atexit@plt+0x4f904> │ │ │ │ - ldr r7, [pc, #108] @ 5b6f4 <__cxa_atexit@plt+0x4f92c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 51e44 <__cxa_atexit@plt+0x4607c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #104] @ 5b6f8 <__cxa_atexit@plt+0x4f930> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #24] @ 5b6ec <__cxa_atexit@plt+0x4f924> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r6, r5, #228, 26 @ 0x3900 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - andeq fp, r0, #132, 20 @ 0x84000 │ │ │ │ - andeq pc, r5, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5b770 <__cxa_atexit@plt+0x4f9a8> │ │ │ │ - ldr r8, [pc, #72] @ 5b788 <__cxa_atexit@plt+0x4f9c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #68] @ 5b78c <__cxa_atexit@plt+0x4f9c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, lr │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 5b790 <__cxa_atexit@plt+0x4f9c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq fp, r0, #236, 18 @ 0x3b0000 │ │ │ │ - andeq fp, r4, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5b7f4 <__cxa_atexit@plt+0x4fa2c> │ │ │ │ - ldr lr, [pc, #80] @ 5b80c <__cxa_atexit@plt+0x4fa44> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 5b810 <__cxa_atexit@plt+0x4fa48> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 5b814 <__cxa_atexit@plt+0x4fa4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq fp, r0, #104, 18 @ 0x1a0000 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffe3614 │ │ │ │ + andeq r6, r1, #152, 14 @ 0x2600000 │ │ │ │ + andeq r7, r1, #124, 24 @ 0x7c00 │ │ │ │ + andeq r7, r1, #112, 24 @ 0x7000 │ │ │ │ + andeq r8, r1, #204 @ 0xcc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 51ea4 <__cxa_atexit@plt+0x460dc> │ │ │ │ + ldr r2, [pc, #60] @ 51eac <__cxa_atexit@plt+0x460e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 51eb0 <__cxa_atexit@plt+0x460e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 51eb4 <__cxa_atexit@plt+0x460ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 51eb8 <__cxa_atexit@plt+0x460f0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r6, r1, #228, 10 @ 0x39000000 │ │ │ │ + andseq r0, r6, #100, 10 @ 0x19000000 │ │ │ │ + andseq r0, r6, #28, 14 @ 0x700000 │ │ │ │ + andeq r6, r1, #248, 4 @ 0x8000000f │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 5b844 <__cxa_atexit@plt+0x4fa7c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 51f08 <__cxa_atexit@plt+0x46140> │ │ │ │ + ldr r3, [pc, #72] @ 51f24 <__cxa_atexit@plt+0x4615c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5b83c <__cxa_atexit@plt+0x4fa74> │ │ │ │ - b 5b854 <__cxa_atexit@plt+0x4fa8c> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 51f1c <__cxa_atexit@plt+0x46154> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 51f08 <__cxa_atexit@plt+0x46140> │ │ │ │ + ldr r9, [pc, #48] @ 51f2c <__cxa_atexit@plt+0x46164> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #24] @ 51f28 <__cxa_atexit@plt+0x46160> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq fp, r0, #56, 18 @ 0xe0000 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r0, r6, #4, 10 @ 0x1000000 │ │ │ │ + andeq r6, r1, #192, 4 │ │ │ │ + andeq r6, r1, #132, 4 @ 0x40000008 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 5b8e0 <__cxa_atexit@plt+0x4fb18> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #52]! @ 0x34 │ │ │ │ - ldr r3, [r2, #-48] @ 0xffffffd0 │ │ │ │ - ldr r1, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r3, r2, #20 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 51f5c <__cxa_atexit@plt+0x46194> │ │ │ │ + ldr r9, [pc, #36] @ 51f74 <__cxa_atexit@plt+0x461ac> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 51f70 <__cxa_atexit@plt+0x461a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r6, #176, 8 @ 0xb0000000 │ │ │ │ + andeq r6, r1, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r6, r1, #240, 8 @ 0xf0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5b940 <__cxa_atexit@plt+0x4fb78> │ │ │ │ - ldr r2, [pc, #204] @ 5b960 <__cxa_atexit@plt+0x4fb98> │ │ │ │ + bhi 51fcc <__cxa_atexit@plt+0x46204> │ │ │ │ + ldr r2, [pc, #60] @ 51fd4 <__cxa_atexit@plt+0x4620c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #200] @ 5b964 <__cxa_atexit@plt+0x4fb9c> │ │ │ │ + ldr r9, [pc, #56] @ 51fd8 <__cxa_atexit@plt+0x46210> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 51fdc <__cxa_atexit@plt+0x46214> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - stmib r7, {r0, r8} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5b930 <__cxa_atexit@plt+0x4fb68> │ │ │ │ - ldr r7, [pc, #164] @ 5b968 <__cxa_atexit@plt+0x4fba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r9, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 51fe0 <__cxa_atexit@plt+0x46218> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r7, [pc, #112] @ 5b958 <__cxa_atexit@plt+0x4fb90> │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r6, r1, #208, 8 @ 0xd0000000 │ │ │ │ + andseq r0, r6, #60, 8 @ 0x3c000000 │ │ │ │ + andseq r0, r6, #244, 10 @ 0x3d000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5200c <__cxa_atexit@plt+0x46244> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 52020 <__cxa_atexit@plt+0x46258> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r7, r1, #144, 10 @ 0x24000000 │ │ │ │ + andeq r7, r1, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 520cc <__cxa_atexit@plt+0x46304> │ │ │ │ + ldr r2, [pc, #160] @ 520e8 <__cxa_atexit@plt+0x46320> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 5b924 <__cxa_atexit@plt+0x4fb5c> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #64] @ 5b95c <__cxa_atexit@plt+0x4fb94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 5a4d0 <__cxa_atexit@plt+0x4e708> │ │ │ │ + beq 520ac <__cxa_atexit@plt+0x462e4> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 520b8 <__cxa_atexit@plt+0x462f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 520d4 <__cxa_atexit@plt+0x4630c> │ │ │ │ + ldr r3, [pc, #112] @ 520f4 <__cxa_atexit@plt+0x4632c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #108] @ 520f8 <__cxa_atexit@plt+0x46330> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r8, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #44] @ 520ec <__cxa_atexit@plt+0x46324> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #40] @ 520f0 <__cxa_atexit@plt+0x46328> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 5b96c <__cxa_atexit@plt+0x4fba4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq r6, r5, #20, 22 @ 0x5000 │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - andseq r6, r5, #148, 22 @ 0x25000 │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - andseq r6, r5, #232, 20 @ 0xe8000 │ │ │ │ - andeq sl, r0, #204, 30 @ 0x330 │ │ │ │ - andeq pc, r1, sp, asr #29 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r6, r1, #156, 2 @ 0x27 │ │ │ │ + andeq r6, r1, #148, 2 @ 0x25 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andseq r0, r6, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r7, r1, #16, 28 @ 0x100 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 5b9a4 <__cxa_atexit@plt+0x4fbdc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 5a4d0 <__cxa_atexit@plt+0x4e708> │ │ │ │ - andseq r6, r5, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 5215c <__cxa_atexit@plt+0x46394> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5b9f8 <__cxa_atexit@plt+0x4fc30> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 52174 <__cxa_atexit@plt+0x463ac> │ │ │ │ + ldr r2, [pc, #88] @ 5218c <__cxa_atexit@plt+0x463c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 52190 <__cxa_atexit@plt+0x463c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r8, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #32] @ 52184 <__cxa_atexit@plt+0x463bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 52188 <__cxa_atexit@plt+0x463c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r6, r1, #248 @ 0xf8 │ │ │ │ + andeq r6, r1, #236 @ 0xec │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq r0, r6, #8, 10 @ 0x2000000 │ │ │ │ + andeq r7, r1, #204, 24 @ 0xcc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r2, r5, #4 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52214 <__cxa_atexit@plt+0x4644c> │ │ │ │ + ldr r1, [pc, #120] @ 52230 <__cxa_atexit@plt+0x46468> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 521f4 <__cxa_atexit@plt+0x4642c> │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 521fc <__cxa_atexit@plt+0x46434> │ │ │ │ + ldr r2, [pc, #96] @ 52234 <__cxa_atexit@plt+0x4646c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 5ba0c <__cxa_atexit@plt+0x4fc44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r9, [pc, #84] @ 52238 <__cxa_atexit@plt+0x46470> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [pc, #60] @ 52240 <__cxa_atexit@plt+0x46478> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andseq r6, r5, #24, 22 @ 0x6000 │ │ │ │ - andeq fp, r0, #124, 14 @ 0x1f00000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ba8c <__cxa_atexit@plt+0x4fcc4> │ │ │ │ - ldr r3, [pc, #96] @ 5ba94 <__cxa_atexit@plt+0x4fccc> │ │ │ │ + ldr r3, [pc, #32] @ 5223c <__cxa_atexit@plt+0x46474> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5ba7c <__cxa_atexit@plt+0x4fcb4> │ │ │ │ - ldr r7, [pc, #52] @ 5ba98 <__cxa_atexit@plt+0x4fcd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq fp, r0, #244, 12 @ 0xf400000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 5bacc <__cxa_atexit@plt+0x4fd04> │ │ │ │ + @ instruction: 0xffffc000 │ │ │ │ + @ instruction: 0xffffc040 │ │ │ │ + andeq r6, r1, #236 @ 0xec │ │ │ │ + andeq r7, r1, #76, 24 @ 0x4c00 │ │ │ │ + andseq r0, r6, #20, 4 @ 0x40000001 │ │ │ │ + andeq r6, r1, #56, 4 @ 0x80000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52298 <__cxa_atexit@plt+0x464d0> │ │ │ │ + ldr r2, [pc, #60] @ 522a0 <__cxa_atexit@plt+0x464d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq fp, r0, #192, 12 @ 0xc000000 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5bbb8 <__cxa_atexit@plt+0x4fdf0> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #200] @ 5bbc4 <__cxa_atexit@plt+0x4fdfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r3, r1 │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 5bb6c <__cxa_atexit@plt+0x4fda4> │ │ │ │ - ldr r0, [pc, #144] @ 5bbcc <__cxa_atexit@plt+0x4fe04> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #140] @ 5bbd0 <__cxa_atexit@plt+0x4fe08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r6, [pc, #84] @ 5bbc8 <__cxa_atexit@plt+0x4fe00> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, sl, ip} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq 5bbac <__cxa_atexit@plt+0x4fde4> │ │ │ │ - mov r6, r3 │ │ │ │ - b 5bd34 <__cxa_atexit@plt+0x4ff6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r9, [pc, #56] @ 522a4 <__cxa_atexit@plt+0x464dc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 522a8 <__cxa_atexit@plt+0x464e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 522ac <__cxa_atexit@plt+0x464e4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq fp, r0, #172, 10 @ 0x2b000000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 5bc00 <__cxa_atexit@plt+0x4fe38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5bbf8 <__cxa_atexit@plt+0x4fe30> │ │ │ │ - b 5bc10 <__cxa_atexit@plt+0x4fe48> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r6, r1, #24, 4 @ 0x80000001 │ │ │ │ + andseq r0, r6, #112, 2 │ │ │ │ + andseq r0, r6, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 522d8 <__cxa_atexit@plt+0x46510> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq fp, r0, #124, 10 @ 0x1f000000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 5bc8c <__cxa_atexit@plt+0x4fec4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldr r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r3, #-16] │ │ │ │ - ldmdb r3, {r0, r9} │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5bce0 <__cxa_atexit@plt+0x4ff18> │ │ │ │ - ldr r3, [pc, #160] @ 5bcf0 <__cxa_atexit@plt+0x4ff28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - stmib r7, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5bcd0 <__cxa_atexit@plt+0x4ff08> │ │ │ │ - ldr r7, [pc, #132] @ 5bcf4 <__cxa_atexit@plt+0x4ff2c> │ │ │ │ + ldr r7, [pc, #12] @ 522ec <__cxa_atexit@plt+0x46524> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #88] @ 5bcec <__cxa_atexit@plt+0x4ff24> │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r7, r1, #196, 4 @ 0x4000000c │ │ │ │ + andeq r7, r1, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52398 <__cxa_atexit@plt+0x465d0> │ │ │ │ + ldr r2, [pc, #160] @ 523b4 <__cxa_atexit@plt+0x465ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 52378 <__cxa_atexit@plt+0x465b0> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 52384 <__cxa_atexit@plt+0x465bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 523a0 <__cxa_atexit@plt+0x465d8> │ │ │ │ + ldr r3, [pc, #112] @ 523c0 <__cxa_atexit@plt+0x465f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ + ldr r1, [pc, #108] @ 523c4 <__cxa_atexit@plt+0x465fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5bcc8 <__cxa_atexit@plt+0x4ff00> │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 5a4d0 <__cxa_atexit@plt+0x4e708> │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r8, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #44] @ 523b8 <__cxa_atexit@plt+0x465f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #40] @ 523bc <__cxa_atexit@plt+0x465f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff5f0 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - andeq sl, r0, #68, 24 @ 0x4400 │ │ │ │ - andeq r1, r0, r8, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 5a4d0 <__cxa_atexit@plt+0x4e708> │ │ │ │ - andeq fp, r0, #104, 8 @ 0x68000000 │ │ │ │ - andeq r1, r0, lr, lsr #15 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r5, r1, #208, 28 @ 0xd00 │ │ │ │ + andeq r5, r1, #200, 28 @ 0xc80 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andseq r0, r6, #236, 4 @ 0xc000000e │ │ │ │ + andeq r7, r1, #136, 14 @ 0x2200000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5be18 <__cxa_atexit@plt+0x50050> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #92 @ 0x5c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 5be64 <__cxa_atexit@plt+0x5009c> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr lr, [pc, #284] @ 5be80 <__cxa_atexit@plt+0x500b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #280] @ 5be84 <__cxa_atexit@plt+0x500bc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - str r3, [sp] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - sub r2, r8, #63 @ 0x3f │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr fp, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #168] @ 5be88 <__cxa_atexit@plt+0x500c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r6, r9, sl, fp} │ │ │ │ - sub r7, r8, #2 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx ip │ │ │ │ - ldr r2, [pc, #88] @ 5be78 <__cxa_atexit@plt+0x500b0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 52428 <__cxa_atexit@plt+0x46660> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 52440 <__cxa_atexit@plt+0x46678> │ │ │ │ + ldr r2, [pc, #88] @ 52458 <__cxa_atexit@plt+0x46690> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5be58 <__cxa_atexit@plt+0x50090> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 5be7c <__cxa_atexit@plt+0x500b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 5a4d0 <__cxa_atexit@plt+0x4e708> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [pc, #84] @ 5245c <__cxa_atexit@plt+0x46694> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r8, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #32] @ 52450 <__cxa_atexit@plt+0x46688> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 52454 <__cxa_atexit@plt+0x4668c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r7, #92 @ 0x5c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r6, r5, #100, 12 @ 0x6400000 │ │ │ │ - @ instruction: 0xfffff658 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - andseq r6, r5, #60, 14 @ 0xf00000 │ │ │ │ - andeq sl, r0, #176, 20 @ 0xb0000 │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r5, r1, #44, 28 @ 0x2c0 │ │ │ │ + andeq r5, r1, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq r0, r6, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r7, r1, #232, 12 @ 0xe800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 5bec0 <__cxa_atexit@plt+0x500f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 5a4d0 <__cxa_atexit@plt+0x4e708> │ │ │ │ - andseq r6, r5, #252, 10 @ 0x3f000000 │ │ │ │ - andeq sl, r0, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5bf34 <__cxa_atexit@plt+0x5016c> │ │ │ │ - ldr r2, [pc, #84] @ 5bf40 <__cxa_atexit@plt+0x50178> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5bf2c <__cxa_atexit@plt+0x50164> │ │ │ │ - ldr r2, [pc, #44] @ 5bf44 <__cxa_atexit@plt+0x5017c> │ │ │ │ + add r2, r5, #4 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 524e0 <__cxa_atexit@plt+0x46718> │ │ │ │ + ldr r1, [pc, #120] @ 524fc <__cxa_atexit@plt+0x46734> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 524c0 <__cxa_atexit@plt+0x466f8> │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 524c8 <__cxa_atexit@plt+0x46700> │ │ │ │ + ldr r2, [pc, #96] @ 52500 <__cxa_atexit@plt+0x46738> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5bf2c <__cxa_atexit@plt+0x50164> │ │ │ │ - b 5bf88 <__cxa_atexit@plt+0x501c0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #84] @ 52504 <__cxa_atexit@plt+0x4673c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 5250c <__cxa_atexit@plt+0x46744> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 52508 <__cxa_atexit@plt+0x46740> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff721c │ │ │ │ + @ instruction: 0xffff725c │ │ │ │ + andeq r5, r1, #248, 26 @ 0x3e00 │ │ │ │ + andeq r7, r1, #104, 12 @ 0x6800000 │ │ │ │ + andeq r7, r1, #48, 12 @ 0x3000000 │ │ │ │ + andeq r5, r1, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52564 <__cxa_atexit@plt+0x4679c> │ │ │ │ + ldr r2, [pc, #60] @ 5256c <__cxa_atexit@plt+0x467a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 52570 <__cxa_atexit@plt+0x467a8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 52574 <__cxa_atexit@plt+0x467ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 52578 <__cxa_atexit@plt+0x467b0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq sl, r0, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5bf78 <__cxa_atexit@plt+0x501b0> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r5, r1, #96, 30 @ 0x180 │ │ │ │ + andseq pc, r5, #164, 28 @ 0xa40 │ │ │ │ + andseq r0, r6, #92 @ 0x5c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 525d0 <__cxa_atexit@plt+0x46808> │ │ │ │ + ldr r3, [pc, #84] @ 525ec <__cxa_atexit@plt+0x46824> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5bf70 <__cxa_atexit@plt+0x501a8> │ │ │ │ - b 5bf88 <__cxa_atexit@plt+0x501c0> │ │ │ │ + beq 525e4 <__cxa_atexit@plt+0x4681c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 525d0 <__cxa_atexit@plt+0x46808> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq sl, r0, #60, 18 @ 0xf0000 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + ldr r7, [pc, #24] @ 525f0 <__cxa_atexit@plt+0x46828> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq pc, r5, #96, 28 @ 0x600 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 52624 <__cxa_atexit@plt+0x4685c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 52638 <__cxa_atexit@plt+0x46870> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r5, #12, 28 @ 0xc0 │ │ │ │ + andeq r7, r1, #192, 16 @ 0xc00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52690 <__cxa_atexit@plt+0x468c8> │ │ │ │ + ldr r2, [pc, #60] @ 52698 <__cxa_atexit@plt+0x468d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 5269c <__cxa_atexit@plt+0x468d4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 526a0 <__cxa_atexit@plt+0x468d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 526a4 <__cxa_atexit@plt+0x468dc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r5, r1, #152, 28 @ 0x980 │ │ │ │ + andseq pc, r5, #120, 26 @ 0x1e00 │ │ │ │ + andseq pc, r5, #48, 30 @ 0xc0 │ │ │ │ + andeq r7, r1, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5c01c <__cxa_atexit@plt+0x50254> │ │ │ │ - ldr lr, [pc, #152] @ 5c03c <__cxa_atexit@plt+0x50274> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - str r0, [r2] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r1, r7, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 526e8 <__cxa_atexit@plt+0x46920> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 5c028 <__cxa_atexit@plt+0x50260> │ │ │ │ - ldr r3, [pc, #96] @ 5c040 <__cxa_atexit@plt+0x50278> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5c00c <__cxa_atexit@plt+0x50244> │ │ │ │ - ldr r7, [pc, #72] @ 5c044 <__cxa_atexit@plt+0x5027c> │ │ │ │ + bhi 5270c <__cxa_atexit@plt+0x46944> │ │ │ │ + ldr r7, [pc, #76] @ 52720 <__cxa_atexit@plt+0x46958> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 52700 <__cxa_atexit@plt+0x46938> │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #24] @ 5c048 <__cxa_atexit@plt+0x50280> │ │ │ │ + b 355a8 <__cxa_atexit@plt+0x297e0> │ │ │ │ + ldr r7, [pc, #56] @ 52728 <__cxa_atexit@plt+0x46960> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 5272c <__cxa_atexit@plt+0x46964> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andseq r6, r5, #204, 8 @ 0xcc000000 │ │ │ │ - @ instruction: 0xfffc5368 │ │ │ │ - @ instruction: 0xfffc537c │ │ │ │ - andeq sl, r0, #144, 16 @ 0x900000 │ │ │ │ - @ instruction: 0xffffde20 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq fp, r0, #72, 2 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5c0dc <__cxa_atexit@plt+0x50314> │ │ │ │ - ldmib r7, {r1, lr} │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 5c0ac <__cxa_atexit@plt+0x502e4> │ │ │ │ - ldr r3, [pc, #104] @ 5c0f4 <__cxa_atexit@plt+0x5032c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - b 5c0d0 <__cxa_atexit@plt+0x50308> │ │ │ │ - ldr r3, [pc, #60] @ 5c0f0 <__cxa_atexit@plt+0x50328> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r8, fp │ │ │ │ - b 5c0f8 <__cxa_atexit@plt+0x50330> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 52724 <__cxa_atexit@plt+0x4695c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - andseq r6, r5, #96, 6 @ 0x80000001 │ │ │ │ - andseq r6, r5, #144, 6 @ 0x40000002 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr lr, [ip, #24]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 5c1e0 <__cxa_atexit@plt+0x50418> │ │ │ │ - ldr r8, [pc, #240] @ 5c210 <__cxa_atexit@plt+0x50448> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #236] @ 5c214 <__cxa_atexit@plt+0x5044c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #232] @ 5c218 <__cxa_atexit@plt+0x50450> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldrb r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - str sl, [r3, #20]! │ │ │ │ - cmp r1, #43 @ 0x2b │ │ │ │ - cmpne r1, #45 @ 0x2d │ │ │ │ - bne 5c170 <__cxa_atexit@plt+0x503a8> │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 5c254 <__cxa_atexit@plt+0x5048c> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #8]! │ │ │ │ - ldr r8, [r7, #-4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c1fc <__cxa_atexit@plt+0x50434> │ │ │ │ - ldr r2, [pc, #132] @ 5c21c <__cxa_atexit@plt+0x50454> │ │ │ │ - add r2, pc, r2 │ │ │ │ + @ instruction: 0xfffe2ed0 │ │ │ │ + andeq r5, r1, #188, 28 @ 0xbc0 │ │ │ │ + andeq r7, r1, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r7, r1, #172, 10 @ 0x2b000000 │ │ │ │ + andeq r5, r1, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5c1d0 <__cxa_atexit@plt+0x50408> │ │ │ │ - ldr r3, [pc, #108] @ 5c220 <__cxa_atexit@plt+0x50458> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 52774 <__cxa_atexit@plt+0x469ac> │ │ │ │ + ldr r3, [pc, #44] @ 52780 <__cxa_atexit@plt+0x469b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r9, [pc, #40] @ 52784 <__cxa_atexit@plt+0x469bc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 52788 <__cxa_atexit@plt+0x469c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #64] @ 5c228 <__cxa_atexit@plt+0x50460> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #32] @ 5c224 <__cxa_atexit@plt+0x5045c> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r5, r1, #180, 26 @ 0x2d00 │ │ │ │ + andseq pc, r5, #72, 28 @ 0x480 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 527b4 <__cxa_atexit@plt+0x469ec> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 527c8 <__cxa_atexit@plt+0x46a00> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe3ac │ │ │ │ - @ instruction: 0xffffe6c4 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0xfffc51b0 │ │ │ │ - @ instruction: 0xfffc51c4 │ │ │ │ - andeq sl, r0, #188, 12 @ 0xbc00000 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq sl, r0, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r0, r8, lsl #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 5c0f8 <__cxa_atexit@plt+0x50330> │ │ │ │ - andeq sl, r0, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r0, r7, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5c360 <__cxa_atexit@plt+0x50598> │ │ │ │ - str fp, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #24]! │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [r1, #-4]! │ │ │ │ - add fp, r0, #8 │ │ │ │ - add ip, r0, #4 │ │ │ │ - add r0, r3, #1 │ │ │ │ - ldr r9, [r2, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r2, #-16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr lr, [r9, #15] │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 5c2dc <__cxa_atexit@plt+0x50514> │ │ │ │ - ldr r2, [pc, #272] @ 5c3b8 <__cxa_atexit@plt+0x505f0> │ │ │ │ + andeq r6, r1, #232, 26 @ 0x3a00 │ │ │ │ + andeq r7, r1, #120, 16 @ 0x780000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 528ac <__cxa_atexit@plt+0x46ae4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 528b4 <__cxa_atexit@plt+0x46aec> │ │ │ │ + ldr r2, [pc, #256] @ 528fc <__cxa_atexit@plt+0x46b34> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [fp] │ │ │ │ - str r8, [r6] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str ip, [r5, #28] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r5, [pc, #240] @ 5c3bc <__cxa_atexit@plt+0x505f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r0, [fp] │ │ │ │ - ldr r7, [pc, #188] @ 5c3a4 <__cxa_atexit@plt+0x505dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [ip] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r1, r5, #8 │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r1 │ │ │ │ - bhi 5c378 <__cxa_atexit@plt+0x505b0> │ │ │ │ - ldr r3, [pc, #152] @ 5c3a8 <__cxa_atexit@plt+0x505e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5c34c <__cxa_atexit@plt+0x50584> │ │ │ │ - ldr r3, [pc, #128] @ 5c3ac <__cxa_atexit@plt+0x505e4> │ │ │ │ + ldr r0, [pc, #252] @ 52900 <__cxa_atexit@plt+0x46b38> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #244] @ 52904 <__cxa_atexit@plt+0x46b3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r8, r6 │ │ │ │ + str r0, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r2, r8, #56 @ 0x38 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 528c8 <__cxa_atexit@plt+0x46b00> │ │ │ │ + ldr r0, [pc, #204] @ 52908 <__cxa_atexit@plt+0x46b40> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #200] @ 5290c <__cxa_atexit@plt+0x46b44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #196] @ 52910 <__cxa_atexit@plt+0x46b48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r6, [r6, #-4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, fp │ │ │ │ + ldr sl, [pc, #192] @ 52914 <__cxa_atexit@plt+0x46b4c> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r9, r6 │ │ │ │ + str r0, [r9, #16]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r9, [r9, #44] @ 0x2c │ │ │ │ + str r9, [r9, #32] │ │ │ │ + str r9, [r9, #20] │ │ │ │ mov r7, r9 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov fp, r0 │ │ │ │ + str r2, [r7, #36]! @ 0x24 │ │ │ │ + mov r8, r9 │ │ │ │ + str r3, [r8, #24]! │ │ │ │ + add r2, r9, #60 @ 0x3c │ │ │ │ + str sl, [r9, #12]! │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 528e8 <__cxa_atexit@plt+0x46b20> │ │ │ │ + ldr r3, [pc, #136] @ 5291c <__cxa_atexit@plt+0x46b54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r6, #64 @ 0x40 │ │ │ │ + stm lr, {r3, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 528bc <__cxa_atexit@plt+0x46af4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 52918 <__cxa_atexit@plt+0x46b50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #48 @ 0x30 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ bx r1 │ │ │ │ - ldr r3, [pc, #76] @ 5c3b4 <__cxa_atexit@plt+0x505ec> │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andseq pc, r5, #216, 22 @ 0x36000 │ │ │ │ + andeq r0, r0, r8, ror #5 │ │ │ │ + andeq r0, r0, r4, lsl r6 │ │ │ │ + andeq r0, r0, r8, lsl r5 │ │ │ │ + andeq r0, r0, ip, lsl r4 │ │ │ │ + andeq r7, r1, #200, 14 @ 0x3200000 │ │ │ │ + andseq pc, r5, #52, 28 @ 0x340 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 52954 <__cxa_atexit@plt+0x46b8c> │ │ │ │ + ldr r2, [pc, #28] @ 52960 <__cxa_atexit@plt+0x46b98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq pc, r5, #132, 26 @ 0x2100 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #192 @ 0xc0 │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 52ac4 <__cxa_atexit@plt+0x46cfc> │ │ │ │ + ldr r3, [pc, #344] @ 52ae0 <__cxa_atexit@plt+0x46d18> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr lr, [pc, #48] @ 5c3b0 <__cxa_atexit@plt+0x505e8> │ │ │ │ + ldr r2, [pc, #340] @ 52ae4 <__cxa_atexit@plt+0x46d1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #336] @ 52ae8 <__cxa_atexit@plt+0x46d20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #332] @ 52aec <__cxa_atexit@plt+0x46d24> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #328] @ 52af0 <__cxa_atexit@plt+0x46d28> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - andseq r6, r5, #136, 2 @ 0x22 │ │ │ │ - @ instruction: 0xfffc5038 │ │ │ │ - @ instruction: 0xfffc504c │ │ │ │ - andeq sl, r0, #64, 10 @ 0x10000000 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - andseq r6, r5, #116, 2 │ │ │ │ - andeq sl, r0, #220, 26 @ 0x3700 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r9, [pc, #324] @ 52af4 <__cxa_atexit@plt+0x46d2c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + sub r3, sl, #103 @ 0x67 │ │ │ │ + str r3, [r6, #168] @ 0xa8 │ │ │ │ + sub r3, sl, #83 @ 0x53 │ │ │ │ + str r3, [r6, #164] @ 0xa4 │ │ │ │ + ldr r3, [pc, #300] @ 52af8 <__cxa_atexit@plt+0x46d30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #148] @ 0x94 │ │ │ │ + ldr ip, [pc, #292] @ 52afc <__cxa_atexit@plt+0x46d34> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r2, [r6, #104] @ 0x68 │ │ │ │ + ldr r7, [pc, #284] @ 52b00 <__cxa_atexit@plt+0x46d38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r6, #84] @ 0x54 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + ldr r8, [pc, #264] @ 52b04 <__cxa_atexit@plt+0x46d3c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #24]! │ │ │ │ + ldr lr, [pc, #252] @ 52b08 <__cxa_atexit@plt+0x46d40> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r0, #36]! @ 0x24 │ │ │ │ + ldr r9, [pc, #240] @ 52b0c <__cxa_atexit@plt+0x46d44> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + str ip, [r3, #48]! @ 0x30 │ │ │ │ + ldr ip, [pc, #228] @ 52b10 <__cxa_atexit@plt+0x46d48> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r6, #176] @ 0xb0 │ │ │ │ + str r0, [r6, #180] @ 0xb4 │ │ │ │ + str r2, [r6, #184] @ 0xb8 │ │ │ │ + str r1, [r6, #188] @ 0xbc │ │ │ │ + mov r0, r6 │ │ │ │ + str r7, [r0, #60]! @ 0x3c │ │ │ │ + ldr r1, [pc, #200] @ 52b14 <__cxa_atexit@plt+0x46d4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r6, #172] @ 0xac │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #112]! @ 0x70 │ │ │ │ + str r0, [r6, #160] @ 0xa0 │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #124]! @ 0x7c │ │ │ │ + str r0, [r6, #156] @ 0x9c │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #136]! @ 0x88 │ │ │ │ + str r7, [r6, #152] @ 0x98 │ │ │ │ + mov r7, r6 │ │ │ │ + str ip, [r7, #92]! @ 0x5c │ │ │ │ + str r7, [r6, #108] @ 0x6c │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #72]! @ 0x48 │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r6, #144] @ 0x90 │ │ │ │ + str r6, [r6, #132] @ 0x84 │ │ │ │ + str r6, [r6, #120] @ 0x78 │ │ │ │ + str r6, [r6, #100] @ 0x64 │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #32] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, sl, #39 @ 0x27 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ 52b18 <__cxa_atexit@plt+0x46d50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #192 @ 0xc0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffed48 │ │ │ │ + @ instruction: 0xfffff96c │ │ │ │ + @ instruction: 0xfffff698 │ │ │ │ + @ instruction: 0xffffef18 │ │ │ │ + @ instruction: 0xfffff144 │ │ │ │ + @ instruction: 0xfffff2c0 │ │ │ │ + andseq pc, r5, #16, 26 @ 0x400 │ │ │ │ + @ instruction: 0xfffff38c │ │ │ │ + @ instruction: 0xfffff474 │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + @ instruction: 0xfffff820 │ │ │ │ + @ instruction: 0xfffff534 │ │ │ │ + andeq r7, r1, #128, 10 @ 0x20000000 │ │ │ │ + andeq r5, r1, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5c460 <__cxa_atexit@plt+0x50698> │ │ │ │ - ldr r2, [pc, #132] @ 5c46c <__cxa_atexit@plt+0x506a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5c44c <__cxa_atexit@plt+0x50684> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #96] @ 5c470 <__cxa_atexit@plt+0x506a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - strb r1, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5c44c <__cxa_atexit@plt+0x50684> │ │ │ │ - ldr r1, [pc, #68] @ 5c474 <__cxa_atexit@plt+0x506ac> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 52bac <__cxa_atexit@plt+0x46de4> │ │ │ │ + ldr r1, [pc, #120] @ 52bb8 <__cxa_atexit@plt+0x46df0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 5c454 <__cxa_atexit@plt+0x5068c> │ │ │ │ - mov r7, r2 │ │ │ │ - b 5c530 <__cxa_atexit@plt+0x50768> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 52bbc <__cxa_atexit@plt+0x46df4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 52b8c <__cxa_atexit@plt+0x46dc4> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 52b98 <__cxa_atexit@plt+0x46dd0> │ │ │ │ + ldr r3, [pc, #80] @ 52bc0 <__cxa_atexit@plt+0x46df8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 52bc4 <__cxa_atexit@plt+0x46dfc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #40] @ 52bc8 <__cxa_atexit@plt+0x46e00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq sl, r0, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq pc, r5, #148, 16 @ 0x940000 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r5, r1, #208, 16 @ 0xd00000 │ │ │ │ + andseq pc, r5, #96, 16 @ 0x600000 │ │ │ │ + andeq r5, r1, #116, 16 @ 0x740000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #80] @ 5c4e0 <__cxa_atexit@plt+0x50718> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 52c08 <__cxa_atexit@plt+0x46e40> │ │ │ │ + ldr r3, [pc, #52] @ 52c20 <__cxa_atexit@plt+0x46e58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5c4cc <__cxa_atexit@plt+0x50704> │ │ │ │ - ldr r2, [pc, #52] @ 5c4e4 <__cxa_atexit@plt+0x5071c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #40] @ 52c24 <__cxa_atexit@plt+0x46e5c> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5c4d4 <__cxa_atexit@plt+0x5070c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 5c530 <__cxa_atexit@plt+0x50768> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 52c1c <__cxa_atexit@plt+0x46e54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r5, #240, 14 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r5, r1, #76, 16 @ 0x4c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 52c50 <__cxa_atexit@plt+0x46e88> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #12] @ 52c64 <__cxa_atexit@plt+0x46e9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq sl, r0, #184, 24 @ 0xb800 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 5c520 <__cxa_atexit@plt+0x50758> │ │ │ │ + andseq pc, r5, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r7, r1, #156, 6 @ 0x70000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52cbc <__cxa_atexit@plt+0x46ef4> │ │ │ │ + ldr r2, [pc, #60] @ 52cc4 <__cxa_atexit@plt+0x46efc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5c518 <__cxa_atexit@plt+0x50750> │ │ │ │ - b 5c530 <__cxa_atexit@plt+0x50768> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #56] @ 52cc8 <__cxa_atexit@plt+0x46f00> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 52ccc <__cxa_atexit@plt+0x46f04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 52cd0 <__cxa_atexit@plt+0x46f08> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq sl, r0, #124, 24 @ 0x7c00 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r5, r1, #124, 14 @ 0x1f00000 │ │ │ │ + andseq pc, r5, #76, 14 @ 0x1300000 │ │ │ │ + andseq pc, r5, #4, 18 @ 0x10000 │ │ │ │ + andeq r7, r1, #32, 6 @ 0x80000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 5c5c0 <__cxa_atexit@plt+0x507f8> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 5c590 <__cxa_atexit@plt+0x507c8> │ │ │ │ - ldr r1, [pc, #104] @ 5c5d8 <__cxa_atexit@plt+0x50810> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 52d14 <__cxa_atexit@plt+0x46f4c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 52d38 <__cxa_atexit@plt+0x46f70> │ │ │ │ + ldr r7, [pc, #76] @ 52d4c <__cxa_atexit@plt+0x46f84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 52d2c <__cxa_atexit@plt+0x46f64> │ │ │ │ + mov r7, r8 │ │ │ │ + b 533a8 <__cxa_atexit@plt+0x475e0> │ │ │ │ + ldr r7, [pc, #56] @ 52d54 <__cxa_atexit@plt+0x46f8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 52d58 <__cxa_atexit@plt+0x46f90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 52d50 <__cxa_atexit@plt+0x46f88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #13 │ │ │ │ + andeq r7, r1, #136, 6 @ 0x20000002 │ │ │ │ + andeq r7, r1, #156, 6 @ 0x70000002 │ │ │ │ + andeq r7, r1, #144, 6 @ 0x40000002 │ │ │ │ + andeq r7, r1, #232, 4 @ 0x8000000e │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52db0 <__cxa_atexit@plt+0x46fe8> │ │ │ │ + ldr r2, [pc, #60] @ 52db8 <__cxa_atexit@plt+0x46ff0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 52dbc <__cxa_atexit@plt+0x46ff4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 52dc0 <__cxa_atexit@plt+0x46ff8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - b 5c5b4 <__cxa_atexit@plt+0x507ec> │ │ │ │ - ldr r1, [pc, #60] @ 5c5d4 <__cxa_atexit@plt+0x5080c> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 52dc4 <__cxa_atexit@plt+0x46ffc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r5, r1, #156, 12 @ 0x9c00000 │ │ │ │ + andseq pc, r5, #88, 12 @ 0x5800000 │ │ │ │ + andseq pc, r5, #16, 16 @ 0x100000 │ │ │ │ + andeq r7, r1, #124, 4 @ 0xc0000007 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 52e08 <__cxa_atexit@plt+0x47040> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 52e2c <__cxa_atexit@plt+0x47064> │ │ │ │ + ldr r7, [pc, #76] @ 52e40 <__cxa_atexit@plt+0x47078> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 52e20 <__cxa_atexit@plt+0x47058> │ │ │ │ + mov r7, r8 │ │ │ │ + b 53150 <__cxa_atexit@plt+0x47388> │ │ │ │ + ldr r7, [pc, #56] @ 52e48 <__cxa_atexit@plt+0x47080> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 52e4c <__cxa_atexit@plt+0x47084> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 52e44 <__cxa_atexit@plt+0x4707c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r3 │ │ │ │ + andeq r7, r1, #124, 4 @ 0xc0000007 │ │ │ │ + andeq r7, r1, #144, 4 │ │ │ │ + andeq r7, r1, #132, 4 @ 0x40000008 │ │ │ │ + andeq r7, r1, #244, 2 @ 0x3d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52ea4 <__cxa_atexit@plt+0x470dc> │ │ │ │ + ldr r2, [pc, #60] @ 52eac <__cxa_atexit@plt+0x470e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #56] @ 52eb0 <__cxa_atexit@plt+0x470e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 52eb4 <__cxa_atexit@plt+0x470ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - b 5c0f8 <__cxa_atexit@plt+0x50330> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - stmib r5, {r3, lr} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - bx r1 │ │ │ │ - andseq r5, r5, #124, 28 @ 0x7c0 │ │ │ │ - andseq r5, r5, #172, 28 @ 0xac0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 52eb8 <__cxa_atexit@plt+0x470f0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 5c8fc <__cxa_atexit@plt+0x50b34> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5c644 <__cxa_atexit@plt+0x5087c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 5c658 <__cxa_atexit@plt+0x50890> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + b 1c4abec <__cxa_atexit@plt+0x1c3ee24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r5, r1, #188, 10 @ 0x2f000000 │ │ │ │ + andseq pc, r5, #100, 10 @ 0x19000000 │ │ │ │ + andseq pc, r5, #28, 14 @ 0x700000 │ │ │ │ + andeq r7, r1, #136, 2 @ 0x22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 52efc <__cxa_atexit@plt+0x47134> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 52f20 <__cxa_atexit@plt+0x47158> │ │ │ │ + ldr r7, [pc, #76] @ 52f34 <__cxa_atexit@plt+0x4716c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 52f14 <__cxa_atexit@plt+0x4714c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 53150 <__cxa_atexit@plt+0x47388> │ │ │ │ + ldr r7, [pc, #56] @ 52f3c <__cxa_atexit@plt+0x47174> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 52f40 <__cxa_atexit@plt+0x47178> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 52f38 <__cxa_atexit@plt+0x47170> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror #4 │ │ │ │ + andeq r7, r1, #136, 2 @ 0x22 │ │ │ │ + andeq r7, r1, #156, 2 @ 0x27 │ │ │ │ + andeq r7, r1, #144, 2 @ 0x24 │ │ │ │ + andeq r7, r1, #252 @ 0xfc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 52fb8 <__cxa_atexit@plt+0x471f0> │ │ │ │ + ldr r7, [pc, #96] @ 52fd0 <__cxa_atexit@plt+0x47208> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #92] @ 52fd4 <__cxa_atexit@plt+0x4720c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #88] @ 52fd8 <__cxa_atexit@plt+0x47210> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 52fdc <__cxa_atexit@plt+0x47214> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r9, [r9, #44] @ 0x2c │ │ │ │ + str r9, [r9, #32] │ │ │ │ + str r9, [r9, #20] │ │ │ │ + mov r7, r9 │ │ │ │ + str r3, [r7, #36]! @ 0x24 │ │ │ │ + mov r8, r9 │ │ │ │ + str r2, [r8, #24]! │ │ │ │ + str r1, [r9, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [pc, #32] @ 52fe0 <__cxa_atexit@plt+0x47218> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq r5, r5, #204, 28 @ 0xcc0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + andeq r7, r1, #216 @ 0xd8 │ │ │ │ + andeq r7, r1, #196 @ 0xc4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 5c6fc <__cxa_atexit@plt+0x50934> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 5c704 <__cxa_atexit@plt+0x5093c> │ │ │ │ - ldr r1, [pc, #144] @ 5c71c <__cxa_atexit@plt+0x50954> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 5c6b4 <__cxa_atexit@plt+0x508ec> │ │ │ │ - cmp r7, #4 │ │ │ │ - ble 5c6c4 <__cxa_atexit@plt+0x508fc> │ │ │ │ - ldr r7, [pc, #116] @ 5c720 <__cxa_atexit@plt+0x50958> │ │ │ │ + bhi 5305c <__cxa_atexit@plt+0x47294> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 53050 <__cxa_atexit@plt+0x47288> │ │ │ │ + ldr r7, [pc, #104] @ 53084 <__cxa_atexit@plt+0x472bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 5c724 <__cxa_atexit@plt+0x5095c> │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + sub r3, r8, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53068 <__cxa_atexit@plt+0x472a0> │ │ │ │ + ldr r7, [pc, #88] @ 53090 <__cxa_atexit@plt+0x472c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 5c728 <__cxa_atexit@plt+0x50960> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 5c72c <__cxa_atexit@plt+0x50964> │ │ │ │ + ldr r5, [pc, #84] @ 53094 <__cxa_atexit@plt+0x472cc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r7, [r3] │ │ │ │ + add r7, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 53150 <__cxa_atexit@plt+0x47388> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 53088 <__cxa_atexit@plt+0x472c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 5308c <__cxa_atexit@plt+0x472c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r5, #200, 6 @ 0x20000003 │ │ │ │ + andeq r6, r1, #52, 10 @ 0xd000000 │ │ │ │ + andeq r7, r1, #56 @ 0x38 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r6, r1, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 530d0 <__cxa_atexit@plt+0x47308> │ │ │ │ + ldr r2, [pc, #36] @ 530d8 <__cxa_atexit@plt+0x47310> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 530dc <__cxa_atexit@plt+0x47314> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 5c730 <__cxa_atexit@plt+0x50968> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #5 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 5c70c <__cxa_atexit@plt+0x50944> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r5, r5, #100, 26 @ 0x1900 │ │ │ │ - andseq r5, r5, #152, 28 @ 0x980 │ │ │ │ - andeq sl, r0, #172, 10 @ 0x2b000000 │ │ │ │ - mvneq r8, ip, lsl #4 │ │ │ │ - andseq r5, r5, #116, 28 @ 0x740 │ │ │ │ - andseq r5, r5, #52, 28 @ 0x340 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + andeq r5, r1, #100, 2 │ │ │ │ + andseq pc, r5, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r6, r1, #96, 30 @ 0x180 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 5c7d4 <__cxa_atexit@plt+0x50a0c> │ │ │ │ + bhi 53128 <__cxa_atexit@plt+0x47360> │ │ │ │ + ldr r7, [pc, #52] @ 5313c <__cxa_atexit@plt+0x47374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5311c <__cxa_atexit@plt+0x47354> │ │ │ │ + mov r7, r8 │ │ │ │ + b 53150 <__cxa_atexit@plt+0x47388> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 53140 <__cxa_atexit@plt+0x47378> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r6, r1, #128, 30 @ 0x200 │ │ │ │ + andeq r6, r1, #0, 30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr lr, [pc, #204] @ 53228 <__cxa_atexit@plt+0x47460> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #200] @ 5322c <__cxa_atexit@plt+0x47464> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #196] @ 53230 <__cxa_atexit@plt+0x47468> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 531dc <__cxa_atexit@plt+0x47414> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #6 │ │ │ │ + bne 53200 <__cxa_atexit@plt+0x47438> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r0, r6, r2 │ │ │ │ + add r3, r0, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 5c7dc <__cxa_atexit@plt+0x50a14> │ │ │ │ - ldr r1, [pc, #144] @ 5c7f4 <__cxa_atexit@plt+0x50a2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 5c78c <__cxa_atexit@plt+0x509c4> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 5c79c <__cxa_atexit@plt+0x509d4> │ │ │ │ - ldr r7, [pc, #116] @ 5c7f8 <__cxa_atexit@plt+0x50a30> │ │ │ │ + bcc 53218 <__cxa_atexit@plt+0x47450> │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + mov r3, r0 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r3, [r0, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + add r2, r2, #20 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 5316c <__cxa_atexit@plt+0x473a4> │ │ │ │ + add r6, r6, r2 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r0, [r7, #-2]! │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 53200 <__cxa_atexit@plt+0x47438> │ │ │ │ + ldr r3, [pc, #72] @ 53234 <__cxa_atexit@plt+0x4746c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r7, [pc, #44] @ 53238 <__cxa_atexit@plt+0x47470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 5c7fc <__cxa_atexit@plt+0x50a34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 5c800 <__cxa_atexit@plt+0x50a38> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 5c804 <__cxa_atexit@plt+0x50a3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 5c808 <__cxa_atexit@plt+0x50a40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 5c7e4 <__cxa_atexit@plt+0x50a1c> │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq r5, r5, #140, 24 @ 0x8c00 │ │ │ │ - andseq r5, r5, #192, 26 @ 0x3000 │ │ │ │ - andeq sl, r0, #152, 8 @ 0x98000000 │ │ │ │ - mvneq r8, r6, asr #2 │ │ │ │ - andseq r5, r5, #156, 26 @ 0x2700 │ │ │ │ - andseq r5, r5, #92, 26 @ 0x1700 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffff0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andseq pc, r5, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r6, r1, #96, 28 @ 0x600 │ │ │ │ + andseq pc, r5, #244, 2 @ 0x3d │ │ │ │ + andeq r6, r1, #132, 28 @ 0x840 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 5c8ac <__cxa_atexit@plt+0x50ae4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 5c8b4 <__cxa_atexit@plt+0x50aec> │ │ │ │ - ldr r1, [pc, #144] @ 5c8cc <__cxa_atexit@plt+0x50b04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 5c864 <__cxa_atexit@plt+0x50a9c> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 5c874 <__cxa_atexit@plt+0x50aac> │ │ │ │ - ldr r7, [pc, #116] @ 5c8d0 <__cxa_atexit@plt+0x50b08> │ │ │ │ + bhi 532b4 <__cxa_atexit@plt+0x474ec> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 532a8 <__cxa_atexit@plt+0x474e0> │ │ │ │ + ldr r7, [pc, #104] @ 532dc <__cxa_atexit@plt+0x47514> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 5c8d4 <__cxa_atexit@plt+0x50b0c> │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + sub r3, r8, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 532c0 <__cxa_atexit@plt+0x474f8> │ │ │ │ + ldr r7, [pc, #88] @ 532e8 <__cxa_atexit@plt+0x47520> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 5c8d8 <__cxa_atexit@plt+0x50b10> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 5c8dc <__cxa_atexit@plt+0x50b14> │ │ │ │ + ldr r5, [pc, #84] @ 532ec <__cxa_atexit@plt+0x47524> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r7, [r3] │ │ │ │ + add r7, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 533a8 <__cxa_atexit@plt+0x475e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 532e0 <__cxa_atexit@plt+0x47518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 532e4 <__cxa_atexit@plt+0x4751c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r5, #112, 2 │ │ │ │ + andeq r6, r1, #220, 4 @ 0xc000000d │ │ │ │ + andeq r6, r1, #248, 26 @ 0x3e00 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r6, r1, #12, 6 @ 0x30000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53328 <__cxa_atexit@plt+0x47560> │ │ │ │ + ldr r2, [pc, #36] @ 53330 <__cxa_atexit@plt+0x47568> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 53334 <__cxa_atexit@plt+0x4756c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 5c8e0 <__cxa_atexit@plt+0x50b18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 5c8bc <__cxa_atexit@plt+0x50af4> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r5, r5, #180, 22 @ 0x2d000 │ │ │ │ - andseq r5, r5, #232, 24 @ 0xe800 │ │ │ │ - andeq sl, r0, #232, 6 @ 0xa0000003 │ │ │ │ - mvneq r8, r2, rrx │ │ │ │ - andseq r5, r5, #196, 24 @ 0xc400 │ │ │ │ - andseq r5, r5, #132, 24 @ 0x8400 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq sl, r0, #40, 18 @ 0xa0000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ + andeq r4, r1, #12, 30 @ 0x30 │ │ │ │ + andseq pc, r5, #212 @ 0xd4 │ │ │ │ + andeq r6, r1, #140, 26 @ 0x2300 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5cae8 <__cxa_atexit@plt+0x50d20> │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - sub r1, r0, #91 @ 0x5b │ │ │ │ - cmp r1, #32 │ │ │ │ - bhi 5c9d0 <__cxa_atexit@plt+0x50c08> │ │ │ │ - ldr ip, [r2, #12] │ │ │ │ - add lr, pc, #4 │ │ │ │ - ldr r1, [lr, r1, lsl #2] │ │ │ │ - add pc, lr, r1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldr r1, [pc, #324] @ 5cb08 <__cxa_atexit@plt+0x50d40> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ - b 5ca38 <__cxa_atexit@plt+0x50c70> │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ - bne 5c9ec <__cxa_atexit@plt+0x50c24> │ │ │ │ - ldr r1, [pc, #292] @ 5cb04 <__cxa_atexit@plt+0x50d3c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ - b 5ca38 <__cxa_atexit@plt+0x50c70> │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - cmp r0, #47 @ 0x2f │ │ │ │ - bls 5cacc <__cxa_atexit@plt+0x50d04> │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ - bcc 5cad4 <__cxa_atexit@plt+0x50d0c> │ │ │ │ - ldr r3, [pc, #272] @ 5cb1c <__cxa_atexit@plt+0x50d54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #264] @ 5cb20 <__cxa_atexit@plt+0x50d58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [pc, #232] @ 5cb18 <__cxa_atexit@plt+0x50d50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 5cac0 <__cxa_atexit@plt+0x50cf8> │ │ │ │ - ldr r1, [pc, #176] @ 5cb10 <__cxa_atexit@plt+0x50d48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - b 5cab4 <__cxa_atexit@plt+0x50cec> │ │ │ │ - ldr r1, [pc, #140] @ 5cb0c <__cxa_atexit@plt+0x50d44> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - b 5cab4 <__cxa_atexit@plt+0x50cec> │ │ │ │ - ldr r1, [pc, #116] @ 5cb14 <__cxa_atexit@plt+0x50d4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 53380 <__cxa_atexit@plt+0x475b8> │ │ │ │ + ldr r7, [pc, #52] @ 53394 <__cxa_atexit@plt+0x475cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 5ca04 <__cxa_atexit@plt+0x50c3c> │ │ │ │ - ldr r0, [pc, #36] @ 5cb00 <__cxa_atexit@plt+0x50d38> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - b 5ca40 <__cxa_atexit@plt+0x50c78> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r0, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 53374 <__cxa_atexit@plt+0x475ac> │ │ │ │ + mov r7, r8 │ │ │ │ + b 533a8 <__cxa_atexit@plt+0x475e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 53398 <__cxa_atexit@plt+0x475d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #29 │ │ │ │ - andeq r0, r0, r4, asr pc │ │ │ │ - andeq r0, r0, ip, lsl #30 │ │ │ │ - andeq r0, r0, ip, lsr #19 │ │ │ │ - andeq r0, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq sl, r0, #12, 4 @ 0xc0000000 │ │ │ │ - andseq r5, r5, #240, 18 @ 0x3c0000 │ │ │ │ - andeq sl, r0, #164, 2 @ 0x29 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 5cb74 <__cxa_atexit@plt+0x50dac> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 5cb84 <__cxa_atexit@plt+0x50dbc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq r5, r5, #220, 16 @ 0xdc0000 │ │ │ │ - andeq sl, r0, #92, 2 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r6, r1, #64, 26 @ 0x1000 │ │ │ │ + andeq r6, r1, #44, 26 @ 0xb00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 5ce18 <__cxa_atexit@plt+0x51050> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r7, ip, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r3, [r9, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r7, r1 │ │ │ │ - bge 5cc94 <__cxa_atexit@plt+0x50ecc> │ │ │ │ - subs r7, r7, r3 │ │ │ │ - bne 5cce4 <__cxa_atexit@plt+0x50f1c> │ │ │ │ - str ip, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 5ce30 <__cxa_atexit@plt+0x51068> │ │ │ │ - ldr r7, [pc, #592] @ 5ce5c <__cxa_atexit@plt+0x51094> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #580] @ 5ce60 <__cxa_atexit@plt+0x51098> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ + mov r2, #0 │ │ │ │ + ldr lr, [pc, #204] @ 53480 <__cxa_atexit@plt+0x476b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #200] @ 53484 <__cxa_atexit@plt+0x476bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #196] @ 53488 <__cxa_atexit@plt+0x476c0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 53434 <__cxa_atexit@plt+0x4766c> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #6 │ │ │ │ + bne 53458 <__cxa_atexit@plt+0x47690> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, r2 │ │ │ │ + add r3, r0, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 53470 <__cxa_atexit@plt+0x476a8> │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + mov r3, r0 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r3, [r0, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r3, #14 │ │ │ │ + add r2, r2, #20 │ │ │ │ tst r7, #3 │ │ │ │ - beq 5cda4 <__cxa_atexit@plt+0x50fdc> │ │ │ │ - ldr r2, [pc, #548] @ 5ce64 <__cxa_atexit@plt+0x5109c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r8, #8] │ │ │ │ - ldr r5, [r8, #20] │ │ │ │ - ldr r1, [pc, #536] @ 5ce68 <__cxa_atexit@plt+0x510a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r5, [r8, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r6, [pc, #496] @ 5ce6c <__cxa_atexit@plt+0x510a4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ + bne 533c4 <__cxa_atexit@plt+0x475fc> │ │ │ │ + add r6, r6, r2 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r0, [r7, #-2]! │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 53458 <__cxa_atexit@plt+0x47690> │ │ │ │ + ldr r3, [pc, #72] @ 5348c <__cxa_atexit@plt+0x476c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r7, [pc, #44] @ 53490 <__cxa_atexit@plt+0x476c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r7, [pc, #472] @ 5ce74 <__cxa_atexit@plt+0x510ac> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffff0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andseq pc, r5, #144, 4 │ │ │ │ + andeq r6, r1, #140, 24 @ 0x8c00 │ │ │ │ + andseq lr, r5, #156, 30 @ 0x270 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5354c <__cxa_atexit@plt+0x47784> │ │ │ │ + ldr r7, [pc, #240] @ 535a8 <__cxa_atexit@plt+0x477e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, r2 │ │ │ │ - cmp r0, r7 │ │ │ │ - bne 5cd48 <__cxa_atexit@plt+0x50f80> │ │ │ │ - ldr r0, [pc, #460] @ 5ce80 <__cxa_atexit@plt+0x510b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r2] │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 53560 <__cxa_atexit@plt+0x47798> │ │ │ │ + ldr r7, [pc, #216] @ 535ac <__cxa_atexit@plt+0x477e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #212] @ 535b0 <__cxa_atexit@plt+0x477e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #208] @ 535b4 <__cxa_atexit@plt+0x477ec> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #456] @ 5ce84 <__cxa_atexit@plt+0x510bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r0, r0, #3 │ │ │ │ + ldr lr, [pc, #204] @ 535b8 <__cxa_atexit@plt+0x477f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #200] @ 535bc <__cxa_atexit@plt+0x477f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + str sl, [r8, #8] │ │ │ │ + str r8, [r8, #36] @ 0x24 │ │ │ │ + str r3, [r8, #40] @ 0x28 │ │ │ │ + str r8, [r8, #20] │ │ │ │ str r0, [r8, #24] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 5cd70 <__cxa_atexit@plt+0x50fa8> │ │ │ │ - stmib sp, {fp, ip} │ │ │ │ - ldr r1, [pc, #352] @ 5ce58 <__cxa_atexit@plt+0x51090> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, r2 │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5ce04 <__cxa_atexit@plt+0x5103c> │ │ │ │ - ldr r7, [pc, #368] @ 5ce88 <__cxa_atexit@plt+0x510c0> │ │ │ │ + mov r7, r8 │ │ │ │ + str lr, [r7, #28]! │ │ │ │ + add r3, r8, #52 @ 0x34 │ │ │ │ + str r9, [r8, #12]! │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 53594 <__cxa_atexit@plt+0x477cc> │ │ │ │ + ldr r2, [pc, #156] @ 535d0 <__cxa_atexit@plt+0x47808> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #48 @ 0x30 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #120] @ 535cc <__cxa_atexit@plt+0x47804> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #364] @ 5ce8c <__cxa_atexit@plt+0x510c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 5ce54 <__cxa_atexit@plt+0x5108c> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 5cdb0 <__cxa_atexit@plt+0x50fe8> │ │ │ │ - ldr r7, [pc, #280] @ 5ce90 <__cxa_atexit@plt+0x510c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #88] @ 535c0 <__cxa_atexit@plt+0x477f8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #84] @ 535c4 <__cxa_atexit@plt+0x477fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #276] @ 5ce94 <__cxa_atexit@plt+0x510cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - mov r8, ip │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #80] @ 535c8 <__cxa_atexit@plt+0x47800> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r1, [pc, #188] @ 5ce78 <__cxa_atexit@plt+0x510b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #184] @ 5ce7c <__cxa_atexit@plt+0x510b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - str ip, [r8, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 5cbf8 <__cxa_atexit@plt+0x50e30> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #56] @ 5ce70 <__cxa_atexit@plt+0x510a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldrbvs r7, [r5, #-628]! @ 0xfffffd8c │ │ │ │ - mvneq r7, r6, ror #23 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - @ instruction: 0x01ea7c9e │ │ │ │ - andseq r5, r5, #252, 16 @ 0xfc0000 │ │ │ │ - andseq r5, r5, #204, 16 @ 0xcc0000 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvneq r7, r2, asr #24 │ │ │ │ - andeq r9, r0, #96, 26 @ 0x1800 │ │ │ │ - andseq r5, r5, #172, 12 @ 0xac00000 │ │ │ │ - andeq r9, r0, #104, 28 @ 0x680 │ │ │ │ - andseq r5, r5, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r9, r0, #40, 30 @ 0xa0 │ │ │ │ - andseq r5, r5, #232, 12 @ 0xe800000 │ │ │ │ - andeq r9, r0, #200, 28 @ 0xc80 │ │ │ │ - andseq r5, r5, #136, 12 @ 0x8800000 │ │ │ │ - andeq r9, r0, #64, 28 @ 0x400 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xfffe95bc │ │ │ │ + andeq r5, r1, #168, 2 @ 0x2a │ │ │ │ + andeq r6, r1, #252, 22 @ 0x3f000 │ │ │ │ + @ instruction: 0xfffe9928 │ │ │ │ + @ instruction: 0xfffe9794 │ │ │ │ + andeq r5, r1, #28, 2 │ │ │ │ + andeq r5, r1, #68, 6 @ 0x10000001 │ │ │ │ + andeq r6, r1, #104, 22 @ 0x1a000 │ │ │ │ + andeq r6, r1, #124, 22 @ 0x1f000 │ │ │ │ + andseq lr, r5, #212, 28 @ 0xd40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5cf40 <__cxa_atexit@plt+0x51178> │ │ │ │ - ldr r7, [pc, #152] @ 5cf58 <__cxa_atexit@plt+0x51190> │ │ │ │ + bcc 53608 <__cxa_atexit@plt+0x47840> │ │ │ │ + ldr r2, [pc, #28] @ 53614 <__cxa_atexit@plt+0x4784c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andseq lr, r5, #16, 28 @ 0x100 │ │ │ │ + andeq r6, r1, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 536c8 <__cxa_atexit@plt+0x47900> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 536bc <__cxa_atexit@plt+0x478f4> │ │ │ │ + ldr r7, [pc, #172] @ 536fc <__cxa_atexit@plt+0x47934> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 536d4 <__cxa_atexit@plt+0x4790c> │ │ │ │ + ldr r7, [pc, #152] @ 53708 <__cxa_atexit@plt+0x47940> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 5cf5c <__cxa_atexit@plt+0x51194> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5cf34 <__cxa_atexit@plt+0x5116c> │ │ │ │ - ldr r8, [pc, #108] @ 5cf60 <__cxa_atexit@plt+0x51198> │ │ │ │ + ldr r2, [pc, #148] @ 5370c <__cxa_atexit@plt+0x47944> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #144] @ 53710 <__cxa_atexit@plt+0x47948> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 5cf64 <__cxa_atexit@plt+0x5119c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 5cf68 <__cxa_atexit@plt+0x511a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ + ldr lr, [pc, #140] @ 53714 <__cxa_atexit@plt+0x4794c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r3, #23 │ │ │ │ + sub r1, r3, #15 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ee534c <__cxa_atexit@plt+0x1ed9584> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 5cf6c <__cxa_atexit@plt+0x511a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #36] @ 53700 <__cxa_atexit@plt+0x47938> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #32] @ 53704 <__cxa_atexit@plt+0x4793c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - mvneq r7, sl, ror #19 │ │ │ │ - andseq r5, r5, #80, 12 @ 0x5000000 │ │ │ │ - andseq r5, r5, #32, 12 @ 0x2000000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r9, r0, #104, 26 @ 0x1a00 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 5cfcc <__cxa_atexit@plt+0x51204> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 5cfd0 <__cxa_atexit@plt+0x51208> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r5, #148, 26 @ 0x2500 │ │ │ │ + andeq r6, r1, #96, 18 @ 0x180000 │ │ │ │ + andeq r5, r1, #244, 2 @ 0x3d │ │ │ │ + @ instruction: 0xfffe9d78 │ │ │ │ + andeq r6, r1, #196, 18 @ 0x310000 │ │ │ │ + @ instruction: 0xfffe9dd0 │ │ │ │ + andseq lr, r5, #212, 30 @ 0x350 │ │ │ │ + andeq r6, r1, #208, 18 @ 0x340000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 53770 <__cxa_atexit@plt+0x479a8> │ │ │ │ + ldr r2, [pc, #64] @ 5377c <__cxa_atexit@plt+0x479b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #56] @ 53780 <__cxa_atexit@plt+0x479b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #44] @ 53784 <__cxa_atexit@plt+0x479bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 5cfd4 <__cxa_atexit@plt+0x5120c> │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #36] @ 53788 <__cxa_atexit@plt+0x479c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r7, sl, asr r9 │ │ │ │ - andseq r5, r5, #156, 10 @ 0x27000000 │ │ │ │ - andseq r5, r5, #136, 10 @ 0x22000000 │ │ │ │ - andeq r9, r0, #12, 26 @ 0x300 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r8, r0, #2 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r6, r1, #32 │ │ │ │ + andseq lr, r5, #76, 28 @ 0x4c0 │ │ │ │ + andseq lr, r5, #108, 28 @ 0x6c0 │ │ │ │ + andeq r6, r1, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 5d260 <__cxa_atexit@plt+0x51498> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - ldr ip, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r3, [fp, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 5d0f0 <__cxa_atexit@plt+0x51328> │ │ │ │ - str r7, [sp] │ │ │ │ - subs r7, r2, r3 │ │ │ │ - bne 5d144 <__cxa_atexit@plt+0x5137c> │ │ │ │ - str r9, [r8, #20] │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r8, #4] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 5d278 <__cxa_atexit@plt+0x514b0> │ │ │ │ - ldr r2, [pc, #584] @ 5d2b0 <__cxa_atexit@plt+0x514e8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 537d0 <__cxa_atexit@plt+0x47a08> │ │ │ │ + ldr r2, [pc, #40] @ 537dc <__cxa_atexit@plt+0x47a14> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #572] @ 5d2b4 <__cxa_atexit@plt+0x514ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d1e8 <__cxa_atexit@plt+0x51420> │ │ │ │ - ldr r0, [pc, #544] @ 5d2b8 <__cxa_atexit@plt+0x514f0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r2, [r8, #20] │ │ │ │ - ldr r1, [pc, #532] @ 5d2bc <__cxa_atexit@plt+0x514f4> │ │ │ │ + ldr r1, [pc, #36] @ 537e0 <__cxa_atexit@plt+0x47a18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #492] @ 5d2c0 <__cxa_atexit@plt+0x514f8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - mov sl, #4 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r2, [pc, #464] @ 5d2c8 <__cxa_atexit@plt+0x51500> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r5] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 1d3b5b4 <__cxa_atexit@plt+0x1d2f7ec> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andseq lr, r5, #240, 26 @ 0x3c00 │ │ │ │ + andeq r6, r1, #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 53804 <__cxa_atexit@plt+0x47a3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1d4a000 <__cxa_atexit@plt+0x1d3e238> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r5, r1, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 53864 <__cxa_atexit@plt+0x47a9c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #104] @ 53898 <__cxa_atexit@plt+0x47ad0> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, ip │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 5d194 <__cxa_atexit@plt+0x513cc> │ │ │ │ - ldr r0, [pc, #460] @ 5d2dc <__cxa_atexit@plt+0x51514> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5387c <__cxa_atexit@plt+0x47ab4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 53888 <__cxa_atexit@plt+0x47ac0> │ │ │ │ + ldr r7, [pc, #72] @ 5389c <__cxa_atexit@plt+0x47ad4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #64] @ 538a0 <__cxa_atexit@plt+0x47ad8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - ldr r0, [pc, #452] @ 5d2e0 <__cxa_atexit@plt+0x51518> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 538a4 <__cxa_atexit@plt+0x47adc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 538a8 <__cxa_atexit@plt+0x47ae0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 5d16c <__cxa_atexit@plt+0x513a4> │ │ │ │ - ldr r1, [pc, #336] @ 5d2a4 <__cxa_atexit@plt+0x514dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, ip │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5d254 <__cxa_atexit@plt+0x5148c> │ │ │ │ - ldr r7, [pc, #308] @ 5d2a8 <__cxa_atexit@plt+0x514e0> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r5, r1, #12, 26 @ 0x300 │ │ │ │ + andeq r5, r1, #0, 26 │ │ │ │ + andeq r5, r1, #4, 26 @ 0x100 │ │ │ │ + andeq r5, r1, #248, 24 @ 0xf800 │ │ │ │ + andeq r5, r1, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 538dc <__cxa_atexit@plt+0x47b14> │ │ │ │ + ldr r7, [pc, #36] @ 538f0 <__cxa_atexit@plt+0x47b28> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #304] @ 5d2ac <__cxa_atexit@plt+0x514e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 5d1dc <__cxa_atexit@plt+0x51414> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 5d2a0 <__cxa_atexit@plt+0x514d8> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 5d1f8 <__cxa_atexit@plt+0x51430> │ │ │ │ - ldr r2, [pc, #264] @ 5d2cc <__cxa_atexit@plt+0x51504> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #260] @ 5d2d0 <__cxa_atexit@plt+0x51508> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - mov r8, r9 │ │ │ │ - ldmib sp, {r9, sl, fp} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ 538f4 <__cxa_atexit@plt+0x47b2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - ldr r1, [pc, #208] @ 5d2d4 <__cxa_atexit@plt+0x5150c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #200] @ 5d2d8 <__cxa_atexit@plt+0x51510> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - str r9, [r8, #20] │ │ │ │ - b 5d050 <__cxa_atexit@plt+0x51288> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #68] @ 5d2c4 <__cxa_atexit@plt+0x514fc> │ │ │ │ + andeq r5, r1, #148, 24 @ 0x9400 │ │ │ │ + andeq r5, r1, #136, 24 @ 0x8800 │ │ │ │ + andeq r6, r1, #4, 16 @ 0x40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 53960 <__cxa_atexit@plt+0x47b98> │ │ │ │ + ldr r6, [pc, #116] @ 53994 <__cxa_atexit@plt+0x47bcc> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - stclvs 5, cr7, [ip], #-440 @ 0xfffffe48 │ │ │ │ - @ instruction: 0x01ea7796 │ │ │ │ - andeq r9, r0, #204, 20 @ 0xcc000 │ │ │ │ - andseq r5, r5, #140, 4 @ 0xc0000008 │ │ │ │ - andeq r0, r0, ip, asr r3 │ │ │ │ - @ instruction: 0xfffff6c0 │ │ │ │ - mvneq r7, r2, asr r8 │ │ │ │ - andseq r5, r5, #164, 8 @ 0xa4000000 │ │ │ │ - andseq r5, r5, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strdeq r7, [sl, #114]! @ 0x72 │ │ │ │ - andeq r9, r0, #124, 20 @ 0x7c000 │ │ │ │ - andseq r5, r5, #60, 4 @ 0xc0000003 │ │ │ │ - andseq r5, r5, #108, 4 @ 0xc0000006 │ │ │ │ - andseq r5, r5, #44, 6 @ 0xb0000000 │ │ │ │ - andseq r5, r5, #96, 6 @ 0x80000001 │ │ │ │ - andseq r5, r5, #32, 8 @ 0x20000000 │ │ │ │ - andeq r9, r0, #244, 18 @ 0x3d0000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r9, r8 │ │ │ │ + str r6, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 53970 <__cxa_atexit@plt+0x47ba8> │ │ │ │ + ldr r7, [pc, #92] @ 539a0 <__cxa_atexit@plt+0x47bd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #88] @ 539a4 <__cxa_atexit@plt+0x47bdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r8, #16]! │ │ │ │ + add r7, r3, #1 │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r9, [r8, #12] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 53998 <__cxa_atexit@plt+0x47bd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ 5399c <__cxa_atexit@plt+0x47bd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + andeq r5, r1, #4, 30 │ │ │ │ + andeq r5, r1, #64, 4 │ │ │ │ + @ instruction: 0xfffecec8 │ │ │ │ + andeq r5, r1, #48, 30 @ 0xc0 │ │ │ │ + andeq r6, r1, #100, 14 @ 0x1900000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53a0c <__cxa_atexit@plt+0x47c44> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 53a18 <__cxa_atexit@plt+0x47c50> │ │ │ │ + ldr r2, [pc, #76] @ 53a28 <__cxa_atexit@plt+0x47c60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 53a2c <__cxa_atexit@plt+0x47c64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #64] @ 53a30 <__cxa_atexit@plt+0x47c68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 52970 <__cxa_atexit@plt+0x46ba8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andseq lr, r5, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 53a60 <__cxa_atexit@plt+0x47c98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #24] @ 53a64 <__cxa_atexit@plt+0x47c9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b 85ab0 <__cxa_atexit@plt+0x79ce8> │ │ │ │ + andeq r5, r1, #8, 22 @ 0x2000 │ │ │ │ + andeq r5, r1, #52, 22 @ 0xd000 │ │ │ │ + andeq r6, r1, #160, 12 @ 0xa000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 53ab4 <__cxa_atexit@plt+0x47cec> │ │ │ │ + ldr r3, [pc, #56] @ 53ac8 <__cxa_atexit@plt+0x47d00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 53acc <__cxa_atexit@plt+0x47d04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #40] @ 53ad0 <__cxa_atexit@plt+0x47d08> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #36] @ 53ad4 <__cxa_atexit@plt+0x47d0c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 1b9fa5c <__cxa_atexit@plt+0x1b93c94> │ │ │ │ + ldr r7, [pc, #28] @ 53ad8 <__cxa_atexit@plt+0x47d10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq lr, r5, #252, 22 @ 0x3f000 │ │ │ │ + andseq lr, r5, #244, 22 @ 0x3d000 │ │ │ │ + andseq lr, r5, #164, 18 @ 0x290000 │ │ │ │ + andeq r6, r1, #104, 12 @ 0x6800000 │ │ │ │ + andeq r6, r1, #48, 12 @ 0x3000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5d38c <__cxa_atexit@plt+0x515c4> │ │ │ │ - ldr r7, [pc, #152] @ 5d3a4 <__cxa_atexit@plt+0x515dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 5d3a8 <__cxa_atexit@plt+0x515e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d380 <__cxa_atexit@plt+0x515b8> │ │ │ │ - ldr r8, [pc, #108] @ 5d3ac <__cxa_atexit@plt+0x515e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 5d3b0 <__cxa_atexit@plt+0x515e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 5d3b4 <__cxa_atexit@plt+0x515ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 53b18 <__cxa_atexit@plt+0x47d50> │ │ │ │ + ldr r2, [pc, #32] @ 53b24 <__cxa_atexit@plt+0x47d5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 5d3b8 <__cxa_atexit@plt+0x515f0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + andeq r6, r1, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 53b74 <__cxa_atexit@plt+0x47dac> │ │ │ │ + ldr r3, [pc, #56] @ 53b88 <__cxa_atexit@plt+0x47dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff41c │ │ │ │ - mvneq r7, sl, lsr #11 │ │ │ │ - andseq r5, r5, #4, 4 @ 0x40000000 │ │ │ │ - andseq r5, r5, #212, 2 @ 0x35 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r9, r0, #28, 18 @ 0x70000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 5d418 <__cxa_atexit@plt+0x51650> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 5d41c <__cxa_atexit@plt+0x51654> │ │ │ │ + ldr r3, [pc, #48] @ 53b8c <__cxa_atexit@plt+0x47dc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 5d420 <__cxa_atexit@plt+0x51658> │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #40] @ 53b90 <__cxa_atexit@plt+0x47dc8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #36] @ 53b94 <__cxa_atexit@plt+0x47dcc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 1b9fa5c <__cxa_atexit@plt+0x1b93c94> │ │ │ │ + ldr r7, [pc, #28] @ 53b98 <__cxa_atexit@plt+0x47dd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andseq lr, r5, #60, 22 @ 0xf000 │ │ │ │ + andseq lr, r5, #52, 22 @ 0xd000 │ │ │ │ + andseq lr, r5, #228, 16 @ 0xe40000 │ │ │ │ + andeq r6, r1, #168, 10 @ 0x2a000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 53bd4 <__cxa_atexit@plt+0x47e0c> │ │ │ │ + ldr r3, [pc, #40] @ 53bec <__cxa_atexit@plt+0x47e24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r7, sl, lsl r5 │ │ │ │ - andseq r5, r5, #80, 2 │ │ │ │ - andseq r5, r5, #60, 2 │ │ │ │ - andeq r9, r0, #192, 16 @ 0xc00000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, fp │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc 5d6f8 <__cxa_atexit@plt+0x51930> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [fp, #7] │ │ │ │ - ldr lr, [fp, #11] │ │ │ │ - ldr r1, [fp, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #-4]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, r0, #5 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 5d544 <__cxa_atexit@plt+0x5177c> │ │ │ │ - mov r3, r2 │ │ │ │ - subs r2, r1, r0 │ │ │ │ - bne 5d594 <__cxa_atexit@plt+0x517cc> │ │ │ │ - str fp, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - add r7, r6, #12 │ │ │ │ - cmp r9, r7 │ │ │ │ - bcc 5d714 <__cxa_atexit@plt+0x5194c> │ │ │ │ - ldr r3, [pc, #648] @ 5d740 <__cxa_atexit@plt+0x51978> │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 53bf0 <__cxa_atexit@plt+0x47e28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r5, #28, 22 @ 0x7000 │ │ │ │ + andeq r6, r1, #88, 10 @ 0x16000000 │ │ │ │ + mvneq r1, r5, lsl pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r1, fp, asr #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r1, sp, ror pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r1, pc, lsr #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r1, r1, ror #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r2, r2, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r4, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r2, r4, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r5, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r2, r8, ror r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r6, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r2, ip, lsr #1 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r7, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r2, [fp, #14]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r6, r1, #156, 8 @ 0x9c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 53d48 <__cxa_atexit@plt+0x47f80> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 53d40 <__cxa_atexit@plt+0x47f78> │ │ │ │ + ldr r3, [pc, #56] @ 53d50 <__cxa_atexit@plt+0x47f88> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #636] @ 5d744 <__cxa_atexit@plt+0x5197c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 5d680 <__cxa_atexit@plt+0x518b8> │ │ │ │ - ldr r1, [pc, #608] @ 5d748 <__cxa_atexit@plt+0x51980> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r3, [r8, #20] │ │ │ │ - ldr r2, [pc, #596] @ 5d74c <__cxa_atexit@plt+0x51984> │ │ │ │ + ldr r2, [pc, #52] @ 53d54 <__cxa_atexit@plt+0x47f8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stm r8, {r2, r6} │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #556] @ 5d750 <__cxa_atexit@plt+0x51988> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, #5 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r9, [pc, #532] @ 5d760 <__cxa_atexit@plt+0x51998> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r1, r0, lr │ │ │ │ - cmp r1, r9 │ │ │ │ - bne 5d5d0 <__cxa_atexit@plt+0x51808> │ │ │ │ - ldr r1, [pc, #524] @ 5d770 <__cxa_atexit@plt+0x519a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #520] @ 5d774 <__cxa_atexit@plt+0x519ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r6, r1, #3 │ │ │ │ - str r6, [r8, #24] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r2, #5 │ │ │ │ - ble 5d624 <__cxa_atexit@plt+0x5185c> │ │ │ │ - ldr r1, [pc, #436] @ 5d758 <__cxa_atexit@plt+0x51990> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #432] @ 5d75c <__cxa_atexit@plt+0x51994> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - mov fp, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r9, [fp, #3] │ │ │ │ - ldr r0, [pc, #388] @ 5d764 <__cxa_atexit@plt+0x5199c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5d694 <__cxa_atexit@plt+0x518cc> │ │ │ │ - ldr r3, [pc, #392] @ 5d780 <__cxa_atexit@plt+0x519b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #388] @ 5d784 <__cxa_atexit@plt+0x519bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stm sp, {r3, sl} │ │ │ │ - ldr r1, [pc, #268] @ 5d73c <__cxa_atexit@plt+0x51974> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r0, r0, lr │ │ │ │ - mov sl, r2 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5d6e8 <__cxa_atexit@plt+0x51920> │ │ │ │ - ldr r3, [pc, #296] @ 5d778 <__cxa_atexit@plt+0x519b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #292] @ 5d77c <__cxa_atexit@plt+0x519b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #204] @ 5d768 <__cxa_atexit@plt+0x519a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #200] @ 5d76c <__cxa_atexit@plt+0x519a4> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 53d58 <__cxa_atexit@plt+0x47f90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - str r7, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r5, [r8, #-4] │ │ │ │ - str r9, [r8, #-8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r8, #-16] │ │ │ │ - add r5, r5, #5 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str sl, [r8, #4] │ │ │ │ - str fp, [r8, #20] │ │ │ │ - ldm sp, {r0, sl} │ │ │ │ - b 5d4a4 <__cxa_atexit@plt+0x516dc> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #56] @ 5d754 <__cxa_atexit@plt+0x5198c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mvneq r7, r8, lsr #5 │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - strdeq r7, [sl, #48]! @ 0x30 │ │ │ │ - andseq r5, r5, #84 @ 0x54 │ │ │ │ - andseq r5, r5, #36 @ 0x24 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r9, r0, #156, 12 @ 0x9c00000 │ │ │ │ - andseq r4, r5, #92, 28 @ 0x5c0 │ │ │ │ - mvneq r7, ip, lsl #7 │ │ │ │ - strdeq r7, [sl, #40]! @ 0x28 │ │ │ │ - andeq r9, r0, #140, 8 @ 0x8c000000 │ │ │ │ - andseq r4, r5, #204, 26 @ 0x3300 │ │ │ │ - andeq r9, r0, #196, 10 @ 0x31000000 │ │ │ │ - andseq r4, r5, #4, 30 │ │ │ │ - andeq r9, r0, #240, 10 @ 0x3c000000 │ │ │ │ - andseq r4, r5, #176, 26 @ 0x2c00 │ │ │ │ - andeq r9, r0, #72, 12 @ 0x4800000 │ │ │ │ - andseq r4, r5, #8, 28 @ 0x80 │ │ │ │ - andeq r9, r0, #80, 10 @ 0x14000000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5d830 <__cxa_atexit@plt+0x51a68> │ │ │ │ - ldr r7, [pc, #152] @ 5d848 <__cxa_atexit@plt+0x51a80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 5d84c <__cxa_atexit@plt+0x51a84> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d824 <__cxa_atexit@plt+0x51a5c> │ │ │ │ - ldr r8, [pc, #108] @ 5d850 <__cxa_atexit@plt+0x51a88> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 5d854 <__cxa_atexit@plt+0x51a8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 5d858 <__cxa_atexit@plt+0x51a90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 1d6d990 <__cxa_atexit@plt+0x1d61bc8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 5d85c <__cxa_atexit@plt+0x51a94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffeea0 │ │ │ │ - strdeq r7, [sl, #4]! │ │ │ │ - andseq r4, r5, #96, 26 @ 0x1800 │ │ │ │ - andseq r4, r5, #48, 26 @ 0xc00 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r9, r0, #120, 8 @ 0x78000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 5d8bc <__cxa_atexit@plt+0x51af4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 5d8c0 <__cxa_atexit@plt+0x51af8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 5d8c4 <__cxa_atexit@plt+0x51afc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r7, r4, rrx │ │ │ │ - andseq r4, r5, #172, 24 @ 0xac00 │ │ │ │ - andseq r4, r5, #152, 24 @ 0x9800 │ │ │ │ - andeq r9, r0, #0, 8 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 5d918 <__cxa_atexit@plt+0x51b50> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 5d928 <__cxa_atexit@plt+0x51b60> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq r4, r5, #56, 22 @ 0xe000 │ │ │ │ - andeq r9, r0, #220, 16 @ 0xdc0000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - add r9, r7, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 5d984 <__cxa_atexit@plt+0x51bbc> │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #36] @ 5d994 <__cxa_atexit@plt+0x51bcc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r6, r1, #72, 8 @ 0x48000000 │ │ │ │ + andseq lr, r5, #196, 12 @ 0xc400000 │ │ │ │ + andseq lr, r5, #208, 12 @ 0xd000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53df0 <__cxa_atexit@plt+0x48028> │ │ │ │ + ldr r7, [pc, #132] @ 53e00 <__cxa_atexit@plt+0x48038> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 53dc4 <__cxa_atexit@plt+0x47ffc> │ │ │ │ + ldr r1, [pc, #116] @ 53e04 <__cxa_atexit@plt+0x4803c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 53dd4 <__cxa_atexit@plt+0x4800c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 53de0 <__cxa_atexit@plt+0x48018> │ │ │ │ + ldr r7, [pc, #76] @ 53e08 <__cxa_atexit@plt+0x48040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, r3 │ │ │ │ - b 57b34 <__cxa_atexit@plt+0x4bd6c> │ │ │ │ - andseq r4, r5, #208, 20 @ 0xd0000 │ │ │ │ - andeq r9, r0, #8, 16 @ 0x80000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5da38 <__cxa_atexit@plt+0x51c70> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 5d9f4 <__cxa_atexit@plt+0x51c2c> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #104] @ 5da50 <__cxa_atexit@plt+0x51c88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 5da48 <__cxa_atexit@plt+0x51c80> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 5da4c <__cxa_atexit@plt+0x51c84> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffec00 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r4, r5, #88, 20 @ 0x58000 │ │ │ │ - andeq r9, r0, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 5da80 <__cxa_atexit@plt+0x51cb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5da78 <__cxa_atexit@plt+0x51cb0> │ │ │ │ - b 5da90 <__cxa_atexit@plt+0x51cc8> │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r9, r0, #28, 14 @ 0x700000 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - sub r0, r5, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 5db20 <__cxa_atexit@plt+0x51d58> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 5daf0 <__cxa_atexit@plt+0x51d28> │ │ │ │ - ldr r0, [pc, #104] @ 5db38 <__cxa_atexit@plt+0x51d70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - b 5db14 <__cxa_atexit@plt+0x51d4c> │ │ │ │ - ldr r0, [pc, #60] @ 5db34 <__cxa_atexit@plt+0x51d6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 5c0f8 <__cxa_atexit@plt+0x50330> │ │ │ │ - str r8, [r5, #12]! │ │ │ │ + ldr r7, [pc, #40] @ 53e10 <__cxa_atexit@plt+0x48048> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 53e0c <__cxa_atexit@plt+0x48044> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - str r2, [r5, #12] │ │ │ │ bx r0 │ │ │ │ - andseq r4, r5, #28, 18 @ 0x70000 │ │ │ │ - andseq r4, r5, #76, 18 @ 0x130000 │ │ │ │ - andeq r9, r0, #216, 12 @ 0xd800000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andseq lr, r5, #88, 12 @ 0x5800000 │ │ │ │ + andeq r6, r1, #172, 6 @ 0xb0000002 │ │ │ │ + andseq lr, r5, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5dbd0 <__cxa_atexit@plt+0x51e08> │ │ │ │ - ldr r2, [pc, #120] @ 5dbd8 <__cxa_atexit@plt+0x51e10> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #80] @ 53e78 <__cxa_atexit@plt+0x480b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5dbb4 <__cxa_atexit@plt+0x51dec> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 5dbdc <__cxa_atexit@plt+0x51e14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5dbc0 <__cxa_atexit@plt+0x51df8> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ - b 5c8fc <__cxa_atexit@plt+0x50b34> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 53e60 <__cxa_atexit@plt+0x48098> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 53e68 <__cxa_atexit@plt+0x480a0> │ │ │ │ + ldr r7, [pc, #36] @ 53e7c <__cxa_atexit@plt+0x480b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 53e80 <__cxa_atexit@plt+0x480b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq lr, r5, #188, 10 @ 0x2f000000 │ │ │ │ + andseq lr, r5, #156, 10 @ 0x27000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 53ec0 <__cxa_atexit@plt+0x480f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #40] @ 53ec4 <__cxa_atexit@plt+0x480fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r5, #128, 10 @ 0x20000000 │ │ │ │ + andseq lr, r5, #112, 10 @ 0x1c000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53f4c <__cxa_atexit@plt+0x48184> │ │ │ │ + ldr r7, [pc, #116] @ 53f5c <__cxa_atexit@plt+0x48194> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 53f30 <__cxa_atexit@plt+0x48168> │ │ │ │ + ldr r1, [pc, #100] @ 53f60 <__cxa_atexit@plt+0x48198> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 53f40 <__cxa_atexit@plt+0x48178> │ │ │ │ + ldr r7, [pc, #72] @ 53f64 <__cxa_atexit@plt+0x4819c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r1 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 53f68 <__cxa_atexit@plt+0x481a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r9, r0, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 5dc30 <__cxa_atexit@plt+0x51e68> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andseq lr, r5, #172, 10 @ 0x2b000000 │ │ │ │ + andeq r6, r1, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ 53fc0 <__cxa_atexit@plt+0x481f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5dc24 <__cxa_atexit@plt+0x51e5c> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 5c8fc <__cxa_atexit@plt+0x50b34> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 53fb8 <__cxa_atexit@plt+0x481f0> │ │ │ │ + ldr r7, [pc, #32] @ 53fc4 <__cxa_atexit@plt+0x481fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r9, r0, #228, 10 @ 0x39000000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 5c8fc <__cxa_atexit@plt+0x50b34> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5dcac <__cxa_atexit@plt+0x51ee4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 5dcc0 <__cxa_atexit@plt+0x51ef8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andseq lr, r5, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 53ff8 <__cxa_atexit@plt+0x48230> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq r4, r5, #100, 16 @ 0x640000 │ │ │ │ - andeq r9, r0, #80, 10 @ 0x14000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5dd3c <__cxa_atexit@plt+0x51f74> │ │ │ │ - ldr r3, [pc, #92] @ 5dd44 <__cxa_atexit@plt+0x51f7c> │ │ │ │ + andseq lr, r5, #240, 8 @ 0xf0000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 54044 <__cxa_atexit@plt+0x4827c> │ │ │ │ + ldr r3, [pc, #56] @ 54054 <__cxa_atexit@plt+0x4828c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5dd2c <__cxa_atexit@plt+0x51f64> │ │ │ │ - ldr r7, [pc, #52] @ 5dd48 <__cxa_atexit@plt+0x51f80> │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 54034 <__cxa_atexit@plt+0x4826c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + mov r8, sl │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 54058 <__cxa_atexit@plt+0x48290> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r6, r1, #112, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 540f0 <__cxa_atexit@plt+0x48328> │ │ │ │ + ldr r3, [pc, #108] @ 54100 <__cxa_atexit@plt+0x48338> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 540c0 <__cxa_atexit@plt+0x482f8> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 540d0 <__cxa_atexit@plt+0x48308> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 540dc <__cxa_atexit@plt+0x48314> │ │ │ │ + ldr r8, [pc, #80] @ 5410c <__cxa_atexit@plt+0x48344> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 540e4 <__cxa_atexit@plt+0x4831c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r8, [pc, #48] @ 54108 <__cxa_atexit@plt+0x48340> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 540e4 <__cxa_atexit@plt+0x4831c> │ │ │ │ + ldr r8, [pc, #32] @ 54104 <__cxa_atexit@plt+0x4833c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r7, [pc, #24] @ 54110 <__cxa_atexit@plt+0x48348> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r9, r0, #204, 8 @ 0xcc000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 5dd7c <__cxa_atexit@plt+0x51fb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r9, r0, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 5de28 <__cxa_atexit@plt+0x52060> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 5dde0 <__cxa_atexit@plt+0x52018> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 5de40 <__cxa_atexit@plt+0x52078> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 5de38 <__cxa_atexit@plt+0x52070> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r1, [fp, #233]! @ 0xe9 │ │ │ │ + strheq r1, [fp, #238]! @ 0xee │ │ │ │ + ldrdeq r1, [fp, #229]! @ 0xe5 │ │ │ │ + andeq r6, r1, #4, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 54144 <__cxa_atexit@plt+0x4837c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 54154 <__cxa_atexit@plt+0x4838c> │ │ │ │ + ldr r8, [pc, #48] @ 5416c <__cxa_atexit@plt+0x483a4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 5de3c <__cxa_atexit@plt+0x52074> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq r4, r5, #108, 12 @ 0x6c00000 │ │ │ │ - andeq r9, r0, #212, 6 @ 0x50000003 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 5de84 <__cxa_atexit@plt+0x520bc> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r8, [pc, #28] @ 54168 <__cxa_atexit@plt+0x483a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r8, [pc, #8] @ 54164 <__cxa_atexit@plt+0x4839c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r1, r1, asr #28 │ │ │ │ + mvneq r1, sl, asr #28 │ │ │ │ + mvneq r1, r5, asr lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 541ec <__cxa_atexit@plt+0x48424> │ │ │ │ + ldr r3, [pc, #108] @ 541fc <__cxa_atexit@plt+0x48434> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5de7c <__cxa_atexit@plt+0x520b4> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 5c8fc <__cxa_atexit@plt+0x50b34> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 541bc <__cxa_atexit@plt+0x483f4> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 541cc <__cxa_atexit@plt+0x48404> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 541d8 <__cxa_atexit@plt+0x48410> │ │ │ │ + ldr r3, [pc, #80] @ 54208 <__cxa_atexit@plt+0x48440> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 541e0 <__cxa_atexit@plt+0x48418> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r9, r0, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 5c8fc <__cxa_atexit@plt+0x50b34> │ │ │ │ - @ instruction: 0xffff8070 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + ldr r3, [pc, #48] @ 54204 <__cxa_atexit@plt+0x4843c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 541e0 <__cxa_atexit@plt+0x48418> │ │ │ │ + ldr r3, [pc, #32] @ 54200 <__cxa_atexit@plt+0x48438> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r7, [pc, #24] @ 5420c <__cxa_atexit@plt+0x48444> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r1, [fp, #221]! @ 0xdd │ │ │ │ + mvneq r1, r2, asr #27 │ │ │ │ + ldrdeq r1, [fp, #217]! @ 0xd9 │ │ │ │ + andeq r6, r1, #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 54240 <__cxa_atexit@plt+0x48478> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 54250 <__cxa_atexit@plt+0x48488> │ │ │ │ + ldr r8, [pc, #48] @ 54268 <__cxa_atexit@plt+0x484a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r8, [pc, #28] @ 54264 <__cxa_atexit@plt+0x4849c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r8, [pc, #8] @ 54260 <__cxa_atexit@plt+0x48498> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r1, r5, asr #26 │ │ │ │ + mvneq r1, lr, asr #26 │ │ │ │ + mvneq r1, r9, asr sp │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #304 @ 0x130 │ │ │ │ - cmp r5, lr │ │ │ │ - bcc 5e148 <__cxa_atexit@plt+0x52380> │ │ │ │ - ldr r5, [pc, #656] @ 5e170 <__cxa_atexit@plt+0x523a8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #652] @ 5e174 <__cxa_atexit@plt+0x523ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #648] @ 5e178 <__cxa_atexit@plt+0x523b0> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 54290 <__cxa_atexit@plt+0x484c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + andeq r5, r1, #120, 30 @ 0x1e0 │ │ │ │ + andeq r5, r1, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 54328 <__cxa_atexit@plt+0x48560> │ │ │ │ + ldr r3, [pc, #128] @ 54338 <__cxa_atexit@plt+0x48570> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 54344 <__cxa_atexit@plt+0x4857c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - mvn r5, #284 @ 0x11c │ │ │ │ - add r0, lr, r5 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - sub r1, lr, #149 @ 0x95 │ │ │ │ - str r1, [r6, #168] @ 0xa8 │ │ │ │ - ldr ip, [pc, #608] @ 5e17c <__cxa_atexit@plt+0x523b4> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r6, #148] @ 0x94 │ │ │ │ - sub r1, lr, #225 @ 0xe1 │ │ │ │ - str r1, [r6, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #592] @ 5e180 <__cxa_atexit@plt+0x523b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r6, #248] @ 0xf8 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - ldr r0, [pc, #580] @ 5e184 <__cxa_atexit@plt+0x523bc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str ip, [r6, #12] │ │ │ │ - ldr r7, [pc, #572] @ 5e188 <__cxa_atexit@plt+0x523c0> │ │ │ │ + ldr r0, [pc, #76] @ 54348 <__cxa_atexit@plt+0x48580> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 5434c <__cxa_atexit@plt+0x48584> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #296] @ 0x128 │ │ │ │ - str r3, [r6, #228] @ 0xe4 │ │ │ │ - str r3, [r6, #208] @ 0xd0 │ │ │ │ - str r3, [r6, #156] @ 0x9c │ │ │ │ - str r3, [r6, #128] @ 0x80 │ │ │ │ - str r3, [r6, #80] @ 0x50 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #280]! @ 0x118 │ │ │ │ - ldr r1, [pc, #528] @ 5e18c <__cxa_atexit@plt+0x523c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #300] @ 0x12c │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #224]! @ 0xe0 │ │ │ │ - ldr ip, [pc, #512] @ 5e190 <__cxa_atexit@plt+0x523c8> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #292] @ 0x124 │ │ │ │ - str r3, [r6, #284] @ 0x11c │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #96]! @ 0x60 │ │ │ │ - ldr r0, [pc, #492] @ 5e194 <__cxa_atexit@plt+0x523cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #276] @ 0x114 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #188]! @ 0xbc │ │ │ │ - ldr r1, [pc, #476] @ 5e198 <__cxa_atexit@plt+0x523d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #268] @ 0x10c │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #196]! @ 0xc4 │ │ │ │ - ldr r7, [pc, #460] @ 5e19c <__cxa_atexit@plt+0x523d4> │ │ │ │ + ldr r0, [pc, #64] @ 54350 <__cxa_atexit@plt+0x48588> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 5433c <__cxa_atexit@plt+0x48574> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #264] @ 0x108 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #172]! @ 0xac │ │ │ │ - ldr r0, [pc, #444] @ 5e1a0 <__cxa_atexit@plt+0x523d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #260] @ 0x104 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - ldr r1, [pc, #428] @ 5e1a4 <__cxa_atexit@plt+0x523dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #252] @ 0xfc │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #216]! @ 0xd8 │ │ │ │ - ldr r7, [pc, #412] @ 5e1a8 <__cxa_atexit@plt+0x523e0> │ │ │ │ + ldr r0, [pc, #28] @ 54340 <__cxa_atexit@plt+0x48578> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 54354 <__cxa_atexit@plt+0x4858c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #244] @ 0xf4 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #180]! @ 0xb4 │ │ │ │ - ldr r0, [pc, #396] @ 5e1ac <__cxa_atexit@plt+0x523e4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #232] @ 0xe8 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #204]! @ 0xcc │ │ │ │ - ldr r1, [pc, #380] @ 5e1b0 <__cxa_atexit@plt+0x523e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #240] @ 0xf0 │ │ │ │ - str r3, [r6, #220] @ 0xdc │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #164]! @ 0xa4 │ │ │ │ - ldr r7, [pc, #360] @ 5e1b4 <__cxa_atexit@plt+0x523ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r5, r1, #164, 28 @ 0xa40 │ │ │ │ + andeq r5, r1, #156, 28 @ 0x9c0 │ │ │ │ + andeq r5, r1, #224, 28 @ 0xe00 │ │ │ │ + andeq r5, r1, #216, 28 @ 0xd80 │ │ │ │ + andeq r5, r1, #224, 28 @ 0xe00 │ │ │ │ + andeq r5, r1, #216, 28 @ 0xd80 │ │ │ │ + andeq r5, r1, #236, 28 @ 0xec0 │ │ │ │ + andeq r5, r1, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 54388 <__cxa_atexit@plt+0x485c0> │ │ │ │ + ldr r7, [pc, #36] @ 5439c <__cxa_atexit@plt+0x485d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #256] @ 0x100 │ │ │ │ - str r3, [r6, #176] @ 0xb0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #140]! @ 0x8c │ │ │ │ - ldr r0, [pc, #340] @ 5e1b8 <__cxa_atexit@plt+0x523f0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #160] @ 0xa0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #120]! @ 0x78 │ │ │ │ - ldr r1, [pc, #324] @ 5e1bc <__cxa_atexit@plt+0x523f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #152] @ 0x98 │ │ │ │ - str r3, [r6, #144] @ 0x90 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #112]! @ 0x70 │ │ │ │ - ldr r7, [pc, #304] @ 5e1c0 <__cxa_atexit@plt+0x523f8> │ │ │ │ + cmp r3, #3 │ │ │ │ + ldreq r7, [pc, #32] @ 543a4 <__cxa_atexit@plt+0x485dc> │ │ │ │ + addeq r7, pc, r7 │ │ │ │ + b 54390 <__cxa_atexit@plt+0x485c8> │ │ │ │ + ldr r7, [pc, #16] @ 543a0 <__cxa_atexit@plt+0x485d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #136] @ 0x88 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #104]! @ 0x68 │ │ │ │ - ldr r0, [pc, #288] @ 5e1c4 <__cxa_atexit@plt+0x523fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #132] @ 0x84 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #88]! @ 0x58 │ │ │ │ - ldr ip, [pc, #272] @ 5e1c8 <__cxa_atexit@plt+0x52400> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #272] @ 0x110 │ │ │ │ - str r3, [r6, #100] @ 0x64 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #64]! @ 0x40 │ │ │ │ - ldr r1, [pc, #252] @ 5e1cc <__cxa_atexit@plt+0x52404> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #44]! @ 0x2c │ │ │ │ - ldr r0, [pc, #236] @ 5e1d0 <__cxa_atexit@plt+0x52408> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r2, [r6, #236] @ 0xec │ │ │ │ - str r2, [r6, #212] @ 0xd4 │ │ │ │ - str r2, [r6, #200] @ 0xc8 │ │ │ │ - str r2, [r6, #192] @ 0xc0 │ │ │ │ - str r2, [r6, #184] @ 0xb8 │ │ │ │ - str r2, [r6, #124] @ 0x7c │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ - str r2, [r6, #108] @ 0x6c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r3, [r6, #68] @ 0x44 │ │ │ │ - mov r7, r6 │ │ │ │ - str ip, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #28]! │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #288]! @ 0x120 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r7, [pc, #132] @ 5e1d4 <__cxa_atexit@plt+0x5240c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r5, r1, #72, 28 @ 0x480 │ │ │ │ + andeq r5, r1, #68, 28 @ 0x440 │ │ │ │ + andeq r5, r1, #100, 28 @ 0x640 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 54418 <__cxa_atexit@plt+0x48650> │ │ │ │ + ldr r7, [pc, #128] @ 54448 <__cxa_atexit@plt+0x48680> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, #304 @ 0x130 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ + str r7, [r2] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 54408 <__cxa_atexit@plt+0x48640> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r2] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 54428 <__cxa_atexit@plt+0x48660> │ │ │ │ + ldr r2, [pc, #96] @ 54454 <__cxa_atexit@plt+0x4868c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff94f8 │ │ │ │ - @ instruction: 0xffffaee0 │ │ │ │ - @ instruction: 0xffffbb78 │ │ │ │ - @ instruction: 0xffff9c14 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0xffffe9b8 │ │ │ │ - @ instruction: 0xffffb090 │ │ │ │ - @ instruction: 0xffffbec0 │ │ │ │ - @ instruction: 0xffffbed4 │ │ │ │ - @ instruction: 0xffffbcd4 │ │ │ │ - @ instruction: 0xffffa404 │ │ │ │ - @ instruction: 0xffffe3fc │ │ │ │ - @ instruction: 0xffffbe30 │ │ │ │ - @ instruction: 0xffffe068 │ │ │ │ - @ instruction: 0xffffbbb8 │ │ │ │ - @ instruction: 0xffffb820 │ │ │ │ - @ instruction: 0xffffb558 │ │ │ │ - @ instruction: 0xffffb380 │ │ │ │ - @ instruction: 0xffffb114 │ │ │ │ - @ instruction: 0xffffaeac │ │ │ │ - @ instruction: 0xffffab10 │ │ │ │ - @ instruction: 0xffffa858 │ │ │ │ - @ instruction: 0xffffa684 │ │ │ │ - @ instruction: 0xffffa498 │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - andeq r9, r0, #236 @ 0xec │ │ │ │ - andeq r8, r0, #244, 18 @ 0x3d0000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5e228 <__cxa_atexit@plt+0x52460> │ │ │ │ - ldr lr, [pc, #52] @ 5e238 <__cxa_atexit@plt+0x52470> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 5e23c <__cxa_atexit@plt+0x52474> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 54450 <__cxa_atexit@plt+0x48688> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r8, r0, #212, 18 @ 0x350000 │ │ │ │ - andseq r4, r5, #224, 2 @ 0x38 │ │ │ │ - andeq r8, r0, #160, 18 @ 0x280000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + ldr r6, [pc, #28] @ 5444c <__cxa_atexit@plt+0x48684> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r5, r1, #24, 28 @ 0x180 │ │ │ │ + andseq lr, r5, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5e290 <__cxa_atexit@plt+0x524c8> │ │ │ │ - ldr lr, [pc, #52] @ 5e2a0 <__cxa_atexit@plt+0x524d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 5e2a4 <__cxa_atexit@plt+0x524dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc 54498 <__cxa_atexit@plt+0x486d0> │ │ │ │ + ldr r2, [pc, #40] @ 544b0 <__cxa_atexit@plt+0x486e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r8, r0, #128, 18 @ 0x200000 │ │ │ │ - andseq r4, r5, #120, 2 │ │ │ │ - andeq r8, r0, #204, 16 @ 0xcc0000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + ldr r3, [pc, #20] @ 544b4 <__cxa_atexit@plt+0x486ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq sp, r5, #224, 30 @ 0x380 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5e310 <__cxa_atexit@plt+0x52548> │ │ │ │ - ldr lr, [pc, #76] @ 5e320 <__cxa_atexit@plt+0x52558> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #72] @ 5e324 <__cxa_atexit@plt+0x5255c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ + bcc 544f0 <__cxa_atexit@plt+0x48728> │ │ │ │ + ldr r2, [pc, #40] @ 54508 <__cxa_atexit@plt+0x48740> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 5450c <__cxa_atexit@plt+0x48744> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq sp, r5, #136, 30 @ 0x220 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54594 <__cxa_atexit@plt+0x487cc> │ │ │ │ + ldr r7, [pc, #116] @ 545a4 <__cxa_atexit@plt+0x487dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 54578 <__cxa_atexit@plt+0x487b0> │ │ │ │ + ldr r1, [pc, #100] @ 545a8 <__cxa_atexit@plt+0x487e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 54588 <__cxa_atexit@plt+0x487c0> │ │ │ │ + ldr r7, [pc, #72] @ 545ac <__cxa_atexit@plt+0x487e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r1 │ │ │ │ + addcc r7, r7, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r1, [pc, #48] @ 5e328 <__cxa_atexit@plt+0x52560> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add ip, ip, #2 │ │ │ │ - stmib r3, {r1, ip} │ │ │ │ - add ip, r3, #12 │ │ │ │ - stm ip, {r0, r1, lr} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 545b0 <__cxa_atexit@plt+0x487e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r8, r0, #172, 16 @ 0xac0000 │ │ │ │ - andeq r8, r0, #184, 16 @ 0xb80000 │ │ │ │ - andseq r4, r5, #252 @ 0xfc │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 5eac0 <__cxa_atexit@plt+0x52cf8> │ │ │ │ - andeq r8, r0, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5e3c0 <__cxa_atexit@plt+0x525f8> │ │ │ │ - ldr r2, [pc, #112] @ 5e3cc <__cxa_atexit@plt+0x52604> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andseq sp, r5, #100, 30 @ 0x190 │ │ │ │ + andeq r5, r1, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ 54608 <__cxa_atexit@plt+0x48840> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5e3b4 <__cxa_atexit@plt+0x525ec> │ │ │ │ - ldr lr, [pc, #72] @ 5e3d0 <__cxa_atexit@plt+0x52608> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r3, #-16] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldmdb r3, {r0, r7} │ │ │ │ - ldr r2, [r3] │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - mov r7, r9 │ │ │ │ - b 5f600 <__cxa_atexit@plt+0x53838> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 54600 <__cxa_atexit@plt+0x48838> │ │ │ │ + ldr r7, [pc, #32] @ 5460c <__cxa_atexit@plt+0x48844> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r3, r2 │ │ │ │ + addcc r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r1, r0, r4, ror r2 │ │ │ │ - andeq r8, r0, #96, 28 @ 0x600 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5e434 <__cxa_atexit@plt+0x5266c> │ │ │ │ - ldr r7, [pc, #52] @ 5e448 <__cxa_atexit@plt+0x52680> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andseq sp, r5, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 54640 <__cxa_atexit@plt+0x48878> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r5, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 546f0 <__cxa_atexit@plt+0x48928> │ │ │ │ + ldr r7, [pc, #156] @ 54700 <__cxa_atexit@plt+0x48938> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 5e428 <__cxa_atexit@plt+0x52660> │ │ │ │ - mov r7, sl │ │ │ │ - b 5f600 <__cxa_atexit@plt+0x53838> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 546ac <__cxa_atexit@plt+0x488e4> │ │ │ │ + ldr r1, [pc, #140] @ 54704 <__cxa_atexit@plt+0x4893c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 546bc <__cxa_atexit@plt+0x488f4> │ │ │ │ + cmp r2, r1 │ │ │ │ + bcs 546c8 <__cxa_atexit@plt+0x48900> │ │ │ │ + ldr r7, [pc, #108] @ 5470c <__cxa_atexit@plt+0x48944> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bne 546e0 <__cxa_atexit@plt+0x48918> │ │ │ │ + ldr r7, [pc, #48] @ 54708 <__cxa_atexit@plt+0x48940> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 54714 <__cxa_atexit@plt+0x4894c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5e44c <__cxa_atexit@plt+0x52684> │ │ │ │ + ldr r7, [pc, #24] @ 54710 <__cxa_atexit@plt+0x48948> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r1, r0, r8, ror #3 │ │ │ │ - andeq r8, r0, #76, 28 @ 0x4c0 │ │ │ │ - andeq r8, r0, #236, 24 @ 0xec00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub sl, r5, #12 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 5e4e4 <__cxa_atexit@plt+0x5271c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 5e4f0 <__cxa_atexit@plt+0x52728> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ 5e500 <__cxa_atexit@plt+0x52738> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - ldr r8, [pc, #96] @ 5e504 <__cxa_atexit@plt+0x5273c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #92] @ 5e508 <__cxa_atexit@plt+0x52740> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #88] @ 5e50c <__cxa_atexit@plt+0x52744> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r8} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldr r5, [pc, #56] @ 5e510 <__cxa_atexit@plt+0x52748> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 19e97a8 <__cxa_atexit@plt+0x19dd9e0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + andseq sp, r5, #108, 26 @ 0x1b00 │ │ │ │ + andseq sp, r5, #196, 26 @ 0x3100 │ │ │ │ + andeq r5, r1, #72, 22 @ 0x12000 │ │ │ │ + andseq sp, r5, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #104] @ 54794 <__cxa_atexit@plt+0x489cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 54764 <__cxa_atexit@plt+0x4899c> │ │ │ │ + cmp r3, r2 │ │ │ │ + bcs 5476c <__cxa_atexit@plt+0x489a4> │ │ │ │ + ldr r7, [pc, #68] @ 5479c <__cxa_atexit@plt+0x489d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andseq r3, r5, #104, 30 @ 0x1a0 │ │ │ │ - andseq r3, r5, #80, 30 @ 0x140 │ │ │ │ - andseq r3, r5, #100, 30 @ 0x190 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r8, r0, #248, 2 @ 0x3e │ │ │ │ - andeq r8, r0, #40, 24 @ 0x2800 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 54784 <__cxa_atexit@plt+0x489bc> │ │ │ │ + ldr r7, [pc, #28] @ 54798 <__cxa_atexit@plt+0x489d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 547a0 <__cxa_atexit@plt+0x489d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andseq sp, r5, #200, 24 @ 0xc800 │ │ │ │ + andseq sp, r5, #12, 26 @ 0x300 │ │ │ │ + andseq sp, r5, #136, 28 @ 0x880 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 547d4 <__cxa_atexit@plt+0x48a0c> │ │ │ │ + ldr r7, [pc, #56] @ 54800 <__cxa_atexit@plt+0x48a38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 547ec <__cxa_atexit@plt+0x48a24> │ │ │ │ + ldr r7, [pc, #24] @ 547fc <__cxa_atexit@plt+0x48a34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 54804 <__cxa_atexit@plt+0x48a3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r5, #96, 24 @ 0x6000 │ │ │ │ + andseq sp, r5, #156, 24 @ 0x9c00 │ │ │ │ + andseq sp, r5, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 5e540 <__cxa_atexit@plt+0x52778> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 54860 <__cxa_atexit@plt+0x48a98> │ │ │ │ + ldr r3, [pc, #72] @ 54870 <__cxa_atexit@plt+0x48aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 5e544 <__cxa_atexit@plt+0x5277c> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 54850 <__cxa_atexit@plt+0x48a88> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r3, [pc, #48] @ 54874 <__cxa_atexit@plt+0x48aac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1dd24 <__cxa_atexit@plt+0x11f5c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andseq r3, r5, #168, 30 @ 0x2a0 │ │ │ │ - andeq r8, r0, #228, 22 @ 0x39000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 550a4 <__cxa_atexit@plt+0x492dc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 5e590 <__cxa_atexit@plt+0x527c8> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r8, r0, #252, 12 @ 0xfc00000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5e660 <__cxa_atexit@plt+0x52898> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - cmpne r3, #125 @ 0x7d │ │ │ │ - bne 5e63c <__cxa_atexit@plt+0x52874> │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bne 5e5e8 <__cxa_atexit@plt+0x52820> │ │ │ │ - ldr r7, [pc, #204] @ 5e698 <__cxa_atexit@plt+0x528d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, r0, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 5e674 <__cxa_atexit@plt+0x528ac> │ │ │ │ - ldr r0, [pc, #144] @ 5e6a4 <__cxa_atexit@plt+0x528dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #88] @ 5e69c <__cxa_atexit@plt+0x528d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 5e6a0 <__cxa_atexit@plt+0x528d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5e694 <__cxa_atexit@plt+0x528cc> │ │ │ │ + ldr r7, [pc, #16] @ 54878 <__cxa_atexit@plt+0x48ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r8, r0, #84, 8 @ 0x54000000 │ │ │ │ - andeq r8, r0, #180, 10 @ 0x2d000000 │ │ │ │ - andseq r3, r5, #92, 28 @ 0x5c0 │ │ │ │ - andeq r8, r0, #88, 8 @ 0x58000000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andseq sp, r5, #160, 28 @ 0xa00 │ │ │ │ + andeq r5, r1, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5e714 <__cxa_atexit@plt+0x5294c> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 5e730 <__cxa_atexit@plt+0x52968> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 5e734 <__cxa_atexit@plt+0x5296c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r3, [pc, #12] @ 548a0 <__cxa_atexit@plt+0x48ad8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r5, #80, 28 @ 0x500 │ │ │ │ + andeq r5, r1, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 54904 <__cxa_atexit@plt+0x48b3c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 548fc <__cxa_atexit@plt+0x48b34> │ │ │ │ + ldr r3, [pc, #52] @ 5490c <__cxa_atexit@plt+0x48b44> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r5, #112, 26 @ 0x1c00 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r8, r0, #68, 10 @ 0x11000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5e7cc <__cxa_atexit@plt+0x52a04> │ │ │ │ - ldr r2, [pc, #120] @ 5e7d4 <__cxa_atexit@plt+0x52a0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5e7b0 <__cxa_atexit@plt+0x529e8> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 5e7d8 <__cxa_atexit@plt+0x52a10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5e7bc <__cxa_atexit@plt+0x529f4> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 5e590 <__cxa_atexit@plt+0x527c8> │ │ │ │ + ldr r9, [pc, #48] @ 54910 <__cxa_atexit@plt+0x48b48> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 54914 <__cxa_atexit@plt+0x48b4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r5, r1, #228, 18 @ 0x390000 │ │ │ │ + andeq r5, r1, #240, 18 @ 0x3c0000 │ │ │ │ + andseq sp, r5, #252, 20 @ 0xfc000 │ │ │ │ + andeq r5, r1, #212, 18 @ 0x350000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5498c <__cxa_atexit@plt+0x48bc4> │ │ │ │ + ldr r3, [pc, #96] @ 5499c <__cxa_atexit@plt+0x48bd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 54964 <__cxa_atexit@plt+0x48b9c> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 54974 <__cxa_atexit@plt+0x48bac> │ │ │ │ + ldr r7, [pc, #72] @ 549a0 <__cxa_atexit@plt+0x48bd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #68] @ 549a4 <__cxa_atexit@plt+0x48bdc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 549ac <__cxa_atexit@plt+0x48be4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #-8] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 549a8 <__cxa_atexit@plt+0x48be0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r8, r0, #164, 8 @ 0xa4000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r5, r1, #160, 18 @ 0x280000 │ │ │ │ + andeq r5, r1, #152, 18 @ 0x260000 │ │ │ │ + andeq r5, r1, #116, 18 @ 0x1d0000 │ │ │ │ + andseq sp, r5, #104, 26 @ 0x1a00 │ │ │ │ + andeq r5, r1, #64, 18 @ 0x100000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 5e82c <__cxa_atexit@plt+0x52a64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5e820 <__cxa_atexit@plt+0x52a58> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 5e590 <__cxa_atexit@plt+0x527c8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 549e0 <__cxa_atexit@plt+0x48c18> │ │ │ │ + ldr r7, [pc, #44] @ 549fc <__cxa_atexit@plt+0x48c34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #36] @ 54a00 <__cxa_atexit@plt+0x48c38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r8, r0, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 5e590 <__cxa_atexit@plt+0x527c8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5e8a8 <__cxa_atexit@plt+0x52ae0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 5e8bc <__cxa_atexit@plt+0x52af4> │ │ │ │ + ldr r3, [pc, #16] @ 549f8 <__cxa_atexit@plt+0x48c30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r5, #252, 24 @ 0xfc00 │ │ │ │ + andeq r5, r1, #40, 18 @ 0xa0000 │ │ │ │ + andeq r5, r1, #28, 18 @ 0x70000 │ │ │ │ + andeq r5, r1, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 54a64 <__cxa_atexit@plt+0x48c9c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 54a5c <__cxa_atexit@plt+0x48c94> │ │ │ │ + ldr r3, [pc, #52] @ 54a6c <__cxa_atexit@plt+0x48ca4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ 54a70 <__cxa_atexit@plt+0x48ca8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 54a74 <__cxa_atexit@plt+0x48cac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r3, r5, #104, 24 @ 0x6800 │ │ │ │ - andeq r8, r0, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5e938 <__cxa_atexit@plt+0x52b70> │ │ │ │ - ldr r3, [pc, #92] @ 5e940 <__cxa_atexit@plt+0x52b78> │ │ │ │ + andeq r5, r1, #132, 16 @ 0x840000 │ │ │ │ + andeq r5, r1, #216, 16 @ 0xd80000 │ │ │ │ + andseq sp, r5, #156, 18 @ 0x270000 │ │ │ │ + andeq r5, r1, #188, 16 @ 0xbc0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 54aec <__cxa_atexit@plt+0x48d24> │ │ │ │ + ldr r3, [pc, #96] @ 54afc <__cxa_atexit@plt+0x48d34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5e928 <__cxa_atexit@plt+0x52b60> │ │ │ │ - ldr r7, [pc, #52] @ 5e944 <__cxa_atexit@plt+0x52b7c> │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 54ac4 <__cxa_atexit@plt+0x48cfc> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 54ad4 <__cxa_atexit@plt+0x48d0c> │ │ │ │ + ldr r7, [pc, #72] @ 54b00 <__cxa_atexit@plt+0x48d38> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [pc, #68] @ 54b04 <__cxa_atexit@plt+0x48d3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + lsl r7, r3, #2 │ │ │ │ + ldr r3, [pc, #44] @ 54b0c <__cxa_atexit@plt+0x48d44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 54b08 <__cxa_atexit@plt+0x48d40> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r8, r0, #76, 6 @ 0x30000001 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 5e978 <__cxa_atexit@plt+0x52bb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r8, r0, #24, 6 @ 0x60000000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r5, r1, #136, 16 @ 0x880000 │ │ │ │ + andeq r5, r1, #128, 16 @ 0x800000 │ │ │ │ + andeq r5, r1, #92, 16 @ 0x5c0000 │ │ │ │ + andseq sp, r5, #4, 24 @ 0x400 │ │ │ │ + andeq r5, r1, #40, 16 @ 0x280000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 5ea24 <__cxa_atexit@plt+0x52c5c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 5e9dc <__cxa_atexit@plt+0x52c14> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 5ea3c <__cxa_atexit@plt+0x52c74> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 54b40 <__cxa_atexit@plt+0x48d78> │ │ │ │ + ldr r7, [pc, #44] @ 54b5c <__cxa_atexit@plt+0x48d94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #36] @ 54b60 <__cxa_atexit@plt+0x48d98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r3, [pc, #12] @ 54b58 <__cxa_atexit@plt+0x48d90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 5ea34 <__cxa_atexit@plt+0x52c6c> │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r5, #152, 22 @ 0x26000 │ │ │ │ + andeq r5, r1, #16, 16 @ 0x100000 │ │ │ │ + andeq r5, r1, #4, 16 @ 0x40000 │ │ │ │ + andeq r5, r1, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 54bc0 <__cxa_atexit@plt+0x48df8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 54bb8 <__cxa_atexit@plt+0x48df0> │ │ │ │ + ldr sl, [pc, #48] @ 54bc8 <__cxa_atexit@plt+0x48e00> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #44] @ 54bcc <__cxa_atexit@plt+0x48e04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, #2 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r5, r1, #192, 14 @ 0x3000000 │ │ │ │ + andseq sp, r5, #68, 16 @ 0x440000 │ │ │ │ + andeq r5, r1, #148, 14 @ 0x2500000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 54c2c <__cxa_atexit@plt+0x48e64> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 54c24 <__cxa_atexit@plt+0x48e5c> │ │ │ │ + ldr r8, [pc, #48] @ 54c34 <__cxa_atexit@plt+0x48e6c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 5ea38 <__cxa_atexit@plt+0x52c70> │ │ │ │ + ldr r9, [pc, #44] @ 54c38 <__cxa_atexit@plt+0x48e70> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq r3, r5, #112, 20 @ 0x70000 │ │ │ │ - andeq r8, r0, #64, 4 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 5ea80 <__cxa_atexit@plt+0x52cb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5ea78 <__cxa_atexit@plt+0x52cb0> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 5e590 <__cxa_atexit@plt+0x527c8> │ │ │ │ + ldr r3, [pc, #40] @ 54c3c <__cxa_atexit@plt+0x48e74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r8, r0, #252, 2 @ 0x3f │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 5e590 <__cxa_atexit@plt+0x527c8> │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r8, r0, #128, 14 @ 0x2000000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq r1, [fp, #38]! @ 0x26 │ │ │ │ + andeq r5, r1, #96, 14 @ 0x1800000 │ │ │ │ + andseq sp, r5, #208, 14 @ 0x3400000 │ │ │ │ + andeq r5, r1, #52, 14 @ 0xd00000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + ldr sl, [pc, #12] @ 54c60 <__cxa_atexit@plt+0x48e98> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + andeq r5, r1, #40, 14 @ 0xa00000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54cc0 <__cxa_atexit@plt+0x48ef8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #104 @ 0x68 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc 5eba4 <__cxa_atexit@plt+0x52ddc> │ │ │ │ - ldr r1, [pc, #232] @ 5ebc0 <__cxa_atexit@plt+0x52df8> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 54cc8 <__cxa_atexit@plt+0x48f00> │ │ │ │ + ldr r5, [pc, #76] @ 54ce4 <__cxa_atexit@plt+0x48f1c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #72] @ 54ce8 <__cxa_atexit@plt+0x48f20> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr lr, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r1, [r6, #28]! │ │ │ │ - ldr fp, [pc, #200] @ 5ebc4 <__cxa_atexit@plt+0x52dfc> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r3, [r6, #72] @ 0x48 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #24] │ │ │ │ - sub r1, ip, #86 @ 0x56 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - sub r0, ip, #99 @ 0x63 │ │ │ │ - ldr r1, [pc, #160] @ 5ebc8 <__cxa_atexit@plt+0x52e00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str fp, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r6, #-20] @ 0xffffffec │ │ │ │ - str r2, [r6, #-16] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - stmdb r6, {r0, lr} │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [pc, #124] @ 5ebcc <__cxa_atexit@plt+0x52e04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #56]! @ 0x38 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [pc, #108] @ 5ebd0 <__cxa_atexit@plt+0x52e08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [pc, #88] @ 5ebd4 <__cxa_atexit@plt+0x52e0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #16]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #72] @ 5ebd8 <__cxa_atexit@plt+0x52e10> │ │ │ │ + ldr r2, [pc, #68] @ 54cec <__cxa_atexit@plt+0x48f24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 54cd0 <__cxa_atexit@plt+0x48f08> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 54ce0 <__cxa_atexit@plt+0x48f18> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #64]! @ 0x40 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, ip │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mov r6, #104 @ 0x68 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff868 │ │ │ │ - andseq r3, r5, #20, 18 @ 0x50000 │ │ │ │ - andseq r3, r5, #204, 16 @ 0xcc0000 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - @ instruction: 0xfffff8dc │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - andeq r8, r0, #84, 12 @ 0x5400000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + andeq r5, r1, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + strdeq r1, [fp, #23]! │ │ │ │ + andeq r5, r1, #148, 12 @ 0x9400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 54d14 <__cxa_atexit@plt+0x48f4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + andeq r5, r1, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r5, r1, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 5ec44 <__cxa_atexit@plt+0x52e7c> │ │ │ │ - ldr r2, [pc, #76] @ 5ec50 <__cxa_atexit@plt+0x52e88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r3, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5ec38 <__cxa_atexit@plt+0x52e70> │ │ │ │ - ldr r2, [pc, #48] @ 5ec54 <__cxa_atexit@plt+0x52e8c> │ │ │ │ + bhi 54da4 <__cxa_atexit@plt+0x48fdc> │ │ │ │ + ldr r7, [pc, #152] @ 54ddc <__cxa_atexit@plt+0x49014> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 54d94 <__cxa_atexit@plt+0x48fcc> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 54dbc <__cxa_atexit@plt+0x48ff4> │ │ │ │ + ldr r7, [pc, #124] @ 54de8 <__cxa_atexit@plt+0x49020> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #120] @ 54dec <__cxa_atexit@plt+0x49024> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #116] @ 54df0 <__cxa_atexit@plt+0x49028> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 54de4 <__cxa_atexit@plt+0x4901c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r8, r0, #220, 10 @ 0x37000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5ec80 <__cxa_atexit@plt+0x52eb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r8, r0, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r7, [pc, #28] @ 54de0 <__cxa_atexit@plt+0x49018> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r5, r1, #216, 10 @ 0x36000000 │ │ │ │ + andeq r5, r1, #0, 12 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + mvneq r1, r3, lsr #2 │ │ │ │ + andeq r5, r1, #160, 10 @ 0x28000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r7, r9, sl} │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 5eac0 <__cxa_atexit@plt+0x52cf8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 5ecd0 <__cxa_atexit@plt+0x52f08> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r8, r0, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ed40 <__cxa_atexit@plt+0x52f78> │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ - bne 5ed1c <__cxa_atexit@plt+0x52f54> │ │ │ │ - ldr r2, [pc, #100] @ 5ed54 <__cxa_atexit@plt+0x52f8c> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 54e4c <__cxa_atexit@plt+0x49084> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 54e54 <__cxa_atexit@plt+0x4908c> │ │ │ │ + ldr r2, [pc, #76] @ 54e74 <__cxa_atexit@plt+0x490ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 5ed58 <__cxa_atexit@plt+0x52f90> │ │ │ │ + ldr r1, [pc, #72] @ 54e78 <__cxa_atexit@plt+0x490b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #68] @ 54e7c <__cxa_atexit@plt+0x490b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 5ed5c <__cxa_atexit@plt+0x52f94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ str r2, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 54e5c <__cxa_atexit@plt+0x49094> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #8] @ 54e70 <__cxa_atexit@plt+0x490a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r7, r0, #160, 28 @ 0xa00 │ │ │ │ - andeq r7, r0, #136, 28 @ 0x880 │ │ │ │ - andeq r8, r0, #212, 8 @ 0xd4000000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, sl} │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r8, r7 │ │ │ │ - b 5dec4 <__cxa_atexit@plt+0x520fc> │ │ │ │ - andeq r8, r0, #172, 8 @ 0xac000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5edd4 <__cxa_atexit@plt+0x5300c> │ │ │ │ - ldr r2, [pc, #52] @ 5ede0 <__cxa_atexit@plt+0x53018> │ │ │ │ + andeq r5, r1, #52, 10 @ 0xd000000 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + mvneq r1, r7, rrx │ │ │ │ + andeq r5, r1, #16, 10 @ 0x4000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 54f34 <__cxa_atexit@plt+0x4916c> │ │ │ │ + ldr r6, [pc, #188] @ 54f64 <__cxa_atexit@plt+0x4919c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 54edc <__cxa_atexit@plt+0x49114> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + cmp r3, #3 │ │ │ │ + bcs 54ef0 <__cxa_atexit@plt+0x49128> │ │ │ │ + lsl r7, r3, #2 │ │ │ │ + ldr r6, [pc, #160] @ 54f6c <__cxa_atexit@plt+0x491a4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 54f48 <__cxa_atexit@plt+0x49180> │ │ │ │ + ldr r5, [pc, #108] @ 54f74 <__cxa_atexit@plt+0x491ac> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #104] @ 54f78 <__cxa_atexit@plt+0x491b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #100] @ 54f7c <__cxa_atexit@plt+0x491b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5edcc <__cxa_atexit@plt+0x53004> │ │ │ │ - b 5edf0 <__cxa_atexit@plt+0x53028> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r5, [r7] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r7, [pc, #52] @ 54f70 <__cxa_atexit@plt+0x491a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 54f68 <__cxa_atexit@plt+0x491a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r8, r0, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r5, r1, #76, 8 @ 0x4c000000 │ │ │ │ + andseq sp, r5, #24, 16 @ 0x180000 │ │ │ │ + andeq r5, r1, #120, 8 @ 0x78000000 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + mvneq r0, r7, lsl #31 │ │ │ │ + andeq r5, r1, #20, 8 @ 0x14000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #180] @ 5eeb0 <__cxa_atexit@plt+0x530e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r1, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5ee68 <__cxa_atexit@plt+0x530a0> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5ee9c <__cxa_atexit@plt+0x530d4> │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ - bne 5ee74 <__cxa_atexit@plt+0x530ac> │ │ │ │ - ldr r3, [pc, #112] @ 5eeb4 <__cxa_atexit@plt+0x530ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r2, r7} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + cmp r8, #3 │ │ │ │ + bcs 54fb8 <__cxa_atexit@plt+0x491f0> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #124] @ 55024 <__cxa_atexit@plt+0x4925c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 5eeb8 <__cxa_atexit@plt+0x530f0> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 54ffc <__cxa_atexit@plt+0x49234> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 55004 <__cxa_atexit@plt+0x4923c> │ │ │ │ + ldr r2, [pc, #80] @ 55028 <__cxa_atexit@plt+0x49260> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 5eebc <__cxa_atexit@plt+0x530f4> │ │ │ │ + ldr r1, [pc, #76] @ 5502c <__cxa_atexit@plt+0x49264> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r1, [r5, #16] │ │ │ │ + ldr r3, [pc, #72] @ 55030 <__cxa_atexit@plt+0x49268> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 5500c <__cxa_atexit@plt+0x49244> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #8] @ 55020 <__cxa_atexit@plt+0x49258> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r7, r0, #72, 26 @ 0x1200 │ │ │ │ - andeq r7, r0, #48, 26 @ 0xc00 │ │ │ │ - andeq r8, r0, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5ef44 <__cxa_atexit@plt+0x5317c> │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ - bne 5ef20 <__cxa_atexit@plt+0x53158> │ │ │ │ - ldr r3, [pc, #92] @ 5ef58 <__cxa_atexit@plt+0x53190> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r2, r7} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 5ef5c <__cxa_atexit@plt+0x53194> │ │ │ │ + andeq r5, r1, #132, 6 @ 0x10000002 │ │ │ │ + andseq sp, r5, #60, 14 @ 0xf00000 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + strheq r0, [fp, #231]! @ 0xe7 │ │ │ │ + andeq r5, r1, #124, 6 @ 0xf0000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 550e0 <__cxa_atexit@plt+0x49318> │ │ │ │ + ldr r7, [pc, #184] @ 55110 <__cxa_atexit@plt+0x49348> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 550d0 <__cxa_atexit@plt+0x49308> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r3] │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 550f0 <__cxa_atexit@plt+0x49328> │ │ │ │ + ldr r3, [pc, #148] @ 5511c <__cxa_atexit@plt+0x49354> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 5ef60 <__cxa_atexit@plt+0x53198> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r1, [pc, #144] @ 55120 <__cxa_atexit@plt+0x49358> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + ldr r7, [pc, #136] @ 55124 <__cxa_atexit@plt+0x4935c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #128] @ 55128 <__cxa_atexit@plt+0x49360> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #145 @ 0x91 │ │ │ │ + sub r6, r2, #3 │ │ │ │ + stmib r5, {r6, r7} │ │ │ │ str r3, [r5, #12] │ │ │ │ + ldr r3, [pc, #108] @ 5512c <__cxa_atexit@plt+0x49364> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a309a0 <__cxa_atexit@plt+0x1a24bd8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - andeq r7, r0, #140, 24 @ 0x8c00 │ │ │ │ - andeq r7, r0, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5efb4 <__cxa_atexit@plt+0x531ec> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 5efc8 <__cxa_atexit@plt+0x53200> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r3, r5, #92, 10 @ 0x17000000 │ │ │ │ - andeq r8, r0, #100, 4 @ 0x40000006 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f05c <__cxa_atexit@plt+0x53294> │ │ │ │ - ldr lr, [pc, #116] @ 5f064 <__cxa_atexit@plt+0x5329c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r5, #16 │ │ │ │ - stm r0, {r1, r7, r8} │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5f04c <__cxa_atexit@plt+0x53284> │ │ │ │ - ldr r7, [pc, #52] @ 5f068 <__cxa_atexit@plt+0x532a0> │ │ │ │ + ldr r7, [pc, #48] @ 55118 <__cxa_atexit@plt+0x49350> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r8, r0, #200, 2 @ 0x32 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + ldr r6, [pc, #28] @ 55114 <__cxa_atexit@plt+0x4934c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r5, r1, #224, 4 │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + andseq sp, r5, #216, 6 @ 0x60000003 │ │ │ │ + andseq sp, r5, #116, 6 @ 0xd0000001 │ │ │ │ + andseq sp, r5, #144, 6 @ 0x40000002 │ │ │ │ + andseq sp, r5, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r5, r1, #132, 4 @ 0x40000008 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 5f09c <__cxa_atexit@plt+0x532d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r6, r7, #3 │ │ │ │ + sub r3, r6, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 551a0 <__cxa_atexit@plt+0x493d8> │ │ │ │ + ldr r1, [pc, #88] @ 551bc <__cxa_atexit@plt+0x493f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #84] @ 551c0 <__cxa_atexit@plt+0x493f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r3} │ │ │ │ + ldr r3, [pc, #76] @ 551c4 <__cxa_atexit@plt+0x493fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #145 @ 0x91 │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #56] @ 551c8 <__cxa_atexit@plt+0x49400> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #48] @ 551cc <__cxa_atexit@plt+0x49404> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a309a0 <__cxa_atexit@plt+0x1a24bd8> │ │ │ │ + ldr r7, [pc, #40] @ 551d0 <__cxa_atexit@plt+0x49408> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r8, r0, #148, 2 @ 0x25 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andseq sp, r5, #252, 4 @ 0xc000000f │ │ │ │ + andseq sp, r5, #192, 4 │ │ │ │ + andseq sp, r5, #128, 4 │ │ │ │ + andseq sp, r5, #204, 6 @ 0x30000003 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r5, r1, #224, 2 @ 0x38 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5f140 <__cxa_atexit@plt+0x53378> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 5f0fc <__cxa_atexit@plt+0x53334> │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #104] @ 5f158 <__cxa_atexit@plt+0x53390> │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5523c <__cxa_atexit@plt+0x49474> │ │ │ │ + ldr r2, [pc, #84] @ 55254 <__cxa_atexit@plt+0x4948c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 55258 <__cxa_atexit@plt+0x49490> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #72] @ 5525c <__cxa_atexit@plt+0x49494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 5f150 <__cxa_atexit@plt+0x53388> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 5f154 <__cxa_atexit@plt+0x5338c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r3, r5, #80, 6 @ 0x40000001 │ │ │ │ - andeq r8, r0, #216 @ 0xd8 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 5f1e8 <__cxa_atexit@plt+0x53420> │ │ │ │ + add r3, r3, #145 @ 0x91 │ │ │ │ + sub r1, r6, #3 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #52] @ 55260 <__cxa_atexit@plt+0x49498> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #44] @ 55264 <__cxa_atexit@plt+0x4949c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a309a0 <__cxa_atexit@plt+0x1a24bd8> │ │ │ │ + ldr r3, [pc, #36] @ 55268 <__cxa_atexit@plt+0x494a0> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5f1b4 <__cxa_atexit@plt+0x533ec> │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andseq sp, r5, #96, 4 │ │ │ │ + andseq sp, r5, #36, 4 @ 0x40000002 │ │ │ │ + andseq sp, r5, #228, 2 @ 0x39 │ │ │ │ + andseq sp, r5, #48, 6 @ 0xc0000000 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 5528c <__cxa_atexit@plt+0x494c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq r4, r1, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r3, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 5f1bc <__cxa_atexit@plt+0x533f4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - add r9, r7, #1 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 552d4 <__cxa_atexit@plt+0x4950c> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #40] @ 552e0 <__cxa_atexit@plt+0x49518> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + ldr r7, [pc, #32] @ 552e4 <__cxa_atexit@plt+0x4951c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r1 │ │ │ │ + addle r7, r7, #145 @ 0x91 │ │ │ │ + addgt r7, r7, #129 @ 0x81 │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 5dec4 <__cxa_atexit@plt+0x520fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 5f1ec <__cxa_atexit@plt+0x53424> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ 5f1f0 <__cxa_atexit@plt+0x53428> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r7, r0, #0, 20 │ │ │ │ - andeq r7, r0, #232, 18 @ 0x3a0000 │ │ │ │ - andeq r8, r0, #64 @ 0x40 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 5f234 <__cxa_atexit@plt+0x5346c> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b 5dec4 <__cxa_atexit@plt+0x520fc> │ │ │ │ - ldr r2, [pc, #32] @ 5f25c <__cxa_atexit@plt+0x53494> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #28] @ 5f260 <__cxa_atexit@plt+0x53498> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r3, #24] │ │ │ │ - ldr r7, [r3, #32] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - andeq r7, r0, #136, 18 @ 0x220000 │ │ │ │ - andeq r7, r0, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r7, r0, #204, 30 @ 0x330 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andseq sp, r5, #48, 2 │ │ │ │ + andseq sp, r5, #116, 2 │ │ │ │ + andeq r5, r1, #200 @ 0xc8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 553d0 <__cxa_atexit@plt+0x49608> │ │ │ │ + ldr r7, [pc, #248] @ 55404 <__cxa_atexit@plt+0x4963c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5f2dc <__cxa_atexit@plt+0x53514> │ │ │ │ - str r6, [sp] │ │ │ │ - ldmib r7, {r2, r6, ip, lr} │ │ │ │ - stmdb r3, {r8, sl} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r1, [pc, #72] @ 5f2e8 <__cxa_atexit@plt+0x53520> │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 553b4 <__cxa_atexit@plt+0x495ec> │ │ │ │ + ldr r1, [pc, #224] @ 55408 <__cxa_atexit@plt+0x49640> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #-36] @ 0xffffffdc │ │ │ │ - sub r1, r3, #20 │ │ │ │ - stm r1, {r0, r2, r7} │ │ │ │ - str r6, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5f2cc <__cxa_atexit@plt+0x53504> │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - b 5f2f8 <__cxa_atexit@plt+0x53530> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 553c4 <__cxa_atexit@plt+0x495fc> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + sub r9, r2, #1 │ │ │ │ + str r9, [r3] │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc 553e0 <__cxa_atexit@plt+0x49618> │ │ │ │ + ldr r8, [pc, #180] @ 55414 <__cxa_atexit@plt+0x4964c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #176] @ 55418 <__cxa_atexit@plt+0x49650> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #172] @ 5541c <__cxa_atexit@plt+0x49654> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + sub r3, r2, #11 │ │ │ │ + sub r1, r2, #3 │ │ │ │ + stmib r5, {r1, r3, r6, lr} │ │ │ │ + ldr r3, [pc, #148] @ 55420 <__cxa_atexit@plt+0x49658> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + ldr r8, [pc, #120] @ 55424 <__cxa_atexit@plt+0x4965c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a30a10 <__cxa_atexit@plt+0x1a24c48> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r7, r0, #72, 30 @ 0x120 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r7, [pc, #56] @ 55410 <__cxa_atexit@plt+0x49648> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 5540c <__cxa_atexit@plt+0x49644> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r5, r1, #0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + andseq sp, r5, #104, 2 │ │ │ │ + andseq sp, r5, #220 @ 0xdc │ │ │ │ + andseq sp, r5, #188, 2 @ 0x2f │ │ │ │ + andeq r4, r1, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #244] @ 5f3f4 <__cxa_atexit@plt+0x5362c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5f3dc <__cxa_atexit@plt+0x53614> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #80 @ 0x50 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 5f3e4 <__cxa_atexit@plt+0x5361c> │ │ │ │ - ldr r8, [pc, #200] @ 5f3f8 <__cxa_atexit@plt+0x53630> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 5f3fc <__cxa_atexit@plt+0x53634> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldm r3, {r1, r2, r3} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #172] @ 5f400 <__cxa_atexit@plt+0x53638> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr ip, [pc, #148] @ 5f404 <__cxa_atexit@plt+0x5363c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #140] @ 5f408 <__cxa_atexit@plt+0x53640> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #188] @ 554fc <__cxa_atexit@plt+0x49734> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #136] @ 5f40c <__cxa_atexit@plt+0x53644> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #24]! │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #32]! │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #28] │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #56]! @ 0x38 │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r7, #48]! @ 0x30 │ │ │ │ - ldr r2, [r5, #24]! │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - str sl, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r6, r9 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 554d4 <__cxa_atexit@plt+0x4970c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + sub r2, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 554dc <__cxa_atexit@plt+0x49714> │ │ │ │ + ldr lr, [pc, #136] @ 55504 <__cxa_atexit@plt+0x4973c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #132] @ 55508 <__cxa_atexit@plt+0x49740> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r9, r3, #11 │ │ │ │ + sub r0, r3, #3 │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + stmdb r5, {r0, r9} │ │ │ │ + stm r5, {r6, lr} │ │ │ │ + ldr r0, [pc, #108] @ 5550c <__cxa_atexit@plt+0x49744> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + ldr r6, [pc, #80] @ 55510 <__cxa_atexit@plt+0x49748> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #72] @ 55514 <__cxa_atexit@plt+0x4974c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a30a10 <__cxa_atexit@plt+0x1a24c48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ + ldr r7, [pc, #28] @ 55500 <__cxa_atexit@plt+0x49738> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffff78c │ │ │ │ - @ instruction: 0xfffff8b0 │ │ │ │ - @ instruction: 0xfffff978 │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - @ instruction: 0xfffffa14 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r7, r0, #36, 28 @ 0x240 │ │ │ │ - andeq r2, r0, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + andseq ip, r5, #200, 30 @ 0x320 │ │ │ │ + andseq sp, r5, #24 │ │ │ │ + andseq sp, r5, #156 @ 0x9c │ │ │ │ + andeq r4, r1, #156, 28 @ 0x9c0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5f4e4 <__cxa_atexit@plt+0x5371c> │ │ │ │ - ldr r8, [pc, #184] @ 5f4f0 <__cxa_atexit@plt+0x53728> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #180] @ 5f4f4 <__cxa_atexit@plt+0x5372c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r6, r7, #3 │ │ │ │ + sub r3, r6, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + add r6, r2, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 555a4 <__cxa_atexit@plt+0x497dc> │ │ │ │ + ldr lr, [pc, #116] @ 555c0 <__cxa_atexit@plt+0x497f8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - ldr r8, [pc, #152] @ 5f4f8 <__cxa_atexit@plt+0x53730> │ │ │ │ + ldr r8, [pc, #112] @ 555c4 <__cxa_atexit@plt+0x497fc> │ │ │ │ add r8, pc, r8 │ │ │ │ - stmib r2, {r3, sl} │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r1, [r2, #68] @ 0x44 │ │ │ │ - ldr sl, [pc, #128] @ 5f4fc <__cxa_atexit@plt+0x53734> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ - ldr ip, [pc, #120] @ 5f500 <__cxa_atexit@plt+0x53738> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r9, [pc, #116] @ 5f504 <__cxa_atexit@plt+0x5373c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r7, r2 │ │ │ │ - str lr, [r7, #24]! │ │ │ │ - str r7, [r2, #64] @ 0x40 │ │ │ │ - mov r3, r2 │ │ │ │ - str r8, [r3, #32]! │ │ │ │ - str r3, [r2, #52] @ 0x34 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - str r1, [r2, #44] @ 0x2c │ │ │ │ - str r2, [r2, #28] │ │ │ │ - mov r3, r2 │ │ │ │ - str sl, [r3, #56]! @ 0x38 │ │ │ │ - mov r7, r2 │ │ │ │ - str ip, [r7, #48]! @ 0x30 │ │ │ │ - ldr r1, [r5, #24]! │ │ │ │ - str r7, [r2, #76] @ 0x4c │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r2, #72] @ 0x48 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #80 @ 0x50 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff684 │ │ │ │ - @ instruction: 0xfffff7a8 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - @ instruction: 0xfffff908 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r7, r0, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + sub r9, r6, #11 │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + stmdb r5, {r0, r9} │ │ │ │ + stm r5, {r2, lr} │ │ │ │ + ldr r0, [pc, #84] @ 555c8 <__cxa_atexit@plt+0x49800> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str r0, [r2, #24] │ │ │ │ + str r1, [r2, #28] │ │ │ │ + ldr r3, [pc, #56] @ 555cc <__cxa_atexit@plt+0x49804> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #48] @ 555d0 <__cxa_atexit@plt+0x49808> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a30a10 <__cxa_atexit@plt+0x1a24c48> │ │ │ │ + ldr r7, [pc, #40] @ 555d4 <__cxa_atexit@plt+0x4980c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + andseq ip, r5, #244, 28 @ 0xf40 │ │ │ │ + andseq ip, r5, #68, 30 @ 0x110 │ │ │ │ + andseq ip, r5, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r4, r1, #220, 26 @ 0x3700 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r7, r0, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5f578 <__cxa_atexit@plt+0x537b0> │ │ │ │ - ldr lr, [pc, #52] @ 5f588 <__cxa_atexit@plt+0x537c0> │ │ │ │ + bcc 5565c <__cxa_atexit@plt+0x49894> │ │ │ │ + ldr lr, [pc, #112] @ 55674 <__cxa_atexit@plt+0x498ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 5f58c <__cxa_atexit@plt+0x537c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r8, [pc, #108] @ 55678 <__cxa_atexit@plt+0x498b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + sub r8, r5, #8 │ │ │ │ + stm r8, {r1, r2, r3, lr} │ │ │ │ + ldr r2, [pc, #80] @ 5567c <__cxa_atexit@plt+0x498b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr r3, [pc, #52] @ 55680 <__cxa_atexit@plt+0x498b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #44] @ 55684 <__cxa_atexit@plt+0x498bc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a30a10 <__cxa_atexit@plt+0x1a24c48> │ │ │ │ + ldr r3, [pc, #36] @ 55688 <__cxa_atexit@plt+0x498c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + andseq ip, r5, #60, 28 @ 0x3c0 │ │ │ │ + andseq ip, r5, #140, 28 @ 0x8c0 │ │ │ │ + andseq ip, r5, #16, 30 @ 0x40 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 556ac <__cxa_atexit@plt+0x498e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq r4, r1, #168, 22 @ 0x2a000 │ │ │ │ + andeq r4, r1, #252, 24 @ 0xfc00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 556e4 <__cxa_atexit@plt+0x4991c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 556ec <__cxa_atexit@plt+0x49924> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 54e90 <__cxa_atexit@plt+0x490c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r5, #20, 26 @ 0x500 │ │ │ │ + andeq r4, r1, #184, 24 @ 0xb800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 55740 <__cxa_atexit@plt+0x49978> │ │ │ │ + ldr r3, [pc, #60] @ 55758 <__cxa_atexit@plt+0x49990> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #48] @ 5575c <__cxa_atexit@plt+0x49994> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 55760 <__cxa_atexit@plt+0x49998> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r7, r0, #24, 12 @ 0x1800000 │ │ │ │ - andseq r2, r5, #144, 28 @ 0x900 │ │ │ │ - andeq r7, r0, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andseq ip, r5, #192, 24 @ 0xc000 │ │ │ │ + andeq r4, r1, #152, 24 @ 0x9800 │ │ │ │ + andeq r4, r1, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5583c <__cxa_atexit@plt+0x49a74> │ │ │ │ + ldr r7, [pc, #196] @ 5584c <__cxa_atexit@plt+0x49a84> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5f5d8 <__cxa_atexit@plt+0x53810> │ │ │ │ - ldr r7, [pc, #52] @ 5f5ec <__cxa_atexit@plt+0x53824> │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 5582c <__cxa_atexit@plt+0x49a64> │ │ │ │ + ldr r1, [pc, #172] @ 55850 <__cxa_atexit@plt+0x49a88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 55820 <__cxa_atexit@plt+0x49a58> │ │ │ │ + ldr r0, [pc, #144] @ 55854 <__cxa_atexit@plt+0x49a8c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r1, r1, #1 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq 55820 <__cxa_atexit@plt+0x49a58> │ │ │ │ + ldr r7, [pc, #116] @ 55858 <__cxa_atexit@plt+0x49a90> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 5f5cc <__cxa_atexit@plt+0x53804> │ │ │ │ - mov r7, sl │ │ │ │ - b 5f600 <__cxa_atexit@plt+0x53838> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r3, [pc, #112] @ 5585c <__cxa_atexit@plt+0x49a94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + ldr r3, [pc, #84] @ 55860 <__cxa_atexit@plt+0x49a98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r7, #2 │ │ │ │ + ldr r7, [pc, #72] @ 55864 <__cxa_atexit@plt+0x49a9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5f5f0 <__cxa_atexit@plt+0x53828> │ │ │ │ + ldr r7, [pc, #36] @ 55868 <__cxa_atexit@plt+0x49aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r7, r0, #168, 24 @ 0xa800 │ │ │ │ - andeq r7, r0, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r4, r1, #252, 22 @ 0x3f000 │ │ │ │ + andseq ip, r5, #252, 28 @ 0xfc0 │ │ │ │ + andseq ip, r5, #244, 22 @ 0x3d000 │ │ │ │ + andseq ip, r5, #208, 28 @ 0xd00 │ │ │ │ + andeq r4, r1, #180, 22 @ 0x2d000 │ │ │ │ + andeq r4, r1, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 5f708 <__cxa_atexit@plt+0x53940> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r3, [pc, #276] @ 5f734 <__cxa_atexit@plt+0x5396c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #272] @ 5f738 <__cxa_atexit@plt+0x53970> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #128] @ 55904 <__cxa_atexit@plt+0x49b3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 558fc <__cxa_atexit@plt+0x49b34> │ │ │ │ + ldr r1, [pc, #100] @ 55908 <__cxa_atexit@plt+0x49b40> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r7, [pc, #244] @ 5f73c <__cxa_atexit@plt+0x53974> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 558fc <__cxa_atexit@plt+0x49b34> │ │ │ │ + ldr r7, [pc, #72] @ 5590c <__cxa_atexit@plt+0x49b44> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #52]! @ 0x34 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #16]! │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r1] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #8]! │ │ │ │ - ldr ip, [pc, #196] @ 5f740 <__cxa_atexit@plt+0x53978> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r7, r6 │ │ │ │ - ldr sl, [pc, #188] @ 5f744 <__cxa_atexit@plt+0x5397c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r7, #24]! │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r6 │ │ │ │ - str ip, [r7, #16]! │ │ │ │ - str r2, [r6, #28] │ │ │ │ - add r2, r6, #32 │ │ │ │ - stm r2, {r0, r3, lr} │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5f71c <__cxa_atexit@plt+0x53954> │ │ │ │ - ldr r6, [pc, #140] @ 5f748 <__cxa_atexit@plt+0x53980> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #4]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r7, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - ldr r6, [sp] │ │ │ │ - beq 5f6f8 <__cxa_atexit@plt+0x53930> │ │ │ │ - ldr r7, [pc, #104] @ 5f74c <__cxa_atexit@plt+0x53984> │ │ │ │ + ldr r0, [pc, #68] @ 55910 <__cxa_atexit@plt+0x49b48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r1, #1 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ 55914 <__cxa_atexit@plt+0x49b4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r7, #2 │ │ │ │ + ldr r7, [pc, #32] @ 55918 <__cxa_atexit@plt+0x49b50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r4, r1, #28, 22 @ 0x7000 │ │ │ │ + andseq ip, r5, #28, 28 @ 0x1c0 │ │ │ │ + andseq ip, r5, #24, 22 @ 0x6000 │ │ │ │ + andseq ip, r5, #244, 26 @ 0x3d00 │ │ │ │ + andeq r4, r1, #196, 20 @ 0xc4000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #112] @ 559a4 <__cxa_atexit@plt+0x49bdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r2, r3, #1 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 5599c <__cxa_atexit@plt+0x49bd4> │ │ │ │ + ldr r7, [pc, #80] @ 559a8 <__cxa_atexit@plt+0x49be0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [pc, #72] @ 559ac <__cxa_atexit@plt+0x49be4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #40] @ 559b0 <__cxa_atexit@plt+0x49be8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r7, #2 │ │ │ │ + ldr r7, [pc, #28] @ 559b4 <__cxa_atexit@plt+0x49bec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r4, r1, #136, 20 @ 0x88000 │ │ │ │ + andseq ip, r5, #132, 26 @ 0x2100 │ │ │ │ + andseq ip, r5, #120, 20 @ 0x78000 │ │ │ │ + andseq ip, r5, #84, 26 @ 0x1500 │ │ │ │ + andeq r4, r1, #40, 20 @ 0x28000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 55a0c <__cxa_atexit@plt+0x49c44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 55a10 <__cxa_atexit@plt+0x49c48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + stm r5, {r0, r2, r7} │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #28] @ 55a14 <__cxa_atexit@plt+0x49c4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r7, [pc, #16] @ 55a18 <__cxa_atexit@plt+0x49c50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + andeq r4, r1, #20, 20 @ 0x14000 │ │ │ │ + andseq ip, r5, #20, 26 @ 0x500 │ │ │ │ + andseq ip, r5, #8, 20 @ 0x8000 │ │ │ │ + andseq ip, r5, #228, 24 @ 0xe400 │ │ │ │ + andeq r4, r1, #216, 18 @ 0x360000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 55ac8 <__cxa_atexit@plt+0x49d00> │ │ │ │ + ldr r7, [pc, #152] @ 55ad8 <__cxa_atexit@plt+0x49d10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 55aac <__cxa_atexit@plt+0x49ce4> │ │ │ │ + ldr r1, [pc, #128] @ 55adc <__cxa_atexit@plt+0x49d14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 55abc <__cxa_atexit@plt+0x49cf4> │ │ │ │ + ldr r7, [pc, #104] @ 55ae0 <__cxa_atexit@plt+0x49d18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #100] @ 55ae4 <__cxa_atexit@plt+0x49d1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + sub r1, r1, #1 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r3, [pc, #80] @ 55ae8 <__cxa_atexit@plt+0x49d20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r7, #2 │ │ │ │ + ldr r7, [pc, #68] @ 55aec <__cxa_atexit@plt+0x49d24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #44] @ 5f750 <__cxa_atexit@plt+0x53988> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 55af0 <__cxa_atexit@plt+0x49d28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - ldm sp, {r6, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffebc4 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffec04 │ │ │ │ - @ instruction: 0xffffec38 │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - @ instruction: 0xfffcbecc │ │ │ │ - @ instruction: 0xfffcbed4 │ │ │ │ - andeq r7, r0, #212, 6 @ 0x50000003 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 605bc <__cxa_atexit@plt+0x547f4> │ │ │ │ - andeq r7, r0, #224, 6 @ 0x80000003 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andeq r4, r1, #104, 18 @ 0x1a0000 │ │ │ │ + andseq ip, r5, #104, 24 @ 0x6800 │ │ │ │ + andseq ip, r5, #104, 18 @ 0x1a0000 │ │ │ │ + andseq ip, r5, #72, 24 @ 0x4800 │ │ │ │ + andeq r4, r1, #64, 18 @ 0x100000 │ │ │ │ + andeq r4, r1, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5f7ac <__cxa_atexit@plt+0x539e4> │ │ │ │ - ldr lr, [pc, #52] @ 5f7bc <__cxa_atexit@plt+0x539f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 5f7c0 <__cxa_atexit@plt+0x539f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #92] @ 55b68 <__cxa_atexit@plt+0x49da0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 55b60 <__cxa_atexit@plt+0x49d98> │ │ │ │ + ldr r7, [pc, #64] @ 55b6c <__cxa_atexit@plt+0x49da4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #60] @ 55b70 <__cxa_atexit@plt+0x49da8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #40] @ 55b74 <__cxa_atexit@plt+0x49dac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r7, #2 │ │ │ │ + ldr r7, [pc, #28] @ 55b78 <__cxa_atexit@plt+0x49db0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r4, r1, #180, 16 @ 0xb40000 │ │ │ │ + andseq ip, r5, #180, 22 @ 0x2d000 │ │ │ │ + andseq ip, r5, #180, 16 @ 0xb40000 │ │ │ │ + andseq ip, r5, #148, 22 @ 0x25000 │ │ │ │ + andeq r4, r1, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 55bd0 <__cxa_atexit@plt+0x49e08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 55bd4 <__cxa_atexit@plt+0x49e0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #28] @ 55bd8 <__cxa_atexit@plt+0x49e10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r7, [pc, #16] @ 55bdc <__cxa_atexit@plt+0x49e14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + andeq r4, r1, #80, 16 @ 0x500000 │ │ │ │ + andseq ip, r5, #80, 22 @ 0x14000 │ │ │ │ + andseq ip, r5, #68, 16 @ 0x440000 │ │ │ │ + andseq ip, r5, #36, 22 @ 0x9000 │ │ │ │ + andeq r4, r1, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 55c04 <__cxa_atexit@plt+0x49e3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r7, r0, #192, 6 │ │ │ │ - andseq r2, r5, #92, 24 @ 0x5c00 │ │ │ │ - andeq r7, r0, #108, 20 @ 0x6c000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5f83c <__cxa_atexit@plt+0x53a74> │ │ │ │ - ldr lr, [pc, #92] @ 5f848 <__cxa_atexit@plt+0x53a80> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5f830 <__cxa_atexit@plt+0x53a68> │ │ │ │ - ldr r2, [pc, #48] @ 5f84c <__cxa_atexit@plt+0x53a84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r4, r1, #172, 16 @ 0xac0000 │ │ │ │ + andeq r4, r1, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 55c8c <__cxa_atexit@plt+0x49ec4> │ │ │ │ + ldr r3, [pc, #112] @ 55c9c <__cxa_atexit@plt+0x49ed4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 55ca4 <__cxa_atexit@plt+0x49edc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 55c80 <__cxa_atexit@plt+0x49eb8> │ │ │ │ + ldr r7, [pc, #52] @ 55ca8 <__cxa_atexit@plt+0x49ee0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 55c80 <__cxa_atexit@plt+0x49eb8> │ │ │ │ + ldr r7, [pc, #32] @ 55ca0 <__cxa_atexit@plt+0x49ed8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 55cac <__cxa_atexit@plt+0x49ee4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r7, r0, #228, 18 @ 0x390000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r4, r1, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r4, r1, #120, 16 @ 0x780000 │ │ │ │ + andeq r4, r1, #20, 16 @ 0x140000 │ │ │ │ + andeq r4, r1, #160, 16 @ 0xa00000 │ │ │ │ + andeq r4, r1, #104, 16 @ 0x680000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5f878 <__cxa_atexit@plt+0x53ab0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 55ce4 <__cxa_atexit@plt+0x49f1c> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 55cf4 <__cxa_atexit@plt+0x49f2c> │ │ │ │ + ldr r7, [pc, #48] @ 55d0c <__cxa_atexit@plt+0x49f44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 55d08 <__cxa_atexit@plt+0x49f40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #8] @ 55d04 <__cxa_atexit@plt+0x49f3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r4, r1, #0, 16 │ │ │ │ + andeq r4, r1, #244, 14 @ 0x3d00000 │ │ │ │ + andeq r4, r1, #172, 14 @ 0x2b00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 55d30 <__cxa_atexit@plt+0x49f68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r5, #244, 12 @ 0xf400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 55d54 <__cxa_atexit@plt+0x49f8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r5, #208, 12 @ 0xd000000 │ │ │ │ + andeq r4, r1, #20, 18 @ 0x50000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 55db0 <__cxa_atexit@plt+0x49fe8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 55da8 <__cxa_atexit@plt+0x49fe0> │ │ │ │ + ldr r3, [pc, #44] @ 55db8 <__cxa_atexit@plt+0x49ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r7, r0, #184, 18 @ 0x2e0000 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, fp │ │ │ │ - ldmib r5, {r3, r8, lr} │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add fp, r6, #44 @ 0x2c │ │ │ │ - cmp r1, fp │ │ │ │ - bcc 5f938 <__cxa_atexit@plt+0x53b70> │ │ │ │ - ldr r0, [pc, #164] @ 5f968 <__cxa_atexit@plt+0x53ba0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #160] @ 5f96c <__cxa_atexit@plt+0x53ba4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r8, #1 │ │ │ │ - mov ip, r6 │ │ │ │ - str r1, [ip, #36]! @ 0x24 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr sl, [pc, #108] @ 5f970 <__cxa_atexit@plt+0x53ba8> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r1, #8]! │ │ │ │ - str ip, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - str r3, [r6, #32] │ │ │ │ - mov r6, fp │ │ │ │ - mov r8, r7 │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 5dec4 <__cxa_atexit@plt+0x520fc> │ │ │ │ - ldr r2, [pc, #52] @ 5f974 <__cxa_atexit@plt+0x53bac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str lr, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ + ldr r2, [pc, #40] @ 55dbc <__cxa_atexit@plt+0x49ff4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1953cf8 <__cxa_atexit@plt+0x1947f30> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - andeq r0, r0, ip, ror ip │ │ │ │ - andeq r0, r0, r4, ror sl │ │ │ │ - andeq r7, r0, #80, 18 @ 0x140000 │ │ │ │ - andeq r6, r0, #52, 26 @ 0xd00 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f9d4 <__cxa_atexit@plt+0x53c0c> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [pc, #56] @ 5f9dc <__cxa_atexit@plt+0x53c14> │ │ │ │ - add lr, pc, lr │ │ │ │ - bic r3, r0, r0, asr #31 │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #44] @ 5f9e0 <__cxa_atexit@plt+0x53c18> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r5, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r8, [pc, #24] @ 5f9e4 <__cxa_atexit@plt+0x53c1c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edcae8 <__cxa_atexit@plt+0x1ed0d20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andseq r2, r5, #60, 20 @ 0x3c000 │ │ │ │ - andseq r2, r5, #0, 22 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5fa80 <__cxa_atexit@plt+0x53cb8> │ │ │ │ - ldr r2, [pc, #128] @ 5fa8c <__cxa_atexit@plt+0x53cc4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r2, [pc, #104] @ 5fa90 <__cxa_atexit@plt+0x53cc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r0, r5, #4 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 5fa6c <__cxa_atexit@plt+0x53ca4> │ │ │ │ - ldr r3, [pc, #60] @ 5fa94 <__cxa_atexit@plt+0x53ccc> │ │ │ │ + andeq r4, r1, #212, 16 @ 0xd40000 │ │ │ │ + andseq ip, r5, #80, 12 @ 0x5000000 │ │ │ │ + andeq r4, r1, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 55e0c <__cxa_atexit@plt+0x4a044> │ │ │ │ + ldr r3, [pc, #56] @ 55e1c <__cxa_atexit@plt+0x4a054> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5fa78 <__cxa_atexit@plt+0x53cb0> │ │ │ │ - b 5faa0 <__cxa_atexit@plt+0x53cd8> │ │ │ │ + str r3, [r7] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 55dfc <__cxa_atexit@plt+0x4a034> │ │ │ │ + ldr r7, [pc, #40] @ 55e20 <__cxa_atexit@plt+0x4a058> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 55e24 <__cxa_atexit@plt+0x4a05c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r4, r1, #140, 16 @ 0x8c0000 │ │ │ │ + andeq r4, r1, #128, 16 @ 0x800000 │ │ │ │ + andeq r4, r1, #84, 16 @ 0x540000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #8] @ 55e44 <__cxa_atexit@plt+0x4a07c> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 5fbb0 <__cxa_atexit@plt+0x53de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r4, r1, #72, 16 @ 0x480000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 55ea4 <__cxa_atexit@plt+0x4a0dc> │ │ │ │ + ldr r3, [pc, #76] @ 55eb4 <__cxa_atexit@plt+0x4a0ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 55e94 <__cxa_atexit@plt+0x4a0cc> │ │ │ │ + ldr r3, [pc, #60] @ 55eb8 <__cxa_atexit@plt+0x4a0f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r2, r5, #232, 18 @ 0x3a0000 │ │ │ │ - andseq r2, r5, #156, 20 @ 0x9c000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + ldr r7, [pc, #16] @ 55ebc <__cxa_atexit@plt+0x4a0f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq ip, r5, #136, 10 @ 0x22000000 │ │ │ │ + andeq r4, r1, #240, 14 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r0, [pc, #240] @ 5fba0 <__cxa_atexit@plt+0x53dd8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 5fb80 <__cxa_atexit@plt+0x53db8> │ │ │ │ - ldr r0, [pc, #216] @ 5fba4 <__cxa_atexit@plt+0x53ddc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r3, [r0] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 5fb64 <__cxa_atexit@plt+0x53d9c> │ │ │ │ - add r3, r8, #12 │ │ │ │ - add r2, r3, r9, lsl #2 │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, fp, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 5fafc <__cxa_atexit@plt+0x53d34> │ │ │ │ - add r0, r3, r9, lsr #7 │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - ldr r1, [pc, #140] @ 5fba8 <__cxa_atexit@plt+0x53de0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r8] │ │ │ │ - mov r1, #1 │ │ │ │ - strb r1, [r0, r3, lsl #2] │ │ │ │ - add r0, r9, #1 │ │ │ │ - sub r1, r6, #1 │ │ │ │ - stmib r5, {r1, sl} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 5fb80 <__cxa_atexit@plt+0x53db8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [pc, #88] @ 5fbac <__cxa_atexit@plt+0x53de4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 55ee0 <__cxa_atexit@plt+0x4a118> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ + andseq ip, r5, #52, 10 @ 0xd000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55f28 <__cxa_atexit@plt+0x4a160> │ │ │ │ + ldr r2, [pc, #52] @ 55f38 <__cxa_atexit@plt+0x4a170> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - bne 5fab8 <__cxa_atexit@plt+0x53cf0> │ │ │ │ - b 5fb90 <__cxa_atexit@plt+0x53dc8> │ │ │ │ - add r3, r8, r9, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {ip, lr} │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldmib sp, {ip, lr} │ │ │ │ - b 5faec <__cxa_atexit@plt+0x53d24> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, lr │ │ │ │ - b 5fbb0 <__cxa_atexit@plt+0x53de8> │ │ │ │ + beq 55f1c <__cxa_atexit@plt+0x4a154> │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ - bx r0 │ │ │ │ - andseq r2, r5, #20, 20 @ 0x14000 │ │ │ │ - andseq r2, r5, #244, 18 @ 0x3d0000 │ │ │ │ - andseq r2, r5, #172, 18 @ 0x2b0000 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - str r8, [sp, #8] │ │ │ │ - mov r1, r7 │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - sub sl, r0, #1 │ │ │ │ - cmp sl, #1 │ │ │ │ - blt 5fd0c <__cxa_atexit@plt+0x53f44> │ │ │ │ - ldr r6, [ip, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r4, [pc, #428] @ 5fd98 <__cxa_atexit@plt+0x53fd0> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r5, #0 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - lsl r7, r5, #2 │ │ │ │ - lsl r0, sl, #2 │ │ │ │ - ldr r9, [r7, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr fp, [r0, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #388] @ 5fd9c <__cxa_atexit@plt+0x53fd4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - add r7, r2, r5, lsl #2 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 5fcb0 <__cxa_atexit@plt+0x53ee8> │ │ │ │ - add r8, r2, sl, lsl #2 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, fp, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 5fc30 <__cxa_atexit@plt+0x53e68> │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add r7, r0, r5, lsr #7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - mov fp, #1 │ │ │ │ - strb fp, [r7, r3, lsl #2] │ │ │ │ - ldr r0, [pc, #316] @ 5fda0 <__cxa_atexit@plt+0x53fd8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 5fce0 <__cxa_atexit@plt+0x53f18> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r7, [r8] │ │ │ │ - strex r7, r9, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 5fc78 <__cxa_atexit@plt+0x53eb0> │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - add r7, r2, sl, lsr #7 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - strb fp, [r7, r0, lsl #2] │ │ │ │ - sub sl, sl, #1 │ │ │ │ - add r5, r5, #1 │ │ │ │ - cmp r5, sl │ │ │ │ - blt 5fbf8 <__cxa_atexit@plt+0x53e30> │ │ │ │ - b 5fd0c <__cxa_atexit@plt+0x53f44> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r8, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r8 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - b 5fc28 <__cxa_atexit@plt+0x53e60> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r8] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r7, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - b 5fc70 <__cxa_atexit@plt+0x53ea8> │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [ip, #4] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r7, [r0, #804] @ 0x324 │ │ │ │ - add r3, lr, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5fd6c <__cxa_atexit@plt+0x53fa4> │ │ │ │ - ldr r0, [ip, #12]! │ │ │ │ - ldr r7, [ip, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 5fda8 <__cxa_atexit@plt+0x53fe0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r4, [pc, #104] @ 5fdac <__cxa_atexit@plt+0x53fe4> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r1, #0 │ │ │ │ - stmib lr, {r4, r7} │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str r5, [lr, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 5fda4 <__cxa_atexit@plt+0x53fdc> │ │ │ │ + ldr r7, [pc, #12] @ 55f3c <__cxa_atexit@plt+0x4a174> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [ip] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r2, r5, #220, 16 @ 0xdc0000 │ │ │ │ - andseq r2, r5, #168, 16 @ 0xa80000 │ │ │ │ - andseq r2, r5, #92, 16 @ 0x5c0000 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - andseq r2, r5, #152, 14 @ 0x2600000 │ │ │ │ - andseq r2, r5, #144, 14 @ 0x2400000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r4, r1, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5fe00 <__cxa_atexit@plt+0x54038> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 5fe18 <__cxa_atexit@plt+0x54050> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #48] @ 5fe1c <__cxa_atexit@plt+0x54054> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov lr, #0 │ │ │ │ - stmib r3, {r1, r2, lr} │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 5fe20 <__cxa_atexit@plt+0x54058> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 55fa4 <__cxa_atexit@plt+0x4a1dc> │ │ │ │ + ldr r3, [pc, #64] @ 55fb4 <__cxa_atexit@plt+0x4a1ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r2, r5, #240, 12 @ 0xf000000 │ │ │ │ - andseq r2, r5, #232, 12 @ 0xe800000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 5fe54 <__cxa_atexit@plt+0x5408c> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r6, r0, #92, 28 @ 0x5c0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5ff24 <__cxa_atexit@plt+0x5415c> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - cmpne r3, #93 @ 0x5d │ │ │ │ - bne 5ff00 <__cxa_atexit@plt+0x54138> │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bne 5feac <__cxa_atexit@plt+0x540e4> │ │ │ │ - ldr r7, [pc, #204] @ 5ff5c <__cxa_atexit@plt+0x54194> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 55f94 <__cxa_atexit@plt+0x4a1cc> │ │ │ │ + ldr r7, [pc, #48] @ 55fb8 <__cxa_atexit@plt+0x4a1f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 55fbc <__cxa_atexit@plt+0x4a1f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, r0, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 5ff38 <__cxa_atexit@plt+0x54170> │ │ │ │ - ldr r0, [pc, #144] @ 5ff68 <__cxa_atexit@plt+0x541a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #88] @ 5ff60 <__cxa_atexit@plt+0x54198> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 5ff64 <__cxa_atexit@plt+0x5419c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5ff58 <__cxa_atexit@plt+0x54190> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r6, r0, #144, 22 @ 0x24000 │ │ │ │ - andeq r6, r0, #76, 24 @ 0x4c00 │ │ │ │ - andseq r2, r5, #152, 10 @ 0x26000000 │ │ │ │ - andeq r6, r0, #148, 22 @ 0x25000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ + andseq ip, r5, #120, 8 @ 0x78000000 │ │ │ │ + andeq r4, r1, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5ffd8 <__cxa_atexit@plt+0x54210> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 5fff4 <__cxa_atexit@plt+0x5422c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 5fff8 <__cxa_atexit@plt+0x54230> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r2, r5, #172, 8 @ 0xac000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r6, r0, #164, 24 @ 0xa400 │ │ │ │ + ldr r7, [pc, #12] @ 55fdc <__cxa_atexit@plt+0x4a214> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r5, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 60090 <__cxa_atexit@plt+0x542c8> │ │ │ │ - ldr r2, [pc, #120] @ 60098 <__cxa_atexit@plt+0x542d0> │ │ │ │ + bhi 56024 <__cxa_atexit@plt+0x4a25c> │ │ │ │ + ldr r2, [pc, #52] @ 56034 <__cxa_atexit@plt+0x4a26c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 60074 <__cxa_atexit@plt+0x542ac> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 6009c <__cxa_atexit@plt+0x542d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 60080 <__cxa_atexit@plt+0x542b8> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 5fe54 <__cxa_atexit@plt+0x5408c> │ │ │ │ + beq 56018 <__cxa_atexit@plt+0x4a250> │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 56038 <__cxa_atexit@plt+0x4a270> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r4, r1, #124, 12 @ 0x7c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 560fc <__cxa_atexit@plt+0x4a334> │ │ │ │ + ldr r7, [pc, #132] @ 5610c <__cxa_atexit@plt+0x4a344> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 560d0 <__cxa_atexit@plt+0x4a308> │ │ │ │ + ldr r1, [pc, #116] @ 56110 <__cxa_atexit@plt+0x4a348> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 560e0 <__cxa_atexit@plt+0x4a318> │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r1 │ │ │ │ + bcs 560ec <__cxa_atexit@plt+0x4a324> │ │ │ │ + ldr r7, [pc, #76] @ 56114 <__cxa_atexit@plt+0x4a34c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 5611c <__cxa_atexit@plt+0x4a354> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 56118 <__cxa_atexit@plt+0x4a350> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r6, r0, #4, 24 @ 0x400 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 600f0 <__cxa_atexit@plt+0x54328> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andseq ip, r5, #76, 6 @ 0x30000001 │ │ │ │ + andeq r4, r1, #172, 10 @ 0x2b000000 │ │ │ │ + andseq ip, r5, #24, 6 @ 0x60000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #80] @ 56184 <__cxa_atexit@plt+0x4a3bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 600e4 <__cxa_atexit@plt+0x5431c> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 5fe54 <__cxa_atexit@plt+0x5408c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5616c <__cxa_atexit@plt+0x4a3a4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + bcs 56174 <__cxa_atexit@plt+0x4a3ac> │ │ │ │ + ldr r7, [pc, #36] @ 56188 <__cxa_atexit@plt+0x4a3c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r6, r0, #176, 22 @ 0x2c000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 5fe54 <__cxa_atexit@plt+0x5408c> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6016c <__cxa_atexit@plt+0x543a4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 60180 <__cxa_atexit@plt+0x543b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [pc, #16] @ 5618c <__cxa_atexit@plt+0x4a3c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andseq r2, r5, #164, 6 @ 0x90000002 │ │ │ │ - andeq r6, r0, #48, 22 @ 0xc000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 601fc <__cxa_atexit@plt+0x54434> │ │ │ │ - ldr r3, [pc, #92] @ 60204 <__cxa_atexit@plt+0x5443c> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq ip, r5, #176, 4 │ │ │ │ + andseq ip, r5, #144, 4 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 561cc <__cxa_atexit@plt+0x4a404> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #40] @ 561d0 <__cxa_atexit@plt+0x4a408> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + addlt r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r5, #116, 4 @ 0x40000007 │ │ │ │ + andseq ip, r5, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5625c <__cxa_atexit@plt+0x4a494> │ │ │ │ + ldr r3, [pc, #120] @ 5626c <__cxa_atexit@plt+0x4a4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 601ec <__cxa_atexit@plt+0x54424> │ │ │ │ - ldr r7, [pc, #52] @ 60208 <__cxa_atexit@plt+0x54440> │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 56240 <__cxa_atexit@plt+0x4a478> │ │ │ │ + ldr r7, [pc, #96] @ 56270 <__cxa_atexit@plt+0x4a4a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + sub r1, r2, #1 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 56250 <__cxa_atexit@plt+0x4a488> │ │ │ │ + cmp r2, r1 │ │ │ │ + ldrcs r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 56274 <__cxa_atexit@plt+0x4a4ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r6, r0, #172, 20 @ 0xac000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 6023c <__cxa_atexit@plt+0x54474> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r4, r1, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #72] @ 562d4 <__cxa_atexit@plt+0x4a50c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r6, r0, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 602e8 <__cxa_atexit@plt+0x54520> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 602a0 <__cxa_atexit@plt+0x544d8> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 60300 <__cxa_atexit@plt+0x54538> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 602f8 <__cxa_atexit@plt+0x54530> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 602fc <__cxa_atexit@plt+0x54534> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq r2, r5, #172, 2 @ 0x2b │ │ │ │ - andeq r6, r0, #160, 18 @ 0x280000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 60344 <__cxa_atexit@plt+0x5457c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6033c <__cxa_atexit@plt+0x54574> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 5fe54 <__cxa_atexit@plt+0x5408c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r6, r0, #92, 18 @ 0x170000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 5fe54 <__cxa_atexit@plt+0x5408c> │ │ │ │ - andeq r6, r0, #196, 28 @ 0xc40 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 603f0 <__cxa_atexit@plt+0x54628> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - stmdb r3, {r8, sl} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r2, [pc, #76] @ 603fc <__cxa_atexit@plt+0x54634> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str ip, [r3, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r6, [r3, #-32] @ 0xffffffe0 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 603e0 <__cxa_atexit@plt+0x54618> │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - b 6040c <__cxa_atexit@plt+0x54644> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 562c8 <__cxa_atexit@plt+0x4a500> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3], #12 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r7, r2 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldrlt r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r6, r0, #52, 28 @ 0x340 │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #96 @ 0x60 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 604f8 <__cxa_atexit@plt+0x54730> │ │ │ │ - ldr r2, [pc, #220] @ 60504 <__cxa_atexit@plt+0x5473c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - str r2, [r3, #56]! @ 0x38 │ │ │ │ - ldr r8, [pc, #208] @ 60508 <__cxa_atexit@plt+0x54740> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub sl, r6, #90 @ 0x5a │ │ │ │ - ldmib r5, {r0, r9, ip} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r3, #-52] @ 0xffffffcc │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r0, [r3, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - str ip, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #156] @ 6050c <__cxa_atexit@plt+0x54744> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #152] @ 60510 <__cxa_atexit@plt+0x54748> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #148] @ 60514 <__cxa_atexit@plt+0x5474c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r9} │ │ │ │ - mov r0, r3 │ │ │ │ - str r2, [r0, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [pc, #128] @ 60518 <__cxa_atexit@plt+0x54750> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [pc, #116] @ 6051c <__cxa_atexit@plt+0x54754> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r0, r3 │ │ │ │ - str sl, [r0, #28]! │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [r1, #20]! │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #24]! │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r2] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #96 @ 0x60 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq r1, r5, #188, 30 @ 0x2f0 │ │ │ │ - @ instruction: 0xfffff360 │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r6, r0, #224, 10 @ 0x38000000 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r6, r0, #236, 10 @ 0x3b000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6058c <__cxa_atexit@plt+0x547c4> │ │ │ │ - ldr lr, [pc, #52] @ 6059c <__cxa_atexit@plt+0x547d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 605a0 <__cxa_atexit@plt+0x547d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + mov r2, #12 │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r2, #8 │ │ │ │ + ldr r7, [r5, r2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - andeq r6, r0, #204, 10 @ 0x33000000 │ │ │ │ - andseq r1, r5, #124, 28 @ 0x7c0 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - andeq r0, r0, r7, asr #2 │ │ │ │ - andeq r6, r0, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, fp │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #44 @ 0x2c │ │ │ │ - cmp r3, ip │ │ │ │ - bcc 60660 <__cxa_atexit@plt+0x54898> │ │ │ │ - ldr r2, [pc, #176] @ 60688 <__cxa_atexit@plt+0x548c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r1, r9, #1 │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #124] @ 6068c <__cxa_atexit@plt+0x548c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #108] @ 60690 <__cxa_atexit@plt+0x548c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #8]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 563a0 <__cxa_atexit@plt+0x4a5d8> │ │ │ │ + ldr r7, [pc, #132] @ 563b0 <__cxa_atexit@plt+0x4a5e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 56374 <__cxa_atexit@plt+0x4a5ac> │ │ │ │ + ldr r1, [pc, #116] @ 563b4 <__cxa_atexit@plt+0x4a5ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 56384 <__cxa_atexit@plt+0x4a5bc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r1 │ │ │ │ + bcs 56390 <__cxa_atexit@plt+0x4a5c8> │ │ │ │ + ldr r7, [pc, #76] @ 563b8 <__cxa_atexit@plt+0x4a5f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, sl │ │ │ │ - ldr r9, [sp] │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 5dec4 <__cxa_atexit@plt+0x520fc> │ │ │ │ - ldr r7, [pc, #44] @ 60694 <__cxa_atexit@plt+0x548cc> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 563c0 <__cxa_atexit@plt+0x4a5f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 563bc <__cxa_atexit@plt+0x4a5f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff190 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - andeq r6, r0, #40, 24 @ 0x2800 │ │ │ │ - andeq r6, r0, #152, 22 @ 0x26000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andseq ip, r5, #168 @ 0xa8 │ │ │ │ + andeq r4, r1, #16, 6 @ 0x40000000 │ │ │ │ + andseq ip, r5, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #80] @ 56428 <__cxa_atexit@plt+0x4a660> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 56410 <__cxa_atexit@plt+0x4a648> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + bcs 56418 <__cxa_atexit@plt+0x4a650> │ │ │ │ + ldr r7, [pc, #36] @ 5642c <__cxa_atexit@plt+0x4a664> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 56430 <__cxa_atexit@plt+0x4a668> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq ip, r5, #12 │ │ │ │ + andseq fp, r5, #236, 30 @ 0x3b0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 56470 <__cxa_atexit@plt+0x4a6a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #40] @ 56474 <__cxa_atexit@plt+0x4a6ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + addlt r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r5, #208, 30 @ 0x340 │ │ │ │ + andseq fp, r5, #192, 30 @ 0x300 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 606f8 <__cxa_atexit@plt+0x54930> │ │ │ │ - ldr r7, [pc, #76] @ 60708 <__cxa_atexit@plt+0x54940> │ │ │ │ + bhi 564fc <__cxa_atexit@plt+0x4a734> │ │ │ │ + ldr r7, [pc, #116] @ 5650c <__cxa_atexit@plt+0x4a744> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 606e8 <__cxa_atexit@plt+0x54920> │ │ │ │ - ldr r2, [pc, #60] @ 6070c <__cxa_atexit@plt+0x54944> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 564e0 <__cxa_atexit@plt+0x4a718> │ │ │ │ + ldr r1, [pc, #100] @ 56510 <__cxa_atexit@plt+0x4a748> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 564f0 <__cxa_atexit@plt+0x4a728> │ │ │ │ + ldr r7, [pc, #72] @ 56514 <__cxa_atexit@plt+0x4a74c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r1 │ │ │ │ + addcc r7, r7, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 60710 <__cxa_atexit@plt+0x54948> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 56518 <__cxa_atexit@plt+0x4a750> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r6, r0, #152, 22 @ 0x26000 │ │ │ │ - andeq r6, r0, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6073c <__cxa_atexit@plt+0x54974> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andseq fp, r5, #252, 30 @ 0x3f0 │ │ │ │ + andeq r4, r1, #184, 2 @ 0x2e │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ 56570 <__cxa_atexit@plt+0x4a7a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r6, r0, #244, 20 @ 0xf4000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 5dec4 <__cxa_atexit@plt+0x520fc> │ │ │ │ - andeq r6, r0, #48, 22 @ 0xc000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 56568 <__cxa_atexit@plt+0x4a7a0> │ │ │ │ + ldr r7, [pc, #32] @ 56574 <__cxa_atexit@plt+0x4a7ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r3, r2 │ │ │ │ + addcc r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andseq fp, r5, #116, 30 @ 0x1d0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 565a8 <__cxa_atexit@plt+0x4a7e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r5, #64, 30 @ 0x100 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 607bc <__cxa_atexit@plt+0x549f4> │ │ │ │ - ldr r3, [pc, #76] @ 607cc <__cxa_atexit@plt+0x54a04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 607ac <__cxa_atexit@plt+0x549e4> │ │ │ │ - ldr r3, [pc, #60] @ 607d0 <__cxa_atexit@plt+0x54a08> │ │ │ │ + bhi 56634 <__cxa_atexit@plt+0x4a86c> │ │ │ │ + ldr r3, [pc, #120] @ 56644 <__cxa_atexit@plt+0x4a87c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 56618 <__cxa_atexit@plt+0x4a850> │ │ │ │ + ldr r7, [pc, #96] @ 56648 <__cxa_atexit@plt+0x4a880> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + sub r1, r2, #1 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 56628 <__cxa_atexit@plt+0x4a860> │ │ │ │ + cmp r2, r1 │ │ │ │ + ldrcc r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 607d4 <__cxa_atexit@plt+0x54a0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5664c <__cxa_atexit@plt+0x4a884> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r6, r0, #212, 20 @ 0xd4000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 60f6c <__cxa_atexit@plt+0x551a4> │ │ │ │ - andeq r6, r0, #84 @ 0x54 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r4, r1, #132 @ 0x84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6089c <__cxa_atexit@plt+0x54ad4> │ │ │ │ - ldr r1, [pc, #184] @ 608bc <__cxa_atexit@plt+0x54af4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #72] @ 566ac <__cxa_atexit@plt+0x4a8e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 608c0 <__cxa_atexit@plt+0x54af8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 60884 <__cxa_atexit@plt+0x54abc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 60890 <__cxa_atexit@plt+0x54ac8> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 608a8 <__cxa_atexit@plt+0x54ae0> │ │ │ │ - ldr r5, [pc, #116] @ 608c4 <__cxa_atexit@plt+0x54afc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 608c8 <__cxa_atexit@plt+0x54b00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 608cc <__cxa_atexit@plt+0x54b04> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 566a0 <__cxa_atexit@plt+0x4a8d8> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3], #12 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r7, r2 │ │ │ │ + ldrge r7, [r5, #4] │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + mov r2, #8 │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r2, #12 │ │ │ │ + ldr r7, [r5, r2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r1, r5, #212, 22 @ 0x35000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r1, r5, #156, 22 @ 0x27000 │ │ │ │ - andseq r1, r5, #152, 22 @ 0x26000 │ │ │ │ - andeq r5, r0, #100, 30 @ 0x190 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 60930 <__cxa_atexit@plt+0x54b68> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 60940 <__cxa_atexit@plt+0x54b78> │ │ │ │ - ldr r3, [pc, #76] @ 60954 <__cxa_atexit@plt+0x54b8c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ 56704 <__cxa_atexit@plt+0x4a93c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 60958 <__cxa_atexit@plt+0x54b90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 6095c <__cxa_atexit@plt+0x54b94> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + andeq r3, r1, #240, 30 @ 0x3c0 │ │ │ │ + andeq r4, r1, #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 56760 <__cxa_atexit@plt+0x4a998> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 56758 <__cxa_atexit@plt+0x4a990> │ │ │ │ + ldr r3, [pc, #44] @ 56768 <__cxa_atexit@plt+0x4a9a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 5676c <__cxa_atexit@plt+0x4a9a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r8 │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r1, r5, #228, 20 @ 0xe4000 │ │ │ │ - andseq r1, r5, #232, 20 @ 0xe8000 │ │ │ │ - andeq r5, r0, #212, 28 @ 0xd40 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andseq fp, r5, #160, 24 @ 0xa000 │ │ │ │ + andeq r3, r1, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 60980 <__cxa_atexit@plt+0x54bb8> │ │ │ │ + ldr r7, [pc, #28] @ 567a0 <__cxa_atexit@plt+0x4a9d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #24] @ 567a4 <__cxa_atexit@plt+0x4a9dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r7, [pc, #12] @ 567a8 <__cxa_atexit@plt+0x4a9e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea1c0 <__cxa_atexit@plt+0x1ede3f8> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r3, r1, #136, 30 @ 0x220 │ │ │ │ + andseq fp, r5, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 609d4 <__cxa_atexit@plt+0x54c0c> │ │ │ │ - ldr lr, [pc, #60] @ 609ec <__cxa_atexit@plt+0x54c24> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 609f0 <__cxa_atexit@plt+0x54c28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r1, r5, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 60a3c <__cxa_atexit@plt+0x54c74> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 60a54 <__cxa_atexit@plt+0x54c8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 60a58 <__cxa_atexit@plt+0x54c90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r1, r5, #236, 20 @ 0xec000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r5, r0, #216, 26 @ 0x3600 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 60b18 <__cxa_atexit@plt+0x54d50> │ │ │ │ - ldr r1, [pc, #184] @ 60b38 <__cxa_atexit@plt+0x54d70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 60b3c <__cxa_atexit@plt+0x54d74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 60b00 <__cxa_atexit@plt+0x54d38> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 60b0c <__cxa_atexit@plt+0x54d44> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 60b24 <__cxa_atexit@plt+0x54d5c> │ │ │ │ - ldr r5, [pc, #116] @ 60b40 <__cxa_atexit@plt+0x54d78> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 60b44 <__cxa_atexit@plt+0x54d7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 60b48 <__cxa_atexit@plt+0x54d80> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + andeq r3, r1, #120, 30 @ 0x1e0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 56820 <__cxa_atexit@plt+0x4aa58> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 56818 <__cxa_atexit@plt+0x4aa50> │ │ │ │ + ldr r8, [pc, #48] @ 56828 <__cxa_atexit@plt+0x4aa60> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #44] @ 5682c <__cxa_atexit@plt+0x4aa64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 56830 <__cxa_atexit@plt+0x4aa68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r3, r1, #60, 30 @ 0xf0 │ │ │ │ + andseq fp, r5, #228, 22 @ 0x39000 │ │ │ │ + andseq fp, r5, #20, 26 @ 0x500 │ │ │ │ + andeq r3, r1, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5686c <__cxa_atexit@plt+0x4aaa4> │ │ │ │ + ldr r2, [pc, #36] @ 5687c <__cxa_atexit@plt+0x4aab4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #32] @ 56880 <__cxa_atexit@plt+0x4aab8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r1, r5, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r1, r5, #32, 18 @ 0x80000 │ │ │ │ - andseq r1, r5, #28, 18 @ 0x70000 │ │ │ │ - andeq r5, r0, #232, 24 @ 0xe800 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + ldr r7, [pc, #16] @ 56884 <__cxa_atexit@plt+0x4aabc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r3, r1, #244, 28 @ 0xf40 │ │ │ │ + andeq r3, r1, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 60bac <__cxa_atexit@plt+0x54de4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 60bbc <__cxa_atexit@plt+0x54df4> │ │ │ │ - ldr r3, [pc, #76] @ 60bd0 <__cxa_atexit@plt+0x54e08> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 568d8 <__cxa_atexit@plt+0x4ab10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 60bd4 <__cxa_atexit@plt+0x54e0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 60bd8 <__cxa_atexit@plt+0x54e10> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 568b8 <__cxa_atexit@plt+0x4aaf0> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 568c4 <__cxa_atexit@plt+0x4aafc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + ldr r7, [pc, #16] @ 568dc <__cxa_atexit@plt+0x4ab14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andseq fp, r5, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 56900 <__cxa_atexit@plt+0x4ab38> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + ldr r7, [pc, #12] @ 56914 <__cxa_atexit@plt+0x4ab4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r5, #80, 22 @ 0x14000 │ │ │ │ + andeq r3, r1, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56950 <__cxa_atexit@plt+0x4ab88> │ │ │ │ + ldr r2, [pc, #36] @ 56960 <__cxa_atexit@plt+0x4ab98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #32] @ 56964 <__cxa_atexit@plt+0x4ab9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + ldr r7, [pc, #16] @ 56968 <__cxa_atexit@plt+0x4aba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r3, r1, #16, 28 @ 0x100 │ │ │ │ + andeq r3, r1, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 569e8 <__cxa_atexit@plt+0x4ac20> │ │ │ │ + ldr r2, [pc, #104] @ 569f0 <__cxa_atexit@plt+0x4ac28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ 569f4 <__cxa_atexit@plt+0x4ac2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 569c0 <__cxa_atexit@plt+0x4abf8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 569d4 <__cxa_atexit@plt+0x4ac0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r1, r5, #104, 16 @ 0x680000 │ │ │ │ - andseq r1, r5, #108, 16 @ 0x6c0000 │ │ │ │ - andeq r5, r0, #88, 24 @ 0x5800 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 569f8 <__cxa_atexit@plt+0x4ac30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 569fc <__cxa_atexit@plt+0x4ac34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andseq fp, r5, #84, 20 @ 0x54000 │ │ │ │ + andseq fp, r5, #68, 20 @ 0x44000 │ │ │ │ + andseq fp, r5, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 60bfc <__cxa_atexit@plt+0x54e34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 56a34 <__cxa_atexit@plt+0x4ac6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 56a38 <__cxa_atexit@plt+0x4ac70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r5, #252, 18 @ 0x3f0000 │ │ │ │ + andseq fp, r5, #252, 18 @ 0x3f0000 │ │ │ │ + andeq r3, r1, #12, 26 @ 0x300 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56a74 <__cxa_atexit@plt+0x4acac> │ │ │ │ + ldr r5, [pc, #36] @ 56a84 <__cxa_atexit@plt+0x4acbc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 56a88 <__cxa_atexit@plt+0x4acc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + ldr r7, [pc, #16] @ 56a8c <__cxa_atexit@plt+0x4acc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r3, r1, #236, 24 @ 0xec00 │ │ │ │ + andeq r3, r1, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 60c50 <__cxa_atexit@plt+0x54e88> │ │ │ │ - ldr lr, [pc, #60] @ 60c68 <__cxa_atexit@plt+0x54ea0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ + bcc 56ac8 <__cxa_atexit@plt+0x4ad00> │ │ │ │ + ldr r2, [pc, #32] @ 56ad4 <__cxa_atexit@plt+0x4ad0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 60c6c <__cxa_atexit@plt+0x54ea4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r1, r5, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r3, r1, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56b10 <__cxa_atexit@plt+0x4ad48> │ │ │ │ + ldr r5, [pc, #36] @ 56b20 <__cxa_atexit@plt+0x4ad58> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 56b24 <__cxa_atexit@plt+0x4ad5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + ldr r7, [pc, #16] @ 56b28 <__cxa_atexit@plt+0x4ad60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r3, r1, #80, 24 @ 0x5000 │ │ │ │ + andeq r3, r1, #92, 24 @ 0x5c00 │ │ │ │ + andeq r3, r1, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56b64 <__cxa_atexit@plt+0x4ad9c> │ │ │ │ + ldr r2, [pc, #36] @ 56b74 <__cxa_atexit@plt+0x4adac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #32] @ 56b78 <__cxa_atexit@plt+0x4adb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + ldr r7, [pc, #16] @ 56b7c <__cxa_atexit@plt+0x4adb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r3, r1, #252, 22 @ 0x3f000 │ │ │ │ + andeq r3, r1, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 60cb8 <__cxa_atexit@plt+0x54ef0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 60cd0 <__cxa_atexit@plt+0x54f08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 60cd4 <__cxa_atexit@plt+0x54f0c> │ │ │ │ + ldr r3, [pc, #60] @ 56bcc <__cxa_atexit@plt+0x4ae04> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r1, r5, #112, 16 @ 0x700000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r5, r0, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 56bb8 <__cxa_atexit@plt+0x4adf0> │ │ │ │ + tst r7, #2 │ │ │ │ + bne 56bc0 <__cxa_atexit@plt+0x4adf8> │ │ │ │ + ldr r7, [pc, #36] @ 56bd0 <__cxa_atexit@plt+0x4ae08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andseq fp, r5, #172, 16 @ 0xac0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + tst r7, #2 │ │ │ │ + bne 56bf8 <__cxa_atexit@plt+0x4ae30> │ │ │ │ + ldr r7, [pc, #24] @ 56c04 <__cxa_atexit@plt+0x4ae3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + andseq fp, r5, #108, 16 @ 0x6c0000 │ │ │ │ + andeq r3, r1, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56c40 <__cxa_atexit@plt+0x4ae78> │ │ │ │ + ldr r2, [pc, #36] @ 56c50 <__cxa_atexit@plt+0x4ae88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #32] @ 56c54 <__cxa_atexit@plt+0x4ae8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + ldr r7, [pc, #16] @ 56c58 <__cxa_atexit@plt+0x4ae90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r3, r1, #32, 22 @ 0x8000 │ │ │ │ + andeq r3, r1, #60, 22 @ 0xf000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 60d5c <__cxa_atexit@plt+0x54f94> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 60d68 <__cxa_atexit@plt+0x54fa0> │ │ │ │ - ldr lr, [pc, #108] @ 60d78 <__cxa_atexit@plt+0x54fb0> │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi 56cd0 <__cxa_atexit@plt+0x4af08> │ │ │ │ + ldr r2, [pc, #96] @ 56cd8 <__cxa_atexit@plt+0x4af10> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 60d7c <__cxa_atexit@plt+0x54fb4> │ │ │ │ + ldr r1, [pc, #88] @ 56cdc <__cxa_atexit@plt+0x4af14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 60d80 <__cxa_atexit@plt+0x54fb8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 60d84 <__cxa_atexit@plt+0x54fbc> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 56cb4 <__cxa_atexit@plt+0x4aeec> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + tst r7, #2 │ │ │ │ + bne 56cc0 <__cxa_atexit@plt+0x4aef8> │ │ │ │ + ldr r7, [pc, #52] @ 56ce0 <__cxa_atexit@plt+0x4af18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 56ce4 <__cxa_atexit@plt+0x4af1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andseq fp, r5, #100, 14 @ 0x1900000 │ │ │ │ + andseq fp, r5, #104, 14 @ 0x1a00000 │ │ │ │ + andseq fp, r5, #68, 14 @ 0x1100000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 56d18 <__cxa_atexit@plt+0x4af50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #28] @ 56d1c <__cxa_atexit@plt+0x4af54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + tst r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r5, #28, 14 @ 0x700000 │ │ │ │ + andseq fp, r5, #12, 14 @ 0x300000 │ │ │ │ + andeq r3, r1, #40, 20 @ 0x28000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56d58 <__cxa_atexit@plt+0x4af90> │ │ │ │ + ldr r5, [pc, #36] @ 56d68 <__cxa_atexit@plt+0x4afa0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 56d6c <__cxa_atexit@plt+0x4afa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + ldr r7, [pc, #16] @ 56d70 <__cxa_atexit@plt+0x4afa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r3, r1, #8, 20 @ 0x8000 │ │ │ │ + andeq r3, r1, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 56dac <__cxa_atexit@plt+0x4afe4> │ │ │ │ + ldr r2, [pc, #32] @ 56db8 <__cxa_atexit@plt+0x4aff0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + andeq r3, r1, #204, 18 @ 0x330000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56df4 <__cxa_atexit@plt+0x4b02c> │ │ │ │ + ldr r5, [pc, #36] @ 56e04 <__cxa_atexit@plt+0x4b03c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 56e08 <__cxa_atexit@plt+0x4b040> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ee9824 <__cxa_atexit@plt+0x1edda5c> │ │ │ │ + ldr r7, [pc, #16] @ 56e0c <__cxa_atexit@plt+0x4b044> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r3, r1, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r3, r1, #152, 18 @ 0x260000 │ │ │ │ + andeq r3, r1, #140, 18 @ 0x230000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 56e6c <__cxa_atexit@plt+0x4b0a4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 56e64 <__cxa_atexit@plt+0x4b09c> │ │ │ │ + ldr r8, [pc, #48] @ 56e74 <__cxa_atexit@plt+0x4b0ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #44] @ 56e78 <__cxa_atexit@plt+0x4b0b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 56e7c <__cxa_atexit@plt+0x4b0b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq r1, r5, #216, 12 @ 0xd800000 │ │ │ │ - andseq r1, r5, #56, 14 @ 0xe00000 │ │ │ │ - andseq r1, r5, #108, 14 @ 0x1b00000 │ │ │ │ - andeq r5, r0, #180, 20 @ 0xb4000 │ │ │ │ + andeq r3, r1, #240, 16 @ 0xf00000 │ │ │ │ + andseq fp, r5, #152, 10 @ 0x26000000 │ │ │ │ + andseq fp, r5, #204, 12 @ 0xcc00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ 56ea0 <__cxa_atexit@plt+0x4b0d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + andeq r3, r1, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56ed4 <__cxa_atexit@plt+0x4b10c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 56edc <__cxa_atexit@plt+0x4b114> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e7148 <__cxa_atexit@plt+0x19db380> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r5, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 60e18 <__cxa_atexit@plt+0x55050> │ │ │ │ - ldr lr, [pc, #116] @ 60e20 <__cxa_atexit@plt+0x55058> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ + bhi 56f88 <__cxa_atexit@plt+0x4b1c0> │ │ │ │ + ldr r3, [pc, #144] @ 56f90 <__cxa_atexit@plt+0x4b1c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 60e0c <__cxa_atexit@plt+0x55044> │ │ │ │ - mov r7, r8 │ │ │ │ - b 60e30 <__cxa_atexit@plt+0x55068> │ │ │ │ + beq 56f58 <__cxa_atexit@plt+0x4b190> │ │ │ │ + ldr r1, [pc, #112] @ 56f94 <__cxa_atexit@plt+0x4b1cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 56f68 <__cxa_atexit@plt+0x4b1a0> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 56f80 <__cxa_atexit@plt+0x4b1b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 56f98 <__cxa_atexit@plt+0x4b1d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r5, r0, #28, 20 @ 0x1c000 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 60f00 <__cxa_atexit@plt+0x55138> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 60e9c <__cxa_atexit@plt+0x550d4> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 60eb0 <__cxa_atexit@plt+0x550e8> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 60f18 <__cxa_atexit@plt+0x55150> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andseq fp, r5, #148, 8 @ 0x94000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 57008 <__cxa_atexit@plt+0x4b240> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 56fe0 <__cxa_atexit@plt+0x4b218> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 56ffc <__cxa_atexit@plt+0x4b234> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 60f10 <__cxa_atexit@plt+0x55148> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 5700c <__cxa_atexit@plt+0x4b244> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq fp, r5, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 57040 <__cxa_atexit@plt+0x4b278> │ │ │ │ + ldr r3, [pc, #32] @ 5704c <__cxa_atexit@plt+0x4b284> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andseq fp, r5, #216, 6 @ 0x60000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 570e8 <__cxa_atexit@plt+0x4b320> │ │ │ │ + ldr lr, [pc, #132] @ 570f8 <__cxa_atexit@plt+0x4b330> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #120] @ 570fc <__cxa_atexit@plt+0x4b334> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 60f14 <__cxa_atexit@plt+0x5514c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 60f6c <__cxa_atexit@plt+0x551a4> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r1, r5, #120, 10 @ 0x1e000000 │ │ │ │ - andseq r1, r5, #80, 10 @ 0x14000000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r5, r0, #36, 18 @ 0x90000 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 60f50 <__cxa_atexit@plt+0x55188> │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 570c0 <__cxa_atexit@plt+0x4b2f8> │ │ │ │ + ldr r1, [pc, #100] @ 57100 <__cxa_atexit@plt+0x4b338> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r3, #-12] │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 570c8 <__cxa_atexit@plt+0x4b300> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 570d4 <__cxa_atexit@plt+0x4b30c> │ │ │ │ + ldr r2, [pc, #80] @ 5710c <__cxa_atexit@plt+0x4b344> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 570dc <__cxa_atexit@plt+0x4b314> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #56] @ 57108 <__cxa_atexit@plt+0x4b340> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 570dc <__cxa_atexit@plt+0x4b314> │ │ │ │ + ldr r2, [pc, #40] @ 57104 <__cxa_atexit@plt+0x4b33c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andseq fp, r5, #100, 6 @ 0x90000001 │ │ │ │ + andseq fp, r5, #104, 6 @ 0xa0000001 │ │ │ │ + andeq r3, r1, #20, 12 @ 0x1400000 │ │ │ │ + andeq r3, r1, #72, 12 @ 0x4800000 │ │ │ │ + andeq r3, r1, #32, 14 @ 0x800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ 57168 <__cxa_atexit@plt+0x4b3a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 60f6c <__cxa_atexit@plt+0x551a4> │ │ │ │ - andseq r1, r5, #252, 8 @ 0xfc000000 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r5, r0, #224, 16 @ 0xe00000 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 61220 <__cxa_atexit@plt+0x55458> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r4, [r9, #19] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r4, [r9, #23] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - add r4, r7, sl │ │ │ │ - add fp, r4, r1 │ │ │ │ - sub r4, r0, sl │ │ │ │ - cmp r4, #1 │ │ │ │ - blt 60ffc <__cxa_atexit@plt+0x55234> │ │ │ │ - add r3, r7, r1 │ │ │ │ - add ip, r3, sl │ │ │ │ - mov r3, #0 │ │ │ │ - ldrb lr, [ip, r3] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 61080 <__cxa_atexit@plt+0x552b8> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 610dc <__cxa_atexit@plt+0x55314> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 61138 <__cxa_atexit@plt+0x55370> │ │ │ │ - sxtb r2, lr │ │ │ │ - cmn r2, #1 │ │ │ │ - ble 61194 <__cxa_atexit@plt+0x553cc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 57148 <__cxa_atexit@plt+0x4b380> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 57154 <__cxa_atexit@plt+0x4b38c> │ │ │ │ + ldr r3, [pc, #48] @ 57174 <__cxa_atexit@plt+0x4b3ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 5715c <__cxa_atexit@plt+0x4b394> │ │ │ │ + ldr r3, [pc, #32] @ 57170 <__cxa_atexit@plt+0x4b3a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 5715c <__cxa_atexit@plt+0x4b394> │ │ │ │ + ldr r3, [pc, #16] @ 5716c <__cxa_atexit@plt+0x4b3a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 60fc8 <__cxa_atexit@plt+0x55200> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 61238 <__cxa_atexit@plt+0x55470> │ │ │ │ - ldr lr, [pc, #584] @ 61298 <__cxa_atexit@plt+0x554d0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - b 61214 <__cxa_atexit@plt+0x5544c> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 611e4 <__cxa_atexit@plt+0x5541c> │ │ │ │ - ldr r7, [pc, #440] @ 61290 <__cxa_atexit@plt+0x554c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 61268 <__cxa_atexit@plt+0x554a0> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 611e4 <__cxa_atexit@plt+0x5541c> │ │ │ │ - ldr r7, [pc, #352] @ 61294 <__cxa_atexit@plt+0x554cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 61268 <__cxa_atexit@plt+0x554a0> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 611e4 <__cxa_atexit@plt+0x5541c> │ │ │ │ - ldr r7, [pc, #248] @ 61288 <__cxa_atexit@plt+0x554c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 61268 <__cxa_atexit@plt+0x554a0> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 61260 <__cxa_atexit@plt+0x55498> │ │ │ │ - ldr lr, [pc, #152] @ 61284 <__cxa_atexit@plt+0x554bc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ + andseq fp, r5, #228, 4 @ 0x4000000e │ │ │ │ + andeq r3, r1, #148, 10 @ 0x25000000 │ │ │ │ + andeq r3, r1, #200, 10 @ 0x32000000 │ │ │ │ + andeq r3, r1, #152, 12 @ 0x9800000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 571c8 <__cxa_atexit@plt+0x4b400> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 571d0 <__cxa_atexit@plt+0x4b408> │ │ │ │ + ldr r1, [pc, #64] @ 571ec <__cxa_atexit@plt+0x4b424> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 571f0 <__cxa_atexit@plt+0x4b428> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r9} │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 614fc <__cxa_atexit@plt+0x55734> │ │ │ │ - ldr r7, [pc, #120] @ 612a0 <__cxa_atexit@plt+0x554d8> │ │ │ │ + b 19e70c8 <__cxa_atexit@plt+0x19db300> │ │ │ │ + mov r6, r3 │ │ │ │ + b 571d8 <__cxa_atexit@plt+0x4b410> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 571e8 <__cxa_atexit@plt+0x4b420> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 6129c <__cxa_atexit@plt+0x554d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #36] @ 6128c <__cxa_atexit@plt+0x554c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r1, r5, #40, 6 @ 0xa0000000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r1, r5, #196, 8 @ 0xc4000000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r6, r0, #128 @ 0x80 │ │ │ │ - andeq r5, r0, #156, 10 @ 0x27000000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 612fc <__cxa_atexit@plt+0x55534> │ │ │ │ - ldr lr, [pc, #72] @ 61314 <__cxa_atexit@plt+0x5554c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 614fc <__cxa_atexit@plt+0x55734> │ │ │ │ - ldr r3, [pc, #20] @ 61318 <__cxa_atexit@plt+0x55550> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r1, r5, #72, 4 @ 0x80000004 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r5, r0, #36, 10 @ 0x9000000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 61374 <__cxa_atexit@plt+0x555ac> │ │ │ │ - ldr lr, [pc, #68] @ 6138c <__cxa_atexit@plt+0x555c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 614fc <__cxa_atexit@plt+0x55734> │ │ │ │ - ldr r3, [pc, #20] @ 61390 <__cxa_atexit@plt+0x555c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r1, r5, #204, 2 @ 0x33 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r5, r0, #172, 8 @ 0xac000000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 613ec <__cxa_atexit@plt+0x55624> │ │ │ │ - ldr lr, [pc, #68] @ 61404 <__cxa_atexit@plt+0x5563c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 614fc <__cxa_atexit@plt+0x55734> │ │ │ │ - ldr r3, [pc, #20] @ 61408 <__cxa_atexit@plt+0x55640> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r1, r5, #84, 2 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r5, r0, #52, 8 @ 0x34000000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 61464 <__cxa_atexit@plt+0x5569c> │ │ │ │ - ldr lr, [pc, #68] @ 6147c <__cxa_atexit@plt+0x556b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 614fc <__cxa_atexit@plt+0x55734> │ │ │ │ - ldr r3, [pc, #20] @ 61480 <__cxa_atexit@plt+0x556b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r1, r5, #220 @ 0xdc │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r5, r0, #188, 6 @ 0xf0000002 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r3, r1, #12, 12 @ 0xc00000 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 614dc <__cxa_atexit@plt+0x55714> │ │ │ │ - ldr lr, [pc, #68] @ 614f4 <__cxa_atexit@plt+0x5572c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + bcc 57260 <__cxa_atexit@plt+0x4b498> │ │ │ │ + ldr lr, [pc, #84] @ 5726c <__cxa_atexit@plt+0x4b4a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #80] @ 57270 <__cxa_atexit@plt+0x4b4a8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #76] @ 57274 <__cxa_atexit@plt+0x4b4ac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r1, r6, #23 │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 614fc <__cxa_atexit@plt+0x55734> │ │ │ │ - ldr r3, [pc, #20] @ 614f8 <__cxa_atexit@plt+0x55730> │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + andseq fp, r5, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 57304 <__cxa_atexit@plt+0x4b53c> │ │ │ │ + ldr r3, [pc, #160] @ 57338 <__cxa_atexit@plt+0x4b570> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r1, r5, #100 @ 0x64 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 6157c <__cxa_atexit@plt+0x557b4> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 615a8 <__cxa_atexit@plt+0x557e0> │ │ │ │ - ldr lr, [pc, #144] @ 615cc <__cxa_atexit@plt+0x55804> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 615d0 <__cxa_atexit@plt+0x55808> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 572f4 <__cxa_atexit@plt+0x4b52c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 57314 <__cxa_atexit@plt+0x4b54c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5731c <__cxa_atexit@plt+0x4b554> │ │ │ │ + ldr r5, [pc, #120] @ 57344 <__cxa_atexit@plt+0x4b57c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #116] @ 57348 <__cxa_atexit@plt+0x4b580> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r6, [r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 615c4 <__cxa_atexit@plt+0x557fc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 19e70c8 <__cxa_atexit@plt+0x19db300> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 57340 <__cxa_atexit@plt+0x4b578> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 615a0 <__cxa_atexit@plt+0x557d8> │ │ │ │ - b 615e0 <__cxa_atexit@plt+0x55818> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 615c8 <__cxa_atexit@plt+0x55800> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff2ac │ │ │ │ - andseq r0, r5, #16, 30 @ 0x40 │ │ │ │ - andeq r5, r0, #108, 4 @ 0xc0000006 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 616b0 <__cxa_atexit@plt+0x558e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 61704 <__cxa_atexit@plt+0x5593c> │ │ │ │ - ldr r8, [pc, #312] @ 6173c <__cxa_atexit@plt+0x55974> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 61740 <__cxa_atexit@plt+0x55978> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 61744 <__cxa_atexit@plt+0x5597c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 61748 <__cxa_atexit@plt+0x55980> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + b 57324 <__cxa_atexit@plt+0x4b55c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 5733c <__cxa_atexit@plt+0x4b574> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r3, r1, #192, 8 @ 0xc0000000 │ │ │ │ + andeq r3, r1, #228, 8 @ 0xe4000000 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 573a8 <__cxa_atexit@plt+0x4b5e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 61714 <__cxa_atexit@plt+0x5594c> │ │ │ │ - ldr r2, [pc, #108] @ 61734 <__cxa_atexit@plt+0x5596c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 61738 <__cxa_atexit@plt+0x55970> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 61730 <__cxa_atexit@plt+0x55968> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff120 │ │ │ │ - andseq r0, r5, #148, 26 @ 0x2500 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - andseq r0, r5, #200, 26 @ 0x3200 │ │ │ │ - andseq r0, r5, #160, 28 @ 0xa00 │ │ │ │ - andeq r5, r0, #232 @ 0xe8 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 617ac <__cxa_atexit@plt+0x559e4> │ │ │ │ - ldr r2, [pc, #80] @ 617c4 <__cxa_atexit@plt+0x559fc> │ │ │ │ + bcc 573b0 <__cxa_atexit@plt+0x4b5e8> │ │ │ │ + ldr r2, [pc, #76] @ 573d0 <__cxa_atexit@plt+0x4b608> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 617c8 <__cxa_atexit@plt+0x55a00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 617cc <__cxa_atexit@plt+0x55a04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff074 │ │ │ │ - andseq r0, r5, #232, 24 @ 0xe800 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 61f64 <__cxa_atexit@plt+0x5619c> │ │ │ │ - andeq r5, r0, #92 @ 0x5c │ │ │ │ + ldr r1, [pc, #72] @ 573d4 <__cxa_atexit@plt+0x4b60c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 19e70c8 <__cxa_atexit@plt+0x19db300> │ │ │ │ + mov r6, r7 │ │ │ │ + b 573b8 <__cxa_atexit@plt+0x4b5f0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, #8] @ 573cc <__cxa_atexit@plt+0x4b604> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r3, r1, #40, 8 @ 0x28000000 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 57408 <__cxa_atexit@plt+0x4b640> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 57410 <__cxa_atexit@plt+0x4b648> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e7148 <__cxa_atexit@plt+0x19db380> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq sl, r5, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 61894 <__cxa_atexit@plt+0x55acc> │ │ │ │ - ldr r1, [pc, #184] @ 618b4 <__cxa_atexit@plt+0x55aec> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 574bc <__cxa_atexit@plt+0x4b6f4> │ │ │ │ + ldr r3, [pc, #144] @ 574c4 <__cxa_atexit@plt+0x4b6fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5748c <__cxa_atexit@plt+0x4b6c4> │ │ │ │ + ldr r1, [pc, #112] @ 574c8 <__cxa_atexit@plt+0x4b700> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 618b8 <__cxa_atexit@plt+0x55af0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 6187c <__cxa_atexit@plt+0x55ab4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 61888 <__cxa_atexit@plt+0x55ac0> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 618a0 <__cxa_atexit@plt+0x55ad8> │ │ │ │ - ldr r5, [pc, #116] @ 618bc <__cxa_atexit@plt+0x55af4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 618c0 <__cxa_atexit@plt+0x55af8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 618c4 <__cxa_atexit@plt+0x55afc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + beq 5749c <__cxa_atexit@plt+0x4b6d4> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 574b4 <__cxa_atexit@plt+0x4b6ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #40] @ 574cc <__cxa_atexit@plt+0x4b704> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andseq sl, r5, #96, 30 @ 0x180 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 5753c <__cxa_atexit@plt+0x4b774> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 57514 <__cxa_atexit@plt+0x4b74c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 57530 <__cxa_atexit@plt+0x4b768> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r0, r5, #220, 22 @ 0x37000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r0, r5, #164, 22 @ 0x29000 │ │ │ │ - andseq r0, r5, #160, 22 @ 0x28000 │ │ │ │ - andeq r4, r0, #108, 30 @ 0x1b0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 57540 <__cxa_atexit@plt+0x4b778> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq sl, r5, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 57574 <__cxa_atexit@plt+0x4b7ac> │ │ │ │ + ldr r3, [pc, #32] @ 57580 <__cxa_atexit@plt+0x4b7b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andseq sl, r5, #164, 28 @ 0xa40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 61928 <__cxa_atexit@plt+0x55b60> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 61938 <__cxa_atexit@plt+0x55b70> │ │ │ │ - ldr r3, [pc, #76] @ 6194c <__cxa_atexit@plt+0x55b84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 61950 <__cxa_atexit@plt+0x55b88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 61954 <__cxa_atexit@plt+0x55b8c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5761c <__cxa_atexit@plt+0x4b854> │ │ │ │ + ldr lr, [pc, #132] @ 5762c <__cxa_atexit@plt+0x4b864> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #120] @ 57630 <__cxa_atexit@plt+0x4b868> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 575f4 <__cxa_atexit@plt+0x4b82c> │ │ │ │ + ldr r1, [pc, #100] @ 57634 <__cxa_atexit@plt+0x4b86c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r3, #-12] │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 575fc <__cxa_atexit@plt+0x4b834> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 57608 <__cxa_atexit@plt+0x4b840> │ │ │ │ + ldr r2, [pc, #80] @ 57640 <__cxa_atexit@plt+0x4b878> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 57610 <__cxa_atexit@plt+0x4b848> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #56] @ 5763c <__cxa_atexit@plt+0x4b874> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 57610 <__cxa_atexit@plt+0x4b848> │ │ │ │ + ldr r2, [pc, #40] @ 57638 <__cxa_atexit@plt+0x4b870> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r0, r5, #236, 20 @ 0xec000 │ │ │ │ - andseq r0, r5, #240, 20 @ 0xf0000 │ │ │ │ - andeq r4, r0, #220, 28 @ 0xdc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 61978 <__cxa_atexit@plt+0x55bb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andseq sl, r5, #48, 28 @ 0x300 │ │ │ │ + andseq sl, r5, #52, 28 @ 0x340 │ │ │ │ + andeq r3, r1, #224 @ 0xe0 │ │ │ │ + andeq r3, r1, #20, 2 │ │ │ │ + andeq r3, r1, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ 5769c <__cxa_atexit@plt+0x4b8d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 5767c <__cxa_atexit@plt+0x4b8b4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 57688 <__cxa_atexit@plt+0x4b8c0> │ │ │ │ + ldr r3, [pc, #48] @ 576a8 <__cxa_atexit@plt+0x4b8e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 57690 <__cxa_atexit@plt+0x4b8c8> │ │ │ │ + ldr r3, [pc, #32] @ 576a4 <__cxa_atexit@plt+0x4b8dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 57690 <__cxa_atexit@plt+0x4b8c8> │ │ │ │ + ldr r3, [pc, #16] @ 576a0 <__cxa_atexit@plt+0x4b8d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 19e75c8 <__cxa_atexit@plt+0x19db800> │ │ │ │ + andseq sl, r5, #176, 26 @ 0x2c00 │ │ │ │ + andeq r3, r1, #96 @ 0x60 │ │ │ │ + andeq r3, r1, #148 @ 0x94 │ │ │ │ + andeq r3, r1, #100, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 619cc <__cxa_atexit@plt+0x55c04> │ │ │ │ - ldr lr, [pc, #60] @ 619e4 <__cxa_atexit@plt+0x55c1c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 576fc <__cxa_atexit@plt+0x4b934> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 57704 <__cxa_atexit@plt+0x4b93c> │ │ │ │ + ldr r1, [pc, #64] @ 57720 <__cxa_atexit@plt+0x4b958> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 57724 <__cxa_atexit@plt+0x4b95c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r9} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 19e70c8 <__cxa_atexit@plt+0x19db300> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5770c <__cxa_atexit@plt+0x4b944> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 5771c <__cxa_atexit@plt+0x4b954> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 619e8 <__cxa_atexit@plt+0x55c20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r0, r5, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r3, r1, #224 @ 0xe0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 61a34 <__cxa_atexit@plt+0x55c6c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 61a4c <__cxa_atexit@plt+0x55c84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 61a50 <__cxa_atexit@plt+0x55c88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r0, r5, #244, 20 @ 0xf4000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r4, r0, #224, 26 @ 0x3800 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ + bcc 57794 <__cxa_atexit@plt+0x4b9cc> │ │ │ │ + ldr lr, [pc, #84] @ 577a0 <__cxa_atexit@plt+0x4b9d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #80] @ 577a4 <__cxa_atexit@plt+0x4b9dc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #76] @ 577a8 <__cxa_atexit@plt+0x4b9e0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r1, r6, #23 │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e74e8 <__cxa_atexit@plt+0x19db720> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + andseq sl, r5, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 61b10 <__cxa_atexit@plt+0x55d48> │ │ │ │ - ldr r1, [pc, #184] @ 61b30 <__cxa_atexit@plt+0x55d68> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 61b34 <__cxa_atexit@plt+0x55d6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 61af8 <__cxa_atexit@plt+0x55d30> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 61b04 <__cxa_atexit@plt+0x55d3c> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 61b1c <__cxa_atexit@plt+0x55d54> │ │ │ │ - ldr r5, [pc, #116] @ 61b38 <__cxa_atexit@plt+0x55d70> │ │ │ │ + bhi 57838 <__cxa_atexit@plt+0x4ba70> │ │ │ │ + ldr r3, [pc, #160] @ 5786c <__cxa_atexit@plt+0x4baa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 57828 <__cxa_atexit@plt+0x4ba60> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 57848 <__cxa_atexit@plt+0x4ba80> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 57850 <__cxa_atexit@plt+0x4ba88> │ │ │ │ + ldr r5, [pc, #120] @ 57878 <__cxa_atexit@plt+0x4bab0> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 61b3c <__cxa_atexit@plt+0x55d74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ + ldr r1, [pc, #116] @ 5787c <__cxa_atexit@plt+0x4bab4> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 61b40 <__cxa_atexit@plt+0x55d78> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r6, [r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 19e70c8 <__cxa_atexit@plt+0x19db300> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #52] @ 57874 <__cxa_atexit@plt+0x4baac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r0, r5, #96, 18 @ 0x180000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r0, r5, #40, 18 @ 0xa0000 │ │ │ │ - andseq r0, r5, #36, 18 @ 0x90000 │ │ │ │ - andeq r4, r0, #240, 24 @ 0xf000 │ │ │ │ + mov r3, r6 │ │ │ │ + b 57858 <__cxa_atexit@plt+0x4ba90> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 57870 <__cxa_atexit@plt+0x4baa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r2, r1, #148, 30 @ 0x250 │ │ │ │ + andeq r2, r1, #184, 30 @ 0x2e0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 61ba4 <__cxa_atexit@plt+0x55ddc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 61bb4 <__cxa_atexit@plt+0x55dec> │ │ │ │ - ldr r3, [pc, #76] @ 61bc8 <__cxa_atexit@plt+0x55e00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 61bcc <__cxa_atexit@plt+0x55e04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 61bd0 <__cxa_atexit@plt+0x55e08> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 578dc <__cxa_atexit@plt+0x4bb14> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 578e4 <__cxa_atexit@plt+0x4bb1c> │ │ │ │ + ldr r2, [pc, #76] @ 57904 <__cxa_atexit@plt+0x4bb3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 57908 <__cxa_atexit@plt+0x4bb40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 19e70c8 <__cxa_atexit@plt+0x19db300> │ │ │ │ + mov r6, r7 │ │ │ │ + b 578ec <__cxa_atexit@plt+0x4bb24> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, #8] @ 57900 <__cxa_atexit@plt+0x4bb38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r0, r5, #112, 16 @ 0x700000 │ │ │ │ - andseq r0, r5, #116, 16 @ 0x740000 │ │ │ │ - andeq r4, r0, #96, 24 @ 0x6000 │ │ │ │ + andeq r2, r1, #252, 28 @ 0xfc0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 61bf4 <__cxa_atexit@plt+0x55e2c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ 5792c <__cxa_atexit@plt+0x4bb64> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + andeq r2, r1, #180, 28 @ 0xb40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 57950 <__cxa_atexit@plt+0x4bb88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1c5e98c <__cxa_atexit@plt+0x1c52bc4> │ │ │ │ + andeq r2, r1, #248, 28 @ 0xf80 │ │ │ │ + andeq r2, r1, #4, 30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 579ac <__cxa_atexit@plt+0x4bbe4> │ │ │ │ + ldr r2, [pc, #64] @ 579b4 <__cxa_atexit@plt+0x4bbec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 579b8 <__cxa_atexit@plt+0x4bbf0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 579bc <__cxa_atexit@plt+0x4bbf4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ 579c0 <__cxa_atexit@plt+0x4bbf8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r2, r1, #212, 28 @ 0xd40 │ │ │ │ + andseq sl, r5, #96, 20 @ 0x60000 │ │ │ │ + andseq sl, r5, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 61c48 <__cxa_atexit@plt+0x55e80> │ │ │ │ - ldr lr, [pc, #60] @ 61c60 <__cxa_atexit@plt+0x55e98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ + bcc 579f8 <__cxa_atexit@plt+0x4bc30> │ │ │ │ + ldr r2, [pc, #28] @ 57a04 <__cxa_atexit@plt+0x4bc3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sl, r5, #196, 22 @ 0x31000 │ │ │ │ + andeq r2, r1, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 57a50 <__cxa_atexit@plt+0x4bc88> │ │ │ │ + ldr r7, [pc, #52] @ 57a68 <__cxa_atexit@plt+0x4bca0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ 57a6c <__cxa_atexit@plt+0x4bca4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #24] @ 57a70 <__cxa_atexit@plt+0x4bca8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 61c64 <__cxa_atexit@plt+0x55e9c> │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andseq sl, r5, #248, 22 @ 0x3e000 │ │ │ │ + andeq r2, r1, #24, 28 @ 0x180 │ │ │ │ + andeq r2, r1, #224, 26 @ 0x3800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 57ab8 <__cxa_atexit@plt+0x4bcf0> │ │ │ │ + ldr r3, [pc, #48] @ 57ad4 <__cxa_atexit@plt+0x4bd0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r0, r5, #240, 16 @ 0xf00000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + ldr r2, [pc, #44] @ 57ad8 <__cxa_atexit@plt+0x4bd10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ + ldr r7, [pc, #28] @ 57adc <__cxa_atexit@plt+0x4bd14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r2, r1, #164, 26 @ 0x2900 │ │ │ │ + andeq r2, r1, #184, 26 @ 0x2e00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 61cb0 <__cxa_atexit@plt+0x55ee8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 61cc8 <__cxa_atexit@plt+0x55f00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 61ccc <__cxa_atexit@plt+0x55f04> │ │ │ │ + bcc 57b14 <__cxa_atexit@plt+0x4bd4c> │ │ │ │ + ldr r2, [pc, #28] @ 57b20 <__cxa_atexit@plt+0x4bd58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sl, r5, #168, 20 @ 0xa8000 │ │ │ │ + andeq r2, r1, #84, 26 @ 0x1500 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 57b7c <__cxa_atexit@plt+0x4bdb4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 57b74 <__cxa_atexit@plt+0x4bdac> │ │ │ │ + ldr r3, [pc, #44] @ 57b84 <__cxa_atexit@plt+0x4bdbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r0, r5, #120, 16 @ 0x780000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r4, r0, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 61d54 <__cxa_atexit@plt+0x55f8c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 61d60 <__cxa_atexit@plt+0x55f98> │ │ │ │ - ldr lr, [pc, #108] @ 61d70 <__cxa_atexit@plt+0x55fa8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 61d74 <__cxa_atexit@plt+0x55fac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 61d78 <__cxa_atexit@plt+0x55fb0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 61d7c <__cxa_atexit@plt+0x55fb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [pc, #40] @ 57b88 <__cxa_atexit@plt+0x4bdc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c726b8 <__cxa_atexit@plt+0x1c668f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r2, r1, #32, 26 @ 0x800 │ │ │ │ + andseq sl, r5, #132, 16 @ 0x840000 │ │ │ │ + andeq r2, r1, #252, 24 @ 0xfc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 57bf8 <__cxa_atexit@plt+0x4be30> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 57bf0 <__cxa_atexit@plt+0x4be28> │ │ │ │ + ldr r7, [pc, #64] @ 57c00 <__cxa_atexit@plt+0x4be38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ 57c04 <__cxa_atexit@plt+0x4be3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ 57c08 <__cxa_atexit@plt+0x4be40> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ 57c0c <__cxa_atexit@plt+0x4be44> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq r0, r5, #224, 12 @ 0xe000000 │ │ │ │ - andseq r0, r5, #64, 14 @ 0x1000000 │ │ │ │ - andseq r0, r5, #116, 14 @ 0x1d00000 │ │ │ │ - andeq r4, r0, #188, 20 @ 0xbc000 │ │ │ │ + andeq r2, r1, #208, 24 @ 0xd000 │ │ │ │ + andseq sl, r5, #28, 16 @ 0x1c0000 │ │ │ │ + andseq sl, r5, #104, 20 @ 0x68000 │ │ │ │ + andseq sl, r5, #196, 18 @ 0x310000 │ │ │ │ + andeq r2, r1, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 61e10 <__cxa_atexit@plt+0x56048> │ │ │ │ - ldr lr, [pc, #116] @ 61e18 <__cxa_atexit@plt+0x56050> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 61e04 <__cxa_atexit@plt+0x5603c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 61e28 <__cxa_atexit@plt+0x56060> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 57c30 <__cxa_atexit@plt+0x4be68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1d3b5b4 <__cxa_atexit@plt+0x1d2f7ec> │ │ │ │ + andeq r2, r1, #116, 24 @ 0x7400 │ │ │ │ + andeq r2, r1, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 57c80 <__cxa_atexit@plt+0x4beb8> │ │ │ │ + ldr r2, [pc, #56] @ 57c94 <__cxa_atexit@plt+0x4becc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57c78 <__cxa_atexit@plt+0x4beb0> │ │ │ │ + b 57ca8 <__cxa_atexit@plt+0x4bee0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 57c98 <__cxa_atexit@plt+0x4bed0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r4, r0, #36, 20 @ 0x24000 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r2, r1, #84, 24 @ 0x5400 │ │ │ │ + andeq r2, r1, #44, 24 @ 0x2c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 61ef8 <__cxa_atexit@plt+0x56130> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 61e94 <__cxa_atexit@plt+0x560cc> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 61ea8 <__cxa_atexit@plt+0x560e0> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 61f10 <__cxa_atexit@plt+0x56148> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 57cf8 <__cxa_atexit@plt+0x4bf30> │ │ │ │ + ldr r2, [pc, #116] @ 57d30 <__cxa_atexit@plt+0x4bf68> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + tst r3, #3 │ │ │ │ + beq 57d04 <__cxa_atexit@plt+0x4bf3c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 57d10 <__cxa_atexit@plt+0x4bf48> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 57d20 <__cxa_atexit@plt+0x4bf58> │ │ │ │ + ldr r3, [pc, #76] @ 57d3c <__cxa_atexit@plt+0x4bf74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 18763c8 <__cxa_atexit@plt+0x186a600> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 61f08 <__cxa_atexit@plt+0x56140> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 61f0c <__cxa_atexit@plt+0x56144> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 61f64 <__cxa_atexit@plt+0x5619c> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r0, r5, #128, 10 @ 0x20000000 │ │ │ │ - andseq r0, r5, #88, 10 @ 0x16000000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r4, r0, #44, 18 @ 0xb0000 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 61f48 <__cxa_atexit@plt+0x56180> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 61f64 <__cxa_atexit@plt+0x5619c> │ │ │ │ - andseq r0, r5, #4, 10 @ 0x1000000 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r4, r0, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + ldr r3, [pc, #32] @ 57d38 <__cxa_atexit@plt+0x4bf70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r3, [pc, #12] @ 57d34 <__cxa_atexit@plt+0x4bf6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r2, r1, #176, 20 @ 0xb0000 │ │ │ │ + andeq r2, r1, #212, 18 @ 0x350000 │ │ │ │ + andeq r2, r1, #36, 20 @ 0x24000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 57d78 <__cxa_atexit@plt+0x4bfb0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 57d8c <__cxa_atexit@plt+0x4bfc4> │ │ │ │ + ldr r3, [pc, #60] @ 57da8 <__cxa_atexit@plt+0x4bfe0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r3, [pc, #36] @ 57da4 <__cxa_atexit@plt+0x4bfdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r3, [pc, #12] @ 57da0 <__cxa_atexit@plt+0x4bfd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + andeq r2, r1, #68, 20 @ 0x44000 │ │ │ │ + andeq r2, r1, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r2, r1, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r2, r1, #36, 22 @ 0x9000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 57de0 <__cxa_atexit@plt+0x4c018> │ │ │ │ + ldr r3, [pc, #32] @ 57df0 <__cxa_atexit@plt+0x4c028> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r7, [pc, #12] @ 57df4 <__cxa_atexit@plt+0x4c02c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r2, r1, #252, 20 @ 0xfc000 │ │ │ │ + andeq r2, r1, #220, 20 @ 0xdc000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #108] @ 57e7c <__cxa_atexit@plt+0x4c0b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 57e50 <__cxa_atexit@plt+0x4c088> │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 620ec <__cxa_atexit@plt+0x56324> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str fp, [sp, #24] │ │ │ │ + bhi 57e68 <__cxa_atexit@plt+0x4c0a0> │ │ │ │ + ldr r2, [pc, #76] @ 57e80 <__cxa_atexit@plt+0x4c0b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #4] │ │ │ │ ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r2, [r9, #19] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r9, #23] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, lr, sl │ │ │ │ - add fp, r2, r1 │ │ │ │ - sub r3, r0, sl │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 61fdc <__cxa_atexit@plt+0x56214> │ │ │ │ - add r2, lr, r1 │ │ │ │ - add r4, r2, sl │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb ip, [r4, r2] │ │ │ │ - sub r7, ip, #48 @ 0x30 │ │ │ │ - cmp r7, #10 │ │ │ │ - bcs 62060 <__cxa_atexit@plt+0x56298> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 61fc0 <__cxa_atexit@plt+0x561f8> │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 62104 <__cxa_atexit@plt+0x5633c> │ │ │ │ - ldr lr, [pc, #296] @ 62158 <__cxa_atexit@plt+0x56390> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r2 │ │ │ │ - b 620e0 <__cxa_atexit@plt+0x56318> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r8, r1 │ │ │ │ - bcc 6212c <__cxa_atexit@plt+0x56364> │ │ │ │ - ldr lr, [pc, #152] @ 62150 <__cxa_atexit@plt+0x56388> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57e5c <__cxa_atexit@plt+0x4c094> │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 62254 <__cxa_atexit@plt+0x5648c> │ │ │ │ - ldr r7, [pc, #108] @ 62160 <__cxa_atexit@plt+0x56398> │ │ │ │ + b 57ca8 <__cxa_atexit@plt+0x4bee0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 57e84 <__cxa_atexit@plt+0x4c0bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 6215c <__cxa_atexit@plt+0x56394> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + andeq r2, r1, #108, 20 @ 0x6c000 │ │ │ │ + andeq r2, r1, #76, 20 @ 0x4c000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 57ed4 <__cxa_atexit@plt+0x4c10c> │ │ │ │ + ldr r2, [pc, #52] @ 57ee8 <__cxa_atexit@plt+0x4c120> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + stmda r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57ecc <__cxa_atexit@plt+0x4c104> │ │ │ │ + b 57ca8 <__cxa_atexit@plt+0x4bee0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 57eec <__cxa_atexit@plt+0x4c124> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #32] @ 62154 <__cxa_atexit@plt+0x5638c> │ │ │ │ + add r5, r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + andeq r2, r1, #0, 20 │ │ │ │ + strdeq lr, [sl, #13]! │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq lr, r3, lsr r1 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq lr, sl, ror #2 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 57f70 <__cxa_atexit@plt+0x4c1a8> │ │ │ │ + ldr r3, [pc, #40] @ 57f88 <__cxa_atexit@plt+0x4c1c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 57f8c <__cxa_atexit@plt+0x4c1c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r0, r5, #92, 8 @ 0x5c000000 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r0, r5, #228, 8 @ 0xe4000000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r5, r0, #188, 2 @ 0x2f │ │ │ │ - andeq r4, r0, #220, 12 @ 0xdc00000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq sl, r5, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r2, r1, #196, 18 @ 0x310000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 57fc0 <__cxa_atexit@plt+0x4c1f8> │ │ │ │ + ldr r3, [pc, #24] @ 57fcc <__cxa_atexit@plt+0x4c204> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 621bc <__cxa_atexit@plt+0x563f4> │ │ │ │ - ldr lr, [pc, #72] @ 621d4 <__cxa_atexit@plt+0x5640c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 62254 <__cxa_atexit@plt+0x5648c> │ │ │ │ - ldr r3, [pc, #20] @ 621d8 <__cxa_atexit@plt+0x56410> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r0, r5, #136, 6 @ 0x20000002 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r4, r0, #100, 12 @ 0x6400000 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bcc 58004 <__cxa_atexit@plt+0x4c23c> │ │ │ │ + ldr r2, [pc, #28] @ 58010 <__cxa_atexit@plt+0x4c248> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sl, r5, #40, 10 @ 0xa000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 58040 <__cxa_atexit@plt+0x4c278> │ │ │ │ + ldr r2, [pc, #28] @ 58050 <__cxa_atexit@plt+0x4c288> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ + ldr r7, [pc, #12] @ 58054 <__cxa_atexit@plt+0x4c28c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r2, r1, #248, 16 @ 0xf80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 62234 <__cxa_atexit@plt+0x5646c> │ │ │ │ - ldr lr, [pc, #68] @ 6224c <__cxa_atexit@plt+0x56484> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ + bcc 580a8 <__cxa_atexit@plt+0x4c2e0> │ │ │ │ + ldr r7, [pc, #56] @ 580b4 <__cxa_atexit@plt+0x4c2ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 580b8 <__cxa_atexit@plt+0x4c2f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 580bc <__cxa_atexit@plt+0x4c2f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r2, r1, #176, 16 @ 0xb00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 62254 <__cxa_atexit@plt+0x5648c> │ │ │ │ - ldr r3, [pc, #20] @ 62250 <__cxa_atexit@plt+0x56488> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r2, r1, #96, 16 @ 0x600000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58140 <__cxa_atexit@plt+0x4c378> │ │ │ │ + ldr r3, [pc, #84] @ 58150 <__cxa_atexit@plt+0x4c388> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r0, r5, #12, 6 @ 0x30000000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 622d4 <__cxa_atexit@plt+0x5650c> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 62300 <__cxa_atexit@plt+0x56538> │ │ │ │ - ldr lr, [pc, #144] @ 62324 <__cxa_atexit@plt+0x5655c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 62328 <__cxa_atexit@plt+0x56560> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 6231c <__cxa_atexit@plt+0x56554> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 58130 <__cxa_atexit@plt+0x4c368> │ │ │ │ + ldr r7, [pc, #60] @ 58154 <__cxa_atexit@plt+0x4c38c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 622f8 <__cxa_atexit@plt+0x56530> │ │ │ │ - b 62338 <__cxa_atexit@plt+0x56570> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 62320 <__cxa_atexit@plt+0x56558> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff54c │ │ │ │ - andseq r0, r5, #184, 2 @ 0x2e │ │ │ │ - andeq r4, r0, #20, 10 @ 0x5000000 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ + ldr r7, [pc, #16] @ 58158 <__cxa_atexit@plt+0x4c390> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r2, r1, #8, 16 @ 0x80000 │ │ │ │ + andeq r2, r1, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #12] @ 58184 <__cxa_atexit@plt+0x4c3bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r2, r1, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 581ac <__cxa_atexit@plt+0x4c3e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1d6e958 <__cxa_atexit@plt+0x1d62b90> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 62408 <__cxa_atexit@plt+0x56640> │ │ │ │ + bne 581f4 <__cxa_atexit@plt+0x4c42c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 6245c <__cxa_atexit@plt+0x56694> │ │ │ │ - ldr r8, [pc, #312] @ 62494 <__cxa_atexit@plt+0x566cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 62498 <__cxa_atexit@plt+0x566d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 6249c <__cxa_atexit@plt+0x566d4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 624a0 <__cxa_atexit@plt+0x566d8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ + bcc 58208 <__cxa_atexit@plt+0x4c440> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #56] @ 5821c <__cxa_atexit@plt+0x4c454> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6246c <__cxa_atexit@plt+0x566a4> │ │ │ │ - ldr r2, [pc, #108] @ 6248c <__cxa_atexit@plt+0x566c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 62490 <__cxa_atexit@plt+0x566c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ + ldr r7, [pc, #28] @ 58218 <__cxa_atexit@plt+0x4c450> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 62488 <__cxa_atexit@plt+0x566c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff3c0 │ │ │ │ - andseq r0, r5, #60 @ 0x3c │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq r0, r5, #112 @ 0x70 │ │ │ │ - andseq r0, r5, #72, 2 │ │ │ │ - andeq r4, r0, #144, 6 @ 0x40000002 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 62504 <__cxa_atexit@plt+0x5673c> │ │ │ │ - ldr r2, [pc, #80] @ 6251c <__cxa_atexit@plt+0x56754> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 62520 <__cxa_atexit@plt+0x56758> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 62524 <__cxa_atexit@plt+0x5675c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sl, r5, #28, 4 @ 0xc0000001 │ │ │ │ + andseq sl, r5, #0, 6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58284 <__cxa_atexit@plt+0x4c4bc> │ │ │ │ + ldr r3, [pc, #84] @ 58294 <__cxa_atexit@plt+0x4c4cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff314 │ │ │ │ - andseq pc, r4, #144, 30 @ 0x240 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 62c90 <__cxa_atexit@plt+0x56ec8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r1 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 62618 <__cxa_atexit@plt+0x56850> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r2, r0, r9 │ │ │ │ - sub r8, r2, r1 │ │ │ │ - cmp r9, r8 │ │ │ │ - bcs 625c8 <__cxa_atexit@plt+0x56800> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - ldr ip, [pc, #208] @ 62644 <__cxa_atexit@plt+0x5687c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr sl, [pc, #204] @ 62648 <__cxa_atexit@plt+0x56880> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r9 │ │ │ │ - b 62594 <__cxa_atexit@plt+0x567cc> │ │ │ │ - mov r3, r1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ - beq 625d0 <__cxa_atexit@plt+0x56808> │ │ │ │ - add r1, ip, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 62584 <__cxa_atexit@plt+0x567bc> │ │ │ │ - ldrb r3, [r2] │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ - beq 625c0 <__cxa_atexit@plt+0x567f8> │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ - mov r3, r1 │ │ │ │ - bne 62588 <__cxa_atexit@plt+0x567c0> │ │ │ │ - b 625d8 <__cxa_atexit@plt+0x56810> │ │ │ │ - add r3, sl, #2 │ │ │ │ - b 62588 <__cxa_atexit@plt+0x567c0> │ │ │ │ - mov r2, r9 │ │ │ │ - b 625dc <__cxa_atexit@plt+0x56814> │ │ │ │ - mov r2, r8 │ │ │ │ - b 625dc <__cxa_atexit@plt+0x56814> │ │ │ │ - add r3, ip, #1 │ │ │ │ - sub r0, r2, r9 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 62620 <__cxa_atexit@plt+0x56858> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 6264c <__cxa_atexit@plt+0x56884> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 58274 <__cxa_atexit@plt+0x4c4ac> │ │ │ │ + ldr r7, [pc, #64] @ 58298 <__cxa_atexit@plt+0x4c4d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5829c <__cxa_atexit@plt+0x4c4d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #24] @ 62640 <__cxa_atexit@plt+0x56878> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #12 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andseq pc, r4, #168, 28 @ 0xa80 │ │ │ │ - andseq pc, r4, #152, 28 @ 0x980 │ │ │ │ - andseq pc, r4, #32, 30 @ 0x80 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andseq sl, r5, #172, 2 @ 0x2b │ │ │ │ + andeq r2, r1, #204, 12 @ 0xcc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6268c <__cxa_atexit@plt+0x568c4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 626a4 <__cxa_atexit@plt+0x568dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #8] @ 582c4 <__cxa_atexit@plt+0x4c4fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + andseq sl, r5, #72, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58334 <__cxa_atexit@plt+0x4c56c> │ │ │ │ + ldr r3, [pc, #92] @ 58344 <__cxa_atexit@plt+0x4c57c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 58324 <__cxa_atexit@plt+0x4c55c> │ │ │ │ + ldr r7, [pc, #72] @ 58348 <__cxa_atexit@plt+0x4c580> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #68] @ 5834c <__cxa_atexit@plt+0x4c584> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 626a8 <__cxa_atexit@plt+0x568e0> │ │ │ │ + ldr r7, [pc, #20] @ 58350 <__cxa_atexit@plt+0x4c588> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andseq sl, r5, #252 @ 0xfc │ │ │ │ + andeq r2, r1, #32, 12 @ 0x2000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 58380 <__cxa_atexit@plt+0x4c5b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq pc, r4, #168, 28 @ 0xa80 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r4, r0, #136, 2 @ 0x22 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #12] @ 58384 <__cxa_atexit@plt+0x4c5bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andseq sl, r5, #140 @ 0x8c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 62794 <__cxa_atexit@plt+0x569cc> │ │ │ │ - ldr lr, [pc, #228] @ 627b4 <__cxa_atexit@plt+0x569ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - add sl, r2, #12 │ │ │ │ - ldm sl, {r1, r8, sl} │ │ │ │ - ldr r7, [r2, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ - ldr lr, [pc, #196] @ 627b8 <__cxa_atexit@plt+0x569f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r3, {r1, r9} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 62740 <__cxa_atexit@plt+0x56978> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6274c <__cxa_atexit@plt+0x56984> │ │ │ │ - ldr r2, [pc, #152] @ 627bc <__cxa_atexit@plt+0x569f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r5, [pc, #140] @ 627c0 <__cxa_atexit@plt+0x569f8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + bhi 58410 <__cxa_atexit@plt+0x4c648> │ │ │ │ + ldr r3, [pc, #92] @ 58420 <__cxa_atexit@plt+0x4c658> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 58400 <__cxa_atexit@plt+0x4c638> │ │ │ │ + ldr r7, [pc, #72] @ 58424 <__cxa_atexit@plt+0x4c65c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #68] @ 58428 <__cxa_atexit@plt+0x4c660> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5842c <__cxa_atexit@plt+0x4c664> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andseq sl, r5, #32 │ │ │ │ + andeq r2, r1, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 5845c <__cxa_atexit@plt+0x4c694> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #12] @ 58460 <__cxa_atexit@plt+0x4c698> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andseq r9, r5, #176, 30 @ 0x2c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 584d8 <__cxa_atexit@plt+0x4c710> │ │ │ │ + ldr r7, [pc, #72] @ 584ec <__cxa_atexit@plt+0x4c724> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 584cc <__cxa_atexit@plt+0x4c704> │ │ │ │ + ldr r7, [pc, #56] @ 584f0 <__cxa_atexit@plt+0x4c728> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 584f4 <__cxa_atexit@plt+0x4c72c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 627a0 <__cxa_atexit@plt+0x569d8> │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [pc, #76] @ 627c4 <__cxa_atexit@plt+0x569fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - ldr r6, [pc, #68] @ 627c8 <__cxa_atexit@plt+0x56a00> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r2, r1, #132, 8 @ 0x84000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 58514 <__cxa_atexit@plt+0x4c74c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5854c <__cxa_atexit@plt+0x4c784> │ │ │ │ + ldr r2, [pc, #28] @ 58558 <__cxa_atexit@plt+0x4c790> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r9, r5, #180, 30 @ 0x2d0 │ │ │ │ + andeq r2, r1, #0, 8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 585b8 <__cxa_atexit@plt+0x4c7f0> │ │ │ │ + ldr r7, [pc, #72] @ 585cc <__cxa_atexit@plt+0x4c804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 585ac <__cxa_atexit@plt+0x4c7e4> │ │ │ │ + ldr r7, [pc, #56] @ 585d0 <__cxa_atexit@plt+0x4c808> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 585d4 <__cxa_atexit@plt+0x4c80c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andseq pc, r4, #252, 24 @ 0xfc00 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andseq pc, r4, #212, 24 @ 0xd400 │ │ │ │ - andseq pc, r4, #248, 24 @ 0xf800 │ │ │ │ - andseq pc, r4, #48, 26 @ 0xc00 │ │ │ │ - andeq r4, r0, #104 @ 0x68 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r2, r1, #180, 6 @ 0xd0000002 │ │ │ │ + andeq r2, r1, #136, 6 @ 0x20000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 62804 <__cxa_atexit@plt+0x56a3c> │ │ │ │ - ldr r3, [pc, #112] @ 6285c <__cxa_atexit@plt+0x56a94> │ │ │ │ + ldr r3, [pc, #12] @ 585f8 <__cxa_atexit@plt+0x4c830> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 62860 <__cxa_atexit@plt+0x56a98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6284c <__cxa_atexit@plt+0x56a84> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #52] @ 62864 <__cxa_atexit@plt+0x56a9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - ldr r6, [pc, #44] @ 62868 <__cxa_atexit@plt+0x56aa0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq pc, r4, #12, 24 @ 0xc00 │ │ │ │ - andseq pc, r4, #64, 24 @ 0x4000 │ │ │ │ - andseq pc, r4, #120, 24 @ 0x7800 │ │ │ │ - andeq r3, r0, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r2, r1, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6288c <__cxa_atexit@plt+0x56ac4> │ │ │ │ + ldr r3, [pc, #12] @ 5861c <__cxa_atexit@plt+0x4c854> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ + b 1d730ec <__cxa_atexit@plt+0x1d67324> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 62914 <__cxa_atexit@plt+0x56b4c> │ │ │ │ - ldr r9, [pc, #108] @ 6292c <__cxa_atexit@plt+0x56b64> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #104] @ 62930 <__cxa_atexit@plt+0x56b68> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #20]! │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r2] │ │ │ │ - ldm r5, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r5, [r5, #16] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r5, [pc, #48] @ 62934 <__cxa_atexit@plt+0x56b6c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 62938 <__cxa_atexit@plt+0x56b70> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1d69844 <__cxa_atexit@plt+0x1d5da7c> │ │ │ │ + andeq r2, r1, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 58664 <__cxa_atexit@plt+0x4c89c> │ │ │ │ + ldr r5, [pc, #28] @ 58674 <__cxa_atexit@plt+0x4c8ac> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r7, [pc, #12] @ 58678 <__cxa_atexit@plt+0x4c8b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r2, r1, #16, 6 @ 0x40000000 │ │ │ │ + andeq r2, r1, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 5869c <__cxa_atexit@plt+0x4c8d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq pc, r4, #84, 24 @ 0x5400 │ │ │ │ - andseq pc, r4, #168, 22 @ 0x2a000 │ │ │ │ - andseq pc, r4, #176, 22 @ 0x2c000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #10 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1d730ec <__cxa_atexit@plt+0x1d67324> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 629a8 <__cxa_atexit@plt+0x56be0> │ │ │ │ - ldr r9, [pc, #96] @ 629c0 <__cxa_atexit@plt+0x56bf8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #92] @ 629c4 <__cxa_atexit@plt+0x56bfc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r2, sl, ip, lr} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r3, [pc, #44] @ 629c8 <__cxa_atexit@plt+0x56c00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 629cc <__cxa_atexit@plt+0x56c04> │ │ │ │ + ldr r3, [pc, #64] @ 586f0 <__cxa_atexit@plt+0x4c928> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq pc, r4, #180, 22 @ 0x2d000 │ │ │ │ - andseq pc, r4, #8, 22 @ 0x2000 │ │ │ │ - andseq pc, r4, #24, 22 @ 0x6000 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r3, r0, #108, 28 @ 0x6c0 │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 586d4 <__cxa_atexit@plt+0x4c90c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 586dc <__cxa_atexit@plt+0x4c914> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 18cc080 <__cxa_atexit@plt+0x18c02b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #16] @ 586f4 <__cxa_atexit@plt+0x4c92c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1e32a78 <__cxa_atexit@plt+0x1e26cb0> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 58718 <__cxa_atexit@plt+0x4c950> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 18cc080 <__cxa_atexit@plt+0x18c02b8> │ │ │ │ + ldr r3, [pc, #12] @ 5872c <__cxa_atexit@plt+0x4c964> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1e32a78 <__cxa_atexit@plt+0x1e26cb0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 18cc080 <__cxa_atexit@plt+0x18c02b8> │ │ │ │ + andeq r2, r1, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 62a6c <__cxa_atexit@plt+0x56ca4> │ │ │ │ - ldr lr, [pc, #128] @ 62a74 <__cxa_atexit@plt+0x56cac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #31] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str sl, [r5, #4] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 587b8 <__cxa_atexit@plt+0x4c9f0> │ │ │ │ + ldr r7, [pc, #96] @ 587cc <__cxa_atexit@plt+0x4ca04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 587a4 <__cxa_atexit@plt+0x4c9dc> │ │ │ │ + ldr r3, [pc, #80] @ 587d0 <__cxa_atexit@plt+0x4ca08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 587b0 <__cxa_atexit@plt+0x4c9e8> │ │ │ │ + ldr r3, [pc, #60] @ 587d4 <__cxa_atexit@plt+0x4ca0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 587d8 <__cxa_atexit@plt+0x4ca10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andeq r2, r1, #196, 2 @ 0x31 │ │ │ │ + andeq r2, r1, #152, 2 @ 0x26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ 5883c <__cxa_atexit@plt+0x4ca74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 62a60 <__cxa_atexit@plt+0x56c98> │ │ │ │ + beq 5881c <__cxa_atexit@plt+0x4ca54> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 58828 <__cxa_atexit@plt+0x4ca60> │ │ │ │ + ldr r7, [pc, #52] @ 58844 <__cxa_atexit@plt+0x4ca7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 62a84 <__cxa_atexit@plt+0x56cbc> │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 58840 <__cxa_atexit@plt+0x4ca78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r3, r0, #200, 26 @ 0x3200 │ │ │ │ - andeq r2, r0, fp, asr #30 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r2, r1, #76, 2 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + andeq r2, r1, #44, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 62b7c <__cxa_atexit@plt+0x56db4> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 62af0 <__cxa_atexit@plt+0x56d28> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 62b04 <__cxa_atexit@plt+0x56d3c> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #180] @ 62b98 <__cxa_atexit@plt+0x56dd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ + mov r8, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 58874 <__cxa_atexit@plt+0x4caac> │ │ │ │ + ldr r7, [pc, #32] @ 58888 <__cxa_atexit@plt+0x4cac0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r7, [pc, #16] @ 5888c <__cxa_atexit@plt+0x4cac4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #128] @ 62b8c <__cxa_atexit@plt+0x56dc4> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [pc, #120] @ 62b90 <__cxa_atexit@plt+0x56dc8> │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + andeq r2, r1, #0, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 588f4 <__cxa_atexit@plt+0x4cb2c> │ │ │ │ + ldr r3, [pc, #84] @ 58904 <__cxa_atexit@plt+0x4cb3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 588e4 <__cxa_atexit@plt+0x4cb1c> │ │ │ │ + ldr r7, [pc, #64] @ 58908 <__cxa_atexit@plt+0x4cb40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, ip} │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r0, r1, r2} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str lr, [r5] │ │ │ │ - sub sl, r3, #23 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - tst r9, #3 │ │ │ │ - beq 62b6c <__cxa_atexit@plt+0x56da4> │ │ │ │ - ldr r7, [pc, #72] @ 62b94 <__cxa_atexit@plt+0x56dcc> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 186274c <__cxa_atexit@plt+0x1856984> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5890c <__cxa_atexit@plt+0x4cb44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andseq r9, r5, #60, 22 @ 0xf000 │ │ │ │ + andeq r2, r1, #144 @ 0x90 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #8] @ 58934 <__cxa_atexit@plt+0x4cb6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 186274c <__cxa_atexit@plt+0x1856984> │ │ │ │ + andseq r9, r5, #216, 20 @ 0xd8000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 589a4 <__cxa_atexit@plt+0x4cbdc> │ │ │ │ + ldr r3, [pc, #92] @ 589b4 <__cxa_atexit@plt+0x4cbec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 58994 <__cxa_atexit@plt+0x4cbcc> │ │ │ │ + ldr r7, [pc, #72] @ 589b8 <__cxa_atexit@plt+0x4cbf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #68] @ 589bc <__cxa_atexit@plt+0x4cbf4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 186274c <__cxa_atexit@plt+0x1856984> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 589c0 <__cxa_atexit@plt+0x4cbf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andseq r9, r5, #140, 20 @ 0x8c000 │ │ │ │ + andeq r1, r1, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 589f0 <__cxa_atexit@plt+0x4cc28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #12] @ 589f4 <__cxa_atexit@plt+0x4cc2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 186274c <__cxa_atexit@plt+0x1856984> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andseq r9, r5, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ 58a54 <__cxa_atexit@plt+0x4cc8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 58a2c <__cxa_atexit@plt+0x4cc64> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 58a40 <__cxa_atexit@plt+0x4cc78> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 58a5c <__cxa_atexit@plt+0x4cc94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r7, r7, #2 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r6, r3 │ │ │ │ - b 62c90 <__cxa_atexit@plt+0x56ec8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andseq pc, r4, #28, 18 @ 0x70000 │ │ │ │ - andseq pc, r4, #228, 16 @ 0xe40000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r3, r0, #164, 24 @ 0xa400 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 62bd4 <__cxa_atexit@plt+0x56e0c> │ │ │ │ + ldr r7, [pc, #16] @ 58a58 <__cxa_atexit@plt+0x4cc90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r9, r5, #204, 18 @ 0x330000 │ │ │ │ + andseq r9, r5, #216, 18 @ 0x360000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 58a94 <__cxa_atexit@plt+0x4cccc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 58a98 <__cxa_atexit@plt+0x4ccd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 62c90 <__cxa_atexit@plt+0x56ec8> │ │ │ │ - andseq pc, r4, #128, 16 @ 0x800000 │ │ │ │ - andeq r3, r0, #104, 24 @ 0x6800 │ │ │ │ - andeq sl, r0, fp, asr #31 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #1 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r5, #156, 18 @ 0x270000 │ │ │ │ + andseq r9, r5, #156, 18 @ 0x270000 │ │ │ │ + andeq r1, r1, #236, 28 @ 0xec0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 58adc <__cxa_atexit@plt+0x4cd14> │ │ │ │ + ldr r2, [pc, #44] @ 58aec <__cxa_atexit@plt+0x4cd24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ 58af0 <__cxa_atexit@plt+0x4cd28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 186274c <__cxa_atexit@plt+0x1856984> │ │ │ │ + ldr r7, [pc, #16] @ 58af4 <__cxa_atexit@plt+0x4cd2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r9, r5, #60, 18 @ 0xf0000 │ │ │ │ + andeq r1, r1, #188, 28 @ 0xbc0 │ │ │ │ + andeq r1, r1, #148, 28 @ 0x940 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 62c34 <__cxa_atexit@plt+0x56e6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #76] @ 58b5c <__cxa_atexit@plt+0x4cd94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 62c28 <__cxa_atexit@plt+0x56e60> │ │ │ │ - ldr r3, [pc, #48] @ 62c38 <__cxa_atexit@plt+0x56e70> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 58b48 <__cxa_atexit@plt+0x4cd80> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 58b54 <__cxa_atexit@plt+0x4cd8c> │ │ │ │ + ldr r3, [pc, #40] @ 58b60 <__cxa_atexit@plt+0x4cd98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov sl, r7 │ │ │ │ - b 62c90 <__cxa_atexit@plt+0x56ec8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq pc, r4, #40, 16 @ 0x280000 │ │ │ │ - andeq r3, r0, #4, 24 @ 0x400 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ + b 1875b30 <__cxa_atexit@plt+0x1869d68> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r9, r5, #188, 22 @ 0x2f000 │ │ │ │ + andeq r1, r1, #40, 28 @ 0x280 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 62c74 <__cxa_atexit@plt+0x56eac> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 58b94 <__cxa_atexit@plt+0x4cdcc> │ │ │ │ + ldr r3, [pc, #28] @ 58ba0 <__cxa_atexit@plt+0x4cdd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 62c90 <__cxa_atexit@plt+0x56ec8> │ │ │ │ - andseq pc, r4, #224, 14 @ 0x3800000 │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r3, r0, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1875b30 <__cxa_atexit@plt+0x1869d68> │ │ │ │ + andseq r9, r5, #112, 22 @ 0x1c000 │ │ │ │ + andeq r1, r1, #240, 26 @ 0x3c00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 62d30 <__cxa_atexit@plt+0x56f68> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 62d38 <__cxa_atexit@plt+0x56f70> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr lr, [sl, #7] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - ldr r0, [sl, #15] │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sl, #19] │ │ │ │ - ldr ip, [sl, #23] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [pc, #128] @ 62d5c <__cxa_atexit@plt+0x56f94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r5, #16 │ │ │ │ - stm r8, {r0, fp, ip} │ │ │ │ - add r1, r1, lr │ │ │ │ - add r2, r1, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r3, [pc, #64] @ 62d60 <__cxa_atexit@plt+0x56f98> │ │ │ │ + bhi 58c54 <__cxa_atexit@plt+0x4ce8c> │ │ │ │ + ldr r3, [pc, #176] @ 58c78 <__cxa_atexit@plt+0x4ceb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov fp, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, r3 │ │ │ │ - b 62d40 <__cxa_atexit@plt+0x56f78> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 62d58 <__cxa_atexit@plt+0x56f90> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 58c34 <__cxa_atexit@plt+0x4ce6c> │ │ │ │ + ldr r1, [pc, #156] @ 58c7c <__cxa_atexit@plt+0x4ceb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + str r9, [r2, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 58c44 <__cxa_atexit@plt+0x4ce7c> │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 58c64 <__cxa_atexit@plt+0x4ce9c> │ │ │ │ + ldr r5, [pc, #120] @ 58c88 <__cxa_atexit@plt+0x4cec0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #116] @ 58c8c <__cxa_atexit@plt+0x4cec4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r1] │ │ │ │ + str r9, [r2] │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r3 │ │ │ │ + b 186274c <__cxa_atexit@plt+0x1856984> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 58c84 <__cxa_atexit@plt+0x4cebc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r2, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r4, r0, #112, 10 @ 0x1c000000 │ │ │ │ - @ instruction: 0xfffff85c │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r3, r0, #220, 20 @ 0xdc000 │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ + ldr r7, [pc, #20] @ 58c80 <__cxa_atexit@plt+0x4ceb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + andeq r1, r1, #52, 26 @ 0xd00 │ │ │ │ + andeq r1, r1, #76, 26 @ 0x1300 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + andseq r9, r5, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r1, r1, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 62d90 <__cxa_atexit@plt+0x56fc8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #108] @ 58d18 <__cxa_atexit@plt+0x4cf50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 58cf4 <__cxa_atexit@plt+0x4cf2c> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r9, [r7], #-8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58d04 <__cxa_atexit@plt+0x4cf3c> │ │ │ │ + ldr r3, [pc, #72] @ 58d20 <__cxa_atexit@plt+0x4cf58> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ 58d24 <__cxa_atexit@plt+0x4cf5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62d88 <__cxa_atexit@plt+0x56fc0> │ │ │ │ - b 62da0 <__cxa_atexit@plt+0x56fd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 186274c <__cxa_atexit@plt+0x1856984> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r3, r0, #172, 20 @ 0xac000 │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ + ldr r7, [pc, #16] @ 58d1c <__cxa_atexit@plt+0x4cf54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r1, r1, #148, 24 @ 0x9400 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + andseq r9, r5, #36, 14 @ 0x900000 │ │ │ │ + andeq r1, r1, #112, 24 @ 0x7000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58d6c <__cxa_atexit@plt+0x4cfa4> │ │ │ │ + ldr r3, [pc, #48] @ 58d80 <__cxa_atexit@plt+0x4cfb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ 58d84 <__cxa_atexit@plt+0x4cfbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 186274c <__cxa_atexit@plt+0x1856984> │ │ │ │ + ldr r7, [pc, #20] @ 58d88 <__cxa_atexit@plt+0x4cfc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + andseq r9, r5, #172, 12 @ 0xac00000 │ │ │ │ + andeq r1, r1, #44, 24 @ 0x2c00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 62e64 <__cxa_atexit@plt+0x5709c> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr ip, [r3, #20] │ │ │ │ - ldr lr, [r3, #32] │ │ │ │ - ldr r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r9, [pc, #140] @ 62e70 <__cxa_atexit@plt+0x570a8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - ldr r1, [pc, #120] @ 62e74 <__cxa_atexit@plt+0x570ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - add r2, r8, r0 │ │ │ │ - sub r0, r6, #6 │ │ │ │ - cmp r2, ip │ │ │ │ - bge 62e2c <__cxa_atexit@plt+0x57064> │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 62f88 <__cxa_atexit@plt+0x571c0> │ │ │ │ - ldr r3, [pc, #68] @ 62e78 <__cxa_atexit@plt+0x570b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - stmda r5, {r2, fp} │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62e58 <__cxa_atexit@plt+0x57090> │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 62e88 <__cxa_atexit@plt+0x570c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ + bcc 58dc4 <__cxa_atexit@plt+0x4cffc> │ │ │ │ + ldr r3, [pc, #40] @ 58ddc <__cxa_atexit@plt+0x4d014> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r7, [pc, #20] @ 58de0 <__cxa_atexit@plt+0x4d018> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq pc, r4, #48, 14 @ 0xc00000 │ │ │ │ - andseq pc, r4, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r3, r0, #196, 18 @ 0x310000 │ │ │ │ - andeq r7, r0, lr, lsr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 62f5c <__cxa_atexit@plt+0x57194> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #88 @ 0x58 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 62f6c <__cxa_atexit@plt+0x571a4> │ │ │ │ - ldr r8, [pc, #204] @ 62f7c <__cxa_atexit@plt+0x571b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #200] @ 62f80 <__cxa_atexit@plt+0x571b8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r2, r9, sl} │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, lr, #51 @ 0x33 │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldm sl, {r7, r8, sl} │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - add r1, r6, #68 @ 0x44 │ │ │ │ - stm r1, {r0, r2, sl} │ │ │ │ - ldr r0, [pc, #64] @ 62f84 <__cxa_atexit@plt+0x571bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - str fp, [r6, #84] @ 0x54 │ │ │ │ - sub r7, lr, #2 │ │ │ │ - mov r6, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, fp │ │ │ │ - b 62f88 <__cxa_atexit@plt+0x571c0> │ │ │ │ - mov r0, #88 @ 0x58 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - andseq pc, r4, #216, 10 @ 0x36000000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #140] @ 63020 <__cxa_atexit@plt+0x57258> │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r5, #136, 14 @ 0x2200000 │ │ │ │ + andeq r1, r1, #228, 22 @ 0x39000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58e58 <__cxa_atexit@plt+0x4d090> │ │ │ │ + ldr r3, [pc, #100] @ 58e68 <__cxa_atexit@plt+0x4d0a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 62fcc <__cxa_atexit@plt+0x57204> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 62fd4 <__cxa_atexit@plt+0x5720c> │ │ │ │ - ldr r3, [pc, #112] @ 63024 <__cxa_atexit@plt+0x5725c> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 58e48 <__cxa_atexit@plt+0x4d080> │ │ │ │ + ldr r7, [pc, #80] @ 58e6c <__cxa_atexit@plt+0x4d0a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ 58e70 <__cxa_atexit@plt+0x4d0a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 18629ec <__cxa_atexit@plt+0x1856c24> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 58e74 <__cxa_atexit@plt+0x4d0ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r1, r1, #148, 22 @ 0x25000 │ │ │ │ + andseq r9, r5, #236, 10 @ 0x3b000000 │ │ │ │ + andeq r1, r1, #84, 22 @ 0x15000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 58eac <__cxa_atexit@plt+0x4d0e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 63028 <__cxa_atexit@plt+0x57260> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 58eb0 <__cxa_atexit@plt+0x4d0e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 18629ec <__cxa_atexit@plt+0x1856c24> │ │ │ │ + andeq r1, r1, #40, 22 @ 0xa000 │ │ │ │ + andseq r9, r5, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58f34 <__cxa_atexit@plt+0x4d16c> │ │ │ │ + ldr r3, [pc, #112] @ 58f44 <__cxa_atexit@plt+0x4d17c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 58f24 <__cxa_atexit@plt+0x4d15c> │ │ │ │ + ldr r7, [pc, #92] @ 58f48 <__cxa_atexit@plt+0x4d180> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #88] @ 58f4c <__cxa_atexit@plt+0x4d184> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 58f50 <__cxa_atexit@plt+0x4d188> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 18629ec <__cxa_atexit@plt+0x1856c24> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 63010 <__cxa_atexit@plt+0x57248> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #48] @ 6302c <__cxa_atexit@plt+0x57264> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq pc, r4, #68, 8 @ 0x44000000 │ │ │ │ - andseq pc, r4, #116, 8 @ 0x74000000 │ │ │ │ - andeq r3, r0, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 63068 <__cxa_atexit@plt+0x572a0> │ │ │ │ - ldr r3, [pc, #100] @ 630b4 <__cxa_atexit@plt+0x572ec> │ │ │ │ + ldr r7, [pc, #24] @ 58f54 <__cxa_atexit@plt+0x4d18c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r1, r1, #196, 20 @ 0xc4000 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andseq r9, r5, #20, 10 @ 0x5000000 │ │ │ │ + andeq r1, r1, #124, 20 @ 0x7c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 58f94 <__cxa_atexit@plt+0x4d1cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #88] @ 630b8 <__cxa_atexit@plt+0x572f0> │ │ │ │ + ldr r2, [pc, #40] @ 58f98 <__cxa_atexit@plt+0x4d1d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + ldr r3, [pc, #16] @ 58f9c <__cxa_atexit@plt+0x4d1d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 630a4 <__cxa_atexit@plt+0x572dc> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #44] @ 630bc <__cxa_atexit@plt+0x572f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq pc, r4, #168, 6 @ 0xa0000002 │ │ │ │ - andseq pc, r4, #224, 6 @ 0x80000003 │ │ │ │ - andeq r3, r0, #116, 14 @ 0x1d00000 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 630e0 <__cxa_atexit@plt+0x57318> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 18629ec <__cxa_atexit@plt+0x1856c24> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r1, r1, #64, 20 @ 0x40000 │ │ │ │ + andseq r9, r5, #132, 8 @ 0x84000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6315c <__cxa_atexit@plt+0x57394> │ │ │ │ - ldr ip, [pc, #96] @ 63174 <__cxa_atexit@plt+0x573ac> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #44]! @ 0x2c │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str lr, [r5] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - ldr r7, [pc, #52] @ 63178 <__cxa_atexit@plt+0x573b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 6317c <__cxa_atexit@plt+0x573b4> │ │ │ │ + ldr r3, [pc, #16] @ 58fc0 <__cxa_atexit@plt+0x4d1f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq pc, r4, #0, 8 │ │ │ │ - andseq pc, r4, #44, 6 @ 0xb0000000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r2, r0, fp, asr #31 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 631f0 <__cxa_atexit@plt+0x57428> │ │ │ │ - ldr r9, [pc, #100] @ 63208 <__cxa_atexit@plt+0x57440> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r2, [pc, #44] @ 6320c <__cxa_atexit@plt+0x57444> │ │ │ │ + bcc 58ff8 <__cxa_atexit@plt+0x4d230> │ │ │ │ + ldr r2, [pc, #28] @ 59004 <__cxa_atexit@plt+0x4d23c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 63210 <__cxa_atexit@plt+0x57448> │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r9, r5, #128, 8 @ 0x80000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 59094 <__cxa_atexit@plt+0x4d2cc> │ │ │ │ + ldr r2, [pc, #144] @ 590b4 <__cxa_atexit@plt+0x4d2ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5909c <__cxa_atexit@plt+0x4d2d4> │ │ │ │ + ldr r1, [pc, #120] @ 590b8 <__cxa_atexit@plt+0x4d2f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq 59084 <__cxa_atexit@plt+0x4d2bc> │ │ │ │ + ldr r3, [pc, #100] @ 590bc <__cxa_atexit@plt+0x4d2f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq pc, r4, #112, 6 @ 0xc0000001 │ │ │ │ - andseq pc, r4, #144, 4 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 6b1a4 <__cxa_atexit@plt+0x5f3dc> │ │ │ │ - andeq r3, r0, #28, 16 @ 0x1c0000 │ │ │ │ + ldr r1, [pc, #96] @ 590c0 <__cxa_atexit@plt+0x4d2f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 18629ec <__cxa_atexit@plt+0x1856c24> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 590c4 <__cxa_atexit@plt+0x4d2fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r5, #196, 6 @ 0x10000003 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andeq r1, r1, #88, 18 @ 0x160000 │ │ │ │ + andseq r9, r5, #176, 6 @ 0xc0000002 │ │ │ │ + andeq r1, r1, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 59150 <__cxa_atexit@plt+0x4d388> │ │ │ │ + ldr r2, [pc, #140] @ 59170 <__cxa_atexit@plt+0x4d3a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 632ac <__cxa_atexit@plt+0x574e4> │ │ │ │ - ldr r1, [pc, #120] @ 632b8 <__cxa_atexit@plt+0x574f0> │ │ │ │ + bhi 59158 <__cxa_atexit@plt+0x4d390> │ │ │ │ + ldr r1, [pc, #116] @ 59174 <__cxa_atexit@plt+0x4d3ac> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #104] @ 632bc <__cxa_atexit@plt+0x574f4> │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq 59140 <__cxa_atexit@plt+0x4d378> │ │ │ │ + ldr r3, [pc, #96] @ 59178 <__cxa_atexit@plt+0x4d3b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #92] @ 5917c <__cxa_atexit@plt+0x4d3b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6328c <__cxa_atexit@plt+0x574c4> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 63298 <__cxa_atexit@plt+0x574d0> │ │ │ │ - ldr r2, [pc, #80] @ 632c4 <__cxa_atexit@plt+0x574fc> │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 59180 <__cxa_atexit@plt+0x4d3b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r5, #4, 6 @ 0x10000000 │ │ │ │ + @ instruction: 0xfffff258 │ │ │ │ + @ instruction: 0xfffff274 │ │ │ │ + andseq r9, r5, #228, 4 @ 0x4000000e │ │ │ │ + andeq r1, r1, #252, 14 @ 0x3f00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 591e4 <__cxa_atexit@plt+0x4d41c> │ │ │ │ + ldr r3, [pc, #80] @ 591fc <__cxa_atexit@plt+0x4d434> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ 59200 <__cxa_atexit@plt+0x4d438> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r1, r3, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r1, [pc, #72] @ 59204 <__cxa_atexit@plt+0x4d43c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 632c0 <__cxa_atexit@plt+0x574f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [pc, #28] @ 59208 <__cxa_atexit@plt+0x4d440> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + andseq r9, r5, #76, 4 @ 0xc0000004 │ │ │ │ + andeq r1, r1, #208, 14 @ 0x3400000 │ │ │ │ + andeq r1, r1, #40, 18 @ 0xa0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 59264 <__cxa_atexit@plt+0x4d49c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5925c <__cxa_atexit@plt+0x4d494> │ │ │ │ + ldr r3, [pc, #44] @ 5926c <__cxa_atexit@plt+0x4d4a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 59270 <__cxa_atexit@plt+0x4d4a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4e364 <__cxa_atexit@plt+0x1c4259c> │ │ │ │ ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq pc, r4, #156, 2 @ 0x27 │ │ │ │ - andseq pc, r4, #140, 4 @ 0xc0000008 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r3, r0, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r1, r1, #232, 16 @ 0xe80000 │ │ │ │ + andseq r9, r5, #156, 2 @ 0x27 │ │ │ │ + andeq r1, r1, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 63304 <__cxa_atexit@plt+0x5753c> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #36] @ 63318 <__cxa_atexit@plt+0x57550> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r7, [pc, #16] @ 6331c <__cxa_atexit@plt+0x57554> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 592cc <__cxa_atexit@plt+0x4d504> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 592c4 <__cxa_atexit@plt+0x4d4fc> │ │ │ │ + ldr r3, [pc, #44] @ 592d4 <__cxa_atexit@plt+0x4d50c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 592d8 <__cxa_atexit@plt+0x4d510> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4ec48 <__cxa_atexit@plt+0x1c42e80> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andseq pc, r4, #32, 4 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 63374 <__cxa_atexit@plt+0x575ac> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, r7, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b150 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [pc, #36] @ 63380 <__cxa_atexit@plt+0x575b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r8, {r2, r7} │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq pc, r4, #212, 2 @ 0x35 │ │ │ │ + andeq r1, r1, #236, 16 @ 0xec0000 │ │ │ │ + andseq r9, r5, #52, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 633f8 <__cxa_atexit@plt+0x57630> │ │ │ │ - ldr r2, [pc, #116] @ 63414 <__cxa_atexit@plt+0x5764c> │ │ │ │ + bhi 5931c <__cxa_atexit@plt+0x4d554> │ │ │ │ + ldr r2, [pc, #44] @ 59324 <__cxa_atexit@plt+0x4d55c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 63418 <__cxa_atexit@plt+0x57650> │ │ │ │ + ldr r1, [pc, #36] @ 59328 <__cxa_atexit@plt+0x4d560> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 633ec <__cxa_atexit@plt+0x57624> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 63400 <__cxa_atexit@plt+0x57638> │ │ │ │ - ldr r3, [pc, #68] @ 6341c <__cxa_atexit@plt+0x57654> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andseq pc, r4, #68 @ 0x44 │ │ │ │ - andseq pc, r4, #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andseq r9, r5, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 63454 <__cxa_atexit@plt+0x5768c> │ │ │ │ - ldr r2, [pc, #28] @ 63460 <__cxa_atexit@plt+0x57698> │ │ │ │ + bcc 59360 <__cxa_atexit@plt+0x4d598> │ │ │ │ + ldr r2, [pc, #28] @ 5936c <__cxa_atexit@plt+0x4d5a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq pc, r4, #76 @ 0x4c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 634c0 <__cxa_atexit@plt+0x576f8> │ │ │ │ - ldr lr, [pc, #68] @ 634cc <__cxa_atexit@plt+0x57704> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 634b8 <__cxa_atexit@plt+0x576f0> │ │ │ │ - b 634d8 <__cxa_atexit@plt+0x57710> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r9, r5, #24, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 593b4 <__cxa_atexit@plt+0x4d5ec> │ │ │ │ + ldr r3, [pc, #52] @ 593c8 <__cxa_atexit@plt+0x4d600> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ 593cc <__cxa_atexit@plt+0x4d604> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + ldr r3, [pc, #36] @ 593d0 <__cxa_atexit@plt+0x4d608> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + ldr r7, [pc, #24] @ 593d4 <__cxa_atexit@plt+0x4d60c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 63580 <__cxa_atexit@plt+0x577b8> │ │ │ │ + andeq r1, r1, #64, 16 @ 0x400000 │ │ │ │ + andseq r9, r5, #72, 2 │ │ │ │ + andeq r1, r1, #84, 16 @ 0x540000 │ │ │ │ + andeq r1, r1, #32, 16 @ 0x200000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5940c <__cxa_atexit@plt+0x4d644> │ │ │ │ + ldr r3, [pc, #44] @ 59424 <__cxa_atexit@plt+0x4d65c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r8, [pc, #40] @ 59428 <__cxa_atexit@plt+0x4d660> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63558 <__cxa_atexit@plt+0x57790> │ │ │ │ - ldr r3, [pc, #140] @ 63584 <__cxa_atexit@plt+0x577bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63560 <__cxa_atexit@plt+0x57798> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 6356c <__cxa_atexit@plt+0x577a4> │ │ │ │ - ldr r2, [pc, #92] @ 63588 <__cxa_atexit@plt+0x577c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + b 1960d88 <__cxa_atexit@plt+0x1954fc0> │ │ │ │ + ldr r7, [pc, #12] @ 59420 <__cxa_atexit@plt+0x4d658> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andseq lr, r4, #68, 30 @ 0x110 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ 63618 <__cxa_atexit@plt+0x57850> │ │ │ │ + andseq r9, r5, #4 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r1, r1, #200, 14 @ 0x3200000 │ │ │ │ + andeq r1, r1, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5945c <__cxa_atexit@plt+0x4d694> │ │ │ │ + ldr r3, [pc, #40] @ 59474 <__cxa_atexit@plt+0x4d6ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 635f8 <__cxa_atexit@plt+0x57830> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 63604 <__cxa_atexit@plt+0x5783c> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #60] @ 6361c <__cxa_atexit@plt+0x57854> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq lr, r4, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 63668 <__cxa_atexit@plt+0x578a0> │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #32] @ 63674 <__cxa_atexit@plt+0x578ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq lr, r4, #28, 28 @ 0x1c0 │ │ │ │ - andeq r3, r0, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 1486f34 <__cxa_atexit@plt+0x147b16c> │ │ │ │ - andeq r3, r0, #132, 6 @ 0x10000002 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 636ec <__cxa_atexit@plt+0x57924> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 636f8 <__cxa_atexit@plt+0x57930> │ │ │ │ - ldr r2, [pc, #68] @ 63708 <__cxa_atexit@plt+0x57940> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 6370c <__cxa_atexit@plt+0x57944> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 206e2c <__cxa_atexit@plt+0x1fb064> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1960bd0 <__cxa_atexit@plt+0x1954e08> │ │ │ │ + ldr r7, [pc, #12] @ 59470 <__cxa_atexit@plt+0x4d6a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andseq lr, r4, #36, 26 @ 0x900 │ │ │ │ - andeq r3, r0, #236, 4 @ 0xc000000e │ │ │ │ + andseq r8, r5, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r1, r1, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 9aa9b8 <__cxa_atexit@plt+0x99ebf0> │ │ │ │ - andeq r3, r0, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 594a0 <__cxa_atexit@plt+0x4d6d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #16] @ 594a4 <__cxa_atexit@plt+0x4d6dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 1e6d1c4 <__cxa_atexit@plt+0x1e613fc> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r1, r1, #52, 14 @ 0xd00000 │ │ │ │ + andeq r1, r1, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 63780 <__cxa_atexit@plt+0x579b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6378c <__cxa_atexit@plt+0x579c4> │ │ │ │ - ldr r2, [pc, #68] @ 6379c <__cxa_atexit@plt+0x579d4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 59520 <__cxa_atexit@plt+0x4d758> │ │ │ │ + ldr r2, [pc, #168] @ 59570 <__cxa_atexit@plt+0x4d7a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 637a0 <__cxa_atexit@plt+0x579d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 637a4 <__cxa_atexit@plt+0x579dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 59534 <__cxa_atexit@plt+0x4d76c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 59540 <__cxa_atexit@plt+0x4d778> │ │ │ │ + ldr r2, [pc, #136] @ 59574 <__cxa_atexit@plt+0x4d7ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 59534 <__cxa_atexit@plt+0x4d76c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 59558 <__cxa_atexit@plt+0x4d790> │ │ │ │ + ldr r5, [pc, #108] @ 59578 <__cxa_atexit@plt+0x4d7b0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1c4e4e8 <__cxa_atexit@plt+0x1c42720> │ │ │ │ + ldr r7, [pc, #84] @ 5957c <__cxa_atexit@plt+0x4d7b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 59580 <__cxa_atexit@plt+0x4d7b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #48] @ 59584 <__cxa_atexit@plt+0x4d7bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 59588 <__cxa_atexit@plt+0x4d7c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #32] @ 5958c <__cxa_atexit@plt+0x4d7c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andseq r8, r5, #240, 28 @ 0xf00 │ │ │ │ + andeq r1, r1, #112, 12 @ 0x7000000 │ │ │ │ + andeq r1, r1, #100, 12 @ 0x6400000 │ │ │ │ + andeq r1, r1, #236, 10 @ 0x3b000000 │ │ │ │ + andeq r1, r1, #224, 10 @ 0x38000000 │ │ │ │ + andeq r1, r1, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 595e0 <__cxa_atexit@plt+0x4d818> │ │ │ │ + ldr r3, [pc, #104] @ 59618 <__cxa_atexit@plt+0x4d850> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 595f8 <__cxa_atexit@plt+0x4d830> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 59600 <__cxa_atexit@plt+0x4d838> │ │ │ │ + ldr r3, [pc, #76] @ 5961c <__cxa_atexit@plt+0x4d854> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1c4e4e8 <__cxa_atexit@plt+0x1c42720> │ │ │ │ + ldr r7, [pc, #56] @ 59620 <__cxa_atexit@plt+0x4d858> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ 59624 <__cxa_atexit@plt+0x4d85c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - mvneq r1, r8, asr r2 │ │ │ │ - andseq lr, r4, #136, 24 @ 0x8800 │ │ │ │ - andeq r3, r0, #80, 4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 63800 <__cxa_atexit@plt+0x57a38> │ │ │ │ - ldr r2, [pc, #60] @ 6380c <__cxa_atexit@plt+0x57a44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r3, #20 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 637f8 <__cxa_atexit@plt+0x57a30> │ │ │ │ - b 6381c <__cxa_atexit@plt+0x57a54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #32] @ 59628 <__cxa_atexit@plt+0x4d860> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ 5962c <__cxa_atexit@plt+0x4d864> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r3, r0, #236, 2 @ 0x3b │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r1, r1, #208, 10 @ 0x34000000 │ │ │ │ + andeq r1, r1, #196, 10 @ 0x31000000 │ │ │ │ + andeq r1, r1, #68, 10 @ 0x11000000 │ │ │ │ + andeq r1, r1, #56, 10 @ 0xe000000 │ │ │ │ + andeq r1, r1, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 63878 <__cxa_atexit@plt+0x57ab0> │ │ │ │ - ldr r3, [pc, #200] @ 638f8 <__cxa_atexit@plt+0x57b30> │ │ │ │ + bne 59660 <__cxa_atexit@plt+0x4d898> │ │ │ │ + ldr r3, [pc, #48] @ 59680 <__cxa_atexit@plt+0x4d8b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1c4e4e8 <__cxa_atexit@plt+0x1c42720> │ │ │ │ + ldr r7, [pc, #16] @ 59678 <__cxa_atexit@plt+0x4d8b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 5967c <__cxa_atexit@plt+0x4d8b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r1, r1, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r1, r1, #216, 8 @ 0xd8000000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 5969c <__cxa_atexit@plt+0x4d8d4> │ │ │ │ + ldr r2, [pc, #244] @ 59798 <__cxa_atexit@plt+0x4d9d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #240] @ 5979c <__cxa_atexit@plt+0x4d9d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 596fc <__cxa_atexit@plt+0x4d934> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 638c8 <__cxa_atexit@plt+0x57b00> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 638e4 <__cxa_atexit@plt+0x57b1c> │ │ │ │ - ldr r2, [pc, #168] @ 63904 <__cxa_atexit@plt+0x57b3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r9, [r5, #20]! │ │ │ │ - sub r6, r3, #1 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + beq 59744 <__cxa_atexit@plt+0x4d97c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #44 @ 0x2c │ │ │ │ + bne 59754 <__cxa_atexit@plt+0x4d98c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5976c <__cxa_atexit@plt+0x4d9a4> │ │ │ │ + str r7, [r5] │ │ │ │ + b 596ac <__cxa_atexit@plt+0x4d8e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 638d4 <__cxa_atexit@plt+0x57b0c> │ │ │ │ - ldr r1, [pc, #108] @ 638fc <__cxa_atexit@plt+0x57b34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #104] @ 63900 <__cxa_atexit@plt+0x57b38> │ │ │ │ + bcc 59778 <__cxa_atexit@plt+0x4d9b0> │ │ │ │ + ldr r7, [pc, #144] @ 597a4 <__cxa_atexit@plt+0x4d9dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #128] @ 597a8 <__cxa_atexit@plt+0x4d9e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - add r0, r2, #1 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ - stm r5, {r0, r6} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andseq lr, r4, #112, 22 @ 0x1c000 │ │ │ │ - andseq lr, r4, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 63944 <__cxa_atexit@plt+0x57b7c> │ │ │ │ - ldr r2, [pc, #36] @ 63950 <__cxa_atexit@plt+0x57b88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #1 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq lr, r4, #100, 22 @ 0x19000 │ │ │ │ - andeq r3, r0, #164 @ 0xa4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 639bc <__cxa_atexit@plt+0x57bf4> │ │ │ │ - ldr r2, [pc, #76] @ 639c8 <__cxa_atexit@plt+0x57c00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 639b4 <__cxa_atexit@plt+0x57bec> │ │ │ │ - ldr r2, [pc, #44] @ 639cc <__cxa_atexit@plt+0x57c04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 639b4 <__cxa_atexit@plt+0x57bec> │ │ │ │ - b 63a10 <__cxa_atexit@plt+0x57c48> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r3, r0, #44 @ 0x2c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 63a00 <__cxa_atexit@plt+0x57c38> │ │ │ │ + ldr r7, [pc, #80] @ 597ac <__cxa_atexit@plt+0x4d9e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov fp, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov fp, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ 597a0 <__cxa_atexit@plt+0x4d9d8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + andseq r8, r5, #188, 26 @ 0x2f00 │ │ │ │ + andseq r8, r5, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #44 @ 0x2c │ │ │ │ + bne 597e8 <__cxa_atexit@plt+0x4da20> │ │ │ │ + ldr r3, [pc, #56] @ 59804 <__cxa_atexit@plt+0x4da3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 639f8 <__cxa_atexit@plt+0x57c30> │ │ │ │ - b 63a10 <__cxa_atexit@plt+0x57c48> │ │ │ │ + beq 597fc <__cxa_atexit@plt+0x4da34> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 5969c <__cxa_atexit@plt+0x4d8d4> │ │ │ │ + ldr r7, [pc, #24] @ 59808 <__cxa_atexit@plt+0x4da40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r2, r0, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andseq r8, r5, #40, 24 @ 0x2800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 5969c <__cxa_atexit@plt+0x4d8d4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 63a94 <__cxa_atexit@plt+0x57ccc> │ │ │ │ - ldr r2, [pc, #128] @ 63aac <__cxa_atexit@plt+0x57ce4> │ │ │ │ + bcc 5986c <__cxa_atexit@plt+0x4daa4> │ │ │ │ + ldr r7, [pc, #64] @ 59884 <__cxa_atexit@plt+0x4dabc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 59888 <__cxa_atexit@plt+0x4dac0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5988c <__cxa_atexit@plt+0x4dac4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + andseq r8, r5, #140, 24 @ 0x8c00 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r1, r1, #208, 6 @ 0x40000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 63aa0 <__cxa_atexit@plt+0x57cd8> │ │ │ │ - ldr r2, [pc, #80] @ 63ab0 <__cxa_atexit@plt+0x57ce8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r0, r1, r8, sl} │ │ │ │ - str r9, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63a88 <__cxa_atexit@plt+0x57cc0> │ │ │ │ - mov r5, r3 │ │ │ │ - b 6381c <__cxa_atexit@plt+0x57a54> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 598cc <__cxa_atexit@plt+0x4db04> │ │ │ │ + ldr r2, [pc, #36] @ 598d4 <__cxa_atexit@plt+0x4db0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 598d8 <__cxa_atexit@plt+0x4db10> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - add r5, r5, #20 │ │ │ │ + andseq r8, r5, #56, 22 @ 0xe000 │ │ │ │ + andseq r8, r5, #220, 24 @ 0xdc00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 59958 <__cxa_atexit@plt+0x4db90> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 59960 <__cxa_atexit@plt+0x4db98> │ │ │ │ + ldr r1, [pc, #108] @ 59980 <__cxa_atexit@plt+0x4dbb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 59984 <__cxa_atexit@plt+0x4dbbc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 59988 <__cxa_atexit@plt+0x4dbc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r1, [pc, #88] @ 5998c <__cxa_atexit@plt+0x4dbc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #80] @ 59990 <__cxa_atexit@plt+0x4dbc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 59968 <__cxa_atexit@plt+0x4dba0> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 5997c <__cxa_atexit@plt+0x4dbb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andseq lr, r4, #68, 20 @ 0x44000 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - andeq r2, r0, #108, 30 @ 0x1b0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andeq r1, r1, #4, 6 @ 0x10000000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + ldrdeq ip, [sl, #135]! @ 0x87 │ │ │ │ + andseq r8, r5, #104, 24 @ 0x6800 │ │ │ │ + andseq r8, r5, #172, 20 @ 0xac000 │ │ │ │ + andeq r1, r1, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 599b8 <__cxa_atexit@plt+0x4dbf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + andeq r1, r1, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r1, r1, #172, 4 @ 0xc000000a │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 63b34 <__cxa_atexit@plt+0x57d6c> │ │ │ │ - ldr r3, [pc, #100] @ 63b3c <__cxa_atexit@plt+0x57d74> │ │ │ │ + bhi 59a00 <__cxa_atexit@plt+0x4dc38> │ │ │ │ + ldr r3, [pc, #48] @ 59a10 <__cxa_atexit@plt+0x4dc48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 63b24 <__cxa_atexit@plt+0x57d5c> │ │ │ │ - ldr r7, [pc, #52] @ 63b40 <__cxa_atexit@plt+0x57d78> │ │ │ │ + ldr r2, [pc, #44] @ 59a14 <__cxa_atexit@plt+0x4dc4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str sl, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + mov r8, r9 │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r7, [pc, #16] @ 59a18 <__cxa_atexit@plt+0x4dc50> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r2, r0, #224, 28 @ 0xe00 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andseq r8, r5, #28, 20 @ 0x1c000 │ │ │ │ + andeq r1, r1, #124, 4 @ 0xc0000007 │ │ │ │ + andeq r1, r1, #80, 4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 63b74 <__cxa_atexit@plt+0x57dac> │ │ │ │ + ldr r3, [pc, #52] @ 59a64 <__cxa_atexit@plt+0x4dc9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 59a68 <__cxa_atexit@plt+0x4dca0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r2, r0, #172, 28 @ 0xac0 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + ldr r3, [pc, #16] @ 59a6c <__cxa_atexit@plt+0x4dca4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 18629ec <__cxa_atexit@plt+0x1856c24> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r1, #120, 30 @ 0x1e0 │ │ │ │ + andseq r8, r5, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r1, r1, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 63c94 <__cxa_atexit@plt+0x57ecc> │ │ │ │ - ldr r2, [pc, #272] @ 63cb4 <__cxa_atexit@plt+0x57eec> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #48] @ 59ab8 <__cxa_atexit@plt+0x4dcf0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #268] @ 63cb8 <__cxa_atexit@plt+0x57ef0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r8, [ip, #15] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 59ab0 <__cxa_atexit@plt+0x4dce8> │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b 59ae0 <__cxa_atexit@plt+0x4dd18> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r1, r1, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - add r0, r7, #32 │ │ │ │ - sub r7, r6, #17 │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r8, r2 │ │ │ │ - bge 63c30 <__cxa_atexit@plt+0x57e68> │ │ │ │ - ldr r3, [pc, #200] @ 63cc4 <__cxa_atexit@plt+0x57efc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r6] │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - str r3, [r0] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #172] @ 63cc8 <__cxa_atexit@plt+0x57f00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, ip │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [pc, #132] @ 63cbc <__cxa_atexit@plt+0x57ef4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r0] │ │ │ │ - mov r9, r6 │ │ │ │ - str r2, [r9], #-3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 59ae0 <__cxa_atexit@plt+0x4dd18> │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 59b34 <__cxa_atexit@plt+0x4dd6c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 59b34 <__cxa_atexit@plt+0x4dd6c> │ │ │ │ + ldr r1, [pc, #192] @ 59bd0 <__cxa_atexit@plt+0x4de08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + ldr r1, [r2, #6] │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ add r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 63ca4 <__cxa_atexit@plt+0x57edc> │ │ │ │ - ldr r3, [pc, #104] @ 63cc0 <__cxa_atexit@plt+0x57ef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r6, #-16] │ │ │ │ - ldr r0, [r6, #-12] │ │ │ │ - ldr r7, [r6, #-8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, ip} │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63c88 <__cxa_atexit@plt+0x57ec0> │ │ │ │ - mov r5, r2 │ │ │ │ - b 6381c <__cxa_atexit@plt+0x57a54> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 59ba4 <__cxa_atexit@plt+0x4dddc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 59bac <__cxa_atexit@plt+0x4dde4> │ │ │ │ + ldr r5, [pc, #124] @ 59bd4 <__cxa_atexit@plt+0x4de0c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #120] @ 59bd8 <__cxa_atexit@plt+0x4de10> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #116] @ 59bdc <__cxa_atexit@plt+0x4de14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r5, [pc, #104] @ 59be0 <__cxa_atexit@plt+0x4de18> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #96] @ 59be4 <__cxa_atexit@plt+0x4de1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r5, r6} │ │ │ │ + sub r9, r3, #6 │ │ │ │ mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, r6 │ │ │ │ + b 59bb4 <__cxa_atexit@plt+0x4ddec> │ │ │ │ + mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - add r5, r5, #32 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r7, [pc, #12] @ 59bcc <__cxa_atexit@plt+0x4de04> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - andseq lr, r4, #56, 16 @ 0x380000 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - andseq lr, r4, #36, 16 @ 0x240000 │ │ │ │ - andeq r3, r0, #112, 12 @ 0x7000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 63d88 <__cxa_atexit@plt+0x57fc0> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [pc, #156] @ 63d90 <__cxa_atexit@plt+0x57fc8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr lr, [r7, #24] │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str ip, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str sl, [r7, #32] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 63d68 <__cxa_atexit@plt+0x57fa0> │ │ │ │ - ldr r6, [pc, #80] @ 63d94 <__cxa_atexit@plt+0x57fcc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r6, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63d7c <__cxa_atexit@plt+0x57fb4> │ │ │ │ - ldr r6, [sp] │ │ │ │ - b 63de8 <__cxa_atexit@plt+0x58020> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r1, r1, #180 @ 0xb4 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + @ instruction: 0x01eac693 │ │ │ │ + andseq r8, r5, #36, 20 @ 0x24000 │ │ │ │ + andseq r8, r5, #104, 16 @ 0x680000 │ │ │ │ + andeq r1, r1, #132 @ 0x84 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 59c14 <__cxa_atexit@plt+0x4de4c> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #80] @ 59c6c <__cxa_atexit@plt+0x4dea4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 59c58 <__cxa_atexit@plt+0x4de90> │ │ │ │ + ldr r2, [pc, #60] @ 59c70 <__cxa_atexit@plt+0x4dea8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 59c60 <__cxa_atexit@plt+0x4de98> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, fp │ │ │ │ + b 59ae0 <__cxa_atexit@plt+0x4dd18> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r6, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r3, r0, #168, 10 @ 0x2a000000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r1, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 63dd8 <__cxa_atexit@plt+0x58010> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + ldr r1, [pc, #44] @ 59cc0 <__cxa_atexit@plt+0x4def8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 63dd0 <__cxa_atexit@plt+0x58008> │ │ │ │ - b 63de8 <__cxa_atexit@plt+0x58020> │ │ │ │ + beq 59cb4 <__cxa_atexit@plt+0x4deec> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, fp │ │ │ │ + b 59ae0 <__cxa_atexit@plt+0x4dd18> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r3, r0, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r0, sl, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r1, #168, 30 @ 0x2a0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 63e28 <__cxa_atexit@plt+0x58060> │ │ │ │ - ldr r3, [pc, #168] @ 63ea4 <__cxa_atexit@plt+0x580dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63e58 <__cxa_atexit@plt+0x58090> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 63e60 <__cxa_atexit@plt+0x58098> │ │ │ │ - ldr r7, [pc, #144] @ 63eb4 <__cxa_atexit@plt+0x580ec> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 59ae0 <__cxa_atexit@plt+0x4dd18> │ │ │ │ + andeq r0, r1, #152, 30 @ 0x260 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59d28 <__cxa_atexit@plt+0x4df60> │ │ │ │ + ldr r7, [pc, #52] @ 59d38 <__cxa_atexit@plt+0x4df70> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 63e90 <__cxa_atexit@plt+0x580c8> │ │ │ │ - ldr r3, [pc, #108] @ 63e9c <__cxa_atexit@plt+0x580d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #104] @ 63ea0 <__cxa_atexit@plt+0x580d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 59d1c <__cxa_atexit@plt+0x4df54> │ │ │ │ + mov r7, r9 │ │ │ │ + b 59d4c <__cxa_atexit@plt+0x4df84> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 63e88 <__cxa_atexit@plt+0x580c0> │ │ │ │ - ldr r3, [pc, #60] @ 63eac <__cxa_atexit@plt+0x580e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 63eb0 <__cxa_atexit@plt+0x580e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - b 63e48 <__cxa_atexit@plt+0x58080> │ │ │ │ - ldr r7, [pc, #24] @ 63ea8 <__cxa_atexit@plt+0x580e0> │ │ │ │ + ldr r7, [pc, #12] @ 59d3c <__cxa_atexit@plt+0x4df74> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r2, r0, #84, 22 @ 0x15000 │ │ │ │ - andseq lr, r4, #208, 10 @ 0x34000000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r2, r0, #48, 22 @ 0xc000 │ │ │ │ - andseq lr, r4, #144, 10 @ 0x24000000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r3, r0, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r0, sl, lsr #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, #92, 30 @ 0x170 │ │ │ │ + andeq r0, r1, #60, 30 @ 0xf0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 63ee0 <__cxa_atexit@plt+0x58118> │ │ │ │ - ldr r7, [pc, #84] @ 63f30 <__cxa_atexit@plt+0x58168> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 63f18 <__cxa_atexit@plt+0x58150> │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 63f10 <__cxa_atexit@plt+0x58148> │ │ │ │ - ldr r3, [pc, #56] @ 63f28 <__cxa_atexit@plt+0x58160> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #168] @ 59e04 <__cxa_atexit@plt+0x4e03c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 59dd0 <__cxa_atexit@plt+0x4e008> │ │ │ │ + ldr r3, [pc, #136] @ 59e08 <__cxa_atexit@plt+0x4e040> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 63f2c <__cxa_atexit@plt+0x58164> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #36]! @ 0x24 │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r7, [pc, #12] @ 63f24 <__cxa_atexit@plt+0x5815c> │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 59de0 <__cxa_atexit@plt+0x4e018> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr sl, [r7], #-20 @ 0xffffffec │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59df0 <__cxa_atexit@plt+0x4e028> │ │ │ │ + ldr r7, [pc, #100] @ 59e10 <__cxa_atexit@plt+0x4e048> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + sub lr, r5, #8 │ │ │ │ + stm lr, {r7, r8, r9, sl} │ │ │ │ + ldr r7, [pc, #84] @ 59e14 <__cxa_atexit@plt+0x4e04c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r2, r0, #176, 20 @ 0xb0000 │ │ │ │ - andseq lr, r4, #16, 10 @ 0x4000000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r2, r0, #136, 20 @ 0x88000 │ │ │ │ - andeq r1, r0, sl, lsr #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r1, #15] │ │ │ │ - add r0, r7, #1 │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 63f94 <__cxa_atexit@plt+0x581cc> │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #32]! │ │ │ │ - ldr r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r7, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r7, #8] │ │ │ │ - ldr r5, [pc, #148] @ 64014 <__cxa_atexit@plt+0x5824c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r9, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [pc, #116] @ 64010 <__cxa_atexit@plt+0x58248> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #40]! @ 0x28 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63ff8 <__cxa_atexit@plt+0x58230> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp lr, r8 │ │ │ │ - bcc 64000 <__cxa_atexit@plt+0x58238> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #64] @ 64018 <__cxa_atexit@plt+0x58250> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r5, #40] @ 0x28 │ │ │ │ - sub r9, r8, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andseq lr, r4, #192, 8 @ 0xc0000000 │ │ │ │ - andseq lr, r4, #152, 8 @ 0x98000000 │ │ │ │ - andeq r1, r0, sl, ror #26 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 64068 <__cxa_atexit@plt+0x582a0> │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r0, [pc, #32] @ 64074 <__cxa_atexit@plt+0x582ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq lr, r4, #28, 8 @ 0x1c000000 │ │ │ │ - andeq r3, r0, #56, 4 @ 0x80000003 │ │ │ │ - andeq r5, r0, sl, ror #15 │ │ │ │ + ldr r7, [pc, #20] @ 59e0c <__cxa_atexit@plt+0x4e044> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r1, #140, 28 @ 0x8c0 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + andseq r8, r5, #68, 12 @ 0x4400000 │ │ │ │ + andeq r0, r1, #100, 28 @ 0x640 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #32]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 640b4 <__cxa_atexit@plt+0x582ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 640b8 <__cxa_atexit@plt+0x582f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - b 62c90 <__cxa_atexit@plt+0x56ec8> │ │ │ │ - andseq lr, r4, #108, 6 @ 0xb0000001 │ │ │ │ - andseq lr, r4, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r3, r0, #132, 4 @ 0x40000008 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 64110 <__cxa_atexit@plt+0x58348> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 64118 <__cxa_atexit@plt+0x58350> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #44] @ 6411c <__cxa_atexit@plt+0x58354> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 64120 <__cxa_atexit@plt+0x58358> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #112] @ 59ea0 <__cxa_atexit@plt+0x4e0d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 59e80 <__cxa_atexit@plt+0x4e0b8> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59e8c <__cxa_atexit@plt+0x4e0c4> │ │ │ │ + ldr r7, [pc, #76] @ 59ea8 <__cxa_atexit@plt+0x4e0e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r7, r8, r9, sl} │ │ │ │ + ldr r7, [pc, #60] @ 59eac <__cxa_atexit@plt+0x4e0e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 63cdc <__cxa_atexit@plt+0x57f14> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andseq lr, r4, #8, 6 @ 0x20000000 │ │ │ │ - andseq lr, r4, #48, 6 @ 0xc0000000 │ │ │ │ - andseq lr, r4, #180, 6 @ 0xd0000002 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 64174 <__cxa_atexit@plt+0x583ac> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 64188 <__cxa_atexit@plt+0x583c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andseq lr, r4, #156, 6 @ 0x70000002 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 641d4 <__cxa_atexit@plt+0x5840c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r7, [r7, r2] │ │ │ │ - ldr r2, [pc, #40] @ 641e8 <__cxa_atexit@plt+0x58420> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #16] @ 59ea4 <__cxa_atexit@plt+0x4e0dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r1, #240, 26 @ 0x3c00 │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + andseq r8, r5, #148, 10 @ 0x25000000 │ │ │ │ + andeq r0, r1, #204, 26 @ 0x3300 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59f00 <__cxa_atexit@plt+0x4e138> │ │ │ │ + ldr r7, [pc, #56] @ 59f14 <__cxa_atexit@plt+0x4e14c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r7, r8, r9, sl} │ │ │ │ + ldr r7, [pc, #40] @ 59f18 <__cxa_atexit@plt+0x4e150> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r7, [pc, #20] @ 59f1c <__cxa_atexit@plt+0x4e154> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r4, #60, 6 @ 0xf0000000 │ │ │ │ - andeq r3, r0, #96, 2 │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + andseq r8, r5, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r1, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r1, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6427c <__cxa_atexit@plt+0x584b4> │ │ │ │ - ldr lr, [pc, #116] @ 64284 <__cxa_atexit@plt+0x584bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #31] │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59f78 <__cxa_atexit@plt+0x4e1b0> │ │ │ │ + ldr r7, [pc, #68] @ 59f88 <__cxa_atexit@plt+0x4e1c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 64270 <__cxa_atexit@plt+0x584a8> │ │ │ │ + beq 59f6c <__cxa_atexit@plt+0x4e1a4> │ │ │ │ + ldr r7, [pc, #52] @ 59f8c <__cxa_atexit@plt+0x4e1c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 64294 <__cxa_atexit@plt+0x584cc> │ │ │ │ + mov r8, r3 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 59f90 <__cxa_atexit@plt+0x4e1c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r3, r0, #200 @ 0xc8 │ │ │ │ - andeq r1, r0, sl, asr #29 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r1, #32, 26 @ 0x800 │ │ │ │ + andeq r0, r1, #248, 24 @ 0xf800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 64358 <__cxa_atexit@plt+0x58590> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 64304 <__cxa_atexit@plt+0x5853c> │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 64318 <__cxa_atexit@plt+0x58550> │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 64370 <__cxa_atexit@plt+0x585a8> │ │ │ │ + ldr r3, [pc, #12] @ 59fb4 <__cxa_atexit@plt+0x4e1ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r1, #212, 24 @ 0xd400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 59ff4 <__cxa_atexit@plt+0x4e22c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 59ff8 <__cxa_atexit@plt+0x4e230> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #20] @ 59ffc <__cxa_atexit@plt+0x4e234> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + andseq r8, r5, #52, 8 @ 0x34000000 │ │ │ │ + andseq r8, r5, #40, 8 @ 0x28000000 │ │ │ │ + andseq r8, r5, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r1, #140, 24 @ 0x8c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a070 <__cxa_atexit@plt+0x4e2a8> │ │ │ │ + ldr r2, [pc, #88] @ 5a078 <__cxa_atexit@plt+0x4e2b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5a064 <__cxa_atexit@plt+0x4e29c> │ │ │ │ + ldr r3, [pc, #64] @ 5a07c <__cxa_atexit@plt+0x4e2b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #56] @ 5a080 <__cxa_atexit@plt+0x4e2b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #44] @ 5a084 <__cxa_atexit@plt+0x4e2bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 64368 <__cxa_atexit@plt+0x585a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 6436c <__cxa_atexit@plt+0x585a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str ip, [r5, #32] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r2, r0, #204, 30 @ 0x330 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andseq r8, r5, #200, 6 @ 0x20000003 │ │ │ │ + andseq r8, r5, #184, 6 @ 0xe0000002 │ │ │ │ + andseq r8, r5, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r1, #4, 24 @ 0x400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 6442c <__cxa_atexit@plt+0x58664> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #40] @ 5a0c4 <__cxa_atexit@plt+0x4e2fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 5a0c8 <__cxa_atexit@plt+0x4e300> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #20] @ 5a0cc <__cxa_atexit@plt+0x4e304> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + andseq r8, r5, #100, 6 @ 0x90000001 │ │ │ │ + andseq r8, r5, #88, 6 @ 0x60000001 │ │ │ │ + andseq r8, r5, #12, 8 @ 0xc000000 │ │ │ │ + andeq r0, r1, #188, 22 @ 0x2f000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5a110 <__cxa_atexit@plt+0x4e348> │ │ │ │ + ldr r3, [pc, #40] @ 5a120 <__cxa_atexit@plt+0x4e358> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 5a124 <__cxa_atexit@plt+0x4e35c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + strheq ip, [sl, #10]! │ │ │ │ + andeq r0, r1, #100, 22 @ 0x19000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a1d8 <__cxa_atexit@plt+0x4e410> │ │ │ │ + ldr r3, [pc, #172] @ 5a1f4 <__cxa_atexit@plt+0x4e42c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 64414 <__cxa_atexit@plt+0x5864c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6441c <__cxa_atexit@plt+0x58654> │ │ │ │ - ldr r8, [pc, #132] @ 64430 <__cxa_atexit@plt+0x58668> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r3, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r1, [pc, #84] @ 64434 <__cxa_atexit@plt+0x5866c> │ │ │ │ + beq 5a1cc <__cxa_atexit@plt+0x4e404> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5a1e0 <__cxa_atexit@plt+0x4e418> │ │ │ │ + ldr r2, [pc, #124] @ 5a1f8 <__cxa_atexit@plt+0x4e430> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ 5a1fc <__cxa_atexit@plt+0x4e434> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #116] @ 5a200 <__cxa_atexit@plt+0x4e438> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [pc, #104] @ 5a204 <__cxa_atexit@plt+0x4e43c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - ldr r7, [pc, #56] @ 64438 <__cxa_atexit@plt+0x58670> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r3, #23 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + ldr r6, [pc, #76] @ 5a208 <__cxa_atexit@plt+0x4e440> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 63cdc <__cxa_atexit@plt+0x57f14> │ │ │ │ + mov r9, r7 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq lr, r4, #4, 2 │ │ │ │ - andseq lr, r4, #84 @ 0x54 │ │ │ │ - andseq lr, r4, #48 @ 0x30 │ │ │ │ - andeq r2, r0, #4, 30 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andseq r8, r5, #120, 4 @ 0x80000007 │ │ │ │ + andseq r8, r5, #100, 4 @ 0x40000006 │ │ │ │ + andseq r8, r5, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r1, #128, 20 @ 0x80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 644c8 <__cxa_atexit@plt+0x58700> │ │ │ │ - ldr r8, [pc, #112] @ 644d4 <__cxa_atexit@plt+0x5870c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ + bcc 5a280 <__cxa_atexit@plt+0x4e4b8> │ │ │ │ + ldr r2, [pc, #88] @ 5a28c <__cxa_atexit@plt+0x4e4c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 5a290 <__cxa_atexit@plt+0x4e4c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 5a294 <__cxa_atexit@plt+0x4e4cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ str r1, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #64] @ 644d8 <__cxa_atexit@plt+0x58710> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r7, [pc, #36] @ 644dc <__cxa_atexit@plt+0x58714> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, ip │ │ │ │ - b 63cdc <__cxa_atexit@plt+0x57f14> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq lr, r4, #76 @ 0x4c │ │ │ │ - andseq sp, r4, #156, 30 @ 0x270 │ │ │ │ - andseq sp, r4, #120, 30 @ 0x1e0 │ │ │ │ - andeq r2, r0, #96, 28 @ 0x600 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 64544 <__cxa_atexit@plt+0x5877c> │ │ │ │ - ldr lr, [pc, #72] @ 64550 <__cxa_atexit@plt+0x58788> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ 64554 <__cxa_atexit@plt+0x5878c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r2, r0, #232, 26 @ 0x3a00 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #100] @ 645d4 <__cxa_atexit@plt+0x5880c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 645bc <__cxa_atexit@plt+0x587f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 645c8 <__cxa_atexit@plt+0x58800> │ │ │ │ - ldr r2, [pc, #68] @ 645d8 <__cxa_atexit@plt+0x58810> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 645dc <__cxa_atexit@plt+0x58814> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r3, [pc, #48] @ 5a298 <__cxa_atexit@plt+0x4e4d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 63cdc <__cxa_atexit@plt+0x57f14> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq sp, r4, #28, 30 @ 0x70 │ │ │ │ - andseq sp, r4, #124, 28 @ 0x7c0 │ │ │ │ - andeq r2, r0, #96, 26 @ 0x1800 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 64630 <__cxa_atexit@plt+0x58868> │ │ │ │ - ldr r2, [pc, #52] @ 6463c <__cxa_atexit@plt+0x58874> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 64640 <__cxa_atexit@plt+0x58878> │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #40] @ 5a29c <__cxa_atexit@plt+0x4e4d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 63cdc <__cxa_atexit@plt+0x57f14> │ │ │ │ - mov r3, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sp, r4, #168, 28 @ 0xa80 │ │ │ │ - andseq sp, r4, #8, 28 @ 0x80 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq r8, r5, #188, 2 @ 0x2f │ │ │ │ + andseq r8, r5, #156, 2 @ 0x27 │ │ │ │ + andseq r8, r5, #80, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 64694 <__cxa_atexit@plt+0x588cc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 646a8 <__cxa_atexit@plt+0x588e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5a31c <__cxa_atexit@plt+0x4e554> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5a324 <__cxa_atexit@plt+0x4e55c> │ │ │ │ + ldr r5, [pc, #84] @ 5a340 <__cxa_atexit@plt+0x4e578> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #80] @ 5a344 <__cxa_atexit@plt+0x4e57c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #76] @ 5a348 <__cxa_atexit@plt+0x4e580> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5a32c <__cxa_atexit@plt+0x4e564> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 5a33c <__cxa_atexit@plt+0x4e574> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r4, #124, 28 @ 0x7c0 │ │ │ │ - andeq r2, r0, #176, 24 @ 0xb000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ + andeq r0, r1, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + mvneq fp, r8, asr #29 │ │ │ │ + andeq r0, r1, #140, 18 @ 0x230000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 5a370 <__cxa_atexit@plt+0x4e5a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + andeq r0, r1, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r1, #128, 18 @ 0x200000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6471c <__cxa_atexit@plt+0x58954> │ │ │ │ - ldr r3, [pc, #84] @ 64724 <__cxa_atexit@plt+0x5895c> │ │ │ │ + bhi 5a3a8 <__cxa_atexit@plt+0x4e5e0> │ │ │ │ + ldr r3, [pc, #32] @ 5a3b8 <__cxa_atexit@plt+0x4e5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6470c <__cxa_atexit@plt+0x58944> │ │ │ │ - ldr r7, [pc, #52] @ 64728 <__cxa_atexit@plt+0x58960> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + mov r8, r9 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r7, [pc, #12] @ 5a3bc <__cxa_atexit@plt+0x4e5f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r2, r0, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 6475c <__cxa_atexit@plt+0x58994> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r2, r0, #0, 24 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r1, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r1, #56, 18 @ 0xe0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #100 @ 0x64 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 6490c <__cxa_atexit@plt+0x58b44> │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r0, [pc, #392] @ 64918 <__cxa_atexit@plt+0x58b50> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r6, [pc, #344] @ 6491c <__cxa_atexit@plt+0x58b54> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, lr │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r6, [r3, #24]! │ │ │ │ - ldr r0, [pc, #324] @ 64920 <__cxa_atexit@plt+0x58b58> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, r1 │ │ │ │ - str r0, [r2, #12]! │ │ │ │ - str r2, [r1, #28] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr fp, [r0, #8]! │ │ │ │ - ldr r8, [r0, #4] │ │ │ │ - ldr r9, [r0, #16] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str r8, [r1, #32] │ │ │ │ - ldr r6, [pc, #284] @ 64924 <__cxa_atexit@plt+0x58b5c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov sl, r1 │ │ │ │ - str r6, [sl, #40]! @ 0x28 │ │ │ │ - mov r6, r1 │ │ │ │ - str sl, [r6, #80]! @ 0x50 │ │ │ │ - ldr sl, [pc, #264] @ 64928 <__cxa_atexit@plt+0x58b60> │ │ │ │ - add sl, pc, sl │ │ │ │ - str fp, [r1, #44] @ 0x2c │ │ │ │ - str r8, [r1, #48] @ 0x30 │ │ │ │ - str r9, [r1, #52] @ 0x34 │ │ │ │ - str r1, [r1, #20] │ │ │ │ - str r1, [r1, #36] @ 0x24 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ - str r8, [r1, #64] @ 0x40 │ │ │ │ - str r1, [r1, #68] @ 0x44 │ │ │ │ - str fp, [r1, #72] @ 0x48 │ │ │ │ - str r3, [r1, #76] @ 0x4c │ │ │ │ - str sl, [r1, #56]! @ 0x38 │ │ │ │ - ldr fp, [r0, #-4] │ │ │ │ - cmp fp, ip │ │ │ │ - bge 648a4 <__cxa_atexit@plt+0x58adc> │ │ │ │ - ldr r2, [pc, #208] @ 64930 <__cxa_atexit@plt+0x58b68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #204] @ 64934 <__cxa_atexit@plt+0x58b6c> │ │ │ │ + ldr r3, [pc, #20] @ 5a3e8 <__cxa_atexit@plt+0x4e620> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [lr, #88] @ 0x58 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [lr, #92] @ 0x5c │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [lr, #96] @ 0x60 │ │ │ │ - str fp, [lr, #100] @ 0x64 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r2, [pc, #128] @ 6492c <__cxa_atexit@plt+0x58b64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 648fc <__cxa_atexit@plt+0x58b34> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 64a08 <__cxa_atexit@plt+0x58c40> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #100 @ 0x64 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffea94 │ │ │ │ - @ instruction: 0xffffeca8 │ │ │ │ - @ instruction: 0xffffebac │ │ │ │ - @ instruction: 0xfffff2b8 │ │ │ │ - @ instruction: 0xfffff4b8 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r2, r0, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 1d6e958 <__cxa_atexit@plt+0x1d62b90> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r1, #252, 16 @ 0xfc0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #84] @ 649a4 <__cxa_atexit@plt+0x58bdc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6498c <__cxa_atexit@plt+0x58bc4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 64998 <__cxa_atexit@plt+0x58bd0> │ │ │ │ - ldr r2, [pc, #52] @ 649a8 <__cxa_atexit@plt+0x58be0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 63cdc <__cxa_atexit@plt+0x57f14> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5a410 <__cxa_atexit@plt+0x4e648> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq sp, r4, #60, 22 @ 0xf000 │ │ │ │ - andeq r2, r0, #148, 18 @ 0x250000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 649ec <__cxa_atexit@plt+0x58c24> │ │ │ │ - ldr r2, [pc, #36] @ 649f8 <__cxa_atexit@plt+0x58c30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 63cdc <__cxa_atexit@plt+0x57f14> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sp, r4, #220, 20 @ 0xdc000 │ │ │ │ - andeq r2, r0, #84, 18 @ 0x150000 │ │ │ │ - andeq r0, r0, sl, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #40]! @ 0x28 │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 64acc <__cxa_atexit@plt+0x58d04> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5a470 <__cxa_atexit@plt+0x4e6a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 64af0 <__cxa_atexit@plt+0x58d28> │ │ │ │ - ldr r2, [pc, #204] @ 64b0c <__cxa_atexit@plt+0x58d44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ + bcc 5a478 <__cxa_atexit@plt+0x4e6b0> │ │ │ │ + ldr r5, [pc, #96] @ 5a49c <__cxa_atexit@plt+0x4e6d4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #92] @ 5a4a0 <__cxa_atexit@plt+0x4e6d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #88] @ 5a4a4 <__cxa_atexit@plt+0x4e6dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r1, [pc, #156] @ 64b10 <__cxa_atexit@plt+0x58d48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [pc, #120] @ 64b14 <__cxa_atexit@plt+0x58d4c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 64b04 <__cxa_atexit@plt+0x58d3c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #36] @ 64b08 <__cxa_atexit@plt+0x58d40> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 63cdc <__cxa_atexit@plt+0x57f14> │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ + mov r8, r1 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, r6 │ │ │ │ + b 5a480 <__cxa_atexit@plt+0x4e6b8> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r7, [pc, #12] @ 5a498 <__cxa_atexit@plt+0x4e6d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sp, r4, #76, 18 @ 0x130000 │ │ │ │ - andseq sp, r4, #208, 18 @ 0x340000 │ │ │ │ - @ instruction: 0xfffff684 │ │ │ │ - @ instruction: 0xfffff784 │ │ │ │ - andseq sp, r4, #128, 20 @ 0x80000 │ │ │ │ - andeq r2, r0, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 64be8 <__cxa_atexit@plt+0x58e20> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 64bf4 <__cxa_atexit@plt+0x58e2c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #208] @ 64c20 <__cxa_atexit@plt+0x58e58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [pc, #184] @ 64c24 <__cxa_atexit@plt+0x58e5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 64c04 <__cxa_atexit@plt+0x58e3c> │ │ │ │ - ldr lr, [pc, #152] @ 64c28 <__cxa_atexit@plt+0x58e60> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #148] @ 64c2c <__cxa_atexit@plt+0x58e64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 64bd8 <__cxa_atexit@plt+0x58e10> │ │ │ │ - ldr r7, [pc, #108] @ 64c30 <__cxa_atexit@plt+0x58e68> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, #100, 16 @ 0x640000 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + mvneq fp, r8, ror sp │ │ │ │ + andeq r0, r1, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a568 <__cxa_atexit@plt+0x4e7a0> │ │ │ │ + ldr r7, [pc, #172] @ 5a578 <__cxa_atexit@plt+0x4e7b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-8]! │ │ │ │ + str r8, [r2, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5a53c <__cxa_atexit@plt+0x4e774> │ │ │ │ + ldr r0, [pc, #148] @ 5a57c <__cxa_atexit@plt+0x4e7b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-12]! │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + tst r0, #3 │ │ │ │ + beq 5a54c <__cxa_atexit@plt+0x4e784> │ │ │ │ + ldr lr, [pc, #112] @ 5a580 <__cxa_atexit@plt+0x4e7b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5a55c <__cxa_atexit@plt+0x4e794> │ │ │ │ + ldr r5, [pc, #92] @ 5a584 <__cxa_atexit@plt+0x4e7bc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r7, [r2] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #40] @ 64c34 <__cxa_atexit@plt+0x58e6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ + ldr r7, [pc, #24] @ 5a588 <__cxa_atexit@plt+0x4e7c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andseq sp, r4, #160, 16 @ 0xa00000 │ │ │ │ - andseq sp, r4, #4, 18 @ 0x10000 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - andseq sp, r4, #28, 18 @ 0x70000 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - andseq sp, r4, #168, 16 @ 0xa80000 │ │ │ │ - andeq r2, r0, #224, 12 @ 0xe000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 64cc8 <__cxa_atexit@plt+0x58f00> │ │ │ │ - ldr lr, [pc, #116] @ 64cd0 <__cxa_atexit@plt+0x58f08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 64cbc <__cxa_atexit@plt+0x58ef4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 64ce0 <__cxa_atexit@plt+0x58f18> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andeq r0, r1, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r1, #124, 14 @ 0x1f00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #96] @ 5a60c <__cxa_atexit@plt+0x4e844> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + stm r3, {r2, r5} │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5a5f8 <__cxa_atexit@plt+0x4e830> │ │ │ │ + ldr r1, [pc, #68] @ 5a610 <__cxa_atexit@plt+0x4e848> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 5a600 <__cxa_atexit@plt+0x4e838> │ │ │ │ + ldr r7, [pc, #44] @ 5a614 <__cxa_atexit@plt+0x4e84c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r2, r0, #72, 12 @ 0x4800000 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r1, #240, 12 @ 0xf000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 64db0 <__cxa_atexit@plt+0x58fe8> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 64d4c <__cxa_atexit@plt+0x58f84> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 64d60 <__cxa_atexit@plt+0x58f98> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 64dc8 <__cxa_atexit@plt+0x59000> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #56] @ 5a668 <__cxa_atexit@plt+0x4e8a0> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5a660 <__cxa_atexit@plt+0x4e898> │ │ │ │ + ldr r3, [pc, #32] @ 5a66c <__cxa_atexit@plt+0x4e8a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 64dc0 <__cxa_atexit@plt+0x58ff8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 64dc4 <__cxa_atexit@plt+0x58ffc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 60f6c <__cxa_atexit@plt+0x551a4> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sp, r4, #200, 12 @ 0xc800000 │ │ │ │ - andseq sp, r4, #160, 12 @ 0xa000000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r2, r0, #212, 8 @ 0xd4000000 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r1, #152, 12 @ 0x9800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 64e00 <__cxa_atexit@plt+0x59038> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ + ldr r3, [pc, #20] @ 5a698 <__cxa_atexit@plt+0x4e8d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 60f6c <__cxa_atexit@plt+0x551a4> │ │ │ │ - andseq sp, r4, #76, 12 @ 0x4c00000 │ │ │ │ - andeq r2, r0, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 650e4 <__cxa_atexit@plt+0x5931c> │ │ │ │ - str sl, [sp, #16] │ │ │ │ - str r5, [sp] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str fp, [sp, #28] │ │ │ │ - ldr r5, [r8, #3] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - add ip, r8, #11 │ │ │ │ - ldm ip, {r0, r4, fp, ip} │ │ │ │ - add r5, r1, r9 │ │ │ │ - add r5, r5, r0 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - sub r5, r4, r9 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - cmp r5, #1 │ │ │ │ - blt 64eac <__cxa_atexit@plt+0x590e4> │ │ │ │ - add r2, r1, r0 │ │ │ │ - add sl, r2, r9 │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb lr, [sl, r2] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 64f34 <__cxa_atexit@plt+0x5916c> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 64f94 <__cxa_atexit@plt+0x591cc> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 64ff4 <__cxa_atexit@plt+0x5922c> │ │ │ │ - sxtb r4, lr │ │ │ │ - cmn r4, #1 │ │ │ │ - ble 65054 <__cxa_atexit@plt+0x5928c> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r5, r2 │ │ │ │ - bne 64e78 <__cxa_atexit@plt+0x590b0> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - stmdb r3, {r4, r5} │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 650f0 <__cxa_atexit@plt+0x59328> │ │ │ │ - ldr lr, [pc, #592] @ 65154 <__cxa_atexit@plt+0x5938c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r2 │ │ │ │ - b 650d8 <__cxa_atexit@plt+0x59310> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 650a8 <__cxa_atexit@plt+0x592e0> │ │ │ │ - ldr r7, [pc, #444] @ 6514c <__cxa_atexit@plt+0x59384> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 65120 <__cxa_atexit@plt+0x59358> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 650a8 <__cxa_atexit@plt+0x592e0> │ │ │ │ - ldr r7, [pc, #352] @ 65150 <__cxa_atexit@plt+0x59388> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r1, #108, 12 @ 0x6c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a6d8 <__cxa_atexit@plt+0x4e910> │ │ │ │ + ldr r7, [pc, #36] @ 5a6ec <__cxa_atexit@plt+0x4e924> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 65120 <__cxa_atexit@plt+0x59358> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 650a8 <__cxa_atexit@plt+0x592e0> │ │ │ │ - ldr r7, [pc, #244] @ 65144 <__cxa_atexit@plt+0x5937c> │ │ │ │ + stm r5, {r7, r8, sl} │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r9 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r7, [pc, #16] @ 5a6f0 <__cxa_atexit@plt+0x4e928> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 65120 <__cxa_atexit@plt+0x59358> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 65118 <__cxa_atexit@plt+0x59350> │ │ │ │ - ldr lr, [pc, #144] @ 65140 <__cxa_atexit@plt+0x59378> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r0, r1, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 65398 <__cxa_atexit@plt+0x595d0> │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 65158 <__cxa_atexit@plt+0x59390> │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + andeq r0, r1, #48, 12 @ 0x3000000 │ │ │ │ + andeq r0, r1, #148, 10 @ 0x25000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a74c <__cxa_atexit@plt+0x4e984> │ │ │ │ + ldr r7, [pc, #68] @ 5a75c <__cxa_atexit@plt+0x4e994> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5a740 <__cxa_atexit@plt+0x4e978> │ │ │ │ + ldr r7, [pc, #48] @ 5a760 <__cxa_atexit@plt+0x4e998> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #40] @ 65148 <__cxa_atexit@plt+0x59380> │ │ │ │ + mov r7, r9 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5a764 <__cxa_atexit@plt+0x4e99c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3, #-52]! @ 0xffffffcc │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r4, #100, 8 @ 0x64000000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andseq sp, r4, #16, 12 @ 0x1000000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r2, r0, #24, 4 @ 0x80000001 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r1, #204, 10 @ 0x33000000 │ │ │ │ + andeq r0, r1, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 651ac <__cxa_atexit@plt+0x593e4> │ │ │ │ - ldr lr, [pc, #64] @ 651c4 <__cxa_atexit@plt+0x593fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 65398 <__cxa_atexit@plt+0x595d0> │ │ │ │ - ldr r3, [pc, #20] @ 651c8 <__cxa_atexit@plt+0x59400> │ │ │ │ + ldr r3, [pc, #12] @ 5a788 <__cxa_atexit@plt+0x4e9c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r4, #144, 6 @ 0x40000002 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r2, r0, #168, 2 @ 0x2a │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r1, #0, 10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6521c <__cxa_atexit@plt+0x59454> │ │ │ │ - ldr lr, [pc, #60] @ 65234 <__cxa_atexit@plt+0x5946c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 65398 <__cxa_atexit@plt+0x595d0> │ │ │ │ - ldr r3, [pc, #20] @ 65238 <__cxa_atexit@plt+0x59470> │ │ │ │ + ldr r3, [pc, #48] @ 5a7d0 <__cxa_atexit@plt+0x4ea08> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r4, #28, 6 @ 0x70000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r2, r0, #56, 2 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ + ldr r2, [pc, #44] @ 5a7d4 <__cxa_atexit@plt+0x4ea0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #32] @ 5a7d8 <__cxa_atexit@plt+0x4ea10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #24] @ 5a7dc <__cxa_atexit@plt+0x4ea14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andseq r7, r5, #88, 24 @ 0x5800 │ │ │ │ + andseq r7, r5, #76, 24 @ 0x4c00 │ │ │ │ + andseq r7, r5, #0, 26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r1, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a854 <__cxa_atexit@plt+0x4ea8c> │ │ │ │ + ldr r7, [pc, #72] @ 5a864 <__cxa_atexit@plt+0x4ea9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5a848 <__cxa_atexit@plt+0x4ea80> │ │ │ │ + ldr r7, [pc, #52] @ 5a868 <__cxa_atexit@plt+0x4eaa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5a86c <__cxa_atexit@plt+0x4eaa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r1, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r1, #28, 8 @ 0x1c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6528c <__cxa_atexit@plt+0x594c4> │ │ │ │ - ldr lr, [pc, #60] @ 652a4 <__cxa_atexit@plt+0x594dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 65398 <__cxa_atexit@plt+0x595d0> │ │ │ │ - ldr r3, [pc, #20] @ 652a8 <__cxa_atexit@plt+0x594e0> │ │ │ │ + ldr r3, [pc, #12] @ 5a890 <__cxa_atexit@plt+0x4eac8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r4, #172, 4 @ 0xc000000a │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r2, r0, #200 @ 0xc8 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r1, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 652fc <__cxa_atexit@plt+0x59534> │ │ │ │ - ldr lr, [pc, #60] @ 65314 <__cxa_atexit@plt+0x5954c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 65398 <__cxa_atexit@plt+0x595d0> │ │ │ │ - ldr r3, [pc, #20] @ 65318 <__cxa_atexit@plt+0x59550> │ │ │ │ + ldr r3, [pc, #48] @ 5a8d8 <__cxa_atexit@plt+0x4eb10> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r4, #60, 4 @ 0xc0000003 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r2, r0, #88 @ 0x58 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6536c <__cxa_atexit@plt+0x595a4> │ │ │ │ - ldr lr, [pc, #60] @ 65384 <__cxa_atexit@plt+0x595bc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 65398 <__cxa_atexit@plt+0x595d0> │ │ │ │ - ldr r3, [pc, #20] @ 65388 <__cxa_atexit@plt+0x595c0> │ │ │ │ + ldr r2, [pc, #44] @ 5a8dc <__cxa_atexit@plt+0x4eb14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #32] @ 5a8e0 <__cxa_atexit@plt+0x4eb18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #24] @ 5a8e4 <__cxa_atexit@plt+0x4eb1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andseq r7, r5, #80, 22 @ 0x14000 │ │ │ │ + andseq r7, r5, #68, 22 @ 0x11000 │ │ │ │ + andseq r7, r5, #248, 22 @ 0x3e000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r1, #28, 8 @ 0x1c000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 5a928 <__cxa_atexit@plt+0x4eb60> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r4, #204, 2 @ 0x33 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r1, r0, #232, 30 @ 0x3a0 │ │ │ │ - andeq r7, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + andeq r0, r1, #8, 8 @ 0x8000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5a968 <__cxa_atexit@plt+0x4eba0> │ │ │ │ + ldr r2, [pc, #40] @ 5a974 <__cxa_atexit@plt+0x4ebac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [pc, #28] @ 5a978 <__cxa_atexit@plt+0x4ebb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + rsb r8, r3, #0 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r5, #156, 20 @ 0x9c000 │ │ │ │ + andseq r7, r5, #164, 20 @ 0xa4000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5a9f0 <__cxa_atexit@plt+0x4ec28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 65480 <__cxa_atexit@plt+0x596b8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #48]! @ 0x30 │ │ │ │ - ldr r1, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r3, #-16] │ │ │ │ - ldr lr, [r3, #-4] │ │ │ │ - add r1, r7, r1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 65438 <__cxa_atexit@plt+0x59670> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [pc, #200] @ 654a8 <__cxa_atexit@plt+0x596e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 65498 <__cxa_atexit@plt+0x596d0> │ │ │ │ - ldr r3, [pc, #172] @ 654ac <__cxa_atexit@plt+0x596e4> │ │ │ │ + bcc 5a9fc <__cxa_atexit@plt+0x4ec34> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5a9e8 <__cxa_atexit@plt+0x4ec20> │ │ │ │ + ldr r3, [pc, #80] @ 5aa10 <__cxa_atexit@plt+0x4ec48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #28]! │ │ │ │ - stmib r7, {r0, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 65470 <__cxa_atexit@plt+0x596a8> │ │ │ │ - ldr r7, [pc, #140] @ 654b0 <__cxa_atexit@plt+0x596e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [pc, #100] @ 654a4 <__cxa_atexit@plt+0x596dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - str r0, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 65460 <__cxa_atexit@plt+0x59698> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b 654c4 <__cxa_atexit@plt+0x596fc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r8, [pc, #68] @ 5aa0c <__cxa_atexit@plt+0x4ec44> │ │ │ │ + ldr r2, [pc, #72] @ 5aa14 <__cxa_atexit@plt+0x4ec4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + mvn r5, #7 │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, sl │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r7, r5, #24, 20 @ 0x18000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5aa54 <__cxa_atexit@plt+0x4ec8c> │ │ │ │ + ldr r2, [pc, #40] @ 5aa60 <__cxa_atexit@plt+0x4ec98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [pc, #28] @ 5aa64 <__cxa_atexit@plt+0x4ec9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + rsb r8, r3, #0 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 654b4 <__cxa_atexit@plt+0x596ec> │ │ │ │ + andseq r7, r5, #176, 18 @ 0x2c0000 │ │ │ │ + andseq r7, r5, #184, 18 @ 0x2e0000 │ │ │ │ + andeq r0, r1, #36, 6 @ 0x90000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5aabc <__cxa_atexit@plt+0x4ecf4> │ │ │ │ + ldr r3, [pc, #60] @ 5aac8 <__cxa_atexit@plt+0x4ed00> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5aab4 <__cxa_atexit@plt+0x4ecec> │ │ │ │ + ldr r3, [pc, #40] @ 5aacc <__cxa_atexit@plt+0x4ed04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andseq sp, r4, #144 @ 0x90 │ │ │ │ - @ instruction: 0xfffff334 │ │ │ │ - @ instruction: 0xfffff344 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - andeq r1, r0, #188, 28 @ 0xbc0 │ │ │ │ - andeq pc, r0, ip, asr #21 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r1, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 655a0 <__cxa_atexit@plt+0x597d8> │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 65634 <__cxa_atexit@plt+0x5986c> │ │ │ │ - ldr r1, [pc, #392] @ 65680 <__cxa_atexit@plt+0x598b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r2, [pc, #368] @ 65684 <__cxa_atexit@plt+0x598bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #360] @ 65688 <__cxa_atexit@plt+0x598c0> │ │ │ │ + ldr r3, [pc, #16] @ 5aaf4 <__cxa_atexit@plt+0x4ed2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r1, #148, 4 @ 0x40000009 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5ab90 <__cxa_atexit@plt+0x4edc8> │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 5ab34 <__cxa_atexit@plt+0x4ed6c> │ │ │ │ + ldr r3, [pc, #144] @ 5abb4 <__cxa_atexit@plt+0x4edec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + cmp r7, #-2147483648 @ 0x80000000 │ │ │ │ + bne 5ab50 <__cxa_atexit@plt+0x4ed88> │ │ │ │ + ldr r7, [pc, #104] @ 5abac <__cxa_atexit@plt+0x4ede4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #96] @ 5abb8 <__cxa_atexit@plt+0x4edf0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ 5abbc <__cxa_atexit@plt+0x4edf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r3, #82 @ 0x52 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - ldr r1, [pc, #324] @ 6568c <__cxa_atexit@plt+0x598c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #284] @ 65690 <__cxa_atexit@plt+0x598c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 5abc0 <__cxa_atexit@plt+0x4edf8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 6563c <__cxa_atexit@plt+0x59874> │ │ │ │ - ldr r2, [pc, #184] @ 6566c <__cxa_atexit@plt+0x598a4> │ │ │ │ + ldr r6, [pc, #24] @ 5abb0 <__cxa_atexit@plt+0x4ede8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r1, #80, 4 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + andseq r7, r5, #220, 16 @ 0xdc0000 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andseq r7, r5, #184, 20 @ 0xb8000 │ │ │ │ + andseq r7, r5, #120, 16 @ 0x780000 │ │ │ │ + andeq r0, r1, #200, 2 @ 0x32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5ac04 <__cxa_atexit@plt+0x4ee3c> │ │ │ │ + ldr r3, [pc, #40] @ 5ac14 <__cxa_atexit@plt+0x4ee4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 5ac18 <__cxa_atexit@plt+0x4ee50> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + mvneq fp, r5, ror #10 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [pc, #12] @ 5ac3c <__cxa_atexit@plt+0x4ee74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, sl} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r6, r5, #8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 65650 <__cxa_atexit@plt+0x59888> │ │ │ │ - ldr lr, [pc, #160] @ 65670 <__cxa_atexit@plt+0x598a8> │ │ │ │ + add r9, r2, #1 │ │ │ │ + rsb r8, r3, #0 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + andseq r7, r5, #208, 14 @ 0x3400000 │ │ │ │ + andeq r0, r1, #108, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ac98 <__cxa_atexit@plt+0x4eed0> │ │ │ │ + ldr r9, [pc, #64] @ 5aca0 <__cxa_atexit@plt+0x4eed8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #60] @ 5aca4 <__cxa_atexit@plt+0x4eedc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #156] @ 65674 <__cxa_atexit@plt+0x598ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldmib r7, {r0, r6} │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #28]! │ │ │ │ - str r6, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 65620 <__cxa_atexit@plt+0x59858> │ │ │ │ - ldr r7, [pc, #112] @ 65678 <__cxa_atexit@plt+0x598b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r3, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr sl, [pc, #56] @ 5aca8 <__cxa_atexit@plt+0x4eee0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + add r0, r9, #2 │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r9, r5, #16 │ │ │ │ + stm r9, {r0, r2, lr} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 18629ec <__cxa_atexit@plt+0x1856c24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - b 65640 <__cxa_atexit@plt+0x59878> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #36] @ 6567c <__cxa_atexit@plt+0x598b4> │ │ │ │ + andeq pc, r0, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andseq r7, r5, #160, 14 @ 0x2800000 │ │ │ │ + andeq r0, r1, #0, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 5acd0 <__cxa_atexit@plt+0x4ef08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r1, #216 @ 0xd8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5ad8c <__cxa_atexit@plt+0x4efc4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #152] @ 5ad98 <__cxa_atexit@plt+0x4efd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r9 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + mov sl, r3 │ │ │ │ + str r1, [sl, #-8]! │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 5ad3c <__cxa_atexit@plt+0x4ef74> │ │ │ │ + ldr r6, [pc, #132] @ 5ada4 <__cxa_atexit@plt+0x4efdc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + stm r5, {r6, sl} │ │ │ │ + ldr r6, [pc, #124] @ 5ada8 <__cxa_atexit@plt+0x4efe0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq ip, r4, #188, 28 @ 0xbc0 │ │ │ │ - @ instruction: 0xfffff164 │ │ │ │ - andseq ip, r4, #220, 28 @ 0xdc0 │ │ │ │ - @ instruction: 0xfffff160 │ │ │ │ - andseq ip, r4, #92, 28 @ 0x5c0 │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - andseq ip, r4, #244, 28 @ 0xf40 │ │ │ │ - andseq ip, r4, #212, 28 @ 0xd40 │ │ │ │ - @ instruction: 0xfffff6fc │ │ │ │ - andseq ip, r4, #168, 30 @ 0x2a0 │ │ │ │ - andeq r1, r0, #220, 24 @ 0xdc00 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + cmp r7, #-2147483648 @ 0x80000000 │ │ │ │ + bne 5ad68 <__cxa_atexit@plt+0x4efa0> │ │ │ │ + ldr r9, [pc, #80] @ 5ad9c <__cxa_atexit@plt+0x4efd4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [pc, #76] @ 5ada0 <__cxa_atexit@plt+0x4efd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #-2147483648 @ 0x80000000 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r3, [pc, #60] @ 5adac <__cxa_atexit@plt+0x4efe4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #16]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r3, [pc, #48] @ 5adb0 <__cxa_atexit@plt+0x4efe8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andeq r0, r1, #56 @ 0x38 │ │ │ │ + andseq r7, r5, #196, 16 @ 0xc40000 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andseq r7, r5, #212, 12 @ 0xd400000 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + andseq r7, r5, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq pc, r0, #224, 30 @ 0x380 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5ae1c <__cxa_atexit@plt+0x4f054> │ │ │ │ + ldr r3, [pc, #56] @ 5ae2c <__cxa_atexit@plt+0x4f064> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ 5ae30 <__cxa_atexit@plt+0x4f068> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + mvneq fp, r8, asr r3 │ │ │ │ + andeq pc, r0, #136, 30 @ 0x220 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 65738 <__cxa_atexit@plt+0x59970> │ │ │ │ - ldr r2, [pc, #136] @ 65740 <__cxa_atexit@plt+0x59978> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6571c <__cxa_atexit@plt+0x59954> │ │ │ │ - ldr r2, [pc, #104] @ 65744 <__cxa_atexit@plt+0x5997c> │ │ │ │ + bhi 5ae74 <__cxa_atexit@plt+0x4f0ac> │ │ │ │ + ldr r2, [pc, #40] @ 5ae7c <__cxa_atexit@plt+0x4f0b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6571c <__cxa_atexit@plt+0x59954> │ │ │ │ - ldr r3, [pc, #84] @ 65748 <__cxa_atexit@plt+0x59980> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 65728 <__cxa_atexit@plt+0x59960> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - b 64e14 <__cxa_atexit@plt+0x5904c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq pc, r0, #60, 30 @ 0xf0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5aefc <__cxa_atexit@plt+0x4f134> │ │ │ │ + ldr lr, [pc, #96] @ 5af08 <__cxa_atexit@plt+0x4f140> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #92] @ 5af0c <__cxa_atexit@plt+0x4f144> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #88] @ 5af10 <__cxa_atexit@plt+0x4f148> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [pc, #80] @ 5af14 <__cxa_atexit@plt+0x4f14c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + stmib r5, {r0, r8} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + ldr r3, [pc, #40] @ 5af18 <__cxa_atexit@plt+0x4f150> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andseq r7, r5, #76, 10 @ 0x13000000 │ │ │ │ + andseq r7, r5, #60, 10 @ 0xf000000 │ │ │ │ + andseq r7, r5, #212, 10 @ 0x35000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq pc, r0, #136, 28 @ 0x880 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5af84 <__cxa_atexit@plt+0x4f1bc> │ │ │ │ + ldr r3, [pc, #56] @ 5af94 <__cxa_atexit@plt+0x4f1cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ 5af98 <__cxa_atexit@plt+0x4f1d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + strdeq fp, [sl, #28]! │ │ │ │ + andeq pc, r0, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5afe4 <__cxa_atexit@plt+0x4f21c> │ │ │ │ + ldr lr, [pc, #48] @ 5afec <__cxa_atexit@plt+0x4f224> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #44] @ 5aff0 <__cxa_atexit@plt+0x4f228> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + sub r9, r5, #24 │ │ │ │ + stm r9, {r1, r2, lr} │ │ │ │ + stmdb r5, {r0, r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r7, r5, #64, 8 @ 0x40000000 │ │ │ │ + andeq pc, r0, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5b044 <__cxa_atexit@plt+0x4f27c> │ │ │ │ + ldr r3, [pc, #52] @ 5b050 <__cxa_atexit@plt+0x4f288> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b0bc <__cxa_atexit@plt+0x4f2f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5b0c4 <__cxa_atexit@plt+0x4f2fc> │ │ │ │ + ldr r5, [pc, #88] @ 5b0e0 <__cxa_atexit@plt+0x4f318> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #84] @ 5b0e4 <__cxa_atexit@plt+0x4f31c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #80] @ 5b0e8 <__cxa_atexit@plt+0x4f320> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5b0cc <__cxa_atexit@plt+0x4f304> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 5b0dc <__cxa_atexit@plt+0x4f314> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r1, r0, #40, 24 @ 0x2800 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq pc, r0, #0, 26 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + ldrdeq fp, [sl, #9]! │ │ │ │ + andeq pc, r0, #176, 24 @ 0xb000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 657bc <__cxa_atexit@plt+0x599f4> │ │ │ │ + ldr r3, [pc, #16] @ 5b110 <__cxa_atexit@plt+0x4f348> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + andeq pc, r0, #112, 24 @ 0x7000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5b14c <__cxa_atexit@plt+0x4f384> │ │ │ │ + ldr r3, [pc, #40] @ 5b164 <__cxa_atexit@plt+0x4f39c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5b168 <__cxa_atexit@plt+0x4f3a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r5, #204, 4 @ 0xc000000c │ │ │ │ + andeq pc, r0, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b1ac <__cxa_atexit@plt+0x4f3e4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 5b1b4 <__cxa_atexit@plt+0x4f3ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 5b1b8 <__cxa_atexit@plt+0x4f3f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r5, #88, 4 @ 0x80000005 │ │ │ │ + andseq r7, r5, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b1f0 <__cxa_atexit@plt+0x4f428> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5b1f8 <__cxa_atexit@plt+0x4f430> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r5, #8, 4 @ 0x80000000 │ │ │ │ + andeq pc, r0, #252, 20 @ 0xfc000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5b274 <__cxa_atexit@plt+0x4f4ac> │ │ │ │ + ldr r1, [pc, #96] @ 5b280 <__cxa_atexit@plt+0x4f4b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #76] @ 5b284 <__cxa_atexit@plt+0x4f4bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 657a4 <__cxa_atexit@plt+0x599dc> │ │ │ │ - ldr r3, [pc, #72] @ 657c0 <__cxa_atexit@plt+0x599f8> │ │ │ │ + beq 5b268 <__cxa_atexit@plt+0x4f4a0> │ │ │ │ + ldr r3, [pc, #60] @ 5b288 <__cxa_atexit@plt+0x4f4c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 657ac <__cxa_atexit@plt+0x599e4> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 64e14 <__cxa_atexit@plt+0x5904c> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r1, r0, #176, 22 @ 0x2c000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andseq r7, r5, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq pc, r0, #108, 20 @ 0x6c000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #16] @ 5b2b8 <__cxa_atexit@plt+0x4f4f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq pc, r0, #60, 20 @ 0x3c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 6581c <__cxa_atexit@plt+0x59a54> │ │ │ │ + ldr r3, [pc, #16] @ 5b2e0 <__cxa_atexit@plt+0x4f518> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6580c <__cxa_atexit@plt+0x59a44> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 64e14 <__cxa_atexit@plt+0x5904c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r1, r0, #84, 22 @ 0x15000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq pc, r0, #20, 20 @ 0x14000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 5b30c <__cxa_atexit@plt+0x4f544> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + b 1d6e958 <__cxa_atexit@plt+0x1d62b90> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq pc, r0, #216, 18 @ 0x360000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5b334 <__cxa_atexit@plt+0x4f56c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 64e14 <__cxa_atexit@plt+0x5904c> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 658f0 <__cxa_atexit@plt+0x59b28> │ │ │ │ - ldr r2, [pc, #172] @ 6590c <__cxa_atexit@plt+0x59b44> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5b38c <__cxa_atexit@plt+0x4f5c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5b394 <__cxa_atexit@plt+0x4f5cc> │ │ │ │ + ldr r1, [pc, #92] @ 5b3b8 <__cxa_atexit@plt+0x4f5f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #88] @ 5b3bc <__cxa_atexit@plt+0x4f5f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #84] @ 5b3c0 <__cxa_atexit@plt+0x4f5f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ str r1, [r5] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, r6 │ │ │ │ + b 5b39c <__cxa_atexit@plt+0x4f5d4> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #12] @ 5b3b4 <__cxa_atexit@plt+0x4f5ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq pc, r0, #72, 18 @ 0x120000 │ │ │ │ + @ instruction: 0xffffeff8 │ │ │ │ + @ instruction: 0xffffedcc │ │ │ │ + mvneq sl, r8, asr lr │ │ │ │ + andeq pc, r0, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5b44c <__cxa_atexit@plt+0x4f684> │ │ │ │ + ldr lr, [pc, #112] @ 5b458 <__cxa_atexit@plt+0x4f690> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 5b45c <__cxa_atexit@plt+0x4f694> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ tst r7, #3 │ │ │ │ - beq 658e4 <__cxa_atexit@plt+0x59b1c> │ │ │ │ - ldr r2, [pc, #140] @ 65910 <__cxa_atexit@plt+0x59b48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + beq 5b444 <__cxa_atexit@plt+0x4f67c> │ │ │ │ + ldr r3, [pc, #48] @ 5b460 <__cxa_atexit@plt+0x4f698> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 658e4 <__cxa_atexit@plt+0x59b1c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 658f8 <__cxa_atexit@plt+0x59b30> │ │ │ │ - ldr r1, [pc, #104] @ 65914 <__cxa_atexit@plt+0x59b4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 65918 <__cxa_atexit@plt+0x59b50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + beq 5b444 <__cxa_atexit@plt+0x4f67c> │ │ │ │ + b 5b4a4 <__cxa_atexit@plt+0x4f6dc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r1, r0, #208, 6 @ 0x40000003 │ │ │ │ - andseq ip, r4, #188, 22 @ 0x2f000 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andseq r6, r5, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq pc, r0, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 659a0 <__cxa_atexit@plt+0x59bd8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 5b494 <__cxa_atexit@plt+0x4f6cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 65988 <__cxa_atexit@plt+0x59bc0> │ │ │ │ + beq 5b48c <__cxa_atexit@plt+0x4f6c4> │ │ │ │ + b 5b4a4 <__cxa_atexit@plt+0x4f6dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq pc, r0, #72, 18 @ 0x120000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5b504 <__cxa_atexit@plt+0x4f73c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 65990 <__cxa_atexit@plt+0x59bc8> │ │ │ │ - ldr r2, [pc, #80] @ 659a4 <__cxa_atexit@plt+0x59bdc> │ │ │ │ + bcc 5b56c <__cxa_atexit@plt+0x4f7a4> │ │ │ │ + ldr r2, [pc, #236] @ 5b5b4 <__cxa_atexit@plt+0x4f7ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 659a8 <__cxa_atexit@plt+0x59be0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #212] @ 5b5b8 <__cxa_atexit@plt+0x4f7f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b57c <__cxa_atexit@plt+0x4f7b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5b584 <__cxa_atexit@plt+0x4f7bc> │ │ │ │ + ldr r5, [pc, #116] @ 5b5a8 <__cxa_atexit@plt+0x4f7e0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #112] @ 5b5ac <__cxa_atexit@plt+0x4f7e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #108] @ 5b5b0 <__cxa_atexit@plt+0x4f7e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r1, r0, #40, 6 @ 0xa0000000 │ │ │ │ - andseq ip, r4, #20, 22 @ 0x5000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 65a00 <__cxa_atexit@plt+0x59c38> │ │ │ │ - ldr r2, [pc, #60] @ 65a0c <__cxa_atexit@plt+0x59c44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 65a10 <__cxa_atexit@plt+0x59c48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r1, r0, #172, 4 @ 0xc000000a │ │ │ │ - andseq ip, r4, #152, 20 @ 0x98000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 65ab8 <__cxa_atexit@plt+0x59cf0> │ │ │ │ - ldr r2, [pc, #160] @ 65ad4 <__cxa_atexit@plt+0x59d0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 65a9c <__cxa_atexit@plt+0x59cd4> │ │ │ │ - ldr r2, [pc, #132] @ 65ad8 <__cxa_atexit@plt+0x59d10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 65aac <__cxa_atexit@plt+0x59ce4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 65ac0 <__cxa_atexit@plt+0x59cf8> │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - ldr r1, [pc, #88] @ 65adc <__cxa_atexit@plt+0x59d14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 5b58c <__cxa_atexit@plt+0x4f7c4> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r7, [pc, #12] @ 5b5a4 <__cxa_atexit@plt+0x4f7dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq ip, r4, #176, 20 @ 0xb0000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #104] @ 65b5c <__cxa_atexit@plt+0x59d94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 65b44 <__cxa_atexit@plt+0x59d7c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 65b4c <__cxa_atexit@plt+0x59d84> │ │ │ │ - ldmib r5, {r1, r8, sl} │ │ │ │ - ldr r0, [pc, #56] @ 65b60 <__cxa_atexit@plt+0x59d98> │ │ │ │ + andeq pc, r0, #60, 16 @ 0x3c0000 │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + mvneq sl, sp, lsr #24 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + andseq r6, r5, #36, 30 @ 0x90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b644 <__cxa_atexit@plt+0x4f87c> │ │ │ │ + ldr r6, [pc, #132] @ 5b664 <__cxa_atexit@plt+0x4f89c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r0, [pc, #120] @ 5b668 <__cxa_atexit@plt+0x4f8a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5b634 <__cxa_atexit@plt+0x4f86c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5b654 <__cxa_atexit@plt+0x4f88c> │ │ │ │ + ldr r3, [pc, #80] @ 5b66c <__cxa_atexit@plt+0x4f8a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq ip, r4, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r6, r5, #248, 26 @ 0x3e00 │ │ │ │ + andseq r6, r5, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5b6ac <__cxa_atexit@plt+0x4f8e4> │ │ │ │ + ldr r3, [pc, #36] @ 5b6b8 <__cxa_atexit@plt+0x4f8f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r6, r5, #248, 26 @ 0x3e00 │ │ │ │ + andeq pc, r0, #32, 14 @ 0x800000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 65ba0 <__cxa_atexit@plt+0x59dd8> │ │ │ │ - ldr r2, [pc, #36] @ 65bac <__cxa_atexit@plt+0x59de4> │ │ │ │ + bcc 5b764 <__cxa_atexit@plt+0x4f99c> │ │ │ │ + ldr r2, [pc, #140] @ 5b774 <__cxa_atexit@plt+0x4f9ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #136] @ 5b778 <__cxa_atexit@plt+0x4f9b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr ip, [pc, #124] @ 5b77c <__cxa_atexit@plt+0x4f9b4> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #116] @ 5b780 <__cxa_atexit@plt+0x4f9b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #3 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq ip, r4, #172, 18 @ 0x2b0000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 65be0 <__cxa_atexit@plt+0x59e18> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r1, r0, #204, 14 @ 0x3300000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrb r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 65d24 <__cxa_atexit@plt+0x59f5c> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r3, #125 @ 0x7d │ │ │ │ - bne 65c94 <__cxa_atexit@plt+0x59ecc> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5] │ │ │ │ - mov r1, #125 @ 0x7d │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 65d38 <__cxa_atexit@plt+0x59f70> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-8]! │ │ │ │ - ldr ip, [r1, #-12] │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r0, [ip, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 65ce4 <__cxa_atexit@plt+0x59f1c> │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - ldr r5, [pc, #280] @ 65d98 <__cxa_atexit@plt+0x59fd0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r9, [pc, #104] @ 5b784 <__cxa_atexit@plt+0x4f9bc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - sub r3, r5, #20 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - mov r1, r5 │ │ │ │ - str sl, [r1, #-8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 65d58 <__cxa_atexit@plt+0x59f90> │ │ │ │ - ldr r7, [pc, #196] @ 65d7c <__cxa_atexit@plt+0x59fb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #192] @ 65d80 <__cxa_atexit@plt+0x59fb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 65d14 <__cxa_atexit@plt+0x59f4c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 6c95c <__cxa_atexit@plt+0x60b94> │ │ │ │ - ldr r0, [pc, #160] @ 65d8c <__cxa_atexit@plt+0x59fc4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #156] @ 65d90 <__cxa_atexit@plt+0x59fc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + str r9, [sl, #44]! @ 0x2c │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #56]! @ 0x38 │ │ │ │ + mov lr, r3 │ │ │ │ + str ip, [lr, #16]! │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str lr, [r3, #64] @ 0x40 │ │ │ │ + str r3, [r3, #68] @ 0x44 │ │ │ │ + add lr, r3, #72 @ 0x48 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 65d94 <__cxa_atexit@plt+0x59fcc> │ │ │ │ + @ instruction: 0xfffffad8 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + andseq r6, r5, #252, 24 @ 0xfc00 │ │ │ │ + andseq r6, r5, #196, 26 @ 0x3100 │ │ │ │ + andeq pc, r0, #84, 12 @ 0x5400000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b830 <__cxa_atexit@plt+0x4fa68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5b838 <__cxa_atexit@plt+0x4fa70> │ │ │ │ + mov ip, r7 │ │ │ │ + ldr r7, [pc, #144] @ 5b854 <__cxa_atexit@plt+0x4fa8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - ldr r7, [pc, #36] @ 65d84 <__cxa_atexit@plt+0x59fbc> │ │ │ │ + ldr r1, [pc, #140] @ 5b858 <__cxa_atexit@plt+0x4fa90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r0, [pc, #132] @ 5b85c <__cxa_atexit@plt+0x4fa94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r6, #9 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub lr, r5, #28 │ │ │ │ + stm lr, {r1, r3, sl} │ │ │ │ + ldr r7, [pc, #100] @ 5b860 <__cxa_atexit@plt+0x4fa98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r7, [pc, #80] @ 5b864 <__cxa_atexit@plt+0x4fa9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, ip │ │ │ │ + b 186266c <__cxa_atexit@plt+0x18568a4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5b840 <__cxa_atexit@plt+0x4fa78> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 5b850 <__cxa_atexit@plt+0x4fa88> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 65d88 <__cxa_atexit@plt+0x59fc0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r6, r0, r0, lsr #25 │ │ │ │ - andseq ip, r4, #72, 14 @ 0x1200000 │ │ │ │ - andeq r1, r0, #148, 12 @ 0x9400000 │ │ │ │ - andseq ip, r4, #160, 12 @ 0xa000000 │ │ │ │ - andeq r0, r0, #144, 30 @ 0x240 │ │ │ │ - andseq ip, r4, #124, 14 @ 0x1f00000 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq ip, r4, #192, 14 @ 0x3000000 │ │ │ │ - andeq r0, r0, #32, 24 @ 0x2000 │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ + andeq pc, r0, #176, 10 @ 0x2c000000 │ │ │ │ + @ instruction: 0xfffff9ac │ │ │ │ + andeq pc, r0, #24, 12 @ 0x1800000 │ │ │ │ + andseq r6, r5, #32, 30 @ 0x80 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + andeq pc, r0, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 5b8a0 <__cxa_atexit@plt+0x4fad8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5b898 <__cxa_atexit@plt+0x4fad0> │ │ │ │ + b 5b8b0 <__cxa_atexit@plt+0x4fae8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq pc, r0, #40, 10 @ 0xa000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5b91c <__cxa_atexit@plt+0x4fb54> │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5b950 <__cxa_atexit@plt+0x4fb88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 65e48 <__cxa_atexit@plt+0x5a080> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r0, [lr, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 65e18 <__cxa_atexit@plt+0x5a050> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [pc, #112] @ 65e70 <__cxa_atexit@plt+0x5a0a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #137 @ 0x89 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r0, [pc, #68] @ 65e64 <__cxa_atexit@plt+0x5a09c> │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5b968 <__cxa_atexit@plt+0x4fba0> │ │ │ │ + ldr r1, [pc, #168] @ 5b990 <__cxa_atexit@plt+0x4fbc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #164] @ 5b994 <__cxa_atexit@plt+0x4fbcc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #64] @ 65e68 <__cxa_atexit@plt+0x5a0a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 65e6c <__cxa_atexit@plt+0x5a0a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, #92, 28 @ 0x5c0 │ │ │ │ - andseq ip, r4, #72, 12 @ 0x4800000 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andseq ip, r4, #64, 12 @ 0x4000000 │ │ │ │ - andeq r1, r0, #40, 10 @ 0xa000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 65f30 <__cxa_atexit@plt+0x5a168> │ │ │ │ - ldr r2, [pc, #160] @ 65f38 <__cxa_atexit@plt+0x5a170> │ │ │ │ + ldr r2, [pc, #160] @ 5b998 <__cxa_atexit@plt+0x4fbd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 65f04 <__cxa_atexit@plt+0x5a13c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 65f3c <__cxa_atexit@plt+0x5a174> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 65f10 <__cxa_atexit@plt+0x5a148> │ │ │ │ - ldr r7, [pc, #96] @ 65f40 <__cxa_atexit@plt+0x5a178> │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5b958 <__cxa_atexit@plt+0x4fb90> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [pc, #80] @ 5b98c <__cxa_atexit@plt+0x4fbc4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, sl} │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 5b970 <__cxa_atexit@plt+0x4fba8> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #12] @ 5b988 <__cxa_atexit@plt+0x4fbc0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 65f20 <__cxa_atexit@plt+0x5a158> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 65be0 <__cxa_atexit@plt+0x59e18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + andeq pc, r0, #88, 8 @ 0x58000000 │ │ │ │ + andseq r6, r5, #0, 24 │ │ │ │ + @ instruction: 0xfffff80c │ │ │ │ + @ instruction: 0xfffff6b4 │ │ │ │ + mvneq sl, r9, ror r8 │ │ │ │ + andeq pc, r0, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5b9e4 <__cxa_atexit@plt+0x4fc1c> │ │ │ │ + ldr r7, [pc, #52] @ 5b9f4 <__cxa_atexit@plt+0x4fc2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5b9d8 <__cxa_atexit@plt+0x4fc10> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5ba08 <__cxa_atexit@plt+0x4fc40> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 5b9f8 <__cxa_atexit@plt+0x4fc30> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r1, r0, #92, 8 @ 0x5c000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq pc, r0, #20, 8 @ 0x14000000 │ │ │ │ + andeq pc, r0, #244, 6 @ 0xd0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 65fb8 <__cxa_atexit@plt+0x5a1f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #220] @ 5baf4 <__cxa_atexit@plt+0x4fd2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 65fa0 <__cxa_atexit@plt+0x5a1d8> │ │ │ │ - ldr r7, [pc, #64] @ 65fbc <__cxa_atexit@plt+0x5a1f4> │ │ │ │ + beq 5babc <__cxa_atexit@plt+0x4fcf4> │ │ │ │ + ldm r5, {r9, sl} │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5bacc <__cxa_atexit@plt+0x4fd04> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 5bad4 <__cxa_atexit@plt+0x4fd0c> │ │ │ │ + ldr ip, [pc, #168] @ 5bafc <__cxa_atexit@plt+0x4fd34> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #164] @ 5bb00 <__cxa_atexit@plt+0x4fd38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #160] @ 5bb04 <__cxa_atexit@plt+0x4fd3c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [pc, #156] @ 5bb08 <__cxa_atexit@plt+0x4fd40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + sub lr, r2, #9 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r6, sl, ip} │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + ldr r7, [pc, #112] @ 5bb0c <__cxa_atexit@plt+0x4fd44> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 65fac <__cxa_atexit@plt+0x5a1e4> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 65be0 <__cxa_atexit@plt+0x59e18> │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 186266c <__cxa_atexit@plt+0x18568a4> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r1, r0, #224, 6 @ 0x80000003 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 6600c <__cxa_atexit@plt+0x5a244> │ │ │ │ + mov r2, r6 │ │ │ │ + b 5badc <__cxa_atexit@plt+0x4fd14> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, #16] @ 5baf8 <__cxa_atexit@plt+0x4fd30> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 66000 <__cxa_atexit@plt+0x5a238> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 65be0 <__cxa_atexit@plt+0x59e18> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r1, r0, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq pc, r0, #16, 6 @ 0x40000000 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + @ instruction: 0xfffff714 │ │ │ │ + andeq pc, r0, #128, 6 │ │ │ │ + andseq r6, r5, #140, 24 @ 0x8c00 │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + andeq pc, r0, #224, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 65be0 <__cxa_atexit@plt+0x59e18> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5bbb0 <__cxa_atexit@plt+0x4fde8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r7, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 66084 <__cxa_atexit@plt+0x5a2bc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 66098 <__cxa_atexit@plt+0x5a2d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq ip, r4, #140, 8 @ 0x8c000000 │ │ │ │ - andeq r1, r0, #0, 6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 66158 <__cxa_atexit@plt+0x5a390> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 66160 <__cxa_atexit@plt+0x5a398> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 6610c <__cxa_atexit@plt+0x5a344> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 66184 <__cxa_atexit@plt+0x5a3bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 6617c <__cxa_atexit@plt+0x5a3b4> │ │ │ │ + bcc 5bbb8 <__cxa_atexit@plt+0x4fdf0> │ │ │ │ + ldr ip, [pc, #140] @ 5bbd8 <__cxa_atexit@plt+0x4fe10> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #136] @ 5bbdc <__cxa_atexit@plt+0x4fe14> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 66180 <__cxa_atexit@plt+0x5a3b8> │ │ │ │ + ldr r0, [pc, #132] @ 5bbe0 <__cxa_atexit@plt+0x4fe18> │ │ │ │ add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 66168 <__cxa_atexit@plt+0x5a3a0> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str sl, [r5, #8] │ │ │ │ + ldr r2, [pc, #124] @ 5bbe4 <__cxa_atexit@plt+0x4fe1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub lr, r6, #9 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r7, sl, ip} │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #84] @ 5bbe8 <__cxa_atexit@plt+0x4fe20> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + str r8, [r7, #28] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 186266c <__cxa_atexit@plt+0x18568a4> │ │ │ │ + mov r6, r7 │ │ │ │ + b 5bbc0 <__cxa_atexit@plt+0x4fdf8> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r7, [pc, #8] @ 5bbd4 <__cxa_atexit@plt+0x4fe0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq ip, r4, #64, 6 │ │ │ │ - andeq r1, r0, #24, 4 @ 0x80000001 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 661cc <__cxa_atexit@plt+0x5a404> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 661c4 <__cxa_atexit@plt+0x5a3fc> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 65be0 <__cxa_atexit@plt+0x59e18> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r1, r0, #208, 2 @ 0x34 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 65be0 <__cxa_atexit@plt+0x59e18> │ │ │ │ - andeq r1, r0, #164, 2 @ 0x29 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq pc, r0, #44, 4 @ 0xc0000002 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + @ instruction: 0xfffff61c │ │ │ │ + andeq pc, r0, #136, 4 @ 0x80000008 │ │ │ │ + andseq r6, r5, #144, 22 @ 0x24000 │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + andeq pc, r0, #116 @ 0x74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6623c <__cxa_atexit@plt+0x5a474> │ │ │ │ - ldr r2, [pc, #40] @ 66244 <__cxa_atexit@plt+0x5a47c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + bhi 5bc28 <__cxa_atexit@plt+0x4fe60> │ │ │ │ + ldr r2, [pc, #36] @ 5bc30 <__cxa_atexit@plt+0x4fe68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 5bc34 <__cxa_atexit@plt+0x4fe6c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r1, r0, #88, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 6628c <__cxa_atexit@plt+0x5a4c4> │ │ │ │ + andseq r6, r5, #220, 14 @ 0x3700000 │ │ │ │ + andseq r6, r5, #128, 18 @ 0x200000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5bcb4 <__cxa_atexit@plt+0x4feec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5bcbc <__cxa_atexit@plt+0x4fef4> │ │ │ │ + ldr r1, [pc, #108] @ 5bcdc <__cxa_atexit@plt+0x4ff14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 5bce0 <__cxa_atexit@plt+0x4ff18> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 5bce4 <__cxa_atexit@plt+0x4ff1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r1, [pc, #88] @ 5bce8 <__cxa_atexit@plt+0x4ff20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #80] @ 5bcec <__cxa_atexit@plt+0x4ff24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5bcc4 <__cxa_atexit@plt+0x4fefc> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 5bcd8 <__cxa_atexit@plt+0x4ff10> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 66280 <__cxa_atexit@plt+0x5a4b8> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 660ac <__cxa_atexit@plt+0x5a2e4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r1, r0, #16, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq pc, r0, #76, 2 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + strheq sl, [sl, #73]! @ 0x49 │ │ │ │ + andseq r6, r5, #12, 18 @ 0x30000 │ │ │ │ + andseq r6, r5, #80, 14 @ 0x1400000 │ │ │ │ + andeq pc, r0, #16, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 5bd14 <__cxa_atexit@plt+0x4ff4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 660ac <__cxa_atexit@plt+0x5a2e4> │ │ │ │ - andeq r0, r0, #76, 16 @ 0x4c0000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + andeq lr, r0, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5bd88 <__cxa_atexit@plt+0x4ffc0> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r9, [r3, #12] │ │ │ │ + ldr r7, [r3, #16] │ │ │ │ + ldr r1, [pc, #92] @ 5bda0 <__cxa_atexit@plt+0x4ffd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 66350 <__cxa_atexit@plt+0x5a588> │ │ │ │ - ldr r2, [pc, #132] @ 66358 <__cxa_atexit@plt+0x5a590> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 66334 <__cxa_atexit@plt+0x5a56c> │ │ │ │ - ldr r2, [pc, #100] @ 6635c <__cxa_atexit@plt+0x5a594> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 66334 <__cxa_atexit@plt+0x5a56c> │ │ │ │ - ldr r3, [pc, #80] @ 66360 <__cxa_atexit@plt+0x5a598> │ │ │ │ + bhi 5bd94 <__cxa_atexit@plt+0x4ffcc> │ │ │ │ + ldr r3, [pc, #72] @ 5bda4 <__cxa_atexit@plt+0x4ffdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r1, r2, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 66340 <__cxa_atexit@plt+0x5a578> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 5bd7c <__cxa_atexit@plt+0x4ffb4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5be88 <__cxa_atexit@plt+0x500c0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ + andseq r6, r5, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 663d0 <__cxa_atexit@plt+0x5a608> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 663b8 <__cxa_atexit@plt+0x5a5f0> │ │ │ │ - ldr r3, [pc, #68] @ 663d4 <__cxa_atexit@plt+0x5a60c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 663c0 <__cxa_atexit@plt+0x5a5f8> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5bdec <__cxa_atexit@plt+0x50024> │ │ │ │ + ldr lr, [pc, #48] @ 5bdf4 <__cxa_atexit@plt+0x5002c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldm r9, {r0, r8, r9} │ │ │ │ + ldr r2, [pc, #32] @ 5bdf8 <__cxa_atexit@plt+0x50030> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andseq r6, r5, #16, 12 @ 0x1000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, #40, 14 @ 0xa00000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 6642c <__cxa_atexit@plt+0x5a664> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5be74 <__cxa_atexit@plt+0x500ac> │ │ │ │ + ldr r3, [pc, #52] @ 5be7c <__cxa_atexit@plt+0x500b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r1, r2, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 6641c <__cxa_atexit@plt+0x5a654> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + beq 5be68 <__cxa_atexit@plt+0x500a0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5be88 <__cxa_atexit@plt+0x500c0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, #208, 12 @ 0xd000000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, #8, 18 @ 0x20000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6649c <__cxa_atexit@plt+0x5a6d4> │ │ │ │ - ldr r2, [pc, #52] @ 664a8 <__cxa_atexit@plt+0x5a6e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 66494 <__cxa_atexit@plt+0x5a6cc> │ │ │ │ - b 664b8 <__cxa_atexit@plt+0x5a6f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, #172, 16 @ 0xac0000 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 66564 <__cxa_atexit@plt+0x5a79c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 66544 <__cxa_atexit@plt+0x5a77c> │ │ │ │ - ldr r3, [pc, #144] @ 66568 <__cxa_atexit@plt+0x5a7a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [pc, #128] @ 6656c <__cxa_atexit@plt+0x5a7a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 66544 <__cxa_atexit@plt+0x5a77c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6654c <__cxa_atexit@plt+0x5a784> │ │ │ │ - ldr lr, [pc, #104] @ 66574 <__cxa_atexit@plt+0x5a7ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #100] @ 66578 <__cxa_atexit@plt+0x5a7b0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5bf48 <__cxa_atexit@plt+0x50180> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #216] @ 5bf7c <__cxa_atexit@plt+0x501b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 5bf5c <__cxa_atexit@plt+0x50194> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5bf48 <__cxa_atexit@plt+0x50180> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5bf68 <__cxa_atexit@plt+0x501a0> │ │ │ │ + ldr r2, [pc, #164] @ 5bf84 <__cxa_atexit@plt+0x501bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr lr, [pc, #152] @ 5bf88 <__cxa_atexit@plt+0x501c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldm r5, {r2, r9} │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + ldr r0, [pc, #116] @ 5bf8c <__cxa_atexit@plt+0x501c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #10 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #20]! │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r2, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 66570 <__cxa_atexit@plt+0x5a7a8> │ │ │ │ + ldr r7, [pc, #48] @ 5bf80 <__cxa_atexit@plt+0x501b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andseq ip, r4, #76 @ 0x4c │ │ │ │ - andseq fp, r4, #220, 30 @ 0x370 │ │ │ │ - andseq fp, r4, #100, 30 @ 0x190 │ │ │ │ - andseq fp, r4, #196, 30 @ 0x310 │ │ │ │ - andeq r0, r0, #220, 14 @ 0x3700000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ 6661c <__cxa_atexit@plt+0x5a854> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r7, [pc, #124] @ 66620 <__cxa_atexit@plt+0x5a858> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 665fc <__cxa_atexit@plt+0x5a834> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andseq r6, r5, #176, 8 @ 0xb0000000 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andseq r6, r5, #212, 8 @ 0xd4000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5c024 <__cxa_atexit@plt+0x5025c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 66604 <__cxa_atexit@plt+0x5a83c> │ │ │ │ - ldr lr, [pc, #100] @ 66628 <__cxa_atexit@plt+0x5a860> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #96] @ 6662c <__cxa_atexit@plt+0x5a864> │ │ │ │ + bcc 5c038 <__cxa_atexit@plt+0x50270> │ │ │ │ + ldr r2, [pc, #144] @ 5c04c <__cxa_atexit@plt+0x50284> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr lr, [pc, #132] @ 5c050 <__cxa_atexit@plt+0x50288> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + ldr r0, [pc, #96] @ 5c054 <__cxa_atexit@plt+0x5028c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #10 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #20]! │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r2, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 66624 <__cxa_atexit@plt+0x5a85c> │ │ │ │ + ldr r7, [pc, #28] @ 5c048 <__cxa_atexit@plt+0x50280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andseq fp, r4, #148, 30 @ 0x250 │ │ │ │ - andseq fp, r4, #36, 30 @ 0x90 │ │ │ │ - andseq fp, r4, #172, 28 @ 0xac0 │ │ │ │ - andseq fp, r4, #12, 30 @ 0x30 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 66690 <__cxa_atexit@plt+0x5a8c8> │ │ │ │ - ldr lr, [pc, #72] @ 6669c <__cxa_atexit@plt+0x5a8d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #68] @ 666a0 <__cxa_atexit@plt+0x5a8d8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - sub r0, r6, #10 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r4, #28, 28 @ 0x1c0 │ │ │ │ - andseq fp, r4, #124, 28 @ 0x7c0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r6, r5, #212, 6 @ 0x50000003 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + andseq r6, r5, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 66748 <__cxa_atexit@plt+0x5a980> │ │ │ │ - ldr r2, [pc, #160] @ 66764 <__cxa_atexit@plt+0x5a99c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6672c <__cxa_atexit@plt+0x5a964> │ │ │ │ - ldr r2, [pc, #132] @ 66768 <__cxa_atexit@plt+0x5a9a0> │ │ │ │ + bhi 5c09c <__cxa_atexit@plt+0x502d4> │ │ │ │ + ldr r2, [pc, #48] @ 5c0a4 <__cxa_atexit@plt+0x502dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6673c <__cxa_atexit@plt+0x5a974> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 66750 <__cxa_atexit@plt+0x5a988> │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - ldr r1, [pc, #88] @ 6676c <__cxa_atexit@plt+0x5a9a4> │ │ │ │ + ldr r1, [pc, #44] @ 5c0a8 <__cxa_atexit@plt+0x502e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r2, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 18629ec <__cxa_atexit@plt+0x1856c24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq lr, r0, #60, 18 @ 0xf0000 │ │ │ │ + andseq r6, r5, #148, 6 @ 0x50000002 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5c160 <__cxa_atexit@plt+0x50398> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5c16c <__cxa_atexit@plt+0x503a4> │ │ │ │ + ldr lr, [pc, #172] @ 5c188 <__cxa_atexit@plt+0x503c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #168] @ 5c18c <__cxa_atexit@plt+0x503c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r9, #16]! │ │ │ │ + ldr r3, [pc, #136] @ 5c190 <__cxa_atexit@plt+0x503c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r3, [r9, #-12] │ │ │ │ + str r1, [r9, #-8] │ │ │ │ + str r0, [r9, #-4] │ │ │ │ + sub r7, r6, #22 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c17c <__cxa_atexit@plt+0x503b4> │ │ │ │ + ldr r3, [pc, #96] @ 5c194 <__cxa_atexit@plt+0x503cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r6, #-16] │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r1, r2, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5c154 <__cxa_atexit@plt+0x5038c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5be88 <__cxa_atexit@plt+0x500c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq fp, r4, #196, 26 @ 0x3100 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #104] @ 667ec <__cxa_atexit@plt+0x5aa24> │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andseq r6, r5, #4, 6 @ 0x10000000 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + andeq lr, r0, #132, 24 @ 0x8400 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c1dc <__cxa_atexit@plt+0x50414> │ │ │ │ + ldr r2, [pc, #48] @ 5c1ec <__cxa_atexit@plt+0x50424> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 667d4 <__cxa_atexit@plt+0x5aa0c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 667dc <__cxa_atexit@plt+0x5aa14> │ │ │ │ - ldmib r5, {r1, r8, sl} │ │ │ │ - ldr r0, [pc, #56] @ 667f0 <__cxa_atexit@plt+0x5aa28> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ + ldr r1, [pc, #44] @ 5c1f0 <__cxa_atexit@plt+0x50428> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + stmdb r5, {r0, r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, sl │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r7, [pc, #16] @ 5c1f4 <__cxa_atexit@plt+0x5042c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq fp, r4, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 66830 <__cxa_atexit@plt+0x5aa68> │ │ │ │ - ldr r2, [pc, #36] @ 6683c <__cxa_atexit@plt+0x5aa74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r7, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r4, #192, 24 @ 0xc000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 66870 <__cxa_atexit@plt+0x5aaa8> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, #60, 22 @ 0xf000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andseq r6, r5, #64, 4 │ │ │ │ + andeq lr, r0, #84, 24 @ 0x5400 │ │ │ │ + andeq lr, r0, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov ip, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 66a08 <__cxa_atexit@plt+0x5ac40> │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r0, #93 @ 0x5d │ │ │ │ - bne 668d4 <__cxa_atexit@plt+0x5ab0c> │ │ │ │ - ldr r6, [r8, #15] │ │ │ │ - add r0, r9, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ - bge 66978 <__cxa_atexit@plt+0x5abb0> │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ - stmda r5, {r1, r6} │ │ │ │ - str sl, [r5, #-8]! │ │ │ │ - ldr r6, [pc, #472] @ 66a94 <__cxa_atexit@plt+0x5accc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r3, r6, #137 @ 0x89 │ │ │ │ - mov r6, ip │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, ip, #44 @ 0x2c │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 66a20 <__cxa_atexit@plt+0x5ac58> │ │ │ │ - ldr r0, [pc, #388] @ 66a84 <__cxa_atexit@plt+0x5acbc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #384] @ 66a88 <__cxa_atexit@plt+0x5acc0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r3, [pc, #28] @ 5c22c <__cxa_atexit@plt+0x50464> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str sl, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #12] @ 5c230 <__cxa_atexit@plt+0x50468> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r1, r3, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - str r0, [ip, #4]! │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr lr, [r5] │ │ │ │ - str r7, [ip, #4] │ │ │ │ - str r7, [ip, #40] @ 0x28 │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #344] @ 66a8c <__cxa_atexit@plt+0x5acc4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #328] @ 66a90 <__cxa_atexit@plt+0x5acc8> │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4a84c <__cxa_atexit@plt+0x1c3ea84> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andseq r6, r5, #144, 6 @ 0x40000002 │ │ │ │ + andeq lr, r0, #236, 22 @ 0x3b000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr ip, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5c318 <__cxa_atexit@plt+0x50550> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5c384 <__cxa_atexit@plt+0x505bc> │ │ │ │ + ldr lr, [pc, #380] @ 5c3e4 <__cxa_atexit@plt+0x5061c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add r9, r5, #12 │ │ │ │ + ldm r9, {r2, r8, r9} │ │ │ │ + mov sl, r6 │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str ip, [sl, #12] │ │ │ │ + add lr, sl, #16 │ │ │ │ + stm lr, {r0, r8, r9} │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5c3c8 <__cxa_atexit@plt+0x50600> │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5c3c0 <__cxa_atexit@plt+0x505f8> │ │ │ │ + ldr ip, [pc, #340] @ 5c400 <__cxa_atexit@plt+0x50638> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #336] @ 5c404 <__cxa_atexit@plt+0x5063c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str sl, [r5, #20] │ │ │ │ + ldr r0, [pc, #328] @ 5c408 <__cxa_atexit@plt+0x50640> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r3, #9 │ │ │ │ + str ip, [r6, #32]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r1, r6, sl} │ │ │ │ + ldr r1, [pc, #296] @ 5c40c <__cxa_atexit@plt+0x50644> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + ldr r5, [pc, #276] @ 5c410 <__cxa_atexit@plt+0x50648> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 186266c <__cxa_atexit@plt+0x18568a4> │ │ │ │ + add r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 5c394 <__cxa_atexit@plt+0x505cc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 5c39c <__cxa_atexit@plt+0x505d4> │ │ │ │ + ldr r5, [pc, #176] @ 5c3ec <__cxa_atexit@plt+0x50624> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #172] @ 5c3f0 <__cxa_atexit@plt+0x50628> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #8]! │ │ │ │ - str r6, [r5] │ │ │ │ - add r0, ip, #12 │ │ │ │ - stm r0, {r1, ip, lr} │ │ │ │ - str r7, [ip, #24] │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [ip, #28] │ │ │ │ - mov r7, #2 │ │ │ │ - str r7, [ip, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 6b1a4 <__cxa_atexit@plt+0x5f3dc> │ │ │ │ - ldr r6, [pc, #248] @ 66a78 <__cxa_atexit@plt+0x5acb0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #220] @ 66a7c <__cxa_atexit@plt+0x5acb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 669f8 <__cxa_atexit@plt+0x5ac30> │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r2, ip, #16 │ │ │ │ - cmp r6, r2 │ │ │ │ - bcc 66a54 <__cxa_atexit@plt+0x5ac8c> │ │ │ │ - ldr lr, [pc, #216] @ 66a98 <__cxa_atexit@plt+0x5acd0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r0, [pc, #200] @ 66a9c <__cxa_atexit@plt+0x5acd4> │ │ │ │ + ldr r8, [pc, #168] @ 5c3f4 <__cxa_atexit@plt+0x5062c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r5, [r1] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r5, [pc, #156] @ 5c3f8 <__cxa_atexit@plt+0x50630> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #148] @ 5c3fc <__cxa_atexit@plt+0x50634> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r6, r2, #10 │ │ │ │ - str r6, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib ip, {r0, r7, lr} │ │ │ │ - str r1, [ip, #16] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ + str ip, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r5, r6} │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, r6 │ │ │ │ + b 5c3a4 <__cxa_atexit@plt+0x505dc> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r7, [pc, #48] @ 5c3e0 <__cxa_atexit@plt+0x50618> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, ip │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r0, [r5] │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r7, [pc, #20] @ 5c3e8 <__cxa_atexit@plt+0x50620> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r6, ip │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq lr, r0, #104, 20 @ 0x68000 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + andeq lr, r0, #36, 20 @ 0x24000 │ │ │ │ + @ instruction: 0xfffff9bc │ │ │ │ + @ instruction: 0xfffff8b0 │ │ │ │ + mvneq r9, sp, ror #27 │ │ │ │ + andseq r6, r5, #64, 4 │ │ │ │ + andseq r6, r5, #132 @ 0x84 │ │ │ │ + @ instruction: 0xffffeec4 │ │ │ │ + andeq lr, r0, #48, 22 @ 0xc000 │ │ │ │ + andseq r6, r5, #56, 8 @ 0x38000000 │ │ │ │ + @ instruction: 0xfffff58c │ │ │ │ + @ instruction: 0xfffff3cc │ │ │ │ + andeq lr, r0, #24, 20 @ 0x18000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5c45c <__cxa_atexit@plt+0x50694> │ │ │ │ + ldr r7, [pc, #52] @ 5c46c <__cxa_atexit@plt+0x506a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5c450 <__cxa_atexit@plt+0x50688> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5c480 <__cxa_atexit@plt+0x506b8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 66a70 <__cxa_atexit@plt+0x5aca8> │ │ │ │ + ldr r7, [pc, #12] @ 5c470 <__cxa_atexit@plt+0x506a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #60] @ 66a74 <__cxa_atexit@plt+0x5acac> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #1 │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 66a80 <__cxa_atexit@plt+0x5acb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, #212, 18 @ 0x350000 │ │ │ │ - andseq fp, r4, #208, 18 @ 0x340000 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andseq fp, r4, #152, 22 @ 0x26000 │ │ │ │ - andseq fp, r4, #212, 20 @ 0xd4000 │ │ │ │ - andeq r6, r0, r8, asr #3 │ │ │ │ - andseq fp, r4, #0, 22 │ │ │ │ - andeq r6, r0, r4, ror pc │ │ │ │ - muleq r0, r0, sp │ │ │ │ - andseq fp, r4, #132, 22 @ 0x21000 │ │ │ │ - andseq fp, r4, #176, 20 @ 0xb0000 │ │ │ │ - andseq fp, r4, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 66b00 <__cxa_atexit@plt+0x5ad38> │ │ │ │ - ldr lr, [pc, #72] @ 66b0c <__cxa_atexit@plt+0x5ad44> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #68] @ 66b10 <__cxa_atexit@plt+0x5ad48> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - sub r0, r6, #10 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r4, #172, 18 @ 0x2b0000 │ │ │ │ - andseq fp, r4, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r0, #136, 16 @ 0x880000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq lr, r0, #220, 18 @ 0x370000 │ │ │ │ + andeq lr, r0, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 66bd0 <__cxa_atexit@plt+0x5ae08> │ │ │ │ - ldr r2, [pc, #160] @ 66bd8 <__cxa_atexit@plt+0x5ae10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 66ba4 <__cxa_atexit@plt+0x5addc> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 66bdc <__cxa_atexit@plt+0x5ae14> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #172] @ 5c53c <__cxa_atexit@plt+0x50774> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 66bb0 <__cxa_atexit@plt+0x5ade8> │ │ │ │ - ldr r7, [pc, #96] @ 66be0 <__cxa_atexit@plt+0x5ae18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 66bc0 <__cxa_atexit@plt+0x5adf8> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 66870 <__cxa_atexit@plt+0x5aaa8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5c50c <__cxa_atexit@plt+0x50744> │ │ │ │ + ldr r3, [pc, #144] @ 5c540 <__cxa_atexit@plt+0x50778> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 5c518 <__cxa_atexit@plt+0x50750> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r9, [r7], #-20 @ 0xffffffec │ │ │ │ + str r2, [r3] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5c528 <__cxa_atexit@plt+0x50760> │ │ │ │ + ldr r3, [pc, #88] @ 5c548 <__cxa_atexit@plt+0x50780> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #84] @ 5c54c <__cxa_atexit@plt+0x50784> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmda r5, {r1, r2, r3, r8, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5c544 <__cxa_atexit@plt+0x5077c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r0, r0, #188, 14 @ 0x2f00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + andeq lr, r0, #8, 18 @ 0x20000 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + andseq r5, r5, #12, 30 @ 0x30 │ │ │ │ + andeq lr, r0, #224, 16 @ 0xe00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 66c58 <__cxa_atexit@plt+0x5ae90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 66c40 <__cxa_atexit@plt+0x5ae78> │ │ │ │ - ldr r7, [pc, #64] @ 66c5c <__cxa_atexit@plt+0x5ae94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + ldr r3, [pc, #124] @ 5c5e8 <__cxa_atexit@plt+0x50820> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 66c4c <__cxa_atexit@plt+0x5ae84> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 66870 <__cxa_atexit@plt+0x5aaa8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 5c5c4 <__cxa_atexit@plt+0x507fc> │ │ │ │ + ldm r5, {r2, r9} │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + str r2, [r3] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5c5d4 <__cxa_atexit@plt+0x5080c> │ │ │ │ + ldr r3, [pc, #76] @ 5c5f0 <__cxa_atexit@plt+0x50828> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #72] @ 5c5f4 <__cxa_atexit@plt+0x5082c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r2, r3, r8, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #16] @ 5c5ec <__cxa_atexit@plt+0x50824> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, #64, 14 @ 0x1000000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq lr, r0, #92, 16 @ 0x5c0000 │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + andseq r5, r5, #88, 28 @ 0x580 │ │ │ │ + andeq lr, r0, #56, 16 @ 0x380000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 66cac <__cxa_atexit@plt+0x5aee4> │ │ │ │ + mov sl, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldmdb r3, {r2, r9} │ │ │ │ + str r2, [r3] │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5c64c <__cxa_atexit@plt+0x50884> │ │ │ │ + ldr r3, [pc, #52] @ 5c660 <__cxa_atexit@plt+0x50898> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #48] @ 5c664 <__cxa_atexit@plt+0x5089c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r5, #12 │ │ │ │ + stm lr, {r1, r2, r3, r8, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r7, [pc, #20] @ 5c668 <__cxa_atexit@plt+0x508a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 66ca0 <__cxa_atexit@plt+0x5aed8> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 66870 <__cxa_atexit@plt+0x5aaa8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + andseq r5, r5, #208, 26 @ 0x3400 │ │ │ │ + andeq lr, r0, #228, 14 @ 0x3900000 │ │ │ │ + andeq lr, r0, #32, 12 @ 0x2000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c698 <__cxa_atexit@plt+0x508d0> │ │ │ │ + ldr r3, [pc, #20] @ 5c6a0 <__cxa_atexit@plt+0x508d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 186257c <__cxa_atexit@plt+0x18567b4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq lr, r0, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ + ldr r3, [pc, #40] @ 5c6e0 <__cxa_atexit@plt+0x50918> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 66870 <__cxa_atexit@plt+0x5aaa8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 66d24 <__cxa_atexit@plt+0x5af5c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 66d38 <__cxa_atexit@plt+0x5af70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r3, [pc, #28] @ 5c6e4 <__cxa_atexit@plt+0x5091c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #20] @ 5c6e8 <__cxa_atexit@plt+0x50920> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1d702ac <__cxa_atexit@plt+0x1d644e4> │ │ │ │ + andseq r5, r5, #72, 26 @ 0x1200 │ │ │ │ + andseq r5, r5, #60, 26 @ 0xf00 │ │ │ │ + andseq r5, r5, #240, 26 @ 0x3c00 │ │ │ │ + andeq lr, r0, #160, 10 @ 0x28000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5c72c <__cxa_atexit@plt+0x50964> │ │ │ │ + ldr r3, [pc, #40] @ 5c73c <__cxa_atexit@plt+0x50974> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 5c740 <__cxa_atexit@plt+0x50978> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq fp, r4, #236, 14 @ 0x3b00000 │ │ │ │ - andeq r0, r0, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 66df8 <__cxa_atexit@plt+0x5b030> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 66e00 <__cxa_atexit@plt+0x5b038> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 66dac <__cxa_atexit@plt+0x5afe4> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 66e24 <__cxa_atexit@plt+0x5b05c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 66e1c <__cxa_atexit@plt+0x5b054> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 66e20 <__cxa_atexit@plt+0x5b058> │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + mvneq r9, r0, asr sl │ │ │ │ + andeq lr, r0, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5c780 <__cxa_atexit@plt+0x509b8> │ │ │ │ + ldr r3, [pc, #36] @ 5c790 <__cxa_atexit@plt+0x509c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5c7f8 <__cxa_atexit@plt+0x50a30> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5c800 <__cxa_atexit@plt+0x50a38> │ │ │ │ + ldr r5, [pc, #84] @ 5c81c <__cxa_atexit@plt+0x50a54> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #80] @ 5c820 <__cxa_atexit@plt+0x50a58> │ │ │ │ add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 66e08 <__cxa_atexit@plt+0x5b040> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [pc, #76] @ 5c824 <__cxa_atexit@plt+0x50a5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5c808 <__cxa_atexit@plt+0x50a40> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 5c818 <__cxa_atexit@plt+0x50a50> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq fp, r4, #160, 12 @ 0xa000000 │ │ │ │ - andeq r0, r0, #120, 10 @ 0x1e000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq lr, r0, #128, 12 @ 0x8000000 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + mvneq r9, ip, lsr #18 │ │ │ │ + andeq lr, r0, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 66e6c <__cxa_atexit@plt+0x5b0a4> │ │ │ │ + ldr r3, [pc, #16] @ 5c84c <__cxa_atexit@plt+0x50a84> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + andeq lr, r0, #48, 12 @ 0x3000000 │ │ │ │ + andeq lr, r0, #72, 12 @ 0x4800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 5c8a4 <__cxa_atexit@plt+0x50adc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5c89c <__cxa_atexit@plt+0x50ad4> │ │ │ │ + ldr r8, [pc, #40] @ 5c8ac <__cxa_atexit@plt+0x50ae4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 5c8b0 <__cxa_atexit@plt+0x50ae8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1859f6c <__cxa_atexit@plt+0x184e1a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r9, fp, asr r8 │ │ │ │ + andseq r5, r5, #88, 22 @ 0x16000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5c8ec <__cxa_atexit@plt+0x50b24> │ │ │ │ + ldr r3, [pc, #40] @ 5c904 <__cxa_atexit@plt+0x50b3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5c908 <__cxa_atexit@plt+0x50b40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r5, #60, 24 @ 0x3c00 │ │ │ │ + andeq lr, r0, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5c97c <__cxa_atexit@plt+0x50bb4> │ │ │ │ + ldr r1, [pc, #92] @ 5c988 <__cxa_atexit@plt+0x50bc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #76] @ 5c98c <__cxa_atexit@plt+0x50bc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 66e64 <__cxa_atexit@plt+0x5b09c> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 66870 <__cxa_atexit@plt+0x5aaa8> │ │ │ │ + beq 5c970 <__cxa_atexit@plt+0x50ba8> │ │ │ │ + ldr r3, [pc, #60] @ 5c990 <__cxa_atexit@plt+0x50bc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 5c994 <__cxa_atexit@plt+0x50bcc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 66870 <__cxa_atexit@plt+0x5aaa8> │ │ │ │ - andeq r0, r0, #4, 10 @ 0x1000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andseq r5, r5, #168, 20 @ 0xa8000 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andseq r5, r5, #168, 20 @ 0xa8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 5c9c4 <__cxa_atexit@plt+0x50bfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #12] @ 5c9c8 <__cxa_atexit@plt+0x50c00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andseq r5, r5, #72, 20 @ 0x48000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 66edc <__cxa_atexit@plt+0x5b114> │ │ │ │ - ldr r2, [pc, #40] @ 66ee4 <__cxa_atexit@plt+0x5b11c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + bhi 5cadc <__cxa_atexit@plt+0x50d14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5cae8 <__cxa_atexit@plt+0x50d20> │ │ │ │ + ldr r8, [pc, #248] @ 5cb14 <__cxa_atexit@plt+0x50d4c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #244] @ 5cb18 <__cxa_atexit@plt+0x50d50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r8, [r3] │ │ │ │ + mov r7, r2 │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r0, [r7, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5ca68 <__cxa_atexit@plt+0x50ca0> │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5caf8 <__cxa_atexit@plt+0x50d30> │ │ │ │ + ldr r3, [pc, #216] @ 5cb2c <__cxa_atexit@plt+0x50d64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + str r7, [r2, #20] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5cb08 <__cxa_atexit@plt+0x50d40> │ │ │ │ + ldr r0, [pc, #160] @ 5cb1c <__cxa_atexit@plt+0x50d54> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + mov r1, r5 │ │ │ │ + str r0, [r1, #-16]! │ │ │ │ + ldr r0, [pc, #144] @ 5cb20 <__cxa_atexit@plt+0x50d58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r1, {r0, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 5cacc <__cxa_atexit@plt+0x50d04> │ │ │ │ + ldr r7, [pc, #128] @ 5cb24 <__cxa_atexit@plt+0x50d5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #124] @ 5cb28 <__cxa_atexit@plt+0x50d60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 18626dc <__cxa_atexit@plt+0x1856914> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, #184, 8 @ 0xb8000000 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andseq r5, r5, #88, 18 @ 0x160000 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andseq r5, r5, #88, 18 @ 0x160000 │ │ │ │ + andseq r5, r5, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5cb64 <__cxa_atexit@plt+0x50d9c> │ │ │ │ + ldr r2, [pc, #28] @ 5cb70 <__cxa_atexit@plt+0x50da8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r5, r5, #200, 18 @ 0x320000 │ │ │ │ + andeq lr, r0, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5cbd0 <__cxa_atexit@plt+0x50e08> │ │ │ │ + ldr lr, [pc, #68] @ 5cbd8 <__cxa_atexit@plt+0x50e10> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [pc, #52] @ 5cbdc <__cxa_atexit@plt+0x50e14> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [pc, #48] @ 5cbe0 <__cxa_atexit@plt+0x50e18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 186274c <__cxa_atexit@plt+0x1856984> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andseq r5, r5, #64, 16 @ 0x400000 │ │ │ │ + andseq r5, r5, #84, 16 @ 0x540000 │ │ │ │ + andeq lr, r0, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 5cc08 <__cxa_atexit@plt+0x50e40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 66f2c <__cxa_atexit@plt+0x5b164> │ │ │ │ + b 18cc484 <__cxa_atexit@plt+0x18c06bc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq lr, r0, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5cc38 <__cxa_atexit@plt+0x50e70> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5cc50 <__cxa_atexit@plt+0x50e88> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 66f20 <__cxa_atexit@plt+0x5b158> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 66d4c <__cxa_atexit@plt+0x5af84> │ │ │ │ - ldr r0, [r9] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 5cc54 <__cxa_atexit@plt+0x50e8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq lr, r0, #108, 4 @ 0xc0000006 │ │ │ │ + andeq lr, r0, #96, 4 │ │ │ │ + andeq lr, r0, #48, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5cce0 <__cxa_atexit@plt+0x50f18> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #136] @ 5cd10 <__cxa_atexit@plt+0x50f48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r6, {r2, r7} │ │ │ │ + sub r2, r6, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5ccf0 <__cxa_atexit@plt+0x50f28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5ccf8 <__cxa_atexit@plt+0x50f30> │ │ │ │ + ldr r5, [pc, #104] @ 5cd18 <__cxa_atexit@plt+0x50f50> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #100] @ 5cd1c <__cxa_atexit@plt+0x50f54> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #96] @ 5cd20 <__cxa_atexit@plt+0x50f58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 5cd00 <__cxa_atexit@plt+0x50f38> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 5cd14 <__cxa_atexit@plt+0x50f4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r5, #96, 14 @ 0x1800000 │ │ │ │ + andeq lr, r0, #136, 2 @ 0x22 │ │ │ │ + @ instruction: 0xfffffb80 │ │ │ │ + @ instruction: 0xfffffa94 │ │ │ │ + mvneq r9, r4, asr #8 │ │ │ │ + andeq lr, r0, #96, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5cd70 <__cxa_atexit@plt+0x50fa8> │ │ │ │ + ldr r2, [pc, #48] @ 5cd80 <__cxa_atexit@plt+0x50fb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, #112, 8 @ 0x70000000 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + andeq lr, r0, #68, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 66d4c <__cxa_atexit@plt+0x5af84> │ │ │ │ - mvnseq pc, ip, lsr #23 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 66ff0 <__cxa_atexit@plt+0x5b228> │ │ │ │ - ldr r2, [pc, #132] @ 66ff8 <__cxa_atexit@plt+0x5b230> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #24 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5ce28 <__cxa_atexit@plt+0x51060> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5ce34 <__cxa_atexit@plt+0x5106c> │ │ │ │ + ldr lr, [pc, #140] @ 5ce44 <__cxa_atexit@plt+0x5107c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #132] @ 5ce48 <__cxa_atexit@plt+0x51080> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [pc, #124] @ 5ce4c <__cxa_atexit@plt+0x51084> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + add r2, r9, #1 │ │ │ │ str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 66fd4 <__cxa_atexit@plt+0x5b20c> │ │ │ │ - ldr r2, [pc, #100] @ 66ffc <__cxa_atexit@plt+0x5b234> │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #92] @ 5ce50 <__cxa_atexit@plt+0x51088> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #80] @ 5ce54 <__cxa_atexit@plt+0x5108c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 66fd4 <__cxa_atexit@plt+0x5b20c> │ │ │ │ - ldr r3, [pc, #80] @ 67000 <__cxa_atexit@plt+0x5b238> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 66fe0 <__cxa_atexit@plt+0x5b218> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r5, sl │ │ │ │ + b 186266c <__cxa_atexit@plt+0x18568a4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + andseq r5, r5, #36, 12 @ 0x2400000 │ │ │ │ + andseq r5, r5, #44, 18 @ 0xb0000 │ │ │ │ + andseq r5, r5, #228, 12 @ 0xe400000 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq lr, r0, #108 @ 0x6c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ce88 <__cxa_atexit@plt+0x510c0> │ │ │ │ + ldr r2, [pc, #28] @ 5ce98 <__cxa_atexit@plt+0x510d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ + ldr r7, [pc, #12] @ 5ce9c <__cxa_atexit@plt+0x510d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - ldrsheq pc, [pc, #172] @ 670b8 <__cxa_atexit@plt+0x5b2f0> @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq lr, r0, #80 @ 0x50 │ │ │ │ + andeq lr, r0, #40 @ 0x28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5cef4 <__cxa_atexit@plt+0x5112c> │ │ │ │ + ldr r7, [pc, #56] @ 5cf00 <__cxa_atexit@plt+0x51138> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 5cf04 <__cxa_atexit@plt+0x5113c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 5cf08 <__cxa_atexit@plt+0x51140> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 1edb768 <__cxa_atexit@plt+0x1ecf9a0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xfffffb28 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq sp, r0, #228, 30 @ 0x390 │ │ │ │ + andeq sp, r0, #188, 30 @ 0x2f0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 67070 <__cxa_atexit@plt+0x5b2a8> │ │ │ │ + ldr r3, [pc, #24] @ 5cf38 <__cxa_atexit@plt+0x51170> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 67058 <__cxa_atexit@plt+0x5b290> │ │ │ │ - ldr r3, [pc, #68] @ 67074 <__cxa_atexit@plt+0x5b2ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 67060 <__cxa_atexit@plt+0x5b298> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + beq 5cf30 <__cxa_atexit@plt+0x51168> │ │ │ │ + b 5cf48 <__cxa_atexit@plt+0x51180> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - mvnseq pc, r8, lsl #21 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq sp, r0, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 670cc <__cxa_atexit@plt+0x5b304> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5cf6c <__cxa_atexit@plt+0x511a4> │ │ │ │ + ldr r3, [pc, #164] @ 5d000 <__cxa_atexit@plt+0x51238> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 670bc <__cxa_atexit@plt+0x5b2f4> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq pc, r0, lsr sl @ │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 67110 <__cxa_atexit@plt+0x5b348> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mvnseq pc, r8, lsr #20 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 67138 <__cxa_atexit@plt+0x5b370> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldrsheq pc, [pc, #148] @ 671d4 <__cxa_atexit@plt+0x5b40c> @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 67160 <__cxa_atexit@plt+0x5b398> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andseq fp, r4, #236, 6 @ 0xb0000003 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 69344 <__cxa_atexit@plt+0x5d57c> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 677b0 <__cxa_atexit@plt+0x5b9e8> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6725c <__cxa_atexit@plt+0x5b494> │ │ │ │ - ldr r3, [pc, #212] @ 67278 <__cxa_atexit@plt+0x5b4b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 67240 <__cxa_atexit@plt+0x5b478> │ │ │ │ - ldr r3, [pc, #172] @ 6727c <__cxa_atexit@plt+0x5b4b4> │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r3, [pc, #136] @ 5cffc <__cxa_atexit@plt+0x51234> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 67250 <__cxa_atexit@plt+0x5b488> │ │ │ │ + beq 5cfdc <__cxa_atexit@plt+0x51214> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 67264 <__cxa_atexit@plt+0x5b49c> │ │ │ │ + bcc 5cfe8 <__cxa_atexit@plt+0x51220> │ │ │ │ + ldr r2, [pc, #100] @ 5d004 <__cxa_atexit@plt+0x5123c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - sub r0, r3, #15 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - sub ip, r3, #1 │ │ │ │ - str ip, [r5] │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r2, [pc, #96] @ 67280 <__cxa_atexit@plt+0x5b4b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, lr} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r2, [pc, #84] @ 67284 <__cxa_atexit@plt+0x5b4bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #76] @ 5d008 <__cxa_atexit@plt+0x51240> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andseq fp, r4, #100, 4 @ 0x40000006 │ │ │ │ - andseq fp, r4, #16, 6 @ 0x40000000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #152] @ 67334 <__cxa_atexit@plt+0x5b56c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + andseq r5, r5, #128, 10 @ 0x20000000 │ │ │ │ + andeq sp, r0, #188, 28 @ 0xbc0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 5d038 <__cxa_atexit@plt+0x51270> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + add r2, r5, #4 │ │ │ │ + ldr r3, [pc, #132] @ 5d0c8 <__cxa_atexit@plt+0x51300> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #24]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r2] │ │ │ │ + ldr r7, [r2] │ │ │ │ + str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6731c <__cxa_atexit@plt+0x5b554> │ │ │ │ + beq 5d0a8 <__cxa_atexit@plt+0x512e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 67324 <__cxa_atexit@plt+0x5b55c> │ │ │ │ + bcc 5d0b4 <__cxa_atexit@plt+0x512ec> │ │ │ │ + ldr r2, [pc, #96] @ 5d0cc <__cxa_atexit@plt+0x51304> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, r3, #15 │ │ │ │ - ldmib r5, {r7, lr} │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r0, r8, sl} │ │ │ │ - sub ip, r3, #1 │ │ │ │ - str ip, [r5, #24] │ │ │ │ - add r5, r1, lr │ │ │ │ - ldr r1, [pc, #72] @ 67338 <__cxa_atexit@plt+0x5b570> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r5, [r6, #12] │ │ │ │ - ldr r5, [pc, #56] @ 6733c <__cxa_atexit@plt+0x5b574> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str fp, [r6, #20] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 5d0d0 <__cxa_atexit@plt+0x51308> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq fp, r4, #148, 2 @ 0x25 │ │ │ │ - andseq fp, r4, #60, 4 @ 0xc0000003 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + andseq r5, r5, #180, 8 @ 0xb4000000 │ │ │ │ + andeq sp, r0, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 673b0 <__cxa_atexit@plt+0x5b5e8> │ │ │ │ + bcc 5d134 <__cxa_atexit@plt+0x5136c> │ │ │ │ + ldr r2, [pc, #68] @ 5d140 <__cxa_atexit@plt+0x51378> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5, #24]! │ │ │ │ - sub fp, r6, #15 │ │ │ │ - sub r2, r6, #1 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r8, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, lr │ │ │ │ - ldr r1, [pc, #52] @ 673c0 <__cxa_atexit@plt+0x5b5f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - ldr r2, [pc, #36] @ 673c4 <__cxa_atexit@plt+0x5b5fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str fp, [r3, #20] │ │ │ │ - mov fp, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 5d144 <__cxa_atexit@plt+0x5137c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov fp, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r4, #248 @ 0xf8 │ │ │ │ - andseq fp, r4, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 67418 <__cxa_atexit@plt+0x5b650> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - mvnseq pc, r0, lsl r5 @ │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r1, [r3], #-24 @ 0xffffffe8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + andseq r5, r5, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 674d4 <__cxa_atexit@plt+0x5b70c> │ │ │ │ - ldmib r7, {r2, r3} │ │ │ │ - cmp r1, #69 @ 0x45 │ │ │ │ - beq 67468 <__cxa_atexit@plt+0x5b6a0> │ │ │ │ - cmp r1, #101 @ 0x65 │ │ │ │ - bne 674c0 <__cxa_atexit@plt+0x5b6f8> │ │ │ │ - mov r1, #101 @ 0x65 │ │ │ │ + bhi 5d198 <__cxa_atexit@plt+0x513d0> │ │ │ │ + ldr r2, [pc, #84] @ 5d1bc <__cxa_atexit@plt+0x513f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ + sub r2, r3, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5d1a8 <__cxa_atexit@plt+0x513e0> │ │ │ │ + ldr r3, [pc, #64] @ 5d1c8 <__cxa_atexit@plt+0x51400> │ │ │ │ + add r3, pc, r3 │ │ │ │ sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcs 67488 <__cxa_atexit@plt+0x5b6c0> │ │ │ │ - ldr r7, [pc, #168] @ 6750c <__cxa_atexit@plt+0x5b744> │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ee01ac <__cxa_atexit@plt+0x1ed43e4> │ │ │ │ + ldr r7, [pc, #36] @ 5d1c4 <__cxa_atexit@plt+0x513fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 674f0 <__cxa_atexit@plt+0x5b728> │ │ │ │ - mov r1, #69 @ 0x45 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 674e8 <__cxa_atexit@plt+0x5b720> │ │ │ │ - ldr r1, [pc, #128] @ 67510 <__cxa_atexit@plt+0x5b748> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r2, r0, #1 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r3, #3 │ │ │ │ - ldr r8, [pc, #92] @ 67514 <__cxa_atexit@plt+0x5b74c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r1, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 67508 <__cxa_atexit@plt+0x5b740> │ │ │ │ + ldr r7, [pc, #16] @ 5d1c0 <__cxa_atexit@plt+0x513f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq sl, r4, #224, 30 @ 0x380 │ │ │ │ - andseq fp, r4, #104 @ 0x68 │ │ │ │ - mvnseq pc, r4, lsl #8 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq sp, r0, #48, 26 @ 0xc00 │ │ │ │ + andeq sp, r0, #72, 26 @ 0x1200 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + andeq sp, r0, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6756c <__cxa_atexit@plt+0x5b7a4> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 67588 <__cxa_atexit@plt+0x5b7c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 6758c <__cxa_atexit@plt+0x5b7c4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 67590 <__cxa_atexit@plt+0x5b7c8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #220] @ 5d2c4 <__cxa_atexit@plt+0x514fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5d28c <__cxa_atexit@plt+0x514c4> │ │ │ │ + ldm r5, {r9, sl} │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5d29c <__cxa_atexit@plt+0x514d4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 5d2a4 <__cxa_atexit@plt+0x514dc> │ │ │ │ + ldr ip, [pc, #168] @ 5d2cc <__cxa_atexit@plt+0x51504> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #164] @ 5d2d0 <__cxa_atexit@plt+0x51508> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #160] @ 5d2d4 <__cxa_atexit@plt+0x5150c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [pc, #156] @ 5d2d8 <__cxa_atexit@plt+0x51510> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + sub lr, r2, #9 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r6, sl, ip} │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + ldr r7, [pc, #112] @ 5d2dc <__cxa_atexit@plt+0x51514> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 186266c <__cxa_atexit@plt+0x18568a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 5d2ac <__cxa_atexit@plt+0x514e4> │ │ │ │ + mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r4, #36, 30 @ 0x90 │ │ │ │ - andseq sl, r4, #184, 30 @ 0x2e0 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mvnseq pc, r8, lsl #7 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, #16] @ 5d2c8 <__cxa_atexit@plt+0x51500> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq sp, r0, #64, 22 @ 0x10000 │ │ │ │ + @ instruction: 0xffffe64c │ │ │ │ + @ instruction: 0xffffdf44 │ │ │ │ + andeq sp, r0, #176, 22 @ 0x2c000 │ │ │ │ + andseq r5, r5, #188, 8 @ 0xbc000000 │ │ │ │ + @ instruction: 0xffffe45c │ │ │ │ + andeq sp, r0, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5d380 <__cxa_atexit@plt+0x515b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r7, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 675e8 <__cxa_atexit@plt+0x5b820> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 67604 <__cxa_atexit@plt+0x5b83c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 67608 <__cxa_atexit@plt+0x5b840> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 6760c <__cxa_atexit@plt+0x5b844> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ + bcc 5d388 <__cxa_atexit@plt+0x515c0> │ │ │ │ + ldr ip, [pc, #140] @ 5d3a8 <__cxa_atexit@plt+0x515e0> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #136] @ 5d3ac <__cxa_atexit@plt+0x515e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #132] @ 5d3b0 <__cxa_atexit@plt+0x515e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str sl, [r5, #8] │ │ │ │ + ldr r2, [pc, #124] @ 5d3b4 <__cxa_atexit@plt+0x515ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub lr, r6, #9 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r7, sl, ip} │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #84] @ 5d3b8 <__cxa_atexit@plt+0x515f0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + str r8, [r7, #28] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 186266c <__cxa_atexit@plt+0x18568a4> │ │ │ │ + mov r6, r7 │ │ │ │ + b 5d390 <__cxa_atexit@plt+0x515c8> │ │ │ │ + mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r4, #168, 28 @ 0xa80 │ │ │ │ - andseq sl, r4, #60, 30 @ 0xf0 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mvnseq pc, r8, lsl #6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6769c <__cxa_atexit@plt+0x5b8d4> │ │ │ │ - ldr r2, [pc, #112] @ 676a4 <__cxa_atexit@plt+0x5b8dc> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r7, [pc, #8] @ 5d3a4 <__cxa_atexit@plt+0x515dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq sp, r0, #92, 20 @ 0x5c000 │ │ │ │ + @ instruction: 0xffffe554 │ │ │ │ + @ instruction: 0xffffde4c │ │ │ │ + andeq sp, r0, #184, 20 @ 0xb8000 │ │ │ │ + andseq r5, r5, #192, 6 │ │ │ │ + @ instruction: 0xffffe364 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5d3f4 <__cxa_atexit@plt+0x5162c> │ │ │ │ + ldr r3, [pc, #40] @ 5d40c <__cxa_atexit@plt+0x51644> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5d410 <__cxa_atexit@plt+0x51648> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r5, #88, 2 │ │ │ │ + andeq sp, r0, #252, 20 @ 0xfc000 │ │ │ │ + mvneq r8, ip, ror #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq sp, r0, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 5d480 <__cxa_atexit@plt+0x516b8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5d478 <__cxa_atexit@plt+0x516b0> │ │ │ │ + ldr r8, [pc, #40] @ 5d488 <__cxa_atexit@plt+0x516c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 5d48c <__cxa_atexit@plt+0x516c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1859f6c <__cxa_atexit@plt+0x184e1a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r9, ip, ror r4 │ │ │ │ + andseq r4, r5, #124, 30 @ 0x1f0 │ │ │ │ + andeq sp, r0, #108, 20 @ 0x6c000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5d4d8 <__cxa_atexit@plt+0x51710> │ │ │ │ + ldr r7, [pc, #52] @ 5d4e8 <__cxa_atexit@plt+0x51720> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5d4cc <__cxa_atexit@plt+0x51704> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5d4fc <__cxa_atexit@plt+0x51734> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 5d4ec <__cxa_atexit@plt+0x51724> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq sp, r0, #56, 20 @ 0x38000 │ │ │ │ + andeq sp, r0, #16, 20 @ 0x10000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #116] @ 5d57c <__cxa_atexit@plt+0x517b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5d554 <__cxa_atexit@plt+0x5178c> │ │ │ │ ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 67690 <__cxa_atexit@plt+0x5b8c8> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 676a8 <__cxa_atexit@plt+0x5b8e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ + sub r3, r2, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 5d560 <__cxa_atexit@plt+0x51798> │ │ │ │ + ldr r3, [pc, #64] @ 5d580 <__cxa_atexit@plt+0x517b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 67690 <__cxa_atexit@plt+0x5b8c8> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 67418 <__cxa_atexit@plt+0x5b650> │ │ │ │ + beq 5d574 <__cxa_atexit@plt+0x517ac> │ │ │ │ + b 5d5f4 <__cxa_atexit@plt+0x5182c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ 5d584 <__cxa_atexit@plt+0x517bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvnseq pc, r0, ror r2 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andseq r4, r5, #172, 28 @ 0xac0 │ │ │ │ + andeq sp, r0, #120, 18 @ 0x1e0000 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #60] @ 67700 <__cxa_atexit@plt+0x5b938> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 5d5c4 <__cxa_atexit@plt+0x517fc> │ │ │ │ + ldr r3, [pc, #48] @ 5d5e0 <__cxa_atexit@plt+0x51818> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 676f8 <__cxa_atexit@plt+0x5b930> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 67418 <__cxa_atexit@plt+0x5b650> │ │ │ │ + beq 5d5d8 <__cxa_atexit@plt+0x51810> │ │ │ │ + b 5d5f4 <__cxa_atexit@plt+0x5182c> │ │ │ │ + ldr r7, [pc, #24] @ 5d5e4 <__cxa_atexit@plt+0x5181c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq pc, r8, lsl r2 @ │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r4, r5, #72, 28 @ 0x480 │ │ │ │ + andeq sp, r0, #24, 18 @ 0x60000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldrb r7, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 67418 <__cxa_atexit@plt+0x5b650> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 67780 <__cxa_atexit@plt+0x5b9b8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 67794 <__cxa_atexit@plt+0x5b9cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq sl, r4, #144, 26 @ 0x2400 │ │ │ │ - @ instruction: 0xfffff9cc │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0x01fff198 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6781c <__cxa_atexit@plt+0x5ba54> │ │ │ │ - ldmib r7, {r1, r2} │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 5d654 <__cxa_atexit@plt+0x5188c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 5d6a8 <__cxa_atexit@plt+0x518e0> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #248] @ 5d718 <__cxa_atexit@plt+0x51950> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - ldr lr, [r3], #-20 @ 0xffffffec │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - and r2, r2, #3 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5d6ec <__cxa_atexit@plt+0x51924> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 5d6d4 <__cxa_atexit@plt+0x5190c> │ │ │ │ + ldr r2, [pc, #212] @ 5d71c <__cxa_atexit@plt+0x51954> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + b 5d694 <__cxa_atexit@plt+0x518cc> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #172] @ 5d710 <__cxa_atexit@plt+0x51948> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5d6ec <__cxa_atexit@plt+0x51924> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 677f8 <__cxa_atexit@plt+0x5ba30> │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r1, [r5] │ │ │ │ + bne 5d6d4 <__cxa_atexit@plt+0x5190c> │ │ │ │ + ldr r2, [pc, #136] @ 5d714 <__cxa_atexit@plt+0x5194c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 67868 <__cxa_atexit@plt+0x5baa0> │ │ │ │ - ldr r2, [pc, #44] @ 6782c <__cxa_atexit@plt+0x5ba64> │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r2, [pc, #84] @ 5d704 <__cxa_atexit@plt+0x5193c> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - stm ip, {r2, r8, sl} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 5d6f8 <__cxa_atexit@plt+0x51930> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 5d6d4 <__cxa_atexit@plt+0x5190c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 5d708 <__cxa_atexit@plt+0x51940> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #36] @ 5d70c <__cxa_atexit@plt+0x51944> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1e1f75c <__cxa_atexit@plt+0x1e13994> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrsheq pc, [pc, #12] @ 67844 <__cxa_atexit@plt+0x5ba7c> @ │ │ │ │ - andeq r0, r0, r6, lsl #10 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq sp, r0, #44, 16 @ 0x2c0000 │ │ │ │ + andeq sp, r0, #32, 16 @ 0x200000 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq sp, r0, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 5d758 <__cxa_atexit@plt+0x51990> │ │ │ │ + ldr r3, [pc, #56] @ 5d778 <__cxa_atexit@plt+0x519b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 67868 <__cxa_atexit@plt+0x5baa0> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 679ec <__cxa_atexit@plt+0x5bc24> │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r8, [sp, #28] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr lr, [pc, #352] @ 67a0c <__cxa_atexit@plt+0x5bc44> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov r2, r1 │ │ │ │ - str lr, [r2, #56]! @ 0x38 │ │ │ │ - sub ip, r6, #71 @ 0x47 │ │ │ │ - sub r3, r6, #57 @ 0x39 │ │ │ │ - ldr lr, [pc, #300] @ 67a10 <__cxa_atexit@plt+0x5bc48> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, r2 │ │ │ │ - str lr, [r8, #-52]! @ 0xffffffcc │ │ │ │ - ldr r4, [pc, #288] @ 67a14 <__cxa_atexit@plt+0x5bc4c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov lr, r2 │ │ │ │ - str r4, [lr, #-16]! │ │ │ │ - str fp, [r2, #-48] @ 0xffffffd0 │ │ │ │ - str r0, [r2, #-44] @ 0xffffffd4 │ │ │ │ - str r7, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r4, [pc, #264] @ 67a18 <__cxa_atexit@plt+0x5bc50> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r2, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r2, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #248] @ 67a1c <__cxa_atexit@plt+0x5bc54> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #16] @ 5d770 <__cxa_atexit@plt+0x519a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #8] @ 5d774 <__cxa_atexit@plt+0x519ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-12] │ │ │ │ - stmdb r2, {r3, fp} │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str fp, [r2, #20] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r3, r0, #1 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bge 679a4 <__cxa_atexit@plt+0x5bbdc> │ │ │ │ - add r6, r2, #28 │ │ │ │ - add r0, r2, #24 │ │ │ │ - ldr r1, [pc, #192] @ 67a2c <__cxa_atexit@plt+0x5bc64> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r0] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #164] @ 67a30 <__cxa_atexit@plt+0x5bc68> │ │ │ │ + bx r0 │ │ │ │ + andeq sp, r0, #168, 14 @ 0x2a00000 │ │ │ │ + andeq sp, r0, #156, 14 @ 0x2700000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5d79c <__cxa_atexit@plt+0x519d4> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 5d7b0 <__cxa_atexit@plt+0x519e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [pc, #116] @ 67a20 <__cxa_atexit@plt+0x5bc58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #112] @ 67a24 <__cxa_atexit@plt+0x5bc5c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r7, [r1, #80] @ 0x50 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r1, #84] @ 0x54 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r1, #88] @ 0x58 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ - str r4, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r7, [pc, #52] @ 67a28 <__cxa_atexit@plt+0x5bc60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r0 │ │ │ │ - mov fp, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffff8a8 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - andseq sl, r4, #116, 22 @ 0x1d000 │ │ │ │ - andseq sl, r4, #28, 24 @ 0x1c00 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - andseq sl, r4, #180, 20 @ 0xb4000 │ │ │ │ - ldrsheq lr, [pc, #232] @ 67b24 <__cxa_atexit@plt+0x5bd5c> │ │ │ │ - andeq r0, r0, r7, lsl #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 67868 <__cxa_atexit@plt+0x5baa0> │ │ │ │ - mvnseq lr, ip, asr #29 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r5, #112, 24 @ 0x7000 │ │ │ │ + andeq sp, r0, #76, 14 @ 0x1300000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 67a94 <__cxa_atexit@plt+0x5bccc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5d7ec <__cxa_atexit@plt+0x51a24> │ │ │ │ + ldr r3, [pc, #56] @ 5d80c <__cxa_atexit@plt+0x51a44> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 67a8c <__cxa_atexit@plt+0x5bcc4> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 67418 <__cxa_atexit@plt+0x5b650> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #16] @ 5d804 <__cxa_atexit@plt+0x51a3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #8] @ 5d808 <__cxa_atexit@plt+0x51a40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq lr, r4, lsl #29 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 67418 <__cxa_atexit@plt+0x5b650> │ │ │ │ - mvnseq lr, r8, ror lr │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq sp, r0, #20, 14 @ 0x500000 │ │ │ │ + andeq sp, r0, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5d830 <__cxa_atexit@plt+0x51a68> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 5d844 <__cxa_atexit@plt+0x51a7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r5, #220, 22 @ 0x37000 │ │ │ │ + andeq sp, r0, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 5d870 <__cxa_atexit@plt+0x51aa8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #16] @ 5d888 <__cxa_atexit@plt+0x51ac0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 5d88c <__cxa_atexit@plt+0x51ac4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq sp, r0, #144, 12 @ 0x9000000 │ │ │ │ + andeq sp, r0, #132, 12 @ 0x8400000 │ │ │ │ + andeq sp, r0, #124, 12 @ 0x7c00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67b38 <__cxa_atexit@plt+0x5bd70> │ │ │ │ - ldr r2, [pc, #92] @ 67b40 <__cxa_atexit@plt+0x5bd78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 67b2c <__cxa_atexit@plt+0x5bd64> │ │ │ │ - ldr r3, [pc, #52] @ 67b44 <__cxa_atexit@plt+0x5bd7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + bhi 5d8f0 <__cxa_atexit@plt+0x51b28> │ │ │ │ + ldr r7, [pc, #96] @ 5d914 <__cxa_atexit@plt+0x51b4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5d900 <__cxa_atexit@plt+0x51b38> │ │ │ │ + ldr r7, [pc, #76] @ 5d918 <__cxa_atexit@plt+0x51b50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5d8e4 <__cxa_atexit@plt+0x51b1c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5d4fc <__cxa_atexit@plt+0x51734> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 5d920 <__cxa_atexit@plt+0x51b58> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrsheq lr, [pc, #212] @ 67c24 <__cxa_atexit@plt+0x5be5c> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #16] @ 67b74 <__cxa_atexit@plt+0x5bdac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - mvnseq lr, r4, asr #27 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 67bc8 <__cxa_atexit@plt+0x5be00> │ │ │ │ + ldr r7, [pc, #20] @ 5d91c <__cxa_atexit@plt+0x51b54> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 67bbc <__cxa_atexit@plt+0x5bdf4> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 677b0 <__cxa_atexit@plt+0x5b9e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq lr, r0, ror sp │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 677b0 <__cxa_atexit@plt+0x5b9e8> │ │ │ │ - mvnseq lr, r4, ror #25 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + andeq sp, r0, #16, 12 @ 0x1000000 │ │ │ │ + andeq sp, r0, #40, 12 @ 0x2800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 5d958 <__cxa_atexit@plt+0x51b90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 5d95c <__cxa_atexit@plt+0x51b94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r5, #224, 20 @ 0xe0000 │ │ │ │ + andseq r4, r5, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 5d978 <__cxa_atexit@plt+0x51bb0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r8, r9, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 67ca8 <__cxa_atexit@plt+0x5bee0> │ │ │ │ - ldr lr, [pc, #156] @ 67cb0 <__cxa_atexit@plt+0x5bee8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5d9b4 <__cxa_atexit@plt+0x51bec> │ │ │ │ + ldr r3, [pc, #36] @ 5d9c4 <__cxa_atexit@plt+0x51bfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - mov r1, r5 │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - ldr lr, [pc, #136] @ 67cb4 <__cxa_atexit@plt+0x5beec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r1, {r0, lr} │ │ │ │ - str r7, [r1, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 67c8c <__cxa_atexit@plt+0x5bec4> │ │ │ │ - ldr r7, [pc, #116] @ 67cb8 <__cxa_atexit@plt+0x5bef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - add r3, r3, r0 │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 67c9c <__cxa_atexit@plt+0x5bed4> │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r8 │ │ │ │ - b 67d5c <__cxa_atexit@plt+0x5bf94> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq sl, r4, #196, 14 @ 0x3100000 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - mvnseq lr, ip, lsl ip │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [pc, #72] @ 67d24 <__cxa_atexit@plt+0x5bf5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r0, r1, r2 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 67d18 <__cxa_atexit@plt+0x5bf50> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b 67d5c <__cxa_atexit@plt+0x5bf94> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 5d9e0 <__cxa_atexit@plt+0x51c18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + strdeq r8, [sl, #225]! @ 0xe1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5da1c <__cxa_atexit@plt+0x51c54> │ │ │ │ + ldr r3, [pc, #36] @ 5da2c <__cxa_atexit@plt+0x51c64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - ldrheq lr, [pc, #176] @ 67de0 <__cxa_atexit@plt+0x5c018> │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ - b 67d5c <__cxa_atexit@plt+0x5bf94> │ │ │ │ - mvnseq lr, r8, lsl #23 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 67e2c <__cxa_atexit@plt+0x5c064> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 67dd4 <__cxa_atexit@plt+0x5c00c> │ │ │ │ - ldr r0, [pc, #212] @ 67e60 <__cxa_atexit@plt+0x5c098> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - rsb r1, r1, #0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5da74 <__cxa_atexit@plt+0x51cac> │ │ │ │ + ldr r7, [pc, #52] @ 5da88 <__cxa_atexit@plt+0x51cc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 67e1c <__cxa_atexit@plt+0x5c054> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 67e48 <__cxa_atexit@plt+0x5c080> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #180] @ 67e74 <__cxa_atexit@plt+0x5c0ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #140] @ 67e68 <__cxa_atexit@plt+0x5c0a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #136] @ 67e6c <__cxa_atexit@plt+0x5c0a4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #132] @ 67e70 <__cxa_atexit@plt+0x5c0a8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldrb r2, [r0], #1 │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str sl, [r5] │ │ │ │ - sub r0, r2, #48 @ 0x30 │ │ │ │ - uxtb r0, r0 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1e1fa54 <__cxa_atexit@plt+0x1e13c8c> │ │ │ │ + beq 5da68 <__cxa_atexit@plt+0x51ca0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5da98 <__cxa_atexit@plt+0x51cd0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 67e64 <__cxa_atexit@plt+0x5c09c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - mvnseq lr, ip, ror #21 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andseq sl, r4, #56, 14 @ 0xe00000 │ │ │ │ - andseq sl, r4, #236, 12 @ 0xec00000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r7, [pc, #16] @ 5da8c <__cxa_atexit@plt+0x51cc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq sp, r0, #188, 8 @ 0xbc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 5dadc <__cxa_atexit@plt+0x51d14> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 5db1c <__cxa_atexit@plt+0x51d54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 67eb4 <__cxa_atexit@plt+0x5c0ec> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 67ec0 <__cxa_atexit@plt+0x5c0f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r4, #8, 12 @ 0x800000 │ │ │ │ - mvnseq lr, r4, lsl sl │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 67ee8 <__cxa_atexit@plt+0x5c120> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e16fc8 <__cxa_atexit@plt+0x1e0b200> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - mvnseq lr, ip, ror #19 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - b 67d5c <__cxa_atexit@plt+0x5bf94> │ │ │ │ - ldrsbeq lr, [pc, #148] @ 67f9c <__cxa_atexit@plt+0x5c1d4> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ + bcc 5db34 <__cxa_atexit@plt+0x51d6c> │ │ │ │ + ldr r2, [pc, #132] @ 5db4c <__cxa_atexit@plt+0x51d84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r8, [pc, #120] @ 5db50 <__cxa_atexit@plt+0x51d88> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 5db04 <__cxa_atexit@plt+0x51d3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 67f48 <__cxa_atexit@plt+0x5c180> │ │ │ │ - ldr r2, [pc, #44] @ 67f58 <__cxa_atexit@plt+0x5c190> │ │ │ │ + bcc 5db34 <__cxa_atexit@plt+0x51d6c> │ │ │ │ + ldr r2, [pc, #80] @ 5db44 <__cxa_atexit@plt+0x51d7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r8, [pc, #68] @ 5db48 <__cxa_atexit@plt+0x51d80> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r8, [pc, #28] @ 5db40 <__cxa_atexit@plt+0x51d78> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - mvnseq pc, r8, asr r3 @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 68034 <__cxa_atexit@plt+0x5c26c> │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - add r1, lr, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - sub ip, r2, r0 │ │ │ │ - cmp ip, #1 │ │ │ │ - blt 67fec <__cxa_atexit@plt+0x5c224> │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r0, r3 │ │ │ │ - add sl, r3, lr │ │ │ │ - mov lr, #0 │ │ │ │ - ldrb r3, [sl, lr] │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs 67ff4 <__cxa_atexit@plt+0x5c22c> │ │ │ │ - add lr, lr, #1 │ │ │ │ - cmp ip, lr │ │ │ │ - bne 67fcc <__cxa_atexit@plt+0x5c204> │ │ │ │ - b 67ff8 <__cxa_atexit@plt+0x5c230> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - b 68000 <__cxa_atexit@plt+0x5c238> │ │ │ │ - mov ip, lr │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr sl, [sp] │ │ │ │ - str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - stmib r5, {r3, r7, r9} │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - b 6803c <__cxa_atexit@plt+0x5c274> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 68164 <__cxa_atexit@plt+0x5c39c> │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #20] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 680e8 <__cxa_atexit@plt+0x5c320> │ │ │ │ - stm sp, {r7, r8, fp} │ │ │ │ - ldr r9, [r2, #32]! │ │ │ │ - ldr ip, [pc, #296] @ 681a0 <__cxa_atexit@plt+0x5c3d8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr fp, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - stmib r6, {ip, lr} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r0, fp, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 68114 <__cxa_atexit@plt+0x5c34c> │ │ │ │ - ldr r1, [pc, #256] @ 681a8 <__cxa_atexit@plt+0x5c3e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #248] @ 681ac <__cxa_atexit@plt+0x5c3e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r2] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r5, r3, #23 │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldm sp, {r7, r9} │ │ │ │ - mov sl, r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 61f64 <__cxa_atexit@plt+0x5619c> │ │ │ │ - ldr r5, [pc, #192] @ 681b0 <__cxa_atexit@plt+0x5c3e8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r5, [r2, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #176] @ 681b4 <__cxa_atexit@plt+0x5c3ec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r2, #32]! │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r2, [pc, #136] @ 681a4 <__cxa_atexit@plt+0x5c3dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r2, r3, #23 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r3, #7 │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 68188 <__cxa_atexit@plt+0x5c3c0> │ │ │ │ - ldr r3, [pc, #120] @ 681bc <__cxa_atexit@plt+0x5c3f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #76] @ 681b8 <__cxa_atexit@plt+0x5c3f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - bx r1 │ │ │ │ - andseq sl, r4, #156, 8 @ 0x9c000000 │ │ │ │ - andseq sl, r4, #84, 6 @ 0x50000001 │ │ │ │ - andseq sl, r4, #96, 6 @ 0x80000001 │ │ │ │ - andseq sl, r4, #64, 6 │ │ │ │ - mvnseq lr, r8, ror #14 │ │ │ │ - andseq sl, r4, #4, 6 @ 0x10000000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - ldrsheq pc, [pc, #8] @ 681d0 <__cxa_atexit@plt+0x5c408> @ │ │ │ │ - andeq r7, r0, sl, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 6803c <__cxa_atexit@plt+0x5c274> │ │ │ │ - ldrsbeq pc, [pc, #8] @ 681ec <__cxa_atexit@plt+0x5c424> @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r8, [sl, #209]! @ 0xd1 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + mvneq r8, fp, asr #27 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + strdeq r8, [sl, #208]! @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 68220 <__cxa_atexit@plt+0x5c458> │ │ │ │ - ldr r2, [pc, #40] @ 68228 <__cxa_atexit@plt+0x5c460> │ │ │ │ + bhi 5db9c <__cxa_atexit@plt+0x51dd4> │ │ │ │ + ldr r2, [pc, #52] @ 5dba4 <__cxa_atexit@plt+0x51ddc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + ldr r1, [pc, #48] @ 5dba8 <__cxa_atexit@plt+0x51de0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 5dbac <__cxa_atexit@plt+0x51de4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq pc, ip, lsl #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq sp, r0, #192, 6 │ │ │ │ + andseq r4, r5, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 68270 <__cxa_atexit@plt+0x5c4a8> │ │ │ │ + b 19705ec <__cxa_atexit@plt+0x1964824> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 5dc08 <__cxa_atexit@plt+0x51e40> │ │ │ │ + ldr r7, [pc, #52] @ 5dc20 <__cxa_atexit@plt+0x51e58> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 68264 <__cxa_atexit@plt+0x5c49c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 67f6c <__cxa_atexit@plt+0x5c1a4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ 5dc24 <__cxa_atexit@plt+0x51e5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #24] @ 5dc28 <__cxa_atexit@plt+0x51e60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq pc, r4, asr #32 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andseq r4, r5, #48, 20 @ 0x30000 │ │ │ │ + andeq sp, r0, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5dc98 <__cxa_atexit@plt+0x51ed0> │ │ │ │ + ldr r3, [pc, #48] @ 5dca8 <__cxa_atexit@plt+0x51ee0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 5dcac <__cxa_atexit@plt+0x51ee4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + mvneq r8, r5, asr #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 67f6c <__cxa_atexit@plt+0x5c1a4> │ │ │ │ - mvnseq pc, r4, lsr r0 @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5dcf0 <__cxa_atexit@plt+0x51f28> │ │ │ │ + ldr r3, [pc, #44] @ 5dd00 <__cxa_atexit@plt+0x51f38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5dd5c <__cxa_atexit@plt+0x51f94> │ │ │ │ + ldr r3, [pc, #48] @ 5dd6c <__cxa_atexit@plt+0x51fa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 5dd70 <__cxa_atexit@plt+0x51fa8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + mvneq r8, r1, lsl #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6830c <__cxa_atexit@plt+0x5c544> │ │ │ │ - ldr lr, [pc, #92] @ 68318 <__cxa_atexit@plt+0x5c550> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 68304 <__cxa_atexit@plt+0x5c53c> │ │ │ │ - ldr r2, [pc, #44] @ 6831c <__cxa_atexit@plt+0x5c554> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 68304 <__cxa_atexit@plt+0x5c53c> │ │ │ │ - b 68360 <__cxa_atexit@plt+0x5c598> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5ddb4 <__cxa_atexit@plt+0x51fec> │ │ │ │ + ldr r3, [pc, #44] @ 5ddc4 <__cxa_atexit@plt+0x51ffc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 5deb0 <__cxa_atexit@plt+0x520e8> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + and r6, r8, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 5de30 <__cxa_atexit@plt+0x52068> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 5de74 <__cxa_atexit@plt+0x520ac> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5dec4 <__cxa_atexit@plt+0x520fc> │ │ │ │ + ldr r1, [pc, #240] @ 5df0c <__cxa_atexit@plt+0x52144> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r2, #1] │ │ │ │ + ldr r2, [r2, #5] │ │ │ │ + ldr r8, [pc, #228] @ 5df10 <__cxa_atexit@plt+0x52148> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 5de5c <__cxa_atexit@plt+0x52094> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5ded0 <__cxa_atexit@plt+0x52108> │ │ │ │ + ldr r1, [pc, #180] @ 5df00 <__cxa_atexit@plt+0x52138> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + ldr r8, [pc, #168] @ 5df04 <__cxa_atexit@plt+0x5213c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5dee0 <__cxa_atexit@plt+0x52118> │ │ │ │ + ldr r1, [pc, #140] @ 5df1c <__cxa_atexit@plt+0x52154> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #136] @ 5df20 <__cxa_atexit@plt+0x52158> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r7, [pc, #96] @ 5df18 <__cxa_atexit@plt+0x52150> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvnseq lr, ip, lsr #31 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 68350 <__cxa_atexit@plt+0x5c588> │ │ │ │ + ldr r7, [pc, #72] @ 5df14 <__cxa_atexit@plt+0x5214c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 5ded8 <__cxa_atexit@plt+0x52110> │ │ │ │ + ldr r7, [pc, #48] @ 5df08 <__cxa_atexit@plt+0x52140> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + b 5deec <__cxa_atexit@plt+0x52124> │ │ │ │ + ldr r7, [pc, #20] @ 5defc <__cxa_atexit@plt+0x52134> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + mvneq r8, r3, ror sl │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0x01ea8a9c │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq sp, r0, #136 @ 0x88 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + mvneq r8, sp, lsr sl │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5df78 <__cxa_atexit@plt+0x521b0> │ │ │ │ + ldr r3, [pc, #68] @ 5df90 <__cxa_atexit@plt+0x521c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r8, [pc, #64] @ 5df94 <__cxa_atexit@plt+0x521cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r3, [pc, #24] @ 5df98 <__cxa_atexit@plt+0x521d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 68348 <__cxa_atexit@plt+0x5c580> │ │ │ │ - b 68360 <__cxa_atexit@plt+0x5c598> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq lr, r8, ror pc │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [pc, #152] @ 68404 <__cxa_atexit@plt+0x5c63c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 683d8 <__cxa_atexit@plt+0x5c610> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + mvneq r8, r4, ror r9 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 683f4 <__cxa_atexit@plt+0x5c62c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r0, [pc, #92] @ 68408 <__cxa_atexit@plt+0x5c640> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r7} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r7, r1 │ │ │ │ - bne 683e8 <__cxa_atexit@plt+0x5c620> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 67f6c <__cxa_atexit@plt+0x5c1a4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq sl, r4, #196 @ 0xc4 │ │ │ │ - mvnseq lr, r0, asr #29 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 68488 <__cxa_atexit@plt+0x5c6c0> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #20]! │ │ │ │ - ldr r2, [pc, #88] @ 68498 <__cxa_atexit@plt+0x5c6d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #-4] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 6847c <__cxa_atexit@plt+0x5c6b4> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 67f6c <__cxa_atexit@plt+0x5c1a4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r4, #48 @ 0x30 │ │ │ │ - mvnseq lr, ip, lsr lr │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 68508 <__cxa_atexit@plt+0x5c740> │ │ │ │ - ldr r3, [pc, #80] @ 68510 <__cxa_atexit@plt+0x5c748> │ │ │ │ + bcc 5dff0 <__cxa_atexit@plt+0x52228> │ │ │ │ + ldr r3, [pc, #68] @ 5e008 <__cxa_atexit@plt+0x52240> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ + ldr r8, [pc, #64] @ 5e00c <__cxa_atexit@plt+0x52244> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r3, [pc, #24] @ 5e010 <__cxa_atexit@plt+0x52248> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + mvneq r8, r3, lsl #18 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5e060 <__cxa_atexit@plt+0x52298> │ │ │ │ + ldr r3, [pc, #60] @ 5e078 <__cxa_atexit@plt+0x522b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #56] @ 5e07c <__cxa_atexit@plt+0x522b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r3, [pc, #24] @ 5e080 <__cxa_atexit@plt+0x522b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0x01ea8891 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5e0d4 <__cxa_atexit@plt+0x5230c> │ │ │ │ + ldr r3, [pc, #64] @ 5e0e4 <__cxa_atexit@plt+0x5231c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 684f8 <__cxa_atexit@plt+0x5c730> │ │ │ │ - ldr r7, [pc, #52] @ 68514 <__cxa_atexit@plt+0x5c74c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + beq 5e0c4 <__cxa_atexit@plt+0x522fc> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 5ddd4 <__cxa_atexit@plt+0x5200c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 5e0e8 <__cxa_atexit@plt+0x52320> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq lr, r4, asr #27 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 68548 <__cxa_atexit@plt+0x5c780> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01ffed90 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 68668 <__cxa_atexit@plt+0x5c8a0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r3, [pc, #260] @ 6867c <__cxa_atexit@plt+0x5c8b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #256] @ 68680 <__cxa_atexit@plt+0x5c8b8> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq ip, r0, #104, 28 @ 0x680 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 5ddd4 <__cxa_atexit@plt+0x5200c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5e148 <__cxa_atexit@plt+0x52380> │ │ │ │ + ldr r7, [pc, #52] @ 5e158 <__cxa_atexit@plt+0x52390> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5e13c <__cxa_atexit@plt+0x52374> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5e168 <__cxa_atexit@plt+0x523a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 5e15c <__cxa_atexit@plt+0x52394> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq ip, r0, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 5e1c8 <__cxa_atexit@plt+0x52400> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 5e214 <__cxa_atexit@plt+0x5244c> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #264] @ 5e29c <__cxa_atexit@plt+0x524d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [sl, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr fp, [r2, #20]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #4]! │ │ │ │ - sub r7, r9, #29 │ │ │ │ - ldr r3, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str r7, [r0, #28] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r1, [r0, #12] │ │ │ │ - str r0, [r0, #16] │ │ │ │ - str fp, [r0, #20] │ │ │ │ - ldr r1, [pc, #192] @ 68684 <__cxa_atexit@plt+0x5c8bc> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5e240 <__cxa_atexit@plt+0x52478> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 5e200 <__cxa_atexit@plt+0x52438> │ │ │ │ + ldr r2, [pc, #228] @ 5e2a0 <__cxa_atexit@plt+0x524d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + b 5e278 <__cxa_atexit@plt+0x524b0> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #184] @ 5e290 <__cxa_atexit@plt+0x524c8> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r0, #24]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 6861c <__cxa_atexit@plt+0x5c854> │ │ │ │ - ldr r3, [pc, #176] @ 6868c <__cxa_atexit@plt+0x5c8c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #152] @ 68690 <__cxa_atexit@plt+0x5c8c8> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5e240 <__cxa_atexit@plt+0x52478> │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 5e268 <__cxa_atexit@plt+0x524a0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 5e24c <__cxa_atexit@plt+0x52484> │ │ │ │ + ldr r7, [pc, #140] @ 5e294 <__cxa_atexit@plt+0x524cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r3, [r6, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #96] @ 68688 <__cxa_atexit@plt+0x5c8c0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str lr, [r6, #-4] │ │ │ │ - sub r9, r9, #11 │ │ │ │ - cmp r3, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bne 68658 <__cxa_atexit@plt+0x5c890> │ │ │ │ - str r0, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 67f6c <__cxa_atexit@plt+0x5c1a4> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andseq r9, r4, #72, 28 @ 0x480 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - andseq r9, r4, #72, 28 @ 0x480 │ │ │ │ - mvnseq lr, r8, lsr #5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 68720 <__cxa_atexit@plt+0x5c958> │ │ │ │ - ldr lr, [pc, #116] @ 68728 <__cxa_atexit@plt+0x5c960> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #100] @ 6872c <__cxa_atexit@plt+0x5c964> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 68710 <__cxa_atexit@plt+0x5c948> │ │ │ │ - ldr r9, [r5, #-16]! │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #40] @ 68730 <__cxa_atexit@plt+0x5c968> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 677b0 <__cxa_atexit@plt+0x5b9e8> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [pc, #112] @ 5e28c <__cxa_atexit@plt+0x524c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 5e260 <__cxa_atexit@plt+0x52498> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 5e24c <__cxa_atexit@plt+0x52484> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ea3cac <__cxa_atexit@plt+0x1e97ee4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r9, r4, #40, 26 @ 0xa00 │ │ │ │ - andseq r9, r4, #172, 26 @ 0x2b00 │ │ │ │ - mvnseq lr, r8, lsl #4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #80] @ 5e2a4 <__cxa_atexit@plt+0x524dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #40] @ 5e298 <__cxa_atexit@plt+0x524d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 68768 <__cxa_atexit@plt+0x5c9a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 677b0 <__cxa_atexit@plt+0x5b9e8> │ │ │ │ - andseq r9, r4, #84, 26 @ 0x1500 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 687bc <__cxa_atexit@plt+0x5c9f4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 687d0 <__cxa_atexit@plt+0x5ca08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andseq r4, r5, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andseq r4, r5, #184, 2 @ 0x2e │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 5e2dc <__cxa_atexit@plt+0x52514> │ │ │ │ + ldr r3, [pc, #48] @ 5e2f4 <__cxa_atexit@plt+0x5252c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #12] @ 5e2f0 <__cxa_atexit@plt+0x52528> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + andseq r4, r5, #48, 2 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 5e328 <__cxa_atexit@plt+0x52560> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5e334 <__cxa_atexit@plt+0x5256c> │ │ │ │ + ldr r7, [pc, #48] @ 5e34c <__cxa_atexit@plt+0x52584> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andseq r9, r4, #84, 26 @ 0x1500 │ │ │ │ - mvnseq lr, r4, lsr #22 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #88 @ 0x58 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 68884 <__cxa_atexit@plt+0x5cabc> │ │ │ │ - ldr lr, [pc, #148] @ 6888c <__cxa_atexit@plt+0x5cac4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - str lr, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r7, #51] @ 0x33 │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [r7, #55] @ 0x37 │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r7, #47] @ 0x2f │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r3, [r7, #43] @ 0x2b │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r1, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ea3cac <__cxa_atexit@plt+0x1e97ee4> │ │ │ │ + ldr r7, [pc, #12] @ 5e348 <__cxa_atexit@plt+0x52580> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r5, #208 @ 0xd0 │ │ │ │ + andseq r4, r5, #248 @ 0xf8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 5e380 <__cxa_atexit@plt+0x525b8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5e3a0 <__cxa_atexit@plt+0x525d8> │ │ │ │ + ldr r7, [pc, #72] @ 5e3bc <__cxa_atexit@plt+0x525f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #48] @ 5e3b8 <__cxa_atexit@plt+0x525f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #12] @ 5e3b4 <__cxa_atexit@plt+0x525ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r5, #108 @ 0x6c │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andseq r4, r5, #152 @ 0x98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 5e3f0 <__cxa_atexit@plt+0x52628> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5e3fc <__cxa_atexit@plt+0x52634> │ │ │ │ + ldr r7, [pc, #48] @ 5e414 <__cxa_atexit@plt+0x5264c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ea3cac <__cxa_atexit@plt+0x1e97ee4> │ │ │ │ + ldr r7, [pc, #12] @ 5e410 <__cxa_atexit@plt+0x52648> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r5, #8 │ │ │ │ + andseq r4, r5, #48 @ 0x30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 5e43c <__cxa_atexit@plt+0x52674> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ea3cac <__cxa_atexit@plt+0x1e97ee4> │ │ │ │ + ldr r7, [pc, #12] @ 5e450 <__cxa_atexit@plt+0x52688> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r5, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5e498 <__cxa_atexit@plt+0x526d0> │ │ │ │ + ldr r7, [pc, #52] @ 5e4a8 <__cxa_atexit@plt+0x526e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 68878 <__cxa_atexit@plt+0x5cab0> │ │ │ │ + beq 5e48c <__cxa_atexit@plt+0x526c4> │ │ │ │ mov r7, r8 │ │ │ │ - b 6889c <__cxa_atexit@plt+0x5cad4> │ │ │ │ + b 5e4b8 <__cxa_atexit@plt+0x526f0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 5e4ac <__cxa_atexit@plt+0x526e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - mvnseq lr, ip, ror #20 │ │ │ │ - andeq lr, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 6899c <__cxa_atexit@plt+0x5cbd4> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq ip, r0, #192, 20 @ 0xc0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 5e518 <__cxa_atexit@plt+0x52750> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 5e564 <__cxa_atexit@plt+0x5279c> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #264] @ 5e5ec <__cxa_atexit@plt+0x52824> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5e590 <__cxa_atexit@plt+0x527c8> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 5e550 <__cxa_atexit@plt+0x52788> │ │ │ │ + ldr r2, [pc, #228] @ 5e5f0 <__cxa_atexit@plt+0x52828> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + b 5e5c8 <__cxa_atexit@plt+0x52800> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #184] @ 5e5e0 <__cxa_atexit@plt+0x52818> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5e590 <__cxa_atexit@plt+0x527c8> │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 5e5b8 <__cxa_atexit@plt+0x527f0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 5e59c <__cxa_atexit@plt+0x527d4> │ │ │ │ + ldr r7, [pc, #140] @ 5e5e4 <__cxa_atexit@plt+0x5281c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #112] @ 5e5dc <__cxa_atexit@plt+0x52814> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 5e5b0 <__cxa_atexit@plt+0x527e8> │ │ │ │ cmp r3, #1 │ │ │ │ - blt 68910 <__cxa_atexit@plt+0x5cb48> │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ + bne 5e59c <__cxa_atexit@plt+0x527d4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 68924 <__cxa_atexit@plt+0x5cb5c> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #208] @ 689d0 <__cxa_atexit@plt+0x5cc08> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 5e5f4 <__cxa_atexit@plt+0x5282c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #40] @ 5e5e8 <__cxa_atexit@plt+0x52820> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andseq r4, r5, #188 @ 0xbc │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andseq r3, r5, #192, 28 @ 0xc00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 5e62c <__cxa_atexit@plt+0x52864> │ │ │ │ + ldr r3, [pc, #48] @ 5e644 <__cxa_atexit@plt+0x5287c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #12] @ 5e640 <__cxa_atexit@plt+0x52878> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r1, [pc, #152] @ 689c8 <__cxa_atexit@plt+0x5cc00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r9, ip} │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str ip, [r5, #56] @ 0x38 │ │ │ │ - sub r1, r2, #23 │ │ │ │ - add lr, r5, #40 @ 0x28 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 689ac <__cxa_atexit@plt+0x5cbe4> │ │ │ │ - ldr r7, [pc, #108] @ 689d4 <__cxa_atexit@plt+0x5cc0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #104] @ 689d8 <__cxa_atexit@plt+0x5cc10> │ │ │ │ + andseq r3, r5, #224, 30 @ 0x380 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5e668 <__cxa_atexit@plt+0x528a0> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 5e6a0 <__cxa_atexit@plt+0x528d8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5e6c0 <__cxa_atexit@plt+0x528f8> │ │ │ │ + ldr r7, [pc, #72] @ 5e6dc <__cxa_atexit@plt+0x52914> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #48] @ 5e6d8 <__cxa_atexit@plt+0x52910> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #24] @ 689cc <__cxa_atexit@plt+0x5cc04> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r4, #4, 22 @ 0x1000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - mvnseq lr, r0, lsl r9 │ │ │ │ - andeq pc, r5, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #12] @ 5e6d4 <__cxa_atexit@plt+0x5290c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r5, #76, 30 @ 0x130 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andseq r3, r5, #208, 26 @ 0x3400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5e700 <__cxa_atexit@plt+0x52938> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 5e72c <__cxa_atexit@plt+0x52964> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #12] @ 5e740 <__cxa_atexit@plt+0x52978> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r5, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 5e75c <__cxa_atexit@plt+0x52994> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r8, r5, ror r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 68a50 <__cxa_atexit@plt+0x5cc88> │ │ │ │ - ldr r8, [pc, #72] @ 68a68 <__cxa_atexit@plt+0x5cca0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #68] @ 68a6c <__cxa_atexit@plt+0x5cca4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, lr │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 68a70 <__cxa_atexit@plt+0x5cca8> │ │ │ │ + bcc 5e794 <__cxa_atexit@plt+0x529cc> │ │ │ │ + ldr r3, [pc, #32] @ 5e7a4 <__cxa_atexit@plt+0x529dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq lr, r8, ror r8 │ │ │ │ - andeq fp, r4, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5e800 <__cxa_atexit@plt+0x52a38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 68ad4 <__cxa_atexit@plt+0x5cd0c> │ │ │ │ - ldr lr, [pc, #80] @ 68aec <__cxa_atexit@plt+0x5cd24> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 68af0 <__cxa_atexit@plt+0x5cd28> │ │ │ │ + bcc 5e80c <__cxa_atexit@plt+0x52a44> │ │ │ │ + ldr r2, [pc, #68] @ 5e81c <__cxa_atexit@plt+0x52a54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 5e820 <__cxa_atexit@plt+0x52a58> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 68af4 <__cxa_atexit@plt+0x5cd2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldrsheq lr, [pc, #116] @ 68b74 <__cxa_atexit@plt+0x5cdac> │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 68b24 <__cxa_atexit@plt+0x5cd5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 68b1c <__cxa_atexit@plt+0x5cd54> │ │ │ │ - b 68b34 <__cxa_atexit@plt+0x5cd6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #60] @ 5e824 <__cxa_atexit@plt+0x52a5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq lr, r4, asr #15 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 68bc0 <__cxa_atexit@plt+0x5cdf8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #52]! @ 0x34 │ │ │ │ - ldr r3, [r2, #-48] @ 0xffffffd0 │ │ │ │ - ldr r1, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r3, r2, #20 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + strdeq r7, [sl, #186]! @ 0xba │ │ │ │ + andseq r3, r5, #0, 24 │ │ │ │ + andeq ip, r0, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [pc, #4] @ 5e844 <__cxa_atexit@plt+0x52a7c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq ip, r0, #204, 18 @ 0x330000 │ │ │ │ + andeq ip, r0, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 68c20 <__cxa_atexit@plt+0x5ce58> │ │ │ │ - ldr r2, [pc, #204] @ 68c40 <__cxa_atexit@plt+0x5ce78> │ │ │ │ + bhi 5e8a4 <__cxa_atexit@plt+0x52adc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5e8b0 <__cxa_atexit@plt+0x52ae8> │ │ │ │ + ldr r2, [pc, #68] @ 5e8c0 <__cxa_atexit@plt+0x52af8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #200] @ 68c44 <__cxa_atexit@plt+0x5ce7c> │ │ │ │ + ldr r8, [pc, #64] @ 5e8c4 <__cxa_atexit@plt+0x52afc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 5e8c8 <__cxa_atexit@plt+0x52b00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - stmib r7, {r0, r8} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 68c10 <__cxa_atexit@plt+0x5ce48> │ │ │ │ - ldr r7, [pc, #164] @ 68c48 <__cxa_atexit@plt+0x5ce80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r9, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r7, [pc, #112] @ 68c38 <__cxa_atexit@plt+0x5ce70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 68c04 <__cxa_atexit@plt+0x5ce3c> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #64] @ 68c3c <__cxa_atexit@plt+0x5ce74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 677b0 <__cxa_atexit@plt+0x5b9e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 68c4c <__cxa_atexit@plt+0x5ce84> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq r9, r4, #52, 16 @ 0x340000 │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - andseq r9, r4, #180, 16 @ 0xb40000 │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - andseq r9, r4, #8, 16 @ 0x80000 │ │ │ │ - mvnseq sp, ip, ror #25 │ │ │ │ - andeq pc, r1, sp, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 68c84 <__cxa_atexit@plt+0x5cebc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 677b0 <__cxa_atexit@plt+0x5b9e8> │ │ │ │ - andseq r9, r4, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + mvneq r7, lr, lsl pc │ │ │ │ + andseq r3, r5, #92, 22 @ 0x17000 │ │ │ │ + andeq ip, r0, #36, 18 @ 0x90000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [pc, #4] @ 5e8e8 <__cxa_atexit@plt+0x52b20> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq ip, r0, #20, 18 @ 0x50000 │ │ │ │ + andeq ip, r0, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5e948 <__cxa_atexit@plt+0x52b80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 68cd8 <__cxa_atexit@plt+0x5cf10> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 68cec <__cxa_atexit@plt+0x5cf24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc 5e954 <__cxa_atexit@plt+0x52b8c> │ │ │ │ + ldr r2, [pc, #68] @ 5e964 <__cxa_atexit@plt+0x52b9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 5e968 <__cxa_atexit@plt+0x52ba0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 5e96c <__cxa_atexit@plt+0x52ba4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r9, r4, #56, 16 @ 0x380000 │ │ │ │ - mvnseq lr, r8, lsl #12 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + mvneq r7, fp, asr pc │ │ │ │ + andseq r3, r5, #184, 20 @ 0xb8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 68d6c <__cxa_atexit@plt+0x5cfa4> │ │ │ │ - ldr r3, [pc, #96] @ 68d74 <__cxa_atexit@plt+0x5cfac> │ │ │ │ + bhi 5e9a8 <__cxa_atexit@plt+0x52be0> │ │ │ │ + ldr r8, [pc, #36] @ 5e9b0 <__cxa_atexit@plt+0x52be8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 5e9b4 <__cxa_atexit@plt+0x52bec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r7, fp, ror #20 │ │ │ │ + andseq r3, r5, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #624 @ 0x270 │ │ │ │ + cmp r3, ip │ │ │ │ + bcc 5eec0 <__cxa_atexit@plt+0x530f8> │ │ │ │ + ldr r3, [pc, #1280] @ 5eedc <__cxa_atexit@plt+0x53114> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 68d5c <__cxa_atexit@plt+0x5cf94> │ │ │ │ - ldr r7, [pc, #52] @ 68d78 <__cxa_atexit@plt+0x5cfb0> │ │ │ │ + ldr r2, [pc, #1276] @ 5eee0 <__cxa_atexit@plt+0x53118> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #1272] @ 5eee4 <__cxa_atexit@plt+0x5311c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #1268] @ 5eee8 <__cxa_atexit@plt+0x53120> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #1264] @ 5eeec <__cxa_atexit@plt+0x53124> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #1260] @ 5eef0 <__cxa_atexit@plt+0x53128> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + sub r3, ip, #30 │ │ │ │ + str r3, [r6, #620] @ 0x26c │ │ │ │ + sub r3, ip, #42 @ 0x2a │ │ │ │ + str r3, [r6, #596] @ 0x254 │ │ │ │ + ldr r3, [pc, #1236] @ 5eef4 <__cxa_atexit@plt+0x5312c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r6, #592] @ 0x250 │ │ │ │ + sub r2, ip, #66 @ 0x42 │ │ │ │ + str r2, [r6, #584] @ 0x248 │ │ │ │ + sub r2, ip, #78 @ 0x4e │ │ │ │ + str r2, [r6, #560] @ 0x230 │ │ │ │ + ldr r2, [pc, #1212] @ 5eef8 <__cxa_atexit@plt+0x53130> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r6, #556] @ 0x22c │ │ │ │ + sub r1, ip, #90 @ 0x5a │ │ │ │ + str r1, [r6, #548] @ 0x224 │ │ │ │ + ldr r7, [pc, #1196] @ 5eefc <__cxa_atexit@plt+0x53134> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq lr, r0, lsl #11 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 68dac <__cxa_atexit@plt+0x5cfe4> │ │ │ │ + str r0, [r6, #544] @ 0x220 │ │ │ │ + sub r0, ip, #102 @ 0x66 │ │ │ │ + str r0, [r6, #536] @ 0x218 │ │ │ │ + sub r0, ip, #114 @ 0x72 │ │ │ │ + str r0, [r6, #524] @ 0x20c │ │ │ │ + ldr r0, [pc, #1172] @ 5ef00 <__cxa_atexit@plt+0x53138> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str lr, [r6, #520] @ 0x208 │ │ │ │ + sub r1, ip, #126 @ 0x7e │ │ │ │ + str r1, [r6, #512] @ 0x200 │ │ │ │ + ldr sl, [pc, #1156] @ 5ef04 <__cxa_atexit@plt+0x5313c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #508] @ 0x1fc │ │ │ │ + sub r1, ip, #138 @ 0x8a │ │ │ │ + str r1, [r6, #500] @ 0x1f4 │ │ │ │ + ldr r9, [pc, #1140] @ 5ef08 <__cxa_atexit@plt+0x53140> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r6, #496] @ 0x1f0 │ │ │ │ + sub r3, ip, #150 @ 0x96 │ │ │ │ + str r3, [r6, #488] @ 0x1e8 │ │ │ │ + sub r3, ip, #162 @ 0xa2 │ │ │ │ + str r3, [r6, #476] @ 0x1dc │ │ │ │ + ldr lr, [pc, #1116] @ 5ef0c <__cxa_atexit@plt+0x53144> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r6, #472] @ 0x1d8 │ │ │ │ + sub r1, ip, #186 @ 0xba │ │ │ │ + str r1, [r6, #464] @ 0x1d0 │ │ │ │ + sub r1, ip, #198 @ 0xc6 │ │ │ │ + str r1, [r6, #440] @ 0x1b8 │ │ │ │ + sub r1, ip, #210 @ 0xd2 │ │ │ │ + str r1, [r6, #428] @ 0x1ac │ │ │ │ + sub r1, ip, #222 @ 0xde │ │ │ │ + str r1, [r6, #416] @ 0x1a0 │ │ │ │ + ldr r3, [pc, #1076] @ 5ef10 <__cxa_atexit@plt+0x53148> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r6, #412] @ 0x19c │ │ │ │ + sub r1, ip, #234 @ 0xea │ │ │ │ + str r1, [r6, #404] @ 0x194 │ │ │ │ + str r0, [r6, #400] @ 0x190 │ │ │ │ + sub r0, ip, #246 @ 0xf6 │ │ │ │ + str r0, [r6, #392] @ 0x188 │ │ │ │ + sub r0, ip, #2 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + ldr r1, [pc, #1040] @ 5ef14 <__cxa_atexit@plt+0x5314c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r6, #380] @ 0x17c │ │ │ │ + str sl, [r6, #376] @ 0x178 │ │ │ │ + sub r0, ip, #14 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + ldr r2, [pc, #1020] @ 5ef18 <__cxa_atexit@plt+0x53150> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq lr, ip, asr #10 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 68e98 <__cxa_atexit@plt+0x5d0d0> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #200] @ 68ea4 <__cxa_atexit@plt+0x5d0dc> │ │ │ │ + str r0, [r6, #368] @ 0x170 │ │ │ │ + str r9, [r6, #364] @ 0x16c │ │ │ │ + sub r0, ip, #26 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r6, #356] @ 0x164 │ │ │ │ + sub r0, ip, #38 @ 0x26 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + ldr r9, [pc, #988] @ 5ef1c <__cxa_atexit@plt+0x53154> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r6, #344] @ 0x158 │ │ │ │ + str lr, [r6, #340] @ 0x154 │ │ │ │ + sub r0, ip, #50 @ 0x32 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + ldr lr, [pc, #968] @ 5ef20 <__cxa_atexit@plt+0x53158> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r6, #332] @ 0x14c │ │ │ │ + str r3, [r6, #328] @ 0x148 │ │ │ │ + sub r0, ip, #62 @ 0x3e │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + ldr r3, [pc, #948] @ 5ef24 <__cxa_atexit@plt+0x5315c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r3, r1 │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 68e4c <__cxa_atexit@plt+0x5d084> │ │ │ │ - ldr r0, [pc, #144] @ 68eac <__cxa_atexit@plt+0x5d0e4> │ │ │ │ + str r0, [r6, #320] @ 0x140 │ │ │ │ + str r1, [r6, #316] @ 0x13c │ │ │ │ + sub r0, ip, #74 @ 0x4a │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + ldr r1, [pc, #928] @ 5ef28 <__cxa_atexit@plt+0x53160> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r6, #308] @ 0x134 │ │ │ │ + str r2, [r6, #304] @ 0x130 │ │ │ │ + sub r0, ip, #86 @ 0x56 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r6, #296] @ 0x128 │ │ │ │ + sub r0, ip, #98 @ 0x62 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + ldr sl, [pc, #896] @ 5ef2c <__cxa_atexit@plt+0x53164> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r6, #284] @ 0x11c │ │ │ │ + str r9, [r6, #280] @ 0x118 │ │ │ │ + sub r0, ip, #110 @ 0x6e │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + ldr r2, [pc, #876] @ 5ef30 <__cxa_atexit@plt+0x53168> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r6, #272] @ 0x110 │ │ │ │ + str lr, [r6, #268] @ 0x10c │ │ │ │ + sub r0, ip, #122 @ 0x7a │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + ldr lr, [pc, #856] @ 5ef34 <__cxa_atexit@plt+0x5316c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r6, #260] @ 0x104 │ │ │ │ + str r3, [r6, #256] @ 0x100 │ │ │ │ + sub r0, ip, #134 @ 0x86 │ │ │ │ + sub r3, r0, #256 @ 0x100 │ │ │ │ + ldr r9, [pc, #836] @ 5ef38 <__cxa_atexit@plt+0x53170> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r6, #248] @ 0xf8 │ │ │ │ + str r1, [r6, #244] @ 0xf4 │ │ │ │ + sub r1, ip, #146 @ 0x92 │ │ │ │ + sub r1, r1, #256 @ 0x100 │ │ │ │ + str r1, [r6, #236] @ 0xec │ │ │ │ + sub r1, ip, #158 @ 0x9e │ │ │ │ + sub r1, r1, #256 @ 0x100 │ │ │ │ + str r1, [r6, #224] @ 0xe0 │ │ │ │ + sub r1, ip, #170 @ 0xaa │ │ │ │ + sub r1, r1, #256 @ 0x100 │ │ │ │ + str r1, [r6, #212] @ 0xd4 │ │ │ │ + sub r1, ip, #182 @ 0xb6 │ │ │ │ + sub r1, r1, #256 @ 0x100 │ │ │ │ + ldr r3, [pc, #780] @ 5ef3c <__cxa_atexit@plt+0x53174> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6, #200] @ 0xc8 │ │ │ │ + str sl, [r6, #196] @ 0xc4 │ │ │ │ + sub r1, ip, #194 @ 0xc2 │ │ │ │ + sub r1, r1, #256 @ 0x100 │ │ │ │ + ldr r0, [pc, #760] @ 5ef40 <__cxa_atexit@plt+0x53178> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #140] @ 68eb0 <__cxa_atexit@plt+0x5d0e8> │ │ │ │ + str r1, [r6, #188] @ 0xbc │ │ │ │ + str r2, [r6, #184] @ 0xb8 │ │ │ │ + sub r1, ip, #206 @ 0xce │ │ │ │ + sub r1, r1, #256 @ 0x100 │ │ │ │ + ldr r2, [pc, #740] @ 5ef44 <__cxa_atexit@plt+0x5317c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r6, #176] @ 0xb0 │ │ │ │ + str lr, [r6, #172] @ 0xac │ │ │ │ + sub r1, ip, #218 @ 0xda │ │ │ │ + sub r1, r1, #256 @ 0x100 │ │ │ │ + ldr lr, [pc, #720] @ 5ef48 <__cxa_atexit@plt+0x53180> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r6, #164] @ 0xa4 │ │ │ │ + str r9, [r6, #160] @ 0xa0 │ │ │ │ + sub r1, ip, #230 @ 0xe6 │ │ │ │ + sub r1, r1, #256 @ 0x100 │ │ │ │ + ldr r9, [pc, #700] @ 5ef4c <__cxa_atexit@plt+0x53184> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r6, #232] @ 0xe8 │ │ │ │ + str r1, [r6, #152] @ 0x98 │ │ │ │ + str r3, [r6, #148] @ 0x94 │ │ │ │ + sub r1, ip, #242 @ 0xf2 │ │ │ │ + sub r1, r1, #256 @ 0x100 │ │ │ │ + ldr r3, [pc, #676] @ 5ef50 <__cxa_atexit@plt+0x53188> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r6, [pc, #84] @ 68ea8 <__cxa_atexit@plt+0x5d0e0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, sl, ip} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq 68e8c <__cxa_atexit@plt+0x5d0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - b 69014 <__cxa_atexit@plt+0x5d24c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + str r0, [r6, #220] @ 0xdc │ │ │ │ + str r1, [r6, #140] @ 0x8c │ │ │ │ + str r0, [r6, #136] @ 0x88 │ │ │ │ + sub r0, ip, #254 @ 0xfe │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + ldr r1, [pc, #652] @ 5ef54 <__cxa_atexit@plt+0x5318c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #292] @ 0x124 │ │ │ │ + str r2, [r6, #208] @ 0xd0 │ │ │ │ + str r0, [r6, #128] @ 0x80 │ │ │ │ + str r2, [r6, #124] @ 0x7c │ │ │ │ + sub r0, ip, #10 │ │ │ │ + sub r0, r0, #512 @ 0x200 │ │ │ │ + ldr sl, [pc, #624] @ 5ef58 <__cxa_atexit@plt+0x53190> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r6, #116] @ 0x74 │ │ │ │ + str lr, [r6, #112] @ 0x70 │ │ │ │ + sub r0, ip, #22 │ │ │ │ + sub r0, r0, #512 @ 0x200 │ │ │ │ + ldr r2, [pc, #604] @ 5ef5c <__cxa_atexit@plt+0x53194> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r6, #104] @ 0x68 │ │ │ │ + str r9, [r6, #100] @ 0x64 │ │ │ │ + sub r0, ip, #34 @ 0x22 │ │ │ │ + sub r0, r0, #512 @ 0x200 │ │ │ │ + ldr r7, [pc, #584] @ 5ef60 <__cxa_atexit@plt+0x53198> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + str r3, [r6, #88] @ 0x58 │ │ │ │ + sub r3, ip, #46 @ 0x2e │ │ │ │ + sub r3, r3, #512 @ 0x200 │ │ │ │ + str r3, [r6, #80] @ 0x50 │ │ │ │ + sub r3, ip, #58 @ 0x3a │ │ │ │ + sub r0, r3, #512 @ 0x200 │ │ │ │ + ldr lr, [pc, #552] @ 5ef64 <__cxa_atexit@plt+0x5319c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r6, #424] @ 0x1a8 │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + sub r0, ip, #70 @ 0x46 │ │ │ │ + sub r0, r0, #512 @ 0x200 │ │ │ │ + ldr r9, [pc, #528] @ 5ef68 <__cxa_atexit@plt+0x531a0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str sl, [r6, #52] @ 0x34 │ │ │ │ + sub r0, ip, #82 @ 0x52 │ │ │ │ + sub r0, r0, #512 @ 0x200 │ │ │ │ + ldr r1, [pc, #508] @ 5ef6c <__cxa_atexit@plt+0x531a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #388] @ 0x184 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + sub r0, ip, #94 @ 0x5e │ │ │ │ + sub r2, r0, #512 @ 0x200 │ │ │ │ + ldr r0, [pc, #484] @ 5ef70 <__cxa_atexit@plt+0x531a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #612] @ 0x264 │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + ldr r2, [pc, #468] @ 5ef74 <__cxa_atexit@plt+0x531ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r3, r2, #1 │ │ │ │ + str r8, [r6, #608] @ 0x260 │ │ │ │ + str r0, [r6, #588] @ 0x24c │ │ │ │ + str r0, [r6, #576] @ 0x240 │ │ │ │ + str r8, [r6, #572] @ 0x23c │ │ │ │ + str r0, [r6, #552] @ 0x228 │ │ │ │ + str r0, [r6, #540] @ 0x21c │ │ │ │ + str r3, [r6, #532] @ 0x214 │ │ │ │ + str r0, [r6, #528] @ 0x210 │ │ │ │ + str r0, [r6, #516] @ 0x204 │ │ │ │ + str r0, [r6, #504] @ 0x1f8 │ │ │ │ + str r0, [r6, #492] @ 0x1ec │ │ │ │ + str r3, [r6, #484] @ 0x1e4 │ │ │ │ + str r0, [r6, #480] @ 0x1e0 │ │ │ │ + str r0, [r6, #468] @ 0x1d4 │ │ │ │ + str r0, [r6, #456] @ 0x1c8 │ │ │ │ + str r8, [r6, #452] @ 0x1c4 │ │ │ │ + str r3, [r6, #436] @ 0x1b4 │ │ │ │ + str r0, [r6, #432] @ 0x1b0 │ │ │ │ + str r0, [r6, #420] @ 0x1a4 │ │ │ │ + str r0, [r6, #408] @ 0x198 │ │ │ │ + str r0, [r6, #396] @ 0x18c │ │ │ │ + str r0, [r6, #384] @ 0x180 │ │ │ │ + str r0, [r6, #372] @ 0x174 │ │ │ │ + str r0, [r6, #360] @ 0x168 │ │ │ │ + str r3, [r6, #352] @ 0x160 │ │ │ │ + str r0, [r6, #348] @ 0x15c │ │ │ │ + str r0, [r6, #336] @ 0x150 │ │ │ │ + str r0, [r6, #324] @ 0x144 │ │ │ │ + str r0, [r6, #312] @ 0x138 │ │ │ │ + str r0, [r6, #300] @ 0x12c │ │ │ │ + str r0, [r6, #288] @ 0x120 │ │ │ │ + str r0, [r6, #276] @ 0x114 │ │ │ │ + str r0, [r6, #264] @ 0x108 │ │ │ │ + str r0, [r6, #252] @ 0xfc │ │ │ │ + str r0, [r6, #240] @ 0xf0 │ │ │ │ + str r0, [r6, #228] @ 0xe4 │ │ │ │ + str r0, [r6, #216] @ 0xd8 │ │ │ │ + str r0, [r6, #204] @ 0xcc │ │ │ │ + str r0, [r6, #192] @ 0xc0 │ │ │ │ + str r0, [r6, #180] @ 0xb4 │ │ │ │ + str r0, [r6, #168] @ 0xa8 │ │ │ │ + str r0, [r6, #156] @ 0x9c │ │ │ │ + str r0, [r6, #144] @ 0x90 │ │ │ │ + str r0, [r6, #132] @ 0x84 │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + str r0, [r6, #72] @ 0x48 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #600]! @ 0x258 │ │ │ │ + str r0, [r6, #616] @ 0x268 │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #564]! @ 0x234 │ │ │ │ + str r7, [r6, #580] @ 0x244 │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #444]! @ 0x1bc │ │ │ │ + str r7, [r6, #460] @ 0x1cc │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, ip, #6 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - mvnseq lr, r8, lsr r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 68ee0 <__cxa_atexit@plt+0x5d118> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 68ed8 <__cxa_atexit@plt+0x5d110> │ │ │ │ - b 68ef0 <__cxa_atexit@plt+0x5d128> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #176] @ 5ef78 <__cxa_atexit@plt+0x531b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #624 @ 0x270 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq lr, r8, lsl #8 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 68f6c <__cxa_atexit@plt+0x5d1a4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldr r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r3, #-16] │ │ │ │ - ldmdb r3, {r0, r9} │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 68fc0 <__cxa_atexit@plt+0x5d1f8> │ │ │ │ - ldr r3, [pc, #160] @ 68fd0 <__cxa_atexit@plt+0x5d208> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - stmib r7, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 68fb0 <__cxa_atexit@plt+0x5d1e8> │ │ │ │ - ldr r7, [pc, #132] @ 68fd4 <__cxa_atexit@plt+0x5d20c> │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + andeq ip, r0, #128, 10 @ 0x20000000 │ │ │ │ + andeq ip, r0, #140, 10 @ 0x23000000 │ │ │ │ + andeq ip, r0, #152, 10 @ 0x26000000 │ │ │ │ + andeq ip, r0, #164, 10 @ 0x29000000 │ │ │ │ + andeq ip, r0, #176, 10 @ 0x2c000000 │ │ │ │ + andeq ip, r0, #168, 10 @ 0x2a000000 │ │ │ │ + andeq ip, r0, #160, 10 @ 0x28000000 │ │ │ │ + andeq ip, r0, #180, 10 @ 0x2d000000 │ │ │ │ + andeq ip, r0, #172, 10 @ 0x2b000000 │ │ │ │ + andeq ip, r0, #192, 10 @ 0x30000000 │ │ │ │ + andeq ip, r0, #192, 10 @ 0x30000000 │ │ │ │ + andeq ip, r0, #184, 10 @ 0x2e000000 │ │ │ │ + andeq ip, r0, #160, 10 @ 0x28000000 │ │ │ │ + andeq ip, r0, #140, 10 @ 0x23000000 │ │ │ │ + andeq ip, r0, #136, 10 @ 0x22000000 │ │ │ │ + andeq ip, r0, #140, 10 @ 0x23000000 │ │ │ │ + andeq ip, r0, #136, 10 @ 0x22000000 │ │ │ │ + andeq ip, r0, #132, 10 @ 0x21000000 │ │ │ │ + andeq ip, r0, #128, 10 @ 0x20000000 │ │ │ │ + andeq ip, r0, #152, 10 @ 0x26000000 │ │ │ │ + andeq ip, r0, #148, 10 @ 0x25000000 │ │ │ │ + andeq ip, r0, #144, 10 @ 0x24000000 │ │ │ │ + andeq ip, r0, #140, 10 @ 0x23000000 │ │ │ │ + andeq ip, r0, #236, 8 @ 0xec000000 │ │ │ │ + andeq ip, r0, #232, 8 @ 0xe8000000 │ │ │ │ + andeq ip, r0, #88, 8 @ 0x58000000 │ │ │ │ + andeq ip, r0, #28, 10 @ 0x7000000 │ │ │ │ + andeq ip, r0, #24, 10 @ 0x6000000 │ │ │ │ + andeq ip, r0, #16, 10 @ 0x4000000 │ │ │ │ + andeq ip, r0, #40, 6 @ 0xa0000000 │ │ │ │ + andeq ip, r0, #232, 8 @ 0xe8000000 │ │ │ │ + andeq ip, r0, #44, 6 @ 0xb0000000 │ │ │ │ + andeq ip, r0, #204, 8 @ 0xcc000000 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + andseq r3, r5, #96, 12 @ 0x6000000 │ │ │ │ + andseq r3, r5, #96, 12 @ 0x6000000 │ │ │ │ + andeq ip, r0, #88, 6 @ 0x60000001 │ │ │ │ + andeq ip, r0, #64, 6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 5efa0 <__cxa_atexit@plt+0x531d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #88] @ 68fcc <__cxa_atexit@plt+0x5d204> │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq ip, r0, #52, 6 @ 0xd0000000 │ │ │ │ + andeq ip, r0, #76, 10 @ 0x13000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 5effc <__cxa_atexit@plt+0x53234> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5eff4 <__cxa_atexit@plt+0x5322c> │ │ │ │ + ldr r3, [pc, #44] @ 5f004 <__cxa_atexit@plt+0x5323c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 68fa8 <__cxa_atexit@plt+0x5d1e0> │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 677b0 <__cxa_atexit@plt+0x5b9e8> │ │ │ │ + ldr r2, [pc, #40] @ 5f008 <__cxa_atexit@plt+0x53240> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4e364 <__cxa_atexit@plt+0x1c4259c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq ip, r0, #12, 10 @ 0x3000000 │ │ │ │ + andseq r3, r5, #4, 8 @ 0x4000000 │ │ │ │ + andeq ip, r0, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5f048 <__cxa_atexit@plt+0x53280> │ │ │ │ + ldr r2, [pc, #40] @ 5f058 <__cxa_atexit@plt+0x53290> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #36] @ 5f05c <__cxa_atexit@plt+0x53294> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r9, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #16] @ 5f060 <__cxa_atexit@plt+0x53298> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff5f0 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - mvnseq sp, r4, ror #18 │ │ │ │ - andeq r1, r0, r8, asr #5 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq ip, r0, #232, 6 @ 0xa0000003 │ │ │ │ + andeq ip, r0, #252, 8 @ 0xfc000000 │ │ │ │ + andeq ip, r0, #192, 8 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 677b0 <__cxa_atexit@plt+0x5b9e8> │ │ │ │ - ldrsheq lr, [pc, #36] @ 69034 <__cxa_atexit@plt+0x5d26c> │ │ │ │ - andeq r1, r0, lr, lsr #15 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5f0d8 <__cxa_atexit@plt+0x53310> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5f0f4 <__cxa_atexit@plt+0x5332c> │ │ │ │ + ldr r7, [pc, #120] @ 5f10c <__cxa_atexit@plt+0x53344> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r8, [pc, #112] @ 5f110 <__cxa_atexit@plt+0x53348> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #108] @ 5f114 <__cxa_atexit@plt+0x5334c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r2, r3, #17 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #36] @ 5f104 <__cxa_atexit@plt+0x5333c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 5f108 <__cxa_atexit@plt+0x53340> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq ip, r0, #76, 6 @ 0x30000001 │ │ │ │ + andseq r3, r5, #108, 6 @ 0xb0000001 │ │ │ │ + andseq r3, r5, #96, 12 @ 0x6000000 │ │ │ │ + andseq r3, r5, #68, 6 @ 0x10000001 │ │ │ │ + andeq ip, r0, #12, 8 @ 0xc000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - and r3, r2, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 690f8 <__cxa_atexit@plt+0x5d330> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #92 @ 0x5c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 69144 <__cxa_atexit@plt+0x5d37c> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr lr, [pc, #284] @ 69160 <__cxa_atexit@plt+0x5d398> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #280] @ 69164 <__cxa_atexit@plt+0x5d39c> │ │ │ │ + bne 5f1b0 <__cxa_atexit@plt+0x533e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5f1cc <__cxa_atexit@plt+0x53404> │ │ │ │ + ldr r7, [pc, #156] @ 5f1e4 <__cxa_atexit@plt+0x5341c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r8, [pc, #148] @ 5f1e8 <__cxa_atexit@plt+0x53420> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #144] @ 5f1ec <__cxa_atexit@plt+0x53424> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #140] @ 5f1f0 <__cxa_atexit@plt+0x53428> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r2, r3, #30 │ │ │ │ + sub r1, r3, #17 │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + sub sl, r3, #42 @ 0x2a │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, r9, sl} │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #36] @ 5f1dc <__cxa_atexit@plt+0x53414> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 5f1e0 <__cxa_atexit@plt+0x53418> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - str r3, [sp] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - sub r2, r8, #63 @ 0x3f │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr fp, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #168] @ 69168 <__cxa_atexit@plt+0x5d3a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq ip, r0, #136, 4 @ 0x80000008 │ │ │ │ + andseq r3, r5, #184, 4 @ 0x8000000b │ │ │ │ + andseq r3, r5, #176, 10 @ 0x2c000000 │ │ │ │ + andseq r3, r5, #144, 4 │ │ │ │ + andseq r3, r5, #156, 10 @ 0x27000000 │ │ │ │ + andeq ip, r0, #48, 6 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5f268 <__cxa_atexit@plt+0x534a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5f284 <__cxa_atexit@plt+0x534bc> │ │ │ │ + ldr r7, [pc, #120] @ 5f29c <__cxa_atexit@plt+0x534d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r8, [pc, #112] @ 5f2a0 <__cxa_atexit@plt+0x534d8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #108] @ 5f2a4 <__cxa_atexit@plt+0x534dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #36] @ 5f294 <__cxa_atexit@plt+0x534cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 5f298 <__cxa_atexit@plt+0x534d0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq ip, r0, #228, 2 @ 0x39 │ │ │ │ + andseq r3, r5, #220, 2 @ 0x37 │ │ │ │ + andseq r3, r5, #212, 8 @ 0xd4000000 │ │ │ │ + andseq r3, r5, #180, 2 @ 0x2d │ │ │ │ + andeq ip, r0, #124, 4 @ 0xc0000007 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5f340 <__cxa_atexit@plt+0x53578> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5f3d0 <__cxa_atexit@plt+0x53608> │ │ │ │ + ldr r7, [pc, #284] @ 5f3f4 <__cxa_atexit@plt+0x5362c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r8, [pc, #276] @ 5f3f8 <__cxa_atexit@plt+0x53630> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #272] @ 5f3fc <__cxa_atexit@plt+0x53634> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #268] @ 5f400 <__cxa_atexit@plt+0x53638> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r2, r3, #30 │ │ │ │ + sub r1, r3, #18 │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + sub sl, r3, #41 @ 0x29 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r6, r9, sl, fp} │ │ │ │ - sub r7, r8, #2 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, r9, sl} │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r2, [pc, #88] @ 69158 <__cxa_atexit@plt+0x5d390> │ │ │ │ + ldr r2, [pc, #152] @ 5f3e0 <__cxa_atexit@plt+0x53618> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + str r2, [r7] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 5f3b8 <__cxa_atexit@plt+0x535f0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5f3a4 <__cxa_atexit@plt+0x535dc> │ │ │ │ + ldr r2, [pc, #120] @ 5f3e4 <__cxa_atexit@plt+0x5361c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r9, [r3, #6] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 69138 <__cxa_atexit@plt+0x5d370> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 6915c <__cxa_atexit@plt+0x5d394> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 677b0 <__cxa_atexit@plt+0x5b9e8> │ │ │ │ + beq 5f3c8 <__cxa_atexit@plt+0x53600> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #91 @ 0x5b │ │ │ │ + bne 5f3a4 <__cxa_atexit@plt+0x535dc> │ │ │ │ + ldr r3, [pc, #84] @ 5f3e8 <__cxa_atexit@plt+0x53620> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #80] @ 5f3ec <__cxa_atexit@plt+0x53624> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1960d88 <__cxa_atexit@plt+0x1954fc0> │ │ │ │ + ldr r7, [pc, #68] @ 5f3f0 <__cxa_atexit@plt+0x53628> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #92 @ 0x5c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r9, r4, #132, 6 @ 0x10000002 │ │ │ │ - @ instruction: 0xfffff658 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - andseq r9, r4, #92, 8 @ 0x5c000000 │ │ │ │ - ldrsbeq sp, [pc, #112] @ 691e4 <__cxa_atexit@plt+0x5d41c> │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq ip, r0, #124, 2 │ │ │ │ + andseq r3, r5, #84 @ 0x54 │ │ │ │ + andseq r3, r5, #40, 2 │ │ │ │ + andseq r3, r5, #28, 8 @ 0x1c000000 │ │ │ │ + andseq r3, r5, #0, 2 │ │ │ │ + andseq r3, r5, #16, 8 @ 0x10000000 │ │ │ │ + andeq ip, r0, #32, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 691a0 <__cxa_atexit@plt+0x5d3d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 677b0 <__cxa_atexit@plt+0x5b9e8> │ │ │ │ - andseq r9, r4, #28, 6 @ 0x70000000 │ │ │ │ - mvnseq sp, r0, lsl r7 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 69214 <__cxa_atexit@plt+0x5d44c> │ │ │ │ - ldr r2, [pc, #84] @ 69220 <__cxa_atexit@plt+0x5d458> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5f470 <__cxa_atexit@plt+0x536a8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #96] @ 5f490 <__cxa_atexit@plt+0x536c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 6920c <__cxa_atexit@plt+0x5d444> │ │ │ │ - ldr r2, [pc, #44] @ 69224 <__cxa_atexit@plt+0x5d45c> │ │ │ │ + beq 5f484 <__cxa_atexit@plt+0x536bc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #91 @ 0x5b │ │ │ │ + bne 5f470 <__cxa_atexit@plt+0x536a8> │ │ │ │ + ldr r2, [pc, #64] @ 5f498 <__cxa_atexit@plt+0x536d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6920c <__cxa_atexit@plt+0x5d444> │ │ │ │ - b 69268 <__cxa_atexit@plt+0x5d4a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [pc, #60] @ 5f49c <__cxa_atexit@plt+0x536d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1960d88 <__cxa_atexit@plt+0x1954fc0> │ │ │ │ + ldr r7, [pc, #28] @ 5f494 <__cxa_atexit@plt+0x536cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01ffd690 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq r2, r5, #136, 30 @ 0x220 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq ip, r0, #184 @ 0xb8 │ │ │ │ + andeq ip, r0, #132 @ 0x84 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 69258 <__cxa_atexit@plt+0x5d490> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #91 @ 0x5b │ │ │ │ + bne 5f4d4 <__cxa_atexit@plt+0x5370c> │ │ │ │ + ldr r3, [pc, #44] @ 5f4ec <__cxa_atexit@plt+0x53724> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r8, [pc, #40] @ 5f4f0 <__cxa_atexit@plt+0x53728> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 69250 <__cxa_atexit@plt+0x5d488> │ │ │ │ - b 69268 <__cxa_atexit@plt+0x5d4a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1960d88 <__cxa_atexit@plt+0x1954fc0> │ │ │ │ + ldr r7, [pc, #12] @ 5f4e8 <__cxa_atexit@plt+0x53720> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq sp, ip, asr r6 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andseq r2, r5, #36, 30 @ 0x90 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq ip, r0, #80 @ 0x50 │ │ │ │ + andeq ip, r0, #48 @ 0x30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 692fc <__cxa_atexit@plt+0x5d534> │ │ │ │ - ldr lr, [pc, #152] @ 6931c <__cxa_atexit@plt+0x5d554> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - str r0, [r2] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r1, r7, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 69308 <__cxa_atexit@plt+0x5d540> │ │ │ │ - ldr r3, [pc, #96] @ 69320 <__cxa_atexit@plt+0x5d558> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5f524 <__cxa_atexit@plt+0x5375c> │ │ │ │ + ldr r3, [pc, #40] @ 5f53c <__cxa_atexit@plt+0x53774> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 692ec <__cxa_atexit@plt+0x5d524> │ │ │ │ - ldr r7, [pc, #72] @ 69324 <__cxa_atexit@plt+0x5d55c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #24] @ 69328 <__cxa_atexit@plt+0x5d560> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1960bd0 <__cxa_atexit@plt+0x1954e08> │ │ │ │ + ldr r7, [pc, #12] @ 5f538 <__cxa_atexit@plt+0x53770> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andseq r9, r4, #236, 2 @ 0x3b │ │ │ │ - @ instruction: 0xfffb8088 │ │ │ │ - @ instruction: 0xfffb809c │ │ │ │ - ldrheq sp, [pc, #80] @ 69380 <__cxa_atexit@plt+0x5d5b8> │ │ │ │ - @ instruction: 0xffffde20 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrsbeq sp, [pc, #244] @ 69430 <__cxa_atexit@plt+0x5d668> │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + andseq r2, r5, #212, 28 @ 0xd40 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq fp, r0, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 693bc <__cxa_atexit@plt+0x5d5f4> │ │ │ │ - ldmib r7, {r1, lr} │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 6938c <__cxa_atexit@plt+0x5d5c4> │ │ │ │ - ldr r3, [pc, #104] @ 693d4 <__cxa_atexit@plt+0x5d60c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - b 693b0 <__cxa_atexit@plt+0x5d5e8> │ │ │ │ - ldr r3, [pc, #60] @ 693d0 <__cxa_atexit@plt+0x5d608> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r8, fp │ │ │ │ - b 693d8 <__cxa_atexit@plt+0x5d610> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - bx r0 │ │ │ │ - andseq r9, r4, #128 @ 0x80 │ │ │ │ - andseq r9, r4, #176 @ 0xb0 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr lr, [ip, #24]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 694c0 <__cxa_atexit@plt+0x5d6f8> │ │ │ │ - ldr r8, [pc, #240] @ 694f0 <__cxa_atexit@plt+0x5d728> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 5f568 <__cxa_atexit@plt+0x537a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #16] @ 5f56c <__cxa_atexit@plt+0x537a4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #236] @ 694f4 <__cxa_atexit@plt+0x5d72c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #232] @ 694f8 <__cxa_atexit@plt+0x5d730> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldrb r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - str sl, [r3, #20]! │ │ │ │ - cmp r1, #43 @ 0x2b │ │ │ │ - cmpne r1, #45 @ 0x2d │ │ │ │ - bne 69450 <__cxa_atexit@plt+0x5d688> │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 69534 <__cxa_atexit@plt+0x5d76c> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #8]! │ │ │ │ - ldr r8, [r7, #-4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 694dc <__cxa_atexit@plt+0x5d714> │ │ │ │ - ldr r2, [pc, #132] @ 694fc <__cxa_atexit@plt+0x5d734> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 1e6d1c4 <__cxa_atexit@plt+0x1e613fc> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq fp, r0, #188, 30 @ 0x2f0 │ │ │ │ + andeq fp, r0, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 5f5c8 <__cxa_atexit@plt+0x53800> │ │ │ │ + ldr r2, [pc, #112] @ 5f600 <__cxa_atexit@plt+0x53838> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 694b0 <__cxa_atexit@plt+0x5d6e8> │ │ │ │ - ldr r3, [pc, #108] @ 69500 <__cxa_atexit@plt+0x5d738> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5f5dc <__cxa_atexit@plt+0x53814> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5f5e8 <__cxa_atexit@plt+0x53820> │ │ │ │ + ldr r5, [pc, #80] @ 5f604 <__cxa_atexit@plt+0x5383c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 1c4e4e8 <__cxa_atexit@plt+0x1c42720> │ │ │ │ + ldr r7, [pc, #56] @ 5f608 <__cxa_atexit@plt+0x53840> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #64] @ 69508 <__cxa_atexit@plt+0x5d740> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #32] @ 69504 <__cxa_atexit@plt+0x5d73c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5f60c <__cxa_atexit@plt+0x53844> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #20] @ 5f610 <__cxa_atexit@plt+0x53848> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe3ac │ │ │ │ - @ instruction: 0xffffe6c4 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0xfffb7ed0 │ │ │ │ - @ instruction: 0xfffb7ee4 │ │ │ │ - ldrsbeq sp, [pc, #60] @ 69548 <__cxa_atexit@plt+0x5d780> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq sp, r0, lsl #28 │ │ │ │ - andeq r0, r0, r8, lsl #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 693d8 <__cxa_atexit@plt+0x5d610> │ │ │ │ - mvnseq sp, r0, lsr #7 │ │ │ │ - andeq r0, r0, r7, lsl #5 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andseq r2, r5, #48, 28 @ 0x300 │ │ │ │ + andeq fp, r0, #24, 30 @ 0x60 │ │ │ │ + andeq fp, r0, #12, 30 @ 0x30 │ │ │ │ + andeq fp, r0, #16, 30 @ 0x40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 69640 <__cxa_atexit@plt+0x5d878> │ │ │ │ - str fp, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #24]! │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [r1, #-4]! │ │ │ │ - add fp, r0, #8 │ │ │ │ - add ip, r0, #4 │ │ │ │ - add r0, r3, #1 │ │ │ │ - ldr r9, [r2, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r2, #-16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr lr, [r9, #15] │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 695bc <__cxa_atexit@plt+0x5d7f4> │ │ │ │ - ldr r2, [pc, #272] @ 69698 <__cxa_atexit@plt+0x5d8d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [fp] │ │ │ │ - str r8, [r6] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str ip, [r5, #28] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r5, [pc, #240] @ 6969c <__cxa_atexit@plt+0x5d8d4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r0, [fp] │ │ │ │ - ldr r7, [pc, #188] @ 69684 <__cxa_atexit@plt+0x5d8bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [ip] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r1, r5, #8 │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r1 │ │ │ │ - bhi 69658 <__cxa_atexit@plt+0x5d890> │ │ │ │ - ldr r3, [pc, #152] @ 69688 <__cxa_atexit@plt+0x5d8c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6962c <__cxa_atexit@plt+0x5d864> │ │ │ │ - ldr r3, [pc, #128] @ 6968c <__cxa_atexit@plt+0x5d8c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r6, [r6, #-4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r9 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [pc, #76] @ 69694 <__cxa_atexit@plt+0x5d8cc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5f644 <__cxa_atexit@plt+0x5387c> │ │ │ │ + ldr r3, [pc, #48] @ 5f664 <__cxa_atexit@plt+0x5389c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr lr, [pc, #48] @ 69690 <__cxa_atexit@plt+0x5d8c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - andseq r8, r4, #168, 28 @ 0xa80 │ │ │ │ - @ instruction: 0xfffb7d58 │ │ │ │ - @ instruction: 0xfffb7d6c │ │ │ │ - mvnseq sp, r0, ror #4 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - andseq r8, r4, #148, 28 @ 0x940 │ │ │ │ - mvnseq sp, r8, ror #24 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1c4e4e8 <__cxa_atexit@plt+0x1c42720> │ │ │ │ + ldr r7, [pc, #16] @ 5f65c <__cxa_atexit@plt+0x53894> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 5f660 <__cxa_atexit@plt+0x53898> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq fp, r0, #188, 28 @ 0xbc0 │ │ │ │ + andeq fp, r0, #176, 28 @ 0xb00 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq fp, r0, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 69740 <__cxa_atexit@plt+0x5d978> │ │ │ │ - ldr r2, [pc, #132] @ 6974c <__cxa_atexit@plt+0x5d984> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 5f694 <__cxa_atexit@plt+0x538cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #20] @ 5f698 <__cxa_atexit@plt+0x538d0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + @ instruction: 0xfffff9f0 │ │ │ │ + andeq fp, r0, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5f6e4 <__cxa_atexit@plt+0x5391c> │ │ │ │ + ldr r7, [pc, #56] @ 5f6f4 <__cxa_atexit@plt+0x5392c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 5f6d8 <__cxa_atexit@plt+0x53910> │ │ │ │ + str sl, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 5f710 <__cxa_atexit@plt+0x53948> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 5f6f8 <__cxa_atexit@plt+0x53930> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq fp, r0, #104, 28 @ 0x680 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 5f710 <__cxa_atexit@plt+0x53948> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5f744 <__cxa_atexit@plt+0x5397c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #120] @ 5f7ac <__cxa_atexit@plt+0x539e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6972c <__cxa_atexit@plt+0x5d964> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #96] @ 69750 <__cxa_atexit@plt+0x5d988> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r3, [pc, #88] @ 5f7a4 <__cxa_atexit@plt+0x539dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 5f788 <__cxa_atexit@plt+0x539c0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5f790 <__cxa_atexit@plt+0x539c8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #52] @ 5f7a8 <__cxa_atexit@plt+0x539e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - strb r1, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6972c <__cxa_atexit@plt+0x5d964> │ │ │ │ - ldr r1, [pc, #68] @ 69754 <__cxa_atexit@plt+0x5d98c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 69734 <__cxa_atexit@plt+0x5d96c> │ │ │ │ - mov r7, r2 │ │ │ │ - b 69810 <__cxa_atexit@plt+0x5da48> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #24] @ 5f7b0 <__cxa_atexit@plt+0x539e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - ldrheq sp, [pc, #180] @ 69814 <__cxa_atexit@plt+0x5da4c> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #80] @ 697c0 <__cxa_atexit@plt+0x5d9f8> │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andseq r2, r5, #128, 24 @ 0x8000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 5f7e0 <__cxa_atexit@plt+0x53a18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - strb r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #16] @ 5f7e4 <__cxa_atexit@plt+0x53a1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1c4a84c <__cxa_atexit@plt+0x1c3ea84> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andseq r2, r5, #224, 26 @ 0x3800 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5f82c <__cxa_atexit@plt+0x53a64> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5f858 <__cxa_atexit@plt+0x53a90> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [pc, #80] @ 5f86c <__cxa_atexit@plt+0x53aa4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 5f868 <__cxa_atexit@plt+0x53aa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 697ac <__cxa_atexit@plt+0x5d9e4> │ │ │ │ - ldr r2, [pc, #52] @ 697c4 <__cxa_atexit@plt+0x5d9fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 697b4 <__cxa_atexit@plt+0x5d9ec> │ │ │ │ - mov r7, r3 │ │ │ │ - b 69810 <__cxa_atexit@plt+0x5da48> │ │ │ │ + beq 5f850 <__cxa_atexit@plt+0x53a88> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 5f710 <__cxa_atexit@plt+0x53948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r2, r5, #200, 24 @ 0xc800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 5f710 <__cxa_atexit@plt+0x53948> │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5f8c0 <__cxa_atexit@plt+0x53af8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #44] @ 5f8d8 <__cxa_atexit@plt+0x53b10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #12] @ 5f8d4 <__cxa_atexit@plt+0x53b0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - mvnseq sp, r4, asr #22 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 69800 <__cxa_atexit@plt+0x5da38> │ │ │ │ + andseq r2, r5, #80, 22 @ 0x14000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 5f8f0 <__cxa_atexit@plt+0x53b28> │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5f930 <__cxa_atexit@plt+0x53b68> │ │ │ │ + ldr sl, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #144] @ 5f9a4 <__cxa_atexit@plt+0x53bdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #128] @ 5f9a8 <__cxa_atexit@plt+0x53be0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + ldr r2, [pc, #100] @ 5f99c <__cxa_atexit@plt+0x53bd4> │ │ │ │ add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5f97c <__cxa_atexit@plt+0x53bb4> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5f988 <__cxa_atexit@plt+0x53bc0> │ │ │ │ + ldr r3, [pc, #64] @ 5f9a0 <__cxa_atexit@plt+0x53bd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5f9ac <__cxa_atexit@plt+0x53be4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andseq r2, r5, #204, 22 @ 0x33000 │ │ │ │ + andseq r2, r5, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5f9f4 <__cxa_atexit@plt+0x53c2c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5fa20 <__cxa_atexit@plt+0x53c58> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #96] @ 5fa44 <__cxa_atexit@plt+0x53c7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #64] @ 5fa3c <__cxa_atexit@plt+0x53c74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 697f8 <__cxa_atexit@plt+0x5da30> │ │ │ │ - b 69810 <__cxa_atexit@plt+0x5da48> │ │ │ │ + beq 5fa18 <__cxa_atexit@plt+0x53c50> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 5f8f0 <__cxa_atexit@plt+0x53b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq sp, r8, lsl #22 │ │ │ │ + ldr r6, [pc, #24] @ 5fa40 <__cxa_atexit@plt+0x53c78> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 698a0 <__cxa_atexit@plt+0x5dad8> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 69870 <__cxa_atexit@plt+0x5daa8> │ │ │ │ - ldr r1, [pc, #104] @ 698b8 <__cxa_atexit@plt+0x5daf0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - b 69894 <__cxa_atexit@plt+0x5dacc> │ │ │ │ - ldr r1, [pc, #60] @ 698b4 <__cxa_atexit@plt+0x5daec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - b 693d8 <__cxa_atexit@plt+0x5d610> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - stmib r5, {r3, lr} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - bx r1 │ │ │ │ - andseq r8, r4, #156, 22 @ 0x27000 │ │ │ │ - andseq r8, r4, #204, 22 @ 0x33000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 69bdc <__cxa_atexit@plt+0x5de14> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andseq r2, r5, #0, 22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 69924 <__cxa_atexit@plt+0x5db5c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 69938 <__cxa_atexit@plt+0x5db70> │ │ │ │ + bcc 5fa80 <__cxa_atexit@plt+0x53cb8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 5fa98 <__cxa_atexit@plt+0x53cd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andseq r8, r4, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 699dc <__cxa_atexit@plt+0x5dc14> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 699e4 <__cxa_atexit@plt+0x5dc1c> │ │ │ │ - ldr r1, [pc, #144] @ 699fc <__cxa_atexit@plt+0x5dc34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 69994 <__cxa_atexit@plt+0x5dbcc> │ │ │ │ - cmp r7, #4 │ │ │ │ - ble 699a4 <__cxa_atexit@plt+0x5dbdc> │ │ │ │ - ldr r7, [pc, #116] @ 69a00 <__cxa_atexit@plt+0x5dc38> │ │ │ │ + ldr r3, [pc, #20] @ 5fa9c <__cxa_atexit@plt+0x53cd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andseq r2, r5, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 5f8f0 <__cxa_atexit@plt+0x53b28> │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5faf0 <__cxa_atexit@plt+0x53d28> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #44] @ 5fb08 <__cxa_atexit@plt+0x53d40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #12] @ 5fb04 <__cxa_atexit@plt+0x53d3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 69a04 <__cxa_atexit@plt+0x5dc3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 69a08 <__cxa_atexit@plt+0x5dc40> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 69a0c <__cxa_atexit@plt+0x5dc44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 69a10 <__cxa_atexit@plt+0x5dc48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #5 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 699ec <__cxa_atexit@plt+0x5dc24> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andseq r8, r4, #132, 20 @ 0x84000 │ │ │ │ - andseq r8, r4, #184, 22 @ 0x2e000 │ │ │ │ - mvnseq sp, ip, asr #5 │ │ │ │ - mvneq sl, ip, lsr #30 │ │ │ │ - andseq r8, r4, #148, 22 @ 0x25000 │ │ │ │ - andseq r8, r4, #84, 22 @ 0x15000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 69ab4 <__cxa_atexit@plt+0x5dcec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 69abc <__cxa_atexit@plt+0x5dcf4> │ │ │ │ - ldr r1, [pc, #144] @ 69ad4 <__cxa_atexit@plt+0x5dd0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 69a6c <__cxa_atexit@plt+0x5dca4> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 69a7c <__cxa_atexit@plt+0x5dcb4> │ │ │ │ - ldr r7, [pc, #116] @ 69ad8 <__cxa_atexit@plt+0x5dd10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 69adc <__cxa_atexit@plt+0x5dd14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 69ae0 <__cxa_atexit@plt+0x5dd18> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 69ae4 <__cxa_atexit@plt+0x5dd1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 69ae8 <__cxa_atexit@plt+0x5dd20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 69ac4 <__cxa_atexit@plt+0x5dcfc> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andseq r2, r5, #32, 18 @ 0x80000 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 872d4 <__cxa_atexit@plt+0x7b50c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5fb54 <__cxa_atexit@plt+0x53d8c> │ │ │ │ + ldr r3, [pc, #36] @ 5fb64 <__cxa_atexit@plt+0x53d9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq r8, r4, #172, 18 @ 0x2b0000 │ │ │ │ - andseq r8, r4, #224, 20 @ 0xe0000 │ │ │ │ - ldrheq sp, [pc, #24] @ 69afc <__cxa_atexit@plt+0x5dd34> │ │ │ │ - mvneq sl, r6, ror #28 │ │ │ │ - andseq r8, r4, #188, 20 @ 0xbc000 │ │ │ │ - andseq r8, r4, #124, 20 @ 0x7c000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 69b8c <__cxa_atexit@plt+0x5ddc4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 69b94 <__cxa_atexit@plt+0x5ddcc> │ │ │ │ - ldr r1, [pc, #144] @ 69bac <__cxa_atexit@plt+0x5dde4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 69b44 <__cxa_atexit@plt+0x5dd7c> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 69b54 <__cxa_atexit@plt+0x5dd8c> │ │ │ │ - ldr r7, [pc, #116] @ 69bb0 <__cxa_atexit@plt+0x5dde8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 69bb4 <__cxa_atexit@plt+0x5ddec> │ │ │ │ + @ instruction: 0xffffffd0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5fb90 <__cxa_atexit@plt+0x53dc8> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 5fba4 <__cxa_atexit@plt+0x53ddc> │ │ │ │ + ldr r7, [pc, #8] @ 5fba0 <__cxa_atexit@plt+0x53dd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 69bb8 <__cxa_atexit@plt+0x5ddf0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 69bbc <__cxa_atexit@plt+0x5ddf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 69bc0 <__cxa_atexit@plt+0x5ddf8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 69b9c <__cxa_atexit@plt+0x5ddd4> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq r8, r4, #212, 16 @ 0xd40000 │ │ │ │ - andseq r8, r4, #8, 20 @ 0x8000 │ │ │ │ - mvnseq sp, r8, lsl #2 │ │ │ │ - mvneq sl, r2, lsl #27 │ │ │ │ - andseq r8, r4, #228, 18 @ 0x390000 │ │ │ │ - andseq r8, r4, #164, 18 @ 0x290000 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrheq sp, [pc, #116] @ 69c48 <__cxa_atexit@plt+0x5de80> │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 69dc8 <__cxa_atexit@plt+0x5e000> │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - sub r1, r0, #91 @ 0x5b │ │ │ │ - cmp r1, #32 │ │ │ │ - bhi 69cb0 <__cxa_atexit@plt+0x5dee8> │ │ │ │ - ldr ip, [r2, #12] │ │ │ │ - add lr, pc, #4 │ │ │ │ - ldr r1, [lr, r1, lsl #2] │ │ │ │ - add pc, lr, r1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldr r1, [pc, #324] @ 69de8 <__cxa_atexit@plt+0x5e020> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ - b 69d18 <__cxa_atexit@plt+0x5df50> │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ - bne 69ccc <__cxa_atexit@plt+0x5df04> │ │ │ │ - ldr r1, [pc, #292] @ 69de4 <__cxa_atexit@plt+0x5e01c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ - b 69d18 <__cxa_atexit@plt+0x5df50> │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - cmp r0, #47 @ 0x2f │ │ │ │ - bls 69dac <__cxa_atexit@plt+0x5dfe4> │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ - bcc 69db4 <__cxa_atexit@plt+0x5dfec> │ │ │ │ - ldr r3, [pc, #272] @ 69dfc <__cxa_atexit@plt+0x5e034> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #264] @ 69e00 <__cxa_atexit@plt+0x5e038> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [pc, #232] @ 69df8 <__cxa_atexit@plt+0x5e030> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 69da0 <__cxa_atexit@plt+0x5dfd8> │ │ │ │ - ldr r1, [pc, #176] @ 69df0 <__cxa_atexit@plt+0x5e028> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - b 69d94 <__cxa_atexit@plt+0x5dfcc> │ │ │ │ - ldr r1, [pc, #140] @ 69dec <__cxa_atexit@plt+0x5e024> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - b 69d94 <__cxa_atexit@plt+0x5dfcc> │ │ │ │ - ldr r1, [pc, #116] @ 69df4 <__cxa_atexit@plt+0x5e02c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 69ce4 <__cxa_atexit@plt+0x5df1c> │ │ │ │ - ldr r0, [pc, #36] @ 69de0 <__cxa_atexit@plt+0x5e018> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - b 69d20 <__cxa_atexit@plt+0x5df58> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r0, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #29 │ │ │ │ - andeq r0, r0, r4, asr pc │ │ │ │ - andeq r0, r0, ip, lsl #30 │ │ │ │ - andeq r0, r0, ip, lsr #19 │ │ │ │ - andeq r0, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - mvnseq ip, ip, lsr #30 │ │ │ │ - andseq r8, r4, #16, 14 @ 0x400000 │ │ │ │ - mvnseq ip, r4, asr #29 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 69e54 <__cxa_atexit@plt+0x5e08c> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 69e64 <__cxa_atexit@plt+0x5e09c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq r8, r4, #252, 10 @ 0x3f000000 │ │ │ │ - mvnseq ip, ip, ror lr │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 6a0f8 <__cxa_atexit@plt+0x5e330> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r7, ip, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r3, [r9, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r7, r1 │ │ │ │ - bge 69f74 <__cxa_atexit@plt+0x5e1ac> │ │ │ │ - subs r7, r7, r3 │ │ │ │ - bne 69fc4 <__cxa_atexit@plt+0x5e1fc> │ │ │ │ - str ip, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 6a110 <__cxa_atexit@plt+0x5e348> │ │ │ │ - ldr r7, [pc, #592] @ 6a13c <__cxa_atexit@plt+0x5e374> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #580] @ 6a140 <__cxa_atexit@plt+0x5e378> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ + andeq fp, r0, #192, 18 @ 0x300000 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r6, [r5, #4] │ │ │ │ + and r3, r6, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5fc48 <__cxa_atexit@plt+0x53e80> │ │ │ │ + ldr r3, [r6, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + ldr r2, [pc, #184] @ 5fc88 <__cxa_atexit@plt+0x53ec0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r6, r5 │ │ │ │ + str r2, [r6, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5fc60 <__cxa_atexit@plt+0x53e98> │ │ │ │ + ldr r6, [pc, #156] @ 5fc8c <__cxa_atexit@plt+0x53ec4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6a084 <__cxa_atexit@plt+0x5e2bc> │ │ │ │ - ldr r2, [pc, #548] @ 6a144 <__cxa_atexit@plt+0x5e37c> │ │ │ │ + beq 5fc70 <__cxa_atexit@plt+0x53ea8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5fc7c <__cxa_atexit@plt+0x53eb4> │ │ │ │ + ldr r3, [pc, #116] @ 5fc94 <__cxa_atexit@plt+0x53ecc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #112] @ 5fc98 <__cxa_atexit@plt+0x53ed0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r8, #8] │ │ │ │ - ldr r5, [r8, #20] │ │ │ │ - ldr r1, [pc, #536] @ 6a148 <__cxa_atexit@plt+0x5e380> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r5, [r8, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r6, [pc, #496] @ 6a14c <__cxa_atexit@plt+0x5e384> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r6, [pc, #64] @ 5fc90 <__cxa_atexit@plt+0x53ec8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r7, [pc, #472] @ 6a154 <__cxa_atexit@plt+0x5e38c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, r2 │ │ │ │ - cmp r0, r7 │ │ │ │ - bne 6a028 <__cxa_atexit@plt+0x5e260> │ │ │ │ - ldr r0, [pc, #460] @ 6a160 <__cxa_atexit@plt+0x5e398> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #456] @ 6a164 <__cxa_atexit@plt+0x5e39c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 6a050 <__cxa_atexit@plt+0x5e288> │ │ │ │ - stmib sp, {fp, ip} │ │ │ │ - ldr r1, [pc, #352] @ 6a138 <__cxa_atexit@plt+0x5e370> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, r2 │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6a0e4 <__cxa_atexit@plt+0x5e31c> │ │ │ │ - ldr r7, [pc, #368] @ 6a168 <__cxa_atexit@plt+0x5e3a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #364] @ 6a16c <__cxa_atexit@plt+0x5e3a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 6a134 <__cxa_atexit@plt+0x5e36c> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 6a090 <__cxa_atexit@plt+0x5e2c8> │ │ │ │ - ldr r7, [pc, #280] @ 6a170 <__cxa_atexit@plt+0x5e3a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #276] @ 6a174 <__cxa_atexit@plt+0x5e3ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - mov r8, ip │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + add r8, r6, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r1, [pc, #188] @ 6a158 <__cxa_atexit@plt+0x5e390> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #184] @ 6a15c <__cxa_atexit@plt+0x5e394> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - str ip, [r8, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 69ed8 <__cxa_atexit@plt+0x5e110> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #56] @ 6a150 <__cxa_atexit@plt+0x5e388> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldrbvs r7, [r5, #-628]! @ 0xfffffd8c │ │ │ │ - mvneq sl, r6, lsl #18 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - strheq sl, [r9, #158]! @ 0x9e │ │ │ │ - andseq r8, r4, #28, 12 @ 0x1c00000 │ │ │ │ - andseq r8, r4, #236, 10 @ 0x3b000000 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvneq sl, r2, ror #18 │ │ │ │ - mvnseq ip, r0, lsl #21 │ │ │ │ - andseq r8, r4, #204, 6 @ 0x30000003 │ │ │ │ - mvnseq ip, r8, lsl #23 │ │ │ │ - andseq r8, r4, #212, 8 @ 0xd4000000 │ │ │ │ - mvnseq ip, r8, asr #24 │ │ │ │ - andseq r8, r4, #8, 8 @ 0x8000000 │ │ │ │ - mvnseq ip, r8, ror #23 │ │ │ │ - andseq r8, r4, #168, 6 @ 0xa0000002 │ │ │ │ - mvnseq ip, r0, ror #22 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6a220 <__cxa_atexit@plt+0x5e458> │ │ │ │ - ldr r7, [pc, #152] @ 6a238 <__cxa_atexit@plt+0x5e470> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 6a23c <__cxa_atexit@plt+0x5e474> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6a214 <__cxa_atexit@plt+0x5e44c> │ │ │ │ - ldr r8, [pc, #108] @ 6a240 <__cxa_atexit@plt+0x5e478> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 6a244 <__cxa_atexit@plt+0x5e47c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 6a248 <__cxa_atexit@plt+0x5e480> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 6a24c <__cxa_atexit@plt+0x5e484> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - mvneq sl, sl, lsl #14 │ │ │ │ - andseq r8, r4, #112, 6 @ 0xc0000001 │ │ │ │ - andseq r8, r4, #64, 6 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - mvnseq ip, r8, lsl #21 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 6a2ac <__cxa_atexit@plt+0x5e4e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 6a2b0 <__cxa_atexit@plt+0x5e4e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 6a2b4 <__cxa_atexit@plt+0x5e4ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq sl, sl, ror r6 │ │ │ │ - andseq r8, r4, #188, 4 @ 0xc000000b │ │ │ │ - andseq r8, r4, #168, 4 @ 0x8000000a │ │ │ │ - mvnseq ip, ip, lsr #20 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 6a540 <__cxa_atexit@plt+0x5e778> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - ldr ip, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r3, [fp, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 6a3d0 <__cxa_atexit@plt+0x5e608> │ │ │ │ - str r7, [sp] │ │ │ │ - subs r7, r2, r3 │ │ │ │ - bne 6a424 <__cxa_atexit@plt+0x5e65c> │ │ │ │ - str r9, [r8, #20] │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r8, #4] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 6a558 <__cxa_atexit@plt+0x5e790> │ │ │ │ - ldr r2, [pc, #584] @ 6a590 <__cxa_atexit@plt+0x5e7c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #572] @ 6a594 <__cxa_atexit@plt+0x5e7cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6a4c8 <__cxa_atexit@plt+0x5e700> │ │ │ │ - ldr r0, [pc, #544] @ 6a598 <__cxa_atexit@plt+0x5e7d0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r2, [r8, #20] │ │ │ │ - ldr r1, [pc, #532] @ 6a59c <__cxa_atexit@plt+0x5e7d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #492] @ 6a5a0 <__cxa_atexit@plt+0x5e7d8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - mov sl, #4 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r2, [pc, #464] @ 6a5a8 <__cxa_atexit@plt+0x5e7e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, ip │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 6a474 <__cxa_atexit@plt+0x5e6ac> │ │ │ │ - ldr r0, [pc, #460] @ 6a5bc <__cxa_atexit@plt+0x5e7f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - ldr r0, [pc, #452] @ 6a5c0 <__cxa_atexit@plt+0x5e7f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 6a44c <__cxa_atexit@plt+0x5e684> │ │ │ │ - ldr r1, [pc, #336] @ 6a584 <__cxa_atexit@plt+0x5e7bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, ip │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6a534 <__cxa_atexit@plt+0x5e76c> │ │ │ │ - ldr r7, [pc, #308] @ 6a588 <__cxa_atexit@plt+0x5e7c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #304] @ 6a58c <__cxa_atexit@plt+0x5e7c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 6a4bc <__cxa_atexit@plt+0x5e6f4> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 6a580 <__cxa_atexit@plt+0x5e7b8> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 6a4d8 <__cxa_atexit@plt+0x5e710> │ │ │ │ - ldr r2, [pc, #264] @ 6a5ac <__cxa_atexit@plt+0x5e7e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #260] @ 6a5b0 <__cxa_atexit@plt+0x5e7e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - mov r8, r9 │ │ │ │ - ldmib sp, {r9, sl, fp} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - ldr r1, [pc, #208] @ 6a5b4 <__cxa_atexit@plt+0x5e7ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #200] @ 6a5b8 <__cxa_atexit@plt+0x5e7f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - str r9, [r8, #20] │ │ │ │ - b 6a330 <__cxa_atexit@plt+0x5e568> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #68] @ 6a5a4 <__cxa_atexit@plt+0x5e7dc> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andseq r2, r5, #176, 14 @ 0x2c00000 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [pc, #108] @ 5fd1c <__cxa_atexit@plt+0x53f54> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - stclvs 5, cr7, [ip], #-440 @ 0xfffffe48 │ │ │ │ - strheq sl, [r9, #70]! @ 0x46 │ │ │ │ - mvnseq ip, ip, ror #15 │ │ │ │ - andseq r7, r4, #172, 30 @ 0x2b0 │ │ │ │ - andeq r0, r0, ip, asr r3 │ │ │ │ - @ instruction: 0xfffff6c0 │ │ │ │ - mvneq sl, r2, ror r5 │ │ │ │ - andseq r8, r4, #196, 2 @ 0x31 │ │ │ │ - andseq r8, r4, #148, 2 @ 0x25 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvneq sl, r2, lsl r5 │ │ │ │ - @ instruction: 0x01ffc79c │ │ │ │ - andseq r7, r4, #92, 30 @ 0x170 │ │ │ │ - andseq r7, r4, #140, 30 @ 0x230 │ │ │ │ - andseq r8, r4, #76 @ 0x4c │ │ │ │ - andseq r8, r4, #128 @ 0x80 │ │ │ │ - andseq r8, r4, #64, 2 │ │ │ │ - mvnseq ip, r4, lsl r7 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6a66c <__cxa_atexit@plt+0x5e8a4> │ │ │ │ - ldr r7, [pc, #152] @ 6a684 <__cxa_atexit@plt+0x5e8bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 6a688 <__cxa_atexit@plt+0x5e8c0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 6a660 <__cxa_atexit@plt+0x5e898> │ │ │ │ - ldr r8, [pc, #108] @ 6a68c <__cxa_atexit@plt+0x5e8c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 6a690 <__cxa_atexit@plt+0x5e8c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ + beq 5fd04 <__cxa_atexit@plt+0x53f3c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5fd10 <__cxa_atexit@plt+0x53f48> │ │ │ │ + ldr r3, [pc, #68] @ 5fd20 <__cxa_atexit@plt+0x53f58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 5fd24 <__cxa_atexit@plt+0x53f5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 6a694 <__cxa_atexit@plt+0x5e8cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 6a698 <__cxa_atexit@plt+0x5e8d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff41c │ │ │ │ - mvneq sl, sl, asr #5 │ │ │ │ - andseq r7, r4, #36, 30 @ 0x90 │ │ │ │ - andseq r7, r4, #244, 28 @ 0xf40 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - mvnseq ip, ip, lsr r6 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 6a6f8 <__cxa_atexit@plt+0x5e930> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 6a6fc <__cxa_atexit@plt+0x5e934> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 6a700 <__cxa_atexit@plt+0x5e938> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq sl, sl, lsr r2 │ │ │ │ - andseq r7, r4, #112, 28 @ 0x700 │ │ │ │ - andseq r7, r4, #92, 28 @ 0x5c0 │ │ │ │ - mvnseq ip, r0, ror #11 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, fp │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc 6a9d8 <__cxa_atexit@plt+0x5ec10> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [fp, #7] │ │ │ │ - ldr lr, [fp, #11] │ │ │ │ - ldr r1, [fp, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #-4]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, r0, #5 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 6a824 <__cxa_atexit@plt+0x5ea5c> │ │ │ │ - mov r3, r2 │ │ │ │ - subs r2, r1, r0 │ │ │ │ - bne 6a874 <__cxa_atexit@plt+0x5eaac> │ │ │ │ - str fp, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - add r7, r6, #12 │ │ │ │ - cmp r9, r7 │ │ │ │ - bcc 6a9f4 <__cxa_atexit@plt+0x5ec2c> │ │ │ │ - ldr r3, [pc, #648] @ 6aa20 <__cxa_atexit@plt+0x5ec58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #636] @ 6aa24 <__cxa_atexit@plt+0x5ec5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 6a960 <__cxa_atexit@plt+0x5eb98> │ │ │ │ - ldr r1, [pc, #608] @ 6aa28 <__cxa_atexit@plt+0x5ec60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r3, [r8, #20] │ │ │ │ - ldr r2, [pc, #596] @ 6aa2c <__cxa_atexit@plt+0x5ec64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stm r8, {r2, r6} │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #556] @ 6aa30 <__cxa_atexit@plt+0x5ec68> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, #5 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r9, [pc, #532] @ 6aa40 <__cxa_atexit@plt+0x5ec78> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r1, r0, lr │ │ │ │ - cmp r1, r9 │ │ │ │ - bne 6a8b0 <__cxa_atexit@plt+0x5eae8> │ │ │ │ - ldr r1, [pc, #524] @ 6aa50 <__cxa_atexit@plt+0x5ec88> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #520] @ 6aa54 <__cxa_atexit@plt+0x5ec8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r6, r1, #3 │ │ │ │ - str r6, [r8, #24] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r2, #5 │ │ │ │ - ble 6a904 <__cxa_atexit@plt+0x5eb3c> │ │ │ │ - ldr r1, [pc, #436] @ 6aa38 <__cxa_atexit@plt+0x5ec70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #432] @ 6aa3c <__cxa_atexit@plt+0x5ec74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - mov fp, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r9, [fp, #3] │ │ │ │ - ldr r0, [pc, #388] @ 6aa44 <__cxa_atexit@plt+0x5ec7c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6a974 <__cxa_atexit@plt+0x5ebac> │ │ │ │ - ldr r3, [pc, #392] @ 6aa60 <__cxa_atexit@plt+0x5ec98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #388] @ 6aa64 <__cxa_atexit@plt+0x5ec9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stm sp, {r3, sl} │ │ │ │ - ldr r1, [pc, #268] @ 6aa1c <__cxa_atexit@plt+0x5ec54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r0, r0, lr │ │ │ │ - mov sl, r2 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6a9c8 <__cxa_atexit@plt+0x5ec00> │ │ │ │ - ldr r3, [pc, #296] @ 6aa58 <__cxa_atexit@plt+0x5ec90> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5fd74 <__cxa_atexit@plt+0x53fac> │ │ │ │ + ldr r3, [pc, #52] @ 5fd80 <__cxa_atexit@plt+0x53fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #292] @ 6aa5c <__cxa_atexit@plt+0x5ec94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ + ldr r2, [pc, #48] @ 5fd84 <__cxa_atexit@plt+0x53fbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #204] @ 6aa48 <__cxa_atexit@plt+0x5ec80> │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #108] @ 5fe08 <__cxa_atexit@plt+0x54040> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #200] @ 6aa4c <__cxa_atexit@plt+0x5ec84> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - str r7, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r5, [r8, #-4] │ │ │ │ - str r9, [r8, #-8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r8, #-16] │ │ │ │ - add r5, r5, #5 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str sl, [r8, #4] │ │ │ │ - str fp, [r8, #20] │ │ │ │ - ldm sp, {r0, sl} │ │ │ │ - b 6a784 <__cxa_atexit@plt+0x5e9bc> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #56] @ 6aa34 <__cxa_atexit@plt+0x5ec6c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5fdec <__cxa_atexit@plt+0x54024> │ │ │ │ + ldr r7, [pc, #84] @ 5fe0c <__cxa_atexit@plt+0x54044> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #76] @ 5fe10 <__cxa_atexit@plt+0x54048> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r5, {r7, r9, sl} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 5fde0 <__cxa_atexit@plt+0x54018> │ │ │ │ + str sl, [r5] │ │ │ │ mov r7, fp │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mvneq r9, r8, asr #31 │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - mvneq sl, r0, lsl r1 │ │ │ │ - andseq r7, r4, #116, 26 @ 0x1d00 │ │ │ │ - andseq r7, r4, #68, 26 @ 0x1100 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrheq ip, [pc, #60] @ 6aa7c <__cxa_atexit@plt+0x5ecb4> │ │ │ │ - andseq r7, r4, #124, 22 @ 0x1f000 │ │ │ │ - mvneq sl, ip, lsr #1 │ │ │ │ - mvneq sl, r8, lsl r0 │ │ │ │ - mvnseq ip, ip, lsr #3 │ │ │ │ - andseq r7, r4, #236, 20 @ 0xec000 │ │ │ │ - mvnseq ip, r4, ror #5 │ │ │ │ - andseq r7, r4, #36, 24 @ 0x2400 │ │ │ │ - mvnseq ip, r0, lsl r3 │ │ │ │ - andseq r7, r4, #208, 20 @ 0xd0000 │ │ │ │ - mvnseq ip, r8, ror #6 │ │ │ │ - andseq r7, r4, #40, 22 @ 0xa000 │ │ │ │ - mvnseq ip, r0, ror r2 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6ab10 <__cxa_atexit@plt+0x5ed48> │ │ │ │ - ldr r7, [pc, #152] @ 6ab28 <__cxa_atexit@plt+0x5ed60> │ │ │ │ + b 5f710 <__cxa_atexit@plt+0x53948> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 5fe14 <__cxa_atexit@plt+0x5404c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 6ab2c <__cxa_atexit@plt+0x5ed64> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6ab04 <__cxa_atexit@plt+0x5ed3c> │ │ │ │ - ldr r8, [pc, #108] @ 6ab30 <__cxa_atexit@plt+0x5ed68> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 6ab34 <__cxa_atexit@plt+0x5ed6c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 6ab38 <__cxa_atexit@plt+0x5ed70> │ │ │ │ + ldr r3, [pc, #28] @ 5fe18 <__cxa_atexit@plt+0x54050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffff948 │ │ │ │ + andseq r2, r5, #68, 18 @ 0x110000 │ │ │ │ + andeq fp, r0, #96, 14 @ 0x1800000 │ │ │ │ + andseq r2, r5, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5fe6c <__cxa_atexit@plt+0x540a4> │ │ │ │ + ldr r2, [pc, #80] @ 5fe88 <__cxa_atexit@plt+0x540c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5fe7c <__cxa_atexit@plt+0x540b4> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 5fba4 <__cxa_atexit@plt+0x53ddc> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 6ab3c <__cxa_atexit@plt+0x5ed74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffeea0 │ │ │ │ - mvneq r9, r4, lsl lr │ │ │ │ - andseq r7, r4, #128, 20 @ 0x80000 │ │ │ │ - andseq r7, r4, #80, 20 @ 0x50000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x01ffc198 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 6ab9c <__cxa_atexit@plt+0x5edd4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 6aba0 <__cxa_atexit@plt+0x5edd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 6aba4 <__cxa_atexit@plt+0x5eddc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r9, r4, lsl #27 │ │ │ │ - andseq r7, r4, #204, 18 @ 0x330000 │ │ │ │ - andseq r7, r4, #184, 18 @ 0x2e0000 │ │ │ │ - mvnseq ip, r0, lsr #2 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 6abf8 <__cxa_atexit@plt+0x5ee30> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 6ac08 <__cxa_atexit@plt+0x5ee40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq r7, r4, #88, 16 @ 0x580000 │ │ │ │ - mvnseq ip, r8, ror #14 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - add r9, r7, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 6ac64 <__cxa_atexit@plt+0x5ee9c> │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #36] @ 6ac74 <__cxa_atexit@plt+0x5eeac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, r3 │ │ │ │ - b 64e14 <__cxa_atexit@plt+0x5904c> │ │ │ │ - andseq r7, r4, #240, 14 @ 0x3c00000 │ │ │ │ - @ instruction: 0x01ffc694 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6ad18 <__cxa_atexit@plt+0x5ef50> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 6acd4 <__cxa_atexit@plt+0x5ef0c> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #104] @ 6ad30 <__cxa_atexit@plt+0x5ef68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 6ad28 <__cxa_atexit@plt+0x5ef60> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 6ad2c <__cxa_atexit@plt+0x5ef64> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 5fba4 <__cxa_atexit@plt+0x53ddc> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ff00 <__cxa_atexit@plt+0x54138> │ │ │ │ + ldr r7, [pc, #108] @ 5ff30 <__cxa_atexit@plt+0x54168> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5ff10 <__cxa_atexit@plt+0x54148> │ │ │ │ + ldr r7, [pc, #88] @ 5ff34 <__cxa_atexit@plt+0x5416c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5fef4 <__cxa_atexit@plt+0x5412c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5e168 <__cxa_atexit@plt+0x523a0> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffec00 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r7, r4, #120, 14 @ 0x1e00000 │ │ │ │ - ldrsbeq ip, [pc, #88] @ 6ad94 <__cxa_atexit@plt+0x5efcc> │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6ad60 <__cxa_atexit@plt+0x5ef98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6ad58 <__cxa_atexit@plt+0x5ef90> │ │ │ │ - b 6ad70 <__cxa_atexit@plt+0x5efa8> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq ip, r8, lsr #11 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - sub r0, r5, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 6ae00 <__cxa_atexit@plt+0x5f038> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 6add0 <__cxa_atexit@plt+0x5f008> │ │ │ │ - ldr r0, [pc, #104] @ 6ae18 <__cxa_atexit@plt+0x5f050> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - b 6adf4 <__cxa_atexit@plt+0x5f02c> │ │ │ │ - ldr r0, [pc, #60] @ 6ae14 <__cxa_atexit@plt+0x5f04c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 693d8 <__cxa_atexit@plt+0x5d610> │ │ │ │ - str r8, [r5, #12]! │ │ │ │ + ldr r7, [pc, #52] @ 5ff3c <__cxa_atexit@plt+0x54174> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - str r2, [r5, #12] │ │ │ │ bx r0 │ │ │ │ - andseq r7, r4, #60, 12 @ 0x3c00000 │ │ │ │ - andseq r7, r4, #108, 12 @ 0x6c00000 │ │ │ │ - mvnseq ip, r4, ror #10 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldr r7, [pc, #32] @ 5ff38 <__cxa_atexit@plt+0x54170> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffe288 │ │ │ │ + andeq fp, r0, #68 @ 0x44 │ │ │ │ + andeq fp, r0, #84, 12 @ 0x5400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 5ff74 <__cxa_atexit@plt+0x541ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 5ff78 <__cxa_atexit@plt+0x541b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r5, #196, 8 @ 0xc4000000 │ │ │ │ + andseq r2, r5, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6aeb0 <__cxa_atexit@plt+0x5f0e8> │ │ │ │ - ldr r2, [pc, #120] @ 6aeb8 <__cxa_atexit@plt+0x5f0f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6ae94 <__cxa_atexit@plt+0x5f0cc> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 6aebc <__cxa_atexit@plt+0x5f0f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ + bhi 5ffd8 <__cxa_atexit@plt+0x54210> │ │ │ │ + ldr r7, [pc, #108] @ 60008 <__cxa_atexit@plt+0x54240> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5ffe8 <__cxa_atexit@plt+0x54220> │ │ │ │ + ldr r7, [pc, #88] @ 6000c <__cxa_atexit@plt+0x54244> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 6aea0 <__cxa_atexit@plt+0x5f0d8> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 69bdc <__cxa_atexit@plt+0x5de14> │ │ │ │ + beq 5ffcc <__cxa_atexit@plt+0x54204> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5e168 <__cxa_atexit@plt+0x523a0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 60014 <__cxa_atexit@plt+0x5424c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 60010 <__cxa_atexit@plt+0x54248> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffe1b0 │ │ │ │ + andeq sl, r0, #108, 30 @ 0x1b0 │ │ │ │ + andeq fp, r0, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 600a0 <__cxa_atexit@plt+0x542d8> │ │ │ │ + ldr r7, [pc, #96] @ 600c4 <__cxa_atexit@plt+0x542fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 600b0 <__cxa_atexit@plt+0x542e8> │ │ │ │ + ldr r7, [pc, #76] @ 600c8 <__cxa_atexit@plt+0x54300> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 60094 <__cxa_atexit@plt+0x542cc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5e168 <__cxa_atexit@plt+0x523a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 600d0 <__cxa_atexit@plt+0x54308> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 600cc <__cxa_atexit@plt+0x54304> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffe0e8 │ │ │ │ + andeq sl, r0, #164, 28 @ 0xa40 │ │ │ │ + andeq fp, r0, #188, 8 @ 0xbc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 60108 <__cxa_atexit@plt+0x54340> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 6010c <__cxa_atexit@plt+0x54344> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r5, #48, 6 @ 0xc0000000 │ │ │ │ + andseq r2, r5, #32, 6 @ 0x80000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 60154 <__cxa_atexit@plt+0x5438c> │ │ │ │ + ldr r7, [pc, #64] @ 60170 <__cxa_atexit@plt+0x543a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 60148 <__cxa_atexit@plt+0x54380> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5e168 <__cxa_atexit@plt+0x523a0> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 60174 <__cxa_atexit@plt+0x543ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - mvnseq ip, r4, asr #9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 6af10 <__cxa_atexit@plt+0x5f148> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ + @ instruction: 0xffffe034 │ │ │ │ + andeq sl, r0, #0, 28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 601d4 <__cxa_atexit@plt+0x5440c> │ │ │ │ + ldr r7, [pc, #108] @ 60204 <__cxa_atexit@plt+0x5443c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 601e4 <__cxa_atexit@plt+0x5441c> │ │ │ │ + ldr r7, [pc, #88] @ 60208 <__cxa_atexit@plt+0x54440> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 6af04 <__cxa_atexit@plt+0x5f13c> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 69bdc <__cxa_atexit@plt+0x5de14> │ │ │ │ + beq 601c8 <__cxa_atexit@plt+0x54400> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5e168 <__cxa_atexit@plt+0x523a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq ip, r0, ror r4 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 69bdc <__cxa_atexit@plt+0x5de14> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r7, [pc, #52] @ 60210 <__cxa_atexit@plt+0x54448> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 6020c <__cxa_atexit@plt+0x54444> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffdfb4 │ │ │ │ + andeq sl, r0, #112, 26 @ 0x1c00 │ │ │ │ + andeq fp, r0, #144, 6 @ 0x40000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 60274 <__cxa_atexit@plt+0x544ac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 6027c <__cxa_atexit@plt+0x544b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 605bc <__cxa_atexit@plt+0x547f4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r5, #132, 2 @ 0x21 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6af8c <__cxa_atexit@plt+0x5f1c4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 6afa0 <__cxa_atexit@plt+0x5f1d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 602e0 <__cxa_atexit@plt+0x54518> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 602ec <__cxa_atexit@plt+0x54524> │ │ │ │ + ldr r1, [pc, #76] @ 602fc <__cxa_atexit@plt+0x54534> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r5, [pc, #56] @ 60300 <__cxa_atexit@plt+0x54538> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + stmib r3, {r5, r7} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 60310 <__cxa_atexit@plt+0x54548> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r7, r4, #132, 10 @ 0x21000000 │ │ │ │ - ldrsbeq ip, [pc, #60] @ 6afe8 <__cxa_atexit@plt+0x5f220> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andseq r2, r5, #56, 2 │ │ │ │ + andseq r2, r5, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6b01c <__cxa_atexit@plt+0x5f254> │ │ │ │ - ldr r3, [pc, #92] @ 6b024 <__cxa_atexit@plt+0x5f25c> │ │ │ │ + bhi 603a8 <__cxa_atexit@plt+0x545e0> │ │ │ │ + ldr r3, [pc, #140] @ 603b0 <__cxa_atexit@plt+0x545e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6b00c <__cxa_atexit@plt+0x5f244> │ │ │ │ - ldr r7, [pc, #52] @ 6b028 <__cxa_atexit@plt+0x5f260> │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 60388 <__cxa_atexit@plt+0x545c0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 60398 <__cxa_atexit@plt+0x545d0> │ │ │ │ + ldr r7, [pc, #88] @ 603b4 <__cxa_atexit@plt+0x545ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ + ldr sl, [r8, #2] │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str sl, [r5, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #64] @ 603b8 <__cxa_atexit@plt+0x545f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1c4f0e8 <__cxa_atexit@plt+0x1c43320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq ip, r8, asr r3 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 6b05c <__cxa_atexit@plt+0x5f294> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andseq r2, r5, #124, 2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 60400 <__cxa_atexit@plt+0x54638> │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #48] @ 60410 <__cxa_atexit@plt+0x54648> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq ip, r4, lsr #6 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 6b108 <__cxa_atexit@plt+0x5f340> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 6b0c0 <__cxa_atexit@plt+0x5f2f8> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 6b120 <__cxa_atexit@plt+0x5f358> │ │ │ │ + ldr r3, [pc, #28] @ 60414 <__cxa_atexit@plt+0x5464c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 6b118 <__cxa_atexit@plt+0x5f350> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 6b11c <__cxa_atexit@plt+0x5f354> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq r7, r4, #140, 6 @ 0x30000002 │ │ │ │ - mvnseq ip, r0, ror #4 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 6b164 <__cxa_atexit@plt+0x5f39c> │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1c4f0e8 <__cxa_atexit@plt+0x1c43320> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andseq r2, r5, #252 @ 0xfc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 60448 <__cxa_atexit@plt+0x54680> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r3, [pc, #156] @ 604d4 <__cxa_atexit@plt+0x5470c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6b15c <__cxa_atexit@plt+0x5f394> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ + beq 604a8 <__cxa_atexit@plt+0x546e0> │ │ │ │ + b 604e0 <__cxa_atexit@plt+0x54718> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + ldr r1, [pc, #108] @ 604c8 <__cxa_atexit@plt+0x54700> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + ldr r9, [r2, #6] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + stm r3, {r1, r8} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 604b0 <__cxa_atexit@plt+0x546e8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 604bc <__cxa_atexit@plt+0x546f4> │ │ │ │ + ldr r3, [pc, #72] @ 604cc <__cxa_atexit@plt+0x54704> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 69bdc <__cxa_atexit@plt+0x5de14> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #48] @ 604d0 <__cxa_atexit@plt+0x54708> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq ip, ip, lsl r2 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 69bdc <__cxa_atexit@plt+0x5de14> │ │ │ │ - @ instruction: 0xffff8070 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #304 @ 0x130 │ │ │ │ - cmp r5, lr │ │ │ │ - bcc 6b428 <__cxa_atexit@plt+0x5f660> │ │ │ │ - ldr r5, [pc, #656] @ 6b450 <__cxa_atexit@plt+0x5f688> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #652] @ 6b454 <__cxa_atexit@plt+0x5f68c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #648] @ 6b458 <__cxa_atexit@plt+0x5f690> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - mvn r5, #284 @ 0x11c │ │ │ │ - add r0, lr, r5 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - sub r1, lr, #149 @ 0x95 │ │ │ │ - str r1, [r6, #168] @ 0xa8 │ │ │ │ - ldr ip, [pc, #608] @ 6b45c <__cxa_atexit@plt+0x5f694> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r6, #148] @ 0x94 │ │ │ │ - sub r1, lr, #225 @ 0xe1 │ │ │ │ - str r1, [r6, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #592] @ 6b460 <__cxa_atexit@plt+0x5f698> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r6, #248] @ 0xf8 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - ldr r0, [pc, #580] @ 6b464 <__cxa_atexit@plt+0x5f69c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str ip, [r6, #12] │ │ │ │ - ldr r7, [pc, #572] @ 6b468 <__cxa_atexit@plt+0x5f6a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r6, #296] @ 0x128 │ │ │ │ - str r3, [r6, #228] @ 0xe4 │ │ │ │ - str r3, [r6, #208] @ 0xd0 │ │ │ │ - str r3, [r6, #156] @ 0x9c │ │ │ │ - str r3, [r6, #128] @ 0x80 │ │ │ │ - str r3, [r6, #80] @ 0x50 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #280]! @ 0x118 │ │ │ │ - ldr r1, [pc, #528] @ 6b46c <__cxa_atexit@plt+0x5f6a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #300] @ 0x12c │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #224]! @ 0xe0 │ │ │ │ - ldr ip, [pc, #512] @ 6b470 <__cxa_atexit@plt+0x5f6a8> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #292] @ 0x124 │ │ │ │ - str r3, [r6, #284] @ 0x11c │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #96]! @ 0x60 │ │ │ │ - ldr r0, [pc, #492] @ 6b474 <__cxa_atexit@plt+0x5f6ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #276] @ 0x114 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #188]! @ 0xbc │ │ │ │ - ldr r1, [pc, #476] @ 6b478 <__cxa_atexit@plt+0x5f6b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #268] @ 0x10c │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #196]! @ 0xc4 │ │ │ │ - ldr r7, [pc, #460] @ 6b47c <__cxa_atexit@plt+0x5f6b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r6, #264] @ 0x108 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #172]! @ 0xac │ │ │ │ - ldr r0, [pc, #444] @ 6b480 <__cxa_atexit@plt+0x5f6b8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #260] @ 0x104 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - ldr r1, [pc, #428] @ 6b484 <__cxa_atexit@plt+0x5f6bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #252] @ 0xfc │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #216]! @ 0xd8 │ │ │ │ - ldr r7, [pc, #412] @ 6b488 <__cxa_atexit@plt+0x5f6c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r6, #244] @ 0xf4 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #180]! @ 0xb4 │ │ │ │ - ldr r0, [pc, #396] @ 6b48c <__cxa_atexit@plt+0x5f6c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #232] @ 0xe8 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #204]! @ 0xcc │ │ │ │ - ldr r1, [pc, #380] @ 6b490 <__cxa_atexit@plt+0x5f6c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #240] @ 0xf0 │ │ │ │ - str r3, [r6, #220] @ 0xdc │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #164]! @ 0xa4 │ │ │ │ - ldr r7, [pc, #360] @ 6b494 <__cxa_atexit@plt+0x5f6cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r6, #256] @ 0x100 │ │ │ │ - str r3, [r6, #176] @ 0xb0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #140]! @ 0x8c │ │ │ │ - ldr r0, [pc, #340] @ 6b498 <__cxa_atexit@plt+0x5f6d0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #160] @ 0xa0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #120]! @ 0x78 │ │ │ │ - ldr r1, [pc, #324] @ 6b49c <__cxa_atexit@plt+0x5f6d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #152] @ 0x98 │ │ │ │ - str r3, [r6, #144] @ 0x90 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #112]! @ 0x70 │ │ │ │ - ldr r7, [pc, #304] @ 6b4a0 <__cxa_atexit@plt+0x5f6d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r6, #136] @ 0x88 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #104]! @ 0x68 │ │ │ │ - ldr r0, [pc, #288] @ 6b4a4 <__cxa_atexit@plt+0x5f6dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #132] @ 0x84 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #88]! @ 0x58 │ │ │ │ - ldr ip, [pc, #272] @ 6b4a8 <__cxa_atexit@plt+0x5f6e0> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #272] @ 0x110 │ │ │ │ - str r3, [r6, #100] @ 0x64 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #64]! @ 0x40 │ │ │ │ - ldr r1, [pc, #252] @ 6b4ac <__cxa_atexit@plt+0x5f6e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #44]! @ 0x2c │ │ │ │ - ldr r0, [pc, #236] @ 6b4b0 <__cxa_atexit@plt+0x5f6e8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r2, [r6, #236] @ 0xec │ │ │ │ - str r2, [r6, #212] @ 0xd4 │ │ │ │ - str r2, [r6, #200] @ 0xc8 │ │ │ │ - str r2, [r6, #192] @ 0xc0 │ │ │ │ - str r2, [r6, #184] @ 0xb8 │ │ │ │ - str r2, [r6, #124] @ 0x7c │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ - str r2, [r6, #108] @ 0x6c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r3, [r6, #68] @ 0x44 │ │ │ │ - mov r7, r6 │ │ │ │ - str ip, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #28]! │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #288]! @ 0x120 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r7, [pc, #132] @ 6b4b4 <__cxa_atexit@plt+0x5f6ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #304 @ 0x130 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff94f8 │ │ │ │ - @ instruction: 0xffffaee0 │ │ │ │ - @ instruction: 0xffffbb78 │ │ │ │ - @ instruction: 0xffff9c14 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0xffffe9b8 │ │ │ │ - @ instruction: 0xffffb090 │ │ │ │ - @ instruction: 0xffffbec0 │ │ │ │ - @ instruction: 0xffffbed4 │ │ │ │ - @ instruction: 0xffffbcd4 │ │ │ │ - @ instruction: 0xffffa404 │ │ │ │ - @ instruction: 0xffffe3fc │ │ │ │ - @ instruction: 0xffffbe30 │ │ │ │ - @ instruction: 0xffffe068 │ │ │ │ - @ instruction: 0xffffbbb8 │ │ │ │ - @ instruction: 0xffffb820 │ │ │ │ - @ instruction: 0xffffb558 │ │ │ │ - @ instruction: 0xffffb380 │ │ │ │ - @ instruction: 0xffffb114 │ │ │ │ - @ instruction: 0xffffaeac │ │ │ │ - @ instruction: 0xffffab10 │ │ │ │ - @ instruction: 0xffffa858 │ │ │ │ - @ instruction: 0xffffa684 │ │ │ │ - @ instruction: 0xffffa498 │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - mvnseq fp, r8, ror pc │ │ │ │ - mvnseq fp, r4, lsl r7 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 1c4f0e8 <__cxa_atexit@plt+0x1c43320> │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andseq r2, r5, #84 @ 0x54 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6b508 <__cxa_atexit@plt+0x5f740> │ │ │ │ - ldr lr, [pc, #52] @ 6b518 <__cxa_atexit@plt+0x5f750> │ │ │ │ + bcc 60590 <__cxa_atexit@plt+0x547c8> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 6053c <__cxa_atexit@plt+0x54774> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + ldr lr, [pc, #128] @ 6059c <__cxa_atexit@plt+0x547d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #124] @ 605a0 <__cxa_atexit@plt+0x547d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r8, r3, #16 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add sl, r3, #4 │ │ │ │ + ldr lr, [pc, #92] @ 605a4 <__cxa_atexit@plt+0x547dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 6b51c <__cxa_atexit@plt+0x5f754> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [pc, #88] @ 605a8 <__cxa_atexit@plt+0x547e0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #84] @ 605ac <__cxa_atexit@plt+0x547e4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + add r0, r3, #28 │ │ │ │ + stm r0, {r2, r8, lr} │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrsheq fp, [pc, #100] @ 6b584 <__cxa_atexit@plt+0x5f7bc> │ │ │ │ - andseq r6, r4, #0, 30 │ │ │ │ - mvnseq fp, r0, asr #13 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r1, r5, #208, 28 @ 0xd00 │ │ │ │ + andseq r2, r5, #232, 2 @ 0x3a │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + andseq r1, r5, #156, 28 @ 0x9c0 │ │ │ │ + andseq r2, r5, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6b570 <__cxa_atexit@plt+0x5f7a8> │ │ │ │ - ldr lr, [pc, #52] @ 6b580 <__cxa_atexit@plt+0x5f7b8> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6066c <__cxa_atexit@plt+0x548a4> │ │ │ │ + ldr r3, [pc, #188] @ 6068c <__cxa_atexit@plt+0x548c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 60648 <__cxa_atexit@plt+0x54880> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 60658 <__cxa_atexit@plt+0x54890> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 60674 <__cxa_atexit@plt+0x548ac> │ │ │ │ + ldr r9, [pc, #144] @ 60694 <__cxa_atexit@plt+0x548cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #140] @ 60698 <__cxa_atexit@plt+0x548d0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 6b584 <__cxa_atexit@plt+0x5f7bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r0, [r8, #6] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + ldr r7, [pc, #104] @ 6069c <__cxa_atexit@plt+0x548d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #137 @ 0x89 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 60310 <__cxa_atexit@plt+0x54548> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 60690 <__cxa_atexit@plt+0x548c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq fp, r0, lsr #13 │ │ │ │ - andseq r6, r4, #152, 28 @ 0x980 │ │ │ │ - mvnseq fp, ip, ror #11 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andseq r1, r5, #160, 26 @ 0x2800 │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + andseq r1, r5, #4, 28 @ 0x40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 60714 <__cxa_atexit@plt+0x5494c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6b5f0 <__cxa_atexit@plt+0x5f828> │ │ │ │ - ldr lr, [pc, #76] @ 6b600 <__cxa_atexit@plt+0x5f838> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 60728 <__cxa_atexit@plt+0x54960> │ │ │ │ + ldr r2, [pc, #112] @ 6073c <__cxa_atexit@plt+0x54974> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #108] @ 60740 <__cxa_atexit@plt+0x54978> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, #72] @ 6b604 <__cxa_atexit@plt+0x5f83c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r1, [pc, #48] @ 6b608 <__cxa_atexit@plt+0x5f840> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add ip, ip, #2 │ │ │ │ - stmib r3, {r1, ip} │ │ │ │ - add ip, r3, #12 │ │ │ │ - stm ip, {r0, r1, lr} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + ldr r7, [pc, #68] @ 60744 <__cxa_atexit@plt+0x5497c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #137 @ 0x89 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 60310 <__cxa_atexit@plt+0x54548> │ │ │ │ + ldr r7, [pc, #28] @ 60738 <__cxa_atexit@plt+0x54970> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r1, r5, #228, 24 @ 0xe400 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + andseq r1, r5, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6077c <__cxa_atexit@plt+0x549b4> │ │ │ │ + ldr r3, [pc, #36] @ 60794 <__cxa_atexit@plt+0x549cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 605bc <__cxa_atexit@plt+0x547f4> │ │ │ │ + ldr r7, [pc, #20] @ 60798 <__cxa_atexit@plt+0x549d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq fp, ip, asr #11 │ │ │ │ - ldrsbeq fp, [pc, #88] @ 6b664 <__cxa_atexit@plt+0x5f89c> │ │ │ │ - andseq r6, r4, #28, 28 @ 0x1c0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 6be1c <__cxa_atexit@plt+0x60054> │ │ │ │ - mvnseq fp, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + andeq sl, r0, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6b660 <__cxa_atexit@plt+0x5f898> │ │ │ │ - ldr r2, [pc, #52] @ 6b668 <__cxa_atexit@plt+0x5f8a0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 607ec <__cxa_atexit@plt+0x54a24> │ │ │ │ + ldr r2, [pc, #60] @ 607f8 <__cxa_atexit@plt+0x54a30> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 6b66c <__cxa_atexit@plt+0x5f8a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ 6b670 <__cxa_atexit@plt+0x5f8a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e97a8 <__cxa_atexit@plt+0x19dd9e0> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 607e4 <__cxa_atexit@plt+0x54a1c> │ │ │ │ + ldr r3, [pc, #40] @ 607fc <__cxa_atexit@plt+0x54a34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrsheq fp, [pc, #12] @ 6b680 <__cxa_atexit@plt+0x5f8b8> │ │ │ │ - andseq r6, r4, #168, 26 @ 0x2a00 │ │ │ │ - mvnseq fp, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 6b698 <__cxa_atexit@plt+0x5f8d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 60820 <__cxa_atexit@plt+0x54a58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1e740 <__cxa_atexit@plt+0x12978> │ │ │ │ - andseq r6, r4, #84, 28 @ 0x540 │ │ │ │ - mvnseq fp, r4, lsr #1 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6b6fc <__cxa_atexit@plt+0x5f934> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6b708 <__cxa_atexit@plt+0x5f940> │ │ │ │ - ldr r1, [pc, #72] @ 6b718 <__cxa_atexit@plt+0x5f950> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ 6b71c <__cxa_atexit@plt+0x5f954> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #64] @ 6b720 <__cxa_atexit@plt+0x5f958> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc 60890 <__cxa_atexit@plt+0x54ac8> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r7, #1 │ │ │ │ + ble 6087c <__cxa_atexit@plt+0x54ab4> │ │ │ │ + ldr r7, [pc, #84] @ 608a8 <__cxa_atexit@plt+0x54ae0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [pc, #80] @ 608ac <__cxa_atexit@plt+0x54ae4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #105 @ 0x69 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 608b0 <__cxa_atexit@plt+0x54ae8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r1, r5, #152, 22 @ 0x26000 │ │ │ │ + andseq r1, r5, #148, 22 @ 0x25000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 608f4 <__cxa_atexit@plt+0x54b2c> │ │ │ │ + ldr r2, [pc, #48] @ 6090c <__cxa_atexit@plt+0x54b44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 60910 <__cxa_atexit@plt+0x54b48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r7, [pc, #24] @ 60914 <__cxa_atexit@plt+0x54b4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - mvnseq fp, r0, asr r0 │ │ │ │ - andseq r6, r4, #16, 26 @ 0x400 │ │ │ │ - mvnseq fp, r8, ror ip │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6b7b0 <__cxa_atexit@plt+0x5f9e8> │ │ │ │ - ldr r2, [pc, #112] @ 6b7bc <__cxa_atexit@plt+0x5f9f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6b7a4 <__cxa_atexit@plt+0x5f9dc> │ │ │ │ - ldr lr, [pc, #72] @ 6b7c0 <__cxa_atexit@plt+0x5f9f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r3, #-16] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldmdb r3, {r0, r7} │ │ │ │ - ldr r2, [r3] │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - mov r7, r9 │ │ │ │ - b 6c95c <__cxa_atexit@plt+0x60b94> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + mvneq r5, r9, ror #19 │ │ │ │ + andeq sl, r0, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 60970 <__cxa_atexit@plt+0x54ba8> │ │ │ │ + ldr r3, [pc, #72] @ 60980 <__cxa_atexit@plt+0x54bb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 60960 <__cxa_atexit@plt+0x54b98> │ │ │ │ + ldr r7, [pc, #56] @ 60984 <__cxa_atexit@plt+0x54bbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + add r3, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 60988 <__cxa_atexit@plt+0x54bc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r1, r0, r0, ror #3 │ │ │ │ - ldrsbeq fp, [pc, #188] @ 6b888 <__cxa_atexit@plt+0x5fac0> │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6b824 <__cxa_atexit@plt+0x5fa5c> │ │ │ │ - ldr r7, [pc, #52] @ 6b838 <__cxa_atexit@plt+0x5fa70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 6b818 <__cxa_atexit@plt+0x5fa50> │ │ │ │ - mov r7, sl │ │ │ │ - b 6c95c <__cxa_atexit@plt+0x60b94> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq sl, r0, #80, 24 @ 0x5000 │ │ │ │ + andeq sl, r0, #40, 24 @ 0x2800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 609ac <__cxa_atexit@plt+0x54be4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq sl, r0, #0, 24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 60a1c <__cxa_atexit@plt+0x54c54> │ │ │ │ + ldr r3, [pc, #92] @ 60a2c <__cxa_atexit@plt+0x54c64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 609fc <__cxa_atexit@plt+0x54c34> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #61 @ 0x3d │ │ │ │ + bne 60a0c <__cxa_atexit@plt+0x54c44> │ │ │ │ + ldr r7, [pc, #60] @ 60a30 <__cxa_atexit@plt+0x54c68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 60a38 <__cxa_atexit@plt+0x54c70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6b83c <__cxa_atexit@plt+0x5fa74> │ │ │ │ + ldr r7, [pc, #16] @ 60a34 <__cxa_atexit@plt+0x54c6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r1, r0, r4, asr r1 │ │ │ │ - mvnseq fp, r8, asr #23 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 6b8b8 <__cxa_atexit@plt+0x5faf0> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andseq r1, r5, #24, 20 @ 0x18000 │ │ │ │ + andeq sl, r0, #128, 22 @ 0x20000 │ │ │ │ + andseq r1, r5, #0, 20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 60a6c <__cxa_atexit@plt+0x54ca4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 60a70 <__cxa_atexit@plt+0x54ca8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #61 @ 0x3d │ │ │ │ + addeq r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r5, #192, 18 @ 0x300000 │ │ │ │ + andseq r1, r5, #192, 18 @ 0x300000 │ │ │ │ + andeq sl, r0, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6b890 <__cxa_atexit@plt+0x5fac8> │ │ │ │ - ldr r8, [pc, #36] @ 6b898 <__cxa_atexit@plt+0x5fad0> │ │ │ │ - add r8, pc, r8 │ │ │ │ + bhi 60ab0 <__cxa_atexit@plt+0x54ce8> │ │ │ │ + ldr r9, [pc, #36] @ 60ab8 <__cxa_atexit@plt+0x54cf0> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 6b89c <__cxa_atexit@plt+0x5fad4> │ │ │ │ + ldr r2, [pc, #28] @ 60abc <__cxa_atexit@plt+0x54cf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, asr #2 │ │ │ │ - andseq r6, r4, #112, 22 @ 0x1c000 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrsbeq fp, [pc, #52] @ 6b8e4 <__cxa_atexit@plt+0x5fb1c> │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-20 @ 0xffffffec │ │ │ │ + andeq sl, r0, #20, 22 @ 0x5000 │ │ │ │ + andseq r1, r5, #72, 18 @ 0x120000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6b964 <__cxa_atexit@plt+0x5fb9c> │ │ │ │ - ldr lr, [r1, #4] │ │ │ │ - add ip, r1, #8 │ │ │ │ - ldm ip, {r2, r7, ip} │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - cmp r0, #44 @ 0x2c │ │ │ │ - cmpne r0, #125 @ 0x7d │ │ │ │ - bne 6b934 <__cxa_atexit@plt+0x5fb6c> │ │ │ │ - cmp r0, #44 @ 0x2c │ │ │ │ - bne 6b910 <__cxa_atexit@plt+0x5fb48> │ │ │ │ - ldr r7, [pc, #136] @ 6b980 <__cxa_atexit@plt+0x5fbb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, r1, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r3, ip} │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [pc, #100] @ 6b97c <__cxa_atexit@plt+0x5fbb4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - stm r9, {r0, r2, r8, sl} │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6b958 <__cxa_atexit@plt+0x5fb90> │ │ │ │ + bhi 60af0 <__cxa_atexit@plt+0x54d28> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 60af8 <__cxa_atexit@plt+0x54d30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 6b9b4 <__cxa_atexit@plt+0x5fbec> │ │ │ │ - ldr r0, [pc, #72] @ 6b984 <__cxa_atexit@plt+0x5fbbc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #68] @ 6b988 <__cxa_atexit@plt+0x5fbc0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #2 │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r5, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 60b2c <__cxa_atexit@plt+0x54d64> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 60b34 <__cxa_atexit@plt+0x54d6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r5, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 60b68 <__cxa_atexit@plt+0x54da0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 60b70 <__cxa_atexit@plt+0x54da8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r5, #140, 16 @ 0x8c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 60bbc <__cxa_atexit@plt+0x54df4> │ │ │ │ + ldr r2, [pc, #48] @ 60bc8 <__cxa_atexit@plt+0x54e00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 60bb0 <__cxa_atexit@plt+0x54de8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 60bd4 <__cxa_atexit@plt+0x54e0c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r0, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r1 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvnseq fp, ip, asr r1 │ │ │ │ - ldrheq fp, [pc, #44] @ 6b9bc <__cxa_atexit@plt+0x5fbf4> │ │ │ │ - mvnseq fp, r4, ror r1 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldmdb r3, {r8, sl} │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6ba04 <__cxa_atexit@plt+0x5fc3c> │ │ │ │ - add r3, r6, #8 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 60c3c <__cxa_atexit@plt+0x54e74> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 60c88 <__cxa_atexit@plt+0x54ec0> │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 6ba64 <__cxa_atexit@plt+0x5fc9c> │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [pc, #164] @ 6ba90 <__cxa_atexit@plt+0x5fcc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 6ba74 <__cxa_atexit@plt+0x5fcac> │ │ │ │ - ldr lr, [pc, #108] @ 6ba84 <__cxa_atexit@plt+0x5fcbc> │ │ │ │ + bcc 60cc8 <__cxa_atexit@plt+0x54f00> │ │ │ │ + ldr lr, [pc, #220] @ 60ce0 <__cxa_atexit@plt+0x54f18> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #104] @ 6ba88 <__cxa_atexit@plt+0x5fcc0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - str r6, [r5, #20] │ │ │ │ - add r5, r0, #1 │ │ │ │ - ldr r0, [pc, #72] @ 6ba8c <__cxa_atexit@plt+0x5fcc4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr lr, [pc, #200] @ 60ce4 <__cxa_atexit@plt+0x54f1c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - andseq r6, r4, #232, 18 @ 0x3a0000 │ │ │ │ - andseq r6, r4, #44, 20 @ 0x2c000 │ │ │ │ - andseq r6, r4, #132, 20 @ 0x84000 │ │ │ │ - mvnseq fp, r8, ror #3 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6bb28 <__cxa_atexit@plt+0x5fd60> │ │ │ │ - ldr r2, [pc, #120] @ 6bb30 <__cxa_atexit@plt+0x5fd68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6bb0c <__cxa_atexit@plt+0x5fd44> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 6bb34 <__cxa_atexit@plt+0x5fd6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6bb18 <__cxa_atexit@plt+0x5fd50> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 6b8b8 <__cxa_atexit@plt+0x5faf0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - mvnseq fp, r8, asr #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 6bb88 <__cxa_atexit@plt+0x5fdc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6bb7c <__cxa_atexit@plt+0x5fdb4> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 6b8b8 <__cxa_atexit@plt+0x5faf0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsheq fp, [pc, #4] @ 6bb98 <__cxa_atexit@plt+0x5fdd0> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 6b8b8 <__cxa_atexit@plt+0x5faf0> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6bc04 <__cxa_atexit@plt+0x5fe3c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 6bc18 <__cxa_atexit@plt+0x5fe50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 60cc8 <__cxa_atexit@plt+0x54f00> │ │ │ │ + ldr lr, [pc, #160] @ 60cf0 <__cxa_atexit@plt+0x54f28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #140] @ 60cf4 <__cxa_atexit@plt+0x54f2c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 60cd0 <__cxa_atexit@plt+0x54f08> │ │ │ │ + ldr r1, [pc, #76] @ 60ce8 <__cxa_atexit@plt+0x54f20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #72] @ 60cec <__cxa_atexit@plt+0x54f24> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r6, r4, #12, 18 @ 0x30000 │ │ │ │ - mvnseq fp, r4, ror r0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6bc94 <__cxa_atexit@plt+0x5fecc> │ │ │ │ - ldr r3, [pc, #92] @ 6bc9c <__cxa_atexit@plt+0x5fed4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #28 │ │ │ │ + b 60cd4 <__cxa_atexit@plt+0x54f0c> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andseq r1, r5, #228, 20 @ 0xe4000 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + andseq r1, r5, #104, 20 @ 0x68000 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + andseq r1, r5, #156, 20 @ 0x9c000 │ │ │ │ + andeq sl, r0, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 60d58 <__cxa_atexit@plt+0x54f90> │ │ │ │ + ldr r7, [pc, #76] @ 60d68 <__cxa_atexit@plt+0x54fa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ tst r9, #3 │ │ │ │ - beq 6bc84 <__cxa_atexit@plt+0x5febc> │ │ │ │ - ldr r7, [pc, #52] @ 6bca0 <__cxa_atexit@plt+0x5fed8> │ │ │ │ + beq 60d4c <__cxa_atexit@plt+0x54f84> │ │ │ │ + ldr r7, [pc, #56] @ 60d6c <__cxa_atexit@plt+0x54fa4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + ldr r3, [pc, #52] @ 60d70 <__cxa_atexit@plt+0x54fa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 60d74 <__cxa_atexit@plt+0x54fac> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsheq sl, [pc, #240] @ 6bd9c <__cxa_atexit@plt+0x5ffd4> │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq sl, r0, #104, 16 @ 0x680000 │ │ │ │ + andeq sl, r0, #108, 16 @ 0x6c0000 │ │ │ │ + andeq sl, r0, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 6bcd4 <__cxa_atexit@plt+0x5ff0c> │ │ │ │ + ldr r3, [pc, #24] @ 60da4 <__cxa_atexit@plt+0x54fdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 60da8 <__cxa_atexit@plt+0x54fe0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrheq sl, [pc, #252] @ 6bddc <__cxa_atexit@plt+0x60014> │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 6bd80 <__cxa_atexit@plt+0x5ffb8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 6bd38 <__cxa_atexit@plt+0x5ff70> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 6bd98 <__cxa_atexit@plt+0x5ffd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 6bd90 <__cxa_atexit@plt+0x5ffc8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 6bd94 <__cxa_atexit@plt+0x5ffcc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq r6, r4, #20, 14 @ 0x500000 │ │ │ │ - mvnseq sl, r4, ror #29 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq sl, r0, #16, 16 @ 0x100000 │ │ │ │ + andeq sl, r0, #8, 16 @ 0x80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 6bddc <__cxa_atexit@plt+0x60014> │ │ │ │ + ldr r3, [pc, #36] @ 60de4 <__cxa_atexit@plt+0x5501c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6bdd4 <__cxa_atexit@plt+0x6000c> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 6b8b8 <__cxa_atexit@plt+0x5faf0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 60dd8 <__cxa_atexit@plt+0x55010> │ │ │ │ + mov r7, r8 │ │ │ │ + b 60df4 <__cxa_atexit@plt+0x5502c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq sl, r0, lsr #29 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq sl, r0, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 60e5c <__cxa_atexit@plt+0x55094> │ │ │ │ + ldr r3, [pc, #152] @ 60ea8 <__cxa_atexit@plt+0x550e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 6b8b8 <__cxa_atexit@plt+0x5faf0> │ │ │ │ - @ instruction: 0xfffff7f0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01ffb590 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #96 @ 0x60 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 6bf00 <__cxa_atexit@plt+0x60138> │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, sl │ │ │ │ - ldr r3, [pc, #224] @ 6bf1c <__cxa_atexit@plt+0x60154> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 60e8c <__cxa_atexit@plt+0x550c4> │ │ │ │ + ldr r7, [pc, #120] @ 60eac <__cxa_atexit@plt+0x550e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #116] @ 60eb0 <__cxa_atexit@plt+0x550e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - ldr r3, [pc, #200] @ 6bf20 <__cxa_atexit@plt+0x60158> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #32] │ │ │ │ - sub r1, lr, #78 @ 0x4e │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r0, lr, #91 @ 0x5b │ │ │ │ - ldr r1, [pc, #160] @ 6bf24 <__cxa_atexit@plt+0x6015c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [pc, #152] @ 6bf28 <__cxa_atexit@plt+0x60160> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r6, #-20] @ 0xffffffec │ │ │ │ - str r2, [r6, #-16] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - stmdb r6, {r0, ip} │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [pc, #124] @ 6bf2c <__cxa_atexit@plt+0x60164> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #48]! @ 0x30 │ │ │ │ - str r3, [r6, #68] @ 0x44 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r0, [pc, #108] @ 6bf30 <__cxa_atexit@plt+0x60168> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r7, #28]! │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r0, [pc, #88] @ 6bf34 <__cxa_atexit@plt+0x6016c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r7, #12]! │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - str sl, [r6, #56]! @ 0x38 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mov r6, #96 @ 0x60 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff868 │ │ │ │ - andseq r6, r4, #184, 10 @ 0x2e000000 │ │ │ │ - andseq r6, r4, #112, 10 @ 0x1c000000 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - @ instruction: 0xfffff9f0 │ │ │ │ - @ instruction: 0xfffff854 │ │ │ │ - mvnseq fp, r4, ror #8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6bfa0 <__cxa_atexit@plt+0x601d8> │ │ │ │ - ldr r2, [pc, #76] @ 6bfac <__cxa_atexit@plt+0x601e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r3, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6bf94 <__cxa_atexit@plt+0x601cc> │ │ │ │ - ldr r2, [pc, #48] @ 6bfb0 <__cxa_atexit@plt+0x601e8> │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + add r7, r3, #1 │ │ │ │ + stmib r5, {r7, r9, sl} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 60e80 <__cxa_atexit@plt+0x550b8> │ │ │ │ + str sl, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 5f710 <__cxa_atexit@plt+0x53948> │ │ │ │ + ldr r5, [pc, #88] @ 60ebc <__cxa_atexit@plt+0x550f4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #84] @ 60ec0 <__cxa_atexit@plt+0x550f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 60eb4 <__cxa_atexit@plt+0x550ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ 60eb8 <__cxa_atexit@plt+0x550f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvnseq fp, ip, ror #7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffe8cc │ │ │ │ + andeq sl, r0, #100, 14 @ 0x1900000 │ │ │ │ + andeq sl, r0, #12, 14 @ 0x300000 │ │ │ │ + andeq sl, r0, #184, 12 @ 0xb800000 │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + andeq sl, r0, #52, 14 @ 0xd00000 │ │ │ │ + andeq sl, r0, #240, 12 @ 0xf000000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6bfdc <__cxa_atexit@plt+0x60214> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 60f34 <__cxa_atexit@plt+0x5516c> │ │ │ │ + ldr r3, [pc, #124] @ 60f60 <__cxa_atexit@plt+0x55198> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq fp, r0, asr #7 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r7, r9, sl} │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 6be1c <__cxa_atexit@plt+0x60054> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 6c02c <__cxa_atexit@plt+0x60264> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq fp, r0, lsl #7 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-16 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 60f48 <__cxa_atexit@plt+0x55180> │ │ │ │ + ldr r3, [pc, #104] @ 60f64 <__cxa_atexit@plt+0x5519c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6c09c <__cxa_atexit@plt+0x602d4> │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ - bne 6c078 <__cxa_atexit@plt+0x602b0> │ │ │ │ - ldr r2, [pc, #100] @ 6c0b0 <__cxa_atexit@plt+0x602e8> │ │ │ │ + bhi 60f50 <__cxa_atexit@plt+0x55188> │ │ │ │ + ldr r1, [pc, #84] @ 60f70 <__cxa_atexit@plt+0x551a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 60f74 <__cxa_atexit@plt+0x551ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 6c0b4 <__cxa_atexit@plt+0x602ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 6c0b8 <__cxa_atexit@plt+0x602f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r9, r2 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #48] @ 60f6c <__cxa_atexit@plt+0x551a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq sl, r4, asr #22 │ │ │ │ - mvnseq sl, ip, lsr #22 │ │ │ │ - mvnseq fp, r4, ror #5 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, sl} │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r8, r7 │ │ │ │ - b 6b1a4 <__cxa_atexit@plt+0x5f3dc> │ │ │ │ - ldrheq fp, [pc, #44] @ 6c114 <__cxa_atexit@plt+0x6034c> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6c130 <__cxa_atexit@plt+0x60368> │ │ │ │ - ldr r2, [pc, #52] @ 6c13c <__cxa_atexit@plt+0x60374> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6c128 <__cxa_atexit@plt+0x60360> │ │ │ │ - b 6c14c <__cxa_atexit@plt+0x60384> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 60f68 <__cxa_atexit@plt+0x551a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq fp, r0, ror #4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq sl, r0, #244, 10 @ 0x3d000000 │ │ │ │ + andseq r1, r5, #196, 8 @ 0xc4000000 │ │ │ │ + @ instruction: 0xffffe150 │ │ │ │ + andeq sl, r0, #252, 8 @ 0xfc000000 │ │ │ │ + andeq sl, r0, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #180] @ 6c20c <__cxa_atexit@plt+0x60444> │ │ │ │ + ldr r3, [pc, #72] @ 60fd4 <__cxa_atexit@plt+0x5520c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - strb r1, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6c1c4 <__cxa_atexit@plt+0x603fc> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6c1f8 <__cxa_atexit@plt+0x60430> │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ - bne 6c1d0 <__cxa_atexit@plt+0x60408> │ │ │ │ - ldr r3, [pc, #112] @ 6c210 <__cxa_atexit@plt+0x60448> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r2, r7} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 6c214 <__cxa_atexit@plt+0x6044c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 6c218 <__cxa_atexit@plt+0x60450> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 60fc4 <__cxa_atexit@plt+0x551fc> │ │ │ │ + ldr r1, [pc, #44] @ 60fd8 <__cxa_atexit@plt+0x55210> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + ldr r2, [pc, #40] @ 60fdc <__cxa_atexit@plt+0x55214> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r1, [r5, #16] │ │ │ │ + mov r9, r2 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #20] @ 60fe0 <__cxa_atexit@plt+0x55218> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - mvnseq sl, ip, ror #19 │ │ │ │ - ldrsbeq sl, [pc, #148] @ 6c2b4 <__cxa_atexit@plt+0x604ec> │ │ │ │ - mvnseq fp, r4, lsl #3 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffe0c0 │ │ │ │ + andeq sl, r0, #108, 8 @ 0x6c000000 │ │ │ │ + andeq sl, r0, #128, 10 @ 0x20000000 │ │ │ │ + andeq sl, r0, #188, 10 @ 0x2f000000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6c2a0 <__cxa_atexit@plt+0x604d8> │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ - bne 6c27c <__cxa_atexit@plt+0x604b4> │ │ │ │ - ldr r3, [pc, #92] @ 6c2b4 <__cxa_atexit@plt+0x604ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r2, r7} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 6c2b8 <__cxa_atexit@plt+0x604f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 6c2bc <__cxa_atexit@plt+0x604f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - mvnseq sl, r0, lsr r9 │ │ │ │ - mvnseq sl, r8, lsr r9 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6c310 <__cxa_atexit@plt+0x60548> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 6c324 <__cxa_atexit@plt+0x6055c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ + bcc 61034 <__cxa_atexit@plt+0x5526c> │ │ │ │ + ldr r2, [pc, #52] @ 61040 <__cxa_atexit@plt+0x55278> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 61044 <__cxa_atexit@plt+0x5527c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffa70 │ │ │ │ + @ instruction: 0xfffffb68 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 61088 <__cxa_atexit@plt+0x552c0> │ │ │ │ + ldr r3, [pc, #36] @ 610a0 <__cxa_atexit@plt+0x552d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + b 605bc <__cxa_atexit@plt+0x547f4> │ │ │ │ + ldr r7, [pc, #20] @ 610a4 <__cxa_atexit@plt+0x552dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq r6, r4, #0, 4 │ │ │ │ - mvnseq fp, r4, ror r0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6c3b8 <__cxa_atexit@plt+0x605f0> │ │ │ │ - ldr lr, [pc, #116] @ 6c3c0 <__cxa_atexit@plt+0x605f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r5, #16 │ │ │ │ - stm r0, {r1, r7, r8} │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + @ instruction: 0xfffff53c │ │ │ │ + andeq sl, r0, #8, 10 @ 0x2000000 │ │ │ │ + andeq sl, r0, #28, 10 @ 0x7000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6110c <__cxa_atexit@plt+0x55344> │ │ │ │ + ldr r7, [pc, #76] @ 6111c <__cxa_atexit@plt+0x55354> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ tst r9, #3 │ │ │ │ - beq 6c3a8 <__cxa_atexit@plt+0x605e0> │ │ │ │ - ldr r7, [pc, #52] @ 6c3c4 <__cxa_atexit@plt+0x605fc> │ │ │ │ + beq 61100 <__cxa_atexit@plt+0x55338> │ │ │ │ + ldr r7, [pc, #56] @ 61120 <__cxa_atexit@plt+0x55358> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + ldr r3, [pc, #52] @ 61124 <__cxa_atexit@plt+0x5535c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 61128 <__cxa_atexit@plt+0x55360> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsbeq sl, [pc, #248] @ 6c4c8 <__cxa_atexit@plt+0x60700> │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 6c3f8 <__cxa_atexit@plt+0x60630> │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + andeq sl, r0, #180, 8 @ 0xb4000000 │ │ │ │ + andeq sl, r0, #184, 8 @ 0xb8000000 │ │ │ │ + andeq sl, r0, #208, 8 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6116c <__cxa_atexit@plt+0x553a4> │ │ │ │ + ldr r2, [pc, #40] @ 61174 <__cxa_atexit@plt+0x553ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq sl, r4, lsr #31 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6c49c <__cxa_atexit@plt+0x606d4> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 6c458 <__cxa_atexit@plt+0x60690> │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #104] @ 6c4b4 <__cxa_atexit@plt+0x606ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 6c4ac <__cxa_atexit@plt+0x606e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 6c4b0 <__cxa_atexit@plt+0x606e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r5, r4, #244, 30 @ 0x3d0 │ │ │ │ - mvnseq sl, r8, ror #29 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r9, [pc, #28] @ 61178 <__cxa_atexit@plt+0x553b0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq sl, r0, #120, 8 @ 0x78000000 │ │ │ │ + andeq sl, r0, #112, 8 @ 0x70000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 6c544 <__cxa_atexit@plt+0x6077c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6c510 <__cxa_atexit@plt+0x60748> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 611c8 <__cxa_atexit@plt+0x55400> │ │ │ │ + ldr r2, [pc, #84] @ 611f0 <__cxa_atexit@plt+0x55428> │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r3, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 6c518 <__cxa_atexit@plt+0x60750> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 6b1a4 <__cxa_atexit@plt+0x5f3dc> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 611dc <__cxa_atexit@plt+0x55414> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 611c8 <__cxa_atexit@plt+0x55400> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 611f8 <__cxa_atexit@plt+0x55430> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 611f4 <__cxa_atexit@plt+0x5542c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 6c548 <__cxa_atexit@plt+0x60780> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq sl, r0, #16, 8 @ 0x10000000 │ │ │ │ + andseq r1, r5, #48, 4 │ │ │ │ + andeq sl, r0, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 61234 <__cxa_atexit@plt+0x5546c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ 6c54c <__cxa_atexit@plt+0x60784> │ │ │ │ + ldr r3, [pc, #32] @ 61238 <__cxa_atexit@plt+0x55470> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq sl, r0, #228, 6 @ 0x90000003 │ │ │ │ + andseq r1, r5, #232, 2 @ 0x3a │ │ │ │ + andeq sl, r0, #220, 6 @ 0x70000003 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 61284 <__cxa_atexit@plt+0x554bc> │ │ │ │ + ldr r1, [pc, #52] @ 61294 <__cxa_atexit@plt+0x554cc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r2, [r5, #32] │ │ │ │ + ldr r2, [pc, #48] @ 61298 <__cxa_atexit@plt+0x554d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r1, r8, r9, sl} │ │ │ │ + ldr r5, [pc, #40] @ 6129c <__cxa_atexit@plt+0x554d4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - mvnseq sl, r4, lsr #13 │ │ │ │ - mvnseq sl, ip, lsl #13 │ │ │ │ - mvnseq sl, r0, asr lr │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + ldr r7, [pc, #20] @ 612a0 <__cxa_atexit@plt+0x554d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq sl, r0, #108, 6 @ 0xb0000001 │ │ │ │ + andseq r1, r5, #128, 4 │ │ │ │ + andeq sl, r0, #168, 6 @ 0xa0000002 │ │ │ │ + andeq sl, r0, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 6c590 <__cxa_atexit@plt+0x607c8> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b 6b1a4 <__cxa_atexit@plt+0x5f3dc> │ │ │ │ - ldr r2, [pc, #32] @ 6c5b8 <__cxa_atexit@plt+0x607f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #28] @ 6c5bc <__cxa_atexit@plt+0x607f4> │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 61350 <__cxa_atexit@plt+0x55588> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 61384 <__cxa_atexit@plt+0x555bc> │ │ │ │ + ldr r1, [pc, #200] @ 613ac <__cxa_atexit@plt+0x555e4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [r3, #24] │ │ │ │ - ldr r7, [r3, #32] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mvnseq sl, ip, lsr #12 │ │ │ │ - mvnseq sl, r4, lsl r6 │ │ │ │ - ldrsbeq sl, [pc, #220] @ 6c6a4 <__cxa_atexit@plt+0x608dc> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6c63c <__cxa_atexit@plt+0x60874> │ │ │ │ - str r6, [sp] │ │ │ │ - ldmib r7, {r2, r6, lr} │ │ │ │ - ldr ip, [r7, #16] │ │ │ │ - stmdb r3, {r8, sl} │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #72] @ 6c648 <__cxa_atexit@plt+0x60880> │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + ldr r0, [pc, #188] @ 613b0 <__cxa_atexit@plt+0x555e8> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #-36] @ 0xffffffdc │ │ │ │ - sub r0, r3, #20 │ │ │ │ - stm r0, {r1, r2, r7} │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r6, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r3] │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 61394 <__cxa_atexit@plt+0x555cc> │ │ │ │ + ldr r7, [pc, #148] @ 613b4 <__cxa_atexit@plt+0x555ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 6c62c <__cxa_atexit@plt+0x60864> │ │ │ │ - ldr r6, [sp] │ │ │ │ + beq 61378 <__cxa_atexit@plt+0x555b0> │ │ │ │ + ldr r7, [pc, #128] @ 613b8 <__cxa_atexit@plt+0x555f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #124] @ 613bc <__cxa_atexit@plt+0x555f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 6c658 <__cxa_atexit@plt+0x60890> │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ + ldr r5, [pc, #80] @ 613a8 <__cxa_atexit@plt+0x555e0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6136c <__cxa_atexit@plt+0x555a4> │ │ │ │ + mov r5, r2 │ │ │ │ + b 613e8 <__cxa_atexit@plt+0x55620> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ - ldr r6, [sp] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #36] @ 613c0 <__cxa_atexit@plt+0x555f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - mvnseq sl, r4, asr sp │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + @ instruction: 0xfffffa60 │ │ │ │ + @ instruction: 0xfffffa7c │ │ │ │ + andeq sl, r0, #100, 4 @ 0x40000006 │ │ │ │ + andeq sl, r0, #48, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq sl, r0, #48, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #236] @ 6c74c <__cxa_atexit@plt+0x60984> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 61480 <__cxa_atexit@plt+0x556b8> │ │ │ │ + ldr r3, [pc, #296] @ 61524 <__cxa_atexit@plt+0x5575c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 6c734 <__cxa_atexit@plt+0x6096c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #80 @ 0x50 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 6c73c <__cxa_atexit@plt+0x60974> │ │ │ │ - ldr r8, [pc, #192] @ 6c750 <__cxa_atexit@plt+0x60988> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #188] @ 6c754 <__cxa_atexit@plt+0x6098c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldm r3, {r1, r2, r3} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #164] @ 6c758 <__cxa_atexit@plt+0x60990> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmib r6, {r0, r1, r2, sl} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr ip, [pc, #148] @ 6c75c <__cxa_atexit@plt+0x60994> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #140] @ 6c760 <__cxa_atexit@plt+0x60998> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #136] @ 6c764 <__cxa_atexit@plt+0x6099c> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #24]! │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #32]! │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #28] │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #56]! @ 0x38 │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r7, #48]! @ 0x30 │ │ │ │ - ldr r2, [r5, #24]! │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r6, r9 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - @ instruction: 0xfffff8ac │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - mvnseq sl, r8, lsr ip │ │ │ │ - andeq r2, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6c840 <__cxa_atexit@plt+0x60a78> │ │ │ │ - ldr r8, [pc, #188] @ 6c84c <__cxa_atexit@plt+0x60a84> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #184] @ 6c850 <__cxa_atexit@plt+0x60a88> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - ldr r8, [pc, #156] @ 6c854 <__cxa_atexit@plt+0x60a8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r1, [r2, #68] @ 0x44 │ │ │ │ - ldr sl, [pc, #128] @ 6c858 <__cxa_atexit@plt+0x60a90> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ - ldr ip, [pc, #120] @ 6c85c <__cxa_atexit@plt+0x60a94> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r9, [pc, #116] @ 6c860 <__cxa_atexit@plt+0x60a98> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r7, r2 │ │ │ │ - str lr, [r7, #24]! │ │ │ │ - str r7, [r2, #64] @ 0x40 │ │ │ │ - mov r3, r2 │ │ │ │ - str r8, [r3, #32]! │ │ │ │ - str r3, [r2, #52] @ 0x34 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - str r1, [r2, #44] @ 0x2c │ │ │ │ - str r2, [r2, #28] │ │ │ │ - mov r3, r2 │ │ │ │ - str sl, [r3, #56]! @ 0x38 │ │ │ │ - mov r7, r2 │ │ │ │ - str ip, [r7, #48]! @ 0x30 │ │ │ │ - ldr r1, [r5, #24]! │ │ │ │ - str r7, [r2, #76] @ 0x4c │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r2, #72] @ 0x48 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #80 @ 0x50 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff688 │ │ │ │ - @ instruction: 0xfffff7ac │ │ │ │ - @ instruction: 0xfffff870 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - @ instruction: 0xfffff908 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01ffa29c │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldrsbeq sl, [pc, #44] @ 6c8b8 <__cxa_atexit@plt+0x60af0> │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + beq 614c4 <__cxa_atexit@plt+0x556fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6c8d4 <__cxa_atexit@plt+0x60b0c> │ │ │ │ - ldr lr, [pc, #52] @ 6c8e4 <__cxa_atexit@plt+0x60b1c> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 614ec <__cxa_atexit@plt+0x55724> │ │ │ │ + ldr r1, [pc, #260] @ 61528 <__cxa_atexit@plt+0x55760> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr lr, [pc, #248] @ 6152c <__cxa_atexit@plt+0x55764> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 6c8e8 <__cxa_atexit@plt+0x60b20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrheq sl, [pc, #44] @ 6c918 <__cxa_atexit@plt+0x60b50> │ │ │ │ - andseq r5, r4, #52, 22 @ 0xd000 │ │ │ │ - ldrheq sl, [pc, #160] @ 6c994 <__cxa_atexit@plt+0x60bcc> │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6c934 <__cxa_atexit@plt+0x60b6c> │ │ │ │ - ldr r7, [pc, #52] @ 6c948 <__cxa_atexit@plt+0x60b80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 6c928 <__cxa_atexit@plt+0x60b60> │ │ │ │ - mov r7, sl │ │ │ │ - b 6c95c <__cxa_atexit@plt+0x60b94> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6c94c <__cxa_atexit@plt+0x60b84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrheq sl, [pc, #168] @ 6c9fc <__cxa_atexit@plt+0x60c34> │ │ │ │ - mvnseq sl, r0, asr sl │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 6ca68 <__cxa_atexit@plt+0x60ca0> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r3, [pc, #280] @ 6ca94 <__cxa_atexit@plt+0x60ccc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #276] @ 6ca98 <__cxa_atexit@plt+0x60cd0> │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r9, [r2, #4] │ │ │ │ + str r6, [r2, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + sub r6, r2, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 614fc <__cxa_atexit@plt+0x55734> │ │ │ │ + ldr r1, [pc, #208] @ 61534 <__cxa_atexit@plt+0x5576c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r7, [pc, #248] @ 6ca9c <__cxa_atexit@plt+0x60cd4> │ │ │ │ + ldr r2, [pc, #204] @ 61538 <__cxa_atexit@plt+0x55770> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r1, r8, r9} │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 614d8 <__cxa_atexit@plt+0x55710> │ │ │ │ + ldr r7, [pc, #124] @ 61514 <__cxa_atexit@plt+0x5574c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #52]! @ 0x34 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #16]! │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r1] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #8]! │ │ │ │ - ldr ip, [pc, #200] @ 6caa0 <__cxa_atexit@plt+0x60cd8> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r7, r6 │ │ │ │ - ldr sl, [pc, #192] @ 6caa4 <__cxa_atexit@plt+0x60cdc> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r7, #24]! │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r6 │ │ │ │ - str ip, [r7, #16]! │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6ca7c <__cxa_atexit@plt+0x60cb4> │ │ │ │ - ldr r6, [pc, #140] @ 6caa8 <__cxa_atexit@plt+0x60ce0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #4]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r7, #8] │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ tst r9, #3 │ │ │ │ - ldr r6, [sp] │ │ │ │ - beq 6ca58 <__cxa_atexit@plt+0x60c90> │ │ │ │ - ldr r7, [pc, #104] @ 6caac <__cxa_atexit@plt+0x60ce4> │ │ │ │ + beq 614cc <__cxa_atexit@plt+0x55704> │ │ │ │ + ldr r7, [pc, #108] @ 61518 <__cxa_atexit@plt+0x55750> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ + ldr r3, [pc, #104] @ 6151c <__cxa_atexit@plt+0x55754> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #44] @ 6cab0 <__cxa_atexit@plt+0x60ce8> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 61520 <__cxa_atexit@plt+0x55758> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - ldm sp, {r6, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeb48 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffeb88 │ │ │ │ - @ instruction: 0xffffebbc │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - @ instruction: 0xfffbeb6c │ │ │ │ - @ instruction: 0xfffbeb74 │ │ │ │ - mvnseq sl, r4, ror r0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 6d91c <__cxa_atexit@plt+0x61b54> │ │ │ │ - mvnseq sl, r0, lsl #1 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #44] @ 61530 <__cxa_atexit@plt+0x55768> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + @ instruction: 0xfffff908 │ │ │ │ + andeq sl, r0, #240 @ 0xf0 │ │ │ │ + andeq sl, r0, #236 @ 0xec │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + andeq sl, r0, #72 @ 0x48 │ │ │ │ + @ instruction: 0xffffdc08 │ │ │ │ + andeq r9, r0, #180, 30 @ 0x2d0 │ │ │ │ + andeq sl, r0, #208 @ 0xd0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6cb0c <__cxa_atexit@plt+0x60d44> │ │ │ │ - ldr lr, [pc, #52] @ 6cb1c <__cxa_atexit@plt+0x60d54> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 6cb20 <__cxa_atexit@plt+0x60d58> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - mvnseq sl, r0, rrx │ │ │ │ - andseq r5, r4, #252, 16 @ 0xfc0000 │ │ │ │ - mvnseq sl, r8, ror r8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6cb9c <__cxa_atexit@plt+0x60dd4> │ │ │ │ - ldr lr, [pc, #92] @ 6cba8 <__cxa_atexit@plt+0x60de0> │ │ │ │ + bcc 615bc <__cxa_atexit@plt+0x557f4> │ │ │ │ + ldr r1, [pc, #120] @ 615dc <__cxa_atexit@plt+0x55814> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr lr, [pc, #108] @ 615e0 <__cxa_atexit@plt+0x55818> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6cb90 <__cxa_atexit@plt+0x60dc8> │ │ │ │ - ldr r2, [pc, #48] @ 6cbac <__cxa_atexit@plt+0x60de4> │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r9, [r2, #4] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + sub r3, r2, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 615c8 <__cxa_atexit@plt+0x55800> │ │ │ │ + ldr r1, [pc, #68] @ 615e8 <__cxa_atexit@plt+0x55820> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #64] @ 615ec <__cxa_atexit@plt+0x55824> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmda r5, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #20] @ 615e4 <__cxa_atexit@plt+0x5581c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - ldrsheq sl, [pc, #112] @ 6cc28 <__cxa_atexit@plt+0x60e60> │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6cbd8 <__cxa_atexit@plt+0x60e10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq sl, r4, asr #15 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, fp │ │ │ │ - ldmib r5, {r3, r8, lr} │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add fp, r6, #44 @ 0x2c │ │ │ │ - cmp r1, fp │ │ │ │ - bcc 6cc98 <__cxa_atexit@plt+0x60ed0> │ │ │ │ - ldr r0, [pc, #164] @ 6ccc8 <__cxa_atexit@plt+0x60f00> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #160] @ 6cccc <__cxa_atexit@plt+0x60f04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r8, #1 │ │ │ │ - mov ip, r6 │ │ │ │ - str r1, [ip, #36]! @ 0x24 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr sl, [pc, #108] @ 6ccd0 <__cxa_atexit@plt+0x60f08> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r1, #8]! │ │ │ │ - str ip, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - str r3, [r6, #32] │ │ │ │ - mov r6, fp │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffb3c │ │ │ │ + andeq r9, r0, #124, 30 @ 0x1f0 │ │ │ │ + @ instruction: 0xffffdac8 │ │ │ │ + andeq r9, r0, #116, 28 @ 0x740 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 6b1a4 <__cxa_atexit@plt+0x5f3dc> │ │ │ │ - ldr r2, [pc, #52] @ 6ccd4 <__cxa_atexit@plt+0x60f0c> │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6167c <__cxa_atexit@plt+0x558b4> │ │ │ │ + ldr r2, [pc, #96] @ 61684 <__cxa_atexit@plt+0x558bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str lr, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 61688 <__cxa_atexit@plt+0x558c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61670 <__cxa_atexit@plt+0x558a8> │ │ │ │ + ldr r2, [pc, #64] @ 6168c <__cxa_atexit@plt+0x558c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61670 <__cxa_atexit@plt+0x558a8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - andeq r0, r0, ip, ror ip │ │ │ │ - andeq r0, r0, r4, ror sl │ │ │ │ - mvnseq sl, ip, asr r7 │ │ │ │ - ldrsbeq r9, [pc, #148] @ 6cd74 <__cxa_atexit@plt+0x60fac> │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6cd34 <__cxa_atexit@plt+0x60f6c> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [pc, #56] @ 6cd3c <__cxa_atexit@plt+0x60f74> │ │ │ │ - add lr, pc, lr │ │ │ │ - bic r3, r0, r0, asr #31 │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #44] @ 6cd40 <__cxa_atexit@plt+0x60f78> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r5, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r8, [pc, #24] @ 6cd44 <__cxa_atexit@plt+0x60f7c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edcae8 <__cxa_atexit@plt+0x1ed0d20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andseq r5, r4, #220, 12 @ 0xdc00000 │ │ │ │ - andseq r5, r4, #160, 14 @ 0x2800000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andseq r0, r5, #184, 26 @ 0x2e00 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6cde0 <__cxa_atexit@plt+0x61018> │ │ │ │ - ldr r2, [pc, #128] @ 6cdec <__cxa_atexit@plt+0x61024> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r2, [pc, #104] @ 6cdf0 <__cxa_atexit@plt+0x61028> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r0, r5, #4 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 6cdcc <__cxa_atexit@plt+0x61004> │ │ │ │ - ldr r3, [pc, #60] @ 6cdf4 <__cxa_atexit@plt+0x6102c> │ │ │ │ + ldr r3, [pc, #44] @ 616cc <__cxa_atexit@plt+0x55904> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6cdd8 <__cxa_atexit@plt+0x61010> │ │ │ │ - b 6ce00 <__cxa_atexit@plt+0x61038> │ │ │ │ + beq 616c4 <__cxa_atexit@plt+0x558fc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 6cf10 <__cxa_atexit@plt+0x61148> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r4, #136, 12 @ 0x8800000 │ │ │ │ - andseq r5, r4, #60, 14 @ 0xf00000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r0, [pc, #240] @ 6cf00 <__cxa_atexit@plt+0x61138> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 6cee0 <__cxa_atexit@plt+0x61118> │ │ │ │ - ldr r0, [pc, #216] @ 6cf04 <__cxa_atexit@plt+0x6113c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r3, [r0] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 6cec4 <__cxa_atexit@plt+0x610fc> │ │ │ │ - add r3, r8, #12 │ │ │ │ - add r2, r3, r9, lsl #2 │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, fp, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 6ce5c <__cxa_atexit@plt+0x61094> │ │ │ │ - add r0, r3, r9, lsr #7 │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - ldr r1, [pc, #140] @ 6cf08 <__cxa_atexit@plt+0x61140> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6174c <__cxa_atexit@plt+0x55984> │ │ │ │ + ldr r2, [pc, #76] @ 61758 <__cxa_atexit@plt+0x55990> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 6175c <__cxa_atexit@plt+0x55994> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r8] │ │ │ │ - mov r1, #1 │ │ │ │ - strb r1, [r0, r3, lsl #2] │ │ │ │ - add r0, r9, #1 │ │ │ │ - sub r1, r6, #1 │ │ │ │ - stmib r5, {r1, sl} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 6cee0 <__cxa_atexit@plt+0x61118> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [pc, #88] @ 6cf0c <__cxa_atexit@plt+0x61144> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - bne 6ce18 <__cxa_atexit@plt+0x61050> │ │ │ │ - b 6cef0 <__cxa_atexit@plt+0x61128> │ │ │ │ - add r3, r8, r9, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {ip, lr} │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldmib sp, {ip, lr} │ │ │ │ - b 6ce4c <__cxa_atexit@plt+0x61084> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, lr │ │ │ │ - b 6cf10 <__cxa_atexit@plt+0x61148> │ │ │ │ + beq 61744 <__cxa_atexit@plt+0x5597c> │ │ │ │ + ldr r3, [pc, #44] @ 61760 <__cxa_atexit@plt+0x55998> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ bx r0 │ │ │ │ - andseq r5, r4, #180, 12 @ 0xb400000 │ │ │ │ - andseq r5, r4, #148, 12 @ 0x9400000 │ │ │ │ - andseq r5, r4, #76, 12 @ 0x4c00000 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - str r8, [sp, #8] │ │ │ │ - mov r1, r7 │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - sub sl, r0, #1 │ │ │ │ - cmp sl, #1 │ │ │ │ - blt 6d06c <__cxa_atexit@plt+0x612a4> │ │ │ │ - ldr r6, [ip, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r4, [pc, #428] @ 6d0f8 <__cxa_atexit@plt+0x61330> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r5, #0 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - lsl r7, r5, #2 │ │ │ │ - lsl r0, sl, #2 │ │ │ │ - ldr r9, [r7, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr fp, [r0, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #388] @ 6d0fc <__cxa_atexit@plt+0x61334> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - add r7, r2, r5, lsl #2 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 6d010 <__cxa_atexit@plt+0x61248> │ │ │ │ - add r8, r2, sl, lsl #2 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, fp, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 6cf90 <__cxa_atexit@plt+0x611c8> │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add r7, r0, r5, lsr #7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - mov fp, #1 │ │ │ │ - strb fp, [r7, r3, lsl #2] │ │ │ │ - ldr r0, [pc, #316] @ 6d100 <__cxa_atexit@plt+0x61338> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 6d040 <__cxa_atexit@plt+0x61278> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r7, [r8] │ │ │ │ - strex r7, r9, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 6cfd8 <__cxa_atexit@plt+0x61210> │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - add r7, r2, sl, lsr #7 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - strb fp, [r7, r0, lsl #2] │ │ │ │ - sub sl, sl, #1 │ │ │ │ - add r5, r5, #1 │ │ │ │ - cmp r5, sl │ │ │ │ - blt 6cf58 <__cxa_atexit@plt+0x61190> │ │ │ │ - b 6d06c <__cxa_atexit@plt+0x612a4> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r8, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r8 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - b 6cf88 <__cxa_atexit@plt+0x611c0> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r8] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r7, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - b 6cfd0 <__cxa_atexit@plt+0x61208> │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [ip, #4] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r7, [r0, #804] @ 0x324 │ │ │ │ - add r3, lr, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 6d0cc <__cxa_atexit@plt+0x61304> │ │ │ │ - ldr r0, [ip, #12]! │ │ │ │ - ldr r7, [ip, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 6d108 <__cxa_atexit@plt+0x61340> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r4, [pc, #104] @ 6d10c <__cxa_atexit@plt+0x61344> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r1, #0 │ │ │ │ - stmib lr, {r4, r7} │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str r5, [lr, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 6d104 <__cxa_atexit@plt+0x6133c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [ip] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r5, r4, #124, 10 @ 0x1f000000 │ │ │ │ - andseq r5, r4, #72, 10 @ 0x12000000 │ │ │ │ - andseq r5, r4, #252, 8 @ 0xfc000000 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andseq r5, r4, #56, 8 @ 0x38000000 │ │ │ │ - andseq r5, r4, #48, 8 @ 0x30000000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r0, r5, #208, 24 @ 0xd000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 61784 <__cxa_atexit@plt+0x559bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6d160 <__cxa_atexit@plt+0x61398> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 6d178 <__cxa_atexit@plt+0x613b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #48] @ 6d17c <__cxa_atexit@plt+0x613b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov lr, #0 │ │ │ │ - stmib r3, {r1, r2, lr} │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + bcc 617bc <__cxa_atexit@plt+0x559f4> │ │ │ │ + ldr r2, [pc, #40] @ 617d4 <__cxa_atexit@plt+0x55a0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 6d180 <__cxa_atexit@plt+0x613b8> │ │ │ │ + ldr r3, [pc, #20] @ 617d8 <__cxa_atexit@plt+0x55a10> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r5, r4, #144, 6 @ 0x40000002 │ │ │ │ - andseq r5, r4, #136, 6 @ 0x20000002 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r0, r5, #188, 24 @ 0xbc00 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 61854 <__cxa_atexit@plt+0x55a8c> │ │ │ │ + ldr r2, [pc, #100] @ 6185c <__cxa_atexit@plt+0x55a94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ 61860 <__cxa_atexit@plt+0x55a98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 61834 <__cxa_atexit@plt+0x55a6c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 61840 <__cxa_atexit@plt+0x55a78> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 6d1b4 <__cxa_atexit@plt+0x613ec> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 61864 <__cxa_atexit@plt+0x55a9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andseq r0, r5, #228, 22 @ 0x39000 │ │ │ │ + andseq r0, r5, #184, 22 @ 0x2e000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 61890 <__cxa_atexit@plt+0x55ac8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 618a4 <__cxa_atexit@plt+0x55adc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r5, #104, 22 @ 0x1a000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 872d4 <__cxa_atexit@plt+0x7b50c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 618f0 <__cxa_atexit@plt+0x55b28> │ │ │ │ + ldr r3, [pc, #36] @ 61900 <__cxa_atexit@plt+0x55b38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 619a4 <__cxa_atexit@plt+0x55bdc> │ │ │ │ + ldr r6, [pc, #156] @ 619c0 <__cxa_atexit@plt+0x55bf8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #148] @ 619c4 <__cxa_atexit@plt+0x55bfc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61994 <__cxa_atexit@plt+0x55bcc> │ │ │ │ + ldr r6, [pc, #124] @ 619c8 <__cxa_atexit@plt+0x55c00> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ + str r6, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61994 <__cxa_atexit@plt+0x55bcc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 619b0 <__cxa_atexit@plt+0x55be8> │ │ │ │ + ldr r3, [pc, #88] @ 619cc <__cxa_atexit@plt+0x55c04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andseq r0, r5, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrsheq r9, [pc, #172] @ 6d258 <__cxa_atexit@plt+0x61490> │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6d284 <__cxa_atexit@plt+0x614bc> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - cmpne r3, #93 @ 0x5d │ │ │ │ - bne 6d260 <__cxa_atexit@plt+0x61498> │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bne 6d20c <__cxa_atexit@plt+0x61444> │ │ │ │ - ldr r7, [pc, #204] @ 6d2bc <__cxa_atexit@plt+0x614f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, r0, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 6d298 <__cxa_atexit@plt+0x614d0> │ │ │ │ - ldr r0, [pc, #144] @ 6d2c8 <__cxa_atexit@plt+0x61500> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #88] @ 6d2c0 <__cxa_atexit@plt+0x614f8> │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [pc, #96] @ 61a44 <__cxa_atexit@plt+0x55c7c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61a2c <__cxa_atexit@plt+0x55c64> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 61a38 <__cxa_atexit@plt+0x55c70> │ │ │ │ + ldr r3, [pc, #60] @ 61a48 <__cxa_atexit@plt+0x55c80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 6d2c4 <__cxa_atexit@plt+0x614fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6d2b8 <__cxa_atexit@plt+0x614f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - mvnseq r9, r0, lsr r8 │ │ │ │ - mvnseq r9, ip, ror #17 │ │ │ │ - andseq r5, r4, #56, 4 @ 0x80000003 │ │ │ │ - mvnseq r9, r4, lsr r8 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6d338 <__cxa_atexit@plt+0x61570> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 6d354 <__cxa_atexit@plt+0x6158c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 6d358 <__cxa_atexit@plt+0x61590> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 61a90 <__cxa_atexit@plt+0x55cc8> │ │ │ │ + ldr r3, [pc, #44] @ 61a9c <__cxa_atexit@plt+0x55cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r5, r4, #76, 2 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r9, r4, asr #18 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + andeq r9, r0, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6d3f0 <__cxa_atexit@plt+0x61628> │ │ │ │ - ldr r2, [pc, #120] @ 6d3f8 <__cxa_atexit@plt+0x61630> │ │ │ │ + bhi 61b08 <__cxa_atexit@plt+0x55d40> │ │ │ │ + ldr r2, [pc, #80] @ 61b10 <__cxa_atexit@plt+0x55d48> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 61b14 <__cxa_atexit@plt+0x55d4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6d3d4 <__cxa_atexit@plt+0x6160c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 6d3fc <__cxa_atexit@plt+0x61634> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6d3e0 <__cxa_atexit@plt+0x61618> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 6d1b4 <__cxa_atexit@plt+0x613ec> │ │ │ │ + beq 61afc <__cxa_atexit@plt+0x55d34> │ │ │ │ + ldr r3, [pc, #48] @ 61b18 <__cxa_atexit@plt+0x55d50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1c52e8c <__cxa_atexit@plt+0x1c470c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - mvnseq r9, r4, lsr #17 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andseq r0, r5, #28, 18 @ 0x70000 │ │ │ │ + andeq r9, r0, #140, 22 @ 0x23000 │ │ │ │ + andeq r9, r0, #156, 22 @ 0x27000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 6d450 <__cxa_atexit@plt+0x61688> │ │ │ │ + ldr r3, [pc, #20] @ 61b44 <__cxa_atexit@plt+0x55d7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1c52e8c <__cxa_atexit@plt+0x1c470c4> │ │ │ │ + andeq r9, r0, #68, 22 @ 0x11000 │ │ │ │ + andeq r9, r0, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 61b98 <__cxa_atexit@plt+0x55dd0> │ │ │ │ + ldr r2, [pc, #56] @ 61ba4 <__cxa_atexit@plt+0x55ddc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6d444 <__cxa_atexit@plt+0x6167c> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 6d1b4 <__cxa_atexit@plt+0x613ec> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61b90 <__cxa_atexit@plt+0x55dc8> │ │ │ │ + b 61bb4 <__cxa_atexit@plt+0x55dec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r9, r0, asr r8 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r9, r0, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 6d1b4 <__cxa_atexit@plt+0x613ec> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6d4cc <__cxa_atexit@plt+0x61704> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 6d4e0 <__cxa_atexit@plt+0x61718> │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 61c58 <__cxa_atexit@plt+0x55e90> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + ble 61c04 <__cxa_atexit@plt+0x55e3c> │ │ │ │ + ldr r7, [pc, #152] @ 61c70 <__cxa_atexit@plt+0x55ea8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #136] @ 61c74 <__cxa_atexit@plt+0x55eac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [pc, #92] @ 61c68 <__cxa_atexit@plt+0x55ea0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61c4c <__cxa_atexit@plt+0x55e84> │ │ │ │ + ldr r2, [pc, #68] @ 61c6c <__cxa_atexit@plt+0x55ea4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61c4c <__cxa_atexit@plt+0x55e84> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andseq r5, r4, #68 @ 0x44 │ │ │ │ - ldrsbeq r9, [pc, #112] @ 6d55c <__cxa_atexit@plt+0x61794> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6d55c <__cxa_atexit@plt+0x61794> │ │ │ │ - ldr r3, [pc, #92] @ 6d564 <__cxa_atexit@plt+0x6179c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andseq r0, r5, #248, 16 @ 0xf80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 61cb4 <__cxa_atexit@plt+0x55eec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6d54c <__cxa_atexit@plt+0x61784> │ │ │ │ - ldr r7, [pc, #52] @ 6d568 <__cxa_atexit@plt+0x617a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61cac <__cxa_atexit@plt+0x55ee4> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r9, ip, asr #14 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 6d59c <__cxa_atexit@plt+0x617d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r9, r8, lsl r7 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 6d648 <__cxa_atexit@plt+0x61880> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 6d600 <__cxa_atexit@plt+0x61838> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 6d660 <__cxa_atexit@plt+0x61898> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r9, r0, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 61d68 <__cxa_atexit@plt+0x55fa0> │ │ │ │ + ldr lr, [pc, #144] @ 61d8c <__cxa_atexit@plt+0x55fc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + ldr r9, [pc, #128] @ 61d90 <__cxa_atexit@plt+0x55fc8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r0, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + mov r8, r2 │ │ │ │ + str r9, [r8, #12]! │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 61d78 <__cxa_atexit@plt+0x55fb0> │ │ │ │ + ldr r1, [pc, #88] @ 61d98 <__cxa_atexit@plt+0x55fd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #84] @ 61d9c <__cxa_atexit@plt+0x55fd4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r2, sl} │ │ │ │ + ldr r5, [pc, #68] @ 61da0 <__cxa_atexit@plt+0x55fd8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 61d94 <__cxa_atexit@plt+0x55fcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + andeq r9, r0, #180, 16 @ 0xb40000 │ │ │ │ + @ instruction: 0xfffff56c │ │ │ │ + andeq r9, r0, #140, 16 @ 0x8c0000 │ │ │ │ + andseq r0, r5, #152, 14 @ 0x2600000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 61de0 <__cxa_atexit@plt+0x56018> │ │ │ │ + ldr r2, [pc, #40] @ 61de8 <__cxa_atexit@plt+0x56020> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 61dec <__cxa_atexit@plt+0x56024> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 872d4 <__cxa_atexit@plt+0x7b50c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq r0, r5, #28, 12 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 61e10 <__cxa_atexit@plt+0x56048> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 6d658 <__cxa_atexit@plt+0x61890> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 6d65c <__cxa_atexit@plt+0x61894> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq r4, r4, #76, 28 @ 0x4c0 │ │ │ │ - mvnseq r9, r0, asr #12 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 6d6a4 <__cxa_atexit@plt+0x618dc> │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andseq r0, r5, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 61e48 <__cxa_atexit@plt+0x56080> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 61e50 <__cxa_atexit@plt+0x56088> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 61e60 <__cxa_atexit@plt+0x56098> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r5, #176, 10 @ 0x2c000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 61f18 <__cxa_atexit@plt+0x56150> │ │ │ │ + ldr r3, [pc, #196] @ 61f38 <__cxa_atexit@plt+0x56170> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6d69c <__cxa_atexit@plt+0x618d4> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 6d1b4 <__cxa_atexit@plt+0x613ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 61ef8 <__cxa_atexit@plt+0x56130> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 61f08 <__cxa_atexit@plt+0x56140> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 61f20 <__cxa_atexit@plt+0x56158> │ │ │ │ + ldr lr, [pc, #148] @ 61f3c <__cxa_atexit@plt+0x56174> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #124] @ 61f40 <__cxa_atexit@plt+0x56178> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r1, [pc, #112] @ 61f44 <__cxa_atexit@plt+0x5617c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #16]! │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrsheq r9, [pc, #92] @ 6d70c <__cxa_atexit@plt+0x61944> │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 6d1b4 <__cxa_atexit@plt+0x613ec> │ │ │ │ - ldrsbeq r9, [pc, #192] @ 6d794 <__cxa_atexit@plt+0x619cc> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6d750 <__cxa_atexit@plt+0x61988> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - stmdb r3, {r8, sl} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r2, [pc, #76] @ 6d75c <__cxa_atexit@plt+0x61994> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str ip, [r3, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r6, [r3, #-32] @ 0xffffffe0 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6d740 <__cxa_atexit@plt+0x61978> │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - b 6d76c <__cxa_atexit@plt+0x619a4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq r9, r0, asr #24 │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r0, r5, #40, 10 @ 0xa000000 │ │ │ │ + andseq r0, r5, #12, 12 @ 0xc00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 61fc4 <__cxa_atexit@plt+0x561fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #96 @ 0x60 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6d858 <__cxa_atexit@plt+0x61a90> │ │ │ │ - ldr r2, [pc, #220] @ 6d864 <__cxa_atexit@plt+0x61a9c> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 61fd8 <__cxa_atexit@plt+0x56210> │ │ │ │ + ldr r2, [pc, #116] @ 61fe8 <__cxa_atexit@plt+0x56220> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - str r2, [r3, #56]! @ 0x38 │ │ │ │ - ldr r8, [pc, #208] @ 6d868 <__cxa_atexit@plt+0x61aa0> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #92] @ 61fec <__cxa_atexit@plt+0x56224> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #88] @ 61ff0 <__cxa_atexit@plt+0x56228> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - sub sl, r6, #90 @ 0x5a │ │ │ │ - ldmib r5, {r0, r9, ip} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r3, #-52] @ 0xffffffcc │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r0, [r3, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - str ip, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #156] @ 6d86c <__cxa_atexit@plt+0x61aa4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #152] @ 6d870 <__cxa_atexit@plt+0x61aa8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #148] @ 6d874 <__cxa_atexit@plt+0x61aac> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r9} │ │ │ │ - mov r0, r3 │ │ │ │ - str r2, [r0, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [pc, #128] @ 6d878 <__cxa_atexit@plt+0x61ab0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [pc, #116] @ 6d87c <__cxa_atexit@plt+0x61ab4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r0, r3 │ │ │ │ - str sl, [r0, #28]! │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [r1, #20]! │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #24]! │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r2] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r2, #4] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #16]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + andseq r0, r5, #92, 8 @ 0x5c000000 │ │ │ │ + andseq r0, r5, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6205c <__cxa_atexit@plt+0x56294> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 62068 <__cxa_atexit@plt+0x562a0> │ │ │ │ + ldr r1, [pc, #84] @ 62078 <__cxa_atexit@plt+0x562b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 6207c <__cxa_atexit@plt+0x562b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r5, [pc, #64] @ 62080 <__cxa_atexit@plt+0x562b8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #96 @ 0x60 │ │ │ │ + b 61e60 <__cxa_atexit@plt+0x56098> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq r4, r4, #92, 24 @ 0x5c00 │ │ │ │ - @ instruction: 0xfffff360 │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq r9, r0, lsl #5 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mvnseq r9, ip, lsl #5 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + andseq r0, r5, #188, 6 @ 0xf0000002 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 620b8 <__cxa_atexit@plt+0x562f0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 620c0 <__cxa_atexit@plt+0x562f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 620d0 <__cxa_atexit@plt+0x56308> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r5, #64, 6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6d8ec <__cxa_atexit@plt+0x61b24> │ │ │ │ - ldr lr, [pc, #52] @ 6d8fc <__cxa_atexit@plt+0x61b34> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 62188 <__cxa_atexit@plt+0x563c0> │ │ │ │ + ldr r3, [pc, #196] @ 621a8 <__cxa_atexit@plt+0x563e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 62168 <__cxa_atexit@plt+0x563a0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 62178 <__cxa_atexit@plt+0x563b0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 62190 <__cxa_atexit@plt+0x563c8> │ │ │ │ + ldr lr, [pc, #148] @ 621ac <__cxa_atexit@plt+0x563e4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 6d900 <__cxa_atexit@plt+0x61b38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #124] @ 621b0 <__cxa_atexit@plt+0x563e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r1, [pc, #112] @ 621b4 <__cxa_atexit@plt+0x563ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #16]! │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r9, ip, ror #4 │ │ │ │ - andseq r4, r4, #28, 22 @ 0x7000 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - andeq r0, r0, r7, asr #2 │ │ │ │ - @ instruction: 0x01ff9a90 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, fp │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #44 @ 0x2c │ │ │ │ - cmp r3, ip │ │ │ │ - bcc 6d9c0 <__cxa_atexit@plt+0x61bf8> │ │ │ │ - ldr r2, [pc, #176] @ 6d9e8 <__cxa_atexit@plt+0x61c20> │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r0, r5, #184, 4 @ 0x8000000b │ │ │ │ + andseq r0, r5, #156, 6 @ 0x70000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 62234 <__cxa_atexit@plt+0x5646c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 62248 <__cxa_atexit@plt+0x56480> │ │ │ │ + ldr r2, [pc, #116] @ 62258 <__cxa_atexit@plt+0x56490> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - add r1, r9, #1 │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #124] @ 6d9ec <__cxa_atexit@plt+0x61c24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #108] @ 6d9f0 <__cxa_atexit@plt+0x61c28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #8]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, sl │ │ │ │ - ldr r9, [sp] │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 6b1a4 <__cxa_atexit@plt+0x5f3dc> │ │ │ │ - ldr r7, [pc, #44] @ 6d9f4 <__cxa_atexit@plt+0x61c2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #92] @ 6225c <__cxa_atexit@plt+0x56494> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #88] @ 62260 <__cxa_atexit@plt+0x56498> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #16]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + andseq r0, r5, #236, 2 @ 0x3b │ │ │ │ + andseq r0, r5, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 872d4 <__cxa_atexit@plt+0x7b50c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 622ac <__cxa_atexit@plt+0x564e4> │ │ │ │ + ldr r3, [pc, #36] @ 622bc <__cxa_atexit@plt+0x564f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff190 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - mvnseq r9, r4, lsr sl │ │ │ │ - mvnseq r9, r4, lsr #19 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xffffffd0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6da58 <__cxa_atexit@plt+0x61c90> │ │ │ │ - ldr r7, [pc, #76] @ 6da68 <__cxa_atexit@plt+0x61ca0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6da48 <__cxa_atexit@plt+0x61c80> │ │ │ │ - ldr r2, [pc, #60] @ 6da6c <__cxa_atexit@plt+0x61ca4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi 62360 <__cxa_atexit@plt+0x56598> │ │ │ │ + ldr r6, [pc, #156] @ 6237c <__cxa_atexit@plt+0x565b4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #148] @ 62380 <__cxa_atexit@plt+0x565b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62350 <__cxa_atexit@plt+0x56588> │ │ │ │ + ldr r6, [pc, #124] @ 62384 <__cxa_atexit@plt+0x565bc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ + str r6, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62350 <__cxa_atexit@plt+0x56588> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6236c <__cxa_atexit@plt+0x565a4> │ │ │ │ + ldr r3, [pc, #88] @ 62388 <__cxa_atexit@plt+0x565c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6da70 <__cxa_atexit@plt+0x61ca8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq r9, r4, lsr #19 │ │ │ │ - mvnseq r9, ip, lsr #18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6da9c <__cxa_atexit@plt+0x61cd4> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andseq r0, r5, #252 @ 0xfc │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [pc, #96] @ 62400 <__cxa_atexit@plt+0x56638> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 623e8 <__cxa_atexit@plt+0x56620> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 623f4 <__cxa_atexit@plt+0x5662c> │ │ │ │ + ldr r3, [pc, #60] @ 62404 <__cxa_atexit@plt+0x5663c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq r9, r0, lsl #18 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 6b1a4 <__cxa_atexit@plt+0x5f3dc> │ │ │ │ - mvnseq r9, ip, lsr r9 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6db1c <__cxa_atexit@plt+0x61d54> │ │ │ │ - ldr r3, [pc, #76] @ 6db2c <__cxa_atexit@plt+0x61d64> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6244c <__cxa_atexit@plt+0x56684> │ │ │ │ + ldr r3, [pc, #44] @ 62458 <__cxa_atexit@plt+0x56690> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6db0c <__cxa_atexit@plt+0x61d44> │ │ │ │ - ldr r3, [pc, #60] @ 6db30 <__cxa_atexit@plt+0x61d68> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + andeq r9, r0, #92, 4 @ 0xc0000005 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 624c8 <__cxa_atexit@plt+0x56700> │ │ │ │ + ldr lr, [pc, #84] @ 624d4 <__cxa_atexit@plt+0x5670c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r1, [pc, #72] @ 624d8 <__cxa_atexit@plt+0x56710> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 624bc <__cxa_atexit@plt+0x566f4> │ │ │ │ + ldr r3, [pc, #52] @ 624dc <__cxa_atexit@plt+0x56714> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c52e8c <__cxa_atexit@plt+0x1c470c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6db34 <__cxa_atexit@plt+0x61d6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq r9, r0, ror #17 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 6e2cc <__cxa_atexit@plt+0x62504> │ │ │ │ - ldrsheq r8, [pc, #196] @ 6dc0c <__cxa_atexit@plt+0x61e44> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6dbfc <__cxa_atexit@plt+0x61e34> │ │ │ │ - ldr r1, [pc, #184] @ 6dc1c <__cxa_atexit@plt+0x61e54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq pc, r4, #88, 30 @ 0x160 │ │ │ │ + andeq r9, r0, #204, 2 @ 0x33 │ │ │ │ + andeq r9, r0, #216, 2 @ 0x36 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 62508 <__cxa_atexit@plt+0x56740> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c52e8c <__cxa_atexit@plt+0x1c470c4> │ │ │ │ + andeq r9, r0, #128, 2 │ │ │ │ + andeq r9, r0, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 6dc20 <__cxa_atexit@plt+0x61e58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 6dbe4 <__cxa_atexit@plt+0x61e1c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6dbf0 <__cxa_atexit@plt+0x61e28> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 6dc08 <__cxa_atexit@plt+0x61e40> │ │ │ │ - ldr r5, [pc, #116] @ 6dc24 <__cxa_atexit@plt+0x61e5c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 6dc28 <__cxa_atexit@plt+0x61e60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 6dc2c <__cxa_atexit@plt+0x61e64> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6257c <__cxa_atexit@plt+0x567b4> │ │ │ │ + ldr lr, [pc, #88] @ 62588 <__cxa_atexit@plt+0x567c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62574 <__cxa_atexit@plt+0x567ac> │ │ │ │ + ldr r2, [pc, #52] @ 6258c <__cxa_atexit@plt+0x567c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62574 <__cxa_atexit@plt+0x567ac> │ │ │ │ + b 625d8 <__cxa_atexit@plt+0x56810> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r4, r4, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r4, r4, #60, 16 @ 0x3c0000 │ │ │ │ - andseq r4, r4, #56, 16 @ 0x380000 │ │ │ │ - mvnseq r8, r4, lsl #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r9, r0, #40, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6dc90 <__cxa_atexit@plt+0x61ec8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 6dca0 <__cxa_atexit@plt+0x61ed8> │ │ │ │ - ldr r3, [pc, #76] @ 6dcb4 <__cxa_atexit@plt+0x61eec> │ │ │ │ + ldr r3, [pc, #36] @ 625c8 <__cxa_atexit@plt+0x56800> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 6dcb8 <__cxa_atexit@plt+0x61ef0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 6dcbc <__cxa_atexit@plt+0x61ef4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 625c0 <__cxa_atexit@plt+0x567f8> │ │ │ │ + b 625d8 <__cxa_atexit@plt+0x56810> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r9, r0, #236 @ 0xec │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 62684 <__cxa_atexit@plt+0x568bc> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #12]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r1, r7 │ │ │ │ + bge 62634 <__cxa_atexit@plt+0x5686c> │ │ │ │ + ldr r7, [pc, #152] @ 6269c <__cxa_atexit@plt+0x568d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #140] @ 626a0 <__cxa_atexit@plt+0x568d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #88] @ 62694 <__cxa_atexit@plt+0x568cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62678 <__cxa_atexit@plt+0x568b0> │ │ │ │ + ldr r2, [pc, #68] @ 62698 <__cxa_atexit@plt+0x568d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62678 <__cxa_atexit@plt+0x568b0> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r4, r4, #132, 14 @ 0x2100000 │ │ │ │ - andseq r4, r4, #136, 14 @ 0x2200000 │ │ │ │ - mvnseq r8, r4, ror fp │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + andseq pc, r4, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6dce0 <__cxa_atexit@plt+0x61f18> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 626e0 <__cxa_atexit@plt+0x56918> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 626d8 <__cxa_atexit@plt+0x56910> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6dd34 <__cxa_atexit@plt+0x61f6c> │ │ │ │ - ldr lr, [pc, #60] @ 6dd4c <__cxa_atexit@plt+0x61f84> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 6dd50 <__cxa_atexit@plt+0x61f88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r4, r4, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6276c <__cxa_atexit@plt+0x569a4> │ │ │ │ + ldr r2, [pc, #108] @ 62788 <__cxa_atexit@plt+0x569c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62760 <__cxa_atexit@plt+0x56998> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 62774 <__cxa_atexit@plt+0x569ac> │ │ │ │ + ldr r3, [pc, #72] @ 6278c <__cxa_atexit@plt+0x569c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq pc, r4, #36, 26 @ 0x900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6dd9c <__cxa_atexit@plt+0x61fd4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 6ddb4 <__cxa_atexit@plt+0x61fec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 6ddb8 <__cxa_atexit@plt+0x61ff0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r4, r4, #140, 14 @ 0x2300000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq r8, r8, ror sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6de78 <__cxa_atexit@plt+0x620b0> │ │ │ │ - ldr r1, [pc, #184] @ 6de98 <__cxa_atexit@plt+0x620d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 6de9c <__cxa_atexit@plt+0x620d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 6de60 <__cxa_atexit@plt+0x62098> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6de6c <__cxa_atexit@plt+0x620a4> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 6de84 <__cxa_atexit@plt+0x620bc> │ │ │ │ - ldr r5, [pc, #116] @ 6dea0 <__cxa_atexit@plt+0x620d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 6dea4 <__cxa_atexit@plt+0x620dc> │ │ │ │ + bcc 627cc <__cxa_atexit@plt+0x56a04> │ │ │ │ + ldr r2, [pc, #36] @ 627d8 <__cxa_atexit@plt+0x56a10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq pc, r4, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62848 <__cxa_atexit@plt+0x56a80> │ │ │ │ + ldr r2, [pc, #108] @ 62864 <__cxa_atexit@plt+0x56a9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6283c <__cxa_atexit@plt+0x56a74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 62850 <__cxa_atexit@plt+0x56a88> │ │ │ │ + ldr r3, [pc, #72] @ 62868 <__cxa_atexit@plt+0x56aa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 6dea8 <__cxa_atexit@plt+0x620e0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r4, r4, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r4, r4, #192, 10 @ 0x30000000 │ │ │ │ - andseq r4, r4, #188, 10 @ 0x2f000000 │ │ │ │ - mvnseq r8, r8, lsl #19 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq pc, r4, #72, 24 @ 0x4800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 628a8 <__cxa_atexit@plt+0x56ae0> │ │ │ │ + ldr r2, [pc, #36] @ 628b4 <__cxa_atexit@plt+0x56aec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq pc, r4, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6df0c <__cxa_atexit@plt+0x62144> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 6df1c <__cxa_atexit@plt+0x62154> │ │ │ │ - ldr r3, [pc, #76] @ 6df30 <__cxa_atexit@plt+0x62168> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 6df34 <__cxa_atexit@plt+0x6216c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 6df38 <__cxa_atexit@plt+0x62170> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62924 <__cxa_atexit@plt+0x56b5c> │ │ │ │ + ldr r2, [pc, #108] @ 62940 <__cxa_atexit@plt+0x56b78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62918 <__cxa_atexit@plt+0x56b50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6292c <__cxa_atexit@plt+0x56b64> │ │ │ │ + ldr r3, [pc, #72] @ 62944 <__cxa_atexit@plt+0x56b7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r4, r4, #8, 10 @ 0x2000000 │ │ │ │ - andseq r4, r4, #12, 10 @ 0x3000000 │ │ │ │ - ldrsheq r8, [pc, #136] @ 6dfcc <__cxa_atexit@plt+0x62204> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6df5c <__cxa_atexit@plt+0x62194> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq pc, r4, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6dfb0 <__cxa_atexit@plt+0x621e8> │ │ │ │ - ldr lr, [pc, #60] @ 6dfc8 <__cxa_atexit@plt+0x62200> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ + bcc 62984 <__cxa_atexit@plt+0x56bbc> │ │ │ │ + ldr r2, [pc, #36] @ 62990 <__cxa_atexit@plt+0x56bc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 6dfcc <__cxa_atexit@plt+0x62204> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq pc, r4, #252, 20 @ 0xfc000 │ │ │ │ + andeq r8, r0, #108, 26 @ 0x1b00 │ │ │ │ + andeq r0, r3, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 62a3c <__cxa_atexit@plt+0x56c74> │ │ │ │ + cmp sl, #1 │ │ │ │ + blt 629ec <__cxa_atexit@plt+0x56c24> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + ldr r3, [pc, #168] @ 62a6c <__cxa_atexit@plt+0x56ca4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r4, r4, #136, 10 @ 0x22000000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6e018 <__cxa_atexit@plt+0x62250> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 6e030 <__cxa_atexit@plt+0x62268> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 6e034 <__cxa_atexit@plt+0x6226c> │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 62a2c <__cxa_atexit@plt+0x56c64> │ │ │ │ + ldr r3, [pc, #152] @ 62a70 <__cxa_atexit@plt+0x56ca8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r4, r4, #16, 10 @ 0x4000000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldrsheq r8, [pc, #124] @ 6e0bc <__cxa_atexit@plt+0x622f4> │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6e0bc <__cxa_atexit@plt+0x622f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6e0c8 <__cxa_atexit@plt+0x62300> │ │ │ │ - ldr lr, [pc, #108] @ 6e0d8 <__cxa_atexit@plt+0x62310> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 6e0dc <__cxa_atexit@plt+0x62314> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 6e0e0 <__cxa_atexit@plt+0x62318> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 6e0e4 <__cxa_atexit@plt+0x6231c> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1c5318c <__cxa_atexit@plt+0x1c473c4> │ │ │ │ + ldr r7, [pc, #128] @ 62a74 <__cxa_atexit@plt+0x56cac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 62a4c <__cxa_atexit@plt+0x56c84> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #104] @ 62a84 <__cxa_atexit@plt+0x56cbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq r4, r4, #120, 6 @ 0xe0000001 │ │ │ │ - andseq r4, r4, #216, 6 @ 0x60000003 │ │ │ │ - andseq r4, r4, #12, 8 @ 0xc000000 │ │ │ │ - mvnseq r8, r4, asr r7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6e178 <__cxa_atexit@plt+0x623b0> │ │ │ │ - ldr lr, [pc, #116] @ 6e180 <__cxa_atexit@plt+0x623b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6e16c <__cxa_atexit@plt+0x623a4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6e190 <__cxa_atexit@plt+0x623c8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 5fba4 <__cxa_atexit@plt+0x53ddc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 62a80 <__cxa_atexit@plt+0x56cb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrheq r8, [pc, #108] @ 6e1f8 <__cxa_atexit@plt+0x62430> │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6e260 <__cxa_atexit@plt+0x62498> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 6e1fc <__cxa_atexit@plt+0x62434> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 6e210 <__cxa_atexit@plt+0x62448> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 6e278 <__cxa_atexit@plt+0x624b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + ldr r7, [pc, #36] @ 62a78 <__cxa_atexit@plt+0x56cb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ 62a7c <__cxa_atexit@plt+0x56cb4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 6e270 <__cxa_atexit@plt+0x624a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 6e274 <__cxa_atexit@plt+0x624ac> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 6e2cc <__cxa_atexit@plt+0x62504> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r4, #24, 4 @ 0x80000001 │ │ │ │ - andseq r4, r4, #240, 2 @ 0x3c │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - mvnseq r8, r4, asr #11 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + andeq r8, r0, #4, 22 @ 0x1000 │ │ │ │ + andseq pc, r4, #164, 18 @ 0x290000 │ │ │ │ + andeq r8, r0, #220, 24 @ 0xdc00 │ │ │ │ + andseq pc, r4, #228, 18 @ 0x390000 │ │ │ │ + andeq r8, r0, #124, 24 @ 0x7c00 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 6e2b0 <__cxa_atexit@plt+0x624e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ + ldr r3, [pc, #16] @ 62aac <__cxa_atexit@plt+0x56ce4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 6e2cc <__cxa_atexit@plt+0x62504> │ │ │ │ - andseq r4, r4, #156, 2 @ 0x27 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - mvnseq r8, r0, lsl #11 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6e454 <__cxa_atexit@plt+0x6268c> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r2, [r9, #19] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r9, #23] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, lr, sl │ │ │ │ - add fp, r2, r1 │ │ │ │ - sub r3, r0, sl │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 6e344 <__cxa_atexit@plt+0x6257c> │ │ │ │ - add r2, lr, r1 │ │ │ │ - add r4, r2, sl │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb ip, [r4, r2] │ │ │ │ - sub r7, ip, #48 @ 0x30 │ │ │ │ - cmp r7, #10 │ │ │ │ - bcs 6e3c8 <__cxa_atexit@plt+0x62600> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 6e328 <__cxa_atexit@plt+0x62560> │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 6e46c <__cxa_atexit@plt+0x626a4> │ │ │ │ - ldr lr, [pc, #296] @ 6e4c0 <__cxa_atexit@plt+0x626f8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r2 │ │ │ │ - b 6e448 <__cxa_atexit@plt+0x62680> │ │ │ │ + b 1c5318c <__cxa_atexit@plt+0x1c473c4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r8, r0, #84, 24 @ 0x5400 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #100] @ 62b2c <__cxa_atexit@plt+0x56d64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 62b0c <__cxa_atexit@plt+0x56d44> │ │ │ │ + ldr r7, [pc, #80] @ 62b30 <__cxa_atexit@plt+0x56d68> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r8, [r3, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r8, r1 │ │ │ │ - bcc 6e494 <__cxa_atexit@plt+0x626cc> │ │ │ │ - ldr lr, [pc, #152] @ 6e4b8 <__cxa_atexit@plt+0x626f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 6e5bc <__cxa_atexit@plt+0x627f4> │ │ │ │ - ldr r7, [pc, #108] @ 6e4c8 <__cxa_atexit@plt+0x62700> │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + str r8, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 62b18 <__cxa_atexit@plt+0x56d50> │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 5fba4 <__cxa_atexit@plt+0x53ddc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 62b34 <__cxa_atexit@plt+0x56d6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 6e4c4 <__cxa_atexit@plt+0x626fc> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r8, r0, #56, 20 @ 0x38000 │ │ │ │ + andeq r8, r0, #204, 22 @ 0x33000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #64] @ 62b90 <__cxa_atexit@plt+0x56dc8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #32] @ 6e4bc <__cxa_atexit@plt+0x626f4> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + str r8, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 62b7c <__cxa_atexit@plt+0x56db4> │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 5fba4 <__cxa_atexit@plt+0x53ddc> │ │ │ │ + ldr r7, [pc, #16] @ 62b94 <__cxa_atexit@plt+0x56dcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r4, r4, #244 @ 0xf4 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r4, r4, #124, 2 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrheq r8, [pc, #248] @ 6e5c8 <__cxa_atexit@plt+0x62800> │ │ │ │ - mvnseq r8, r4, ror r3 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r8, r0, #212, 18 @ 0x350000 │ │ │ │ + andeq r8, r0, #108, 22 @ 0x1b000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 62c88 <__cxa_atexit@plt+0x56ec0> │ │ │ │ + ldr r1, [pc, #212] @ 62c94 <__cxa_atexit@plt+0x56ecc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #208] @ 62c98 <__cxa_atexit@plt+0x56ed0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #204] @ 62c9c <__cxa_atexit@plt+0x56ed4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + mov sl, r3 │ │ │ │ + str r9, [sl, #24]! │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 62c40 <__cxa_atexit@plt+0x56e78> │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + ldr r1, [pc, #140] @ 62ca0 <__cxa_atexit@plt+0x56ed8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6] │ │ │ │ + ldr r2, [pc, #132] @ 62ca4 <__cxa_atexit@plt+0x56edc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r2, r8, sl} │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str r1, [lr] │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r8, fp │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + ldr r1, [pc, #96] @ 62ca8 <__cxa_atexit@plt+0x56ee0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #92] @ 62cac <__cxa_atexit@plt+0x56ee4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ 62cb0 <__cxa_atexit@plt+0x56ee8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r2, #48] @ 0x30 │ │ │ │ + str r3, [r2, #52] @ 0x34 │ │ │ │ + str r0, [r2, #56] @ 0x38 │ │ │ │ + str sl, [r2, #60] @ 0x3c │ │ │ │ + stmda r5, {r7, lr} │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #52] @ 62cb4 <__cxa_atexit@plt+0x56eec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + @ instruction: 0xffffea4c │ │ │ │ + @ instruction: 0xffffec18 │ │ │ │ + @ instruction: 0xffffeb20 │ │ │ │ + @ instruction: 0xfffff6b0 │ │ │ │ + andseq pc, r4, #24, 16 @ 0x180000 │ │ │ │ + @ instruction: 0xfffff094 │ │ │ │ + andeq r1, r0, r0, asr #10 │ │ │ │ + andeq r8, r0, #124, 18 @ 0x1f0000 │ │ │ │ + andseq pc, r4, #116, 16 @ 0x740000 │ │ │ │ + mov fp, r8 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 62cfc <__cxa_atexit@plt+0x56f34> │ │ │ │ + ldr r6, [pc, #244] @ 62dcc <__cxa_atexit@plt+0x57004> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r6, [r3, #6] │ │ │ │ + ldr r9, [pc, #228] @ 62dd0 <__cxa_atexit@plt+0x57008> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r5, #20] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r1 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r1, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6e524 <__cxa_atexit@plt+0x6275c> │ │ │ │ - ldr lr, [pc, #72] @ 6e53c <__cxa_atexit@plt+0x62774> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 6e5bc <__cxa_atexit@plt+0x627f4> │ │ │ │ - ldr r3, [pc, #20] @ 6e540 <__cxa_atexit@plt+0x62778> │ │ │ │ + bcc 62d88 <__cxa_atexit@plt+0x56fc0> │ │ │ │ + ldr lr, [pc, #168] @ 62dbc <__cxa_atexit@plt+0x56ff4> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #24]! │ │ │ │ + ldr r2, [pc, #156] @ 62dc0 <__cxa_atexit@plt+0x56ff8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str lr, [r3] │ │ │ │ + str r2, [r1, #4]! │ │ │ │ + ldm r5, {r9, ip} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #8]! │ │ │ │ + str ip, [r1, #8] │ │ │ │ + str r8, [r1, #12] │ │ │ │ + str lr, [r1, #16] │ │ │ │ + str r0, [r1, #20] │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 62da4 <__cxa_atexit@plt+0x56fdc> │ │ │ │ + ldr r0, [pc, #116] @ 62dd4 <__cxa_atexit@plt+0x5700c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #112] @ 62dd8 <__cxa_atexit@plt+0x57010> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r1, r9, sl} │ │ │ │ + ldr r5, [pc, #100] @ 62ddc <__cxa_atexit@plt+0x57014> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + ldr r7, [pc, #56] @ 62dc8 <__cxa_atexit@plt+0x57000> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r4, r4, #32 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - ldrsheq r8, [pc, #44] @ 6e578 <__cxa_atexit@plt+0x627b0> │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #24] @ 62dc4 <__cxa_atexit@plt+0x56ffc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r1, r0, r4, asr r4 │ │ │ │ + @ instruction: 0xfffff7f0 │ │ │ │ + andeq r8, r0, #136, 16 @ 0x880000 │ │ │ │ + andeq r1, r0, r8, ror #5 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r8, r0, #156, 18 @ 0x270000 │ │ │ │ + @ instruction: 0xffffe54c │ │ │ │ + andeq r8, r0, #108, 16 @ 0x6c0000 │ │ │ │ + andseq pc, r4, #124, 14 @ 0x1f00000 │ │ │ │ + andeq r8, r0, #252, 16 @ 0xfc0000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6e59c <__cxa_atexit@plt+0x627d4> │ │ │ │ - ldr lr, [pc, #68] @ 6e5b4 <__cxa_atexit@plt+0x627ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 6e5bc <__cxa_atexit@plt+0x627f4> │ │ │ │ - ldr r3, [pc, #20] @ 6e5b8 <__cxa_atexit@plt+0x627f0> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 62e48 <__cxa_atexit@plt+0x57080> │ │ │ │ + ldr r3, [pc, #112] @ 62e70 <__cxa_atexit@plt+0x570a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62e64 <__cxa_atexit@plt+0x5709c> │ │ │ │ + ldr r3, [pc, #92] @ 62e74 <__cxa_atexit@plt+0x570ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62e64 <__cxa_atexit@plt+0x5709c> │ │ │ │ + ldr r3, [pc, #64] @ 62e78 <__cxa_atexit@plt+0x570b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r3, [pc, #28] @ 62e6c <__cxa_atexit@plt+0x570a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r4, #164, 30 @ 0x290 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 6e63c <__cxa_atexit@plt+0x62874> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6e668 <__cxa_atexit@plt+0x628a0> │ │ │ │ - ldr lr, [pc, #144] @ 6e68c <__cxa_atexit@plt+0x628c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 6e690 <__cxa_atexit@plt+0x628c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 6e684 <__cxa_atexit@plt+0x628bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ tst r7, #3 │ │ │ │ - beq 6e660 <__cxa_atexit@plt+0x62898> │ │ │ │ - b 6e6a0 <__cxa_atexit@plt+0x628d8> │ │ │ │ + beq 62e64 <__cxa_atexit@plt+0x5709c> │ │ │ │ + b 63338 <__cxa_atexit@plt+0x57570> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 6e688 <__cxa_atexit@plt+0x628c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff54c │ │ │ │ - andseq r3, r4, #80, 28 @ 0x500 │ │ │ │ - mvnseq r8, ip, lsr #3 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ + andeq r0, r0, r4, ror #9 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r8, r0, #40, 16 @ 0x280000 │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6e770 <__cxa_atexit@plt+0x629a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6e7c4 <__cxa_atexit@plt+0x629fc> │ │ │ │ - ldr r8, [pc, #312] @ 6e7fc <__cxa_atexit@plt+0x62a34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 6e800 <__cxa_atexit@plt+0x62a38> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 6e804 <__cxa_atexit@plt+0x62a3c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 6e808 <__cxa_atexit@plt+0x62a40> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ + ldr r3, [pc, #56] @ 62ec8 <__cxa_atexit@plt+0x57100> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62ec0 <__cxa_atexit@plt+0x570f8> │ │ │ │ + ldr r3, [pc, #28] @ 62ecc <__cxa_atexit@plt+0x57104> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6e7d4 <__cxa_atexit@plt+0x62a0c> │ │ │ │ - ldr r2, [pc, #108] @ 6e7f4 <__cxa_atexit@plt+0x62a2c> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r8, r0, #212, 14 @ 0x3500000 │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 62ef4 <__cxa_atexit@plt+0x5712c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r8, r0, #172, 14 @ 0x2b00000 │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ 62f30 <__cxa_atexit@plt+0x57168> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 6e7f8 <__cxa_atexit@plt+0x62a30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 6e7f0 <__cxa_atexit@plt+0x62a28> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff3c0 │ │ │ │ - andseq r3, r4, #212, 24 @ 0xd400 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq r3, r4, #8, 26 @ 0x200 │ │ │ │ - andseq r3, r4, #224, 26 @ 0x3800 │ │ │ │ - mvnseq r8, r8, lsr #32 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62f28 <__cxa_atexit@plt+0x57160> │ │ │ │ + b 62f40 <__cxa_atexit@plt+0x57178> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r8, r0, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r6, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6e86c <__cxa_atexit@plt+0x62aa4> │ │ │ │ - ldr r2, [pc, #80] @ 6e884 <__cxa_atexit@plt+0x62abc> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5, #12]! │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r7, r1, r2 │ │ │ │ + cmp r7, r0 │ │ │ │ + bge 62f9c <__cxa_atexit@plt+0x571d4> │ │ │ │ + ldr r2, [pc, #136] @ 62fec <__cxa_atexit@plt+0x57224> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 6e888 <__cxa_atexit@plt+0x62ac0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 6e88c <__cxa_atexit@plt+0x62ac4> │ │ │ │ + ldr r9, [r3, #24] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 62fd8 <__cxa_atexit@plt+0x57210> │ │ │ │ + ldr r7, [pc, #112] @ 62ff0 <__cxa_atexit@plt+0x57228> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 62ff4 <__cxa_atexit@plt+0x5722c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r3, #24] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1c52e8c <__cxa_atexit@plt+0x1c470c4> │ │ │ │ + ldr r2, [pc, #64] @ 62fe4 <__cxa_atexit@plt+0x5721c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62fd0 <__cxa_atexit@plt+0x57208> │ │ │ │ + ldr r3, [pc, #44] @ 62fe8 <__cxa_atexit@plt+0x57220> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff314 │ │ │ │ - andseq r3, r4, #40, 24 @ 0x2800 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 6f024 <__cxa_atexit@plt+0x6325c> │ │ │ │ - @ instruction: 0x01ff7f9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6e954 <__cxa_atexit@plt+0x62b8c> │ │ │ │ - ldr r1, [pc, #184] @ 6e974 <__cxa_atexit@plt+0x62bac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 6e978 <__cxa_atexit@plt+0x62bb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 6e93c <__cxa_atexit@plt+0x62b74> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6e948 <__cxa_atexit@plt+0x62b80> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 6e960 <__cxa_atexit@plt+0x62b98> │ │ │ │ - ldr r5, [pc, #116] @ 6e97c <__cxa_atexit@plt+0x62bb4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 6e980 <__cxa_atexit@plt+0x62bb8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 6e984 <__cxa_atexit@plt+0x62bbc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62fd0 <__cxa_atexit@plt+0x57208> │ │ │ │ + b 63104 <__cxa_atexit@plt+0x5733c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r3, r4, #28, 22 @ 0x7000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r3, r4, #228, 20 @ 0xe4000 │ │ │ │ - andseq r3, r4, #224, 20 @ 0xe0000 │ │ │ │ - mvnseq r7, ip, lsr #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r8, r0, #236, 12 @ 0xec00000 │ │ │ │ + andeq r8, r0, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6e9e8 <__cxa_atexit@plt+0x62c20> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 6e9f8 <__cxa_atexit@plt+0x62c30> │ │ │ │ - ldr r3, [pc, #76] @ 6ea0c <__cxa_atexit@plt+0x62c44> │ │ │ │ + ldr r3, [pc, #28] @ 63028 <__cxa_atexit@plt+0x57260> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 6ea10 <__cxa_atexit@plt+0x62c48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ + ldr r2, [pc, #24] @ 6302c <__cxa_atexit@plt+0x57264> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 6ea14 <__cxa_atexit@plt+0x62c4c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c52e8c <__cxa_atexit@plt+0x1c470c4> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r8, r0, #96, 12 @ 0x6000000 │ │ │ │ + andeq r8, r0, #100, 12 @ 0x6400000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ 6308c <__cxa_atexit@plt+0x572c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 63078 <__cxa_atexit@plt+0x572b0> │ │ │ │ + ldr r2, [pc, #44] @ 63090 <__cxa_atexit@plt+0x572c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #40] @ 63094 <__cxa_atexit@plt+0x572cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r2, r8, r9} │ │ │ │ + mov r9, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #24] @ 63098 <__cxa_atexit@plt+0x572d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - andseq r3, r4, #44, 20 @ 0x2c000 │ │ │ │ - andseq r3, r4, #48, 20 @ 0x30000 │ │ │ │ - mvnseq r7, ip, lsl lr │ │ │ │ + @ instruction: 0xffffc008 │ │ │ │ + andeq r8, r0, #180, 6 @ 0xd0000002 │ │ │ │ + andeq r8, r0, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r7, r0, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6ea38 <__cxa_atexit@plt+0x62c70> │ │ │ │ + ldr r3, [pc, #16] @ 630c0 <__cxa_atexit@plt+0x572f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 196149c <__cxa_atexit@plt+0x19556d4> │ │ │ │ + andeq r7, r0, #104, 28 @ 0x680 │ │ │ │ + andeq r8, r0, #208, 10 @ 0x34000000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 630f4 <__cxa_atexit@plt+0x5732c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6ea8c <__cxa_atexit@plt+0x62cc4> │ │ │ │ - ldr lr, [pc, #60] @ 6eaa4 <__cxa_atexit@plt+0x62cdc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 630ec <__cxa_atexit@plt+0x57324> │ │ │ │ + b 63104 <__cxa_atexit@plt+0x5733c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 6eaa8 <__cxa_atexit@plt+0x62ce0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r3, r4, #172, 20 @ 0xac000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r8, r0, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6eaf4 <__cxa_atexit@plt+0x62d2c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 6eb0c <__cxa_atexit@plt+0x62d44> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 6eb10 <__cxa_atexit@plt+0x62d48> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #168] @ 631b4 <__cxa_atexit@plt+0x573ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r3, r4, #52, 20 @ 0x34000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq r7, r0, lsr #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6ebd0 <__cxa_atexit@plt+0x62e08> │ │ │ │ - ldr r1, [pc, #184] @ 6ebf0 <__cxa_atexit@plt+0x62e28> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 63178 <__cxa_atexit@plt+0x573b0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 63180 <__cxa_atexit@plt+0x573b8> │ │ │ │ + ldr r3, [pc, #140] @ 631b8 <__cxa_atexit@plt+0x573f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 63178 <__cxa_atexit@plt+0x573b0> │ │ │ │ + ldr r2, [pc, #120] @ 631bc <__cxa_atexit@plt+0x573f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 6ebf4 <__cxa_atexit@plt+0x62e2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 6ebb8 <__cxa_atexit@plt+0x62df0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6ebc4 <__cxa_atexit@plt+0x62dfc> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 6ebdc <__cxa_atexit@plt+0x62e14> │ │ │ │ - ldr r5, [pc, #116] @ 6ebf8 <__cxa_atexit@plt+0x62e30> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 6ebfc <__cxa_atexit@plt+0x62e34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 6ec00 <__cxa_atexit@plt+0x62e38> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 631a0 <__cxa_atexit@plt+0x573d8> │ │ │ │ + ldr r2, [pc, #104] @ 631cc <__cxa_atexit@plt+0x57404> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #100] @ 631d0 <__cxa_atexit@plt+0x57408> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r2, r8, r9} │ │ │ │ + mov r9, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #60] @ 631c4 <__cxa_atexit@plt+0x573fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 631c8 <__cxa_atexit@plt+0x57400> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 196149c <__cxa_atexit@plt+0x19556d4> │ │ │ │ + ldr r7, [pc, #24] @ 631c0 <__cxa_atexit@plt+0x573f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r8, r0, #164, 6 @ 0x90000002 │ │ │ │ + andeq r7, r0, #144, 26 @ 0x2400 │ │ │ │ + andseq pc, r4, #112, 4 │ │ │ │ + @ instruction: 0xffffbf08 │ │ │ │ + andeq r8, r0, #180, 4 @ 0x4000000b │ │ │ │ + andeq r8, r0, #192, 8 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 63240 <__cxa_atexit@plt+0x57478> │ │ │ │ + ldr r3, [pc, #136] @ 6327c <__cxa_atexit@plt+0x574b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 63260 <__cxa_atexit@plt+0x57498> │ │ │ │ + ldr r2, [pc, #116] @ 63280 <__cxa_atexit@plt+0x574b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 63268 <__cxa_atexit@plt+0x574a0> │ │ │ │ + ldr r2, [pc, #100] @ 63290 <__cxa_atexit@plt+0x574c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #96] @ 63294 <__cxa_atexit@plt+0x574cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r2, r8, r9} │ │ │ │ + mov r9, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r3, [pc, #64] @ 63288 <__cxa_atexit@plt+0x574c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 6328c <__cxa_atexit@plt+0x574c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 196149c <__cxa_atexit@plt+0x19556d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 63284 <__cxa_atexit@plt+0x574bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r3, r4, #160, 16 @ 0xa00000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r3, r4, #104, 16 @ 0x680000 │ │ │ │ - andseq r3, r4, #100, 16 @ 0x640000 │ │ │ │ - mvnseq r7, r0, lsr ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r8, r0, #220, 4 @ 0xc000000d │ │ │ │ + andeq r7, r0, #208, 24 @ 0xd000 │ │ │ │ + andseq pc, r4, #176, 2 @ 0x2c │ │ │ │ + @ instruction: 0xffffbe40 │ │ │ │ + andeq r8, r0, #236, 2 @ 0x3b │ │ │ │ + andeq r8, r0, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ 632f4 <__cxa_atexit@plt+0x5752c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6ec64 <__cxa_atexit@plt+0x62e9c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 6ec74 <__cxa_atexit@plt+0x62eac> │ │ │ │ - ldr r3, [pc, #76] @ 6ec88 <__cxa_atexit@plt+0x62ec0> │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 632e0 <__cxa_atexit@plt+0x57518> │ │ │ │ + ldr r2, [pc, #44] @ 632f8 <__cxa_atexit@plt+0x57530> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #40] @ 632fc <__cxa_atexit@plt+0x57534> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 6ec8c <__cxa_atexit@plt+0x62ec4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 6ec90 <__cxa_atexit@plt+0x62ec8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + stm r5, {r2, r8, r9} │ │ │ │ + mov r9, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #24] @ 63300 <__cxa_atexit@plt+0x57538> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - andseq r3, r4, #176, 14 @ 0x2c00000 │ │ │ │ - andseq r3, r4, #180, 14 @ 0x2d00000 │ │ │ │ - mvnseq r7, r0, lsr #23 │ │ │ │ + @ instruction: 0xffffbda0 │ │ │ │ + andeq r8, r0, #76, 2 │ │ │ │ + andeq r8, r0, #100, 4 @ 0x40000006 │ │ │ │ + andeq r7, r0, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6ecb4 <__cxa_atexit@plt+0x62eec> │ │ │ │ + ldr r3, [pc, #16] @ 63328 <__cxa_atexit@plt+0x57560> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 196149c <__cxa_atexit@plt+0x19556d4> │ │ │ │ + andeq r7, r0, #0, 24 │ │ │ │ + andeq r8, r0, #176, 6 @ 0xc0000002 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6336c <__cxa_atexit@plt+0x575a4> │ │ │ │ + ldr r2, [pc, #180] @ 63400 <__cxa_atexit@plt+0x57638> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 633cc <__cxa_atexit@plt+0x57604> │ │ │ │ + mov r7, r3 │ │ │ │ + b 63410 <__cxa_atexit@plt+0x57648> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 633e8 <__cxa_atexit@plt+0x57620> │ │ │ │ + ldr r1, [pc, #116] @ 633f8 <__cxa_atexit@plt+0x57630> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + ldr r0, [pc, #104] @ 633fc <__cxa_atexit@plt+0x57634> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r6, [r2, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 633d8 <__cxa_atexit@plt+0x57610> │ │ │ │ + ldr r6, [r5, #20] │ │ │ │ + str r6, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffff370 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r8, r0, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6ed08 <__cxa_atexit@plt+0x62f40> │ │ │ │ - ldr lr, [pc, #60] @ 6ed20 <__cxa_atexit@plt+0x62f58> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + bcc 634b4 <__cxa_atexit@plt+0x576ec> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #45 @ 0x2d │ │ │ │ + bne 63450 <__cxa_atexit@plt+0x57688> │ │ │ │ + ldr r6, [pc, #144] @ 634c8 <__cxa_atexit@plt+0x57700> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6349c <__cxa_atexit@plt+0x576d4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 634d8 <__cxa_atexit@plt+0x57710> │ │ │ │ + ldr r1, [pc, #104] @ 634c0 <__cxa_atexit@plt+0x576f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + ldr r0, [pc, #92] @ 634c4 <__cxa_atexit@plt+0x576fc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r3, [r2, #16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 634a8 <__cxa_atexit@plt+0x576e0> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, fp │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 6ed24 <__cxa_atexit@plt+0x62f5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r3, r4, #48, 16 @ 0x300000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffff378 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r8, r0, #16, 4 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6350c <__cxa_atexit@plt+0x57744> │ │ │ │ + ldr r2, [pc, #180] @ 635a0 <__cxa_atexit@plt+0x577d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 6356c <__cxa_atexit@plt+0x577a4> │ │ │ │ + mov r7, r3 │ │ │ │ + b 635b0 <__cxa_atexit@plt+0x577e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 63588 <__cxa_atexit@plt+0x577c0> │ │ │ │ + ldr r1, [pc, #116] @ 63598 <__cxa_atexit@plt+0x577d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + ldr r0, [pc, #104] @ 6359c <__cxa_atexit@plt+0x577d4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r6, [r2, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 63578 <__cxa_atexit@plt+0x577b0> │ │ │ │ + ldr r6, [r5, #20] │ │ │ │ + str r6, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror #21 │ │ │ │ + @ instruction: 0xfffff388 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r8, r0, #56, 2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6ed70 <__cxa_atexit@plt+0x62fa8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 6ed88 <__cxa_atexit@plt+0x62fc0> │ │ │ │ + bcc 63690 <__cxa_atexit@plt+0x578c8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #45 @ 0x2d │ │ │ │ + bne 6360c <__cxa_atexit@plt+0x57844> │ │ │ │ + ldr r6, [pc, #252] @ 636d4 <__cxa_atexit@plt+0x5790c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 63678 <__cxa_atexit@plt+0x578b0> │ │ │ │ + ldr r6, [pc, #232] @ 636d8 <__cxa_atexit@plt+0x57910> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [pc, #228] @ 636dc <__cxa_atexit@plt+0x57914> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r6, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ + ldr r2, [pc, #164] @ 636b8 <__cxa_atexit@plt+0x578f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 636bc <__cxa_atexit@plt+0x578f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #152] @ 636c0 <__cxa_atexit@plt+0x578f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 6ed8c <__cxa_atexit@plt+0x62fc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r3, r4, #184, 14 @ 0x2e00000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq r7, r4, lsr #21 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6ee14 <__cxa_atexit@plt+0x6304c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6ee20 <__cxa_atexit@plt+0x63058> │ │ │ │ - ldr lr, [pc, #108] @ 6ee30 <__cxa_atexit@plt+0x63068> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 6ee34 <__cxa_atexit@plt+0x6306c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 6ee38 <__cxa_atexit@plt+0x63070> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 6ee3c <__cxa_atexit@plt+0x63074> │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6369c <__cxa_atexit@plt+0x578d4> │ │ │ │ + ldr r7, [pc, #116] @ 636c4 <__cxa_atexit@plt+0x578fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #108] @ 636c8 <__cxa_atexit@plt+0x57900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r5, {r7, r9, sl} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 63684 <__cxa_atexit@plt+0x578bc> │ │ │ │ + str sl, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 5f710 <__cxa_atexit@plt+0x53948> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #40] @ 636cc <__cxa_atexit@plt+0x57904> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #36] @ 636d0 <__cxa_atexit@plt+0x57908> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq r3, r4, #32, 12 @ 0x2000000 │ │ │ │ - andseq r3, r4, #128, 12 @ 0x8000000 │ │ │ │ - andseq r3, r4, #180, 12 @ 0xb400000 │ │ │ │ - ldrsheq r7, [pc, #156] @ 6eee4 <__cxa_atexit@plt+0x6311c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6eed0 <__cxa_atexit@plt+0x63108> │ │ │ │ - ldr lr, [pc, #116] @ 6eed8 <__cxa_atexit@plt+0x63110> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andseq lr, r4, #228, 26 @ 0x3900 │ │ │ │ + andseq lr, r4, #196, 26 @ 0x3100 │ │ │ │ + @ instruction: 0xffffc0b0 │ │ │ │ + andseq pc, r4, #180 @ 0xb4 │ │ │ │ + andeq r7, r0, #176, 28 @ 0xb00 │ │ │ │ + andseq pc, r4, #100 @ 0x64 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r7, r0, #172, 30 @ 0x2b0 │ │ │ │ + andeq r7, r0, #252, 30 @ 0x3f0 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 6370c <__cxa_atexit@plt+0x57944> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 63710 <__cxa_atexit@plt+0x57948> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r7, r0, #168, 28 @ 0xa80 │ │ │ │ + andeq r7, r0, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 6374c <__cxa_atexit@plt+0x57984> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 6eec4 <__cxa_atexit@plt+0x630fc> │ │ │ │ + beq 63740 <__cxa_atexit@plt+0x57978> │ │ │ │ mov r7, r8 │ │ │ │ - b 6eee8 <__cxa_atexit@plt+0x63120> │ │ │ │ + b 6375c <__cxa_atexit@plt+0x57994> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r7, r0, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 63794 <__cxa_atexit@plt+0x579cc> │ │ │ │ + ldr r2, [pc, #188] @ 6382c <__cxa_atexit@plt+0x57a64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 637e4 <__cxa_atexit@plt+0x57a1c> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, fp │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + ldr r7, [pc, #124] @ 63818 <__cxa_atexit@plt+0x57a50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 637fc <__cxa_atexit@plt+0x57a34> │ │ │ │ + ldr r7, [pc, #96] @ 6381c <__cxa_atexit@plt+0x57a54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #88] @ 63820 <__cxa_atexit@plt+0x57a58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r5, {r7, r9, sl} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 637f0 <__cxa_atexit@plt+0x57a28> │ │ │ │ + str sl, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 5f710 <__cxa_atexit@plt+0x53948> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 63824 <__cxa_atexit@plt+0x57a5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ 63828 <__cxa_atexit@plt+0x57a60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq r7, r4, ror #18 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffbf44 │ │ │ │ + andseq lr, r4, #72, 30 @ 0x120 │ │ │ │ + andeq r7, r0, #80, 26 @ 0x1400 │ │ │ │ + andseq lr, r4, #4, 30 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r7, r0, #172, 28 @ 0xac0 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6efb8 <__cxa_atexit@plt+0x631f0> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + andeq r7, r0, #144, 28 @ 0x900 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 638a0 <__cxa_atexit@plt+0x57ad8> │ │ │ │ + ldr r2, [pc, #132] @ 638f0 <__cxa_atexit@plt+0x57b28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 638cc <__cxa_atexit@plt+0x57b04> │ │ │ │ + ldr r2, [pc, #112] @ 638f4 <__cxa_atexit@plt+0x57b2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #7] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 638e4 <__cxa_atexit@plt+0x57b1c> │ │ │ │ + b 63944 <__cxa_atexit@plt+0x57b7c> │ │ │ │ + ldr r2, [pc, #68] @ 638ec <__cxa_atexit@plt+0x57b24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 638d8 <__cxa_atexit@plt+0x57b10> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, fp │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r7, r0, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ 63934 <__cxa_atexit@plt+0x57b6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6392c <__cxa_atexit@plt+0x57b64> │ │ │ │ + b 63944 <__cxa_atexit@plt+0x57b7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r7, r0, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - blt 6ef54 <__cxa_atexit@plt+0x6318c> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + bne 63978 <__cxa_atexit@plt+0x57bb0> │ │ │ │ + ldr r3, [pc, #64] @ 639a8 <__cxa_atexit@plt+0x57be0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 6ef68 <__cxa_atexit@plt+0x631a0> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 6efd0 <__cxa_atexit@plt+0x63208> │ │ │ │ + beq 6399c <__cxa_atexit@plt+0x57bd4> │ │ │ │ + b 639b8 <__cxa_atexit@plt+0x57bf0> │ │ │ │ + ldr r2, [pc, #36] @ 639a4 <__cxa_atexit@plt+0x57bdc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 6399c <__cxa_atexit@plt+0x57bd4> │ │ │ │ + str r7, [r3, #20] │ │ │ │ + add r5, r3, #8 │ │ │ │ + mov r8, fp │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 6efc8 <__cxa_atexit@plt+0x63200> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 6efcc <__cxa_atexit@plt+0x63204> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 6f024 <__cxa_atexit@plt+0x6325c> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r3, r4, #192, 8 @ 0xc0000000 │ │ │ │ - andseq r3, r4, #152, 8 @ 0x98000000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - mvnseq r7, ip, ror #16 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r7, r0, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 6f008 <__cxa_atexit@plt+0x63240> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 639ec <__cxa_atexit@plt+0x57c24> │ │ │ │ + ldr r3, [pc, #140] @ 63a58 <__cxa_atexit@plt+0x57c90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 6f024 <__cxa_atexit@plt+0x6325c> │ │ │ │ - andseq r3, r4, #68, 8 @ 0x44000000 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - mvnseq r7, r8, lsr #16 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6f2d8 <__cxa_atexit@plt+0x63510> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r4, [r9, #19] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r4, [r9, #23] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - add r4, r7, sl │ │ │ │ - add fp, r4, r1 │ │ │ │ - sub r4, r0, sl │ │ │ │ - cmp r4, #1 │ │ │ │ - blt 6f0b4 <__cxa_atexit@plt+0x632ec> │ │ │ │ - add r3, r7, r1 │ │ │ │ - add ip, r3, sl │ │ │ │ - mov r3, #0 │ │ │ │ - ldrb lr, [ip, r3] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 6f138 <__cxa_atexit@plt+0x63370> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 6f194 <__cxa_atexit@plt+0x633cc> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 6f1f0 <__cxa_atexit@plt+0x63428> │ │ │ │ - sxtb r2, lr │ │ │ │ - cmn r2, #1 │ │ │ │ - ble 6f24c <__cxa_atexit@plt+0x63484> │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 6f080 <__cxa_atexit@plt+0x632b8> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 6f2f0 <__cxa_atexit@plt+0x63528> │ │ │ │ - ldr lr, [pc, #584] @ 6f350 <__cxa_atexit@plt+0x63588> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - b 6f2cc <__cxa_atexit@plt+0x63504> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 6f29c <__cxa_atexit@plt+0x634d4> │ │ │ │ - ldr r7, [pc, #440] @ 6f348 <__cxa_atexit@plt+0x63580> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 6f320 <__cxa_atexit@plt+0x63558> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 6f29c <__cxa_atexit@plt+0x634d4> │ │ │ │ - ldr r7, [pc, #352] @ 6f34c <__cxa_atexit@plt+0x63584> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 6f320 <__cxa_atexit@plt+0x63558> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 6f29c <__cxa_atexit@plt+0x634d4> │ │ │ │ - ldr r7, [pc, #248] @ 6f340 <__cxa_atexit@plt+0x63578> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 6f320 <__cxa_atexit@plt+0x63558> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 6f318 <__cxa_atexit@plt+0x63550> │ │ │ │ - ldr lr, [pc, #152] @ 6f33c <__cxa_atexit@plt+0x63574> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 63a34 <__cxa_atexit@plt+0x57c6c> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + ldr r2, [pc, #92] @ 63a50 <__cxa_atexit@plt+0x57c88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + ldr r9, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r8, [r2, #-12]! │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 63a3c <__cxa_atexit@plt+0x57c74> │ │ │ │ + ldr r1, [pc, #68] @ 63a5c <__cxa_atexit@plt+0x57c94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #64] @ 63a60 <__cxa_atexit@plt+0x57c98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add lr, r5, #16 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 6f5b4 <__cxa_atexit@plt+0x637ec> │ │ │ │ - ldr r7, [pc, #120] @ 6f358 <__cxa_atexit@plt+0x63590> │ │ │ │ + mov r9, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 63a54 <__cxa_atexit@plt+0x57c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 6f354 <__cxa_atexit@plt+0x6358c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #36] @ 6f344 <__cxa_atexit@plt+0x6357c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r4, #112, 4 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r3, r4, #12, 8 @ 0xc000000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvnseq r8, ip, lsr r1 │ │ │ │ - mvnseq r7, r4, ror #9 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r7, r0, #8, 22 @ 0x2000 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xffffb654 │ │ │ │ + andeq r7, r0, #0, 20 │ │ │ │ + andeq r7, r0, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6f3b4 <__cxa_atexit@plt+0x635ec> │ │ │ │ - ldr lr, [pc, #72] @ 6f3cc <__cxa_atexit@plt+0x63604> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ - b 6f5b4 <__cxa_atexit@plt+0x637ec> │ │ │ │ - ldr r3, [pc, #20] @ 6f3d0 <__cxa_atexit@plt+0x63608> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + andeq r7, r0, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 63aa4 <__cxa_atexit@plt+0x57cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 196149c <__cxa_atexit@plt+0x19556d4> │ │ │ │ + andeq r7, r0, #132, 8 @ 0x84000000 │ │ │ │ + andeq r7, r0, #52, 24 @ 0x3400 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + andeq r7, r0, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + andeq r7, r0, #252, 22 @ 0x3f000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 63b44 <__cxa_atexit@plt+0x57d7c> │ │ │ │ + ldr r2, [pc, #132] @ 63b84 <__cxa_atexit@plt+0x57dbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 63b6c <__cxa_atexit@plt+0x57da4> │ │ │ │ + ldr r7, [r3, #7] │ │ │ │ + ldr r2, [r3, #15] │ │ │ │ + ldr r1, [pc, #104] @ 63b88 <__cxa_atexit@plt+0x57dc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 63b78 <__cxa_atexit@plt+0x57db0> │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b 63c08 <__cxa_atexit@plt+0x57e40> │ │ │ │ + ldr r3, [pc, #64] @ 63b8c <__cxa_atexit@plt+0x57dc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r3, r4, #144, 2 @ 0x24 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq r7, ip, ror #8 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + ldr r3, [pc, #52] @ 63b90 <__cxa_atexit@plt+0x57dc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, fp │ │ │ │ + b 63c08 <__cxa_atexit@plt+0x57e40> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andseq lr, r4, #124, 20 @ 0x7c000 │ │ │ │ + andseq lr, r4, #164, 16 @ 0xa40000 │ │ │ │ + andeq r7, r0, #72, 22 @ 0x12000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6f42c <__cxa_atexit@plt+0x63664> │ │ │ │ - ldr lr, [pc, #68] @ 6f444 <__cxa_atexit@plt+0x6367c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r2, [pc, #52] @ 63be8 <__cxa_atexit@plt+0x57e20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 63bdc <__cxa_atexit@plt+0x57e14> │ │ │ │ + ldr r2, [r5] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b 63c08 <__cxa_atexit@plt+0x57e40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r7, r0, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 63c08 <__cxa_atexit@plt+0x57e40> │ │ │ │ + mov fp, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + ldr sl, [r3, #20] │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 63c58 <__cxa_atexit@plt+0x57e90> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 63c74 <__cxa_atexit@plt+0x57eac> │ │ │ │ + ldr r2, [pc, #144] @ 63cc4 <__cxa_atexit@plt+0x57efc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 63c9c <__cxa_atexit@plt+0x57ed4> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, fp │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + ldr r7, [pc, #96] @ 63cc0 <__cxa_atexit@plt+0x57ef8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 63ca8 <__cxa_atexit@plt+0x57ee0> │ │ │ │ + mov r7, sl │ │ │ │ + b 63cf0 <__cxa_atexit@plt+0x57f28> │ │ │ │ + ldr r5, [pc, #56] @ 63cb4 <__cxa_atexit@plt+0x57eec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [pc, #52] @ 63cb8 <__cxa_atexit@plt+0x57ef0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #44] @ 63cbc <__cxa_atexit@plt+0x57ef4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl r2 │ │ │ │ + andeq r7, r0, #36, 18 @ 0x90000 │ │ │ │ + andseq lr, r4, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r7, r0, #20, 20 @ 0x14000 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + andeq r7, r0, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r0, sl, asr #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 63d30 <__cxa_atexit@plt+0x57f68> │ │ │ │ + ldr r2, [pc, #76] @ 63d60 <__cxa_atexit@plt+0x57f98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 63d48 <__cxa_atexit@plt+0x57f80> │ │ │ │ + str r7, [r5, #28] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r8, fp │ │ │ │ - b 6f5b4 <__cxa_atexit@plt+0x637ec> │ │ │ │ - ldr r3, [pc, #20] @ 6f448 <__cxa_atexit@plt+0x63680> │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + ldr r3, [pc, #36] @ 63d5c <__cxa_atexit@plt+0x57f94> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r4, #20, 2 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - ldrsheq r7, [pc, #52] @ 6f488 <__cxa_atexit@plt+0x636c0> │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 63d54 <__cxa_atexit@plt+0x57f8c> │ │ │ │ + b 63d8c <__cxa_atexit@plt+0x57fc4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r7, r0, #120, 18 @ 0x1e0000 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6f4a4 <__cxa_atexit@plt+0x636dc> │ │ │ │ - ldr lr, [pc, #68] @ 6f4bc <__cxa_atexit@plt+0x636f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + andeq r7, r0, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, sl, asr #17 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 63dc4 <__cxa_atexit@plt+0x57ffc> │ │ │ │ + ldr r2, [pc, #148] @ 63e34 <__cxa_atexit@plt+0x5806c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 63e0c <__cxa_atexit@plt+0x58044> │ │ │ │ + str r7, [r5, #28] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r8, fp │ │ │ │ - b 6f5b4 <__cxa_atexit@plt+0x637ec> │ │ │ │ - ldr r3, [pc, #20] @ 6f4c0 <__cxa_atexit@plt+0x636f8> │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + ldr r2, [pc, #96] @ 63e2c <__cxa_atexit@plt+0x58064> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #40]! @ 0x28 │ │ │ │ + ldr r8, [r3, #-36] @ 0xffffffdc │ │ │ │ + ldr r9, [r3, #-8] │ │ │ │ + sub r2, r3, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 63e18 <__cxa_atexit@plt+0x58050> │ │ │ │ + ldr r1, [pc, #72] @ 63e38 <__cxa_atexit@plt+0x58070> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #68] @ 63e3c <__cxa_atexit@plt+0x58074> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r4, #156 @ 0x9c │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq r7, ip, ror r3 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + add lr, r5, #28 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 63e30 <__cxa_atexit@plt+0x58068> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r7, r0, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xffffb27c │ │ │ │ + andeq r7, r0, #40, 12 @ 0x2800000 │ │ │ │ + andeq r7, r0, #156, 16 @ 0x9c0000 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6f51c <__cxa_atexit@plt+0x63754> │ │ │ │ - ldr lr, [pc, #68] @ 6f534 <__cxa_atexit@plt+0x6376c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + andeq r7, r0, #180 @ 0xb4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 63e80 <__cxa_atexit@plt+0x580b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 196149c <__cxa_atexit@plt+0x19556d4> │ │ │ │ + andeq r7, r0, #168 @ 0xa8 │ │ │ │ + andeq r7, r0, #88, 16 @ 0x580000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 63ec8 <__cxa_atexit@plt+0x58100> │ │ │ │ + ldr r2, [pc, #88] @ 63efc <__cxa_atexit@plt+0x58134> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 63ee4 <__cxa_atexit@plt+0x5811c> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, fp │ │ │ │ - b 6f5b4 <__cxa_atexit@plt+0x637ec> │ │ │ │ - ldr r3, [pc, #20] @ 6f538 <__cxa_atexit@plt+0x63770> │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + ldr r3, [pc, #40] @ 63ef8 <__cxa_atexit@plt+0x58130> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r4, #36 @ 0x24 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq r7, r4, lsl #6 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 63ef0 <__cxa_atexit@plt+0x58128> │ │ │ │ + b 63f28 <__cxa_atexit@plt+0x58160> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r7, r0, #220, 14 @ 0x3700000 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6f594 <__cxa_atexit@plt+0x637cc> │ │ │ │ - ldr lr, [pc, #68] @ 6f5ac <__cxa_atexit@plt+0x637e4> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + andeq r7, r0, #192, 14 @ 0x3000000 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 63f94 <__cxa_atexit@plt+0x581cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 63fcc <__cxa_atexit@plt+0x58204> │ │ │ │ + ldr lr, [pc, #140] @ 63fe0 <__cxa_atexit@plt+0x58218> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ + sub r0, r2, #18 │ │ │ │ + ldr r1, [pc, #132] @ 63fe4 <__cxa_atexit@plt+0x5821c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #105 @ 0x69 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + sub r6, r2, #6 │ │ │ │ + str r6, [r5, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + ldr r7, [pc, #64] @ 63fdc <__cxa_atexit@plt+0x58214> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 63fbc <__cxa_atexit@plt+0x581f4> │ │ │ │ + str r3, [r5, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq lr, r4, #152, 8 @ 0x98000000 │ │ │ │ + andseq lr, r4, #144, 8 @ 0x90000000 │ │ │ │ + andeq r7, r0, #244, 12 @ 0xf400000 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + andeq r7, r0, #216, 12 @ 0xd800000 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + andeq r7, r0, #180, 12 @ 0xb400000 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + andeq r7, r0, #144, 12 @ 0x9000000 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ - b 6f5b4 <__cxa_atexit@plt+0x637ec> │ │ │ │ - ldr r3, [pc, #20] @ 6f5b0 <__cxa_atexit@plt+0x637e8> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 62cb8 <__cxa_atexit@plt+0x56ef0> │ │ │ │ + andeq r7, r0, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 64114 <__cxa_atexit@plt+0x5834c> │ │ │ │ + ldr lr, [pc, #168] @ 64144 <__cxa_atexit@plt+0x5837c> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr ip, [r3, #28]! │ │ │ │ + ldr r2, [pc, #156] @ 64148 <__cxa_atexit@plt+0x58380> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + ldr r1, [r3, #-4] │ │ │ │ + str lr, [r3] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + mov r2, r3 │ │ │ │ + ldr lr, [r2, #-16]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str ip, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + str lr, [r8, #20] │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 64130 <__cxa_atexit@plt+0x58368> │ │ │ │ + ldr r1, [pc, #104] @ 64154 <__cxa_atexit@plt+0x5838c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #100] @ 64158 <__cxa_atexit@plt+0x58390> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r1, r8, r9, sl} │ │ │ │ + ldr r5, [pc, #88] @ 6415c <__cxa_atexit@plt+0x58394> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + ldr r3, [pc, #52] @ 64150 <__cxa_atexit@plt+0x58388> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r2, r4, #172, 30 @ 0x2b0 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 6f634 <__cxa_atexit@plt+0x6386c> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6f660 <__cxa_atexit@plt+0x63898> │ │ │ │ - ldr lr, [pc, #144] @ 6f684 <__cxa_atexit@plt+0x638bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 6f688 <__cxa_atexit@plt+0x638c0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 6f67c <__cxa_atexit@plt+0x638b4> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #20] @ 6414c <__cxa_atexit@plt+0x58384> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f658 <__cxa_atexit@plt+0x63890> │ │ │ │ - b 6f698 <__cxa_atexit@plt+0x638d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 6f680 <__cxa_atexit@plt+0x638b8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff2ac │ │ │ │ - andseq r2, r4, #88, 28 @ 0x580 │ │ │ │ - ldrheq r7, [pc, #20] @ 6f6a8 <__cxa_atexit@plt+0x638e0> │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xffffe468 │ │ │ │ + andeq r7, r0, #252, 8 @ 0xfc000000 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xffffd1c0 │ │ │ │ + andeq r7, r0, #224, 8 @ 0xe0000000 │ │ │ │ + andseq lr, r4, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r6, r0, #176, 26 @ 0x2c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 64184 <__cxa_atexit@plt+0x583bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 196149c <__cxa_atexit@plt+0x19556d4> │ │ │ │ + andeq r6, r0, #164, 26 @ 0x2900 │ │ │ │ + andeq r6, r0, #136, 26 @ 0x2200 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6f768 <__cxa_atexit@plt+0x639a0> │ │ │ │ + bne 641b8 <__cxa_atexit@plt+0x583f0> │ │ │ │ + ldr r3, [pc, #180] @ 6425c <__cxa_atexit@plt+0x58494> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 196149c <__cxa_atexit@plt+0x19556d4> │ │ │ │ + ldr r3, [pc, #148] @ 64254 <__cxa_atexit@plt+0x5848c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6423c <__cxa_atexit@plt+0x58474> │ │ │ │ + ldr r3, [pc, #128] @ 64258 <__cxa_atexit@plt+0x58490> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6423c <__cxa_atexit@plt+0x58474> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 6f7bc <__cxa_atexit@plt+0x639f4> │ │ │ │ - ldr r8, [pc, #312] @ 6f7f4 <__cxa_atexit@plt+0x63a2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 6f7f8 <__cxa_atexit@plt+0x63a30> │ │ │ │ + bcc 64244 <__cxa_atexit@plt+0x5847c> │ │ │ │ + ldr r2, [pc, #96] @ 64260 <__cxa_atexit@plt+0x58498> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ 64264 <__cxa_atexit@plt+0x5849c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #88] @ 64268 <__cxa_atexit@plt+0x584a0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 6f7fc <__cxa_atexit@plt+0x63a34> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 6f800 <__cxa_atexit@plt+0x63a38> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ + b 620d0 <__cxa_atexit@plt+0x56308> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r6, r0, #112, 26 @ 0x1c00 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffddf0 │ │ │ │ + @ instruction: 0xffffdebc │ │ │ │ + andeq r6, r0, #164, 24 @ 0xa400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ 642fc <__cxa_atexit@plt+0x58534> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 642e4 <__cxa_atexit@plt+0x5851c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 6f7cc <__cxa_atexit@plt+0x63a04> │ │ │ │ - ldr r2, [pc, #108] @ 6f7ec <__cxa_atexit@plt+0x63a24> │ │ │ │ + bcc 642ec <__cxa_atexit@plt+0x58524> │ │ │ │ + ldr r2, [pc, #88] @ 64300 <__cxa_atexit@plt+0x58538> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 6f7f0 <__cxa_atexit@plt+0x63a28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + ldr r1, [pc, #84] @ 64304 <__cxa_atexit@plt+0x5853c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ 64308 <__cxa_atexit@plt+0x58540> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ + b 620d0 <__cxa_atexit@plt+0x56308> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 6f7e8 <__cxa_atexit@plt+0x63a20> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff120 │ │ │ │ - andseq r2, r4, #220, 24 @ 0xdc00 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - andseq r2, r4, #16, 26 @ 0x400 │ │ │ │ - andseq r2, r4, #232, 26 @ 0x3a00 │ │ │ │ - mvnseq r7, r0, lsr r0 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xffffdd48 │ │ │ │ + @ instruction: 0xffffde14 │ │ │ │ + andeq r6, r0, #4, 24 @ 0x400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6f864 <__cxa_atexit@plt+0x63a9c> │ │ │ │ - ldr r2, [pc, #80] @ 6f87c <__cxa_atexit@plt+0x63ab4> │ │ │ │ + bcc 6436c <__cxa_atexit@plt+0x585a4> │ │ │ │ + ldr r2, [pc, #68] @ 64378 <__cxa_atexit@plt+0x585b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 6f880 <__cxa_atexit@plt+0x63ab8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 6f884 <__cxa_atexit@plt+0x63abc> │ │ │ │ + ldr r1, [pc, #64] @ 6437c <__cxa_atexit@plt+0x585b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #60] @ 64380 <__cxa_atexit@plt+0x585b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 620d0 <__cxa_atexit@plt+0x56308> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffdcbc │ │ │ │ + @ instruction: 0xffffdd88 │ │ │ │ + andeq r6, r0, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r6, [pc, #68] @ 643e4 <__cxa_atexit@plt+0x5861c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r5] │ │ │ │ + add r6, r7, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 643cc <__cxa_atexit@plt+0x58604> │ │ │ │ + ldr r3, [pc, #40] @ 643e8 <__cxa_atexit@plt+0x58620> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff074 │ │ │ │ - andseq r2, r4, #48, 24 @ 0x3000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldrsbeq r7, [pc, #64] @ 6f8d0 <__cxa_atexit@plt+0x63b08> │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 605bc <__cxa_atexit@plt+0x547f4> │ │ │ │ + ldr r7, [pc, #24] @ 643ec <__cxa_atexit@plt+0x58624> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffc1f8 │ │ │ │ + andeq r7, r0, #196, 2 @ 0x31 │ │ │ │ + andeq r6, r0, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 64414 <__cxa_atexit@plt+0x5864c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r6, r0, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 6f920 <__cxa_atexit@plt+0x63b58> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ed6cf4 <__cxa_atexit@plt+0x1ecaf2c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6f90c <__cxa_atexit@plt+0x63b44> │ │ │ │ - ldr r7, [pc, #136] @ 6f944 <__cxa_atexit@plt+0x63b7c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 6443c <__cxa_atexit@plt+0x58674> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 196149c <__cxa_atexit@plt+0x19556d4> │ │ │ │ + andeq r6, r0, #236, 20 @ 0xec000 │ │ │ │ + andeq r7, r0, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 644b0 <__cxa_atexit@plt+0x586e8> │ │ │ │ + ldr r7, [pc, #92] @ 644c0 <__cxa_atexit@plt+0x586f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #132] @ 6f948 <__cxa_atexit@plt+0x63b80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #116] @ 6f94c <__cxa_atexit@plt+0x63b84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 64494 <__cxa_atexit@plt+0x586cc> │ │ │ │ + ldr r2, [pc, #76] @ 644c4 <__cxa_atexit@plt+0x586fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6f914 <__cxa_atexit@plt+0x63b4c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6f928 <__cxa_atexit@plt+0x63b60> │ │ │ │ - ldr r2, [pc, #92] @ 6f954 <__cxa_atexit@plt+0x63b8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + beq 644a4 <__cxa_atexit@plt+0x586dc> │ │ │ │ + ldmdb r5, {r8, r9} │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + b 629a4 <__cxa_atexit@plt+0x56bdc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + ldr r7, [pc, #16] @ 644c8 <__cxa_atexit@plt+0x58700> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r7, r0, #112, 4 │ │ │ │ + andeq r7, r0, #76, 4 @ 0xc0000004 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 64508 <__cxa_atexit@plt+0x58740> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 64500 <__cxa_atexit@plt+0x58738> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 629a4 <__cxa_atexit@plt+0x56bdc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 6f950 <__cxa_atexit@plt+0x63b88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andseq r2, r4, #40, 22 @ 0xa000 │ │ │ │ - andseq r2, r4, #96, 24 @ 0x6000 │ │ │ │ - andseq r2, r4, #0, 24 │ │ │ │ - andseq r2, r4, #224, 22 @ 0x38000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r7, r0, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 629a4 <__cxa_atexit@plt+0x56bdc> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6f98c <__cxa_atexit@plt+0x63bc4> │ │ │ │ - ldr r2, [pc, #28] @ 6f998 <__cxa_atexit@plt+0x63bd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 64560 <__cxa_atexit@plt+0x58798> │ │ │ │ + ldr r3, [pc, #40] @ 64578 <__cxa_atexit@plt+0x587b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 6457c <__cxa_atexit@plt+0x587b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r2, r4, #92, 22 @ 0x17000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7751c <__cxa_atexit@plt+0x6b754> │ │ │ │ - @ instruction: 0x01ff7094 │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r4, #188, 2 @ 0x2f │ │ │ │ + andeq r7, r0, #200, 2 @ 0x32 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 645b8 <__cxa_atexit@plt+0x587f0> │ │ │ │ + ldr r3, [pc, #40] @ 645d0 <__cxa_atexit@plt+0x58808> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 645d4 <__cxa_atexit@plt+0x5880c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r4, #92, 2 │ │ │ │ + andeq r7, r0, #116, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 64610 <__cxa_atexit@plt+0x58848> │ │ │ │ + ldr r3, [pc, #40] @ 64628 <__cxa_atexit@plt+0x58860> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 6462c <__cxa_atexit@plt+0x58864> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r4, #0, 2 │ │ │ │ + andeq r7, r0, #32, 2 │ │ │ │ + ldrdeq r2, [sl, #46]! @ 0x2e │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r2, r4, lsr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r2, r9, ror #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r7, r0, #216 @ 0xd8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r9, [pc, #4] @ 64694 <__cxa_atexit@plt+0x588cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r7, r0, #204 @ 0xcc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 646b4 <__cxa_atexit@plt+0x588ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r2, r1, lsl r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6f9f4 <__cxa_atexit@plt+0x63c2c> │ │ │ │ - ldr r2, [pc, #56] @ 6f9fc <__cxa_atexit@plt+0x63c34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #44] @ 6fa00 <__cxa_atexit@plt+0x63c38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 6f9e8 <__cxa_atexit@plt+0x63c20> │ │ │ │ - mov r7, r3 │ │ │ │ - b 6fa10 <__cxa_atexit@plt+0x63c48> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bhi 64730 <__cxa_atexit@plt+0x58968> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6473c <__cxa_atexit@plt+0x58974> │ │ │ │ + ldr lr, [pc, #100] @ 6474c <__cxa_atexit@plt+0x58984> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 64750 <__cxa_atexit@plt+0x58988> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #76] @ 64754 <__cxa_atexit@plt+0x5898c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + ldr r5, [pc, #56] @ 64758 <__cxa_atexit@plt+0x58990> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c49f78 <__cxa_atexit@plt+0x1c3e1b0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andseq r2, r4, #28, 20 @ 0x1c000 │ │ │ │ - mvnseq r7, r4, lsr r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq sp, r4, #244, 24 @ 0xf400 │ │ │ │ + andseq sp, r4, #228, 24 @ 0xe400 │ │ │ │ + andseq sp, r4, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 6fa40 <__cxa_atexit@plt+0x63c78> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #132] @ 6fab4 <__cxa_atexit@plt+0x63cec> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 6477c <__cxa_atexit@plt+0x589b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq r7, r0, #204 @ 0xcc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 647f4 <__cxa_atexit@plt+0x58a2c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 647fc <__cxa_atexit@plt+0x58a34> │ │ │ │ + ldr r2, [pc, #100] @ 6481c <__cxa_atexit@plt+0x58a54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ 64820 <__cxa_atexit@plt+0x58a58> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r7, [pc, #96] @ 6faa8 <__cxa_atexit@plt+0x63ce0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #88] @ 6faac <__cxa_atexit@plt+0x63ce4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fa88 <__cxa_atexit@plt+0x63cc0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6fa90 <__cxa_atexit@plt+0x63cc8> │ │ │ │ - ldr r2, [pc, #68] @ 6fab8 <__cxa_atexit@plt+0x63cf0> │ │ │ │ + ldr r0, [pc, #92] @ 64824 <__cxa_atexit@plt+0x58a5c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [pc, #80] @ 64828 <__cxa_atexit@plt+0x58a60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r3, #1 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 19705ec <__cxa_atexit@plt+0x1964824> │ │ │ │ mov r6, r3 │ │ │ │ + b 64804 <__cxa_atexit@plt+0x58a3c> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 64818 <__cxa_atexit@plt+0x58a50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r7, r0, #84 @ 0x54 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r7, r0, #116 @ 0x74 │ │ │ │ + andseq sp, r4, #20, 24 @ 0x1400 │ │ │ │ + andeq r7, r0, #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 64850 <__cxa_atexit@plt+0x58a88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + andeq r6, r0, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6489c <__cxa_atexit@plt+0x58ad4> │ │ │ │ + ldr r2, [pc, #52] @ 648a4 <__cxa_atexit@plt+0x58adc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ 648a8 <__cxa_atexit@plt+0x58ae0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #28] @ 648ac <__cxa_atexit@plt+0x58ae4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c49f78 <__cxa_atexit@plt+0x1c3e1b0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 6fab0 <__cxa_atexit@plt+0x63ce8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r2, r4, #216, 20 @ 0xd8000 │ │ │ │ - andseq r2, r4, #140, 20 @ 0x8c000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r2, r4, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andseq sp, r4, #108, 22 @ 0x1b000 │ │ │ │ + andseq sp, r4, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 648d0 <__cxa_atexit@plt+0x58b08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq r6, r0, #120, 30 @ 0x1e0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6faf0 <__cxa_atexit@plt+0x63d28> │ │ │ │ - ldr r2, [pc, #28] @ 6fafc <__cxa_atexit@plt+0x63d34> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 64944 <__cxa_atexit@plt+0x58b7c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6494c <__cxa_atexit@plt+0x58b84> │ │ │ │ + ldr r2, [pc, #96] @ 6496c <__cxa_atexit@plt+0x58ba4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ 64970 <__cxa_atexit@plt+0x58ba8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #88] @ 64974 <__cxa_atexit@plt+0x58bac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 64978 <__cxa_atexit@plt+0x58bb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 19705ec <__cxa_atexit@plt+0x1964824> │ │ │ │ + mov r6, r3 │ │ │ │ + b 64954 <__cxa_atexit@plt+0x58b8c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 64968 <__cxa_atexit@plt+0x58ba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r2, r4, #176, 18 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r6, r0, #56, 30 @ 0xe0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andeq r6, r0, #84, 30 @ 0x150 │ │ │ │ + andseq sp, r4, #192, 20 @ 0xc0000 │ │ │ │ + andeq r6, r0, #0, 30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 649a0 <__cxa_atexit@plt+0x58bd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + andeq r6, r0, #92, 28 @ 0x5c0 │ │ │ │ + andeq r6, r0, #248, 28 @ 0xf80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 649fc <__cxa_atexit@plt+0x58c34> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 649f4 <__cxa_atexit@plt+0x58c2c> │ │ │ │ + ldr r3, [pc, #44] @ 64a04 <__cxa_atexit@plt+0x58c3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 64a08 <__cxa_atexit@plt+0x58c40> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b e1f5a8 <__cxa_atexit@plt+0xe137e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r4, #12, 20 @ 0xc000 │ │ │ │ + andseq sp, r4, #44, 26 @ 0xb00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 64a28 <__cxa_atexit@plt+0x58c60> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 64ab4 <__cxa_atexit@plt+0x58cec> │ │ │ │ + ldr r6, [pc, #156] @ 64adc <__cxa_atexit@plt+0x58d14> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r6, r8, #3 │ │ │ │ + beq 64a88 <__cxa_atexit@plt+0x58cc0> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 64a9c <__cxa_atexit@plt+0x58cd4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 64ac8 <__cxa_atexit@plt+0x58d00> │ │ │ │ + ldr r7, [pc, #124] @ 64ae8 <__cxa_atexit@plt+0x58d20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 64ae4 <__cxa_atexit@plt+0x58d1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 64ae0 <__cxa_atexit@plt+0x58d18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r6, r0, #4, 28 @ 0x40 │ │ │ │ + andseq sp, r4, #92, 18 @ 0x170000 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 64b34 <__cxa_atexit@plt+0x58d6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 6fb68 <__cxa_atexit@plt+0x63da0> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, r7, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b150 │ │ │ │ - sub r3, r6, #19 │ │ │ │ - ldr r2, [pc, #56] @ 6fb74 <__cxa_atexit@plt+0x63dac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, #48] @ 6fb78 <__cxa_atexit@plt+0x63db0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r8, {r0, r7} │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - str r2, [r8, #20] │ │ │ │ - str r3, [r8, #24] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ + bcc 64b4c <__cxa_atexit@plt+0x58d84> │ │ │ │ + ldr r3, [pc, #64] @ 64b5c <__cxa_atexit@plt+0x58d94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #28] @ 64b58 <__cxa_atexit@plt+0x58d90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r2, r4, #84, 18 @ 0x150000 │ │ │ │ - andseq r2, r4, #232, 18 @ 0x3a0000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sp, r4, #196, 16 @ 0xc40000 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6fc2c <__cxa_atexit@plt+0x63e64> │ │ │ │ - ldr r2, [pc, #172] @ 6fc48 <__cxa_atexit@plt+0x63e80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fc20 <__cxa_atexit@plt+0x63e58> │ │ │ │ - ldr r2, [pc, #132] @ 6fc4c <__cxa_atexit@plt+0x63e84> │ │ │ │ + bhi 64b90 <__cxa_atexit@plt+0x58dc8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 64b98 <__cxa_atexit@plt+0x58dd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b e23688 <__cxa_atexit@plt+0xe178c0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r4, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 64be8 <__cxa_atexit@plt+0x58e20> │ │ │ │ + ldr r2, [pc, #56] @ 64bf4 <__cxa_atexit@plt+0x58e2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fc20 <__cxa_atexit@plt+0x63e58> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 6fc34 <__cxa_atexit@plt+0x63e6c> │ │ │ │ - ldr r1, [pc, #96] @ 6fc50 <__cxa_atexit@plt+0x63e88> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 64bf8 <__cxa_atexit@plt+0x58e30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 64be0 <__cxa_atexit@plt+0x58e18> │ │ │ │ + b 64c04 <__cxa_atexit@plt+0x58e3c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r2, r4, #128, 16 @ 0x800000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 6fcd4 <__cxa_atexit@plt+0x63f0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fcbc <__cxa_atexit@plt+0x63ef4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6fcc4 <__cxa_atexit@plt+0x63efc> │ │ │ │ - ldr r2, [pc, #76] @ 6fcd8 <__cxa_atexit@plt+0x63f10> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andseq r2, r4, #228, 14 @ 0x3900000 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andseq sp, r4, #32, 16 @ 0x200000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6fd2c <__cxa_atexit@plt+0x63f64> │ │ │ │ - ldr r2, [pc, #56] @ 6fd38 <__cxa_atexit@plt+0x63f70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 64ce0 <__cxa_atexit@plt+0x58f18> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr r1, [r7, #35] @ 0x23 │ │ │ │ + str r4, [sp, #28] │ │ │ │ + ldr lr, [r7, #39] @ 0x27 │ │ │ │ + add sl, r7, #43 @ 0x2b │ │ │ │ + ldm sl, {r2, r4, r8, r9, sl} │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr fp, [r7, #63] @ 0x3f │ │ │ │ + ldr r7, [r7, #67] @ 0x43 │ │ │ │ + ldr ip, [pc, #120] @ 64cec <__cxa_atexit@plt+0x58f24> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + add ip, ip, #2 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + add r7, r3, #36 @ 0x24 │ │ │ │ + stm r7, {r0, r1, lr} │ │ │ │ + add lr, r3, #48 @ 0x30 │ │ │ │ + stm lr, {r2, r4, r8, r9, sl, fp} │ │ │ │ + ldr r7, [pc, #92] @ 64cf0 <__cxa_atexit@plt+0x58f28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #67 @ 0x43 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r2, r4, #112, 14 @ 0x1c00000 │ │ │ │ - mvnseq r6, ip, asr #25 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 1486f34 <__cxa_atexit@plt+0x147b16c> │ │ │ │ - mvnseq r6, r0, asr #25 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sp, r4, #164, 20 @ 0xa4000 │ │ │ │ + andseq sp, r4, #136, 20 @ 0x88000 │ │ │ │ + andeq r6, r0, #228, 22 @ 0x39000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6fdb0 <__cxa_atexit@plt+0x63fe8> │ │ │ │ + bhi 64d2c <__cxa_atexit@plt+0x58f64> │ │ │ │ + ldr r2, [pc, #28] @ 64d34 <__cxa_atexit@plt+0x58f6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb0754 <__cxa_atexit@plt+0x1ba498c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6fdbc <__cxa_atexit@plt+0x63ff4> │ │ │ │ - ldr r2, [pc, #68] @ 6fdcc <__cxa_atexit@plt+0x64004> │ │ │ │ + bcc 64d84 <__cxa_atexit@plt+0x58fbc> │ │ │ │ + ldr r2, [pc, #52] @ 64d90 <__cxa_atexit@plt+0x58fc8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 6fdd0 <__cxa_atexit@plt+0x64008> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ 64d94 <__cxa_atexit@plt+0x58fcc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 206e2c <__cxa_atexit@plt+0x1fb064> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andseq r2, r4, #96, 12 @ 0x6000000 │ │ │ │ - mvnseq r6, r8, lsr #24 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + andseq sp, r4, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 64dc8 <__cxa_atexit@plt+0x59000> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 64dd0 <__cxa_atexit@plt+0x59008> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 9aa9b8 <__cxa_atexit@plt+0x99ebf0> │ │ │ │ - mvnseq r6, r4, lsl ip │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1971e0c <__cxa_atexit@plt+0x1966044> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r4, #48, 12 @ 0x3000000 │ │ │ │ + andeq r6, r0, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6fe44 <__cxa_atexit@plt+0x6407c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6fe50 <__cxa_atexit@plt+0x64088> │ │ │ │ - ldr r2, [pc, #68] @ 6fe60 <__cxa_atexit@plt+0x64098> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 64e34 <__cxa_atexit@plt+0x5906c> │ │ │ │ + ldr r2, [pc, #72] @ 64e40 <__cxa_atexit@plt+0x59078> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 6fe64 <__cxa_atexit@plt+0x6409c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 6fe68 <__cxa_atexit@plt+0x640a0> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ 64e44 <__cxa_atexit@plt+0x5907c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 64e2c <__cxa_atexit@plt+0x59064> │ │ │ │ + ldr r3, [pc, #40] @ 64e48 <__cxa_atexit@plt+0x59080> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b e20870 <__cxa_atexit@plt+0xe14aa8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x01e94b94 │ │ │ │ - andseq r2, r4, #196, 10 @ 0x31000000 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq sp, r4, #228, 10 @ 0x39000000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r6, r0, #128, 20 @ 0x80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 64e6c <__cxa_atexit@plt+0x590a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b e20870 <__cxa_atexit@plt+0xe14aa8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r6, r0, #92, 20 @ 0x5c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 64ec8 <__cxa_atexit@plt+0x59100> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 64ea4 <__cxa_atexit@plt+0x590dc> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 64eb0 <__cxa_atexit@plt+0x590e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b e1f5a8 <__cxa_atexit@plt+0xe137e0> │ │ │ │ + ldr r7, [pc, #20] @ 64ecc <__cxa_atexit@plt+0x59104> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #12] @ 64ed0 <__cxa_atexit@plt+0x59108> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r6, r0, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r6, r0, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r6, r0, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 64ef8 <__cxa_atexit@plt+0x59130> │ │ │ │ + mov r8, r7 │ │ │ │ + b e1f5a8 <__cxa_atexit@plt+0xe137e0> │ │ │ │ + ldr r7, [pc, #12] @ 64f0c <__cxa_atexit@plt+0x59144> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #8] @ 64f10 <__cxa_atexit@plt+0x59148> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r6, r0, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r6, r0, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r6, r0, #208, 18 @ 0x340000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 64f68 <__cxa_atexit@plt+0x591a0> │ │ │ │ + ldr r7, [pc, #52] @ 64f78 <__cxa_atexit@plt+0x591b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 64f5c <__cxa_atexit@plt+0x59194> │ │ │ │ + mov r7, sl │ │ │ │ + b 65024 <__cxa_atexit@plt+0x5925c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 64f7c <__cxa_atexit@plt+0x591b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r6, r0, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6fe9c <__cxa_atexit@plt+0x640d4> │ │ │ │ + bhi 64fb0 <__cxa_atexit@plt+0x591e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 6fea4 <__cxa_atexit@plt+0x640dc> │ │ │ │ + ldr r2, [pc, #24] @ 64fb8 <__cxa_atexit@plt+0x591f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 207090 <__cxa_atexit@plt+0x1fb2c8> │ │ │ │ + b 64a28 <__cxa_atexit@plt+0x58c60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r2, r4, #100, 10 @ 0x19000000 │ │ │ │ - mvnseq r6, r0, asr fp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub ip, r5, #24 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 6ff98 <__cxa_atexit@plt+0x641d0> │ │ │ │ - ldr r3, [pc, #232] @ 6ffb4 <__cxa_atexit@plt+0x641ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r1, r2, r8, sl} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6ff48 <__cxa_atexit@plt+0x64180> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr sl, [r1, #-8]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r0, r1 │ │ │ │ - ldr r9, [r0, #4]! │ │ │ │ - ldr r8, [r1, #-4] │ │ │ │ - add lr, r6, #12 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6ff54 <__cxa_atexit@plt+0x6418c> │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 6ffa0 <__cxa_atexit@plt+0x641d8> │ │ │ │ - ldr r1, [pc, #148] @ 6ffb8 <__cxa_atexit@plt+0x641f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, ip │ │ │ │ + andseq sp, r4, #72, 8 @ 0x48000000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 65000 <__cxa_atexit@plt+0x59238> │ │ │ │ + ldr r7, [pc, #52] @ 65010 <__cxa_atexit@plt+0x59248> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 64ff4 <__cxa_atexit@plt+0x5922c> │ │ │ │ + mov r7, sl │ │ │ │ + b 65024 <__cxa_atexit@plt+0x5925c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 6ffa0 <__cxa_atexit@plt+0x641d8> │ │ │ │ - ldr r0, [pc, #88] @ 6ffbc <__cxa_atexit@plt+0x641f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #84] @ 6ffc0 <__cxa_atexit@plt+0x641f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + ldr r7, [pc, #12] @ 65014 <__cxa_atexit@plt+0x5924c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - andseq r2, r4, #156, 8 @ 0x9c000000 │ │ │ │ - mvnseq r6, r8, lsr sl │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r6, r0, #232, 16 @ 0xe80000 │ │ │ │ + andeq r6, r0, #208, 16 @ 0xd00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r9, [r1, #4]! │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 7002c <__cxa_atexit@plt+0x64264> │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 7006c <__cxa_atexit@plt+0x642a4> │ │ │ │ - ldr r0, [pc, #108] @ 70078 <__cxa_atexit@plt+0x642b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6509c <__cxa_atexit@plt+0x592d4> │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 7006c <__cxa_atexit@plt+0x642a4> │ │ │ │ - ldr lr, [pc, #64] @ 7007c <__cxa_atexit@plt+0x642b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #60] @ 70080 <__cxa_atexit@plt+0x642b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - andseq r2, r4, #196, 6 @ 0x10000003 │ │ │ │ - mvnseq r6, r4, ror r9 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 70128 <__cxa_atexit@plt+0x64360> │ │ │ │ - ldr r2, [pc, #156] @ 70144 <__cxa_atexit@plt+0x6437c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7011c <__cxa_atexit@plt+0x64354> │ │ │ │ - ldr r2, [pc, #124] @ 70148 <__cxa_atexit@plt+0x64380> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #192] @ 65104 <__cxa_atexit@plt+0x5933c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7011c <__cxa_atexit@plt+0x64354> │ │ │ │ + beq 650b0 <__cxa_atexit@plt+0x592e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 70130 <__cxa_atexit@plt+0x64368> │ │ │ │ - ldr r3, [pc, #88] @ 7014c <__cxa_atexit@plt+0x64384> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + bcc 650f0 <__cxa_atexit@plt+0x59328> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 6feb8 <__cxa_atexit@plt+0x640f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + cmp r1, #64 @ 0x40 │ │ │ │ + bne 650bc <__cxa_atexit@plt+0x592f4> │ │ │ │ + ldr r2, [pc, #140] @ 65108 <__cxa_atexit@plt+0x59340> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r5, [pc, #124] @ 6510c <__cxa_atexit@plt+0x59344> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4a84c <__cxa_atexit@plt+0x1c3ea84> │ │ │ │ + ldr r7, [pc, #108] @ 65110 <__cxa_atexit@plt+0x59348> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 65114 <__cxa_atexit@plt+0x5934c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [pc, #76] @ 65118 <__cxa_atexit@plt+0x59350> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r2, r4, #124, 6 @ 0xf0000001 │ │ │ │ - mvnseq r6, ip, lsr #17 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andseq sp, r4, #36, 10 @ 0x9000000 │ │ │ │ + andeq r6, r0, #32, 16 @ 0x200000 │ │ │ │ + andseq sp, r4, #40, 6 @ 0xa0000000 │ │ │ │ + andseq sp, r4, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r6, r0, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 701d0 <__cxa_atexit@plt+0x64408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 701b8 <__cxa_atexit@plt+0x643f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 701c0 <__cxa_atexit@plt+0x643f8> │ │ │ │ - ldr r2, [pc, #72] @ 701d4 <__cxa_atexit@plt+0x6440c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + bcc 6519c <__cxa_atexit@plt+0x593d4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #64 @ 0x40 │ │ │ │ + bne 65168 <__cxa_atexit@plt+0x593a0> │ │ │ │ + ldr r3, [pc, #96] @ 651ac <__cxa_atexit@plt+0x593e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #80] @ 651b0 <__cxa_atexit@plt+0x593e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1c4a84c <__cxa_atexit@plt+0x1c3ea84> │ │ │ │ + ldr r7, [pc, #68] @ 651b4 <__cxa_atexit@plt+0x593ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r2, [pc, #60] @ 651b8 <__cxa_atexit@plt+0x593f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r3, #3 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 6feb8 <__cxa_atexit@plt+0x640f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andseq r2, r4, #228, 4 @ 0x4000000e │ │ │ │ - mvnseq r6, r4, lsr #16 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq sp, r4, #84, 8 @ 0x54000000 │ │ │ │ + andseq sp, r4, #124, 4 @ 0xc0000007 │ │ │ │ + andseq sp, r4, #132, 4 @ 0x40000008 │ │ │ │ + andeq r6, r0, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 70228 <__cxa_atexit@plt+0x64460> │ │ │ │ - ldr r2, [pc, #52] @ 70234 <__cxa_atexit@plt+0x6446c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 65244 <__cxa_atexit@plt+0x5947c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 6feb8 <__cxa_atexit@plt+0x640f0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r2, r4, #112, 4 │ │ │ │ - mvnseq r6, r8, ror #15 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 702b8 <__cxa_atexit@plt+0x644f0> │ │ │ │ - ldr r3, [pc, #100] @ 702c0 <__cxa_atexit@plt+0x644f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ + add r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 65280 <__cxa_atexit@plt+0x594b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 65288 <__cxa_atexit@plt+0x594c0> │ │ │ │ + ldr r5, [pc, #180] @ 652b4 <__cxa_atexit@plt+0x594ec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #176] @ 652b8 <__cxa_atexit@plt+0x594f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #172] @ 652bc <__cxa_atexit@plt+0x594f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r5, [r2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r5, [pc, #160] @ 652c0 <__cxa_atexit@plt+0x594f8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r8, r3, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 19705ec <__cxa_atexit@plt+0x1964824> │ │ │ │ + ldr r7, [pc, #92] @ 652a8 <__cxa_atexit@plt+0x594e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ - beq 702a8 <__cxa_atexit@plt+0x644e0> │ │ │ │ - ldr r7, [pc, #52] @ 702c4 <__cxa_atexit@plt+0x644fc> │ │ │ │ + beq 65274 <__cxa_atexit@plt+0x594ac> │ │ │ │ + ldr r7, [pc, #76] @ 652ac <__cxa_atexit@plt+0x594e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 65290 <__cxa_atexit@plt+0x594c8> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r7, [pc, #20] @ 652b0 <__cxa_atexit@plt+0x594e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r6, ip, asr r7 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 702f8 <__cxa_atexit@plt+0x64530> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r6, r8, lsr #14 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r6, r0, #196, 10 @ 0x31000000 │ │ │ │ + @ instruction: 0xfffff634 │ │ │ │ + @ instruction: 0xfffff4b4 │ │ │ │ + andeq r6, r0, #44, 12 @ 0x2c00000 │ │ │ │ + andseq sp, r4, #204, 2 @ 0x33 │ │ │ │ + andeq r6, r0, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 703d4 <__cxa_atexit@plt+0x6460c> │ │ │ │ - ldr r3, [pc, #188] @ 703e4 <__cxa_atexit@plt+0x6461c> │ │ │ │ + ldr r3, [pc, #16] @ 652e8 <__cxa_atexit@plt+0x59520> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #184] @ 703e8 <__cxa_atexit@plt+0x64620> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r6, r0, #252, 10 @ 0x3f000000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 653b4 <__cxa_atexit@plt+0x595ec> │ │ │ │ + cmp r7, #15 │ │ │ │ + ble 65374 <__cxa_atexit@plt+0x595ac> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 653d0 <__cxa_atexit@plt+0x59608> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 653d8 <__cxa_atexit@plt+0x59610> │ │ │ │ + ldr r5, [pc, #216] @ 6540c <__cxa_atexit@plt+0x59644> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #212] @ 65410 <__cxa_atexit@plt+0x59648> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #208] @ 65414 <__cxa_atexit@plt+0x5964c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r5, [r2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r5, [pc, #196] @ 65418 <__cxa_atexit@plt+0x59650> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r8, r3, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 19705ec <__cxa_atexit@plt+0x1964824> │ │ │ │ + ldr r2, [pc, #132] @ 65400 <__cxa_atexit@plt+0x59638> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #128] @ 65404 <__cxa_atexit@plt+0x5963c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r8, [ip, #15] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldmib r5, {r3, r9} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - add r0, r7, #32 │ │ │ │ - sub r7, r6, #17 │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 703b4 <__cxa_atexit@plt+0x645ec> │ │ │ │ - ldr r2, [pc, #112] @ 703f0 <__cxa_atexit@plt+0x64628> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6] │ │ │ │ - ldr r3, [r5, #20]! │ │ │ │ - str r2, [r0] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #84] @ 703f4 <__cxa_atexit@plt+0x6462c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, ip │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r2, [pc, #48] @ 703ec <__cxa_atexit@plt+0x64624> │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r2, [pc, #100] @ 65408 <__cxa_atexit@plt+0x59640> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r0] │ │ │ │ - mov r9, r6 │ │ │ │ - str r3, [r9], #-3 │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r8, ip │ │ │ │ - b 6feb8 <__cxa_atexit@plt+0x640f0> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ + add r9, r2, #1 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1b8cc9c <__cxa_atexit@plt+0x1b80ed4> │ │ │ │ + ldr r6, [pc, #64] @ 653fc <__cxa_atexit@plt+0x59634> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + mov r3, r6 │ │ │ │ + b 653e0 <__cxa_atexit@plt+0x59618> │ │ │ │ + mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - andseq r2, r4, #180 @ 0xb4 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - andseq r2, r4, #160 @ 0xa0 │ │ │ │ - mvnseq r6, r0, ror #11 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 70490 <__cxa_atexit@plt+0x646c8> │ │ │ │ - ldr lr, [pc, #124] @ 70498 <__cxa_atexit@plt+0x646d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r0, r1, ip} │ │ │ │ - str r3, [r7, #16] │ │ │ │ - add lr, r7, #20 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 70478 <__cxa_atexit@plt+0x646b0> │ │ │ │ - ldr r3, [pc, #68] @ 7049c <__cxa_atexit@plt+0x646d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - tst r7, #3 │ │ │ │ - beq 70488 <__cxa_atexit@plt+0x646c0> │ │ │ │ - b 704f0 <__cxa_atexit@plt+0x64728> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r7, [pc, #12] @ 653f8 <__cxa_atexit@plt+0x59630> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - mvnseq r6, ip, lsr r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r6, r0, #168, 8 @ 0xa8000000 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffff7e0 │ │ │ │ + andseq sp, r4, #124, 6 @ 0xf0000001 │ │ │ │ + @ instruction: 0xfffff650 │ │ │ │ + @ instruction: 0xfffff51c │ │ │ │ + andeq r6, r0, #44, 10 @ 0xb000000 │ │ │ │ + andseq sp, r4, #152 @ 0x98 │ │ │ │ + andeq r6, r0, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 704e0 <__cxa_atexit@plt+0x64718> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 65468 <__cxa_atexit@plt+0x596a0> │ │ │ │ + ldr r2, [pc, #48] @ 65474 <__cxa_atexit@plt+0x596ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5, #32] │ │ │ │ + ldr r1, [pc, #44] @ 65478 <__cxa_atexit@plt+0x596b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 704d8 <__cxa_atexit@plt+0x64710> │ │ │ │ - b 704f0 <__cxa_atexit@plt+0x64728> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrsheq r6, [pc, #72] @ 70534 <__cxa_atexit@plt+0x6476c> │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ + sub sl, r6, #2 │ │ │ │ + ldr r8, [pc, #28] @ 6547c <__cxa_atexit@plt+0x596b4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 1b9f2cc <__cxa_atexit@plt+0x1b93504> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff8bc │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andseq sp, r4, #196, 4 @ 0x4000000c │ │ │ │ + andeq r6, r0, #104, 8 @ 0x68000000 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 70530 <__cxa_atexit@plt+0x64768> │ │ │ │ - ldr r3, [pc, #168] @ 705ac <__cxa_atexit@plt+0x647e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 70560 <__cxa_atexit@plt+0x64798> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 70568 <__cxa_atexit@plt+0x647a0> │ │ │ │ - ldr r7, [pc, #144] @ 705bc <__cxa_atexit@plt+0x647f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 70598 <__cxa_atexit@plt+0x647d0> │ │ │ │ - ldr r3, [pc, #108] @ 705a4 <__cxa_atexit@plt+0x647dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #104] @ 705a8 <__cxa_atexit@plt+0x647e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 65534 <__cxa_atexit@plt+0x5976c> │ │ │ │ + ldr r9, [pc, #152] @ 65540 <__cxa_atexit@plt+0x59778> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #148] @ 65544 <__cxa_atexit@plt+0x5977c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #144] @ 65548 <__cxa_atexit@plt+0x59780> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #140] @ 6554c <__cxa_atexit@plt+0x59784> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #136] @ 65550 <__cxa_atexit@plt+0x59788> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [pc, #128] @ 65554 <__cxa_atexit@plt+0x5978c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str sl, [r5, #16] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r9, [pc, #88] @ 65558 <__cxa_atexit@plt+0x59790> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #12]! │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + add r8, r3, #28 │ │ │ │ + stm r8, {r2, ip, lr} │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + ldr r8, [pc, #44] @ 6555c <__cxa_atexit@plt+0x59794> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 198bbac <__cxa_atexit@plt+0x197fde4> │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff8f4 │ │ │ │ + @ instruction: 0xfffffa70 │ │ │ │ + @ instruction: 0xfffff924 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andseq sp, r4, #112 @ 0x70 │ │ │ │ + andseq sp, r4, #96 @ 0x60 │ │ │ │ + andseq ip, r4, #236, 28 @ 0xec0 │ │ │ │ + andseq ip, r4, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 65598 <__cxa_atexit@plt+0x597d0> │ │ │ │ + ldr r2, [pc, #32] @ 655a4 <__cxa_atexit@plt+0x597dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 70590 <__cxa_atexit@plt+0x647c8> │ │ │ │ - ldr r3, [pc, #60] @ 705b4 <__cxa_atexit@plt+0x647ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 705b8 <__cxa_atexit@plt+0x647f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - b 70550 <__cxa_atexit@plt+0x64788> │ │ │ │ - ldr r7, [pc, #24] @ 705b0 <__cxa_atexit@plt+0x647e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mvnseq r6, ip, asr #8 │ │ │ │ - andseq r1, r4, #200, 28 @ 0xc80 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - mvnseq r6, r8, lsr #8 │ │ │ │ - andseq r1, r4, #136, 28 @ 0x880 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - mvnseq r6, r8, lsl #8 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 705e8 <__cxa_atexit@plt+0x64820> │ │ │ │ - ldr r7, [pc, #84] @ 70638 <__cxa_atexit@plt+0x64870> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffa00 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 65608 <__cxa_atexit@plt+0x59840> │ │ │ │ + ldr r7, [pc, #96] @ 6562c <__cxa_atexit@plt+0x59864> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 70620 <__cxa_atexit@plt+0x64858> │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 70618 <__cxa_atexit@plt+0x64850> │ │ │ │ - ldr r3, [pc, #56] @ 70630 <__cxa_atexit@plt+0x64868> │ │ │ │ + ldr r3, [pc, #92] @ 65630 <__cxa_atexit@plt+0x59868> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 70634 <__cxa_atexit@plt+0x6486c> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #84] @ 65634 <__cxa_atexit@plt+0x5986c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r7, [pc, #12] @ 7062c <__cxa_atexit@plt+0x64864> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvnseq r6, r8, lsr #7 │ │ │ │ - andseq r1, r4, #8, 28 @ 0x80 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - mvnseq r6, r0, lsl #7 │ │ │ │ - andeq r0, r0, r9, lsr #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 706cc <__cxa_atexit@plt+0x64904> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r1, [r2, #15] │ │ │ │ add r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - bge 706a4 <__cxa_atexit@plt+0x648dc> │ │ │ │ - str sl, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #80] @ 706e4 <__cxa_atexit@plt+0x6491c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #48] @ 706e0 <__cxa_atexit@plt+0x64918> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r1, r4, #192, 26 @ 0x3000 │ │ │ │ - andseq r1, r4, #172, 26 @ 0x2b00 │ │ │ │ - mvnseq r6, r8, lsr #5 │ │ │ │ - andeq r2, r0, r9, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #28]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 70724 <__cxa_atexit@plt+0x6495c> │ │ │ │ + tst sl, #3 │ │ │ │ + beq 655fc <__cxa_atexit@plt+0x59834> │ │ │ │ + mov r7, sl │ │ │ │ + b 65024 <__cxa_atexit@plt+0x5925c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 65638 <__cxa_atexit@plt+0x59870> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #36] @ 6563c <__cxa_atexit@plt+0x59874> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #32] @ 65640 <__cxa_atexit@plt+0x59878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 70728 <__cxa_atexit@plt+0x64960> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - b 25774 <__cxa_atexit@plt+0x199ac> │ │ │ │ - andseq r1, r4, #252, 24 @ 0xfc00 │ │ │ │ - andseq r1, r4, #4, 26 @ 0x100 │ │ │ │ - ldrheq r6, [pc, #32] @ 70754 <__cxa_atexit@plt+0x6498c> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 70780 <__cxa_atexit@plt+0x649b8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 70788 <__cxa_atexit@plt+0x649c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #44] @ 7078c <__cxa_atexit@plt+0x649c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 70790 <__cxa_atexit@plt+0x649c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 70408 <__cxa_atexit@plt+0x64640> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq r1, r4, #152, 24 @ 0x9800 │ │ │ │ - andseq r1, r4, #192, 24 @ 0xc000 │ │ │ │ - andseq r1, r4, #68, 26 @ 0x1100 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 707e4 <__cxa_atexit@plt+0x64a1c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 707f8 <__cxa_atexit@plt+0x64a30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xfffffa54 │ │ │ │ + andeq r6, r0, #68, 6 @ 0x10000001 │ │ │ │ + andseq ip, r4, #32, 28 @ 0x200 │ │ │ │ + andeq r6, r0, #224, 4 │ │ │ │ + andeq r6, r0, #0, 6 │ │ │ │ + andseq ip, r4, #224, 26 @ 0x3800 │ │ │ │ + andeq r6, r0, #36, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 656b0 <__cxa_atexit@plt+0x598e8> │ │ │ │ + ldr r2, [pc, #84] @ 656bc <__cxa_atexit@plt+0x598f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #76] @ 656c0 <__cxa_atexit@plt+0x598f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 656a8 <__cxa_atexit@plt+0x598e0> │ │ │ │ + ldr r3, [pc, #52] @ 656c4 <__cxa_atexit@plt+0x598fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 656c8 <__cxa_atexit@plt+0x59900> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r1, r4, #44, 26 @ 0xb00 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andseq ip, r4, #116, 26 @ 0x1d00 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r6, r0, #216 @ 0xd8 │ │ │ │ + andeq r6, r0, #156 @ 0x9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 656f8 <__cxa_atexit@plt+0x59930> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 656fc <__cxa_atexit@plt+0x59934> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r6, r0, #136 @ 0x88 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 70844 <__cxa_atexit@plt+0x64a7c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r7, [r7, r2] │ │ │ │ - ldr r2, [pc, #40] @ 70858 <__cxa_atexit@plt+0x64a90> │ │ │ │ + bcc 65734 <__cxa_atexit@plt+0x5996c> │ │ │ │ + ldr r2, [pc, #40] @ 6574c <__cxa_atexit@plt+0x59984> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andseq r1, r4, #204, 24 @ 0xcc00 │ │ │ │ - mvnseq r6, ip, lsl #3 │ │ │ │ + ldr r3, [pc, #20] @ 65750 <__cxa_atexit@plt+0x59988> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andseq ip, r4, #228, 24 @ 0xe400 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 65774 <__cxa_atexit@plt+0x599ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 708ec <__cxa_atexit@plt+0x64b24> │ │ │ │ - ldr lr, [pc, #116] @ 708f4 <__cxa_atexit@plt+0x64b2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #31] │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 708e0 <__cxa_atexit@plt+0x64b18> │ │ │ │ + bhi 6580c <__cxa_atexit@plt+0x59a44> │ │ │ │ + ldr r6, [pc, #160] @ 6582c <__cxa_atexit@plt+0x59a64> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 657e4 <__cxa_atexit@plt+0x59a1c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 657f8 <__cxa_atexit@plt+0x59a30> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 65818 <__cxa_atexit@plt+0x59a50> │ │ │ │ + ldr r7, [pc, #112] @ 65830 <__cxa_atexit@plt+0x59a68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r7, r8 │ │ │ │ - b 70904 <__cxa_atexit@plt+0x64b3c> │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrsheq r6, [pc, #4] @ 70904 <__cxa_atexit@plt+0x64b3c> │ │ │ │ - andeq r1, r0, sl, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 709c8 <__cxa_atexit@plt+0x64c00> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 70974 <__cxa_atexit@plt+0x64bac> │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 70988 <__cxa_atexit@plt+0x64bc0> │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 709e0 <__cxa_atexit@plt+0x64c18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 709d8 <__cxa_atexit@plt+0x64c10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 709dc <__cxa_atexit@plt+0x64c14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str ip, [r5, #32] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrsheq r5, [pc, #248] @ 70ae4 <__cxa_atexit@plt+0x64d1c> │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 70a9c <__cxa_atexit@plt+0x64cd4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 65884 <__cxa_atexit@plt+0x59abc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6589c <__cxa_atexit@plt+0x59ad4> │ │ │ │ + ldr r3, [pc, #68] @ 658a8 <__cxa_atexit@plt+0x59ae0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 70a84 <__cxa_atexit@plt+0x64cbc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 70a8c <__cxa_atexit@plt+0x64cc4> │ │ │ │ - ldr r8, [pc, #132] @ 70aa0 <__cxa_atexit@plt+0x64cd8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r3, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r1, [pc, #84] @ 70aa4 <__cxa_atexit@plt+0x64cdc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - ldr r7, [pc, #56] @ 70aa8 <__cxa_atexit@plt+0x64ce0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 70408 <__cxa_atexit@plt+0x64640> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r1, r4, #148, 20 @ 0x94000 │ │ │ │ - andseq r1, r4, #228, 18 @ 0x390000 │ │ │ │ - andseq r1, r4, #192, 18 @ 0x300000 │ │ │ │ - mvnseq r5, r0, lsr pc │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 70b38 <__cxa_atexit@plt+0x64d70> │ │ │ │ - ldr r8, [pc, #112] @ 70b44 <__cxa_atexit@plt+0x64d7c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #64] @ 70b48 <__cxa_atexit@plt+0x64d80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r7, [pc, #36] @ 70b4c <__cxa_atexit@plt+0x64d84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, ip │ │ │ │ - b 70408 <__cxa_atexit@plt+0x64640> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r1, r4, #220, 18 @ 0x370000 │ │ │ │ - andseq r1, r4, #44, 18 @ 0xb0000 │ │ │ │ - andseq r1, r4, #8, 18 @ 0x20000 │ │ │ │ - mvnseq r5, ip, lsl #29 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 70bb4 <__cxa_atexit@plt+0x64dec> │ │ │ │ - ldr lr, [pc, #72] @ 70bc0 <__cxa_atexit@plt+0x64df8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ 70bc4 <__cxa_atexit@plt+0x64dfc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvnseq r5, r4, lsl lr │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #100] @ 70c44 <__cxa_atexit@plt+0x64e7c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 70c2c <__cxa_atexit@plt+0x64e64> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 70c38 <__cxa_atexit@plt+0x64e70> │ │ │ │ - ldr r2, [pc, #68] @ 70c48 <__cxa_atexit@plt+0x64e80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 70c4c <__cxa_atexit@plt+0x64e84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 70408 <__cxa_atexit@plt+0x64640> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r1, r4, #172, 16 @ 0xac0000 │ │ │ │ - andseq r1, r4, #12, 16 @ 0xc0000 │ │ │ │ - mvnseq r5, ip, lsl #27 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 70ca0 <__cxa_atexit@plt+0x64ed8> │ │ │ │ - ldr r2, [pc, #52] @ 70cac <__cxa_atexit@plt+0x64ee4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 70cb0 <__cxa_atexit@plt+0x64ee8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 70408 <__cxa_atexit@plt+0x64640> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r1, r4, #56, 16 @ 0x380000 │ │ │ │ - andseq r1, r4, #152, 14 @ 0x2600000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 70d04 <__cxa_atexit@plt+0x64f3c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 70d18 <__cxa_atexit@plt+0x64f50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 65914 <__cxa_atexit@plt+0x59b4c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 65920 <__cxa_atexit@plt+0x59b58> │ │ │ │ + ldr r1, [pc, #84] @ 65930 <__cxa_atexit@plt+0x59b68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 65934 <__cxa_atexit@plt+0x59b6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r5, [pc, #64] @ 65938 <__cxa_atexit@plt+0x59b70> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ + b 65774 <__cxa_atexit@plt+0x599ac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r1, r4, #12, 16 @ 0xc0000 │ │ │ │ - mvnseq r5, r4, lsr #26 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + andseq ip, r4, #4, 22 @ 0x1000 │ │ │ │ + andseq ip, r4, #232, 22 @ 0x3a000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 70d8c <__cxa_atexit@plt+0x64fc4> │ │ │ │ - ldr r3, [pc, #84] @ 70d94 <__cxa_atexit@plt+0x64fcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 70d7c <__cxa_atexit@plt+0x64fb4> │ │ │ │ - ldr r7, [pc, #52] @ 70d98 <__cxa_atexit@plt+0x64fd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r5, r8, lsr #25 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 70dcc <__cxa_atexit@plt+0x65004> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r5, r4, ror ip │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add sl, lr, #80 @ 0x50 │ │ │ │ - cmp r6, sl │ │ │ │ - bcc 70f58 <__cxa_atexit@plt+0x65190> │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r0, [pc, #364] @ 70f68 <__cxa_atexit@plt+0x651a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r6, [pc, #316] @ 70f6c <__cxa_atexit@plt+0x651a4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, lr │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r6, [r3, #12]! │ │ │ │ - mov r0, r5 │ │ │ │ - ldr fp, [r0, #8]! │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ - ldr r8, [r0, #16] │ │ │ │ - str r8, [r1, #8] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - ldr r6, [pc, #272] @ 70f70 <__cxa_atexit@plt+0x651a8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, r1 │ │ │ │ - str r6, [r9, #24]! │ │ │ │ - mov r6, r1 │ │ │ │ - str r9, [r6, #60]! @ 0x3c │ │ │ │ - ldr r9, [pc, #252] @ 70f74 <__cxa_atexit@plt+0x651ac> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str fp, [r1, #28] │ │ │ │ - str r2, [r1, #32] │ │ │ │ - str r8, [r1, #36] @ 0x24 │ │ │ │ - str r1, [r1, #16] │ │ │ │ - add r8, r1, #44 @ 0x2c │ │ │ │ - stm r8, {r1, r2, fp} │ │ │ │ - str r3, [r1, #56] @ 0x38 │ │ │ │ - str r9, [r1, #40]! @ 0x28 │ │ │ │ - ldr fp, [r0, #-4] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #24 │ │ │ │ cmp fp, ip │ │ │ │ - bge 70ef0 <__cxa_atexit@plt+0x65128> │ │ │ │ - ldr r2, [pc, #208] @ 70f7c <__cxa_atexit@plt+0x651b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #204] @ 70f80 <__cxa_atexit@plt+0x651b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [lr, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r1, [lr, #72] @ 0x48 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [lr, #76] @ 0x4c │ │ │ │ - str fp, [lr, #80] @ 0x50 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r8, sl, #11 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, sl │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r2, [pc, #128] @ 70f78 <__cxa_atexit@plt+0x651b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ + bhi 659d4 <__cxa_atexit@plt+0x59c0c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 659dc <__cxa_atexit@plt+0x59c14> │ │ │ │ + ldr r1, [pc, #136] @ 659f8 <__cxa_atexit@plt+0x59c30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #132] @ 659fc <__cxa_atexit@plt+0x59c34> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #128] @ 65a00 <__cxa_atexit@plt+0x59c38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #124] @ 65a04 <__cxa_atexit@plt+0x59c3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #116] @ 65a08 <__cxa_atexit@plt+0x59c40> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r9, #2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r8, [pc, #100] @ 65a0c <__cxa_atexit@plt+0x59c44> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r8, [r2, #12]! │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r8, r5, #20 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ str r3, [r5, #-4] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 70f48 <__cxa_atexit@plt+0x65180> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 71054 <__cxa_atexit@plt+0x6528c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r8, [pc, #68] @ 65a10 <__cxa_atexit@plt+0x59c48> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, ip │ │ │ │ + b 198bbac <__cxa_atexit@plt+0x197fde4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 659e4 <__cxa_atexit@plt+0x59c1c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 659f4 <__cxa_atexit@plt+0x59c2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffebb0 │ │ │ │ - @ instruction: 0xffffed54 │ │ │ │ - @ instruction: 0xfffff3e4 │ │ │ │ - @ instruction: 0xfffff58c │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - mvnseq r5, r8, asr sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r5, r0, #80, 30 @ 0x140 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + andeq r5, r0, #180, 30 @ 0x2d0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andseq ip, r4, #172, 22 @ 0x2b000 │ │ │ │ + andseq ip, r4, #164, 22 @ 0x29000 │ │ │ │ + andseq ip, r4, #228, 20 @ 0xe4000 │ │ │ │ + andseq ip, r4, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #84] @ 70ff0 <__cxa_atexit@plt+0x65228> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 70fd8 <__cxa_atexit@plt+0x65210> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 70fe4 <__cxa_atexit@plt+0x6521c> │ │ │ │ - ldr r2, [pc, #52] @ 70ff4 <__cxa_atexit@plt+0x6522c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 70408 <__cxa_atexit@plt+0x64640> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + bcc 65a54 <__cxa_atexit@plt+0x59c8c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 65a60 <__cxa_atexit@plt+0x59c98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r1, r4, #240, 8 @ 0xf0000000 │ │ │ │ - mvnseq r5, r4, ror #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + andeq r5, r0, #204, 28 @ 0xcc0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 71038 <__cxa_atexit@plt+0x65270> │ │ │ │ - ldr r2, [pc, #36] @ 71044 <__cxa_atexit@plt+0x6527c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 70408 <__cxa_atexit@plt+0x64640> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r1, r4, #144, 8 @ 0x90000000 │ │ │ │ - mvnseq r5, r4, lsr #19 │ │ │ │ - andeq r0, r0, sl, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #40]! @ 0x28 │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 71118 <__cxa_atexit@plt+0x65350> │ │ │ │ + sub ip, r5, #24 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 65b00 <__cxa_atexit@plt+0x59d38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7113c <__cxa_atexit@plt+0x65374> │ │ │ │ - ldr r2, [pc, #204] @ 71158 <__cxa_atexit@plt+0x65390> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r1, [pc, #156] @ 7115c <__cxa_atexit@plt+0x65394> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 65b08 <__cxa_atexit@plt+0x59d40> │ │ │ │ + ldr r1, [pc, #136] @ 65b24 <__cxa_atexit@plt+0x59d5c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [pc, #120] @ 71160 <__cxa_atexit@plt+0x65398> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r9, [pc, #132] @ 65b28 <__cxa_atexit@plt+0x59d60> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #128] @ 65b2c <__cxa_atexit@plt+0x59d64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #124] @ 65b30 <__cxa_atexit@plt+0x59d68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #116] @ 65b34 <__cxa_atexit@plt+0x59d6c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r9, #2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r8, [pc, #100] @ 65b38 <__cxa_atexit@plt+0x59d70> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r8, [r2, #12]! │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r8, r5, #20 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r8, [pc, #68] @ 65b3c <__cxa_atexit@plt+0x59d74> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, ip │ │ │ │ + b 198bbac <__cxa_atexit@plt+0x197fde4> │ │ │ │ mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 71150 <__cxa_atexit@plt+0x65388> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #36] @ 71154 <__cxa_atexit@plt+0x6538c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 70408 <__cxa_atexit@plt+0x64640> │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ + b 65b10 <__cxa_atexit@plt+0x59d48> │ │ │ │ + mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r1, r4, #0, 6 │ │ │ │ - andseq r1, r4, #132, 6 @ 0x10000002 │ │ │ │ - @ instruction: 0xfffff6a8 │ │ │ │ - @ instruction: 0xfffff7a8 │ │ │ │ - andseq r1, r4, #52, 8 @ 0x34000000 │ │ │ │ - mvnseq r5, r0, ror #17 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 71234 <__cxa_atexit@plt+0x6546c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 71240 <__cxa_atexit@plt+0x65478> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #208] @ 7126c <__cxa_atexit@plt+0x654a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [pc, #184] @ 71270 <__cxa_atexit@plt+0x654a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 71250 <__cxa_atexit@plt+0x65488> │ │ │ │ - ldr lr, [pc, #152] @ 71274 <__cxa_atexit@plt+0x654ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #148] @ 71278 <__cxa_atexit@plt+0x654b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 71224 <__cxa_atexit@plt+0x6545c> │ │ │ │ - ldr r7, [pc, #108] @ 7127c <__cxa_atexit@plt+0x654b4> │ │ │ │ + ldr r7, [pc, #8] @ 65b20 <__cxa_atexit@plt+0x59d58> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r5, r0, #36, 28 @ 0x240 │ │ │ │ + @ instruction: 0xfffffbb0 │ │ │ │ + andeq r5, r0, #136, 28 @ 0x880 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andseq ip, r4, #128, 20 @ 0x80000 │ │ │ │ + andseq ip, r4, #120, 20 @ 0x78000 │ │ │ │ + andseq ip, r4, #184, 18 @ 0x2e0000 │ │ │ │ + andseq ip, r4, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65be4 <__cxa_atexit@plt+0x59e1c> │ │ │ │ + ldr r7, [pc, #180] @ 65c14 <__cxa_atexit@plt+0x59e4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 65bb8 <__cxa_atexit@plt+0x59df0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 65bf4 <__cxa_atexit@plt+0x59e2c> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ 65c18 <__cxa_atexit@plt+0x59e50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 65bc8 <__cxa_atexit@plt+0x59e00> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 65c04 <__cxa_atexit@plt+0x59e3c> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 65bd4 <__cxa_atexit@plt+0x59e0c> │ │ │ │ + ldr r7, [pc, #108] @ 65c1c <__cxa_atexit@plt+0x59e54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #72] @ 65c24 <__cxa_atexit@plt+0x59e5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #40] @ 71280 <__cxa_atexit@plt+0x654b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ + ldr r7, [pc, #52] @ 65c20 <__cxa_atexit@plt+0x59e58> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andseq r1, r4, #84, 4 @ 0x40000005 │ │ │ │ - andseq r1, r4, #184, 4 @ 0x8000000b │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - andseq r1, r4, #208, 4 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - andseq r1, r4, #92, 4 @ 0xc0000005 │ │ │ │ - mvnseq r6, r8, lsl r2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 65b7c <__cxa_atexit@plt+0x59db4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 65b9c <__cxa_atexit@plt+0x59dd4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andseq ip, r4, #100, 16 @ 0x640000 │ │ │ │ + andeq r5, r0, #104, 26 @ 0x1a00 │ │ │ │ + andseq ip, r4, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 65c9c <__cxa_atexit@plt+0x59ed4> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ 65cbc <__cxa_atexit@plt+0x59ef4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 65c84 <__cxa_atexit@plt+0x59ebc> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 65cac <__cxa_atexit@plt+0x59ee4> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 65c8c <__cxa_atexit@plt+0x59ec4> │ │ │ │ + ldr r7, [pc, #68] @ 65cc0 <__cxa_atexit@plt+0x59ef8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 65cc4 <__cxa_atexit@plt+0x59efc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 65c48 <__cxa_atexit@plt+0x59e80> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 65c68 <__cxa_atexit@plt+0x59ea0> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andseq ip, r4, #152, 14 @ 0x2600000 │ │ │ │ + andseq ip, r4, #120, 14 @ 0x1e00000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 65d08 <__cxa_atexit@plt+0x59f40> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ 65d18 <__cxa_atexit@plt+0x59f50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ 65d1c <__cxa_atexit@plt+0x59f54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r1, #1 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b 65ce4 <__cxa_atexit@plt+0x59f1c> │ │ │ │ + andseq ip, r4, #40, 14 @ 0xa00000 │ │ │ │ + andseq ip, r4, #24, 14 @ 0x600000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71314 <__cxa_atexit@plt+0x6554c> │ │ │ │ - ldr lr, [pc, #116] @ 7131c <__cxa_atexit@plt+0x65554> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 71308 <__cxa_atexit@plt+0x65540> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7132c <__cxa_atexit@plt+0x65564> │ │ │ │ + bhi 65db4 <__cxa_atexit@plt+0x59fec> │ │ │ │ + ldr r7, [pc, #164] @ 65de4 <__cxa_atexit@plt+0x5a01c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 65d98 <__cxa_atexit@plt+0x59fd0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 65dc4 <__cxa_atexit@plt+0x59ffc> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ 65de8 <__cxa_atexit@plt+0x5a020> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 65da8 <__cxa_atexit@plt+0x59fe0> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 65dd4 <__cxa_atexit@plt+0x5a00c> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ 65dec <__cxa_atexit@plt+0x5a024> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 65df0 <__cxa_atexit@plt+0x5a028> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq r6, r0, lsl #3 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 713fc <__cxa_atexit@plt+0x65634> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 71398 <__cxa_atexit@plt+0x655d0> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 713ac <__cxa_atexit@plt+0x655e4> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 71414 <__cxa_atexit@plt+0x6564c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 65d5c <__cxa_atexit@plt+0x59f94> │ │ │ │ bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 65d7c <__cxa_atexit@plt+0x59fb4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andseq ip, r4, #68, 14 @ 0x1100000 │ │ │ │ + andeq r5, r0, #156, 22 @ 0x27000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 65e58 <__cxa_atexit@plt+0x5a090> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ 65e78 <__cxa_atexit@plt+0x5a0b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 65e50 <__cxa_atexit@plt+0x5a088> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 65e68 <__cxa_atexit@plt+0x5a0a0> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ 65e7c <__cxa_atexit@plt+0x5a0b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 7140c <__cxa_atexit@plt+0x65644> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 65e14 <__cxa_atexit@plt+0x5a04c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 65e34 <__cxa_atexit@plt+0x5a06c> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq ip, r4, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 65eb8 <__cxa_atexit@plt+0x5a0f0> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ 65ec8 <__cxa_atexit@plt+0x5a100> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 65e9c <__cxa_atexit@plt+0x5a0d4> │ │ │ │ + andseq ip, r4, #36, 12 @ 0x2400000 │ │ │ │ + andeq r5, r0, #152, 20 @ 0x98000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65f30 <__cxa_atexit@plt+0x5a168> │ │ │ │ + ldr r2, [pc, #76] @ 65f38 <__cxa_atexit@plt+0x5a170> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 65f3c <__cxa_atexit@plt+0x5a174> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 71410 <__cxa_atexit@plt+0x65648> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 6f024 <__cxa_atexit@plt+0x6325c> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r1, r4, #124 @ 0x7c │ │ │ │ - andseq r1, r4, #84 @ 0x54 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrsheq r5, [pc, #252] @ 7151c <__cxa_atexit@plt+0x65754> │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 65f24 <__cxa_atexit@plt+0x5a15c> │ │ │ │ + ldr r3, [pc, #44] @ 65f40 <__cxa_atexit@plt+0x5a178> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq ip, r4, #240, 8 @ 0xf0000000 │ │ │ │ + andseq ip, r4, #132, 12 @ 0x8400000 │ │ │ │ + andeq r5, r0, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 7144c <__cxa_atexit@plt+0x65684> │ │ │ │ + ldr r3, [pc, #16] @ 65f68 <__cxa_atexit@plt+0x5a1a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 6f024 <__cxa_atexit@plt+0x6325c> │ │ │ │ - andseq r1, r4, #0 │ │ │ │ - mvnseq r6, ip, asr r0 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 71730 <__cxa_atexit@plt+0x65968> │ │ │ │ - str sl, [sp, #16] │ │ │ │ - str r5, [sp] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str fp, [sp, #28] │ │ │ │ - ldr r5, [r8, #3] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - add ip, r8, #11 │ │ │ │ - ldm ip, {r0, r4, fp, ip} │ │ │ │ - add r5, r1, r9 │ │ │ │ - add r5, r5, r0 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - sub r5, r4, r9 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - cmp r5, #1 │ │ │ │ - blt 714f8 <__cxa_atexit@plt+0x65730> │ │ │ │ - add r2, r1, r0 │ │ │ │ - add sl, r2, r9 │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb lr, [sl, r2] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 71580 <__cxa_atexit@plt+0x657b8> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 715e0 <__cxa_atexit@plt+0x65818> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 71640 <__cxa_atexit@plt+0x65878> │ │ │ │ - sxtb r4, lr │ │ │ │ - cmn r4, #1 │ │ │ │ - ble 716a0 <__cxa_atexit@plt+0x658d8> │ │ │ │ + add r9, r3, #2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + andseq ip, r4, #64, 12 @ 0x4000000 │ │ │ │ + andeq r5, r0, #244, 18 @ 0x3d0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 65fcc <__cxa_atexit@plt+0x5a204> │ │ │ │ + ldr r3, [pc, #76] @ 65fe4 <__cxa_atexit@plt+0x5a21c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #72] @ 65fe8 <__cxa_atexit@plt+0x5a220> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - cmp r5, r2 │ │ │ │ - bne 714c4 <__cxa_atexit@plt+0x656fc> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - stmdb r3, {r4, r5} │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 7173c <__cxa_atexit@plt+0x65974> │ │ │ │ - ldr lr, [pc, #592] @ 717a0 <__cxa_atexit@plt+0x659d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r2 │ │ │ │ - b 71724 <__cxa_atexit@plt+0x6595c> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 716f4 <__cxa_atexit@plt+0x6592c> │ │ │ │ - ldr r7, [pc, #444] @ 71798 <__cxa_atexit@plt+0x659d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 7176c <__cxa_atexit@plt+0x659a4> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 716f4 <__cxa_atexit@plt+0x6592c> │ │ │ │ - ldr r7, [pc, #352] @ 7179c <__cxa_atexit@plt+0x659d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 7176c <__cxa_atexit@plt+0x659a4> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 716f4 <__cxa_atexit@plt+0x6592c> │ │ │ │ - ldr r7, [pc, #244] @ 71790 <__cxa_atexit@plt+0x659c8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #56] @ 65fec <__cxa_atexit@plt+0x5a224> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 65ff0 <__cxa_atexit@plt+0x5a228> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 7176c <__cxa_atexit@plt+0x659a4> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 71764 <__cxa_atexit@plt+0x6599c> │ │ │ │ - ldr lr, [pc, #144] @ 7178c <__cxa_atexit@plt+0x659c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r0, r1, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 719e4 <__cxa_atexit@plt+0x65c1c> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 717a4 <__cxa_atexit@plt+0x659dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #40] @ 71794 <__cxa_atexit@plt+0x659cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3, #-52]! @ 0xffffffcc │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq ip, r4, #252, 10 @ 0x3f000000 │ │ │ │ + andseq ip, r4, #56, 8 @ 0x38000000 │ │ │ │ + andeq r5, r0, #164, 18 @ 0x290000 │ │ │ │ + andeq r5, r0, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 66044 <__cxa_atexit@plt+0x5a27c> │ │ │ │ + ldr r2, [pc, #56] @ 6604c <__cxa_atexit@plt+0x5a284> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 66038 <__cxa_atexit@plt+0x5a270> │ │ │ │ + ldr r3, [pc, #36] @ 66050 <__cxa_atexit@plt+0x5a288> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r0, r4, #24, 28 @ 0x180 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andseq r0, r4, #196, 30 @ 0x310 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvnseq r5, r8, lsl #26 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 717f8 <__cxa_atexit@plt+0x65a30> │ │ │ │ - ldr lr, [pc, #64] @ 71810 <__cxa_atexit@plt+0x65a48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 719e4 <__cxa_atexit@plt+0x65c1c> │ │ │ │ - ldr r3, [pc, #20] @ 71814 <__cxa_atexit@plt+0x65a4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r0, r4, #68, 26 @ 0x1100 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01ff5c98 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 71868 <__cxa_atexit@plt+0x65aa0> │ │ │ │ - ldr lr, [pc, #60] @ 71880 <__cxa_atexit@plt+0x65ab8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 719e4 <__cxa_atexit@plt+0x65c1c> │ │ │ │ - ldr r3, [pc, #20] @ 71884 <__cxa_atexit@plt+0x65abc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r0, r4, #208, 24 @ 0xd000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r5, r8, lsr #24 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 718d8 <__cxa_atexit@plt+0x65b10> │ │ │ │ - ldr lr, [pc, #60] @ 718f0 <__cxa_atexit@plt+0x65b28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 719e4 <__cxa_atexit@plt+0x65c1c> │ │ │ │ - ldr r3, [pc, #20] @ 718f4 <__cxa_atexit@plt+0x65b2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r0, r4, #96, 24 @ 0x6000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldrheq r5, [pc, #184] @ 719b8 <__cxa_atexit@plt+0x65bf0> │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 71948 <__cxa_atexit@plt+0x65b80> │ │ │ │ - ldr lr, [pc, #60] @ 71960 <__cxa_atexit@plt+0x65b98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 719e4 <__cxa_atexit@plt+0x65c1c> │ │ │ │ - ldr r3, [pc, #20] @ 71964 <__cxa_atexit@plt+0x65b9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r0, r4, #240, 22 @ 0x3c000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r5, r8, asr #22 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andseq ip, r4, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r5, r0, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 66078 <__cxa_atexit@plt+0x5a2b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + andseq ip, r4, #48, 10 @ 0xc000000 │ │ │ │ + andeq r5, r0, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 719b8 <__cxa_atexit@plt+0x65bf0> │ │ │ │ - ldr lr, [pc, #60] @ 719d0 <__cxa_atexit@plt+0x65c08> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 719e4 <__cxa_atexit@plt+0x65c1c> │ │ │ │ - ldr r3, [pc, #20] @ 719d4 <__cxa_atexit@plt+0x65c0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r0, r4, #128, 22 @ 0x20000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldrsbeq r5, [pc, #168] @ 71a88 <__cxa_atexit@plt+0x65cc0> │ │ │ │ - andeq r7, r1, ip, asr #20 │ │ │ │ + bcc 660c4 <__cxa_atexit@plt+0x5a2fc> │ │ │ │ + ldr r2, [pc, #52] @ 660dc <__cxa_atexit@plt+0x5a314> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r2, [pc, #40] @ 660e0 <__cxa_atexit@plt+0x5a318> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r7, [pc, #24] @ 660e4 <__cxa_atexit@plt+0x5a31c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andseq ip, r4, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r5, r0, #180, 16 @ 0xb40000 │ │ │ │ + andeq r5, r0, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 66138 <__cxa_atexit@plt+0x5a370> │ │ │ │ + ldr r2, [pc, #56] @ 66140 <__cxa_atexit@plt+0x5a378> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6612c <__cxa_atexit@plt+0x5a364> │ │ │ │ + ldr r3, [pc, #36] @ 66144 <__cxa_atexit@plt+0x5a37c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andseq ip, r4, #120, 8 @ 0x78000000 │ │ │ │ + andeq r5, r0, #28, 16 @ 0x1c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + ldr r3, [pc, #16] @ 6616c <__cxa_atexit@plt+0x5a3a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + andseq ip, r4, #60, 8 @ 0x3c000000 │ │ │ │ + andeq r5, r0, #240, 14 @ 0x3c00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 71acc <__cxa_atexit@plt+0x65d04> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #48]! @ 0x30 │ │ │ │ - ldr r1, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r3, #-16] │ │ │ │ - ldr lr, [r3, #-4] │ │ │ │ - add r1, r7, r1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 71a84 <__cxa_atexit@plt+0x65cbc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [pc, #200] @ 71af4 <__cxa_atexit@plt+0x65d2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 71ae4 <__cxa_atexit@plt+0x65d1c> │ │ │ │ - ldr r3, [pc, #172] @ 71af8 <__cxa_atexit@plt+0x65d30> │ │ │ │ + bcc 661b8 <__cxa_atexit@plt+0x5a3f0> │ │ │ │ + ldr r3, [pc, #52] @ 661d4 <__cxa_atexit@plt+0x5a40c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #28]! │ │ │ │ - stmib r7, {r0, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 71abc <__cxa_atexit@plt+0x65cf4> │ │ │ │ - ldr r7, [pc, #140] @ 71afc <__cxa_atexit@plt+0x65d34> │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + ldr r3, [pc, #40] @ 661d8 <__cxa_atexit@plt+0x5a410> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r7, [pc, #28] @ 661dc <__cxa_atexit@plt+0x5a414> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andseq ip, r4, #236, 6 @ 0xb0000003 │ │ │ │ + andeq r5, r0, #200, 14 @ 0x3200000 │ │ │ │ + andeq r5, r0, #156, 14 @ 0x2700000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 66208 <__cxa_atexit@plt+0x5a440> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + andeq r5, r0, #136, 14 @ 0x2200000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 662a0 <__cxa_atexit@plt+0x5a4d8> │ │ │ │ + ldr r7, [pc, #164] @ 662d0 <__cxa_atexit@plt+0x5a508> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 66284 <__cxa_atexit@plt+0x5a4bc> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 662b0 <__cxa_atexit@plt+0x5a4e8> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ 662d4 <__cxa_atexit@plt+0x5a50c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 66294 <__cxa_atexit@plt+0x5a4cc> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 662c0 <__cxa_atexit@plt+0x5a4f8> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ 662d8 <__cxa_atexit@plt+0x5a510> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [pc, #100] @ 71af0 <__cxa_atexit@plt+0x65d28> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - str r0, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 71aac <__cxa_atexit@plt+0x65ce4> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b 71b10 <__cxa_atexit@plt+0x65d48> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 71b00 <__cxa_atexit@plt+0x65d38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ + ldr r7, [pc, #52] @ 662dc <__cxa_atexit@plt+0x5a514> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andseq r0, r4, #68, 20 @ 0x44000 │ │ │ │ - @ instruction: 0xfffff358 │ │ │ │ - @ instruction: 0xfffff368 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - mvnseq r5, ip, lsr #19 │ │ │ │ - andeq pc, r0, ip, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 66248 <__cxa_atexit@plt+0x5a480> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 66268 <__cxa_atexit@plt+0x5a4a0> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andseq ip, r4, #88, 4 @ 0x80000005 │ │ │ │ + andeq r5, r0, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 71bec <__cxa_atexit@plt+0x65e24> │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 71c80 <__cxa_atexit@plt+0x65eb8> │ │ │ │ - ldr r1, [pc, #392] @ 71ccc <__cxa_atexit@plt+0x65f04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r2, [pc, #368] @ 71cd0 <__cxa_atexit@plt+0x65f08> │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 66344 <__cxa_atexit@plt+0x5a57c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ 66364 <__cxa_atexit@plt+0x5a59c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 6633c <__cxa_atexit@plt+0x5a574> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 66354 <__cxa_atexit@plt+0x5a58c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ 66368 <__cxa_atexit@plt+0x5a5a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #360] @ 71cd4 <__cxa_atexit@plt+0x65f0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r3, #82 @ 0x52 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - ldr r1, [pc, #324] @ 71cd8 <__cxa_atexit@plt+0x65f10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #284] @ 71cdc <__cxa_atexit@plt+0x65f14> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 71c88 <__cxa_atexit@plt+0x65ec0> │ │ │ │ - ldr r2, [pc, #184] @ 71cb8 <__cxa_atexit@plt+0x65ef0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, sl} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r6, r5, #8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 71c9c <__cxa_atexit@plt+0x65ed4> │ │ │ │ - ldr lr, [pc, #160] @ 71cbc <__cxa_atexit@plt+0x65ef4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #156] @ 71cc0 <__cxa_atexit@plt+0x65ef8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 66300 <__cxa_atexit@plt+0x5a538> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 66320 <__cxa_atexit@plt+0x5a558> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq ip, r4, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 663a4 <__cxa_atexit@plt+0x5a5dc> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ 663b4 <__cxa_atexit@plt+0x5a5ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldmib r7, {r0, r6} │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #28]! │ │ │ │ - str r6, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 71c6c <__cxa_atexit@plt+0x65ea4> │ │ │ │ - ldr r7, [pc, #112] @ 71cc4 <__cxa_atexit@plt+0x65efc> │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 66388 <__cxa_atexit@plt+0x5a5c0> │ │ │ │ + andseq ip, r4, #56, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 663fc <__cxa_atexit@plt+0x5a634> │ │ │ │ + ldr r7, [pc, #52] @ 66410 <__cxa_atexit@plt+0x5a648> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 663f0 <__cxa_atexit@plt+0x5a628> │ │ │ │ + mov r7, r8 │ │ │ │ + b 66420 <__cxa_atexit@plt+0x5a658> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r3, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - b 71c8c <__cxa_atexit@plt+0x65ec4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #36] @ 71cc8 <__cxa_atexit@plt+0x65f00> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ + ldr r7, [pc, #16] @ 66414 <__cxa_atexit@plt+0x5a64c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r0, r4, #112, 16 @ 0x700000 │ │ │ │ - @ instruction: 0xfffff188 │ │ │ │ - andseq r0, r4, #144, 16 @ 0x900000 │ │ │ │ - @ instruction: 0xfffff184 │ │ │ │ - andseq r0, r4, #16, 16 @ 0x100000 │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - andseq r0, r4, #168, 16 @ 0xa80000 │ │ │ │ - andseq r0, r4, #136, 16 @ 0x880000 │ │ │ │ - @ instruction: 0xfffff6fc │ │ │ │ - andseq r0, r4, #92, 18 @ 0x170000 │ │ │ │ - mvnseq r5, ip, asr #15 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r5, r0, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 71d84 <__cxa_atexit@plt+0x65fbc> │ │ │ │ - ldr r2, [pc, #136] @ 71d8c <__cxa_atexit@plt+0x65fc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 71d68 <__cxa_atexit@plt+0x65fa0> │ │ │ │ - ldr r2, [pc, #104] @ 71d90 <__cxa_atexit@plt+0x65fc8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 6647c <__cxa_atexit@plt+0x5a6b4> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #136] @ 664c8 <__cxa_atexit@plt+0x5a700> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 71d68 <__cxa_atexit@plt+0x65fa0> │ │ │ │ - ldr r3, [pc, #84] @ 71d94 <__cxa_atexit@plt+0x65fcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 71d74 <__cxa_atexit@plt+0x65fac> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - b 71460 <__cxa_atexit@plt+0x65698> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 66474 <__cxa_atexit@plt+0x5a6ac> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 6648c <__cxa_atexit@plt+0x5a6c4> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 664a0 <__cxa_atexit@plt+0x5a6d8> │ │ │ │ + ldr r7, [pc, #104] @ 664d0 <__cxa_atexit@plt+0x5a708> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 66438 <__cxa_atexit@plt+0x5a670> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt 66460 <__cxa_atexit@plt+0x5a698> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 664b8 <__cxa_atexit@plt+0x5a6f0> │ │ │ │ + ldr r7, [pc, #28] @ 664cc <__cxa_atexit@plt+0x5a704> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 664d4 <__cxa_atexit@plt+0x5a70c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andseq fp, r4, #148, 30 @ 0x250 │ │ │ │ + andseq fp, r4, #252, 30 @ 0x3f0 │ │ │ │ + andseq ip, r4, #84, 2 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 66510 <__cxa_atexit@plt+0x5a748> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 66524 <__cxa_atexit@plt+0x5a75c> │ │ │ │ + ldr r7, [pc, #76] @ 66550 <__cxa_atexit@plt+0x5a788> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt 664fc <__cxa_atexit@plt+0x5a734> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 6653c <__cxa_atexit@plt+0x5a774> │ │ │ │ + ldr r7, [pc, #24] @ 6654c <__cxa_atexit@plt+0x5a784> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 66554 <__cxa_atexit@plt+0x5a78c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r4, #16, 30 @ 0x40 │ │ │ │ + andseq fp, r4, #96, 30 @ 0x180 │ │ │ │ + andseq ip, r4, #208 @ 0xd0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 665fc <__cxa_atexit@plt+0x5a834> │ │ │ │ + ldr r7, [pc, #180] @ 6662c <__cxa_atexit@plt+0x5a864> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 665d0 <__cxa_atexit@plt+0x5a808> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 6660c <__cxa_atexit@plt+0x5a844> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ 66630 <__cxa_atexit@plt+0x5a868> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 665e0 <__cxa_atexit@plt+0x5a818> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 6661c <__cxa_atexit@plt+0x5a854> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 665ec <__cxa_atexit@plt+0x5a824> │ │ │ │ + ldr r7, [pc, #108] @ 66634 <__cxa_atexit@plt+0x5a86c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 6663c <__cxa_atexit@plt+0x5a874> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 66638 <__cxa_atexit@plt+0x5a870> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - mvnseq r5, r8, lsl r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 71e08 <__cxa_atexit@plt+0x66040> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 71df0 <__cxa_atexit@plt+0x66028> │ │ │ │ - ldr r3, [pc, #72] @ 71e0c <__cxa_atexit@plt+0x66044> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 71df8 <__cxa_atexit@plt+0x66030> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 71460 <__cxa_atexit@plt+0x65698> │ │ │ │ + bic r2, r9, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 66594 <__cxa_atexit@plt+0x5a7cc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 665b4 <__cxa_atexit@plt+0x5a7ec> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andseq fp, r4, #76, 28 @ 0x4c0 │ │ │ │ + andeq r5, r0, #180, 6 @ 0xd0000002 │ │ │ │ + andseq fp, r4, #24, 28 @ 0x180 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 666b4 <__cxa_atexit@plt+0x5a8ec> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ 666d4 <__cxa_atexit@plt+0x5a90c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 6669c <__cxa_atexit@plt+0x5a8d4> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 666c4 <__cxa_atexit@plt+0x5a8fc> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 666a4 <__cxa_atexit@plt+0x5a8dc> │ │ │ │ + ldr r7, [pc, #68] @ 666d8 <__cxa_atexit@plt+0x5a910> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #48] @ 666dc <__cxa_atexit@plt+0x5a914> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvnseq r5, r0, lsr #13 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 71e68 <__cxa_atexit@plt+0x660a0> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 66660 <__cxa_atexit@plt+0x5a898> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 66680 <__cxa_atexit@plt+0x5a8b8> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andseq fp, r4, #128, 26 @ 0x2000 │ │ │ │ + andseq fp, r4, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 66720 <__cxa_atexit@plt+0x5a958> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ 66730 <__cxa_atexit@plt+0x5a968> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ 66734 <__cxa_atexit@plt+0x5a96c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b 666fc <__cxa_atexit@plt+0x5a934> │ │ │ │ + andseq fp, r4, #16, 26 @ 0x400 │ │ │ │ + andseq fp, r4, #0, 26 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 667d4 <__cxa_atexit@plt+0x5aa0c> │ │ │ │ + ldr r3, [pc, #172] @ 66804 <__cxa_atexit@plt+0x5aa3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 71e58 <__cxa_atexit@plt+0x66090> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 71460 <__cxa_atexit@plt+0x65698> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 667b8 <__cxa_atexit@plt+0x5a9f0> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 667e4 <__cxa_atexit@plt+0x5aa1c> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ 66808 <__cxa_atexit@plt+0x5aa40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 667c8 <__cxa_atexit@plt+0x5aa00> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 667f4 <__cxa_atexit@plt+0x5aa2c> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrge r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvnseq r5, r4, asr #12 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 6680c <__cxa_atexit@plt+0x5aa44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b 6677c <__cxa_atexit@plt+0x5a9b4> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 667a4 <__cxa_atexit@plt+0x5a9dc> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r5, r0, #224, 2 @ 0x38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 6687c <__cxa_atexit@plt+0x5aab4> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ 6689c <__cxa_atexit@plt+0x5aad4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 66870 <__cxa_atexit@plt+0x5aaa8> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 6688c <__cxa_atexit@plt+0x5aac4> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldrlt r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 66830 <__cxa_atexit@plt+0x5aa68> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 6685c <__cxa_atexit@plt+0x5aa94> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 668d8 <__cxa_atexit@plt+0x5ab10> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r2, r3 │ │ │ │ + bic r7, r2, #3 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 71460 <__cxa_atexit@plt+0x65698> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 668c0 <__cxa_atexit@plt+0x5aaf8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71f3c <__cxa_atexit@plt+0x66174> │ │ │ │ - ldr r2, [pc, #172] @ 71f58 <__cxa_atexit@plt+0x66190> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 71f30 <__cxa_atexit@plt+0x66168> │ │ │ │ - ldr r2, [pc, #140] @ 71f5c <__cxa_atexit@plt+0x66194> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 71f30 <__cxa_atexit@plt+0x66168> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 71f44 <__cxa_atexit@plt+0x6617c> │ │ │ │ - ldr r1, [pc, #104] @ 71f60 <__cxa_atexit@plt+0x66198> │ │ │ │ + bhi 6698c <__cxa_atexit@plt+0x5abc4> │ │ │ │ + ldr r7, [pc, #180] @ 669bc <__cxa_atexit@plt+0x5abf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 66960 <__cxa_atexit@plt+0x5ab98> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 6699c <__cxa_atexit@plt+0x5abd4> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ 669c0 <__cxa_atexit@plt+0x5abf8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 71f64 <__cxa_atexit@plt+0x6619c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 66970 <__cxa_atexit@plt+0x5aba8> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 669ac <__cxa_atexit@plt+0x5abe4> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 6697c <__cxa_atexit@plt+0x5abb4> │ │ │ │ + ldr r7, [pc, #108] @ 669c4 <__cxa_atexit@plt+0x5abfc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 669cc <__cxa_atexit@plt+0x5ac04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 669c8 <__cxa_atexit@plt+0x5ac00> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - mvnseq r4, r4, lsl #27 │ │ │ │ - andseq r0, r4, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 66924 <__cxa_atexit@plt+0x5ab5c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 66944 <__cxa_atexit@plt+0x5ab7c> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andseq fp, r4, #188, 20 @ 0xbc000 │ │ │ │ + andeq r5, r0, #44 @ 0x2c │ │ │ │ + andseq fp, r4, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 71fec <__cxa_atexit@plt+0x66224> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 71fd4 <__cxa_atexit@plt+0x6620c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 71fdc <__cxa_atexit@plt+0x66214> │ │ │ │ - ldr r2, [pc, #80] @ 71ff0 <__cxa_atexit@plt+0x66228> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 66a44 <__cxa_atexit@plt+0x5ac7c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ 66a64 <__cxa_atexit@plt+0x5ac9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 71ff4 <__cxa_atexit@plt+0x6622c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 66a2c <__cxa_atexit@plt+0x5ac64> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 66a54 <__cxa_atexit@plt+0x5ac8c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 66a34 <__cxa_atexit@plt+0x5ac6c> │ │ │ │ + ldr r7, [pc, #68] @ 66a68 <__cxa_atexit@plt+0x5aca0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrsbeq r4, [pc, #204] @ 720c4 <__cxa_atexit@plt+0x662fc> │ │ │ │ - andseq r0, r4, #200, 8 @ 0xc8000000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r7, [pc, #48] @ 66a6c <__cxa_atexit@plt+0x5aca4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 669f0 <__cxa_atexit@plt+0x5ac28> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 66a10 <__cxa_atexit@plt+0x5ac48> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andseq fp, r4, #240, 18 @ 0x3c0000 │ │ │ │ + andseq fp, r4, #208, 18 @ 0x340000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7204c <__cxa_atexit@plt+0x66284> │ │ │ │ - ldr r2, [pc, #60] @ 72058 <__cxa_atexit@plt+0x66290> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 7205c <__cxa_atexit@plt+0x66294> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 66ab0 <__cxa_atexit@plt+0x5ace8> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ 66ac0 <__cxa_atexit@plt+0x5acf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mvnseq r4, r0, ror #24 │ │ │ │ - andseq r0, r4, #76, 8 @ 0x4c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r7, [pc, #40] @ 66ac4 <__cxa_atexit@plt+0x5acfc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b 66a8c <__cxa_atexit@plt+0x5acc4> │ │ │ │ + andseq fp, r4, #128, 18 @ 0x200000 │ │ │ │ + andseq fp, r4, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 72090 <__cxa_atexit@plt+0x662c8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 72098 <__cxa_atexit@plt+0x662d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 66b5c <__cxa_atexit@plt+0x5ad94> │ │ │ │ + ldr r7, [pc, #164] @ 66b8c <__cxa_atexit@plt+0x5adc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 66b40 <__cxa_atexit@plt+0x5ad78> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 66b6c <__cxa_atexit@plt+0x5ada4> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ 66b90 <__cxa_atexit@plt+0x5adc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 66b50 <__cxa_atexit@plt+0x5ad88> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 66b7c <__cxa_atexit@plt+0x5adb4> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ 66b94 <__cxa_atexit@plt+0x5adcc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 206ed0 <__cxa_atexit@plt+0x1fb108> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andseq r0, r4, #112, 6 @ 0xc0000001 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 66b98 <__cxa_atexit@plt+0x5add0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r9, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 66b04 <__cxa_atexit@plt+0x5ad3c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 66b24 <__cxa_atexit@plt+0x5ad5c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andseq fp, r4, #156, 18 @ 0x270000 │ │ │ │ + andeq r4, r0, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 720dc <__cxa_atexit@plt+0x66314> │ │ │ │ - ldr r2, [pc, #40] @ 720ec <__cxa_atexit@plt+0x66324> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 66c00 <__cxa_atexit@plt+0x5ae38> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ 66c20 <__cxa_atexit@plt+0x5ae58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #12 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 66bf8 <__cxa_atexit@plt+0x5ae30> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 66c10 <__cxa_atexit@plt+0x5ae48> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ 66c24 <__cxa_atexit@plt+0x5ae5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 66bbc <__cxa_atexit@plt+0x5adf4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 66bdc <__cxa_atexit@plt+0x5ae14> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq fp, r4, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 66c60 <__cxa_atexit@plt+0x5ae98> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ 66c70 <__cxa_atexit@plt+0x5aea8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 66c44 <__cxa_atexit@plt+0x5ae7c> │ │ │ │ + andseq fp, r4, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 66d10 <__cxa_atexit@plt+0x5af48> │ │ │ │ + ldr r3, [pc, #172] @ 66d40 <__cxa_atexit@plt+0x5af78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 66cf4 <__cxa_atexit@plt+0x5af2c> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 66d20 <__cxa_atexit@plt+0x5af58> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ 66d44 <__cxa_atexit@plt+0x5af7c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 66d04 <__cxa_atexit@plt+0x5af3c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 66d30 <__cxa_atexit@plt+0x5af68> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrlt r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 66d48 <__cxa_atexit@plt+0x5af80> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b 66cb8 <__cxa_atexit@plt+0x5aef0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 66ce0 <__cxa_atexit@plt+0x5af18> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r4, r0, #176, 24 @ 0xb000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 66db8 <__cxa_atexit@plt+0x5aff0> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ 66dd8 <__cxa_atexit@plt+0x5b010> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 66dac <__cxa_atexit@plt+0x5afe4> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 66dc8 <__cxa_atexit@plt+0x5b000> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #4] │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 72120 <__cxa_atexit@plt+0x66358> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq r5, r8, asr #7 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrb r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 72274 <__cxa_atexit@plt+0x664ac> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r3, #125 @ 0x7d │ │ │ │ - bne 721d4 <__cxa_atexit@plt+0x6640c> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5] │ │ │ │ - mov r1, #125 @ 0x7d │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 66d6c <__cxa_atexit@plt+0x5afa4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 66d98 <__cxa_atexit@plt+0x5afd0> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 66e14 <__cxa_atexit@plt+0x5b04c> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r3, r2 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 66dfc <__cxa_atexit@plt+0x5b034> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 66e9c <__cxa_atexit@plt+0x5b0d4> │ │ │ │ + ldr r7, [pc, #152] @ 66edc <__cxa_atexit@plt+0x5b114> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 66e8c <__cxa_atexit@plt+0x5b0c4> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq 66eac <__cxa_atexit@plt+0x5b0e4> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 72288 <__cxa_atexit@plt+0x664c0> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-8]! │ │ │ │ - ldr ip, [r1, #-12] │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r0, [ip, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 72234 <__cxa_atexit@plt+0x6646c> │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - ldr r5, [pc, #284] @ 722dc <__cxa_atexit@plt+0x66514> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r1, r5 │ │ │ │ - str sl, [r1, #-8]! │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 722a8 <__cxa_atexit@plt+0x664e0> │ │ │ │ - ldr lr, [pc, #200] @ 722c4 <__cxa_atexit@plt+0x664fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r7, {r0, r1} │ │ │ │ - ldr r3, [pc, #192] @ 722c8 <__cxa_atexit@plt+0x66500> │ │ │ │ + bcc 66ebc <__cxa_atexit@plt+0x5b0f4> │ │ │ │ + ldr r3, [pc, #112] @ 66ee8 <__cxa_atexit@plt+0x5b120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - sub lr, r5, #28 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 72264 <__cxa_atexit@plt+0x6649c> │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - b 79ac8 <__cxa_atexit@plt+0x6dd00> │ │ │ │ - ldr r0, [pc, #148] @ 722d0 <__cxa_atexit@plt+0x66508> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #144] @ 722d4 <__cxa_atexit@plt+0x6650c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r2, #3 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 722d8 <__cxa_atexit@plt+0x66510> │ │ │ │ + ldr r7, [pc, #64] @ 66ee4 <__cxa_atexit@plt+0x5b11c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - ldr r5, [pc, #28] @ 722cc <__cxa_atexit@plt+0x66504> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r7, r0, r8, asr #17 │ │ │ │ - andseq r0, r4, #0, 4 │ │ │ │ - andseq r0, r4, #88, 2 │ │ │ │ - mvnseq r4, r0, asr #20 │ │ │ │ - andseq r0, r4, #44, 4 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r0, r4, #128, 4 │ │ │ │ - ldrsbeq r4, [pc, #108] @ 72354 <__cxa_atexit@plt+0x6658c> │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 66e5c <__cxa_atexit@plt+0x5b094> │ │ │ │ + ldr r6, [pc, #28] @ 66ee0 <__cxa_atexit@plt+0x5b118> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r4, r0, #80, 22 @ 0x14000 │ │ │ │ + andseq fp, r4, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 66f34 <__cxa_atexit@plt+0x5b16c> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 66f44 <__cxa_atexit@plt+0x5b17c> │ │ │ │ + ldr r2, [pc, #68] @ 66f64 <__cxa_atexit@plt+0x5b19c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 66f04 <__cxa_atexit@plt+0x5b13c> │ │ │ │ + ldr r6, [pc, #20] @ 66f60 <__cxa_atexit@plt+0x5b198> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andseq fp, r4, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7238c <__cxa_atexit@plt+0x665c4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r0, [lr, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 7235c <__cxa_atexit@plt+0x66594> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [pc, #112] @ 723b4 <__cxa_atexit@plt+0x665ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #137 @ 0x89 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r0, [pc, #68] @ 723a8 <__cxa_atexit@plt+0x665e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #64] @ 723ac <__cxa_atexit@plt+0x665e4> │ │ │ │ + bcc 66fa0 <__cxa_atexit@plt+0x5b1d8> │ │ │ │ + ldr r2, [pc, #40] @ 66fb8 <__cxa_atexit@plt+0x5b1f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 723b0 <__cxa_atexit@plt+0x665e8> │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 66fbc <__cxa_atexit@plt+0x5b1f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mvnseq r4, r8, lsl r9 │ │ │ │ - andseq r0, r4, #4, 2 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andseq r0, r4, #252 @ 0xfc │ │ │ │ - mvnseq r5, r0, lsr #2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq fp, r4, #216, 8 @ 0xd8000000 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 67008 <__cxa_atexit@plt+0x5b240> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 67014 <__cxa_atexit@plt+0x5b24c> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + beq 67020 <__cxa_atexit@plt+0x5b258> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 6702c <__cxa_atexit@plt+0x5b264> │ │ │ │ + ldr r8, [pc, #64] @ 67044 <__cxa_atexit@plt+0x5b27c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r8, [pc, #44] @ 6703c <__cxa_atexit@plt+0x5b274> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r8, [pc, #28] @ 67038 <__cxa_atexit@plt+0x5b270> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r8, [pc, #32] @ 67048 <__cxa_atexit@plt+0x5b280> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r8, [pc, #12] @ 67040 <__cxa_atexit@plt+0x5b278> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq pc, sp, asr sp @ │ │ │ │ + mvneq pc, fp, asr sp @ │ │ │ │ + mvneq pc, r9, lsr #26 │ │ │ │ + mvneq pc, sl, asr #26 │ │ │ │ + mvneq pc, r8, lsl sp @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6709c <__cxa_atexit@plt+0x5b2d4> │ │ │ │ + ldr r3, [pc, #64] @ 670ac <__cxa_atexit@plt+0x5b2e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6708c <__cxa_atexit@plt+0x5b2c4> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 66fcc <__cxa_atexit@plt+0x5b204> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 670b0 <__cxa_atexit@plt+0x5b2e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r4, r0, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 72474 <__cxa_atexit@plt+0x666ac> │ │ │ │ - ldr r2, [pc, #160] @ 7247c <__cxa_atexit@plt+0x666b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72448 <__cxa_atexit@plt+0x66680> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 72480 <__cxa_atexit@plt+0x666b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 66fcc <__cxa_atexit@plt+0x5b204> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 67114 <__cxa_atexit@plt+0x5b34c> │ │ │ │ + ldr r3, [pc, #56] @ 67124 <__cxa_atexit@plt+0x5b35c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 72454 <__cxa_atexit@plt+0x6668c> │ │ │ │ - ldr r7, [pc, #96] @ 72484 <__cxa_atexit@plt+0x666bc> │ │ │ │ + beq 67104 <__cxa_atexit@plt+0x5b33c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + b 66fcc <__cxa_atexit@plt+0x5b204> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 67128 <__cxa_atexit@plt+0x5b360> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 72464 <__cxa_atexit@plt+0x6669c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 72120 <__cxa_atexit@plt+0x66358> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r4, r0, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 66fcc <__cxa_atexit@plt+0x5b204> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 67168 <__cxa_atexit@plt+0x5b3a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + andeq r4, r0, #160, 16 @ 0xa00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 671bc <__cxa_atexit@plt+0x5b3f4> │ │ │ │ + ldr r3, [pc, #64] @ 671cc <__cxa_atexit@plt+0x5b404> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 671ac <__cxa_atexit@plt+0x5b3e4> │ │ │ │ + ldr r7, [pc, #48] @ 671d0 <__cxa_atexit@plt+0x5b408> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + b 66fcc <__cxa_atexit@plt+0x5b204> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #16] @ 671d4 <__cxa_atexit@plt+0x5b40c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andseq fp, r4, #96, 4 │ │ │ │ + andeq r4, r0, #68, 16 @ 0x440000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 671f8 <__cxa_atexit@plt+0x5b430> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 66fcc <__cxa_atexit@plt+0x5b204> │ │ │ │ + andseq fp, r4, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6724c <__cxa_atexit@plt+0x5b484> │ │ │ │ + ldr r3, [pc, #64] @ 67264 <__cxa_atexit@plt+0x5b49c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #60] @ 67268 <__cxa_atexit@plt+0x5b4a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 6726c <__cxa_atexit@plt+0x5b4a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - mvnseq r5, r4, asr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 724fc <__cxa_atexit@plt+0x66734> │ │ │ │ + andseq fp, r4, #200, 2 @ 0x32 │ │ │ │ + andseq fp, r4, #196, 2 @ 0x31 │ │ │ │ + andeq r4, r0, #56, 16 @ 0x380000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 672cc <__cxa_atexit@plt+0x5b504> │ │ │ │ + ldr r2, [pc, #72] @ 672d8 <__cxa_atexit@plt+0x5b510> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ 672dc <__cxa_atexit@plt+0x5b514> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 724e4 <__cxa_atexit@plt+0x6671c> │ │ │ │ - ldr r7, [pc, #64] @ 72500 <__cxa_atexit@plt+0x66738> │ │ │ │ + beq 672c0 <__cxa_atexit@plt+0x5b4f8> │ │ │ │ + ldr r7, [pc, #40] @ 672e0 <__cxa_atexit@plt+0x5b518> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 724f0 <__cxa_atexit@plt+0x66728> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 72120 <__cxa_atexit@plt+0x66358> │ │ │ │ + b 67364 <__cxa_atexit@plt+0x5b59c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldrsbeq r4, [pc, #248] @ 72604 <__cxa_atexit@plt+0x6683c> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 72550 <__cxa_atexit@plt+0x66788> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 72544 <__cxa_atexit@plt+0x6677c> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 72120 <__cxa_atexit@plt+0x66358> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r4, r8, lsl #31 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andseq fp, r4, #76, 2 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 67300 <__cxa_atexit@plt+0x5b538> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 72120 <__cxa_atexit@plt+0x66358> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 67364 <__cxa_atexit@plt+0x5b59c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 725c8 <__cxa_atexit@plt+0x66800> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 725dc <__cxa_atexit@plt+0x66814> │ │ │ │ + bcc 67338 <__cxa_atexit@plt+0x5b570> │ │ │ │ + ldr r2, [pc, #40] @ 67350 <__cxa_atexit@plt+0x5b588> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq pc, r3, #72, 30 @ 0x120 │ │ │ │ - ldrsheq r4, [pc, #232] @ 726d0 <__cxa_atexit@plt+0x66908> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 7269c <__cxa_atexit@plt+0x668d4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 726a4 <__cxa_atexit@plt+0x668dc> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 72650 <__cxa_atexit@plt+0x66888> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 726c8 <__cxa_atexit@plt+0x66900> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 726c0 <__cxa_atexit@plt+0x668f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 726c4 <__cxa_atexit@plt+0x668fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 726ac <__cxa_atexit@plt+0x668e4> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq pc, r3, #252, 26 @ 0x3f00 │ │ │ │ - mvnseq r4, r0, lsl lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 72710 <__cxa_atexit@plt+0x66948> │ │ │ │ + ldr r3, [pc, #20] @ 67354 <__cxa_atexit@plt+0x5b58c> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andseq fp, r4, #224 @ 0xe0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 67408 <__cxa_atexit@plt+0x5b640> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 673e4 <__cxa_atexit@plt+0x5b61c> │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-4]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 67418 <__cxa_atexit@plt+0x5b650> │ │ │ │ + ldr r2, [pc, #160] @ 6743c <__cxa_atexit@plt+0x5b674> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r0, [pc, #148] @ 67440 <__cxa_atexit@plt+0x5b678> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 72708 <__cxa_atexit@plt+0x66940> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 72120 <__cxa_atexit@plt+0x66358> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 673fc <__cxa_atexit@plt+0x5b634> │ │ │ │ + ldr r6, [pc, #116] @ 67444 <__cxa_atexit@plt+0x5b67c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r7, [pc, #100] @ 67450 <__cxa_atexit@plt+0x5b688> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r4, r8, asr #27 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 72120 <__cxa_atexit@plt+0x66358> │ │ │ │ - @ instruction: 0x01ff4d9c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 72780 <__cxa_atexit@plt+0x669b8> │ │ │ │ - ldr r2, [pc, #40] @ 72788 <__cxa_atexit@plt+0x669c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r4, r0, asr sp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 727d0 <__cxa_atexit@plt+0x66a08> │ │ │ │ + ldr r7, [pc, #60] @ 6744c <__cxa_atexit@plt+0x5b684> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 727c4 <__cxa_atexit@plt+0x669fc> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 725f0 <__cxa_atexit@plt+0x66828> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + ldr r6, [pc, #40] @ 67448 <__cxa_atexit@plt+0x5b680> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq r4, r8, lsl #26 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 725f0 <__cxa_atexit@plt+0x66828> │ │ │ │ - mvnseq r4, r8, lsl #6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 72894 <__cxa_atexit@plt+0x66acc> │ │ │ │ - ldr r2, [pc, #132] @ 7289c <__cxa_atexit@plt+0x66ad4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72878 <__cxa_atexit@plt+0x66ab0> │ │ │ │ - ldr r2, [pc, #100] @ 728a0 <__cxa_atexit@plt+0x66ad8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + andeq r4, r0, #156, 12 @ 0x9c00000 │ │ │ │ + andseq fp, r4, #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 674cc <__cxa_atexit@plt+0x5b704> │ │ │ │ + ldr r1, [pc, #104] @ 674e8 <__cxa_atexit@plt+0x5b720> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r0, [pc, #92] @ 674ec <__cxa_atexit@plt+0x5b724> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 72878 <__cxa_atexit@plt+0x66ab0> │ │ │ │ - ldr r3, [pc, #80] @ 728a4 <__cxa_atexit@plt+0x66adc> │ │ │ │ + beq 674c4 <__cxa_atexit@plt+0x5b6fc> │ │ │ │ + ldr r3, [pc, #60] @ 674f0 <__cxa_atexit@plt+0x5b728> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 72884 <__cxa_atexit@plt+0x66abc> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #32] @ 674f4 <__cxa_atexit@plt+0x5b72c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 67518 <__cxa_atexit@plt+0x5b750> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 67598 <__cxa_atexit@plt+0x5b7d0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r2, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 675f4 <__cxa_atexit@plt+0x5b82c> │ │ │ │ + ldr r7, [pc, #236] @ 6763c <__cxa_atexit@plt+0x5b874> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #224] @ 67640 <__cxa_atexit@plt+0x5b878> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [pc, #212] @ 67644 <__cxa_atexit@plt+0x5b87c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + str r8, [r7, #12]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 67610 <__cxa_atexit@plt+0x5b848> │ │ │ │ + ldr r7, [pc, #128] @ 67630 <__cxa_atexit@plt+0x5b868> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ 67634 <__cxa_atexit@plt+0x5b86c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r7, [pc, #84] @ 67638 <__cxa_atexit@plt+0x5b870> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #24]! │ │ │ │ + sub r8, r6, #18 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - mvnseq r4, r8, asr r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 72914 <__cxa_atexit@plt+0x66b4c> │ │ │ │ + ldr r7, [pc, #48] @ 6762c <__cxa_atexit@plt+0x5b864> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #1 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + ldr r3, [pc, #16] @ 67628 <__cxa_atexit@plt+0x5b860> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 728fc <__cxa_atexit@plt+0x66b34> │ │ │ │ - ldr r3, [pc, #68] @ 72918 <__cxa_atexit@plt+0x66b50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 72904 <__cxa_atexit@plt+0x66b3c> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andseq sl, r4, #48, 30 @ 0xc0 │ │ │ │ + andseq sl, r4, #36, 28 @ 0x240 │ │ │ │ + andseq sl, r4, #168, 28 @ 0xa80 │ │ │ │ + andseq sl, r4, #144, 30 @ 0x240 │ │ │ │ + andseq sl, r4, #140, 28 @ 0x8c0 │ │ │ │ + andseq sl, r4, #28, 30 @ 0x70 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 676b4 <__cxa_atexit@plt+0x5b8ec> │ │ │ │ + ldr r7, [pc, #92] @ 676cc <__cxa_atexit@plt+0x5b904> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #80] @ 676d0 <__cxa_atexit@plt+0x5b908> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 676d4 <__cxa_atexit@plt+0x5b90c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ mov r7, r8 │ │ │ │ + str r1, [r7, #12]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + str lr, [r8, #24] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + str r7, [r8, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - mvnseq r4, r4, ror #3 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 72970 <__cxa_atexit@plt+0x66ba8> │ │ │ │ + ldr r3, [pc, #28] @ 676d8 <__cxa_atexit@plt+0x5b910> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 72960 <__cxa_atexit@plt+0x66b98> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq sl, r4, #112, 28 @ 0x700 │ │ │ │ + andseq sl, r4, #108, 26 @ 0x1b00 │ │ │ │ + andseq sl, r4, #252, 26 @ 0x3f00 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 67748 <__cxa_atexit@plt+0x5b980> │ │ │ │ + ldr r7, [pc, #92] @ 67760 <__cxa_atexit@plt+0x5b998> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 67764 <__cxa_atexit@plt+0x5b99c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r7, [pc, #48] @ 67768 <__cxa_atexit@plt+0x5b9a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #24]! │ │ │ │ + sub r8, r6, #18 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq r4, ip, lsl #3 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mvnseq r4, r8, lsl #21 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 6776c <__cxa_atexit@plt+0x5b9a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq sl, r4, #220, 26 @ 0x3700 │ │ │ │ + andseq sl, r4, #208, 24 @ 0xd000 │ │ │ │ + andseq sl, r4, #84, 26 @ 0x1500 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 72a40 <__cxa_atexit@plt+0x66c78> │ │ │ │ - ldr r2, [pc, #168] @ 72a5c <__cxa_atexit@plt+0x66c94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72a34 <__cxa_atexit@plt+0x66c6c> │ │ │ │ - ldr r2, [pc, #136] @ 72a60 <__cxa_atexit@plt+0x66c98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72a34 <__cxa_atexit@plt+0x66c6c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 67840 <__cxa_atexit@plt+0x5ba78> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 677f0 <__cxa_atexit@plt+0x5ba28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 72a48 <__cxa_atexit@plt+0x66c80> │ │ │ │ - ldr r1, [pc, #100] @ 72a64 <__cxa_atexit@plt+0x66c9c> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 677fc <__cxa_atexit@plt+0x5ba34> │ │ │ │ + ldr r1, [pc, #92] @ 6780c <__cxa_atexit@plt+0x5ba44> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ 72a68 <__cxa_atexit@plt+0x66ca0> │ │ │ │ + ldr lr, [pc, #88] @ 67810 <__cxa_atexit@plt+0x5ba48> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 67814 <__cxa_atexit@plt+0x5ba4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #64] @ 67818 <__cxa_atexit@plt+0x5ba50> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andseq sl, r4, #36, 24 @ 0x2400 │ │ │ │ + mvneq pc, r3, asr r5 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 678e8 <__cxa_atexit@plt+0x5bb20> │ │ │ │ + ldr r7, [pc, #188] @ 67910 <__cxa_atexit@plt+0x5bb48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 678c4 <__cxa_atexit@plt+0x5bafc> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 678d4 <__cxa_atexit@plt+0x5bb0c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 678f8 <__cxa_atexit@plt+0x5bb30> │ │ │ │ + ldr lr, [pc, #156] @ 6791c <__cxa_atexit@plt+0x5bb54> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #152] @ 67920 <__cxa_atexit@plt+0x5bb58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + add r0, r3, #1 │ │ │ │ + add r3, r0, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #124] @ 67924 <__cxa_atexit@plt+0x5bb5c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 67918 <__cxa_atexit@plt+0x5bb50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 67914 <__cxa_atexit@plt+0x5bb4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - mvnseq r4, r4, lsr #20 │ │ │ │ - andseq pc, r3, #104, 20 @ 0x68000 │ │ │ │ - ldrheq r4, [pc, #144] @ 72b04 <__cxa_atexit@plt+0x66d3c> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 72af0 <__cxa_atexit@plt+0x66d28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72ad8 <__cxa_atexit@plt+0x66d10> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r4, r0, #232, 2 @ 0x3a │ │ │ │ + andseq sl, r4, #36, 22 @ 0x9000 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andseq sl, r4, #104, 22 @ 0x1a000 │ │ │ │ + andseq sl, r4, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 67998 <__cxa_atexit@plt+0x5bbd0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 72ae0 <__cxa_atexit@plt+0x66d18> │ │ │ │ - ldr r2, [pc, #76] @ 72af4 <__cxa_atexit@plt+0x66d2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 72af8 <__cxa_atexit@plt+0x66d30> │ │ │ │ + bcc 679ac <__cxa_atexit@plt+0x5bbe4> │ │ │ │ + ldr lr, [pc, #108] @ 679c0 <__cxa_atexit@plt+0x5bbf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #104] @ 679c4 <__cxa_atexit@plt+0x5bbfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r0, r1, #1 │ │ │ │ + add r1, r0, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 679c8 <__cxa_atexit@plt+0x5bc00> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #28] @ 679bc <__cxa_atexit@plt+0x5bbf4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - mvnseq r4, ip, ror r9 │ │ │ │ - andseq pc, r3, #192, 18 @ 0x300000 │ │ │ │ - mvnseq r4, r0, lsr #18 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 72b50 <__cxa_atexit@plt+0x66d88> │ │ │ │ - ldr r2, [pc, #56] @ 72b5c <__cxa_atexit@plt+0x66d94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 72b60 <__cxa_atexit@plt+0x66d98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mvnseq r4, r0, lsl #18 │ │ │ │ - andseq pc, r3, #68, 18 @ 0x110000 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sl, r4, #96, 20 @ 0x60000 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + andseq sl, r4, #148, 20 @ 0x94000 │ │ │ │ + andseq sl, r4, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 72b94 <__cxa_atexit@plt+0x66dcc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 72b9c <__cxa_atexit@plt+0x66dd4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 206fb0 <__cxa_atexit@plt+0x1fb1e8> │ │ │ │ + b 67a9c <__cxa_atexit@plt+0x5bcd4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 67a4c <__cxa_atexit@plt+0x5bc84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 67a58 <__cxa_atexit@plt+0x5bc90> │ │ │ │ + ldr r1, [pc, #92] @ 67a68 <__cxa_atexit@plt+0x5bca0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #88] @ 67a6c <__cxa_atexit@plt+0x5bca4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 67a70 <__cxa_atexit@plt+0x5bca8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #64] @ 67a74 <__cxa_atexit@plt+0x5bcac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r3, #108, 16 @ 0x6c0000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 72be0 <__cxa_atexit@plt+0x66e18> │ │ │ │ - ldr r2, [pc, #40] @ 72bf0 <__cxa_atexit@plt+0x66e28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 72c24 <__cxa_atexit@plt+0x66e5c> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq r4, r4, asr #17 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrb r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 72dc0 <__cxa_atexit@plt+0x66ff8> │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r3, #93 @ 0x5d │ │ │ │ - bne 72cd0 <__cxa_atexit@plt+0x66f08> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov ip, #93 @ 0x5d │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub fp, r5, #24 │ │ │ │ - stm fp, {r0, r8, sl} │ │ │ │ - stmdb r5, {r2, r9, ip} │ │ │ │ - str r1, [r5] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 72dd8 <__cxa_atexit@plt+0x67010> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-8]! │ │ │ │ - ldr ip, [r1, #-12] │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r0, [ip, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 72d90 <__cxa_atexit@plt+0x66fc8> │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andseq sl, r4, #200, 18 @ 0x320000 │ │ │ │ + strdeq pc, [r9, #36]! @ 0x24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67b44 <__cxa_atexit@plt+0x5bd7c> │ │ │ │ + ldr r7, [pc, #188] @ 67b6c <__cxa_atexit@plt+0x5bda4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 67b20 <__cxa_atexit@plt+0x5bd58> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 67b30 <__cxa_atexit@plt+0x5bd68> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 67b54 <__cxa_atexit@plt+0x5bd8c> │ │ │ │ + ldr lr, [pc, #156] @ 67b78 <__cxa_atexit@plt+0x5bdb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #152] @ 67b7c <__cxa_atexit@plt+0x5bdb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + add r0, r3, #1 │ │ │ │ + add r3, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - ldr r5, [pc, #404] @ 72e4c <__cxa_atexit@plt+0x67084> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - add fp, r6, #48 @ 0x30 │ │ │ │ - cmp r2, fp │ │ │ │ - bcc 72dfc <__cxa_atexit@plt+0x67034> │ │ │ │ - ldr r1, [pc, #320] @ 72e3c <__cxa_atexit@plt+0x67074> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #316] @ 72e40 <__cxa_atexit@plt+0x67078> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #300] @ 72e44 <__cxa_atexit@plt+0x6707c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr lr, [r5] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-4]! │ │ │ │ - mov ip, r6 │ │ │ │ - str r2, [ip, #40]! @ 0x28 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r3, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r1] │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [pc, #248] @ 72e48 <__cxa_atexit@plt+0x67080> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [r6, #32] │ │ │ │ - mov r7, #2 │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, fp │ │ │ │ - ldr sl, [sp] │ │ │ │ - ldmib sp, {r7, fp} │ │ │ │ - b 7751c <__cxa_atexit@plt+0x6b754> │ │ │ │ - ldr r0, [pc, #152] @ 72e30 <__cxa_atexit@plt+0x67068> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #148] @ 72e34 <__cxa_atexit@plt+0x6706c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r2, #3 │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #124] @ 67b80 <__cxa_atexit@plt+0x5bdb8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, ip │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 72e38 <__cxa_atexit@plt+0x67070> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 67b74 <__cxa_atexit@plt+0x5bdac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 67b70 <__cxa_atexit@plt+0x5bda8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #32] @ 72e2c <__cxa_atexit@plt+0x67064> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r6, #1 │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx r1 │ │ │ │ - andseq pc, r3, #252, 10 @ 0x3f000000 │ │ │ │ - mvnseq r4, ip, lsl #13 │ │ │ │ - andseq pc, r3, #208, 12 @ 0xd000000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r4, r0, r8, asr #22 │ │ │ │ - andeq r5, r0, r8, asr #18 │ │ │ │ - andseq pc, r3, #240, 12 @ 0xf000000 │ │ │ │ - andeq r5, r0, ip, lsl r7 │ │ │ │ - andseq pc, r3, #136, 14 @ 0x2200000 │ │ │ │ - mvnseq r4, r0, asr #12 │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r3, r0, #144, 30 @ 0x240 │ │ │ │ + andseq sl, r4, #200, 16 @ 0xc80000 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andseq sl, r4, #12, 18 @ 0x30000 │ │ │ │ + andseq sl, r4, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 67bf4 <__cxa_atexit@plt+0x5be2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 72ef4 <__cxa_atexit@plt+0x6712c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r1, [lr, #15] │ │ │ │ - add r0, r0, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 72ec4 <__cxa_atexit@plt+0x670fc> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [pc, #112] @ 72f20 <__cxa_atexit@plt+0x67158> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #137 @ 0x89 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [pc, #72] @ 72f14 <__cxa_atexit@plt+0x6714c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ 72f18 <__cxa_atexit@plt+0x67150> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r9, r3, #3 │ │ │ │ + bcc 67c08 <__cxa_atexit@plt+0x5be40> │ │ │ │ + ldr lr, [pc, #108] @ 67c1c <__cxa_atexit@plt+0x5be54> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #104] @ 67c20 <__cxa_atexit@plt+0x5be58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r0, r1, #1 │ │ │ │ + add r1, r0, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 67c24 <__cxa_atexit@plt+0x5be5c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r6, [pc, #32] @ 72f1c <__cxa_atexit@plt+0x67154> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 67c18 <__cxa_atexit@plt+0x5be50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mvnseq r4, r8, asr r5 │ │ │ │ - andseq pc, r3, #156, 10 @ 0x27000000 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andseq pc, r3, #144, 10 @ 0x24000000 │ │ │ │ - ldrheq r4, [pc, #84] @ 72f80 <__cxa_atexit@plt+0x671b8> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sl, r4, #4, 16 @ 0x40000 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + andseq sl, r4, #56, 16 @ 0x380000 │ │ │ │ + andseq sl, r4, #20, 16 @ 0x140000 │ │ │ │ + andeq r3, r0, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 72fe0 <__cxa_atexit@plt+0x67218> │ │ │ │ - ldr r2, [pc, #160] @ 72fe8 <__cxa_atexit@plt+0x67220> │ │ │ │ + bhi 67c9c <__cxa_atexit@plt+0x5bed4> │ │ │ │ + ldr r2, [pc, #92] @ 67ca4 <__cxa_atexit@plt+0x5bedc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72fb4 <__cxa_atexit@plt+0x671ec> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 72fec <__cxa_atexit@plt+0x67224> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 72fc0 <__cxa_atexit@plt+0x671f8> │ │ │ │ - ldr r7, [pc, #96] @ 72ff0 <__cxa_atexit@plt+0x67228> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 72fd0 <__cxa_atexit@plt+0x67208> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 72c24 <__cxa_atexit@plt+0x66e5c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 67ca8 <__cxa_atexit@plt+0x5bee0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 67c7c <__cxa_atexit@plt+0x5beb4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 67c88 <__cxa_atexit@plt+0x5bec0> │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #28] @ 67cac <__cxa_atexit@plt+0x5bee4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #24] @ 67cb0 <__cxa_atexit@plt+0x5bee8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - mvnseq r4, r8, ror #9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andseq sl, r4, #148, 14 @ 0x2500000 │ │ │ │ + andeq r3, r0, #0, 28 │ │ │ │ + andeq r3, r0, #248, 26 @ 0x3e00 │ │ │ │ + andeq r3, r0, #212, 26 @ 0x3500 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 73068 <__cxa_atexit@plt+0x672a0> │ │ │ │ + ldr r1, [pc, #32] @ 67ce8 <__cxa_atexit@plt+0x5bf20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + mov r3, r1 │ │ │ │ + moveq r3, r5 │ │ │ │ + movne r7, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bx r0 │ │ │ │ + andeq r3, r0, #200, 26 @ 0x3200 │ │ │ │ + andeq r3, r0, #236, 26 @ 0x3b00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67d5c <__cxa_atexit@plt+0x5bf94> │ │ │ │ + ldr r2, [pc, #88] @ 67d64 <__cxa_atexit@plt+0x5bf9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 73050 <__cxa_atexit@plt+0x67288> │ │ │ │ - ldr r7, [pc, #64] @ 7306c <__cxa_atexit@plt+0x672a4> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 67d34 <__cxa_atexit@plt+0x5bf6c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 67d48 <__cxa_atexit@plt+0x5bf80> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr sl, [pc, #44] @ 67d70 <__cxa_atexit@plt+0x5bfa8> │ │ │ │ + add sl, pc, sl │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r7, [pc, #24] @ 67d68 <__cxa_atexit@plt+0x5bfa0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7305c <__cxa_atexit@plt+0x67294> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 72c24 <__cxa_atexit@plt+0x66e5c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [pc, #20] @ 67d6c <__cxa_atexit@plt+0x5bfa4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvnseq r4, ip, ror #8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r3, r0, #96, 26 @ 0x1800 │ │ │ │ + andeq r3, r0, #88, 26 @ 0x1600 │ │ │ │ + andeq r3, r0, #128, 26 @ 0x2000 │ │ │ │ + andeq r3, r0, #100, 26 @ 0x1900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 730bc <__cxa_atexit@plt+0x672f4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 67da4 <__cxa_atexit@plt+0x5bfdc> │ │ │ │ + ldr sl, [pc, #48] @ 67dc4 <__cxa_atexit@plt+0x5bffc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r7, [pc, #16] @ 67dbc <__cxa_atexit@plt+0x5bff4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 730b0 <__cxa_atexit@plt+0x672e8> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 72c24 <__cxa_atexit@plt+0x66e5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 67dc0 <__cxa_atexit@plt+0x5bff8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r4, ip, lsl r4 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r3, r0, #4, 26 @ 0x100 │ │ │ │ + andeq r3, r0, #248, 24 @ 0xf800 │ │ │ │ + andeq r3, r0, #48, 26 @ 0xc00 │ │ │ │ + andeq r3, r0, #32, 26 @ 0x800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 67e10 <__cxa_atexit@plt+0x5c048> │ │ │ │ + ldr r2, [pc, #48] @ 67e1c <__cxa_atexit@plt+0x5c054> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 67e08 <__cxa_atexit@plt+0x5c040> │ │ │ │ + b 67e2c <__cxa_atexit@plt+0x5c064> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r3, r0, #200, 24 @ 0xc800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 72c24 <__cxa_atexit@plt+0x66e5c> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #1 │ │ │ │ + beq 67e78 <__cxa_atexit@plt+0x5c0b0> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 67ec8 <__cxa_atexit@plt+0x5c100> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 73134 <__cxa_atexit@plt+0x6736c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 73148 <__cxa_atexit@plt+0x67380> │ │ │ │ + bcc 67ee0 <__cxa_atexit@plt+0x5c118> │ │ │ │ + ldr r2, [pc, #168] @ 67f08 <__cxa_atexit@plt+0x5c140> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #164] @ 67f0c <__cxa_atexit@plt+0x5c144> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 67eec <__cxa_atexit@plt+0x5c124> │ │ │ │ + ldr r7, [pc, #108] @ 67efc <__cxa_atexit@plt+0x5c134> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #104] @ 67f00 <__cxa_atexit@plt+0x5c138> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r2, r2, #233 @ 0xe9 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + ldr r7, [pc, #84] @ 67f04 <__cxa_atexit@plt+0x5c13c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + str r9, [r9, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [pc, #40] @ 67ef8 <__cxa_atexit@plt+0x5c130> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andseq pc, r3, #220, 6 @ 0x70000003 │ │ │ │ - mvnseq r4, ip, lsl #7 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 73208 <__cxa_atexit@plt+0x67440> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 73210 <__cxa_atexit@plt+0x67448> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 731bc <__cxa_atexit@plt+0x673f4> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 73234 <__cxa_atexit@plt+0x6746c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 7322c <__cxa_atexit@plt+0x67464> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 73230 <__cxa_atexit@plt+0x67468> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 73218 <__cxa_atexit@plt+0x67450> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sl, r4, #48, 10 @ 0xc000000 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + andseq sl, r4, #88, 10 @ 0x16000000 │ │ │ │ + andseq sl, r4, #60, 10 @ 0xf000000 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + ldrdeq lr, [r9, #224]! @ 0xe0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67f40 <__cxa_atexit@plt+0x5c178> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 67f48 <__cxa_atexit@plt+0x5c180> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq pc, r3, #144, 4 │ │ │ │ - mvnseq r4, r4, lsr #5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 7327c <__cxa_atexit@plt+0x674b4> │ │ │ │ + andseq sl, r4, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 68004 <__cxa_atexit@plt+0x5c23c> │ │ │ │ + ldr lr, [pc, #184] @ 68024 <__cxa_atexit@plt+0x5c25c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #172] @ 68028 <__cxa_atexit@plt+0x5c260> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 67fe4 <__cxa_atexit@plt+0x5c21c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 67ff0 <__cxa_atexit@plt+0x5c228> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 68010 <__cxa_atexit@plt+0x5c248> │ │ │ │ + ldr r3, [pc, #132] @ 68030 <__cxa_atexit@plt+0x5c268> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 73274 <__cxa_atexit@plt+0x674ac> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 72c24 <__cxa_atexit@plt+0x66e5c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr lr, [pc, #108] @ 68034 <__cxa_atexit@plt+0x5c26c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r3, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r4, ip, asr r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 72c24 <__cxa_atexit@plt+0x66e5c> │ │ │ │ - mvnseq r4, r0, lsr r2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r7, [pc, #52] @ 6802c <__cxa_atexit@plt+0x5c264> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andseq sl, r4, #108, 8 @ 0x6c000000 │ │ │ │ + andseq sl, r4, #8, 8 @ 0x8000000 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + andseq sl, r4, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 732ec <__cxa_atexit@plt+0x67524> │ │ │ │ - ldr r2, [pc, #40] @ 732f4 <__cxa_atexit@plt+0x6752c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6809c <__cxa_atexit@plt+0x5c2d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 680b0 <__cxa_atexit@plt+0x5c2e8> │ │ │ │ + ldr r2, [pc, #96] @ 680c4 <__cxa_atexit@plt+0x5c2fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 680c8 <__cxa_atexit@plt+0x5c300> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r4, r4, ror #3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 7333c <__cxa_atexit@plt+0x67574> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 73330 <__cxa_atexit@plt+0x67568> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 7315c <__cxa_atexit@plt+0x67394> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #28] @ 680c0 <__cxa_atexit@plt+0x5c2f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01ff419c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 7315c <__cxa_atexit@plt+0x67394> │ │ │ │ - @ instruction: 0x01ff379c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sl, r4, #92, 6 @ 0x70000001 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + andseq sl, r4, #108, 6 @ 0xb0000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 680fc <__cxa_atexit@plt+0x5c334> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 68104 <__cxa_atexit@plt+0x5c33c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq sl, r4, #248, 4 @ 0x8000000f │ │ │ │ + andeq r3, r0, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 73400 <__cxa_atexit@plt+0x67638> │ │ │ │ - ldr r2, [pc, #132] @ 73408 <__cxa_atexit@plt+0x67640> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 733e4 <__cxa_atexit@plt+0x6761c> │ │ │ │ - ldr r2, [pc, #100] @ 7340c <__cxa_atexit@plt+0x67644> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 733e4 <__cxa_atexit@plt+0x6761c> │ │ │ │ - ldr r3, [pc, #80] @ 73410 <__cxa_atexit@plt+0x67648> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ + bhi 6819c <__cxa_atexit@plt+0x5c3d4> │ │ │ │ + ldr r1, [pc, #124] @ 681a4 <__cxa_atexit@plt+0x5c3dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #108] @ 681a8 <__cxa_atexit@plt+0x5c3e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 68180 <__cxa_atexit@plt+0x5c3b8> │ │ │ │ + ldr r7, [pc, #92] @ 681ac <__cxa_atexit@plt+0x5c3e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 733f0 <__cxa_atexit@plt+0x67628> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + beq 68190 <__cxa_atexit@plt+0x5c3c8> │ │ │ │ + ldr r7, [pc, #56] @ 681b0 <__cxa_atexit@plt+0x5c3e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 67364 <__cxa_atexit@plt+0x5b59c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - mvnseq r3, ip, ror #13 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq sl, r4, #172, 4 @ 0xc000000a │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r3, r0, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 73480 <__cxa_atexit@plt+0x676b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r2, [pc, #48] @ 68204 <__cxa_atexit@plt+0x5c43c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 73468 <__cxa_atexit@plt+0x676a0> │ │ │ │ - ldr r3, [pc, #68] @ 73484 <__cxa_atexit@plt+0x676bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 73470 <__cxa_atexit@plt+0x676a8> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 681f8 <__cxa_atexit@plt+0x5c430> │ │ │ │ + ldr r7, [pc, #24] @ 68208 <__cxa_atexit@plt+0x5c440> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 67364 <__cxa_atexit@plt+0x5b59c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - mvnseq r3, r8, ror r6 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r3, r0, #220, 16 @ 0xdc0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 734dc <__cxa_atexit@plt+0x67714> │ │ │ │ + ldr r3, [pc, #12] @ 6822c <__cxa_atexit@plt+0x5c464> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 67364 <__cxa_atexit@plt+0x5b59c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r3, r0, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 68298 <__cxa_atexit@plt+0x5c4d0> │ │ │ │ + ldr lr, [pc, #88] @ 682b0 <__cxa_atexit@plt+0x5c4e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 682b4 <__cxa_atexit@plt+0x5c4ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 734cc <__cxa_atexit@plt+0x67704> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + beq 6828c <__cxa_atexit@plt+0x5c4c4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 682c4 <__cxa_atexit@plt+0x5c4fc> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq r3, r0, lsr #12 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 73520 <__cxa_atexit@plt+0x67758> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mvnseq r3, r8, lsl r6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 73548 <__cxa_atexit@plt+0x67780> │ │ │ │ + ldr r3, [pc, #24] @ 682b8 <__cxa_atexit@plt+0x5c4f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mvnseq r3, r4, ror #11 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 73570 <__cxa_atexit@plt+0x677a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andseq lr, r3, #220, 30 @ 0x370 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 756bc <__cxa_atexit@plt+0x698f4> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 73b28 <__cxa_atexit@plt+0x67d60> │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73644 <__cxa_atexit@plt+0x6787c> │ │ │ │ - ldr lr, [pc, #176] @ 73664 <__cxa_atexit@plt+0x6789c> │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 68338 <__cxa_atexit@plt+0x5c570> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 68384 <__cxa_atexit@plt+0x5c5bc> │ │ │ │ + ldr lr, [pc, #184] @ 683a8 <__cxa_atexit@plt+0x5c5e0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r8, [pc, #160] @ 73668 <__cxa_atexit@plt+0x678a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 73638 <__cxa_atexit@plt+0x67870> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 73650 <__cxa_atexit@plt+0x67888> │ │ │ │ - ldr lr, [pc, #112] @ 7366c <__cxa_atexit@plt+0x678a4> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r7, r3, #18 │ │ │ │ + ldr lr, [pc, #160] @ 683ac <__cxa_atexit@plt+0x5c5e4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - sub r1, r2, #15 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #88] @ 73670 <__cxa_atexit@plt+0x678a8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r3, r7, r3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r3, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r9, [pc, #156] @ 683b0 <__cxa_atexit@plt+0x5c5e8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r0, r1, r9} │ │ │ │ + add r0, r6, #20 │ │ │ │ + stm r0, {r6, r8, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6838c <__cxa_atexit@plt+0x5c5c4> │ │ │ │ + ldr lr, [pc, #80] @ 6839c <__cxa_atexit@plt+0x5c5d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ 683a0 <__cxa_atexit@plt+0x5c5d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #60] @ 683a4 <__cxa_atexit@plt+0x5c5dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + b 68390 <__cxa_atexit@plt+0x5c5c8> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + andseq sl, r4, #172 @ 0xac │ │ │ │ + andseq sl, r4, #160 @ 0xa0 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + andseq sl, r4, #252 @ 0xfc │ │ │ │ + andseq sl, r4, #216 @ 0xd8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 68410 <__cxa_atexit@plt+0x5c648> │ │ │ │ + ldr r2, [pc, #72] @ 6841c <__cxa_atexit@plt+0x5c654> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ 68420 <__cxa_atexit@plt+0x5c658> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 68408 <__cxa_atexit@plt+0x5c640> │ │ │ │ + ldr r3, [pc, #40] @ 68424 <__cxa_atexit@plt+0x5c65c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 67a9c <__cxa_atexit@plt+0x5bcd4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andseq lr, r3, #40, 28 @ 0x280 │ │ │ │ - andseq lr, r3, #136, 28 @ 0x880 │ │ │ │ - andseq lr, r3, #40, 30 @ 0xa0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andseq sl, r4, #8 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 736d0 <__cxa_atexit@plt+0x67908> │ │ │ │ - ldr lr, [pc, #68] @ 736dc <__cxa_atexit@plt+0x67914> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #44] @ 736e0 <__cxa_atexit@plt+0x67918> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r2, r7, r2 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq lr, r3, #236, 26 @ 0x3b00 │ │ │ │ - andseq lr, r3, #140, 28 @ 0x8c0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7372c <__cxa_atexit@plt+0x67964> │ │ │ │ - ldr lr, [pc, #48] @ 7373c <__cxa_atexit@plt+0x67974> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r7, {r0, r2, r7} │ │ │ │ - ldr r1, [r5] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ + ldr r3, [pc, #12] @ 68444 <__cxa_atexit@plt+0x5c67c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 67a9c <__cxa_atexit@plt+0x5bcd4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 68470 <__cxa_atexit@plt+0x5c6a8> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 73790 <__cxa_atexit@plt+0x679c8> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x01ff3198 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r1, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7384c <__cxa_atexit@plt+0x67a84> │ │ │ │ - ldmib r7, {r2, r3} │ │ │ │ - cmp r1, #69 @ 0x45 │ │ │ │ - beq 737e0 <__cxa_atexit@plt+0x67a18> │ │ │ │ - cmp r1, #101 @ 0x65 │ │ │ │ - bne 73838 <__cxa_atexit@plt+0x67a70> │ │ │ │ - mov r1, #101 @ 0x65 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcs 73800 <__cxa_atexit@plt+0x67a38> │ │ │ │ - ldr r7, [pc, #168] @ 73884 <__cxa_atexit@plt+0x67abc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 73868 <__cxa_atexit@plt+0x67aa0> │ │ │ │ - mov r1, #69 @ 0x45 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ + ldr r7, [pc, #12] @ 68484 <__cxa_atexit@plt+0x5c6bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r4, #136, 30 @ 0x220 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov ip, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 68548 <__cxa_atexit@plt+0x5c780> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 73860 <__cxa_atexit@plt+0x67a98> │ │ │ │ - ldr r1, [pc, #128] @ 73888 <__cxa_atexit@plt+0x67ac0> │ │ │ │ + add r6, ip, #60 @ 0x3c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 68550 <__cxa_atexit@plt+0x5c788> │ │ │ │ + ldr r8, [pc, #168] @ 68564 <__cxa_atexit@plt+0x5c79c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #164] @ 68568 <__cxa_atexit@plt+0x5c7a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #160] @ 6856c <__cxa_atexit@plt+0x5c7a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r2, r0, #1 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r3, #3 │ │ │ │ - ldr r8, [pc, #92] @ 7388c <__cxa_atexit@plt+0x67ac4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 73880 <__cxa_atexit@plt+0x67ab8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq lr, r3, #104, 24 @ 0x6800 │ │ │ │ - andseq lr, r3, #240, 24 @ 0xf000 │ │ │ │ - mvnseq r3, ip, lsl #1 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 738e4 <__cxa_atexit@plt+0x67b1c> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 73900 <__cxa_atexit@plt+0x67b38> │ │ │ │ + ldr r0, [pc, #144] @ 68570 <__cxa_atexit@plt+0x5c7a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 73904 <__cxa_atexit@plt+0x67b3c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 73908 <__cxa_atexit@plt+0x67b40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq lr, r3, #172, 22 @ 0x2b000 │ │ │ │ - andseq lr, r3, #64, 24 @ 0x4000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mvnseq r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73960 <__cxa_atexit@plt+0x67b98> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 7397c <__cxa_atexit@plt+0x67bb4> │ │ │ │ + str r0, [ip, #4]! │ │ │ │ + sub r0, r6, #30 │ │ │ │ + str r0, [ip, #56] @ 0x38 │ │ │ │ + str r1, [ip, #44] @ 0x2c │ │ │ │ + ldr r0, [pc, #124] @ 68574 <__cxa_atexit@plt+0x5c7ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 73980 <__cxa_atexit@plt+0x67bb8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 73984 <__cxa_atexit@plt+0x67bbc> │ │ │ │ + add sl, r0, #1 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + ldr r2, [pc, #112] @ 68578 <__cxa_atexit@plt+0x5c7b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r0, [pc, #100] @ 6857c <__cxa_atexit@plt+0x5c7b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [ip, #48] @ 0x30 │ │ │ │ + mov r3, ip │ │ │ │ + str r8, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [ip, #52] @ 0x34 │ │ │ │ + str r9, [ip, #8] │ │ │ │ + add r3, ip, #12 │ │ │ │ + stm r3, {r0, r2, ip} │ │ │ │ + add r2, ip, #24 │ │ │ │ + stm r2, {r0, r1, sl} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add r8, lr, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r6, ip │ │ │ │ + b 68558 <__cxa_atexit@plt+0x5c790> │ │ │ │ + mov r5, #60 @ 0x3c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r3, r0, #200, 10 @ 0x32000000 │ │ │ │ + andseq r9, r4, #28, 30 @ 0x70 │ │ │ │ + andseq sl, r4, #72, 4 @ 0x80000004 │ │ │ │ + andseq r9, r4, #8, 30 │ │ │ │ + andseq r9, r4, #232, 28 @ 0xe80 │ │ │ │ + andseq r9, r4, #212, 28 @ 0xd40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 685cc <__cxa_atexit@plt+0x5c804> │ │ │ │ + ldr r3, [pc, #56] @ 685d8 <__cxa_atexit@plt+0x5c810> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq lr, r3, #48, 22 @ 0xc000 │ │ │ │ - andseq lr, r3, #196, 22 @ 0x31000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x01ff2f90 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73a14 <__cxa_atexit@plt+0x67c4c> │ │ │ │ - ldr r2, [pc, #112] @ 73a1c <__cxa_atexit@plt+0x67c54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 73a08 <__cxa_atexit@plt+0x67c40> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 73a20 <__cxa_atexit@plt+0x67c58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 73a08 <__cxa_atexit@plt+0x67c40> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 73790 <__cxa_atexit@plt+0x679c8> │ │ │ │ + beq 685c4 <__cxa_atexit@plt+0x5c7fc> │ │ │ │ + ldr r3, [pc, #36] @ 685dc <__cxa_atexit@plt+0x5c814> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 67840 <__cxa_atexit@plt+0x5ba78> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq r2, [pc, #232] @ 73b14 <__cxa_atexit@plt+0x67d4c> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #60] @ 73a78 <__cxa_atexit@plt+0x67cb0> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 685fc <__cxa_atexit@plt+0x5c834> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 73a70 <__cxa_atexit@plt+0x67ca8> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 73790 <__cxa_atexit@plt+0x679c8> │ │ │ │ + b 67840 <__cxa_atexit@plt+0x5ba78> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 68628 <__cxa_atexit@plt+0x5c860> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r2, r0, lsr #29 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldrb r7, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 73790 <__cxa_atexit@plt+0x679c8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73af8 <__cxa_atexit@plt+0x67d30> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 73b0c <__cxa_atexit@plt+0x67d44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [pc, #12] @ 6863c <__cxa_atexit@plt+0x5c874> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andseq lr, r3, #24, 20 @ 0x18000 │ │ │ │ - @ instruction: 0xfffffa64 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - mvnseq r2, r0, lsr #28 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ + andseq r9, r4, #208, 26 @ 0x3400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 73b94 <__cxa_atexit@plt+0x67dcc> │ │ │ │ - ldmib r7, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r3], #-20 @ 0xffffffec │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 73b70 <__cxa_atexit@plt+0x67da8> │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 73be0 <__cxa_atexit@plt+0x67e18> │ │ │ │ - ldr r2, [pc, #44] @ 73ba4 <__cxa_atexit@plt+0x67ddc> │ │ │ │ + bhi 68698 <__cxa_atexit@plt+0x5c8d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 686a4 <__cxa_atexit@plt+0x5c8dc> │ │ │ │ + ldr r2, [pc, #68] @ 686b4 <__cxa_atexit@plt+0x5c8ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - stm ip, {r2, r8, sl} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ + ldr r8, [pc, #64] @ 686b8 <__cxa_atexit@plt+0x5c8f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 686bc <__cxa_atexit@plt+0x5c8f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1e1f75c <__cxa_atexit@plt+0x1e13994> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq r2, r4, lsl #27 │ │ │ │ - andeq r0, r0, r6, lsl #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 73be0 <__cxa_atexit@plt+0x67e18> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + strheq lr, [r9, #101]! @ 0x65 │ │ │ │ + andseq r9, r4, #104, 26 @ 0x1a00 │ │ │ │ + andeq r3, r0, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 73d64 <__cxa_atexit@plt+0x67f9c> │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r8, [sp, #28] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr lr, [pc, #352] @ 73d84 <__cxa_atexit@plt+0x67fbc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov r2, r1 │ │ │ │ - str lr, [r2, #56]! @ 0x38 │ │ │ │ - sub ip, r6, #71 @ 0x47 │ │ │ │ - sub r3, r6, #57 @ 0x39 │ │ │ │ - ldr lr, [pc, #300] @ 73d88 <__cxa_atexit@plt+0x67fc0> │ │ │ │ + bcc 68770 <__cxa_atexit@plt+0x5c9a8> │ │ │ │ + ldr r9, [pc, #156] @ 68788 <__cxa_atexit@plt+0x5c9c0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #152] @ 6878c <__cxa_atexit@plt+0x5c9c4> │ │ │ │ add lr, pc, lr │ │ │ │ - mov r8, r2 │ │ │ │ - str lr, [r8, #-52]! @ 0xffffffcc │ │ │ │ - ldr r4, [pc, #288] @ 73d8c <__cxa_atexit@plt+0x67fc4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov lr, r2 │ │ │ │ - str r4, [lr, #-16]! │ │ │ │ - str r0, [r2, #-48] @ 0xffffffd0 │ │ │ │ - str fp, [r2, #-44] @ 0xffffffd4 │ │ │ │ - str r7, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r4, [pc, #264] @ 73d90 <__cxa_atexit@plt+0x67fc8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r2, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r2, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #248] @ 73d94 <__cxa_atexit@plt+0x67fcc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-12] │ │ │ │ - stmdb r2, {r3, fp} │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str fp, [r2, #20] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r3, r0, #1 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bge 73d1c <__cxa_atexit@plt+0x67f54> │ │ │ │ - add r6, r2, #28 │ │ │ │ - add r0, r2, #24 │ │ │ │ - ldr r1, [pc, #192] @ 73da4 <__cxa_atexit@plt+0x67fdc> │ │ │ │ + ldr r1, [pc, #148] @ 68790 <__cxa_atexit@plt+0x5c9c8> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r0] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #164] @ 73da8 <__cxa_atexit@plt+0x67fe0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [pc, #116] @ 73d98 <__cxa_atexit@plt+0x67fd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #112] @ 73d9c <__cxa_atexit@plt+0x67fd4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r7, [r1, #80] @ 0x50 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r1, #84] @ 0x54 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r1, #88] @ 0x58 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ - str r4, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r7, [pc, #52] @ 73da0 <__cxa_atexit@plt+0x67fd8> │ │ │ │ + ldr r0, [pc, #144] @ 68794 <__cxa_atexit@plt+0x5c9cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ + sub r1, r6, #14 │ │ │ │ + ldr r2, [pc, #120] @ 68798 <__cxa_atexit@plt+0x5c9d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r3, r6, #26 │ │ │ │ + ldr sl, [pc, #112] @ 6879c <__cxa_atexit@plt+0x5c9d4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r0, r7 │ │ │ │ + str r9, [r0, #12]! │ │ │ │ + mov r9, r7 │ │ │ │ + str lr, [r9, #28]! │ │ │ │ + str r7, [r7, #36] @ 0x24 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ + str r9, [r7, #44] @ 0x2c │ │ │ │ + str r0, [r7, #48] @ 0x30 │ │ │ │ + str sl, [r7, #52] @ 0x34 │ │ │ │ + str r3, [r7, #56] @ 0x38 │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ + str r1, [r7, #64] @ 0x40 │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #40] @ 687a0 <__cxa_atexit@plt+0x5c9d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r0 │ │ │ │ - mov fp, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - andseq lr, r3, #252, 14 @ 0x3f00000 │ │ │ │ - andseq lr, r3, #164, 16 @ 0xa40000 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - andseq lr, r3, #60, 14 @ 0xf00000 │ │ │ │ - mvnseq r2, r0, lsl #23 │ │ │ │ - andeq r0, r0, r7, lsl #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 73be0 <__cxa_atexit@plt+0x67e18> │ │ │ │ - mvnseq r2, r4, asr fp │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 73e0c <__cxa_atexit@plt+0x68044> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 73e04 <__cxa_atexit@plt+0x6803c> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 73790 <__cxa_atexit@plt+0x679c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r2, ip, lsl #22 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 73790 <__cxa_atexit@plt+0x679c8> │ │ │ │ - mvnseq r2, r0, lsl #22 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0xfffffa14 │ │ │ │ + andseq r9, r4, #252, 24 @ 0xfc00 │ │ │ │ + andseq r9, r4, #204, 24 @ 0xcc00 │ │ │ │ + andseq r9, r4, #8, 30 │ │ │ │ + andeq r3, r0, #136, 6 @ 0x20000002 │ │ │ │ + andeq r3, r0, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73eb0 <__cxa_atexit@plt+0x680e8> │ │ │ │ - ldr r2, [pc, #92] @ 73eb8 <__cxa_atexit@plt+0x680f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 73ea4 <__cxa_atexit@plt+0x680dc> │ │ │ │ - ldr r3, [pc, #52] @ 73ebc <__cxa_atexit@plt+0x680f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 68868 <__cxa_atexit@plt+0x5caa0> │ │ │ │ + ldr r2, [pc, #200] @ 68890 <__cxa_atexit@plt+0x5cac8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 68874 <__cxa_atexit@plt+0x5caac> │ │ │ │ + ldr r7, [pc, #176] @ 68898 <__cxa_atexit@plt+0x5cad0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #172] @ 6889c <__cxa_atexit@plt+0x5cad4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #168] @ 688a0 <__cxa_atexit@plt+0x5cad8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ 688a4 <__cxa_atexit@plt+0x5cadc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #68] @ 0x44 │ │ │ │ + sub r7, r3, #14 │ │ │ │ + ldr ip, [pc, #144] @ 688a8 <__cxa_atexit@plt+0x5cae0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r1, r3, #26 │ │ │ │ + ldr sl, [pc, #136] @ 688ac <__cxa_atexit@plt+0x5cae4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #28]! │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str ip, [r6, #60] @ 0x3c │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 68894 <__cxa_atexit@plt+0x5cacc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r2, ip, ror sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #16] @ 73eec <__cxa_atexit@plt+0x68124> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - mvnseq r2, ip, asr #20 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 73f40 <__cxa_atexit@plt+0x68178> │ │ │ │ + andseq r9, r4, #32, 24 @ 0x2000 │ │ │ │ + andeq r3, r0, #132, 4 @ 0x40000008 │ │ │ │ + @ instruction: 0xfffff928 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + andseq r9, r4, #252, 22 @ 0x3f000 │ │ │ │ + andseq r9, r4, #212, 22 @ 0x35000 │ │ │ │ + andseq r9, r4, #16, 28 @ 0x100 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 688f0 <__cxa_atexit@plt+0x5cb28> │ │ │ │ + ldr r3, [pc, #48] @ 68908 <__cxa_atexit@plt+0x5cb40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + ldr r3, [pc, #36] @ 6890c <__cxa_atexit@plt+0x5cb44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 337d0 <__cxa_atexit@plt+0x27a08> │ │ │ │ + ldr r7, [pc, #24] @ 68910 <__cxa_atexit@plt+0x5cb48> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 73f34 <__cxa_atexit@plt+0x6816c> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 73b28 <__cxa_atexit@plt+0x67d60> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsheq r2, [pc, #152] @ 73fe4 <__cxa_atexit@plt+0x6821c> │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 73b28 <__cxa_atexit@plt+0x67d60> │ │ │ │ - mvnseq r2, ip, ror #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 74020 <__cxa_atexit@plt+0x68258> │ │ │ │ - ldr lr, [pc, #156] @ 74028 <__cxa_atexit@plt+0x68260> │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andseq r9, r4, #4, 26 @ 0x100 │ │ │ │ + andeq r3, r0, #16, 4 │ │ │ │ + andeq r3, r0, #228, 2 @ 0x39 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 689d8 <__cxa_atexit@plt+0x5cc10> │ │ │ │ + ldr r2, [pc, #200] @ 68a00 <__cxa_atexit@plt+0x5cc38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 689e4 <__cxa_atexit@plt+0x5cc1c> │ │ │ │ + ldr r7, [pc, #176] @ 68a08 <__cxa_atexit@plt+0x5cc40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #172] @ 68a0c <__cxa_atexit@plt+0x5cc44> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #168] @ 68a10 <__cxa_atexit@plt+0x5cc48> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - mov r1, r5 │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - ldr lr, [pc, #136] @ 7402c <__cxa_atexit@plt+0x68264> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r1, {r0, lr} │ │ │ │ - str r7, [r1, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 74004 <__cxa_atexit@plt+0x6823c> │ │ │ │ - ldr r7, [pc, #116] @ 74030 <__cxa_atexit@plt+0x68268> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ 68a14 <__cxa_atexit@plt+0x5cc4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #68] @ 0x44 │ │ │ │ + sub r7, r3, #14 │ │ │ │ + ldr ip, [pc, #144] @ 68a18 <__cxa_atexit@plt+0x5cc50> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r1, r3, #26 │ │ │ │ + ldr sl, [pc, #136] @ 68a1c <__cxa_atexit@plt+0x5cc54> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #28]! │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str ip, [r6, #60] @ 0x3c │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 68a04 <__cxa_atexit@plt+0x5cc3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - add r3, r3, r0 │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 74014 <__cxa_atexit@plt+0x6824c> │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r8 │ │ │ │ - b 740d4 <__cxa_atexit@plt+0x6830c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andseq r9, r4, #176, 20 @ 0xb0000 │ │ │ │ + andeq r3, r0, #20, 2 │ │ │ │ + @ instruction: 0xfffff7b8 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + andseq r9, r4, #140, 20 @ 0x8c000 │ │ │ │ + andseq r9, r4, #100, 20 @ 0x64000 │ │ │ │ + andseq r9, r4, #160, 24 @ 0xa000 │ │ │ │ + andeq r3, r0, #220 @ 0xdc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 68a84 <__cxa_atexit@plt+0x5ccbc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 68a8c <__cxa_atexit@plt+0x5ccc4> │ │ │ │ + ldr r1, [pc, #80] @ 68aa8 <__cxa_atexit@plt+0x5cce0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #76] @ 68aac <__cxa_atexit@plt+0x5cce4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, sl} │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r5, [pc, #60] @ 68ab0 <__cxa_atexit@plt+0x5cce8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 337d0 <__cxa_atexit@plt+0x27a08> │ │ │ │ + mov r6, r3 │ │ │ │ + b 68a94 <__cxa_atexit@plt+0x5cccc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 68aa4 <__cxa_atexit@plt+0x5ccdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq lr, r3, #76, 8 @ 0x4c000000 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - mvnseq r2, r4, lsr #17 │ │ │ │ + andeq r3, r0, #124 @ 0x7c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andseq r9, r4, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [pc, #72] @ 7409c <__cxa_atexit@plt+0x682d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r0, r1, r2 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r3, r0, #44 @ 0x2c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 74090 <__cxa_atexit@plt+0x682c8> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b 740d4 <__cxa_atexit@plt+0x6830c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - mvnseq r2, r8, lsr r8 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b 740d4 <__cxa_atexit@plt+0x6830c> │ │ │ │ - mvnseq r2, r0, lsl r8 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 741a4 <__cxa_atexit@plt+0x683dc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 7414c <__cxa_atexit@plt+0x68384> │ │ │ │ - ldr r0, [pc, #212] @ 741d8 <__cxa_atexit@plt+0x68410> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - rsb r1, r1, #0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 74194 <__cxa_atexit@plt+0x683cc> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 741c0 <__cxa_atexit@plt+0x683f8> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #180] @ 741ec <__cxa_atexit@plt+0x68424> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 68b90 <__cxa_atexit@plt+0x5cdc8> │ │ │ │ + ldr r2, [pc, #200] @ 68bb8 <__cxa_atexit@plt+0x5cdf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 68b9c <__cxa_atexit@plt+0x5cdd4> │ │ │ │ + ldr r7, [pc, #176] @ 68bc0 <__cxa_atexit@plt+0x5cdf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #172] @ 68bc4 <__cxa_atexit@plt+0x5cdfc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #168] @ 68bc8 <__cxa_atexit@plt+0x5ce00> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ 68bcc <__cxa_atexit@plt+0x5ce04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #68] @ 0x44 │ │ │ │ + sub r7, r3, #14 │ │ │ │ + ldr ip, [pc, #144] @ 68bd0 <__cxa_atexit@plt+0x5ce08> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r1, r3, #26 │ │ │ │ + ldr sl, [pc, #136] @ 68bd4 <__cxa_atexit@plt+0x5ce0c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #28]! │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str ip, [r6, #60] @ 0x3c │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #140] @ 741e0 <__cxa_atexit@plt+0x68418> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #136] @ 741e4 <__cxa_atexit@plt+0x6841c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #132] @ 741e8 <__cxa_atexit@plt+0x68420> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldrb r2, [r0], #1 │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str sl, [r5] │ │ │ │ - sub r0, r2, #48 @ 0x30 │ │ │ │ - uxtb r0, r0 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - add r9, lr, #1 │ │ │ │ + ldr r7, [pc, #24] @ 68bbc <__cxa_atexit@plt+0x5cdf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1e1fa54 <__cxa_atexit@plt+0x1e13c8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 741dc <__cxa_atexit@plt+0x68414> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + andseq r9, r4, #248, 16 @ 0xf80000 │ │ │ │ + andeq r2, r0, #92, 30 @ 0x170 │ │ │ │ + @ instruction: 0xfffff600 │ │ │ │ + @ instruction: 0xfffff974 │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + andseq r9, r4, #212, 16 @ 0xd40000 │ │ │ │ + andseq r9, r4, #172, 16 @ 0xac0000 │ │ │ │ + andseq r9, r4, #232, 20 @ 0xe8000 │ │ │ │ + andeq r2, r0, #36, 30 @ 0x90 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 68c3c <__cxa_atexit@plt+0x5ce74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 68c44 <__cxa_atexit@plt+0x5ce7c> │ │ │ │ + ldr r1, [pc, #80] @ 68c60 <__cxa_atexit@plt+0x5ce98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #76] @ 68c64 <__cxa_atexit@plt+0x5ce9c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r5, [pc, #60] @ 68c68 <__cxa_atexit@plt+0x5cea0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 337d0 <__cxa_atexit@plt+0x27a08> │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ + b 68c4c <__cxa_atexit@plt+0x5ce84> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #8] @ 68c5c <__cxa_atexit@plt+0x5ce94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r2, r0, #204, 28 @ 0xcc0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andseq r9, r4, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r2, r0, #144, 28 @ 0x900 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 68cac <__cxa_atexit@plt+0x5cee4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + andeq r2, r0, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 68d08 <__cxa_atexit@plt+0x5cf40> │ │ │ │ + ldr r3, [pc, #72] @ 68d18 <__cxa_atexit@plt+0x5cf50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 68cf8 <__cxa_atexit@plt+0x5cf30> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r3, [pc, #48] @ 68d1c <__cxa_atexit@plt+0x5cf54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - mvnseq r2, r4, ror r7 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andseq lr, r3, #192, 6 │ │ │ │ - andseq lr, r3, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 68d20 <__cxa_atexit@plt+0x5cf58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andseq r9, r4, #64, 20 @ 0x40000 │ │ │ │ + andeq r2, r0, #52, 28 @ 0x340 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7422c <__cxa_atexit@plt+0x68464> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 74238 <__cxa_atexit@plt+0x68470> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r3, [pc, #12] @ 68d48 <__cxa_atexit@plt+0x5cf80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq lr, r3, #144, 4 │ │ │ │ - @ instruction: 0x01ff269c │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 74260 <__cxa_atexit@plt+0x68498> │ │ │ │ + andseq r9, r4, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r2, r0, #144, 28 @ 0x900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 68dac <__cxa_atexit@plt+0x5cfe4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 68da4 <__cxa_atexit@plt+0x5cfdc> │ │ │ │ + ldr r3, [pc, #52] @ 68db4 <__cxa_atexit@plt+0x5cfec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e16fc8 <__cxa_atexit@plt+0x1e0b200> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - mvnseq r2, r4, ror r6 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - b 740d4 <__cxa_atexit@plt+0x6830c> │ │ │ │ - mvnseq r2, ip, asr r6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 742c0 <__cxa_atexit@plt+0x684f8> │ │ │ │ - ldr r2, [pc, #44] @ 742d0 <__cxa_atexit@plt+0x68508> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ + ldr r9, [pc, #48] @ 68db8 <__cxa_atexit@plt+0x5cff0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 68dbc <__cxa_atexit@plt+0x5cff4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r2, r0, #60, 28 @ 0x3c0 │ │ │ │ + andeq r2, r0, #72, 28 @ 0x480 │ │ │ │ + andseq r9, r4, #84, 12 @ 0x5400000 │ │ │ │ + andeq r2, r0, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 68e40 <__cxa_atexit@plt+0x5d078> │ │ │ │ + ldr r3, [pc, #124] @ 68e60 <__cxa_atexit@plt+0x5d098> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 68e0c <__cxa_atexit@plt+0x5d044> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 68e1c <__cxa_atexit@plt+0x5d054> │ │ │ │ + ldr r7, [pc, #104] @ 68e68 <__cxa_atexit@plt+0x5d0a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #100] @ 68e6c <__cxa_atexit@plt+0x5d0a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 68e50 <__cxa_atexit@plt+0x5d088> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + ldr r3, [pc, #52] @ 68e64 <__cxa_atexit@plt+0x5d09c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - mvnseq r3, r4, asr r1 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 743ac <__cxa_atexit@plt+0x685e4> │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - add r1, lr, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - sub ip, r2, r0 │ │ │ │ - cmp ip, #1 │ │ │ │ - blt 74364 <__cxa_atexit@plt+0x6859c> │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r0, r3 │ │ │ │ - add sl, r3, lr │ │ │ │ - mov lr, #0 │ │ │ │ - ldrb r3, [sl, lr] │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs 7436c <__cxa_atexit@plt+0x685a4> │ │ │ │ - add lr, lr, #1 │ │ │ │ - cmp ip, lr │ │ │ │ - bne 74344 <__cxa_atexit@plt+0x6857c> │ │ │ │ - b 74370 <__cxa_atexit@plt+0x685a8> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - b 74378 <__cxa_atexit@plt+0x685b0> │ │ │ │ - mov ip, lr │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr sl, [sp] │ │ │ │ - str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - stmib r5, {r3, r7, r9} │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - b 743b4 <__cxa_atexit@plt+0x685ec> │ │ │ │ + ldr r7, [pc, #40] @ 68e70 <__cxa_atexit@plt+0x5d0a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 744dc <__cxa_atexit@plt+0x68714> │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #20] │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 68e28 <__cxa_atexit@plt+0x5d060> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andseq r9, r4, #252, 16 @ 0xfc0000 │ │ │ │ + andeq r2, r0, #248, 26 @ 0x3e00 │ │ │ │ + andeq r2, r0, #240, 26 @ 0x3c00 │ │ │ │ + andeq r2, r0, #192, 26 @ 0x3000 │ │ │ │ + andeq r2, r0, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 68ea4 <__cxa_atexit@plt+0x5d0dc> │ │ │ │ + ldr r7, [pc, #72] @ 68edc <__cxa_atexit@plt+0x5d114> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #64] @ 68ee0 <__cxa_atexit@plt+0x5d118> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 68ec8 <__cxa_atexit@plt+0x5d100> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + ldr r3, [pc, #32] @ 68ed8 <__cxa_atexit@plt+0x5d110> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #-4] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 68eb0 <__cxa_atexit@plt+0x5d0e8> │ │ │ │ + andseq r9, r4, #116, 16 @ 0x740000 │ │ │ │ + andeq r2, r0, #100, 26 @ 0x1900 │ │ │ │ + andeq r2, r0, #88, 26 @ 0x1600 │ │ │ │ + andeq r2, r0, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 68f44 <__cxa_atexit@plt+0x5d17c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 74460 <__cxa_atexit@plt+0x68698> │ │ │ │ - stm sp, {r7, r8, fp} │ │ │ │ - ldr r9, [r2, #32]! │ │ │ │ - ldr ip, [pc, #296] @ 74518 <__cxa_atexit@plt+0x68750> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr fp, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - stmib r6, {ip, lr} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r0, fp, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 7448c <__cxa_atexit@plt+0x686c4> │ │ │ │ - ldr r1, [pc, #256] @ 74520 <__cxa_atexit@plt+0x68758> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #248] @ 74524 <__cxa_atexit@plt+0x6875c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r2] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r5, r3, #23 │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldm sp, {r7, r9} │ │ │ │ - mov sl, r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 6e2cc <__cxa_atexit@plt+0x62504> │ │ │ │ - ldr r5, [pc, #192] @ 74528 <__cxa_atexit@plt+0x68760> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r5, [r2, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #176] @ 7452c <__cxa_atexit@plt+0x68764> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r2, #32]! │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r2, [pc, #136] @ 7451c <__cxa_atexit@plt+0x68754> │ │ │ │ + beq 68f3c <__cxa_atexit@plt+0x5d174> │ │ │ │ + ldr r3, [pc, #52] @ 68f4c <__cxa_atexit@plt+0x5d184> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ 68f50 <__cxa_atexit@plt+0x5d188> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 68f54 <__cxa_atexit@plt+0x5d18c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r2, r3, #23 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r3, #7 │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 74500 <__cxa_atexit@plt+0x68738> │ │ │ │ - ldr r3, [pc, #120] @ 74534 <__cxa_atexit@plt+0x6876c> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r2, r0, #164, 24 @ 0xa400 │ │ │ │ + andeq r2, r0, #248, 24 @ 0xf800 │ │ │ │ + andseq r9, r4, #188, 8 @ 0xbc000000 │ │ │ │ + andeq r2, r0, #220, 24 @ 0xdc00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 68fe0 <__cxa_atexit@plt+0x5d218> │ │ │ │ + ldr r3, [pc, #116] @ 68ff0 <__cxa_atexit@plt+0x5d228> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #76] @ 74530 <__cxa_atexit@plt+0x68768> │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 68fb0 <__cxa_atexit@plt+0x5d1e8> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #4 │ │ │ │ + bne 68fc0 <__cxa_atexit@plt+0x5d1f8> │ │ │ │ + ldr r7, [pc, #84] @ 68ff8 <__cxa_atexit@plt+0x5d230> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - bx r1 │ │ │ │ - andseq lr, r3, #36, 2 │ │ │ │ - andseq sp, r3, #220, 30 @ 0x370 │ │ │ │ - andseq sp, r3, #232, 30 @ 0x3a0 │ │ │ │ - andseq sp, r3, #200, 30 @ 0x320 │ │ │ │ - ldrsheq r2, [pc, #48] @ 74560 <__cxa_atexit@plt+0x68798> │ │ │ │ - andseq sp, r3, #140, 30 @ 0x230 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - ldrsheq r2, [pc, #228] @ 74624 <__cxa_atexit@plt+0x6885c> │ │ │ │ - andeq r7, r0, sl, lsl #4 │ │ │ │ + ldr r0, [pc, #80] @ 68ffc <__cxa_atexit@plt+0x5d234> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + cmp r3, #3 │ │ │ │ + addeq r3, r7, #1 │ │ │ │ + lsl r7, r3, #2 │ │ │ │ + ldr r3, [pc, #32] @ 68ff4 <__cxa_atexit@plt+0x5d22c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 69000 <__cxa_atexit@plt+0x5d238> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andseq r9, r4, #88, 14 @ 0x1600000 │ │ │ │ + andeq r2, r0, #156, 24 @ 0x9c00 │ │ │ │ + andeq r2, r0, #148, 24 @ 0x9400 │ │ │ │ + andeq r2, r0, #104, 24 @ 0x6800 │ │ │ │ + andeq r2, r0, #52, 24 @ 0x3400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 6903c <__cxa_atexit@plt+0x5d274> │ │ │ │ + ldr r7, [pc, #56] @ 69064 <__cxa_atexit@plt+0x5d29c> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 743b4 <__cxa_atexit@plt+0x685ec> │ │ │ │ - ldrsbeq r2, [pc, #228] @ 74640 <__cxa_atexit@plt+0x68878> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldr r0, [pc, #48] @ 69068 <__cxa_atexit@plt+0x5d2a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r3, [pc, #12] @ 69060 <__cxa_atexit@plt+0x5d298> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r9, r4, #216, 12 @ 0xd800000 │ │ │ │ + andeq r2, r0, #20, 24 @ 0x1400 │ │ │ │ + andeq r2, r0, #8, 24 @ 0x800 │ │ │ │ + andeq r2, r0, #228, 22 @ 0x39000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 690c8 <__cxa_atexit@plt+0x5d300> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 690c0 <__cxa_atexit@plt+0x5d2f8> │ │ │ │ + ldr sl, [pc, #48] @ 690d0 <__cxa_atexit@plt+0x5d308> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #44] @ 690d4 <__cxa_atexit@plt+0x5d30c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, #4 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r2, r0, #184, 22 @ 0x2e000 │ │ │ │ + andseq r9, r4, #60, 6 @ 0xf0000000 │ │ │ │ + andeq r2, r0, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 69134 <__cxa_atexit@plt+0x5d36c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 6912c <__cxa_atexit@plt+0x5d364> │ │ │ │ + ldr r8, [pc, #48] @ 6913c <__cxa_atexit@plt+0x5d374> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ 69140 <__cxa_atexit@plt+0x5d378> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ 69144 <__cxa_atexit@plt+0x5d37c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq sp, [r9, #163]! @ 0xa3 │ │ │ │ + andeq r2, r0, #88, 22 @ 0x16000 │ │ │ │ + andseq r9, r4, #200, 4 @ 0x8000000c │ │ │ │ + andeq r2, r0, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + ldr sl, [pc, #12] @ 69168 <__cxa_atexit@plt+0x5d3a0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b 1ccf268 <__cxa_atexit@plt+0x1cc34a0> │ │ │ │ + andeq r2, r0, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74598 <__cxa_atexit@plt+0x687d0> │ │ │ │ - ldr r2, [pc, #40] @ 745a0 <__cxa_atexit@plt+0x687d8> │ │ │ │ + bhi 691c8 <__cxa_atexit@plt+0x5d400> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 691d0 <__cxa_atexit@plt+0x5d408> │ │ │ │ + ldr r5, [pc, #76] @ 691ec <__cxa_atexit@plt+0x5d424> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #72] @ 691f0 <__cxa_atexit@plt+0x5d428> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 691f4 <__cxa_atexit@plt+0x5d42c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r2, r8, lsl #29 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 745e8 <__cxa_atexit@plt+0x68820> │ │ │ │ + mov r8, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 691d8 <__cxa_atexit@plt+0x5d410> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 691e8 <__cxa_atexit@plt+0x5d420> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 745dc <__cxa_atexit@plt+0x68814> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 742e4 <__cxa_atexit@plt+0x6851c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq r2, r0, asr #28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r2, r0, #188, 20 @ 0xbc000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + mvneq sp, r3, lsr sl │ │ │ │ + andeq r2, r0, #140, 20 @ 0x8c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 6921c <__cxa_atexit@plt+0x5d454> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 742e4 <__cxa_atexit@plt+0x6851c> │ │ │ │ - mvnseq r2, r0, lsr lr │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + b 1a654b4 <__cxa_atexit@plt+0x1a596ec> │ │ │ │ + andeq r2, r0, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r2, r0, #112, 20 @ 0x70000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 74684 <__cxa_atexit@plt+0x688bc> │ │ │ │ - ldr lr, [pc, #92] @ 74690 <__cxa_atexit@plt+0x688c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7467c <__cxa_atexit@plt+0x688b4> │ │ │ │ - ldr r2, [pc, #44] @ 74694 <__cxa_atexit@plt+0x688cc> │ │ │ │ + bhi 692ac <__cxa_atexit@plt+0x5d4e4> │ │ │ │ + ldr r7, [pc, #152] @ 692e4 <__cxa_atexit@plt+0x5d51c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6929c <__cxa_atexit@plt+0x5d4d4> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 692c4 <__cxa_atexit@plt+0x5d4fc> │ │ │ │ + ldr r7, [pc, #124] @ 692f0 <__cxa_atexit@plt+0x5d528> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #120] @ 692f4 <__cxa_atexit@plt+0x5d52c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #116] @ 692f8 <__cxa_atexit@plt+0x5d530> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7467c <__cxa_atexit@plt+0x688b4> │ │ │ │ - b 746d8 <__cxa_atexit@plt+0x68910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 692ec <__cxa_atexit@plt+0x5d524> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvnseq r2, r8, lsr #27 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + ldr r7, [pc, #28] @ 692e8 <__cxa_atexit@plt+0x5d520> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r2, r0, #208, 18 @ 0x340000 │ │ │ │ + andeq r2, r0, #248, 18 @ 0x3e0000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + mvneq sp, pc, asr r9 │ │ │ │ + andeq r2, r0, #152, 18 @ 0x260000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 746c8 <__cxa_atexit@plt+0x68900> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 69354 <__cxa_atexit@plt+0x5d58c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6935c <__cxa_atexit@plt+0x5d594> │ │ │ │ + ldr r2, [pc, #76] @ 6937c <__cxa_atexit@plt+0x5d5b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 69380 <__cxa_atexit@plt+0x5d5b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #68] @ 69384 <__cxa_atexit@plt+0x5d5bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 746c0 <__cxa_atexit@plt+0x688f8> │ │ │ │ - b 746d8 <__cxa_atexit@plt+0x68910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 69364 <__cxa_atexit@plt+0x5d59c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #8] @ 69378 <__cxa_atexit@plt+0x5d5b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r2, r4, ror sp │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [pc, #152] @ 7477c <__cxa_atexit@plt+0x689b4> │ │ │ │ + andeq r2, r0, #44, 18 @ 0xb0000 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + mvneq sp, r3, lsr #17 │ │ │ │ + andeq r2, r0, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6943c <__cxa_atexit@plt+0x5d674> │ │ │ │ + ldr r6, [pc, #188] @ 6946c <__cxa_atexit@plt+0x5d6a4> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + str r6, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 74750 <__cxa_atexit@plt+0x68988> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7476c <__cxa_atexit@plt+0x689a4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r0, [pc, #92] @ 74780 <__cxa_atexit@plt+0x689b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r7} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r7, r1 │ │ │ │ - bne 74760 <__cxa_atexit@plt+0x68998> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ + beq 693e4 <__cxa_atexit@plt+0x5d61c> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + cmp r3, #5 │ │ │ │ + bcs 693f8 <__cxa_atexit@plt+0x5d630> │ │ │ │ + lsl r7, r3, #2 │ │ │ │ + ldr r6, [pc, #160] @ 69474 <__cxa_atexit@plt+0x5d6ac> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 742e4 <__cxa_atexit@plt+0x6851c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq sp, r3, #76, 26 @ 0x1300 │ │ │ │ - ldrheq r2, [pc, #204] @ 74858 <__cxa_atexit@plt+0x68a90> │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 74800 <__cxa_atexit@plt+0x68a38> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #20]! │ │ │ │ - ldr r2, [pc, #88] @ 74810 <__cxa_atexit@plt+0x68a48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #-4] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 747f4 <__cxa_atexit@plt+0x68a2c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 69450 <__cxa_atexit@plt+0x5d688> │ │ │ │ + ldr r5, [pc, #108] @ 6947c <__cxa_atexit@plt+0x5d6b4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #104] @ 69480 <__cxa_atexit@plt+0x5d6b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #100] @ 69484 <__cxa_atexit@plt+0x5d6bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r7] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 742e4 <__cxa_atexit@plt+0x6851c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sp, r3, #184, 24 @ 0xb800 │ │ │ │ - mvnseq r2, r8, lsr ip │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74880 <__cxa_atexit@plt+0x68ab8> │ │ │ │ - ldr r3, [pc, #80] @ 74888 <__cxa_atexit@plt+0x68ac0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 74870 <__cxa_atexit@plt+0x68aa8> │ │ │ │ - ldr r7, [pc, #52] @ 7488c <__cxa_atexit@plt+0x68ac4> │ │ │ │ + mov r8, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r7, [pc, #52] @ 69478 <__cxa_atexit@plt+0x5d6b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 69470 <__cxa_atexit@plt+0x5d6a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r2, r0, asr #23 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r2, r0, #68, 16 @ 0x440000 │ │ │ │ + andseq r9, r4, #88, 6 @ 0x60000001 │ │ │ │ + andeq r2, r0, #112, 16 @ 0x700000 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + mvneq sp, r3, asr #15 │ │ │ │ + andeq r2, r0, #12, 16 @ 0xc0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 748c0 <__cxa_atexit@plt+0x68af8> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + cmp r8, #5 │ │ │ │ + bcs 694c0 <__cxa_atexit@plt+0x5d6f8> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #124] @ 6952c <__cxa_atexit@plt+0x5d764> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 69504 <__cxa_atexit@plt+0x5d73c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6950c <__cxa_atexit@plt+0x5d744> │ │ │ │ + ldr r2, [pc, #80] @ 69530 <__cxa_atexit@plt+0x5d768> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r2, ip, lsl #23 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 749e0 <__cxa_atexit@plt+0x68c18> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r3, [pc, #260] @ 749f4 <__cxa_atexit@plt+0x68c2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #256] @ 749f8 <__cxa_atexit@plt+0x68c30> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [sl, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr fp, [r2, #20]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #4]! │ │ │ │ - sub r7, r9, #29 │ │ │ │ - ldr r3, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str r7, [r0, #28] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r1, [r0, #12] │ │ │ │ - str r0, [r0, #16] │ │ │ │ - str fp, [r0, #20] │ │ │ │ - ldr r1, [pc, #192] @ 749fc <__cxa_atexit@plt+0x68c34> │ │ │ │ + ldr r1, [pc, #76] @ 69534 <__cxa_atexit@plt+0x5d76c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r0, #24]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 74994 <__cxa_atexit@plt+0x68bcc> │ │ │ │ - ldr r3, [pc, #176] @ 74a04 <__cxa_atexit@plt+0x68c3c> │ │ │ │ + ldr r3, [pc, #72] @ 69538 <__cxa_atexit@plt+0x5d770> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #152] @ 74a08 <__cxa_atexit@plt+0x68c40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r3, [r6, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #96] @ 74a00 <__cxa_atexit@plt+0x68c38> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str lr, [r6, #-4] │ │ │ │ - sub r9, r9, #11 │ │ │ │ - cmp r3, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bne 749d0 <__cxa_atexit@plt+0x68c08> │ │ │ │ - str r0, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 742e4 <__cxa_atexit@plt+0x6851c> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ + b 69514 <__cxa_atexit@plt+0x5d74c> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andseq sp, r3, #208, 20 @ 0xd0000 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - andseq sp, r3, #208, 20 @ 0xd0000 │ │ │ │ - mvnseq r1, r0, lsr pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 74a98 <__cxa_atexit@plt+0x68cd0> │ │ │ │ - ldr lr, [pc, #116] @ 74aa0 <__cxa_atexit@plt+0x68cd8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #100] @ 74aa4 <__cxa_atexit@plt+0x68cdc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 74a88 <__cxa_atexit@plt+0x68cc0> │ │ │ │ - ldr r9, [r5, #-16]! │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #40] @ 74aa8 <__cxa_atexit@plt+0x68ce0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 73b28 <__cxa_atexit@plt+0x67d60> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #8] @ 69528 <__cxa_atexit@plt+0x5d760> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r2, r0, #124, 14 @ 0x1f00000 │ │ │ │ + andseq r9, r4, #124, 4 @ 0xc0000007 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + strdeq sp, [r9, #99]! @ 0x63 │ │ │ │ + andeq r2, r0, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 695f0 <__cxa_atexit@plt+0x5d828> │ │ │ │ + ldr r7, [pc, #208] @ 69630 <__cxa_atexit@plt+0x5d868> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-4]! │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 695e0 <__cxa_atexit@plt+0x5d818> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq 69600 <__cxa_atexit@plt+0x5d838> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 69610 <__cxa_atexit@plt+0x5d848> │ │ │ │ + ldr r2, [pc, #164] @ 6963c <__cxa_atexit@plt+0x5d874> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 69640 <__cxa_atexit@plt+0x5d878> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + ldr r7, [pc, #152] @ 69644 <__cxa_atexit@plt+0x5d87c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #144] @ 69648 <__cxa_atexit@plt+0x5d880> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #161 @ 0xa1 │ │ │ │ + sub r6, r3, #3 │ │ │ │ + stmib r5, {r6, r7} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r2, [pc, #124] @ 6964c <__cxa_atexit@plt+0x5d884> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1a309a0 <__cxa_atexit@plt+0x1a24bd8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq sp, r3, #176, 18 @ 0x2c0000 │ │ │ │ - andseq sp, r3, #52, 20 @ 0x34000 │ │ │ │ - @ instruction: 0x01ff1e90 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #64] @ 69638 <__cxa_atexit@plt+0x5d870> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 6957c <__cxa_atexit@plt+0x5d7b4> │ │ │ │ + ldr r6, [pc, #28] @ 69634 <__cxa_atexit@plt+0x5d86c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r2, r0, #208, 12 @ 0xd000000 │ │ │ │ + andeq r0, r0, r0, lsl r2 │ │ │ │ + andseq r8, r4, #200, 28 @ 0xc80 │ │ │ │ + andseq r8, r4, #100, 28 @ 0x640 │ │ │ │ + andseq r8, r4, #128, 28 @ 0x800 │ │ │ │ + andseq r8, r4, #152, 30 @ 0x260 │ │ │ │ + andeq r2, r0, #100, 12 @ 0x6400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 74ae0 <__cxa_atexit@plt+0x68d18> │ │ │ │ + mov r3, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #3 │ │ │ │ + beq 696c8 <__cxa_atexit@plt+0x5d900> │ │ │ │ + sub r2, r6, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 696d8 <__cxa_atexit@plt+0x5d910> │ │ │ │ + ldr r1, [pc, #108] @ 696f8 <__cxa_atexit@plt+0x5d930> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 696fc <__cxa_atexit@plt+0x5d934> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + ldr r3, [pc, #96] @ 69700 <__cxa_atexit@plt+0x5d938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 73b28 <__cxa_atexit@plt+0x67d60> │ │ │ │ - andseq sp, r3, #220, 18 @ 0x370000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + add r3, r3, #161 @ 0xa1 │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r3, [pc, #76] @ 69704 <__cxa_atexit@plt+0x5d93c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #68] @ 69708 <__cxa_atexit@plt+0x5d940> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a309a0 <__cxa_atexit@plt+0x1a24bd8> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r2, [r6, #-2] │ │ │ │ + b 69670 <__cxa_atexit@plt+0x5d8a8> │ │ │ │ + ldr r7, [pc, #20] @ 696f4 <__cxa_atexit@plt+0x5d92c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andseq r8, r4, #212, 26 @ 0x3500 │ │ │ │ + andseq r8, r4, #152, 26 @ 0x2600 │ │ │ │ + andseq r8, r4, #88, 26 @ 0x1600 │ │ │ │ + andseq r8, r4, #164, 28 @ 0xa40 │ │ │ │ + andeq r2, r0, #168, 10 @ 0x2a000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 74b34 <__cxa_atexit@plt+0x68d6c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 74b48 <__cxa_atexit@plt+0x68d80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + bcc 69774 <__cxa_atexit@plt+0x5d9ac> │ │ │ │ + ldr r2, [pc, #84] @ 6978c <__cxa_atexit@plt+0x5d9c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 69790 <__cxa_atexit@plt+0x5d9c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #72] @ 69794 <__cxa_atexit@plt+0x5d9cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #161 @ 0xa1 │ │ │ │ + sub r1, r6, #3 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #52] @ 69798 <__cxa_atexit@plt+0x5d9d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #44] @ 6979c <__cxa_atexit@plt+0x5d9d4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a309a0 <__cxa_atexit@plt+0x1a24bd8> │ │ │ │ + ldr r3, [pc, #36] @ 697a0 <__cxa_atexit@plt+0x5d9d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andseq r8, r4, #40, 26 @ 0xa00 │ │ │ │ + andseq r8, r4, #236, 24 @ 0xec00 │ │ │ │ + andseq r8, r4, #172, 24 @ 0xac00 │ │ │ │ + andseq r8, r4, #248, 26 @ 0x3e00 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 697c4 <__cxa_atexit@plt+0x5d9fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq r2, r0, #144, 6 @ 0x40000002 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6980c <__cxa_atexit@plt+0x5da44> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #40] @ 69818 <__cxa_atexit@plt+0x5da50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + ldr r7, [pc, #32] @ 6981c <__cxa_atexit@plt+0x5da54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r1 │ │ │ │ + addle r7, r7, #161 @ 0xa1 │ │ │ │ + addgt r7, r7, #129 @ 0x81 │ │ │ │ + b 1ee50dc <__cxa_atexit@plt+0x1ed9314> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andseq sp, r3, #220, 18 @ 0x370000 │ │ │ │ - mvnseq r2, r0, lsr #18 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #88 @ 0x58 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74bfc <__cxa_atexit@plt+0x68e34> │ │ │ │ - ldr lr, [pc, #148] @ 74c04 <__cxa_atexit@plt+0x68e3c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - str lr, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r7, #51] @ 0x33 │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [r7, #55] @ 0x37 │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r7, #47] @ 0x2f │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r3, [r7, #43] @ 0x2b │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r1, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ + andseq r8, r4, #248, 22 @ 0x3e000 │ │ │ │ + andseq r8, r4, #60, 24 @ 0x3c00 │ │ │ │ + andeq r2, r0, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 69868 <__cxa_atexit@plt+0x5daa0> │ │ │ │ + ldr r7, [pc, #52] @ 69878 <__cxa_atexit@plt+0x5dab0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 74bf0 <__cxa_atexit@plt+0x68e28> │ │ │ │ + beq 6985c <__cxa_atexit@plt+0x5da94> │ │ │ │ mov r7, r8 │ │ │ │ - b 74c14 <__cxa_atexit@plt+0x68e4c> │ │ │ │ + b 6988c <__cxa_atexit@plt+0x5dac4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 6987c <__cxa_atexit@plt+0x5dab4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - mvnseq r2, r8, ror #16 │ │ │ │ - andeq lr, r1, lr, lsl #24 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r2, r0, #104, 8 @ 0x68000000 │ │ │ │ + andeq r2, r0, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 74d14 <__cxa_atexit@plt+0x68f4c> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 74c88 <__cxa_atexit@plt+0x68ec0> │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 74c9c <__cxa_atexit@plt+0x68ed4> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #208] @ 74d48 <__cxa_atexit@plt+0x68f80> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 69948 <__cxa_atexit@plt+0x5db80> │ │ │ │ + sub r1, r2, #1 │ │ │ │ + ldr r3, [pc, #220] @ 69988 <__cxa_atexit@plt+0x5dbc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 69940 <__cxa_atexit@plt+0x5db78> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 69958 <__cxa_atexit@plt+0x5db90> │ │ │ │ + sub r9, r3, #1 │ │ │ │ + str r9, [r5] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 69968 <__cxa_atexit@plt+0x5dba0> │ │ │ │ + ldr lr, [pc, #172] @ 69990 <__cxa_atexit@plt+0x5dbc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #168] @ 69994 <__cxa_atexit@plt+0x5dbcc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r0, r2, #11 │ │ │ │ + sub r3, r2, #3 │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + stm r3, {r0, r6, lr} │ │ │ │ + ldr r3, [pc, #140] @ 69998 <__cxa_atexit@plt+0x5dbd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + ldr r6, [pc, #112] @ 6999c <__cxa_atexit@plt+0x5dbd4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #104] @ 699a0 <__cxa_atexit@plt+0x5dbd8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a30a10 <__cxa_atexit@plt+0x1a24c48> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ bx r0 │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r1, [pc, #152] @ 74d40 <__cxa_atexit@plt+0x68f78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r9, ip} │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str ip, [r5, #56] @ 0x38 │ │ │ │ - sub r1, r2, #23 │ │ │ │ - add lr, r5, #40 @ 0x28 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 74d24 <__cxa_atexit@plt+0x68f5c> │ │ │ │ - ldr r7, [pc, #108] @ 74d4c <__cxa_atexit@plt+0x68f84> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ + b 698a4 <__cxa_atexit@plt+0x5dadc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r9, [r3, #-2] │ │ │ │ + b 698c8 <__cxa_atexit@plt+0x5db00> │ │ │ │ + ldr r7, [pc, #28] @ 6998c <__cxa_atexit@plt+0x5dbc4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #104] @ 74d50 <__cxa_atexit@plt+0x68f88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #24] @ 74d44 <__cxa_atexit@plt+0x68f7c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r3, #140, 14 @ 0x2300000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - mvnseq r2, ip, lsl #14 │ │ │ │ - andeq pc, r5, lr, lsl #24 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andseq r8, r4, #92, 22 @ 0x17000 │ │ │ │ + andseq r8, r4, #172, 22 @ 0x2b000 │ │ │ │ + andseq r8, r4, #48, 24 @ 0x3000 │ │ │ │ + andeq r2, r0, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 74dc8 <__cxa_atexit@plt+0x69000> │ │ │ │ - ldr r8, [pc, #72] @ 74de0 <__cxa_atexit@plt+0x69018> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 69a3c <__cxa_atexit@plt+0x5dc74> │ │ │ │ + sub r9, r3, #1 │ │ │ │ + str r9, [r5] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 69a4c <__cxa_atexit@plt+0x5dc84> │ │ │ │ + ldr lr, [pc, #148] @ 69a70 <__cxa_atexit@plt+0x5dca8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #144] @ 69a74 <__cxa_atexit@plt+0x5dcac> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #68] @ 74de4 <__cxa_atexit@plt+0x6901c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, lr │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 74de8 <__cxa_atexit@plt+0x69020> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq r2, r4, ror r6 │ │ │ │ - andeq fp, r4, lr, lsl #24 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + sub r0, r2, #11 │ │ │ │ + sub r3, r2, #3 │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + stm r3, {r0, r6, lr} │ │ │ │ + ldr r3, [pc, #112] @ 69a78 <__cxa_atexit@plt+0x5dcb0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + ldr r6, [pc, #84] @ 69a7c <__cxa_atexit@plt+0x5dcb4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #76] @ 69a80 <__cxa_atexit@plt+0x5dcb8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a30a10 <__cxa_atexit@plt+0x1a24c48> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r9, [r3, #-2] │ │ │ │ + b 699c0 <__cxa_atexit@plt+0x5dbf8> │ │ │ │ + ldr r7, [pc, #24] @ 69a6c <__cxa_atexit@plt+0x5dca4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + andseq r8, r4, #96, 20 @ 0x60000 │ │ │ │ + andseq r8, r4, #176, 20 @ 0xb0000 │ │ │ │ + andseq r8, r4, #52, 22 @ 0xd000 │ │ │ │ + andeq r2, r0, #48, 4 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 74e4c <__cxa_atexit@plt+0x69084> │ │ │ │ - ldr lr, [pc, #80] @ 74e64 <__cxa_atexit@plt+0x6909c> │ │ │ │ + bcc 69b08 <__cxa_atexit@plt+0x5dd40> │ │ │ │ + ldr lr, [pc, #112] @ 69b20 <__cxa_atexit@plt+0x5dd58> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 74e68 <__cxa_atexit@plt+0x690a0> │ │ │ │ + ldr r8, [pc, #108] @ 69b24 <__cxa_atexit@plt+0x5dd5c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 74e6c <__cxa_atexit@plt+0x690a4> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + sub r8, r5, #8 │ │ │ │ + stm r8, {r1, r2, r3, lr} │ │ │ │ + ldr r2, [pc, #80] @ 69b28 <__cxa_atexit@plt+0x5dd60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr r3, [pc, #52] @ 69b2c <__cxa_atexit@plt+0x5dd64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #44] @ 69b30 <__cxa_atexit@plt+0x5dd68> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a30a10 <__cxa_atexit@plt+0x1a24c48> │ │ │ │ + ldr r3, [pc, #36] @ 69b34 <__cxa_atexit@plt+0x5dd6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldrsheq r2, [pc, #80] @ 74ec8 <__cxa_atexit@plt+0x69100> │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 74e9c <__cxa_atexit@plt+0x690d4> │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + andseq r8, r4, #144, 18 @ 0x240000 │ │ │ │ + andseq r8, r4, #224, 18 @ 0x380000 │ │ │ │ + andseq r8, r4, #100, 20 @ 0x64000 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 69b58 <__cxa_atexit@plt+0x5dd90> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 74e94 <__cxa_atexit@plt+0x690cc> │ │ │ │ - b 74eac <__cxa_atexit@plt+0x690e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq r2, r0, asr #11 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 74f38 <__cxa_atexit@plt+0x69170> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #52]! @ 0x34 │ │ │ │ - ldr r3, [r2, #-48] @ 0xffffffd0 │ │ │ │ - ldr r1, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r3, r2, #20 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq r1, r0, #252, 30 @ 0x3f0 │ │ │ │ + andeq r2, r0, #80, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74f98 <__cxa_atexit@plt+0x691d0> │ │ │ │ - ldr r2, [pc, #204] @ 74fb8 <__cxa_atexit@plt+0x691f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #200] @ 74fbc <__cxa_atexit@plt+0x691f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - stmib r7, {r0, r8} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 74f88 <__cxa_atexit@plt+0x691c0> │ │ │ │ - ldr r7, [pc, #164] @ 74fc0 <__cxa_atexit@plt+0x691f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r9, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r7, [pc, #112] @ 74fb0 <__cxa_atexit@plt+0x691e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 74f7c <__cxa_atexit@plt+0x691b4> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #64] @ 74fb4 <__cxa_atexit@plt+0x691ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 73b28 <__cxa_atexit@plt+0x67d60> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 69b90 <__cxa_atexit@plt+0x5ddc8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 69b98 <__cxa_atexit@plt+0x5ddd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 69398 <__cxa_atexit@plt+0x5d5d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 74fc4 <__cxa_atexit@plt+0x691fc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq sp, r3, #188, 8 @ 0xbc000000 │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - andseq sp, r3, #60, 10 @ 0xf000000 │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - andseq sp, r3, #144, 8 @ 0x90000000 │ │ │ │ - mvnseq r1, r4, ror r9 │ │ │ │ - andeq pc, r1, sp, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 74ffc <__cxa_atexit@plt+0x69234> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 73b28 <__cxa_atexit@plt+0x67d60> │ │ │ │ - andseq sp, r3, #60, 8 @ 0x3c000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75050 <__cxa_atexit@plt+0x69288> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 75064 <__cxa_atexit@plt+0x6929c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + andseq r8, r4, #104, 16 @ 0x680000 │ │ │ │ + andeq r2, r0, #12, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 69bec <__cxa_atexit@plt+0x5de24> │ │ │ │ + ldr r3, [pc, #60] @ 69c04 <__cxa_atexit@plt+0x5de3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #48] @ 69c08 <__cxa_atexit@plt+0x5de40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [pc, #24] @ 69c0c <__cxa_atexit@plt+0x5de44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r3, #192, 8 @ 0xc0000000 │ │ │ │ - mvnseq r2, r4, lsl #8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 750e4 <__cxa_atexit@plt+0x6931c> │ │ │ │ - ldr r3, [pc, #96] @ 750ec <__cxa_atexit@plt+0x69324> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 750d4 <__cxa_atexit@plt+0x6930c> │ │ │ │ - ldr r7, [pc, #52] @ 750f0 <__cxa_atexit@plt+0x69328> │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andseq r8, r4, #20, 16 @ 0x140000 │ │ │ │ + andeq r2, r0, #236 @ 0xec │ │ │ │ + andeq r2, r0, #204 @ 0xcc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 69c58 <__cxa_atexit@plt+0x5de90> │ │ │ │ + ldr r7, [pc, #52] @ 69c68 <__cxa_atexit@plt+0x5dea0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 69c4c <__cxa_atexit@plt+0x5de84> │ │ │ │ + mov r7, r8 │ │ │ │ + b 69c7c <__cxa_atexit@plt+0x5deb4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 69c6c <__cxa_atexit@plt+0x5dea4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r2, ip, ror r3 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r2, r0, #152 @ 0x98 │ │ │ │ + andeq r2, r0, #112 @ 0x70 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 75124 <__cxa_atexit@plt+0x6935c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 69d30 <__cxa_atexit@plt+0x5df68> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r3, [pc, #196] @ 69d60 <__cxa_atexit@plt+0x5df98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 69d1c <__cxa_atexit@plt+0x5df54> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 69d40 <__cxa_atexit@plt+0x5df78> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r1, [pc, #160] @ 69d64 <__cxa_atexit@plt+0x5df9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ands r1, r3, #3 │ │ │ │ + beq 69d24 <__cxa_atexit@plt+0x5df5c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 69d50 <__cxa_atexit@plt+0x5df88> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + ldr r1, [pc, #128] @ 69d68 <__cxa_atexit@plt+0x5dfa0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #124] @ 69d6c <__cxa_atexit@plt+0x5dfa4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r7} │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #104] @ 69d70 <__cxa_atexit@plt+0x5dfa8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + ldr r7, [pc, #92] @ 69d74 <__cxa_atexit@plt+0x5dfac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r2, r8, asr #6 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b 69c94 <__cxa_atexit@plt+0x5decc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 69cbc <__cxa_atexit@plt+0x5def4> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 69ce0 <__cxa_atexit@plt+0x5df18> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + andeq r1, r0, #248, 30 @ 0x3e0 │ │ │ │ + andseq r8, r4, #248, 18 @ 0x3e0000 │ │ │ │ + andseq r8, r4, #248, 12 @ 0xf800000 │ │ │ │ + andseq r8, r4, #212, 18 @ 0x350000 │ │ │ │ + andeq r1, r0, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 75210 <__cxa_atexit@plt+0x69448> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #200] @ 7521c <__cxa_atexit@plt+0x69454> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r3, r1 │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 751c4 <__cxa_atexit@plt+0x693fc> │ │ │ │ - ldr r0, [pc, #144] @ 75224 <__cxa_atexit@plt+0x6945c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #140] @ 75228 <__cxa_atexit@plt+0x69460> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r6, [pc, #84] @ 75220 <__cxa_atexit@plt+0x69458> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, sl, ip} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq 75204 <__cxa_atexit@plt+0x6943c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7538c <__cxa_atexit@plt+0x695c4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 69e08 <__cxa_atexit@plt+0x5e040> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #132] @ 69e28 <__cxa_atexit@plt+0x5e060> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 69e00 <__cxa_atexit@plt+0x5e038> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 69e18 <__cxa_atexit@plt+0x5e050> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r1, [pc, #96] @ 69e2c <__cxa_atexit@plt+0x5e064> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #92] @ 69e30 <__cxa_atexit@plt+0x5e068> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + stmib r5, {r0, r7} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #72] @ 69e34 <__cxa_atexit@plt+0x5e06c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + ldr r7, [pc, #60] @ 69e38 <__cxa_atexit@plt+0x5e070> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - mvnseq r2, r4, lsr r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 69d9c <__cxa_atexit@plt+0x5dfd4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 69dc4 <__cxa_atexit@plt+0x5dffc> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r1, r0, #20, 30 @ 0x50 │ │ │ │ + andseq r8, r4, #20, 18 @ 0x50000 │ │ │ │ + andseq r8, r4, #20, 12 @ 0x1400000 │ │ │ │ + andseq r8, r4, #240, 16 @ 0xf00000 │ │ │ │ + andeq r1, r0, #164, 28 @ 0xa40 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 75258 <__cxa_atexit@plt+0x69490> │ │ │ │ + ldmib r5, {r2, r3} │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 69e98 <__cxa_atexit@plt+0x5e0d0> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r1, [pc, #68] @ 69ea8 <__cxa_atexit@plt+0x5e0e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 69eac <__cxa_atexit@plt+0x5e0e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + stmib r5, {r0, r7} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #44] @ 69eb0 <__cxa_atexit@plt+0x5e0e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + add r8, r1, #2 │ │ │ │ + ldr r7, [pc, #32] @ 69eb4 <__cxa_atexit@plt+0x5e0ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 69e5c <__cxa_atexit@plt+0x5e094> │ │ │ │ + andeq r1, r0, #124, 28 @ 0x7c0 │ │ │ │ + andseq r8, r4, #124, 16 @ 0x7c0000 │ │ │ │ + andseq r8, r4, #124, 10 @ 0x1f000000 │ │ │ │ + andseq r8, r4, #88, 16 @ 0x580000 │ │ │ │ + andeq r1, r0, #60, 28 @ 0x3c0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 69f78 <__cxa_atexit@plt+0x5e1b0> │ │ │ │ + ldr r7, [pc, #204] @ 69fa8 <__cxa_atexit@plt+0x5e1e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 69f5c <__cxa_atexit@plt+0x5e194> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 69f88 <__cxa_atexit@plt+0x5e1c0> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #164] @ 69fac <__cxa_atexit@plt+0x5e1e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 69f6c <__cxa_atexit@plt+0x5e1a4> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 69f98 <__cxa_atexit@plt+0x5e1d0> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #136] @ 69fb0 <__cxa_atexit@plt+0x5e1e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75250 <__cxa_atexit@plt+0x69488> │ │ │ │ - b 75268 <__cxa_atexit@plt+0x694a0> │ │ │ │ + ldr r1, [pc, #132] @ 69fb4 <__cxa_atexit@plt+0x5e1ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [pc, #112] @ 69fb8 <__cxa_atexit@plt+0x5e1f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r7, [pc, #100] @ 69fbc <__cxa_atexit@plt+0x5e1f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq r2, r4, lsl #4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r7, [pc, #64] @ 69fc0 <__cxa_atexit@plt+0x5e1f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b 69f00 <__cxa_atexit@plt+0x5e138> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 69f20 <__cxa_atexit@plt+0x5e158> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andeq r1, r0, #184, 26 @ 0x2e00 │ │ │ │ + andseq r8, r4, #184, 14 @ 0x2e00000 │ │ │ │ + andseq r8, r4, #184, 8 @ 0xb8000000 │ │ │ │ + andseq r8, r4, #152, 14 @ 0x2600000 │ │ │ │ + andeq r1, r0, #144, 26 @ 0x2400 │ │ │ │ + andeq r1, r0, #52, 26 @ 0xd00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 752e4 <__cxa_atexit@plt+0x6951c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldr r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r3, #-16] │ │ │ │ - ldmdb r3, {r0, r9} │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 6a048 <__cxa_atexit@plt+0x5e280> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #120] @ 6a068 <__cxa_atexit@plt+0x5e2a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 6a040 <__cxa_atexit@plt+0x5e278> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 6a058 <__cxa_atexit@plt+0x5e290> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ 6a06c <__cxa_atexit@plt+0x5e2a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ 6a070 <__cxa_atexit@plt+0x5e2a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #72] @ 6a074 <__cxa_atexit@plt+0x5e2ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + ldr r7, [pc, #60] @ 6a078 <__cxa_atexit@plt+0x5e2b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 69fe8 <__cxa_atexit@plt+0x5e220> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 6a008 <__cxa_atexit@plt+0x5e240> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r1, r0, #208, 24 @ 0xd000 │ │ │ │ + andseq r8, r4, #208, 12 @ 0xd000000 │ │ │ │ + andseq r8, r4, #212, 6 @ 0x50000003 │ │ │ │ + andseq r8, r4, #180, 12 @ 0xb400000 │ │ │ │ + andeq r1, r0, #124, 24 @ 0x7c00 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 6a0d4 <__cxa_atexit@plt+0x5e30c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ 6a0e4 <__cxa_atexit@plt+0x5e31c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 6a0e8 <__cxa_atexit@plt+0x5e320> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #44] @ 6a0ec <__cxa_atexit@plt+0x5e324> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + ldr r7, [pc, #32] @ 6a0f0 <__cxa_atexit@plt+0x5e328> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b 6a09c <__cxa_atexit@plt+0x5e2d4> │ │ │ │ + andeq r1, r0, #60, 24 @ 0x3c00 │ │ │ │ + andseq r8, r4, #60, 12 @ 0x3c00000 │ │ │ │ + andseq r8, r4, #64, 6 │ │ │ │ + andseq r8, r4, #32, 12 @ 0x2000000 │ │ │ │ + andeq r1, r0, #148, 26 @ 0x2500 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 75338 <__cxa_atexit@plt+0x69570> │ │ │ │ - ldr r3, [pc, #160] @ 75348 <__cxa_atexit@plt+0x69580> │ │ │ │ + bhi 6a160 <__cxa_atexit@plt+0x5e398> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #88] @ 6a178 <__cxa_atexit@plt+0x5e3b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a16c <__cxa_atexit@plt+0x5e3a4> │ │ │ │ + ldr r3, [pc, #68] @ 6a17c <__cxa_atexit@plt+0x5e3b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - stmib r7, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 75328 <__cxa_atexit@plt+0x69560> │ │ │ │ - ldr r7, [pc, #132] @ 7534c <__cxa_atexit@plt+0x69584> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6a154 <__cxa_atexit@plt+0x5e38c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6a468 <__cxa_atexit@plt+0x5e6a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r4, #200, 4 @ 0x8000000c │ │ │ │ + andeq r0, r0, ip, lsr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 6a1a0 <__cxa_atexit@plt+0x5e3d8> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6a248 <__cxa_atexit@plt+0x5e480> │ │ │ │ + ldr r3, [pc, #180] @ 6a268 <__cxa_atexit@plt+0x5e4a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 6a228 <__cxa_atexit@plt+0x5e460> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 6a238 <__cxa_atexit@plt+0x5e470> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6a250 <__cxa_atexit@plt+0x5e488> │ │ │ │ + ldr r7, [pc, #124] @ 6a26c <__cxa_atexit@plt+0x5e4a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r0, [pc, #112] @ 6a270 <__cxa_atexit@plt+0x5e4a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #88] @ 75344 <__cxa_atexit@plt+0x6957c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75320 <__cxa_atexit@plt+0x69558> │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 73b28 <__cxa_atexit@plt+0x67d60> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff5f0 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - mvnseq r1, ip, ror #11 │ │ │ │ - andeq r1, r0, r8, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 73b28 <__cxa_atexit@plt+0x67d60> │ │ │ │ - ldrsheq r2, [pc] @ 75388 <__cxa_atexit@plt+0x695c0> │ │ │ │ - andeq r1, r0, lr, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - and r3, r2, #3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 75470 <__cxa_atexit@plt+0x696a8> │ │ │ │ + bne 6a2d4 <__cxa_atexit@plt+0x5e50c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6a2e8 <__cxa_atexit@plt+0x5e520> │ │ │ │ + ldr r2, [pc, #88] @ 6a2f8 <__cxa_atexit@plt+0x5e530> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r7, [pc, #76] @ 6a2fc <__cxa_atexit@plt+0x5e534> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r1, r0, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6a390 <__cxa_atexit@plt+0x5e5c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #92 @ 0x5c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 754bc <__cxa_atexit@plt+0x696f4> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr lr, [pc, #284] @ 754d8 <__cxa_atexit@plt+0x69710> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6a398 <__cxa_atexit@plt+0x5e5d0> │ │ │ │ + ldr lr, [pc, #92] @ 6a3ac <__cxa_atexit@plt+0x5e5e4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #280] @ 754dc <__cxa_atexit@plt+0x69714> │ │ │ │ + ldr r0, [pc, #88] @ 6a3b0 <__cxa_atexit@plt+0x5e5e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r1, [pc, #64] @ 6a3b4 <__cxa_atexit@plt+0x5e5ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + b 6a1a0 <__cxa_atexit@plt+0x5e3d8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6a3a0 <__cxa_atexit@plt+0x5e5d8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + andseq r8, r4, #144 @ 0x90 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + andeq r1, r0, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a3f4 <__cxa_atexit@plt+0x5e62c> │ │ │ │ + ldr r9, [pc, #36] @ 6a3fc <__cxa_atexit@plt+0x5e634> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - str r3, [sp] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - sub r2, r8, #63 @ 0x3f │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr fp, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #168] @ 754e0 <__cxa_atexit@plt+0x69718> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r6, r9, sl, fp} │ │ │ │ - sub r7, r8, #2 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx ip │ │ │ │ - ldr r2, [pc, #88] @ 754d0 <__cxa_atexit@plt+0x69708> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 754b0 <__cxa_atexit@plt+0x696e8> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 754d4 <__cxa_atexit@plt+0x6970c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 73b28 <__cxa_atexit@plt+0x67d60> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 6a400 <__cxa_atexit@plt+0x5e638> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #92 @ 0x5c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq sp, r3, #12 │ │ │ │ - @ instruction: 0xfffff658 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - andseq sp, r3, #228 @ 0xe4 │ │ │ │ - mvnseq r1, r8, asr r4 │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 75518 <__cxa_atexit@plt+0x69750> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 73b28 <__cxa_atexit@plt+0x67d60> │ │ │ │ - andseq ip, r3, #164, 30 @ 0x290 │ │ │ │ - @ instruction: 0x01ff1398 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7558c <__cxa_atexit@plt+0x697c4> │ │ │ │ - ldr r2, [pc, #84] @ 75598 <__cxa_atexit@plt+0x697d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75584 <__cxa_atexit@plt+0x697bc> │ │ │ │ - ldr r2, [pc, #44] @ 7559c <__cxa_atexit@plt+0x697d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75584 <__cxa_atexit@plt+0x697bc> │ │ │ │ - b 755e0 <__cxa_atexit@plt+0x69818> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r1, r0, #184, 20 @ 0xb8000 │ │ │ │ + andseq r8, r4, #4 │ │ │ │ + andeq r1, r0, #128, 20 @ 0x80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a450 <__cxa_atexit@plt+0x5e688> │ │ │ │ + ldr r3, [pc, #48] @ 6a458 <__cxa_atexit@plt+0x5e690> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6a444 <__cxa_atexit@plt+0x5e67c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6a468 <__cxa_atexit@plt+0x5e6a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvnseq r1, r8, lsl r3 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r1, r0, #44, 20 @ 0x2c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 755d0 <__cxa_atexit@plt+0x69808> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6a528 <__cxa_atexit@plt+0x5e760> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #212] @ 6a55c <__cxa_atexit@plt+0x5e794> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 755c8 <__cxa_atexit@plt+0x69800> │ │ │ │ - b 755e0 <__cxa_atexit@plt+0x69818> │ │ │ │ + beq 6a53c <__cxa_atexit@plt+0x5e774> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6a548 <__cxa_atexit@plt+0x5e780> │ │ │ │ + ldr lr, [pc, #176] @ 6a564 <__cxa_atexit@plt+0x5e79c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr sl, [pc, #144] @ 6a568 <__cxa_atexit@plt+0x5e7a0> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr lr, [pc, #136] @ 6a56c <__cxa_atexit@plt+0x5e7a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + mov r0, r6 │ │ │ │ + str sl, [r0, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #96] @ 6a570 <__cxa_atexit@plt+0x5e7a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #48] @ 6a560 <__cxa_atexit@plt+0x5e798> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r1, r4, ror #5 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andseq r7, r4, #208, 28 @ 0xd00 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + andseq r8, r4, #76, 2 │ │ │ │ + andseq r7, r4, #220, 28 @ 0xdc0 │ │ │ │ + andeq r1, r0, #20, 18 @ 0x50000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 75674 <__cxa_atexit@plt+0x698ac> │ │ │ │ - ldr lr, [pc, #152] @ 75694 <__cxa_atexit@plt+0x698cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - str r0, [r2] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r1, r7, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc 6a60c <__cxa_atexit@plt+0x5e844> │ │ │ │ + ldr r2, [pc, #124] @ 6a618 <__cxa_atexit@plt+0x5e850> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r8, r6, #15 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + mov lr, r3 │ │ │ │ + ldr r9, [pc, #84] @ 6a61c <__cxa_atexit@plt+0x5e854> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [lr, #24]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 75680 <__cxa_atexit@plt+0x698b8> │ │ │ │ - ldr r3, [pc, #96] @ 75698 <__cxa_atexit@plt+0x698d0> │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + ldr r0, [pc, #56] @ 6a620 <__cxa_atexit@plt+0x5e858> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #44] @ 6a624 <__cxa_atexit@plt+0x5e85c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + andseq r8, r4, #72 @ 0x48 │ │ │ │ + andseq r7, r4, #244, 26 @ 0x3d00 │ │ │ │ + andeq r1, r0, #96, 16 @ 0x600000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a6b0 <__cxa_atexit@plt+0x5e8e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6a6bc <__cxa_atexit@plt+0x5e8f4> │ │ │ │ + ldr r0, [pc, #124] @ 6a6d8 <__cxa_atexit@plt+0x5e910> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #120] @ 6a6dc <__cxa_atexit@plt+0x5e914> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + stmib r2, {r0, r1} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6a6cc <__cxa_atexit@plt+0x5e904> │ │ │ │ + ldr r3, [pc, #84] @ 6a6e0 <__cxa_atexit@plt+0x5e918> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 75664 <__cxa_atexit@plt+0x6989c> │ │ │ │ - ldr r7, [pc, #72] @ 7569c <__cxa_atexit@plt+0x698d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6a6a4 <__cxa_atexit@plt+0x5e8dc> │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + b 6a468 <__cxa_atexit@plt+0x5e6a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #24] @ 756a0 <__cxa_atexit@plt+0x698d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq ip, r3, #116, 28 @ 0x740 │ │ │ │ - @ instruction: 0xfffabd10 │ │ │ │ - @ instruction: 0xfffabd24 │ │ │ │ - mvnseq r1, r8, lsr r2 │ │ │ │ - @ instruction: 0xffffdeb8 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrsbeq r1, [pc, #208] @ 75784 <__cxa_atexit@plt+0x699bc> │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75734 <__cxa_atexit@plt+0x6996c> │ │ │ │ - ldmib r7, {r1, lr} │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 75704 <__cxa_atexit@plt+0x6993c> │ │ │ │ - ldr r3, [pc, #104] @ 7574c <__cxa_atexit@plt+0x69984> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - b 75728 <__cxa_atexit@plt+0x69960> │ │ │ │ - ldr r3, [pc, #60] @ 75748 <__cxa_atexit@plt+0x69980> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r8, fp │ │ │ │ - b 75750 <__cxa_atexit@plt+0x69988> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andseq ip, r3, #8, 26 @ 0x200 │ │ │ │ - andseq ip, r3, #56, 26 @ 0xe00 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr lr, [ip, #24]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 75838 <__cxa_atexit@plt+0x69a70> │ │ │ │ - ldr r8, [pc, #240] @ 75868 <__cxa_atexit@plt+0x69aa0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #236] @ 7586c <__cxa_atexit@plt+0x69aa4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #232] @ 75870 <__cxa_atexit@plt+0x69aa8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldrb r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - str sl, [r3, #20]! │ │ │ │ - cmp r1, #43 @ 0x2b │ │ │ │ - cmpne r1, #45 @ 0x2d │ │ │ │ - bne 757c8 <__cxa_atexit@plt+0x69a00> │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 758ac <__cxa_atexit@plt+0x69ae4> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #8]! │ │ │ │ - ldr r8, [r7, #-4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75854 <__cxa_atexit@plt+0x69a8c> │ │ │ │ - ldr r2, [pc, #132] @ 75874 <__cxa_atexit@plt+0x69aac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 75828 <__cxa_atexit@plt+0x69a60> │ │ │ │ - ldr r3, [pc, #108] @ 75878 <__cxa_atexit@plt+0x69ab0> │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + andseq r7, r4, #132, 26 @ 0x2100 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 6a704 <__cxa_atexit@plt+0x5e93c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6a7ac <__cxa_atexit@plt+0x5e9e4> │ │ │ │ + ldr r3, [pc, #180] @ 6a7cc <__cxa_atexit@plt+0x5ea04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 6a78c <__cxa_atexit@plt+0x5e9c4> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 6a79c <__cxa_atexit@plt+0x5e9d4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6a7b4 <__cxa_atexit@plt+0x5e9ec> │ │ │ │ + ldr r7, [pc, #124] @ 6a7d0 <__cxa_atexit@plt+0x5ea08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r0, [pc, #112] @ 6a7d4 <__cxa_atexit@plt+0x5ea0c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #64] @ 75880 <__cxa_atexit@plt+0x69ab8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #32] @ 7587c <__cxa_atexit@plt+0x69ab4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe3ac │ │ │ │ - @ instruction: 0xffffe6c4 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0xfffabb58 │ │ │ │ - @ instruction: 0xfffabb6c │ │ │ │ - mvnseq r1, r4, rrx │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrsheq r1, [pc, #188] @ 75948 <__cxa_atexit@plt+0x69b80> │ │ │ │ - andeq r0, r0, r8, lsl #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 75750 <__cxa_atexit@plt+0x69988> │ │ │ │ - mvnseq r1, r8, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6a838 <__cxa_atexit@plt+0x5ea70> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6a84c <__cxa_atexit@plt+0x5ea84> │ │ │ │ + ldr r2, [pc, #88] @ 6a85c <__cxa_atexit@plt+0x5ea94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r7, [pc, #76] @ 6a860 <__cxa_atexit@plt+0x5ea98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r1, r0, #8, 12 @ 0x800000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 759b8 <__cxa_atexit@plt+0x69bf0> │ │ │ │ - str fp, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #24]! │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [r1, #-4]! │ │ │ │ - add fp, r0, #8 │ │ │ │ - add ip, r0, #4 │ │ │ │ - add r0, r3, #1 │ │ │ │ - ldr r9, [r2, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r2, #-16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr lr, [r9, #15] │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 75934 <__cxa_atexit@plt+0x69b6c> │ │ │ │ - ldr r2, [pc, #272] @ 75a10 <__cxa_atexit@plt+0x69c48> │ │ │ │ + bcc 6a8d4 <__cxa_atexit@plt+0x5eb0c> │ │ │ │ + ldr r3, [pc, #68] @ 6a8ec <__cxa_atexit@plt+0x5eb24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 6a8f0 <__cxa_atexit@plt+0x5eb28> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [fp] │ │ │ │ - str r8, [r6] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str ip, [r5, #28] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r5, [pc, #240] @ 75a14 <__cxa_atexit@plt+0x69c4c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r0, [fp] │ │ │ │ - ldr r7, [pc, #188] @ 759fc <__cxa_atexit@plt+0x69c34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [ip] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ - add r1, r5, #8 │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r1 │ │ │ │ - bhi 759d0 <__cxa_atexit@plt+0x69c08> │ │ │ │ - ldr r3, [pc, #152] @ 75a00 <__cxa_atexit@plt+0x69c38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 759a4 <__cxa_atexit@plt+0x69bdc> │ │ │ │ - ldr r3, [pc, #128] @ 75a04 <__cxa_atexit@plt+0x69c3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r6, [r6, #-4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r9 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [pc, #76] @ 75a0c <__cxa_atexit@plt+0x69c44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr lr, [pc, #48] @ 75a08 <__cxa_atexit@plt+0x69c40> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, lr │ │ │ │ mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - andseq ip, r3, #48, 22 @ 0xc000 │ │ │ │ - @ instruction: 0xfffab9e0 │ │ │ │ - @ instruction: 0xfffab9f4 │ │ │ │ - mvnseq r0, r8, ror #29 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - andseq ip, r3, #28, 22 @ 0x7000 │ │ │ │ - mvnseq r1, r4, ror #20 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 75ab8 <__cxa_atexit@plt+0x69cf0> │ │ │ │ - ldr r2, [pc, #132] @ 75ac4 <__cxa_atexit@plt+0x69cfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75aa4 <__cxa_atexit@plt+0x69cdc> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #96] @ 75ac8 <__cxa_atexit@plt+0x69d00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - strb r1, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75aa4 <__cxa_atexit@plt+0x69cdc> │ │ │ │ - ldr r1, [pc, #68] @ 75acc <__cxa_atexit@plt+0x69d04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 75aac <__cxa_atexit@plt+0x69ce4> │ │ │ │ - mov r7, r2 │ │ │ │ - b 75b88 <__cxa_atexit@plt+0x69dc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 6a704 <__cxa_atexit@plt+0x5e93c> │ │ │ │ + ldr r7, [pc, #24] @ 6a8f4 <__cxa_atexit@plt+0x5eb2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - ldrheq r1, [pc, #144] @ 75b68 <__cxa_atexit@plt+0x69da0> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #80] @ 75b38 <__cxa_atexit@plt+0x69d70> │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + andeq r1, r0, #200, 10 @ 0x32000000 │ │ │ │ + andeq r1, r0, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 6a968 <__cxa_atexit@plt+0x5eba0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 6a960 <__cxa_atexit@plt+0x5eb98> │ │ │ │ + ldr r3, [pc, #68] @ 6a970 <__cxa_atexit@plt+0x5eba8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75b24 <__cxa_atexit@plt+0x69d5c> │ │ │ │ - ldr r2, [pc, #52] @ 75b3c <__cxa_atexit@plt+0x69d74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 75b2c <__cxa_atexit@plt+0x69d64> │ │ │ │ - mov r7, r3 │ │ │ │ - b 75b88 <__cxa_atexit@plt+0x69dc0> │ │ │ │ + ldr r2, [pc, #64] @ 6a974 <__cxa_atexit@plt+0x5ebac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #60] @ 6a978 <__cxa_atexit@plt+0x5ebb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #36] @ 6a97c <__cxa_atexit@plt+0x5ebb4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1a308c0 <__cxa_atexit@plt+0x1a24af8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - mvnseq r1, r0, asr #18 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 75b78 <__cxa_atexit@plt+0x69db0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75b70 <__cxa_atexit@plt+0x69da8> │ │ │ │ - b 75b88 <__cxa_atexit@plt+0x69dc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r1, r4, lsl #18 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 75c18 <__cxa_atexit@plt+0x69e50> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 75be8 <__cxa_atexit@plt+0x69e20> │ │ │ │ - ldr r1, [pc, #104] @ 75c30 <__cxa_atexit@plt+0x69e68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - b 75c0c <__cxa_atexit@plt+0x69e44> │ │ │ │ - ldr r1, [pc, #60] @ 75c2c <__cxa_atexit@plt+0x69e64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - b 75750 <__cxa_atexit@plt+0x69988> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - stmib r5, {r3, lr} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - bx r1 │ │ │ │ - andseq ip, r3, #36, 16 @ 0x240000 │ │ │ │ - andseq ip, r3, #84, 16 @ 0x540000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 75f54 <__cxa_atexit@plt+0x6a18c> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r1, r0, #128, 10 @ 0x20000000 │ │ │ │ + andseq r7, r4, #176, 20 @ 0xb0000 │ │ │ │ + andseq r7, r4, #200, 20 @ 0xc8000 │ │ │ │ + andseq r7, r4, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75c9c <__cxa_atexit@plt+0x69ed4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 75cb0 <__cxa_atexit@plt+0x69ee8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6a9b8 <__cxa_atexit@plt+0x5ebf0> │ │ │ │ + ldr r3, [pc, #40] @ 6a9d0 <__cxa_atexit@plt+0x5ec08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 6a9d4 <__cxa_atexit@plt+0x5ec0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq ip, r3, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ + andseq r7, r4, #136, 24 @ 0x8800 │ │ │ │ + andeq r1, r0, #60, 10 @ 0xf000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 75d54 <__cxa_atexit@plt+0x69f8c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 75d5c <__cxa_atexit@plt+0x69f94> │ │ │ │ - ldr r1, [pc, #144] @ 75d74 <__cxa_atexit@plt+0x69fac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 75d0c <__cxa_atexit@plt+0x69f44> │ │ │ │ - cmp r7, #4 │ │ │ │ - ble 75d1c <__cxa_atexit@plt+0x69f54> │ │ │ │ - ldr r7, [pc, #116] @ 75d78 <__cxa_atexit@plt+0x69fb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 75d7c <__cxa_atexit@plt+0x69fb4> │ │ │ │ + bhi 6aa20 <__cxa_atexit@plt+0x5ec58> │ │ │ │ + ldr r7, [pc, #52] @ 6aa34 <__cxa_atexit@plt+0x5ec6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 75d80 <__cxa_atexit@plt+0x69fb8> │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6aa14 <__cxa_atexit@plt+0x5ec4c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6abc0 <__cxa_atexit@plt+0x5edf8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6aa38 <__cxa_atexit@plt+0x5ec70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r1, r0, #216, 8 @ 0xd8000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6aad8 <__cxa_atexit@plt+0x5ed10> │ │ │ │ + ldr lr, [pc, #152] @ 6aaf8 <__cxa_atexit@plt+0x5ed30> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 75d84 <__cxa_atexit@plt+0x69fbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 75d88 <__cxa_atexit@plt+0x69fc0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #5 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 75d64 <__cxa_atexit@plt+0x69f9c> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r3, #16] │ │ │ │ + ldr r6, [pc, #136] @ 6aafc <__cxa_atexit@plt+0x5ed34> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6aac8 <__cxa_atexit@plt+0x5ed00> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6aae8 <__cxa_atexit@plt+0x5ed20> │ │ │ │ + ldr r3, [pc, #88] @ 6ab00 <__cxa_atexit@plt+0x5ed38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andseq ip, r3, #12, 14 @ 0x300000 │ │ │ │ - andseq ip, r3, #64, 16 @ 0x400000 │ │ │ │ - mvnseq r0, r4, asr pc │ │ │ │ - strheq lr, [r8, #180]! @ 0xb4 │ │ │ │ - andseq ip, r3, #28, 16 @ 0x1c0000 │ │ │ │ - andseq ip, r3, #220, 14 @ 0x3700000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andseq r7, r4, #116, 18 @ 0x1d0000 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6ab48 <__cxa_atexit@plt+0x5ed80> │ │ │ │ + ldr r3, [pc, #44] @ 6ab54 <__cxa_atexit@plt+0x5ed8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 75e2c <__cxa_atexit@plt+0x6a064> │ │ │ │ + bhi 6ab9c <__cxa_atexit@plt+0x5edd4> │ │ │ │ + ldr r7, [pc, #52] @ 6abb0 <__cxa_atexit@plt+0x5ede8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6ab90 <__cxa_atexit@plt+0x5edc8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6abc0 <__cxa_atexit@plt+0x5edf8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6abb4 <__cxa_atexit@plt+0x5edec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r1, r0, #92, 6 @ 0x70000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6ac58 <__cxa_atexit@plt+0x5ee90> │ │ │ │ + ldr r3, [pc, #176] @ 6ac84 <__cxa_atexit@plt+0x5eebc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 6ac6c <__cxa_atexit@plt+0x5eea4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6ac58 <__cxa_atexit@plt+0x5ee90> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 75e34 <__cxa_atexit@plt+0x6a06c> │ │ │ │ - ldr r1, [pc, #144] @ 75e4c <__cxa_atexit@plt+0x6a084> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 75de4 <__cxa_atexit@plt+0x6a01c> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 75df4 <__cxa_atexit@plt+0x6a02c> │ │ │ │ - ldr r7, [pc, #116] @ 75e50 <__cxa_atexit@plt+0x6a088> │ │ │ │ + bcc 6ac74 <__cxa_atexit@plt+0x5eeac> │ │ │ │ + ldr lr, [pc, #128] @ 6ac8c <__cxa_atexit@plt+0x5eec4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #124] @ 6ac90 <__cxa_atexit@plt+0x5eec8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 6ac94 <__cxa_atexit@plt+0x5eecc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #40] @ 6ac88 <__cxa_atexit@plt+0x5eec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 75e54 <__cxa_atexit@plt+0x6a08c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 75e58 <__cxa_atexit@plt+0x6a090> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andseq r7, r4, #160, 14 @ 0x2800000 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + andseq r7, r4, #220, 14 @ 0x3700000 │ │ │ │ + andseq r7, r4, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6ad14 <__cxa_atexit@plt+0x5ef4c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6ad28 <__cxa_atexit@plt+0x5ef60> │ │ │ │ + ldr lr, [pc, #120] @ 6ad3c <__cxa_atexit@plt+0x5ef74> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 75e5c <__cxa_atexit@plt+0x6a094> │ │ │ │ + ldr r1, [pc, #116] @ 6ad40 <__cxa_atexit@plt+0x5ef78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 75e60 <__cxa_atexit@plt+0x6a098> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r0, r1, #1 │ │ │ │ + add r1, r0, #256 @ 0x100 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #84] @ 6ad44 <__cxa_atexit@plt+0x5ef7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 75e3c <__cxa_atexit@plt+0x6a074> │ │ │ │ - mov r6, #16 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 6ad38 <__cxa_atexit@plt+0x5ef70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq ip, r3, #52, 12 @ 0x3400000 │ │ │ │ - andseq ip, r3, #104, 14 @ 0x1a00000 │ │ │ │ - mvnseq r0, r0, asr #28 │ │ │ │ - mvneq lr, lr, ror #21 │ │ │ │ - andseq ip, r3, #68, 14 @ 0x1100000 │ │ │ │ - andseq ip, r3, #4, 14 @ 0x100000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r7, r4, #228, 12 @ 0xe400000 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + andseq r7, r4, #36, 14 @ 0x900000 │ │ │ │ + andseq r7, r4, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 75f04 <__cxa_atexit@plt+0x6a13c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 75f0c <__cxa_atexit@plt+0x6a144> │ │ │ │ - ldr r1, [pc, #144] @ 75f24 <__cxa_atexit@plt+0x6a15c> │ │ │ │ + bhi 6ad80 <__cxa_atexit@plt+0x5efb8> │ │ │ │ + ldr r3, [pc, #36] @ 6ad8c <__cxa_atexit@plt+0x5efc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #32] @ 6ad90 <__cxa_atexit@plt+0x5efc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r1, r0, #140, 2 @ 0x23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6ade0 <__cxa_atexit@plt+0x5f018> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6adf4 <__cxa_atexit@plt+0x5f02c> │ │ │ │ + ldr r2, [pc, #72] @ 6ae08 <__cxa_atexit@plt+0x5f040> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 6ae0c <__cxa_atexit@plt+0x5f044> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 75ebc <__cxa_atexit@plt+0x6a0f4> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 75ecc <__cxa_atexit@plt+0x6a104> │ │ │ │ - ldr r7, [pc, #116] @ 75f28 <__cxa_atexit@plt+0x6a160> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 6ae04 <__cxa_atexit@plt+0x5f03c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 75f2c <__cxa_atexit@plt+0x6a164> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 75f30 <__cxa_atexit@plt+0x6a168> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 75f34 <__cxa_atexit@plt+0x6a16c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 75f38 <__cxa_atexit@plt+0x6a170> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 75f14 <__cxa_atexit@plt+0x6a14c> │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r7, r4, #24, 12 @ 0x1800000 │ │ │ │ + andeq r1, r0, #48, 2 │ │ │ │ + andseq r7, r4, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ae68 <__cxa_atexit@plt+0x5f0a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6ae74 <__cxa_atexit@plt+0x5f0ac> │ │ │ │ + ldr r2, [pc, #68] @ 6ae84 <__cxa_atexit@plt+0x5f0bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 6ae88 <__cxa_atexit@plt+0x5f0c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [r7, #16] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r5, [sl, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + mov r6, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq ip, r3, #92, 10 @ 0x17000000 │ │ │ │ - andseq ip, r3, #144, 12 @ 0x9000000 │ │ │ │ - @ instruction: 0x01ff0d90 │ │ │ │ - mvneq lr, sl, lsl #20 │ │ │ │ - andseq ip, r3, #108, 12 @ 0x6c00000 │ │ │ │ - andseq ip, r3, #44, 12 @ 0x2c00000 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq r1, r8, ror r5 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + andseq r7, r4, #160, 10 @ 0x28000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-24 @ 0xffffffe8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6aec4 <__cxa_atexit@plt+0x5f0fc> │ │ │ │ + ldr r3, [pc, #36] @ 6aed0 <__cxa_atexit@plt+0x5f108> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #32] @ 6aed4 <__cxa_atexit@plt+0x5f10c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r1, r0, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6af24 <__cxa_atexit@plt+0x5f15c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6af38 <__cxa_atexit@plt+0x5f170> │ │ │ │ + ldr r2, [pc, #72] @ 6af4c <__cxa_atexit@plt+0x5f184> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 6af50 <__cxa_atexit@plt+0x5f188> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 6af48 <__cxa_atexit@plt+0x5f180> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r7, r4, #212, 8 @ 0xd4000000 │ │ │ │ + andeq r0, r0, #236, 30 @ 0x3b0 │ │ │ │ + andseq r7, r4, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76140 <__cxa_atexit@plt+0x6a378> │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - sub r1, r0, #91 @ 0x5b │ │ │ │ - cmp r1, #32 │ │ │ │ - bhi 76028 <__cxa_atexit@plt+0x6a260> │ │ │ │ - ldr ip, [r2, #12] │ │ │ │ - add lr, pc, #4 │ │ │ │ - ldr r1, [lr, r1, lsl #2] │ │ │ │ - add pc, lr, r1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldr r1, [pc, #324] @ 76160 <__cxa_atexit@plt+0x6a398> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ - b 76090 <__cxa_atexit@plt+0x6a2c8> │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ - bne 76044 <__cxa_atexit@plt+0x6a27c> │ │ │ │ - ldr r1, [pc, #292] @ 7615c <__cxa_atexit@plt+0x6a394> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ - b 76090 <__cxa_atexit@plt+0x6a2c8> │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - cmp r0, #47 @ 0x2f │ │ │ │ - bls 76124 <__cxa_atexit@plt+0x6a35c> │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ - bcc 7612c <__cxa_atexit@plt+0x6a364> │ │ │ │ - ldr r3, [pc, #272] @ 76174 <__cxa_atexit@plt+0x6a3ac> │ │ │ │ + bhi 6afac <__cxa_atexit@plt+0x5f1e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6afb8 <__cxa_atexit@plt+0x5f1f0> │ │ │ │ + ldr r2, [pc, #68] @ 6afc8 <__cxa_atexit@plt+0x5f200> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 6afcc <__cxa_atexit@plt+0x5f204> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [r7, #16] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r5, [sl, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + mov r6, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + andseq r7, r4, #92, 8 @ 0x5c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6b008 <__cxa_atexit@plt+0x5f240> │ │ │ │ + ldr r3, [pc, #36] @ 6b014 <__cxa_atexit@plt+0x5f24c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #32] @ 6b018 <__cxa_atexit@plt+0x5f250> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #264] @ 76178 <__cxa_atexit@plt+0x6a3b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [pc, #232] @ 76170 <__cxa_atexit@plt+0x6a3a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 76118 <__cxa_atexit@plt+0x6a350> │ │ │ │ - ldr r1, [pc, #176] @ 76168 <__cxa_atexit@plt+0x6a3a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - b 7610c <__cxa_atexit@plt+0x6a344> │ │ │ │ - ldr r1, [pc, #140] @ 76164 <__cxa_atexit@plt+0x6a39c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - b 7610c <__cxa_atexit@plt+0x6a344> │ │ │ │ - ldr r1, [pc, #116] @ 7616c <__cxa_atexit@plt+0x6a3a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 7605c <__cxa_atexit@plt+0x6a294> │ │ │ │ - ldr r0, [pc, #36] @ 76158 <__cxa_atexit@plt+0x6a390> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - b 76098 <__cxa_atexit@plt+0x6a2d0> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #29 │ │ │ │ - andeq r0, r0, r4, asr pc │ │ │ │ - andeq r0, r0, ip, lsl #30 │ │ │ │ - andeq r0, r0, ip, lsr #19 │ │ │ │ - andeq r0, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - ldrheq r0, [pc, #180] @ 76230 <__cxa_atexit@plt+0x6a468> │ │ │ │ - andseq ip, r3, #152, 6 @ 0x60000002 │ │ │ │ - mvnseq r0, ip, asr #22 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 761cc <__cxa_atexit@plt+0x6a404> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 761dc <__cxa_atexit@plt+0x6a414> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq ip, r3, #132, 4 @ 0x40000008 │ │ │ │ - mvnseq r0, r4, lsl #22 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 76470 <__cxa_atexit@plt+0x6a6a8> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r7, ip, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r3, [r9, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r7, r1 │ │ │ │ - bge 762ec <__cxa_atexit@plt+0x6a524> │ │ │ │ - subs r7, r7, r3 │ │ │ │ - bne 7633c <__cxa_atexit@plt+0x6a574> │ │ │ │ - str ip, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, #4, 30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6b068 <__cxa_atexit@plt+0x5f2a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 76488 <__cxa_atexit@plt+0x6a6c0> │ │ │ │ - ldr r7, [pc, #592] @ 764b4 <__cxa_atexit@plt+0x6a6ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #580] @ 764b8 <__cxa_atexit@plt+0x6a6f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 763fc <__cxa_atexit@plt+0x6a634> │ │ │ │ - ldr r2, [pc, #548] @ 764bc <__cxa_atexit@plt+0x6a6f4> │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6b07c <__cxa_atexit@plt+0x5f2b4> │ │ │ │ + ldr r2, [pc, #72] @ 6b090 <__cxa_atexit@plt+0x5f2c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r8, #8] │ │ │ │ - ldr r5, [r8, #20] │ │ │ │ - ldr r1, [pc, #536] @ 764c0 <__cxa_atexit@plt+0x6a6f8> │ │ │ │ + ldr r1, [pc, #68] @ 6b094 <__cxa_atexit@plt+0x5f2cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r5, [r8, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r6, [pc, #496] @ 764c4 <__cxa_atexit@plt+0x6a6fc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r7, [pc, #472] @ 764cc <__cxa_atexit@plt+0x6a704> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, r2 │ │ │ │ - cmp r0, r7 │ │ │ │ - bne 763a0 <__cxa_atexit@plt+0x6a5d8> │ │ │ │ - ldr r0, [pc, #460] @ 764d8 <__cxa_atexit@plt+0x6a710> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #456] @ 764dc <__cxa_atexit@plt+0x6a714> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 763c8 <__cxa_atexit@plt+0x6a600> │ │ │ │ - stmib sp, {fp, ip} │ │ │ │ - ldr r1, [pc, #352] @ 764b0 <__cxa_atexit@plt+0x6a6e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, r2 │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7645c <__cxa_atexit@plt+0x6a694> │ │ │ │ - ldr r7, [pc, #368] @ 764e0 <__cxa_atexit@plt+0x6a718> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #364] @ 764e4 <__cxa_atexit@plt+0x6a71c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 764ac <__cxa_atexit@plt+0x6a6e4> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 76408 <__cxa_atexit@plt+0x6a640> │ │ │ │ - ldr r7, [pc, #280] @ 764e8 <__cxa_atexit@plt+0x6a720> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #276] @ 764ec <__cxa_atexit@plt+0x6a724> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - mov r8, ip │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r1, [pc, #188] @ 764d0 <__cxa_atexit@plt+0x6a708> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #184] @ 764d4 <__cxa_atexit@plt+0x6a70c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - str ip, [r8, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 76250 <__cxa_atexit@plt+0x6a488> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #56] @ 764c8 <__cxa_atexit@plt+0x6a700> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [pc, #28] @ 6b08c <__cxa_atexit@plt+0x5f2c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldrbvs r7, [r5, #-628]! @ 0xfffffd8c │ │ │ │ - mvneq lr, lr, lsl #11 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - mvneq lr, r6, asr #12 │ │ │ │ - andseq ip, r3, #164, 4 @ 0x4000000a │ │ │ │ - andseq ip, r3, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvneq lr, sl, ror #11 │ │ │ │ - mvnseq r0, r8, lsl #14 │ │ │ │ - andseq ip, r3, #84 @ 0x54 │ │ │ │ - mvnseq r0, r0, lsl r8 │ │ │ │ - andseq ip, r3, #92, 2 │ │ │ │ - ldrsbeq r0, [pc, #128] @ 76568 <__cxa_atexit@plt+0x6a7a0> │ │ │ │ - andseq ip, r3, #144 @ 0x90 │ │ │ │ - mvnseq r0, r0, ror r8 │ │ │ │ - andseq ip, r3, #48 @ 0x30 │ │ │ │ - mvnseq r0, r8, ror #15 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r7, r4, #144, 6 @ 0x40000002 │ │ │ │ + andeq r0, r0, #168, 28 @ 0xa80 │ │ │ │ + andseq r7, r4, #156, 6 @ 0x70000002 │ │ │ │ + andeq r0, r0, #100, 28 @ 0x640 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76598 <__cxa_atexit@plt+0x6a7d0> │ │ │ │ - ldr r7, [pc, #152] @ 765b0 <__cxa_atexit@plt+0x6a7e8> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 6b100 <__cxa_atexit@plt+0x5f338> │ │ │ │ + ldr r7, [pc, #92] @ 6b124 <__cxa_atexit@plt+0x5f35c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 765b4 <__cxa_atexit@plt+0x6a7ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7658c <__cxa_atexit@plt+0x6a7c4> │ │ │ │ - ldr r8, [pc, #108] @ 765b8 <__cxa_atexit@plt+0x6a7f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 765bc <__cxa_atexit@plt+0x6a7f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 765c0 <__cxa_atexit@plt+0x6a7f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 765c4 <__cxa_atexit@plt+0x6a7fc> │ │ │ │ + ldr r2, [pc, #88] @ 6b128 <__cxa_atexit@plt+0x5f360> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 6b12c <__cxa_atexit@plt+0x5f364> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + mov r8, r9 │ │ │ │ + b 6a704 <__cxa_atexit@plt+0x5e93c> │ │ │ │ + ldr r3, [pc, #40] @ 6b130 <__cxa_atexit@plt+0x5f368> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + ldr r7, [pc, #36] @ 6b134 <__cxa_atexit@plt+0x5f36c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - @ instruction: 0x01e8e392 │ │ │ │ - andseq fp, r3, #248, 30 @ 0x3e0 │ │ │ │ - andseq fp, r3, #200, 30 @ 0x320 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - mvnseq r0, r0, lsl r7 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 76624 <__cxa_atexit@plt+0x6a85c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff568 │ │ │ │ + andeq r0, r0, #48, 20 @ 0x30000 │ │ │ │ + @ instruction: 0xfffff628 │ │ │ │ + andeq r0, r0, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r0, #148, 26 @ 0x2500 │ │ │ │ + andeq r0, r0, #212, 26 @ 0x3500 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov sl, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6b1b8 <__cxa_atexit@plt+0x5f3f0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6b1c0 <__cxa_atexit@plt+0x5f3f8> │ │ │ │ + ldr r8, [pc, #100] @ 6b1d4 <__cxa_atexit@plt+0x5f40c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 76628 <__cxa_atexit@plt+0x6a860> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 7662c <__cxa_atexit@plt+0x6a864> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq lr, r2, lsl #6 │ │ │ │ - andseq fp, r3, #68, 30 @ 0x110 │ │ │ │ - andseq fp, r3, #48, 30 @ 0xc0 │ │ │ │ - ldrheq r0, [pc, #100] @ 7669c <__cxa_atexit@plt+0x6a8d4> │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 768b8 <__cxa_atexit@plt+0x6aaf0> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - ldr ip, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r3, [fp, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 76748 <__cxa_atexit@plt+0x6a980> │ │ │ │ - str r7, [sp] │ │ │ │ - subs r7, r2, r3 │ │ │ │ - bne 7679c <__cxa_atexit@plt+0x6a9d4> │ │ │ │ - str r9, [r8, #20] │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r8, #4] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 768d0 <__cxa_atexit@plt+0x6ab08> │ │ │ │ - ldr r2, [pc, #584] @ 76908 <__cxa_atexit@plt+0x6ab40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #572] @ 7690c <__cxa_atexit@plt+0x6ab44> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 76840 <__cxa_atexit@plt+0x6aa78> │ │ │ │ - ldr r0, [pc, #544] @ 76910 <__cxa_atexit@plt+0x6ab48> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r2, [r8, #20] │ │ │ │ - ldr r1, [pc, #532] @ 76914 <__cxa_atexit@plt+0x6ab4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #492] @ 76918 <__cxa_atexit@plt+0x6ab50> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - mov sl, #4 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r2, [pc, #464] @ 76920 <__cxa_atexit@plt+0x6ab58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, ip │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 767ec <__cxa_atexit@plt+0x6aa24> │ │ │ │ - ldr r0, [pc, #460] @ 76934 <__cxa_atexit@plt+0x6ab6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - ldr r0, [pc, #452] @ 76938 <__cxa_atexit@plt+0x6ab70> │ │ │ │ + ldr lr, [pc, #96] @ 6b1d8 <__cxa_atexit@plt+0x5f410> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ 6b1dc <__cxa_atexit@plt+0x5f414> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 767c4 <__cxa_atexit@plt+0x6a9fc> │ │ │ │ - ldr r1, [pc, #336] @ 768fc <__cxa_atexit@plt+0x6ab34> │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r2, [pc, #72] @ 6b1e0 <__cxa_atexit@plt+0x5f418> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [sl, #4]! │ │ │ │ + str r3, [sl, #20] │ │ │ │ + str r0, [sl, #24] │ │ │ │ + str r1, [sl, #8] │ │ │ │ + mov r9, sl │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + mov r6, sl │ │ │ │ + b 6b1c8 <__cxa_atexit@plt+0x5f400> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andseq r7, r4, #104, 4 @ 0x80000006 │ │ │ │ + andeq r0, r0, #76, 26 @ 0x1300 │ │ │ │ + andeq r0, r0, #40, 26 @ 0xa00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6b264 <__cxa_atexit@plt+0x5f49c> │ │ │ │ + ldr r1, [pc, #104] @ 6b26c <__cxa_atexit@plt+0x5f4a4> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, ip │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 768ac <__cxa_atexit@plt+0x6aae4> │ │ │ │ - ldr r7, [pc, #308] @ 76900 <__cxa_atexit@plt+0x6ab38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #304] @ 76904 <__cxa_atexit@plt+0x6ab3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 76834 <__cxa_atexit@plt+0x6aa6c> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 768f8 <__cxa_atexit@plt+0x6ab30> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 76850 <__cxa_atexit@plt+0x6aa88> │ │ │ │ - ldr r2, [pc, #264] @ 76924 <__cxa_atexit@plt+0x6ab5c> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #84] @ 6b270 <__cxa_atexit@plt+0x5f4a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 6b24c <__cxa_atexit@plt+0x5f484> │ │ │ │ + ldr r2, [pc, #68] @ 6b274 <__cxa_atexit@plt+0x5f4ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #260] @ 76928 <__cxa_atexit@plt+0x6ab60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - mov r8, r9 │ │ │ │ - ldmib sp, {r9, sl, fp} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6b25c <__cxa_atexit@plt+0x5f494> │ │ │ │ + b 6b2c4 <__cxa_atexit@plt+0x5f4fc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - ldr r1, [pc, #208] @ 7692c <__cxa_atexit@plt+0x6ab64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #200] @ 76930 <__cxa_atexit@plt+0x6ab68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - str r9, [r8, #20] │ │ │ │ - b 766a8 <__cxa_atexit@plt+0x6a8e0> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #68] @ 7691c <__cxa_atexit@plt+0x6ab54> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - stclvs 5, cr7, [ip], #-440 @ 0xfffffe48 │ │ │ │ - mvneq lr, lr, lsr r1 │ │ │ │ - mvnseq r0, r4, ror r4 │ │ │ │ - andseq fp, r3, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r0, ip, asr r3 │ │ │ │ - @ instruction: 0xfffff6c0 │ │ │ │ - strdeq lr, [r8, #26]! │ │ │ │ - andseq fp, r3, #76, 28 @ 0x4c0 │ │ │ │ - andseq fp, r3, #28, 28 @ 0x1c0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01e8e19a │ │ │ │ - mvnseq r0, r4, lsr #8 │ │ │ │ - andseq fp, r3, #228, 22 @ 0x39000 │ │ │ │ - andseq fp, r3, #20, 24 @ 0x1400 │ │ │ │ - andseq fp, r3, #212, 24 @ 0xd400 │ │ │ │ - andseq fp, r3, #8, 26 @ 0x200 │ │ │ │ - andseq fp, r3, #200, 26 @ 0x3200 │ │ │ │ - @ instruction: 0x01ff039c │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andseq r7, r4, #204, 2 @ 0x33 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, #148, 24 @ 0x9400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 769e4 <__cxa_atexit@plt+0x6ac1c> │ │ │ │ - ldr r7, [pc, #152] @ 769fc <__cxa_atexit@plt+0x6ac34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 76a00 <__cxa_atexit@plt+0x6ac38> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 769d8 <__cxa_atexit@plt+0x6ac10> │ │ │ │ - ldr r8, [pc, #108] @ 76a04 <__cxa_atexit@plt+0x6ac3c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 76a08 <__cxa_atexit@plt+0x6ac40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r2, [pc, #28] @ 6b2b4 <__cxa_atexit@plt+0x5f4ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 76a0c <__cxa_atexit@plt+0x6ac44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6b2ac <__cxa_atexit@plt+0x5f4e4> │ │ │ │ + b 6b2c4 <__cxa_atexit@plt+0x5f4fc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 76a10 <__cxa_atexit@plt+0x6ac48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff41c │ │ │ │ - mvneq sp, r2, asr pc │ │ │ │ - andseq fp, r3, #172, 22 @ 0x2b000 │ │ │ │ - andseq fp, r3, #124, 22 @ 0x1f000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - mvnseq r0, r4, asr #5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 76a70 <__cxa_atexit@plt+0x6aca8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 76a74 <__cxa_atexit@plt+0x6acac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 76a78 <__cxa_atexit@plt+0x6acb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq sp, r2, asr #29 │ │ │ │ - andseq fp, r3, #248, 20 @ 0xf8000 │ │ │ │ - andseq fp, r3, #228, 20 @ 0xe4000 │ │ │ │ - mvnseq r0, r8, ror #4 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, #84, 24 @ 0x5400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, fp │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc 76d50 <__cxa_atexit@plt+0x6af88> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [fp, #7] │ │ │ │ - ldr lr, [fp, #11] │ │ │ │ - ldr r1, [fp, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #-4]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, r0, #5 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 76b9c <__cxa_atexit@plt+0x6add4> │ │ │ │ - mov r3, r2 │ │ │ │ - subs r2, r1, r0 │ │ │ │ - bne 76bec <__cxa_atexit@plt+0x6ae24> │ │ │ │ - str fp, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - add r7, r6, #12 │ │ │ │ - cmp r9, r7 │ │ │ │ - bcc 76d6c <__cxa_atexit@plt+0x6afa4> │ │ │ │ - ldr r3, [pc, #648] @ 76d98 <__cxa_atexit@plt+0x6afd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #636] @ 76d9c <__cxa_atexit@plt+0x6afd4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 6b2f8 <__cxa_atexit@plt+0x5f530> │ │ │ │ + ldr r5, [pc, #212] @ 6b3b4 <__cxa_atexit@plt+0x5f5ec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + stm r3, {r5, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 76cd8 <__cxa_atexit@plt+0x6af10> │ │ │ │ - ldr r1, [pc, #608] @ 76da0 <__cxa_atexit@plt+0x6afd8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r3, [r8, #20] │ │ │ │ - ldr r2, [pc, #596] @ 76da4 <__cxa_atexit@plt+0x6afdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stm r8, {r2, r6} │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #556] @ 76da8 <__cxa_atexit@plt+0x6afe0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ + beq 6b360 <__cxa_atexit@plt+0x5f598> │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, #5 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r9, [pc, #532] @ 76db8 <__cxa_atexit@plt+0x6aff0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r1, r0, lr │ │ │ │ - cmp r1, r9 │ │ │ │ - bne 76c28 <__cxa_atexit@plt+0x6ae60> │ │ │ │ - ldr r1, [pc, #524] @ 76dc8 <__cxa_atexit@plt+0x6b000> │ │ │ │ + b 6b3d4 <__cxa_atexit@plt+0x5f60c> │ │ │ │ + ldr r7, [pc, #164] @ 6b3a4 <__cxa_atexit@plt+0x5f5dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6b370 <__cxa_atexit@plt+0x5f5a8> │ │ │ │ + ldr r7, [pc, #156] @ 6b3b8 <__cxa_atexit@plt+0x5f5f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #152] @ 6b3bc <__cxa_atexit@plt+0x5f5f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #148] @ 6b3c0 <__cxa_atexit@plt+0x5f5f8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #520] @ 76dcc <__cxa_atexit@plt+0x6b004> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + ldr r7, [pc, #116] @ 6b3c4 <__cxa_atexit@plt+0x5f5fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r6, r1, #3 │ │ │ │ - str r6, [r8, #24] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r2, #5 │ │ │ │ - ble 76c7c <__cxa_atexit@plt+0x6aeb4> │ │ │ │ - ldr r1, [pc, #436] @ 76db0 <__cxa_atexit@plt+0x6afe8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #432] @ 76db4 <__cxa_atexit@plt+0x6afec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - mov fp, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r9, [fp, #3] │ │ │ │ - ldr r0, [pc, #388] @ 76dbc <__cxa_atexit@plt+0x6aff4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 76cec <__cxa_atexit@plt+0x6af24> │ │ │ │ - ldr r3, [pc, #392] @ 76dd8 <__cxa_atexit@plt+0x6b010> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #388] @ 76ddc <__cxa_atexit@plt+0x6b014> │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 6a704 <__cxa_atexit@plt+0x5e93c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #48] @ 6b3a8 <__cxa_atexit@plt+0x5f5e0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #44] @ 6b3ac <__cxa_atexit@plt+0x5f5e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #32] @ 6b3b0 <__cxa_atexit@plt+0x5f5e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stm sp, {r3, sl} │ │ │ │ - ldr r1, [pc, #268] @ 76d94 <__cxa_atexit@plt+0x6afcc> │ │ │ │ + add r9, r2, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + andeq r0, r0, #136, 14 @ 0x2200000 │ │ │ │ + andeq r0, r0, #36, 22 @ 0x9000 │ │ │ │ + andseq r7, r4, #112 @ 0x70 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffff314 │ │ │ │ + andeq r0, r0, #220, 14 @ 0x3700000 │ │ │ │ + @ instruction: 0xfffff3d4 │ │ │ │ + andseq r7, r4, #176 @ 0xb0 │ │ │ │ + andeq r0, r0, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 6b448 <__cxa_atexit@plt+0x5f680> │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r5, r2 │ │ │ │ + bcc 6b4b4 <__cxa_atexit@plt+0x5f6ec> │ │ │ │ + ldr r5, [pc, #284] @ 6b51c <__cxa_atexit@plt+0x5f754> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #280] @ 6b520 <__cxa_atexit@plt+0x5f758> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r0, r0, lr │ │ │ │ - mov sl, r2 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 76d40 <__cxa_atexit@plt+0x6af78> │ │ │ │ - ldr r3, [pc, #296] @ 76dd0 <__cxa_atexit@plt+0x6b008> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #292] @ 76dd4 <__cxa_atexit@plt+0x6b00c> │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [r3, #-4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #260] @ 6b524 <__cxa_atexit@plt+0x5f75c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #172] @ 6b4fc <__cxa_atexit@plt+0x5f734> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6b4c8 <__cxa_atexit@plt+0x5f700> │ │ │ │ + ldr r7, [pc, #160] @ 6b50c <__cxa_atexit@plt+0x5f744> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #156] @ 6b510 <__cxa_atexit@plt+0x5f748> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #152] @ 6b514 <__cxa_atexit@plt+0x5f74c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r2, [pc, #140] @ 6b518 <__cxa_atexit@plt+0x5f750> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #204] @ 76dc0 <__cxa_atexit@plt+0x6aff8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #200] @ 76dc4 <__cxa_atexit@plt+0x6affc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - str r7, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r5, [r8, #-4] │ │ │ │ - str r9, [r8, #-8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r8, #-16] │ │ │ │ - add r5, r5, #5 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str sl, [r8, #4] │ │ │ │ - str fp, [r8, #20] │ │ │ │ - ldm sp, {r0, sl} │ │ │ │ - b 76afc <__cxa_atexit@plt+0x6ad34> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #56] @ 76dac <__cxa_atexit@plt+0x6afe4> │ │ │ │ + mov r8, r9 │ │ │ │ + b 6a704 <__cxa_atexit@plt+0x5e93c> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r6, [pc, #48] @ 6b500 <__cxa_atexit@plt+0x5f738> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mvneq sp, r0, asr ip │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - @ instruction: 0x01e8dd98 │ │ │ │ - andseq fp, r3, #252, 18 @ 0x3f0000 │ │ │ │ - andseq fp, r3, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r0, r4, asr #32 │ │ │ │ - andseq fp, r3, #4, 16 @ 0x40000 │ │ │ │ - mvneq sp, r4, lsr sp │ │ │ │ - mvneq sp, r0, lsr #25 │ │ │ │ - mvnseq pc, r4, lsr lr @ │ │ │ │ - andseq fp, r3, #116, 14 @ 0x1d00000 │ │ │ │ - mvnseq pc, ip, ror #30 │ │ │ │ - andseq fp, r3, #172, 16 @ 0xac0000 │ │ │ │ - @ instruction: 0x01feff98 │ │ │ │ - andseq fp, r3, #88, 14 @ 0x1600000 │ │ │ │ - ldrsheq pc, [lr, #240]! @ 0xf0 @ │ │ │ │ - andseq fp, r3, #176, 14 @ 0x2c00000 │ │ │ │ - ldrsheq pc, [lr, #232]! @ 0xe8 @ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76e88 <__cxa_atexit@plt+0x6b0c0> │ │ │ │ - ldr r7, [pc, #152] @ 76ea0 <__cxa_atexit@plt+0x6b0d8> │ │ │ │ + ldr r7, [pc, #44] @ 6b504 <__cxa_atexit@plt+0x5f73c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 76ea4 <__cxa_atexit@plt+0x6b0dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 76e7c <__cxa_atexit@plt+0x6b0b4> │ │ │ │ - ldr r8, [pc, #108] @ 76ea8 <__cxa_atexit@plt+0x6b0e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 76eac <__cxa_atexit@plt+0x6b0e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 76eb0 <__cxa_atexit@plt+0x6b0e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 76eb4 <__cxa_atexit@plt+0x6b0ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffeea0 │ │ │ │ - @ instruction: 0x01e8da9c │ │ │ │ - andseq fp, r3, #8, 14 @ 0x200000 │ │ │ │ - andseq fp, r3, #216, 12 @ 0xd800000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - mvnseq pc, r0, lsr #28 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 76f14 <__cxa_atexit@plt+0x6b14c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 76f18 <__cxa_atexit@plt+0x6b150> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 76f1c <__cxa_atexit@plt+0x6b154> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq sp, ip, lsl #20 │ │ │ │ - andseq fp, r3, #84, 12 @ 0x5400000 │ │ │ │ - andseq fp, r3, #64, 12 @ 0x4000000 │ │ │ │ - mvnseq pc, r8, lsr #27 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 76f70 <__cxa_atexit@plt+0x6b1a8> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 76f80 <__cxa_atexit@plt+0x6b1b8> │ │ │ │ + ldr r2, [pc, #32] @ 6b508 <__cxa_atexit@plt+0x5f740> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq fp, r3, #224, 8 @ 0xe0000000 │ │ │ │ - mvnseq r0, ip, lsr #10 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - add r9, r7, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 76fdc <__cxa_atexit@plt+0x6b214> │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #36] @ 76fec <__cxa_atexit@plt+0x6b224> │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, #48, 12 @ 0x3000000 │ │ │ │ + andeq r0, r0, #204, 18 @ 0x330000 │ │ │ │ + andseq r6, r4, #24, 30 @ 0x60 │ │ │ │ + @ instruction: 0xfffff1c4 │ │ │ │ + andeq r0, r0, #140, 12 @ 0x8c00000 │ │ │ │ + @ instruction: 0xfffff284 │ │ │ │ + andseq r6, r4, #116, 30 @ 0x1d0 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + andeq r0, r0, #232, 20 @ 0xe8000 │ │ │ │ + andseq r6, r4, #204, 30 @ 0x330 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 6b59c <__cxa_atexit@plt+0x5f7d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6b5bc <__cxa_atexit@plt+0x5f7f4> │ │ │ │ + ldr r2, [pc, #120] @ 6b5d4 <__cxa_atexit@plt+0x5f80c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #116] @ 6b5d8 <__cxa_atexit@plt+0x5f810> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add r2, lr, #1 │ │ │ │ + ldr lr, [pc, #92] @ 6b5dc <__cxa_atexit@plt+0x5f814> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, r9, lr} │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #40] @ 6b5cc <__cxa_atexit@plt+0x5f804> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #36] @ 6b5d0 <__cxa_atexit@plt+0x5f808> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, #80, 18 @ 0x140000 │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + andeq r0, r0, #140, 18 @ 0x230000 │ │ │ │ + andseq r6, r4, #108, 28 @ 0x6c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6b62c <__cxa_atexit@plt+0x5f864> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6b640 <__cxa_atexit@plt+0x5f878> │ │ │ │ + ldr r2, [pc, #72] @ 6b654 <__cxa_atexit@plt+0x5f88c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 6b658 <__cxa_atexit@plt+0x5f890> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 6b650 <__cxa_atexit@plt+0x5f888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, r3 │ │ │ │ - b 71460 <__cxa_atexit@plt+0x65698> │ │ │ │ - andseq fp, r3, #120, 8 @ 0x78000000 │ │ │ │ - @ instruction: 0x01ff0490 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r6, r4, #204, 26 @ 0x3300 │ │ │ │ + andeq r0, r0, #228, 16 @ 0xe40000 │ │ │ │ + andseq r6, r4, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 6b6d0 <__cxa_atexit@plt+0x5f908> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 77090 <__cxa_atexit@plt+0x6b2c8> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 7704c <__cxa_atexit@plt+0x6b284> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #104] @ 770a8 <__cxa_atexit@plt+0x6b2e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 770a0 <__cxa_atexit@plt+0x6b2d8> │ │ │ │ + bcc 6b6f0 <__cxa_atexit@plt+0x5f928> │ │ │ │ + ldr r2, [pc, #120] @ 6b708 <__cxa_atexit@plt+0x5f940> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #116] @ 6b70c <__cxa_atexit@plt+0x5f944> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 770a4 <__cxa_atexit@plt+0x6b2dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add r2, lr, #1 │ │ │ │ + ldr lr, [pc, #92] @ 6b710 <__cxa_atexit@plt+0x5f948> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, r9, lr} │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #40] @ 6b700 <__cxa_atexit@plt+0x5f938> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #36] @ 6b704 <__cxa_atexit@plt+0x5f93c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffec00 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq fp, r3, #0, 8 │ │ │ │ - ldrsbeq r0, [pc, #52] @ 770e8 <__cxa_atexit@plt+0x6b320> │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 770d8 <__cxa_atexit@plt+0x6b310> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 770d0 <__cxa_atexit@plt+0x6b308> │ │ │ │ - b 770e8 <__cxa_atexit@plt+0x6b320> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, #28, 16 @ 0x1c0000 │ │ │ │ + @ instruction: 0xfffff784 │ │ │ │ + andeq r0, r0, #88, 16 @ 0x580000 │ │ │ │ + andseq r6, r4, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6b760 <__cxa_atexit@plt+0x5f998> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6b774 <__cxa_atexit@plt+0x5f9ac> │ │ │ │ + ldr r2, [pc, #72] @ 6b788 <__cxa_atexit@plt+0x5f9c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 6b78c <__cxa_atexit@plt+0x5f9c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq r0, r4, lsr #7 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - sub r0, r5, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 77178 <__cxa_atexit@plt+0x6b3b0> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ + ldr r7, [pc, #28] @ 6b784 <__cxa_atexit@plt+0x5f9bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r6, r4, #152, 24 @ 0x9800 │ │ │ │ + andeq r0, r0, #176, 14 @ 0x2c00000 │ │ │ │ + andseq r6, r4, #164, 24 @ 0xa400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6b7c8 <__cxa_atexit@plt+0x5fa00> │ │ │ │ + ldr r8, [pc, #36] @ 6b7d0 <__cxa_atexit@plt+0x5fa08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 6b7d4 <__cxa_atexit@plt+0x5fa0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 77148 <__cxa_atexit@plt+0x6b380> │ │ │ │ - ldr r0, [pc, #104] @ 77190 <__cxa_atexit@plt+0x6b3c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - b 7716c <__cxa_atexit@plt+0x6b3a4> │ │ │ │ - ldr r0, [pc, #60] @ 7718c <__cxa_atexit@plt+0x6b3c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 75750 <__cxa_atexit@plt+0x69988> │ │ │ │ - str r8, [r5, #12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq fp, r3, #196, 4 @ 0x4000000c │ │ │ │ - andseq fp, r3, #244, 4 @ 0x4000000f │ │ │ │ - mvnseq r0, r8, lsr #6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mvneq fp, r1, lsl #11 │ │ │ │ + andseq r6, r4, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77228 <__cxa_atexit@plt+0x6b460> │ │ │ │ - ldr r2, [pc, #120] @ 77230 <__cxa_atexit@plt+0x6b468> │ │ │ │ + bhi 6b8a0 <__cxa_atexit@plt+0x5fad8> │ │ │ │ + ldr r2, [pc, #200] @ 6b8bc <__cxa_atexit@plt+0x5faf4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7720c <__cxa_atexit@plt+0x6b444> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 77234 <__cxa_atexit@plt+0x6b46c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 77218 <__cxa_atexit@plt+0x6b450> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 75f54 <__cxa_atexit@plt+0x6a18c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #192] @ 6b8c0 <__cxa_atexit@plt+0x5faf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 6b880 <__cxa_atexit@plt+0x5fab8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 6b88c <__cxa_atexit@plt+0x5fac4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6b8a8 <__cxa_atexit@plt+0x5fae0> │ │ │ │ + ldr r3, [pc, #148] @ 6b8c8 <__cxa_atexit@plt+0x5fb00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #144] @ 6b8cc <__cxa_atexit@plt+0x5fb04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + sub r3, r2, #15 │ │ │ │ + ldr lr, [pc, #124] @ 6b8d0 <__cxa_atexit@plt+0x5fb08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #120] @ 6b8d4 <__cxa_atexit@plt+0x5fb0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r7, [pc, #48] @ 6b8c4 <__cxa_atexit@plt+0x5fafc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andseq r6, r4, #232, 22 @ 0x3a000 │ │ │ │ + andseq r6, r4, #108, 22 @ 0x1b000 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andseq r6, r4, #196, 22 @ 0x31000 │ │ │ │ + andseq r6, r4, #152, 22 @ 0x26000 │ │ │ │ + andseq r6, r4, #212, 26 @ 0x3500 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6b950 <__cxa_atexit@plt+0x5fb88> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6b964 <__cxa_atexit@plt+0x5fb9c> │ │ │ │ + ldr r2, [pc, #116] @ 6b978 <__cxa_atexit@plt+0x5fbb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #112] @ 6b97c <__cxa_atexit@plt+0x5fbb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #92] @ 6b980 <__cxa_atexit@plt+0x5fbb8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #88] @ 6b984 <__cxa_atexit@plt+0x5fbbc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ 6b974 <__cxa_atexit@plt+0x5fbac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - mvnseq r0, r8, lsl #5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 77288 <__cxa_atexit@plt+0x6b4c0> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r6, r4, #168, 20 @ 0xa8000 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + andseq r6, r4, #244, 20 @ 0xf4000 │ │ │ │ + andseq r6, r4, #200, 20 @ 0xc8000 │ │ │ │ + andseq r6, r4, #4, 26 @ 0x100 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ba1c <__cxa_atexit@plt+0x5fc54> │ │ │ │ + ldr r2, [pc, #148] @ 6ba38 <__cxa_atexit@plt+0x5fc70> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7727c <__cxa_atexit@plt+0x6b4b4> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 75f54 <__cxa_atexit@plt+0x6a18c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 6b9fc <__cxa_atexit@plt+0x5fc34> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 6ba08 <__cxa_atexit@plt+0x5fc40> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6ba24 <__cxa_atexit@plt+0x5fc5c> │ │ │ │ + ldr r3, [pc, #108] @ 6ba40 <__cxa_atexit@plt+0x5fc78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [pc, #92] @ 6ba44 <__cxa_atexit@plt+0x5fc7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r0, r4, lsr r2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 75f54 <__cxa_atexit@plt+0x6a18c> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 6ba3c <__cxa_atexit@plt+0x5fc74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andseq r6, r4, #240, 18 @ 0x3c0000 │ │ │ │ + andseq r6, r4, #44, 20 @ 0x2c000 │ │ │ │ + andseq r6, r4, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6ba9c <__cxa_atexit@plt+0x5fcd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77304 <__cxa_atexit@plt+0x6b53c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 77318 <__cxa_atexit@plt+0x6b550> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6bab0 <__cxa_atexit@plt+0x5fce8> │ │ │ │ + ldr r2, [pc, #80] @ 6bac4 <__cxa_atexit@plt+0x5fcfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [pc, #64] @ 6bac8 <__cxa_atexit@plt+0x5fd00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [pc, #28] @ 6bac0 <__cxa_atexit@plt+0x5fcf8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andseq fp, r3, #12, 4 @ 0xc0000000 │ │ │ │ - mvnseq r0, r0, lsr #3 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77394 <__cxa_atexit@plt+0x6b5cc> │ │ │ │ - ldr r3, [pc, #92] @ 7739c <__cxa_atexit@plt+0x6b5d4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r6, r4, #92, 18 @ 0x170000 │ │ │ │ + andseq r6, r4, #140, 18 @ 0x230000 │ │ │ │ + andseq r6, r4, #100, 18 @ 0x190000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6bb04 <__cxa_atexit@plt+0x5fd3c> │ │ │ │ + ldr r3, [pc, #36] @ 6bb14 <__cxa_atexit@plt+0x5fd4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 77384 <__cxa_atexit@plt+0x6b5bc> │ │ │ │ - ldr r7, [pc, #52] @ 773a0 <__cxa_atexit@plt+0x6b5d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 773d4 <__cxa_atexit@plt+0x6b60c> │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + andeq r0, r0, #160, 6 @ 0x80000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6bbbc <__cxa_atexit@plt+0x5fdf4> │ │ │ │ + ldr r6, [pc, #180] @ 6bbf4 <__cxa_atexit@plt+0x5fe2c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6bbb0 <__cxa_atexit@plt+0x5fde8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6bbcc <__cxa_atexit@plt+0x5fe04> │ │ │ │ + ldr r2, [pc, #144] @ 6bbf8 <__cxa_atexit@plt+0x5fe30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 77480 <__cxa_atexit@plt+0x6b6b8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 77438 <__cxa_atexit@plt+0x6b670> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 77498 <__cxa_atexit@plt+0x6b6d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 77490 <__cxa_atexit@plt+0x6b6c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 77494 <__cxa_atexit@plt+0x6b6cc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq fp, r3, #20 │ │ │ │ - mvnseq r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 774dc <__cxa_atexit@plt+0x6b714> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + sub r2, r3, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6bbd8 <__cxa_atexit@plt+0x5fe10> │ │ │ │ + ldr r3, [pc, #116] @ 6bc04 <__cxa_atexit@plt+0x5fe3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 774d4 <__cxa_atexit@plt+0x6b70c> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 75f54 <__cxa_atexit@plt+0x6a18c> │ │ │ │ + ldr r7, [pc, #112] @ 6bc08 <__cxa_atexit@plt+0x5fe40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r2] │ │ │ │ + ldr r0, [pc, #100] @ 6bc0c <__cxa_atexit@plt+0x5fe44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq pc, r0, ror #31 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 75f54 <__cxa_atexit@plt+0x6a18c> │ │ │ │ - @ instruction: 0xffff8480 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - mvnseq pc, ip, asr #31 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #312 @ 0x138 │ │ │ │ - cmp r5, lr │ │ │ │ - bcc 777ac <__cxa_atexit@plt+0x6b9e4> │ │ │ │ - ldr r5, [pc, #660] @ 777cc <__cxa_atexit@plt+0x6ba04> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #656] @ 777d0 <__cxa_atexit@plt+0x6ba08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldmib r7, {r0, ip} │ │ │ │ - ldr r7, [pc, #648] @ 777d4 <__cxa_atexit@plt+0x6ba0c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #28] @ 6bbfc <__cxa_atexit@plt+0x5fe34> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - sub r5, lr, #149 @ 0x95 │ │ │ │ - str r5, [r6, #176] @ 0xb0 │ │ │ │ - str r1, [r6, #156] @ 0x9c │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - mvn r7, #292 @ 0x124 │ │ │ │ - add r1, lr, r7 │ │ │ │ + ldr r8, [pc, #24] @ 6bc00 <__cxa_atexit@plt+0x5fe38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r0, [r6, #144] @ 0x90 │ │ │ │ - sub r0, lr, #229 @ 0xe5 │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ - ldr r0, [pc, #592] @ 777d8 <__cxa_atexit@plt+0x6ba10> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str ip, [r6, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #584] @ 777dc <__cxa_atexit@plt+0x6ba14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r6, #256] @ 0x100 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - ldr r1, [pc, #572] @ 777e0 <__cxa_atexit@plt+0x6ba18> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr ip, [pc, #564] @ 777e4 <__cxa_atexit@plt+0x6ba1c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #304] @ 0x130 │ │ │ │ - str r3, [r6, #236] @ 0xec │ │ │ │ - str r3, [r6, #216] @ 0xd8 │ │ │ │ - str r3, [r6, #164] @ 0xa4 │ │ │ │ - str r3, [r6, #132] @ 0x84 │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #288]! @ 0x120 │ │ │ │ - ldr r2, [pc, #520] @ 777e8 <__cxa_atexit@plt+0x6ba20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r6, #308] @ 0x134 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #232]! @ 0xe8 │ │ │ │ - ldr r1, [pc, #504] @ 777ec <__cxa_atexit@plt+0x6ba24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #300] @ 0x12c │ │ │ │ - str r3, [r6, #292] @ 0x124 │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #100]! @ 0x64 │ │ │ │ - ldr r0, [pc, #484] @ 777f0 <__cxa_atexit@plt+0x6ba28> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #284] @ 0x11c │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #196]! @ 0xc4 │ │ │ │ - ldr r2, [pc, #468] @ 777f4 <__cxa_atexit@plt+0x6ba2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r6, #276] @ 0x114 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #204]! @ 0xcc │ │ │ │ - ldr r1, [pc, #452] @ 777f8 <__cxa_atexit@plt+0x6ba30> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #272] @ 0x110 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #180]! @ 0xb4 │ │ │ │ - ldr r0, [pc, #436] @ 777fc <__cxa_atexit@plt+0x6ba34> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #268] @ 0x10c │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #20]! │ │ │ │ - ldr r2, [pc, #420] @ 77800 <__cxa_atexit@plt+0x6ba38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r6, #260] @ 0x104 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #224]! @ 0xe0 │ │ │ │ - ldr r1, [pc, #404] @ 77804 <__cxa_atexit@plt+0x6ba3c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #252] @ 0xfc │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #188]! @ 0xbc │ │ │ │ - ldr r0, [pc, #388] @ 77808 <__cxa_atexit@plt+0x6ba40> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #240] @ 0xf0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #212]! @ 0xd4 │ │ │ │ - ldr r2, [pc, #372] @ 7780c <__cxa_atexit@plt+0x6ba44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r6, #248] @ 0xf8 │ │ │ │ - str r3, [r6, #228] @ 0xe4 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #172]! @ 0xac │ │ │ │ - ldr ip, [pc, #352] @ 77810 <__cxa_atexit@plt+0x6ba48> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #264] @ 0x108 │ │ │ │ - str r3, [r6, #184] @ 0xb8 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #148]! @ 0x94 │ │ │ │ - ldr r0, [pc, #332] @ 77814 <__cxa_atexit@plt+0x6ba4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #168] @ 0xa8 │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #124]! @ 0x7c │ │ │ │ - ldr r1, [pc, #316] @ 77818 <__cxa_atexit@plt+0x6ba50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #160] @ 0xa0 │ │ │ │ - str r3, [r6, #152] @ 0x98 │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #116]! @ 0x74 │ │ │ │ - ldr r2, [pc, #296] @ 7781c <__cxa_atexit@plt+0x6ba54> │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + andeq r0, r0, #32, 6 @ 0x80000000 │ │ │ │ + andeq r0, r0, #216, 4 @ 0x8000000d │ │ │ │ + @ instruction: 0xfffff02c │ │ │ │ + andeq r0, r0, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r0, #24, 6 @ 0x60000000 │ │ │ │ + andeq r0, r0, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6bc7c <__cxa_atexit@plt+0x5feb4> │ │ │ │ + ldr r3, [pc, #108] @ 6bca4 <__cxa_atexit@plt+0x5fedc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6bc88 <__cxa_atexit@plt+0x5fec0> │ │ │ │ + ldr r2, [pc, #80] @ 6bcb0 <__cxa_atexit@plt+0x5fee8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r6, #140] @ 0x8c │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #108]! @ 0x6c │ │ │ │ - ldr r0, [pc, #280] @ 77820 <__cxa_atexit@plt+0x6ba58> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #136] @ 0x88 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #92]! @ 0x5c │ │ │ │ - ldr ip, [pc, #264] @ 77824 <__cxa_atexit@plt+0x6ba5c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #280] @ 0x118 │ │ │ │ - str r3, [r6, #104] @ 0x68 │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #68]! @ 0x44 │ │ │ │ - ldr r1, [pc, #244] @ 77828 <__cxa_atexit@plt+0x6ba60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #88] @ 0x58 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #44]! @ 0x2c │ │ │ │ - ldr r0, [pc, #228] @ 7782c <__cxa_atexit@plt+0x6ba64> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r7, [r6, #244] @ 0xf4 │ │ │ │ - str r7, [r6, #220] @ 0xdc │ │ │ │ - str r7, [r6, #208] @ 0xd0 │ │ │ │ - str r7, [r6, #200] @ 0xc8 │ │ │ │ - str r7, [r6, #192] @ 0xc0 │ │ │ │ - str r7, [r6, #128] @ 0x80 │ │ │ │ - str r7, [r6, #120] @ 0x78 │ │ │ │ - str r7, [r6, #112] @ 0x70 │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r3, [r6, #80] @ 0x50 │ │ │ │ - str r3, [r6, #72] @ 0x48 │ │ │ │ - mov r2, r6 │ │ │ │ - str ip, [r2, #36]! @ 0x24 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #28]! │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #296]! @ 0x128 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mov r0, #312 @ 0x138 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ + ldr r7, [pc, #76] @ 6bcb4 <__cxa_atexit@plt+0x5feec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ + ldr r0, [pc, #68] @ 6bcb8 <__cxa_atexit@plt+0x5fef0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff97f0 │ │ │ │ - @ instruction: 0xffffbc18 │ │ │ │ - @ instruction: 0xffffb0a0 │ │ │ │ - @ instruction: 0xffff9ed4 │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xffffe9ac │ │ │ │ - @ instruction: 0xffffb250 │ │ │ │ - @ instruction: 0xffffbf4c │ │ │ │ - @ instruction: 0xffffbf60 │ │ │ │ - @ instruction: 0xffffbd60 │ │ │ │ - @ instruction: 0xffffa6cc │ │ │ │ - @ instruction: 0xffffe3f0 │ │ │ │ - @ instruction: 0xffffbebc │ │ │ │ - @ instruction: 0xffffe05c │ │ │ │ - @ instruction: 0xffffbc44 │ │ │ │ - @ instruction: 0xffffb8ac │ │ │ │ - @ instruction: 0xffffb588 │ │ │ │ - @ instruction: 0xffffb4f8 │ │ │ │ - @ instruction: 0xffffb2d4 │ │ │ │ - @ instruction: 0xffffb06c │ │ │ │ - @ instruction: 0xffffacd0 │ │ │ │ - @ instruction: 0xffffaa14 │ │ │ │ - @ instruction: 0xffffa988 │ │ │ │ - @ instruction: 0xffffa760 │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 786c0 <__cxa_atexit@plt+0x6c8f8> │ │ │ │ - mvnseq pc, r4, lsl #6 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #24] @ 6bca8 <__cxa_atexit@plt+0x5fee0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #20] @ 6bcac <__cxa_atexit@plt+0x5fee4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + andeq r0, r0, #112, 4 │ │ │ │ + andeq r0, r0, #40, 4 @ 0x80000002 │ │ │ │ + @ instruction: 0xffffef5c │ │ │ │ + andeq r0, r0, #88, 4 @ 0x80000005 │ │ │ │ + andeq r0, r0, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 872d4 <__cxa_atexit@plt+0x7b50c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77888 <__cxa_atexit@plt+0x6bac0> │ │ │ │ - ldr lr, [pc, #52] @ 77898 <__cxa_atexit@plt+0x6bad0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 7789c <__cxa_atexit@plt+0x6bad4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6bd04 <__cxa_atexit@plt+0x5ff3c> │ │ │ │ + ldr r3, [pc, #36] @ 6bd14 <__cxa_atexit@plt+0x5ff4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, r4, ror #5 │ │ │ │ - andseq sl, r3, #128, 22 @ 0x20000 │ │ │ │ - mvnseq pc, r8, lsr ip @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + @ instruction: 0xffffffd0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6bd50 <__cxa_atexit@plt+0x5ff88> │ │ │ │ + ldr r8, [pc, #36] @ 6bd58 <__cxa_atexit@plt+0x5ff90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 6bd5c <__cxa_atexit@plt+0x5ff94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq sl, r8, asr #28 │ │ │ │ + andseq r6, r4, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r0, #88, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #28 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 77928 <__cxa_atexit@plt+0x6bb60> │ │ │ │ - ldr lr, [pc, #108] @ 77934 <__cxa_atexit@plt+0x6bb6c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldmib r7, {r1, sl} │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7791c <__cxa_atexit@plt+0x6bb54> │ │ │ │ - ldr r2, [pc, #48] @ 77938 <__cxa_atexit@plt+0x6bb70> │ │ │ │ + bhi 6be04 <__cxa_atexit@plt+0x6003c> │ │ │ │ + ldr r6, [pc, #152] @ 6be20 <__cxa_atexit@plt+0x60058> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r6, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6bdf8 <__cxa_atexit@plt+0x60030> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6be14 <__cxa_atexit@plt+0x6004c> │ │ │ │ + ldr r2, [pc, #108] @ 6be24 <__cxa_atexit@plt+0x6005c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr sl, [pc, #104] @ 6be28 <__cxa_atexit@plt+0x60060> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #100] @ 6be2c <__cxa_atexit@plt+0x60064> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvnseq pc, r0, lsr #23 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq r0, r0, #136 @ 0x88 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 77964 <__cxa_atexit@plt+0x6bb9c> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6be98 <__cxa_atexit@plt+0x600d0> │ │ │ │ + ldr r3, [pc, #76] @ 6bea4 <__cxa_atexit@plt+0x600dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldr r2, [pc, #72] @ 6bea8 <__cxa_atexit@plt+0x600e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #68] @ 6beac <__cxa_atexit@plt+0x600e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq pc, r4, ror fp @ │ │ │ │ - andeq r0, r0, r7, lsl #5 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq r0, r0, #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r7, r9, lr} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - add r9, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 77a40 <__cxa_atexit@plt+0x6bc78> │ │ │ │ - ldr r0, [pc, #172] @ 77a60 <__cxa_atexit@plt+0x6bc98> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #168] @ 77a64 <__cxa_atexit@plt+0x6bc9c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [r5, #24]! │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add r0, lr, #1 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - mov r3, lr │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str fp, [r6, #44] @ 0x2c │ │ │ │ - mov r2, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - str sl, [r8, #40]! @ 0x28 │ │ │ │ - mov ip, r6 │ │ │ │ - ldr sl, [pc, #96] @ 77a68 <__cxa_atexit@plt+0x6bca0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [ip, #8]! │ │ │ │ - stm r5, {r8, ip} │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r1, r6, lr} │ │ │ │ - str fp, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - mov r8, r2 │ │ │ │ - ldm sp, {r9, sl} │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 7751c <__cxa_atexit@plt+0x6b754> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r1, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6bf24 <__cxa_atexit@plt+0x6015c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6bf2c <__cxa_atexit@plt+0x60164> │ │ │ │ + ldr r2, [pc, #88] @ 6bf40 <__cxa_atexit@plt+0x60178> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 6bf44 <__cxa_atexit@plt+0x6017c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #64] @ 6bf48 <__cxa_atexit@plt+0x60180> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - muleq r0, r0, ip │ │ │ │ - andeq r0, r0, r4, ror #20 │ │ │ │ - mvnseq lr, r0, asr #24 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 6bb24 <__cxa_atexit@plt+0x5fd5c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + andseq r6, r4, #0, 10 │ │ │ │ + andseq r6, r4, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77ac8 <__cxa_atexit@plt+0x6bd00> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [pc, #56] @ 77ad0 <__cxa_atexit@plt+0x6bd08> │ │ │ │ - add lr, pc, lr │ │ │ │ - bic r3, r0, r0, asr #31 │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #44] @ 77ad4 <__cxa_atexit@plt+0x6bd0c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r5, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r8, [pc, #24] @ 77ad8 <__cxa_atexit@plt+0x6bd10> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edcae8 <__cxa_atexit@plt+0x1ed0d20> │ │ │ │ + bhi 6bf84 <__cxa_atexit@plt+0x601bc> │ │ │ │ + ldr r8, [pc, #36] @ 6bf8c <__cxa_atexit@plt+0x601c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 6bf90 <__cxa_atexit@plt+0x601c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andseq sl, r3, #72, 18 @ 0x120000 │ │ │ │ - andseq sl, r3, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77b74 <__cxa_atexit@plt+0x6bdac> │ │ │ │ - ldr r2, [pc, #128] @ 77b80 <__cxa_atexit@plt+0x6bdb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r2, [pc, #104] @ 77b84 <__cxa_atexit@plt+0x6bdbc> │ │ │ │ + mvneq sl, r6, lsl #24 │ │ │ │ + andseq r6, r4, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6bfcc <__cxa_atexit@plt+0x60204> │ │ │ │ + ldr r8, [pc, #36] @ 6bfd4 <__cxa_atexit@plt+0x6020c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 6bfd8 <__cxa_atexit@plt+0x60210> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r0, r5, #4 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 77b60 <__cxa_atexit@plt+0x6bd98> │ │ │ │ - ldr r3, [pc, #60] @ 77b88 <__cxa_atexit@plt+0x6bdc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77b6c <__cxa_atexit@plt+0x6bda4> │ │ │ │ - b 77b94 <__cxa_atexit@plt+0x6bdcc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 77ca4 <__cxa_atexit@plt+0x6bedc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r3, #244, 16 @ 0xf40000 │ │ │ │ - andseq sl, r3, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r0, [pc, #240] @ 77c94 <__cxa_atexit@plt+0x6becc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 77c74 <__cxa_atexit@plt+0x6beac> │ │ │ │ - ldr r0, [pc, #216] @ 77c98 <__cxa_atexit@plt+0x6bed0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r3, [r0] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 77c58 <__cxa_atexit@plt+0x6be90> │ │ │ │ - add r3, r8, #12 │ │ │ │ - add r2, r3, r9, lsl #2 │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, fp, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 77bf0 <__cxa_atexit@plt+0x6be28> │ │ │ │ - add r0, r3, r9, lsr #7 │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - ldr r1, [pc, #140] @ 77c9c <__cxa_atexit@plt+0x6bed4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r8] │ │ │ │ - mov r1, #1 │ │ │ │ - strb r1, [r0, r3, lsl #2] │ │ │ │ - add r0, r9, #1 │ │ │ │ - sub r1, r6, #1 │ │ │ │ - stmib r5, {r1, sl} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 77c74 <__cxa_atexit@plt+0x6beac> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [pc, #88] @ 77ca0 <__cxa_atexit@plt+0x6bed8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ + strheq sl, [r9, #190]! @ 0xbe │ │ │ │ + andseq r6, r4, #44, 8 @ 0x2c000000 │ │ │ │ + ldrsbeq pc, [pc, #236] @ 6c0d0 <__cxa_atexit@plt+0x60308> @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6c0a0 <__cxa_atexit@plt+0x602d8> │ │ │ │ + ldr lr, [pc, #188] @ 6c0c0 <__cxa_atexit@plt+0x602f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #176] @ 6c0c4 <__cxa_atexit@plt+0x602fc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - bne 77bac <__cxa_atexit@plt+0x6bde4> │ │ │ │ - b 77c84 <__cxa_atexit@plt+0x6bebc> │ │ │ │ - add r3, r8, r9, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {ip, lr} │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldmib sp, {ip, lr} │ │ │ │ - b 77be0 <__cxa_atexit@plt+0x6be18> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, lr │ │ │ │ - b 77ca4 <__cxa_atexit@plt+0x6bedc> │ │ │ │ + beq 6c088 <__cxa_atexit@plt+0x602c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #16 │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc 6c0b0 <__cxa_atexit@plt+0x602e8> │ │ │ │ + ldr lr, [pc, #132] @ 6c0c8 <__cxa_atexit@plt+0x60300> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ 6c0cc <__cxa_atexit@plt+0x60304> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r3, #-16] │ │ │ │ + ldr r2, [r3, #-12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r6, [r3, #-12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + tst r1, #3 │ │ │ │ + beq 6c090 <__cxa_atexit@plt+0x602c8> │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r1 │ │ │ │ + b 6c164 <__cxa_atexit@plt+0x6039c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ bx r0 │ │ │ │ - andseq sl, r3, #32, 18 @ 0x80000 │ │ │ │ - andseq sl, r3, #0, 18 │ │ │ │ - andseq sl, r3, #184, 16 @ 0xb80000 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - str r8, [sp, #8] │ │ │ │ - mov r1, r7 │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - sub sl, r0, #1 │ │ │ │ - cmp sl, #1 │ │ │ │ - blt 77e00 <__cxa_atexit@plt+0x6c038> │ │ │ │ - ldr r6, [ip, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r4, [pc, #428] @ 77e8c <__cxa_atexit@plt+0x6c0c4> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r5, #0 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - lsl r7, r5, #2 │ │ │ │ - lsl r0, sl, #2 │ │ │ │ - ldr r9, [r7, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr fp, [r0, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #388] @ 77e90 <__cxa_atexit@plt+0x6c0c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - add r7, r2, r5, lsl #2 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 77da4 <__cxa_atexit@plt+0x6bfdc> │ │ │ │ - add r8, r2, sl, lsl #2 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, fp, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 77d24 <__cxa_atexit@plt+0x6bf5c> │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add r7, r0, r5, lsr #7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - mov fp, #1 │ │ │ │ - strb fp, [r7, r3, lsl #2] │ │ │ │ - ldr r0, [pc, #316] @ 77e94 <__cxa_atexit@plt+0x6c0cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 77dd4 <__cxa_atexit@plt+0x6c00c> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r7, [r8] │ │ │ │ - strex r7, r9, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 77d6c <__cxa_atexit@plt+0x6bfa4> │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - add r7, r2, sl, lsr #7 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - strb fp, [r7, r0, lsl #2] │ │ │ │ - sub sl, sl, #1 │ │ │ │ - add r5, r5, #1 │ │ │ │ - cmp r5, sl │ │ │ │ - blt 77cec <__cxa_atexit@plt+0x6bf24> │ │ │ │ - b 77e00 <__cxa_atexit@plt+0x6c038> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r8, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r8 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - b 77d1c <__cxa_atexit@plt+0x6bf54> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r8] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r7, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - b 77d64 <__cxa_atexit@plt+0x6bf9c> │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [ip, #4] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r7, [r0, #804] @ 0x324 │ │ │ │ - add r3, lr, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 77e60 <__cxa_atexit@plt+0x6c098> │ │ │ │ - ldr r0, [ip, #12]! │ │ │ │ - ldr r7, [ip, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 77e9c <__cxa_atexit@plt+0x6c0d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r4, [pc, #104] @ 77ea0 <__cxa_atexit@plt+0x6c0d8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r1, #0 │ │ │ │ - stmib lr, {r4, r7} │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str r5, [lr, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 77e98 <__cxa_atexit@plt+0x6c0d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [ip] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r3, #232, 14 @ 0x3a00000 │ │ │ │ - andseq sl, r3, #180, 14 @ 0x2d00000 │ │ │ │ - andseq sl, r3, #104, 14 @ 0x1a00000 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andseq sl, r3, #164, 12 @ 0xa400000 │ │ │ │ - andseq sl, r3, #156, 12 @ 0x9c00000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andseq r6, r4, #212, 6 @ 0x50000003 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + mvnseq pc, r8, ror #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77ef4 <__cxa_atexit@plt+0x6c12c> │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 6c140 <__cxa_atexit@plt+0x60378> │ │ │ │ + ldr lr, [pc, #84] @ 6c150 <__cxa_atexit@plt+0x60388> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #80] @ 6c154 <__cxa_atexit@plt+0x6038c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6c138 <__cxa_atexit@plt+0x60370> │ │ │ │ + b 6c164 <__cxa_atexit@plt+0x6039c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + mvnseq pc, r0, ror #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6c1bc <__cxa_atexit@plt+0x603f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6c250 <__cxa_atexit@plt+0x60488> │ │ │ │ + ldr r7, [pc, #252] @ 6c284 <__cxa_atexit@plt+0x604bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #248] @ 6c288 <__cxa_atexit@plt+0x604c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 77f0c <__cxa_atexit@plt+0x6c144> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #48] @ 77f10 <__cxa_atexit@plt+0x6c148> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #224] @ 6c28c <__cxa_atexit@plt+0x604c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - mov lr, #0 │ │ │ │ - stmib r3, {r1, r2, lr} │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 77f14 <__cxa_atexit@plt+0x6c14c> │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + b 6c228 <__cxa_atexit@plt+0x60460> │ │ │ │ + ldr r3, [pc, #176] @ 6c274 <__cxa_atexit@plt+0x604ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r3, #252, 10 @ 0x3f000000 │ │ │ │ - andseq sl, r3, #244, 10 @ 0x3d000000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 77f48 <__cxa_atexit@plt+0x6c180> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq lr, r8, ror #26 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 78018 <__cxa_atexit@plt+0x6c250> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - cmpne r3, #93 @ 0x5d │ │ │ │ - bne 77ff4 <__cxa_atexit@plt+0x6c22c> │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bne 77fa0 <__cxa_atexit@plt+0x6c1d8> │ │ │ │ - ldr r7, [pc, #204] @ 78050 <__cxa_atexit@plt+0x6c288> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, r0, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r7, [r1, #4]! │ │ │ │ + str r3, [r1] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 6c238 <__cxa_atexit@plt+0x60470> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6c244 <__cxa_atexit@plt+0x6047c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 7802c <__cxa_atexit@plt+0x6c264> │ │ │ │ - ldr r0, [pc, #144] @ 7805c <__cxa_atexit@plt+0x6c294> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ + bcc 6c260 <__cxa_atexit@plt+0x60498> │ │ │ │ + ldr r7, [pc, #124] @ 6c278 <__cxa_atexit@plt+0x604b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #120] @ 6c27c <__cxa_atexit@plt+0x604b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ 6c280 <__cxa_atexit@plt+0x604b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #88] @ 78054 <__cxa_atexit@plt+0x6c28c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 78058 <__cxa_atexit@plt+0x6c290> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7804c <__cxa_atexit@plt+0x6c284> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r2 │ │ │ │ + b 6bd6c <__cxa_atexit@plt+0x5ffa4> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x01feea9c │ │ │ │ - mvnseq lr, r8, asr fp │ │ │ │ - andseq sl, r3, #164, 8 @ 0xa4000000 │ │ │ │ - mvnseq lr, r0, lsr #21 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + andseq r6, r4, #236, 2 @ 0x3b │ │ │ │ + andseq r6, r4, #208, 2 @ 0x34 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + andseq r6, r4, #96, 4 │ │ │ │ + andseq r6, r4, #64, 4 │ │ │ │ + mvnseq pc, r8, lsr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6c304 <__cxa_atexit@plt+0x6053c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6c30c <__cxa_atexit@plt+0x60544> │ │ │ │ + ldr r2, [pc, #88] @ 6c320 <__cxa_atexit@plt+0x60558> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 6c324 <__cxa_atexit@plt+0x6055c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #64] @ 6c328 <__cxa_atexit@plt+0x60560> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 6bd6c <__cxa_atexit@plt+0x5ffa4> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + andseq r6, r4, #32, 2 │ │ │ │ + andseq r6, r4, #4, 2 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 780cc <__cxa_atexit@plt+0x6c304> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 780e8 <__cxa_atexit@plt+0x6c320> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ + bcc 6c3a8 <__cxa_atexit@plt+0x605e0> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r3, [r3, #16] │ │ │ │ + ldr r1, [pc, #100] @ 6c3c4 <__cxa_atexit@plt+0x605fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r3, r3, #1 │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 780ec <__cxa_atexit@plt+0x6c324> │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c3bc <__cxa_atexit@plt+0x605f4> │ │ │ │ + ldr r3, [pc, #72] @ 6c3c8 <__cxa_atexit@plt+0x60600> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r2, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6c39c <__cxa_atexit@plt+0x605d4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6c4b0 <__cxa_atexit@plt+0x606e8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ mov r7, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r3, #184, 6 @ 0xe0000002 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldrheq lr, [lr, #176]! @ 0xb0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r4, #8, 2 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 78184 <__cxa_atexit@plt+0x6c3bc> │ │ │ │ - ldr r2, [pc, #120] @ 7818c <__cxa_atexit@plt+0x6c3c4> │ │ │ │ + bhi 6c430 <__cxa_atexit@plt+0x60668> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6c43c <__cxa_atexit@plt+0x60674> │ │ │ │ + ldr r2, [pc, #80] @ 6c44c <__cxa_atexit@plt+0x60684> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78168 <__cxa_atexit@plt+0x6c3a0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 78190 <__cxa_atexit@plt+0x6c3c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 78174 <__cxa_atexit@plt+0x6c3ac> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 77f48 <__cxa_atexit@plt+0x6c180> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #76] @ 6c450 <__cxa_atexit@plt+0x60688> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andseq r5, r4, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c49c <__cxa_atexit@plt+0x606d4> │ │ │ │ + ldr r3, [pc, #48] @ 6c4a4 <__cxa_atexit@plt+0x606dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r2, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6c490 <__cxa_atexit@plt+0x606c8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6c4b0 <__cxa_atexit@plt+0x606e8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - mvnseq lr, r0, lsl fp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 781e4 <__cxa_atexit@plt+0x6c41c> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6c51c <__cxa_atexit@plt+0x60754> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #212] @ 6c5a4 <__cxa_atexit@plt+0x607dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 781d8 <__cxa_atexit@plt+0x6c410> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 77f48 <__cxa_atexit@plt+0x6c180> │ │ │ │ + beq 6c528 <__cxa_atexit@plt+0x60760> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 6c58c <__cxa_atexit@plt+0x607c4> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 6c538 <__cxa_atexit@plt+0x60770> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1970de4 <__cxa_atexit@plt+0x196501c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1c4f0e8 <__cxa_atexit@plt+0x1c43320> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrheq lr, [lr, #172]! @ 0xac │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 77f48 <__cxa_atexit@plt+0x6c180> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr lr, [pc, #104] @ 6c5a8 <__cxa_atexit@plt+0x607e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [pc, #84] @ 6c5ac <__cxa_atexit@plt+0x607e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + ldr lr, [pc, #72] @ 6c5b0 <__cxa_atexit@plt+0x607e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r1, r3, r8} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + andseq r5, r4, #152, 28 @ 0x980 │ │ │ │ + andseq r5, r4, #132, 28 @ 0x840 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 78260 <__cxa_atexit@plt+0x6c498> │ │ │ │ + bcc 6c644 <__cxa_atexit@plt+0x6087c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 78274 <__cxa_atexit@plt+0x6c4ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 6c5f0 <__cxa_atexit@plt+0x60828> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1970de4 <__cxa_atexit@plt+0x196501c> │ │ │ │ + ldr r7, [pc, #88] @ 6c650 <__cxa_atexit@plt+0x60888> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #84] @ 6c654 <__cxa_atexit@plt+0x6088c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #56] @ 6c658 <__cxa_atexit@plt+0x60890> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq sl, r3, #176, 4 │ │ │ │ - mvnseq lr, ip, lsr sl │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + andseq r5, r4, #240, 26 @ 0x3c00 │ │ │ │ + andseq r5, r4, #204, 26 @ 0x3300 │ │ │ │ + mvnseq pc, ip, asr r8 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 782f0 <__cxa_atexit@plt+0x6c528> │ │ │ │ - ldr r3, [pc, #92] @ 782f8 <__cxa_atexit@plt+0x6c530> │ │ │ │ + bhi 6c71c <__cxa_atexit@plt+0x60954> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c728 <__cxa_atexit@plt+0x60960> │ │ │ │ + ldr r9, [pc, #192] @ 6c750 <__cxa_atexit@plt+0x60988> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #188] @ 6c754 <__cxa_atexit@plt+0x6098c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #180] @ 6c758 <__cxa_atexit@plt+0x60990> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr sl, [pc, #160] @ 6c75c <__cxa_atexit@plt+0x60994> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r0, r1, r7, sl} │ │ │ │ + str r2, [r2, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 6c738 <__cxa_atexit@plt+0x60970> │ │ │ │ + ldr r3, [pc, #120] @ 6c760 <__cxa_atexit@plt+0x60998> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 782e0 <__cxa_atexit@plt+0x6c518> │ │ │ │ - ldr r7, [pc, #52] @ 782fc <__cxa_atexit@plt+0x6c534> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r3, [pc, #112] @ 6c764 <__cxa_atexit@plt+0x6099c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #137 @ 0x89 │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6c710 <__cxa_atexit@plt+0x60948> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6c4b0 <__cxa_atexit@plt+0x606e8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r5, [pc, #40] @ 6c768 <__cxa_atexit@plt+0x609a0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #137 @ 0x89 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrheq lr, [lr, #152]! @ 0x98 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 78330 <__cxa_atexit@plt+0x6c568> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq lr, r4, lsl #19 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 783dc <__cxa_atexit@plt+0x6c614> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 78394 <__cxa_atexit@plt+0x6c5cc> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 783f4 <__cxa_atexit@plt+0x6c62c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 783ec <__cxa_atexit@plt+0x6c624> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 783f0 <__cxa_atexit@plt+0x6c628> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq sl, r3, #184 @ 0xb8 │ │ │ │ - mvnseq lr, ip, lsr #17 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 78438 <__cxa_atexit@plt+0x6c670> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78430 <__cxa_atexit@plt+0x6c668> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 77f48 <__cxa_atexit@plt+0x6c180> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0xfffff94c │ │ │ │ + andseq r5, r4, #68, 26 @ 0x1100 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + andseq r5, r4, #68, 26 @ 0x1100 │ │ │ │ + andseq r5, r4, #248, 24 @ 0xf800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6c794 <__cxa_atexit@plt+0x609cc> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq lr, r8, ror #16 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 77f48 <__cxa_atexit@plt+0x6c180> │ │ │ │ - mvnseq pc, r8, ror r0 @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 784e0 <__cxa_atexit@plt+0x6c718> │ │ │ │ - ldr lr, [pc, #100] @ 784ec <__cxa_atexit@plt+0x6c724> │ │ │ │ + ldr r7, [pc, #12] @ 6c7a8 <__cxa_atexit@plt+0x609e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r4, #100, 24 @ 0x6400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 6c864 <__cxa_atexit@plt+0x60a9c> │ │ │ │ + ldr lr, [pc, #168] @ 6c87c <__cxa_atexit@plt+0x60ab4> │ │ │ │ add lr, pc, lr │ │ │ │ - stmdb r3, {r8, sl} │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr sl, [r7, #24] │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - tst r9, #3 │ │ │ │ - beq 784d4 <__cxa_atexit@plt+0x6c70c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 784fc <__cxa_atexit@plt+0x6c734> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r0, [r8, #27] │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + ldr r2, [r8, #35] @ 0x23 │ │ │ │ + ldr r1, [r8, #39] @ 0x27 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + sub lr, r6, #15 │ │ │ │ + ldr r8, [pc, #132] @ 6c880 <__cxa_atexit@plt+0x60ab8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [pc, #128] @ 6c884 <__cxa_atexit@plt+0x60abc> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str r8, [r0, #16]! │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ + mov r0, r3 │ │ │ │ + str ip, [r0, #28]! │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #76] @ 6c888 <__cxa_atexit@plt+0x60ac0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [pc, #64] @ 6c88c <__cxa_atexit@plt+0x60ac4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + str lr, [r3, #64] @ 0x40 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 6c890 <__cxa_atexit@plt+0x60ac8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffea18 │ │ │ │ + @ instruction: 0xffffefe0 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + andseq r5, r4, #244, 26 @ 0x3d00 │ │ │ │ + andseq r5, r4, #160, 22 @ 0x28000 │ │ │ │ + ldrheq pc, [pc, #104] @ 6c900 <__cxa_atexit@plt+0x60b38> @ │ │ │ │ + mvnseq pc, ip, lsr #13 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c8e8 <__cxa_atexit@plt+0x60b20> │ │ │ │ + ldr r1, [pc, #60] @ 6c8f4 <__cxa_atexit@plt+0x60b2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6c8dc <__cxa_atexit@plt+0x60b14> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 6c924 <__cxa_atexit@plt+0x60b5c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq lr, ip, ror #31 │ │ │ │ - andeq r0, r0, sl, lsl #9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq pc, r8, asr #12 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #100 @ 0x64 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 785f8 <__cxa_atexit@plt+0x6c830> │ │ │ │ - ldr sl, [pc, #244] @ 78608 <__cxa_atexit@plt+0x6c840> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - sub r7, r8, #94 @ 0x5e │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #188] @ 7860c <__cxa_atexit@plt+0x6c844> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r1, r9, lr} │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r0, [pc, #164] @ 78610 <__cxa_atexit@plt+0x6c848> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r7, #40]! @ 0x28 │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [r0, #16]! │ │ │ │ - ldr r2, [pc, #148] @ 78614 <__cxa_atexit@plt+0x6c84c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #60]! @ 0x3c │ │ │ │ - ldr lr, [pc, #140] @ 78618 <__cxa_atexit@plt+0x6c850> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #136] @ 7861c <__cxa_atexit@plt+0x6c854> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #28]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - ldr ip, [pc, #108] @ 78620 <__cxa_atexit@plt+0x6c858> │ │ │ │ - add ip, pc, ip │ │ │ │ - str lr, [r2] │ │ │ │ - mov r1, r6 │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - ldr r0, [r2, #-16] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #28]! │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r6, #100 @ 0x64 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r3, #224, 28 @ 0xe00 │ │ │ │ - @ instruction: 0xfffff35c │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - @ instruction: 0xfffff9c4 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - ldrsbeq lr, [lr, #76]! @ 0x4c │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mvnseq lr, r8, ror #9 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + b 6c924 <__cxa_atexit@plt+0x60b5c> │ │ │ │ + mvnseq pc, r4, lsl r6 @ │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c9ac <__cxa_atexit@plt+0x60be4> │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6c970 <__cxa_atexit@plt+0x60ba8> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78690 <__cxa_atexit@plt+0x6c8c8> │ │ │ │ - ldr lr, [pc, #52] @ 786a0 <__cxa_atexit@plt+0x6c8d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 786a4 <__cxa_atexit@plt+0x6c8dc> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6c9bc <__cxa_atexit@plt+0x60bf4> │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + cmp r9, #1 │ │ │ │ + bne 6c984 <__cxa_atexit@plt+0x60bbc> │ │ │ │ + ldr r9, [pc, #116] @ 6c9dc <__cxa_atexit@plt+0x60c14> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r8, r2 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #112] @ 6c9e8 <__cxa_atexit@plt+0x60c20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #108] @ 6c9ec <__cxa_atexit@plt+0x60c24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #100] @ 6c9f0 <__cxa_atexit@plt+0x60c28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r8, #6] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #48] @ 6c9e4 <__cxa_atexit@plt+0x60c1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, r8, asr #9 │ │ │ │ - andseq r9, r3, #120, 26 @ 0x1e00 │ │ │ │ - @ instruction: 0xfffff170 │ │ │ │ - andeq r0, r0, r7, asr #2 │ │ │ │ - mvnseq lr, r8, lsr #28 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, fp │ │ │ │ - mov r0, sl │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r1 │ │ │ │ - bcc 78780 <__cxa_atexit@plt+0x6c9b8> │ │ │ │ - ldr r2, [pc, #196] @ 787a8 <__cxa_atexit@plt+0x6c9e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [sl, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add fp, r9, #1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [r2, #8]! │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r3, [pc, #136] @ 787ac <__cxa_atexit@plt+0x6c9e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [ip, #40]! @ 0x28 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r2] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [pc, #112] @ 787b0 <__cxa_atexit@plt+0x6c9e8> │ │ │ │ + ldr r7, [pc, #28] @ 6c9e0 <__cxa_atexit@plt+0x60c18> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str fp, [r6, #36] @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldm sp, {r8, sl} │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 7751c <__cxa_atexit@plt+0x6b754> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, r3 │ │ │ │ - bx r2 │ │ │ │ - @ instruction: 0xfffff160 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - mvnseq lr, r8, lsl r4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mvnseq pc, ip, asr #11 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x01fff594 │ │ │ │ + ldrheq pc, [pc, #92] @ 6ca4c <__cxa_atexit@plt+0x60c84> @ │ │ │ │ + ldrheq pc, [pc, #84] @ 6ca48 <__cxa_atexit@plt+0x60c80> @ │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + mvnseq pc, ip, asr #10 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 78804 <__cxa_atexit@plt+0x6ca3c> │ │ │ │ - ldr lr, [pc, #52] @ 78814 <__cxa_atexit@plt+0x6ca4c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 78818 <__cxa_atexit@plt+0x6ca50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrsheq lr, [lr, #56]! @ 0x38 │ │ │ │ - andseq r9, r3, #4, 24 @ 0x400 │ │ │ │ - mvnseq lr, r4, asr #7 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + bcc 6ca60 <__cxa_atexit@plt+0x60c98> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 6ca3c <__cxa_atexit@plt+0x60c74> │ │ │ │ + ldr r9, [pc, #72] @ 6ca78 <__cxa_atexit@plt+0x60cb0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r1, [pc, #60] @ 6ca80 <__cxa_atexit@plt+0x60cb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r3, [pc, #20] @ 6ca7c <__cxa_atexit@plt+0x60cb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mvnseq pc, r4, lsl #10 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7886c <__cxa_atexit@plt+0x6caa4> │ │ │ │ - ldr lr, [pc, #52] @ 7887c <__cxa_atexit@plt+0x6cab4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 78880 <__cxa_atexit@plt+0x6cab8> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6caf0 <__cxa_atexit@plt+0x60d28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6cafc <__cxa_atexit@plt+0x60d34> │ │ │ │ + ldr r1, [pc, #64] @ 6cb0c <__cxa_atexit@plt+0x60d44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 6cb10 <__cxa_atexit@plt+0x60d48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, r4, lsr #7 │ │ │ │ - andseq r9, r3, #156, 22 @ 0x27000 │ │ │ │ - ldrsheq lr, [lr, #32]! │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 788ec <__cxa_atexit@plt+0x6cb24> │ │ │ │ - ldr lr, [pc, #76] @ 788fc <__cxa_atexit@plt+0x6cb34> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #72] @ 78900 <__cxa_atexit@plt+0x6cb38> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r1, [pc, #48] @ 78904 <__cxa_atexit@plt+0x6cb3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add ip, ip, #2 │ │ │ │ - stmib r3, {r1, ip} │ │ │ │ - add ip, r3, #12 │ │ │ │ - stm ip, {r0, r1, lr} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq lr, [lr, #32]! │ │ │ │ - ldrsbeq lr, [lr, #44]! @ 0x2c │ │ │ │ - andseq r9, r3, #32, 22 @ 0x8000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 79084 <__cxa_atexit@plt+0x6d2bc> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78944 <__cxa_atexit@plt+0x6cb7c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 7894c <__cxa_atexit@plt+0x6cb84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r9, r3, #188, 20 @ 0xbc000 │ │ │ │ - mvnseq lr, r8, lsl #23 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andseq r5, r4, #20, 18 @ 0x50000 │ │ │ │ + mvnseq pc, ip, lsr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 789fc <__cxa_atexit@plt+0x6cc34> │ │ │ │ - ldr lr, [pc, #164] @ 78a18 <__cxa_atexit@plt+0x6cc50> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r8, sl} │ │ │ │ - str r7, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 789ec <__cxa_atexit@plt+0x6cc24> │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmda r5, {r3, r7} │ │ │ │ - mov r1, r5 │ │ │ │ - ldr lr, [r1, #-8]! │ │ │ │ - str r3, [r1] │ │ │ │ + bhi 6cbac <__cxa_atexit@plt+0x60de4> │ │ │ │ + ldr r1, [pc, #188] @ 6cbf0 <__cxa_atexit@plt+0x60e28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r1, [r3] │ │ │ │ + ands r1, r2, #3 │ │ │ │ + beq 6cb88 <__cxa_atexit@plt+0x60dc0> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6cbb4 <__cxa_atexit@plt+0x60dec> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 6cb98 <__cxa_atexit@plt+0x60dd0> │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r2, r5, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 78a04 <__cxa_atexit@plt+0x6cc3c> │ │ │ │ - ldr r0, [pc, #72] @ 78a1c <__cxa_atexit@plt+0x6cc54> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldmib r7, {r1, r3} │ │ │ │ - sub r5, r5, #32 │ │ │ │ - stm r5, {r0, r1, r3, r7, r8, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 79ac8 <__cxa_atexit@plt+0x6dd00> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6cbcc <__cxa_atexit@plt+0x60e04> │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + ldr r9, [pc, #132] @ 6cc04 <__cxa_atexit@plt+0x60e3c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #92] @ 6cbfc <__cxa_atexit@plt+0x60e34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #88] @ 6cc00 <__cxa_atexit@plt+0x60e38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 6cbf8 <__cxa_atexit@plt+0x60e30> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, lr │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, #1 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - ldrheq lr, [lr, #172]! @ 0xac │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + ldr r6, [pc, #32] @ 6cbf4 <__cxa_atexit@plt+0x60e2c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + mvnseq pc, ip, lsl #7 │ │ │ │ + @ instruction: 0x01fff394 │ │ │ │ + mvnseq pc, ip, lsl #7 │ │ │ │ + ldrheq pc, [pc, #52] @ 6cc40 <__cxa_atexit@plt+0x60e78> @ │ │ │ │ + mvnseq pc, r8, lsr r3 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #16]! │ │ │ │ - ldr r3, [r2, #-12] │ │ │ │ - ldmdb r2, {r1, r8} │ │ │ │ - ldmib r2, {r0, r7} │ │ │ │ - stm r2, {r0, r3} │ │ │ │ - str r1, [r2, #8] │ │ │ │ - sub r3, r2, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78a98 <__cxa_atexit@plt+0x6ccd0> │ │ │ │ - ldr r2, [pc, #68] @ 78aa4 <__cxa_atexit@plt+0x6ccdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 78a88 <__cxa_atexit@plt+0x6ccc0> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 79ac8 <__cxa_atexit@plt+0x6dd00> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6cc78 <__cxa_atexit@plt+0x60eb0> │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 6cc64 <__cxa_atexit@plt+0x60e9c> │ │ │ │ + mov r1, #1 │ │ │ │ + stmda r3, {r1, r2} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6cc90 <__cxa_atexit@plt+0x60ec8> │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + ldr r9, [pc, #104] @ 6ccc4 <__cxa_atexit@plt+0x60efc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #80] @ 6ccbc <__cxa_atexit@plt+0x60ef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #76] @ 6ccc0 <__cxa_atexit@plt+0x60ef8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 6ccb8 <__cxa_atexit@plt+0x60ef0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r1, r0, r4, rrx │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 78b20 <__cxa_atexit@plt+0x6cd58> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r6, [pc, #28] @ 6ccb4 <__cxa_atexit@plt+0x60eec> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + mvnseq pc, r8, asr #5 │ │ │ │ + mvnseq pc, r8, asr #5 │ │ │ │ + mvnseq pc, r0, asr #5 │ │ │ │ + ldrsbeq pc, [pc, #40] @ 6ccf4 <__cxa_atexit@plt+0x60f2c> @ │ │ │ │ + mvnseq pc, r8, ror r2 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 78af8 <__cxa_atexit@plt+0x6cd30> │ │ │ │ - ldr r8, [pc, #36] @ 78b00 <__cxa_atexit@plt+0x6cd38> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 78b04 <__cxa_atexit@plt+0x6cd3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 6cd20 <__cxa_atexit@plt+0x60f58> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6cd2c <__cxa_atexit@plt+0x60f64> │ │ │ │ + ldr r2, [pc, #64] @ 6cd3c <__cxa_atexit@plt+0x60f74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 6cd40 <__cxa_atexit@plt+0x60f78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r8, #236]! @ 0xec │ │ │ │ - andseq r9, r3, #8, 18 @ 0x20000 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq lr, ip, ror #2 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r1, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + andseq r5, r4, #228, 12 @ 0xe400000 │ │ │ │ + mvnseq pc, r0, lsl #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-20 @ 0xffffffec │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78bcc <__cxa_atexit@plt+0x6ce04> │ │ │ │ - ldr lr, [r1, #4] │ │ │ │ - add ip, r1, #8 │ │ │ │ - ldm ip, {r2, r7, ip} │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - cmp r0, #44 @ 0x2c │ │ │ │ - cmpne r0, #125 @ 0x7d │ │ │ │ - bne 78b9c <__cxa_atexit@plt+0x6cdd4> │ │ │ │ - cmp r0, #44 @ 0x2c │ │ │ │ - bne 78b78 <__cxa_atexit@plt+0x6cdb0> │ │ │ │ - ldr r7, [pc, #136] @ 78be8 <__cxa_atexit@plt+0x6ce20> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6cd94 <__cxa_atexit@plt+0x60fcc> │ │ │ │ + ldr r7, [pc, #52] @ 6cda8 <__cxa_atexit@plt+0x60fe0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, r1, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r3, ip} │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [pc, #100] @ 78be4 <__cxa_atexit@plt+0x6ce1c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - stm r9, {r0, r2, r8, sl} │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78bc0 <__cxa_atexit@plt+0x6cdf8> │ │ │ │ - mov r5, r3 │ │ │ │ - b 78c1c <__cxa_atexit@plt+0x6ce54> │ │ │ │ - ldr r0, [pc, #72] @ 78bec <__cxa_atexit@plt+0x6ce24> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #68] @ 78bf0 <__cxa_atexit@plt+0x6ce28> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #2 │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6cd88 <__cxa_atexit@plt+0x60fc0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 6cfd4 <__cxa_atexit@plt+0x6120c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r0, [r5] │ │ │ │ + ldr r7, [pc, #16] @ 6cdac <__cxa_atexit@plt+0x60fe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r1 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldrsheq sp, [lr, #228]! @ 0xe4 │ │ │ │ - mvnseq lr, r4, asr r0 │ │ │ │ - mvnseq sp, ip, lsl #30 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + ldrheq pc, [pc, #20] @ 6cdc8 <__cxa_atexit@plt+0x61000> @ │ │ │ │ + @ instruction: 0x01fff198 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ce68 <__cxa_atexit@plt+0x610a0> │ │ │ │ + ldr lr, [pc, #180] @ 6ce88 <__cxa_atexit@plt+0x610c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #168] @ 6ce8c <__cxa_atexit@plt+0x610c4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6ce5c <__cxa_atexit@plt+0x61094> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldmdb r3, {r8, sl} │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 78c6c <__cxa_atexit@plt+0x6cea4> │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 78ccc <__cxa_atexit@plt+0x6cf04> │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [pc, #164] @ 78cf8 <__cxa_atexit@plt+0x6cf30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 78cdc <__cxa_atexit@plt+0x6cf14> │ │ │ │ - ldr lr, [pc, #108] @ 78cec <__cxa_atexit@plt+0x6cf24> │ │ │ │ + bcc 6ce74 <__cxa_atexit@plt+0x610ac> │ │ │ │ + ldr r8, [pc, #124] @ 6ce90 <__cxa_atexit@plt+0x610c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #120] @ 6ce94 <__cxa_atexit@plt+0x610cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #104] @ 78cf0 <__cxa_atexit@plt+0x6cf28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5, #20] │ │ │ │ - add r5, r0, #1 │ │ │ │ - ldr r0, [pc, #72] @ 78cf4 <__cxa_atexit@plt+0x6cf2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #100] @ 6ce98 <__cxa_atexit@plt+0x610d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r3, r6} │ │ │ │ + sub r8, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - andseq r9, r3, #128, 14 @ 0x2000000 │ │ │ │ - andseq r9, r3, #196, 14 @ 0x3100000 │ │ │ │ - andseq r9, r3, #28, 16 @ 0x1c0000 │ │ │ │ - mvnseq sp, r0, lsl #31 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78d90 <__cxa_atexit@plt+0x6cfc8> │ │ │ │ - ldr r2, [pc, #120] @ 78d98 <__cxa_atexit@plt+0x6cfd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78d74 <__cxa_atexit@plt+0x6cfac> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 78d9c <__cxa_atexit@plt+0x6cfd4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 78d80 <__cxa_atexit@plt+0x6cfb8> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 78b20 <__cxa_atexit@plt+0x6cd58> │ │ │ │ + b 7d28c <__cxa_atexit@plt+0x714c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - mvnseq sp, r0, ror #29 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andseq r5, r4, #4, 12 @ 0x400000 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + mvnseq pc, ip, lsr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 78df0 <__cxa_atexit@plt+0x6d028> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6cf08 <__cxa_atexit@plt+0x61140> │ │ │ │ + ldr r8, [pc, #80] @ 6cf14 <__cxa_atexit@plt+0x6114c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #76] @ 6cf18 <__cxa_atexit@plt+0x61150> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 6cf1c <__cxa_atexit@plt+0x61154> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 78de4 <__cxa_atexit@plt+0x6d01c> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 78b20 <__cxa_atexit@plt+0x6cd58> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq sp, ip, lsl #29 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 78b20 <__cxa_atexit@plt+0x6cd58> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 7d28c <__cxa_atexit@plt+0x714c4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 78e6c <__cxa_atexit@plt+0x6d0a4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 78e80 <__cxa_atexit@plt+0x6d0b8> │ │ │ │ + bcc 6cf54 <__cxa_atexit@plt+0x6118c> │ │ │ │ + ldr r2, [pc, #28] @ 6cf60 <__cxa_atexit@plt+0x61198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r9, r3, #164, 12 @ 0xa400000 │ │ │ │ - mvnseq sp, ip, lsl #28 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78efc <__cxa_atexit@plt+0x6d134> │ │ │ │ - ldr r3, [pc, #92] @ 78f04 <__cxa_atexit@plt+0x6d13c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 78eec <__cxa_atexit@plt+0x6d124> │ │ │ │ - ldr r7, [pc, #52] @ 78f08 <__cxa_atexit@plt+0x6d140> │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq r5, r4, #132, 14 @ 0x2100000 │ │ │ │ + ldrsbeq lr, [pc, #248] @ 6d064 <__cxa_atexit@plt+0x6129c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6cfac <__cxa_atexit@plt+0x611e4> │ │ │ │ + ldr r7, [pc, #52] @ 6cfc0 <__cxa_atexit@plt+0x611f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6cfa0 <__cxa_atexit@plt+0x611d8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 6cfd4 <__cxa_atexit@plt+0x6120c> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6cfc4 <__cxa_atexit@plt+0x611fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq sp, r8, lsl #27 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 78f3c <__cxa_atexit@plt+0x6d174> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq sp, r4, asr sp │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x01ffef9c │ │ │ │ + mvnseq lr, r0, lsl #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r9, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 78fe8 <__cxa_atexit@plt+0x6d220> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 78fa0 <__cxa_atexit@plt+0x6d1d8> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 79000 <__cxa_atexit@plt+0x6d238> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 78ff8 <__cxa_atexit@plt+0x6d230> │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6d098 <__cxa_atexit@plt+0x612d0> │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r4, [r7, #11] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r4, [r7, #15] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + add ip, r7, #23 │ │ │ │ + ldm ip, {r0, sl, ip} │ │ │ │ + ldr r4, [r7, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ + ldr r8, [pc, #132] @ 6d0a8 <__cxa_atexit@plt+0x612e0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 78ffc <__cxa_atexit@plt+0x6d234> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq r9, r3, #172, 8 @ 0xac000000 │ │ │ │ - mvnseq sp, ip, ror ip │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 79044 <__cxa_atexit@plt+0x6d27c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7903c <__cxa_atexit@plt+0x6d274> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 78b20 <__cxa_atexit@plt+0x6cd58> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq sp, r8, lsr ip │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 78b20 <__cxa_atexit@plt+0x6cd58> │ │ │ │ - @ instruction: 0xfffff884 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq lr, r4, ror #8 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #104 @ 0x68 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc 79184 <__cxa_atexit@plt+0x6d3bc> │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r9, [sp, #8] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r3, [r7, #24] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [pc, #220] @ 791a0 <__cxa_atexit@plt+0x6d3d8> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r6, #28]! │ │ │ │ - str r7, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [pc, #208] @ 791a4 <__cxa_atexit@plt+0x6d3dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #200] @ 791a8 <__cxa_atexit@plt+0x6d3e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #184] @ 791ac <__cxa_atexit@plt+0x6d3e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr fp, [pc, #180] @ 791b0 <__cxa_atexit@plt+0x6d3e8> │ │ │ │ - add fp, pc, fp │ │ │ │ - sub lr, ip, #86 @ 0x56 │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - sub r1, ip, #99 @ 0x63 │ │ │ │ - str r1, [r6, #-8] │ │ │ │ - ldr r1, [pc, #136] @ 791b4 <__cxa_atexit@plt+0x6d3ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - ldr r1, [pc, #124] @ 791b8 <__cxa_atexit@plt+0x6d3f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r6, #-16] │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #56]! @ 0x38 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - mov r7, r6 │ │ │ │ - str fp, [r7, #16]! │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - str r1, [r6, #64]! @ 0x40 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, ip │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldm sp, {r8, fp} │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mov r6, #104 @ 0x68 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, ip │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [pc, #124] @ 6d0ac <__cxa_atexit@plt+0x612e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + add r2, r3, #60 @ 0x3c │ │ │ │ + stm r2, {r0, sl, ip} │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r0, [pc, #96] @ 6d0b0 <__cxa_atexit@plt+0x612e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r2, r3 │ │ │ │ + str r8, [r2, #16]! │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r4, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff850 │ │ │ │ - andseq r9, r3, #60, 6 @ 0xf0000000 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - @ instruction: 0xfffff860 │ │ │ │ - andseq r9, r3, #200, 4 @ 0x8000000c │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - mvnseq lr, ip, lsl r3 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r4, #80 @ 0x50 │ │ │ │ + str r4, [r9, #828] @ 0x33c │ │ │ │ + mov r4, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffa7c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + andseq r5, r4, #140, 12 @ 0x8c00000 │ │ │ │ + @ instruction: 0x01ffee9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 6d138 <__cxa_atexit@plt+0x61370> │ │ │ │ + mvnseq lr, r8, lsl #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 79224 <__cxa_atexit@plt+0x6d45c> │ │ │ │ - ldr r2, [pc, #76] @ 79230 <__cxa_atexit@plt+0x6d468> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r3, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 79218 <__cxa_atexit@plt+0x6d450> │ │ │ │ - ldr r2, [pc, #48] @ 79234 <__cxa_atexit@plt+0x6d46c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 6d110 <__cxa_atexit@plt+0x61348> │ │ │ │ + ldr r7, [pc, #52] @ 6d124 <__cxa_atexit@plt+0x6135c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6d104 <__cxa_atexit@plt+0x6133c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6da84 <__cxa_atexit@plt+0x61cbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6d128 <__cxa_atexit@plt+0x61360> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvnseq lr, r4, lsr #5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 79260 <__cxa_atexit@plt+0x6d498> │ │ │ │ + muleq r0, r0, r9 │ │ │ │ + mvnseq lr, r0, asr lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6d1e4 <__cxa_atexit@plt+0x6141c> │ │ │ │ + ldr r6, [pc, #188] @ 6d20c <__cxa_atexit@plt+0x61444> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r6, r8, #3 │ │ │ │ + beq 6d1b8 <__cxa_atexit@plt+0x613f0> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 6d1cc <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6d1f8 <__cxa_atexit@plt+0x61430> │ │ │ │ + ldr r7, [pc, #156] @ 6d218 <__cxa_atexit@plt+0x61450> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #152] @ 6d21c <__cxa_atexit@plt+0x61454> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq lr, r8, ror r2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r0, [pc, #140] @ 6d220 <__cxa_atexit@plt+0x61458> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [sl, #4]! │ │ │ │ + str r2, [sl, #20] │ │ │ │ + str r1, [sl, #8] │ │ │ │ + mov r9, sl │ │ │ │ + str r3, [r9, #12]! │ │ │ │ + add r3, r0, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 6d214 <__cxa_atexit@plt+0x6144c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 6d210 <__cxa_atexit@plt+0x61448> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + mvnseq lr, ip, ror #26 │ │ │ │ + andseq r5, r4, #44, 4 @ 0xc0000002 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + mvnseq lr, ip, asr sp │ │ │ │ + mvnseq lr, ip, lsr #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r7, r9, sl} │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 79084 <__cxa_atexit@plt+0x6d2bc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 792b0 <__cxa_atexit@plt+0x6d4e8> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq lr, r8, lsr r2 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-20 @ 0xffffffec │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7932c <__cxa_atexit@plt+0x6d564> │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ - bne 79308 <__cxa_atexit@plt+0x6d540> │ │ │ │ - ldr lr, [pc, #112] @ 79340 <__cxa_atexit@plt+0x6d578> │ │ │ │ + mov sl, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 6d290 <__cxa_atexit@plt+0x614c8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6d2a8 <__cxa_atexit@plt+0x614e0> │ │ │ │ + ldr r3, [pc, #96] @ 6d2b8 <__cxa_atexit@plt+0x614f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #92] @ 6d2bc <__cxa_atexit@plt+0x614f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5] │ │ │ │ - add r7, r2, #1 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r2, [pc, #80] @ 6d2c0 <__cxa_atexit@plt+0x614f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r1, [sl, #20] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + mov r9, sl │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r7, [pc, #28] @ 6d2b4 <__cxa_atexit@plt+0x614ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r5, r4, #104, 2 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + mvnseq lr, r0, lsl #25 │ │ │ │ + mvnseq lr, ip, lsl #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d304 <__cxa_atexit@plt+0x6153c> │ │ │ │ + ldr r2, [pc, #40] @ 6d30c <__cxa_atexit@plt+0x61544> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 6d310 <__cxa_atexit@plt+0x61548> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 79344 <__cxa_atexit@plt+0x6d57c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 79348 <__cxa_atexit@plt+0x6d580> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + b 872d4 <__cxa_atexit@plt+0x7b50c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrheq sp, [lr, #132]! @ 0x84 │ │ │ │ - @ instruction: 0x01fed89c │ │ │ │ - @ instruction: 0x01fee190 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andseq r5, r4, #248 @ 0xf8 │ │ │ │ + mvnseq lr, ip, lsr ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r2, sl} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 7751c <__cxa_atexit@plt+0x6b754> │ │ │ │ - mvnseq lr, r0, ror #2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 6d138 <__cxa_atexit@plt+0x61370> │ │ │ │ + mvnseq lr, r4, lsr #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 6d3b8 <__cxa_atexit@plt+0x615f0> │ │ │ │ + mvnseq lr, ip, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 793ec <__cxa_atexit@plt+0x6d624> │ │ │ │ - ldr r2, [pc, #88] @ 793f8 <__cxa_atexit@plt+0x6d630> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 793e4 <__cxa_atexit@plt+0x6d61c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #52] @ 793fc <__cxa_atexit@plt+0x6d634> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - strb r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 793e4 <__cxa_atexit@plt+0x6d61c> │ │ │ │ - b 7944c <__cxa_atexit@plt+0x6d684> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 6d38c <__cxa_atexit@plt+0x615c4> │ │ │ │ + ldr r7, [pc, #52] @ 6d3a0 <__cxa_atexit@plt+0x615d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6d380 <__cxa_atexit@plt+0x615b8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6da84 <__cxa_atexit@plt+0x61cbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6d3a4 <__cxa_atexit@plt+0x615dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrsbeq lr, [lr, #12]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #36] @ 7943c <__cxa_atexit@plt+0x6d674> │ │ │ │ + andeq r0, r0, r4, lsl r7 │ │ │ │ + ldrsbeq lr, [pc, #180] @ 6d460 <__cxa_atexit@plt+0x61698> │ │ │ │ + mvnseq lr, r4, lsr #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d470 <__cxa_atexit@plt+0x616a8> │ │ │ │ + ldr r6, [pc, #192] @ 6d490 <__cxa_atexit@plt+0x616c8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 6d448 <__cxa_atexit@plt+0x61680> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 6d45c <__cxa_atexit@plt+0x61694> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 6d47c <__cxa_atexit@plt+0x616b4> │ │ │ │ + ldr r7, [pc, #144] @ 6d494 <__cxa_atexit@plt+0x616cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #140] @ 6d498 <__cxa_atexit@plt+0x616d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79434 <__cxa_atexit@plt+0x6d66c> │ │ │ │ - b 7944c <__cxa_atexit@plt+0x6d684> │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r0, [pc, #128] @ 6d49c <__cxa_atexit@plt+0x616d4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [sl, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [sl, #24] │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r7, [sl, #12] │ │ │ │ + mov r9, sl │ │ │ │ + str r3, [r9, #16]! │ │ │ │ + add r3, r0, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01fee09c │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 794dc <__cxa_atexit@plt+0x6d714> │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ - bne 794b8 <__cxa_atexit@plt+0x6d6f0> │ │ │ │ - ldr lr, [pc, #112] @ 794f0 <__cxa_atexit@plt+0x6d728> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r7, r2, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 794f4 <__cxa_atexit@plt+0x6d72c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + ldrsbeq lr, [pc, #164] @ 6d548 <__cxa_atexit@plt+0x61780> │ │ │ │ + ldrheq lr, [pc, #160] @ 6d548 <__cxa_atexit@plt+0x61780> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 6d514 <__cxa_atexit@plt+0x6174c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6d52c <__cxa_atexit@plt+0x61764> │ │ │ │ + ldr r3, [pc, #100] @ 6d538 <__cxa_atexit@plt+0x61770> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 794f8 <__cxa_atexit@plt+0x6d730> │ │ │ │ + ldr lr, [pc, #96] @ 6d53c <__cxa_atexit@plt+0x61774> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r2, [pc, #84] @ 6d540 <__cxa_atexit@plt+0x61778> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - ldrsheq sp, [lr, #100]! @ 0x64 │ │ │ │ - ldrsheq sp, [lr, #108]! @ 0x6c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7954c <__cxa_atexit@plt+0x6d784> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 79560 <__cxa_atexit@plt+0x6d798> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r8, r3, #196, 30 @ 0x310 │ │ │ │ - mvnseq sp, r4, ror pc │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 795fc <__cxa_atexit@plt+0x6d834> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - stmdb r5, {r8, sl} │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r8, [pc, #96] @ 79604 <__cxa_atexit@plt+0x6d83c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 795ec <__cxa_atexit@plt+0x6d824> │ │ │ │ - ldr r7, [pc, #52] @ 79608 <__cxa_atexit@plt+0x6d840> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsbeq sp, [lr, #224]! @ 0xe0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 7963c <__cxa_atexit@plt+0x6d874> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01fede9c │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 796e0 <__cxa_atexit@plt+0x6d918> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 7969c <__cxa_atexit@plt+0x6d8d4> │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #104] @ 796f8 <__cxa_atexit@plt+0x6d930> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 796f0 <__cxa_atexit@plt+0x6d928> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 796f4 <__cxa_atexit@plt+0x6d92c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r8, r3, #176, 26 @ 0x2c00 │ │ │ │ - mvnseq sp, r0, ror #27 │ │ │ │ - andeq r0, r0, r9, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ 7978c <__cxa_atexit@plt+0x6d9c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79758 <__cxa_atexit@plt+0x6d990> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #32]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r3, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 79760 <__cxa_atexit@plt+0x6d998> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - add r9, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 7751c <__cxa_atexit@plt+0x6b754> │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r1, [sl, #24] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str r3, [sl, #12] │ │ │ │ + mov r9, sl │ │ │ │ + str lr, [r9, #16]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 79790 <__cxa_atexit@plt+0x6d9c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ 79794 <__cxa_atexit@plt+0x6d9cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - mvnseq sp, ip, asr r4 │ │ │ │ - mvnseq sp, r4, asr #8 │ │ │ │ - mvnseq sp, r4, asr #26 │ │ │ │ - andeq r0, r0, r9, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 797dc <__cxa_atexit@plt+0x6da14> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ - ldr r7, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 7751c <__cxa_atexit@plt+0x6b754> │ │ │ │ - ldr r2, [pc, #32] @ 79804 <__cxa_atexit@plt+0x6da3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #28] @ 79808 <__cxa_atexit@plt+0x6da40> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mvnseq sp, r0, ror #7 │ │ │ │ - mvnseq sp, r8, asr #7 │ │ │ │ - mvnseq sp, ip, asr #25 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 798a0 <__cxa_atexit@plt+0x6dad8> │ │ │ │ - ldr lr, [pc, #120] @ 798ac <__cxa_atexit@plt+0x6dae4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldmib r7, {r1, ip} │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - ldr r0, [r7, #36] @ 0x24 │ │ │ │ - str lr, [r3, #-48] @ 0xffffffd0 │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - ldr r1, [r7, #24] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str lr, [r3, #-44] @ 0xffffffd4 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 79894 <__cxa_atexit@plt+0x6dacc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 798bc <__cxa_atexit@plt+0x6daf4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - mvnseq sp, ip, lsr #24 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #96 @ 0x60 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 799ac <__cxa_atexit@plt+0x6dbe4> │ │ │ │ - ldr r8, [pc, #224] @ 799b8 <__cxa_atexit@plt+0x6dbf0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - mov r3, r0 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str r3, [r0, #40] @ 0x28 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #180] @ 799bc <__cxa_atexit@plt+0x6dbf4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r0, #8] │ │ │ │ - add r2, r0, #12 │ │ │ │ - stm r2, {r1, r7, ip} │ │ │ │ - add r2, r0, #24 │ │ │ │ - stm r2, {r3, sl, lr} │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r3, [pc, #148] @ 799c0 <__cxa_atexit@plt+0x6dbf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #44]! @ 0x2c │ │ │ │ - mov ip, r0 │ │ │ │ - str r8, [ip, #36]! @ 0x24 │ │ │ │ - ldr lr, [pc, #132] @ 799c4 <__cxa_atexit@plt+0x6dbfc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #128] @ 799c8 <__cxa_atexit@plt+0x6dc00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #64]! @ 0x40 │ │ │ │ - ldr r8, [pc, #120] @ 799cc <__cxa_atexit@plt+0x6dc04> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str ip, [r0, #-12] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #36]! @ 0x24 │ │ │ │ - str r7, [r0, #4] │ │ │ │ - str r1, [r0, #-4] │ │ │ │ - str lr, [r2] │ │ │ │ - mov r3, r0 │ │ │ │ - str r8, [r3, #8]! │ │ │ │ - ldr lr, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r2, #-8] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r3, [r5, #48] @ 0x30 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r8, [r0, #-16] │ │ │ │ - str lr, [r0, #-8] │ │ │ │ - add r3, r0, #12 │ │ │ │ - stm r3, {r8, ip, lr} │ │ │ │ - str r1, [r0, #24] │ │ │ │ - str sl, [r0, #28] │ │ │ │ - str r0, [r0, #32] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #96 @ 0x60 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff7a8 │ │ │ │ - @ instruction: 0xfffff8c0 │ │ │ │ - @ instruction: 0xfffff980 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffffa3c │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - mvnseq sp, r0, lsr r1 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mvnseq sp, r4, ror r1 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + mvnseq lr, r4, lsl #20 │ │ │ │ + mvnseq lr, ip, lsl #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79a3c <__cxa_atexit@plt+0x6dc74> │ │ │ │ - ldr lr, [pc, #52] @ 79a4c <__cxa_atexit@plt+0x6dc84> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 79a50 <__cxa_atexit@plt+0x6dc88> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6d5b0 <__cxa_atexit@plt+0x617e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6d5bc <__cxa_atexit@plt+0x617f4> │ │ │ │ + ldr r1, [pc, #84] @ 6d5cc <__cxa_atexit@plt+0x61804> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 6d5d0 <__cxa_atexit@plt+0x61808> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r5, [pc, #64] @ 6d5d4 <__cxa_atexit@plt+0x6180c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 6d3b8 <__cxa_atexit@plt+0x615f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, r4, asr r1 │ │ │ │ - andseq r8, r3, #204, 18 @ 0x330000 │ │ │ │ - mvnseq sp, r4, lsl #21 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + andseq r4, r4, #104, 28 @ 0x680 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + mvnseq lr, r8, ror r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 6d664 <__cxa_atexit@plt+0x6189c> │ │ │ │ + mvnseq lr, r0, ror #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 79aac <__cxa_atexit@plt+0x6dce4> │ │ │ │ - ldr r2, [pc, #60] @ 79ab8 <__cxa_atexit@plt+0x6dcf0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r0, r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 79aa0 <__cxa_atexit@plt+0x6dcd8> │ │ │ │ - mov r7, sl │ │ │ │ - b 79ac8 <__cxa_atexit@plt+0x6dd00> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq sp, r0, lsr #20 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #72 @ 0x48 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 79bec <__cxa_atexit@plt+0x6de24> │ │ │ │ - stm sp, {r2, r7} │ │ │ │ - ldr r2, [pc, #304] @ 79c14 <__cxa_atexit@plt+0x6de4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #300] @ 79c18 <__cxa_atexit@plt+0x6de50> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #296] @ 79c1c <__cxa_atexit@plt+0x6de54> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #28]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [r0, #12]! │ │ │ │ - mov r2, r6 │ │ │ │ - str sl, [r2, #4]! │ │ │ │ - ldr sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr ip, [r3, #-12] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov lr, r6 │ │ │ │ - str r8, [lr, #28]! │ │ │ │ - ldr r8, [pc, #248] @ 79c20 <__cxa_atexit@plt+0x6de58> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - mov lr, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [lr, #-16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - str fp, [r6, #44] @ 0x2c │ │ │ │ - mov fp, r7 │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str ip, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [pc, #180] @ 79c24 <__cxa_atexit@plt+0x6de5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #20]! │ │ │ │ - str r8, [r6, #68]! @ 0x44 │ │ │ │ - ldr r2, [r3, #-20] @ 0xffffffec │ │ │ │ - ldmdb r3, {r8, sl} │ │ │ │ - str r6, [r3] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - cmp r7, lr │ │ │ │ - bhi 79bfc <__cxa_atexit@plt+0x6de34> │ │ │ │ - ldr r0, [pc, #136] @ 79c28 <__cxa_atexit@plt+0x6de60> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [r1, #16]! │ │ │ │ - stmib r1, {r8, sl} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79bdc <__cxa_atexit@plt+0x6de14> │ │ │ │ - ldr r0, [pc, #108] @ 79c2c <__cxa_atexit@plt+0x6de64> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, r5, #12 │ │ │ │ - stm r2, {r0, r1, r7} │ │ │ │ - mov r5, lr │ │ │ │ - ldr r6, [sp] │ │ │ │ + bhi 6d638 <__cxa_atexit@plt+0x61870> │ │ │ │ + ldr r7, [pc, #52] @ 6d64c <__cxa_atexit@plt+0x61884> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6d62c <__cxa_atexit@plt+0x61864> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6da84 <__cxa_atexit@plt+0x61cbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r6, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #44] @ 79c30 <__cxa_atexit@plt+0x6de68> │ │ │ │ + ldr r7, [pc, #16] @ 6d650 <__cxa_atexit@plt+0x61888> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldm sp, {r6, r9} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffed44 │ │ │ │ - @ instruction: 0xffffecd4 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0xffffed20 │ │ │ │ - @ instruction: 0xfffb19e8 │ │ │ │ - @ instruction: 0xfffb19f8 │ │ │ │ - ldrsheq ip, [lr, #228]! @ 0xe4 │ │ │ │ - mvnseq sp, r4, lsr #17 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79ce4 <__cxa_atexit@plt+0x6df1c> │ │ │ │ - ldr r7, [pc, #176] @ 79d0c <__cxa_atexit@plt+0x6df44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 79cd8 <__cxa_atexit@plt+0x6df10> │ │ │ │ + andeq r0, r0, r8, ror #8 │ │ │ │ + mvnseq lr, r8, lsr #18 │ │ │ │ + ldrsheq lr, [pc, #136] @ 6d6e4 <__cxa_atexit@plt+0x6191c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d71c <__cxa_atexit@plt+0x61954> │ │ │ │ + ldr r6, [pc, #192] @ 6d73c <__cxa_atexit@plt+0x61974> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 6d6f4 <__cxa_atexit@plt+0x6192c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 6d708 <__cxa_atexit@plt+0x61940> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 79cf8 <__cxa_atexit@plt+0x6df30> │ │ │ │ - ldr r7, [pc, #148] @ 79d14 <__cxa_atexit@plt+0x6df4c> │ │ │ │ + add r6, sl, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 6d728 <__cxa_atexit@plt+0x61960> │ │ │ │ + ldr r7, [pc, #144] @ 6d740 <__cxa_atexit@plt+0x61978> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #144] @ 79d18 <__cxa_atexit@plt+0x6df50> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #140] @ 79d1c <__cxa_atexit@plt+0x6df54> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #136] @ 79d20 <__cxa_atexit@plt+0x6df58> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [sl, #3] │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - ldmdb r2, {r1, r7} │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - stmdb r2, {r0, r6} │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #20]! │ │ │ │ - mov r2, r6 │ │ │ │ - str lr, [r2, #12]! │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r3, [pc, #140] @ 6d744 <__cxa_atexit@plt+0x6197c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r0, [pc, #128] @ 6d748 <__cxa_atexit@plt+0x61980> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [sl, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [sl, #24] │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r7, [sl, #12] │ │ │ │ + mov r9, sl │ │ │ │ + str r3, [r9, #16]! │ │ │ │ + add r3, r0, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 79d10 <__cxa_atexit@plt+0x6df48> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ + mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvnseq sp, r8, lsr r8 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0xffffd890 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0xffffea24 │ │ │ │ - ldrheq sp, [lr, #120]! @ 0x78 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + mvnseq lr, r8, lsr #16 │ │ │ │ + mvnseq lr, r4, lsl #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79da0 <__cxa_atexit@plt+0x6dfd8> │ │ │ │ - ldr r2, [pc, #96] @ 79dac <__cxa_atexit@plt+0x6dfe4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 79db0 <__cxa_atexit@plt+0x6dfe8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #88] @ 79db4 <__cxa_atexit@plt+0x6dfec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #84] @ 79db8 <__cxa_atexit@plt+0x6dff0> │ │ │ │ + mov sl, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 6d7c0 <__cxa_atexit@plt+0x619f8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6d7d8 <__cxa_atexit@plt+0x61a10> │ │ │ │ + ldr r3, [pc, #100] @ 6d7e4 <__cxa_atexit@plt+0x61a1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #96] @ 6d7e8 <__cxa_atexit@plt+0x61a20> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - ldmib r5, {r2, r7} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - stmib r5, {r0, r3} │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r0, #20]! │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #32 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r2, [pc, #84] @ 6d7ec <__cxa_atexit@plt+0x61a24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r1, [sl, #24] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str r3, [sl, #12] │ │ │ │ + mov r9, sl │ │ │ │ + str lr, [r9, #16]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffd7c4 │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - @ instruction: 0xffffe958 │ │ │ │ - mvnseq sp, r0, lsr #14 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 7751c <__cxa_atexit@plt+0x6b754> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a574 <__cxa_atexit@plt+0x6e7ac> │ │ │ │ - mvnseq ip, ip, asr #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 79ea4 <__cxa_atexit@plt+0x6e0dc> │ │ │ │ - ldr r1, [pc, #184] @ 79ec4 <__cxa_atexit@plt+0x6e0fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 79ec8 <__cxa_atexit@plt+0x6e100> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 79e8c <__cxa_atexit@plt+0x6e0c4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 79e98 <__cxa_atexit@plt+0x6e0d0> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 79eb0 <__cxa_atexit@plt+0x6e0e8> │ │ │ │ - ldr r5, [pc, #116] @ 79ecc <__cxa_atexit@plt+0x6e104> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 79ed0 <__cxa_atexit@plt+0x6e108> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + mvnseq lr, r8, asr r7 │ │ │ │ + mvnseq lr, r0, ror #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d890 <__cxa_atexit@plt+0x61ac8> │ │ │ │ + ldr r2, [pc, #156] @ 6d8ac <__cxa_atexit@plt+0x61ae4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6d884 <__cxa_atexit@plt+0x61abc> │ │ │ │ + ldr r2, [pc, #136] @ 6d8b0 <__cxa_atexit@plt+0x61ae8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6d884 <__cxa_atexit@plt+0x61abc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6d898 <__cxa_atexit@plt+0x61ad0> │ │ │ │ + ldr r3, [pc, #100] @ 6d8b4 <__cxa_atexit@plt+0x61aec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #84] @ 6d8b8 <__cxa_atexit@plt+0x61af0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 79ed4 <__cxa_atexit@plt+0x6e10c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 6d664 <__cxa_atexit@plt+0x6189c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r8, r3, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r8, r3, #148, 10 @ 0x25000000 │ │ │ │ - andseq r8, r3, #144, 10 @ 0x24000000 │ │ │ │ - mvnseq ip, ip, asr r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 79f38 <__cxa_atexit@plt+0x6e170> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 79f48 <__cxa_atexit@plt+0x6e180> │ │ │ │ - ldr r3, [pc, #76] @ 79f5c <__cxa_atexit@plt+0x6e194> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 79f60 <__cxa_atexit@plt+0x6e198> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 79f64 <__cxa_atexit@plt+0x6e19c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r8, r3, #220, 8 @ 0xdc000000 │ │ │ │ - andseq r8, r3, #224, 8 @ 0xe0000000 │ │ │ │ - mvnseq ip, ip, asr #17 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0x01ffe694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 79f88 <__cxa_atexit@plt+0x6e1c0> │ │ │ │ + ldr r3, [pc, #120] @ 6d948 <__cxa_atexit@plt+0x61b80> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79fdc <__cxa_atexit@plt+0x6e214> │ │ │ │ - ldr lr, [pc, #60] @ 79ff4 <__cxa_atexit@plt+0x6e22c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 79ff8 <__cxa_atexit@plt+0x6e230> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r8, r3, #92, 10 @ 0x17000000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6d930 <__cxa_atexit@plt+0x61b68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a044 <__cxa_atexit@plt+0x6e27c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 7a05c <__cxa_atexit@plt+0x6e294> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 7a060 <__cxa_atexit@plt+0x6e298> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r8, r3, #228, 8 @ 0xe4000000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldrsbeq ip, [lr, #112]! @ 0x70 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a120 <__cxa_atexit@plt+0x6e358> │ │ │ │ - ldr r1, [pc, #184] @ 7a140 <__cxa_atexit@plt+0x6e378> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 7a144 <__cxa_atexit@plt+0x6e37c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 7a108 <__cxa_atexit@plt+0x6e340> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7a114 <__cxa_atexit@plt+0x6e34c> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 7a12c <__cxa_atexit@plt+0x6e364> │ │ │ │ - ldr r5, [pc, #116] @ 7a148 <__cxa_atexit@plt+0x6e380> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 7a14c <__cxa_atexit@plt+0x6e384> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6d938 <__cxa_atexit@plt+0x61b70> │ │ │ │ + ldr r2, [pc, #84] @ 6d94c <__cxa_atexit@plt+0x61b84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #68] @ 6d950 <__cxa_atexit@plt+0x61b88> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 7a150 <__cxa_atexit@plt+0x6e388> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 6d664 <__cxa_atexit@plt+0x6189c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r8, r3, #80, 6 @ 0x40000001 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r8, r3, #24, 6 @ 0x60000000 │ │ │ │ - andseq r8, r3, #20, 6 @ 0x50000000 │ │ │ │ - mvnseq ip, r0, ror #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7a1b4 <__cxa_atexit@plt+0x6e3ec> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 7a1c4 <__cxa_atexit@plt+0x6e3fc> │ │ │ │ - ldr r3, [pc, #76] @ 7a1d8 <__cxa_atexit@plt+0x6e410> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 7a1dc <__cxa_atexit@plt+0x6e414> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 7a1e0 <__cxa_atexit@plt+0x6e418> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r8, r3, #96, 4 │ │ │ │ - andseq r8, r3, #100, 4 @ 0x40000006 │ │ │ │ - mvnseq ip, r0, asr r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + ldrsheq lr, [pc, #92] @ 6d9b8 <__cxa_atexit@plt+0x61bf0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7a204 <__cxa_atexit@plt+0x6e43c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a258 <__cxa_atexit@plt+0x6e490> │ │ │ │ - ldr lr, [pc, #60] @ 7a270 <__cxa_atexit@plt+0x6e4a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ + bcc 6d9b0 <__cxa_atexit@plt+0x61be8> │ │ │ │ + ldr r2, [pc, #64] @ 6d9bc <__cxa_atexit@plt+0x61bf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #48] @ 6d9c0 <__cxa_atexit@plt+0x61bf8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7a274 <__cxa_atexit@plt+0x6e4ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r8, r3, #224, 4 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a2c0 <__cxa_atexit@plt+0x6e4f8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 7a2d8 <__cxa_atexit@plt+0x6e510> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 7a2dc <__cxa_atexit@plt+0x6e514> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r8, r3, #104, 4 @ 0x80000006 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq ip, r4, asr r5 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a364 <__cxa_atexit@plt+0x6e59c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a370 <__cxa_atexit@plt+0x6e5a8> │ │ │ │ - ldr lr, [pc, #108] @ 7a380 <__cxa_atexit@plt+0x6e5b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 7a384 <__cxa_atexit@plt+0x6e5bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 7a388 <__cxa_atexit@plt+0x6e5c0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 7a38c <__cxa_atexit@plt+0x6e5c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 6d664 <__cxa_atexit@plt+0x6189c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + mvnseq lr, ip, lsl #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6da00 <__cxa_atexit@plt+0x61c38> │ │ │ │ + ldr r3, [pc, #36] @ 6da10 <__cxa_atexit@plt+0x61c48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq r8, r3, #208 @ 0xd0 │ │ │ │ - andseq r8, r3, #48, 2 │ │ │ │ - andseq r8, r3, #100, 2 │ │ │ │ - mvnseq ip, ip, lsr #9 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + mvnseq lr, r8, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a420 <__cxa_atexit@plt+0x6e658> │ │ │ │ - ldr lr, [pc, #116] @ 7a428 <__cxa_atexit@plt+0x6e660> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6da5c <__cxa_atexit@plt+0x61c94> │ │ │ │ + ldr r7, [pc, #52] @ 6da70 <__cxa_atexit@plt+0x61ca8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst r8, #3 │ │ │ │ - beq 7a414 <__cxa_atexit@plt+0x6e64c> │ │ │ │ + beq 6da50 <__cxa_atexit@plt+0x61c88> │ │ │ │ mov r7, r8 │ │ │ │ - b 7a438 <__cxa_atexit@plt+0x6e670> │ │ │ │ + b 6da84 <__cxa_atexit@plt+0x61cbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6da74 <__cxa_atexit@plt+0x61cac> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq ip, r4, lsl r4 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7a508 <__cxa_atexit@plt+0x6e740> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 7a4a4 <__cxa_atexit@plt+0x6e6dc> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 7a4b8 <__cxa_atexit@plt+0x6e6f0> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 7a520 <__cxa_atexit@plt+0x6e758> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 7a518 <__cxa_atexit@plt+0x6e750> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 7a51c <__cxa_atexit@plt+0x6e754> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 7a574 <__cxa_atexit@plt+0x6e7ac> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r3, #112, 30 @ 0x1c0 │ │ │ │ - andseq r7, r3, #72, 30 @ 0x120 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - mvnseq ip, ip, lsl r3 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + mvnseq lr, r4, lsl #10 │ │ │ │ + ldrsbeq lr, [pc, #72] @ 6dac8 <__cxa_atexit@plt+0x61d00> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 7a558 <__cxa_atexit@plt+0x6e790> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 7a574 <__cxa_atexit@plt+0x6e7ac> │ │ │ │ - andseq r7, r3, #244, 28 @ 0xf40 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - ldrsbeq ip, [lr, #40]! @ 0x28 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a828 <__cxa_atexit@plt+0x6ea60> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r4, [r9, #19] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r4, [r9, #23] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - add r4, r7, sl │ │ │ │ - add fp, r4, r1 │ │ │ │ - sub r4, r0, sl │ │ │ │ - cmp r4, #1 │ │ │ │ - blt 7a604 <__cxa_atexit@plt+0x6e83c> │ │ │ │ - add r3, r7, r1 │ │ │ │ - add ip, r3, sl │ │ │ │ - mov r3, #0 │ │ │ │ - ldrb lr, [ip, r3] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 7a688 <__cxa_atexit@plt+0x6e8c0> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 7a6e4 <__cxa_atexit@plt+0x6e91c> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 7a740 <__cxa_atexit@plt+0x6e978> │ │ │ │ - sxtb r2, lr │ │ │ │ - cmn r2, #1 │ │ │ │ - ble 7a79c <__cxa_atexit@plt+0x6e9d4> │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 7a5d0 <__cxa_atexit@plt+0x6e808> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 7a840 <__cxa_atexit@plt+0x6ea78> │ │ │ │ - ldr lr, [pc, #584] @ 7a8a0 <__cxa_atexit@plt+0x6ead8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - b 7a81c <__cxa_atexit@plt+0x6ea54> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 7a7ec <__cxa_atexit@plt+0x6ea24> │ │ │ │ - ldr r7, [pc, #440] @ 7a898 <__cxa_atexit@plt+0x6ead0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 7a870 <__cxa_atexit@plt+0x6eaa8> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 7a7ec <__cxa_atexit@plt+0x6ea24> │ │ │ │ - ldr r7, [pc, #352] @ 7a89c <__cxa_atexit@plt+0x6ead4> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [pc, #276] @ 6dba8 <__cxa_atexit@plt+0x61de0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 7a870 <__cxa_atexit@plt+0x6eaa8> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 7a7ec <__cxa_atexit@plt+0x6ea24> │ │ │ │ - ldr r7, [pc, #248] @ 7a890 <__cxa_atexit@plt+0x6eac8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5] │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6db70 <__cxa_atexit@plt+0x61da8> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr sl, [pc, #248] @ 6dbac <__cxa_atexit@plt+0x61de4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + ldr r2, [r8, #27] │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + ldr r3, [r8, #35] @ 0x23 │ │ │ │ + ldr lr, [r8, #39] @ 0x27 │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r8, #4]! │ │ │ │ + sub sl, r6, #15 │ │ │ │ + ldr fp, [pc, #208] @ 6dbb0 <__cxa_atexit@plt+0x61de8> │ │ │ │ + add fp, pc, fp │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str lr, [r8, #12] │ │ │ │ + mov r2, r8 │ │ │ │ + str fp, [r2, #16]! │ │ │ │ + str r2, [r8, #68] @ 0x44 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r7, [pc, #176] @ 6dbb4 <__cxa_atexit@plt+0x61dec> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 7a870 <__cxa_atexit@plt+0x6eaa8> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 7a868 <__cxa_atexit@plt+0x6eaa0> │ │ │ │ - ldr lr, [pc, #152] @ 7a88c <__cxa_atexit@plt+0x6eac4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 7ab04 <__cxa_atexit@plt+0x6ed3c> │ │ │ │ - ldr r7, [pc, #120] @ 7a8a8 <__cxa_atexit@plt+0x6eae0> │ │ │ │ + str r7, [r2, #28]! │ │ │ │ + add r7, r8, #36 @ 0x24 │ │ │ │ + stm r7, {r0, r3, lr} │ │ │ │ + str ip, [r8, #48] @ 0x30 │ │ │ │ + ldr r7, [pc, #156] @ 6dbb8 <__cxa_atexit@plt+0x61df0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #52] @ 0x34 │ │ │ │ + str r2, [r8, #56] @ 0x38 │ │ │ │ + ldr r7, [pc, #144] @ 6dbbc <__cxa_atexit@plt+0x61df4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #60] @ 0x3c │ │ │ │ + str sl, [r8, #64] @ 0x40 │ │ │ │ + add r3, r8, #84 @ 0x54 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6db88 <__cxa_atexit@plt+0x61dc0> │ │ │ │ + ldr r6, [pc, #124] @ 6dbc8 <__cxa_atexit@plt+0x61e00> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r6, [r9, #76]! @ 0x4c │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #76] @ 6dbc4 <__cxa_atexit@plt+0x61dfc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 7a8a4 <__cxa_atexit@plt+0x6eadc> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r6, [pc, #40] @ 6dbc0 <__cxa_atexit@plt+0x61df8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #36] @ 7a894 <__cxa_atexit@plt+0x6eacc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r3, #32, 26 @ 0x800 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r7, r3, #188, 28 @ 0xbc0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrsheq ip, [lr, #204]! @ 0xcc │ │ │ │ - @ instruction: 0x01febf94 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a904 <__cxa_atexit@plt+0x6eb3c> │ │ │ │ - ldr lr, [pc, #72] @ 7a91c <__cxa_atexit@plt+0x6eb54> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 7ab04 <__cxa_atexit@plt+0x6ed3c> │ │ │ │ - ldr r3, [pc, #20] @ 7a920 <__cxa_atexit@plt+0x6eb58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r7, r3, #64, 24 @ 0x4000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq fp, ip, lsl pc │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a97c <__cxa_atexit@plt+0x6ebb4> │ │ │ │ - ldr lr, [pc, #68] @ 7a994 <__cxa_atexit@plt+0x6ebcc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 7ab04 <__cxa_atexit@plt+0x6ed3c> │ │ │ │ - ldr r3, [pc, #20] @ 7a998 <__cxa_atexit@plt+0x6ebd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r3, #196, 22 @ 0x31000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq fp, r4, lsr #29 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a9f4 <__cxa_atexit@plt+0x6ec2c> │ │ │ │ - ldr lr, [pc, #68] @ 7aa0c <__cxa_atexit@plt+0x6ec44> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 7ab04 <__cxa_atexit@plt+0x6ed3c> │ │ │ │ - ldr r3, [pc, #20] @ 7aa10 <__cxa_atexit@plt+0x6ec48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r3, #76, 22 @ 0x13000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq fp, ip, lsr #28 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + @ instruction: 0xffffd738 │ │ │ │ + @ instruction: 0xffffdcfc │ │ │ │ + @ instruction: 0xffffeb60 │ │ │ │ + andseq r4, r4, #20, 22 @ 0x5000 │ │ │ │ + andseq r4, r4, #192, 16 @ 0xc00000 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + mvnseq lr, ip, lsr #7 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + mvnseq lr, r4, lsl #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7aa6c <__cxa_atexit@plt+0x6eca4> │ │ │ │ - ldr lr, [pc, #68] @ 7aa84 <__cxa_atexit@plt+0x6ecbc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 7ab04 <__cxa_atexit@plt+0x6ed3c> │ │ │ │ - ldr r3, [pc, #20] @ 7aa88 <__cxa_atexit@plt+0x6ecc0> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6dc10 <__cxa_atexit@plt+0x61e48> │ │ │ │ + ldr r3, [pc, #52] @ 6dc28 <__cxa_atexit@plt+0x61e60> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r3, #212, 20 @ 0xd4000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - ldrheq fp, [lr, #212]! @ 0xd4 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7aae4 <__cxa_atexit@plt+0x6ed1c> │ │ │ │ - ldr lr, [pc, #68] @ 7aafc <__cxa_atexit@plt+0x6ed34> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 7ab04 <__cxa_atexit@plt+0x6ed3c> │ │ │ │ - ldr r3, [pc, #20] @ 7ab00 <__cxa_atexit@plt+0x6ed38> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r3, [pc, #20] @ 6dc2c <__cxa_atexit@plt+0x61e64> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r3, #92, 20 @ 0x5c000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 7ab84 <__cxa_atexit@plt+0x6edbc> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7abb0 <__cxa_atexit@plt+0x6ede8> │ │ │ │ - ldr lr, [pc, #144] @ 7abd4 <__cxa_atexit@plt+0x6ee0c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 7abd8 <__cxa_atexit@plt+0x6ee10> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 7abcc <__cxa_atexit@plt+0x6ee04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6dc80 <__cxa_atexit@plt+0x61eb8> │ │ │ │ + ldr r1, [pc, #60] @ 6dc8c <__cxa_atexit@plt+0x61ec4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7aba8 <__cxa_atexit@plt+0x6ede0> │ │ │ │ - b 7abe8 <__cxa_atexit@plt+0x6ee20> │ │ │ │ + beq 6dc74 <__cxa_atexit@plt+0x61eac> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 6dcb4 <__cxa_atexit@plt+0x61eec> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 7abd0 <__cxa_atexit@plt+0x6ee08> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff2ac │ │ │ │ - andseq r7, r3, #8, 18 @ 0x20000 │ │ │ │ - mvnseq fp, r4, ror #24 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 6dcb4 <__cxa_atexit@plt+0x61eec> │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6dd40 <__cxa_atexit@plt+0x61f78> │ │ │ │ + and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7acb8 <__cxa_atexit@plt+0x6eef0> │ │ │ │ + bne 6dd04 <__cxa_atexit@plt+0x61f3c> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7ad0c <__cxa_atexit@plt+0x6ef44> │ │ │ │ - ldr r8, [pc, #312] @ 7ad44 <__cxa_atexit@plt+0x6ef7c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 7ad48 <__cxa_atexit@plt+0x6ef80> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 7ad4c <__cxa_atexit@plt+0x6ef84> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 7ad50 <__cxa_atexit@plt+0x6ef88> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ + bcc 6dd50 <__cxa_atexit@plt+0x61f88> │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + cmp r9, #1 │ │ │ │ + bne 6dd18 <__cxa_atexit@plt+0x61f50> │ │ │ │ + ldr r3, [pc, #120] @ 6dd70 <__cxa_atexit@plt+0x61fa8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #112] @ 6dd7c <__cxa_atexit@plt+0x61fb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7ad1c <__cxa_atexit@plt+0x6ef54> │ │ │ │ - ldr r2, [pc, #108] @ 7ad3c <__cxa_atexit@plt+0x6ef74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 7ad40 <__cxa_atexit@plt+0x6ef78> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + ldr r1, [pc, #96] @ 6dd80 <__cxa_atexit@plt+0x61fb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r8, #6] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ + mov r8, r2 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #48] @ 6dd78 <__cxa_atexit@plt+0x61fb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 6dd74 <__cxa_atexit@plt+0x61fac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 7ad38 <__cxa_atexit@plt+0x6ef70> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff120 │ │ │ │ - andseq r7, r3, #140, 14 @ 0x2300000 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - andseq r7, r3, #192, 14 @ 0x3000000 │ │ │ │ - andseq r7, r3, #152, 16 @ 0x980000 │ │ │ │ - mvnseq fp, r0, ror #21 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r4, r4, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + mvnseq lr, r8, asr #4 │ │ │ │ + andseq r4, r4, #244, 12 @ 0xf400000 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7adb4 <__cxa_atexit@plt+0x6efec> │ │ │ │ - ldr r2, [pc, #80] @ 7adcc <__cxa_atexit@plt+0x6f004> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 7add0 <__cxa_atexit@plt+0x6f008> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 7add4 <__cxa_atexit@plt+0x6f00c> │ │ │ │ + bcc 6ddf0 <__cxa_atexit@plt+0x62028> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 6ddcc <__cxa_atexit@plt+0x62004> │ │ │ │ + ldr r6, [pc, #76] @ 6de08 <__cxa_atexit@plt+0x62040> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r1, [pc, #60] @ 6de10 <__cxa_atexit@plt+0x62048> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r3, [pc, #20] @ 6de0c <__cxa_atexit@plt+0x62044> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff074 │ │ │ │ - andseq r7, r3, #224, 12 @ 0xe000000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7b56c <__cxa_atexit@plt+0x6f7a4> │ │ │ │ - mvnseq fp, r4, asr sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ae9c <__cxa_atexit@plt+0x6f0d4> │ │ │ │ - ldr r1, [pc, #184] @ 7aebc <__cxa_atexit@plt+0x6f0f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 7aec0 <__cxa_atexit@plt+0x6f0f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 7ae84 <__cxa_atexit@plt+0x6f0bc> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r4, r4, #68, 12 @ 0x4400000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7ae90 <__cxa_atexit@plt+0x6f0c8> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 7aea8 <__cxa_atexit@plt+0x6f0e0> │ │ │ │ - ldr r5, [pc, #116] @ 7aec4 <__cxa_atexit@plt+0x6f0fc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 7aec8 <__cxa_atexit@plt+0x6f100> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 7aecc <__cxa_atexit@plt+0x6f104> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6deb0 <__cxa_atexit@plt+0x620e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6deb8 <__cxa_atexit@plt+0x620f0> │ │ │ │ + ldr lr, [pc, #132] @ 6decc <__cxa_atexit@plt+0x62104> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #128] @ 6ded0 <__cxa_atexit@plt+0x62108> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [pc, #120] @ 6ded4 <__cxa_atexit@plt+0x6210c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #108] @ 6ded8 <__cxa_atexit@plt+0x62110> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + ldr r8, [pc, #96] @ 6dedc <__cxa_atexit@plt+0x62114> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #92] @ 6dee0 <__cxa_atexit@plt+0x62118> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r0, r3, #16 │ │ │ │ + stm r0, {r2, r3, r8} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add r8, lr, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6dec0 <__cxa_atexit@plt+0x620f8> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r7, r3, #212, 10 @ 0x35000000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r7, r3, #156, 10 @ 0x27000000 │ │ │ │ - andseq r7, r3, #152, 10 @ 0x26000000 │ │ │ │ - mvnseq fp, r4, ror #18 │ │ │ │ + mvnseq sp, r4, asr #24 │ │ │ │ + andseq r4, r4, #152, 10 @ 0x26000000 │ │ │ │ + andseq r4, r4, #216, 16 @ 0xd80000 │ │ │ │ + andseq r4, r4, #148, 10 @ 0x25000000 │ │ │ │ + andseq r4, r4, #112, 10 @ 0x1c000000 │ │ │ │ + andseq r4, r4, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7af30 <__cxa_atexit@plt+0x6f168> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 7af40 <__cxa_atexit@plt+0x6f178> │ │ │ │ - ldr r3, [pc, #76] @ 7af54 <__cxa_atexit@plt+0x6f18c> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6df20 <__cxa_atexit@plt+0x62158> │ │ │ │ + ldr r3, [pc, #40] @ 6df2c <__cxa_atexit@plt+0x62164> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 7af58 <__cxa_atexit@plt+0x6f190> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 7af5c <__cxa_atexit@plt+0x6f194> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6df18 <__cxa_atexit@plt+0x62150> │ │ │ │ + b 6df38 <__cxa_atexit@plt+0x62170> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r7, r3, #228, 8 @ 0xe4000000 │ │ │ │ - andseq r7, r3, #232, 8 @ 0xe8000000 │ │ │ │ - ldrsbeq fp, [lr, #132]! @ 0x84 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7af80 <__cxa_atexit@plt+0x6f1b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7afd4 <__cxa_atexit@plt+0x6f20c> │ │ │ │ - ldr lr, [pc, #60] @ 7afec <__cxa_atexit@plt+0x6f224> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7aff0 <__cxa_atexit@plt+0x6f228> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r7, r3, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7b03c <__cxa_atexit@plt+0x6f274> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 7b054 <__cxa_atexit@plt+0x6f28c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 7b058 <__cxa_atexit@plt+0x6f290> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r7, r3, #236, 8 @ 0xec000000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldrsbeq fp, [lr, #120]! @ 0x78 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7b118 <__cxa_atexit@plt+0x6f350> │ │ │ │ - ldr r1, [pc, #184] @ 7b138 <__cxa_atexit@plt+0x6f370> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 7b13c <__cxa_atexit@plt+0x6f374> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 7b100 <__cxa_atexit@plt+0x6f338> │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7b10c <__cxa_atexit@plt+0x6f344> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 7b124 <__cxa_atexit@plt+0x6f35c> │ │ │ │ - ldr r5, [pc, #116] @ 7b140 <__cxa_atexit@plt+0x6f378> │ │ │ │ + ldr r5, [pc, #188] @ 6e000 <__cxa_atexit@plt+0x62238> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 7b144 <__cxa_atexit@plt+0x6f37c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 7b148 <__cxa_atexit@plt+0x6f380> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ + ands r7, r1, #3 │ │ │ │ + beq 6dfa0 <__cxa_atexit@plt+0x621d8> │ │ │ │ + add r5, r2, #4 │ │ │ │ + sub r3, r2, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6dfc4 <__cxa_atexit@plt+0x621fc> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 6dfb0 <__cxa_atexit@plt+0x621e8> │ │ │ │ + mov r7, #1 │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #16 │ │ │ │ + cmp r2, r7 │ │ │ │ + bcc 6dfdc <__cxa_atexit@plt+0x62214> │ │ │ │ + ldr r7, [pc, #128] @ 6e010 <__cxa_atexit@plt+0x62248> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [r1, #2] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r1 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r1] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #84] @ 6e00c <__cxa_atexit@plt+0x62244> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 6e008 <__cxa_atexit@plt+0x62240> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ 6e004 <__cxa_atexit@plt+0x6223c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r7, r3, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r7, r3, #32, 6 @ 0x80000000 │ │ │ │ - andseq r7, r3, #28, 6 @ 0x70000000 │ │ │ │ - mvnseq fp, r8, ror #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + mvnseq sp, r4, asr #31 │ │ │ │ + andseq r4, r4, #72, 8 @ 0x48000000 │ │ │ │ + andseq r4, r4, #112, 8 @ 0x70000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6e084 <__cxa_atexit@plt+0x622bc> │ │ │ │ + and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 7b1ac <__cxa_atexit@plt+0x6f3e4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 7b1bc <__cxa_atexit@plt+0x6f3f4> │ │ │ │ - ldr r3, [pc, #76] @ 7b1d0 <__cxa_atexit@plt+0x6f408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 7b1d4 <__cxa_atexit@plt+0x6f40c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 7b1d8 <__cxa_atexit@plt+0x6f410> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ + bne 6e070 <__cxa_atexit@plt+0x622a8> │ │ │ │ + mov r1, #1 │ │ │ │ + stmda r3, {r1, r2} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6e09c <__cxa_atexit@plt+0x622d4> │ │ │ │ + ldr r7, [pc, #108] @ 6e0cc <__cxa_atexit@plt+0x62304> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + add r9, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #80] @ 6e0c8 <__cxa_atexit@plt+0x62300> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r7, r3, #104, 4 @ 0x80000006 │ │ │ │ - andseq r7, r3, #108, 4 @ 0xc0000006 │ │ │ │ - mvnseq fp, r8, asr r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7b1fc <__cxa_atexit@plt+0x6f434> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7b250 <__cxa_atexit@plt+0x6f488> │ │ │ │ - ldr lr, [pc, #60] @ 7b268 <__cxa_atexit@plt+0x6f4a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r7, [pc, #56] @ 6e0c4 <__cxa_atexit@plt+0x622fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7b26c <__cxa_atexit@plt+0x6f4a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r7, r3, #232, 4 @ 0x8000000e │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r6, [pc, #28] @ 6e0c0 <__cxa_atexit@plt+0x622f8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + mvnseq sp, r4, lsl #30 │ │ │ │ + andseq r4, r4, #136, 6 @ 0x20000002 │ │ │ │ + andseq r4, r4, #160, 6 @ 0x80000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e128 <__cxa_atexit@plt+0x62360> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7b2b8 <__cxa_atexit@plt+0x6f4f0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 7b2d0 <__cxa_atexit@plt+0x6f508> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + bcc 6e134 <__cxa_atexit@plt+0x6236c> │ │ │ │ + ldr r2, [pc, #68] @ 6e144 <__cxa_atexit@plt+0x6237c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 6e148 <__cxa_atexit@plt+0x62380> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 6e14c <__cxa_atexit@plt+0x62384> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + mvneq r8, r5, lsr #24 │ │ │ │ + andseq r4, r4, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6e1e0 <__cxa_atexit@plt+0x62418> │ │ │ │ + ldr lr, [pc, #128] @ 6e1f8 <__cxa_atexit@plt+0x62430> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #124] @ 6e1fc <__cxa_atexit@plt+0x62434> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ 6e200 <__cxa_atexit@plt+0x62438> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #52] @ 0x34 │ │ │ │ + sub r2, r6, #14 │ │ │ │ + ldr r1, [pc, #96] @ 6e204 <__cxa_atexit@plt+0x6243c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r3, r6, #26 │ │ │ │ + ldr r9, [pc, #88] @ 6e208 <__cxa_atexit@plt+0x62440> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r0, r7 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + add lr, r7, #28 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 7b2d4 <__cxa_atexit@plt+0x6f50c> │ │ │ │ + ldr r7, [pc, #36] @ 6e20c <__cxa_atexit@plt+0x62444> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + andseq r4, r4, #120, 4 @ 0x80000007 │ │ │ │ + andseq r4, r4, #72, 4 @ 0x80000004 │ │ │ │ + andseq r4, r4, #132, 8 @ 0x84000000 │ │ │ │ + mvnseq sp, ip, lsr #27 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e240 <__cxa_atexit@plt+0x62478> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 6e248 <__cxa_atexit@plt+0x62480> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r4, #180, 2 @ 0x2d │ │ │ │ + mvnseq sp, r0, asr ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 6e2b4 <__cxa_atexit@plt+0x624ec> │ │ │ │ + ldr r7, [pc, #92] @ 6e2d8 <__cxa_atexit@plt+0x62510> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #88] @ 6e2dc <__cxa_atexit@plt+0x62514> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 6e2e0 <__cxa_atexit@plt+0x62518> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + mov r8, r9 │ │ │ │ + b 6a704 <__cxa_atexit@plt+0x5e93c> │ │ │ │ + ldr r3, [pc, #40] @ 6e2e4 <__cxa_atexit@plt+0x6251c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + ldr r7, [pc, #36] @ 6e2e8 <__cxa_atexit@plt+0x62520> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r7, r3, #112, 4 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq fp, ip, asr r5 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffc3b4 │ │ │ │ + mvnseq sp, r0, lsl sp │ │ │ │ + @ instruction: 0xffffc474 │ │ │ │ + ldrsbeq sp, [pc, #200] @ 6e3b4 <__cxa_atexit@plt+0x625ec> │ │ │ │ + mvnseq sp, r0, ror #23 │ │ │ │ + mvnseq sp, r4, lsr #25 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7b35c <__cxa_atexit@plt+0x6f594> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7b368 <__cxa_atexit@plt+0x6f5a0> │ │ │ │ - ldr lr, [pc, #108] @ 7b378 <__cxa_atexit@plt+0x6f5b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 7b37c <__cxa_atexit@plt+0x6f5b4> │ │ │ │ + bhi 6e358 <__cxa_atexit@plt+0x62590> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6e364 <__cxa_atexit@plt+0x6259c> │ │ │ │ + ldr r2, [pc, #84] @ 6e374 <__cxa_atexit@plt+0x625ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 6e378 <__cxa_atexit@plt+0x625b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 7b380 <__cxa_atexit@plt+0x6f5b8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 7b384 <__cxa_atexit@plt+0x6f5bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r0, [pc, #60] @ 6e37c <__cxa_atexit@plt+0x625b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r8, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq r7, r3, #216 @ 0xd8 │ │ │ │ - andseq r7, r3, #56, 2 │ │ │ │ - andseq r7, r3, #108, 2 │ │ │ │ - ldrheq fp, [lr, #68]! @ 0x44 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andseq r4, r4, #192 @ 0xc0 │ │ │ │ + mvnseq sp, r4, asr #24 │ │ │ │ + mvnseq sp, r0, lsl ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7b418 <__cxa_atexit@plt+0x6f650> │ │ │ │ - ldr lr, [pc, #116] @ 7b420 <__cxa_atexit@plt+0x6f658> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7b40c <__cxa_atexit@plt+0x6f644> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7b430 <__cxa_atexit@plt+0x6f668> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 6e41c <__cxa_atexit@plt+0x62654> │ │ │ │ + ldr r2, [pc, #132] @ 6e424 <__cxa_atexit@plt+0x6265c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6e3f8 <__cxa_atexit@plt+0x62630> │ │ │ │ + ldr r1, [pc, #100] @ 6e428 <__cxa_atexit@plt+0x62660> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 6e404 <__cxa_atexit@plt+0x6263c> │ │ │ │ + ldr r3, [pc, #80] @ 6e42c <__cxa_atexit@plt+0x62664> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6e414 <__cxa_atexit@plt+0x6264c> │ │ │ │ + b 6e4e0 <__cxa_atexit@plt+0x62718> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq fp, ip, lsl r4 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + mvnseq sp, r0, ror #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7b500 <__cxa_atexit@plt+0x6f738> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 7b49c <__cxa_atexit@plt+0x6f6d4> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 7b4b0 <__cxa_atexit@plt+0x6f6e8> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 7b518 <__cxa_atexit@plt+0x6f750> │ │ │ │ + ldr r2, [pc, #72] @ 6e48c <__cxa_atexit@plt+0x626c4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + tst r3, #3 │ │ │ │ + beq 6e478 <__cxa_atexit@plt+0x626b0> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r2, [pc, #44] @ 6e490 <__cxa_atexit@plt+0x626c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6e484 <__cxa_atexit@plt+0x626bc> │ │ │ │ + b 6e4e0 <__cxa_atexit@plt+0x62718> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 7b510 <__cxa_atexit@plt+0x6f748> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 7b514 <__cxa_atexit@plt+0x6f74c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 7b56c <__cxa_atexit@plt+0x6f7a4> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r3, #120, 30 @ 0x1e0 │ │ │ │ - andseq r6, r3, #80, 30 @ 0x140 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - mvnseq fp, r4, lsr #6 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + ldrsheq sp, [pc, #172] @ 6e548 <__cxa_atexit@plt+0x62780> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 7b550 <__cxa_atexit@plt+0x6f788> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r2, [pc, #28] @ 6e4d0 <__cxa_atexit@plt+0x62708> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 7b56c <__cxa_atexit@plt+0x6f7a4> │ │ │ │ - andseq r6, r3, #252, 28 @ 0xfc0 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - mvnseq fp, r0, ror #5 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7b6f4 <__cxa_atexit@plt+0x6f92c> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r2, [r9, #19] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r9, #23] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, lr, sl │ │ │ │ - add fp, r2, r1 │ │ │ │ - sub r3, r0, sl │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 7b5e4 <__cxa_atexit@plt+0x6f81c> │ │ │ │ - add r2, lr, r1 │ │ │ │ - add r4, r2, sl │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb ip, [r4, r2] │ │ │ │ - sub r7, ip, #48 @ 0x30 │ │ │ │ - cmp r7, #10 │ │ │ │ - bcs 7b668 <__cxa_atexit@plt+0x6f8a0> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 7b5c8 <__cxa_atexit@plt+0x6f800> │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 7b70c <__cxa_atexit@plt+0x6f944> │ │ │ │ - ldr lr, [pc, #296] @ 7b760 <__cxa_atexit@plt+0x6f998> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r2 │ │ │ │ - b 7b6e8 <__cxa_atexit@plt+0x6f920> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6e4c8 <__cxa_atexit@plt+0x62700> │ │ │ │ + b 6e4e0 <__cxa_atexit@plt+0x62718> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrheq sp, [pc, #172] @ 6e588 <__cxa_atexit@plt+0x627c0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r8, [r3, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r8, r1 │ │ │ │ - bcc 7b734 <__cxa_atexit@plt+0x6f96c> │ │ │ │ - ldr lr, [pc, #152] @ 7b758 <__cxa_atexit@plt+0x6f990> │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 6e554 <__cxa_atexit@plt+0x6278c> │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r5, r2 │ │ │ │ + bcc 6e5bc <__cxa_atexit@plt+0x627f4> │ │ │ │ + ldr r5, [pc, #280] @ 6e624 <__cxa_atexit@plt+0x6285c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #276] @ 6e628 <__cxa_atexit@plt+0x62860> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + str r5, [r6, #4]! │ │ │ │ + ldr r5, [r3, #-4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #256] @ 6e62c <__cxa_atexit@plt+0x62864> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 7b85c <__cxa_atexit@plt+0x6fa94> │ │ │ │ - ldr r7, [pc, #108] @ 7b768 <__cxa_atexit@plt+0x6f9a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 7b764 <__cxa_atexit@plt+0x6f99c> │ │ │ │ + ldr r7, [pc, #168] @ 6e604 <__cxa_atexit@plt+0x6283c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #32] @ 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6e5d0 <__cxa_atexit@plt+0x62808> │ │ │ │ + ldr r7, [pc, #156] @ 6e614 <__cxa_atexit@plt+0x6284c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r2, [pc, #152] @ 6e618 <__cxa_atexit@plt+0x62850> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #148] @ 6e61c <__cxa_atexit@plt+0x62854> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + ldr r7, [pc, #116] @ 6e620 <__cxa_atexit@plt+0x62858> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 6a704 <__cxa_atexit@plt+0x5e93c> │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r6, r3, #84, 28 @ 0x540 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r6, r3, #220, 28 @ 0xdc0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - mvnseq fp, r8, lsr lr │ │ │ │ - ldrsbeq fp, [lr, #4]! │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7b7c4 <__cxa_atexit@plt+0x6f9fc> │ │ │ │ - ldr lr, [pc, #72] @ 7b7dc <__cxa_atexit@plt+0x6fa14> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 7b85c <__cxa_atexit@plt+0x6fa94> │ │ │ │ - ldr r3, [pc, #20] @ 7b7e0 <__cxa_atexit@plt+0x6fa18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r6, r3, #128, 26 @ 0x2000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq fp, ip, asr r0 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7b83c <__cxa_atexit@plt+0x6fa74> │ │ │ │ - ldr lr, [pc, #68] @ 7b854 <__cxa_atexit@plt+0x6fa8c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 7b85c <__cxa_atexit@plt+0x6fa94> │ │ │ │ - ldr r3, [pc, #20] @ 7b858 <__cxa_atexit@plt+0x6fa90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r6, [pc, #48] @ 6e608 <__cxa_atexit@plt+0x62840> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #44] @ 6e60c <__cxa_atexit@plt+0x62844> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r6, r3, #4, 26 @ 0x100 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ + ldr r2, [pc, #32] @ 6e610 <__cxa_atexit@plt+0x62848> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrheq sp, [pc, #156] @ 6e6ac <__cxa_atexit@plt+0x628e4> │ │ │ │ + mvnseq sp, r4, asr #17 │ │ │ │ + andseq r3, r4, #16, 28 @ 0x100 │ │ │ │ + @ instruction: 0xffffc0b8 │ │ │ │ + mvnseq sp, r4, lsl sl │ │ │ │ + @ instruction: 0xffffc178 │ │ │ │ + andseq r3, r4, #84, 28 @ 0x540 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + ldrsbeq sp, [pc, #156] @ 6e6cc <__cxa_atexit@plt+0x62904> │ │ │ │ + andseq r3, r4, #192, 28 @ 0xc00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 7b8dc <__cxa_atexit@plt+0x6fb14> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7b908 <__cxa_atexit@plt+0x6fb40> │ │ │ │ - ldr lr, [pc, #144] @ 7b92c <__cxa_atexit@plt+0x6fb64> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6e6a8 <__cxa_atexit@plt+0x628e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6e6b8 <__cxa_atexit@plt+0x628f0> │ │ │ │ + ldr r8, [pc, #104] @ 6e6c8 <__cxa_atexit@plt+0x62900> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #100] @ 6e6cc <__cxa_atexit@plt+0x62904> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 7b930 <__cxa_atexit@plt+0x6fb68> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + add r0, lr, #1 │ │ │ │ + ldr lr, [pc, #76] @ 6e6d0 <__cxa_atexit@plt+0x62908> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 7b924 <__cxa_atexit@plt+0x6fb5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7b900 <__cxa_atexit@plt+0x6fb38> │ │ │ │ - b 7b940 <__cxa_atexit@plt+0x6fb78> │ │ │ │ + bx ip │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 7b928 <__cxa_atexit@plt+0x6fb60> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff54c │ │ │ │ - andseq r6, r3, #176, 22 @ 0x2c000 │ │ │ │ - mvnseq sl, ip, lsl #30 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + mvnseq sp, r8, lsl #17 │ │ │ │ + andseq r3, r4, #104, 26 @ 0x1a00 │ │ │ │ + mvnseq sp, r8, asr #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6e71c <__cxa_atexit@plt+0x62954> │ │ │ │ + ldr r7, [pc, #52] @ 6e730 <__cxa_atexit@plt+0x62968> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6e710 <__cxa_atexit@plt+0x62948> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x6297c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6e734 <__cxa_atexit@plt+0x6296c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x01ffd894 │ │ │ │ + mvnseq sp, r8, ror #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7ba10 <__cxa_atexit@plt+0x6fc48> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7ba64 <__cxa_atexit@plt+0x6fc9c> │ │ │ │ - ldr r8, [pc, #312] @ 7ba9c <__cxa_atexit@plt+0x6fcd4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 7baa0 <__cxa_atexit@plt+0x6fcd8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 7baa4 <__cxa_atexit@plt+0x6fcdc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 7baa8 <__cxa_atexit@plt+0x6fce0> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [pc, #276] @ 6e868 <__cxa_atexit@plt+0x62aa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5] │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6e830 <__cxa_atexit@plt+0x62a68> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr sl, [pc, #248] @ 6e86c <__cxa_atexit@plt+0x62aa4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + ldr r2, [r8, #27] │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + ldr r3, [r8, #35] @ 0x23 │ │ │ │ + ldr lr, [r8, #39] @ 0x27 │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r8, #4]! │ │ │ │ + sub sl, r6, #15 │ │ │ │ + ldr fp, [pc, #208] @ 6e870 <__cxa_atexit@plt+0x62aa8> │ │ │ │ + add fp, pc, fp │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str lr, [r8, #12] │ │ │ │ + mov r2, r8 │ │ │ │ + str fp, [r2, #16]! │ │ │ │ + str r2, [r8, #68] @ 0x44 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r7, [pc, #176] @ 6e874 <__cxa_atexit@plt+0x62aac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #28]! │ │ │ │ + add r7, r8, #36 @ 0x24 │ │ │ │ + stm r7, {r0, r3, lr} │ │ │ │ + str ip, [r8, #48] @ 0x30 │ │ │ │ + ldr r7, [pc, #156] @ 6e878 <__cxa_atexit@plt+0x62ab0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #52] @ 0x34 │ │ │ │ + str r2, [r8, #56] @ 0x38 │ │ │ │ + ldr r7, [pc, #144] @ 6e87c <__cxa_atexit@plt+0x62ab4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #60] @ 0x3c │ │ │ │ + str sl, [r8, #64] @ 0x40 │ │ │ │ + add r3, r8, #84 @ 0x54 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6e848 <__cxa_atexit@plt+0x62a80> │ │ │ │ + ldr r6, [pc, #124] @ 6e888 <__cxa_atexit@plt+0x62ac0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r6, [r9, #76]! @ 0x4c │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ + mov r8, r7 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #76] @ 6e884 <__cxa_atexit@plt+0x62abc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7ba74 <__cxa_atexit@plt+0x6fcac> │ │ │ │ - ldr r2, [pc, #108] @ 7ba94 <__cxa_atexit@plt+0x6fccc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 7ba98 <__cxa_atexit@plt+0x6fcd0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 7ba90 <__cxa_atexit@plt+0x6fcc8> │ │ │ │ + ldr r6, [pc, #40] @ 6e880 <__cxa_atexit@plt+0x62ab8> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff3c0 │ │ │ │ - andseq r6, r3, #52, 20 @ 0x34000 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq r6, r3, #104, 20 @ 0x68000 │ │ │ │ - andseq r6, r3, #64, 22 @ 0x10000 │ │ │ │ - mvnseq sl, r8, lsl #27 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + @ instruction: 0xffffca78 │ │ │ │ + @ instruction: 0xffffd03c │ │ │ │ + @ instruction: 0xffffdea0 │ │ │ │ + andseq r3, r4, #84, 28 @ 0x540 │ │ │ │ + andseq r3, r4, #0, 24 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + mvnseq sp, ip, ror #13 │ │ │ │ + @ instruction: 0xfffffb7c │ │ │ │ + mvnseq sp, r4, lsl #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7bb0c <__cxa_atexit@plt+0x6fd44> │ │ │ │ - ldr r2, [pc, #80] @ 7bb24 <__cxa_atexit@plt+0x6fd5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 7bb28 <__cxa_atexit@plt+0x6fd60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 7bb2c <__cxa_atexit@plt+0x6fd64> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6e8d0 <__cxa_atexit@plt+0x62b08> │ │ │ │ + ldr r3, [pc, #52] @ 6e8e8 <__cxa_atexit@plt+0x62b20> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff314 │ │ │ │ - andseq r6, r3, #136, 18 @ 0x220000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7c298 <__cxa_atexit@plt+0x704d0> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r1 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 7bc20 <__cxa_atexit@plt+0x6fe58> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r2, r0, r9 │ │ │ │ - sub r8, r2, r1 │ │ │ │ - cmp r9, r8 │ │ │ │ - bcs 7bbd0 <__cxa_atexit@plt+0x6fe08> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - ldr ip, [pc, #208] @ 7bc4c <__cxa_atexit@plt+0x6fe84> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr sl, [pc, #204] @ 7bc50 <__cxa_atexit@plt+0x6fe88> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r9 │ │ │ │ - b 7bb9c <__cxa_atexit@plt+0x6fdd4> │ │ │ │ - mov r3, r1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ - beq 7bbd8 <__cxa_atexit@plt+0x6fe10> │ │ │ │ - add r1, ip, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7bb8c <__cxa_atexit@plt+0x6fdc4> │ │ │ │ - ldrb r3, [r2] │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ - beq 7bbc8 <__cxa_atexit@plt+0x6fe00> │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ - mov r3, r1 │ │ │ │ - bne 7bb90 <__cxa_atexit@plt+0x6fdc8> │ │ │ │ - b 7bbe0 <__cxa_atexit@plt+0x6fe18> │ │ │ │ - add r3, sl, #2 │ │ │ │ - b 7bb90 <__cxa_atexit@plt+0x6fdc8> │ │ │ │ - mov r2, r9 │ │ │ │ - b 7bbe4 <__cxa_atexit@plt+0x6fe1c> │ │ │ │ - mov r2, r8 │ │ │ │ - b 7bbe4 <__cxa_atexit@plt+0x6fe1c> │ │ │ │ - add r3, ip, #1 │ │ │ │ - sub r0, r2, r9 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7bc28 <__cxa_atexit@plt+0x6fe60> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 7bc54 <__cxa_atexit@plt+0x6fe8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #24] @ 7bc48 <__cxa_atexit@plt+0x6fe80> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #12 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andseq r6, r3, #160, 16 @ 0xa00000 │ │ │ │ - andseq r6, r3, #144, 16 @ 0x900000 │ │ │ │ - andseq r6, r3, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7bc94 <__cxa_atexit@plt+0x6fecc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 7bcac <__cxa_atexit@plt+0x6fee4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7bcb0 <__cxa_atexit@plt+0x6fee8> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r3, [pc, #20] @ 6e8ec <__cxa_atexit@plt+0x62b24> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r6, r3, #160, 16 @ 0xa00000 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - mvnseq sl, r0, lsl #23 │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + @ instruction: 0xfffffad4 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7bd9c <__cxa_atexit@plt+0x6ffd4> │ │ │ │ - ldr lr, [pc, #228] @ 7bdbc <__cxa_atexit@plt+0x6fff4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - add sl, r2, #12 │ │ │ │ - ldm sl, {r1, r8, sl} │ │ │ │ - ldr r7, [r2, #24] │ │ │ │ + bhi 6e96c <__cxa_atexit@plt+0x62ba4> │ │ │ │ + ldr r7, [pc, #140] @ 6e9a0 <__cxa_atexit@plt+0x62bd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ - ldr lr, [pc, #196] @ 7bdc0 <__cxa_atexit@plt+0x6fff8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r3, {r1, r9} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7bd48 <__cxa_atexit@plt+0x6ff80> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7bd54 <__cxa_atexit@plt+0x6ff8c> │ │ │ │ - ldr r2, [pc, #152] @ 7bdc4 <__cxa_atexit@plt+0x6fffc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r5, [pc, #140] @ 7bdc8 <__cxa_atexit@plt+0x70000> │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6e980 <__cxa_atexit@plt+0x62bb8> │ │ │ │ + ldr r3, [pc, #112] @ 6e9a4 <__cxa_atexit@plt+0x62bdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #108] @ 6e9a8 <__cxa_atexit@plt+0x62be0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6e95c <__cxa_atexit@plt+0x62b94> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 6cfd4 <__cxa_atexit@plt+0x6120c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 6e9b4 <__cxa_atexit@plt+0x62bec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 6e9ac <__cxa_atexit@plt+0x62be4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ 6e9b0 <__cxa_atexit@plt+0x62be8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7bda8 <__cxa_atexit@plt+0x6ffe0> │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [pc, #76] @ 7bdcc <__cxa_atexit@plt+0x70004> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - ldr r6, [pc, #68] @ 7bdd0 <__cxa_atexit@plt+0x70008> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xffffe69c │ │ │ │ + andseq r3, r4, #196, 20 @ 0xc4000 │ │ │ │ + mvnseq sp, r8, asr #11 │ │ │ │ + andseq r3, r4, #112, 20 @ 0x70000 │ │ │ │ + mvnseq sp, ip, asr r6 │ │ │ │ + mvnseq sp, r0, lsl #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #72] @ 6ea1c <__cxa_atexit@plt+0x62c54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5], #-8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6ea08 <__cxa_atexit@plt+0x62c40> │ │ │ │ + ldr r7, [pc, #56] @ 6ea20 <__cxa_atexit@plt+0x62c58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6e9fc <__cxa_atexit@plt+0x62c34> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6da84 <__cxa_atexit@plt+0x61cbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 6ea24 <__cxa_atexit@plt+0x62c5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andseq r6, r3, #244, 12 @ 0xf400000 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andseq r6, r3, #204, 12 @ 0xcc00000 │ │ │ │ - andseq r6, r3, #240, 12 @ 0xf000000 │ │ │ │ - andseq r6, r3, #40, 14 @ 0xa00000 │ │ │ │ - mvnseq sl, r0, ror #20 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7be0c <__cxa_atexit@plt+0x70044> │ │ │ │ - ldr r3, [pc, #112] @ 7be64 <__cxa_atexit@plt+0x7009c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 7be68 <__cxa_atexit@plt+0x700a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7be54 <__cxa_atexit@plt+0x7008c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #52] @ 7be6c <__cxa_atexit@plt+0x700a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - ldr r6, [pc, #44] @ 7be70 <__cxa_atexit@plt+0x700a8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r6, r3, #4, 12 @ 0x400000 │ │ │ │ - andseq r6, r3, #56, 12 @ 0x3800000 │ │ │ │ - andseq r6, r3, #112, 12 @ 0x7000000 │ │ │ │ - mvnseq sl, r0, asr #19 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffff098 │ │ │ │ + mvnseq sp, r8, asr r5 │ │ │ │ + mvnseq sp, r8, lsl #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7be94 <__cxa_atexit@plt+0x700cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7bf1c <__cxa_atexit@plt+0x70154> │ │ │ │ - ldr r9, [pc, #108] @ 7bf34 <__cxa_atexit@plt+0x7016c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #104] @ 7bf38 <__cxa_atexit@plt+0x70170> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #20]! │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r2] │ │ │ │ - ldm r5, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r5, [r5, #16] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r5, [pc, #48] @ 7bf3c <__cxa_atexit@plt+0x70174> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 7bf40 <__cxa_atexit@plt+0x70178> │ │ │ │ + ldr r3, [pc, #20] @ 6ea50 <__cxa_atexit@plt+0x62c88> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r6, r3, #76, 12 @ 0x4c00000 │ │ │ │ - andseq r6, r3, #160, 10 @ 0x28000000 │ │ │ │ - andseq r6, r3, #168, 10 @ 0x2a000000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7bfb0 <__cxa_atexit@plt+0x701e8> │ │ │ │ - ldr r9, [pc, #96] @ 7bfc8 <__cxa_atexit@plt+0x70200> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #92] @ 7bfcc <__cxa_atexit@plt+0x70204> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r2, sl, ip, lr} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r3, [pc, #44] @ 7bfd0 <__cxa_atexit@plt+0x70208> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 7bfd4 <__cxa_atexit@plt+0x7020c> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + mvnseq sp, ip, asr r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ + ble 6ea98 <__cxa_atexit@plt+0x62cd0> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6eab4 <__cxa_atexit@plt+0x62cec> │ │ │ │ + ldr r3, [pc, #72] @ 6eac8 <__cxa_atexit@plt+0x62d00> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r6, r3, #172, 10 @ 0x2b000000 │ │ │ │ - andseq r6, r3, #0, 10 │ │ │ │ - andseq r6, r3, #16, 10 @ 0x4000000 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - mvnseq sl, r4, ror #16 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7c074 <__cxa_atexit@plt+0x702ac> │ │ │ │ - ldr lr, [pc, #128] @ 7c07c <__cxa_atexit@plt+0x702b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #31] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str sl, [r5, #4] │ │ │ │ + stmib r5, {r3, r8} │ │ │ │ tst r8, #3 │ │ │ │ - beq 7c068 <__cxa_atexit@plt+0x702a0> │ │ │ │ + beq 6eaa4 <__cxa_atexit@plt+0x62cdc> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 7c08c <__cxa_atexit@plt+0x702c4> │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x6297c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6eacc <__cxa_atexit@plt+0x62d04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - mvnseq sl, r0, asr #15 │ │ │ │ - andeq r2, r0, fp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7c184 <__cxa_atexit@plt+0x703bc> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 7c0f8 <__cxa_atexit@plt+0x70330> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 7c10c <__cxa_atexit@plt+0x70344> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #180] @ 7c1a0 <__cxa_atexit@plt+0x703d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #128] @ 7c194 <__cxa_atexit@plt+0x703cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [pc, #120] @ 7c198 <__cxa_atexit@plt+0x703d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, ip} │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r0, r1, r2} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str lr, [r5] │ │ │ │ - sub sl, r3, #23 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + ldrsheq sp, [pc, #76] @ 6eb20 <__cxa_atexit@plt+0x62d58> │ │ │ │ + ldrsheq sp, [pc, #72] @ 6eb20 <__cxa_atexit@plt+0x62d58> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6eb60 <__cxa_atexit@plt+0x62d98> │ │ │ │ + ldr r2, [pc, #172] @ 6eb9c <__cxa_atexit@plt+0x62dd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6eb68 <__cxa_atexit@plt+0x62da0> │ │ │ │ + ldr r7, [pc, #148] @ 6eba0 <__cxa_atexit@plt+0x62dd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6eb80 <__cxa_atexit@plt+0x62db8> │ │ │ │ + ldr r5, [pc, #124] @ 6eba4 <__cxa_atexit@plt+0x62ddc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #120] @ 6eba8 <__cxa_atexit@plt+0x62de0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r2] │ │ │ │ + str r5, [r7] │ │ │ │ tst r9, #3 │ │ │ │ - beq 7c174 <__cxa_atexit@plt+0x703ac> │ │ │ │ - ldr r7, [pc, #72] @ 7c19c <__cxa_atexit@plt+0x703d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r7, r7, #2 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r6, r3 │ │ │ │ - b 7c298 <__cxa_atexit@plt+0x704d0> │ │ │ │ + beq 6eb50 <__cxa_atexit@plt+0x62d88> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 6cfd4 <__cxa_atexit@plt+0x6120c> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andseq r6, r3, #20, 6 @ 0x50000000 │ │ │ │ - andseq r6, r3, #220, 4 @ 0xc000000d │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01fea69c │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7c1dc <__cxa_atexit@plt+0x70414> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 6ebb4 <__cxa_atexit@plt+0x62dec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 6ebac <__cxa_atexit@plt+0x62de4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #32] @ 6ebb0 <__cxa_atexit@plt+0x62de8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 7c298 <__cxa_atexit@plt+0x704d0> │ │ │ │ - andseq r6, r3, #120, 4 @ 0x80000007 │ │ │ │ - mvnseq sl, r0, ror #12 │ │ │ │ - andeq sl, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 7c23c <__cxa_atexit@plt+0x70474> │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r4, #248, 16 @ 0xf80000 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xffffe4a8 │ │ │ │ + andseq r3, r4, #208, 16 @ 0xd00000 │ │ │ │ + mvnseq sp, r8, asr #7 │ │ │ │ + andseq r3, r4, #112, 16 @ 0x700000 │ │ │ │ + mvnseq sp, r0, ror #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6ebf8 <__cxa_atexit@plt+0x62e30> │ │ │ │ + ldr r3, [pc, #48] @ 6ec10 <__cxa_atexit@plt+0x62e48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7c230 <__cxa_atexit@plt+0x70468> │ │ │ │ - ldr r3, [pc, #48] @ 7c240 <__cxa_atexit@plt+0x70478> │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + ldr r3, [pc, #36] @ 6ec14 <__cxa_atexit@plt+0x62e4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov sl, r7 │ │ │ │ - b 7c298 <__cxa_atexit@plt+0x704d0> │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 337d0 <__cxa_atexit@plt+0x27a08> │ │ │ │ + ldr r7, [pc, #24] @ 6ec18 <__cxa_atexit@plt+0x62e50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andseq r3, r4, #252, 18 @ 0x3f0000 │ │ │ │ + mvnseq sp, r0, ror #7 │ │ │ │ + mvnseq sp, ip, lsr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ecac <__cxa_atexit@plt+0x62ee4> │ │ │ │ + ldr r2, [pc, #172] @ 6ece8 <__cxa_atexit@plt+0x62f20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6ecb4 <__cxa_atexit@plt+0x62eec> │ │ │ │ + ldr r7, [pc, #148] @ 6ecec <__cxa_atexit@plt+0x62f24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6eccc <__cxa_atexit@plt+0x62f04> │ │ │ │ + ldr r5, [pc, #124] @ 6ecf0 <__cxa_atexit@plt+0x62f28> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #120] @ 6ecf4 <__cxa_atexit@plt+0x62f2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r2] │ │ │ │ + str r5, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6ec9c <__cxa_atexit@plt+0x62ed4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 6cfd4 <__cxa_atexit@plt+0x6120c> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r6, r3, #32, 4 │ │ │ │ - ldrsheq sl, [lr, #92]! @ 0x5c │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7c27c <__cxa_atexit@plt+0x704b4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 6ed00 <__cxa_atexit@plt+0x62f38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 6ecf8 <__cxa_atexit@plt+0x62f30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #32] @ 6ecfc <__cxa_atexit@plt+0x62f34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 7c298 <__cxa_atexit@plt+0x704d0> │ │ │ │ - andseq r6, r3, #216, 2 @ 0x36 │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - ldrheq sl, [lr, #84]! @ 0x54 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r4, #172, 14 @ 0x2b00000 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + @ instruction: 0xffffe35c │ │ │ │ + andseq r3, r4, #132, 14 @ 0x2100000 │ │ │ │ + mvnseq sp, ip, ror r2 │ │ │ │ + andseq r3, r4, #36, 14 @ 0x900000 │ │ │ │ + mvnseq sp, r4, lsl r3 │ │ │ │ + ldrsbeq sp, [pc, #32] @ 6ed2c <__cxa_atexit@plt+0x62f64> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7c338 <__cxa_atexit@plt+0x70570> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7c340 <__cxa_atexit@plt+0x70578> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr lr, [sl, #7] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - ldr r0, [sl, #15] │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sl, #19] │ │ │ │ - ldr ip, [sl, #23] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [pc, #128] @ 7c364 <__cxa_atexit@plt+0x7059c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r5, #16 │ │ │ │ - stm r8, {r0, fp, ip} │ │ │ │ - add r1, r1, lr │ │ │ │ - add r2, r1, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r3, [pc, #64] @ 7c368 <__cxa_atexit@plt+0x705a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov fp, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6ed68 <__cxa_atexit@plt+0x62fa0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6ed70 <__cxa_atexit@plt+0x62fa8> │ │ │ │ + ldr r1, [pc, #80] @ 6ed8c <__cxa_atexit@plt+0x62fc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #76] @ 6ed90 <__cxa_atexit@plt+0x62fc8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, sl} │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r5, [pc, #60] @ 6ed94 <__cxa_atexit@plt+0x62fcc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 337d0 <__cxa_atexit@plt+0x27a08> │ │ │ │ mov r6, r3 │ │ │ │ - b 7c348 <__cxa_atexit@plt+0x70580> │ │ │ │ - mov r7, #20 │ │ │ │ + b 6ed78 <__cxa_atexit@plt+0x62fb0> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 7c360 <__cxa_atexit@plt+0x70598> │ │ │ │ + ldr r7, [pc, #8] @ 6ed88 <__cxa_atexit@plt+0x62fc0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r2, sl} │ │ │ │ bx r0 │ │ │ │ - mvnseq fp, ip, ror #3 │ │ │ │ - @ instruction: 0xfffff85c │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrsbeq sl, [lr, #68]! @ 0x44 │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7c398 <__cxa_atexit@plt+0x705d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7c390 <__cxa_atexit@plt+0x705c8> │ │ │ │ - b 7c3a8 <__cxa_atexit@plt+0x705e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mvnseq sp, r0, ror r2 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andseq r3, r4, #148, 16 @ 0x940000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mvnseq sp, r8, lsl r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ee40 <__cxa_atexit@plt+0x63078> │ │ │ │ + ldr r2, [pc, #172] @ 6ee7c <__cxa_atexit@plt+0x630b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6ee48 <__cxa_atexit@plt+0x63080> │ │ │ │ + ldr r7, [pc, #148] @ 6ee80 <__cxa_atexit@plt+0x630b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6ee60 <__cxa_atexit@plt+0x63098> │ │ │ │ + ldr r5, [pc, #124] @ 6ee84 <__cxa_atexit@plt+0x630bc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #120] @ 6ee88 <__cxa_atexit@plt+0x630c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r2] │ │ │ │ + str r5, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6ee30 <__cxa_atexit@plt+0x63068> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 6cfd4 <__cxa_atexit@plt+0x6120c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq sl, r4, lsr #9 │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7c46c <__cxa_atexit@plt+0x706a4> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr ip, [r3, #20] │ │ │ │ - ldr lr, [r3, #32] │ │ │ │ - ldr r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r9, [pc, #140] @ 7c478 <__cxa_atexit@plt+0x706b0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - ldr r1, [pc, #120] @ 7c47c <__cxa_atexit@plt+0x706b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - add r2, r8, r0 │ │ │ │ - sub r0, r6, #6 │ │ │ │ - cmp r2, ip │ │ │ │ - bge 7c434 <__cxa_atexit@plt+0x7066c> │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 6ee94 <__cxa_atexit@plt+0x630cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 7c590 <__cxa_atexit@plt+0x707c8> │ │ │ │ - ldr r3, [pc, #68] @ 7c480 <__cxa_atexit@plt+0x706b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - stmda r5, {r2, fp} │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7c460 <__cxa_atexit@plt+0x70698> │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 7c490 <__cxa_atexit@plt+0x706c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r3, #40, 2 │ │ │ │ - andseq r5, r3, #240, 30 @ 0x3c0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrheq sl, [lr, #60]! @ 0x3c │ │ │ │ - andeq r7, r0, lr, lsr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7c564 <__cxa_atexit@plt+0x7079c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #88 @ 0x58 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 7c574 <__cxa_atexit@plt+0x707ac> │ │ │ │ - ldr r8, [pc, #204] @ 7c584 <__cxa_atexit@plt+0x707bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #200] @ 7c588 <__cxa_atexit@plt+0x707c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r2, r9, sl} │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, lr, #51 @ 0x33 │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldm sl, {r7, r8, sl} │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - add r1, r6, #68 @ 0x44 │ │ │ │ - stm r1, {r0, r2, sl} │ │ │ │ - ldr r0, [pc, #64] @ 7c58c <__cxa_atexit@plt+0x707c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - str fp, [r6, #84] @ 0x54 │ │ │ │ - sub r7, lr, #2 │ │ │ │ - mov r6, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, fp │ │ │ │ - b 7c590 <__cxa_atexit@plt+0x707c8> │ │ │ │ - mov r0, #88 @ 0x58 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - andseq r5, r3, #208, 30 @ 0x340 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #140] @ 7c628 <__cxa_atexit@plt+0x70860> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 7c5d4 <__cxa_atexit@plt+0x7080c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7c5dc <__cxa_atexit@plt+0x70814> │ │ │ │ - ldr r3, [pc, #112] @ 7c62c <__cxa_atexit@plt+0x70864> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 7c630 <__cxa_atexit@plt+0x70868> │ │ │ │ + ldr r7, [pc, #36] @ 6ee8c <__cxa_atexit@plt+0x630c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #32] @ 6ee90 <__cxa_atexit@plt+0x630c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7c618 <__cxa_atexit@plt+0x70850> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #48] @ 7c634 <__cxa_atexit@plt+0x7086c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r5, r3, #60, 28 @ 0x3c0 │ │ │ │ - andseq r5, r3, #108, 28 @ 0x6c0 │ │ │ │ - ldrsheq sl, [lr, #28]! │ │ │ │ - andeq r0, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7c670 <__cxa_atexit@plt+0x708a8> │ │ │ │ - ldr r3, [pc, #100] @ 7c6bc <__cxa_atexit@plt+0x708f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #88] @ 7c6c0 <__cxa_atexit@plt+0x708f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7c6ac <__cxa_atexit@plt+0x708e4> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #44] @ 7c6c4 <__cxa_atexit@plt+0x708fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r5, r3, #160, 26 @ 0x2800 │ │ │ │ - andseq r5, r3, #216, 26 @ 0x3600 │ │ │ │ - mvnseq sl, ip, ror #2 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7c6e8 <__cxa_atexit@plt+0x70920> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andseq r3, r4, #24, 12 @ 0x1800000 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + @ instruction: 0xffffe1c8 │ │ │ │ + andseq r3, r4, #240, 10 @ 0x3c000000 │ │ │ │ + mvnseq sp, r8, ror #1 │ │ │ │ + andseq r3, r4, #144, 10 @ 0x24000000 │ │ │ │ + mvnseq sp, r0, lsl #3 │ │ │ │ + mvnseq sp, ip, lsr r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7c764 <__cxa_atexit@plt+0x7099c> │ │ │ │ - ldr ip, [pc, #96] @ 7c77c <__cxa_atexit@plt+0x709b4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #44]! @ 0x2c │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str lr, [r5] │ │ │ │ - str ip, [r3, #4] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6eefc <__cxa_atexit@plt+0x63134> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6ef04 <__cxa_atexit@plt+0x6313c> │ │ │ │ + ldr r1, [pc, #80] @ 6ef20 <__cxa_atexit@plt+0x63158> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #76] @ 6ef24 <__cxa_atexit@plt+0x6315c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + str r0, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - ldr r7, [pc, #52] @ 7c780 <__cxa_atexit@plt+0x709b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 7c784 <__cxa_atexit@plt+0x709bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r5, r3, #248, 26 @ 0x3e00 │ │ │ │ - andseq r5, r3, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r2, r0, fp, asr #31 │ │ │ │ + ldr r5, [pc, #60] @ 6ef28 <__cxa_atexit@plt+0x63160> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 337d0 <__cxa_atexit@plt+0x27a08> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6ef0c <__cxa_atexit@plt+0x63144> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 6ef1c <__cxa_atexit@plt+0x63154> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mvnseq sp, r4, ror #1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andseq r3, r4, #0, 14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7c7f8 <__cxa_atexit@plt+0x70a30> │ │ │ │ - ldr r9, [pc, #100] @ 7c810 <__cxa_atexit@plt+0x70a48> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r2, [pc, #44] @ 7c814 <__cxa_atexit@plt+0x70a4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 7c818 <__cxa_atexit@plt+0x70a50> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mvnseq sp, r8, lsr #1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 6ef6c <__cxa_atexit@plt+0x631a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r5, r3, #104, 26 @ 0x1a00 │ │ │ │ - andseq r5, r3, #136, 24 @ 0x8800 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 8438c <__cxa_atexit@plt+0x785c4> │ │ │ │ - mvnseq sl, r4, lsl r2 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + @ instruction: 0x01ffd094 │ │ │ │ + mvnseq sp, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c874 <__cxa_atexit@plt+0x70aac> │ │ │ │ - ldr r2, [pc, #56] @ 7c87c <__cxa_atexit@plt+0x70ab4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #44] @ 7c880 <__cxa_atexit@plt+0x70ab8> │ │ │ │ + bhi 6f000 <__cxa_atexit@plt+0x63238> │ │ │ │ + ldr r2, [pc, #172] @ 6f03c <__cxa_atexit@plt+0x63274> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6f008 <__cxa_atexit@plt+0x63240> │ │ │ │ + ldr r7, [pc, #148] @ 6f040 <__cxa_atexit@plt+0x63278> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6f020 <__cxa_atexit@plt+0x63258> │ │ │ │ + ldr r5, [pc, #124] @ 6f044 <__cxa_atexit@plt+0x6327c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #120] @ 6f048 <__cxa_atexit@plt+0x63280> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r2] │ │ │ │ + str r5, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6eff0 <__cxa_atexit@plt+0x63228> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 6cfd4 <__cxa_atexit@plt+0x6120c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 6f054 <__cxa_atexit@plt+0x6328c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 6f04c <__cxa_atexit@plt+0x63284> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #32] @ 6f050 <__cxa_atexit@plt+0x63288> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r4, #88, 8 @ 0x58000000 │ │ │ │ + @ instruction: 0xfffffa14 │ │ │ │ + @ instruction: 0xffffe008 │ │ │ │ + andseq r3, r4, #48, 8 @ 0x30000000 │ │ │ │ + mvnseq ip, r8, lsr #30 │ │ │ │ + andseq r3, r4, #208, 6 @ 0x40000003 │ │ │ │ + mvnseq ip, r0, asr #31 │ │ │ │ + mvnseq ip, r0, ror pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6f0b0 <__cxa_atexit@plt+0x632e8> │ │ │ │ + ldr lr, [pc, #64] @ 6f0bc <__cxa_atexit@plt+0x632f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #52] @ 6f0c0 <__cxa_atexit@plt+0x632f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 7c868 <__cxa_atexit@plt+0x70aa0> │ │ │ │ + beq 6f0a4 <__cxa_atexit@plt+0x632dc> │ │ │ │ mov r7, r3 │ │ │ │ - b 7c890 <__cxa_atexit@plt+0x70ac8> │ │ │ │ + b 6f0d0 <__cxa_atexit@plt+0x63308> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andseq r5, r3, #156, 22 @ 0x27000 │ │ │ │ - ldrheq sl, [lr, #20]! │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andseq r3, r4, #92, 6 @ 0x70000001 │ │ │ │ + mvnseq ip, r4, lsl #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 7c8c0 <__cxa_atexit@plt+0x70af8> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #132] @ 7c934 <__cxa_atexit@plt+0x70b6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r7, [pc, #96] @ 7c928 <__cxa_atexit@plt+0x70b60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #88] @ 7c92c <__cxa_atexit@plt+0x70b64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7c908 <__cxa_atexit@plt+0x70b40> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6f130 <__cxa_atexit@plt+0x63368> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7c910 <__cxa_atexit@plt+0x70b48> │ │ │ │ - ldr r2, [pc, #68] @ 7c938 <__cxa_atexit@plt+0x70b70> │ │ │ │ + bcc 6f194 <__cxa_atexit@plt+0x633cc> │ │ │ │ + ldr r7, [pc, #248] @ 6f1f0 <__cxa_atexit@plt+0x63428> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #244] @ 6f1f4 <__cxa_atexit@plt+0x6342c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r2, [pc, #228] @ 6f1f8 <__cxa_atexit@plt+0x63430> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r3, #1 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6f1a4 <__cxa_atexit@plt+0x633dc> │ │ │ │ + ldr r7, [pc, #148] @ 6f1d8 <__cxa_atexit@plt+0x63410> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6f1bc <__cxa_atexit@plt+0x633f4> │ │ │ │ + ldr r5, [pc, #128] @ 6f1dc <__cxa_atexit@plt+0x63414> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #124] @ 6f1e0 <__cxa_atexit@plt+0x63418> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3] │ │ │ │ + str r5, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6f184 <__cxa_atexit@plt+0x633bc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 6cfd4 <__cxa_atexit@plt+0x6120c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 7c930 <__cxa_atexit@plt+0x70b68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r5, r3, #88, 24 @ 0x5800 │ │ │ │ - andseq r5, r3, #12, 24 @ 0xc00 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r5, r3, #156, 22 @ 0x27000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7c970 <__cxa_atexit@plt+0x70ba8> │ │ │ │ - ldr r2, [pc, #28] @ 7c97c <__cxa_atexit@plt+0x70bb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #64] @ 6f1ec <__cxa_atexit@plt+0x63424> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r3, #48, 22 @ 0xc000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7c9e8 <__cxa_atexit@plt+0x70c20> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, r7, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b150 │ │ │ │ - sub r3, r6, #19 │ │ │ │ - ldr r2, [pc, #56] @ 7c9f4 <__cxa_atexit@plt+0x70c2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, #48] @ 7c9f8 <__cxa_atexit@plt+0x70c30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r8, {r0, r7} │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - str r2, [r8, #20] │ │ │ │ - str r3, [r8, #24] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r7, [pc, #32] @ 6f1e4 <__cxa_atexit@plt+0x6341c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ 6f1e8 <__cxa_atexit@plt+0x63420> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r3, #212, 20 @ 0xd4000 │ │ │ │ - andseq r5, r3, #104, 22 @ 0x1a000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffff87c │ │ │ │ + @ instruction: 0xffffde74 │ │ │ │ + andseq r3, r4, #156, 4 @ 0xc0000009 │ │ │ │ + mvnseq ip, ip, lsl #27 │ │ │ │ + andseq r3, r4, #52, 4 @ 0x40000003 │ │ │ │ + mvnseq ip, r4, lsr #28 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + ldrsheq ip, [pc, #208] @ 6f2cc <__cxa_atexit@plt+0x63504> │ │ │ │ + andseq r3, r4, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7caac <__cxa_atexit@plt+0x70ce4> │ │ │ │ - ldr r2, [pc, #172] @ 7cac8 <__cxa_atexit@plt+0x70d00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7caa0 <__cxa_atexit@plt+0x70cd8> │ │ │ │ - ldr r2, [pc, #132] @ 7cacc <__cxa_atexit@plt+0x70d04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7caa0 <__cxa_atexit@plt+0x70cd8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7cab4 <__cxa_atexit@plt+0x70cec> │ │ │ │ - ldr r1, [pc, #96] @ 7cad0 <__cxa_atexit@plt+0x70d08> │ │ │ │ + bhi 6f230 <__cxa_atexit@plt+0x63468> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 6f238 <__cxa_atexit@plt+0x63470> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 6f248 <__cxa_atexit@plt+0x63480> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r4, #200, 2 @ 0x32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6f2f8 <__cxa_atexit@plt+0x63530> │ │ │ │ + ldr r3, [pc, #188] @ 6f318 <__cxa_atexit@plt+0x63550> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 6f2d8 <__cxa_atexit@plt+0x63510> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 6f2e8 <__cxa_atexit@plt+0x63520> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6f300 <__cxa_atexit@plt+0x63538> │ │ │ │ + ldr lr, [pc, #140] @ 6f31c <__cxa_atexit@plt+0x63554> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldmda r5, {r7, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r0, r3, #15 │ │ │ │ + ldr lr, [pc, #116] @ 6f320 <__cxa_atexit@plt+0x63558> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #112] @ 6f324 <__cxa_atexit@plt+0x6355c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r5, r3, #0, 20 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r3, r4, #64, 2 │ │ │ │ + andseq r3, r4, #124, 6 @ 0xf0000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 7cb54 <__cxa_atexit@plt+0x70d8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7cb3c <__cxa_atexit@plt+0x70d74> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6f3a4 <__cxa_atexit@plt+0x635dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7cb44 <__cxa_atexit@plt+0x70d7c> │ │ │ │ - ldr r2, [pc, #76] @ 7cb58 <__cxa_atexit@plt+0x70d90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + bcc 6f3b8 <__cxa_atexit@plt+0x635f0> │ │ │ │ + ldr r2, [pc, #116] @ 6f3c8 <__cxa_atexit@plt+0x63600> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r0, r3, #15 │ │ │ │ + ldr lr, [pc, #88] @ 6f3cc <__cxa_atexit@plt+0x63604> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #84] @ 6f3d0 <__cxa_atexit@plt+0x63608> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andseq r5, r3, #100, 18 @ 0x190000 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7cbac <__cxa_atexit@plt+0x70de4> │ │ │ │ - ldr r2, [pc, #56] @ 7cbb8 <__cxa_atexit@plt+0x70df0> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + andseq r3, r4, #120 @ 0x78 │ │ │ │ + andseq r3, r4, #180, 4 @ 0x4000000b │ │ │ │ + ldrsbeq ip, [pc, #188] @ 6f498 <__cxa_atexit@plt+0x636d0> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6f43c <__cxa_atexit@plt+0x63674> │ │ │ │ + ldr r2, [pc, #100] @ 6f458 <__cxa_atexit@plt+0x63690> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r3, #240, 16 @ 0xf00000 │ │ │ │ - mvnseq r9, ip, asr #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 1486f34 <__cxa_atexit@plt+0x147b16c> │ │ │ │ - mvnseq r9, r0, asr #28 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6f444 <__cxa_atexit@plt+0x6367c> │ │ │ │ + ldr r3, [pc, #76] @ 6f45c <__cxa_atexit@plt+0x63694> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6f42c <__cxa_atexit@plt+0x63664> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x6297c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 6f460 <__cxa_atexit@plt+0x63698> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r4, #244, 30 @ 0x3d0 │ │ │ │ + @ instruction: 0xfffff330 │ │ │ │ + mvnseq ip, ip, ror #22 │ │ │ │ + mvnseq ip, ip, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7cc30 <__cxa_atexit@plt+0x70e68> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7cc3c <__cxa_atexit@plt+0x70e74> │ │ │ │ - ldr r2, [pc, #68] @ 7cc4c <__cxa_atexit@plt+0x70e84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 7cc50 <__cxa_atexit@plt+0x70e88> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6f4bc <__cxa_atexit@plt+0x636f4> │ │ │ │ + ldr lr, [pc, #64] @ 6f4c8 <__cxa_atexit@plt+0x63700> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #52] @ 6f4cc <__cxa_atexit@plt+0x63704> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 206e2c <__cxa_atexit@plt+0x1fb064> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 6f4b0 <__cxa_atexit@plt+0x636e8> │ │ │ │ + mov r7, r3 │ │ │ │ + b 6f4dc <__cxa_atexit@plt+0x63714> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andseq r5, r3, #224, 14 @ 0x3800000 │ │ │ │ - mvnseq r9, r8, lsr #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 9aa9b8 <__cxa_atexit@plt+0x99ebf0> │ │ │ │ - @ instruction: 0x01fe9d94 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andseq r2, r4, #80, 30 @ 0x140 │ │ │ │ + mvnseq ip, r0, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7ccc4 <__cxa_atexit@plt+0x70efc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6f53c <__cxa_atexit@plt+0x63774> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7ccd0 <__cxa_atexit@plt+0x70f08> │ │ │ │ - ldr r2, [pc, #68] @ 7cce0 <__cxa_atexit@plt+0x70f18> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6f56c <__cxa_atexit@plt+0x637a4> │ │ │ │ + ldr r7, [pc, #148] @ 6f598 <__cxa_atexit@plt+0x637d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #144] @ 6f59c <__cxa_atexit@plt+0x637d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 7cce4 <__cxa_atexit@plt+0x70f1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 7cce8 <__cxa_atexit@plt+0x70f20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r2, [pc, #128] @ 6f5a0 <__cxa_atexit@plt+0x637d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6f57c <__cxa_atexit@plt+0x637b4> │ │ │ │ + ldr r7, [pc, #68] @ 6f590 <__cxa_atexit@plt+0x637c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6f560 <__cxa_atexit@plt+0x63798> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x6297c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - mvneq r7, r4, lsl sp │ │ │ │ - andseq r5, r3, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #16] @ 6f594 <__cxa_atexit@plt+0x637cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff1f4 │ │ │ │ + mvnseq ip, r4, lsr sl │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + mvnseq ip, r4, ror #19 │ │ │ │ + andseq r2, r4, #204, 28 @ 0xcc0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7cd1c <__cxa_atexit@plt+0x70f54> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7cd24 <__cxa_atexit@plt+0x70f5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 6f5d8 <__cxa_atexit@plt+0x63810> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 6f5e0 <__cxa_atexit@plt+0x63818> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 207090 <__cxa_atexit@plt+0x1fb2c8> │ │ │ │ + mov r7, r2 │ │ │ │ + b 6f5f0 <__cxa_atexit@plt+0x63828> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r5, r3, #228, 12 @ 0xe400000 │ │ │ │ - ldrsbeq r9, [lr, #192]! @ 0xc0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub ip, r5, #24 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 7ce18 <__cxa_atexit@plt+0x71050> │ │ │ │ - ldr r3, [pc, #232] @ 7ce34 <__cxa_atexit@plt+0x7106c> │ │ │ │ + andseq r2, r4, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6f6a0 <__cxa_atexit@plt+0x638d8> │ │ │ │ + ldr r3, [pc, #188] @ 6f6c0 <__cxa_atexit@plt+0x638f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r1, r2, r8, sl} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7cdc8 <__cxa_atexit@plt+0x71000> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr sl, [r1, #-8]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r0, r1 │ │ │ │ - ldr r9, [r0, #4]! │ │ │ │ - ldr r8, [r1, #-4] │ │ │ │ - add lr, r6, #12 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7cdd4 <__cxa_atexit@plt+0x7100c> │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 7ce20 <__cxa_atexit@plt+0x71058> │ │ │ │ - ldr r1, [pc, #148] @ 7ce38 <__cxa_atexit@plt+0x71070> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, ip │ │ │ │ - bx r0 │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 7ce20 <__cxa_atexit@plt+0x71058> │ │ │ │ - ldr r0, [pc, #88] @ 7ce3c <__cxa_atexit@plt+0x71074> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #84] @ 7ce40 <__cxa_atexit@plt+0x71078> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - andseq r5, r3, #28, 12 @ 0x1c00000 │ │ │ │ - ldrheq r9, [lr, #184]! @ 0xb8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r9, [r1, #4]! │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 7ceac <__cxa_atexit@plt+0x710e4> │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 7ceec <__cxa_atexit@plt+0x71124> │ │ │ │ - ldr r0, [pc, #108] @ 7cef8 <__cxa_atexit@plt+0x71130> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 7ceec <__cxa_atexit@plt+0x71124> │ │ │ │ - ldr lr, [pc, #64] @ 7cefc <__cxa_atexit@plt+0x71134> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 6f680 <__cxa_atexit@plt+0x638b8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 6f690 <__cxa_atexit@plt+0x638c8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6f6a8 <__cxa_atexit@plt+0x638e0> │ │ │ │ + ldr lr, [pc, #140] @ 6f6c4 <__cxa_atexit@plt+0x638fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #60] @ 7cf00 <__cxa_atexit@plt+0x71138> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldmda r5, {r7, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r0, r3, #15 │ │ │ │ + ldr lr, [pc, #116] @ 6f6c8 <__cxa_atexit@plt+0x63900> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #112] @ 6f6cc <__cxa_atexit@plt+0x63904> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - andseq r5, r3, #68, 10 @ 0x11000000 │ │ │ │ - ldrsheq r9, [lr, #164]! @ 0xa4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7cfa8 <__cxa_atexit@plt+0x711e0> │ │ │ │ - ldr r2, [pc, #156] @ 7cfc4 <__cxa_atexit@plt+0x711fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7cf9c <__cxa_atexit@plt+0x711d4> │ │ │ │ - ldr r2, [pc, #124] @ 7cfc8 <__cxa_atexit@plt+0x71200> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7cf9c <__cxa_atexit@plt+0x711d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7cfb0 <__cxa_atexit@plt+0x711e8> │ │ │ │ - ldr r3, [pc, #88] @ 7cfcc <__cxa_atexit@plt+0x71204> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 7cd38 <__cxa_atexit@plt+0x70f70> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r5, r3, #252, 8 @ 0xfc000000 │ │ │ │ - mvnseq r9, ip, lsr #20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 7d050 <__cxa_atexit@plt+0x71288> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d038 <__cxa_atexit@plt+0x71270> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r2, r4, #152, 26 @ 0x2600 │ │ │ │ + andseq r2, r4, #212, 30 @ 0x350 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6f74c <__cxa_atexit@plt+0x63984> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7d040 <__cxa_atexit@plt+0x71278> │ │ │ │ - ldr r2, [pc, #72] @ 7d054 <__cxa_atexit@plt+0x7128c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r3, #3 │ │ │ │ + bcc 6f760 <__cxa_atexit@plt+0x63998> │ │ │ │ + ldr r2, [pc, #116] @ 6f770 <__cxa_atexit@plt+0x639a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r0, r3, #15 │ │ │ │ + ldr lr, [pc, #88] @ 6f774 <__cxa_atexit@plt+0x639ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #84] @ 6f778 <__cxa_atexit@plt+0x639b0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 7cd38 <__cxa_atexit@plt+0x70f70> │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andseq r5, r3, #100, 8 @ 0x64000000 │ │ │ │ - mvnseq r9, r4, lsr #19 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7d0a8 <__cxa_atexit@plt+0x712e0> │ │ │ │ - ldr r2, [pc, #52] @ 7d0b4 <__cxa_atexit@plt+0x712ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 7cd38 <__cxa_atexit@plt+0x70f70> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r5, r3, #240, 6 @ 0xc0000003 │ │ │ │ - mvnseq r9, r8, ror #18 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d138 <__cxa_atexit@plt+0x71370> │ │ │ │ - ldr r3, [pc, #100] @ 7d140 <__cxa_atexit@plt+0x71378> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + andseq r2, r4, #208, 24 @ 0xd000 │ │ │ │ + andseq r2, r4, #12, 30 @ 0x30 │ │ │ │ + mvnseq ip, r8, asr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6f800 <__cxa_atexit@plt+0x63a38> │ │ │ │ + ldr r3, [pc, #140] @ 6f828 <__cxa_atexit@plt+0x63a60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7d128 <__cxa_atexit@plt+0x71360> │ │ │ │ - ldr r7, [pc, #52] @ 7d144 <__cxa_atexit@plt+0x7137c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #132] @ 6f82c <__cxa_atexit@plt+0x63a64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6f808 <__cxa_atexit@plt+0x63a40> │ │ │ │ + ldr r7, [pc, #104] @ 6f830 <__cxa_atexit@plt+0x63a68> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + ldr r2, [pc, #100] @ 6f834 <__cxa_atexit@plt+0x63a6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6f7f0 <__cxa_atexit@plt+0x63a28> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 6cfd4 <__cxa_atexit@plt+0x6120c> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 6f838 <__cxa_atexit@plt+0x63a70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 6f83c <__cxa_atexit@plt+0x63a74> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsbeq r9, [lr, #140]! @ 0x8c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andseq r2, r4, #64, 24 @ 0x4000 │ │ │ │ + @ instruction: 0xffffd808 │ │ │ │ + andseq r2, r4, #48, 24 @ 0x3000 │ │ │ │ + mvnseq ip, r0, asr #14 │ │ │ │ + andseq r2, r4, #232, 22 @ 0x3a000 │ │ │ │ + mvnseq ip, r0, lsr #14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 7d178 <__cxa_atexit@plt+0x713b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6f888 <__cxa_atexit@plt+0x63ac0> │ │ │ │ + ldr r7, [pc, #52] @ 6f89c <__cxa_atexit@plt+0x63ad4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r3, {r7, r8} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6f87c <__cxa_atexit@plt+0x63ab4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6da84 <__cxa_atexit@plt+0x61cbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6f8a0 <__cxa_atexit@plt+0x63ad8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r3, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe218 │ │ │ │ + ldrsbeq ip, [pc, #104] @ 6f910 <__cxa_atexit@plt+0x63b48> │ │ │ │ + mvnseq ip, r0, lsr #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6f8fc <__cxa_atexit@plt+0x63b34> │ │ │ │ + ldr lr, [pc, #64] @ 6f908 <__cxa_atexit@plt+0x63b40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #52] @ 6f90c <__cxa_atexit@plt+0x63b44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 6f8f0 <__cxa_atexit@plt+0x63b28> │ │ │ │ mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r9, r8, lsr #17 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ + b 6f91c <__cxa_atexit@plt+0x63b54> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andseq r2, r4, #16, 22 @ 0x4000 │ │ │ │ + mvnseq ip, r4, lsr r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7d254 <__cxa_atexit@plt+0x7148c> │ │ │ │ - ldr r3, [pc, #188] @ 7d264 <__cxa_atexit@plt+0x7149c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #184] @ 7d268 <__cxa_atexit@plt+0x714a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r8, [ip, #15] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldmib r5, {r3, r9} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - add r0, r7, #32 │ │ │ │ - sub r7, r6, #17 │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 7d234 <__cxa_atexit@plt+0x7146c> │ │ │ │ - ldr r2, [pc, #112] @ 7d270 <__cxa_atexit@plt+0x714a8> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 6f980 <__cxa_atexit@plt+0x63bb8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6f9d8 <__cxa_atexit@plt+0x63c10> │ │ │ │ + ldr r7, [pc, #212] @ 6fa1c <__cxa_atexit@plt+0x63c54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #208] @ 6fa20 <__cxa_atexit@plt+0x63c58> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r6] │ │ │ │ - ldr r3, [r5, #20]! │ │ │ │ - str r2, [r0] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #84] @ 7d274 <__cxa_atexit@plt+0x714ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, ip │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r2, [pc, #48] @ 7d26c <__cxa_atexit@plt+0x714a4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r2, [pc, #192] @ 6fa24 <__cxa_atexit@plt+0x63c5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r0] │ │ │ │ - mov r9, r6 │ │ │ │ - str r3, [r9], #-3 │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r8, ip │ │ │ │ - b 7cd38 <__cxa_atexit@plt+0x70f70> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - andseq r5, r3, #52, 4 @ 0x40000003 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - andseq r5, r3, #32, 4 │ │ │ │ - mvnseq sl, r8, asr #6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d310 <__cxa_atexit@plt+0x71548> │ │ │ │ - ldr lr, [pc, #124] @ 7d318 <__cxa_atexit@plt+0x71550> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r0, r1, ip} │ │ │ │ - str r3, [r7, #16] │ │ │ │ - add lr, r7, #20 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7d2f8 <__cxa_atexit@plt+0x71530> │ │ │ │ - ldr r3, [pc, #68] @ 7d31c <__cxa_atexit@plt+0x71554> │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #128] @ 6fa08 <__cxa_atexit@plt+0x63c40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6f9e8 <__cxa_atexit@plt+0x63c20> │ │ │ │ + ldr r3, [pc, #108] @ 6fa0c <__cxa_atexit@plt+0x63c44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d308 <__cxa_atexit@plt+0x71540> │ │ │ │ - b 7d370 <__cxa_atexit@plt+0x715a8> │ │ │ │ + ldr r2, [pc, #104] @ 6fa10 <__cxa_atexit@plt+0x63c48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6f9c8 <__cxa_atexit@plt+0x63c00> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 6cfd4 <__cxa_atexit@plt+0x6120c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #36] @ 6fa14 <__cxa_atexit@plt+0x63c4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ 6fa18 <__cxa_atexit@plt+0x63c50> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - mvnseq sl, r4, lsr #5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 7d360 <__cxa_atexit@plt+0x71598> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d358 <__cxa_atexit@plt+0x71590> │ │ │ │ - b 7d370 <__cxa_atexit@plt+0x715a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq sl, r0, ror #4 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xffffd630 │ │ │ │ + andseq r2, r4, #88, 20 @ 0x58000 │ │ │ │ + mvnseq ip, r0, ror #10 │ │ │ │ + andseq r2, r4, #8, 20 @ 0x8000 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + mvnseq ip, r0, lsr #11 │ │ │ │ + andseq r2, r4, #136, 20 @ 0x88000 │ │ │ │ + mvnseq ip, r8, lsr r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7d3b0 <__cxa_atexit@plt+0x715e8> │ │ │ │ - ldr r3, [pc, #168] @ 7d42c <__cxa_atexit@plt+0x71664> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d3e0 <__cxa_atexit@plt+0x71618> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 7d3e8 <__cxa_atexit@plt+0x71620> │ │ │ │ - ldr r7, [pc, #144] @ 7d43c <__cxa_atexit@plt+0x71674> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 7d418 <__cxa_atexit@plt+0x71650> │ │ │ │ - ldr r3, [pc, #108] @ 7d424 <__cxa_atexit@plt+0x7165c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #104] @ 7d428 <__cxa_atexit@plt+0x71660> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 7d410 <__cxa_atexit@plt+0x71648> │ │ │ │ - ldr r3, [pc, #60] @ 7d434 <__cxa_atexit@plt+0x7166c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 7d438 <__cxa_atexit@plt+0x71670> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - b 7d3d0 <__cxa_atexit@plt+0x71608> │ │ │ │ - ldr r7, [pc, #24] @ 7d430 <__cxa_atexit@plt+0x71668> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6fa70 <__cxa_atexit@plt+0x63ca8> │ │ │ │ + ldr r7, [pc, #52] @ 6fa84 <__cxa_atexit@plt+0x63cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + stmda r3, {r7, r8} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6fa64 <__cxa_atexit@plt+0x63c9c> │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mvnseq r9, ip, asr #11 │ │ │ │ - andseq r5, r3, #72 @ 0x48 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - mvnseq r9, r8, lsr #11 │ │ │ │ - andseq r5, r3, #8 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - mvnseq sl, r0, ror r1 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 7d468 <__cxa_atexit@plt+0x716a0> │ │ │ │ - ldr r7, [pc, #84] @ 7d4b8 <__cxa_atexit@plt+0x716f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 7d4a0 <__cxa_atexit@plt+0x716d8> │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 7d498 <__cxa_atexit@plt+0x716d0> │ │ │ │ - ldr r3, [pc, #56] @ 7d4b0 <__cxa_atexit@plt+0x716e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 7d4b4 <__cxa_atexit@plt+0x716ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r7, [pc, #12] @ 7d4ac <__cxa_atexit@plt+0x716e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + b 6da84 <__cxa_atexit@plt+0x61cbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvnseq r9, r8, lsr #10 │ │ │ │ - andseq r4, r3, #136, 30 @ 0x220 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - mvnseq r9, r0, lsl #10 │ │ │ │ - andeq r0, r0, r9, lsr #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 7d54c <__cxa_atexit@plt+0x71784> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r1, [r2, #15] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - bge 7d524 <__cxa_atexit@plt+0x7175c> │ │ │ │ - str sl, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #80] @ 7d564 <__cxa_atexit@plt+0x7179c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #48] @ 7d560 <__cxa_atexit@plt+0x71798> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r3, #64, 30 @ 0x100 │ │ │ │ - andseq r4, r3, #44, 30 @ 0xb0 │ │ │ │ - mvnseq r9, ip, asr #31 │ │ │ │ - andeq r2, r0, r9, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #28]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 7d5a4 <__cxa_atexit@plt+0x717dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 7d5a8 <__cxa_atexit@plt+0x717e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - b 7c298 <__cxa_atexit@plt+0x704d0> │ │ │ │ - andseq r4, r3, #124, 28 @ 0x7c0 │ │ │ │ - andseq r4, r3, #132, 28 @ 0x840 │ │ │ │ - mvnseq sl, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6fa88 <__cxa_atexit@plt+0x63cc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r3, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe030 │ │ │ │ + ldrsheq ip, [pc, #64] @ 6fad0 <__cxa_atexit@plt+0x63d08> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7d600 <__cxa_atexit@plt+0x71838> │ │ │ │ + bhi 6fac0 <__cxa_atexit@plt+0x63cf8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 7d608 <__cxa_atexit@plt+0x71840> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 6fac8 <__cxa_atexit@plt+0x63d00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #44] @ 7d60c <__cxa_atexit@plt+0x71844> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 7d610 <__cxa_atexit@plt+0x71848> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 7d288 <__cxa_atexit@plt+0x714c0> │ │ │ │ + b 6fad8 <__cxa_atexit@plt+0x63d10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r4, r3, #24, 28 @ 0x180 │ │ │ │ - andseq r4, r3, #64, 28 @ 0x400 │ │ │ │ - andseq r4, r3, #196, 28 @ 0xc40 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7d664 <__cxa_atexit@plt+0x7189c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 7d678 <__cxa_atexit@plt+0x718b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r4, r3, #172, 28 @ 0xac0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7d6c4 <__cxa_atexit@plt+0x718fc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r7, [r7, r2] │ │ │ │ - ldr r2, [pc, #40] @ 7d6d8 <__cxa_atexit@plt+0x71910> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r4, r3, #76, 28 @ 0x4c0 │ │ │ │ - ldrsheq r9, [lr, #228]! @ 0xe4 │ │ │ │ + andseq r2, r4, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d76c <__cxa_atexit@plt+0x719a4> │ │ │ │ - ldr lr, [pc, #116] @ 7d774 <__cxa_atexit@plt+0x719ac> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6fb88 <__cxa_atexit@plt+0x63dc0> │ │ │ │ + ldr r3, [pc, #188] @ 6fba8 <__cxa_atexit@plt+0x63de0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 6fb68 <__cxa_atexit@plt+0x63da0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 6fb78 <__cxa_atexit@plt+0x63db0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6fb90 <__cxa_atexit@plt+0x63dc8> │ │ │ │ + ldr lr, [pc, #140] @ 6fbac <__cxa_atexit@plt+0x63de4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #31] │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7d760 <__cxa_atexit@plt+0x71998> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7d784 <__cxa_atexit@plt+0x719bc> │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldmda r5, {r7, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r0, r3, #15 │ │ │ │ + ldr lr, [pc, #116] @ 6fbb0 <__cxa_atexit@plt+0x63de8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #112] @ 6fbb4 <__cxa_atexit@plt+0x63dec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq r9, ip, asr lr │ │ │ │ - andeq r1, r0, sl, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7d848 <__cxa_atexit@plt+0x71a80> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 7d7f4 <__cxa_atexit@plt+0x71a2c> │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 7d808 <__cxa_atexit@plt+0x71a40> │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 7d860 <__cxa_atexit@plt+0x71a98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 7d858 <__cxa_atexit@plt+0x71a90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 7d85c <__cxa_atexit@plt+0x71a94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str ip, [r5, #32] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - mvnseq r9, r0, ror #26 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 7d91c <__cxa_atexit@plt+0x71b54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d904 <__cxa_atexit@plt+0x71b3c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r2, r4, #176, 16 @ 0xb00000 │ │ │ │ + andseq r2, r4, #236, 20 @ 0xec000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6fc34 <__cxa_atexit@plt+0x63e6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7d90c <__cxa_atexit@plt+0x71b44> │ │ │ │ - ldr r8, [pc, #132] @ 7d920 <__cxa_atexit@plt+0x71b58> │ │ │ │ + bcc 6fc48 <__cxa_atexit@plt+0x63e80> │ │ │ │ + ldr r2, [pc, #116] @ 6fc58 <__cxa_atexit@plt+0x63e90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r0, r3, #15 │ │ │ │ + ldr lr, [pc, #88] @ 6fc5c <__cxa_atexit@plt+0x63e94> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #84] @ 6fc60 <__cxa_atexit@plt+0x63e98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r3, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ - ldr r1, [pc, #84] @ 7d924 <__cxa_atexit@plt+0x71b5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - ldr r7, [pc, #56] @ 7d928 <__cxa_atexit@plt+0x71b60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r3, #23 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 7d288 <__cxa_atexit@plt+0x714c0> │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r4, r3, #20, 24 @ 0x1400 │ │ │ │ - andseq r4, r3, #100, 22 @ 0x19000 │ │ │ │ - andseq r4, r3, #64, 22 @ 0x10000 │ │ │ │ - @ instruction: 0x01fe9c98 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7d9b8 <__cxa_atexit@plt+0x71bf0> │ │ │ │ - ldr r8, [pc, #112] @ 7d9c4 <__cxa_atexit@plt+0x71bfc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #64] @ 7d9c8 <__cxa_atexit@plt+0x71c00> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + andseq r2, r4, #232, 14 @ 0x3a00000 │ │ │ │ + andseq r2, r4, #36, 20 @ 0x24000 │ │ │ │ + ldrheq ip, [pc, #48] @ 6fc9c <__cxa_atexit@plt+0x63ed4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6fd00 <__cxa_atexit@plt+0x63f38> │ │ │ │ + ldr r2, [pc, #132] @ 6fd08 <__cxa_atexit@plt+0x63f40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #124] @ 6fd0c <__cxa_atexit@plt+0x63f44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r7, [pc, #36] @ 7d9cc <__cxa_atexit@plt+0x71c04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, ip │ │ │ │ - b 7d288 <__cxa_atexit@plt+0x714c0> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r3, #92, 22 @ 0x17000 │ │ │ │ - andseq r4, r3, #172, 20 @ 0xac000 │ │ │ │ - andseq r4, r3, #136, 20 @ 0x88000 │ │ │ │ - ldrsheq r9, [lr, #180]! @ 0xb4 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7da34 <__cxa_atexit@plt+0x71c6c> │ │ │ │ - ldr lr, [pc, #72] @ 7da40 <__cxa_atexit@plt+0x71c78> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ 7da44 <__cxa_atexit@plt+0x71c7c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvnseq r9, ip, ror fp │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #100] @ 7dac4 <__cxa_atexit@plt+0x71cfc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7daac <__cxa_atexit@plt+0x71ce4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7dab8 <__cxa_atexit@plt+0x71cf0> │ │ │ │ - ldr r2, [pc, #68] @ 7dac8 <__cxa_atexit@plt+0x71d00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 7dacc <__cxa_atexit@plt+0x71d04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 7d288 <__cxa_atexit@plt+0x714c0> │ │ │ │ + beq 6fcc8 <__cxa_atexit@plt+0x63f00> │ │ │ │ + ldr r2, [pc, #100] @ 6fd10 <__cxa_atexit@plt+0x63f48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 6fcd4 <__cxa_atexit@plt+0x63f0c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 6fce8 <__cxa_atexit@plt+0x63f20> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r4, r3, #44, 20 @ 0x2c000 │ │ │ │ - andseq r4, r3, #140, 18 @ 0x230000 │ │ │ │ - ldrsheq r9, [lr, #164]! @ 0xa4 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 6fd14 <__cxa_atexit@plt+0x63f4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ 6fd18 <__cxa_atexit@plt+0x63f50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andseq r2, r4, #88, 14 @ 0x1600000 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + mvnseq ip, ip, lsr #6 │ │ │ │ + mvnseq ip, r0, lsr #6 │ │ │ │ + ldrsheq ip, [pc, #40] @ 6fd4c <__cxa_atexit@plt+0x63f84> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7db20 <__cxa_atexit@plt+0x71d58> │ │ │ │ - ldr r2, [pc, #52] @ 7db2c <__cxa_atexit@plt+0x71d64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #80] @ 6fd80 <__cxa_atexit@plt+0x63fb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 7db30 <__cxa_atexit@plt+0x71d68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 7d288 <__cxa_atexit@plt+0x714c0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r3, #184, 18 @ 0x2e0000 │ │ │ │ - andseq r4, r3, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7db84 <__cxa_atexit@plt+0x71dbc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 7db98 <__cxa_atexit@plt+0x71dd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 6fd54 <__cxa_atexit@plt+0x63f8c> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 6fd68 <__cxa_atexit@plt+0x63fa0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andseq r4, r3, #140, 18 @ 0x230000 │ │ │ │ - mvnseq r9, r4, asr #20 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7dc0c <__cxa_atexit@plt+0x71e44> │ │ │ │ - ldr r3, [pc, #84] @ 7dc14 <__cxa_atexit@plt+0x71e4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7dbfc <__cxa_atexit@plt+0x71e34> │ │ │ │ - ldr r7, [pc, #52] @ 7dc18 <__cxa_atexit@plt+0x71e50> │ │ │ │ + ldr r7, [pc, #20] @ 6fd84 <__cxa_atexit@plt+0x63fbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #12] @ 6fd88 <__cxa_atexit@plt+0x63fc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + mvnseq ip, ip, lsr #5 │ │ │ │ + mvnseq ip, r0, lsr #5 │ │ │ │ + mvnseq ip, r8, lsl #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6fdb8 <__cxa_atexit@plt+0x63ff0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6fdd0 <__cxa_atexit@plt+0x64008> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 6fdd4 <__cxa_atexit@plt+0x6400c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mvnseq ip, ip, asr r2 │ │ │ │ + mvnseq ip, r0, asr r2 │ │ │ │ + mvnseq ip, r8, ror r2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6fe20 <__cxa_atexit@plt+0x64058> │ │ │ │ + ldr r7, [pc, #52] @ 6fe34 <__cxa_atexit@plt+0x6406c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6fe14 <__cxa_atexit@plt+0x6404c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 6fe48 <__cxa_atexit@plt+0x64080> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6fe38 <__cxa_atexit@plt+0x64070> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r9, r8, asr #19 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + mvnseq ip, r0, asr r2 │ │ │ │ + mvnseq ip, r8, lsl r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 7dc4c <__cxa_atexit@plt+0x71e84> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #8]! │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 6fe98 <__cxa_atexit@plt+0x640d0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 6fedc <__cxa_atexit@plt+0x64114> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 6ff20 <__cxa_atexit@plt+0x64158> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 6ff5c <__cxa_atexit@plt+0x64194> │ │ │ │ + ldr r7, [pc, #324] @ 6ffd0 <__cxa_atexit@plt+0x64208> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6ffa0 <__cxa_atexit@plt+0x641d8> │ │ │ │ + ldr r7, [pc, #272] @ 6ffc0 <__cxa_atexit@plt+0x641f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #268] @ 6ffc4 <__cxa_atexit@plt+0x641fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01fe9994 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add sl, lr, #80 @ 0x50 │ │ │ │ - cmp r6, sl │ │ │ │ - bcc 7ddd8 <__cxa_atexit@plt+0x72010> │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r0, [pc, #364] @ 7dde8 <__cxa_atexit@plt+0x72020> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 6f5f0 <__cxa_atexit@plt+0x63828> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6ffa0 <__cxa_atexit@plt+0x641d8> │ │ │ │ + ldr r7, [pc, #224] @ 6ffd4 <__cxa_atexit@plt+0x6420c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #220] @ 6ffd8 <__cxa_atexit@plt+0x64210> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 6f248 <__cxa_atexit@plt+0x63480> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 6ffb0 <__cxa_atexit@plt+0x641e8> │ │ │ │ + ldr r5, [pc, #164] @ 6ffdc <__cxa_atexit@plt+0x64214> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #160] @ 6ffe0 <__cxa_atexit@plt+0x64218> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r6, [pc, #316] @ 7ddec <__cxa_atexit@plt+0x72024> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, lr │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r6, [r3, #12]! │ │ │ │ - mov r0, r5 │ │ │ │ - ldr fp, [r0, #8]! │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ - ldr r8, [r0, #16] │ │ │ │ - str r8, [r1, #8] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - ldr r6, [pc, #272] @ 7ddf0 <__cxa_atexit@plt+0x72028> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, r1 │ │ │ │ - str r6, [r9, #24]! │ │ │ │ - mov r6, r1 │ │ │ │ - str r9, [r6, #60]! @ 0x3c │ │ │ │ - ldr r9, [pc, #252] @ 7ddf4 <__cxa_atexit@plt+0x7202c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str fp, [r1, #28] │ │ │ │ - str r2, [r1, #32] │ │ │ │ - str r8, [r1, #36] @ 0x24 │ │ │ │ - str r1, [r1, #16] │ │ │ │ - add r8, r1, #44 @ 0x2c │ │ │ │ - stm r8, {r1, r2, fp} │ │ │ │ - str r3, [r1, #56] @ 0x38 │ │ │ │ - str r9, [r1, #40]! @ 0x28 │ │ │ │ - ldr fp, [r0, #-4] │ │ │ │ - cmp fp, ip │ │ │ │ - bge 7dd70 <__cxa_atexit@plt+0x71fa8> │ │ │ │ - ldr r2, [pc, #208] @ 7ddfc <__cxa_atexit@plt+0x72034> │ │ │ │ + str r5, [r3] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 5e9c4 <__cxa_atexit@plt+0x52bfc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6ffa0 <__cxa_atexit@plt+0x641d8> │ │ │ │ + ldr r7, [pc, #84] @ 6ffc8 <__cxa_atexit@plt+0x64200> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 6ffcc <__cxa_atexit@plt+0x64204> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #204] @ 7de00 <__cxa_atexit@plt+0x72038> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 6fad8 <__cxa_atexit@plt+0x63d10> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff5bc │ │ │ │ + @ instruction: 0xfffff734 │ │ │ │ + @ instruction: 0xfffff938 │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + ldrheq ip, [pc, #16] @ 6ffe8 <__cxa_atexit@plt+0x64220> │ │ │ │ + @ instruction: 0xfffff16c │ │ │ │ + @ instruction: 0xfffff348 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 70004 <__cxa_atexit@plt+0x6423c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [lr, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r1, [lr, #72] @ 0x48 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [lr, #76] @ 0x4c │ │ │ │ - str fp, [lr, #80] @ 0x50 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r8, sl, #11 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, sl │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r2, [pc, #128] @ 7ddf8 <__cxa_atexit@plt+0x72030> │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mvnseq fp, r8, lsl #30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ 70028 <__cxa_atexit@plt+0x64260> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mvnseq ip, r0, rrx │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ 7004c <__cxa_atexit@plt+0x64284> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mvnseq ip, r4, asr r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ 70070 <__cxa_atexit@plt+0x642a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mvnseq ip, r8, asr #32 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ 70094 <__cxa_atexit@plt+0x642cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mvnseq ip, ip, lsr r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ 700b8 <__cxa_atexit@plt+0x642f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mvnseq ip, r0, lsr r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 700dc <__cxa_atexit@plt+0x64314> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1c5e98c <__cxa_atexit@plt+0x1c52bc4> │ │ │ │ + mvnseq ip, r4, rrx │ │ │ │ + mvnseq ip, r0, ror r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 70138 <__cxa_atexit@plt+0x64370> │ │ │ │ + ldr r2, [pc, #64] @ 70140 <__cxa_atexit@plt+0x64378> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7ddc8 <__cxa_atexit@plt+0x72000> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 7ded4 <__cxa_atexit@plt+0x7210c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ + ldr r1, [pc, #60] @ 70144 <__cxa_atexit@plt+0x6437c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 70148 <__cxa_atexit@plt+0x64380> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ 7014c <__cxa_atexit@plt+0x64384> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffebb0 │ │ │ │ - @ instruction: 0xffffed54 │ │ │ │ - @ instruction: 0xfffff3e4 │ │ │ │ - @ instruction: 0xfffff58c │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - mvnseq r9, r0, asr #15 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + mvnseq ip, r0, asr #32 │ │ │ │ + andseq r2, r4, #212, 4 @ 0x4000000d │ │ │ │ + andseq r2, r4, #136, 8 @ 0x88000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #84] @ 7de70 <__cxa_atexit@plt+0x720a8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7de58 <__cxa_atexit@plt+0x72090> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7de64 <__cxa_atexit@plt+0x7209c> │ │ │ │ - ldr r2, [pc, #52] @ 7de74 <__cxa_atexit@plt+0x720ac> │ │ │ │ + bcc 70184 <__cxa_atexit@plt+0x643bc> │ │ │ │ + ldr r2, [pc, #28] @ 70190 <__cxa_atexit@plt+0x643c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 7d288 <__cxa_atexit@plt+0x714c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r4, r3, #112, 12 @ 0x7000000 │ │ │ │ - mvnseq r9, ip, asr #14 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r2, r4, #56, 8 @ 0x38000000 │ │ │ │ + ldrheq fp, [pc, #248] @ 70294 <__cxa_atexit@plt+0x644cc> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 701dc <__cxa_atexit@plt+0x64414> │ │ │ │ + ldr r7, [pc, #52] @ 701f4 <__cxa_atexit@plt+0x6442c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ 701f8 <__cxa_atexit@plt+0x64430> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r7, [pc, #24] @ 701fc <__cxa_atexit@plt+0x64434> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andseq r2, r4, #108, 8 @ 0x6c000000 │ │ │ │ + mvnseq fp, r4, lsl #31 │ │ │ │ + mvnseq fp, ip, asr #30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 70244 <__cxa_atexit@plt+0x6447c> │ │ │ │ + ldr r3, [pc, #48] @ 70260 <__cxa_atexit@plt+0x64498> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ 70264 <__cxa_atexit@plt+0x6449c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 1c623ac <__cxa_atexit@plt+0x1c565e4> │ │ │ │ + ldr r7, [pc, #28] @ 70268 <__cxa_atexit@plt+0x644a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + mvnseq fp, r0, lsl pc │ │ │ │ + mvnseq fp, r4, lsr #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7deb8 <__cxa_atexit@plt+0x720f0> │ │ │ │ - ldr r2, [pc, #36] @ 7dec4 <__cxa_atexit@plt+0x720fc> │ │ │ │ + bcc 702a0 <__cxa_atexit@plt+0x644d8> │ │ │ │ + ldr r2, [pc, #28] @ 702ac <__cxa_atexit@plt+0x644e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 7d288 <__cxa_atexit@plt+0x714c0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r3, #16, 12 @ 0x1000000 │ │ │ │ - mvnseq r9, ip, lsl #14 │ │ │ │ - andeq r0, r0, sl, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #40]! @ 0x28 │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7df98 <__cxa_atexit@plt+0x721d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7dfbc <__cxa_atexit@plt+0x721f4> │ │ │ │ - ldr r2, [pc, #204] @ 7dfd8 <__cxa_atexit@plt+0x72210> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r1, [pc, #156] @ 7dfdc <__cxa_atexit@plt+0x72214> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [pc, #120] @ 7dfe0 <__cxa_atexit@plt+0x72218> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 7dfd0 <__cxa_atexit@plt+0x72208> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #36] @ 7dfd4 <__cxa_atexit@plt+0x7220c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 7d288 <__cxa_atexit@plt+0x714c0> │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r3, #128, 8 @ 0x80000000 │ │ │ │ - andseq r4, r3, #4, 10 @ 0x1000000 │ │ │ │ - @ instruction: 0xfffff6a8 │ │ │ │ - @ instruction: 0xfffff7a8 │ │ │ │ - andseq r4, r3, #180, 10 @ 0x2d000000 │ │ │ │ - mvnseq r9, r0, lsl #12 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 7e0b4 <__cxa_atexit@plt+0x722ec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7e0c0 <__cxa_atexit@plt+0x722f8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #208] @ 7e0ec <__cxa_atexit@plt+0x72324> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r2, r4, #28, 6 @ 0x70000000 │ │ │ │ + mvnseq fp, r0, asr #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 70308 <__cxa_atexit@plt+0x64540> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 70300 <__cxa_atexit@plt+0x64538> │ │ │ │ + ldr r3, [pc, #44] @ 70310 <__cxa_atexit@plt+0x64548> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 70314 <__cxa_atexit@plt+0x6454c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [pc, #184] @ 7e0f0 <__cxa_atexit@plt+0x72328> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 7e0d0 <__cxa_atexit@plt+0x72308> │ │ │ │ - ldr lr, [pc, #152] @ 7e0f4 <__cxa_atexit@plt+0x7232c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #148] @ 7e0f8 <__cxa_atexit@plt+0x72330> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7e0a4 <__cxa_atexit@plt+0x722dc> │ │ │ │ - ldr r7, [pc, #108] @ 7e0fc <__cxa_atexit@plt+0x72334> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c726b8 <__cxa_atexit@plt+0x1c668f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mvnseq fp, ip, lsl #29 │ │ │ │ + andseq r2, r4, #248 @ 0xf8 │ │ │ │ + mvnseq fp, r8, ror #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 70384 <__cxa_atexit@plt+0x645bc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7037c <__cxa_atexit@plt+0x645b4> │ │ │ │ + ldr r7, [pc, #64] @ 7038c <__cxa_atexit@plt+0x645c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ 70390 <__cxa_atexit@plt+0x645c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ 70394 <__cxa_atexit@plt+0x645cc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ 70398 <__cxa_atexit@plt+0x645d0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #40] @ 7e100 <__cxa_atexit@plt+0x72338> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ + mvnseq fp, ip, lsr lr │ │ │ │ + andseq r2, r4, #144 @ 0x90 │ │ │ │ + andseq r2, r4, #220, 4 @ 0xc000000d │ │ │ │ + andseq r2, r4, #56, 4 @ 0x80000003 │ │ │ │ + ldrsheq fp, [pc, #208] @ 70474 <__cxa_atexit@plt+0x646ac> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 703bc <__cxa_atexit@plt+0x645f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1d3b5b4 <__cxa_atexit@plt+0x1d2f7ec> │ │ │ │ + mvnseq fp, r0, ror #27 │ │ │ │ + mvneq r6, r3, asr #19 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r6, r9, lsl #20 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r6, fp, asr #20 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq r6, sp, lsl #21 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r6, [r9, #160]! @ 0xa0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r4, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andseq r4, r3, #212, 6 @ 0x50000003 │ │ │ │ - andseq r4, r3, #56, 8 @ 0x38000000 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - andseq r4, r3, #80, 8 @ 0x50000000 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - andseq r4, r3, #220, 6 @ 0x70000003 │ │ │ │ - @ instruction: 0x01fe9498 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e194 <__cxa_atexit@plt+0x723cc> │ │ │ │ - ldr lr, [pc, #116] @ 7e19c <__cxa_atexit@plt+0x723d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 70484 <__cxa_atexit@plt+0x646bc> │ │ │ │ + ldr r3, [pc, #60] @ 70494 <__cxa_atexit@plt+0x646cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7e188 <__cxa_atexit@plt+0x723c0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7e1ac <__cxa_atexit@plt+0x723e4> │ │ │ │ + beq 70474 <__cxa_atexit@plt+0x646ac> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 70498 <__cxa_atexit@plt+0x646d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq r9, r0, lsl #8 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7e27c <__cxa_atexit@plt+0x724b4> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 7e218 <__cxa_atexit@plt+0x72450> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 7e22c <__cxa_atexit@plt+0x72464> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 7e294 <__cxa_atexit@plt+0x724cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq fp, r4, ror #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 7e28c <__cxa_atexit@plt+0x724c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 7e290 <__cxa_atexit@plt+0x724c8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 7a574 <__cxa_atexit@plt+0x6e7ac> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r3, #252, 2 @ 0x3f │ │ │ │ - andseq r4, r3, #212, 2 @ 0x35 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - mvnseq r9, ip, lsl #5 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 7e2cc <__cxa_atexit@plt+0x72504> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 7a574 <__cxa_atexit@plt+0x6e7ac> │ │ │ │ - andseq r4, r3, #128, 2 │ │ │ │ - mvnseq r9, r4, lsr #6 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7e5b0 <__cxa_atexit@plt+0x727e8> │ │ │ │ - str sl, [sp, #16] │ │ │ │ - str r5, [sp] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str fp, [sp, #28] │ │ │ │ - ldr r5, [r8, #3] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - add ip, r8, #11 │ │ │ │ - ldm ip, {r0, r4, fp, ip} │ │ │ │ - add r5, r1, r9 │ │ │ │ - add r5, r5, r0 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - sub r5, r4, r9 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - cmp r5, #1 │ │ │ │ - blt 7e378 <__cxa_atexit@plt+0x725b0> │ │ │ │ - add r2, r1, r0 │ │ │ │ - add sl, r2, r9 │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb lr, [sl, r2] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 7e400 <__cxa_atexit@plt+0x72638> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 7e460 <__cxa_atexit@plt+0x72698> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 7e4c0 <__cxa_atexit@plt+0x726f8> │ │ │ │ - sxtb r4, lr │ │ │ │ - cmn r4, #1 │ │ │ │ - ble 7e520 <__cxa_atexit@plt+0x72758> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r5, r2 │ │ │ │ - bne 7e344 <__cxa_atexit@plt+0x7257c> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - stmdb r3, {r4, r5} │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 7e5bc <__cxa_atexit@plt+0x727f4> │ │ │ │ - ldr lr, [pc, #592] @ 7e620 <__cxa_atexit@plt+0x72858> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r2 │ │ │ │ - b 7e5a4 <__cxa_atexit@plt+0x727dc> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 7e574 <__cxa_atexit@plt+0x727ac> │ │ │ │ - ldr r7, [pc, #444] @ 7e618 <__cxa_atexit@plt+0x72850> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 7e5ec <__cxa_atexit@plt+0x72824> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 7e574 <__cxa_atexit@plt+0x727ac> │ │ │ │ - ldr r7, [pc, #352] @ 7e61c <__cxa_atexit@plt+0x72854> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 7e5ec <__cxa_atexit@plt+0x72824> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 7e574 <__cxa_atexit@plt+0x727ac> │ │ │ │ - ldr r7, [pc, #244] @ 7e610 <__cxa_atexit@plt+0x72848> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 70504 <__cxa_atexit@plt+0x6473c> │ │ │ │ + ldr r3, [pc, #60] @ 70514 <__cxa_atexit@plt+0x6474c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 704f4 <__cxa_atexit@plt+0x6472c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 70518 <__cxa_atexit@plt+0x64750> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 7e5ec <__cxa_atexit@plt+0x72824> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 7e5e4 <__cxa_atexit@plt+0x7281c> │ │ │ │ - ldr lr, [pc, #144] @ 7e60c <__cxa_atexit@plt+0x72844> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r0, r1, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 7e864 <__cxa_atexit@plt+0x72a9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 7e624 <__cxa_atexit@plt+0x7285c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #40] @ 7e614 <__cxa_atexit@plt+0x7284c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3, #-52]! @ 0xffffffcc │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r3, #152, 30 @ 0x260 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andseq r4, r3, #68, 2 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrsbeq r8, [lr, #240]! @ 0xf0 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7e678 <__cxa_atexit@plt+0x728b0> │ │ │ │ - ldr lr, [pc, #64] @ 7e690 <__cxa_atexit@plt+0x728c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 7e864 <__cxa_atexit@plt+0x72a9c> │ │ │ │ - ldr r3, [pc, #20] @ 7e694 <__cxa_atexit@plt+0x728cc> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq fp, r8, ror #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 70584 <__cxa_atexit@plt+0x647bc> │ │ │ │ + ldr r3, [pc, #60] @ 70594 <__cxa_atexit@plt+0x647cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r3, r3, #196, 28 @ 0xc40 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r8, r0, ror #30 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7e6e8 <__cxa_atexit@plt+0x72920> │ │ │ │ - ldr lr, [pc, #60] @ 7e700 <__cxa_atexit@plt+0x72938> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 7e864 <__cxa_atexit@plt+0x72a9c> │ │ │ │ - ldr r3, [pc, #20] @ 7e704 <__cxa_atexit@plt+0x7293c> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 70574 <__cxa_atexit@plt+0x647ac> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 70598 <__cxa_atexit@plt+0x647d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq fp, ip, ror #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 705fc <__cxa_atexit@plt+0x64834> │ │ │ │ + ldr r3, [pc, #52] @ 7060c <__cxa_atexit@plt+0x64844> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r3, #80, 28 @ 0x500 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldrsheq r8, [lr, #224]! @ 0xe0 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7e758 <__cxa_atexit@plt+0x72990> │ │ │ │ - ldr lr, [pc, #60] @ 7e770 <__cxa_atexit@plt+0x729a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 7e864 <__cxa_atexit@plt+0x72a9c> │ │ │ │ - ldr r3, [pc, #20] @ 7e774 <__cxa_atexit@plt+0x729ac> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 705ec <__cxa_atexit@plt+0x64824> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 70610 <__cxa_atexit@plt+0x64848> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrsheq fp, [pc, #184] @ 706d0 <__cxa_atexit@plt+0x64908> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 706a4 <__cxa_atexit@plt+0x648dc> │ │ │ │ + ldr r3, [pc, #136] @ 706cc <__cxa_atexit@plt+0x64904> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r3, #224, 26 @ 0x3800 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r8, r0, lsl #29 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #128] @ 706d0 <__cxa_atexit@plt+0x64908> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 70698 <__cxa_atexit@plt+0x648d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r2] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 706ac <__cxa_atexit@plt+0x648e4> │ │ │ │ + ldr r2, [pc, #84] @ 706d8 <__cxa_atexit@plt+0x64910> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ 706d4 <__cxa_atexit@plt+0x6490c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andseq r1, r4, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andseq r1, r4, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7e7c8 <__cxa_atexit@plt+0x72a00> │ │ │ │ - ldr lr, [pc, #60] @ 7e7e0 <__cxa_atexit@plt+0x72a18> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 7e864 <__cxa_atexit@plt+0x72a9c> │ │ │ │ - ldr r3, [pc, #20] @ 7e7e4 <__cxa_atexit@plt+0x72a1c> │ │ │ │ + bcc 7071c <__cxa_atexit@plt+0x64954> │ │ │ │ + ldr r2, [pc, #40] @ 70734 <__cxa_atexit@plt+0x6496c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 70738 <__cxa_atexit@plt+0x64970> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r3, #112, 26 @ 0x1c00 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r8, r0, lsl lr │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r1, r4, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7e838 <__cxa_atexit@plt+0x72a70> │ │ │ │ - ldr lr, [pc, #60] @ 7e850 <__cxa_atexit@plt+0x72a88> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 7e864 <__cxa_atexit@plt+0x72a9c> │ │ │ │ - ldr r3, [pc, #20] @ 7e854 <__cxa_atexit@plt+0x72a8c> │ │ │ │ + bcc 70774 <__cxa_atexit@plt+0x649ac> │ │ │ │ + ldr r2, [pc, #40] @ 7078c <__cxa_atexit@plt+0x649c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 70790 <__cxa_atexit@plt+0x649c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r3, r3, #0, 26 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r8, r0, lsr #27 │ │ │ │ - andeq r7, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7e94c <__cxa_atexit@plt+0x72b84> │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r1, r4, #4, 26 @ 0x100 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #48]! @ 0x30 │ │ │ │ - ldr r1, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r3, #-16] │ │ │ │ - ldr lr, [r3, #-4] │ │ │ │ - add r1, r7, r1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 7e904 <__cxa_atexit@plt+0x72b3c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [pc, #200] @ 7e974 <__cxa_atexit@plt+0x72bac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7e964 <__cxa_atexit@plt+0x72b9c> │ │ │ │ - ldr r3, [pc, #172] @ 7e978 <__cxa_atexit@plt+0x72bb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #28]! │ │ │ │ - stmib r7, {r0, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7e93c <__cxa_atexit@plt+0x72b74> │ │ │ │ - ldr r7, [pc, #140] @ 7e97c <__cxa_atexit@plt+0x72bb4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 707ec <__cxa_atexit@plt+0x64a24> │ │ │ │ + ldr r2, [pc, #64] @ 707f8 <__cxa_atexit@plt+0x64a30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 707e0 <__cxa_atexit@plt+0x64a18> │ │ │ │ + ldr r7, [pc, #44] @ 707fc <__cxa_atexit@plt+0x64a34> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [pc, #100] @ 7e970 <__cxa_atexit@plt+0x72ba8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - str r0, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 7e92c <__cxa_atexit@plt+0x72b64> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b 7e990 <__cxa_atexit@plt+0x72bc8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 7e980 <__cxa_atexit@plt+0x72bb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andseq r3, r3, #196, 22 @ 0x31000 │ │ │ │ - @ instruction: 0xfffff358 │ │ │ │ - @ instruction: 0xfffff368 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - mvnseq r8, r4, ror ip │ │ │ │ - andeq pc, r0, ip, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7ea6c <__cxa_atexit@plt+0x72ca4> │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 7eb00 <__cxa_atexit@plt+0x72d38> │ │ │ │ - ldr r1, [pc, #392] @ 7eb4c <__cxa_atexit@plt+0x72d84> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r2, [pc, #368] @ 7eb50 <__cxa_atexit@plt+0x72d88> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 70820 <__cxa_atexit@plt+0x64a58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ 7087c <__cxa_atexit@plt+0x64ab4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 70870 <__cxa_atexit@plt+0x64aa8> │ │ │ │ + ldr r2, [pc, #52] @ 70880 <__cxa_atexit@plt+0x64ab8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #360] @ 7eb54 <__cxa_atexit@plt+0x72d8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r3, #82 @ 0x52 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - ldr r1, [pc, #324] @ 7eb58 <__cxa_atexit@plt+0x72d90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #284] @ 7eb5c <__cxa_atexit@plt+0x72d94> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + cmp r7, #1 │ │ │ │ + movgt r1, #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 7eb08 <__cxa_atexit@plt+0x72d40> │ │ │ │ - ldr r2, [pc, #184] @ 7eb38 <__cxa_atexit@plt+0x72d70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, sl} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r6, r5, #8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 7eb1c <__cxa_atexit@plt+0x72d54> │ │ │ │ - ldr lr, [pc, #160] @ 7eb3c <__cxa_atexit@plt+0x72d74> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #156] @ 7eb40 <__cxa_atexit@plt+0x72d78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldmib r7, {r0, r6} │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #28]! │ │ │ │ - str r6, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7eaec <__cxa_atexit@plt+0x72d24> │ │ │ │ - ldr r7, [pc, #112] @ 7eb44 <__cxa_atexit@plt+0x72d7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r3, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - b 7eb0c <__cxa_atexit@plt+0x72d44> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #36] @ 7eb48 <__cxa_atexit@plt+0x72d80> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq r1, r4, #124, 24 @ 0x7c00 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [pc, #36] @ 708bc <__cxa_atexit@plt+0x64af4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, #1 │ │ │ │ + movgt r1, #1 │ │ │ │ + cmp r7, r1 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq r3, r3, #240, 18 @ 0x3c0000 │ │ │ │ - @ instruction: 0xfffff188 │ │ │ │ - andseq r3, r3, #16, 20 @ 0x10000 │ │ │ │ - @ instruction: 0xfffff184 │ │ │ │ - andseq r3, r3, #144, 18 @ 0x240000 │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - andseq r3, r3, #40, 20 @ 0x28000 │ │ │ │ - andseq r3, r3, #8, 20 @ 0x8000 │ │ │ │ - @ instruction: 0xfffff6fc │ │ │ │ - andseq r3, r3, #220, 20 @ 0xdc000 │ │ │ │ - @ instruction: 0x01fe8a94 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andseq r1, r4, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 70934 <__cxa_atexit@plt+0x64b6c> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #100] @ 7094c <__cxa_atexit@plt+0x64b84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7ec04 <__cxa_atexit@plt+0x72e3c> │ │ │ │ - ldr r2, [pc, #136] @ 7ec0c <__cxa_atexit@plt+0x72e44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ebe8 <__cxa_atexit@plt+0x72e20> │ │ │ │ - ldr r2, [pc, #104] @ 7ec10 <__cxa_atexit@plt+0x72e48> │ │ │ │ + bhi 70940 <__cxa_atexit@plt+0x64b78> │ │ │ │ + ldr r2, [pc, #80] @ 70950 <__cxa_atexit@plt+0x64b88> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ebe8 <__cxa_atexit@plt+0x72e20> │ │ │ │ - ldr r3, [pc, #84] @ 7ec14 <__cxa_atexit@plt+0x72e4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7ebf4 <__cxa_atexit@plt+0x72e2c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - b 7e2e0 <__cxa_atexit@plt+0x72518> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 70924 <__cxa_atexit@plt+0x64b5c> │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r8 │ │ │ │ + b 70a40 <__cxa_atexit@plt+0x64c78> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - mvnseq r8, r0, ror #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 7ec88 <__cxa_atexit@plt+0x72ec0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + andseq r1, r4, #0, 22 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 709b0 <__cxa_atexit@plt+0x64be8> │ │ │ │ + ldr lr, [pc, #72] @ 709bc <__cxa_atexit@plt+0x64bf4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #60] @ 709c0 <__cxa_atexit@plt+0x64bf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ec70 <__cxa_atexit@plt+0x72ea8> │ │ │ │ - ldr r3, [pc, #72] @ 7ec8c <__cxa_atexit@plt+0x72ec4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7ec78 <__cxa_atexit@plt+0x72eb0> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 7e2e0 <__cxa_atexit@plt+0x72518> │ │ │ │ + beq 709a4 <__cxa_atexit@plt+0x64bdc> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1c4656c <__cxa_atexit@plt+0x1c3a7a4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvnseq r8, r8, ror #18 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 7ece8 <__cxa_atexit@plt+0x72f20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7ecd8 <__cxa_atexit@plt+0x72f10> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 7e2e0 <__cxa_atexit@plt+0x72518> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvnseq r8, ip, lsl #18 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 7e2e0 <__cxa_atexit@plt+0x72518> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq r1, r4, #100, 20 @ 0x64000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1c4656c <__cxa_atexit@plt+0x1c3a7a4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7edbc <__cxa_atexit@plt+0x72ff4> │ │ │ │ - ldr r2, [pc, #172] @ 7edd8 <__cxa_atexit@plt+0x73010> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7edb0 <__cxa_atexit@plt+0x72fe8> │ │ │ │ - ldr r2, [pc, #140] @ 7eddc <__cxa_atexit@plt+0x73014> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 70a28 <__cxa_atexit@plt+0x64c60> │ │ │ │ + ldr r2, [pc, #52] @ 70a34 <__cxa_atexit@plt+0x64c6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7edb0 <__cxa_atexit@plt+0x72fe8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7edc4 <__cxa_atexit@plt+0x72ffc> │ │ │ │ - ldr r1, [pc, #104] @ 7ede0 <__cxa_atexit@plt+0x73018> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 7ede4 <__cxa_atexit@plt+0x7301c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 70a1c <__cxa_atexit@plt+0x64c54> │ │ │ │ + mov r7, r8 │ │ │ │ + b 70a40 <__cxa_atexit@plt+0x64c78> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - mvnseq r7, r4, lsl #30 │ │ │ │ - andseq r3, r3, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 7ee6c <__cxa_atexit@plt+0x730a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ee54 <__cxa_atexit@plt+0x7308c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 70af4 <__cxa_atexit@plt+0x64d2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #80 @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7ee5c <__cxa_atexit@plt+0x73094> │ │ │ │ - ldr r2, [pc, #80] @ 7ee70 <__cxa_atexit@plt+0x730a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 7ee74 <__cxa_atexit@plt+0x730ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ + bcc 70b08 <__cxa_atexit@plt+0x64d40> │ │ │ │ + ldr r8, [pc, #184] @ 70b1c <__cxa_atexit@plt+0x64d54> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #180] @ 70b20 <__cxa_atexit@plt+0x64d58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r8, [pc, #156] @ 70b24 <__cxa_atexit@plt+0x64d5c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r2, r3, #19 │ │ │ │ + ldr r9, [pc, #140] @ 70b28 <__cxa_atexit@plt+0x64d60> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r7, r3, #47 @ 0x2f │ │ │ │ + ldr sl, [pc, #132] @ 70b2c <__cxa_atexit@plt+0x64d64> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov r1, r6 │ │ │ │ + str sl, [r1, #16]! │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #40]! @ 0x28 │ │ │ │ + str ip, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r1, r7, r9} │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r6, #76] @ 0x4c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #28] @ 70b18 <__cxa_atexit@plt+0x64d50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - mvnseq r7, ip, asr lr │ │ │ │ - andseq r3, r3, #72, 12 @ 0x4800000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r1, r4, #4, 18 @ 0x10000 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andseq r1, r4, #128, 18 @ 0x200000 │ │ │ │ + andseq r1, r4, #80, 18 @ 0x140000 │ │ │ │ + andseq r1, r4, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7eecc <__cxa_atexit@plt+0x73104> │ │ │ │ - ldr r2, [pc, #60] @ 7eed8 <__cxa_atexit@plt+0x73110> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 7eedc <__cxa_atexit@plt+0x73114> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 70b9c <__cxa_atexit@plt+0x64dd4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 70ba8 <__cxa_atexit@plt+0x64de0> │ │ │ │ + ldr lr, [pc, #88] @ 70bb8 <__cxa_atexit@plt+0x64df0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 70bbc <__cxa_atexit@plt+0x64df4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r9, [pc, #64] @ 70bc0 <__cxa_atexit@plt+0x64df8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 872d4 <__cxa_atexit@plt+0x7b50c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mvnseq r7, r0, ror #27 │ │ │ │ - andseq r3, r3, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7ef10 <__cxa_atexit@plt+0x73148> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7ef18 <__cxa_atexit@plt+0x73150> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 206ed0 <__cxa_atexit@plt+0x1fb108> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r3, r3, #240, 8 @ 0xf0000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + andseq r1, r4, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7ef5c <__cxa_atexit@plt+0x73194> │ │ │ │ - ldr r2, [pc, #40] @ 7ef6c <__cxa_atexit@plt+0x731a4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 70c14 <__cxa_atexit@plt+0x64e4c> │ │ │ │ + ldr r2, [pc, #52] @ 70c20 <__cxa_atexit@plt+0x64e58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + stm r3, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 70c08 <__cxa_atexit@plt+0x64e40> │ │ │ │ + mov r7, r8 │ │ │ │ + b 70a40 <__cxa_atexit@plt+0x64c78> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7efa0 <__cxa_atexit@plt+0x731d8> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0x01fe8690 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrb r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 7f0e4 <__cxa_atexit@plt+0x7331c> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r3, #125 @ 0x7d │ │ │ │ - bne 7f054 <__cxa_atexit@plt+0x7328c> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5] │ │ │ │ - mov r1, #125 @ 0x7d │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7f0f8 <__cxa_atexit@plt+0x73330> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-8]! │ │ │ │ - ldr ip, [r1, #-12] │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r0, [ip, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 7f0a4 <__cxa_atexit@plt+0x732dc> │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - ldr r5, [pc, #280] @ 7f158 <__cxa_atexit@plt+0x73390> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - sub r3, r5, #20 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - mov r1, r5 │ │ │ │ - str sl, [r1, #-8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7f118 <__cxa_atexit@plt+0x73350> │ │ │ │ - ldr r7, [pc, #196] @ 7f13c <__cxa_atexit@plt+0x73374> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #192] @ 7f140 <__cxa_atexit@plt+0x73378> │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 70ca0 <__cxa_atexit@plt+0x64ed8> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #108] @ 70cb8 <__cxa_atexit@plt+0x64ef0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 7f0d4 <__cxa_atexit@plt+0x7330c> │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 70cac <__cxa_atexit@plt+0x64ee4> │ │ │ │ + ldr r2, [pc, #88] @ 70cbc <__cxa_atexit@plt+0x64ef4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 70c90 <__cxa_atexit@plt+0x64ec8> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 85a48 <__cxa_atexit@plt+0x79c80> │ │ │ │ - ldr r0, [pc, #160] @ 7f14c <__cxa_atexit@plt+0x73384> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #156] @ 7f150 <__cxa_atexit@plt+0x73388> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r2] │ │ │ │ + mov r7, r8 │ │ │ │ + b 70db4 <__cxa_atexit@plt+0x64fec> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r3, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r4, #156, 14 @ 0x2700000 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 70d1c <__cxa_atexit@plt+0x64f54> │ │ │ │ + ldr lr, [pc, #72] @ 70d28 <__cxa_atexit@plt+0x64f60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #60] @ 70d2c <__cxa_atexit@plt+0x64f64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 70d10 <__cxa_atexit@plt+0x64f48> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1c4656c <__cxa_atexit@plt+0x1c3a7a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq r1, r4, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1c4656c <__cxa_atexit@plt+0x1c3a7a4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 70d9c <__cxa_atexit@plt+0x64fd4> │ │ │ │ + ldr r2, [pc, #60] @ 70da8 <__cxa_atexit@plt+0x64fe0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 70d90 <__cxa_atexit@plt+0x64fc8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 70db4 <__cxa_atexit@plt+0x64fec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 7f154 <__cxa_atexit@plt+0x7338c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - ldr r7, [pc, #36] @ 7f144 <__cxa_atexit@plt+0x7337c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 7f148 <__cxa_atexit@plt+0x73380> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r6, r0, ip, asr #19 │ │ │ │ - andseq r3, r3, #136, 6 @ 0x20000002 │ │ │ │ - mvnseq r8, r8, asr r5 │ │ │ │ - andseq r3, r3, #224, 4 │ │ │ │ - ldrsbeq r7, [lr, #176]! @ 0xb0 │ │ │ │ - andseq r3, r3, #188, 6 @ 0xf0000002 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r3, r3, #0, 8 │ │ │ │ - mvnseq r7, r0, ror #16 │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 70e68 <__cxa_atexit@plt+0x650a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7f208 <__cxa_atexit@plt+0x73440> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r0, [lr, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 7f1d8 <__cxa_atexit@plt+0x73410> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [pc, #112] @ 7f230 <__cxa_atexit@plt+0x73468> │ │ │ │ + add r3, r6, #80 @ 0x50 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 70e7c <__cxa_atexit@plt+0x650b4> │ │ │ │ + ldr r8, [pc, #180] @ 70e8c <__cxa_atexit@plt+0x650c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #176] @ 70e90 <__cxa_atexit@plt+0x650c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r8, [pc, #152] @ 70e94 <__cxa_atexit@plt+0x650cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r2, r3, #19 │ │ │ │ + ldr r9, [pc, #136] @ 70e98 <__cxa_atexit@plt+0x650d0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r7, r3, #47 @ 0x2f │ │ │ │ + ldr sl, [pc, #128] @ 70e9c <__cxa_atexit@plt+0x650d4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov r1, r6 │ │ │ │ + str sl, [r1, #16]! │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #40]! @ 0x28 │ │ │ │ + str ip, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r1, r7, r9} │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r6, #76] @ 0x4c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #80 @ 0x50 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andseq r1, r4, #12, 12 @ 0xc00000 │ │ │ │ + andseq r1, r4, #220, 10 @ 0x37000000 │ │ │ │ + andseq r1, r4, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 70f58 <__cxa_atexit@plt+0x65190> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 70f64 <__cxa_atexit@plt+0x6519c> │ │ │ │ + ldr lr, [pc, #176] @ 70f80 <__cxa_atexit@plt+0x651b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #172] @ 70f84 <__cxa_atexit@plt+0x651bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #137 @ 0x89 │ │ │ │ - mov r5, r2 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #152] @ 70f88 <__cxa_atexit@plt+0x651c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 70f74 <__cxa_atexit@plt+0x651ac> │ │ │ │ + ldr r2, [pc, #108] @ 70f8c <__cxa_atexit@plt+0x651c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r7, [r6, #-4] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r8, #3 │ │ │ │ + beq 70f48 <__cxa_atexit@plt+0x65180> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b 70db4 <__cxa_atexit@plt+0x64fec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r0, [pc, #68] @ 7f224 <__cxa_atexit@plt+0x7345c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #64] @ 7f228 <__cxa_atexit@plt+0x73460> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 7f22c <__cxa_atexit@plt+0x73464> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - @ instruction: 0x01fe7a9c │ │ │ │ - andseq r3, r3, #136, 4 @ 0x80000008 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andseq r3, r3, #128, 4 │ │ │ │ - mvnseq r8, ip, ror #7 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + andseq r1, r4, #16, 10 @ 0x4000000 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7100c <__cxa_atexit@plt+0x65244> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #108] @ 71024 <__cxa_atexit@plt+0x6525c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7f2f0 <__cxa_atexit@plt+0x73528> │ │ │ │ - ldr r2, [pc, #160] @ 7f2f8 <__cxa_atexit@plt+0x73530> │ │ │ │ + bhi 71018 <__cxa_atexit@plt+0x65250> │ │ │ │ + ldr r2, [pc, #88] @ 71028 <__cxa_atexit@plt+0x65260> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f2c4 <__cxa_atexit@plt+0x734fc> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 7f2fc <__cxa_atexit@plt+0x73534> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7f2d0 <__cxa_atexit@plt+0x73508> │ │ │ │ - ldr r7, [pc, #96] @ 7f300 <__cxa_atexit@plt+0x73538> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7f2e0 <__cxa_atexit@plt+0x73518> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 7efa0 <__cxa_atexit@plt+0x731d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 70ffc <__cxa_atexit@plt+0x65234> │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r8 │ │ │ │ + b 71120 <__cxa_atexit@plt+0x65358> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - mvnseq r8, r0, lsr #6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 7f378 <__cxa_atexit@plt+0x735b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ + andseq r1, r4, #48, 8 @ 0x30000000 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 71088 <__cxa_atexit@plt+0x652c0> │ │ │ │ + ldr lr, [pc, #72] @ 71094 <__cxa_atexit@plt+0x652cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #60] @ 71098 <__cxa_atexit@plt+0x652d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7107c <__cxa_atexit@plt+0x652b4> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1c4656c <__cxa_atexit@plt+0x1c3a7a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq r1, r4, #140, 6 @ 0x30000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1c4656c <__cxa_atexit@plt+0x1c3a7a4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 71108 <__cxa_atexit@plt+0x65340> │ │ │ │ + ldr r2, [pc, #60] @ 71114 <__cxa_atexit@plt+0x6534c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 7f360 <__cxa_atexit@plt+0x73598> │ │ │ │ - ldr r7, [pc, #64] @ 7f37c <__cxa_atexit@plt+0x735b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7f36c <__cxa_atexit@plt+0x735a4> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7efa0 <__cxa_atexit@plt+0x731d8> │ │ │ │ + beq 710fc <__cxa_atexit@plt+0x65334> │ │ │ │ + mov r7, r8 │ │ │ │ + b 71120 <__cxa_atexit@plt+0x65358> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvnseq r8, r4, lsr #5 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 7f3cc <__cxa_atexit@plt+0x73604> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 711d4 <__cxa_atexit@plt+0x6540c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #80 @ 0x50 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 711e8 <__cxa_atexit@plt+0x65420> │ │ │ │ + ldr r8, [pc, #180] @ 711f8 <__cxa_atexit@plt+0x65430> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #176] @ 711fc <__cxa_atexit@plt+0x65434> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r8, [pc, #152] @ 71200 <__cxa_atexit@plt+0x65438> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r2, r3, #19 │ │ │ │ + ldr r9, [pc, #136] @ 71204 <__cxa_atexit@plt+0x6543c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r7, r3, #47 @ 0x2f │ │ │ │ + ldr sl, [pc, #128] @ 71208 <__cxa_atexit@plt+0x65440> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov r1, r6 │ │ │ │ + str sl, [r1, #16]! │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #40]! @ 0x28 │ │ │ │ + str ip, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r1, r7, r9} │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r6, #76] @ 0x4c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #80 @ 0x50 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andseq r1, r4, #160, 4 │ │ │ │ + andseq r1, r4, #112, 4 │ │ │ │ + andseq r1, r4, #88, 6 @ 0x60000001 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7126c <__cxa_atexit@plt+0x654a4> │ │ │ │ + ldr r7, [pc, #80] @ 71280 <__cxa_atexit@plt+0x654b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 7f3c0 <__cxa_atexit@plt+0x735f8> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + beq 71258 <__cxa_atexit@plt+0x65490> │ │ │ │ + ldr r3, [pc, #64] @ 71284 <__cxa_atexit@plt+0x654bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r9, #39] @ 0x27 │ │ │ │ str r3, [r5] │ │ │ │ - b 7efa0 <__cxa_atexit@plt+0x731d8> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 71264 <__cxa_atexit@plt+0x6549c> │ │ │ │ + b 712c4 <__cxa_atexit@plt+0x654fc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r8, r4, asr r2 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 7efa0 <__cxa_atexit@plt+0x731d8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7f444 <__cxa_atexit@plt+0x7367c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 7f458 <__cxa_atexit@plt+0x73690> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andseq r3, r3, #204 @ 0xcc │ │ │ │ - mvnseq r8, r4, asr #3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 7f518 <__cxa_atexit@plt+0x73750> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 7f520 <__cxa_atexit@plt+0x73758> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 7f4cc <__cxa_atexit@plt+0x73704> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 7f544 <__cxa_atexit@plt+0x7377c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 7f53c <__cxa_atexit@plt+0x73774> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 7f540 <__cxa_atexit@plt+0x73778> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 7f528 <__cxa_atexit@plt+0x73760> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 71288 <__cxa_atexit@plt+0x654c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r2, r3, #128, 30 @ 0x200 │ │ │ │ - ldrsbeq r8, [lr, #12]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 7f58c <__cxa_atexit@plt+0x737c4> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + mvnseq sl, ip, lsl #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 712b8 <__cxa_atexit@plt+0x654f0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7f584 <__cxa_atexit@plt+0x737bc> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7efa0 <__cxa_atexit@plt+0x731d8> │ │ │ │ + beq 712b0 <__cxa_atexit@plt+0x654e8> │ │ │ │ + b 712c4 <__cxa_atexit@plt+0x654fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01fe8094 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7efa0 <__cxa_atexit@plt+0x731d8> │ │ │ │ - mvnseq r8, r8, rrx │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7f5fc <__cxa_atexit@plt+0x73834> │ │ │ │ - ldr r2, [pc, #40] @ 7f604 <__cxa_atexit@plt+0x7383c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 71388 <__cxa_atexit@plt+0x655c0> │ │ │ │ + ldr r2, [pc, #192] @ 713a0 <__cxa_atexit@plt+0x655d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r9, [pc, #188] @ 713a4 <__cxa_atexit@plt+0x655dc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #184] @ 713a8 <__cxa_atexit@plt+0x655e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr sl, [pc, #168] @ 713ac <__cxa_atexit@plt+0x655e4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + sub r0, r6, #35 @ 0x23 │ │ │ │ + mov r2, r3 │ │ │ │ + str sl, [r2, #20]! │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71394 <__cxa_atexit@plt+0x655cc> │ │ │ │ + ldr r1, [pc, #92] @ 713b0 <__cxa_atexit@plt+0x655e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [r6, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 71378 <__cxa_atexit@plt+0x655b0> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 71120 <__cxa_atexit@plt+0x65358> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r8, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 7f64c <__cxa_atexit@plt+0x73884> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7f640 <__cxa_atexit@plt+0x73878> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 7f46c <__cxa_atexit@plt+0x736a4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrsbeq r7, [lr, #244]! @ 0xf4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 7f46c <__cxa_atexit@plt+0x736a4> │ │ │ │ - mvnseq r7, ip, lsl #9 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xfffff34c │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffff4ac │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7f710 <__cxa_atexit@plt+0x73948> │ │ │ │ - ldr r2, [pc, #132] @ 7f718 <__cxa_atexit@plt+0x73950> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f6f4 <__cxa_atexit@plt+0x7392c> │ │ │ │ - ldr r2, [pc, #100] @ 7f71c <__cxa_atexit@plt+0x73954> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f6f4 <__cxa_atexit@plt+0x7392c> │ │ │ │ - ldr r3, [pc, #80] @ 7f720 <__cxa_atexit@plt+0x73958> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ + bhi 71448 <__cxa_atexit@plt+0x65680> │ │ │ │ + ldr r7, [pc, #132] @ 71458 <__cxa_atexit@plt+0x65690> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7f700 <__cxa_atexit@plt+0x73938> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + beq 71410 <__cxa_atexit@plt+0x65648> │ │ │ │ + ldr r2, [pc, #116] @ 7145c <__cxa_atexit@plt+0x65694> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 71420 <__cxa_atexit@plt+0x65658> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 71434 <__cxa_atexit@plt+0x6566c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 71464 <__cxa_atexit@plt+0x6569c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 71460 <__cxa_atexit@plt+0x65698> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 71468 <__cxa_atexit@plt+0x656a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - ldrsbeq r7, [lr, #60]! @ 0x3c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 7f790 <__cxa_atexit@plt+0x739c8> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andseq r0, r4, #208, 30 @ 0x340 │ │ │ │ + andseq r0, r4, #236, 30 @ 0x3b0 │ │ │ │ + ldrheq sl, [pc, #212] @ 71544 <__cxa_atexit@plt+0x6577c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ 714c8 <__cxa_atexit@plt+0x65700> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f778 <__cxa_atexit@plt+0x739b0> │ │ │ │ - ldr r3, [pc, #68] @ 7f794 <__cxa_atexit@plt+0x739cc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 714a0 <__cxa_atexit@plt+0x656d8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 714b4 <__cxa_atexit@plt+0x656ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 714d0 <__cxa_atexit@plt+0x65708> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 714cc <__cxa_atexit@plt+0x65704> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r0, r4, #80, 30 @ 0x140 │ │ │ │ + andseq r0, r4, #108, 30 @ 0x1b0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 71508 <__cxa_atexit@plt+0x65740> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 7150c <__cxa_atexit@plt+0x65744> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r4, #48, 30 @ 0xc0 │ │ │ │ + andseq r0, r4, #32, 30 @ 0x80 │ │ │ │ + mvnseq sl, r0, lsl #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 71568 <__cxa_atexit@plt+0x657a0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 71560 <__cxa_atexit@plt+0x65798> │ │ │ │ + ldr r3, [pc, #44] @ 71570 <__cxa_atexit@plt+0x657a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ + ldr r2, [pc, #40] @ 71574 <__cxa_atexit@plt+0x657ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4e748 <__cxa_atexit@plt+0x1c42980> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvnseq sl, r0, asr #27 │ │ │ │ + andseq r0, r4, #152, 28 @ 0x980 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 715b4 <__cxa_atexit@plt+0x657ec> │ │ │ │ + ldr r2, [pc, #40] @ 715c0 <__cxa_atexit@plt+0x657f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [pc, #28] @ 715c4 <__cxa_atexit@plt+0x657fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7f780 <__cxa_atexit@plt+0x739b8> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + rsb r8, r3, #0 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r4, #80, 28 @ 0x500 │ │ │ │ + andseq r0, r4, #88, 28 @ 0x580 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 7163c <__cxa_atexit@plt+0x65874> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 71648 <__cxa_atexit@plt+0x65880> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 71634 <__cxa_atexit@plt+0x6586c> │ │ │ │ + ldr r3, [pc, #80] @ 7165c <__cxa_atexit@plt+0x65894> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #68] @ 71658 <__cxa_atexit@plt+0x65890> │ │ │ │ + ldr r2, [pc, #72] @ 71660 <__cxa_atexit@plt+0x65898> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + mvn r5, #7 │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, sl │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r0, r4, #204, 26 @ 0x3300 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7168c <__cxa_atexit@plt+0x658c4> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, fp │ │ │ │ + b 716a0 <__cxa_atexit@plt+0x658d8> │ │ │ │ + ldr r7, [pc, #8] @ 7169c <__cxa_atexit@plt+0x658d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - mvnseq r7, r8, ror #6 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 7f7ec <__cxa_atexit@plt+0x73a24> │ │ │ │ + ldrheq sl, [pc, #196] @ 71768 <__cxa_atexit@plt+0x659a0> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #76] @ 716f8 <__cxa_atexit@plt+0x65930> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7f7dc <__cxa_atexit@plt+0x73a14> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 716dc <__cxa_atexit@plt+0x65914> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 716f0 <__cxa_atexit@plt+0x65928> │ │ │ │ + str r7, [r5] │ │ │ │ + b 716ac <__cxa_atexit@plt+0x658e4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq r7, r0, lsl r3 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mvnseq r7, ip, lsl #24 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 716a0 <__cxa_atexit@plt+0x658d8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7f8bc <__cxa_atexit@plt+0x73af4> │ │ │ │ - ldr r2, [pc, #168] @ 7f8d8 <__cxa_atexit@plt+0x73b10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f8b0 <__cxa_atexit@plt+0x73ae8> │ │ │ │ - ldr r2, [pc, #136] @ 7f8dc <__cxa_atexit@plt+0x73b14> │ │ │ │ + bhi 717a4 <__cxa_atexit@plt+0x659dc> │ │ │ │ + ldr r2, [pc, #148] @ 717c0 <__cxa_atexit@plt+0x659f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f8b0 <__cxa_atexit@plt+0x73ae8> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 71784 <__cxa_atexit@plt+0x659bc> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 71790 <__cxa_atexit@plt+0x659c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 7f8c4 <__cxa_atexit@plt+0x73afc> │ │ │ │ - ldr r1, [pc, #100] @ 7f8e0 <__cxa_atexit@plt+0x73b18> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ 7f8e4 <__cxa_atexit@plt+0x73b1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ + bcc 717ac <__cxa_atexit@plt+0x659e4> │ │ │ │ + ldr r3, [pc, #108] @ 717c8 <__cxa_atexit@plt+0x65a00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [pc, #92] @ 717cc <__cxa_atexit@plt+0x65a04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #44] @ 717c4 <__cxa_atexit@plt+0x659fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - mvnseq r7, r8, lsr #23 │ │ │ │ - andseq r2, r3, #236, 22 @ 0x3b000 │ │ │ │ - mvnseq r7, r4, lsr fp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 7f96c <__cxa_atexit@plt+0x73ba4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f954 <__cxa_atexit@plt+0x73b8c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andseq r0, r4, #104, 24 @ 0x6800 │ │ │ │ + andseq r0, r4, #164, 24 @ 0xa400 │ │ │ │ + andseq r0, r4, #124, 24 @ 0x7c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 71824 <__cxa_atexit@plt+0x65a5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7f95c <__cxa_atexit@plt+0x73b94> │ │ │ │ - ldr r2, [pc, #76] @ 7f970 <__cxa_atexit@plt+0x73ba8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 7f974 <__cxa_atexit@plt+0x73bac> │ │ │ │ + bcc 71838 <__cxa_atexit@plt+0x65a70> │ │ │ │ + ldr r2, [pc, #80] @ 7184c <__cxa_atexit@plt+0x65a84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [pc, #64] @ 71850 <__cxa_atexit@plt+0x65a88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #28] @ 71848 <__cxa_atexit@plt+0x65a80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - mvnseq r7, r0, lsl #22 │ │ │ │ - andseq r2, r3, #68, 22 @ 0x11000 │ │ │ │ - mvnseq r7, r4, lsr #21 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7f9cc <__cxa_atexit@plt+0x73c04> │ │ │ │ - ldr r2, [pc, #56] @ 7f9d8 <__cxa_atexit@plt+0x73c10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 7f9dc <__cxa_atexit@plt+0x73c14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r0, r4, #212, 22 @ 0x35000 │ │ │ │ + andseq r0, r4, #4, 24 @ 0x400 │ │ │ │ + andseq r0, r4, #220, 22 @ 0x37000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 71870 <__cxa_atexit@plt+0x65aa8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1ccd04c <__cxa_atexit@plt+0x1cc1284> │ │ │ │ + andseq r0, r4, #156, 22 @ 0x27000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 718b0 <__cxa_atexit@plt+0x65ae8> │ │ │ │ + ldr r3, [pc, #40] @ 718c0 <__cxa_atexit@plt+0x65af8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 718c4 <__cxa_atexit@plt+0x65afc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mvnseq r7, r4, lsl #21 │ │ │ │ - andseq r2, r3, #200, 20 @ 0xc8000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7fa10 <__cxa_atexit@plt+0x73c48> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7fa18 <__cxa_atexit@plt+0x73c50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + mvneq r5, fp, ror r8 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 718e4 <__cxa_atexit@plt+0x65b1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 206fb0 <__cxa_atexit@plt+0x1fb1e8> │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1ccd04c <__cxa_atexit@plt+0x1cc1284> │ │ │ │ + andseq r0, r4, #40, 22 @ 0xa000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 71924 <__cxa_atexit@plt+0x65b5c> │ │ │ │ + ldr r3, [pc, #40] @ 71934 <__cxa_atexit@plt+0x65b6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 71938 <__cxa_atexit@plt+0x65b70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andseq r2, r3, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + mvneq r5, r7, lsl #16 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [pc, #12] @ 7195c <__cxa_atexit@plt+0x65b94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + rsb r8, r3, #0 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + andseq r0, r4, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 7197c <__cxa_atexit@plt+0x65bb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1ccd04c <__cxa_atexit@plt+0x1cc1284> │ │ │ │ + andseq r0, r4, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7fa5c <__cxa_atexit@plt+0x73c94> │ │ │ │ - ldr r2, [pc, #40] @ 7fa6c <__cxa_atexit@plt+0x73ca4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 719bc <__cxa_atexit@plt+0x65bf4> │ │ │ │ + ldr r3, [pc, #40] @ 719cc <__cxa_atexit@plt+0x65c04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 719d0 <__cxa_atexit@plt+0x65c08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7faa0 <__cxa_atexit@plt+0x73cd8> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0x01fe7b90 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov ip, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrb r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 7fc2c <__cxa_atexit@plt+0x73e64> │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r3, #93 @ 0x5d │ │ │ │ - bne 7fb58 <__cxa_atexit@plt+0x73d90> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r3, #93 @ 0x5d │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - add r2, ip, #8 │ │ │ │ - cmp r6, r2 │ │ │ │ - bcc 7fc44 <__cxa_atexit@plt+0x73e7c> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-8]! │ │ │ │ - ldr r0, [r1, #-12] │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r6, [r0, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ - bge 7fbfc <__cxa_atexit@plt+0x73e34> │ │ │ │ - ldr r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r2, r6} │ │ │ │ - ldr r6, [pc, #380] @ 7fcbc <__cxa_atexit@plt+0x73ef4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, ip │ │ │ │ - mov r9, r0 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + mvneq r5, pc, ror #14 │ │ │ │ + mvnseq sl, ip, asr r9 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 71ab0 <__cxa_atexit@plt+0x65ce8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, ip, #44 @ 0x2c │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 7fc64 <__cxa_atexit@plt+0x73e9c> │ │ │ │ - ldr r0, [pc, #296] @ 7fcac <__cxa_atexit@plt+0x73ee4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #292] @ 7fcb0 <__cxa_atexit@plt+0x73ee8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r1, r3, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - str r0, [ip, #4]! │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr lr, [r5] │ │ │ │ - str r7, [ip, #4] │ │ │ │ - str r7, [ip, #40] @ 0x28 │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #252] @ 7fcb4 <__cxa_atexit@plt+0x73eec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #236] @ 7fcb8 <__cxa_atexit@plt+0x73ef0> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 71abc <__cxa_atexit@plt+0x65cf4> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + add r3, r9, #12 │ │ │ │ + cmp r8, #0 │ │ │ │ + bmi 71a48 <__cxa_atexit@plt+0x65c80> │ │ │ │ + ldr r6, [pc, #188] @ 71ad8 <__cxa_atexit@plt+0x65d10> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [pc, #184] @ 71adc <__cxa_atexit@plt+0x65d14> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #8]! │ │ │ │ - str r6, [r5] │ │ │ │ - add r0, ip, #12 │ │ │ │ - stm r0, {r1, ip, lr} │ │ │ │ - str r7, [ip, #24] │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [ip, #28] │ │ │ │ - mov r7, #2 │ │ │ │ - str r7, [ip, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 8438c <__cxa_atexit@plt+0x785c4> │ │ │ │ - ldr r1, [pc, #156] @ 7fca0 <__cxa_atexit@plt+0x73ed8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r6, [pc, #152] @ 7fca4 <__cxa_atexit@plt+0x73edc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [ip, #4] │ │ │ │ - str r3, [ip, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r0 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 7fca8 <__cxa_atexit@plt+0x73ee0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - ldr r7, [pc, #44] @ 7fc98 <__cxa_atexit@plt+0x73ed0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #32] @ 7fc9c <__cxa_atexit@plt+0x73ed4> │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + stmdb r5, {r6, r9} │ │ │ │ + str r1, [r9, #8] │ │ │ │ + ldr r6, [pc, #168] @ 71ae0 <__cxa_atexit@plt+0x65d18> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #1 │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mvnseq r7, r4, lsl sl │ │ │ │ - andseq r2, r3, #140, 14 @ 0x2300000 │ │ │ │ - mvnseq r7, r0, lsr #16 │ │ │ │ - andseq r2, r3, #100, 16 @ 0x640000 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r6, r0, ip, lsr #32 │ │ │ │ - andseq r2, r3, #124, 16 @ 0x7c0000 │ │ │ │ - ldrdeq r6, [r0], -r8 │ │ │ │ - strdeq r6, [r0], -r4 │ │ │ │ - andseq r2, r3, #0, 18 │ │ │ │ - ldrsbeq r7, [lr, #112]! @ 0x70 │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7fd64 <__cxa_atexit@plt+0x73f9c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r1, [lr, #15] │ │ │ │ - add r0, r0, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 7fd34 <__cxa_atexit@plt+0x73f6c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [pc, #112] @ 7fd90 <__cxa_atexit@plt+0x73fc8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #137 @ 0x89 │ │ │ │ + add r9, r6, #1 │ │ │ │ mov r5, r2 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [pc, #72] @ 7fd84 <__cxa_atexit@plt+0x73fbc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ 7fd88 <__cxa_atexit@plt+0x73fc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r6, [pc, #32] @ 7fd8c <__cxa_atexit@plt+0x73fc4> │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + add sl, r9, #4 │ │ │ │ + cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ + bne 71a80 <__cxa_atexit@plt+0x65cb8> │ │ │ │ + ldr r6, [pc, #112] @ 71acc <__cxa_atexit@plt+0x65d04> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r5] │ │ │ │ + ldr r9, [pc, #108] @ 71ad0 <__cxa_atexit@plt+0x65d08> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r1, [r3] │ │ │ │ + str r6, [sl] │ │ │ │ + ldr r6, [pc, #96] @ 71ad4 <__cxa_atexit@plt+0x65d0c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mvnseq r7, r8, ror #13 │ │ │ │ - andseq r2, r3, #44, 14 @ 0xb00000 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andseq r2, r3, #32, 14 @ 0x800000 │ │ │ │ - mvnseq r7, ip, lsl #17 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r3, [pc, #92] @ 71ae4 <__cxa_atexit@plt+0x65d1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #88] @ 71ae8 <__cxa_atexit@plt+0x65d20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r9, #16]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #-4] │ │ │ │ + str r2, [r9, #-12] │ │ │ │ + ldr r3, [pc, #68] @ 71aec <__cxa_atexit@plt+0x65d24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + ldrsbeq sl, [pc, #132] @ 71b5c <__cxa_atexit@plt+0x65d94> │ │ │ │ + andseq r0, r4, #164, 22 @ 0x29000 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + andseq r0, r4, #200, 18 @ 0x320000 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + andseq r0, r4, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7fe50 <__cxa_atexit@plt+0x74088> │ │ │ │ - ldr r2, [pc, #160] @ 7fe58 <__cxa_atexit@plt+0x74090> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 71b68 <__cxa_atexit@plt+0x65da0> │ │ │ │ + ldr r2, [pc, #76] @ 71b74 <__cxa_atexit@plt+0x65dac> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 71b78 <__cxa_atexit@plt+0x65db0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7fe24 <__cxa_atexit@plt+0x7405c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 7fe5c <__cxa_atexit@plt+0x74094> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7fe30 <__cxa_atexit@plt+0x74068> │ │ │ │ - ldr r7, [pc, #96] @ 7fe60 <__cxa_atexit@plt+0x74098> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7fe40 <__cxa_atexit@plt+0x74078> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 7faa0 <__cxa_atexit@plt+0x73cd8> │ │ │ │ + beq 71b60 <__cxa_atexit@plt+0x65d98> │ │ │ │ + ldr r3, [pc, #44] @ 71b7c <__cxa_atexit@plt+0x65db4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - mvnseq r7, r0, asr #15 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 7fed8 <__cxa_atexit@plt+0x74110> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7fec0 <__cxa_atexit@plt+0x740f8> │ │ │ │ - ldr r7, [pc, #64] @ 7fedc <__cxa_atexit@plt+0x74114> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7fecc <__cxa_atexit@plt+0x74104> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andseq r0, r4, #180, 16 @ 0xb40000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 71ba0 <__cxa_atexit@plt+0x65dd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7faa0 <__cxa_atexit@plt+0x73cd8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvnseq r7, r4, asr #14 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 7ff2c <__cxa_atexit@plt+0x74164> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7ff20 <__cxa_atexit@plt+0x74158> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7faa0 <__cxa_atexit@plt+0x73cd8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrsheq r7, [lr, #100]! @ 0x64 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 7faa0 <__cxa_atexit@plt+0x73cd8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7ffa4 <__cxa_atexit@plt+0x741dc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 7ffb8 <__cxa_atexit@plt+0x741f0> │ │ │ │ + bcc 71bd8 <__cxa_atexit@plt+0x65e10> │ │ │ │ + ldr r2, [pc, #40] @ 71bf0 <__cxa_atexit@plt+0x65e28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r3, [pc, #20] @ 71bf4 <__cxa_atexit@plt+0x65e2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r0, r4, #160, 16 @ 0xa00000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + mvnseq sl, ip, asr #14 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 71cb4 <__cxa_atexit@plt+0x65eec> │ │ │ │ + ldr lr, [pc, #180] @ 71cd4 <__cxa_atexit@plt+0x65f0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [r2, #16] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 71c5c <__cxa_atexit@plt+0x65e94> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 71c64 <__cxa_atexit@plt+0x65e9c> │ │ │ │ + ldr r2, [pc, #132] @ 71cd8 <__cxa_atexit@plt+0x65f10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r1, r2, #1 │ │ │ │ + b 71c9c <__cxa_atexit@plt+0x65ed4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andseq r2, r3, #108, 10 @ 0x1b000000 │ │ │ │ - mvnseq r7, r4, ror #12 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 80078 <__cxa_atexit@plt+0x742b0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 80080 <__cxa_atexit@plt+0x742b8> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 8002c <__cxa_atexit@plt+0x74264> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 800a4 <__cxa_atexit@plt+0x742dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 8009c <__cxa_atexit@plt+0x742d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 71cc4 <__cxa_atexit@plt+0x65efc> │ │ │ │ + ldr r1, [pc, #96] @ 71cdc <__cxa_atexit@plt+0x65f14> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 800a0 <__cxa_atexit@plt+0x742d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ + ldr r0, [r3, #-8] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 71ce0 <__cxa_atexit@plt+0x65f18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + sub r1, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 80088 <__cxa_atexit@plt+0x742c0> │ │ │ │ - mov r6, #16 │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + and r2, r1, #3 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + mov r8, fp │ │ │ │ + b 71d78 <__cxa_atexit@plt+0x65fb0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r2, r3, #32, 8 @ 0x20000000 │ │ │ │ - mvnseq r7, ip, ror r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andseq r0, r4, #196, 14 @ 0x3100000 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + andseq r0, r4, #88, 16 @ 0x580000 │ │ │ │ + mvnseq sl, r0, ror #12 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 800ec <__cxa_atexit@plt+0x74324> │ │ │ │ - add r3, pc, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 71d0c <__cxa_atexit@plt+0x65f44> │ │ │ │ + ldr r3, [pc, #104] @ 71d6c <__cxa_atexit@plt+0x65fa4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r2, r3, #1 │ │ │ │ + b 71d44 <__cxa_atexit@plt+0x65f7c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 71d5c <__cxa_atexit@plt+0x65f94> │ │ │ │ + ldr r2, [pc, #76] @ 71d70 <__cxa_atexit@plt+0x65fa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #64] @ 71d74 <__cxa_atexit@plt+0x65fac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r2, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + and r3, r2, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 71d78 <__cxa_atexit@plt+0x65fb0> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r0, r4, #20, 14 @ 0x500000 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + andseq r0, r4, #176, 14 @ 0x2c00000 │ │ │ │ + mov fp, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 71e3c <__cxa_atexit@plt+0x66074> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #4]! │ │ │ │ + ldr lr, [pc, #180] @ 71e58 <__cxa_atexit@plt+0x66090> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 71e08 <__cxa_atexit@plt+0x66040> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 71e1c <__cxa_atexit@plt+0x66054> │ │ │ │ + ldr r2, [pc, #136] @ 71e5c <__cxa_atexit@plt+0x66094> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmib r5, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 800e4 <__cxa_atexit@plt+0x7431c> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7faa0 <__cxa_atexit@plt+0x73cd8> │ │ │ │ + beq 71e30 <__cxa_atexit@plt+0x66068> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 71e08 <__cxa_atexit@plt+0x66040> │ │ │ │ + ldr r8, [pc, #96] @ 71e60 <__cxa_atexit@plt+0x66098> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r8, [pc, #88] @ 71e68 <__cxa_atexit@plt+0x660a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r7, [pc, #72] @ 71e6c <__cxa_atexit@plt+0x660a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r7, r4, lsr r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 7faa0 <__cxa_atexit@plt+0x73cd8> │ │ │ │ - mvnseq r7, r8, lsl #10 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8015c <__cxa_atexit@plt+0x74394> │ │ │ │ - ldr r2, [pc, #40] @ 80164 <__cxa_atexit@plt+0x7439c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 71e64 <__cxa_atexit@plt+0x6609c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + mvneq r5, r1, lsr #8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrheq r7, [lr, #76]! @ 0x4c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mvneq r5, r9, lsl r4 │ │ │ │ + andseq r0, r4, #20, 18 @ 0x50000 │ │ │ │ + ldrsbeq sl, [pc, #68] @ 71ebc <__cxa_atexit@plt+0x660f4> │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 801ac <__cxa_atexit@plt+0x743e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 71d78 <__cxa_atexit@plt+0x65fb0> │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 801a0 <__cxa_atexit@plt+0x743d8> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 7ffcc <__cxa_atexit@plt+0x74204> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 71eb4 <__cxa_atexit@plt+0x660ec> │ │ │ │ + ldr r8, [pc, #28] @ 71ec8 <__cxa_atexit@plt+0x66100> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r8, [pc, #16] @ 71ecc <__cxa_atexit@plt+0x66104> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r5, r5, ror r3 │ │ │ │ + mvneq r5, sp, ror #6 │ │ │ │ + mvnseq sl, r4, ror r4 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71f44 <__cxa_atexit@plt+0x6617c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 71f50 <__cxa_atexit@plt+0x66188> │ │ │ │ + ldr lr, [pc, #92] @ 71f60 <__cxa_atexit@plt+0x66198> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 71f64 <__cxa_atexit@plt+0x6619c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 71f68 <__cxa_atexit@plt+0x661a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq r7, r4, ror r4 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + andseq r0, r4, #220, 8 @ 0xdc000000 │ │ │ │ + mvneq r5, r5, lsl r2 │ │ │ │ + ldrsbeq sl, [pc, #56] @ 71fac <__cxa_atexit@plt+0x661e4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 7ffcc <__cxa_atexit@plt+0x74204> │ │ │ │ - mvnseq r6, ip, lsr #18 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 80270 <__cxa_atexit@plt+0x744a8> │ │ │ │ - ldr r2, [pc, #132] @ 80278 <__cxa_atexit@plt+0x744b0> │ │ │ │ + bhi 71fc4 <__cxa_atexit@plt+0x661fc> │ │ │ │ + ldr r2, [pc, #64] @ 71fcc <__cxa_atexit@plt+0x66204> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #44] @ 71fd0 <__cxa_atexit@plt+0x66208> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r0, r1, r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 71fb8 <__cxa_atexit@plt+0x661f0> │ │ │ │ + mov r7, r3 │ │ │ │ + b 71fe0 <__cxa_atexit@plt+0x66218> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andseq r0, r4, #68, 8 @ 0x44000000 │ │ │ │ + mvnseq sl, r0, ror r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [pc, #132] @ 72070 <__cxa_atexit@plt+0x662a8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r6, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 80254 <__cxa_atexit@plt+0x7448c> │ │ │ │ - ldr r2, [pc, #100] @ 8027c <__cxa_atexit@plt+0x744b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + beq 72058 <__cxa_atexit@plt+0x66290> │ │ │ │ + ldr r6, [pc, #104] @ 72074 <__cxa_atexit@plt+0x662ac> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 80254 <__cxa_atexit@plt+0x7448c> │ │ │ │ - ldr r3, [pc, #80] @ 80280 <__cxa_atexit@plt+0x744b8> │ │ │ │ + beq 72058 <__cxa_atexit@plt+0x66290> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 72064 <__cxa_atexit@plt+0x6629c> │ │ │ │ + ldr r3, [pc, #68] @ 72078 <__cxa_atexit@plt+0x662b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 80260 <__cxa_atexit@plt+0x74498> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #56] @ 7207c <__cxa_atexit@plt+0x662b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - mvnseq r6, ip, ror r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xfffff6e0 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + mvnseq sl, r4, asr #5 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 802f0 <__cxa_atexit@plt+0x74528> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [pc, #100] @ 720fc <__cxa_atexit@plt+0x66334> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 802d8 <__cxa_atexit@plt+0x74510> │ │ │ │ - ldr r3, [pc, #68] @ 802f4 <__cxa_atexit@plt+0x7452c> │ │ │ │ + beq 720e4 <__cxa_atexit@plt+0x6631c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 720f0 <__cxa_atexit@plt+0x66328> │ │ │ │ + ldr r3, [pc, #64] @ 72100 <__cxa_atexit@plt+0x66338> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 802e0 <__cxa_atexit@plt+0x74518> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #52] @ 72104 <__cxa_atexit@plt+0x6633c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - mvnseq r6, r8, lsl #16 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffff654 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + mvnseq sl, ip, lsr r2 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 8034c <__cxa_atexit@plt+0x74584> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 72154 <__cxa_atexit@plt+0x6638c> │ │ │ │ + ldr r3, [pc, #48] @ 72160 <__cxa_atexit@plt+0x66398> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8033c <__cxa_atexit@plt+0x74574> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrheq r6, [lr, #112]! @ 0x70 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #36] @ 72164 <__cxa_atexit@plt+0x6639c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff5e4 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrsbeq sl, [pc, #28] @ 7218c <__cxa_atexit@plt+0x663c4> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r3, [pc, #24] @ 72194 <__cxa_atexit@plt+0x663cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 72198 <__cxa_atexit@plt+0x663d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 80390 <__cxa_atexit@plt+0x745c8> │ │ │ │ + b 1c49f78 <__cxa_atexit@plt+0x1c3e1b0> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andseq r0, r4, #120, 4 @ 0x80000007 │ │ │ │ + mvnseq sl, r8, lsr #3 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 721c8 <__cxa_atexit@plt+0x66400> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ + ldr r2, [pc, #20] @ 721cc <__cxa_atexit@plt+0x66404> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mvnseq r6, r8, lsr #15 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 803b8 <__cxa_atexit@plt+0x745f0> │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c48fa4 <__cxa_atexit@plt+0x1c3d1dc> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + mvnseq sl, ip, asr #32 │ │ │ │ + mvnseq sl, r4, ror r1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 721f4 <__cxa_atexit@plt+0x6642c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mvnseq r6, r4, ror r7 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + mvnseq sl, ip, asr #2 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 72280 <__cxa_atexit@plt+0x664b8> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 7225c <__cxa_atexit@plt+0x66494> │ │ │ │ + add r9, r3, #4 │ │ │ │ + ldr lr, [pc, #96] @ 72290 <__cxa_atexit@plt+0x664c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #92] @ 72294 <__cxa_atexit@plt+0x664cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r2, r7, r8, r9} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [pc, #28] @ 7228c <__cxa_atexit@plt+0x664c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf84 <__cxa_atexit@plt+0x1ed01bc> │ │ │ │ + andseq r0, r4, #172, 4 @ 0xc000000a │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + andseq r0, r4, #224, 4 │ │ │ │ + mvnseq sl, r8, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 803e0 <__cxa_atexit@plt+0x74618> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andseq r2, r3, #108, 2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 722e8 <__cxa_atexit@plt+0x66520> │ │ │ │ + ldr r2, [pc, #84] @ 7230c <__cxa_atexit@plt+0x66544> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 722f0 <__cxa_atexit@plt+0x66528> │ │ │ │ + ldr r3, [pc, #68] @ 72318 <__cxa_atexit@plt+0x66550> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 716a0 <__cxa_atexit@plt+0x658d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 72310 <__cxa_atexit@plt+0x66548> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #20] @ 72314 <__cxa_atexit@plt+0x6654c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 8252c <__cxa_atexit@plt+0x76764> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 80998 <__cxa_atexit@plt+0x74bd0> │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r4, #48, 2 │ │ │ │ + mvnseq sl, r0, asr r0 │ │ │ │ + mvnseq sl, r8, lsr #32 │ │ │ │ + mvnseq sl, r4, asr r0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 804b4 <__cxa_atexit@plt+0x746ec> │ │ │ │ - ldr lr, [pc, #176] @ 804d4 <__cxa_atexit@plt+0x7470c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r8, [pc, #160] @ 804d8 <__cxa_atexit@plt+0x74710> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 804a8 <__cxa_atexit@plt+0x746e0> │ │ │ │ + bhi 7242c <__cxa_atexit@plt+0x66664> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 72398 <__cxa_atexit@plt+0x665d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 804c0 <__cxa_atexit@plt+0x746f8> │ │ │ │ - ldr lr, [pc, #112] @ 804dc <__cxa_atexit@plt+0x74714> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7243c <__cxa_atexit@plt+0x66674> │ │ │ │ + ldr r2, [pc, #300] @ 7248c <__cxa_atexit@plt+0x666c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #11 │ │ │ │ + ldr lr, [pc, #284] @ 72490 <__cxa_atexit@plt+0x666c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - sub r1, r2, #15 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #88] @ 804e0 <__cxa_atexit@plt+0x74718> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r3, r7, r3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r3, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #280] @ 72494 <__cxa_atexit@plt+0x666cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #212] @ 72474 <__cxa_atexit@plt+0x666ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r7, sl, #3 │ │ │ │ + beq 723cc <__cxa_atexit@plt+0x66604> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 723dc <__cxa_atexit@plt+0x66614> │ │ │ │ + ldr r7, [pc, #184] @ 72478 <__cxa_atexit@plt+0x666b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 7245c <__cxa_atexit@plt+0x66694> │ │ │ │ + ldr lr, [pc, #144] @ 72484 <__cxa_atexit@plt+0x666bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldm r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #124] @ 72488 <__cxa_atexit@plt+0x666c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 72480 <__cxa_atexit@plt+0x666b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #56] @ 7247c <__cxa_atexit@plt+0x666b4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andseq r1, r3, #184, 30 @ 0x2e0 │ │ │ │ - andseq r2, r3, #24 │ │ │ │ - andseq r2, r3, #184 @ 0xb8 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r7, sl │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andseq r0, r4, #88 @ 0x58 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + mvnseq r9, r8, lsr #30 │ │ │ │ + @ instruction: 0xfffffb80 │ │ │ │ + andseq r0, r4, #216 @ 0xd8 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andseq r0, r4, #112, 2 │ │ │ │ + andseq r0, r4, #156, 2 @ 0x27 │ │ │ │ + mvnseq r9, r8, lsl #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 80540 <__cxa_atexit@plt+0x74778> │ │ │ │ - ldr lr, [pc, #68] @ 8054c <__cxa_atexit@plt+0x74784> │ │ │ │ + bcc 724f8 <__cxa_atexit@plt+0x66730> │ │ │ │ + ldr r2, [pc, #76] @ 72510 <__cxa_atexit@plt+0x66748> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr lr, [pc, #60] @ 72514 <__cxa_atexit@plt+0x6674c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r1, r6, #15 │ │ │ │ + ldr r1, [pc, #56] @ 72518 <__cxa_atexit@plt+0x66750> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r7, r3, #12 │ │ │ │ + stm r7, {r1, r3, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 7251c <__cxa_atexit@plt+0x66754> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + andseq r0, r4, #12 │ │ │ │ + andseq r0, r4, #56 @ 0x38 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + mvnseq r9, r4, lsr #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7254c <__cxa_atexit@plt+0x66784> │ │ │ │ + ldr r7, [pc, #108] @ 725ac <__cxa_atexit@plt+0x667e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7259c <__cxa_atexit@plt+0x667d4> │ │ │ │ + ldr r7, [pc, #76] @ 725b0 <__cxa_atexit@plt+0x667e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #44] @ 80550 <__cxa_atexit@plt+0x74788> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r2, r7, r2 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ 725b4 <__cxa_atexit@plt+0x667ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r1, r2, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq pc, r3, #216, 28 @ 0xd80 │ │ │ │ + @ instruction: 0xfffffa10 │ │ │ │ + andseq pc, r3, #100, 30 @ 0x190 │ │ │ │ + ldrsheq r9, [pc, #216] @ 72698 <__cxa_atexit@plt+0x668d0> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7260c <__cxa_atexit@plt+0x66844> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 72604 <__cxa_atexit@plt+0x6683c> │ │ │ │ + ldr r8, [pc, #40] @ 72614 <__cxa_atexit@plt+0x6684c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 72618 <__cxa_atexit@plt+0x66850> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1859f6c <__cxa_atexit@plt+0x184e1a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r4, [r9, #172]! @ 0xac │ │ │ │ + andseq pc, r3, #240, 26 @ 0x3c00 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 729e4 <__cxa_atexit@plt+0x66c1c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 7263c <__cxa_atexit@plt+0x66874> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r4, r8, ror sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 72678 <__cxa_atexit@plt+0x668b0> │ │ │ │ + ldr r3, [pc, #36] @ 72688 <__cxa_atexit@plt+0x668c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r1, r3, #124, 30 @ 0x1f0 │ │ │ │ - andseq r2, r3, #28 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 726ec <__cxa_atexit@plt+0x66924> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8059c <__cxa_atexit@plt+0x747d4> │ │ │ │ - ldr lr, [pc, #48] @ 805ac <__cxa_atexit@plt+0x747e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r7, {r0, r2, r7} │ │ │ │ - ldr r1, [r5] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 726f8 <__cxa_atexit@plt+0x66930> │ │ │ │ + ldr r2, [pc, #76] @ 72708 <__cxa_atexit@plt+0x66940> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 7270c <__cxa_atexit@plt+0x66944> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 72710 <__cxa_atexit@plt+0x66948> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andseq pc, r3, #36, 26 @ 0x900 │ │ │ │ + ldrdeq r4, [r9, #155]! @ 0x9b │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 7272c <__cxa_atexit@plt+0x66964> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r4, r3, ror r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 72748 <__cxa_atexit@plt+0x66980> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r4, r7, asr r9 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 80600 <__cxa_atexit@plt+0x74838> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - mvnseq r6, r8, lsr #6 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r1, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 806bc <__cxa_atexit@plt+0x748f4> │ │ │ │ - ldmib r7, {r2, r3} │ │ │ │ - cmp r1, #69 @ 0x45 │ │ │ │ - beq 80650 <__cxa_atexit@plt+0x74888> │ │ │ │ - cmp r1, #101 @ 0x65 │ │ │ │ - bne 806a8 <__cxa_atexit@plt+0x748e0> │ │ │ │ - mov r1, #101 @ 0x65 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcs 80670 <__cxa_atexit@plt+0x748a8> │ │ │ │ - ldr r7, [pc, #168] @ 806f4 <__cxa_atexit@plt+0x7492c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 806d8 <__cxa_atexit@plt+0x74910> │ │ │ │ - mov r1, #69 @ 0x45 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 806d0 <__cxa_atexit@plt+0x74908> │ │ │ │ - ldr r1, [pc, #128] @ 806f8 <__cxa_atexit@plt+0x74930> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r2, r0, #1 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r3, #3 │ │ │ │ - ldr r8, [pc, #92] @ 806fc <__cxa_atexit@plt+0x74934> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #12] @ 7276c <__cxa_atexit@plt+0x669a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + rsb r8, r3, #0 │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + andseq pc, r3, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 72788 <__cxa_atexit@plt+0x669c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r4, r7, lsl r9 │ │ │ │ + mvnseq r9, r4, lsr #23 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 72868 <__cxa_atexit@plt+0x66aa0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 72874 <__cxa_atexit@plt+0x66aac> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + add r3, r9, #12 │ │ │ │ + cmp r8, #0 │ │ │ │ + bmi 72800 <__cxa_atexit@plt+0x66a38> │ │ │ │ + ldr r6, [pc, #188] @ 72890 <__cxa_atexit@plt+0x66ac8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [pc, #184] @ 72894 <__cxa_atexit@plt+0x66acc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + stmdb r5, {r6, r9} │ │ │ │ + str r1, [r9, #8] │ │ │ │ + ldr r6, [pc, #168] @ 72898 <__cxa_atexit@plt+0x66ad0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 806f0 <__cxa_atexit@plt+0x74928> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 1ccca74 <__cxa_atexit@plt+0x1cc0cac> │ │ │ │ + add sl, r9, #4 │ │ │ │ + cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ + bne 72838 <__cxa_atexit@plt+0x66a70> │ │ │ │ + ldr r6, [pc, #112] @ 72884 <__cxa_atexit@plt+0x66abc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r9, [pc, #108] @ 72888 <__cxa_atexit@plt+0x66ac0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r1, [r3] │ │ │ │ + str r6, [sl] │ │ │ │ + ldr r6, [pc, #96] @ 7288c <__cxa_atexit@plt+0x66ac4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r1, r3, #248, 26 @ 0x3e00 │ │ │ │ - andseq r1, r3, #128, 28 @ 0x800 │ │ │ │ - mvnseq r6, ip, lsl r2 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r3, [pc, #92] @ 7289c <__cxa_atexit@plt+0x66ad4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #88] @ 728a0 <__cxa_atexit@plt+0x66ad8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r9, #16]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #-4] │ │ │ │ + str r2, [r9, #-12] │ │ │ │ + ldr r3, [pc, #68] @ 728a4 <__cxa_atexit@plt+0x66adc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + mvnseq r9, ip, lsl fp │ │ │ │ + andseq pc, r3, #236, 26 @ 0x3b00 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andseq pc, r3, #16, 24 @ 0x1000 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andseq pc, r3, #184, 26 @ 0x2e00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mvnseq r9, r0, ror sl │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 80754 <__cxa_atexit@plt+0x7498c> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 80770 <__cxa_atexit@plt+0x749a8> │ │ │ │ + bcc 72924 <__cxa_atexit@plt+0x66b5c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 72914 <__cxa_atexit@plt+0x66b4c> │ │ │ │ + ldr r1, [pc, #64] @ 72938 <__cxa_atexit@plt+0x66b70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #60] @ 7293c <__cxa_atexit@plt+0x66b74> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r8, [pc, #24] @ 72934 <__cxa_atexit@plt+0x66b6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mvneq r4, pc, ror #14 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + mvneq r4, r7, lsr #15 │ │ │ │ + ldrsheq r9, [pc, #144] @ 729d8 <__cxa_atexit@plt+0x66c10> │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 729a4 <__cxa_atexit@plt+0x66bdc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 729b0 <__cxa_atexit@plt+0x66be8> │ │ │ │ + ldr r2, [pc, #76] @ 729c0 <__cxa_atexit@plt+0x66bf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 729c4 <__cxa_atexit@plt+0x66bfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 729c8 <__cxa_atexit@plt+0x66c00> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andseq pc, r3, #108, 20 @ 0x6c000 │ │ │ │ + mvneq r4, r3, lsr #14 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 72a94 <__cxa_atexit@plt+0x66ccc> │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 72a64 <__cxa_atexit@plt+0x66c9c> │ │ │ │ + ldr r2, [pc, #168] @ 72aac <__cxa_atexit@plt+0x66ce4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [sl, #2] │ │ │ │ + ldr r0, [sl, #6] │ │ │ │ + ldr r3, [r8, #35] @ 0x23 │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-16]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r0, [r7, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 72a7c <__cxa_atexit@plt+0x66cb4> │ │ │ │ + ldr r2, [pc, #124] @ 72ab0 <__cxa_atexit@plt+0x66ce8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 72a8c <__cxa_atexit@plt+0x66cc4> │ │ │ │ + ldr r3, [pc, #96] @ 72ab4 <__cxa_atexit@plt+0x66cec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r7, [pc, #80] @ 72abc <__cxa_atexit@plt+0x66cf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #72] @ 72ac0 <__cxa_atexit@plt+0x66cf8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 80774 <__cxa_atexit@plt+0x749ac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 80778 <__cxa_atexit@plt+0x749b0> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 72ab8 <__cxa_atexit@plt+0x66cf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + mvnseq r9, r8, asr r9 │ │ │ │ + mvnseq r9, r8, asr r9 │ │ │ │ + mvnseq r9, ip, asr #18 │ │ │ │ + mvnseq r9, r8, lsl r9 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #48] @ 72b14 <__cxa_atexit@plt+0x66d4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 72b0c <__cxa_atexit@plt+0x66d44> │ │ │ │ + ldr r3, [pc, #28] @ 72b18 <__cxa_atexit@plt+0x66d50> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r1, r3, #60, 26 @ 0xf00 │ │ │ │ - andseq r1, r3, #208, 26 @ 0x3400 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mvnseq r6, r0, lsr #3 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + mvnseq r9, r0, asr #17 │ │ │ │ + andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 807d0 <__cxa_atexit@plt+0x74a08> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 807ec <__cxa_atexit@plt+0x74a24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 807f0 <__cxa_atexit@plt+0x74a28> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 807f4 <__cxa_atexit@plt+0x74a2c> │ │ │ │ + ldr r3, [pc, #16] @ 72b40 <__cxa_atexit@plt+0x66d78> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r1, r3, #192, 24 @ 0xc000 │ │ │ │ - andseq r1, r3, #84, 26 @ 0x1500 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mvnseq r6, r0, lsr #2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 80884 <__cxa_atexit@plt+0x74abc> │ │ │ │ - ldr r2, [pc, #112] @ 8088c <__cxa_atexit@plt+0x74ac4> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 1c45df0 <__cxa_atexit@plt+0x1c3a028> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x01ff9898 │ │ │ │ + andeq r0, r0, r7, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r2, r7 │ │ │ │ + bge 72ba0 <__cxa_atexit@plt+0x66dd8> │ │ │ │ + ldr r2, [pc, #92] @ 72bc8 <__cxa_atexit@plt+0x66e00> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 80878 <__cxa_atexit@plt+0x74ab0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 80890 <__cxa_atexit@plt+0x74ac8> │ │ │ │ + beq 72bbc <__cxa_atexit@plt+0x66df4> │ │ │ │ + ldr r2, [pc, #72] @ 72bcc <__cxa_atexit@plt+0x66e04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 72bd0 <__cxa_atexit@plt+0x66e08> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ + ldr sl, [r3, #24] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c52e8c <__cxa_atexit@plt+0x1c470c4> │ │ │ │ + ldr r2, [pc, #28] @ 72bc4 <__cxa_atexit@plt+0x66dfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 80878 <__cxa_atexit@plt+0x74ab0> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 80600 <__cxa_atexit@plt+0x74838> │ │ │ │ + beq 72bbc <__cxa_atexit@plt+0x66df4> │ │ │ │ + b 72c40 <__cxa_atexit@plt+0x66e78> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvnseq r6, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + mvnseq r9, r8, lsl r8 │ │ │ │ + ldrsheq r9, [pc, #120] @ 72c54 <__cxa_atexit@plt+0x66e8c> │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #60] @ 808e8 <__cxa_atexit@plt+0x74b20> │ │ │ │ + ldr r3, [pc, #28] @ 72c04 <__cxa_atexit@plt+0x66e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #24] @ 72c08 <__cxa_atexit@plt+0x66e40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c52e8c <__cxa_atexit@plt+0x1c470c4> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrheq r9, [pc, #116] @ 72c84 <__cxa_atexit@plt+0x66ebc> │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 72c30 <__cxa_atexit@plt+0x66e68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + ldrsheq r9, [pc, #108] @ 72ca8 <__cxa_atexit@plt+0x66ee0> │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 72c80 <__cxa_atexit@plt+0x66eb8> │ │ │ │ + ldr r3, [pc, #160] @ 72cf4 <__cxa_atexit@plt+0x66f2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 808e0 <__cxa_atexit@plt+0x74b18> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + beq 72cdc <__cxa_atexit@plt+0x66f14> │ │ │ │ + ldr r3, [pc, #140] @ 72cf8 <__cxa_atexit@plt+0x66f30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 72ce4 <__cxa_atexit@plt+0x66f1c> │ │ │ │ + ldr r7, [pc, #100] @ 72cfc <__cxa_atexit@plt+0x66f34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #88] @ 72d00 <__cxa_atexit@plt+0x66f38> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 80600 <__cxa_atexit@plt+0x74838> │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r1, r2, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub sl, r3, #6 │ │ │ │ + add r9, r2, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r6, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldrb r7, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 80600 <__cxa_atexit@plt+0x74838> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + andseq pc, r3, #68, 14 @ 0x1100000 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 72d28 <__cxa_atexit@plt+0x66f60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 72d5c <__cxa_atexit@plt+0x66f94> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 72db4 <__cxa_atexit@plt+0x66fec> │ │ │ │ + ldr lr, [pc, #80] @ 72dc4 <__cxa_atexit@plt+0x66ffc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr lr, [pc, #56] @ 72dc8 <__cxa_atexit@plt+0x67000> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + add r9, r2, #1 │ │ │ │ + sub sl, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff91c │ │ │ │ + andseq pc, r3, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1970ef8 <__cxa_atexit@plt+0x1965130> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72e68 <__cxa_atexit@plt+0x670a0> │ │ │ │ + ldr r6, [pc, #136] @ 72e84 <__cxa_atexit@plt+0x670bc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r6, [r3] │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq 72e40 <__cxa_atexit@plt+0x67078> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 72e50 <__cxa_atexit@plt+0x67088> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 80968 <__cxa_atexit@plt+0x74ba0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 8097c <__cxa_atexit@plt+0x74bb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 72e74 <__cxa_atexit@plt+0x670ac> │ │ │ │ + ldr r3, [pc, #96] @ 72e8c <__cxa_atexit@plt+0x670c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 72e88 <__cxa_atexit@plt+0x670c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andseq pc, r3, #168, 10 @ 0x2a000000 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 72ed8 <__cxa_atexit@plt+0x67110> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 72ef0 <__cxa_atexit@plt+0x67128> │ │ │ │ + ldr r3, [pc, #64] @ 72f00 <__cxa_atexit@plt+0x67138> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #28] @ 72efc <__cxa_atexit@plt+0x67134> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq pc, r3, #32, 10 @ 0x8000000 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 72f40 <__cxa_atexit@plt+0x67178> │ │ │ │ + ldr r3, [pc, #40] @ 72f50 <__cxa_atexit@plt+0x67188> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 72f54 <__cxa_atexit@plt+0x6718c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq r1, r3, #168, 22 @ 0x2a000 │ │ │ │ - @ instruction: 0xfffffa64 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - ldrheq r5, [lr, #240]! @ 0xf0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + mvneq r4, r8, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 80a04 <__cxa_atexit@plt+0x74c3c> │ │ │ │ - ldmib r7, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r3], #-20 @ 0xffffffec │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 809e0 <__cxa_atexit@plt+0x74c18> │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 80a50 <__cxa_atexit@plt+0x74c88> │ │ │ │ - ldr r2, [pc, #44] @ 80a14 <__cxa_atexit@plt+0x74c4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - stm ip, {r2, r8, sl} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1e1f75c <__cxa_atexit@plt+0x1e13994> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 72f90 <__cxa_atexit@plt+0x671c8> │ │ │ │ + ldr r3, [pc, #36] @ 72fa0 <__cxa_atexit@plt+0x671d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq r5, r4, lsl pc │ │ │ │ - andeq r0, r0, r6, lsl #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 80a50 <__cxa_atexit@plt+0x74c88> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 80bd4 <__cxa_atexit@plt+0x74e0c> │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r8, [sp, #28] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr lr, [pc, #352] @ 80bf4 <__cxa_atexit@plt+0x74e2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov r2, r1 │ │ │ │ - str lr, [r2, #56]! @ 0x38 │ │ │ │ - sub ip, r6, #71 @ 0x47 │ │ │ │ - sub r3, r6, #57 @ 0x39 │ │ │ │ - ldr lr, [pc, #300] @ 80bf8 <__cxa_atexit@plt+0x74e30> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, r2 │ │ │ │ - str lr, [r8, #-52]! @ 0xffffffcc │ │ │ │ - ldr r4, [pc, #288] @ 80bfc <__cxa_atexit@plt+0x74e34> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov lr, r2 │ │ │ │ - str r4, [lr, #-16]! │ │ │ │ - str r0, [r2, #-48] @ 0xffffffd0 │ │ │ │ - str fp, [r2, #-44] @ 0xffffffd4 │ │ │ │ - str r7, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r4, [pc, #264] @ 80c00 <__cxa_atexit@plt+0x74e38> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r2, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r2, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #248] @ 80c04 <__cxa_atexit@plt+0x74e3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-12] │ │ │ │ - stmdb r2, {r3, fp} │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str fp, [r2, #20] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r3, r0, #1 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bge 80b8c <__cxa_atexit@plt+0x74dc4> │ │ │ │ - add r6, r2, #28 │ │ │ │ - add r0, r2, #24 │ │ │ │ - ldr r1, [pc, #192] @ 80c14 <__cxa_atexit@plt+0x74e4c> │ │ │ │ + bcc 72fe8 <__cxa_atexit@plt+0x67220> │ │ │ │ + ldr r3, [pc, #48] @ 72ff8 <__cxa_atexit@plt+0x67230> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 72ffc <__cxa_atexit@plt+0x67234> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + mvneq r4, r5, lsr #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 73040 <__cxa_atexit@plt+0x67278> │ │ │ │ + ldr r3, [pc, #44] @ 73050 <__cxa_atexit@plt+0x67288> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 730a0 <__cxa_atexit@plt+0x672d8> │ │ │ │ + ldr r1, [pc, #60] @ 730b8 <__cxa_atexit@plt+0x672f0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r0] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #164] @ 80c18 <__cxa_atexit@plt+0x74e50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [pc, #116] @ 80c08 <__cxa_atexit@plt+0x74e40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #112] @ 80c0c <__cxa_atexit@plt+0x74e44> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r7, [r1, #80] @ 0x50 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r1, #84] @ 0x54 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r1, #88] @ 0x58 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ - str r4, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r7, [pc, #52] @ 80c10 <__cxa_atexit@plt+0x74e48> │ │ │ │ + ldr r2, [pc, #56] @ 730bc <__cxa_atexit@plt+0x672f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r7, [pc, #24] @ 730c0 <__cxa_atexit@plt+0x672f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r0 │ │ │ │ - mov fp, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - andseq r1, r3, #140, 18 @ 0x230000 │ │ │ │ - andseq r1, r3, #52, 20 @ 0x34000 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - andseq r1, r3, #204, 16 @ 0xcc0000 │ │ │ │ - mvnseq r5, r0, lsl sp │ │ │ │ - andeq r0, r0, r7, lsl #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 80a50 <__cxa_atexit@plt+0x74c88> │ │ │ │ - mvnseq r5, r4, ror #25 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 80c7c <__cxa_atexit@plt+0x74eb4> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + strdeq r3, [r9, #252]! @ 0xfc │ │ │ │ + mvnseq r9, ip, asr r3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 730e8 <__cxa_atexit@plt+0x67320> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + andseq pc, r3, #20, 8 @ 0x14000000 │ │ │ │ + mvnseq r9, r4, ror #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 73144 <__cxa_atexit@plt+0x6737c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7313c <__cxa_atexit@plt+0x67374> │ │ │ │ + ldr r3, [pc, #44] @ 7314c <__cxa_atexit@plt+0x67384> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80c74 <__cxa_atexit@plt+0x74eac> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 80600 <__cxa_atexit@plt+0x74838> │ │ │ │ + ldr r2, [pc, #40] @ 73150 <__cxa_atexit@plt+0x67388> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4fb00 <__cxa_atexit@plt+0x1c43d38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01fe5c9c │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 80600 <__cxa_atexit@plt+0x74838> │ │ │ │ - @ instruction: 0x01fe5c90 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r9, r0, lsr #6 │ │ │ │ + andseq pc, r3, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 73188 <__cxa_atexit@plt+0x673c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 73190 <__cxa_atexit@plt+0x673c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r3, #112, 4 │ │ │ │ + mvnseq r9, ip, asr #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 731dc <__cxa_atexit@plt+0x67414> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #56] @ 731f4 <__cxa_atexit@plt+0x6742c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 731e4 <__cxa_atexit@plt+0x6741c> │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 732a4 <__cxa_atexit@plt+0x674dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r3, #44, 4 @ 0xc0000002 │ │ │ │ + mvnseq r9, r8, ror #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73258 <__cxa_atexit@plt+0x67490> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #64] @ 73264 <__cxa_atexit@plt+0x6749c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 73244 <__cxa_atexit@plt+0x6747c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 73268 <__cxa_atexit@plt+0x674a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #24] @ 7326c <__cxa_atexit@plt+0x674a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r3, #196, 2 @ 0x31 │ │ │ │ + mvnseq r9, ip, lsl r2 │ │ │ │ + mvnseq r9, r4, lsl r2 │ │ │ │ + mvnseq r9, ip, ror #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 80d20 <__cxa_atexit@plt+0x74f58> │ │ │ │ - ldr r2, [pc, #92] @ 80d28 <__cxa_atexit@plt+0x74f60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + bhi 7329c <__cxa_atexit@plt+0x674d4> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 732a4 <__cxa_atexit@plt+0x674dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #148] @ 73350 <__cxa_atexit@plt+0x67588> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 73320 <__cxa_atexit@plt+0x67558> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 73330 <__cxa_atexit@plt+0x67568> │ │ │ │ + ldr r2, [pc, #116] @ 73354 <__cxa_atexit@plt+0x6758c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 80d14 <__cxa_atexit@plt+0x74f4c> │ │ │ │ - ldr r3, [pc, #52] @ 80d2c <__cxa_atexit@plt+0x74f64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + beq 73344 <__cxa_atexit@plt+0x6757c> │ │ │ │ + ldr r2, [pc, #84] @ 73358 <__cxa_atexit@plt+0x67590> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4656c <__cxa_atexit@plt+0x1c3a7a4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 7335c <__cxa_atexit@plt+0x67594> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andseq pc, r3, #200 @ 0xc8 │ │ │ │ + mvnseq r9, r0, lsl #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 733c4 <__cxa_atexit@plt+0x675fc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #88] @ 733e4 <__cxa_atexit@plt+0x6761c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 733d8 <__cxa_atexit@plt+0x67610> │ │ │ │ + ldr r2, [pc, #64] @ 733e8 <__cxa_atexit@plt+0x67620> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c4656c <__cxa_atexit@plt+0x1c3a7a4> │ │ │ │ + ldr r7, [pc, #32] @ 733ec <__cxa_atexit@plt+0x67624> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r5, ip, lsl #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andseq pc, r3, #52 @ 0x34 │ │ │ │ + mvnseq r9, r0, ror r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + ldr r3, [pc, #24] @ 7341c <__cxa_atexit@plt+0x67654> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #16] @ 80d5c <__cxa_atexit@plt+0x74f94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrsbeq r5, [lr, #188]! @ 0xbc │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 1c4656c <__cxa_atexit@plt+0x1c3a7a4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + mvnseq r9, r0, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 80db0 <__cxa_atexit@plt+0x74fe8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ + ldr r3, [pc, #28] @ 73450 <__cxa_atexit@plt+0x67688> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 80da4 <__cxa_atexit@plt+0x74fdc> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 80998 <__cxa_atexit@plt+0x74bd0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r5, r8, lsl #23 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ 73454 <__cxa_atexit@plt+0x6768c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e6d88c <__cxa_atexit@plt+0x1e61ac4> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andseq lr, r3, #188, 30 @ 0x2f0 │ │ │ │ + mvnseq r9, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 80998 <__cxa_atexit@plt+0x74bd0> │ │ │ │ - ldrsheq r5, [lr, #172]! @ 0xac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 80e90 <__cxa_atexit@plt+0x750c8> │ │ │ │ - ldr lr, [pc, #156] @ 80e98 <__cxa_atexit@plt+0x750d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - mov r1, r5 │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - ldr lr, [pc, #136] @ 80e9c <__cxa_atexit@plt+0x750d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r1, {r0, lr} │ │ │ │ - str r7, [r1, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 80e74 <__cxa_atexit@plt+0x750ac> │ │ │ │ - ldr r7, [pc, #116] @ 80ea0 <__cxa_atexit@plt+0x750d8> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 73484 <__cxa_atexit@plt+0x676bc> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, fp │ │ │ │ + b 732a4 <__cxa_atexit@plt+0x674dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 73500 <__cxa_atexit@plt+0x67738> │ │ │ │ + ldr r7, [pc, #116] @ 73510 <__cxa_atexit@plt+0x67748> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ + ldr lr, [pc, #112] @ 73514 <__cxa_atexit@plt+0x6774c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r9, [pc, #96] @ 73518 <__cxa_atexit@plt+0x67750> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub sl, r3, #19 │ │ │ │ + ldr r8, [pc, #88] @ 7351c <__cxa_atexit@plt+0x67754> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + stm lr, {r0, r8, sl} │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + andseq lr, r3, #80, 30 @ 0x140 │ │ │ │ + andseq lr, r3, #40, 30 @ 0xa0 │ │ │ │ + mvnseq r8, ip, lsr pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 73590 <__cxa_atexit@plt+0x677c8> │ │ │ │ + ldr r1, [pc, #96] @ 735ac <__cxa_atexit@plt+0x677e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #84] @ 735b0 <__cxa_atexit@plt+0x677e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r8, [r2, #12] │ │ │ │ str r0, [r2, #16] │ │ │ │ - add r3, r3, r0 │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80e84 <__cxa_atexit@plt+0x750bc> │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r8 │ │ │ │ - b 80f44 <__cxa_atexit@plt+0x7517c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ + str r2, [r2, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 735a0 <__cxa_atexit@plt+0x677d8> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 732a4 <__cxa_atexit@plt+0x674dc> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 735ec <__cxa_atexit@plt+0x67824> │ │ │ │ + ldr r2, [pc, #36] @ 735f4 <__cxa_atexit@plt+0x6782c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 735f8 <__cxa_atexit@plt+0x67830> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r1, r3, #220, 10 @ 0x37000000 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - mvnseq r5, r4, lsr sl │ │ │ │ + andseq lr, r3, #24, 28 @ 0x180 │ │ │ │ + andseq pc, r3, #148 @ 0x94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [pc, #72] @ 80f0c <__cxa_atexit@plt+0x75144> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r0, r1, r2 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 73634 <__cxa_atexit@plt+0x6786c> │ │ │ │ + ldr r2, [pc, #36] @ 7363c <__cxa_atexit@plt+0x67874> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 73640 <__cxa_atexit@plt+0x67878> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r3, #208, 26 @ 0x3400 │ │ │ │ + andseq pc, r3, #76 @ 0x4c │ │ │ │ + mvnseq r8, r8, lsl lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 736f8 <__cxa_atexit@plt+0x67930> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 73700 <__cxa_atexit@plt+0x67938> │ │ │ │ + ldr r7, [pc, #200] @ 73744 <__cxa_atexit@plt+0x6797c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #196] @ 73748 <__cxa_atexit@plt+0x67980> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r2, {r7, r8, r9} │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80f00 <__cxa_atexit@plt+0x75138> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b 80f44 <__cxa_atexit@plt+0x7517c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 73718 <__cxa_atexit@plt+0x67950> │ │ │ │ + ldr r7, [pc, #160] @ 7374c <__cxa_atexit@plt+0x67984> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #156] @ 73750 <__cxa_atexit@plt+0x67988> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r2, #16]! │ │ │ │ + ldr r7, [pc, #148] @ 73754 <__cxa_atexit@plt+0x6798c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r2, [r2, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + ldr r8, [r2, #-8] │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73738 <__cxa_atexit@plt+0x67970> │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 732a4 <__cxa_atexit@plt+0x674dc> │ │ │ │ + mov r6, r2 │ │ │ │ + b 73708 <__cxa_atexit@plt+0x67940> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 7375c <__cxa_atexit@plt+0x67994> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [pc, #48] @ 73758 <__cxa_atexit@plt+0x67990> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - mvnseq r5, r8, asr #19 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xfffffaac │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + andseq pc, r3, #124 @ 0x7c │ │ │ │ + andseq pc, r3, #20 │ │ │ │ + mvnseq r8, r8, ror #26 │ │ │ │ + mvnseq r8, r0, lsl #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 737f0 <__cxa_atexit@plt+0x67a28> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #384] @ 7390c <__cxa_atexit@plt+0x67b44> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b 80f44 <__cxa_atexit@plt+0x7517c> │ │ │ │ - mvnseq r5, r0, lsr #19 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 81014 <__cxa_atexit@plt+0x7524c> │ │ │ │ + str r2, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 80fbc <__cxa_atexit@plt+0x751f4> │ │ │ │ - ldr r0, [pc, #212] @ 81048 <__cxa_atexit@plt+0x75280> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - rsb r1, r1, #0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 81004 <__cxa_atexit@plt+0x7523c> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 81030 <__cxa_atexit@plt+0x75268> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq 73870 <__cxa_atexit@plt+0x67aa8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 7387c <__cxa_atexit@plt+0x67ab4> │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 738e4 <__cxa_atexit@plt+0x67b1c> │ │ │ │ + ldr r7, [pc, #332] @ 73910 <__cxa_atexit@plt+0x67b48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #180] @ 8105c <__cxa_atexit@plt+0x75294> │ │ │ │ + ldr r2, [pc, #316] @ 73914 <__cxa_atexit@plt+0x67b4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #140] @ 81050 <__cxa_atexit@plt+0x75288> │ │ │ │ + ldr r2, [pc, #256] @ 738f8 <__cxa_atexit@plt+0x67b30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r3] │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 738b8 <__cxa_atexit@plt+0x67af0> │ │ │ │ + ldr r1, [pc, #224] @ 738fc <__cxa_atexit@plt+0x67b34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #220] @ 73900 <__cxa_atexit@plt+0x67b38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #136] @ 81054 <__cxa_atexit@plt+0x7528c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #132] @ 81058 <__cxa_atexit@plt+0x75290> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldrb r2, [r0], #1 │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str sl, [r5] │ │ │ │ - sub r0, r2, #48 @ 0x30 │ │ │ │ - uxtb r0, r0 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1e1fa54 <__cxa_atexit@plt+0x1e13c8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #208] @ 73904 <__cxa_atexit@plt+0x67b3c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + sub r6, r5, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 738d4 <__cxa_atexit@plt+0x67b0c> │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, fp │ │ │ │ + b 732a4 <__cxa_atexit@plt+0x674dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 8104c <__cxa_atexit@plt+0x75284> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 738e4 <__cxa_atexit@plt+0x67b1c> │ │ │ │ + ldr r7, [pc, #140] @ 73918 <__cxa_atexit@plt+0x67b50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #132] @ 7391c <__cxa_atexit@plt+0x67b54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #72] @ 73908 <__cxa_atexit@plt+0x67b40> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #2 │ │ │ │ + b 738d8 <__cxa_atexit@plt+0x67b10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - mvnseq r5, r4, lsl #18 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andseq r1, r3, #80, 10 @ 0x14000000 │ │ │ │ - andseq r1, r3, #4, 10 @ 0x1000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffff93c │ │ │ │ + @ instruction: 0xfffffa58 │ │ │ │ + mvnseq r8, r0, lsr #24 │ │ │ │ + @ instruction: 0x01ff8b94 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andseq lr, r3, #104, 30 @ 0x1a0 │ │ │ │ + andseq lr, r3, #84, 24 @ 0x5400 │ │ │ │ + andseq lr, r3, #172, 28 @ 0xac0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 73978 <__cxa_atexit@plt+0x67bb0> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8109c <__cxa_atexit@plt+0x752d4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 810a8 <__cxa_atexit@plt+0x752e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + bcc 739b0 <__cxa_atexit@plt+0x67be8> │ │ │ │ + ldr r7, [pc, #108] @ 739bc <__cxa_atexit@plt+0x67bf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #92] @ 739c0 <__cxa_atexit@plt+0x67bf8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r1, r3, #32, 8 @ 0x20000000 │ │ │ │ - mvnseq r5, ip, lsr #16 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 810d0 <__cxa_atexit@plt+0x75308> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e16fc8 <__cxa_atexit@plt+0x1e0b200> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - mvnseq r5, r4, lsl #16 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - b 80f44 <__cxa_atexit@plt+0x7517c> │ │ │ │ - mvnseq r5, ip, ror #15 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 81130 <__cxa_atexit@plt+0x75368> │ │ │ │ - ldr r2, [pc, #44] @ 81140 <__cxa_atexit@plt+0x75378> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - ldrsheq r6, [lr, #52]! @ 0x34 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8121c <__cxa_atexit@plt+0x75454> │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - add r1, lr, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - sub ip, r2, r0 │ │ │ │ - cmp ip, #1 │ │ │ │ - blt 811d4 <__cxa_atexit@plt+0x7540c> │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r0, r3 │ │ │ │ - add sl, r3, lr │ │ │ │ - mov lr, #0 │ │ │ │ - ldrb r3, [sl, lr] │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs 811dc <__cxa_atexit@plt+0x75414> │ │ │ │ - add lr, lr, #1 │ │ │ │ - cmp ip, lr │ │ │ │ - bne 811b4 <__cxa_atexit@plt+0x753ec> │ │ │ │ - b 811e0 <__cxa_atexit@plt+0x75418> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - b 811e8 <__cxa_atexit@plt+0x75420> │ │ │ │ - mov ip, lr │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr sl, [sp] │ │ │ │ - str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - stmib r5, {r3, r7, r9} │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - b 81224 <__cxa_atexit@plt+0x7545c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 739b0 <__cxa_atexit@plt+0x67be8> │ │ │ │ + ldr r7, [pc, #60] @ 739c4 <__cxa_atexit@plt+0x67bfc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 739c8 <__cxa_atexit@plt+0x67c00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mov fp, r8 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + andseq lr, r3, #220, 26 @ 0x3700 │ │ │ │ + andseq lr, r3, #88, 22 @ 0x16000 │ │ │ │ + andseq lr, r3, #168, 26 @ 0x2a00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 73a60 <__cxa_atexit@plt+0x67c98> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #220] @ 73ad0 <__cxa_atexit@plt+0x67d08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq 73a74 <__cxa_atexit@plt+0x67cac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 73a80 <__cxa_atexit@plt+0x67cb8> │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 8134c <__cxa_atexit@plt+0x75584> │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #20] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 812d0 <__cxa_atexit@plt+0x75508> │ │ │ │ - stm sp, {r7, r8, fp} │ │ │ │ - ldr r9, [r2, #32]! │ │ │ │ - ldr ip, [pc, #296] @ 81388 <__cxa_atexit@plt+0x755c0> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr fp, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - stmib r6, {ip, lr} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r0, fp, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 812fc <__cxa_atexit@plt+0x75534> │ │ │ │ - ldr r1, [pc, #256] @ 81390 <__cxa_atexit@plt+0x755c8> │ │ │ │ + bcc 73abc <__cxa_atexit@plt+0x67cf4> │ │ │ │ + ldr r7, [pc, #168] @ 73ad4 <__cxa_atexit@plt+0x67d0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #164] @ 73ad8 <__cxa_atexit@plt+0x67d10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #248] @ 81394 <__cxa_atexit@plt+0x755cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r2] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r5, r3, #23 │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r8, r3, #6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - ldm sp, {r7, r9} │ │ │ │ - mov sl, r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 7b56c <__cxa_atexit@plt+0x6f7a4> │ │ │ │ - ldr r5, [pc, #192] @ 81398 <__cxa_atexit@plt+0x755d0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r5, [r2, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #176] @ 8139c <__cxa_atexit@plt+0x755d4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r2, #32]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #116] @ 73adc <__cxa_atexit@plt+0x67d14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r2, [pc, #136] @ 8138c <__cxa_atexit@plt+0x755c4> │ │ │ │ + bx r0 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 73abc <__cxa_atexit@plt+0x67cf4> │ │ │ │ + ldr r7, [pc, #80] @ 73ae0 <__cxa_atexit@plt+0x67d18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #64] @ 73ae4 <__cxa_atexit@plt+0x67d1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r2, r3, #23 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r3, #7 │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 81370 <__cxa_atexit@plt+0x755a8> │ │ │ │ - ldr r3, [pc, #120] @ 813a4 <__cxa_atexit@plt+0x755dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #76] @ 813a0 <__cxa_atexit@plt+0x755d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - bx r1 │ │ │ │ - andseq r1, r3, #180, 4 @ 0x4000000b │ │ │ │ - andseq r1, r3, #108, 2 │ │ │ │ - andseq r1, r3, #120, 2 │ │ │ │ - andseq r1, r3, #88, 2 │ │ │ │ - mvnseq r5, r0, lsl #11 │ │ │ │ - andseq r1, r3, #28, 2 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - @ instruction: 0x01fe6194 │ │ │ │ - andeq r7, r0, sl, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 81224 <__cxa_atexit@plt+0x7545c> │ │ │ │ - mvnseq r6, r4, ror r1 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffb8c │ │ │ │ + andseq lr, r3, #12, 26 @ 0x300 │ │ │ │ + andseq lr, r3, #224, 24 @ 0xe000 │ │ │ │ + andseq lr, r3, #80, 20 @ 0x50000 │ │ │ │ + andseq lr, r3, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 73b40 <__cxa_atexit@plt+0x67d78> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 73b78 <__cxa_atexit@plt+0x67db0> │ │ │ │ + ldr r7, [pc, #108] @ 73b84 <__cxa_atexit@plt+0x67dbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #92] @ 73b88 <__cxa_atexit@plt+0x67dc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 73b78 <__cxa_atexit@plt+0x67db0> │ │ │ │ + ldr r7, [pc, #60] @ 73b8c <__cxa_atexit@plt+0x67dc4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 73b90 <__cxa_atexit@plt+0x67dc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffaa0 │ │ │ │ + andseq lr, r3, #20, 24 @ 0x1400 │ │ │ │ + andseq lr, r3, #144, 18 @ 0x240000 │ │ │ │ + andseq lr, r3, #224, 22 @ 0x38000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 73c34 <__cxa_atexit@plt+0x67e6c> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 81408 <__cxa_atexit@plt+0x75640> │ │ │ │ - ldr r2, [pc, #40] @ 81410 <__cxa_atexit@plt+0x75648> │ │ │ │ + bhi 73c04 <__cxa_atexit@plt+0x67e3c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 73c10 <__cxa_atexit@plt+0x67e48> │ │ │ │ + ldr r2, [pc, #72] @ 73c20 <__cxa_atexit@plt+0x67e58> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r1, [pc, #68] @ 73c24 <__cxa_atexit@plt+0x67e5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r6, r8, lsr #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 81458 <__cxa_atexit@plt+0x75690> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8144c <__cxa_atexit@plt+0x75684> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 81154 <__cxa_atexit@plt+0x7538c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq r6, r0, ror #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 81154 <__cxa_atexit@plt+0x7538c> │ │ │ │ - ldrsbeq r6, [lr, #0]! │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 814f4 <__cxa_atexit@plt+0x7572c> │ │ │ │ - ldr lr, [pc, #92] @ 81500 <__cxa_atexit@plt+0x75738> │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andseq lr, r3, #8, 16 @ 0x80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73ce8 <__cxa_atexit@plt+0x67f20> │ │ │ │ + ldr r3, [pc, #192] @ 73d08 <__cxa_atexit@plt+0x67f40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 73cc8 <__cxa_atexit@plt+0x67f00> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 73cd8 <__cxa_atexit@plt+0x67f10> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 73cf0 <__cxa_atexit@plt+0x67f28> │ │ │ │ + ldr lr, [pc, #144] @ 73d0c <__cxa_atexit@plt+0x67f44> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 814ec <__cxa_atexit@plt+0x75724> │ │ │ │ - ldr r2, [pc, #44] @ 81504 <__cxa_atexit@plt+0x7573c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 814ec <__cxa_atexit@plt+0x75724> │ │ │ │ - b 81548 <__cxa_atexit@plt+0x75780> │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldmda r5, {r7, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [pc, #124] @ 73d10 <__cxa_atexit@plt+0x67f48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + ldr lr, [pc, #112] @ 73d14 <__cxa_atexit@plt+0x67f4c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvnseq r6, r8, asr #32 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 81538 <__cxa_atexit@plt+0x75770> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 81530 <__cxa_atexit@plt+0x75768> │ │ │ │ - b 81548 <__cxa_atexit@plt+0x75780> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andseq lr, r3, #92, 14 @ 0x1700000 │ │ │ │ + andseq lr, r3, #72, 14 @ 0x1200000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 73d94 <__cxa_atexit@plt+0x67fcc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 73da8 <__cxa_atexit@plt+0x67fe0> │ │ │ │ + ldr r2, [pc, #116] @ 73db8 <__cxa_atexit@plt+0x67ff0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 73dbc <__cxa_atexit@plt+0x67ff4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + ldr lr, [pc, #80] @ 73dc0 <__cxa_atexit@plt+0x67ff8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r6, r4, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [pc, #152] @ 815ec <__cxa_atexit@plt+0x75824> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andseq lr, r3, #144, 12 @ 0x9000000 │ │ │ │ + andseq lr, r3, #124, 12 @ 0x7c00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73e34 <__cxa_atexit@plt+0x6806c> │ │ │ │ + ldr r3, [pc, #120] @ 73e5c <__cxa_atexit@plt+0x68094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 815c0 <__cxa_atexit@plt+0x757f8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 815dc <__cxa_atexit@plt+0x75814> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r0, [pc, #92] @ 815f0 <__cxa_atexit@plt+0x75828> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r7} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r7, r1 │ │ │ │ - bne 815d0 <__cxa_atexit@plt+0x75808> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ + beq 73e24 <__cxa_atexit@plt+0x6805c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 73e44 <__cxa_atexit@plt+0x6807c> │ │ │ │ + ldr r7, [pc, #92] @ 73e64 <__cxa_atexit@plt+0x6809c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 73c34 <__cxa_atexit@plt+0x67e6c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 81154 <__cxa_atexit@plt+0x7538c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #36] @ 73e60 <__cxa_atexit@plt+0x68098> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq r0, r3, #220, 28 @ 0xdc0 │ │ │ │ - mvnseq r5, ip, asr pc │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + mvnseq r8, r0, ror #14 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 81670 <__cxa_atexit@plt+0x758a8> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #20]! │ │ │ │ - ldr r2, [pc, #88] @ 81680 <__cxa_atexit@plt+0x758b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #-4] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 73ea8 <__cxa_atexit@plt+0x680e0> │ │ │ │ + ldr r2, [pc, #40] @ 73eb4 <__cxa_atexit@plt+0x680ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 81664 <__cxa_atexit@plt+0x7589c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 81154 <__cxa_atexit@plt+0x7538c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r0, r3, #72, 28 @ 0x480 │ │ │ │ - ldrsbeq r5, [lr, #232]! @ 0xe8 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 816f0 <__cxa_atexit@plt+0x75928> │ │ │ │ - ldr r3, [pc, #80] @ 816f8 <__cxa_atexit@plt+0x75930> │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 73c34 <__cxa_atexit@plt+0x67e6c> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + mvnseq r8, r0, ror #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 73f10 <__cxa_atexit@plt+0x68148> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 73f08 <__cxa_atexit@plt+0x68140> │ │ │ │ + ldr r3, [pc, #44] @ 73f18 <__cxa_atexit@plt+0x68150> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 816e0 <__cxa_atexit@plt+0x75918> │ │ │ │ - ldr r7, [pc, #52] @ 816fc <__cxa_atexit@plt+0x75934> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r2, [pc, #40] @ 73f1c <__cxa_atexit@plt+0x68154> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4ec48 <__cxa_atexit@plt+0x1c42e80> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r8, r4, ror r6 │ │ │ │ + andseq lr, r3, #240, 8 @ 0xf0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73f8c <__cxa_atexit@plt+0x681c4> │ │ │ │ + ldr r3, [pc, #92] @ 73f9c <__cxa_atexit@plt+0x681d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 73f6c <__cxa_atexit@plt+0x681a4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #61 @ 0x3d │ │ │ │ + bne 73f7c <__cxa_atexit@plt+0x681b4> │ │ │ │ + ldr r7, [pc, #60] @ 73fa0 <__cxa_atexit@plt+0x681d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 73fa8 <__cxa_atexit@plt+0x681e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 73fa4 <__cxa_atexit@plt+0x681dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r5, r0, ror #28 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 81730 <__cxa_atexit@plt+0x75968> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andseq lr, r3, #168, 8 @ 0xa8000000 │ │ │ │ + mvnseq r8, r0, asr #12 │ │ │ │ + andseq lr, r3, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 73fdc <__cxa_atexit@plt+0x68214> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 73fe0 <__cxa_atexit@plt+0x68218> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r5, ip, lsr #28 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 81850 <__cxa_atexit@plt+0x75a88> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r3, [pc, #260] @ 81864 <__cxa_atexit@plt+0x75a9c> │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #61 @ 0x3d │ │ │ │ + addeq r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r3, #80, 8 @ 0x50000000 │ │ │ │ + andseq lr, r3, #80, 8 @ 0x50000000 │ │ │ │ + mvnseq r8, r8, lsr r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7403c <__cxa_atexit@plt+0x68274> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 74034 <__cxa_atexit@plt+0x6826c> │ │ │ │ + ldr r3, [pc, #44] @ 74044 <__cxa_atexit@plt+0x6827c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #256] @ 81868 <__cxa_atexit@plt+0x75aa0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [sl, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr fp, [r2, #20]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #4]! │ │ │ │ - sub r7, r9, #29 │ │ │ │ - ldr r3, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str r7, [r0, #28] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r1, [r0, #12] │ │ │ │ - str r0, [r0, #16] │ │ │ │ - str fp, [r0, #20] │ │ │ │ - ldr r1, [pc, #192] @ 8186c <__cxa_atexit@plt+0x75aa4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #24]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 81804 <__cxa_atexit@plt+0x75a3c> │ │ │ │ - ldr r3, [pc, #176] @ 81874 <__cxa_atexit@plt+0x75aac> │ │ │ │ + ldr r2, [pc, #40] @ 74048 <__cxa_atexit@plt+0x68280> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4ec48 <__cxa_atexit@plt+0x1c42e80> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r8, [pc, #88] @ 740a4 <__cxa_atexit@plt+0x682dc> │ │ │ │ + andseq lr, r3, #196, 6 @ 0x10000003 │ │ │ │ + ldrsheq r8, [pc, #80] @ 740a4 <__cxa_atexit@plt+0x682dc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 740a4 <__cxa_atexit@plt+0x682dc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7409c <__cxa_atexit@plt+0x682d4> │ │ │ │ + ldr r3, [pc, #44] @ 740ac <__cxa_atexit@plt+0x682e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #152] @ 81878 <__cxa_atexit@plt+0x75ab0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r3, [r6, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #96] @ 81870 <__cxa_atexit@plt+0x75aa8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str lr, [r6, #-4] │ │ │ │ - sub r9, r9, #11 │ │ │ │ - cmp r3, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bne 81840 <__cxa_atexit@plt+0x75a78> │ │ │ │ - str r0, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 81154 <__cxa_atexit@plt+0x7538c> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andseq r0, r3, #96, 24 @ 0x6000 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - andseq r0, r3, #96, 24 @ 0x6000 │ │ │ │ - mvnseq r5, r0, asr #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 81908 <__cxa_atexit@plt+0x75b40> │ │ │ │ - ldr lr, [pc, #116] @ 81910 <__cxa_atexit@plt+0x75b48> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #100] @ 81914 <__cxa_atexit@plt+0x75b4c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 818f8 <__cxa_atexit@plt+0x75b30> │ │ │ │ - ldr r9, [r5, #-16]! │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #40] @ 81918 <__cxa_atexit@plt+0x75b50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 80998 <__cxa_atexit@plt+0x74bd0> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r2, [pc, #40] @ 740b0 <__cxa_atexit@plt+0x682e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4ec48 <__cxa_atexit@plt+0x1c42e80> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r0, r3, #64, 22 @ 0x10000 │ │ │ │ - andseq r0, r3, #196, 22 @ 0x31000 │ │ │ │ - mvnseq r5, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 81950 <__cxa_atexit@plt+0x75b88> │ │ │ │ + mvnseq r8, r0, ror r4 │ │ │ │ + andseq lr, r3, #92, 6 @ 0x70000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 74100 <__cxa_atexit@plt+0x68338> │ │ │ │ + ldr r3, [pc, #60] @ 74118 <__cxa_atexit@plt+0x68350> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 80998 <__cxa_atexit@plt+0x74bd0> │ │ │ │ - andseq r0, r3, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 819a4 <__cxa_atexit@plt+0x75bdc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 819b8 <__cxa_atexit@plt+0x75bf0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 7411c <__cxa_atexit@plt+0x68354> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [pc, #24] @ 74120 <__cxa_atexit@plt+0x68358> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq r0, r3, #108, 22 @ 0x1b000 │ │ │ │ - mvnseq r5, r0, asr #23 │ │ │ │ + andseq lr, r3, #4, 8 @ 0x4000000 │ │ │ │ + andseq lr, r3, #28, 6 @ 0x70000000 │ │ │ │ + mvnseq r8, r0, ror r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 74140 <__cxa_atexit@plt+0x68378> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #88 @ 0x58 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81a6c <__cxa_atexit@plt+0x75ca4> │ │ │ │ - ldr lr, [pc, #148] @ 81a74 <__cxa_atexit@plt+0x75cac> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - str lr, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r7, #51] @ 0x33 │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [r7, #55] @ 0x37 │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r7, #47] @ 0x2f │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r3, [r7, #43] @ 0x2b │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r1, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 81a60 <__cxa_atexit@plt+0x75c98> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 741cc <__cxa_atexit@plt+0x68404> │ │ │ │ + ldr r6, [pc, #156] @ 741f4 <__cxa_atexit@plt+0x6842c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r6, r8, #3 │ │ │ │ + beq 741a0 <__cxa_atexit@plt+0x683d8> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 741b4 <__cxa_atexit@plt+0x683ec> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 741e0 <__cxa_atexit@plt+0x68418> │ │ │ │ + ldr r7, [pc, #124] @ 74200 <__cxa_atexit@plt+0x68438> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ - b 81a84 <__cxa_atexit@plt+0x75cbc> │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - mvnseq r5, r8, lsl #22 │ │ │ │ - andeq lr, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 81b84 <__cxa_atexit@plt+0x75dbc> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 81af8 <__cxa_atexit@plt+0x75d30> │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 81b0c <__cxa_atexit@plt+0x75d44> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #208] @ 81bb8 <__cxa_atexit@plt+0x75df0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ + ldr r7, [pc, #64] @ 741fc <__cxa_atexit@plt+0x68434> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r1, [pc, #152] @ 81bb0 <__cxa_atexit@plt+0x75de8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r9, ip} │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str ip, [r5, #56] @ 0x38 │ │ │ │ - sub r1, r2, #23 │ │ │ │ - add lr, r5, #40 @ 0x28 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 81b94 <__cxa_atexit@plt+0x75dcc> │ │ │ │ - ldr r7, [pc, #108] @ 81bbc <__cxa_atexit@plt+0x75df4> │ │ │ │ + ldr r7, [pc, #36] @ 741f8 <__cxa_atexit@plt+0x68430> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #104] @ 81bc0 <__cxa_atexit@plt+0x75df8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #24] @ 81bb4 <__cxa_atexit@plt+0x75dec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r0, r3, #28, 18 @ 0x70000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - mvnseq r5, ip, lsr #19 │ │ │ │ - andeq pc, r5, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + mvnseq r8, r8, lsr #9 │ │ │ │ + andseq lr, r3, #68, 4 @ 0x40000004 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 7424c <__cxa_atexit@plt+0x68484> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 81c38 <__cxa_atexit@plt+0x75e70> │ │ │ │ - ldr r8, [pc, #72] @ 81c50 <__cxa_atexit@plt+0x75e88> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #68] @ 81c54 <__cxa_atexit@plt+0x75e8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, lr │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 81c58 <__cxa_atexit@plt+0x75e90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq r5, r4, lsl r9 │ │ │ │ - andeq fp, r4, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 81cbc <__cxa_atexit@plt+0x75ef4> │ │ │ │ - ldr lr, [pc, #80] @ 81cd4 <__cxa_atexit@plt+0x75f0c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 81cd8 <__cxa_atexit@plt+0x75f10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 81cdc <__cxa_atexit@plt+0x75f14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x01fe5890 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 81d0c <__cxa_atexit@plt+0x75f44> │ │ │ │ + bcc 74264 <__cxa_atexit@plt+0x6849c> │ │ │ │ + ldr r3, [pc, #64] @ 74274 <__cxa_atexit@plt+0x684ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 81d04 <__cxa_atexit@plt+0x75f3c> │ │ │ │ - b 81d1c <__cxa_atexit@plt+0x75f54> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #28] @ 74270 <__cxa_atexit@plt+0x684a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq r5, r0, ror #16 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 81da8 <__cxa_atexit@plt+0x75fe0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #52]! @ 0x34 │ │ │ │ - ldr r3, [r2, #-48] @ 0xffffffd0 │ │ │ │ - ldr r1, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r3, r2, #20 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq lr, r3, #172, 2 @ 0x2b │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 81e08 <__cxa_atexit@plt+0x76040> │ │ │ │ - ldr r2, [pc, #204] @ 81e28 <__cxa_atexit@plt+0x76060> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #200] @ 81e2c <__cxa_atexit@plt+0x76064> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - stmib r7, {r0, r8} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 81df8 <__cxa_atexit@plt+0x76030> │ │ │ │ - ldr r7, [pc, #164] @ 81e30 <__cxa_atexit@plt+0x76068> │ │ │ │ + bhi 742d0 <__cxa_atexit@plt+0x68508> │ │ │ │ + ldr r2, [pc, #88] @ 742ec <__cxa_atexit@plt+0x68524> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 742d8 <__cxa_atexit@plt+0x68510> │ │ │ │ + ldr r7, [pc, #64] @ 742f0 <__cxa_atexit@plt+0x68528> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r9, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 742c4 <__cxa_atexit@plt+0x684fc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 74588 <__cxa_atexit@plt+0x687c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r7, [pc, #112] @ 81e20 <__cxa_atexit@plt+0x76058> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 81dec <__cxa_atexit@plt+0x76024> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #64] @ 81e24 <__cxa_atexit@plt+0x7605c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 80998 <__cxa_atexit@plt+0x74bd0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 81e34 <__cxa_atexit@plt+0x7606c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ + ldr r7, [pc, #20] @ 742f4 <__cxa_atexit@plt+0x6852c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq r0, r3, #76, 12 @ 0x4c00000 │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - andseq r0, r3, #204, 12 @ 0xcc00000 │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - andseq r0, r3, #32, 12 @ 0x2000000 │ │ │ │ - mvnseq r4, r4, lsl #22 │ │ │ │ - andeq pc, r1, sp, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 81e6c <__cxa_atexit@plt+0x760a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 80998 <__cxa_atexit@plt+0x74bd0> │ │ │ │ - andseq r0, r3, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + andseq lr, r3, #84, 2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + mvnseq r8, r0, lsr #7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 74398 <__cxa_atexit@plt+0x685d0> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74368 <__cxa_atexit@plt+0x685a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 81ec0 <__cxa_atexit@plt+0x760f8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 81ed4 <__cxa_atexit@plt+0x7610c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc 74374 <__cxa_atexit@plt+0x685ac> │ │ │ │ + ldr r2, [pc, #72] @ 74384 <__cxa_atexit@plt+0x685bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 74388 <__cxa_atexit@plt+0x685c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, r3, #80, 12 @ 0x5000000 │ │ │ │ - mvnseq r5, r4, lsr #13 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81f54 <__cxa_atexit@plt+0x7618c> │ │ │ │ - ldr r3, [pc, #96] @ 81f5c <__cxa_atexit@plt+0x76194> │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andseq lr, r3, #164 @ 0xa4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7444c <__cxa_atexit@plt+0x68684> │ │ │ │ + ldr r3, [pc, #192] @ 7446c <__cxa_atexit@plt+0x686a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 81f44 <__cxa_atexit@plt+0x7617c> │ │ │ │ - ldr r7, [pc, #52] @ 81f60 <__cxa_atexit@plt+0x76198> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7442c <__cxa_atexit@plt+0x68664> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7443c <__cxa_atexit@plt+0x68674> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 74454 <__cxa_atexit@plt+0x6868c> │ │ │ │ + ldr lr, [pc, #144] @ 74470 <__cxa_atexit@plt+0x686a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldmda r5, {r7, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [pc, #124] @ 74474 <__cxa_atexit@plt+0x686ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + ldr lr, [pc, #112] @ 74478 <__cxa_atexit@plt+0x686b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r5, ip, lsl r6 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 81f94 <__cxa_atexit@plt+0x761cc> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andseq sp, r3, #248, 30 @ 0x3e0 │ │ │ │ + andseq sp, r3, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 744f8 <__cxa_atexit@plt+0x68730> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7450c <__cxa_atexit@plt+0x68744> │ │ │ │ + ldr r2, [pc, #116] @ 7451c <__cxa_atexit@plt+0x68754> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r5, r8, ror #11 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 74520 <__cxa_atexit@plt+0x68758> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + ldr lr, [pc, #80] @ 74524 <__cxa_atexit@plt+0x6875c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andseq sp, r3, #44, 30 @ 0xb0 │ │ │ │ + andseq sp, r3, #24, 30 @ 0x60 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74568 <__cxa_atexit@plt+0x687a0> │ │ │ │ + ldr r7, [pc, #48] @ 74578 <__cxa_atexit@plt+0x687b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7455c <__cxa_atexit@plt+0x68794> │ │ │ │ + mov r7, r8 │ │ │ │ + b 74588 <__cxa_atexit@plt+0x687c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7457c <__cxa_atexit@plt+0x687b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + mvnseq r8, r0, lsl r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 74610 <__cxa_atexit@plt+0x68848> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 74634 <__cxa_atexit@plt+0x6886c> │ │ │ │ + ldr r8, [pc, #172] @ 74658 <__cxa_atexit@plt+0x68890> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r0, #6] │ │ │ │ + ldr lr, [pc, #156] @ 7465c <__cxa_atexit@plt+0x68894> │ │ │ │ + add lr, pc, lr │ │ │ │ mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 82080 <__cxa_atexit@plt+0x762b8> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #200] @ 8208c <__cxa_atexit@plt+0x762c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r3, r1 │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 82034 <__cxa_atexit@plt+0x7626c> │ │ │ │ - ldr r0, [pc, #144] @ 82094 <__cxa_atexit@plt+0x762cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #140] @ 82098 <__cxa_atexit@plt+0x762d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r6, [pc, #84] @ 82090 <__cxa_atexit@plt+0x762c8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, sl, ip} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq 82074 <__cxa_atexit@plt+0x762ac> │ │ │ │ + beq 74624 <__cxa_atexit@plt+0x6885c> │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 74644 <__cxa_atexit@plt+0x6887c> │ │ │ │ + ldr r2, [pc, #112] @ 74664 <__cxa_atexit@plt+0x6889c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5], #4 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 821fc <__cxa_atexit@plt+0x76434> │ │ │ │ + b 74398 <__cxa_atexit@plt+0x685d0> │ │ │ │ + ldr r7, [pc, #72] @ 74660 <__cxa_atexit@plt+0x68898> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andseq sp, r3, #232, 26 @ 0x3a00 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 746a8 <__cxa_atexit@plt+0x688e0> │ │ │ │ + ldr r2, [pc, #40] @ 746b4 <__cxa_atexit@plt+0x688ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 74398 <__cxa_atexit@plt+0x685d0> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrsbeq r5, [lr, #68]! @ 0x44 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 820c8 <__cxa_atexit@plt+0x76300> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + mvnseq r7, r4, asr #31 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 74710 <__cxa_atexit@plt+0x68948> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 74708 <__cxa_atexit@plt+0x68940> │ │ │ │ + ldr r3, [pc, #44] @ 74718 <__cxa_atexit@plt+0x68950> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 820c0 <__cxa_atexit@plt+0x762f8> │ │ │ │ - b 820d8 <__cxa_atexit@plt+0x76310> │ │ │ │ + ldr r2, [pc, #40] @ 7471c <__cxa_atexit@plt+0x68954> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4fb00 <__cxa_atexit@plt+0x1c43d38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq r5, r4, lsr #9 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 82154 <__cxa_atexit@plt+0x7638c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldr r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r3, #-16] │ │ │ │ - ldmdb r3, {r0, r9} │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 821a8 <__cxa_atexit@plt+0x763e0> │ │ │ │ - ldr r3, [pc, #160] @ 821b8 <__cxa_atexit@plt+0x763f0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r7, ip, lsr lr │ │ │ │ + andseq sp, r3, #240, 24 @ 0xf000 │ │ │ │ + mvnseq r7, ip, ror pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 74778 <__cxa_atexit@plt+0x689b0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 74770 <__cxa_atexit@plt+0x689a8> │ │ │ │ + ldr r3, [pc, #44] @ 74780 <__cxa_atexit@plt+0x689b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - stmib r7, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 82198 <__cxa_atexit@plt+0x763d0> │ │ │ │ - ldr r7, [pc, #132] @ 821bc <__cxa_atexit@plt+0x763f4> │ │ │ │ + ldr r2, [pc, #40] @ 74784 <__cxa_atexit@plt+0x689bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1c4fb00 <__cxa_atexit@plt+0x1c43d38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r7, r0, asr sp │ │ │ │ + andseq sp, r3, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74810 <__cxa_atexit@plt+0x68a48> │ │ │ │ + ldr r5, [pc, #148] @ 7483c <__cxa_atexit@plt+0x68a74> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r2, {r5, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r5, r2, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7481c <__cxa_atexit@plt+0x68a54> │ │ │ │ + ldr r7, [pc, #124] @ 74840 <__cxa_atexit@plt+0x68a78> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #88] @ 821b4 <__cxa_atexit@plt+0x763ec> │ │ │ │ + ldr r3, [pc, #120] @ 74844 <__cxa_atexit@plt+0x68a7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + str r3, [r2, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 747fc <__cxa_atexit@plt+0x68a34> │ │ │ │ + ldr r3, [pc, #96] @ 74848 <__cxa_atexit@plt+0x68a80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ + ldr r7, [r9, #39] @ 0x27 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82190 <__cxa_atexit@plt+0x763c8> │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 80998 <__cxa_atexit@plt+0x74bd0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 74808 <__cxa_atexit@plt+0x68a40> │ │ │ │ + b 712c4 <__cxa_atexit@plt+0x654fc> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff5f0 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - mvnseq r4, ip, ror r7 │ │ │ │ - andeq r1, r0, r8, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 80998 <__cxa_atexit@plt+0x74bd0> │ │ │ │ - @ instruction: 0x01fe5390 │ │ │ │ - andeq r1, r0, lr, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 822e0 <__cxa_atexit@plt+0x76518> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #92 @ 0x5c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 8232c <__cxa_atexit@plt+0x76564> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr lr, [pc, #284] @ 82348 <__cxa_atexit@plt+0x76580> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #280] @ 8234c <__cxa_atexit@plt+0x76584> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - str r3, [sp] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - sub r2, r8, #63 @ 0x3f │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr fp, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #168] @ 82350 <__cxa_atexit@plt+0x76588> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r6, r9, sl, fp} │ │ │ │ - sub r7, r8, #2 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx ip │ │ │ │ - ldr r2, [pc, #88] @ 82340 <__cxa_atexit@plt+0x76578> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 82320 <__cxa_atexit@plt+0x76558> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 82344 <__cxa_atexit@plt+0x7657c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 80998 <__cxa_atexit@plt+0x74bd0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #92 @ 0x5c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r0, r3, #156, 2 @ 0x27 │ │ │ │ - @ instruction: 0xfffff658 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - andseq r0, r3, #116, 4 @ 0x40000007 │ │ │ │ - mvnseq r4, r8, ror #11 │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 82388 <__cxa_atexit@plt+0x765c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 80998 <__cxa_atexit@plt+0x74bd0> │ │ │ │ - andseq r0, r3, #52, 2 │ │ │ │ - mvnseq r4, r8, lsr #10 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 823fc <__cxa_atexit@plt+0x76634> │ │ │ │ - ldr r2, [pc, #84] @ 82408 <__cxa_atexit@plt+0x76640> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 823f4 <__cxa_atexit@plt+0x7662c> │ │ │ │ - ldr r2, [pc, #44] @ 8240c <__cxa_atexit@plt+0x76644> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 823f4 <__cxa_atexit@plt+0x7662c> │ │ │ │ - b 82450 <__cxa_atexit@plt+0x76688> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 7484c <__cxa_atexit@plt+0x68a84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 74850 <__cxa_atexit@plt+0x68a88> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvnseq r4, r8, lsr #9 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 82440 <__cxa_atexit@plt+0x76678> │ │ │ │ + andseq sp, r3, #64, 24 @ 0x4000 │ │ │ │ + @ instruction: 0xffffcacc │ │ │ │ + andseq sp, r3, #72, 24 @ 0x4800 │ │ │ │ + @ instruction: 0xffffcad8 │ │ │ │ + ldrsbeq r7, [pc, #156] @ 748f0 <__cxa_atexit@plt+0x68b28> │ │ │ │ + andseq sp, r3, #232, 22 @ 0x3a000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 748dc <__cxa_atexit@plt+0x68b14> │ │ │ │ + ldr r5, [pc, #148] @ 74908 <__cxa_atexit@plt+0x68b40> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r2, {r5, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r5, r2, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 748e8 <__cxa_atexit@plt+0x68b20> │ │ │ │ + ldr r7, [pc, #124] @ 7490c <__cxa_atexit@plt+0x68b44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #120] @ 74910 <__cxa_atexit@plt+0x68b48> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + str r3, [r2, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 748c8 <__cxa_atexit@plt+0x68b00> │ │ │ │ + ldr r3, [pc, #96] @ 74914 <__cxa_atexit@plt+0x68b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r7, [r9, #39] @ 0x27 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82438 <__cxa_atexit@plt+0x76670> │ │ │ │ - b 82450 <__cxa_atexit@plt+0x76688> │ │ │ │ + beq 748d4 <__cxa_atexit@plt+0x68b0c> │ │ │ │ + b 712c4 <__cxa_atexit@plt+0x654fc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r4, r4, ror r4 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 824e4 <__cxa_atexit@plt+0x7671c> │ │ │ │ - ldr lr, [pc, #152] @ 82504 <__cxa_atexit@plt+0x7673c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - str r0, [r2] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r1, r7, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 824f0 <__cxa_atexit@plt+0x76728> │ │ │ │ - ldr r3, [pc, #96] @ 82508 <__cxa_atexit@plt+0x76740> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 824d4 <__cxa_atexit@plt+0x7670c> │ │ │ │ - ldr r7, [pc, #72] @ 8250c <__cxa_atexit@plt+0x76744> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #24] @ 82510 <__cxa_atexit@plt+0x76748> │ │ │ │ + ldr r7, [pc, #40] @ 74918 <__cxa_atexit@plt+0x68b50> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 7491c <__cxa_atexit@plt+0x68b54> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r3, #116, 22 @ 0x1d000 │ │ │ │ + @ instruction: 0xffffca00 │ │ │ │ + andseq sp, r3, #116, 22 @ 0x1d000 │ │ │ │ + @ instruction: 0xffffca0c │ │ │ │ + mvnseq r7, r0, lsl r9 │ │ │ │ + andseq sp, r3, #20, 22 @ 0x5000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 74984 <__cxa_atexit@plt+0x68bbc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 74990 <__cxa_atexit@plt+0x68bc8> │ │ │ │ + ldr r8, [pc, #80] @ 749a0 <__cxa_atexit@plt+0x68bd8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #76] @ 749a4 <__cxa_atexit@plt+0x68bdc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #68] @ 749a8 <__cxa_atexit@plt+0x68be0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #56] @ 749ac <__cxa_atexit@plt+0x68be4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ + sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, r3, #4 │ │ │ │ - @ instruction: 0xfff9eea0 │ │ │ │ - @ instruction: 0xfff9eeb4 │ │ │ │ - mvnseq r4, r8, asr #7 │ │ │ │ - @ instruction: 0xffffdeb8 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq r5, r0, ror r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r2, r9, lsr #13 │ │ │ │ + andseq sp, r3, #144, 20 @ 0x90000 │ │ │ │ + andseq sp, r3, #156, 20 @ 0x9c000 │ │ │ │ + andseq sp, r3, #120, 20 @ 0x78000 │ │ │ │ + mvnseq r7, r8, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 825a4 <__cxa_atexit@plt+0x767dc> │ │ │ │ - ldmib r7, {r1, lr} │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 82574 <__cxa_atexit@plt+0x767ac> │ │ │ │ - ldr r3, [pc, #104] @ 825bc <__cxa_atexit@plt+0x767f4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74a70 <__cxa_atexit@plt+0x68ca8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 74a78 <__cxa_atexit@plt+0x68cb0> │ │ │ │ + ldr r0, [pc, #196] @ 74aac <__cxa_atexit@plt+0x68ce4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r0, [pc, #176] @ 74ab0 <__cxa_atexit@plt+0x68ce8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #105 @ 0x69 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + ldr r8, [pc, #164] @ 74ab4 <__cxa_atexit@plt+0x68cec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r3, [pc, #160] @ 74ab8 <__cxa_atexit@plt+0x68cf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - b 82598 <__cxa_atexit@plt+0x767d0> │ │ │ │ - ldr r3, [pc, #60] @ 825b8 <__cxa_atexit@plt+0x767f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r8, fp │ │ │ │ - b 825c0 <__cxa_atexit@plt+0x767f8> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + stmib r2, {r8, r9} │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add r6, r2, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 74a8c <__cxa_atexit@plt+0x68cc4> │ │ │ │ + ldr r3, [pc, #124] @ 74ac4 <__cxa_atexit@plt+0x68cfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #120] @ 74ac8 <__cxa_atexit@plt+0x68d00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #116] @ 74acc <__cxa_atexit@plt+0x68d04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r2, #28]! │ │ │ │ + str sl, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + mov r9, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r2 │ │ │ │ + b 74a80 <__cxa_atexit@plt+0x68cb8> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andseq pc, r2, #152, 28 @ 0x980 │ │ │ │ - andseq pc, r2, #200, 28 @ 0xc80 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr lr, [ip, #24]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 826a8 <__cxa_atexit@plt+0x768e0> │ │ │ │ - ldr r8, [pc, #240] @ 826d8 <__cxa_atexit@plt+0x76910> │ │ │ │ + ldr r7, [pc, #40] @ 74abc <__cxa_atexit@plt+0x68cf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #36] @ 74ac0 <__cxa_atexit@plt+0x68cf8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #236] @ 826dc <__cxa_atexit@plt+0x76914> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #232] @ 826e0 <__cxa_atexit@plt+0x76918> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldrb r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - str sl, [r3, #20]! │ │ │ │ - cmp r1, #43 @ 0x2b │ │ │ │ - cmpne r1, #45 @ 0x2d │ │ │ │ - bne 82638 <__cxa_atexit@plt+0x76870> │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 8271c <__cxa_atexit@plt+0x76954> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #8]! │ │ │ │ - ldr r8, [r7, #-4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 826c4 <__cxa_atexit@plt+0x768fc> │ │ │ │ - ldr r2, [pc, #132] @ 826e4 <__cxa_atexit@plt+0x7691c> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r3, #0, 20 │ │ │ │ + andseq sp, r3, #240, 18 @ 0x3c0000 │ │ │ │ + andseq sp, r3, #220, 18 @ 0x370000 │ │ │ │ + andseq sp, r3, #232, 18 @ 0x3a0000 │ │ │ │ + mvnseq r7, r0, ror r9 │ │ │ │ + mvnseq r7, r4, lsr #22 │ │ │ │ + @ instruction: 0xffffe5bc │ │ │ │ + mvnseq r7, r0, ror fp │ │ │ │ + mvneq r2, r8, lsr #12 │ │ │ │ + ldrsbeq r7, [pc, #188] @ 74b94 <__cxa_atexit@plt+0x68dcc> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74b54 <__cxa_atexit@plt+0x68d8c> │ │ │ │ + ldr r2, [pc, #108] @ 74b5c <__cxa_atexit@plt+0x68d94> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 82698 <__cxa_atexit@plt+0x768d0> │ │ │ │ - ldr r3, [pc, #108] @ 826e8 <__cxa_atexit@plt+0x76920> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 74b60 <__cxa_atexit@plt+0x68d98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 74b28 <__cxa_atexit@plt+0x68d60> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 74b3c <__cxa_atexit@plt+0x68d74> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #64] @ 826f0 <__cxa_atexit@plt+0x76928> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #32] @ 826ec <__cxa_atexit@plt+0x76924> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 74b64 <__cxa_atexit@plt+0x68d9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 74b68 <__cxa_atexit@plt+0x68da0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe3ac │ │ │ │ - @ instruction: 0xffffe6c4 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0xfff9ece8 │ │ │ │ - @ instruction: 0xfff9ecfc │ │ │ │ - ldrsheq r4, [lr, #20]! │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01fe4e9c │ │ │ │ - andeq r0, r0, r8, lsl #26 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andseq sp, r3, #236, 16 @ 0xec0000 │ │ │ │ + mvnseq r7, r0, ror fp │ │ │ │ + mvnseq r7, r4, ror #22 │ │ │ │ + mvnseq r7, r0, asr #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 74b98 <__cxa_atexit@plt+0x68dd0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 825c0 <__cxa_atexit@plt+0x767f8> │ │ │ │ - ldrheq r4, [lr, #24]! │ │ │ │ - andeq r0, r0, r7, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 82828 <__cxa_atexit@plt+0x76a60> │ │ │ │ - str fp, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #24]! │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [r1, #-4]! │ │ │ │ - add fp, r0, #8 │ │ │ │ - add ip, r0, #4 │ │ │ │ - add r0, r3, #1 │ │ │ │ - ldr r9, [r2, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r2, #-16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr lr, [r9, #15] │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 827a4 <__cxa_atexit@plt+0x769dc> │ │ │ │ - ldr r2, [pc, #272] @ 82880 <__cxa_atexit@plt+0x76ab8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [fp] │ │ │ │ - str r8, [r6] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str ip, [r5, #28] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r5, [pc, #240] @ 82884 <__cxa_atexit@plt+0x76abc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r0, [fp] │ │ │ │ - ldr r7, [pc, #188] @ 8286c <__cxa_atexit@plt+0x76aa4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [ip] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r1, r5, #8 │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r1 │ │ │ │ - bhi 82840 <__cxa_atexit@plt+0x76a78> │ │ │ │ - ldr r3, [pc, #152] @ 82870 <__cxa_atexit@plt+0x76aa8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 82814 <__cxa_atexit@plt+0x76a4c> │ │ │ │ - ldr r3, [pc, #128] @ 82874 <__cxa_atexit@plt+0x76aac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r6, [r6, #-4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r9 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [pc, #76] @ 8287c <__cxa_atexit@plt+0x76ab4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr lr, [pc, #48] @ 82878 <__cxa_atexit@plt+0x76ab0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - andseq pc, r2, #192, 24 @ 0xc000 │ │ │ │ - @ instruction: 0xfff9eb70 │ │ │ │ - @ instruction: 0xfff9eb84 │ │ │ │ - mvnseq r4, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - andseq pc, r2, #172, 24 @ 0xac00 │ │ │ │ - mvnseq r4, r4, lsl #26 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74bb0 <__cxa_atexit@plt+0x68de8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 74bb4 <__cxa_atexit@plt+0x68dec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r7, r4, lsl fp │ │ │ │ + mvnseq r7, r8, lsl #22 │ │ │ │ + @ instruction: 0x01ff7a94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 82928 <__cxa_atexit@plt+0x76b60> │ │ │ │ - ldr r2, [pc, #132] @ 82934 <__cxa_atexit@plt+0x76b6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 82914 <__cxa_atexit@plt+0x76b4c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #96] @ 82938 <__cxa_atexit@plt+0x76b70> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74c3c <__cxa_atexit@plt+0x68e74> │ │ │ │ + ldr r2, [pc, #108] @ 74c44 <__cxa_atexit@plt+0x68e7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - strb r1, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 82914 <__cxa_atexit@plt+0x76b4c> │ │ │ │ - ldr r1, [pc, #68] @ 8293c <__cxa_atexit@plt+0x76b74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 8291c <__cxa_atexit@plt+0x76b54> │ │ │ │ - mov r7, r2 │ │ │ │ - b 829f8 <__cxa_atexit@plt+0x76c30> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 74c48 <__cxa_atexit@plt+0x68e80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 74c10 <__cxa_atexit@plt+0x68e48> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 74c24 <__cxa_atexit@plt+0x68e5c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #32] @ 74c4c <__cxa_atexit@plt+0x68e84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 74c50 <__cxa_atexit@plt+0x68e88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - mvnseq r4, r0, asr ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andseq sp, r3, #4, 16 @ 0x40000 │ │ │ │ + mvnseq r7, r8, lsr #20 │ │ │ │ + mvnseq r7, ip, lsl sl │ │ │ │ + ldrsheq r7, [pc, #152] @ 74cf4 <__cxa_atexit@plt+0x68f2c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #80] @ 829a8 <__cxa_atexit@plt+0x76be0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 82994 <__cxa_atexit@plt+0x76bcc> │ │ │ │ - ldr r2, [pc, #52] @ 829ac <__cxa_atexit@plt+0x76be4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 74c80 <__cxa_atexit@plt+0x68eb8> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74c98 <__cxa_atexit@plt+0x68ed0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 74c9c <__cxa_atexit@plt+0x68ed4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r7, ip, asr #19 │ │ │ │ + mvnseq r7, r0, asr #19 │ │ │ │ + mvnseq r7, ip, lsr #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74d24 <__cxa_atexit@plt+0x68f5c> │ │ │ │ + ldr r2, [pc, #108] @ 74d2c <__cxa_atexit@plt+0x68f64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8299c <__cxa_atexit@plt+0x76bd4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 829f8 <__cxa_atexit@plt+0x76c30> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 74d30 <__cxa_atexit@plt+0x68f68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 74cf8 <__cxa_atexit@plt+0x68f30> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 74d0c <__cxa_atexit@plt+0x68f44> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - mvnseq r4, r0, ror #23 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + ldr r7, [pc, #32] @ 74d34 <__cxa_atexit@plt+0x68f6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 74d38 <__cxa_atexit@plt+0x68f70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andseq sp, r3, #28, 14 @ 0x700000 │ │ │ │ + mvnseq r7, r0, asr #18 │ │ │ │ + mvnseq r7, r4, lsr r9 │ │ │ │ + mvnseq r7, r0, lsl r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 829e8 <__cxa_atexit@plt+0x76c20> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 74d68 <__cxa_atexit@plt+0x68fa0> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74d80 <__cxa_atexit@plt+0x68fb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 74d84 <__cxa_atexit@plt+0x68fbc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r7, r4, ror #17 │ │ │ │ + ldrsbeq r7, [pc, #136] @ 74e14 <__cxa_atexit@plt+0x6904c> │ │ │ │ + mvnseq r7, r8, asr #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74de4 <__cxa_atexit@plt+0x6901c> │ │ │ │ + ldr r2, [pc, #68] @ 74dec <__cxa_atexit@plt+0x69024> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #64] @ 74df0 <__cxa_atexit@plt+0x69028> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #52] @ 74df4 <__cxa_atexit@plt+0x6902c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [pc, #32] @ 74df8 <__cxa_atexit@plt+0x69030> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + mvnseq r7, r8, lsr #16 │ │ │ │ + andseq sp, r3, #40, 12 @ 0x2800000 │ │ │ │ + andseq sp, r3, #28, 14 @ 0x700000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 74e24 <__cxa_atexit@plt+0x6905c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 829e0 <__cxa_atexit@plt+0x76c18> │ │ │ │ - b 829f8 <__cxa_atexit@plt+0x76c30> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r4, r4, lsr #23 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 82a88 <__cxa_atexit@plt+0x76cc0> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74e68 <__cxa_atexit@plt+0x690a0> │ │ │ │ + ldr r8, [pc, #36] @ 74e70 <__cxa_atexit@plt+0x690a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 74e74 <__cxa_atexit@plt+0x690ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 82a58 <__cxa_atexit@plt+0x76c90> │ │ │ │ - ldr r1, [pc, #104] @ 82aa0 <__cxa_atexit@plt+0x76cd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - b 82a7c <__cxa_atexit@plt+0x76cb4> │ │ │ │ - ldr r1, [pc, #60] @ 82a9c <__cxa_atexit@plt+0x76cd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - b 825c0 <__cxa_atexit@plt+0x767f8> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - stmib r5, {r3, lr} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - bx r1 │ │ │ │ - andseq pc, r2, #180, 18 @ 0x2d0000 │ │ │ │ - andseq pc, r2, #228, 18 @ 0x390000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 82dc4 <__cxa_atexit@plt+0x76ffc> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 82b0c <__cxa_atexit@plt+0x76d44> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 82b20 <__cxa_atexit@plt+0x76d58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + strheq r2, [r9, #29]! │ │ │ │ + andseq sp, r3, #144, 10 @ 0x24000000 │ │ │ │ + mvnseq r7, r8, asr r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74ed4 <__cxa_atexit@plt+0x6910c> │ │ │ │ + ldr r2, [pc, #68] @ 74edc <__cxa_atexit@plt+0x69114> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #64] @ 74ee0 <__cxa_atexit@plt+0x69118> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #52] @ 74ee4 <__cxa_atexit@plt+0x6911c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [pc, #32] @ 74ee8 <__cxa_atexit@plt+0x69120> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + mvnseq r7, r8, lsr r7 │ │ │ │ + andseq sp, r3, #56, 10 @ 0xe000000 │ │ │ │ + andseq sp, r3, #44, 12 @ 0x2c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 74f14 <__cxa_atexit@plt+0x6914c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74f70 <__cxa_atexit@plt+0x691a8> │ │ │ │ + ldr r2, [pc, #60] @ 74f78 <__cxa_atexit@plt+0x691b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #48] @ 74f7c <__cxa_atexit@plt+0x691b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [pc, #28] @ 74f80 <__cxa_atexit@plt+0x691b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e6d1c4 <__cxa_atexit@plt+0x1e613fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andseq sp, r3, #156, 8 @ 0x9c000000 │ │ │ │ + andseq sp, r3, #156, 8 @ 0x9c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 74fac <__cxa_atexit@plt+0x691e4> │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r2, #4, 20 @ 0x4000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 82bc4 <__cxa_atexit@plt+0x76dfc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 82bcc <__cxa_atexit@plt+0x76e04> │ │ │ │ - ldr r1, [pc, #144] @ 82be4 <__cxa_atexit@plt+0x76e1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 82b7c <__cxa_atexit@plt+0x76db4> │ │ │ │ - cmp r7, #4 │ │ │ │ - ble 82b8c <__cxa_atexit@plt+0x76dc4> │ │ │ │ - ldr r7, [pc, #116] @ 82be8 <__cxa_atexit@plt+0x76e20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 82bec <__cxa_atexit@plt+0x76e24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 82bf0 <__cxa_atexit@plt+0x76e28> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 82bf4 <__cxa_atexit@plt+0x76e2c> │ │ │ │ + bcc 75000 <__cxa_atexit@plt+0x69238> │ │ │ │ + ldr lr, [pc, #76] @ 75010 <__cxa_atexit@plt+0x69248> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 75014 <__cxa_atexit@plt+0x6924c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 82bf8 <__cxa_atexit@plt+0x76e30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #5 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + add r1, r1, #105 @ 0x69 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 82bd4 <__cxa_atexit@plt+0x76e0c> │ │ │ │ - mov r6, #16 │ │ │ │ + bx ip │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sp, r3, #40, 8 @ 0x28000000 │ │ │ │ + andseq sp, r3, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75068 <__cxa_atexit@plt+0x692a0> │ │ │ │ + ldr r2, [pc, #60] @ 75070 <__cxa_atexit@plt+0x692a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #48] @ 75074 <__cxa_atexit@plt+0x692ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [pc, #28] @ 75078 <__cxa_atexit@plt+0x692b0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e6d1c4 <__cxa_atexit@plt+0x1e613fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andseq sp, r3, #164, 6 @ 0x90000002 │ │ │ │ + andseq sp, r3, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 750a4 <__cxa_atexit@plt+0x692dc> │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r2, #156, 16 @ 0x9c0000 │ │ │ │ - andseq pc, r2, #208, 18 @ 0x340000 │ │ │ │ - mvnseq r4, r4, ror #1 │ │ │ │ - mvneq r1, r4, asr #26 │ │ │ │ - andseq pc, r2, #172, 18 @ 0x2b0000 │ │ │ │ - andseq pc, r2, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 82c9c <__cxa_atexit@plt+0x76ed4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 82ca4 <__cxa_atexit@plt+0x76edc> │ │ │ │ - ldr r1, [pc, #144] @ 82cbc <__cxa_atexit@plt+0x76ef4> │ │ │ │ + bcc 750f8 <__cxa_atexit@plt+0x69330> │ │ │ │ + ldr lr, [pc, #76] @ 75108 <__cxa_atexit@plt+0x69340> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 7510c <__cxa_atexit@plt+0x69344> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #105 @ 0x69 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sp, r3, #48, 6 @ 0xc0000000 │ │ │ │ + andseq sp, r3, #44, 6 @ 0xb0000000 │ │ │ │ + mvnseq r7, ip, lsl r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75194 <__cxa_atexit@plt+0x693cc> │ │ │ │ + ldr r2, [pc, #108] @ 7519c <__cxa_atexit@plt+0x693d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 751a0 <__cxa_atexit@plt+0x693d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 82c54 <__cxa_atexit@plt+0x76e8c> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 82c64 <__cxa_atexit@plt+0x76e9c> │ │ │ │ - ldr r7, [pc, #116] @ 82cc0 <__cxa_atexit@plt+0x76ef8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 82cc4 <__cxa_atexit@plt+0x76efc> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 75168 <__cxa_atexit@plt+0x693a0> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7517c <__cxa_atexit@plt+0x693b4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 751a4 <__cxa_atexit@plt+0x693dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 82cc8 <__cxa_atexit@plt+0x76f00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 82ccc <__cxa_atexit@plt+0x76f04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 82cd0 <__cxa_atexit@plt+0x76f08> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 751a8 <__cxa_atexit@plt+0x693e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andseq sp, r3, #172, 4 @ 0xc000000a │ │ │ │ + ldrheq r7, [pc, #64] @ 751ec <__cxa_atexit@plt+0x69424> │ │ │ │ + mvnseq r7, r4, lsr #9 │ │ │ │ + mvnseq r7, r0, lsl #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 751d8 <__cxa_atexit@plt+0x69410> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 751f0 <__cxa_atexit@plt+0x69428> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 751f4 <__cxa_atexit@plt+0x6942c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r7, r4, asr r4 │ │ │ │ + mvnseq r7, r8, asr #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75248 <__cxa_atexit@plt+0x69480> │ │ │ │ + ldr r2, [pc, #60] @ 75250 <__cxa_atexit@plt+0x69488> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #48] @ 75254 <__cxa_atexit@plt+0x6948c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [pc, #28] @ 75258 <__cxa_atexit@plt+0x69490> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e6d1c4 <__cxa_atexit@plt+0x1e613fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andseq sp, r3, #196, 2 @ 0x31 │ │ │ │ + andseq sp, r3, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 75284 <__cxa_atexit@plt+0x694bc> │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 752d8 <__cxa_atexit@plt+0x69510> │ │ │ │ + ldr lr, [pc, #76] @ 752e8 <__cxa_atexit@plt+0x69520> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 752ec <__cxa_atexit@plt+0x69524> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #105 @ 0x69 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 82cac <__cxa_atexit@plt+0x76ee4> │ │ │ │ - mov r6, #16 │ │ │ │ + bx ip │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sp, r3, #80, 2 │ │ │ │ + andseq sp, r3, #76, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75340 <__cxa_atexit@plt+0x69578> │ │ │ │ + ldr r2, [pc, #60] @ 75348 <__cxa_atexit@plt+0x69580> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #48] @ 7534c <__cxa_atexit@plt+0x69584> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [pc, #28] @ 75350 <__cxa_atexit@plt+0x69588> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e6d1c4 <__cxa_atexit@plt+0x1e613fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andseq sp, r3, #204 @ 0xcc │ │ │ │ + andseq sp, r3, #204 @ 0xcc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7537c <__cxa_atexit@plt+0x695b4> │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r2, #196, 14 @ 0x3100000 │ │ │ │ - andseq pc, r2, #248, 16 @ 0xf80000 │ │ │ │ - ldrsbeq r3, [lr, #240]! @ 0xf0 │ │ │ │ - mvneq r1, lr, ror ip │ │ │ │ - andseq pc, r2, #212, 16 @ 0xd40000 │ │ │ │ - andseq pc, r2, #148, 16 @ 0x940000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 82d74 <__cxa_atexit@plt+0x76fac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 82d7c <__cxa_atexit@plt+0x76fb4> │ │ │ │ - ldr r1, [pc, #144] @ 82d94 <__cxa_atexit@plt+0x76fcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 82d2c <__cxa_atexit@plt+0x76f64> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 82d3c <__cxa_atexit@plt+0x76f74> │ │ │ │ - ldr r7, [pc, #116] @ 82d98 <__cxa_atexit@plt+0x76fd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 82d9c <__cxa_atexit@plt+0x76fd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 82da0 <__cxa_atexit@plt+0x76fd8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 82da4 <__cxa_atexit@plt+0x76fdc> │ │ │ │ + bcc 753d0 <__cxa_atexit@plt+0x69608> │ │ │ │ + ldr lr, [pc, #76] @ 753e0 <__cxa_atexit@plt+0x69618> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 753e4 <__cxa_atexit@plt+0x6961c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 82da8 <__cxa_atexit@plt+0x76fe0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + add r1, r1, #105 @ 0x69 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 82d84 <__cxa_atexit@plt+0x76fbc> │ │ │ │ - mov r6, #16 │ │ │ │ + bx ip │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sp, r3, #88 @ 0x58 │ │ │ │ + andseq sp, r3, #84 @ 0x54 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7544c <__cxa_atexit@plt+0x69684> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 75458 <__cxa_atexit@plt+0x69690> │ │ │ │ + ldr r8, [pc, #80] @ 75468 <__cxa_atexit@plt+0x696a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #76] @ 7546c <__cxa_atexit@plt+0x696a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #68] @ 75470 <__cxa_atexit@plt+0x696a8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #56] @ 75474 <__cxa_atexit@plt+0x696ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ + sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r2, #236, 12 @ 0xec00000 │ │ │ │ - andseq pc, r2, #32, 16 @ 0x200000 │ │ │ │ - mvnseq r3, r0, lsr #30 │ │ │ │ - @ instruction: 0x01e81b9a │ │ │ │ - andseq pc, r2, #252, 14 @ 0x3f00000 │ │ │ │ - andseq pc, r2, #188, 14 @ 0x2f00000 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq r4, r0, asr r8 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82fb0 <__cxa_atexit@plt+0x771e8> │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - sub r1, r0, #91 @ 0x5b │ │ │ │ - cmp r1, #32 │ │ │ │ - bhi 82e98 <__cxa_atexit@plt+0x770d0> │ │ │ │ - ldr ip, [r2, #12] │ │ │ │ - add lr, pc, #4 │ │ │ │ - ldr r1, [lr, r1, lsl #2] │ │ │ │ - add pc, lr, r1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldr r1, [pc, #324] @ 82fd0 <__cxa_atexit@plt+0x77208> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ - b 82f00 <__cxa_atexit@plt+0x77138> │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ - bne 82eb4 <__cxa_atexit@plt+0x770ec> │ │ │ │ - ldr r1, [pc, #292] @ 82fcc <__cxa_atexit@plt+0x77204> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ - b 82f00 <__cxa_atexit@plt+0x77138> │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - cmp r0, #47 @ 0x2f │ │ │ │ - bls 82f94 <__cxa_atexit@plt+0x771cc> │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ - bcc 82f9c <__cxa_atexit@plt+0x771d4> │ │ │ │ - ldr r3, [pc, #272] @ 82fe4 <__cxa_atexit@plt+0x7721c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #264] @ 82fe8 <__cxa_atexit@plt+0x77220> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [pc, #232] @ 82fe0 <__cxa_atexit@plt+0x77218> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 82f88 <__cxa_atexit@plt+0x771c0> │ │ │ │ - ldr r1, [pc, #176] @ 82fd8 <__cxa_atexit@plt+0x77210> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - b 82f7c <__cxa_atexit@plt+0x771b4> │ │ │ │ - ldr r1, [pc, #140] @ 82fd4 <__cxa_atexit@plt+0x7720c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - b 82f7c <__cxa_atexit@plt+0x771b4> │ │ │ │ - ldr r1, [pc, #116] @ 82fdc <__cxa_atexit@plt+0x77214> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 82ecc <__cxa_atexit@plt+0x77104> │ │ │ │ - ldr r0, [pc, #36] @ 82fc8 <__cxa_atexit@plt+0x77200> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - b 82f08 <__cxa_atexit@plt+0x77140> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #29 │ │ │ │ - andeq r0, r0, r4, asr pc │ │ │ │ - andeq r0, r0, ip, lsl #30 │ │ │ │ - andeq r0, r0, ip, lsr #19 │ │ │ │ - andeq r0, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - mvnseq r3, r4, asr #26 │ │ │ │ - andseq pc, r2, #40, 10 @ 0xa000000 │ │ │ │ - ldrsbeq r3, [lr, #204]! @ 0xcc │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 8303c <__cxa_atexit@plt+0x77274> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 8304c <__cxa_atexit@plt+0x77284> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq pc, r2, #20, 8 @ 0x14000000 │ │ │ │ - @ instruction: 0x01fe3c94 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 832e0 <__cxa_atexit@plt+0x77518> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r7, ip, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r3, [r9, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r7, r1 │ │ │ │ - bge 8315c <__cxa_atexit@plt+0x77394> │ │ │ │ - subs r7, r7, r3 │ │ │ │ - bne 831ac <__cxa_atexit@plt+0x773e4> │ │ │ │ - str ip, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 832f8 <__cxa_atexit@plt+0x77530> │ │ │ │ - ldr r7, [pc, #592] @ 83324 <__cxa_atexit@plt+0x7755c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #580] @ 83328 <__cxa_atexit@plt+0x77560> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8326c <__cxa_atexit@plt+0x774a4> │ │ │ │ - ldr r2, [pc, #548] @ 8332c <__cxa_atexit@plt+0x77564> │ │ │ │ + mvneq r1, fp, lsl #24 │ │ │ │ + andseq ip, r3, #200, 30 @ 0x320 │ │ │ │ + andseq ip, r3, #212, 30 @ 0x350 │ │ │ │ + andseq ip, r3, #176, 30 @ 0x2c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 754e0 <__cxa_atexit@plt+0x69718> │ │ │ │ + ldr r2, [pc, #84] @ 754ec <__cxa_atexit@plt+0x69724> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r8, #8] │ │ │ │ - ldr r5, [r8, #20] │ │ │ │ - ldr r1, [pc, #536] @ 83330 <__cxa_atexit@plt+0x77568> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #76] @ 754f0 <__cxa_atexit@plt+0x69728> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r5, [r8, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r6, [pc, #496] @ 83334 <__cxa_atexit@plt+0x7756c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r7, [pc, #472] @ 8333c <__cxa_atexit@plt+0x77574> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, r2 │ │ │ │ - cmp r0, r7 │ │ │ │ - bne 83210 <__cxa_atexit@plt+0x77448> │ │ │ │ - ldr r0, [pc, #460] @ 83348 <__cxa_atexit@plt+0x77580> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #456] @ 8334c <__cxa_atexit@plt+0x77584> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 83238 <__cxa_atexit@plt+0x77470> │ │ │ │ - stmib sp, {fp, ip} │ │ │ │ - ldr r1, [pc, #352] @ 83320 <__cxa_atexit@plt+0x77558> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, r2 │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 832cc <__cxa_atexit@plt+0x77504> │ │ │ │ - ldr r7, [pc, #368] @ 83350 <__cxa_atexit@plt+0x77588> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #364] @ 83354 <__cxa_atexit@plt+0x7758c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 8331c <__cxa_atexit@plt+0x77554> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 83278 <__cxa_atexit@plt+0x774b0> │ │ │ │ - ldr r7, [pc, #280] @ 83358 <__cxa_atexit@plt+0x77590> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #276] @ 8335c <__cxa_atexit@plt+0x77594> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - mov r8, ip │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r1, [pc, #188] @ 83340 <__cxa_atexit@plt+0x77578> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #184] @ 83344 <__cxa_atexit@plt+0x7757c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - str ip, [r8, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 830c0 <__cxa_atexit@plt+0x772f8> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #56] @ 83338 <__cxa_atexit@plt+0x77570> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldrbvs r7, [r5, #-628]! @ 0xfffffd8c │ │ │ │ - mvneq r1, lr, lsl r7 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - ldrdeq r1, [r8, #118]! @ 0x76 │ │ │ │ - andseq pc, r2, #52, 8 @ 0x34000000 │ │ │ │ - andseq pc, r2, #4, 8 @ 0x4000000 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvneq r1, sl, ror r7 │ │ │ │ - @ instruction: 0x01fe3898 │ │ │ │ - andseq pc, r2, #228, 2 @ 0x39 │ │ │ │ - mvnseq r3, r0, lsr #19 │ │ │ │ - andseq pc, r2, #236, 4 @ 0xc000000e │ │ │ │ - mvnseq r3, r0, ror #20 │ │ │ │ - andseq pc, r2, #32, 4 │ │ │ │ - mvnseq r3, r0, lsl #20 │ │ │ │ - andseq pc, r2, #192, 2 @ 0x30 │ │ │ │ - mvnseq r3, r8, ror r9 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 83408 <__cxa_atexit@plt+0x77640> │ │ │ │ - ldr r7, [pc, #152] @ 83420 <__cxa_atexit@plt+0x77658> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 83424 <__cxa_atexit@plt+0x7765c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 833fc <__cxa_atexit@plt+0x77634> │ │ │ │ - ldr r8, [pc, #108] @ 83428 <__cxa_atexit@plt+0x77660> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 8342c <__cxa_atexit@plt+0x77664> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ + beq 754d8 <__cxa_atexit@plt+0x69710> │ │ │ │ + ldr r3, [pc, #52] @ 754f4 <__cxa_atexit@plt+0x6972c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 754f8 <__cxa_atexit@plt+0x69730> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 83430 <__cxa_atexit@plt+0x77668> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 83434 <__cxa_atexit@plt+0x7766c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq ip, r3, #68, 30 @ 0x110 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + mvnseq r7, ip, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 75524 <__cxa_atexit@plt+0x6975c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #20] @ 75528 <__cxa_atexit@plt+0x69760> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - mvneq r1, r2, lsr #10 │ │ │ │ - andseq pc, r2, #136, 2 @ 0x22 │ │ │ │ - andseq pc, r2, #88, 2 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - mvnseq r3, r0, lsr #17 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 83494 <__cxa_atexit@plt+0x776cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 83498 <__cxa_atexit@plt+0x776d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 8349c <__cxa_atexit@plt+0x776d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - @ instruction: 0x01e81492 │ │ │ │ - andseq pc, r2, #212 @ 0xd4 │ │ │ │ - andseq pc, r2, #192 @ 0xc0 │ │ │ │ - mvnseq r3, r4, asr #16 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 83728 <__cxa_atexit@plt+0x77960> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - ldr ip, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r3, [fp, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 835b8 <__cxa_atexit@plt+0x777f0> │ │ │ │ - str r7, [sp] │ │ │ │ - subs r7, r2, r3 │ │ │ │ - bne 8360c <__cxa_atexit@plt+0x77844> │ │ │ │ - str r9, [r8, #20] │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r8, #4] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 83740 <__cxa_atexit@plt+0x77978> │ │ │ │ - ldr r2, [pc, #584] @ 83778 <__cxa_atexit@plt+0x779b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #572] @ 8377c <__cxa_atexit@plt+0x779b4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 836b0 <__cxa_atexit@plt+0x778e8> │ │ │ │ - ldr r0, [pc, #544] @ 83780 <__cxa_atexit@plt+0x779b8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r2, [r8, #20] │ │ │ │ - ldr r1, [pc, #532] @ 83784 <__cxa_atexit@plt+0x779bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #492] @ 83788 <__cxa_atexit@plt+0x779c0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - mov sl, #4 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r2, [pc, #464] @ 83790 <__cxa_atexit@plt+0x779c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, ip │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 8365c <__cxa_atexit@plt+0x77894> │ │ │ │ - ldr r0, [pc, #460] @ 837a4 <__cxa_atexit@plt+0x779dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - ldr r0, [pc, #452] @ 837a8 <__cxa_atexit@plt+0x779e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 83634 <__cxa_atexit@plt+0x7786c> │ │ │ │ - ldr r1, [pc, #336] @ 8376c <__cxa_atexit@plt+0x779a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, ip │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8371c <__cxa_atexit@plt+0x77954> │ │ │ │ - ldr r7, [pc, #308] @ 83770 <__cxa_atexit@plt+0x779a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #304] @ 83774 <__cxa_atexit@plt+0x779ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 836a4 <__cxa_atexit@plt+0x778dc> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 83768 <__cxa_atexit@plt+0x779a0> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 836c0 <__cxa_atexit@plt+0x778f8> │ │ │ │ - ldr r2, [pc, #264] @ 83794 <__cxa_atexit@plt+0x779cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #260] @ 83798 <__cxa_atexit@plt+0x779d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - mov r8, r9 │ │ │ │ - ldmib sp, {r9, sl, fp} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - ldr r1, [pc, #208] @ 8379c <__cxa_atexit@plt+0x779d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #200] @ 837a0 <__cxa_atexit@plt+0x779d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - str r9, [r8, #20] │ │ │ │ - b 83518 <__cxa_atexit@plt+0x77750> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #68] @ 8378c <__cxa_atexit@plt+0x779c4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - stclvs 5, cr7, [ip], #-440 @ 0xfffffe48 │ │ │ │ - mvneq r1, lr, asr #5 │ │ │ │ - mvnseq r3, r4, lsl #12 │ │ │ │ - andseq lr, r2, #196, 26 @ 0x3100 │ │ │ │ - andeq r0, r0, ip, asr r3 │ │ │ │ - @ instruction: 0xfffff6c0 │ │ │ │ - mvneq r1, sl, lsl #7 │ │ │ │ - andseq lr, r2, #220, 30 @ 0x370 │ │ │ │ - andseq lr, r2, #172, 30 @ 0x2b0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvneq r1, sl, lsr #6 │ │ │ │ - ldrheq r3, [lr, #84]! @ 0x54 │ │ │ │ - andseq lr, r2, #116, 26 @ 0x1d00 │ │ │ │ - andseq lr, r2, #164, 26 @ 0x2900 │ │ │ │ - andseq lr, r2, #100, 28 @ 0x640 │ │ │ │ - andseq lr, r2, #152, 28 @ 0x980 │ │ │ │ - andseq lr, r2, #88, 30 @ 0x160 │ │ │ │ - mvnseq r3, ip, lsr #10 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + mvnseq r7, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 83854 <__cxa_atexit@plt+0x77a8c> │ │ │ │ - ldr r7, [pc, #152] @ 8386c <__cxa_atexit@plt+0x77aa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 83870 <__cxa_atexit@plt+0x77aa8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 83848 <__cxa_atexit@plt+0x77a80> │ │ │ │ - ldr r8, [pc, #108] @ 83874 <__cxa_atexit@plt+0x77aac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 83878 <__cxa_atexit@plt+0x77ab0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 8387c <__cxa_atexit@plt+0x77ab4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 75560 <__cxa_atexit@plt+0x69798> │ │ │ │ + ldr r2, [pc, #40] @ 75578 <__cxa_atexit@plt+0x697b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 83880 <__cxa_atexit@plt+0x77ab8> │ │ │ │ + ldr r3, [pc, #20] @ 7557c <__cxa_atexit@plt+0x697b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff41c │ │ │ │ - mvneq r1, r2, ror #1 │ │ │ │ - andseq lr, r2, #60, 26 @ 0xf00 │ │ │ │ - andseq lr, r2, #12, 26 @ 0x300 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - mvnseq r3, r4, asr r4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 838e0 <__cxa_atexit@plt+0x77b18> │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andseq ip, r3, #184, 28 @ 0xb80 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 755b8 <__cxa_atexit@plt+0x697f0> │ │ │ │ + ldr r8, [pc, #36] @ 755c0 <__cxa_atexit@plt+0x697f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 838e4 <__cxa_atexit@plt+0x77b1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 838e8 <__cxa_atexit@plt+0x77b20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r1, r2, asr r0 │ │ │ │ - andseq lr, r2, #136, 24 @ 0x8800 │ │ │ │ - andseq lr, r2, #116, 24 @ 0x7400 │ │ │ │ - ldrsheq r3, [lr, #56]! @ 0x38 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, fp │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc 83bc0 <__cxa_atexit@plt+0x77df8> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [fp, #7] │ │ │ │ - ldr lr, [fp, #11] │ │ │ │ - ldr r1, [fp, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #-4]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, r0, #5 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 83a0c <__cxa_atexit@plt+0x77c44> │ │ │ │ - mov r3, r2 │ │ │ │ - subs r2, r1, r0 │ │ │ │ - bne 83a5c <__cxa_atexit@plt+0x77c94> │ │ │ │ - str fp, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - add r7, r6, #12 │ │ │ │ - cmp r9, r7 │ │ │ │ - bcc 83bdc <__cxa_atexit@plt+0x77e14> │ │ │ │ - ldr r3, [pc, #648] @ 83c08 <__cxa_atexit@plt+0x77e40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #636] @ 83c0c <__cxa_atexit@plt+0x77e44> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 83b48 <__cxa_atexit@plt+0x77d80> │ │ │ │ - ldr r1, [pc, #608] @ 83c10 <__cxa_atexit@plt+0x77e48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r3, [r8, #20] │ │ │ │ - ldr r2, [pc, #596] @ 83c14 <__cxa_atexit@plt+0x77e4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stm r8, {r2, r6} │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #556] @ 83c18 <__cxa_atexit@plt+0x77e50> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, #5 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r9, [pc, #532] @ 83c28 <__cxa_atexit@plt+0x77e60> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r1, r0, lr │ │ │ │ - cmp r1, r9 │ │ │ │ - bne 83a98 <__cxa_atexit@plt+0x77cd0> │ │ │ │ - ldr r1, [pc, #524] @ 83c38 <__cxa_atexit@plt+0x77e70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #520] @ 83c3c <__cxa_atexit@plt+0x77e74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r6, r1, #3 │ │ │ │ - str r6, [r8, #24] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r2, #5 │ │ │ │ - ble 83aec <__cxa_atexit@plt+0x77d24> │ │ │ │ - ldr r1, [pc, #436] @ 83c20 <__cxa_atexit@plt+0x77e58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #432] @ 83c24 <__cxa_atexit@plt+0x77e5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - mov fp, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r9, [fp, #3] │ │ │ │ - ldr r0, [pc, #388] @ 83c2c <__cxa_atexit@plt+0x77e64> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 83b5c <__cxa_atexit@plt+0x77d94> │ │ │ │ - ldr r3, [pc, #392] @ 83c48 <__cxa_atexit@plt+0x77e80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #388] @ 83c4c <__cxa_atexit@plt+0x77e84> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 755c4 <__cxa_atexit@plt+0x697fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stm sp, {r3, sl} │ │ │ │ - ldr r1, [pc, #268] @ 83c04 <__cxa_atexit@plt+0x77e3c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r1, r2, ror #19 │ │ │ │ + andseq ip, r3, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 755e0 <__cxa_atexit@plt+0x69818> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mvneq r1, sl, lsl sl │ │ │ │ + ldrsbeq r6, [pc, #244] @ 756e0 <__cxa_atexit@plt+0x69918> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75678 <__cxa_atexit@plt+0x698b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 75680 <__cxa_atexit@plt+0x698b8> │ │ │ │ + ldr r6, [pc, #152] @ 756b4 <__cxa_atexit@plt+0x698ec> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [pc, #148] @ 756b8 <__cxa_atexit@plt+0x698f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + mov r9, r3 │ │ │ │ + str r6, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 75694 <__cxa_atexit@plt+0x698cc> │ │ │ │ + ldr r2, [pc, #116] @ 756c4 <__cxa_atexit@plt+0x698fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #112] @ 756c8 <__cxa_atexit@plt+0x69900> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r0, r0, lr │ │ │ │ - mov sl, r2 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 83bb0 <__cxa_atexit@plt+0x77de8> │ │ │ │ - ldr r3, [pc, #296] @ 83c40 <__cxa_atexit@plt+0x77e78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #292] @ 83c44 <__cxa_atexit@plt+0x77e7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #204] @ 83c30 <__cxa_atexit@plt+0x77e68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #200] @ 83c34 <__cxa_atexit@plt+0x77e6c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - str r7, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r5, [r8, #-4] │ │ │ │ - str r9, [r8, #-8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r8, #-16] │ │ │ │ - add r5, r5, #5 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str sl, [r8, #4] │ │ │ │ - str fp, [r8, #20] │ │ │ │ - ldm sp, {r0, sl} │ │ │ │ - b 8396c <__cxa_atexit@plt+0x77ba4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ + ldr r8, [pc, #108] @ 756cc <__cxa_atexit@plt+0x69904> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #56] @ 83c1c <__cxa_atexit@plt+0x77e54> │ │ │ │ - add r6, pc, r6 │ │ │ │ + b 75688 <__cxa_atexit@plt+0x698c0> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mvneq r0, r0, ror #27 │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - mvneq r0, r8, lsr #30 │ │ │ │ - andseq lr, r2, #140, 22 @ 0x23000 │ │ │ │ - andseq lr, r2, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsbeq r3, [lr, #20]! │ │ │ │ - andseq lr, r2, #148, 18 @ 0x250000 │ │ │ │ - mvneq r0, r4, asr #29 │ │ │ │ - mvneq r0, r0, lsr lr │ │ │ │ - mvnseq r2, r4, asr #31 │ │ │ │ - andseq lr, r2, #4, 18 @ 0x10000 │ │ │ │ - ldrsheq r3, [lr, #12]! │ │ │ │ - andseq lr, r2, #60, 20 @ 0x3c000 │ │ │ │ - mvnseq r3, r8, lsr #2 │ │ │ │ - andseq lr, r2, #232, 16 @ 0xe80000 │ │ │ │ - mvnseq r3, r0, lsl #3 │ │ │ │ - andseq lr, r2, #64, 18 @ 0x100000 │ │ │ │ - mvnseq r3, r8, lsl #1 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 83cf8 <__cxa_atexit@plt+0x77f30> │ │ │ │ - ldr r7, [pc, #152] @ 83d10 <__cxa_atexit@plt+0x77f48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 83d14 <__cxa_atexit@plt+0x77f4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 83cec <__cxa_atexit@plt+0x77f24> │ │ │ │ - ldr r8, [pc, #108] @ 83d18 <__cxa_atexit@plt+0x77f50> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 83d1c <__cxa_atexit@plt+0x77f54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 83d20 <__cxa_atexit@plt+0x77f58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 83d24 <__cxa_atexit@plt+0x77f5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffeea0 │ │ │ │ - mvneq r0, ip, lsr #24 │ │ │ │ - andseq lr, r2, #152, 16 @ 0x980000 │ │ │ │ - andseq lr, r2, #104, 16 @ 0x680000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - ldrheq r2, [lr, #240]! @ 0xf0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 83d84 <__cxa_atexit@plt+0x77fbc> │ │ │ │ + ldr r7, [pc, #32] @ 756bc <__cxa_atexit@plt+0x698f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #28] @ 756c0 <__cxa_atexit@plt+0x698f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 83d88 <__cxa_atexit@plt+0x77fc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 83d8c <__cxa_atexit@plt+0x77fc4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - @ instruction: 0x01e80b9c │ │ │ │ - andseq lr, r2, #228, 14 @ 0x3900000 │ │ │ │ - andseq lr, r2, #208, 14 @ 0x3400000 │ │ │ │ - mvnseq r2, r8, lsr pc │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 83de0 <__cxa_atexit@plt+0x78018> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 83df0 <__cxa_atexit@plt+0x78028> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andseq ip, r3, #196, 26 @ 0x3100 │ │ │ │ + mvnseq r6, r8, ror #26 │ │ │ │ + mvnseq r6, ip, lsl pc │ │ │ │ + @ instruction: 0xffffd9b4 │ │ │ │ + mvnseq r6, r8, ror #30 │ │ │ │ + mvneq r1, r0, lsr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75718 <__cxa_atexit@plt+0x69950> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #44] @ 75724 <__cxa_atexit@plt+0x6995c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq lr, r2, #112, 12 @ 0x7000000 │ │ │ │ - mvnseq r3, r4, lsl #16 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - add r9, r7, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 83e4c <__cxa_atexit@plt+0x78084> │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #36] @ 83e5c <__cxa_atexit@plt+0x78094> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, r3 │ │ │ │ - b 7e2e0 <__cxa_atexit@plt+0x72518> │ │ │ │ - andseq lr, r2, #8, 12 @ 0x800000 │ │ │ │ - mvnseq r3, r0, lsr r7 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 83f00 <__cxa_atexit@plt+0x78138> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 83ebc <__cxa_atexit@plt+0x780f4> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #104] @ 83f18 <__cxa_atexit@plt+0x78150> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 83f10 <__cxa_atexit@plt+0x78148> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 83f14 <__cxa_atexit@plt+0x7814c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffec00 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq lr, r2, #144, 10 @ 0x24000000 │ │ │ │ - mvnseq r3, r4, ror r6 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 83f48 <__cxa_atexit@plt+0x78180> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 83f40 <__cxa_atexit@plt+0x78178> │ │ │ │ - b 83f58 <__cxa_atexit@plt+0x78190> │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + ldrne r7, [r7, #2] │ │ │ │ + ldreq r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq r3, r4, asr #12 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - sub r0, r5, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 83fe8 <__cxa_atexit@plt+0x78220> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 83fb8 <__cxa_atexit@plt+0x781f0> │ │ │ │ - ldr r0, [pc, #104] @ 84000 <__cxa_atexit@plt+0x78238> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - b 83fdc <__cxa_atexit@plt+0x78214> │ │ │ │ - ldr r0, [pc, #60] @ 83ffc <__cxa_atexit@plt+0x78234> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 825c0 <__cxa_atexit@plt+0x767f8> │ │ │ │ - str r8, [r5, #12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andseq lr, r2, #84, 8 @ 0x54000000 │ │ │ │ - andseq lr, r2, #132, 8 @ 0x84000000 │ │ │ │ - mvnseq r3, r0, lsl #12 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq ip, r3, #240, 24 @ 0xf000 │ │ │ │ + mvnseq r6, r4, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 84098 <__cxa_atexit@plt+0x782d0> │ │ │ │ - ldr r2, [pc, #120] @ 840a0 <__cxa_atexit@plt+0x782d8> │ │ │ │ + bhi 757ac <__cxa_atexit@plt+0x699e4> │ │ │ │ + ldr r2, [pc, #108] @ 757b4 <__cxa_atexit@plt+0x699ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8407c <__cxa_atexit@plt+0x782b4> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 840a4 <__cxa_atexit@plt+0x782dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 84088 <__cxa_atexit@plt+0x782c0> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 82dc4 <__cxa_atexit@plt+0x76ffc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 757b8 <__cxa_atexit@plt+0x699f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 75780 <__cxa_atexit@plt+0x699b8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 75794 <__cxa_atexit@plt+0x699cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #32] @ 757bc <__cxa_atexit@plt+0x699f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 757c0 <__cxa_atexit@plt+0x699f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - mvnseq r3, r0, ror #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 840f8 <__cxa_atexit@plt+0x78330> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 840ec <__cxa_atexit@plt+0x78324> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 82dc4 <__cxa_atexit@plt+0x76ffc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r3, ip, lsl #10 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andseq ip, r3, #148, 24 @ 0x9400 │ │ │ │ + ldrsheq r6, [pc, #232] @ 758ac <__cxa_atexit@plt+0x69ae4> │ │ │ │ + mvnseq r6, ip, ror #29 │ │ │ │ + mvnseq r6, r8, asr #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 82dc4 <__cxa_atexit@plt+0x76ffc> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 84174 <__cxa_atexit@plt+0x783ac> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 84188 <__cxa_atexit@plt+0x783c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 757f0 <__cxa_atexit@plt+0x69a28> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [pc, #16] @ 75808 <__cxa_atexit@plt+0x69a40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 7580c <__cxa_atexit@plt+0x69a44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andseq lr, r2, #156, 6 @ 0x70000002 │ │ │ │ - mvnseq r3, r8, ror r4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + @ instruction: 0x01ff6e9c │ │ │ │ + @ instruction: 0x01ff6e90 │ │ │ │ + @ instruction: 0x01ff6d98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 84204 <__cxa_atexit@plt+0x7843c> │ │ │ │ - ldr r3, [pc, #92] @ 8420c <__cxa_atexit@plt+0x78444> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 841f4 <__cxa_atexit@plt+0x7842c> │ │ │ │ - ldr r7, [pc, #52] @ 84210 <__cxa_atexit@plt+0x78448> │ │ │ │ + bhi 75894 <__cxa_atexit@plt+0x69acc> │ │ │ │ + ldr r2, [pc, #108] @ 7589c <__cxa_atexit@plt+0x69ad4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 758a0 <__cxa_atexit@plt+0x69ad8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 75868 <__cxa_atexit@plt+0x69aa0> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7587c <__cxa_atexit@plt+0x69ab4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 758a4 <__cxa_atexit@plt+0x69adc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 758a8 <__cxa_atexit@plt+0x69ae0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsheq r3, [lr, #52]! @ 0x34 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 84244 <__cxa_atexit@plt+0x7847c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r3, r0, asr #7 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 842f0 <__cxa_atexit@plt+0x78528> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 842a8 <__cxa_atexit@plt+0x784e0> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 84308 <__cxa_atexit@plt+0x78540> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 84300 <__cxa_atexit@plt+0x78538> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 84304 <__cxa_atexit@plt+0x7853c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq lr, r2, #164, 2 @ 0x29 │ │ │ │ - ldrsheq r3, [lr, #44]! @ 0x2c │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andseq ip, r3, #172, 22 @ 0x2b000 │ │ │ │ + mvnseq r6, ip, lsr #26 │ │ │ │ + mvnseq r6, r0, lsr #26 │ │ │ │ + ldrsheq r6, [pc, #204] @ 75980 <__cxa_atexit@plt+0x69bb8> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 8434c <__cxa_atexit@plt+0x78584> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84344 <__cxa_atexit@plt+0x7857c> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 82dc4 <__cxa_atexit@plt+0x76ffc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 758d8 <__cxa_atexit@plt+0x69b10> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrheq r3, [lr, #40]! @ 0x28 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 82dc4 <__cxa_atexit@plt+0x76ffc> │ │ │ │ - @ instruction: 0xffff8490 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #304 @ 0x130 │ │ │ │ - cmp r5, lr │ │ │ │ - bcc 84610 <__cxa_atexit@plt+0x78848> │ │ │ │ - ldr r5, [pc, #656] @ 84638 <__cxa_atexit@plt+0x78870> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #652] @ 8463c <__cxa_atexit@plt+0x78874> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #648] @ 84640 <__cxa_atexit@plt+0x78878> │ │ │ │ + ldr r7, [pc, #16] @ 758f0 <__cxa_atexit@plt+0x69b28> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - mvn r5, #284 @ 0x11c │ │ │ │ - add r0, lr, r5 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 758f4 <__cxa_atexit@plt+0x69b2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r6, [pc, #192] @ 759b8 <__cxa_atexit@plt+0x69bf0> │ │ │ │ + mvnseq r6, r4, asr #25 │ │ │ │ + ldrheq r6, [pc, #192] @ 759c0 <__cxa_atexit@plt+0x69bf8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7597c <__cxa_atexit@plt+0x69bb4> │ │ │ │ + ldr r2, [pc, #108] @ 75984 <__cxa_atexit@plt+0x69bbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 75988 <__cxa_atexit@plt+0x69bc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 75950 <__cxa_atexit@plt+0x69b88> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 75964 <__cxa_atexit@plt+0x69b9c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - sub r1, lr, #149 @ 0x95 │ │ │ │ - str r1, [r6, #168] @ 0xa8 │ │ │ │ - ldr ip, [pc, #608] @ 84644 <__cxa_atexit@plt+0x7887c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r6, #148] @ 0x94 │ │ │ │ - sub r1, lr, #225 @ 0xe1 │ │ │ │ - str r1, [r6, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #592] @ 84648 <__cxa_atexit@plt+0x78880> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r6, #248] @ 0xf8 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - ldr r0, [pc, #580] @ 8464c <__cxa_atexit@plt+0x78884> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str ip, [r6, #12] │ │ │ │ - ldr r7, [pc, #572] @ 84650 <__cxa_atexit@plt+0x78888> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r6, #296] @ 0x128 │ │ │ │ - str r3, [r6, #228] @ 0xe4 │ │ │ │ - str r3, [r6, #208] @ 0xd0 │ │ │ │ - str r3, [r6, #156] @ 0x9c │ │ │ │ - str r3, [r6, #128] @ 0x80 │ │ │ │ - str r3, [r6, #80] @ 0x50 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #280]! @ 0x118 │ │ │ │ - ldr r1, [pc, #528] @ 84654 <__cxa_atexit@plt+0x7888c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #300] @ 0x12c │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #224]! @ 0xe0 │ │ │ │ - ldr ip, [pc, #512] @ 84658 <__cxa_atexit@plt+0x78890> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #292] @ 0x124 │ │ │ │ - str r3, [r6, #284] @ 0x11c │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #96]! @ 0x60 │ │ │ │ - ldr r0, [pc, #492] @ 8465c <__cxa_atexit@plt+0x78894> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #276] @ 0x114 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #188]! @ 0xbc │ │ │ │ - ldr r1, [pc, #476] @ 84660 <__cxa_atexit@plt+0x78898> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #268] @ 0x10c │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #196]! @ 0xc4 │ │ │ │ - ldr r7, [pc, #460] @ 84664 <__cxa_atexit@plt+0x7889c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r6, #264] @ 0x108 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #172]! @ 0xac │ │ │ │ - ldr r0, [pc, #444] @ 84668 <__cxa_atexit@plt+0x788a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #260] @ 0x104 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - ldr r1, [pc, #428] @ 8466c <__cxa_atexit@plt+0x788a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #252] @ 0xfc │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #216]! @ 0xd8 │ │ │ │ - ldr r7, [pc, #412] @ 84670 <__cxa_atexit@plt+0x788a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r6, #244] @ 0xf4 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #180]! @ 0xb4 │ │ │ │ - ldr r0, [pc, #396] @ 84674 <__cxa_atexit@plt+0x788ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #232] @ 0xe8 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #204]! @ 0xcc │ │ │ │ - ldr r1, [pc, #380] @ 84678 <__cxa_atexit@plt+0x788b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #240] @ 0xf0 │ │ │ │ - str r3, [r6, #220] @ 0xdc │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #164]! @ 0xa4 │ │ │ │ - ldr r7, [pc, #360] @ 8467c <__cxa_atexit@plt+0x788b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r6, #256] @ 0x100 │ │ │ │ - str r3, [r6, #176] @ 0xb0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #140]! @ 0x8c │ │ │ │ - ldr r0, [pc, #340] @ 84680 <__cxa_atexit@plt+0x788b8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #160] @ 0xa0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #120]! @ 0x78 │ │ │ │ - ldr r1, [pc, #324] @ 84684 <__cxa_atexit@plt+0x788bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #152] @ 0x98 │ │ │ │ - str r3, [r6, #144] @ 0x90 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #112]! @ 0x70 │ │ │ │ - ldr r7, [pc, #304] @ 84688 <__cxa_atexit@plt+0x788c0> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 7598c <__cxa_atexit@plt+0x69bc4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #136] @ 0x88 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #104]! @ 0x68 │ │ │ │ - ldr r0, [pc, #288] @ 8468c <__cxa_atexit@plt+0x788c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #132] @ 0x84 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #88]! @ 0x58 │ │ │ │ - ldr ip, [pc, #272] @ 84690 <__cxa_atexit@plt+0x788c8> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #272] @ 0x110 │ │ │ │ - str r3, [r6, #100] @ 0x64 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #64]! @ 0x40 │ │ │ │ - ldr r1, [pc, #252] @ 84694 <__cxa_atexit@plt+0x788cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #44]! @ 0x2c │ │ │ │ - ldr r0, [pc, #236] @ 84698 <__cxa_atexit@plt+0x788d0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r2, [r6, #236] @ 0xec │ │ │ │ - str r2, [r6, #212] @ 0xd4 │ │ │ │ - str r2, [r6, #200] @ 0xc8 │ │ │ │ - str r2, [r6, #192] @ 0xc0 │ │ │ │ - str r2, [r6, #184] @ 0xb8 │ │ │ │ - str r2, [r6, #124] @ 0x7c │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ - str r2, [r6, #108] @ 0x6c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r3, [r6, #68] @ 0x44 │ │ │ │ - mov r7, r6 │ │ │ │ - str ip, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #28]! │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #288]! @ 0x120 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r7, [pc, #132] @ 8469c <__cxa_atexit@plt+0x788d4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 75990 <__cxa_atexit@plt+0x69bc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andseq ip, r3, #196, 20 @ 0xc4000 │ │ │ │ + mvnseq r6, r4, asr #24 │ │ │ │ + mvnseq r6, r8, lsr ip │ │ │ │ + mvnseq r6, r4, lsl ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 759c0 <__cxa_atexit@plt+0x69bf8> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 759d8 <__cxa_atexit@plt+0x69c10> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, #304 @ 0x130 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 759dc <__cxa_atexit@plt+0x69c14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r6, r8, ror #23 │ │ │ │ + ldrsbeq r6, [pc, #188] @ 75aa0 <__cxa_atexit@plt+0x69cd8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75a18 <__cxa_atexit@plt+0x69c50> │ │ │ │ + ldr r8, [pc, #36] @ 75a20 <__cxa_atexit@plt+0x69c58> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 75a24 <__cxa_atexit@plt+0x69c5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff9800 │ │ │ │ - @ instruction: 0xffffb0b8 │ │ │ │ - @ instruction: 0xffffbc10 │ │ │ │ - @ instruction: 0xffff9ef8 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0xffffe9b8 │ │ │ │ - @ instruction: 0xffffb268 │ │ │ │ - @ instruction: 0xffffbf58 │ │ │ │ - @ instruction: 0xffffbf6c │ │ │ │ - @ instruction: 0xffffbd6c │ │ │ │ - @ instruction: 0xffffa6e8 │ │ │ │ - @ instruction: 0xffffe3fc │ │ │ │ - @ instruction: 0xffffbec8 │ │ │ │ - @ instruction: 0xffffe068 │ │ │ │ - @ instruction: 0xffffbc50 │ │ │ │ - @ instruction: 0xffffb8b8 │ │ │ │ - @ instruction: 0xffffb5a0 │ │ │ │ - @ instruction: 0xffffb510 │ │ │ │ - @ instruction: 0xffffb2ec │ │ │ │ - @ instruction: 0xffffb084 │ │ │ │ - @ instruction: 0xfffface8 │ │ │ │ - @ instruction: 0xffffaa30 │ │ │ │ - @ instruction: 0xffffa9a4 │ │ │ │ - @ instruction: 0xffffa77c │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - mvnseq r3, r4, lsl r0 │ │ │ │ - mvnseq r2, ip, lsr #10 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0x01e91593 │ │ │ │ + andseq ip, r3, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 846f0 <__cxa_atexit@plt+0x78928> │ │ │ │ - ldr lr, [pc, #52] @ 84700 <__cxa_atexit@plt+0x78938> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 84704 <__cxa_atexit@plt+0x7893c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75a60 <__cxa_atexit@plt+0x69c98> │ │ │ │ + ldr r8, [pc, #36] @ 75a68 <__cxa_atexit@plt+0x69ca0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 75a6c <__cxa_atexit@plt+0x69ca4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, ip, lsl #10 │ │ │ │ - andseq sp, r2, #24, 26 @ 0x600 │ │ │ │ - ldrsbeq r2, [lr, #72]! @ 0x48 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mvneq r1, r6, ror #10 │ │ │ │ + andseq ip, r3, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 872d4 <__cxa_atexit@plt+0x7b50c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 84758 <__cxa_atexit@plt+0x78990> │ │ │ │ - ldr lr, [pc, #52] @ 84768 <__cxa_atexit@plt+0x789a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 8476c <__cxa_atexit@plt+0x789a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75ab8 <__cxa_atexit@plt+0x69cf0> │ │ │ │ + ldr r3, [pc, #36] @ 75ac8 <__cxa_atexit@plt+0x69d00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrheq r2, [lr, #72]! @ 0x48 │ │ │ │ - andseq sp, r2, #176, 24 @ 0xb000 │ │ │ │ - mvnseq r2, r4, lsl #8 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 847d8 <__cxa_atexit@plt+0x78a10> │ │ │ │ - ldr lr, [pc, #76] @ 847e8 <__cxa_atexit@plt+0x78a20> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #72] @ 847ec <__cxa_atexit@plt+0x78a24> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r1, [pc, #48] @ 847f0 <__cxa_atexit@plt+0x78a28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add ip, ip, #2 │ │ │ │ - stmib r3, {r1, ip} │ │ │ │ - add ip, r3, #12 │ │ │ │ - stm ip, {r0, r1, lr} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - mvnseq r2, r4, ror #7 │ │ │ │ - ldrsheq r2, [lr, #48]! @ 0x30 │ │ │ │ - andseq sp, r2, #52, 24 @ 0x3400 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 84f10 <__cxa_atexit@plt+0x79148> │ │ │ │ - mvnseq r2, r4, lsr #28 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84888 <__cxa_atexit@plt+0x78ac0> │ │ │ │ - ldr r2, [pc, #112] @ 84894 <__cxa_atexit@plt+0x78acc> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 74140 <__cxa_atexit@plt+0x68378> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75b18 <__cxa_atexit@plt+0x69d50> │ │ │ │ + ldr r2, [pc, #40] @ 75b20 <__cxa_atexit@plt+0x69d58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8487c <__cxa_atexit@plt+0x78ab4> │ │ │ │ - ldr lr, [pc, #72] @ 84898 <__cxa_atexit@plt+0x78ad0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r3, #-16] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldmdb r3, {r0, r7} │ │ │ │ - ldr r2, [r3] │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - mov r7, r9 │ │ │ │ - b 85a48 <__cxa_atexit@plt+0x79c80> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 75b24 <__cxa_atexit@plt+0x69d5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 872d4 <__cxa_atexit@plt+0x7b50c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strdeq r1, [r0], -r4 │ │ │ │ - mvnseq r2, r8, lsl #27 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 848fc <__cxa_atexit@plt+0x78b34> │ │ │ │ - ldr r7, [pc, #52] @ 84910 <__cxa_atexit@plt+0x78b48> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq ip, r3, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75b68 <__cxa_atexit@plt+0x69da0> │ │ │ │ + ldr r7, [pc, #52] @ 75b7c <__cxa_atexit@plt+0x69db4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 848f0 <__cxa_atexit@plt+0x78b28> │ │ │ │ - mov r7, sl │ │ │ │ - b 85a48 <__cxa_atexit@plt+0x79c80> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 75b5c <__cxa_atexit@plt+0x69d94> │ │ │ │ + mov r7, r8 │ │ │ │ + b 74588 <__cxa_atexit@plt+0x687c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 84914 <__cxa_atexit@plt+0x78b4c> │ │ │ │ + ldr r7, [pc, #16] @ 75b80 <__cxa_atexit@plt+0x69db8> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r1, r0, r8, ror #2 │ │ │ │ - mvnseq r2, r4, ror sp │ │ │ │ - mvnseq r2, r8, ror #9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84988 <__cxa_atexit@plt+0x78bc0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 84990 <__cxa_atexit@plt+0x78bc8> │ │ │ │ - ldr r1, [pc, #84] @ 849a4 <__cxa_atexit@plt+0x78bdc> │ │ │ │ + @ instruction: 0xffffea3c │ │ │ │ + mvnseq r6, r0, lsl fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75bb8 <__cxa_atexit@plt+0x69df0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 75bc0 <__cxa_atexit@plt+0x69df8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr lr, [r7, #16] │ │ │ │ - sub r9, r6, #19 │ │ │ │ - ldr r8, [pc, #60] @ 849a8 <__cxa_atexit@plt+0x78be0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #56] @ 849ac <__cxa_atexit@plt+0x78be4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r0, r3, #12 │ │ │ │ - stm r0, {r1, r8, r9, lr} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1d8a14 <__cxa_atexit@plt+0x1ccc4c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 84998 <__cxa_atexit@plt+0x78bd0> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andseq sp, r2, #160, 20 @ 0xa0000 │ │ │ │ - andseq sp, r2, #136, 20 @ 0x88000 │ │ │ │ - andseq sp, r2, #156, 20 @ 0x9c000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 849e0 <__cxa_atexit@plt+0x78c18> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq r2, ip, lsr #5 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 84ab0 <__cxa_atexit@plt+0x78ce8> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - cmpne r3, #125 @ 0x7d │ │ │ │ - bne 84a8c <__cxa_atexit@plt+0x78cc4> │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bne 84a38 <__cxa_atexit@plt+0x78c70> │ │ │ │ - ldr r7, [pc, #204] @ 84ae8 <__cxa_atexit@plt+0x78d20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, r0, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 84ac4 <__cxa_atexit@plt+0x78cfc> │ │ │ │ - ldr r0, [pc, #144] @ 84af4 <__cxa_atexit@plt+0x78d2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #88] @ 84aec <__cxa_atexit@plt+0x78d24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 84af0 <__cxa_atexit@plt+0x78d28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r7, r2 │ │ │ │ + b 75bd0 <__cxa_atexit@plt+0x69e08> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 84ae4 <__cxa_atexit@plt+0x78d1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - mvnseq r2, r4 │ │ │ │ - mvnseq r2, r4, ror #2 │ │ │ │ - andseq sp, r2, #12, 20 @ 0xc000 │ │ │ │ - mvnseq r2, r8 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ + andseq ip, r3, #64, 16 @ 0x400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75c64 <__cxa_atexit@plt+0x69e9c> │ │ │ │ + ldr r6, [pc, #156] @ 75c84 <__cxa_atexit@plt+0x69ebc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 75c3c <__cxa_atexit@plt+0x69e74> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 75c50 <__cxa_atexit@plt+0x69e88> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 84b64 <__cxa_atexit@plt+0x78d9c> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 84b80 <__cxa_atexit@plt+0x78db8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 84b84 <__cxa_atexit@plt+0x78dbc> │ │ │ │ + bcc 75c70 <__cxa_atexit@plt+0x69ea8> │ │ │ │ + ldr r3, [pc, #108] @ 75c88 <__cxa_atexit@plt+0x69ec0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r2, #32, 18 @ 0x80000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldrsheq r2, [lr, #4]! │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 84c1c <__cxa_atexit@plt+0x78e54> │ │ │ │ - ldr r2, [pc, #120] @ 84c24 <__cxa_atexit@plt+0x78e5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84c00 <__cxa_atexit@plt+0x78e38> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 84c28 <__cxa_atexit@plt+0x78e60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 84c0c <__cxa_atexit@plt+0x78e44> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 849e0 <__cxa_atexit@plt+0x78c18> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 73dd0 <__cxa_atexit@plt+0x68008> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - mvnseq r2, r4, asr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 84c7c <__cxa_atexit@plt+0x78eb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 84c70 <__cxa_atexit@plt+0x78ea8> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 849e0 <__cxa_atexit@plt+0x78c18> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 75cdc <__cxa_atexit@plt+0x69f14> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75cf4 <__cxa_atexit@plt+0x69f2c> │ │ │ │ + ldr r3, [pc, #68] @ 75d00 <__cxa_atexit@plt+0x69f38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 73dd0 <__cxa_atexit@plt+0x68008> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r2, r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 849e0 <__cxa_atexit@plt+0x78c18> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 84cf8 <__cxa_atexit@plt+0x78f30> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 84d0c <__cxa_atexit@plt+0x78f44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 75d6c <__cxa_atexit@plt+0x69fa4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 75d78 <__cxa_atexit@plt+0x69fb0> │ │ │ │ + ldr r1, [pc, #84] @ 75d88 <__cxa_atexit@plt+0x69fc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 75d8c <__cxa_atexit@plt+0x69fc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r5, [pc, #64] @ 75d90 <__cxa_atexit@plt+0x69fc8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ + b 75bd0 <__cxa_atexit@plt+0x69e08> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r2, #24, 16 @ 0x180000 │ │ │ │ - mvnseq r1, r0, lsl #31 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + andseq ip, r3, #172, 12 @ 0xac00000 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75dc8 <__cxa_atexit@plt+0x6a000> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 75dd0 <__cxa_atexit@plt+0x6a008> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 75de0 <__cxa_atexit@plt+0x6a018> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r3, #48, 12 @ 0x3000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 84d88 <__cxa_atexit@plt+0x78fc0> │ │ │ │ - ldr r3, [pc, #92] @ 84d90 <__cxa_atexit@plt+0x78fc8> │ │ │ │ + bhi 75e74 <__cxa_atexit@plt+0x6a0ac> │ │ │ │ + ldr r6, [pc, #156] @ 75e94 <__cxa_atexit@plt+0x6a0cc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 75e4c <__cxa_atexit@plt+0x6a084> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 75e60 <__cxa_atexit@plt+0x6a098> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 75e80 <__cxa_atexit@plt+0x6a0b8> │ │ │ │ + ldr r3, [pc, #108] @ 75e98 <__cxa_atexit@plt+0x6a0d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 84d78 <__cxa_atexit@plt+0x78fb0> │ │ │ │ - ldr r7, [pc, #52] @ 84d94 <__cxa_atexit@plt+0x78fcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 73dd0 <__cxa_atexit@plt+0x68008> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsheq r1, [lr, #236]! @ 0xec │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 84dc8 <__cxa_atexit@plt+0x79000> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r1, r8, asr #29 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 84e74 <__cxa_atexit@plt+0x790ac> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 75eec <__cxa_atexit@plt+0x6a124> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75f04 <__cxa_atexit@plt+0x6a13c> │ │ │ │ + ldr r3, [pc, #68] @ 75f10 <__cxa_atexit@plt+0x6a148> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 73dd0 <__cxa_atexit@plt+0x68008> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 84e2c <__cxa_atexit@plt+0x79064> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75f7c <__cxa_atexit@plt+0x6a1b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 75f84 <__cxa_atexit@plt+0x6a1bc> │ │ │ │ + ldr r2, [pc, #80] @ 75f98 <__cxa_atexit@plt+0x6a1d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #76] @ 75f9c <__cxa_atexit@plt+0x6a1d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, r7, #8 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + ldr r7, [pc, #64] @ 75fa0 <__cxa_atexit@plt+0x6a1d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 84e8c <__cxa_atexit@plt+0x790c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 84e84 <__cxa_atexit@plt+0x790bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 84e88 <__cxa_atexit@plt+0x790c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 75de0 <__cxa_atexit@plt+0x6a018> │ │ │ │ + mov r6, r3 │ │ │ │ + b 75f8c <__cxa_atexit@plt+0x6a1c4> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq sp, r2, #32, 12 @ 0x2000000 │ │ │ │ - ldrsheq r1, [lr, #208]! @ 0xd0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 84ed0 <__cxa_atexit@plt+0x79108> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84ec8 <__cxa_atexit@plt+0x79100> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 849e0 <__cxa_atexit@plt+0x78c18> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 75fcc <__cxa_atexit@plt+0x6a204> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq r1, ip, lsr #27 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 849e0 <__cxa_atexit@plt+0x78c18> │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r2, r0, lsr #14 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + ldr r7, [pc, #12] @ 75fe0 <__cxa_atexit@plt+0x6a218> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r3, #44, 8 @ 0x2c000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7604c <__cxa_atexit@plt+0x6a284> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #104 @ 0x68 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 85004 <__cxa_atexit@plt+0x7923c> │ │ │ │ - str sl, [sp] │ │ │ │ - mov sl, r9 │ │ │ │ - ldr r3, [pc, #240] @ 85020 <__cxa_atexit@plt+0x79258> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - ldr r3, [pc, #212] @ 85024 <__cxa_atexit@plt+0x7925c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #196] @ 85028 <__cxa_atexit@plt+0x79260> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - mov ip, fp │ │ │ │ - sub fp, lr, #86 @ 0x56 │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - sub r0, lr, #99 @ 0x63 │ │ │ │ - ldr fp, [pc, #160] @ 8502c <__cxa_atexit@plt+0x79264> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - sub r3, r6, #20 │ │ │ │ - stm r3, {r1, r2, fp} │ │ │ │ - stmdb r6, {r0, r7} │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [pc, #128] @ 85030 <__cxa_atexit@plt+0x79268> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #56]! @ 0x38 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r0, [pc, #112] @ 85034 <__cxa_atexit@plt+0x7926c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #16]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #80] @ 85038 <__cxa_atexit@plt+0x79270> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #64]! @ 0x40 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp] │ │ │ │ - mov fp, ip │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mov r6, #104 @ 0x68 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, lr │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76058 <__cxa_atexit@plt+0x6a290> │ │ │ │ + ldr r2, [pc, #84] @ 76068 <__cxa_atexit@plt+0x6a2a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 7606c <__cxa_atexit@plt+0x6a2a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 76070 <__cxa_atexit@plt+0x6a2a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8d8 │ │ │ │ - andseq sp, r2, #192, 8 @ 0xc0000000 │ │ │ │ - @ instruction: 0xfffff9bc │ │ │ │ - andseq sp, r2, #104, 8 @ 0x68000000 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - mvnseq r2, r4, ror #11 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andseq ip, r3, #204, 6 @ 0x30000003 │ │ │ │ + mvneq r0, r4, lsr #31 │ │ │ │ + ldrsheq r6, [pc, #72] @ 760c4 <__cxa_atexit@plt+0x6a2fc> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 850a4 <__cxa_atexit@plt+0x792dc> │ │ │ │ - ldr r2, [pc, #76] @ 850b0 <__cxa_atexit@plt+0x792e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r3, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 85098 <__cxa_atexit@plt+0x792d0> │ │ │ │ - ldr r2, [pc, #48] @ 850b4 <__cxa_atexit@plt+0x792ec> │ │ │ │ + bhi 760e8 <__cxa_atexit@plt+0x6a320> │ │ │ │ + ldr r2, [pc, #124] @ 76118 <__cxa_atexit@plt+0x6a350> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r6, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 760f8 <__cxa_atexit@plt+0x6a330> │ │ │ │ + ldr r2, [pc, #100] @ 76124 <__cxa_atexit@plt+0x6a35c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [pc, #96] @ 76128 <__cxa_atexit@plt+0x6a360> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #92] @ 7612c <__cxa_atexit@plt+0x6a364> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r9, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 7611c <__cxa_atexit@plt+0x6a354> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #24] @ 76120 <__cxa_atexit@plt+0x6a358> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvnseq r2, ip, ror #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 850e0 <__cxa_atexit@plt+0x79318> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq r2, r0, asr #10 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r7, r9, sl} │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 84f10 <__cxa_atexit@plt+0x79148> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 85130 <__cxa_atexit@plt+0x79368> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq r2, r0, lsl #10 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-16 │ │ │ │ + andseq ip, r3, #76, 6 @ 0x30000001 │ │ │ │ + mvnseq r6, r4, lsl #6 │ │ │ │ + mvnseq r6, ip, ror #8 │ │ │ │ + @ instruction: 0xffffcf44 │ │ │ │ + mvnseq r6, ip, lsr #9 │ │ │ │ + strheq r0, [r9, #240]! @ 0xf0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 851a0 <__cxa_atexit@plt+0x793d8> │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ - bne 8517c <__cxa_atexit@plt+0x793b4> │ │ │ │ - ldr r2, [pc, #100] @ 851b4 <__cxa_atexit@plt+0x793ec> │ │ │ │ + bhi 7616c <__cxa_atexit@plt+0x6a3a4> │ │ │ │ + ldr r2, [pc, #40] @ 76174 <__cxa_atexit@plt+0x6a3ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 76178 <__cxa_atexit@plt+0x6a3b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 851b8 <__cxa_atexit@plt+0x793f0> │ │ │ │ + b 872d4 <__cxa_atexit@plt+0x7b50c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq ip, r3, #144, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 7619c <__cxa_atexit@plt+0x6a3d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 851bc <__cxa_atexit@plt+0x793f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mvnseq r6, ip, ror #9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 761d4 <__cxa_atexit@plt+0x6a40c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 761dc <__cxa_atexit@plt+0x6a414> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 761ec <__cxa_atexit@plt+0x6a424> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq r1, r0, asr #20 │ │ │ │ - mvnseq r1, r8, lsr #20 │ │ │ │ - mvnseq r2, r4, ror #8 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, sl} │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r8, r7 │ │ │ │ - b 8438c <__cxa_atexit@plt+0x785c4> │ │ │ │ - mvnseq r2, ip, lsr r4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq ip, r3, #36, 4 @ 0x40000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85234 <__cxa_atexit@plt+0x7946c> │ │ │ │ - ldr r2, [pc, #52] @ 85240 <__cxa_atexit@plt+0x79478> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 762bc <__cxa_atexit@plt+0x6a4f4> │ │ │ │ + ldr r2, [pc, #220] @ 762dc <__cxa_atexit@plt+0x6a514> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8522c <__cxa_atexit@plt+0x79464> │ │ │ │ - b 85250 <__cxa_atexit@plt+0x79488> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7629c <__cxa_atexit@plt+0x6a4d4> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 762ac <__cxa_atexit@plt+0x6a4e4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 762c4 <__cxa_atexit@plt+0x6a4fc> │ │ │ │ + ldr lr, [pc, #172] @ 762e0 <__cxa_atexit@plt+0x6a518> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r1, r2, #19 │ │ │ │ + ldr lr, [pc, #140] @ 762e4 <__cxa_atexit@plt+0x6a51c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #136] @ 762e8 <__cxa_atexit@plt+0x6a520> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r9, [pc, #128] @ 762ec <__cxa_atexit@plt+0x6a524> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #16]! │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r2, r0, ror #7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #180] @ 85310 <__cxa_atexit@plt+0x79548> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r1, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 852c8 <__cxa_atexit@plt+0x79500> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 852fc <__cxa_atexit@plt+0x79534> │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ - bne 852d4 <__cxa_atexit@plt+0x7950c> │ │ │ │ - ldr r3, [pc, #112] @ 85314 <__cxa_atexit@plt+0x7954c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r2, r7} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 85318 <__cxa_atexit@plt+0x79550> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 8531c <__cxa_atexit@plt+0x79554> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r1, [r5, #16] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - mvnseq r1, r8, ror #17 │ │ │ │ - ldrsbeq r1, [lr, #128]! @ 0x80 │ │ │ │ - mvnseq r2, r4, lsl #6 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 853a4 <__cxa_atexit@plt+0x795dc> │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ - bne 85380 <__cxa_atexit@plt+0x795b8> │ │ │ │ - ldr r3, [pc, #92] @ 853b8 <__cxa_atexit@plt+0x795f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r2, r7} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 853bc <__cxa_atexit@plt+0x795f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 853c0 <__cxa_atexit@plt+0x795f8> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq ip, r3, #148, 2 @ 0x25 │ │ │ │ + andseq ip, r3, #168, 2 @ 0x2a │ │ │ │ + andseq ip, r3, #116, 4 @ 0x40000007 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 76380 <__cxa_atexit@plt+0x6a5b8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76394 <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r2, [pc, #136] @ 763a4 <__cxa_atexit@plt+0x6a5dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + ldr lr, [pc, #104] @ 763a8 <__cxa_atexit@plt+0x6a5e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #100] @ 763ac <__cxa_atexit@plt+0x6a5e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #96] @ 763b0 <__cxa_atexit@plt+0x6a5e8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r0, #16]! │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + add r2, r6, #32 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - mvnseq r1, ip, lsr #16 │ │ │ │ - mvnseq r1, r4, lsr r8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + andseq ip, r3, #172 @ 0xac │ │ │ │ + andseq ip, r3, #192 @ 0xc0 │ │ │ │ + andseq ip, r3, #144, 2 @ 0x24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 85414 <__cxa_atexit@plt+0x7964c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 85428 <__cxa_atexit@plt+0x79660> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7641c <__cxa_atexit@plt+0x6a654> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76428 <__cxa_atexit@plt+0x6a660> │ │ │ │ + ldr r1, [pc, #84] @ 76438 <__cxa_atexit@plt+0x6a670> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 7643c <__cxa_atexit@plt+0x6a674> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r5, [pc, #64] @ 76440 <__cxa_atexit@plt+0x6a678> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ + b 761ec <__cxa_atexit@plt+0x6a424> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq sp, r2, #252 @ 0xfc │ │ │ │ - ldrsheq r2, [lr, #20]! │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + andseq fp, r3, #252, 30 @ 0x3f0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 854bc <__cxa_atexit@plt+0x796f4> │ │ │ │ - ldr lr, [pc, #116] @ 854c4 <__cxa_atexit@plt+0x796fc> │ │ │ │ + bhi 76478 <__cxa_atexit@plt+0x6a6b0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 76480 <__cxa_atexit@plt+0x6a6b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 76490 <__cxa_atexit@plt+0x6a6c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r3, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76560 <__cxa_atexit@plt+0x6a798> │ │ │ │ + ldr r2, [pc, #220] @ 76580 <__cxa_atexit@plt+0x6a7b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 76540 <__cxa_atexit@plt+0x6a778> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 76550 <__cxa_atexit@plt+0x6a788> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 76568 <__cxa_atexit@plt+0x6a7a0> │ │ │ │ + ldr lr, [pc, #172] @ 76584 <__cxa_atexit@plt+0x6a7bc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r5, #16 │ │ │ │ - stm r0, {r1, r7, r8} │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 854ac <__cxa_atexit@plt+0x796e4> │ │ │ │ - ldr r7, [pc, #52] @ 854c8 <__cxa_atexit@plt+0x79700> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r1, r2, #19 │ │ │ │ + ldr lr, [pc, #140] @ 76588 <__cxa_atexit@plt+0x6a7c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #136] @ 7658c <__cxa_atexit@plt+0x6a7c4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r9, [pc, #128] @ 76590 <__cxa_atexit@plt+0x6a7c8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #16]! │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r2, r8, asr r1 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 854fc <__cxa_atexit@plt+0x79734> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r2, r4, lsr #2 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq fp, r3, #240, 28 @ 0xf00 │ │ │ │ + andseq fp, r3, #4, 30 │ │ │ │ + andseq fp, r3, #208, 30 @ 0x340 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 76624 <__cxa_atexit@plt+0x6a85c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 855a0 <__cxa_atexit@plt+0x797d8> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 8555c <__cxa_atexit@plt+0x79794> │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ + bcc 76638 <__cxa_atexit@plt+0x6a870> │ │ │ │ + ldr r2, [pc, #136] @ 76648 <__cxa_atexit@plt+0x6a880> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #104] @ 855b8 <__cxa_atexit@plt+0x797f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 855b0 <__cxa_atexit@plt+0x797e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 855b4 <__cxa_atexit@plt+0x797ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + ldr lr, [pc, #104] @ 7664c <__cxa_atexit@plt+0x6a884> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #100] @ 76650 <__cxa_atexit@plt+0x6a888> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #96] @ 76654 <__cxa_atexit@plt+0x6a88c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r0, #16]! │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + add r2, r6, #32 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq ip, r2, #240, 28 @ 0xf00 │ │ │ │ - mvnseq r2, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 85648 <__cxa_atexit@plt+0x79880> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + andseq fp, r3, #8, 28 @ 0x80 │ │ │ │ + andseq fp, r3, #28, 28 @ 0x1c0 │ │ │ │ + andseq fp, r3, #236, 28 @ 0xec0 │ │ │ │ + mvnseq r6, r0, ror #5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76684 <__cxa_atexit@plt+0x6a8bc> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 76698 <__cxa_atexit@plt+0x6a8d0> │ │ │ │ + ldr r7, [pc, #8] @ 76694 <__cxa_atexit@plt+0x6a8cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r6, r8, asr #5 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [pc, #248] @ 7679c <__cxa_atexit@plt+0x6a9d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 76750 <__cxa_atexit@plt+0x6a988> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7675c <__cxa_atexit@plt+0x6a994> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #208] @ 767a0 <__cxa_atexit@plt+0x6a9d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 76784 <__cxa_atexit@plt+0x6a9bc> │ │ │ │ + ldr r3, [pc, #184] @ 767a4 <__cxa_atexit@plt+0x6a9dc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 85614 <__cxa_atexit@plt+0x7984c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r3, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 8561c <__cxa_atexit@plt+0x79854> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 8438c <__cxa_atexit@plt+0x785c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 8564c <__cxa_atexit@plt+0x79884> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ 85650 <__cxa_atexit@plt+0x79888> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - mvnseq r1, r0, lsr #11 │ │ │ │ - mvnseq r1, r8, lsl #11 │ │ │ │ - ldrsbeq r1, [lr, #240]! @ 0xf0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 85694 <__cxa_atexit@plt+0x798cc> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b 8438c <__cxa_atexit@plt+0x785c4> │ │ │ │ - ldr r2, [pc, #32] @ 856bc <__cxa_atexit@plt+0x798f4> │ │ │ │ + beq 76784 <__cxa_atexit@plt+0x6a9bc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7678c <__cxa_atexit@plt+0x6a9c4> │ │ │ │ + ldr r2, [pc, #156] @ 767b0 <__cxa_atexit@plt+0x6a9e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #28] @ 856c0 <__cxa_atexit@plt+0x798f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r3, #24] │ │ │ │ - ldr r7, [r3, #32] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mvnseq r1, r8, lsr #10 │ │ │ │ - mvnseq r1, r0, lsl r5 │ │ │ │ - mvnseq r1, ip, asr pc │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8580c <__cxa_atexit@plt+0x79a44> │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - ldmib r7, {r2, lr} │ │ │ │ - ldr ip, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - stmdb r5, {r8, sl} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r1, [pc, #300] @ 85830 <__cxa_atexit@plt+0x79a68> │ │ │ │ + ldr r1, [pc, #152] @ 767b4 <__cxa_atexit@plt+0x6a9ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - sub r8, r5, #20 │ │ │ │ - stm r8, {r0, r2, r7} │ │ │ │ - sub r0, r5, #36 @ 0x24 │ │ │ │ - stm r0, {r1, r3, ip, lr} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 857f8 <__cxa_atexit@plt+0x79a30> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #80 @ 0x50 │ │ │ │ - cmp r7, sl │ │ │ │ - bcc 85814 <__cxa_atexit@plt+0x79a4c> │ │ │ │ - ldr lr, [pc, #256] @ 85834 <__cxa_atexit@plt+0x79a6c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #220] @ 85838 <__cxa_atexit@plt+0x79a70> │ │ │ │ + ldr lr, [pc, #148] @ 767b8 <__cxa_atexit@plt+0x6a9f0> │ │ │ │ add lr, pc, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - ldr r0, [pc, #200] @ 8583c <__cxa_atexit@plt+0x79a74> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - ldr fp, [pc, #192] @ 85840 <__cxa_atexit@plt+0x79a78> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r9, [pc, #188] @ 85844 <__cxa_atexit@plt+0x79a7c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #32]! │ │ │ │ - mov r1, r6 │ │ │ │ - str r0, [r1, #24]! │ │ │ │ - ldr r0, [pc, #168] @ 85848 <__cxa_atexit@plt+0x79a80> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #28] │ │ │ │ - mov r7, r6 │ │ │ │ - str fp, [r7, #56]! @ 0x38 │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r3, #48]! @ 0x30 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #-12]! │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r0, [r3] │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 76490 <__cxa_atexit@plt+0x6a6c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #68] @ 767a8 <__cxa_atexit@plt+0x6a9e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #64] @ 767ac <__cxa_atexit@plt+0x6a9e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 76a24 <__cxa_atexit@plt+0x6ac5c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #80 @ 0x50 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - @ instruction: 0xfffff7d8 │ │ │ │ - @ instruction: 0xfffff9d0 │ │ │ │ - @ instruction: 0xfffff8d4 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - ldrsbeq r1, [lr, #216]! @ 0xd8 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, ror r2 │ │ │ │ + @ instruction: 0x01ff6198 │ │ │ │ + andseq fp, r3, #148, 24 @ 0x9400 │ │ │ │ + andeq r0, r0, ip, asr #5 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + mvnseq r6, r0, lsl #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 76864 <__cxa_atexit@plt+0x6aa9c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #192] @ 768a4 <__cxa_atexit@plt+0x6aadc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7688c <__cxa_atexit@plt+0x6aac4> │ │ │ │ + ldr r3, [pc, #168] @ 768a8 <__cxa_atexit@plt+0x6aae0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7688c <__cxa_atexit@plt+0x6aac4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 85930 <__cxa_atexit@plt+0x79b68> │ │ │ │ - ldr lr, [pc, #200] @ 8593c <__cxa_atexit@plt+0x79b74> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76894 <__cxa_atexit@plt+0x6aacc> │ │ │ │ + ldr r2, [pc, #140] @ 768b4 <__cxa_atexit@plt+0x6aaec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 768b8 <__cxa_atexit@plt+0x6aaf0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #132] @ 768bc <__cxa_atexit@plt+0x6aaf4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #164] @ 85940 <__cxa_atexit@plt+0x79b78> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r3, #4] │ │ │ │ - add r7, r3, #8 │ │ │ │ - stm r7, {r1, r2, sl} │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - ldr ip, [pc, #140] @ 85944 <__cxa_atexit@plt+0x79b7c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - ldr sl, [pc, #132] @ 85948 <__cxa_atexit@plt+0x79b80> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #128] @ 8594c <__cxa_atexit@plt+0x79b84> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #32]! │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r1, #24]! │ │ │ │ - ldr lr, [pc, #108] @ 85950 <__cxa_atexit@plt+0x79b88> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - add r7, r3, #36 @ 0x24 │ │ │ │ - stm r7, {r0, r1, r2} │ │ │ │ - str r3, [r3, #28] │ │ │ │ - mov r0, r3 │ │ │ │ - str sl, [r0, #56]! @ 0x38 │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #48]! @ 0x30 │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #24]! │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str lr, [r2] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r1, [r3, #72] @ 0x48 │ │ │ │ - str r8, [r2, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #80 @ 0x50 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff698 │ │ │ │ - @ instruction: 0xfffff890 │ │ │ │ - @ instruction: 0xfffff790 │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - @ instruction: 0xfffff924 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq r1, ip, lsr #3 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldrsheq r1, [lr, #16]! │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 859c0 <__cxa_atexit@plt+0x79bf8> │ │ │ │ - ldr lr, [pc, #52] @ 859d0 <__cxa_atexit@plt+0x79c08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 859d4 <__cxa_atexit@plt+0x79c0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r1, [lr, #16]! │ │ │ │ - andseq ip, r2, #72, 20 @ 0x48000 │ │ │ │ - mvnseq r1, r8, asr #24 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85a20 <__cxa_atexit@plt+0x79c58> │ │ │ │ - ldr r7, [pc, #52] @ 85a34 <__cxa_atexit@plt+0x79c6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 85a14 <__cxa_atexit@plt+0x79c4c> │ │ │ │ - mov r7, sl │ │ │ │ - b 85a48 <__cxa_atexit@plt+0x79c80> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 85a38 <__cxa_atexit@plt+0x79c70> │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 76490 <__cxa_atexit@plt+0x6a6c8> │ │ │ │ + ldr r7, [pc, #64] @ 768ac <__cxa_atexit@plt+0x6aae4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r3, [pc, #60] @ 768b0 <__cxa_atexit@plt+0x6aae8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 76a24 <__cxa_atexit@plt+0x6ac5c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r1, r0, asr ip │ │ │ │ - mvnseq r1, r8, ror #23 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + @ instruction: 0x01ff6090 │ │ │ │ + andseq fp, r3, #140, 22 @ 0x23000 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + mvnseq r6, ip, ror r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 85b50 <__cxa_atexit@plt+0x79d88> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r3, [pc, #276] @ 85b7c <__cxa_atexit@plt+0x79db4> │ │ │ │ + ldr r3, [pc, #124] @ 76950 <__cxa_atexit@plt+0x6ab88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #272] @ 85b80 <__cxa_atexit@plt+0x79db8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 76938 <__cxa_atexit@plt+0x6ab70> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76940 <__cxa_atexit@plt+0x6ab78> │ │ │ │ + ldr r2, [pc, #88] @ 76954 <__cxa_atexit@plt+0x6ab8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 76958 <__cxa_atexit@plt+0x6ab90> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r7, [pc, #244] @ 85b84 <__cxa_atexit@plt+0x79dbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #52]! @ 0x34 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #16]! │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r1] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #8]! │ │ │ │ - ldr ip, [pc, #196] @ 85b88 <__cxa_atexit@plt+0x79dc0> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r7, r6 │ │ │ │ - ldr sl, [pc, #188] @ 85b8c <__cxa_atexit@plt+0x79dc4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r7, #24]! │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r6 │ │ │ │ - str ip, [r7, #16]! │ │ │ │ - str r2, [r6, #28] │ │ │ │ - add r2, r6, #32 │ │ │ │ - stm r2, {r0, r3, lr} │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85b64 <__cxa_atexit@plt+0x79d9c> │ │ │ │ - ldr r6, [pc, #140] @ 85b90 <__cxa_atexit@plt+0x79dc8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #4]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r7, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - ldr r6, [sp] │ │ │ │ - beq 85b40 <__cxa_atexit@plt+0x79d78> │ │ │ │ - ldr r7, [pc, #104] @ 85b94 <__cxa_atexit@plt+0x79dcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #44] @ 85b98 <__cxa_atexit@plt+0x79dd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - ldm sp, {r6, sl} │ │ │ │ + ldr lr, [pc, #80] @ 7695c <__cxa_atexit@plt+0x6ab94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 76490 <__cxa_atexit@plt+0x6a6c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffec44 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffec84 │ │ │ │ - @ instruction: 0xffffecb8 │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - @ instruction: 0xfffa5a84 │ │ │ │ - @ instruction: 0xfffa5a8c │ │ │ │ - mvnseq r0, ip, lsl #31 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 86a04 <__cxa_atexit@plt+0x7ac3c> │ │ │ │ - @ instruction: 0x01fe0f98 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + @ instruction: 0xfffffb80 │ │ │ │ + ldrsbeq r5, [pc, #252] @ 76a64 <__cxa_atexit@plt+0x6ac9c> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 85bf4 <__cxa_atexit@plt+0x79e2c> │ │ │ │ - ldr lr, [pc, #52] @ 85c04 <__cxa_atexit@plt+0x79e3c> │ │ │ │ + bcc 769c0 <__cxa_atexit@plt+0x6abf8> │ │ │ │ + ldr r2, [pc, #68] @ 769cc <__cxa_atexit@plt+0x6ac04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 769d0 <__cxa_atexit@plt+0x6ac08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #60] @ 769d4 <__cxa_atexit@plt+0x6ac0c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 85c08 <__cxa_atexit@plt+0x79e40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 76490 <__cxa_atexit@plt+0x6a6c8> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - mvnseq r0, r8, ror pc │ │ │ │ - andseq ip, r2, #20, 16 @ 0x140000 │ │ │ │ - mvnseq r1, r4, lsl sl │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85c84 <__cxa_atexit@plt+0x79ebc> │ │ │ │ - ldr lr, [pc, #92] @ 85c90 <__cxa_atexit@plt+0x79ec8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 85c78 <__cxa_atexit@plt+0x79eb0> │ │ │ │ - ldr r2, [pc, #48] @ 85c94 <__cxa_atexit@plt+0x79ecc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvnseq r1, ip, lsl #19 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffa28 │ │ │ │ + @ instruction: 0xfffffaf4 │ │ │ │ + mvnseq r5, r4, ror #30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 85cc0 <__cxa_atexit@plt+0x79ef8> │ │ │ │ + ldr r3, [pc, #16] @ 769fc <__cxa_atexit@plt+0x6ac34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq r1, r0, ror #18 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, fp │ │ │ │ - ldmib r5, {r3, r8, lr} │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add fp, r6, #44 @ 0x2c │ │ │ │ - cmp r1, fp │ │ │ │ - bcc 85d80 <__cxa_atexit@plt+0x79fb8> │ │ │ │ - ldr r0, [pc, #164] @ 85db0 <__cxa_atexit@plt+0x79fe8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #160] @ 85db4 <__cxa_atexit@plt+0x79fec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r8, #1 │ │ │ │ - mov ip, r6 │ │ │ │ - str r1, [ip, #36]! @ 0x24 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr sl, [pc, #108] @ 85db8 <__cxa_atexit@plt+0x79ff0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r1, #8]! │ │ │ │ - str ip, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - str r3, [r6, #32] │ │ │ │ - mov r6, fp │ │ │ │ mov r8, r7 │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 8438c <__cxa_atexit@plt+0x785c4> │ │ │ │ - ldr r2, [pc, #52] @ 85dbc <__cxa_atexit@plt+0x79ff4> │ │ │ │ + b 73654 <__cxa_atexit@plt+0x6788c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + mvnseq r5, ip, lsr pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 76a24 <__cxa_atexit@plt+0x6ac5c> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 76a58 <__cxa_atexit@plt+0x6ac90> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 76aa8 <__cxa_atexit@plt+0x6ace0> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 76698 <__cxa_atexit@plt+0x6a8d0> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76acc <__cxa_atexit@plt+0x6ad04> │ │ │ │ + ldr r2, [pc, #124] @ 76af0 <__cxa_atexit@plt+0x6ad28> │ │ │ │ add r2, pc, r2 │ │ │ │ - str lr, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #108] @ 76af4 <__cxa_atexit@plt+0x6ad2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - andeq r0, r0, ip, ror ip │ │ │ │ - andeq r0, r0, r4, ror sl │ │ │ │ - ldrsheq r1, [lr, #136]! @ 0x88 │ │ │ │ - mvnseq r0, ip, ror #17 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 85e1c <__cxa_atexit@plt+0x7a054> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [pc, #56] @ 85e24 <__cxa_atexit@plt+0x7a05c> │ │ │ │ - add lr, pc, lr │ │ │ │ - bic r3, r0, r0, asr #31 │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #44] @ 85e28 <__cxa_atexit@plt+0x7a060> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r5, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r8, [pc, #24] @ 85e2c <__cxa_atexit@plt+0x7a064> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edcae8 <__cxa_atexit@plt+0x1ed0d20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #56] @ 76ae8 <__cxa_atexit@plt+0x6ad20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 76ac4 <__cxa_atexit@plt+0x6acfc> │ │ │ │ + b 76b84 <__cxa_atexit@plt+0x6adbc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andseq ip, r2, #244, 10 @ 0x3d000000 │ │ │ │ - andseq ip, r2, #184, 12 @ 0xb800000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r6, [pc, #24] @ 76aec <__cxa_atexit@plt+0x6ad24> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xfffff608 │ │ │ │ + andseq fp, r3, #144, 20 @ 0x90000 │ │ │ │ + mvnseq r5, r4, ror sl │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 85ec8 <__cxa_atexit@plt+0x7a100> │ │ │ │ - ldr r2, [pc, #128] @ 85ed4 <__cxa_atexit@plt+0x7a10c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r2, [pc, #104] @ 85ed8 <__cxa_atexit@plt+0x7a110> │ │ │ │ + bcc 76b54 <__cxa_atexit@plt+0x6ad8c> │ │ │ │ + ldr r2, [pc, #72] @ 76b6c <__cxa_atexit@plt+0x6ada4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 76b70 <__cxa_atexit@plt+0x6ada8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r0, r5, #4 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 85eb4 <__cxa_atexit@plt+0x7a0ec> │ │ │ │ - ldr r3, [pc, #60] @ 85edc <__cxa_atexit@plt+0x7a114> │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 76b74 <__cxa_atexit@plt+0x6adac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff558 │ │ │ │ + andseq fp, r3, #224, 18 @ 0x380000 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + ldrheq r5, [pc, #212] @ 76c54 <__cxa_atexit@plt+0x6ae8c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + ldr lr, [pc, #92] @ 76bfc <__cxa_atexit@plt+0x6ae34> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 85ec0 <__cxa_atexit@plt+0x7a0f8> │ │ │ │ - b 85ee8 <__cxa_atexit@plt+0x7a120> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 85ff8 <__cxa_atexit@plt+0x7a230> │ │ │ │ + beq 76be4 <__cxa_atexit@plt+0x6ae1c> │ │ │ │ + ldr r2, [pc, #60] @ 76c00 <__cxa_atexit@plt+0x6ae38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 76bf0 <__cxa_atexit@plt+0x6ae28> │ │ │ │ + mov r7, r3 │ │ │ │ + b 76c50 <__cxa_atexit@plt+0x6ae88> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq ip, r2, #160, 10 @ 0x28000000 │ │ │ │ - andseq ip, r2, #84, 12 @ 0x5400000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r0, [pc, #240] @ 85fe8 <__cxa_atexit@plt+0x7a220> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + mvnseq r5, r8, lsr #26 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #28] @ 76c40 <__cxa_atexit@plt+0x6ae78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 76c38 <__cxa_atexit@plt+0x6ae70> │ │ │ │ + b 76c50 <__cxa_atexit@plt+0x6ae88> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + mvnseq r5, r8, ror #25 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 76c80 <__cxa_atexit@plt+0x6aeb8> │ │ │ │ + ldr r2, [pc, #244] @ 76d58 <__cxa_atexit@plt+0x6af90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 76d08 <__cxa_atexit@plt+0x6af40> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 76d14 <__cxa_atexit@plt+0x6af4c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76d38 <__cxa_atexit@plt+0x6af70> │ │ │ │ + ldr r7, [pc, #196] @ 76d5c <__cxa_atexit@plt+0x6af94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #192] @ 76d60 <__cxa_atexit@plt+0x6af98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #188] @ 76d64 <__cxa_atexit@plt+0x6af9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ 76d68 <__cxa_atexit@plt+0x6afa0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 85fc8 <__cxa_atexit@plt+0x7a200> │ │ │ │ - ldr r0, [pc, #216] @ 85fec <__cxa_atexit@plt+0x7a224> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r3, [r0] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr fp, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 85fac <__cxa_atexit@plt+0x7a1e4> │ │ │ │ - add r3, r8, #12 │ │ │ │ - add r2, r3, r9, lsl #2 │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, fp, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 85f44 <__cxa_atexit@plt+0x7a17c> │ │ │ │ - add r0, r3, r9, lsr #7 │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - ldr r1, [pc, #140] @ 85ff0 <__cxa_atexit@plt+0x7a228> │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r1, [pc, #164] @ 76d6c <__cxa_atexit@plt+0x6afa4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r8] │ │ │ │ - mov r1, #1 │ │ │ │ - strb r1, [r0, r3, lsl #2] │ │ │ │ - add r0, r9, #1 │ │ │ │ - sub r1, r6, #1 │ │ │ │ - stmib r5, {r1, sl} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 85fc8 <__cxa_atexit@plt+0x7a200> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [pc, #88] @ 85ff4 <__cxa_atexit@plt+0x7a22c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 85f00 <__cxa_atexit@plt+0x7a138> │ │ │ │ - b 85fd8 <__cxa_atexit@plt+0x7a210> │ │ │ │ - add r3, r8, r9, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {ip, lr} │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldmib sp, {ip, lr} │ │ │ │ - b 85f34 <__cxa_atexit@plt+0x7a16c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, lr │ │ │ │ - b 85ff8 <__cxa_atexit@plt+0x7a230> │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andseq ip, r2, #204, 10 @ 0x33000000 │ │ │ │ - andseq ip, r2, #172, 10 @ 0x2b000000 │ │ │ │ - andseq ip, r2, #100, 10 @ 0x19000000 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - str r8, [sp, #8] │ │ │ │ - mov r1, r7 │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - sub sl, r0, #1 │ │ │ │ - cmp sl, #1 │ │ │ │ - blt 86154 <__cxa_atexit@plt+0x7a38c> │ │ │ │ - ldr r6, [ip, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r4, [pc, #428] @ 861e0 <__cxa_atexit@plt+0x7a418> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r5, #0 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - lsl r7, r5, #2 │ │ │ │ - lsl r0, sl, #2 │ │ │ │ - ldr r9, [r7, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr fp, [r0, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #388] @ 861e4 <__cxa_atexit@plt+0x7a41c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - add r7, r2, r5, lsl #2 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 860f8 <__cxa_atexit@plt+0x7a330> │ │ │ │ - add r8, r2, sl, lsl #2 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, fp, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 86078 <__cxa_atexit@plt+0x7a2b0> │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add r7, r0, r5, lsr #7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - mov fp, #1 │ │ │ │ - strb fp, [r7, r3, lsl #2] │ │ │ │ - ldr r0, [pc, #316] @ 861e8 <__cxa_atexit@plt+0x7a420> │ │ │ │ + ldr r2, [pc, #84] @ 76d70 <__cxa_atexit@plt+0x6afa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r5, [pc, #72] @ 76d74 <__cxa_atexit@plt+0x6afac> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e6d88c <__cxa_atexit@plt+0x1e61ac4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r6, [pc, #52] @ 76d78 <__cxa_atexit@plt+0x6afb0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xffffdaf4 │ │ │ │ + @ instruction: 0xffffdbb8 │ │ │ │ + andeq r0, r0, r0, ror #13 │ │ │ │ + andseq fp, r3, #80, 14 @ 0x1400000 │ │ │ │ + andseq fp, r3, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andseq fp, r3, #212, 12 @ 0xd400000 │ │ │ │ + andeq r0, r0, r4, lsl #11 │ │ │ │ + ldrheq r5, [pc, #176] @ 76e34 <__cxa_atexit@plt+0x6b06c> │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 76e18 <__cxa_atexit@plt+0x6b050> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76e38 <__cxa_atexit@plt+0x6b070> │ │ │ │ + ldr r7, [pc, #184] @ 76e64 <__cxa_atexit@plt+0x6b09c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #180] @ 76e68 <__cxa_atexit@plt+0x6b0a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #176] @ 76e6c <__cxa_atexit@plt+0x6b0a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #172] @ 76e70 <__cxa_atexit@plt+0x6b0a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 86128 <__cxa_atexit@plt+0x7a360> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r7, [r8] │ │ │ │ - strex r7, r9, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 860c0 <__cxa_atexit@plt+0x7a2f8> │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - add r7, r2, sl, lsr #7 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - strb fp, [r7, r0, lsl #2] │ │ │ │ - sub sl, sl, #1 │ │ │ │ - add r5, r5, #1 │ │ │ │ - cmp r5, sl │ │ │ │ - blt 86040 <__cxa_atexit@plt+0x7a278> │ │ │ │ - b 86154 <__cxa_atexit@plt+0x7a38c> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r8, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r8 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - b 86070 <__cxa_atexit@plt+0x7a2a8> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r8] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r7, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - b 860b8 <__cxa_atexit@plt+0x7a2f0> │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [ip, #4] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r7, [r0, #804] @ 0x324 │ │ │ │ - add r3, lr, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 861b4 <__cxa_atexit@plt+0x7a3ec> │ │ │ │ - ldr r0, [ip, #12]! │ │ │ │ - ldr r7, [ip, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 861f0 <__cxa_atexit@plt+0x7a428> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r1, [pc, #152] @ 76e74 <__cxa_atexit@plt+0x6b0ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r4, [pc, #104] @ 861f4 <__cxa_atexit@plt+0x7a42c> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r1, #0 │ │ │ │ - stmib lr, {r4, r7} │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str r5, [lr, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, ip │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stm r5, {r0, r9} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 861ec <__cxa_atexit@plt+0x7a424> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [ip] │ │ │ │ - mov r5, ip │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r3, [pc, #60] @ 76e5c <__cxa_atexit@plt+0x6b094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 76e60 <__cxa_atexit@plt+0x6b098> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1e6d88c <__cxa_atexit@plt+0x1e61ac4> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r6, [pc, #20] @ 76e58 <__cxa_atexit@plt+0x6b090> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r2, #148, 8 @ 0x94000000 │ │ │ │ - andseq ip, r2, #96, 8 @ 0x60000000 │ │ │ │ - andseq ip, r2, #20, 8 @ 0x14000000 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andseq ip, r2, #80, 6 @ 0x40000001 │ │ │ │ - andseq ip, r2, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, r4, lsl #9 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq fp, r3, #208, 10 @ 0x34000000 │ │ │ │ + @ instruction: 0xffffd9e0 │ │ │ │ + @ instruction: 0xffffdaa4 │ │ │ │ + andeq r0, r0, ip, asr #11 │ │ │ │ + andseq fp, r3, #60, 12 @ 0x3c00000 │ │ │ │ + andseq fp, r3, #92, 12 @ 0x5c00000 │ │ │ │ + ldrheq r5, [pc, #164] @ 76f24 <__cxa_atexit@plt+0x6b15c> │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + add r3, r5, #4 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 76f18 <__cxa_atexit@plt+0x6b150> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76f8c <__cxa_atexit@plt+0x6b1c4> │ │ │ │ + ldr r7, [pc, #280] @ 76fc8 <__cxa_atexit@plt+0x6b200> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #276] @ 76fcc <__cxa_atexit@plt+0x6b204> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #272] @ 76fd0 <__cxa_atexit@plt+0x6b208> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #268] @ 76fd4 <__cxa_atexit@plt+0x6b20c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r1, [pc, #248] @ 76fd8 <__cxa_atexit@plt+0x6b210> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r8, [r2, #20] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stm r5, {r0, r9} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r6, [pc, #152] @ 76fb8 <__cxa_atexit@plt+0x6b1f0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r6, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 76f7c <__cxa_atexit@plt+0x6b1b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76fa8 <__cxa_atexit@plt+0x6b1e0> │ │ │ │ + ldr r3, [pc, #120] @ 76fc0 <__cxa_atexit@plt+0x6b1f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr lr, [pc, #104] @ 76fc4 <__cxa_atexit@plt+0x6b1fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stm r5, {r0, r8} │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + mov r9, r2 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #40] @ 76fbc <__cxa_atexit@plt+0x6b1f4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr r3 │ │ │ │ + @ instruction: 0xffffeb3c │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffd8dc │ │ │ │ + @ instruction: 0xffffd9a0 │ │ │ │ + andeq r0, r0, r8, asr #9 │ │ │ │ + andseq fp, r3, #56, 10 @ 0xe000000 │ │ │ │ + andseq fp, r3, #88, 10 @ 0x16000000 │ │ │ │ + mvnseq r5, r0, asr r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 77034 <__cxa_atexit@plt+0x6b26c> │ │ │ │ + ldr r3, [pc, #60] @ 77040 <__cxa_atexit@plt+0x6b278> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #44] @ 77044 <__cxa_atexit@plt+0x6b27c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffea80 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + mvnseq r5, r4, ror #17 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 770b0 <__cxa_atexit@plt+0x6b2e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 86248 <__cxa_atexit@plt+0x7a480> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 86260 <__cxa_atexit@plt+0x7a498> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #48] @ 86264 <__cxa_atexit@plt+0x7a49c> │ │ │ │ + bcc 77130 <__cxa_atexit@plt+0x6b368> │ │ │ │ + ldr r2, [pc, #244] @ 77170 <__cxa_atexit@plt+0x6b3a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #240] @ 77174 <__cxa_atexit@plt+0x6b3ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #236] @ 77178 <__cxa_atexit@plt+0x6b3b0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r2, [pc, #216] @ 7717c <__cxa_atexit@plt+0x6b3b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov sl, r3 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7713c <__cxa_atexit@plt+0x6b374> │ │ │ │ + ldr r7, [pc, #148] @ 7715c <__cxa_atexit@plt+0x6b394> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #144] @ 77160 <__cxa_atexit@plt+0x6b398> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #140] @ 77164 <__cxa_atexit@plt+0x6b39c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #136] @ 77168 <__cxa_atexit@plt+0x6b3a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr sl, [r5, #28] │ │ │ │ + ldr r1, [pc, #116] @ 7716c <__cxa_atexit@plt+0x6b3a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - mov lr, #0 │ │ │ │ - stmib r3, {r1, r2, lr} │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 86268 <__cxa_atexit@plt+0x7a4a0> │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + str sl, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r3, [pc, #16] @ 77158 <__cxa_atexit@plt+0x6b390> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r2, #168, 4 @ 0x8000000a │ │ │ │ - andseq ip, r2, #160, 4 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 8629c <__cxa_atexit@plt+0x7a4d4> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq r0, r4, lsl sl │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 8636c <__cxa_atexit@plt+0x7a5a4> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - cmpne r3, #93 @ 0x5d │ │ │ │ - bne 86348 <__cxa_atexit@plt+0x7a580> │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bne 862f4 <__cxa_atexit@plt+0x7a52c> │ │ │ │ - ldr r7, [pc, #204] @ 863a4 <__cxa_atexit@plt+0x7a5dc> │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + @ instruction: 0xffffd6c4 │ │ │ │ + @ instruction: 0xffffd788 │ │ │ │ + @ instruction: 0x000002b0 │ │ │ │ + andseq fp, r3, #32, 6 @ 0x80000000 │ │ │ │ + andseq fp, r3, #64, 6 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xffffea4c │ │ │ │ + ldrsheq r5, [pc, #76] @ 771cc <__cxa_atexit@plt+0x6b404> │ │ │ │ + andseq fp, r3, #80, 8 @ 0x50000000 │ │ │ │ + mvnseq r5, r8, ror r7 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7721c <__cxa_atexit@plt+0x6b454> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77270 <__cxa_atexit@plt+0x6b4a8> │ │ │ │ + ldr r7, [pc, #252] @ 772ac <__cxa_atexit@plt+0x6b4e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, r0, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 86380 <__cxa_atexit@plt+0x7a5b8> │ │ │ │ - ldr r0, [pc, #144] @ 863b0 <__cxa_atexit@plt+0x7a5e8> │ │ │ │ + ldr r2, [pc, #248] @ 772b0 <__cxa_atexit@plt+0x6b4e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #244] @ 772b4 <__cxa_atexit@plt+0x6b4ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #240] @ 772b8 <__cxa_atexit@plt+0x6b4f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr sl, [r5, #28] │ │ │ │ + ldr r1, [pc, #220] @ 772bc <__cxa_atexit@plt+0x6b4f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r6, [r5, #28] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + str sl, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r6, [r5, #16] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #88] @ 863a8 <__cxa_atexit@plt+0x7a5e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 863ac <__cxa_atexit@plt+0x7a5e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 863a0 <__cxa_atexit@plt+0x7a5d8> │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77290 <__cxa_atexit@plt+0x6b4c8> │ │ │ │ + ldr r7, [pc, #112] @ 772a4 <__cxa_atexit@plt+0x6b4dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr lr, [pc, #88] @ 772a8 <__cxa_atexit@plt+0x6b4e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r6, [pc, #36] @ 772a0 <__cxa_atexit@plt+0x6b4d8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - mvnseq r0, r8, asr #14 │ │ │ │ - mvnseq r0, r4, lsl #16 │ │ │ │ - andseq ip, r2, #80, 2 │ │ │ │ - mvnseq r0, ip, asr #14 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffedb4 │ │ │ │ + andseq fp, r3, #200, 4 @ 0x8000000c │ │ │ │ + @ instruction: 0xffffd5dc │ │ │ │ + @ instruction: 0xffffd6a0 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andseq fp, r3, #56, 4 @ 0x80000003 │ │ │ │ + andseq fp, r3, #88, 4 @ 0x80000005 │ │ │ │ + mvnseq r5, r8, lsr r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 86420 <__cxa_atexit@plt+0x7a658> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 8643c <__cxa_atexit@plt+0x7a674> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77350 <__cxa_atexit@plt+0x6b588> │ │ │ │ + ldr r7, [pc, #128] @ 77368 <__cxa_atexit@plt+0x6b5a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #124] @ 7736c <__cxa_atexit@plt+0x6b5a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #120] @ 77370 <__cxa_atexit@plt+0x6b5a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #116] @ 77374 <__cxa_atexit@plt+0x6b5ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 86440 <__cxa_atexit@plt+0x7a678> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r1, [pc, #96] @ 77378 <__cxa_atexit@plt+0x6b5b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r9} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r3, [pc, #36] @ 7737c <__cxa_atexit@plt+0x6b5b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq ip, r2, #100 @ 0x64 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r0, ip, asr r8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 864d8 <__cxa_atexit@plt+0x7a710> │ │ │ │ - ldr r2, [pc, #120] @ 864e0 <__cxa_atexit@plt+0x7a718> │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xffffd4a4 │ │ │ │ + @ instruction: 0xffffd568 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andseq fp, r3, #0, 2 │ │ │ │ + andseq fp, r3, #32, 2 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + mvnseq r5, r8, ror r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 773d0 <__cxa_atexit@plt+0x6b608> │ │ │ │ + ldr r2, [pc, #108] @ 7740c <__cxa_atexit@plt+0x6b644> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 773ec <__cxa_atexit@plt+0x6b624> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 77400 <__cxa_atexit@plt+0x6b638> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r3, [pc, #48] @ 77408 <__cxa_atexit@plt+0x6b640> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 864bc <__cxa_atexit@plt+0x7a6f4> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 864e4 <__cxa_atexit@plt+0x7a71c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 864c8 <__cxa_atexit@plt+0x7a700> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 8629c <__cxa_atexit@plt+0x7a4d4> │ │ │ │ + beq 773f8 <__cxa_atexit@plt+0x6b630> │ │ │ │ + b 7744c <__cxa_atexit@plt+0x6b684> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - ldrheq r0, [lr, #124]! @ 0x7c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77438 <__cxa_atexit@plt+0x6b670> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldrheq r5, [pc, #72] @ 77490 <__cxa_atexit@plt+0x6b6c8> │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 86538 <__cxa_atexit@plt+0x7a770> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 774b4 <__cxa_atexit@plt+0x6b6ec> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #212] @ 77540 <__cxa_atexit@plt+0x6b778> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 77500 <__cxa_atexit@plt+0x6b738> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7750c <__cxa_atexit@plt+0x6b744> │ │ │ │ + ldr r2, [pc, #176] @ 77544 <__cxa_atexit@plt+0x6b77c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8652c <__cxa_atexit@plt+0x7a764> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 8629c <__cxa_atexit@plt+0x7a4d4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 77528 <__cxa_atexit@plt+0x6b760> │ │ │ │ + mov r7, r3 │ │ │ │ + b 775d0 <__cxa_atexit@plt+0x6b808> │ │ │ │ + ldr r2, [pc, #120] @ 77534 <__cxa_atexit@plt+0x6b76c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77500 <__cxa_atexit@plt+0x6b738> │ │ │ │ + ldr r2, [pc, #96] @ 77538 <__cxa_atexit@plt+0x6b770> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [pc, #72] @ 7753c <__cxa_atexit@plt+0x6b774> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 729e4 <__cxa_atexit@plt+0x66c1c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r0, r8, ror #14 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + ldr r3, [pc, #52] @ 77548 <__cxa_atexit@plt+0x6b780> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-8]! │ │ │ │ + ldr r9, [pc, #44] @ 7754c <__cxa_atexit@plt+0x6b784> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 8629c <__cxa_atexit@plt+0x7a4d4> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 865b4 <__cxa_atexit@plt+0x7a7ec> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 865c8 <__cxa_atexit@plt+0x7a800> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andseq fp, r2, #92, 30 @ 0x170 │ │ │ │ - mvnseq r0, r8, ror #13 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86644 <__cxa_atexit@plt+0x7a87c> │ │ │ │ - ldr r3, [pc, #92] @ 8664c <__cxa_atexit@plt+0x7a884> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 86634 <__cxa_atexit@plt+0x7a86c> │ │ │ │ - ldr r7, [pc, #52] @ 86650 <__cxa_atexit@plt+0x7a888> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r0, r4, ror #12 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r2, r0, r0, asr r5 │ │ │ │ + andeq r2, r0, r4, ror r5 │ │ │ │ + andseq sl, r3, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r1, r0, r8, asr pc │ │ │ │ + mvnseq r5, r4, asr #2 │ │ │ │ + mvnseq r5, r8, lsr #7 │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 86684 <__cxa_atexit@plt+0x7a8bc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77590 <__cxa_atexit@plt+0x6b7c8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #64] @ 775b8 <__cxa_atexit@plt+0x6b7f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 775ac <__cxa_atexit@plt+0x6b7e4> │ │ │ │ mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r0, r0, lsr r6 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + b 775d0 <__cxa_atexit@plt+0x6b808> │ │ │ │ + ldr r3, [pc, #36] @ 775bc <__cxa_atexit@plt+0x6b7f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [pc, #28] @ 775c0 <__cxa_atexit@plt+0x6b7f8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + mvnseq r5, r0, asr #1 │ │ │ │ + mvnseq r5, r4, lsr r3 │ │ │ │ + andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 86730 <__cxa_atexit@plt+0x7a968> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 866e8 <__cxa_atexit@plt+0x7a920> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 86748 <__cxa_atexit@plt+0x7a980> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 86740 <__cxa_atexit@plt+0x7a978> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 86744 <__cxa_atexit@plt+0x7a97c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq fp, r2, #100, 26 @ 0x1900 │ │ │ │ - mvnseq r0, r8, asr r5 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 8678c <__cxa_atexit@plt+0x7a9c4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #45 @ 0x2d │ │ │ │ + bne 77628 <__cxa_atexit@plt+0x6b860> │ │ │ │ + ldr r2, [pc, #120] @ 7765c <__cxa_atexit@plt+0x6b894> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 77644 <__cxa_atexit@plt+0x6b87c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 77628 <__cxa_atexit@plt+0x6b860> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #80] @ 77660 <__cxa_atexit@plt+0x6b898> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 77650 <__cxa_atexit@plt+0x6b888> │ │ │ │ + mov r7, r3 │ │ │ │ + b 776ec <__cxa_atexit@plt+0x6b924> │ │ │ │ + ldr r3, [pc, #52] @ 77664 <__cxa_atexit@plt+0x6b89c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r9, [pc, #44] @ 77668 <__cxa_atexit@plt+0x6b8a0> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 86784 <__cxa_atexit@plt+0x7a9bc> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 8629c <__cxa_atexit@plt+0x7a4d4> │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq r0, r4, lsl r5 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r1, r0, ip, lsr lr │ │ │ │ + mvnseq r5, r8, lsr #32 │ │ │ │ + mvnseq r5, ip, lsl #5 │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 776ac <__cxa_atexit@plt+0x6b8e4> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #64] @ 776d4 <__cxa_atexit@plt+0x6b90c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 776c8 <__cxa_atexit@plt+0x6b900> │ │ │ │ + mov r7, r3 │ │ │ │ + b 776ec <__cxa_atexit@plt+0x6b924> │ │ │ │ + ldr r3, [pc, #36] @ 776d8 <__cxa_atexit@plt+0x6b910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [pc, #28] @ 776dc <__cxa_atexit@plt+0x6b914> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 8629c <__cxa_atexit@plt+0x7a4d4> │ │ │ │ - mvnseq r0, ip, ror #28 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 86838 <__cxa_atexit@plt+0x7aa70> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - stmdb r3, {r8, sl} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r2, [pc, #76] @ 86844 <__cxa_atexit@plt+0x7aa7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str ip, [r3, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r6, [r3, #-32] @ 0xffffffe0 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 86828 <__cxa_atexit@plt+0x7aa60> │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - b 86854 <__cxa_atexit@plt+0x7aa8c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - ldrsbeq r0, [lr, #220]! @ 0xdc │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x00001db8 │ │ │ │ + mvnseq r4, r4, lsr #31 │ │ │ │ + mvnseq r5, r8, lsl r2 │ │ │ │ + andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #45 @ 0x2d │ │ │ │ + bne 77720 <__cxa_atexit@plt+0x6b958> │ │ │ │ + ldr r3, [pc, #204] @ 777cc <__cxa_atexit@plt+0x6ba04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #45 @ 0x2d │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #184] @ 777d0 <__cxa_atexit@plt+0x6ba08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1e6d1c4 <__cxa_atexit@plt+0x1e613fc> │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #96 @ 0x60 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 86940 <__cxa_atexit@plt+0x7ab78> │ │ │ │ - ldr r2, [pc, #220] @ 8694c <__cxa_atexit@plt+0x7ab84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - str r2, [r3, #56]! @ 0x38 │ │ │ │ - ldr r8, [pc, #208] @ 86950 <__cxa_atexit@plt+0x7ab88> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub sl, r6, #90 @ 0x5a │ │ │ │ - ldmib r5, {r0, r9, ip} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r3, #-52] @ 0xffffffcc │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r0, [r3, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - str ip, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #156] @ 86954 <__cxa_atexit@plt+0x7ab8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #152] @ 86958 <__cxa_atexit@plt+0x7ab90> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #148] @ 8695c <__cxa_atexit@plt+0x7ab94> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r9} │ │ │ │ - mov r0, r3 │ │ │ │ - str r2, [r0, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [pc, #128] @ 86960 <__cxa_atexit@plt+0x7ab98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [pc, #116] @ 86964 <__cxa_atexit@plt+0x7ab9c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r0, r3 │ │ │ │ - str sl, [r0, #28]! │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [r1, #20]! │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 777a4 <__cxa_atexit@plt+0x6b9dc> │ │ │ │ mov r2, r5 │ │ │ │ - ldr r9, [r2, #24]! │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r2] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r2, #4] │ │ │ │ + ldr r1, [r2, #-4]! │ │ │ │ + cmp r1, #45 @ 0x2d │ │ │ │ + bne 77760 <__cxa_atexit@plt+0x6b998> │ │ │ │ + ldr r3, [pc, #116] @ 777c0 <__cxa_atexit@plt+0x6b9f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r9, [pc, #108] @ 777c4 <__cxa_atexit@plt+0x6b9fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #108] @ 777d4 <__cxa_atexit@plt+0x6ba0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #104] @ 777d8 <__cxa_atexit@plt+0x6ba10> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r8, [r5, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #92] @ 777dc <__cxa_atexit@plt+0x6ba14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #96 @ 0x60 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq fp, r2, #116, 22 @ 0x1d000 │ │ │ │ - @ instruction: 0xfffff360 │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01fe0198 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + mov r6, r3 │ │ │ │ + b 73654 <__cxa_atexit@plt+0x6788c> │ │ │ │ + ldr r6, [pc, #28] @ 777c8 <__cxa_atexit@plt+0x6ba00> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r1, r0, r0, lsr #26 │ │ │ │ + mvnseq r4, ip, lsl #30 │ │ │ │ + andeq r0, r0, r0, lsr sp │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andseq sl, r3, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r0, r4, lsr lr │ │ │ │ + andseq sl, r3, #124, 24 @ 0x7c00 │ │ │ │ + andseq sl, r3, #128, 24 @ 0x8000 │ │ │ │ + mvnseq r5, r8, lsl r1 │ │ │ │ + andeq r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mvnseq r0, r4, lsr #3 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77834 <__cxa_atexit@plt+0x6ba6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 869d4 <__cxa_atexit@plt+0x7ac0c> │ │ │ │ - ldr lr, [pc, #52] @ 869e4 <__cxa_atexit@plt+0x7ac1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 869e8 <__cxa_atexit@plt+0x7ac20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - mvnseq r0, r4, lsl #3 │ │ │ │ - andseq fp, r2, #52, 20 @ 0x34000 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - andeq r0, r0, r7, asr #2 │ │ │ │ - mvnseq r0, ip, lsr #24 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, fp │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #44 @ 0x2c │ │ │ │ - cmp r3, ip │ │ │ │ - bcc 86aa8 <__cxa_atexit@plt+0x7ace0> │ │ │ │ - ldr r2, [pc, #176] @ 86ad0 <__cxa_atexit@plt+0x7ad08> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 778d0 <__cxa_atexit@plt+0x6bb08> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #4]! │ │ │ │ + cmp r1, #45 @ 0x2d │ │ │ │ + bne 7788c <__cxa_atexit@plt+0x6bac4> │ │ │ │ + ldr r3, [pc, #220] @ 778fc <__cxa_atexit@plt+0x6bb34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #20]! │ │ │ │ + ldr r9, [pc, #212] @ 77900 <__cxa_atexit@plt+0x6bb38> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 778ec <__cxa_atexit@plt+0x6bb24> │ │ │ │ + ldr r7, [pc, #188] @ 77908 <__cxa_atexit@plt+0x6bb40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #184] @ 7790c <__cxa_atexit@plt+0x6bb44> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r1, r9, #1 │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #124] @ 86ad4 <__cxa_atexit@plt+0x7ad0c> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r5, #8]! │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + str r6, [r5, #20] │ │ │ │ + ldr r2, [pc, #160] @ 77910 <__cxa_atexit@plt+0x6bb48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r9, r6 │ │ │ │ + str r2, [r9, #12]! │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + b 73654 <__cxa_atexit@plt+0x6788c> │ │ │ │ + ldr r7, [pc, #128] @ 77914 <__cxa_atexit@plt+0x6bb4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #124] @ 77918 <__cxa_atexit@plt+0x6bb50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r5, #56] @ 0x38 │ │ │ │ + ldr r1, [pc, #112] @ 7791c <__cxa_atexit@plt+0x6bb54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 73654 <__cxa_atexit@plt+0x6788c> │ │ │ │ + ldr r6, [pc, #44] @ 77904 <__cxa_atexit@plt+0x6bb3c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r1, r0, ip, asr #24 │ │ │ │ + mvnseq r4, r8, lsr lr │ │ │ │ + andeq r0, r0, r4, lsl #24 │ │ │ │ + @ instruction: 0xffffdc30 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andseq sl, r3, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r0, r8, lsl #26 │ │ │ │ + andseq sl, r3, #80, 22 @ 0x14000 │ │ │ │ + andseq sl, r3, #84, 22 @ 0x15000 │ │ │ │ + ldrsbeq r4, [pc, #248] @ 77a20 <__cxa_atexit@plt+0x6bc58> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 77988 <__cxa_atexit@plt+0x6bbc0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 779c8 <__cxa_atexit@plt+0x6bc00> │ │ │ │ + ldr r2, [pc, #284] @ 77a70 <__cxa_atexit@plt+0x6bca8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #108] @ 86ad8 <__cxa_atexit@plt+0x7ad10> │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 77a30 <__cxa_atexit@plt+0x6bc68> │ │ │ │ + ldr r2, [pc, #264] @ 77a74 <__cxa_atexit@plt+0x6bcac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #8]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, sl │ │ │ │ - ldr r9, [sp] │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 8438c <__cxa_atexit@plt+0x785c4> │ │ │ │ - ldr r7, [pc, #44] @ 86adc <__cxa_atexit@plt+0x7ad14> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77a3c <__cxa_atexit@plt+0x6bc74> │ │ │ │ + b 77ac4 <__cxa_atexit@plt+0x6bcfc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 77a44 <__cxa_atexit@plt+0x6bc7c> │ │ │ │ + ldr r0, [pc, #200] @ 77a68 <__cxa_atexit@plt+0x6bca0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #188] @ 77a6c <__cxa_atexit@plt+0x6bca4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + b 779fc <__cxa_atexit@plt+0x6bc34> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 77a4c <__cxa_atexit@plt+0x6bc84> │ │ │ │ + ldr r7, [pc, #124] @ 77a5c <__cxa_atexit@plt+0x6bc94> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #116] @ 77a60 <__cxa_atexit@plt+0x6bc98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r6, [pc, #92] @ 77a64 <__cxa_atexit@plt+0x6bc9c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + sub r7, r3, #6 │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff190 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - ldrsbeq r0, [lr, #176]! @ 0xb0 │ │ │ │ - mvnseq r0, r0, asr #22 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86b40 <__cxa_atexit@plt+0x7ad78> │ │ │ │ - ldr r7, [pc, #76] @ 86b50 <__cxa_atexit@plt+0x7ad88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 86b30 <__cxa_atexit@plt+0x7ad68> │ │ │ │ - ldr r2, [pc, #60] @ 86b54 <__cxa_atexit@plt+0x7ad8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 86b58 <__cxa_atexit@plt+0x7ad90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + b 77a50 <__cxa_atexit@plt+0x6bc88> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffdba4 │ │ │ │ + andseq sl, r3, #0, 20 │ │ │ │ + @ instruction: 0xfffff980 │ │ │ │ + @ instruction: 0xffffdc4c │ │ │ │ + andseq sl, r3, #60, 20 @ 0x3c000 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + mvnseq r4, r0, lsl #29 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ 77ab4 <__cxa_atexit@plt+0x6bcec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77aac <__cxa_atexit@plt+0x6bce4> │ │ │ │ + b 77ac4 <__cxa_atexit@plt+0x6bcfc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq r0, r0, asr #22 │ │ │ │ - mvnseq r0, r8, asr #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + mvnseq r4, r0, asr #28 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 86b84 <__cxa_atexit@plt+0x7adbc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 77b58 <__cxa_atexit@plt+0x6bd90> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 77b24 <__cxa_atexit@plt+0x6bd5c> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 77b24 <__cxa_atexit@plt+0x6bd5c> │ │ │ │ + ldr r3, [pc, #168] @ 77ba4 <__cxa_atexit@plt+0x6bddc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01fe0a9c │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 8438c <__cxa_atexit@plt+0x785c4> │ │ │ │ - ldrsbeq r0, [lr, #168]! @ 0xa8 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 86c04 <__cxa_atexit@plt+0x7ae3c> │ │ │ │ - ldr r3, [pc, #76] @ 86c14 <__cxa_atexit@plt+0x7ae4c> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77b8c <__cxa_atexit@plt+0x6bdc4> │ │ │ │ + ldr r3, [pc, #152] @ 77ba8 <__cxa_atexit@plt+0x6bde0> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 86bf4 <__cxa_atexit@plt+0x7ae2c> │ │ │ │ - ldr r3, [pc, #60] @ 86c18 <__cxa_atexit@plt+0x7ae50> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77b8c <__cxa_atexit@plt+0x6bdc4> │ │ │ │ + b 77bec <__cxa_atexit@plt+0x6be24> │ │ │ │ + ldr r2, [pc, #104] @ 77b94 <__cxa_atexit@plt+0x6bdcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #8]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77b8c <__cxa_atexit@plt+0x6bdc4> │ │ │ │ + ldr r3, [pc, #84] @ 77b98 <__cxa_atexit@plt+0x6bdd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 86c1c <__cxa_atexit@plt+0x7ae54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq r0, ip, ror sl │ │ │ │ - mvnseq r0, ip, asr sl │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 86c80 <__cxa_atexit@plt+0x7aeb8> │ │ │ │ - ldr r3, [pc, #76] @ 86c90 <__cxa_atexit@plt+0x7aec8> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77b8c <__cxa_atexit@plt+0x6bdc4> │ │ │ │ + b 78244 <__cxa_atexit@plt+0x6c47c> │ │ │ │ + ldr r3, [pc, #60] @ 77b9c <__cxa_atexit@plt+0x6bdd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 86c70 <__cxa_atexit@plt+0x7aea8> │ │ │ │ - ldr r3, [pc, #60] @ 86c94 <__cxa_atexit@plt+0x7aecc> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77b8c <__cxa_atexit@plt+0x6bdc4> │ │ │ │ + ldr r3, [pc, #44] @ 77ba0 <__cxa_atexit@plt+0x6bdd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77b8c <__cxa_atexit@plt+0x6bdc4> │ │ │ │ + b 77df8 <__cxa_atexit@plt+0x6c030> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror #13 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + mvnseq r4, ip, asr #26 │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 77bdc <__cxa_atexit@plt+0x6be14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77bd4 <__cxa_atexit@plt+0x6be0c> │ │ │ │ + b 77bec <__cxa_atexit@plt+0x6be24> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 86c98 <__cxa_atexit@plt+0x7aed0> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + mvnseq r4, r8, lsl sp │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77c68 <__cxa_atexit@plt+0x6bea0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77cb8 <__cxa_atexit@plt+0x6bef0> │ │ │ │ + ldr r7, [pc, #196] @ 77cd4 <__cxa_atexit@plt+0x6bf0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [pc, #192] @ 77cd8 <__cxa_atexit@plt+0x6bf10> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #180] @ 77cdc <__cxa_atexit@plt+0x6bf14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r5, #8]! │ │ │ │ + sub r1, r3, #6 │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + stmib r5, {r1, lr} │ │ │ │ + str sl, [r5, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r2, [pc, #88] @ 77cc8 <__cxa_atexit@plt+0x6bf00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77cac <__cxa_atexit@plt+0x6bee4> │ │ │ │ + ldr r2, [pc, #64] @ 77ccc <__cxa_atexit@plt+0x6bf04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #32] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r5, [pc, #48] @ 77cd0 <__cxa_atexit@plt+0x6bf08> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - mvnseq r0, r0, lsl #20 │ │ │ │ - mov r7, r6 │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 86cd4 <__cxa_atexit@plt+0x7af0c> │ │ │ │ - ldr r3, [pc, #52] @ 86cf0 <__cxa_atexit@plt+0x7af28> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq sl, r3, #96, 14 @ 0x1800000 │ │ │ │ + @ instruction: 0xffffde1c │ │ │ │ + @ instruction: 0xfffff770 │ │ │ │ + andseq sl, r3, #196, 14 @ 0x3100000 │ │ │ │ + mvnseq r4, r8, lsl ip │ │ │ │ + andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 77d10 <__cxa_atexit@plt+0x6bf48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmib r7, {r2, r3} │ │ │ │ - b 8438c <__cxa_atexit@plt+0x785c4> │ │ │ │ - ldr r7, [pc, #24] @ 86cf4 <__cxa_atexit@plt+0x7af2c> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 77d14 <__cxa_atexit@plt+0x6bf4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andseq sl, r3, #248, 12 @ 0xf800000 │ │ │ │ + mvnseq r4, r0, ror #23 │ │ │ │ + andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 77d48 <__cxa_atexit@plt+0x6bf80> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + b 77d78 <__cxa_atexit@plt+0x6bfb0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 77da0 <__cxa_atexit@plt+0x6bfd8> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #64] @ 77dac <__cxa_atexit@plt+0x6bfe4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + str r3, [r1, #12] │ │ │ │ + sub r3, r6, #6 │ │ │ │ + ldr r7, [pc, #48] @ 77db0 <__cxa_atexit@plt+0x6bfe8> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + stm r5, {r3, r7, sl} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - mvnseq r0, r4, asr #19 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86d50 <__cxa_atexit@plt+0x7af88> │ │ │ │ - ldr r2, [pc, #64] @ 86d58 <__cxa_atexit@plt+0x7af90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r8, sl} │ │ │ │ - str r7, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 86d40 <__cxa_atexit@plt+0x7af78> │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sl, r3, #128, 12 @ 0x8000000 │ │ │ │ + @ instruction: 0xfffff608 │ │ │ │ + mvnseq r4, r4, asr #22 │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 77de8 <__cxa_atexit@plt+0x6c020> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77de0 <__cxa_atexit@plt+0x6c018> │ │ │ │ + b 77df8 <__cxa_atexit@plt+0x6c030> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldmdb r5, {r3, r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mvnseq r0, ip, ror #3 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86de8 <__cxa_atexit@plt+0x7b020> │ │ │ │ - ldr r2, [pc, #84] @ 86df0 <__cxa_atexit@plt+0x7b028> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 86dd8 <__cxa_atexit@plt+0x7b010> │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #-4]! │ │ │ │ - str r2, [r7] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + mvnseq r4, ip, lsl #22 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 77e20 <__cxa_atexit@plt+0x6c058> │ │ │ │ + ldr r7, [pc, #60] @ 77e48 <__cxa_atexit@plt+0x6c080> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77e3c <__cxa_atexit@plt+0x6c074> │ │ │ │ + b 77f30 <__cxa_atexit@plt+0x6c168> │ │ │ │ + ldr r3, [pc, #28] @ 77e44 <__cxa_atexit@plt+0x6c07c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 189588 <__cxa_atexit@plt+0x17d7c0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77e3c <__cxa_atexit@plt+0x6c074> │ │ │ │ + b 77e58 <__cxa_atexit@plt+0x6c090> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - mvnseq r0, r4, ror r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + mvnseq r4, ip, lsr #21 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - b 189588 <__cxa_atexit@plt+0x17d7c0> │ │ │ │ - mvnseq r0, r8, asr r1 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86ed0 <__cxa_atexit@plt+0x7b108> │ │ │ │ - ldr r2, [pc, #180] @ 86ef0 <__cxa_atexit@plt+0x7b128> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r1, r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 86ec0 <__cxa_atexit@plt+0x7b0f8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #24 │ │ │ │ - cmp r7, r8 │ │ │ │ - bcc 86ed8 <__cxa_atexit@plt+0x7b110> │ │ │ │ - ldr r7, [pc, #140] @ 86ef4 <__cxa_atexit@plt+0x7b12c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77e80 <__cxa_atexit@plt+0x6c0b8> │ │ │ │ + ldr r7, [pc, #164] @ 77f10 <__cxa_atexit@plt+0x6c148> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #-12]! │ │ │ │ - ldr lr, [pc, #128] @ 86ef8 <__cxa_atexit@plt+0x7b130> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr lr, [pc, #100] @ 86efc <__cxa_atexit@plt+0x7b134> │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77ef8 <__cxa_atexit@plt+0x6c130> │ │ │ │ + b 77f30 <__cxa_atexit@plt+0x6c168> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77f00 <__cxa_atexit@plt+0x6c138> │ │ │ │ + ldr r7, [pc, #124] @ 77f14 <__cxa_atexit@plt+0x6c14c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #120] @ 77f18 <__cxa_atexit@plt+0x6c150> │ │ │ │ add lr, pc, lr │ │ │ │ - stmib r6, {r1, sl} │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #108] @ 77f1c <__cxa_atexit@plt+0x6c154> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r5, #8]! │ │ │ │ + ldr r1, [pc, #100] @ 77f20 <__cxa_atexit@plt+0x6c158> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + sub r2, r3, #6 │ │ │ │ + stmib r5, {r2, lr} │ │ │ │ + str sl, [r5, #12] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - mvnseq r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xffffdb4c │ │ │ │ + @ instruction: 0xfffff4e8 │ │ │ │ + andseq sl, r3, #60, 10 @ 0xf000000 │ │ │ │ + andseq sl, r3, #68, 10 @ 0x11000000 │ │ │ │ + ldrsbeq r4, [pc, #148] @ 77fc0 <__cxa_atexit@plt+0x6c1f8> │ │ │ │ + andeq r0, r0, sl, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 77f80 <__cxa_atexit@plt+0x6c1b8> │ │ │ │ + ldr r1, [pc, #156] @ 77fec <__cxa_atexit@plt+0x6c224> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77fd4 <__cxa_atexit@plt+0x6c20c> │ │ │ │ + ldr r2, [pc, #132] @ 77ff0 <__cxa_atexit@plt+0x6c228> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + ldr r9, [r3, #24] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r2, [pc, #96] @ 77fe8 <__cxa_atexit@plt+0x6c220> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77fd4 <__cxa_atexit@plt+0x6c20c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 86f74 <__cxa_atexit@plt+0x7b1ac> │ │ │ │ - ldr r2, [pc, #88] @ 86f80 <__cxa_atexit@plt+0x7b1b8> │ │ │ │ + bcc 77fdc <__cxa_atexit@plt+0x6c214> │ │ │ │ + ldr r2, [pc, #68] @ 77ff4 <__cxa_atexit@plt+0x6c22c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #84] @ 86f84 <__cxa_atexit@plt+0x7b1bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 86f88 <__cxa_atexit@plt+0x7b1c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r1, [r5, #12] │ │ │ │ - stmib r3, {r0, r9} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r1, [pc, #64] @ 77ff8 <__cxa_atexit@plt+0x6c230> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r9, [r3, #24] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - mvnseq pc, r4, ror fp @ │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + @ instruction: 0xffffd778 │ │ │ │ + ldrsheq r4, [pc, #140] @ 78090 <__cxa_atexit@plt+0x6c2c8> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + ldr r3, [pc, #20] @ 78024 <__cxa_atexit@plt+0x6c25c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + ldrsbeq r4, [pc, #128] @ 780b0 <__cxa_atexit@plt+0x6c2e8> │ │ │ │ + andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 78058 <__cxa_atexit@plt+0x6c290> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + b 78088 <__cxa_atexit@plt+0x6c2c0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 780b0 <__cxa_atexit@plt+0x6c2e8> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #64] @ 780bc <__cxa_atexit@plt+0x6c2f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + str r3, [r1, #12] │ │ │ │ + sub r3, r6, #6 │ │ │ │ + ldr r7, [pc, #48] @ 780c0 <__cxa_atexit@plt+0x6c2f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + stm r5, {r3, r7, sl} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sl, r3, #112, 6 @ 0xc0000001 │ │ │ │ + @ instruction: 0xfffff2f8 │ │ │ │ + mvnseq r4, r4, lsr r8 │ │ │ │ + andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 86ff8 <__cxa_atexit@plt+0x7b230> │ │ │ │ - ldr r3, [pc, #60] @ 87018 <__cxa_atexit@plt+0x7b250> │ │ │ │ + bcc 78110 <__cxa_atexit@plt+0x6c348> │ │ │ │ + ldr r3, [pc, #48] @ 7811c <__cxa_atexit@plt+0x6c354> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5] │ │ │ │ + ldr r2, [pc, #44] @ 78120 <__cxa_atexit@plt+0x6c358> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - b 8438c <__cxa_atexit@plt+0x785c4> │ │ │ │ - ldr r7, [pc, #28] @ 8701c <__cxa_atexit@plt+0x7b254> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - mvnseq r0, r0, lsr #13 │ │ │ │ - mvnseq r0, r4, ror r6 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87080 <__cxa_atexit@plt+0x7b2b8> │ │ │ │ - ldr r7, [pc, #76] @ 87090 <__cxa_atexit@plt+0x7b2c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 87070 <__cxa_atexit@plt+0x7b2a8> │ │ │ │ - ldr r2, [pc, #60] @ 87094 <__cxa_atexit@plt+0x7b2cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 87098 <__cxa_atexit@plt+0x7b2d0> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xffffd63c │ │ │ │ + ldrsbeq r4, [pc, #116] @ 781a0 <__cxa_atexit@plt+0x6c3d8> │ │ │ │ + andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 78178 <__cxa_atexit@plt+0x6c3b0> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 781dc <__cxa_atexit@plt+0x6c414> │ │ │ │ + ldr r0, [pc, #160] @ 78200 <__cxa_atexit@plt+0x6c438> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + b 781b4 <__cxa_atexit@plt+0x6c3ec> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 781e8 <__cxa_atexit@plt+0x6c420> │ │ │ │ + ldr r0, [pc, #104] @ 781f4 <__cxa_atexit@plt+0x6c42c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r1, [pc, #84] @ 781f8 <__cxa_atexit@plt+0x6c430> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + sub r2, r6, #18 │ │ │ │ + ldr r7, [pc, #64] @ 781fc <__cxa_atexit@plt+0x6c434> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq r0, r8, lsr #12 │ │ │ │ - ldrsheq r0, [lr, #92]! @ 0x5c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + stm r5, {r2, r7, sl} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffd68c │ │ │ │ + andseq sl, r3, #72, 4 @ 0x80000004 │ │ │ │ + @ instruction: 0xfffff1cc │ │ │ │ + @ instruction: 0xffffd7a0 │ │ │ │ + ldrsheq r4, [pc, #100] @ 78270 <__cxa_atexit@plt+0x6c4a8> │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 870c4 <__cxa_atexit@plt+0x7b2fc> │ │ │ │ + ldr r3, [pc, #28] @ 78234 <__cxa_atexit@plt+0x6c46c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrsbeq r0, [lr, #80]! @ 0x50 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7822c <__cxa_atexit@plt+0x6c464> │ │ │ │ + b 78244 <__cxa_atexit@plt+0x6c47c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + mvnseq r4, r0, asr #13 │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 78294 <__cxa_atexit@plt+0x6c4cc> │ │ │ │ + ldr r1, [pc, #156] @ 78300 <__cxa_atexit@plt+0x6c538> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 782e8 <__cxa_atexit@plt+0x6c520> │ │ │ │ + ldr r2, [pc, #132] @ 78304 <__cxa_atexit@plt+0x6c53c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + ldr r9, [r3, #24] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r2, [pc, #96] @ 782fc <__cxa_atexit@plt+0x6c534> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 782e8 <__cxa_atexit@plt+0x6c520> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 87110 <__cxa_atexit@plt+0x7b348> │ │ │ │ - ldr r2, [pc, #60] @ 87130 <__cxa_atexit@plt+0x7b368> │ │ │ │ + bcc 782f0 <__cxa_atexit@plt+0x6c528> │ │ │ │ + ldr r2, [pc, #68] @ 78308 <__cxa_atexit@plt+0x6c540> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - mov r8, r7 │ │ │ │ - b 8438c <__cxa_atexit@plt+0x785c4> │ │ │ │ - ldr r3, [pc, #28] @ 87134 <__cxa_atexit@plt+0x7b36c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r7, r9, sl} │ │ │ │ - mov r7, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - mvnseq r0, r8, lsl #11 │ │ │ │ - mvnseq r0, ip, ror #10 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 87198 <__cxa_atexit@plt+0x7b3d0> │ │ │ │ - ldr r3, [pc, #76] @ 871a8 <__cxa_atexit@plt+0x7b3e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 87188 <__cxa_atexit@plt+0x7b3c0> │ │ │ │ - ldr r3, [pc, #60] @ 871ac <__cxa_atexit@plt+0x7b3e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 871b0 <__cxa_atexit@plt+0x7b3e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - mvnseq r0, r0, lsl r5 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 87948 <__cxa_atexit@plt+0x7bb80> │ │ │ │ - mvnseq pc, r8, ror r6 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 87278 <__cxa_atexit@plt+0x7b4b0> │ │ │ │ - ldr r1, [pc, #184] @ 87298 <__cxa_atexit@plt+0x7b4d0> │ │ │ │ + ldr r1, [pc, #64] @ 7830c <__cxa_atexit@plt+0x6c544> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 8729c <__cxa_atexit@plt+0x7b4d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 87260 <__cxa_atexit@plt+0x7b498> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8726c <__cxa_atexit@plt+0x7b4a4> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 87284 <__cxa_atexit@plt+0x7b4bc> │ │ │ │ - ldr r5, [pc, #116] @ 872a0 <__cxa_atexit@plt+0x7b4d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 872a4 <__cxa_atexit@plt+0x7b4dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 872a8 <__cxa_atexit@plt+0x7b4e0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r9, [r3, #24] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq fp, r2, #248, 2 @ 0x3e │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq fp, r2, #192, 2 @ 0x30 │ │ │ │ - andseq fp, r2, #188, 2 @ 0x2f │ │ │ │ - mvnseq pc, r8, lsl #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + @ instruction: 0xffffd408 │ │ │ │ + mvnseq r4, r8, ror #11 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ + ldr r3, [pc, #20] @ 78338 <__cxa_atexit@plt+0x6c570> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + ldrheq r4, [pc, #92] @ 783a0 <__cxa_atexit@plt+0x6c5d8> │ │ │ │ + andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 8730c <__cxa_atexit@plt+0x7b544> │ │ │ │ + bne 7836c <__cxa_atexit@plt+0x6c5a4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + b 7839c <__cxa_atexit@plt+0x6c5d4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 8731c <__cxa_atexit@plt+0x7b554> │ │ │ │ - ldr r3, [pc, #76] @ 87330 <__cxa_atexit@plt+0x7b568> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 87334 <__cxa_atexit@plt+0x7b56c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 87338 <__cxa_atexit@plt+0x7b570> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq fp, r2, #8, 2 │ │ │ │ - andseq fp, r2, #12, 2 │ │ │ │ - ldrsheq pc, [sp, #72]! @ 0x48 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 783c4 <__cxa_atexit@plt+0x6c5fc> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #64] @ 783d0 <__cxa_atexit@plt+0x6c608> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + str r3, [r1, #12] │ │ │ │ + sub r3, r6, #6 │ │ │ │ + ldr r7, [pc, #48] @ 783d4 <__cxa_atexit@plt+0x6c60c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + stm r5, {r3, r7, sl} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sl, r3, #92 @ 0x5c │ │ │ │ + @ instruction: 0xffffefe4 │ │ │ │ + mvnseq r4, r0, lsr #10 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 8735c <__cxa_atexit@plt+0x7b594> │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78424 <__cxa_atexit@plt+0x6c65c> │ │ │ │ + ldr r3, [pc, #48] @ 78430 <__cxa_atexit@plt+0x6c668> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ 78434 <__cxa_atexit@plt+0x6c66c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 873b0 <__cxa_atexit@plt+0x7b5e8> │ │ │ │ - ldr lr, [pc, #60] @ 873c8 <__cxa_atexit@plt+0x7b600> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 873cc <__cxa_atexit@plt+0x7b604> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq fp, r2, #136, 2 @ 0x22 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xffffd2cc │ │ │ │ + mvnseq r4, r0, asr #9 │ │ │ │ + andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 78468 <__cxa_atexit@plt+0x6c6a0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + b 78498 <__cxa_atexit@plt+0x6c6d0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 784c0 <__cxa_atexit@plt+0x6c6f8> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #64] @ 784cc <__cxa_atexit@plt+0x6c704> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + str r3, [r1, #12] │ │ │ │ + sub r3, r6, #6 │ │ │ │ + ldr r7, [pc, #48] @ 784d0 <__cxa_atexit@plt+0x6c708> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + stm r5, {r3, r7, sl} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r9, r3, #96, 30 @ 0x180 │ │ │ │ + @ instruction: 0xffffeee8 │ │ │ │ + mvnseq r4, r4, lsr #8 │ │ │ │ + andeq r0, r0, lr, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87418 <__cxa_atexit@plt+0x7b650> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 87430 <__cxa_atexit@plt+0x7b668> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 87434 <__cxa_atexit@plt+0x7b66c> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 78560 <__cxa_atexit@plt+0x6c798> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #4]! │ │ │ │ + cmp r1, #45 @ 0x2d │ │ │ │ + bne 7851c <__cxa_atexit@plt+0x6c754> │ │ │ │ + ldr r3, [pc, #116] @ 7857c <__cxa_atexit@plt+0x6c7b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5, #20]! │ │ │ │ + ldr r9, [pc, #108] @ 78580 <__cxa_atexit@plt+0x6c7b8> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq fp, r2, #16, 2 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldrsheq pc, [sp, #60]! @ 0x3c @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 874f4 <__cxa_atexit@plt+0x7b72c> │ │ │ │ - ldr r1, [pc, #184] @ 87514 <__cxa_atexit@plt+0x7b74c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 87518 <__cxa_atexit@plt+0x7b750> │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #100] @ 78588 <__cxa_atexit@plt+0x6c7c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #96] @ 7858c <__cxa_atexit@plt+0x6c7c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r5, #56] @ 0x38 │ │ │ │ + ldr r1, [pc, #84] @ 78590 <__cxa_atexit@plt+0x6c7c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 874dc <__cxa_atexit@plt+0x7b714> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 874e8 <__cxa_atexit@plt+0x7b720> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 87500 <__cxa_atexit@plt+0x7b738> │ │ │ │ - ldr r5, [pc, #116] @ 8751c <__cxa_atexit@plt+0x7b754> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 87520 <__cxa_atexit@plt+0x7b758> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 87524 <__cxa_atexit@plt+0x7b75c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq sl, r2, #124, 30 @ 0x1f0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq sl, r2, #68, 30 @ 0x110 │ │ │ │ - andseq sl, r2, #64, 30 @ 0x100 │ │ │ │ - mvnseq pc, ip, lsl #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 73654 <__cxa_atexit@plt+0x6788c> │ │ │ │ + ldr r6, [pc, #28] @ 78584 <__cxa_atexit@plt+0x6c7bc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, r4, ror #30 │ │ │ │ + mvnseq r4, r0, asr r1 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andseq r9, r3, #192, 28 @ 0xc00 │ │ │ │ + andseq r9, r3, #196, 28 @ 0xc40 │ │ │ │ + mvnseq r4, r4, ror #6 │ │ │ │ + andeq r0, r0, sp, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 87588 <__cxa_atexit@plt+0x7b7c0> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 785fc <__cxa_atexit@plt+0x6c834> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 7863c <__cxa_atexit@plt+0x6c874> │ │ │ │ + ldr r2, [pc, #284] @ 786e4 <__cxa_atexit@plt+0x6c91c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 786a4 <__cxa_atexit@plt+0x6c8dc> │ │ │ │ + ldr r2, [pc, #264] @ 786e8 <__cxa_atexit@plt+0x6c920> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 786b0 <__cxa_atexit@plt+0x6c8e8> │ │ │ │ + b 78738 <__cxa_atexit@plt+0x6c970> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 87598 <__cxa_atexit@plt+0x7b7d0> │ │ │ │ - ldr r3, [pc, #76] @ 875ac <__cxa_atexit@plt+0x7b7e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 875b0 <__cxa_atexit@plt+0x7b7e8> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 786b8 <__cxa_atexit@plt+0x6c8f0> │ │ │ │ + ldr r0, [pc, #200] @ 786dc <__cxa_atexit@plt+0x6c914> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #188] @ 786e0 <__cxa_atexit@plt+0x6c918> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 875b4 <__cxa_atexit@plt+0x7b7ec> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + b 78670 <__cxa_atexit@plt+0x6c8a8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 786c0 <__cxa_atexit@plt+0x6c8f8> │ │ │ │ + ldr r7, [pc, #124] @ 786d0 <__cxa_atexit@plt+0x6c908> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #116] @ 786d4 <__cxa_atexit@plt+0x6c90c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldr r6, [pc, #92] @ 786d8 <__cxa_atexit@plt+0x6c910> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + sub r7, r3, #6 │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + b 786c4 <__cxa_atexit@plt+0x6c8fc> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq sl, r2, #140, 28 @ 0x8c0 │ │ │ │ - andseq sl, r2, #144, 28 @ 0x900 │ │ │ │ - mvnseq pc, ip, ror r2 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffc2d0 │ │ │ │ + andseq r9, r3, #140, 26 @ 0x2300 │ │ │ │ + @ instruction: 0xffffed0c │ │ │ │ + @ instruction: 0xffffc3a4 │ │ │ │ + andseq r9, r3, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + mvnseq r4, ip, lsl #4 │ │ │ │ + andeq r0, r0, sp, lsl #10 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ 78728 <__cxa_atexit@plt+0x6c960> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78720 <__cxa_atexit@plt+0x6c958> │ │ │ │ + b 78738 <__cxa_atexit@plt+0x6c970> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + mvnseq r4, ip, asr #3 │ │ │ │ + andeq r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 875d8 <__cxa_atexit@plt+0x7b810> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 7877c <__cxa_atexit@plt+0x6c9b4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 787a0 <__cxa_atexit@plt+0x6c9d8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 787c8 <__cxa_atexit@plt+0x6ca00> │ │ │ │ + ldr r3, [pc, #152] @ 78804 <__cxa_atexit@plt+0x6ca3c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #148] @ 78808 <__cxa_atexit@plt+0x6ca40> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8762c <__cxa_atexit@plt+0x7b864> │ │ │ │ - ldr lr, [pc, #60] @ 87644 <__cxa_atexit@plt+0x7b87c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + b 787e4 <__cxa_atexit@plt+0x6ca1c> │ │ │ │ + ldr r3, [pc, #116] @ 787f8 <__cxa_atexit@plt+0x6ca30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 787bc <__cxa_atexit@plt+0x6c9f4> │ │ │ │ + mov r7, sl │ │ │ │ + b 78d24 <__cxa_atexit@plt+0x6cf5c> │ │ │ │ + ldr r7, [pc, #76] @ 787f4 <__cxa_atexit@plt+0x6ca2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 787bc <__cxa_atexit@plt+0x6c9f4> │ │ │ │ + mov r7, sl │ │ │ │ + b 78fd0 <__cxa_atexit@plt+0x6d208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 87648 <__cxa_atexit@plt+0x7b880> │ │ │ │ + ldr r3, [pc, #44] @ 787fc <__cxa_atexit@plt+0x6ca34> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r2, #12, 30 @ 0x30 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r9, [pc, #40] @ 78800 <__cxa_atexit@plt+0x6ca38> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r3, [pc, #32] @ 7880c <__cxa_atexit@plt+0x6ca44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1960a04 <__cxa_atexit@plt+0x1954c3c> │ │ │ │ + andeq r0, r0, r4, lsr #16 │ │ │ │ + muleq r0, ip, r5 │ │ │ │ + andeq r0, r0, ip, ror #4 │ │ │ │ + mvnseq r3, r0, lsl #28 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + mvnseq r3, r4, ror #28 │ │ │ │ + andseq r9, r3, #8, 26 @ 0x200 │ │ │ │ + mvnseq r4, r8, ror #1 │ │ │ │ + andeq r0, r0, sp, lsl #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78898 <__cxa_atexit@plt+0x6cad0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87694 <__cxa_atexit@plt+0x7b8cc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 876ac <__cxa_atexit@plt+0x7b8e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 876b0 <__cxa_atexit@plt+0x7b8e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r2, #148, 28 @ 0x940 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq pc, r0, lsl #3 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87738 <__cxa_atexit@plt+0x7b970> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 87744 <__cxa_atexit@plt+0x7b97c> │ │ │ │ - ldr lr, [pc, #108] @ 87754 <__cxa_atexit@plt+0x7b98c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 788e8 <__cxa_atexit@plt+0x6cb20> │ │ │ │ + ldr r7, [pc, #196] @ 78904 <__cxa_atexit@plt+0x6cb3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #192] @ 78908 <__cxa_atexit@plt+0x6cb40> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 87758 <__cxa_atexit@plt+0x7b990> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 8775c <__cxa_atexit@plt+0x7b994> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 87760 <__cxa_atexit@plt+0x7b998> │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #180] @ 7890c <__cxa_atexit@plt+0x6cb44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq sl, r2, #252, 24 @ 0xfc00 │ │ │ │ - andseq sl, r2, #92, 26 @ 0x1700 │ │ │ │ - andseq sl, r2, #144, 26 @ 0x2400 │ │ │ │ - ldrsbeq pc, [sp, #8]! @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 877f4 <__cxa_atexit@plt+0x7ba2c> │ │ │ │ - ldr lr, [pc, #116] @ 877fc <__cxa_atexit@plt+0x7ba34> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r1, [r5, #12]! │ │ │ │ + sub r1, r3, #6 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + stmib r5, {r1, lr} │ │ │ │ str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 877e8 <__cxa_atexit@plt+0x7ba20> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8780c <__cxa_atexit@plt+0x7ba44> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq pc, r0, asr #32 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 878dc <__cxa_atexit@plt+0x7bb14> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 87878 <__cxa_atexit@plt+0x7bab0> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 8788c <__cxa_atexit@plt+0x7bac4> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 878f4 <__cxa_atexit@plt+0x7bb2c> │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r7, [pc, #88] @ 788f8 <__cxa_atexit@plt+0x6cb30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 788dc <__cxa_atexit@plt+0x6cb14> │ │ │ │ + ldr r2, [pc, #64] @ 788fc <__cxa_atexit@plt+0x6cb34> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r5, [pc, #48] @ 78900 <__cxa_atexit@plt+0x6cb38> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 878ec <__cxa_atexit@plt+0x7bb24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 878f0 <__cxa_atexit@plt+0x7bb28> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 87948 <__cxa_atexit@plt+0x7bb80> │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r2, #156, 22 @ 0x27000 │ │ │ │ - andseq sl, r2, #116, 22 @ 0x1d000 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvnseq lr, r8, asr #30 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + andseq r9, r3, #48, 22 @ 0xc000 │ │ │ │ + @ instruction: 0xffffcbac │ │ │ │ + @ instruction: 0xffffeb40 │ │ │ │ + andseq r9, r3, #148, 22 @ 0x25000 │ │ │ │ + mvnseq r3, r8, ror #31 │ │ │ │ + andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 8792c <__cxa_atexit@plt+0x7bb64> │ │ │ │ + ldr r3, [pc, #28] @ 78940 <__cxa_atexit@plt+0x6cb78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #32] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 78944 <__cxa_atexit@plt+0x6cb7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andseq r9, r3, #200, 20 @ 0xc8000 │ │ │ │ + ldrheq r3, [pc, #240] @ 78a40 <__cxa_atexit@plt+0x6cc78> │ │ │ │ + andeq r0, r0, ip, asr #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 789a4 <__cxa_atexit@plt+0x6cbdc> │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 78a0c <__cxa_atexit@plt+0x6cc44> │ │ │ │ + ldr r1, [pc, #168] @ 78a30 <__cxa_atexit@plt+0x6cc68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + b 789e4 <__cxa_atexit@plt+0x6cc1c> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 78a18 <__cxa_atexit@plt+0x6cc50> │ │ │ │ + ldr r1, [pc, #108] @ 78a24 <__cxa_atexit@plt+0x6cc5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + ldr r1, [pc, #84] @ 78a28 <__cxa_atexit@plt+0x6cc60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + sub r2, r6, #22 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r3, [pc, #60] @ 78a2c <__cxa_atexit@plt+0x6cc64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + stmib r5, {r2, r3, sl} │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffc844 │ │ │ │ + andseq r9, r3, #24, 20 @ 0x18000 │ │ │ │ + @ instruction: 0xffffe998 │ │ │ │ + @ instruction: 0xffffc96c │ │ │ │ + mvnseq r3, r4, asr #29 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78aac <__cxa_atexit@plt+0x6cce4> │ │ │ │ + ldr r3, [pc, #152] @ 78af8 <__cxa_atexit@plt+0x6cd30> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 87948 <__cxa_atexit@plt+0x7bb80> │ │ │ │ - andseq sl, r2, #32, 22 @ 0x8000 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - mvnseq lr, r4, lsl #30 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87bfc <__cxa_atexit@plt+0x7be34> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r4, [r9, #19] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r4, [r9, #23] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - add r4, r7, sl │ │ │ │ - add fp, r4, r1 │ │ │ │ - sub r4, r0, sl │ │ │ │ - cmp r4, #1 │ │ │ │ - blt 879d8 <__cxa_atexit@plt+0x7bc10> │ │ │ │ - add r3, r7, r1 │ │ │ │ - add ip, r3, sl │ │ │ │ - mov r3, #0 │ │ │ │ - ldrb lr, [ip, r3] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 87a5c <__cxa_atexit@plt+0x7bc94> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 87ab8 <__cxa_atexit@plt+0x7bcf0> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 87b14 <__cxa_atexit@plt+0x7bd4c> │ │ │ │ - sxtb r2, lr │ │ │ │ - cmn r2, #1 │ │ │ │ - ble 87b70 <__cxa_atexit@plt+0x7bda8> │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 879a4 <__cxa_atexit@plt+0x7bbdc> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 87c14 <__cxa_atexit@plt+0x7be4c> │ │ │ │ - ldr lr, [pc, #584] @ 87c74 <__cxa_atexit@plt+0x7beac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - b 87bf0 <__cxa_atexit@plt+0x7be28> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 87bc0 <__cxa_atexit@plt+0x7bdf8> │ │ │ │ - ldr r7, [pc, #440] @ 87c6c <__cxa_atexit@plt+0x7bea4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 87c44 <__cxa_atexit@plt+0x7be7c> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 87bc0 <__cxa_atexit@plt+0x7bdf8> │ │ │ │ - ldr r7, [pc, #352] @ 87c70 <__cxa_atexit@plt+0x7bea8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 87c44 <__cxa_atexit@plt+0x7be7c> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 87bc0 <__cxa_atexit@plt+0x7bdf8> │ │ │ │ - ldr r7, [pc, #248] @ 87c64 <__cxa_atexit@plt+0x7be9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 87c44 <__cxa_atexit@plt+0x7be7c> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 87c3c <__cxa_atexit@plt+0x7be74> │ │ │ │ - ldr lr, [pc, #152] @ 87c60 <__cxa_atexit@plt+0x7be98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 87ed8 <__cxa_atexit@plt+0x7c110> │ │ │ │ - ldr r7, [pc, #120] @ 87c7c <__cxa_atexit@plt+0x7beb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 78adc <__cxa_atexit@plt+0x6cd14> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78ae4 <__cxa_atexit@plt+0x6cd1c> │ │ │ │ + ldr r3, [pc, #116] @ 78afc <__cxa_atexit@plt+0x6cd34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #112] @ 78b00 <__cxa_atexit@plt+0x6cd38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r3, [pc, #60] @ 78af0 <__cxa_atexit@plt+0x6cd28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 78adc <__cxa_atexit@plt+0x6cd14> │ │ │ │ + ldr r3, [pc, #44] @ 78af4 <__cxa_atexit@plt+0x6cd2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #32] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 87c78 <__cxa_atexit@plt+0x7beb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #36] @ 87c68 <__cxa_atexit@plt+0x7bea0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xffffc688 │ │ │ │ + ldrsheq r3, [pc, #212] @ 78be0 <__cxa_atexit@plt+0x6ce18> │ │ │ │ + andeq r0, r0, ip, asr #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78b50 <__cxa_atexit@plt+0x6cd88> │ │ │ │ + ldr r3, [pc, #48] @ 78b5c <__cxa_atexit@plt+0x6cd94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ 78b60 <__cxa_atexit@plt+0x6cd98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xffffc5e4 │ │ │ │ + @ instruction: 0x01ff3d94 │ │ │ │ + andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 78b94 <__cxa_atexit@plt+0x6cdcc> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + b 78bc4 <__cxa_atexit@plt+0x6cdfc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 78bec <__cxa_atexit@plt+0x6ce24> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #64] @ 78bf8 <__cxa_atexit@plt+0x6ce30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + str r3, [r1, #12] │ │ │ │ + sub r3, r6, #6 │ │ │ │ + ldr r7, [pc, #48] @ 78bfc <__cxa_atexit@plt+0x6ce34> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r2, #76, 18 @ 0x130000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andseq sl, r2, #232, 20 @ 0xe8000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrheq pc, [sp, #172]! @ 0xac @ │ │ │ │ - mvnseq lr, r0, asr #23 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + stm r5, {r3, r7, sl} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r9, r3, #52, 16 @ 0x340000 │ │ │ │ + @ instruction: 0xffffe7bc │ │ │ │ + ldrsheq r3, [pc, #200] @ 78cd0 <__cxa_atexit@plt+0x6cf08> │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87cd8 <__cxa_atexit@plt+0x7bf10> │ │ │ │ - ldr lr, [pc, #72] @ 87cf0 <__cxa_atexit@plt+0x7bf28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 87ed8 <__cxa_atexit@plt+0x7c110> │ │ │ │ - ldr r3, [pc, #20] @ 87cf4 <__cxa_atexit@plt+0x7bf2c> │ │ │ │ + ldr r3, [pc, #20] @ 78c28 <__cxa_atexit@plt+0x6ce60> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #32] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r2, #108, 16 @ 0x6c0000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq lr, r8, asr #22 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + mvnseq r3, ip, asr #25 │ │ │ │ + andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87d50 <__cxa_atexit@plt+0x7bf88> │ │ │ │ - ldr lr, [pc, #68] @ 87d68 <__cxa_atexit@plt+0x7bfa0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 87ed8 <__cxa_atexit@plt+0x7c110> │ │ │ │ - ldr r3, [pc, #20] @ 87d6c <__cxa_atexit@plt+0x7bfa4> │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 78c88 <__cxa_atexit@plt+0x6cec0> │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 78cf0 <__cxa_atexit@plt+0x6cf28> │ │ │ │ + ldr r1, [pc, #168] @ 78d14 <__cxa_atexit@plt+0x6cf4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + b 78cc8 <__cxa_atexit@plt+0x6cf00> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 78cfc <__cxa_atexit@plt+0x6cf34> │ │ │ │ + ldr r1, [pc, #108] @ 78d08 <__cxa_atexit@plt+0x6cf40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + ldr r1, [pc, #84] @ 78d0c <__cxa_atexit@plt+0x6cf44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + sub r2, r6, #22 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r3, [pc, #60] @ 78d10 <__cxa_atexit@plt+0x6cf48> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - ldrsbeq lr, [sp, #160]! @ 0xa0 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + stmib r5, {r2, r3, sl} │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffc288 │ │ │ │ + andseq r9, r3, #52, 14 @ 0xd00000 │ │ │ │ + @ instruction: 0xffffe6b4 │ │ │ │ + @ instruction: 0xffffc3b0 │ │ │ │ + mvnseq r3, r0, ror #23 │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 78da0 <__cxa_atexit@plt+0x6cfd8> │ │ │ │ + ldr r2, [pc, #172] @ 78dec <__cxa_atexit@plt+0x6d024> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78dd0 <__cxa_atexit@plt+0x6d008> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87dc8 <__cxa_atexit@plt+0x7c000> │ │ │ │ - ldr lr, [pc, #68] @ 87de0 <__cxa_atexit@plt+0x7c018> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 87ed8 <__cxa_atexit@plt+0x7c110> │ │ │ │ - ldr r3, [pc, #20] @ 87de4 <__cxa_atexit@plt+0x7c01c> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 78dd8 <__cxa_atexit@plt+0x6d010> │ │ │ │ + ldr r0, [pc, #120] @ 78df0 <__cxa_atexit@plt+0x6d028> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #116] @ 78df4 <__cxa_atexit@plt+0x6d02c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r3, [pc, #60] @ 78de4 <__cxa_atexit@plt+0x6d01c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r2, #120, 14 @ 0x1e00000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq lr, r8, asr sl │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78dd0 <__cxa_atexit@plt+0x6d008> │ │ │ │ + ldr r3, [pc, #44] @ 78de8 <__cxa_atexit@plt+0x6d020> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffc100 │ │ │ │ + mvnseq r3, r0, lsl #22 │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87e40 <__cxa_atexit@plt+0x7c078> │ │ │ │ - ldr lr, [pc, #68] @ 87e58 <__cxa_atexit@plt+0x7c090> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 87ed8 <__cxa_atexit@plt+0x7c110> │ │ │ │ - ldr r3, [pc, #20] @ 87e5c <__cxa_atexit@plt+0x7c094> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78e4c <__cxa_atexit@plt+0x6d084> │ │ │ │ + ldr r3, [pc, #56] @ 78e58 <__cxa_atexit@plt+0x6d090> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #48] @ 78e5c <__cxa_atexit@plt+0x6d094> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r2, #0, 14 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq lr, r0, ror #19 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xffffc054 │ │ │ │ + @ instruction: 0x01ff3a98 │ │ │ │ + andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87eb8 <__cxa_atexit@plt+0x7c0f0> │ │ │ │ - ldr lr, [pc, #68] @ 87ed0 <__cxa_atexit@plt+0x7c108> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 87ed8 <__cxa_atexit@plt+0x7c110> │ │ │ │ - ldr r3, [pc, #20] @ 87ed4 <__cxa_atexit@plt+0x7c10c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 78e90 <__cxa_atexit@plt+0x6d0c8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + b 78ec0 <__cxa_atexit@plt+0x6d0f8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 78ee8 <__cxa_atexit@plt+0x6d120> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #64] @ 78ef4 <__cxa_atexit@plt+0x6d12c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + str r3, [r1, #12] │ │ │ │ + sub r3, r6, #6 │ │ │ │ + ldr r7, [pc, #48] @ 78ef8 <__cxa_atexit@plt+0x6d130> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + stm r5, {r3, r7, sl} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r9, r3, #56, 10 @ 0xe000000 │ │ │ │ + @ instruction: 0xffffe4c0 │ │ │ │ + ldrsheq r3, [pc, #156] @ 78fa0 <__cxa_atexit@plt+0x6d1d8> │ │ │ │ + andeq r0, r0, sl, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 78f24 <__cxa_atexit@plt+0x6d15c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sl, r2, #136, 12 @ 0x8800000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + ldrsbeq r3, [pc, #144] @ 78fc0 <__cxa_atexit@plt+0x6d1f8> │ │ │ │ + andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 87f58 <__cxa_atexit@plt+0x7c190> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 87f84 <__cxa_atexit@plt+0x7c1bc> │ │ │ │ - ldr lr, [pc, #144] @ 87fa8 <__cxa_atexit@plt+0x7c1e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 87fac <__cxa_atexit@plt+0x7c1e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 87fa0 <__cxa_atexit@plt+0x7c1d8> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 78f58 <__cxa_atexit@plt+0x6d190> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + b 78f88 <__cxa_atexit@plt+0x6d1c0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 78fb0 <__cxa_atexit@plt+0x6d1e8> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #64] @ 78fbc <__cxa_atexit@plt+0x6d1f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + str r3, [r1, #12] │ │ │ │ + sub r3, r6, #6 │ │ │ │ + ldr r7, [pc, #48] @ 78fc0 <__cxa_atexit@plt+0x6d1f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + stm r5, {r3, r7, sl} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r9, r3, #112, 8 @ 0x70000000 │ │ │ │ + @ instruction: 0xffffe3f8 │ │ │ │ + mvnseq r3, r4, lsr r9 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 78ff8 <__cxa_atexit@plt+0x6d230> │ │ │ │ + ldr r7, [pc, #60] @ 79020 <__cxa_atexit@plt+0x6d258> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 87f7c <__cxa_atexit@plt+0x7c1b4> │ │ │ │ - b 87fbc <__cxa_atexit@plt+0x7c1f4> │ │ │ │ + beq 79014 <__cxa_atexit@plt+0x6d24c> │ │ │ │ + b 79100 <__cxa_atexit@plt+0x6d338> │ │ │ │ + ldr r3, [pc, #28] @ 7901c <__cxa_atexit@plt+0x6d254> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 79014 <__cxa_atexit@plt+0x6d24c> │ │ │ │ + b 79030 <__cxa_atexit@plt+0x6d268> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 87fa4 <__cxa_atexit@plt+0x7c1dc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff2ac │ │ │ │ - andseq sl, r2, #52, 10 @ 0xd000000 │ │ │ │ - @ instruction: 0x01fde890 │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + ldrsbeq r3, [pc, #132] @ 790b0 <__cxa_atexit@plt+0x6d2e8> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8808c <__cxa_atexit@plt+0x7c2c4> │ │ │ │ + bne 79058 <__cxa_atexit@plt+0x6d290> │ │ │ │ + ldr r7, [pc, #156] @ 790e0 <__cxa_atexit@plt+0x6d318> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 790c8 <__cxa_atexit@plt+0x6d300> │ │ │ │ + b 79100 <__cxa_atexit@plt+0x6d338> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 880e0 <__cxa_atexit@plt+0x7c318> │ │ │ │ - ldr r8, [pc, #312] @ 88118 <__cxa_atexit@plt+0x7c350> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 8811c <__cxa_atexit@plt+0x7c354> │ │ │ │ + bcc 790d0 <__cxa_atexit@plt+0x6d308> │ │ │ │ + ldr r7, [pc, #116] @ 790e4 <__cxa_atexit@plt+0x6d31c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #112] @ 790e8 <__cxa_atexit@plt+0x6d320> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 88120 <__cxa_atexit@plt+0x7c358> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 88124 <__cxa_atexit@plt+0x7c35c> │ │ │ │ + ldr r1, [pc, #108] @ 790ec <__cxa_atexit@plt+0x6d324> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add sl, r1, #1 │ │ │ │ + add r9, r5, #16 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr ip, [pc, #80] @ 790f0 <__cxa_atexit@plt+0x6d328> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + stm r5, {r1, r7, lr} │ │ │ │ + str sl, [r5, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 880f0 <__cxa_atexit@plt+0x7c328> │ │ │ │ - ldr r2, [pc, #108] @ 88110 <__cxa_atexit@plt+0x7c348> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 88114 <__cxa_atexit@plt+0x7c34c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 8810c <__cxa_atexit@plt+0x7c344> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff120 │ │ │ │ - andseq sl, r2, #184, 6 @ 0xe0000002 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - andseq sl, r2, #236, 6 @ 0xb0000003 │ │ │ │ - andseq sl, r2, #196, 8 @ 0xc4000000 │ │ │ │ - mvnseq lr, ip, lsl #14 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffbdc4 │ │ │ │ + @ instruction: 0xffffe310 │ │ │ │ + andseq r9, r3, #128, 6 │ │ │ │ + andseq r9, r3, #76, 6 @ 0x30000001 │ │ │ │ + mvnseq r3, r4, lsl #16 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 79180 <__cxa_atexit@plt+0x6d3b8> │ │ │ │ + ldr r6, [r3, #6] │ │ │ │ + ldr r2, [pc, #232] @ 7920c <__cxa_atexit@plt+0x6d444> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 791d0 <__cxa_atexit@plt+0x6d408> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 88188 <__cxa_atexit@plt+0x7c3c0> │ │ │ │ - ldr r2, [pc, #80] @ 881a0 <__cxa_atexit@plt+0x7c3d8> │ │ │ │ + bcc 791ec <__cxa_atexit@plt+0x6d424> │ │ │ │ + ldr r3, [pc, #196] @ 79218 <__cxa_atexit@plt+0x6d450> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #192] @ 7921c <__cxa_atexit@plt+0x6d454> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 881a4 <__cxa_atexit@plt+0x7c3dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 881a8 <__cxa_atexit@plt+0x7c3e0> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r6, [pc, #128] @ 79208 <__cxa_atexit@plt+0x6d440> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 791e0 <__cxa_atexit@plt+0x6d418> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 791fc <__cxa_atexit@plt+0x6d434> │ │ │ │ + ldr r3, [pc, #100] @ 79210 <__cxa_atexit@plt+0x6d448> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #96] @ 79214 <__cxa_atexit@plt+0x6d44c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff074 │ │ │ │ - andseq sl, r2, #12, 6 @ 0x30000000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 88940 <__cxa_atexit@plt+0x7cb78> │ │ │ │ - mvnseq lr, r0, lsl #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 88270 <__cxa_atexit@plt+0x7c4a8> │ │ │ │ - ldr r1, [pc, #184] @ 88290 <__cxa_atexit@plt+0x7c4c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 88294 <__cxa_atexit@plt+0x7c4cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 88258 <__cxa_atexit@plt+0x7c490> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 88264 <__cxa_atexit@plt+0x7c49c> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 8827c <__cxa_atexit@plt+0x7c4b4> │ │ │ │ - ldr r5, [pc, #116] @ 88298 <__cxa_atexit@plt+0x7c4d0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 8829c <__cxa_atexit@plt+0x7c4d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 882a0 <__cxa_atexit@plt+0x7c4d8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq sl, r2, #0, 4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq sl, r2, #200, 2 @ 0x32 │ │ │ │ - andseq sl, r2, #196, 2 @ 0x31 │ │ │ │ - @ instruction: 0x01fde590 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + @ instruction: 0xffffb924 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + @ instruction: 0xffffbc34 │ │ │ │ + ldrsbeq r3, [pc, #104] @ 79290 <__cxa_atexit@plt+0x6d4c8> │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79274 <__cxa_atexit@plt+0x6d4ac> │ │ │ │ + ldr r3, [pc, #56] @ 79280 <__cxa_atexit@plt+0x6d4b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #48] @ 79284 <__cxa_atexit@plt+0x6d4bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xffffbb3c │ │ │ │ + mvnseq r3, r0, ror r6 │ │ │ │ + andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 88304 <__cxa_atexit@plt+0x7c53c> │ │ │ │ + bne 792b8 <__cxa_atexit@plt+0x6d4f0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + b 792e8 <__cxa_atexit@plt+0x6d520> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 88314 <__cxa_atexit@plt+0x7c54c> │ │ │ │ - ldr r3, [pc, #76] @ 88328 <__cxa_atexit@plt+0x7c560> │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 79310 <__cxa_atexit@plt+0x6d548> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #64] @ 7931c <__cxa_atexit@plt+0x6d554> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + str r3, [r1, #12] │ │ │ │ + sub r3, r6, #6 │ │ │ │ + ldr r7, [pc, #48] @ 79320 <__cxa_atexit@plt+0x6d558> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + stm r5, {r3, r7, sl} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r9, r3, #16, 2 │ │ │ │ + @ instruction: 0xffffe098 │ │ │ │ + ldrsbeq r3, [pc, #84] @ 79380 <__cxa_atexit@plt+0x6d5b8> │ │ │ │ + andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79370 <__cxa_atexit@plt+0x6d5a8> │ │ │ │ + ldr r3, [pc, #48] @ 7937c <__cxa_atexit@plt+0x6d5b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 8832c <__cxa_atexit@plt+0x7c564> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ + ldr r2, [pc, #44] @ 79380 <__cxa_atexit@plt+0x6d5b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 88330 <__cxa_atexit@plt+0x7c568> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xffffb784 │ │ │ │ + mvnseq r3, r4, ror r5 │ │ │ │ + andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 793d8 <__cxa_atexit@plt+0x6d610> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7943c <__cxa_atexit@plt+0x6d674> │ │ │ │ + ldr r0, [pc, #160] @ 79460 <__cxa_atexit@plt+0x6d698> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + b 79414 <__cxa_atexit@plt+0x6d64c> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 79448 <__cxa_atexit@plt+0x6d680> │ │ │ │ + ldr r0, [pc, #104] @ 79454 <__cxa_atexit@plt+0x6d68c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r1, [pc, #84] @ 79458 <__cxa_atexit@plt+0x6d690> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + sub r2, r6, #18 │ │ │ │ + ldr r7, [pc, #64] @ 7945c <__cxa_atexit@plt+0x6d694> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + stm r5, {r2, r7, sl} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffb7d4 │ │ │ │ + andseq r8, r3, #232, 30 @ 0x3a0 │ │ │ │ + @ instruction: 0xffffdf6c │ │ │ │ + @ instruction: 0xffffb8e8 │ │ │ │ + @ instruction: 0x01ff3494 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 794ac <__cxa_atexit@plt+0x6d6e4> │ │ │ │ + ldr r7, [pc, #124] @ 79500 <__cxa_atexit@plt+0x6d738> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str sl, [r5, #16] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r2, [pc, #64] @ 794f8 <__cxa_atexit@plt+0x6d730> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 794ec <__cxa_atexit@plt+0x6d724> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #40] @ 794fc <__cxa_atexit@plt+0x6d734> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 729e4 <__cxa_atexit@plt+0x66c1c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r8, ror r3 │ │ │ │ + muleq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrsheq r3, [pc, #52] @ 79540 <__cxa_atexit@plt+0x6d778> │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7954c <__cxa_atexit@plt+0x6d784> │ │ │ │ + ldr r7, [pc, #172] @ 795d0 <__cxa_atexit@plt+0x6d808> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r3, r7, sl} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + ldr r2, [pc, #104] @ 795c4 <__cxa_atexit@plt+0x6d7fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 795b0 <__cxa_atexit@plt+0x6d7e8> │ │ │ │ + ldr r2, [pc, #88] @ 795c8 <__cxa_atexit@plt+0x6d800> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 795b8 <__cxa_atexit@plt+0x6d7f0> │ │ │ │ + ldr r2, [pc, #60] @ 795cc <__cxa_atexit@plt+0x6d804> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq sl, r2, #16, 2 │ │ │ │ - andseq sl, r2, #20, 2 │ │ │ │ - mvnseq lr, r0, lsl #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 729e4 <__cxa_atexit@plt+0x66c1c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffde64 │ │ │ │ + mvnseq r3, r4, lsr #6 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 88354 <__cxa_atexit@plt+0x7c58c> │ │ │ │ + ldr r3, [pc, #72] @ 79630 <__cxa_atexit@plt+0x6d868> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 79624 <__cxa_atexit@plt+0x6d85c> │ │ │ │ + ldr r3, [pc, #44] @ 79634 <__cxa_atexit@plt+0x6d86c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 729e4 <__cxa_atexit@plt+0x66c1c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + mvnseq r3, r0, asr #5 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 79678 <__cxa_atexit@plt+0x6d8b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r8, [r3, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 729e4 <__cxa_atexit@plt+0x66c1c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + mvnseq r3, ip, ror r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 883a8 <__cxa_atexit@plt+0x7c5e0> │ │ │ │ - ldr lr, [pc, #60] @ 883c0 <__cxa_atexit@plt+0x7c5f8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 883c4 <__cxa_atexit@plt+0x7c5fc> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7970c <__cxa_atexit@plt+0x6d944> │ │ │ │ + ldr r1, [pc, #120] @ 79728 <__cxa_atexit@plt+0x6d960> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #116] @ 7972c <__cxa_atexit@plt+0x6d964> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldmdb r5, {r2, r7} │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 79700 <__cxa_atexit@plt+0x6d938> │ │ │ │ + ldr r3, [pc, #84] @ 79730 <__cxa_atexit@plt+0x6d968> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r2, #144, 2 @ 0x24 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r1, sl} │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #32] @ 79734 <__cxa_atexit@plt+0x6d96c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #8 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [lr] │ │ │ │ + mov r5, lr │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andseq r8, r3, #176, 26 @ 0x2c00 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + mvnseq r3, r0, asr #3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 88410 <__cxa_atexit@plt+0x7c648> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 88428 <__cxa_atexit@plt+0x7c660> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 8842c <__cxa_atexit@plt+0x7c664> │ │ │ │ + bcc 797c0 <__cxa_atexit@plt+0x6d9f8> │ │ │ │ + ldr r2, [pc, #120] @ 797d8 <__cxa_atexit@plt+0x6da10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ 797dc <__cxa_atexit@plt+0x6da14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 797b8 <__cxa_atexit@plt+0x6d9f0> │ │ │ │ + ldr r3, [pc, #76] @ 797e0 <__cxa_atexit@plt+0x6da18> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 797e4 <__cxa_atexit@plt+0x6da1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sl, r2, #24, 2 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq lr, r4, lsl #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 884ec <__cxa_atexit@plt+0x7c724> │ │ │ │ - ldr r1, [pc, #184] @ 8850c <__cxa_atexit@plt+0x7c744> │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andseq r8, r3, #0, 26 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + mvnseq r3, r0, lsl r1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 79824 <__cxa_atexit@plt+0x6da5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + ldrsbeq r3, [pc] @ 79830 <__cxa_atexit@plt+0x6da68> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #24] @ 79858 <__cxa_atexit@plt+0x6da90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 729e4 <__cxa_atexit@plt+0x66c1c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x01ff309c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + str r7, [r5] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 798e8 <__cxa_atexit@plt+0x6db20> │ │ │ │ + ldr r1, [pc, #116] @ 79904 <__cxa_atexit@plt+0x6db3c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 88510 <__cxa_atexit@plt+0x7c748> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 884d4 <__cxa_atexit@plt+0x7c70c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 884e0 <__cxa_atexit@plt+0x7c718> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 884f8 <__cxa_atexit@plt+0x7c730> │ │ │ │ - ldr r5, [pc, #116] @ 88514 <__cxa_atexit@plt+0x7c74c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 88518 <__cxa_atexit@plt+0x7c750> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 8851c <__cxa_atexit@plt+0x7c754> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + ldr r0, [pc, #112] @ 79908 <__cxa_atexit@plt+0x6db40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldmdb r5, {r2, r7} │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 798dc <__cxa_atexit@plt+0x6db14> │ │ │ │ + ldr r3, [pc, #80] @ 7990c <__cxa_atexit@plt+0x6db44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r9, r2, #132, 30 @ 0x210 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r9, r2, #76, 30 @ 0x130 │ │ │ │ - andseq r9, r2, #72, 30 @ 0x120 │ │ │ │ - mvnseq lr, r4, lsl r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [pc, #32] @ 79910 <__cxa_atexit@plt+0x6db48> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #8 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [lr] │ │ │ │ + mov r5, lr │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andseq r8, r3, #208, 22 @ 0x34000 │ │ │ │ + @ instruction: 0xffffdacc │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + mvnseq r2, r4, ror #31 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 88580 <__cxa_atexit@plt+0x7c7b8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 88590 <__cxa_atexit@plt+0x7c7c8> │ │ │ │ - ldr r3, [pc, #76] @ 885a4 <__cxa_atexit@plt+0x7c7dc> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7999c <__cxa_atexit@plt+0x6dbd4> │ │ │ │ + ldr r2, [pc, #120] @ 799b4 <__cxa_atexit@plt+0x6dbec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ 799b8 <__cxa_atexit@plt+0x6dbf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 79994 <__cxa_atexit@plt+0x6dbcc> │ │ │ │ + ldr r3, [pc, #76] @ 799bc <__cxa_atexit@plt+0x6dbf4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 885a8 <__cxa_atexit@plt+0x7c7e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 885ac <__cxa_atexit@plt+0x7c7e4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq r9, r2, #148, 28 @ 0x940 │ │ │ │ - andseq r9, r2, #152, 28 @ 0x980 │ │ │ │ - mvnseq lr, r4, lsl #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #28] @ 799c0 <__cxa_atexit@plt+0x6dbf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andseq r8, r3, #36, 22 @ 0x9000 │ │ │ │ + @ instruction: 0xffffda18 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + mvnseq r2, r4, lsr pc │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 885d0 <__cxa_atexit@plt+0x7c808> │ │ │ │ + ldr r3, [pc, #40] @ 79a00 <__cxa_atexit@plt+0x6dc38> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + @ instruction: 0xffffd9b0 │ │ │ │ + ldrsheq r2, [pc, #228] @ 79af0 <__cxa_atexit@plt+0x6dd28> │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 79a3c <__cxa_atexit@plt+0x6dc74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #12] @ 79a40 <__cxa_atexit@plt+0x6dc78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 729e4 <__cxa_atexit@plt+0x66c1c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq r8, r3, #204, 18 @ 0x330000 │ │ │ │ + ldrheq r2, [pc, #228] @ 79b30 <__cxa_atexit@plt+0x6dd68> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 88624 <__cxa_atexit@plt+0x7c85c> │ │ │ │ - ldr lr, [pc, #60] @ 8863c <__cxa_atexit@plt+0x7c874> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 88640 <__cxa_atexit@plt+0x7c878> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 79ad0 <__cxa_atexit@plt+0x6dd08> │ │ │ │ + ldr r1, [pc, #116] @ 79aec <__cxa_atexit@plt+0x6dd24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #112] @ 79af0 <__cxa_atexit@plt+0x6dd28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldmdb r5, {r2, r7} │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 79ac4 <__cxa_atexit@plt+0x6dcfc> │ │ │ │ + ldr r3, [pc, #80] @ 79af4 <__cxa_atexit@plt+0x6dd2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r2, #20, 30 @ 0x50 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #32] @ 79af8 <__cxa_atexit@plt+0x6dd30> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #8 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [lr] │ │ │ │ + mov r5, lr │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andseq r8, r3, #232, 18 @ 0x3a0000 │ │ │ │ + @ instruction: 0xffffd8e4 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsheq r2, [pc, #220] @ 79be0 <__cxa_atexit@plt+0x6de18> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8868c <__cxa_atexit@plt+0x7c8c4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 886a4 <__cxa_atexit@plt+0x7c8dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 886a8 <__cxa_atexit@plt+0x7c8e0> │ │ │ │ + bcc 79b84 <__cxa_atexit@plt+0x6ddbc> │ │ │ │ + ldr r2, [pc, #120] @ 79b9c <__cxa_atexit@plt+0x6ddd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ 79ba0 <__cxa_atexit@plt+0x6ddd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 79b7c <__cxa_atexit@plt+0x6ddb4> │ │ │ │ + ldr r3, [pc, #76] @ 79ba4 <__cxa_atexit@plt+0x6dddc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 79ba8 <__cxa_atexit@plt+0x6dde0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r2, #156, 28 @ 0x9c0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq lr, r8, lsl #3 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 88730 <__cxa_atexit@plt+0x7c968> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8873c <__cxa_atexit@plt+0x7c974> │ │ │ │ - ldr lr, [pc, #108] @ 8874c <__cxa_atexit@plt+0x7c984> │ │ │ │ - add lr, pc, lr │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andseq r8, r3, #60, 18 @ 0xf0000 │ │ │ │ + @ instruction: 0xffffd830 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + mvnseq r2, ip, asr #26 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 79be8 <__cxa_atexit@plt+0x6de20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 88750 <__cxa_atexit@plt+0x7c988> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 88754 <__cxa_atexit@plt+0x7c98c> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 72328 <__cxa_atexit@plt+0x66560> │ │ │ │ + @ instruction: 0xffffd7c8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79c24 <__cxa_atexit@plt+0x6de5c> │ │ │ │ + ldr r3, [pc, #40] @ 79c3c <__cxa_atexit@plt+0x6de74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 79c40 <__cxa_atexit@plt+0x6de78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r3, #44, 22 @ 0xb000 │ │ │ │ + mvnseq r2, r0, lsr sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79c7c <__cxa_atexit@plt+0x6deb4> │ │ │ │ + ldr r3, [pc, #40] @ 79c94 <__cxa_atexit@plt+0x6decc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 79c98 <__cxa_atexit@plt+0x6ded0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r3, #216, 20 @ 0xd8000 │ │ │ │ + ldrsbeq r2, [pc, #204] @ 79d6c <__cxa_atexit@plt+0x6dfa4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79cdc <__cxa_atexit@plt+0x6df14> │ │ │ │ + ldr r3, [pc, #48] @ 79cf4 <__cxa_atexit@plt+0x6df2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 79cf8 <__cxa_atexit@plt+0x6df30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r3, #136, 20 @ 0x88000 │ │ │ │ + mvnseq r2, r0, lsl #25 │ │ │ │ + mvneq sp, lr, lsr #10 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq sp, lr, ror #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq sp, pc, lsr #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq sp, ip, ror #11 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r2, r8, lsr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 7a954 <__cxa_atexit@plt+0x6eb8c> │ │ │ │ + ldrsheq r2, [pc, #176] @ 79e28 <__cxa_atexit@plt+0x6e060> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79dac <__cxa_atexit@plt+0x6dfe4> │ │ │ │ + ldr r2, [pc, #36] @ 79db4 <__cxa_atexit@plt+0x6dfec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 79db8 <__cxa_atexit@plt+0x6dff0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 88758 <__cxa_atexit@plt+0x7c990> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ + b 79edc <__cxa_atexit@plt+0x6e114> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andseq r8, r3, #88, 12 @ 0x5800000 │ │ │ │ + andseq r8, r3, #100, 12 @ 0x6400000 │ │ │ │ + mvnseq r2, r4, lsr #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79df4 <__cxa_atexit@plt+0x6e02c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 79dfc <__cxa_atexit@plt+0x6e034> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 79edc <__cxa_atexit@plt+0x6e114> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq r9, r2, #4, 26 @ 0x100 │ │ │ │ - andseq r9, r2, #100, 26 @ 0x1900 │ │ │ │ - andseq r9, r2, #152, 26 @ 0x2600 │ │ │ │ - mvnseq lr, r0, ror #1 │ │ │ │ + andseq r8, r3, #4, 12 @ 0x400000 │ │ │ │ + mvnseq r2, r0, ror #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79e38 <__cxa_atexit@plt+0x6e070> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 79e40 <__cxa_atexit@plt+0x6e078> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 79edc <__cxa_atexit@plt+0x6e114> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r3, #192, 10 @ 0x30000000 │ │ │ │ + mvnseq r2, ip, lsl fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79e7c <__cxa_atexit@plt+0x6e0b4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 79e84 <__cxa_atexit@plt+0x6e0bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 79edc <__cxa_atexit@plt+0x6e114> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r3, #124, 10 @ 0x1f000000 │ │ │ │ + ldrsbeq r2, [pc, #168] @ 79f38 <__cxa_atexit@plt+0x6e170> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79ec0 <__cxa_atexit@plt+0x6e0f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 79ec8 <__cxa_atexit@plt+0x6e100> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 79edc <__cxa_atexit@plt+0x6e114> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r3, #56, 10 @ 0xe000000 │ │ │ │ + @ instruction: 0x01ff2a90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 887ec <__cxa_atexit@plt+0x7ca24> │ │ │ │ - ldr lr, [pc, #116] @ 887f4 <__cxa_atexit@plt+0x7ca2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 887e0 <__cxa_atexit@plt+0x7ca18> │ │ │ │ - mov r7, r8 │ │ │ │ - b 88804 <__cxa_atexit@plt+0x7ca3c> │ │ │ │ + bhi 79f64 <__cxa_atexit@plt+0x6e19c> │ │ │ │ + ldr r2, [pc, #124] @ 79f6c <__cxa_atexit@plt+0x6e1a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 79f38 <__cxa_atexit@plt+0x6e170> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 79f48 <__cxa_atexit@plt+0x6e180> │ │ │ │ + ldr r3, [pc, #84] @ 79f70 <__cxa_atexit@plt+0x6e1a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 79f5c <__cxa_atexit@plt+0x6e194> │ │ │ │ + b 79fe8 <__cxa_atexit@plt+0x6e220> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #36] @ 79f74 <__cxa_atexit@plt+0x6e1ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq lr, r8, asr #32 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 888d4 <__cxa_atexit@plt+0x7cb0c> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 88870 <__cxa_atexit@plt+0x7caa8> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 88884 <__cxa_atexit@plt+0x7cabc> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 888ec <__cxa_atexit@plt+0x7cb24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 888e4 <__cxa_atexit@plt+0x7cb1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 888e8 <__cxa_atexit@plt+0x7cb20> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 88940 <__cxa_atexit@plt+0x7cb78> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r2, #164, 22 @ 0x29000 │ │ │ │ - andseq r9, r2, #124, 22 @ 0x1f000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - mvnseq sp, r0, asr pc │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 88924 <__cxa_atexit@plt+0x7cb5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 88940 <__cxa_atexit@plt+0x7cb78> │ │ │ │ - andseq r9, r2, #40, 22 @ 0xa000 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - mvnseq sp, ip, lsl #30 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 88ac8 <__cxa_atexit@plt+0x7cd00> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r2, [r9, #19] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r9, #23] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, lr, sl │ │ │ │ - add fp, r2, r1 │ │ │ │ - sub r3, r0, sl │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 889b8 <__cxa_atexit@plt+0x7cbf0> │ │ │ │ - add r2, lr, r1 │ │ │ │ - add r4, r2, sl │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb ip, [r4, r2] │ │ │ │ - sub r7, ip, #48 @ 0x30 │ │ │ │ - cmp r7, #10 │ │ │ │ - bcs 88a3c <__cxa_atexit@plt+0x7cc74> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 8899c <__cxa_atexit@plt+0x7cbd4> │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 88ae0 <__cxa_atexit@plt+0x7cd18> │ │ │ │ - ldr lr, [pc, #296] @ 88b34 <__cxa_atexit@plt+0x7cd6c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r2 │ │ │ │ - b 88abc <__cxa_atexit@plt+0x7ccf4> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r8, r1 │ │ │ │ - bcc 88b08 <__cxa_atexit@plt+0x7cd40> │ │ │ │ - ldr lr, [pc, #152] @ 88b2c <__cxa_atexit@plt+0x7cd64> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 88c30 <__cxa_atexit@plt+0x7ce68> │ │ │ │ - ldr r7, [pc, #108] @ 88b3c <__cxa_atexit@plt+0x7cd74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 88b38 <__cxa_atexit@plt+0x7cd70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #32] @ 88b30 <__cxa_atexit@plt+0x7cd68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r2, #128, 20 @ 0x80000 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r9, r2, #8, 22 @ 0x2000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrsheq lr, [sp, #184]! @ 0xb8 │ │ │ │ - mvnseq sp, r0, lsl #26 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andseq r8, r3, #176, 8 @ 0xb0000000 │ │ │ │ + mvnseq r2, r8, ror #19 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 88b98 <__cxa_atexit@plt+0x7cdd0> │ │ │ │ - ldr lr, [pc, #72] @ 88bb0 <__cxa_atexit@plt+0x7cde8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 88c30 <__cxa_atexit@plt+0x7ce68> │ │ │ │ - ldr r3, [pc, #20] @ 88bb4 <__cxa_atexit@plt+0x7cdec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79fb8 <__cxa_atexit@plt+0x6e1f0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ 79fd4 <__cxa_atexit@plt+0x6e20c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r2, #172, 18 @ 0x2b0000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq sp, r8, lsl #25 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 79fcc <__cxa_atexit@plt+0x6e204> │ │ │ │ + b 79fe8 <__cxa_atexit@plt+0x6e220> │ │ │ │ + ldr r7, [pc, #24] @ 79fd8 <__cxa_atexit@plt+0x6e210> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r8, r3, #64, 8 @ 0x40000000 │ │ │ │ + mvnseq r2, r4, lsl #19 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 88c10 <__cxa_atexit@plt+0x7ce48> │ │ │ │ - ldr lr, [pc, #68] @ 88c28 <__cxa_atexit@plt+0x7ce60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 88c30 <__cxa_atexit@plt+0x7ce68> │ │ │ │ - ldr r3, [pc, #20] @ 88c2c <__cxa_atexit@plt+0x7ce64> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7a0d0 <__cxa_atexit@plt+0x6e308> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + cmp r0, #34 @ 0x22 │ │ │ │ + beq 7a034 <__cxa_atexit@plt+0x6e26c> │ │ │ │ + cmp r0, #92 @ 0x5c │ │ │ │ + bne 7a090 <__cxa_atexit@plt+0x6e2c8> │ │ │ │ + ldr r3, [pc, #216] @ 7a0f8 <__cxa_atexit@plt+0x6e330> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r2, #48, 18 @ 0xc0000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 88cb0 <__cxa_atexit@plt+0x7cee8> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 88cdc <__cxa_atexit@plt+0x7cf14> │ │ │ │ - ldr lr, [pc, #144] @ 88d00 <__cxa_atexit@plt+0x7cf38> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7a0c8 <__cxa_atexit@plt+0x6e300> │ │ │ │ + b 7a108 <__cxa_atexit@plt+0x6e340> │ │ │ │ + ldr r2, [pc, #176] @ 7a0ec <__cxa_atexit@plt+0x6e324> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub lr, r3, #18 │ │ │ │ + ldr r0, [pc, #160] @ 7a0f0 <__cxa_atexit@plt+0x6e328> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #225 @ 0xe1 │ │ │ │ + add r2, r2, #512 @ 0x200 │ │ │ │ + ldr r8, [pc, #148] @ 7a0f4 <__cxa_atexit@plt+0x6e32c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r0, r0, #17 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r6, r8} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #76] @ 7a0e4 <__cxa_atexit@plt+0x6e31c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 88d04 <__cxa_atexit@plt+0x7cf3c> │ │ │ │ + ldr lr, [pc, #64] @ 7a0e8 <__cxa_atexit@plt+0x6e320> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 88cf8 <__cxa_atexit@plt+0x7cf30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88cd4 <__cxa_atexit@plt+0x7cf0c> │ │ │ │ - b 88d14 <__cxa_atexit@plt+0x7cf4c> │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + add r6, r6, #24 │ │ │ │ + sub r7, r3, #18 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 88cfc <__cxa_atexit@plt+0x7cf34> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff54c │ │ │ │ - andseq r9, r2, #220, 14 @ 0x3700000 │ │ │ │ - mvnseq sp, r8, lsr fp │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + andseq r8, r3, #68, 6 @ 0x10000001 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + andseq r8, r3, #160, 6 @ 0x80000002 │ │ │ │ + andseq r8, r3, #140, 6 @ 0x30000002 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + mvnseq r2, r4, ror #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 88de4 <__cxa_atexit@plt+0x7d01c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 88e38 <__cxa_atexit@plt+0x7d070> │ │ │ │ - ldr r8, [pc, #312] @ 88e70 <__cxa_atexit@plt+0x7d0a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 88e74 <__cxa_atexit@plt+0x7d0ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 88e78 <__cxa_atexit@plt+0x7d0b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 88e7c <__cxa_atexit@plt+0x7d0b4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ + bne 7a140 <__cxa_atexit@plt+0x6e378> │ │ │ │ + ldr r3, [pc, #188] @ 7a1d8 <__cxa_atexit@plt+0x6e410> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r2, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7a1a4 <__cxa_atexit@plt+0x6e3dc> │ │ │ │ + b 7a1ec <__cxa_atexit@plt+0x6e424> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7a168 <__cxa_atexit@plt+0x6e3a0> │ │ │ │ + ldr r7, [pc, #120] @ 7a1d0 <__cxa_atexit@plt+0x6e408> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #112] @ 7a1d4 <__cxa_atexit@plt+0x6e40c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 88e48 <__cxa_atexit@plt+0x7d080> │ │ │ │ - ldr r2, [pc, #108] @ 88e68 <__cxa_atexit@plt+0x7d0a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 88e6c <__cxa_atexit@plt+0x7d0a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7a1ac <__cxa_atexit@plt+0x6e3e4> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #76] @ 7a1dc <__cxa_atexit@plt+0x6e414> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 88e64 <__cxa_atexit@plt+0x7d09c> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #24] @ 7a1cc <__cxa_atexit@plt+0x6e404> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff3c0 │ │ │ │ - andseq r9, r2, #96, 12 @ 0x6000000 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq r9, r2, #148, 12 @ 0x9400000 │ │ │ │ - andseq r9, r2, #108, 14 @ 0x1b00000 │ │ │ │ - ldrheq sp, [sp, #148]! @ 0x94 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + mvnseq r2, r0, lsl r8 │ │ │ │ + mvnseq r2, r4, lsl #16 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andseq r8, r3, #92, 4 @ 0xc0000005 │ │ │ │ + mvnseq r2, r0, lsl #15 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 88ee0 <__cxa_atexit@plt+0x7d118> │ │ │ │ - ldr r2, [pc, #80] @ 88ef8 <__cxa_atexit@plt+0x7d130> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 88efc <__cxa_atexit@plt+0x7d134> │ │ │ │ + bcc 7a2cc <__cxa_atexit@plt+0x6e504> │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r3, #4 │ │ │ │ + cmp r1, #34 @ 0x22 │ │ │ │ + bne 7a290 <__cxa_atexit@plt+0x6e4c8> │ │ │ │ + ldr lr, [pc, #188] @ 7a2d8 <__cxa_atexit@plt+0x6e510> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #184] @ 7a2dc <__cxa_atexit@plt+0x6e514> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr lr, [pc, #168] @ 7a2e0 <__cxa_atexit@plt+0x6e518> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 88f00 <__cxa_atexit@plt+0x7d138> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff314 │ │ │ │ - andseq r9, r2, #180, 10 @ 0x2d000000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 8966c <__cxa_atexit@plt+0x7d8a4> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r1 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 88ff4 <__cxa_atexit@plt+0x7d22c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r2, r0, r9 │ │ │ │ - sub r8, r2, r1 │ │ │ │ - cmp r9, r8 │ │ │ │ - bcs 88fa4 <__cxa_atexit@plt+0x7d1dc> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - ldr ip, [pc, #208] @ 89020 <__cxa_atexit@plt+0x7d258> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr sl, [pc, #204] @ 89024 <__cxa_atexit@plt+0x7d25c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r9 │ │ │ │ - b 88f70 <__cxa_atexit@plt+0x7d1a8> │ │ │ │ - mov r3, r1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ - beq 88fac <__cxa_atexit@plt+0x7d1e4> │ │ │ │ - add r1, ip, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 88f60 <__cxa_atexit@plt+0x7d198> │ │ │ │ - ldrb r3, [r2] │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ - beq 88f9c <__cxa_atexit@plt+0x7d1d4> │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ - mov r3, r1 │ │ │ │ - bne 88f64 <__cxa_atexit@plt+0x7d19c> │ │ │ │ - b 88fb4 <__cxa_atexit@plt+0x7d1ec> │ │ │ │ - add r3, sl, #2 │ │ │ │ - b 88f64 <__cxa_atexit@plt+0x7d19c> │ │ │ │ - mov r2, r9 │ │ │ │ - b 88fb8 <__cxa_atexit@plt+0x7d1f0> │ │ │ │ - mov r2, r8 │ │ │ │ - b 88fb8 <__cxa_atexit@plt+0x7d1f0> │ │ │ │ - add r3, ip, #1 │ │ │ │ - sub r0, r2, r9 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 88ffc <__cxa_atexit@plt+0x7d234> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 89028 <__cxa_atexit@plt+0x7d260> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r1, lr, #225 @ 0xe1 │ │ │ │ + add r1, r1, #512 @ 0x200 │ │ │ │ + sub r0, r6, #30 │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r8, [r3, #56] @ 0x38 │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + str r9, [r3, #64] @ 0x40 │ │ │ │ + sub r9, r6, #42 @ 0x2a │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + add r2, lr, #17 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #76] @ 7a2e4 <__cxa_atexit@plt+0x6e51c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r3, #28]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + ldr lr, [pc, #52] @ 7a2e8 <__cxa_atexit@plt+0x6e520> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r2, r3, #16 │ │ │ │ + stm r2, {r1, sl, lr} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r6, #42 @ 0x2a │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #24] @ 8901c <__cxa_atexit@plt+0x7d254> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #12 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andseq r9, r2, #204, 8 @ 0xcc000000 │ │ │ │ - andseq r9, r2, #188, 8 @ 0xbc000000 │ │ │ │ - andseq r9, r2, #68, 10 @ 0x11000000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffc74 │ │ │ │ + andseq r8, r3, #200, 2 @ 0x32 │ │ │ │ + andseq r8, r3, #184, 2 @ 0x2e │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + andseq r8, r3, #56, 2 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 89068 <__cxa_atexit@plt+0x7d2a0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 89080 <__cxa_atexit@plt+0x7d2b8> │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7a330 <__cxa_atexit@plt+0x6e568> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #44] @ 7a34c <__cxa_atexit@plt+0x6e584> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 89084 <__cxa_atexit@plt+0x7d2bc> │ │ │ │ + ldr r3, [pc, #24] @ 7a350 <__cxa_atexit@plt+0x6e588> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r2, #204, 8 @ 0xcc000000 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - mvnseq sp, ip, lsr #15 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r8, r3, #204 @ 0xcc │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + mvnseq r2, ip, lsl #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7a3cc <__cxa_atexit@plt+0x6e604> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7a3d8 <__cxa_atexit@plt+0x6e610> │ │ │ │ + ldr lr, [pc, #96] @ 7a3e8 <__cxa_atexit@plt+0x6e620> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #92] @ 7a3ec <__cxa_atexit@plt+0x6e624> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr sl, [pc, #76] @ 7a3f0 <__cxa_atexit@plt+0x6e628> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + b 79edc <__cxa_atexit@plt+0x6e114> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mvnseq r2, r8, ror r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 89170 <__cxa_atexit@plt+0x7d3a8> │ │ │ │ - ldr lr, [pc, #228] @ 89190 <__cxa_atexit@plt+0x7d3c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - add sl, r2, #12 │ │ │ │ - ldm sl, {r1, r8, sl} │ │ │ │ - ldr r7, [r2, #24] │ │ │ │ + bhi 7a4d4 <__cxa_atexit@plt+0x6e70c> │ │ │ │ + ldr r1, [pc, #176] @ 7a4e0 <__cxa_atexit@plt+0x6e718> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ - ldr lr, [pc, #196] @ 89194 <__cxa_atexit@plt+0x7d3cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r3, {r1, r9} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ + str r1, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldr r1, [pc, #156] @ 7a4e4 <__cxa_atexit@plt+0x6e71c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 8911c <__cxa_atexit@plt+0x7d354> │ │ │ │ + beq 7a4a0 <__cxa_atexit@plt+0x6e6d8> │ │ │ │ + str r7, [r3] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 89128 <__cxa_atexit@plt+0x7d360> │ │ │ │ - ldr r2, [pc, #152] @ 89198 <__cxa_atexit@plt+0x7d3d0> │ │ │ │ + bne 7a4ac <__cxa_atexit@plt+0x6e6e4> │ │ │ │ + ldr r2, [pc, #120] @ 7a4e8 <__cxa_atexit@plt+0x6e720> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r5, [pc, #140] @ 8919c <__cxa_atexit@plt+0x7d3d4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 7a4c8 <__cxa_atexit@plt+0x6e700> │ │ │ │ + ldr r7, [pc, #92] @ 7a4ec <__cxa_atexit@plt+0x6e724> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8917c <__cxa_atexit@plt+0x7d3b4> │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [pc, #76] @ 891a0 <__cxa_atexit@plt+0x7d3d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - ldr r6, [pc, #68] @ 891a4 <__cxa_atexit@plt+0x7d3dc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + ldr r5, [pc, #60] @ 7a4f0 <__cxa_atexit@plt+0x6e728> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b 7a6e4 <__cxa_atexit@plt+0x6e91c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andseq r9, r2, #32, 6 @ 0x80000000 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andseq r9, r2, #248, 4 @ 0x8000000f │ │ │ │ - andseq r9, r2, #28, 6 @ 0x70000000 │ │ │ │ - andseq r9, r2, #84, 6 @ 0x50000001 │ │ │ │ - mvnseq sp, ip, lsl #13 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andseq r7, r3, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andseq r7, r3, #96, 30 @ 0x180 │ │ │ │ + @ instruction: 0x01ff2490 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 891e0 <__cxa_atexit@plt+0x7d418> │ │ │ │ - ldr r3, [pc, #112] @ 89238 <__cxa_atexit@plt+0x7d470> │ │ │ │ + bne 7a548 <__cxa_atexit@plt+0x6e780> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #68] @ 7a568 <__cxa_atexit@plt+0x6e7a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7a560 <__cxa_atexit@plt+0x6e798> │ │ │ │ + ldr r3, [pc, #48] @ 7a56c <__cxa_atexit@plt+0x6e7a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 8923c <__cxa_atexit@plt+0x7d474> │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + ldr r3, [pc, #32] @ 7a570 <__cxa_atexit@plt+0x6e7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 89228 <__cxa_atexit@plt+0x7d460> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #52] @ 89240 <__cxa_atexit@plt+0x7d478> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - ldr r6, [pc, #44] @ 89244 <__cxa_atexit@plt+0x7d47c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r9, r2, #48, 4 │ │ │ │ - andseq r9, r2, #100, 4 @ 0x40000006 │ │ │ │ - andseq r9, r2, #156, 4 @ 0xc0000009 │ │ │ │ - mvnseq sp, ip, ror #11 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 7a6e4 <__cxa_atexit@plt+0x6e91c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andseq r7, r3, #196, 28 @ 0xc40 │ │ │ │ + mvnseq r2, r0, lsl r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 89268 <__cxa_atexit@plt+0x7d4a0> │ │ │ │ + ldr r3, [pc, #12] @ 7a594 <__cxa_atexit@plt+0x6e7cc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 892f0 <__cxa_atexit@plt+0x7d528> │ │ │ │ - ldr r9, [pc, #108] @ 89308 <__cxa_atexit@plt+0x7d540> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #104] @ 8930c <__cxa_atexit@plt+0x7d544> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #20]! │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r2] │ │ │ │ - ldm r5, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r5, [r5, #16] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r5, [pc, #48] @ 89310 <__cxa_atexit@plt+0x7d548> │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + mvnseq r2, ip, ror #7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r3, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7a5c4 <__cxa_atexit@plt+0x6e7fc> │ │ │ │ + ldr r5, [pc, #164] @ 7a660 <__cxa_atexit@plt+0x6e898> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 89314 <__cxa_atexit@plt+0x7d54c> │ │ │ │ + add r5, r5, #2 │ │ │ │ + b 7a634 <__cxa_atexit@plt+0x6e86c> │ │ │ │ + ldr r2, [pc, #132] @ 7a650 <__cxa_atexit@plt+0x6e888> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7a61c <__cxa_atexit@plt+0x6e854> │ │ │ │ + str r7, [r3] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7a628 <__cxa_atexit@plt+0x6e860> │ │ │ │ + ldr r2, [pc, #104] @ 7a658 <__cxa_atexit@plt+0x6e890> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 7a644 <__cxa_atexit@plt+0x6e87c> │ │ │ │ + ldr r7, [pc, #80] @ 7a65c <__cxa_atexit@plt+0x6e894> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #36] @ 7a654 <__cxa_atexit@plt+0x6e88c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b 7a6e4 <__cxa_atexit@plt+0x6e91c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andseq r7, r3, #228, 26 @ 0x3900 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andseq r7, r3, #80, 28 @ 0x500 │ │ │ │ + mvnseq r2, r0, lsr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7a6b8 <__cxa_atexit@plt+0x6e8f0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #68] @ 7a6d8 <__cxa_atexit@plt+0x6e910> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7a6d0 <__cxa_atexit@plt+0x6e908> │ │ │ │ + ldr r3, [pc, #48] @ 7a6dc <__cxa_atexit@plt+0x6e914> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r2, #120, 4 @ 0x80000007 │ │ │ │ - andseq r9, r2, #204, 2 @ 0x33 │ │ │ │ - andseq r9, r2, #212, 2 @ 0x35 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 89384 <__cxa_atexit@plt+0x7d5bc> │ │ │ │ - ldr r9, [pc, #96] @ 8939c <__cxa_atexit@plt+0x7d5d4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #92] @ 893a0 <__cxa_atexit@plt+0x7d5d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r2, sl, ip, lr} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r3, [pc, #44] @ 893a4 <__cxa_atexit@plt+0x7d5dc> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + ldr r3, [pc, #32] @ 7a6e0 <__cxa_atexit@plt+0x6e918> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 893a8 <__cxa_atexit@plt+0x7d5e0> │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 7a6e4 <__cxa_atexit@plt+0x6e91c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andseq r7, r3, #84, 26 @ 0x1500 │ │ │ │ + mov fp, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r2, [r5] │ │ │ │ + and r6, r2, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 7a764 <__cxa_atexit@plt+0x6e99c> │ │ │ │ + ldr r6, [pc, #176] @ 7a7b4 <__cxa_atexit@plt+0x6e9ec> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-4]! │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7a790 <__cxa_atexit@plt+0x6e9c8> │ │ │ │ + ldr r3, [pc, #148] @ 7a7bc <__cxa_atexit@plt+0x6e9f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ + ldr r1, [pc, #144] @ 7a7c0 <__cxa_atexit@plt+0x6e9f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr lr, [pc, #136] @ 7a7c4 <__cxa_atexit@plt+0x6e9fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str r8, [r9, #24] │ │ │ │ + str r0, [r9, #28] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #68] @ 7a7b0 <__cxa_atexit@plt+0x6e9e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7a784 <__cxa_atexit@plt+0x6e9bc> │ │ │ │ + mov r6, r9 │ │ │ │ + b 7a7d4 <__cxa_atexit@plt+0x6ea0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 7a7b8 <__cxa_atexit@plt+0x6e9f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + mvnseq r2, r8, ror r2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + @ instruction: 0xfffff634 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + ldrheq r2, [pc, #28] @ 7a7ec <__cxa_atexit@plt+0x6ea24> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 7a7fc <__cxa_atexit@plt+0x6ea34> │ │ │ │ + ldr r6, [pc, #156] @ 7a888 <__cxa_atexit@plt+0x6eac0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + b 7a810 <__cxa_atexit@plt+0x6ea48> │ │ │ │ + ldr r6, [pc, #124] @ 7a880 <__cxa_atexit@plt+0x6eab8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #2 │ │ │ │ + str r8, [r5] │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7a864 <__cxa_atexit@plt+0x6ea9c> │ │ │ │ + ldr r3, [pc, #104] @ 7a88c <__cxa_atexit@plt+0x6eac4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #100] @ 7a890 <__cxa_atexit@plt+0x6eac8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r0, [pc, #92] @ 7a894 <__cxa_atexit@plt+0x6eacc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r8, [r9, #24] │ │ │ │ + str r1, [r9, #28] │ │ │ │ + str r0, [r9, #12]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #24] @ 7a884 <__cxa_atexit@plt+0x6eabc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mvnseq r2, r8, ror r1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq r7, r3, #20, 24 @ 0x1400 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + @ instruction: 0xfffff538 │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + mvnseq r2, ip, ror #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7a908 <__cxa_atexit@plt+0x6eb40> │ │ │ │ + ldr r3, [pc, #92] @ 7a920 <__cxa_atexit@plt+0x6eb58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #88] @ 7a924 <__cxa_atexit@plt+0x6eb5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r0, [pc, #80] @ 7a928 <__cxa_atexit@plt+0x6eb60> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r7, [r9, #24] │ │ │ │ + str r1, [r9, #28] │ │ │ │ + str r0, [r9, #12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r3, [pc, #28] @ 7a92c <__cxa_atexit@plt+0x6eb64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r2, #216, 2 @ 0x36 │ │ │ │ - andseq r9, r2, #44, 2 │ │ │ │ - andseq r9, r2, #60, 2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffff498 │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01fdd490 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 89448 <__cxa_atexit@plt+0x7d680> │ │ │ │ - ldr lr, [pc, #128] @ 89450 <__cxa_atexit@plt+0x7d688> │ │ │ │ + bhi 7a9fc <__cxa_atexit@plt+0x6ec34> │ │ │ │ + ldr r7, [pc, #188] @ 7aa24 <__cxa_atexit@plt+0x6ec5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7a9d8 <__cxa_atexit@plt+0x6ec10> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7a9e8 <__cxa_atexit@plt+0x6ec20> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 7aa0c <__cxa_atexit@plt+0x6ec44> │ │ │ │ + ldr lr, [pc, #156] @ 7aa30 <__cxa_atexit@plt+0x6ec68> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #31] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8943c <__cxa_atexit@plt+0x7d674> │ │ │ │ - mov r7, r8 │ │ │ │ - b 89460 <__cxa_atexit@plt+0x7d698> │ │ │ │ + ldr r3, [pc, #152] @ 7aa34 <__cxa_atexit@plt+0x6ec6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + add r0, r3, #1 │ │ │ │ + add r3, r0, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #124] @ 7aa38 <__cxa_atexit@plt+0x6ec70> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 7aa2c <__cxa_atexit@plt+0x6ec64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 7aa28 <__cxa_atexit@plt+0x6ec60> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - mvnseq sp, ip, ror #7 │ │ │ │ - andeq r2, r0, fp, asr #30 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + mvnseq r1, r8, lsl #31 │ │ │ │ + andseq r7, r3, #16, 20 @ 0x10000 │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + andseq r7, r3, #84, 20 @ 0x54000 │ │ │ │ + andseq r7, r3, #48, 20 @ 0x30000 │ │ │ │ + mvnseq r1, r8, asr #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7aab0 <__cxa_atexit@plt+0x6ece8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 89558 <__cxa_atexit@plt+0x7d790> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 894cc <__cxa_atexit@plt+0x7d704> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 894e0 <__cxa_atexit@plt+0x7d718> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #180] @ 89574 <__cxa_atexit@plt+0x7d7ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #128] @ 89568 <__cxa_atexit@plt+0x7d7a0> │ │ │ │ + bcc 7aac4 <__cxa_atexit@plt+0x6ecfc> │ │ │ │ + ldr lr, [pc, #108] @ 7aad8 <__cxa_atexit@plt+0x6ed10> │ │ │ │ add lr, pc, lr │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [pc, #120] @ 8956c <__cxa_atexit@plt+0x7d7a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, ip} │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r0, r1, r2} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str lr, [r5] │ │ │ │ - sub sl, r3, #23 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - tst r9, #3 │ │ │ │ - beq 89548 <__cxa_atexit@plt+0x7d780> │ │ │ │ - ldr r7, [pc, #72] @ 89570 <__cxa_atexit@plt+0x7d7a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r7, r7, #2 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r6, r3 │ │ │ │ - b 8966c <__cxa_atexit@plt+0x7d8a4> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r1, [pc, #104] @ 7aadc <__cxa_atexit@plt+0x6ed14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r0, r1, #1 │ │ │ │ + add r1, r0, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 7aae0 <__cxa_atexit@plt+0x6ed18> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 7aad4 <__cxa_atexit@plt+0x6ed0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andseq r8, r2, #64, 30 @ 0x100 │ │ │ │ - andseq r8, r2, #8, 30 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - mvnseq sp, r8, asr #5 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 895b0 <__cxa_atexit@plt+0x7d7e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 8966c <__cxa_atexit@plt+0x7d8a4> │ │ │ │ - andseq r8, r2, #164, 28 @ 0xa40 │ │ │ │ - mvnseq sp, ip, lsl #5 │ │ │ │ - andeq sl, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 89610 <__cxa_atexit@plt+0x7d848> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 89604 <__cxa_atexit@plt+0x7d83c> │ │ │ │ - ldr r3, [pc, #48] @ 89614 <__cxa_atexit@plt+0x7d84c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov sl, r7 │ │ │ │ - b 8966c <__cxa_atexit@plt+0x7d8a4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r8, r2, #76, 28 @ 0x4c0 │ │ │ │ - mvnseq sp, r8, lsr #4 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 89650 <__cxa_atexit@plt+0x7d888> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 8966c <__cxa_atexit@plt+0x7d8a4> │ │ │ │ - andseq r8, r2, #4, 28 @ 0x40 │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - mvnseq sp, r0, ror #3 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r7, r3, #72, 18 @ 0x120000 │ │ │ │ + @ instruction: 0xfffff9a8 │ │ │ │ + andseq r7, r3, #124, 18 @ 0x1f0000 │ │ │ │ + andseq r7, r3, #88, 18 @ 0x160000 │ │ │ │ + @ instruction: 0x01ff1e9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8970c <__cxa_atexit@plt+0x7d944> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 89714 <__cxa_atexit@plt+0x7d94c> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr lr, [sl, #7] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - ldr r0, [sl, #15] │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sl, #19] │ │ │ │ - ldr ip, [sl, #23] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [pc, #128] @ 89738 <__cxa_atexit@plt+0x7d970> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r5, #16 │ │ │ │ - stm r8, {r0, fp, ip} │ │ │ │ - add r1, r1, lr │ │ │ │ - add r2, r1, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r3, [pc, #64] @ 8973c <__cxa_atexit@plt+0x7d974> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov fp, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, r3 │ │ │ │ - b 8971c <__cxa_atexit@plt+0x7d954> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 89734 <__cxa_atexit@plt+0x7d96c> │ │ │ │ + bhi 7ab14 <__cxa_atexit@plt+0x6ed4c> │ │ │ │ + ldr r5, [pc, #28] @ 7ab24 <__cxa_atexit@plt+0x6ed5c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + b 7a954 <__cxa_atexit@plt+0x6eb8c> │ │ │ │ + ldr r7, [pc, #12] @ 7ab28 <__cxa_atexit@plt+0x6ed60> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r2, sl} │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, ip, lsr #31 │ │ │ │ - @ instruction: 0xfffff85c │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq sp, r0, lsl #2 │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 8976c <__cxa_atexit@plt+0x7d9a4> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + mvnseq r1, r0, lsl #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7ab54 <__cxa_atexit@plt+0x6ed8c> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7ab68 <__cxa_atexit@plt+0x6eda0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r3, #164, 16 @ 0xa40000 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7ab94 <__cxa_atexit@plt+0x6edcc> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 7aba8 <__cxa_atexit@plt+0x6ede0> │ │ │ │ + ldr r7, [pc, #8] @ 7aba4 <__cxa_atexit@plt+0x6eddc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r1, r4, lsr pc │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #92] @ 7ac10 <__cxa_atexit@plt+0x6ee48> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7abec <__cxa_atexit@plt+0x6ee24> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + subs r2, r2, #1 │ │ │ │ + beq 7ac00 <__cxa_atexit@plt+0x6ee38> │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 89764 <__cxa_atexit@plt+0x7d99c> │ │ │ │ - b 8977c <__cxa_atexit@plt+0x7d9b4> │ │ │ │ + beq 7ac08 <__cxa_atexit@plt+0x6ee40> │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + b 7abb4 <__cxa_atexit@plt+0x6edec> │ │ │ │ + ldr r7, [pc, #32] @ 7ac14 <__cxa_atexit@plt+0x6ee4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsbeq sp, [sp, #0]! │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 89840 <__cxa_atexit@plt+0x7da78> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr ip, [r3, #20] │ │ │ │ - ldr lr, [r3, #32] │ │ │ │ - ldr r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r9, [pc, #140] @ 8984c <__cxa_atexit@plt+0x7da84> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - ldr r1, [pc, #120] @ 89850 <__cxa_atexit@plt+0x7da88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - add r2, r8, r0 │ │ │ │ - sub r0, r6, #6 │ │ │ │ - cmp r2, ip │ │ │ │ - bge 89808 <__cxa_atexit@plt+0x7da40> │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 89964 <__cxa_atexit@plt+0x7db9c> │ │ │ │ - ldr r3, [pc, #68] @ 89854 <__cxa_atexit@plt+0x7da8c> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq r7, r3, #12, 16 @ 0xc0000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 7aba8 <__cxa_atexit@plt+0x6ede0> │ │ │ │ + mvnseq r1, r4, lsr #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7ac88 <__cxa_atexit@plt+0x6eec0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7ac80 <__cxa_atexit@plt+0x6eeb8> │ │ │ │ + ldr r3, [pc, #44] @ 7ac90 <__cxa_atexit@plt+0x6eec8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - stmda r5, {r2, fp} │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 89834 <__cxa_atexit@plt+0x7da6c> │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 89864 <__cxa_atexit@plt+0x7da9c> │ │ │ │ + ldr r2, [pc, #40] @ 7ac94 <__cxa_atexit@plt+0x6eecc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1953cf8 <__cxa_atexit@plt+0x1947f30> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r2, #84, 26 @ 0x1500 │ │ │ │ - andseq r8, r2, #28, 24 @ 0x1c00 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvnseq ip, r8, ror #31 │ │ │ │ - andeq r7, r0, lr, lsr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 89938 <__cxa_atexit@plt+0x7db70> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #88 @ 0x58 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 89948 <__cxa_atexit@plt+0x7db80> │ │ │ │ - ldr r8, [pc, #204] @ 89958 <__cxa_atexit@plt+0x7db90> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #200] @ 8995c <__cxa_atexit@plt+0x7db94> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r2, r9, sl} │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, lr, #51 @ 0x33 │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldm sl, {r7, r8, sl} │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - add r1, r6, #68 @ 0x44 │ │ │ │ - stm r1, {r0, r2, sl} │ │ │ │ - ldr r0, [pc, #64] @ 89960 <__cxa_atexit@plt+0x7db98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - str fp, [r6, #84] @ 0x54 │ │ │ │ - sub r7, lr, #2 │ │ │ │ - mov r6, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, fp │ │ │ │ - b 89964 <__cxa_atexit@plt+0x7db9c> │ │ │ │ - mov r0, #88 @ 0x58 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - andseq r8, r2, #252, 22 @ 0x3f000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #140] @ 899fc <__cxa_atexit@plt+0x7dc34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r1, r4, ror #29 │ │ │ │ + andseq r7, r3, #120, 14 @ 0x1e00000 │ │ │ │ + mvnseq r1, r8, asr #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7ad08 <__cxa_atexit@plt+0x6ef40> │ │ │ │ + ldr r3, [pc, #92] @ 7ad18 <__cxa_atexit@plt+0x6ef50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 899a8 <__cxa_atexit@plt+0x7dbe0> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 899b0 <__cxa_atexit@plt+0x7dbe8> │ │ │ │ - ldr r3, [pc, #112] @ 89a00 <__cxa_atexit@plt+0x7dc38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 89a04 <__cxa_atexit@plt+0x7dc3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + beq 7ace4 <__cxa_atexit@plt+0x6ef1c> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 7acf4 <__cxa_atexit@plt+0x6ef2c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 899ec <__cxa_atexit@plt+0x7dc24> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #48] @ 89a08 <__cxa_atexit@plt+0x7dc40> │ │ │ │ + ldr r7, [pc, #32] @ 7ad1c <__cxa_atexit@plt+0x6ef54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ 7ad20 <__cxa_atexit@plt+0x6ef58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r8, r2, #104, 20 @ 0x68000 │ │ │ │ - andseq r8, r2, #152, 20 @ 0x98000 │ │ │ │ - mvnseq ip, r8, lsr #28 │ │ │ │ - andeq r0, r0, fp, asr #31 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7ad24 <__cxa_atexit@plt+0x6ef5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + mvnseq r1, r0, ror lr │ │ │ │ + mvnseq r1, r8, ror #28 │ │ │ │ + mvnseq r1, ip, ror #28 │ │ │ │ + mvnseq r1, ip, lsr lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 89a44 <__cxa_atexit@plt+0x7dc7c> │ │ │ │ - ldr r3, [pc, #100] @ 89a90 <__cxa_atexit@plt+0x7dcc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #88] @ 89a94 <__cxa_atexit@plt+0x7dccc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 89a80 <__cxa_atexit@plt+0x7dcb8> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #44] @ 89a98 <__cxa_atexit@plt+0x7dcd0> │ │ │ │ + bne 7ad54 <__cxa_atexit@plt+0x6ef8c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7ad6c <__cxa_atexit@plt+0x6efa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 7ad70 <__cxa_atexit@plt+0x6efa8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r8, r2, #204, 18 @ 0x330000 │ │ │ │ - andseq r8, r2, #4, 20 @ 0x4000 │ │ │ │ - @ instruction: 0x01fdcd98 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 89abc <__cxa_atexit@plt+0x7dcf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 89b38 <__cxa_atexit@plt+0x7dd70> │ │ │ │ - ldr ip, [pc, #96] @ 89b50 <__cxa_atexit@plt+0x7dd88> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #44]! @ 0x2c │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str lr, [r5] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - ldr r7, [pc, #52] @ 89b54 <__cxa_atexit@plt+0x7dd8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 89b58 <__cxa_atexit@plt+0x7dd90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r8, r2, #36, 20 @ 0x24000 │ │ │ │ - andseq r8, r2, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r2, r0, fp, asr #31 │ │ │ │ + bx r0 │ │ │ │ + mvnseq r1, r0, lsl lr │ │ │ │ + mvnseq r1, r4, lsl #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7adbc <__cxa_atexit@plt+0x6eff4> │ │ │ │ + ldr r2, [pc, #52] @ 7adc4 <__cxa_atexit@plt+0x6effc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ 7adc8 <__cxa_atexit@plt+0x6f000> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #28] @ 7adcc <__cxa_atexit@plt+0x6f004> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c49c7c <__cxa_atexit@plt+0x1c3deb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andseq r7, r3, #76, 12 @ 0x4c00000 │ │ │ │ + andseq r7, r3, #160, 18 @ 0x280000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 89bcc <__cxa_atexit@plt+0x7de04> │ │ │ │ - ldr r9, [pc, #100] @ 89be4 <__cxa_atexit@plt+0x7de1c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r2, [pc, #44] @ 89be8 <__cxa_atexit@plt+0x7de20> │ │ │ │ + bcc 7ae04 <__cxa_atexit@plt+0x6f03c> │ │ │ │ + ldr r2, [pc, #28] @ 7ae10 <__cxa_atexit@plt+0x6f048> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 89bec <__cxa_atexit@plt+0x7de24> │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbfec <__cxa_atexit@plt+0x1ed0224> │ │ │ │ + andseq r7, r3, #20, 12 @ 0x1400000 │ │ │ │ + mvnseq r1, r8, ror #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7aeb4 <__cxa_atexit@plt+0x6f0ec> │ │ │ │ + ldr r2, [pc, #156] @ 7aed4 <__cxa_atexit@plt+0x6f10c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #148] @ 7aed8 <__cxa_atexit@plt+0x6f110> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7aea0 <__cxa_atexit@plt+0x6f0d8> │ │ │ │ + ldr r2, [pc, #124] @ 7aedc <__cxa_atexit@plt+0x6f114> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7aea8 <__cxa_atexit@plt+0x6f0e0> │ │ │ │ + ldr r7, [pc, #104] @ 7aee0 <__cxa_atexit@plt+0x6f118> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7aec0 <__cxa_atexit@plt+0x6f0f8> │ │ │ │ + mov r5, #1 │ │ │ │ + str r5, [r3, #-20] @ 0xffffffec │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 7aba8 <__cxa_atexit@plt+0x6ede0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 7aee4 <__cxa_atexit@plt+0x6f11c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #1 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andseq r7, r3, #164, 10 @ 0x29000000 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + mvnseq r1, r8, lsl #24 │ │ │ │ + @ instruction: 0x01ff1c94 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #92] @ 7af58 <__cxa_atexit@plt+0x6f190> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r8, r2, #148, 18 @ 0x250000 │ │ │ │ - andseq r8, r2, #180, 16 @ 0xb40000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 91760 <__cxa_atexit@plt+0x85998> │ │ │ │ - mvnseq ip, r0, asr #28 │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7af38 <__cxa_atexit@plt+0x6f170> │ │ │ │ + ldr r3, [pc, #72] @ 7af5c <__cxa_atexit@plt+0x6f194> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7], #-8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7af44 <__cxa_atexit@plt+0x6f17c> │ │ │ │ + mov r3, #1 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 7aba8 <__cxa_atexit@plt+0x6ede0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7af60 <__cxa_atexit@plt+0x6f198> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + mvnseq r1, r4, lsl #23 │ │ │ │ + mvnseq r1, r8, lsl ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #56] @ 7afb4 <__cxa_atexit@plt+0x6f1ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7], #-8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7afa0 <__cxa_atexit@plt+0x6f1d8> │ │ │ │ + mov r3, #1 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 7aba8 <__cxa_atexit@plt+0x6ede0> │ │ │ │ + ldr r7, [pc, #16] @ 7afb8 <__cxa_atexit@plt+0x6f1f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r1, r8, lsr #22 │ │ │ │ + mvnseq r1, r0, asr #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7b084 <__cxa_atexit@plt+0x6f2bc> │ │ │ │ + mvnseq r1, r0, lsr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 89c48 <__cxa_atexit@plt+0x7de80> │ │ │ │ - ldr r2, [pc, #56] @ 89c50 <__cxa_atexit@plt+0x7de88> │ │ │ │ + bhi 7b038 <__cxa_atexit@plt+0x6f270> │ │ │ │ + ldr r2, [pc, #76] @ 7b040 <__cxa_atexit@plt+0x6f278> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #44] @ 89c54 <__cxa_atexit@plt+0x7de8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 89c3c <__cxa_atexit@plt+0x7de74> │ │ │ │ - mov r7, r3 │ │ │ │ - b 89c64 <__cxa_atexit@plt+0x7de9c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 7b044 <__cxa_atexit@plt+0x6f27c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7b02c <__cxa_atexit@plt+0x6f264> │ │ │ │ + ldr r3, [pc, #44] @ 7b048 <__cxa_atexit@plt+0x6f280> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andseq r8, r2, #200, 14 @ 0x3200000 │ │ │ │ - mvnseq ip, r0, ror #27 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andseq r7, r3, #232, 6 @ 0xa0000003 │ │ │ │ + mvnseq r1, r0, ror #22 │ │ │ │ + mvnseq r1, r8, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 89c94 <__cxa_atexit@plt+0x7decc> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #132] @ 89d08 <__cxa_atexit@plt+0x7df40> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r7, [pc, #96] @ 89cfc <__cxa_atexit@plt+0x7df34> │ │ │ │ + ldr r3, [pc, #16] @ 7b070 <__cxa_atexit@plt+0x6f2a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mvnseq r1, ip, lsl fp │ │ │ │ + ldrsheq r1, [pc, #172] @ 7b128 <__cxa_atexit@plt+0x6f360> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b13c <__cxa_atexit@plt+0x6f374> │ │ │ │ + ldr r7, [pc, #204] @ 7b164 <__cxa_atexit@plt+0x6f39c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #88] @ 89d00 <__cxa_atexit@plt+0x7df38> │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7b118 <__cxa_atexit@plt+0x6f350> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7b128 <__cxa_atexit@plt+0x6f360> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 7b14c <__cxa_atexit@plt+0x6f384> │ │ │ │ + ldr r7, [pc, #172] @ 7b170 <__cxa_atexit@plt+0x6f3a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #168] @ 7b174 <__cxa_atexit@plt+0x6f3ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #164] @ 7b178 <__cxa_atexit@plt+0x6f3b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #160] @ 7b17c <__cxa_atexit@plt+0x6f3b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r1, #12]! │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #24]! │ │ │ │ + str r6, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 7b16c <__cxa_atexit@plt+0x6f3a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 89cdc <__cxa_atexit@plt+0x7df14> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 7b168 <__cxa_atexit@plt+0x6f3a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + mvnseq r1, r0, asr #20 │ │ │ │ + andseq r7, r3, #208, 4 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + andseq r7, r3, #16, 6 @ 0x40000000 │ │ │ │ + ldrsheq r1, [pc, #156] @ 7b224 <__cxa_atexit@plt+0x6f45c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7b204 <__cxa_atexit@plt+0x6f43c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 89ce4 <__cxa_atexit@plt+0x7df1c> │ │ │ │ - ldr r2, [pc, #68] @ 89d0c <__cxa_atexit@plt+0x7df44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ + bcc 7b218 <__cxa_atexit@plt+0x6f450> │ │ │ │ + ldr r2, [pc, #124] @ 7b22c <__cxa_atexit@plt+0x6f464> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #120] @ 7b230 <__cxa_atexit@plt+0x6f468> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #116] @ 7b234 <__cxa_atexit@plt+0x6f46c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #112] @ 7b238 <__cxa_atexit@plt+0x6f470> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r3, #1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #24]! │ │ │ │ + str r6, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 89d04 <__cxa_atexit@plt+0x7df3c> │ │ │ │ + ldr r7, [pc, #28] @ 7b228 <__cxa_atexit@plt+0x6f460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r8, r2, #132, 16 @ 0x840000 │ │ │ │ - andseq r8, r2, #56, 16 @ 0x380000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r8, r2, #200, 14 @ 0x3200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 89d44 <__cxa_atexit@plt+0x7df7c> │ │ │ │ - ldr r2, [pc, #28] @ 89d50 <__cxa_atexit@plt+0x7df88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r2, #92, 14 @ 0x1700000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 89dbc <__cxa_atexit@plt+0x7dff4> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, r7, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b150 │ │ │ │ - sub r3, r6, #19 │ │ │ │ - ldr r2, [pc, #56] @ 89dc8 <__cxa_atexit@plt+0x7e000> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq r7, r3, #244, 2 @ 0x3d │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + andseq r7, r3, #36, 4 @ 0x40000002 │ │ │ │ + mvnseq r1, r4, asr r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b290 <__cxa_atexit@plt+0x6f4c8> │ │ │ │ + ldr r2, [pc, #92] @ 7b2b8 <__cxa_atexit@plt+0x6f4f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, #48] @ 89dcc <__cxa_atexit@plt+0x7e004> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r8, {r0, r7} │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - str r2, [r8, #20] │ │ │ │ - str r3, [r8, #24] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b298 <__cxa_atexit@plt+0x6f4d0> │ │ │ │ + ldr r7, [pc, #76] @ 7b2c4 <__cxa_atexit@plt+0x6f4fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #72] @ 7b2c8 <__cxa_atexit@plt+0x6f500> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + add r7, r3, #2 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r2, #0, 14 │ │ │ │ - andseq r8, r2, #148, 14 @ 0x2500000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ + ldr r5, [pc, #28] @ 7b2bc <__cxa_atexit@plt+0x6f4f4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #24] @ 7b2c0 <__cxa_atexit@plt+0x6f4f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r3, #140, 2 @ 0x23 │ │ │ │ + ldrsheq r1, [pc, #128] @ 7b344 <__cxa_atexit@plt+0x6f57c> │ │ │ │ + ldrsheq r1, [pc, #128] @ 7b348 <__cxa_atexit@plt+0x6f580> │ │ │ │ + andeq r0, r0, r0, ror #9 │ │ │ │ + mvnseq r1, r0, lsl r9 │ │ │ │ + mvnseq r1, r4, asr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 89e80 <__cxa_atexit@plt+0x7e0b8> │ │ │ │ - ldr r2, [pc, #172] @ 89e9c <__cxa_atexit@plt+0x7e0d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 89e74 <__cxa_atexit@plt+0x7e0ac> │ │ │ │ - ldr r2, [pc, #132] @ 89ea0 <__cxa_atexit@plt+0x7e0d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + bhi 7b394 <__cxa_atexit@plt+0x6f5cc> │ │ │ │ + ldr r2, [pc, #212] @ 7b3c0 <__cxa_atexit@plt+0x6f5f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b39c <__cxa_atexit@plt+0x6f5d4> │ │ │ │ + ldr r3, [pc, #188] @ 7b3c4 <__cxa_atexit@plt+0x6f5fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-16]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ + ands r3, r2, #3 │ │ │ │ + beq 7b358 <__cxa_atexit@plt+0x6f590> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7b368 <__cxa_atexit@plt+0x6f5a0> │ │ │ │ + ldr r3, [pc, #156] @ 7b3c8 <__cxa_atexit@plt+0x6f600> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 89e74 <__cxa_atexit@plt+0x7e0ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 89e88 <__cxa_atexit@plt+0x7e0c0> │ │ │ │ - ldr r1, [pc, #96] @ 89ea4 <__cxa_atexit@plt+0x7e0dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + beq 7b38c <__cxa_atexit@plt+0x6f5c4> │ │ │ │ + ldr r3, [pc, #128] @ 7b3cc <__cxa_atexit@plt+0x6f604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #104] @ 7b3d8 <__cxa_atexit@plt+0x6f610> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [pc, #100] @ 7b3dc <__cxa_atexit@plt+0x6f614> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r2 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [pc, #44] @ 7b3d0 <__cxa_atexit@plt+0x6f608> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #40] @ 7b3d4 <__cxa_atexit@plt+0x6f60c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq r8, r2, #44, 12 @ 0x2c00000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 89f28 <__cxa_atexit@plt+0x7e160> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 89f10 <__cxa_atexit@plt+0x7e148> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 89f18 <__cxa_atexit@plt+0x7e150> │ │ │ │ - ldr r2, [pc, #76] @ 89f2c <__cxa_atexit@plt+0x7e164> │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r3, #252 @ 0xfc │ │ │ │ + andeq r0, r0, r0, ror r5 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + mvnseq r1, r8, ror #15 │ │ │ │ + mvnseq r1, ip, ror #15 │ │ │ │ + andeq r0, r0, r8, lsl r6 │ │ │ │ + mvnseq r1, ip, lsl r7 │ │ │ │ + ldrheq r1, [pc, #112] @ 7b458 <__cxa_atexit@plt+0x6f690> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b434 <__cxa_atexit@plt+0x6f66c> │ │ │ │ + ldr r2, [pc, #92] @ 7b45c <__cxa_atexit@plt+0x6f694> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b43c <__cxa_atexit@plt+0x6f674> │ │ │ │ + ldr r7, [pc, #76] @ 7b468 <__cxa_atexit@plt+0x6f6a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #72] @ 7b46c <__cxa_atexit@plt+0x6f6a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + add r7, r3, #3 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andseq r8, r2, #144, 10 @ 0x24000000 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 89f80 <__cxa_atexit@plt+0x7e1b8> │ │ │ │ - ldr r2, [pc, #56] @ 89f8c <__cxa_atexit@plt+0x7e1c4> │ │ │ │ + ldr r5, [pc, #28] @ 7b460 <__cxa_atexit@plt+0x6f698> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #24] @ 7b464 <__cxa_atexit@plt+0x6f69c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r3, #232, 30 @ 0x3a0 │ │ │ │ + mvnseq r1, r0, asr r7 │ │ │ │ + mvnseq r1, ip, asr #14 │ │ │ │ + andeq r0, r0, ip, lsr r3 │ │ │ │ + mvnseq r1, r0, ror r7 │ │ │ │ + mvnseq r1, r0, lsr #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b4c4 <__cxa_atexit@plt+0x6f6fc> │ │ │ │ + ldr r2, [pc, #92] @ 7b4ec <__cxa_atexit@plt+0x6f724> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r2, #28, 10 @ 0x7000000 │ │ │ │ - mvnseq ip, r8, ror sl │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b4cc <__cxa_atexit@plt+0x6f704> │ │ │ │ + ldr r7, [pc, #76] @ 7b4f8 <__cxa_atexit@plt+0x6f730> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #72] @ 7b4fc <__cxa_atexit@plt+0x6f734> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + add r7, r3, #2 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 7b4f0 <__cxa_atexit@plt+0x6f728> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #24] @ 7b4f4 <__cxa_atexit@plt+0x6f72c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r3, #88, 30 @ 0x160 │ │ │ │ + ldrheq r1, [pc, #108] @ 7b564 <__cxa_atexit@plt+0x6f79c> │ │ │ │ + ldrheq r1, [pc, #108] @ 7b568 <__cxa_atexit@plt+0x6f7a0> │ │ │ │ + andeq r0, r0, ip, lsr #5 │ │ │ │ + ldrsbeq r1, [pc, #108] @ 7b570 <__cxa_atexit@plt+0x6f7a8> │ │ │ │ + @ instruction: 0x01ff1690 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b564 <__cxa_atexit@plt+0x6f79c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 1486f34 <__cxa_atexit@plt+0x147b16c> │ │ │ │ - mvnseq ip, ip, ror #20 │ │ │ │ + ldr r2, [pc, #88] @ 7b580 <__cxa_atexit@plt+0x6f7b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b56c <__cxa_atexit@plt+0x6f7a4> │ │ │ │ + ldr r7, [pc, #68] @ 7b584 <__cxa_atexit@plt+0x6f7bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b558 <__cxa_atexit@plt+0x6f790> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7b588 <__cxa_atexit@plt+0x6f7c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r3, #192, 28 @ 0xc00 │ │ │ │ + andeq r0, r0, r8, lsl r2 │ │ │ │ + mvnseq r1, r4, lsr #12 │ │ │ │ + mvnseq r1, r4, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a004 <__cxa_atexit@plt+0x7e23c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8a010 <__cxa_atexit@plt+0x7e248> │ │ │ │ - ldr r2, [pc, #68] @ 8a020 <__cxa_atexit@plt+0x7e258> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 8a024 <__cxa_atexit@plt+0x7e25c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 206e2c <__cxa_atexit@plt+0x1fb064> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 7b5f0 <__cxa_atexit@plt+0x6f828> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #88] @ 7b60c <__cxa_atexit@plt+0x6f844> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b5f8 <__cxa_atexit@plt+0x6f830> │ │ │ │ + ldr r7, [pc, #68] @ 7b610 <__cxa_atexit@plt+0x6f848> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b5e4 <__cxa_atexit@plt+0x6f81c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andseq r8, r2, #12, 8 @ 0xc000000 │ │ │ │ - ldrsbeq ip, [sp, #148]! @ 0x94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 9aa9b8 <__cxa_atexit@plt+0x99ebf0> │ │ │ │ - mvnseq ip, r0, asr #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + ldr r7, [pc, #20] @ 7b614 <__cxa_atexit@plt+0x6f84c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r3, #52, 28 @ 0x340 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0x01ff1598 │ │ │ │ + mvnseq r1, r8, ror r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a098 <__cxa_atexit@plt+0x7e2d0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8a0a4 <__cxa_atexit@plt+0x7e2dc> │ │ │ │ - ldr r2, [pc, #68] @ 8a0b4 <__cxa_atexit@plt+0x7e2ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 8a0b8 <__cxa_atexit@plt+0x7e2f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 8a0bc <__cxa_atexit@plt+0x7e2f4> │ │ │ │ + bhi 7b6b0 <__cxa_atexit@plt+0x6f8e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7b6bc <__cxa_atexit@plt+0x6f8f4> │ │ │ │ + ldr r1, [pc, #148] @ 7b6e0 <__cxa_atexit@plt+0x6f918> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r1, [pc, #140] @ 7b6e4 <__cxa_atexit@plt+0x6f91c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #17 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr r0, [pc, #120] @ 7b6e8 <__cxa_atexit@plt+0x6f920> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b6cc <__cxa_atexit@plt+0x6f904> │ │ │ │ + ldr r7, [pc, #96] @ 7b6ec <__cxa_atexit@plt+0x6f924> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b6a4 <__cxa_atexit@plt+0x6f8dc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - mvneq sl, r0, asr #18 │ │ │ │ - andseq r8, r2, #112, 6 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8a0f0 <__cxa_atexit@plt+0x7e328> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 8a0f8 <__cxa_atexit@plt+0x7e330> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r7, [pc, #28] @ 7b6f0 <__cxa_atexit@plt+0x6f928> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 207090 <__cxa_atexit@plt+0x1fb2c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r8, r2, #16, 6 @ 0x40000000 │ │ │ │ - ldrsheq ip, [sp, #140]! @ 0x8c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andseq r6, r3, #156, 26 @ 0x2700 │ │ │ │ + andseq r6, r3, #152, 26 @ 0x2600 │ │ │ │ + andseq r6, r3, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + mvnseq r1, r4, asr #9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub ip, r5, #24 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 8a1ec <__cxa_atexit@plt+0x7e424> │ │ │ │ - ldr r3, [pc, #232] @ 8a208 <__cxa_atexit@plt+0x7e440> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b738 <__cxa_atexit@plt+0x6f970> │ │ │ │ + ldr r7, [pc, #52] @ 7b748 <__cxa_atexit@plt+0x6f980> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b72c <__cxa_atexit@plt+0x6f964> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7b74c <__cxa_atexit@plt+0x6f984> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + mvnseq r1, r8, asr r4 │ │ │ │ + mvnseq r1, r0, asr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 7b7c4 <__cxa_atexit@plt+0x6f9fc> │ │ │ │ + ldr r3, [pc, #228] @ 7b85c <__cxa_atexit@plt+0x6fa94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r1, r2, r8, sl} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 7b810 <__cxa_atexit@plt+0x6fa48> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7b824 <__cxa_atexit@plt+0x6fa5c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #196] @ 7b860 <__cxa_atexit@plt+0x6fa98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 7b848 <__cxa_atexit@plt+0x6fa80> │ │ │ │ + ldr r7, [pc, #176] @ 7b864 <__cxa_atexit@plt+0x6fa9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + ldr r2, [pc, #136] @ 7b854 <__cxa_atexit@plt+0x6fa8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 8a19c <__cxa_atexit@plt+0x7e3d4> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr sl, [r1, #-8]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r0, r1 │ │ │ │ - ldr r9, [r0, #4]! │ │ │ │ - ldr r8, [r1, #-4] │ │ │ │ - add lr, r6, #12 │ │ │ │ + beq 7b818 <__cxa_atexit@plt+0x6fa50> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 8a1a8 <__cxa_atexit@plt+0x7e3e0> │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 8a1f4 <__cxa_atexit@plt+0x7e42c> │ │ │ │ - ldr r1, [pc, #148] @ 8a20c <__cxa_atexit@plt+0x7e444> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ + bne 7b840 <__cxa_atexit@plt+0x6fa78> │ │ │ │ + ldr r2, [pc, #104] @ 7b858 <__cxa_atexit@plt+0x6fa90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 7b848 <__cxa_atexit@plt+0x6fa80> │ │ │ │ mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + b 7bbf0 <__cxa_atexit@plt+0x6fe28> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, ip │ │ │ │ bx r0 │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 8a1f4 <__cxa_atexit@plt+0x7e42c> │ │ │ │ - ldr r0, [pc, #88] @ 8a210 <__cxa_atexit@plt+0x7e448> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #84] @ 8a214 <__cxa_atexit@plt+0x7e44c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #60] @ 7b868 <__cxa_atexit@plt+0x6faa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #56] @ 7b86c <__cxa_atexit@plt+0x6faa4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + mov r7, fp │ │ │ │ + b 7c2b4 <__cxa_atexit@plt+0x704ec> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + andeq r0, r0, r8, asr #7 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - andseq r8, r2, #72, 4 @ 0x80000004 │ │ │ │ - mvnseq ip, r4, ror #15 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + mvnseq r1, r0, ror #4 │ │ │ │ + mvnseq r1, r0, lsr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r9, [r1, #4]! │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 8a280 <__cxa_atexit@plt+0x7e4b8> │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 8a2c0 <__cxa_atexit@plt+0x7e4f8> │ │ │ │ - ldr r0, [pc, #108] @ 8a2cc <__cxa_atexit@plt+0x7e504> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7b8c0 <__cxa_atexit@plt+0x6faf8> │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 8a2c0 <__cxa_atexit@plt+0x7e4f8> │ │ │ │ - ldr lr, [pc, #64] @ 8a2d0 <__cxa_atexit@plt+0x7e508> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #60] @ 8a2d4 <__cxa_atexit@plt+0x7e50c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - andseq r8, r2, #112, 2 │ │ │ │ - mvnseq ip, r0, lsr #14 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8a37c <__cxa_atexit@plt+0x7e5b4> │ │ │ │ - ldr r2, [pc, #156] @ 8a398 <__cxa_atexit@plt+0x7e5d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a370 <__cxa_atexit@plt+0x7e5a8> │ │ │ │ - ldr r2, [pc, #124] @ 8a39c <__cxa_atexit@plt+0x7e5d4> │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #72] @ 7b8e4 <__cxa_atexit@plt+0x6fb1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8a370 <__cxa_atexit@plt+0x7e5a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8a384 <__cxa_atexit@plt+0x7e5bc> │ │ │ │ - ldr r3, [pc, #88] @ 8a3a0 <__cxa_atexit@plt+0x7e5d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 8a10c <__cxa_atexit@plt+0x7e344> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq r8, r2, #40, 2 │ │ │ │ - mvnseq ip, r8, asr r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 8a424 <__cxa_atexit@plt+0x7e65c> │ │ │ │ + beq 7b8dc <__cxa_atexit@plt+0x6fb14> │ │ │ │ + ldr r3, [pc, #52] @ 7b8e8 <__cxa_atexit@plt+0x6fb20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a40c <__cxa_atexit@plt+0x7e644> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8a414 <__cxa_atexit@plt+0x7e64c> │ │ │ │ - ldr r2, [pc, #72] @ 8a428 <__cxa_atexit@plt+0x7e660> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + ldr r3, [pc, #36] @ 7b8ec <__cxa_atexit@plt+0x6fb24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 7b8f0 <__cxa_atexit@plt+0x6fb28> │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 8a10c <__cxa_atexit@plt+0x7e344> │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andseq r8, r2, #144 @ 0x90 │ │ │ │ - ldrsbeq ip, [sp, #80]! @ 0x50 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + mvnseq r1, r4, asr #3 │ │ │ │ + @ instruction: 0x01ff129c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8a47c <__cxa_atexit@plt+0x7e6b4> │ │ │ │ - ldr r2, [pc, #52] @ 8a488 <__cxa_atexit@plt+0x7e6c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 8a10c <__cxa_atexit@plt+0x7e344> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r8, r2, #28 │ │ │ │ - @ instruction: 0x01fdc594 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8a50c <__cxa_atexit@plt+0x7e744> │ │ │ │ - ldr r3, [pc, #100] @ 8a514 <__cxa_atexit@plt+0x7e74c> │ │ │ │ + ldr r3, [pc, #12] @ 7b914 <__cxa_atexit@plt+0x6fb4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8a4fc <__cxa_atexit@plt+0x7e734> │ │ │ │ - ldr r7, [pc, #52] @ 8a518 <__cxa_atexit@plt+0x7e750> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + mvnseq r1, r8, ror r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7b954 <__cxa_atexit@plt+0x6fb8c> │ │ │ │ + ldr r7, [pc, #64] @ 7b978 <__cxa_atexit@plt+0x6fbb0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 7b97c <__cxa_atexit@plt+0x6fbb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq ip, r8, lsl #10 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + add r7, r2, #1 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r3, [pc, #20] @ 7b970 <__cxa_atexit@plt+0x6fba8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [pc, #8] @ 7b974 <__cxa_atexit@plt+0x6fbac> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + mvnseq r1, r8, lsr #2 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + mvnseq r1, r8, asr #4 │ │ │ │ + mvnseq r1, r0, lsl r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 8a54c <__cxa_atexit@plt+0x7e784> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7b9ac <__cxa_atexit@plt+0x6fbe4> │ │ │ │ + ldr r7, [pc, #144] @ 7ba30 <__cxa_atexit@plt+0x6fc68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #116] @ 7ba28 <__cxa_atexit@plt+0x6fc60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7b9f8 <__cxa_atexit@plt+0x6fc30> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7ba04 <__cxa_atexit@plt+0x6fc3c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #76] @ 7ba2c <__cxa_atexit@plt+0x6fc64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 7ba1c <__cxa_atexit@plt+0x6fc54> │ │ │ │ mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsbeq ip, [sp, #68]! @ 0x44 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8a628 <__cxa_atexit@plt+0x7e860> │ │ │ │ - ldr r3, [pc, #188] @ 8a638 <__cxa_atexit@plt+0x7e870> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #184] @ 8a63c <__cxa_atexit@plt+0x7e874> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r8, [ip, #15] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldmib r5, {r3, r9} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - add r0, r7, #32 │ │ │ │ - sub r7, r6, #17 │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 8a608 <__cxa_atexit@plt+0x7e840> │ │ │ │ - ldr r2, [pc, #112] @ 8a644 <__cxa_atexit@plt+0x7e87c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6] │ │ │ │ - ldr r3, [r5, #20]! │ │ │ │ - str r2, [r0] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #84] @ 8a648 <__cxa_atexit@plt+0x7e880> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, ip │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r2, [pc, #48] @ 8a640 <__cxa_atexit@plt+0x7e878> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r0] │ │ │ │ - mov r9, r6 │ │ │ │ - str r3, [r9], #-3 │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r8, ip │ │ │ │ - b 8a10c <__cxa_atexit@plt+0x7e344> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - andseq r7, r2, #96, 28 @ 0x600 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - andseq r7, r2, #76, 28 @ 0x4c0 │ │ │ │ - mvnseq sp, r8, lsl #2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8a6e4 <__cxa_atexit@plt+0x7e91c> │ │ │ │ - ldr lr, [pc, #124] @ 8a6ec <__cxa_atexit@plt+0x7e924> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r0, r1, ip} │ │ │ │ - str r3, [r7, #16] │ │ │ │ - add lr, r7, #20 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8a6cc <__cxa_atexit@plt+0x7e904> │ │ │ │ - ldr r3, [pc, #68] @ 8a6f0 <__cxa_atexit@plt+0x7e928> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a6dc <__cxa_atexit@plt+0x7e914> │ │ │ │ - b 8a744 <__cxa_atexit@plt+0x7e97c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + b 7bab4 <__cxa_atexit@plt+0x6fcec> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #40] @ 7ba34 <__cxa_atexit@plt+0x6fc6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #32] @ 7ba38 <__cxa_atexit@plt+0x6fc70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - mvnseq sp, r4, rrx │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 8a734 <__cxa_atexit@plt+0x7e96c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a72c <__cxa_atexit@plt+0x7e964> │ │ │ │ - b 8a744 <__cxa_atexit@plt+0x7e97c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq sp, r0, lsr #32 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + mvnseq r1, r8, lsl #2 │ │ │ │ + mvnseq r1, r0, lsr #3 │ │ │ │ + @ instruction: 0x01ff1194 │ │ │ │ + mvnseq r1, r4, asr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8a784 <__cxa_atexit@plt+0x7e9bc> │ │ │ │ - ldr r3, [pc, #168] @ 8a800 <__cxa_atexit@plt+0x7ea38> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bne 7ba7c <__cxa_atexit@plt+0x6fcb4> │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #52] @ 7ba9c <__cxa_atexit@plt+0x6fcd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8a7b4 <__cxa_atexit@plt+0x7e9ec> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 8a7bc <__cxa_atexit@plt+0x7e9f4> │ │ │ │ - ldr r7, [pc, #144] @ 8a810 <__cxa_atexit@plt+0x7ea48> │ │ │ │ + beq 7ba94 <__cxa_atexit@plt+0x6fccc> │ │ │ │ + b 7bab4 <__cxa_atexit@plt+0x6fcec> │ │ │ │ + ldr r7, [pc, #28] @ 7baa0 <__cxa_atexit@plt+0x6fcd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 8a7ec <__cxa_atexit@plt+0x7ea24> │ │ │ │ - ldr r3, [pc, #108] @ 8a7f8 <__cxa_atexit@plt+0x7ea30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #104] @ 8a7fc <__cxa_atexit@plt+0x7ea34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #20] @ 7baa4 <__cxa_atexit@plt+0x6fcdc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 8a7e4 <__cxa_atexit@plt+0x7ea1c> │ │ │ │ - ldr r3, [pc, #60] @ 8a808 <__cxa_atexit@plt+0x7ea40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 8a80c <__cxa_atexit@plt+0x7ea44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - b 8a7a4 <__cxa_atexit@plt+0x7e9dc> │ │ │ │ - ldr r7, [pc, #24] @ 8a804 <__cxa_atexit@plt+0x7ea3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldrsheq ip, [sp, #24]! │ │ │ │ - andseq r7, r2, #116, 24 @ 0x7400 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - ldrsbeq ip, [sp, #20]! │ │ │ │ - andseq r7, r2, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - mvnseq ip, r0, lsr pc │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r1, r8, lsr #2 │ │ │ │ + mvnseq r1, ip, lsl r1 │ │ │ │ + mvnseq r1, r8, ror #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ cmp r7, #34 @ 0x22 │ │ │ │ - bne 8a83c <__cxa_atexit@plt+0x7ea74> │ │ │ │ - ldr r7, [pc, #84] @ 8a88c <__cxa_atexit@plt+0x7eac4> │ │ │ │ + bne 7baf4 <__cxa_atexit@plt+0x6fd2c> │ │ │ │ + ldr r2, [pc, #88] @ 7bb28 <__cxa_atexit@plt+0x6fd60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 7baf4 <__cxa_atexit@plt+0x6fd2c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7bb10 <__cxa_atexit@plt+0x6fd48> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 7bb30 <__cxa_atexit@plt+0x6fd68> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 8a874 <__cxa_atexit@plt+0x7eaac> │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 8a86c <__cxa_atexit@plt+0x7eaa4> │ │ │ │ - ldr r3, [pc, #56] @ 8a884 <__cxa_atexit@plt+0x7eabc> │ │ │ │ + ldr r3, [pc, #48] @ 7bb34 <__cxa_atexit@plt+0x6fd6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 8a888 <__cxa_atexit@plt+0x7eac0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r7, [pc, #12] @ 8a880 <__cxa_atexit@plt+0x7eab8> │ │ │ │ - add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvnseq ip, r4, asr r1 │ │ │ │ - andseq r7, r2, #180, 22 @ 0x2d000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - mvnseq ip, ip, lsr #2 │ │ │ │ - andeq r0, r0, r9, lsr #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 8a920 <__cxa_atexit@plt+0x7eb58> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r1, [r2, #15] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - bge 8a8f8 <__cxa_atexit@plt+0x7eb30> │ │ │ │ - str sl, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #80] @ 8a938 <__cxa_atexit@plt+0x7eb70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #48] @ 8a934 <__cxa_atexit@plt+0x7eb6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r2, #108, 22 @ 0x1b000 │ │ │ │ - andseq r7, r2, #88, 22 @ 0x16000 │ │ │ │ - mvnseq ip, ip, lsl #27 │ │ │ │ - andeq r2, r0, r9, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #28]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 8a978 <__cxa_atexit@plt+0x7ebb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 8a97c <__cxa_atexit@plt+0x7ebb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - b 8966c <__cxa_atexit@plt+0x7d8a4> │ │ │ │ - andseq r7, r2, #168, 20 @ 0xa8000 │ │ │ │ - andseq r7, r2, #176, 20 @ 0xb0000 │ │ │ │ - ldrsbeq ip, [sp, #216]! @ 0xd8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8a9d4 <__cxa_atexit@plt+0x7ec0c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 8a9dc <__cxa_atexit@plt+0x7ec14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #44] @ 8a9e0 <__cxa_atexit@plt+0x7ec18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 8a9e4 <__cxa_atexit@plt+0x7ec1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ + add r7, r3, #2 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r7, [pc, #20] @ 7bb2c <__cxa_atexit@plt+0x6fd64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 8a65c <__cxa_atexit@plt+0x7e894> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r7, r2, #68, 20 @ 0x44000 │ │ │ │ - andseq r7, r2, #108, 20 @ 0x6c000 │ │ │ │ - andseq r7, r2, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8aa38 <__cxa_atexit@plt+0x7ec70> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 8aa4c <__cxa_atexit@plt+0x7ec84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0x01ff0f90 │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + mvnseq r1, ip, lsl #1 │ │ │ │ + mvnseq r1, r8, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7bb6c <__cxa_atexit@plt+0x6fda4> │ │ │ │ + ldr r7, [pc, #44] @ 7bb84 <__cxa_atexit@plt+0x6fdbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 7bb88 <__cxa_atexit@plt+0x6fdc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r7, r3, #2 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r7, [pc, #12] @ 7bb80 <__cxa_atexit@plt+0x6fdb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + mvnseq r0, r4, lsr pc │ │ │ │ + @ instruction: 0xfffffc00 │ │ │ │ + mvnseq r1, r0, lsr r0 │ │ │ │ + mvnseq r1, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7bbcc <__cxa_atexit@plt+0x6fe04> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 7bbe0 <__cxa_atexit@plt+0x6fe18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7bbd8 <__cxa_atexit@plt+0x6fe10> │ │ │ │ + b 7bbf0 <__cxa_atexit@plt+0x6fe28> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 7c2b4 <__cxa_atexit@plt+0x704ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andseq r7, r2, #216, 20 @ 0xd8000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8aa98 <__cxa_atexit@plt+0x7ecd0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + mvnseq r0, ip, lsr #31 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r7, [r7, r2] │ │ │ │ - ldr r2, [pc, #40] @ 8aaac <__cxa_atexit@plt+0x7ece4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + cmp r2, #34 @ 0x22 │ │ │ │ + beq 7bc4c <__cxa_atexit@plt+0x6fe84> │ │ │ │ + cmp r2, #92 @ 0x5c │ │ │ │ + bne 7bc8c <__cxa_atexit@plt+0x6fec4> │ │ │ │ + ldr r2, [pc, #164] @ 7bcb8 <__cxa_atexit@plt+0x6fef0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7bc98 <__cxa_atexit@plt+0x6fed0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7bc8c <__cxa_atexit@plt+0x6fec4> │ │ │ │ + ldr r2, [pc, #140] @ 7bcbc <__cxa_atexit@plt+0x6fef4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 7bca4 <__cxa_atexit@plt+0x6fedc> │ │ │ │ + mov r7, r3 │ │ │ │ + b 7bd24 <__cxa_atexit@plt+0x6ff5c> │ │ │ │ + ldr r2, [pc, #92] @ 7bcb0 <__cxa_atexit@plt+0x6fee8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7bc98 <__cxa_atexit@plt+0x6fed0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7bc8c <__cxa_atexit@plt+0x6fec4> │ │ │ │ + ldr r2, [pc, #68] @ 7bcb4 <__cxa_atexit@plt+0x6feec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 7bca4 <__cxa_atexit@plt+0x6fedc> │ │ │ │ + mov r7, r3 │ │ │ │ + b 7c044 <__cxa_atexit@plt+0x7027c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 7c2b4 <__cxa_atexit@plt+0x704ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r7, r2, #120, 20 @ 0x78000 │ │ │ │ - ldrheq ip, [sp, #196]! @ 0xc4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8ab40 <__cxa_atexit@plt+0x7ed78> │ │ │ │ - ldr lr, [pc, #116] @ 8ab48 <__cxa_atexit@plt+0x7ed80> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #31] │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8ab34 <__cxa_atexit@plt+0x7ed6c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8ab58 <__cxa_atexit@plt+0x7ed90> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq ip, ip, lsl ip │ │ │ │ - andeq r1, r0, sl, asr #29 │ │ │ │ + muleq r0, r4, r3 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + ldrsbeq r0, [pc, #224] @ 7bda8 <__cxa_atexit@plt+0x6ffe0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8ac1c <__cxa_atexit@plt+0x7ee54> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 8abc8 <__cxa_atexit@plt+0x7ee00> │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 8abdc <__cxa_atexit@plt+0x7ee14> │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 8ac34 <__cxa_atexit@plt+0x7ee6c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7bd00 <__cxa_atexit@plt+0x6ff38> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 7bd14 <__cxa_atexit@plt+0x6ff4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7bd0c <__cxa_atexit@plt+0x6ff44> │ │ │ │ + b 7bd24 <__cxa_atexit@plt+0x6ff5c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 7c2b4 <__cxa_atexit@plt+0x704ec> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 8ac2c <__cxa_atexit@plt+0x7ee64> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + mvnseq r0, r8, ror lr │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7be38 <__cxa_atexit@plt+0x70070> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + cmp r1, #34 @ 0x22 │ │ │ │ + beq 7bddc <__cxa_atexit@plt+0x70014> │ │ │ │ + cmp r1, #92 @ 0x5c │ │ │ │ + bne 7bdd0 <__cxa_atexit@plt+0x70008> │ │ │ │ + ldr r1, [pc, #252] @ 7be54 <__cxa_atexit@plt+0x7008c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 7be20 <__cxa_atexit@plt+0x70058> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 7bdd0 <__cxa_atexit@plt+0x70008> │ │ │ │ + ldr r1, [pc, #228] @ 7be58 <__cxa_atexit@plt+0x70090> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 7be2c <__cxa_atexit@plt+0x70064> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ + bne 7bdd0 <__cxa_atexit@plt+0x70008> │ │ │ │ + ldr r7, [pc, #192] @ 7be5c <__cxa_atexit@plt+0x70094> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 8ac30 <__cxa_atexit@plt+0x7ee68> │ │ │ │ + ldr r2, [pc, #188] @ 7be60 <__cxa_atexit@plt+0x70098> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str ip, [r5, #32] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r8, r3, #7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #2 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr lr, [pc, #164] @ 7be64 <__cxa_atexit@plt+0x7009c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + b 7be10 <__cxa_atexit@plt+0x70048> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 7c2b4 <__cxa_atexit@plt+0x704ec> │ │ │ │ + ldr r2, [pc, #100] @ 7be48 <__cxa_atexit@plt+0x70080> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ 7be4c <__cxa_atexit@plt+0x70084> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add r2, r1, #2 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr lr, [pc, #76] @ 7be50 <__cxa_atexit@plt+0x70088> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #12 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - mvnseq ip, r0, lsr #22 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff7b0 │ │ │ │ + ldrsbeq r0, [pc, #200] @ 7bf1c <__cxa_atexit@plt+0x70154> │ │ │ │ + andseq r6, r3, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff884 │ │ │ │ + mvnseq r0, r4, lsl sp │ │ │ │ + andseq r6, r3, #44, 12 @ 0x2c00000 │ │ │ │ + mvnseq r0, r8, lsr #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 8acf0 <__cxa_atexit@plt+0x7ef28> │ │ │ │ - add r3, pc, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7bf0c <__cxa_atexit@plt+0x70144> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #164] @ 7bf38 <__cxa_atexit@plt+0x70170> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8acd8 <__cxa_atexit@plt+0x7ef10> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8ace0 <__cxa_atexit@plt+0x7ef18> │ │ │ │ - ldr r8, [pc, #132] @ 8acf4 <__cxa_atexit@plt+0x7ef2c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r3, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r1, [pc, #84] @ 8acf8 <__cxa_atexit@plt+0x7ef30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + beq 7bf18 <__cxa_atexit@plt+0x70150> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7bf24 <__cxa_atexit@plt+0x7015c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ + bne 7bf0c <__cxa_atexit@plt+0x70144> │ │ │ │ + ldr r7, [pc, #112] @ 7bf3c <__cxa_atexit@plt+0x70174> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #108] @ 7bf40 <__cxa_atexit@plt+0x70178> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r5, {r1, r2} │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, lr, #2 │ │ │ │ + ldr lr, [pc, #88] @ 7bf44 <__cxa_atexit@plt+0x7017c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - ldr r7, [pc, #56] @ 8acfc <__cxa_atexit@plt+0x7ef34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r3, #23 │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 8a65c <__cxa_atexit@plt+0x7e894> │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 7c2b4 <__cxa_atexit@plt+0x704ec> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - andseq r7, r2, #64, 16 @ 0x400000 │ │ │ │ - andseq r7, r2, #144, 14 @ 0x2400000 │ │ │ │ - andseq r7, r2, #108, 14 @ 0x1b00000 │ │ │ │ - mvnseq ip, r8, asr sl │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ + @ instruction: 0xfffff754 │ │ │ │ + mvnseq r0, r4, ror #23 │ │ │ │ + andseq r6, r3, #0, 10 │ │ │ │ + mvnseq r0, r8, asr #24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8ad8c <__cxa_atexit@plt+0x7efc4> │ │ │ │ - ldr r8, [pc, #112] @ 8ad98 <__cxa_atexit@plt+0x7efd0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ + bcc 7bfc8 <__cxa_atexit@plt+0x70200> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ + bne 7bfb8 <__cxa_atexit@plt+0x701f0> │ │ │ │ + ldr r7, [pc, #88] @ 7bfd4 <__cxa_atexit@plt+0x7020c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #84] @ 7bfd8 <__cxa_atexit@plt+0x70210> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r7, r2, #2 │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #64] @ 8ad9c <__cxa_atexit@plt+0x7efd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r7, [pc, #36] @ 8ada0 <__cxa_atexit@plt+0x7efd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, ip │ │ │ │ - b 8a65c <__cxa_atexit@plt+0x7e894> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r2, #136, 14 @ 0x2200000 │ │ │ │ - andseq r7, r2, #216, 12 @ 0xd800000 │ │ │ │ - andseq r7, r2, #180, 12 @ 0xb400000 │ │ │ │ - ldrheq ip, [sp, #148]! @ 0x94 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ae08 <__cxa_atexit@plt+0x7f040> │ │ │ │ - ldr lr, [pc, #72] @ 8ae14 <__cxa_atexit@plt+0x7f04c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ 8ae18 <__cxa_atexit@plt+0x7f050> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr lr, [pc, #60] @ 7bfdc <__cxa_atexit@plt+0x70214> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 7c2b4 <__cxa_atexit@plt+0x704ec> │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvnseq ip, ip, lsr r9 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff6a4 │ │ │ │ + mvnseq r0, r4, lsr fp │ │ │ │ + andseq r6, r3, #76, 8 @ 0x4c000000 │ │ │ │ + ldrheq r0, [pc, #176] @ 7c098 <__cxa_atexit@plt+0x702d0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #100] @ 8ae98 <__cxa_atexit@plt+0x7f0d0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8ae80 <__cxa_atexit@plt+0x7f0b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ae8c <__cxa_atexit@plt+0x7f0c4> │ │ │ │ - ldr r2, [pc, #68] @ 8ae9c <__cxa_atexit@plt+0x7f0d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7c020 <__cxa_atexit@plt+0x70258> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 7c034 <__cxa_atexit@plt+0x7026c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 8aea0 <__cxa_atexit@plt+0x7f0d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 8a65c <__cxa_atexit@plt+0x7e894> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c02c <__cxa_atexit@plt+0x70264> │ │ │ │ + b 7c044 <__cxa_atexit@plt+0x7027c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 7c2b4 <__cxa_atexit@plt+0x704ec> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq r7, r2, #88, 12 @ 0x5800000 │ │ │ │ - andseq r7, r2, #184, 10 @ 0x2e000000 │ │ │ │ - ldrheq ip, [sp, #132]! @ 0x84 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + mvnseq r0, r8, asr fp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8aef4 <__cxa_atexit@plt+0x7f12c> │ │ │ │ - ldr r2, [pc, #52] @ 8af00 <__cxa_atexit@plt+0x7f138> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 8af04 <__cxa_atexit@plt+0x7f13c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 8a65c <__cxa_atexit@plt+0x7e894> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r2, #228, 10 @ 0x39000000 │ │ │ │ - andseq r7, r2, #68, 10 @ 0x11000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ + bne 7c0f4 <__cxa_atexit@plt+0x7032c> │ │ │ │ + ldr r2, [pc, #208] @ 7c128 <__cxa_atexit@plt+0x70360> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + str r2, [r7] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 7c100 <__cxa_atexit@plt+0x70338> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7c0f4 <__cxa_atexit@plt+0x7032c> │ │ │ │ + ldr r2, [pc, #176] @ 7c12c <__cxa_atexit@plt+0x70364> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c110 <__cxa_atexit@plt+0x70348> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8af58 <__cxa_atexit@plt+0x7f190> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7c118 <__cxa_atexit@plt+0x70350> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ + bne 7c0f4 <__cxa_atexit@plt+0x7032c> │ │ │ │ + ldr r7, [pc, #124] @ 7c130 <__cxa_atexit@plt+0x70368> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #120] @ 7c134 <__cxa_atexit@plt+0x7036c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #2 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr lr, [pc, #96] @ 7c138 <__cxa_atexit@plt+0x70370> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 7c2b4 <__cxa_atexit@plt+0x704ec> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r7, r2, #184, 10 @ 0x2e000000 │ │ │ │ - mvnseq ip, r4, lsl #16 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + @ instruction: 0xfffff454 │ │ │ │ + mvnseq r0, r8, lsl #20 │ │ │ │ + andseq r6, r3, #20, 6 @ 0x50000000 │ │ │ │ + mvnseq r0, r4, asr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8afe0 <__cxa_atexit@plt+0x7f218> │ │ │ │ - ldr r3, [pc, #84] @ 8afe8 <__cxa_atexit@plt+0x7f220> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8afd0 <__cxa_atexit@plt+0x7f208> │ │ │ │ - ldr r7, [pc, #52] @ 8afec <__cxa_atexit@plt+0x7f224> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7c1e0 <__cxa_atexit@plt+0x70418> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #164] @ 7c20c <__cxa_atexit@plt+0x70444> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c1ec <__cxa_atexit@plt+0x70424> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7c1f8 <__cxa_atexit@plt+0x70430> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ + bne 7c1e0 <__cxa_atexit@plt+0x70418> │ │ │ │ + ldr r7, [pc, #112] @ 7c210 <__cxa_atexit@plt+0x70448> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr lr, [pc, #108] @ 7c214 <__cxa_atexit@plt+0x7044c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r5, {r1, r2} │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, lr, #2 │ │ │ │ + ldr lr, [pc, #88] @ 7c218 <__cxa_atexit@plt+0x70450> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 7c2b4 <__cxa_atexit@plt+0x704ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq ip, r8, lsl #15 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 8b020 <__cxa_atexit@plt+0x7f258> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq ip, r4, asr r7 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff368 │ │ │ │ + mvnseq r0, ip, lsl r9 │ │ │ │ + andseq r6, r3, #44, 4 @ 0xc0000002 │ │ │ │ + mvnseq r0, r4, ror r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add sl, lr, #80 @ 0x50 │ │ │ │ - cmp r6, sl │ │ │ │ - bcc 8b1ac <__cxa_atexit@plt+0x7f3e4> │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r0, [pc, #364] @ 8b1bc <__cxa_atexit@plt+0x7f3f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r6, [pc, #316] @ 8b1c0 <__cxa_atexit@plt+0x7f3f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, lr │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r6, [r3, #12]! │ │ │ │ - mov r0, r5 │ │ │ │ - ldr fp, [r0, #8]! │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ - ldr r8, [r0, #16] │ │ │ │ - str r8, [r1, #8] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - ldr r6, [pc, #272] @ 8b1c4 <__cxa_atexit@plt+0x7f3fc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, r1 │ │ │ │ - str r6, [r9, #24]! │ │ │ │ - mov r6, r1 │ │ │ │ - str r9, [r6, #60]! @ 0x3c │ │ │ │ - ldr r9, [pc, #252] @ 8b1c8 <__cxa_atexit@plt+0x7f400> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str fp, [r1, #28] │ │ │ │ - str r2, [r1, #32] │ │ │ │ - str r8, [r1, #36] @ 0x24 │ │ │ │ - str r1, [r1, #16] │ │ │ │ - add r8, r1, #44 @ 0x2c │ │ │ │ - stm r8, {r1, r2, fp} │ │ │ │ - str r3, [r1, #56] @ 0x38 │ │ │ │ - str r9, [r1, #40]! @ 0x28 │ │ │ │ - ldr fp, [r0, #-4] │ │ │ │ - cmp fp, ip │ │ │ │ - bge 8b144 <__cxa_atexit@plt+0x7f37c> │ │ │ │ - ldr r2, [pc, #208] @ 8b1d0 <__cxa_atexit@plt+0x7f408> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7c29c <__cxa_atexit@plt+0x704d4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ + bne 7c28c <__cxa_atexit@plt+0x704c4> │ │ │ │ + ldr r7, [pc, #88] @ 7c2a8 <__cxa_atexit@plt+0x704e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #84] @ 7c2ac <__cxa_atexit@plt+0x704e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #204] @ 8b1d4 <__cxa_atexit@plt+0x7f40c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [lr, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r1, [lr, #72] @ 0x48 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [lr, #76] @ 0x4c │ │ │ │ - str fp, [lr, #80] @ 0x50 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r8, sl, #11 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, sl │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r2, [pc, #128] @ 8b1cc <__cxa_atexit@plt+0x7f404> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r7, r2, #2 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr lr, [pc, #60] @ 7c2b0 <__cxa_atexit@plt+0x704e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 7c2b4 <__cxa_atexit@plt+0x704ec> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff2b8 │ │ │ │ + mvnseq r0, ip, ror #16 │ │ │ │ + andseq r6, r3, #120, 2 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + ldr r1, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + mvn r1, r1 │ │ │ │ + tst r1, #3 │ │ │ │ + bne 7c314 <__cxa_atexit@plt+0x7054c> │ │ │ │ + ldr r1, [pc, #236] @ 7c3c8 <__cxa_atexit@plt+0x70600> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 7c374 <__cxa_atexit@plt+0x705ac> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7c380 <__cxa_atexit@plt+0x705b8> │ │ │ │ + ldr r2, [pc, #212] @ 7c3cc <__cxa_atexit@plt+0x70604> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 8b19c <__cxa_atexit@plt+0x7f3d4> │ │ │ │ + beq 7c394 <__cxa_atexit@plt+0x705cc> │ │ │ │ mov r7, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 8b2a8 <__cxa_atexit@plt+0x7f4e0> │ │ │ │ + b 7c448 <__cxa_atexit@plt+0x70680> │ │ │ │ + ldr r1, [pc, #156] @ 7c3b8 <__cxa_atexit@plt+0x705f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 7c374 <__cxa_atexit@plt+0x705ac> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7c380 <__cxa_atexit@plt+0x705b8> │ │ │ │ + ldr r2, [pc, #132] @ 7c3bc <__cxa_atexit@plt+0x705f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 7c394 <__cxa_atexit@plt+0x705cc> │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + cmp r8, #34 @ 0x22 │ │ │ │ + bne 7c3a0 <__cxa_atexit@plt+0x705d8> │ │ │ │ + ldr r7, [pc, #96] @ 7c3c0 <__cxa_atexit@plt+0x705f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #92] @ 7c3c4 <__cxa_atexit@plt+0x705fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r7, r3, #3 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 7c3d0 <__cxa_atexit@plt+0x70608> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ bx r0 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffebb0 │ │ │ │ - @ instruction: 0xffffed54 │ │ │ │ - @ instruction: 0xfffff3e4 │ │ │ │ - @ instruction: 0xfffff58c │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - mvnseq ip, r0, lsl #11 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [pc, #44] @ 7c3d4 <__cxa_atexit@plt+0x7060c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + @ instruction: 0x000004b4 │ │ │ │ + andeq r0, r0, ip, asr #10 │ │ │ │ + @ instruction: 0xfffff3f8 │ │ │ │ + mvnseq r0, ip, lsr #16 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andseq r6, r3, #120 @ 0x78 │ │ │ │ + andeq r0, r0, r0, lsr r5 │ │ │ │ + ldrheq r0, [pc, #120] @ 7c458 <__cxa_atexit@plt+0x70690> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #84] @ 8b244 <__cxa_atexit@plt+0x7f47c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8b22c <__cxa_atexit@plt+0x7f464> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b238 <__cxa_atexit@plt+0x7f470> │ │ │ │ - ldr r2, [pc, #52] @ 8b248 <__cxa_atexit@plt+0x7f480> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7c418 <__cxa_atexit@plt+0x70650> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ 7c434 <__cxa_atexit@plt+0x7066c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 8a65c <__cxa_atexit@plt+0x7e894> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c42c <__cxa_atexit@plt+0x70664> │ │ │ │ + b 7c448 <__cxa_atexit@plt+0x70680> │ │ │ │ + ldr r7, [pc, #24] @ 7c438 <__cxa_atexit@plt+0x70670> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r7, r2, #156, 4 @ 0xc0000009 │ │ │ │ - mvnseq ip, ip, lsl #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b28c <__cxa_atexit@plt+0x7f4c4> │ │ │ │ - ldr r2, [pc, #36] @ 8b298 <__cxa_atexit@plt+0x7f4d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 8a65c <__cxa_atexit@plt+0x7e894> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r2, #60, 4 @ 0xc0000003 │ │ │ │ - mvnseq ip, ip, asr #9 │ │ │ │ - andeq r0, r0, sl, ror #23 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r5, r3, #224, 30 @ 0x380 │ │ │ │ + mvnseq r0, r4, asr r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #40]! @ 0x28 │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8b36c <__cxa_atexit@plt+0x7f5a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8b390 <__cxa_atexit@plt+0x7f5c8> │ │ │ │ - ldr r2, [pc, #204] @ 8b3ac <__cxa_atexit@plt+0x7f5e4> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 7c5ac <__cxa_atexit@plt+0x707e4> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r7, [r1, #4]! │ │ │ │ + cmp r0, #34 @ 0x22 │ │ │ │ + bne 7c514 <__cxa_atexit@plt+0x7074c> │ │ │ │ + ldr r0, [pc, #352] @ 7c5d8 <__cxa_atexit@plt+0x70810> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 7c55c <__cxa_atexit@plt+0x70794> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7c568 <__cxa_atexit@plt+0x707a0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r1, [pc, #320] @ 7c5dc <__cxa_atexit@plt+0x70814> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 7c580 <__cxa_atexit@plt+0x707b8> │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp lr, r1 │ │ │ │ + bcc 7c5c0 <__cxa_atexit@plt+0x707f8> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ + bne 7c590 <__cxa_atexit@plt+0x707c8> │ │ │ │ + ldr r7, [pc, #272] @ 7c5e0 <__cxa_atexit@plt+0x70818> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #268] @ 7c5e4 <__cxa_atexit@plt+0x7081c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #2 │ │ │ │ + ldr r2, [pc, #244] @ 7c5e8 <__cxa_atexit@plt+0x70820> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ - ldr r1, [pc, #156] @ 8b3b0 <__cxa_atexit@plt+0x7f5e8> │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r1, #6 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #208] @ 7c5ec <__cxa_atexit@plt+0x70824> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [pc, #120] @ 8b3b4 <__cxa_atexit@plt+0x7f5ec> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r1, r3, #14 │ │ │ │ + ldr lr, [pc, #192] @ 7c5f0 <__cxa_atexit@plt+0x70828> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #188] @ 7c5f4 <__cxa_atexit@plt+0x7082c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 8b3a4 <__cxa_atexit@plt+0x7f5dc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #36] @ 8b3a8 <__cxa_atexit@plt+0x7f5e0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 8a65c <__cxa_atexit@plt+0x7e894> │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #136] @ 7c5f8 <__cxa_atexit@plt+0x70830> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #128] @ 7c5fc <__cxa_atexit@plt+0x70834> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #104] @ 7c600 <__cxa_atexit@plt+0x70838> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #100] @ 7c604 <__cxa_atexit@plt+0x7083c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r7, r3, #2 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r2, #172 @ 0xac │ │ │ │ - andseq r7, r2, #48, 2 │ │ │ │ - @ instruction: 0xfffff6a8 │ │ │ │ - @ instruction: 0xfffff7a8 │ │ │ │ - andseq r7, r2, #224, 2 @ 0x38 │ │ │ │ - mvnseq ip, r0, asr #7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 8b488 <__cxa_atexit@plt+0x7f6c0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b494 <__cxa_atexit@plt+0x7f6cc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #208] @ 8b4c0 <__cxa_atexit@plt+0x7f6f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [pc, #184] @ 8b4c4 <__cxa_atexit@plt+0x7f6fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 8b4a4 <__cxa_atexit@plt+0x7f6dc> │ │ │ │ - ldr lr, [pc, #152] @ 8b4c8 <__cxa_atexit@plt+0x7f700> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #148] @ 8b4cc <__cxa_atexit@plt+0x7f704> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8b478 <__cxa_atexit@plt+0x7f6b0> │ │ │ │ - ldr r7, [pc, #108] @ 8b4d0 <__cxa_atexit@plt+0x7f708> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + @ instruction: 0xffffefa8 │ │ │ │ + mvnseq r0, ip, ror #11 │ │ │ │ + andseq r5, r3, #248, 28 @ 0xf80 │ │ │ │ + @ instruction: 0xffffeecc │ │ │ │ + andseq r5, r3, #188, 28 @ 0xbc0 │ │ │ │ + andseq r5, r3, #172, 30 @ 0x2b0 │ │ │ │ + mvnseq r0, ip, lsr r6 │ │ │ │ + mvnseq r0, r0, lsr r6 │ │ │ │ + @ instruction: 0xfffff1c0 │ │ │ │ + ldrsheq r0, [pc, #80] @ 7c65c <__cxa_atexit@plt+0x70894> │ │ │ │ + mvnseq r0, r8, lsl #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7c6a8 <__cxa_atexit@plt+0x708e0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #200] @ 7c6fc <__cxa_atexit@plt+0x70934> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c6c0 <__cxa_atexit@plt+0x708f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7c6e8 <__cxa_atexit@plt+0x70920> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ + bne 7c6cc <__cxa_atexit@plt+0x70904> │ │ │ │ + ldr r7, [pc, #148] @ 7c700 <__cxa_atexit@plt+0x70938> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #144] @ 7c704 <__cxa_atexit@plt+0x7093c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #124] @ 7c708 <__cxa_atexit@plt+0x70940> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #40] @ 8b4d4 <__cxa_atexit@plt+0x7f70c> │ │ │ │ + ldr r7, [pc, #92] @ 7c70c <__cxa_atexit@plt+0x70944> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #84] @ 7c710 <__cxa_atexit@plt+0x70948> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andseq r7, r2, #0 │ │ │ │ - andseq r7, r2, #100 @ 0x64 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - andseq r7, r2, #124 @ 0x7c │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - andseq r7, r2, #8 │ │ │ │ - mvnseq ip, r8, asr r2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8b568 <__cxa_atexit@plt+0x7f7a0> │ │ │ │ - ldr lr, [pc, #116] @ 8b570 <__cxa_atexit@plt+0x7f7a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8b55c <__cxa_atexit@plt+0x7f794> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8b580 <__cxa_atexit@plt+0x7f7b8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq ip, r0, asr #3 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ + ldr r7, [pc, #64] @ 7c714 <__cxa_atexit@plt+0x7094c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ 7c718 <__cxa_atexit@plt+0x70950> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + add r7, r3, #2 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffee0c │ │ │ │ + mvnseq r0, r0, asr r4 │ │ │ │ + andseq r5, r3, #96, 26 @ 0x1800 │ │ │ │ + ldrsheq r0, [pc, #76] @ 7c760 <__cxa_atexit@plt+0x70998> │ │ │ │ + ldrsheq r0, [pc, #64] @ 7c758 <__cxa_atexit@plt+0x70990> │ │ │ │ + @ instruction: 0xfffff084 │ │ │ │ + ldrheq r0, [pc, #68] @ 7c764 <__cxa_atexit@plt+0x7099c> │ │ │ │ + mvnseq r0, r4, ror r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 8b650 <__cxa_atexit@plt+0x7f888> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 8b5ec <__cxa_atexit@plt+0x7f824> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 8b600 <__cxa_atexit@plt+0x7f838> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 8b668 <__cxa_atexit@plt+0x7f8a0> │ │ │ │ + bcc 7c7a4 <__cxa_atexit@plt+0x709dc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ + bne 7c788 <__cxa_atexit@plt+0x709c0> │ │ │ │ + ldr r7, [pc, #104] @ 7c7b4 <__cxa_atexit@plt+0x709ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #100] @ 7c7b8 <__cxa_atexit@plt+0x709f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 8b660 <__cxa_atexit@plt+0x7f898> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #80] @ 7c7bc <__cxa_atexit@plt+0x709f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 8b664 <__cxa_atexit@plt+0x7f89c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 87948 <__cxa_atexit@plt+0x7bb80> │ │ │ │ - mov r6, #28 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 7c7c0 <__cxa_atexit@plt+0x709f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #44] @ 7c7c4 <__cxa_atexit@plt+0x709fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + add r7, r3, #2 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r2, #40, 28 @ 0x280 │ │ │ │ - andseq r6, r2, #0, 28 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - mvnseq ip, ip, asr #32 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffed2c │ │ │ │ + mvnseq r0, r0, ror r3 │ │ │ │ + andseq r5, r3, #128, 24 @ 0x8000 │ │ │ │ + @ instruction: 0xffffefc8 │ │ │ │ + ldrsheq r0, [pc, #56] @ 7c804 <__cxa_atexit@plt+0x70a3c> │ │ │ │ + mvnseq r0, r8, asr #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 8b6a0 <__cxa_atexit@plt+0x7f8d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7c834 <__cxa_atexit@plt+0x70a6c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #116] @ 7c868 <__cxa_atexit@plt+0x70aa0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 87948 <__cxa_atexit@plt+0x7bb80> │ │ │ │ - andseq r6, r2, #172, 26 @ 0x2b00 │ │ │ │ - mvnseq ip, r4, ror #1 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8b984 <__cxa_atexit@plt+0x7fbbc> │ │ │ │ - str sl, [sp, #16] │ │ │ │ - str r5, [sp] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str fp, [sp, #28] │ │ │ │ - ldr r5, [r8, #3] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - add ip, r8, #11 │ │ │ │ - ldm ip, {r0, r4, fp, ip} │ │ │ │ - add r5, r1, r9 │ │ │ │ - add r5, r5, r0 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - sub r5, r4, r9 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - cmp r5, #1 │ │ │ │ - blt 8b74c <__cxa_atexit@plt+0x7f984> │ │ │ │ - add r2, r1, r0 │ │ │ │ - add sl, r2, r9 │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb lr, [sl, r2] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 8b7d4 <__cxa_atexit@plt+0x7fa0c> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 8b834 <__cxa_atexit@plt+0x7fa6c> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 8b894 <__cxa_atexit@plt+0x7facc> │ │ │ │ - sxtb r4, lr │ │ │ │ - cmn r4, #1 │ │ │ │ - ble 8b8f4 <__cxa_atexit@plt+0x7fb2c> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r5, r2 │ │ │ │ - bne 8b718 <__cxa_atexit@plt+0x7f950> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - stmdb r3, {r4, r5} │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 8b990 <__cxa_atexit@plt+0x7fbc8> │ │ │ │ - ldr lr, [pc, #592] @ 8b9f4 <__cxa_atexit@plt+0x7fc2c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r2 │ │ │ │ - b 8b978 <__cxa_atexit@plt+0x7fbb0> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 8b948 <__cxa_atexit@plt+0x7fb80> │ │ │ │ - ldr r7, [pc, #444] @ 8b9ec <__cxa_atexit@plt+0x7fc24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8b9c0 <__cxa_atexit@plt+0x7fbf8> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 8b948 <__cxa_atexit@plt+0x7fb80> │ │ │ │ - ldr r7, [pc, #352] @ 8b9f0 <__cxa_atexit@plt+0x7fc28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8b9c0 <__cxa_atexit@plt+0x7fbf8> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 8b948 <__cxa_atexit@plt+0x7fb80> │ │ │ │ - ldr r7, [pc, #244] @ 8b9e4 <__cxa_atexit@plt+0x7fc1c> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c848 <__cxa_atexit@plt+0x70a80> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + cmp r8, #34 @ 0x22 │ │ │ │ + bne 7c854 <__cxa_atexit@plt+0x70a8c> │ │ │ │ + ldr r7, [pc, #80] @ 7c86c <__cxa_atexit@plt+0x70aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 8b9c0 <__cxa_atexit@plt+0x7fbf8> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 8b9b8 <__cxa_atexit@plt+0x7fbf0> │ │ │ │ - ldr lr, [pc, #144] @ 8b9e0 <__cxa_atexit@plt+0x7fc18> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r0, r1, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 8bc38 <__cxa_atexit@plt+0x7fe70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [pc, #76] @ 7c870 <__cxa_atexit@plt+0x70aa8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r7, [r3] │ │ │ │ + add r7, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r7, [pc, #56] @ 7c874 <__cxa_atexit@plt+0x70aac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 8b9f8 <__cxa_atexit@plt+0x7fc30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #40] @ 8b9e8 <__cxa_atexit@plt+0x7fc20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3, #-52]! @ 0xffffffcc │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r6, r2, #196, 22 @ 0x31000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andseq r6, r2, #112, 26 @ 0x1c00 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01fdbd90 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ba4c <__cxa_atexit@plt+0x7fc84> │ │ │ │ - ldr lr, [pc, #64] @ 8ba64 <__cxa_atexit@plt+0x7fc9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 8bc38 <__cxa_atexit@plt+0x7fe70> │ │ │ │ - ldr r3, [pc, #20] @ 8ba68 <__cxa_atexit@plt+0x7fca0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r6, r2, #240, 20 @ 0xf0000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq fp, r0, lsr #26 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8babc <__cxa_atexit@plt+0x7fcf4> │ │ │ │ - ldr lr, [pc, #60] @ 8bad4 <__cxa_atexit@plt+0x7fd0c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 8bc38 <__cxa_atexit@plt+0x7fe70> │ │ │ │ - ldr r3, [pc, #20] @ 8bad8 <__cxa_atexit@plt+0x7fd10> │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 7c878 <__cxa_atexit@plt+0x70ab0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r6, r2, #124, 20 @ 0x7c000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldrheq fp, [sp, #192]! @ 0xc0 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffef3c │ │ │ │ + mvnseq r0, r0, ror r3 │ │ │ │ + andseq r5, r3, #196, 22 @ 0x31000 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + mvnseq r0, r4, lsl r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8bb2c <__cxa_atexit@plt+0x7fd64> │ │ │ │ - ldr lr, [pc, #60] @ 8bb44 <__cxa_atexit@plt+0x7fd7c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 8bc38 <__cxa_atexit@plt+0x7fe70> │ │ │ │ - ldr r3, [pc, #20] @ 8bb48 <__cxa_atexit@plt+0x7fd80> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + cmp r8, #34 @ 0x22 │ │ │ │ + bne 7c8b0 <__cxa_atexit@plt+0x70ae8> │ │ │ │ + ldr r7, [pc, #44] @ 7c8c8 <__cxa_atexit@plt+0x70b00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 7c8cc <__cxa_atexit@plt+0x70b04> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r6, r2, #12, 20 @ 0xc000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq fp, r0, asr #24 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8bb9c <__cxa_atexit@plt+0x7fdd4> │ │ │ │ - ldr lr, [pc, #60] @ 8bbb4 <__cxa_atexit@plt+0x7fdec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 8bc38 <__cxa_atexit@plt+0x7fe70> │ │ │ │ - ldr r3, [pc, #20] @ 8bbb8 <__cxa_atexit@plt+0x7fdf0> │ │ │ │ + str r7, [r5] │ │ │ │ + add r7, r3, #3 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r3, [pc, #12] @ 7c8c4 <__cxa_atexit@plt+0x70afc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r6, r2, #156, 18 @ 0x270000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldrsbeq fp, [sp, #176]! @ 0xb0 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0xffffeebc │ │ │ │ + ldrsheq r0, [pc, #32] @ 7c8f4 <__cxa_atexit@plt+0x70b2c> │ │ │ │ + mvnseq r0, r0, asr #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8bc0c <__cxa_atexit@plt+0x7fe44> │ │ │ │ - ldr lr, [pc, #60] @ 8bc24 <__cxa_atexit@plt+0x7fe5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7c934 <__cxa_atexit@plt+0x70b6c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7c98c <__cxa_atexit@plt+0x70bc4> │ │ │ │ + ldr r7, [pc, #172] @ 7c9b0 <__cxa_atexit@plt+0x70be8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #168] @ 7c9b4 <__cxa_atexit@plt+0x70bec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #152] @ 7c9b8 <__cxa_atexit@plt+0x70bf0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + b 7c980 <__cxa_atexit@plt+0x70bb8> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7c994 <__cxa_atexit@plt+0x70bcc> │ │ │ │ + ldr r7, [pc, #92] @ 7c9a4 <__cxa_atexit@plt+0x70bdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #80] @ 7c9a8 <__cxa_atexit@plt+0x70be0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 8bc38 <__cxa_atexit@plt+0x7fe70> │ │ │ │ - ldr r3, [pc, #20] @ 8bc28 <__cxa_atexit@plt+0x7fe60> │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + sub r7, r3, #14 │ │ │ │ + ldr r8, [pc, #68] @ 7c9ac <__cxa_atexit@plt+0x70be4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + b 7c998 <__cxa_atexit@plt+0x70bd0> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffe8fc │ │ │ │ + andseq r5, r3, #140, 22 @ 0x23000 │ │ │ │ + andseq r5, r3, #132, 20 @ 0x84000 │ │ │ │ + @ instruction: 0xffffe9d0 │ │ │ │ + andseq r5, r3, #12, 22 @ 0x3000 │ │ │ │ + andseq r5, r3, #204, 20 @ 0xcc000 │ │ │ │ + ldrsbeq r0, [pc, #20] @ 7c9d8 <__cxa_atexit@plt+0x70c10> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 7ca38 <__cxa_atexit@plt+0x70c70> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7ca30 <__cxa_atexit@plt+0x70c68> │ │ │ │ + ldr r7, [pc, #124] @ 7ca6c <__cxa_atexit@plt+0x70ca4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7ca40 <__cxa_atexit@plt+0x70c78> │ │ │ │ + ldr r7, [pc, #112] @ 7ca7c <__cxa_atexit@plt+0x70cb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #108] @ 7ca80 <__cxa_atexit@plt+0x70cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r6, r2, #44, 18 @ 0xb0000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq fp, r0, ror #22 │ │ │ │ - andeq r7, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8bd20 <__cxa_atexit@plt+0x7ff58> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #48]! @ 0x30 │ │ │ │ - ldr r1, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r3, #-16] │ │ │ │ - ldr lr, [r3, #-4] │ │ │ │ - add r1, r7, r1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 8bcd8 <__cxa_atexit@plt+0x7ff10> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [pc, #200] @ 8bd48 <__cxa_atexit@plt+0x7ff80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 8bd38 <__cxa_atexit@plt+0x7ff70> │ │ │ │ - ldr r3, [pc, #172] @ 8bd4c <__cxa_atexit@plt+0x7ff84> │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #100] @ 7ca84 <__cxa_atexit@plt+0x70cbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r7, r3, #2 │ │ │ │ + b 7b75c <__cxa_atexit@plt+0x6f994> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 7ca70 <__cxa_atexit@plt+0x70ca8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 7ca74 <__cxa_atexit@plt+0x70cac> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #32] @ 7ca78 <__cxa_atexit@plt+0x70cb0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, sl │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r3, #244, 18 @ 0x3d0000 │ │ │ │ + mvnseq r0, r0, asr r1 │ │ │ │ + mvnseq r0, r0, asr #2 │ │ │ │ + andseq r5, r3, #168, 18 @ 0x2a0000 │ │ │ │ + @ instruction: 0xffffed4c │ │ │ │ + mvnseq r0, ip, ror r1 │ │ │ │ + andseq r5, r3, #224, 18 @ 0x380000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7cb48 <__cxa_atexit@plt+0x70d80> │ │ │ │ + ldr r7, [pc, #216] @ 7cb80 <__cxa_atexit@plt+0x70db8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7cb58 <__cxa_atexit@plt+0x70d90> │ │ │ │ + ldr r3, [pc, #196] @ 7cb84 <__cxa_atexit@plt+0x70dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #28]! │ │ │ │ - stmib r7, {r0, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8bd10 <__cxa_atexit@plt+0x7ff48> │ │ │ │ - ldr r7, [pc, #140] @ 8bd50 <__cxa_atexit@plt+0x7ff88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 7cb10 <__cxa_atexit@plt+0x70d48> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7cb20 <__cxa_atexit@plt+0x70d58> │ │ │ │ + ldr r3, [pc, #164] @ 7cb88 <__cxa_atexit@plt+0x70dc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7cb40 <__cxa_atexit@plt+0x70d78> │ │ │ │ + ldr r3, [pc, #136] @ 7cb8c <__cxa_atexit@plt+0x70dc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1d02f7c <__cxa_atexit@plt+0x1cf71b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [pc, #100] @ 8bd44 <__cxa_atexit@plt+0x7ff7c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - str r0, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 8bd00 <__cxa_atexit@plt+0x7ff38> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b 8bd64 <__cxa_atexit@plt+0x7ff9c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ + ldr r5, [pc, #116] @ 7cb9c <__cxa_atexit@plt+0x70dd4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [pc, #112] @ 7cba0 <__cxa_atexit@plt+0x70dd8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 8bd54 <__cxa_atexit@plt+0x7ff8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ + ldr r7, [pc, #72] @ 7cb98 <__cxa_atexit@plt+0x70dd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #48] @ 7cb90 <__cxa_atexit@plt+0x70dc8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #44] @ 7cb94 <__cxa_atexit@plt+0x70dcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r2, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andseq r6, r2, #240, 14 @ 0x3c00000 │ │ │ │ - @ instruction: 0xfffff358 │ │ │ │ - @ instruction: 0xfffff368 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - mvnseq fp, r4, lsr sl │ │ │ │ - andeq pc, r0, ip, asr #21 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xffffedb8 │ │ │ │ + @ instruction: 0xffffee18 │ │ │ │ + @ instruction: 0xffffee1c │ │ │ │ + mvnseq r0, ip, lsr #32 │ │ │ │ + mvnseq r0, r0, lsr r0 │ │ │ │ + mvnseq r0, ip, rrx │ │ │ │ + @ instruction: 0xffffee60 │ │ │ │ + mvnseq pc, r4, ror #30 │ │ │ │ + ldrsbeq pc, [lr, #248]! @ 0xf8 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8be40 <__cxa_atexit@plt+0x80078> │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 8bed4 <__cxa_atexit@plt+0x8010c> │ │ │ │ - ldr r1, [pc, #392] @ 8bf20 <__cxa_atexit@plt+0x80158> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r2, [pc, #368] @ 8bf24 <__cxa_atexit@plt+0x8015c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #360] @ 8bf28 <__cxa_atexit@plt+0x80160> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r3, #82 @ 0x52 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - ldr r1, [pc, #324] @ 8bf2c <__cxa_atexit@plt+0x80164> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #284] @ 8bf30 <__cxa_atexit@plt+0x80168> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 7b084 <__cxa_atexit@plt+0x6f2bc> │ │ │ │ + mvneq sl, ip, ror #16 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 8bedc <__cxa_atexit@plt+0x80114> │ │ │ │ - ldr r2, [pc, #184] @ 8bf0c <__cxa_atexit@plt+0x80144> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, sl} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r6, r5, #8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 8bef0 <__cxa_atexit@plt+0x80128> │ │ │ │ - ldr lr, [pc, #160] @ 8bf10 <__cxa_atexit@plt+0x80148> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #156] @ 8bf14 <__cxa_atexit@plt+0x8014c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldmib r7, {r0, r6} │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #28]! │ │ │ │ - str r6, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8bec0 <__cxa_atexit@plt+0x800f8> │ │ │ │ - ldr r7, [pc, #112] @ 8bf18 <__cxa_atexit@plt+0x80150> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r3, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mvneq sl, sl, lsr #17 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - b 8bee0 <__cxa_atexit@plt+0x80118> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #36] @ 8bf1c <__cxa_atexit@plt+0x80154> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + mvneq sl, r8, ror #17 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andseq r6, r2, #28, 12 @ 0x1c00000 │ │ │ │ - @ instruction: 0xfffff188 │ │ │ │ - andseq r6, r2, #60, 12 @ 0x3c00000 │ │ │ │ - @ instruction: 0xfffff184 │ │ │ │ - andseq r6, r2, #188, 10 @ 0x2f000000 │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - andseq r6, r2, #84, 12 @ 0x5400000 │ │ │ │ - andseq r6, r2, #52, 12 @ 0x3400000 │ │ │ │ - @ instruction: 0xfffff6fc │ │ │ │ - andseq r6, r2, #8, 14 @ 0x200000 │ │ │ │ - mvnseq fp, r4, asr r8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8bfd8 <__cxa_atexit@plt+0x80210> │ │ │ │ - ldr r2, [pc, #136] @ 8bfe0 <__cxa_atexit@plt+0x80218> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8bfbc <__cxa_atexit@plt+0x801f4> │ │ │ │ - ldr r2, [pc, #104] @ 8bfe4 <__cxa_atexit@plt+0x8021c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8bfbc <__cxa_atexit@plt+0x801f4> │ │ │ │ - ldr r3, [pc, #84] @ 8bfe8 <__cxa_atexit@plt+0x80220> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8bfc8 <__cxa_atexit@plt+0x80200> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - b 8b6b4 <__cxa_atexit@plt+0x7f8ec> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldrheq pc, [lr, #252]! @ 0xfc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7cc6c <__cxa_atexit@plt+0x70ea4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7cc64 <__cxa_atexit@plt+0x70e9c> │ │ │ │ + ldr r8, [pc, #40] @ 7cc74 <__cxa_atexit@plt+0x70eac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 7cc78 <__cxa_atexit@plt+0x70eb0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1859f6c <__cxa_atexit@plt+0x184e1a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq sl, r1, lsr #22 │ │ │ │ + andseq r5, r3, #144, 14 @ 0x2400000 │ │ │ │ + mvnseq pc, r0, ror #30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7ccc4 <__cxa_atexit@plt+0x70efc> │ │ │ │ + ldr r7, [pc, #52] @ 7ccd4 <__cxa_atexit@plt+0x70f0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7ccb8 <__cxa_atexit@plt+0x70ef0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7cce8 <__cxa_atexit@plt+0x70f20> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7ccd8 <__cxa_atexit@plt+0x70f10> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - mvnseq fp, r0, lsr #15 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + mvnseq pc, ip, lsr #30 │ │ │ │ + mvnseq pc, r4, lsl #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 8c05c <__cxa_atexit@plt+0x80294> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7cd64 <__cxa_atexit@plt+0x70f9c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ 7cd9c <__cxa_atexit@plt+0x70fd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c044 <__cxa_atexit@plt+0x8027c> │ │ │ │ - ldr r3, [pc, #72] @ 8c060 <__cxa_atexit@plt+0x80298> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7cd50 <__cxa_atexit@plt+0x70f88> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7cd74 <__cxa_atexit@plt+0x70fac> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 7cd88 <__cxa_atexit@plt+0x70fc0> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ 7cda0 <__cxa_atexit@plt+0x70fd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8c04c <__cxa_atexit@plt+0x80284> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 8b6b4 <__cxa_atexit@plt+0x7f8ec> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7cd5c <__cxa_atexit@plt+0x70f94> │ │ │ │ + b 7ce3c <__cxa_atexit@plt+0x71074> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvnseq fp, r8, lsr #14 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 8c0bc <__cxa_atexit@plt+0x802f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8c0ac <__cxa_atexit@plt+0x802e4> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 8b6b4 <__cxa_atexit@plt+0x7f8ec> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 7cd00 <__cxa_atexit@plt+0x70f38> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 7cd34 <__cxa_atexit@plt+0x70f6c> │ │ │ │ + ldr r7, [pc, #20] @ 7cda4 <__cxa_atexit@plt+0x70fdc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvnseq fp, ip, asr #13 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andseq r5, r3, #132, 12 @ 0x8400000 │ │ │ │ + mvnseq pc, r8, lsr lr @ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 8b6b4 <__cxa_atexit@plt+0x7f8ec> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 7cdfc <__cxa_atexit@plt+0x71034> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 7ce10 <__cxa_atexit@plt+0x71048> │ │ │ │ + ldr r3, [pc, #68] @ 7ce28 <__cxa_atexit@plt+0x71060> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7cdf4 <__cxa_atexit@plt+0x7102c> │ │ │ │ + b 7ce3c <__cxa_atexit@plt+0x71074> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 7cddc <__cxa_atexit@plt+0x71014> │ │ │ │ + ldr r7, [pc, #20] @ 7ce2c <__cxa_atexit@plt+0x71064> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq r5, r3, #252, 10 @ 0x3f000000 │ │ │ │ + ldrheq pc, [lr, #208]! @ 0xd0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8c190 <__cxa_atexit@plt+0x803c8> │ │ │ │ - ldr r2, [pc, #172] @ 8c1ac <__cxa_atexit@plt+0x803e4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 7ceb8 <__cxa_atexit@plt+0x710f0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 7cea4 <__cxa_atexit@plt+0x710dc> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7cea4 <__cxa_atexit@plt+0x710dc> │ │ │ │ + ldr r2, [pc, #164] @ 7cf18 <__cxa_atexit@plt+0x71150> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 8c184 <__cxa_atexit@plt+0x803bc> │ │ │ │ - ldr r2, [pc, #140] @ 8c1b0 <__cxa_atexit@plt+0x803e8> │ │ │ │ + beq 7cedc <__cxa_atexit@plt+0x71114> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7cee4 <__cxa_atexit@plt+0x7111c> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #92] @ 7cf08 <__cxa_atexit@plt+0x71140> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #76] @ 7cf0c <__cxa_atexit@plt+0x71144> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c184 <__cxa_atexit@plt+0x803bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8c198 <__cxa_atexit@plt+0x803d0> │ │ │ │ - ldr r1, [pc, #104] @ 8c1b4 <__cxa_atexit@plt+0x803ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 8c1b8 <__cxa_atexit@plt+0x803f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 7cefc <__cxa_atexit@plt+0x71134> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 7cee4 <__cxa_atexit@plt+0x7111c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 7cf10 <__cxa_atexit@plt+0x71148> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ 7cf14 <__cxa_atexit@plt+0x7114c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andseq r5, r3, #96, 10 @ 0x18000000 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrsheq pc, [lr, #204]! @ 0xcc @ │ │ │ │ + ldrsheq pc, [lr, #192]! @ 0xc0 @ │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + mvnseq pc, r4, asr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7cf4c <__cxa_atexit@plt+0x71184> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #16] @ 7cf64 <__cxa_atexit@plt+0x7119c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 7cf68 <__cxa_atexit@plt+0x711a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01fefc94 │ │ │ │ + mvnseq pc, r8, lsl #25 │ │ │ │ + mvnseq pc, r4, ror ip @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7cf94 <__cxa_atexit@plt+0x711cc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #16] @ 7cfac <__cxa_atexit@plt+0x711e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 7cfb0 <__cxa_atexit@plt+0x711e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mvnseq pc, ip, asr #24 │ │ │ │ + mvnseq pc, r0, asr #24 │ │ │ │ + mvnseq pc, r8, lsr ip @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d014 <__cxa_atexit@plt+0x7124c> │ │ │ │ + ldr r7, [pc, #96] @ 7d038 <__cxa_atexit@plt+0x71270> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7d024 <__cxa_atexit@plt+0x7125c> │ │ │ │ + ldr r7, [pc, #76] @ 7d03c <__cxa_atexit@plt+0x71274> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7d008 <__cxa_atexit@plt+0x71240> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7cce8 <__cxa_atexit@plt+0x70f20> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 7d044 <__cxa_atexit@plt+0x7127c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 7d040 <__cxa_atexit@plt+0x71278> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - mvnseq sl, r0, lsr fp │ │ │ │ - andseq r6, r2, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + mvnseq pc, ip, asr #23 │ │ │ │ + mvnseq pc, r4, ror #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 8c240 <__cxa_atexit@plt+0x80478> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c228 <__cxa_atexit@plt+0x80460> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8c230 <__cxa_atexit@plt+0x80468> │ │ │ │ - ldr r2, [pc, #80] @ 8c244 <__cxa_atexit@plt+0x8047c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 8c248 <__cxa_atexit@plt+0x80480> │ │ │ │ + ldr r2, [pc, #36] @ 7d07c <__cxa_atexit@plt+0x712b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 7d080 <__cxa_atexit@plt+0x712b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r3, #188, 6 @ 0xf0000002 │ │ │ │ + andseq r5, r3, #172, 6 @ 0xb0000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7d0e0 <__cxa_atexit@plt+0x71318> │ │ │ │ + ldr lr, [pc, #72] @ 7d0ec <__cxa_atexit@plt+0x71324> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #60] @ 7d0f0 <__cxa_atexit@plt+0x71328> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7d0d4 <__cxa_atexit@plt+0x7130c> │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - mvnseq sl, r8, lsl #21 │ │ │ │ - andseq r6, r2, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq r5, r3, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8c2a0 <__cxa_atexit@plt+0x804d8> │ │ │ │ - ldr r2, [pc, #60] @ 8c2ac <__cxa_atexit@plt+0x804e4> │ │ │ │ + bcc 7d174 <__cxa_atexit@plt+0x713ac> │ │ │ │ + ldr r2, [pc, #80] @ 7d184 <__cxa_atexit@plt+0x713bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 8c2b0 <__cxa_atexit@plt+0x804e8> │ │ │ │ + ldr r1, [pc, #76] @ 7d188 <__cxa_atexit@plt+0x713c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + ldr r7, [pc, #52] @ 7d18c <__cxa_atexit@plt+0x713c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r2, r3 │ │ │ │ + str r7, [r2, #16]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andseq r5, r3, #204, 4 @ 0xc000000c │ │ │ │ + andseq r5, r3, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7d1e4 <__cxa_atexit@plt+0x7141c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7d1f0 <__cxa_atexit@plt+0x71428> │ │ │ │ + ldr r1, [pc, #64] @ 7d200 <__cxa_atexit@plt+0x71438> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 7d204 <__cxa_atexit@plt+0x7143c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mvnseq sl, ip, lsl #20 │ │ │ │ - andseq r6, r2, #248, 2 @ 0x3e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andseq r5, r3, #32, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8c2e4 <__cxa_atexit@plt+0x8051c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 8c2ec <__cxa_atexit@plt+0x80524> │ │ │ │ + bhi 7d238 <__cxa_atexit@plt+0x71470> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 7d240 <__cxa_atexit@plt+0x71478> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r5, r3, #188, 2 @ 0x2f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d274 <__cxa_atexit@plt+0x714ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 7d27c <__cxa_atexit@plt+0x714b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 206ed0 <__cxa_atexit@plt+0x1fb108> │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r6, r2, #28, 2 │ │ │ │ + andseq r5, r3, #128, 2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8c330 <__cxa_atexit@plt+0x80568> │ │ │ │ - ldr r2, [pc, #40] @ 8c340 <__cxa_atexit@plt+0x80578> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7d2fc <__cxa_atexit@plt+0x71534> │ │ │ │ + ldr r7, [pc, #108] @ 7d314 <__cxa_atexit@plt+0x7154c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #104] @ 7d318 <__cxa_atexit@plt+0x71550> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #100] @ 7d31c <__cxa_atexit@plt+0x71554> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r7, #32]! │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 7d320 <__cxa_atexit@plt+0x71558> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + mvnseq pc, r4, lsl r9 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7d368 <__cxa_atexit@plt+0x715a0> │ │ │ │ + ldr r7, [pc, #52] @ 7d37c <__cxa_atexit@plt+0x715b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7d35c <__cxa_atexit@plt+0x71594> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7d38c <__cxa_atexit@plt+0x715c4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7d380 <__cxa_atexit@plt+0x715b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 8c374 <__cxa_atexit@plt+0x805ac> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq fp, r0, asr r4 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrb r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 8c4b8 <__cxa_atexit@plt+0x806f0> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r3, #125 @ 0x7d │ │ │ │ - bne 8c428 <__cxa_atexit@plt+0x80660> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5] │ │ │ │ - mov r1, #125 @ 0x7d │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8c4cc <__cxa_atexit@plt+0x80704> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + mvnseq pc, ip, lsr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #216] @ 7d46c <__cxa_atexit@plt+0x716a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, r5 │ │ │ │ - ldr r3, [r1, #-8]! │ │ │ │ - ldr ip, [r1, #-12] │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r0, [ip, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ + ldr r8, [r1, #4]! │ │ │ │ + str r3, [r1] │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ cmp r0, r3 │ │ │ │ - bge 8c478 <__cxa_atexit@plt+0x806b0> │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - ldr r5, [pc, #280] @ 8c52c <__cxa_atexit@plt+0x80764> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - sub r3, r5, #20 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - mov r1, r5 │ │ │ │ - str sl, [r1, #-8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8c4ec <__cxa_atexit@plt+0x80724> │ │ │ │ - ldr r7, [pc, #196] @ 8c510 <__cxa_atexit@plt+0x80748> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #192] @ 8c514 <__cxa_atexit@plt+0x8074c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 8c4a8 <__cxa_atexit@plt+0x806e0> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 92e38 <__cxa_atexit@plt+0x87070> │ │ │ │ - ldr r0, [pc, #160] @ 8c520 <__cxa_atexit@plt+0x80758> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #156] @ 8c524 <__cxa_atexit@plt+0x8075c> │ │ │ │ + bcc 7d438 <__cxa_atexit@plt+0x71670> │ │ │ │ + ldr r2, [pc, #168] @ 7d470 <__cxa_atexit@plt+0x716a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #164] @ 7d474 <__cxa_atexit@plt+0x716ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #160] @ 7d478 <__cxa_atexit@plt+0x716b0> │ │ │ │ + add ip, pc, ip │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #32]! │ │ │ │ + mov r8, r3 │ │ │ │ + str ip, [r8, #16]! │ │ │ │ + add r2, r3, #60 @ 0x3c │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 7d454 <__cxa_atexit@plt+0x7168c> │ │ │ │ + ldr r1, [pc, #100] @ 7d480 <__cxa_atexit@plt+0x716b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r2, #3 │ │ │ │ + add lr, r6, #52 @ 0x34 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + str r3, [r6, #64] @ 0x40 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [pc, #60] @ 7d47c <__cxa_atexit@plt+0x716b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 8c528 <__cxa_atexit@plt+0x80760> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - ldr r7, [pc, #36] @ 8c518 <__cxa_atexit@plt+0x80750> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 8c51c <__cxa_atexit@plt+0x80754> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ - mov sl, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r6, r0, r8, ror #19 │ │ │ │ - andseq r5, r2, #180, 30 @ 0x2d0 │ │ │ │ - mvnseq fp, r8, lsl r3 │ │ │ │ - andseq r5, r2, #12, 30 @ 0x30 │ │ │ │ - ldrsheq sl, [sp, #124]! @ 0x7c │ │ │ │ - andseq r5, r2, #232, 30 @ 0x3a0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r6, r2, #44 @ 0x2c │ │ │ │ - mvnseq sl, ip, lsl #9 │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + ldrsbeq pc, [lr, #120]! @ 0x78 @ │ │ │ │ + andseq r5, r3, #172, 4 @ 0xc000000a │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8c5dc <__cxa_atexit@plt+0x80814> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r0, [lr, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 8c5ac <__cxa_atexit@plt+0x807e4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [pc, #112] @ 8c604 <__cxa_atexit@plt+0x8083c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #137 @ 0x89 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r0, [pc, #68] @ 8c5f8 <__cxa_atexit@plt+0x80830> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #64] @ 8c5fc <__cxa_atexit@plt+0x80834> │ │ │ │ + bcc 7d4b8 <__cxa_atexit@plt+0x716f0> │ │ │ │ + ldr r2, [pc, #28] @ 7d4c4 <__cxa_atexit@plt+0x716fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 8c600 <__cxa_atexit@plt+0x80838> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mvnseq sl, r8, asr #13 │ │ │ │ - andseq r5, r2, #180, 28 @ 0xb40 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andseq r5, r2, #172, 28 @ 0xac0 │ │ │ │ - mvnseq fp, ip, lsr #3 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq r5, r3, #32, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8c6c4 <__cxa_atexit@plt+0x808fc> │ │ │ │ - ldr r2, [pc, #160] @ 8c6cc <__cxa_atexit@plt+0x80904> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c698 <__cxa_atexit@plt+0x808d0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 8c6d0 <__cxa_atexit@plt+0x80908> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8c6a4 <__cxa_atexit@plt+0x808dc> │ │ │ │ - ldr r7, [pc, #96] @ 8c6d4 <__cxa_atexit@plt+0x8090c> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7d520 <__cxa_atexit@plt+0x71758> │ │ │ │ + ldr r7, [pc, #52] @ 7d534 <__cxa_atexit@plt+0x7176c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 8c6b4 <__cxa_atexit@plt+0x808ec> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 8c374 <__cxa_atexit@plt+0x805ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 7d514 <__cxa_atexit@plt+0x7174c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7d544 <__cxa_atexit@plt+0x7177c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7d538 <__cxa_atexit@plt+0x71770> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrsheq pc, [lr, #104]! @ 0x68 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 7d610 <__cxa_atexit@plt+0x71848> │ │ │ │ + ldr lr, [pc, #248] @ 7d654 <__cxa_atexit@plt+0x7188c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r8, [pc, #232] @ 7d658 <__cxa_atexit@plt+0x71890> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r1, #4]! │ │ │ │ + str r8, [r1] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 7d620 <__cxa_atexit@plt+0x71858> │ │ │ │ + ldr r2, [pc, #188] @ 7d65c <__cxa_atexit@plt+0x71894> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #184] @ 7d660 <__cxa_atexit@plt+0x71898> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #180] @ 7d664 <__cxa_atexit@plt+0x7189c> │ │ │ │ + add ip, pc, ip │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #32]! │ │ │ │ + mov r8, r3 │ │ │ │ + str ip, [r8, #16]! │ │ │ │ + add r2, r3, #60 @ 0x3c │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 7d63c <__cxa_atexit@plt+0x71874> │ │ │ │ + ldr r1, [pc, #120] @ 7d66c <__cxa_atexit@plt+0x718a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + str r3, [r6, #72] @ 0x48 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #64] @ 7d668 <__cxa_atexit@plt+0x718a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + ldrsheq pc, [lr, #80]! @ 0x50 @ │ │ │ │ + andseq r5, r3, #212 @ 0xd4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7d6a4 <__cxa_atexit@plt+0x718dc> │ │ │ │ + ldr r2, [pc, #28] @ 7d6b0 <__cxa_atexit@plt+0x718e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq r5, r3, #52 @ 0x34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d6e4 <__cxa_atexit@plt+0x7191c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 7d6ec <__cxa_atexit@plt+0x71924> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + andseq r4, r3, #16, 26 @ 0x400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d720 <__cxa_atexit@plt+0x71958> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 7d728 <__cxa_atexit@plt+0x71960> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andseq r4, r3, #212, 24 @ 0xd400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d75c <__cxa_atexit@plt+0x71994> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 7d764 <__cxa_atexit@plt+0x7199c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - mvnseq fp, r0, ror #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 8c74c <__cxa_atexit@plt+0x80984> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8c734 <__cxa_atexit@plt+0x8096c> │ │ │ │ - ldr r7, [pc, #64] @ 8c750 <__cxa_atexit@plt+0x80988> │ │ │ │ + andseq r4, r3, #152, 24 @ 0x9800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7d7ac <__cxa_atexit@plt+0x719e4> │ │ │ │ + ldr r7, [pc, #52] @ 7d7bc <__cxa_atexit@plt+0x719f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8c740 <__cxa_atexit@plt+0x80978> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 8c374 <__cxa_atexit@plt+0x805ac> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7d7a0 <__cxa_atexit@plt+0x719d8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7d7cc <__cxa_atexit@plt+0x71a04> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvnseq fp, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 8c7a0 <__cxa_atexit@plt+0x809d8> │ │ │ │ + ldr r7, [pc, #12] @ 7d7c0 <__cxa_atexit@plt+0x719f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8c794 <__cxa_atexit@plt+0x809cc> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 8c374 <__cxa_atexit@plt+0x805ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq fp, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 8c374 <__cxa_atexit@plt+0x805ac> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mvnseq pc, r0, lsl #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #208] @ 7d8b0 <__cxa_atexit@plt+0x71ae8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7d890 <__cxa_atexit@plt+0x71ac8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7d89c <__cxa_atexit@plt+0x71ad4> │ │ │ │ + ldr r2, [pc, #160] @ 7d8b4 <__cxa_atexit@plt+0x71aec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr lr, [pc, #144] @ 7d8b8 <__cxa_atexit@plt+0x71af0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr sl, [pc, #124] @ 7d8bc <__cxa_atexit@plt+0x71af4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r1, [pc, #104] @ 7d8c0 <__cxa_atexit@plt+0x71af8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + mov r7, r6 │ │ │ │ + str sl, [r7, #32]! │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #64 @ 0x40 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + andseq r4, r3, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8c818 <__cxa_atexit@plt+0x80a50> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ + bcc 7d960 <__cxa_atexit@plt+0x71b98> │ │ │ │ + ldr r2, [pc, #132] @ 7d96c <__cxa_atexit@plt+0x71ba4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 8c82c <__cxa_atexit@plt+0x80a64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr lr, [pc, #116] @ 7d970 <__cxa_atexit@plt+0x71ba8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr sl, [pc, #96] @ 7d974 <__cxa_atexit@plt+0x71bac> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + ldr r1, [pc, #76] @ 7d978 <__cxa_atexit@plt+0x71bb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + str sl, [r7, #32]! │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #60] @ 0x3c │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - andseq r5, r2, #248, 24 @ 0xf800 │ │ │ │ - mvnseq sl, r4, lsl #31 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 8c8ec <__cxa_atexit@plt+0x80b24> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 8c8f4 <__cxa_atexit@plt+0x80b2c> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 8c8a0 <__cxa_atexit@plt+0x80ad8> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 8c918 <__cxa_atexit@plt+0x80b50> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + andseq r4, r3, #156, 26 @ 0x2700 │ │ │ │ + mvnseq pc, r0, ror #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7d9d0 <__cxa_atexit@plt+0x71c08> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7d9c8 <__cxa_atexit@plt+0x71c00> │ │ │ │ + ldr r8, [pc, #40] @ 7d9d8 <__cxa_atexit@plt+0x71c10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 7d9dc <__cxa_atexit@plt+0x71c14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 8c910 <__cxa_atexit@plt+0x80b48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 8c914 <__cxa_atexit@plt+0x80b4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 8c8fc <__cxa_atexit@plt+0x80b34> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1a65558 <__cxa_atexit@plt+0x1a59790> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r5, r2, #172, 22 @ 0x2b000 │ │ │ │ - @ instruction: 0x01fdae9c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 8c960 <__cxa_atexit@plt+0x80b98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvnseq pc, r0, lsr #5 │ │ │ │ + andseq r4, r3, #44, 20 @ 0x2c000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7da14 <__cxa_atexit@plt+0x71c4c> │ │ │ │ + ldr r3, [pc, #32] @ 7da1c <__cxa_atexit@plt+0x71c54> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c958 <__cxa_atexit@plt+0x80b90> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 8c374 <__cxa_atexit@plt+0x805ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 7da20 <__cxa_atexit@plt+0x71c58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 1c9446c <__cxa_atexit@plt+0x1c886a4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq sl, r4, asr lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andseq r4, r3, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 7da50 <__cxa_atexit@plt+0x71c88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 8c374 <__cxa_atexit@plt+0x805ac> │ │ │ │ - mvnseq sl, r8, lsr #28 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 7da54 <__cxa_atexit@plt+0x71c8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 1c57c34 <__cxa_atexit@plt+0x1c4be6c> │ │ │ │ + mvnseq pc, r4, lsl r2 @ │ │ │ │ + andseq r4, r3, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8c9d0 <__cxa_atexit@plt+0x80c08> │ │ │ │ - ldr r2, [pc, #40] @ 8c9d8 <__cxa_atexit@plt+0x80c10> │ │ │ │ + bhi 7daa4 <__cxa_atexit@plt+0x71cdc> │ │ │ │ + ldr r2, [pc, #56] @ 7daac <__cxa_atexit@plt+0x71ce4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 7dab0 <__cxa_atexit@plt+0x71ce8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 7dab4 <__cxa_atexit@plt+0x71cec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrsbeq sl, [sp, #220]! @ 0xdc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 8ca20 <__cxa_atexit@plt+0x80c58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8ca14 <__cxa_atexit@plt+0x80c4c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 8c840 <__cxa_atexit@plt+0x80a78> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + b 1c57c34 <__cxa_atexit@plt+0x1c4be6c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01fdad94 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 8c840 <__cxa_atexit@plt+0x80a78> │ │ │ │ - ldrheq sl, [sp, #8]! │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mvnseq pc, r4, asr #3 │ │ │ │ + andseq r4, r3, #104, 18 @ 0x1a0000 │ │ │ │ + andseq r4, r3, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8cae4 <__cxa_atexit@plt+0x80d1c> │ │ │ │ - ldr r2, [pc, #132] @ 8caec <__cxa_atexit@plt+0x80d24> │ │ │ │ + bhi 7db04 <__cxa_atexit@plt+0x71d3c> │ │ │ │ + ldr r2, [pc, #56] @ 7db0c <__cxa_atexit@plt+0x71d44> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cac8 <__cxa_atexit@plt+0x80d00> │ │ │ │ - ldr r2, [pc, #100] @ 8caf0 <__cxa_atexit@plt+0x80d28> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 7db10 <__cxa_atexit@plt+0x71d48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 7db14 <__cxa_atexit@plt+0x71d4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c57c34 <__cxa_atexit@plt+0x1c4be6c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvnseq pc, r4, ror r1 @ │ │ │ │ + andseq r4, r3, #8, 18 @ 0x20000 │ │ │ │ + andseq r4, r3, #24, 18 @ 0x60000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7db64 <__cxa_atexit@plt+0x71d9c> │ │ │ │ + ldr r2, [pc, #56] @ 7db6c <__cxa_atexit@plt+0x71da4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cac8 <__cxa_atexit@plt+0x80d00> │ │ │ │ - ldr r3, [pc, #80] @ 8caf4 <__cxa_atexit@plt+0x80d2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8cad4 <__cxa_atexit@plt+0x80d0c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 7db70 <__cxa_atexit@plt+0x71da8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 7db74 <__cxa_atexit@plt+0x71dac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 1c57c34 <__cxa_atexit@plt+0x1c4be6c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mvnseq pc, ip, lsl #2 │ │ │ │ + andseq r4, r3, #168, 16 @ 0xa80000 │ │ │ │ + andseq r4, r3, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7dbc4 <__cxa_atexit@plt+0x71dfc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 7dbcc <__cxa_atexit@plt+0x71e04> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 7dbd0 <__cxa_atexit@plt+0x71e08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c9415c <__cxa_atexit@plt+0x1c88394> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andseq r4, r3, #72, 16 @ 0x480000 │ │ │ │ + andseq r4, r3, #104, 16 @ 0x680000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7dc08 <__cxa_atexit@plt+0x71e40> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7dc10 <__cxa_atexit@plt+0x71e48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7dc20 <__cxa_atexit@plt+0x71e58> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - mvnseq sl, r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 8cb64 <__cxa_atexit@plt+0x80d9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cb4c <__cxa_atexit@plt+0x80d84> │ │ │ │ - ldr r3, [pc, #68] @ 8cb68 <__cxa_atexit@plt+0x80da0> │ │ │ │ + andseq r4, r3, #240, 14 @ 0x3c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7dcc0 <__cxa_atexit@plt+0x71ef8> │ │ │ │ + ldr r3, [pc, #172] @ 7dce0 <__cxa_atexit@plt+0x71f18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8cb54 <__cxa_atexit@plt+0x80d8c> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7dca0 <__cxa_atexit@plt+0x71ed8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7dcb0 <__cxa_atexit@plt+0x71ee8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7dcc8 <__cxa_atexit@plt+0x71f00> │ │ │ │ + ldr lr, [pc, #124] @ 7dce4 <__cxa_atexit@plt+0x71f1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7dce8 <__cxa_atexit@plt+0x71f20> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x01fd9f94 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 8cbc0 <__cxa_atexit@plt+0x80df8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8cbb0 <__cxa_atexit@plt+0x80de8> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq r9, ip, lsr pc │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mvnseq sl, r8, lsr r8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8cc90 <__cxa_atexit@plt+0x80ec8> │ │ │ │ - ldr r2, [pc, #168] @ 8ccac <__cxa_atexit@plt+0x80ee4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cc84 <__cxa_atexit@plt+0x80ebc> │ │ │ │ - ldr r2, [pc, #136] @ 8ccb0 <__cxa_atexit@plt+0x80ee8> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cc84 <__cxa_atexit@plt+0x80ebc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8cc98 <__cxa_atexit@plt+0x80ed0> │ │ │ │ - ldr r1, [pc, #100] @ 8ccb4 <__cxa_atexit@plt+0x80eec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ 8ccb8 <__cxa_atexit@plt+0x80ef0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - ldrsbeq sl, [sp, #116]! @ 0x74 │ │ │ │ - andseq r5, r2, #24, 16 @ 0x180000 │ │ │ │ - mvnseq sl, r0, ror #14 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 8cd40 <__cxa_atexit@plt+0x80f78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cd28 <__cxa_atexit@plt+0x80f60> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r4, r3, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7dd54 <__cxa_atexit@plt+0x71f8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 8cd30 <__cxa_atexit@plt+0x80f68> │ │ │ │ - ldr r2, [pc, #76] @ 8cd44 <__cxa_atexit@plt+0x80f7c> │ │ │ │ + bcc 7dd68 <__cxa_atexit@plt+0x71fa0> │ │ │ │ + ldr r2, [pc, #96] @ 7dd78 <__cxa_atexit@plt+0x71fb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 8cd48 <__cxa_atexit@plt+0x80f80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7dd7c <__cxa_atexit@plt+0x71fb4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - mvnseq sl, ip, lsr #14 │ │ │ │ - andseq r5, r2, #112, 14 @ 0x1c00000 │ │ │ │ - ldrsbeq sl, [sp, #96]! @ 0x60 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r4, r3, #184, 12 @ 0xb800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8cda0 <__cxa_atexit@plt+0x80fd8> │ │ │ │ - ldr r2, [pc, #56] @ 8cdac <__cxa_atexit@plt+0x80fe4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 8cdb0 <__cxa_atexit@plt+0x80fe8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7ddd0 <__cxa_atexit@plt+0x72008> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7dddc <__cxa_atexit@plt+0x72014> │ │ │ │ + ldr r1, [pc, #60] @ 7ddec <__cxa_atexit@plt+0x72024> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #56] @ 7ddf0 <__cxa_atexit@plt+0x72028> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 7dc20 <__cxa_atexit@plt+0x71e58> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrheq sl, [sp, #96]! @ 0x60 │ │ │ │ - andseq r5, r2, #244, 12 @ 0xf400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r4, r3, #48, 12 @ 0x3000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8cde4 <__cxa_atexit@plt+0x8101c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 8cdec <__cxa_atexit@plt+0x81024> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 7de28 <__cxa_atexit@plt+0x72060> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7de30 <__cxa_atexit@plt+0x72068> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 206fb0 <__cxa_atexit@plt+0x1fb1e8> │ │ │ │ + mov r7, r2 │ │ │ │ + b 7de40 <__cxa_atexit@plt+0x72078> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r5, r2, #28, 12 @ 0x1c00000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq r4, r3, #208, 10 @ 0x34000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ce30 <__cxa_atexit@plt+0x81068> │ │ │ │ - ldr r2, [pc, #40] @ 8ce40 <__cxa_atexit@plt+0x81078> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7dee0 <__cxa_atexit@plt+0x72118> │ │ │ │ + ldr r3, [pc, #172] @ 7df00 <__cxa_atexit@plt+0x72138> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7dec0 <__cxa_atexit@plt+0x720f8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7ded0 <__cxa_atexit@plt+0x72108> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7dee8 <__cxa_atexit@plt+0x72120> │ │ │ │ + ldr lr, [pc, #124] @ 7df04 <__cxa_atexit@plt+0x7213c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7df08 <__cxa_atexit@plt+0x72140> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 8ce74 <__cxa_atexit@plt+0x810ac> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq sl, r0, asr r9 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov ip, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrb r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 8d000 <__cxa_atexit@plt+0x81238> │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r3, #93 @ 0x5d │ │ │ │ - bne 8cf2c <__cxa_atexit@plt+0x81164> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r3, #93 @ 0x5d │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - add r2, ip, #8 │ │ │ │ - cmp r6, r2 │ │ │ │ - bcc 8d018 <__cxa_atexit@plt+0x81250> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-8]! │ │ │ │ - ldr r0, [r1, #-12] │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r6, [r0, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ - bge 8cfd0 <__cxa_atexit@plt+0x81208> │ │ │ │ - ldr r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r2, r6} │ │ │ │ - ldr r6, [pc, #380] @ 8d090 <__cxa_atexit@plt+0x812c8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, ip │ │ │ │ - mov r9, r0 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, ip, #44 @ 0x2c │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 8d038 <__cxa_atexit@plt+0x81270> │ │ │ │ - ldr r0, [pc, #296] @ 8d080 <__cxa_atexit@plt+0x812b8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #292] @ 8d084 <__cxa_atexit@plt+0x812bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r1, r3, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - str r0, [ip, #4]! │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr lr, [r5] │ │ │ │ - str r7, [ip, #4] │ │ │ │ - str r7, [ip, #40] @ 0x28 │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #252] @ 8d088 <__cxa_atexit@plt+0x812c0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #236] @ 8d08c <__cxa_atexit@plt+0x812c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #8]! │ │ │ │ - str r6, [r5] │ │ │ │ - add r0, ip, #12 │ │ │ │ - stm r0, {r1, ip, lr} │ │ │ │ - str r7, [ip, #24] │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [ip, #28] │ │ │ │ - mov r7, #2 │ │ │ │ - str r7, [ip, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 91760 <__cxa_atexit@plt+0x85998> │ │ │ │ - ldr r1, [pc, #156] @ 8d074 <__cxa_atexit@plt+0x812ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r6, [pc, #152] @ 8d078 <__cxa_atexit@plt+0x812b0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [ip, #4] │ │ │ │ - str r3, [ip, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r0 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r6, ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 8d07c <__cxa_atexit@plt+0x812b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - ldr r7, [pc, #44] @ 8d06c <__cxa_atexit@plt+0x812a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #32] @ 8d070 <__cxa_atexit@plt+0x812a8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #1 │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq sl, [sp, #116]! @ 0x74 │ │ │ │ - andseq r5, r2, #184, 6 @ 0xe0000002 │ │ │ │ - mvnseq sl, ip, asr #8 │ │ │ │ - andseq r5, r2, #144, 8 @ 0x90000000 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r6, r0, r8, asr #32 │ │ │ │ - andseq r5, r2, #168, 8 @ 0xa8000000 │ │ │ │ - strdeq r6, [r0], -r4 │ │ │ │ - andeq r6, r0, r0, lsl ip │ │ │ │ - andseq r5, r2, #44, 10 @ 0xb000000 │ │ │ │ - ldrsheq sl, [sp, #60]! @ 0x3c │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r4, r3, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7df74 <__cxa_atexit@plt+0x721ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 8d138 <__cxa_atexit@plt+0x81370> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r1, [lr, #15] │ │ │ │ - add r0, r0, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 8d108 <__cxa_atexit@plt+0x81340> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [pc, #112] @ 8d164 <__cxa_atexit@plt+0x8139c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #137 @ 0x89 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [pc, #72] @ 8d158 <__cxa_atexit@plt+0x81390> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ 8d15c <__cxa_atexit@plt+0x81394> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r9, r3, #3 │ │ │ │ + bcc 7df88 <__cxa_atexit@plt+0x721c0> │ │ │ │ + ldr r2, [pc, #96] @ 7df98 <__cxa_atexit@plt+0x721d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7df9c <__cxa_atexit@plt+0x721d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r6, [pc, #32] @ 8d160 <__cxa_atexit@plt+0x81398> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mvnseq sl, r4, lsl r3 │ │ │ │ - andseq r5, r2, #88, 6 @ 0x60000001 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andseq r5, r2, #76, 6 @ 0x30000001 │ │ │ │ - mvnseq sl, ip, asr #12 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r4, r3, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8d224 <__cxa_atexit@plt+0x8145c> │ │ │ │ - ldr r2, [pc, #160] @ 8d22c <__cxa_atexit@plt+0x81464> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d1f8 <__cxa_atexit@plt+0x81430> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 8d230 <__cxa_atexit@plt+0x81468> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7dff0 <__cxa_atexit@plt+0x72228> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7dffc <__cxa_atexit@plt+0x72234> │ │ │ │ + ldr r1, [pc, #60] @ 7e00c <__cxa_atexit@plt+0x72244> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8d204 <__cxa_atexit@plt+0x8143c> │ │ │ │ - ldr r7, [pc, #96] @ 8d234 <__cxa_atexit@plt+0x8146c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8d214 <__cxa_atexit@plt+0x8144c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 8ce74 <__cxa_atexit@plt+0x810ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #56] @ 7e010 <__cxa_atexit@plt+0x72248> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 7de40 <__cxa_atexit@plt+0x72078> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r4, r3, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7e048 <__cxa_atexit@plt+0x72280> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7e050 <__cxa_atexit@plt+0x72288> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7e060 <__cxa_atexit@plt+0x72298> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r4, r3, #176, 6 @ 0xc0000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7e100 <__cxa_atexit@plt+0x72338> │ │ │ │ + ldr r3, [pc, #172] @ 7e120 <__cxa_atexit@plt+0x72358> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7e0e0 <__cxa_atexit@plt+0x72318> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7e0f0 <__cxa_atexit@plt+0x72328> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7e108 <__cxa_atexit@plt+0x72340> │ │ │ │ + ldr lr, [pc, #124] @ 7e124 <__cxa_atexit@plt+0x7235c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7e128 <__cxa_atexit@plt+0x72360> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - mvnseq sl, r0, lsl #11 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 8d2ac <__cxa_atexit@plt+0x814e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8d294 <__cxa_atexit@plt+0x814cc> │ │ │ │ - ldr r7, [pc, #64] @ 8d2b0 <__cxa_atexit@plt+0x814e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8d2a0 <__cxa_atexit@plt+0x814d8> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 8ce74 <__cxa_atexit@plt+0x810ac> │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r4, r3, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7e194 <__cxa_atexit@plt+0x723cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7e1a8 <__cxa_atexit@plt+0x723e0> │ │ │ │ + ldr r2, [pc, #96] @ 7e1b8 <__cxa_atexit@plt+0x723f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7e1bc <__cxa_atexit@plt+0x723f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvnseq sl, r4, lsl #10 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 8d300 <__cxa_atexit@plt+0x81538> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8d2f4 <__cxa_atexit@plt+0x8152c> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 8ce74 <__cxa_atexit@plt+0x810ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrheq sl, [sp, #68]! @ 0x44 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 8ce74 <__cxa_atexit@plt+0x810ac> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r4, r3, #120, 4 @ 0x80000007 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8d378 <__cxa_atexit@plt+0x815b0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 8d38c <__cxa_atexit@plt+0x815c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7e210 <__cxa_atexit@plt+0x72448> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7e21c <__cxa_atexit@plt+0x72454> │ │ │ │ + ldr r1, [pc, #60] @ 7e22c <__cxa_atexit@plt+0x72464> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #56] @ 7e230 <__cxa_atexit@plt+0x72468> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7e060 <__cxa_atexit@plt+0x72298> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r5, r2, #152, 2 @ 0x26 │ │ │ │ - mvnseq sl, r4, lsr #8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r4, r3, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 8d44c <__cxa_atexit@plt+0x81684> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 8d454 <__cxa_atexit@plt+0x8168c> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 8d400 <__cxa_atexit@plt+0x81638> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 8d478 <__cxa_atexit@plt+0x816b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 8d470 <__cxa_atexit@plt+0x816a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 8d474 <__cxa_atexit@plt+0x816ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 8d45c <__cxa_atexit@plt+0x81694> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r5, r2, #76 @ 0x4c │ │ │ │ - mvnseq sl, ip, lsr r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 8d4c0 <__cxa_atexit@plt+0x816f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d4b8 <__cxa_atexit@plt+0x816f0> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 8ce74 <__cxa_atexit@plt+0x810ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsheq sl, [sp, #36]! @ 0x24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 8ce74 <__cxa_atexit@plt+0x810ac> │ │ │ │ - mvnseq sl, r8, asr #5 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8d530 <__cxa_atexit@plt+0x81768> │ │ │ │ - ldr r2, [pc, #40] @ 8d538 <__cxa_atexit@plt+0x81770> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ + bhi 7e280 <__cxa_atexit@plt+0x724b8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 7e288 <__cxa_atexit@plt+0x724c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 7e28c <__cxa_atexit@plt+0x724c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1c941cc <__cxa_atexit@plt+0x1c88404> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq sl, ip, ror r2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 8d580 <__cxa_atexit@plt+0x817b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8d574 <__cxa_atexit@plt+0x817ac> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 8d3a0 <__cxa_atexit@plt+0x815d8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andseq r4, r3, #140, 2 @ 0x23 │ │ │ │ + andseq r4, r3, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7e2c4 <__cxa_atexit@plt+0x724fc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7e2cc <__cxa_atexit@plt+0x72504> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7e2dc <__cxa_atexit@plt+0x72514> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq sl, r4, lsr r2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 8d3a0 <__cxa_atexit@plt+0x815d8> │ │ │ │ - mvnseq r9, r8, asr r5 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq r4, r3, #52, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8d644 <__cxa_atexit@plt+0x8187c> │ │ │ │ - ldr r2, [pc, #132] @ 8d64c <__cxa_atexit@plt+0x81884> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d628 <__cxa_atexit@plt+0x81860> │ │ │ │ - ldr r2, [pc, #100] @ 8d650 <__cxa_atexit@plt+0x81888> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d628 <__cxa_atexit@plt+0x81860> │ │ │ │ - ldr r3, [pc, #80] @ 8d654 <__cxa_atexit@plt+0x8188c> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7e37c <__cxa_atexit@plt+0x725b4> │ │ │ │ + ldr r3, [pc, #172] @ 7e39c <__cxa_atexit@plt+0x725d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8d634 <__cxa_atexit@plt+0x8186c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7e35c <__cxa_atexit@plt+0x72594> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7e36c <__cxa_atexit@plt+0x725a4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7e384 <__cxa_atexit@plt+0x725bc> │ │ │ │ + ldr lr, [pc, #124] @ 7e3a0 <__cxa_atexit@plt+0x725d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7e3a4 <__cxa_atexit@plt+0x725dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - mvnseq r9, r8, lsr #9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 8d6c4 <__cxa_atexit@plt+0x818fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d6ac <__cxa_atexit@plt+0x818e4> │ │ │ │ - ldr r3, [pc, #68] @ 8d6c8 <__cxa_atexit@plt+0x81900> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8d6b4 <__cxa_atexit@plt+0x818ec> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - mvnseq r9, r4, lsr r4 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 8d720 <__cxa_atexit@plt+0x81958> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8d710 <__cxa_atexit@plt+0x81948> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r4, r3, #172 @ 0xac │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7e410 <__cxa_atexit@plt+0x72648> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7e424 <__cxa_atexit@plt+0x7265c> │ │ │ │ + ldr r2, [pc, #96] @ 7e434 <__cxa_atexit@plt+0x7266c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7e438 <__cxa_atexit@plt+0x72670> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrsbeq r9, [sp, #60]! @ 0x3c │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 8d764 <__cxa_atexit@plt+0x8199c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldrsbeq r9, [sp, #52]! @ 0x34 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r3, r3, #252, 30 @ 0x3f0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7e490 <__cxa_atexit@plt+0x726c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7e49c <__cxa_atexit@plt+0x726d4> │ │ │ │ + ldr r1, [pc, #64] @ 7e4ac <__cxa_atexit@plt+0x726e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 7e4b0 <__cxa_atexit@plt+0x726e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 7e2dc <__cxa_atexit@plt+0x72514> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r3, r3, #116, 30 @ 0x1d0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7e4e8 <__cxa_atexit@plt+0x72720> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7e4f0 <__cxa_atexit@plt+0x72728> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7e500 <__cxa_atexit@plt+0x72738> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r3, #16, 30 @ 0x40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 8d78c <__cxa_atexit@plt+0x819c4> │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7e5a0 <__cxa_atexit@plt+0x727d8> │ │ │ │ + ldr r3, [pc, #172] @ 7e5c0 <__cxa_atexit@plt+0x727f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mvnseq r9, r0, lsr #7 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 8d7b4 <__cxa_atexit@plt+0x819ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andseq r4, r2, #152, 26 @ 0x2600 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 8f900 <__cxa_atexit@plt+0x83b38> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 8dd6c <__cxa_atexit@plt+0x81fa4> │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8d888 <__cxa_atexit@plt+0x81ac0> │ │ │ │ - ldr lr, [pc, #176] @ 8d8a8 <__cxa_atexit@plt+0x81ae0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7e580 <__cxa_atexit@plt+0x727b8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7e590 <__cxa_atexit@plt+0x727c8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7e5a8 <__cxa_atexit@plt+0x727e0> │ │ │ │ + ldr lr, [pc, #124] @ 7e5c4 <__cxa_atexit@plt+0x727fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r8, [pc, #160] @ 8d8ac <__cxa_atexit@plt+0x81ae4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d87c <__cxa_atexit@plt+0x81ab4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8d894 <__cxa_atexit@plt+0x81acc> │ │ │ │ - ldr lr, [pc, #112] @ 8d8b0 <__cxa_atexit@plt+0x81ae8> │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7e5c8 <__cxa_atexit@plt+0x72800> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - sub r1, r2, #15 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #88] @ 8d8b4 <__cxa_atexit@plt+0x81aec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r3, r7, r3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r3, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andseq r4, r2, #228, 22 @ 0x39000 │ │ │ │ - andseq r4, r2, #68, 24 @ 0x4400 │ │ │ │ - andseq r4, r2, #228, 24 @ 0xe400 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r3, r3, #136, 28 @ 0x880 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7e634 <__cxa_atexit@plt+0x7286c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8d914 <__cxa_atexit@plt+0x81b4c> │ │ │ │ - ldr lr, [pc, #68] @ 8d920 <__cxa_atexit@plt+0x81b58> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7e648 <__cxa_atexit@plt+0x72880> │ │ │ │ + ldr r2, [pc, #96] @ 7e658 <__cxa_atexit@plt+0x72890> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7e65c <__cxa_atexit@plt+0x72894> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #44] @ 8d924 <__cxa_atexit@plt+0x81b5c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r2, r7, r2 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r2, #168, 22 @ 0x2a000 │ │ │ │ - andseq r4, r2, #72, 24 @ 0x4800 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r3, r3, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8d970 <__cxa_atexit@plt+0x81ba8> │ │ │ │ - ldr lr, [pc, #48] @ 8d980 <__cxa_atexit@plt+0x81bb8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r7, {r0, r2, r7} │ │ │ │ - ldr r1, [r5] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7e6b4 <__cxa_atexit@plt+0x728ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7e6c0 <__cxa_atexit@plt+0x728f8> │ │ │ │ + ldr r1, [pc, #64] @ 7e6d0 <__cxa_atexit@plt+0x72908> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 7e6d4 <__cxa_atexit@plt+0x7290c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 7e500 <__cxa_atexit@plt+0x72738> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 8d9d4 <__cxa_atexit@plt+0x81c0c> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - mvnseq r8, r4, asr pc │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r1, [r3], #-24 @ 0xffffffe8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r3, r3, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8da90 <__cxa_atexit@plt+0x81cc8> │ │ │ │ - ldmib r7, {r2, r3} │ │ │ │ - cmp r1, #69 @ 0x45 │ │ │ │ - beq 8da24 <__cxa_atexit@plt+0x81c5c> │ │ │ │ - cmp r1, #101 @ 0x65 │ │ │ │ - bne 8da7c <__cxa_atexit@plt+0x81cb4> │ │ │ │ - mov r1, #101 @ 0x65 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcs 8da44 <__cxa_atexit@plt+0x81c7c> │ │ │ │ - ldr r7, [pc, #168] @ 8dac8 <__cxa_atexit@plt+0x81d00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8daac <__cxa_atexit@plt+0x81ce4> │ │ │ │ - mov r1, #69 @ 0x45 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8daa4 <__cxa_atexit@plt+0x81cdc> │ │ │ │ - ldr r1, [pc, #128] @ 8dacc <__cxa_atexit@plt+0x81d04> │ │ │ │ + bhi 7e70c <__cxa_atexit@plt+0x72944> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7e714 <__cxa_atexit@plt+0x7294c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r2, r0, #1 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r3, #3 │ │ │ │ - ldr r8, [pc, #92] @ 8dad0 <__cxa_atexit@plt+0x81d08> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7e724 <__cxa_atexit@plt+0x7295c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r3, #236, 24 @ 0xec00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7e7c4 <__cxa_atexit@plt+0x729fc> │ │ │ │ + ldr r3, [pc, #172] @ 7e7e4 <__cxa_atexit@plt+0x72a1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7e7a4 <__cxa_atexit@plt+0x729dc> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7e7b4 <__cxa_atexit@plt+0x729ec> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7e7cc <__cxa_atexit@plt+0x72a04> │ │ │ │ + ldr lr, [pc, #124] @ 7e7e8 <__cxa_atexit@plt+0x72a20> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7e7ec <__cxa_atexit@plt+0x72a24> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r1, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 8dac4 <__cxa_atexit@plt+0x81cfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - andseq r4, r2, #36, 20 @ 0x24000 │ │ │ │ - andseq r4, r2, #172, 20 @ 0xac000 │ │ │ │ - mvnseq r8, r8, asr #28 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8db28 <__cxa_atexit@plt+0x81d60> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 8db44 <__cxa_atexit@plt+0x81d7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 8db48 <__cxa_atexit@plt+0x81d80> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 8db4c <__cxa_atexit@plt+0x81d84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r4, r2, #104, 18 @ 0x1a0000 │ │ │ │ - andseq r4, r2, #252, 18 @ 0x3f0000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mvnseq r8, ip, asr #27 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r3, r3, #100, 24 @ 0x6400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7e858 <__cxa_atexit@plt+0x72a90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8dba4 <__cxa_atexit@plt+0x81ddc> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 8dbc0 <__cxa_atexit@plt+0x81df8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 8dbc4 <__cxa_atexit@plt+0x81dfc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 8dbc8 <__cxa_atexit@plt+0x81e00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r4, r2, #236, 16 @ 0xec0000 │ │ │ │ - andseq r4, r2, #128, 18 @ 0x200000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mvnseq r8, ip, asr #26 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8dc58 <__cxa_atexit@plt+0x81e90> │ │ │ │ - ldr r2, [pc, #112] @ 8dc60 <__cxa_atexit@plt+0x81e98> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7e86c <__cxa_atexit@plt+0x72aa4> │ │ │ │ + ldr r2, [pc, #96] @ 7e87c <__cxa_atexit@plt+0x72ab4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8dc4c <__cxa_atexit@plt+0x81e84> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 8dc64 <__cxa_atexit@plt+0x81e9c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8dc4c <__cxa_atexit@plt+0x81e84> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 8d9d4 <__cxa_atexit@plt+0x81c0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7e880 <__cxa_atexit@plt+0x72ab8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq r8, [sp, #196]! @ 0xc4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #60] @ 8dcbc <__cxa_atexit@plt+0x81ef4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8dcb4 <__cxa_atexit@plt+0x81eec> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 8d9d4 <__cxa_atexit@plt+0x81c0c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r8, ip, asr ip │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldrb r7, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 8d9d4 <__cxa_atexit@plt+0x81c0c> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r3, r3, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8dd3c <__cxa_atexit@plt+0x81f74> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 8dd50 <__cxa_atexit@plt+0x81f88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7e8d8 <__cxa_atexit@plt+0x72b10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7e8e4 <__cxa_atexit@plt+0x72b1c> │ │ │ │ + ldr r1, [pc, #64] @ 7e8f4 <__cxa_atexit@plt+0x72b2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 7e8f8 <__cxa_atexit@plt+0x72b30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7e724 <__cxa_atexit@plt+0x7295c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r4, r2, #212, 14 @ 0x3500000 │ │ │ │ - @ instruction: 0xfffffa64 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - ldrsbeq r8, [sp, #188]! @ 0xbc │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r3, r3, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8ddd8 <__cxa_atexit@plt+0x82010> │ │ │ │ - ldmib r7, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r3], #-20 @ 0xffffffec │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8ddb4 <__cxa_atexit@plt+0x81fec> │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 8de24 <__cxa_atexit@plt+0x8205c> │ │ │ │ - ldr r2, [pc, #44] @ 8dde8 <__cxa_atexit@plt+0x82020> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - stm ip, {r2, r8, sl} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ + bhi 7e948 <__cxa_atexit@plt+0x72b80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 7e950 <__cxa_atexit@plt+0x72b88> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 7e954 <__cxa_atexit@plt+0x72b8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1e1f75c <__cxa_atexit@plt+0x1e13994> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + b 1c9415c <__cxa_atexit@plt+0x1c88394> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq r8, r0, asr #22 │ │ │ │ - andeq r0, r0, r6, lsl #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 8de24 <__cxa_atexit@plt+0x8205c> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8dfa8 <__cxa_atexit@plt+0x821e0> │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r8, [sp, #28] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr lr, [pc, #352] @ 8dfc8 <__cxa_atexit@plt+0x82200> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov r2, r1 │ │ │ │ - str lr, [r2, #56]! @ 0x38 │ │ │ │ - sub ip, r6, #71 @ 0x47 │ │ │ │ - sub r3, r6, #57 @ 0x39 │ │ │ │ - ldr lr, [pc, #300] @ 8dfcc <__cxa_atexit@plt+0x82204> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, r2 │ │ │ │ - str lr, [r8, #-52]! @ 0xffffffcc │ │ │ │ - ldr r4, [pc, #288] @ 8dfd0 <__cxa_atexit@plt+0x82208> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov lr, r2 │ │ │ │ - str r4, [lr, #-16]! │ │ │ │ - str r0, [r2, #-48] @ 0xffffffd0 │ │ │ │ - str fp, [r2, #-44] @ 0xffffffd4 │ │ │ │ - str r7, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r4, [pc, #264] @ 8dfd4 <__cxa_atexit@plt+0x8220c> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r2, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r2, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #248] @ 8dfd8 <__cxa_atexit@plt+0x82210> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-12] │ │ │ │ - stmdb r2, {r3, fp} │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str fp, [r2, #20] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r3, r0, #1 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bge 8df60 <__cxa_atexit@plt+0x82198> │ │ │ │ - add r6, r2, #28 │ │ │ │ - add r0, r2, #24 │ │ │ │ - ldr r1, [pc, #192] @ 8dfe8 <__cxa_atexit@plt+0x82220> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r0] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #164] @ 8dfec <__cxa_atexit@plt+0x82224> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [pc, #116] @ 8dfdc <__cxa_atexit@plt+0x82214> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #112] @ 8dfe0 <__cxa_atexit@plt+0x82218> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r7, [r1, #80] @ 0x50 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r1, #84] @ 0x54 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r1, #88] @ 0x58 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ - str r4, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r7, [pc, #52] @ 8dfe4 <__cxa_atexit@plt+0x8221c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r0 │ │ │ │ - mov fp, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - andseq r4, r2, #184, 10 @ 0x2e000000 │ │ │ │ - andseq r4, r2, #96, 12 @ 0x6000000 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - andseq r4, r2, #248, 8 @ 0xf8000000 │ │ │ │ - mvnseq r8, ip, lsr r9 │ │ │ │ - andeq r0, r0, r7, lsl #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 8de24 <__cxa_atexit@plt+0x8205c> │ │ │ │ - mvnseq r8, r0, lsl r9 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 8e050 <__cxa_atexit@plt+0x82288> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e048 <__cxa_atexit@plt+0x82280> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 8d9d4 <__cxa_atexit@plt+0x81c0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andseq r3, r3, #196, 20 @ 0xc4000 │ │ │ │ + andseq r3, r3, #228, 20 @ 0xe4000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7e98c <__cxa_atexit@plt+0x72bc4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7e994 <__cxa_atexit@plt+0x72bcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7e9a4 <__cxa_atexit@plt+0x72bdc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r8, r8, asr #17 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 8d9d4 <__cxa_atexit@plt+0x81c0c> │ │ │ │ - ldrheq r8, [sp, #140]! @ 0x8c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq r3, r3, #108, 20 @ 0x6c000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8e0f4 <__cxa_atexit@plt+0x8232c> │ │ │ │ - ldr r2, [pc, #92] @ 8e0fc <__cxa_atexit@plt+0x82334> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e0e8 <__cxa_atexit@plt+0x82320> │ │ │ │ - ldr r3, [pc, #52] @ 8e100 <__cxa_atexit@plt+0x82338> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7ea44 <__cxa_atexit@plt+0x72c7c> │ │ │ │ + ldr r3, [pc, #172] @ 7ea64 <__cxa_atexit@plt+0x72c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7ea24 <__cxa_atexit@plt+0x72c5c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7ea34 <__cxa_atexit@plt+0x72c6c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7ea4c <__cxa_atexit@plt+0x72c84> │ │ │ │ + ldr lr, [pc, #124] @ 7ea68 <__cxa_atexit@plt+0x72ca0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7ea6c <__cxa_atexit@plt+0x72ca4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r8, r8, lsr r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #16] @ 8e130 <__cxa_atexit@plt+0x82368> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - mvnseq r8, r8, lsl #16 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 8e184 <__cxa_atexit@plt+0x823bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8e178 <__cxa_atexit@plt+0x823b0> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 8dd6c <__cxa_atexit@plt+0x81fa4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrheq r8, [sp, #116]! @ 0x74 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 8dd6c <__cxa_atexit@plt+0x81fa4> │ │ │ │ - mvnseq r8, r8, lsr #14 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r3, r3, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 8e264 <__cxa_atexit@plt+0x8249c> │ │ │ │ - ldr lr, [pc, #156] @ 8e26c <__cxa_atexit@plt+0x824a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - mov r1, r5 │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - ldr lr, [pc, #136] @ 8e270 <__cxa_atexit@plt+0x824a8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7ead8 <__cxa_atexit@plt+0x72d10> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7eaec <__cxa_atexit@plt+0x72d24> │ │ │ │ + ldr r2, [pc, #96] @ 7eafc <__cxa_atexit@plt+0x72d34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7eb00 <__cxa_atexit@plt+0x72d38> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - stmib r1, {r0, lr} │ │ │ │ - str r7, [r1, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 8e248 <__cxa_atexit@plt+0x82480> │ │ │ │ - ldr r7, [pc, #116] @ 8e274 <__cxa_atexit@plt+0x824ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - add r3, r3, r0 │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e258 <__cxa_atexit@plt+0x82490> │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r8 │ │ │ │ - b 8e318 <__cxa_atexit@plt+0x82550> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r3, r3, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7eb54 <__cxa_atexit@plt+0x72d8c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7eb60 <__cxa_atexit@plt+0x72d98> │ │ │ │ + ldr r1, [pc, #60] @ 7eb70 <__cxa_atexit@plt+0x72da8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #56] @ 7eb74 <__cxa_atexit@plt+0x72dac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ + b 7e9a4 <__cxa_atexit@plt+0x72bdc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r4, r2, #8, 4 @ 0x80000000 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - mvnseq r8, r0, ror #12 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [pc, #72] @ 8e2e0 <__cxa_atexit@plt+0x82518> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r0, r1, r2 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e2d4 <__cxa_atexit@plt+0x8250c> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b 8e318 <__cxa_atexit@plt+0x82550> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r3, r3, #172, 16 @ 0xac0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ebac <__cxa_atexit@plt+0x72de4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7ebb4 <__cxa_atexit@plt+0x72dec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7ebc4 <__cxa_atexit@plt+0x72dfc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - ldrsheq r8, [sp, #84]! @ 0x54 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b 8e318 <__cxa_atexit@plt+0x82550> │ │ │ │ - mvnseq r8, ip, asr #11 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 8e3e8 <__cxa_atexit@plt+0x82620> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 8e390 <__cxa_atexit@plt+0x825c8> │ │ │ │ - ldr r0, [pc, #212] @ 8e41c <__cxa_atexit@plt+0x82654> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - rsb r1, r1, #0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8e3d8 <__cxa_atexit@plt+0x82610> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 8e404 <__cxa_atexit@plt+0x8263c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + andseq r3, r3, #76, 16 @ 0x4c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7ec64 <__cxa_atexit@plt+0x72e9c> │ │ │ │ + ldr r3, [pc, #172] @ 7ec84 <__cxa_atexit@plt+0x72ebc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7ec44 <__cxa_atexit@plt+0x72e7c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7ec54 <__cxa_atexit@plt+0x72e8c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7ec6c <__cxa_atexit@plt+0x72ea4> │ │ │ │ + ldr lr, [pc, #124] @ 7ec88 <__cxa_atexit@plt+0x72ec0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #180] @ 8e430 <__cxa_atexit@plt+0x82668> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7ec8c <__cxa_atexit@plt+0x72ec4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #140] @ 8e424 <__cxa_atexit@plt+0x8265c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #136] @ 8e428 <__cxa_atexit@plt+0x82660> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #132] @ 8e42c <__cxa_atexit@plt+0x82664> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldrb r2, [r0], #1 │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str sl, [r5] │ │ │ │ - sub r0, r2, #48 @ 0x30 │ │ │ │ - uxtb r0, r0 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1e1fa54 <__cxa_atexit@plt+0x1e13c8c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 8e420 <__cxa_atexit@plt+0x82658> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mov r7, #12 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - mvnseq r8, r0, lsr r5 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andseq r4, r2, #124, 2 │ │ │ │ - andseq r4, r2, #48, 2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r3, r3, #196, 14 @ 0x3100000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7ecf8 <__cxa_atexit@plt+0x72f30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8e470 <__cxa_atexit@plt+0x826a8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7ed0c <__cxa_atexit@plt+0x72f44> │ │ │ │ + ldr r2, [pc, #96] @ 7ed1c <__cxa_atexit@plt+0x72f54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 8e47c <__cxa_atexit@plt+0x826b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr lr, [pc, #72] @ 7ed20 <__cxa_atexit@plt+0x72f58> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r4, r2, #76 @ 0x4c │ │ │ │ - mvnseq r8, r8, asr r4 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8e4a4 <__cxa_atexit@plt+0x826dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e16fc8 <__cxa_atexit@plt+0x1e0b200> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - mvnseq r8, r0, lsr r4 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - b 8e318 <__cxa_atexit@plt+0x82550> │ │ │ │ - mvnseq r8, r8, lsl r4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r3, r3, #20, 14 @ 0x500000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8e504 <__cxa_atexit@plt+0x8273c> │ │ │ │ - ldr r2, [pc, #44] @ 8e514 <__cxa_atexit@plt+0x8274c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7ed74 <__cxa_atexit@plt+0x72fac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7ed80 <__cxa_atexit@plt+0x72fb8> │ │ │ │ + ldr r1, [pc, #60] @ 7ed90 <__cxa_atexit@plt+0x72fc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #56] @ 7ed94 <__cxa_atexit@plt+0x72fcc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 7ebc4 <__cxa_atexit@plt+0x72dfc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - ldrheq r9, [sp, #20]! │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r3, r3, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8e5f0 <__cxa_atexit@plt+0x82828> │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - add r1, lr, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - sub ip, r2, r0 │ │ │ │ - cmp ip, #1 │ │ │ │ - blt 8e5a8 <__cxa_atexit@plt+0x827e0> │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r0, r3 │ │ │ │ - add sl, r3, lr │ │ │ │ - mov lr, #0 │ │ │ │ - ldrb r3, [sl, lr] │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs 8e5b0 <__cxa_atexit@plt+0x827e8> │ │ │ │ - add lr, lr, #1 │ │ │ │ - cmp ip, lr │ │ │ │ - bne 8e588 <__cxa_atexit@plt+0x827c0> │ │ │ │ - b 8e5b4 <__cxa_atexit@plt+0x827ec> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - b 8e5bc <__cxa_atexit@plt+0x827f4> │ │ │ │ - mov ip, lr │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr sl, [sp] │ │ │ │ - str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - stmib r5, {r3, r7, r9} │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - b 8e5f8 <__cxa_atexit@plt+0x82830> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 7edcc <__cxa_atexit@plt+0x73004> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7edd4 <__cxa_atexit@plt+0x7300c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7ede4 <__cxa_atexit@plt+0x7301c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + andseq r3, r3, #44, 12 @ 0x2c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7ee84 <__cxa_atexit@plt+0x730bc> │ │ │ │ + ldr r3, [pc, #172] @ 7eea4 <__cxa_atexit@plt+0x730dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7ee64 <__cxa_atexit@plt+0x7309c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7ee74 <__cxa_atexit@plt+0x730ac> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8e720 <__cxa_atexit@plt+0x82958> │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #20] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8e6a4 <__cxa_atexit@plt+0x828dc> │ │ │ │ - stm sp, {r7, r8, fp} │ │ │ │ - ldr r9, [r2, #32]! │ │ │ │ - ldr ip, [pc, #296] @ 8e75c <__cxa_atexit@plt+0x82994> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr fp, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - stmib r6, {ip, lr} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r0, fp, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 8e6d0 <__cxa_atexit@plt+0x82908> │ │ │ │ - ldr r1, [pc, #256] @ 8e764 <__cxa_atexit@plt+0x8299c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #248] @ 8e768 <__cxa_atexit@plt+0x829a0> │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7ee8c <__cxa_atexit@plt+0x730c4> │ │ │ │ + ldr lr, [pc, #124] @ 7eea8 <__cxa_atexit@plt+0x730e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7eeac <__cxa_atexit@plt+0x730e4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str sl, [r2] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r5, r3, #23 │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r5, r2 │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - ldm sp, {r7, r9} │ │ │ │ - mov sl, r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 88940 <__cxa_atexit@plt+0x7cb78> │ │ │ │ - ldr r5, [pc, #192] @ 8e76c <__cxa_atexit@plt+0x829a4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r5, [r2, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #176] @ 8e770 <__cxa_atexit@plt+0x829a8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r2, #32]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r2, [pc, #136] @ 8e760 <__cxa_atexit@plt+0x82998> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r2, r3, #23 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r3, #7 │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 8e744 <__cxa_atexit@plt+0x8297c> │ │ │ │ - ldr r3, [pc, #120] @ 8e778 <__cxa_atexit@plt+0x829b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r3, r3, #164, 10 @ 0x29000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7ef18 <__cxa_atexit@plt+0x73150> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7ef2c <__cxa_atexit@plt+0x73164> │ │ │ │ + ldr r2, [pc, #96] @ 7ef3c <__cxa_atexit@plt+0x73174> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7ef40 <__cxa_atexit@plt+0x73178> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #76] @ 8e774 <__cxa_atexit@plt+0x829ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - bx r1 │ │ │ │ - andseq r3, r2, #224, 28 @ 0xe00 │ │ │ │ - andseq r3, r2, #152, 26 @ 0x2600 │ │ │ │ - andseq r3, r2, #164, 26 @ 0x2900 │ │ │ │ - andseq r3, r2, #132, 26 @ 0x2100 │ │ │ │ - mvnseq r8, ip, lsr #3 │ │ │ │ - andseq r3, r2, #72, 26 @ 0x1200 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - mvnseq r8, r4, asr pc │ │ │ │ - andeq r7, r0, sl, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 8e5f8 <__cxa_atexit@plt+0x82830> │ │ │ │ - mvnseq r8, r4, lsr pc │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r3, r3, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8e7dc <__cxa_atexit@plt+0x82a14> │ │ │ │ - ldr r2, [pc, #40] @ 8e7e4 <__cxa_atexit@plt+0x82a1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7ef94 <__cxa_atexit@plt+0x731cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7efa0 <__cxa_atexit@plt+0x731d8> │ │ │ │ + ldr r1, [pc, #60] @ 7efb0 <__cxa_atexit@plt+0x731e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #56] @ 7efb4 <__cxa_atexit@plt+0x731ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 7ede4 <__cxa_atexit@plt+0x7301c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r8, r8, ror #29 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 8e82c <__cxa_atexit@plt+0x82a64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8e820 <__cxa_atexit@plt+0x82a58> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 8e528 <__cxa_atexit@plt+0x82760> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq r8, r0, lsr #29 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 8e528 <__cxa_atexit@plt+0x82760> │ │ │ │ - @ instruction: 0x01fd8e90 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8e8c8 <__cxa_atexit@plt+0x82b00> │ │ │ │ - ldr lr, [pc, #92] @ 8e8d4 <__cxa_atexit@plt+0x82b0c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r3, r3, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7efec <__cxa_atexit@plt+0x73224> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e8c0 <__cxa_atexit@plt+0x82af8> │ │ │ │ - ldr r2, [pc, #44] @ 8e8d8 <__cxa_atexit@plt+0x82b10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e8c0 <__cxa_atexit@plt+0x82af8> │ │ │ │ - b 8e91c <__cxa_atexit@plt+0x82b54> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #24] @ 7eff4 <__cxa_atexit@plt+0x7322c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7f004 <__cxa_atexit@plt+0x7323c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvnseq r8, r8, lsl #28 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 8e90c <__cxa_atexit@plt+0x82b44> │ │ │ │ + andseq r3, r3, #12, 8 @ 0xc000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7f0a4 <__cxa_atexit@plt+0x732dc> │ │ │ │ + ldr r3, [pc, #172] @ 7f0c4 <__cxa_atexit@plt+0x732fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e904 <__cxa_atexit@plt+0x82b3c> │ │ │ │ - b 8e91c <__cxa_atexit@plt+0x82b54> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7f084 <__cxa_atexit@plt+0x732bc> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7f094 <__cxa_atexit@plt+0x732cc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7f0ac <__cxa_atexit@plt+0x732e4> │ │ │ │ + ldr lr, [pc, #124] @ 7f0c8 <__cxa_atexit@plt+0x73300> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7f0cc <__cxa_atexit@plt+0x73304> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsbeq r8, [sp, #212]! @ 0xd4 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [pc, #152] @ 8e9c0 <__cxa_atexit@plt+0x82bf8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8e994 <__cxa_atexit@plt+0x82bcc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8e9b0 <__cxa_atexit@plt+0x82be8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r0, [pc, #92] @ 8e9c4 <__cxa_atexit@plt+0x82bfc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r7} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r7, r1 │ │ │ │ - bne 8e9a4 <__cxa_atexit@plt+0x82bdc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 8e528 <__cxa_atexit@plt+0x82760> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq r3, r2, #8, 22 @ 0x2000 │ │ │ │ - mvnseq r8, ip, lsl sp │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 8ea44 <__cxa_atexit@plt+0x82c7c> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #20]! │ │ │ │ - ldr r2, [pc, #88] @ 8ea54 <__cxa_atexit@plt+0x82c8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #-4] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 8ea38 <__cxa_atexit@plt+0x82c70> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 8e528 <__cxa_atexit@plt+0x82760> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r3, r2, #116, 20 @ 0x74000 │ │ │ │ - @ instruction: 0x01fd8c98 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8eac4 <__cxa_atexit@plt+0x82cfc> │ │ │ │ - ldr r3, [pc, #80] @ 8eacc <__cxa_atexit@plt+0x82d04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8eab4 <__cxa_atexit@plt+0x82cec> │ │ │ │ - ldr r7, [pc, #52] @ 8ead0 <__cxa_atexit@plt+0x82d08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r8, r0, lsr #24 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 8eb04 <__cxa_atexit@plt+0x82d3c> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r3, r3, #132, 6 @ 0x10000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7f138 <__cxa_atexit@plt+0x73370> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7f14c <__cxa_atexit@plt+0x73384> │ │ │ │ + ldr r2, [pc, #96] @ 7f15c <__cxa_atexit@plt+0x73394> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r8, ip, ror #23 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 8ec24 <__cxa_atexit@plt+0x82e5c> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r3, [pc, #260] @ 8ec38 <__cxa_atexit@plt+0x82e70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #256] @ 8ec3c <__cxa_atexit@plt+0x82e74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [sl, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr fp, [r2, #20]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #4]! │ │ │ │ - sub r7, r9, #29 │ │ │ │ - ldr r3, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str r7, [r0, #28] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r1, [r0, #12] │ │ │ │ - str r0, [r0, #16] │ │ │ │ - str fp, [r0, #20] │ │ │ │ - ldr r1, [pc, #192] @ 8ec40 <__cxa_atexit@plt+0x82e78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #24]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 8ebd8 <__cxa_atexit@plt+0x82e10> │ │ │ │ - ldr r3, [pc, #176] @ 8ec48 <__cxa_atexit@plt+0x82e80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #152] @ 8ec4c <__cxa_atexit@plt+0x82e84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r3, [r6, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #96] @ 8ec44 <__cxa_atexit@plt+0x82e7c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7f160 <__cxa_atexit@plt+0x73398> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str lr, [r6, #-4] │ │ │ │ - sub r9, r9, #11 │ │ │ │ - cmp r3, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bne 8ec14 <__cxa_atexit@plt+0x82e4c> │ │ │ │ - str r0, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 8e528 <__cxa_atexit@plt+0x82760> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andseq r3, r2, #140, 16 @ 0x8c0000 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - andseq r3, r2, #140, 16 @ 0x8c0000 │ │ │ │ - mvnseq r7, ip, ror #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 8ecdc <__cxa_atexit@plt+0x82f14> │ │ │ │ - ldr lr, [pc, #116] @ 8ece4 <__cxa_atexit@plt+0x82f1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #100] @ 8ece8 <__cxa_atexit@plt+0x82f20> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 8eccc <__cxa_atexit@plt+0x82f04> │ │ │ │ - ldr r9, [r5, #-16]! │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #40] @ 8ecec <__cxa_atexit@plt+0x82f24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 8dd6c <__cxa_atexit@plt+0x81fa4> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r3, r2, #108, 14 @ 0x1b00000 │ │ │ │ - andseq r3, r2, #240, 14 @ 0x3c00000 │ │ │ │ - mvnseq r7, ip, asr #24 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 8ed24 <__cxa_atexit@plt+0x82f5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 8dd6c <__cxa_atexit@plt+0x81fa4> │ │ │ │ - andseq r3, r2, #152, 14 @ 0x2600000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r3, r3, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ed78 <__cxa_atexit@plt+0x82fb0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 8ed8c <__cxa_atexit@plt+0x82fc4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7f1b8 <__cxa_atexit@plt+0x733f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7f1c4 <__cxa_atexit@plt+0x733fc> │ │ │ │ + ldr r1, [pc, #64] @ 7f1d4 <__cxa_atexit@plt+0x7340c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 7f1d8 <__cxa_atexit@plt+0x73410> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f004 <__cxa_atexit@plt+0x7323c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r3, r2, #152, 14 @ 0x2600000 │ │ │ │ - mvnseq r8, r0, lsl #19 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #88 @ 0x58 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r3, r3, #76, 4 @ 0xc0000004 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8ee40 <__cxa_atexit@plt+0x83078> │ │ │ │ - ldr lr, [pc, #148] @ 8ee48 <__cxa_atexit@plt+0x83080> │ │ │ │ + bhi 7f210 <__cxa_atexit@plt+0x73448> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7f218 <__cxa_atexit@plt+0x73450> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7f228 <__cxa_atexit@plt+0x73460> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r3, r3, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7f2c8 <__cxa_atexit@plt+0x73500> │ │ │ │ + ldr r3, [pc, #172] @ 7f2e8 <__cxa_atexit@plt+0x73520> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7f2a8 <__cxa_atexit@plt+0x734e0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7f2b8 <__cxa_atexit@plt+0x734f0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7f2d0 <__cxa_atexit@plt+0x73508> │ │ │ │ + ldr lr, [pc, #124] @ 7f2ec <__cxa_atexit@plt+0x73524> │ │ │ │ add lr, pc, lr │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - str lr, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r7, #51] @ 0x33 │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [r7, #55] @ 0x37 │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r7, #47] @ 0x2f │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r3, [r7, #43] @ 0x2b │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r1, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8ee34 <__cxa_atexit@plt+0x8306c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8ee58 <__cxa_atexit@plt+0x83090> │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7f2f0 <__cxa_atexit@plt+0x73528> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - mvnseq r8, r8, asr #17 │ │ │ │ - andeq lr, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 8ef58 <__cxa_atexit@plt+0x83190> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 8eecc <__cxa_atexit@plt+0x83104> │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 8eee0 <__cxa_atexit@plt+0x83118> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #208] @ 8ef8c <__cxa_atexit@plt+0x831c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r3, r3, #96, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7f35c <__cxa_atexit@plt+0x73594> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7f370 <__cxa_atexit@plt+0x735a8> │ │ │ │ + ldr r2, [pc, #96] @ 7f380 <__cxa_atexit@plt+0x735b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7f384 <__cxa_atexit@plt+0x735bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r1, [pc, #152] @ 8ef84 <__cxa_atexit@plt+0x831bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r9, ip} │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str ip, [r5, #56] @ 0x38 │ │ │ │ - sub r1, r2, #23 │ │ │ │ - add lr, r5, #40 @ 0x28 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 8ef68 <__cxa_atexit@plt+0x831a0> │ │ │ │ - ldr r7, [pc, #108] @ 8ef90 <__cxa_atexit@plt+0x831c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #104] @ 8ef94 <__cxa_atexit@plt+0x831cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #24] @ 8ef88 <__cxa_atexit@plt+0x831c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r3, r2, #72, 10 @ 0x12000000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - mvnseq r8, ip, ror #14 │ │ │ │ - andeq pc, r5, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8f00c <__cxa_atexit@plt+0x83244> │ │ │ │ - ldr r8, [pc, #72] @ 8f024 <__cxa_atexit@plt+0x8325c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #68] @ 8f028 <__cxa_atexit@plt+0x83260> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, lr │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 8f02c <__cxa_atexit@plt+0x83264> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsbeq r8, [sp, #100]! @ 0x64 │ │ │ │ - andeq fp, r4, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r3, r3, #176 @ 0xb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8f090 <__cxa_atexit@plt+0x832c8> │ │ │ │ - ldr lr, [pc, #80] @ 8f0a8 <__cxa_atexit@plt+0x832e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 8f0ac <__cxa_atexit@plt+0x832e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 8f0b0 <__cxa_atexit@plt+0x832e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - mvnseq r8, r0, asr r6 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 8f0e0 <__cxa_atexit@plt+0x83318> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f0d8 <__cxa_atexit@plt+0x83310> │ │ │ │ - b 8f0f0 <__cxa_atexit@plt+0x83328> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7f3dc <__cxa_atexit@plt+0x73614> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7f3e8 <__cxa_atexit@plt+0x73620> │ │ │ │ + ldr r1, [pc, #64] @ 7f3f8 <__cxa_atexit@plt+0x73630> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 7f3fc <__cxa_atexit@plt+0x73634> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f228 <__cxa_atexit@plt+0x73460> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq r8, r0, lsr #12 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 8f17c <__cxa_atexit@plt+0x833b4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #52]! @ 0x34 │ │ │ │ - ldr r3, [r2, #-48] @ 0xffffffd0 │ │ │ │ - ldr r1, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r3, r2, #20 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r3, r3, #40 @ 0x28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8f1dc <__cxa_atexit@plt+0x83414> │ │ │ │ - ldr r2, [pc, #204] @ 8f1fc <__cxa_atexit@plt+0x83434> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #200] @ 8f200 <__cxa_atexit@plt+0x83438> │ │ │ │ + bhi 7f434 <__cxa_atexit@plt+0x7366c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7f43c <__cxa_atexit@plt+0x73674> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - stmib r7, {r0, r8} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8f1cc <__cxa_atexit@plt+0x83404> │ │ │ │ - ldr r7, [pc, #164] @ 8f204 <__cxa_atexit@plt+0x8343c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r9, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7f44c <__cxa_atexit@plt+0x73684> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r3, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7f4ec <__cxa_atexit@plt+0x73724> │ │ │ │ + ldr r3, [pc, #172] @ 7f50c <__cxa_atexit@plt+0x73744> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7f4cc <__cxa_atexit@plt+0x73704> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7f4dc <__cxa_atexit@plt+0x73714> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7f4f4 <__cxa_atexit@plt+0x7372c> │ │ │ │ + ldr lr, [pc, #124] @ 7f510 <__cxa_atexit@plt+0x73748> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7f514 <__cxa_atexit@plt+0x7374c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r7, [pc, #112] @ 8f1f4 <__cxa_atexit@plt+0x8342c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f1c0 <__cxa_atexit@plt+0x833f8> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #64] @ 8f1f8 <__cxa_atexit@plt+0x83430> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 8dd6c <__cxa_atexit@plt+0x81fa4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 8f208 <__cxa_atexit@plt+0x83440> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r2, r3, #60, 30 @ 0xf0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7f580 <__cxa_atexit@plt+0x737b8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7f594 <__cxa_atexit@plt+0x737cc> │ │ │ │ + ldr r2, [pc, #96] @ 7f5a4 <__cxa_atexit@plt+0x737dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7f5a8 <__cxa_atexit@plt+0x737e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq r3, r2, #120, 4 @ 0x80000007 │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - andseq r3, r2, #248, 4 @ 0x8000000f │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - andseq r3, r2, #76, 4 @ 0xc0000004 │ │ │ │ - mvnseq r7, r0, lsr r7 │ │ │ │ - andeq pc, r1, sp, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 8f240 <__cxa_atexit@plt+0x83478> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 8dd6c <__cxa_atexit@plt+0x81fa4> │ │ │ │ - andseq r3, r2, #248, 2 @ 0x3e │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r2, r3, #140, 28 @ 0x8c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8f294 <__cxa_atexit@plt+0x834cc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 8f2a8 <__cxa_atexit@plt+0x834e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7f600 <__cxa_atexit@plt+0x73838> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7f60c <__cxa_atexit@plt+0x73844> │ │ │ │ + ldr r1, [pc, #64] @ 7f61c <__cxa_atexit@plt+0x73854> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 7f620 <__cxa_atexit@plt+0x73858> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f44c <__cxa_atexit@plt+0x73684> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r3, r2, #124, 4 @ 0xc0000007 │ │ │ │ - mvnseq r8, r4, ror #8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r2, r3, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8f328 <__cxa_atexit@plt+0x83560> │ │ │ │ - ldr r3, [pc, #96] @ 8f330 <__cxa_atexit@plt+0x83568> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8f318 <__cxa_atexit@plt+0x83550> │ │ │ │ - ldr r7, [pc, #52] @ 8f334 <__cxa_atexit@plt+0x8356c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 7f670 <__cxa_atexit@plt+0x738a8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 7f678 <__cxa_atexit@plt+0x738b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 7f67c <__cxa_atexit@plt+0x738b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c9415c <__cxa_atexit@plt+0x1c88394> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andseq r2, r3, #156, 26 @ 0x2700 │ │ │ │ + andseq r2, r3, #188, 26 @ 0x2f00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7f6b4 <__cxa_atexit@plt+0x738ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7f6bc <__cxa_atexit@plt+0x738f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7f6cc <__cxa_atexit@plt+0x73904> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsbeq r8, [sp, #60]! @ 0x3c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 8f368 <__cxa_atexit@plt+0x835a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r8, r8, lsr #7 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8f454 <__cxa_atexit@plt+0x8368c> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #200] @ 8f460 <__cxa_atexit@plt+0x83698> │ │ │ │ + andseq r2, r3, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7f76c <__cxa_atexit@plt+0x739a4> │ │ │ │ + ldr r3, [pc, #172] @ 7f78c <__cxa_atexit@plt+0x739c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r3, r1 │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 8f408 <__cxa_atexit@plt+0x83640> │ │ │ │ - ldr r0, [pc, #144] @ 8f468 <__cxa_atexit@plt+0x836a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #140] @ 8f46c <__cxa_atexit@plt+0x836a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r6, [pc, #84] @ 8f464 <__cxa_atexit@plt+0x8369c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, sl, ip} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq 8f448 <__cxa_atexit@plt+0x83680> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7f74c <__cxa_atexit@plt+0x73984> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7f75c <__cxa_atexit@plt+0x73994> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7f774 <__cxa_atexit@plt+0x739ac> │ │ │ │ + ldr lr, [pc, #124] @ 7f790 <__cxa_atexit@plt+0x739c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7f794 <__cxa_atexit@plt+0x739cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 8f5d0 <__cxa_atexit@plt+0x83808> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r2, r3, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7f800 <__cxa_atexit@plt+0x73a38> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7f814 <__cxa_atexit@plt+0x73a4c> │ │ │ │ + ldr r2, [pc, #96] @ 7f824 <__cxa_atexit@plt+0x73a5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7f828 <__cxa_atexit@plt+0x73a60> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x01fd8294 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 8f49c <__cxa_atexit@plt+0x836d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f494 <__cxa_atexit@plt+0x836cc> │ │ │ │ - b 8f4ac <__cxa_atexit@plt+0x836e4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq r8, r4, ror #4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 8f528 <__cxa_atexit@plt+0x83760> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldr r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r3, #-16] │ │ │ │ - ldmdb r3, {r0, r9} │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r2, r3, #12, 24 @ 0xc00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 8f57c <__cxa_atexit@plt+0x837b4> │ │ │ │ - ldr r3, [pc, #160] @ 8f58c <__cxa_atexit@plt+0x837c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - stmib r7, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8f56c <__cxa_atexit@plt+0x837a4> │ │ │ │ - ldr r7, [pc, #132] @ 8f590 <__cxa_atexit@plt+0x837c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + bhi 7f87c <__cxa_atexit@plt+0x73ab4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7f888 <__cxa_atexit@plt+0x73ac0> │ │ │ │ + ldr r1, [pc, #60] @ 7f898 <__cxa_atexit@plt+0x73ad0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #56] @ 7f89c <__cxa_atexit@plt+0x73ad4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #88] @ 8f588 <__cxa_atexit@plt+0x837c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f564 <__cxa_atexit@plt+0x8379c> │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 8dd6c <__cxa_atexit@plt+0x81fa4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 7f6cc <__cxa_atexit@plt+0x73904> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r2, r3, #132, 22 @ 0x21000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7f8d4 <__cxa_atexit@plt+0x73b0c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7f8dc <__cxa_atexit@plt+0x73b14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7f8ec <__cxa_atexit@plt+0x73b24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff5f0 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - mvnseq r7, r8, lsr #7 │ │ │ │ - andeq r1, r0, r8, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 8dd6c <__cxa_atexit@plt+0x81fa4> │ │ │ │ - mvnseq r8, r0, asr r1 │ │ │ │ - andeq r1, r0, lr, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8f6b4 <__cxa_atexit@plt+0x838ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #92 @ 0x5c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 8f700 <__cxa_atexit@plt+0x83938> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr lr, [pc, #284] @ 8f71c <__cxa_atexit@plt+0x83954> │ │ │ │ + andseq r2, r3, #36, 22 @ 0x9000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7f98c <__cxa_atexit@plt+0x73bc4> │ │ │ │ + ldr r3, [pc, #172] @ 7f9ac <__cxa_atexit@plt+0x73be4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7f96c <__cxa_atexit@plt+0x73ba4> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7f97c <__cxa_atexit@plt+0x73bb4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7f994 <__cxa_atexit@plt+0x73bcc> │ │ │ │ + ldr lr, [pc, #124] @ 7f9b0 <__cxa_atexit@plt+0x73be8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #280] @ 8f720 <__cxa_atexit@plt+0x83958> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - str r3, [sp] │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - sub r2, r8, #63 @ 0x3f │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr fp, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #168] @ 8f724 <__cxa_atexit@plt+0x8395c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r6, r9, sl, fp} │ │ │ │ - sub r7, r8, #2 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx ip │ │ │ │ - ldr r2, [pc, #88] @ 8f714 <__cxa_atexit@plt+0x8394c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f6f4 <__cxa_atexit@plt+0x8392c> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 8f718 <__cxa_atexit@plt+0x83950> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 8dd6c <__cxa_atexit@plt+0x81fa4> │ │ │ │ + ldr lr, [pc, #100] @ 7f9b4 <__cxa_atexit@plt+0x73bec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #92 @ 0x5c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r2, r2, #200, 26 @ 0x3200 │ │ │ │ - @ instruction: 0xfffff658 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - andseq r2, r2, #160, 28 @ 0xa00 │ │ │ │ - mvnseq r7, r4, lsl r2 │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 8f75c <__cxa_atexit@plt+0x83994> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 8dd6c <__cxa_atexit@plt+0x81fa4> │ │ │ │ - andseq r2, r2, #96, 26 @ 0x1800 │ │ │ │ - mvnseq r7, r4, asr r1 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r2, r3, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8f7d0 <__cxa_atexit@plt+0x83a08> │ │ │ │ - ldr r2, [pc, #84] @ 8f7dc <__cxa_atexit@plt+0x83a14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f7c8 <__cxa_atexit@plt+0x83a00> │ │ │ │ - ldr r2, [pc, #44] @ 8f7e0 <__cxa_atexit@plt+0x83a18> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7fa20 <__cxa_atexit@plt+0x73c58> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7fa34 <__cxa_atexit@plt+0x73c6c> │ │ │ │ + ldr r2, [pc, #96] @ 7fa44 <__cxa_atexit@plt+0x73c7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f7c8 <__cxa_atexit@plt+0x83a00> │ │ │ │ - b 8f824 <__cxa_atexit@plt+0x83a5c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7fa48 <__cxa_atexit@plt+0x73c80> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrsbeq r7, [sp, #4]! │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 8f814 <__cxa_atexit@plt+0x83a4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f80c <__cxa_atexit@plt+0x83a44> │ │ │ │ - b 8f824 <__cxa_atexit@plt+0x83a5c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r7, r0, lsr #1 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r2, r3, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8f8b8 <__cxa_atexit@plt+0x83af0> │ │ │ │ - ldr lr, [pc, #152] @ 8f8d8 <__cxa_atexit@plt+0x83b10> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - str r0, [r2] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r1, r7, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8f8c4 <__cxa_atexit@plt+0x83afc> │ │ │ │ - ldr r3, [pc, #96] @ 8f8dc <__cxa_atexit@plt+0x83b14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8f8a8 <__cxa_atexit@plt+0x83ae0> │ │ │ │ - ldr r7, [pc, #72] @ 8f8e0 <__cxa_atexit@plt+0x83b18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7fa9c <__cxa_atexit@plt+0x73cd4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7faa8 <__cxa_atexit@plt+0x73ce0> │ │ │ │ + ldr r1, [pc, #60] @ 7fab8 <__cxa_atexit@plt+0x73cf0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #56] @ 7fabc <__cxa_atexit@plt+0x73cf4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 7f8ec <__cxa_atexit@plt+0x73b24> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #24] @ 8f8e4 <__cxa_atexit@plt+0x83b1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r2, r2, #48, 24 @ 0x3000 │ │ │ │ - @ instruction: 0xfff91acc │ │ │ │ - @ instruction: 0xfff91ae0 │ │ │ │ - ldrsheq r6, [sp, #244]! @ 0xf4 │ │ │ │ - @ instruction: 0xffffdeb8 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq r7, r0, lsr lr │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r2, r3, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8f978 <__cxa_atexit@plt+0x83bb0> │ │ │ │ - ldmib r7, {r1, lr} │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 8f948 <__cxa_atexit@plt+0x83b80> │ │ │ │ - ldr r3, [pc, #104] @ 8f990 <__cxa_atexit@plt+0x83bc8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - b 8f96c <__cxa_atexit@plt+0x83ba4> │ │ │ │ - ldr r3, [pc, #60] @ 8f98c <__cxa_atexit@plt+0x83bc4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r8, fp │ │ │ │ - b 8f994 <__cxa_atexit@plt+0x83bcc> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + bhi 7faf4 <__cxa_atexit@plt+0x73d2c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7fafc <__cxa_atexit@plt+0x73d34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7fb0c <__cxa_atexit@plt+0x73d44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r2, r2, #196, 20 @ 0xc4000 │ │ │ │ - andseq r2, r2, #244, 20 @ 0xf4000 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr lr, [ip, #24]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 8fa7c <__cxa_atexit@plt+0x83cb4> │ │ │ │ - ldr r8, [pc, #240] @ 8faac <__cxa_atexit@plt+0x83ce4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #236] @ 8fab0 <__cxa_atexit@plt+0x83ce8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #232] @ 8fab4 <__cxa_atexit@plt+0x83cec> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldrb r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - str sl, [r3, #20]! │ │ │ │ - cmp r1, #43 @ 0x2b │ │ │ │ - cmpne r1, #45 @ 0x2d │ │ │ │ - bne 8fa0c <__cxa_atexit@plt+0x83c44> │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 8faf0 <__cxa_atexit@plt+0x83d28> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #8]! │ │ │ │ - ldr r8, [r7, #-4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8fa98 <__cxa_atexit@plt+0x83cd0> │ │ │ │ - ldr r2, [pc, #132] @ 8fab8 <__cxa_atexit@plt+0x83cf0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8fa6c <__cxa_atexit@plt+0x83ca4> │ │ │ │ - ldr r3, [pc, #108] @ 8fabc <__cxa_atexit@plt+0x83cf4> │ │ │ │ + andseq r2, r3, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7fbac <__cxa_atexit@plt+0x73de4> │ │ │ │ + ldr r3, [pc, #172] @ 7fbcc <__cxa_atexit@plt+0x73e04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7fb8c <__cxa_atexit@plt+0x73dc4> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7fb9c <__cxa_atexit@plt+0x73dd4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7fbb4 <__cxa_atexit@plt+0x73dec> │ │ │ │ + ldr lr, [pc, #124] @ 7fbd0 <__cxa_atexit@plt+0x73e08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7fbd4 <__cxa_atexit@plt+0x73e0c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #64] @ 8fac4 <__cxa_atexit@plt+0x83cfc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #32] @ 8fac0 <__cxa_atexit@plt+0x83cf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe3ac │ │ │ │ - @ instruction: 0xffffe6c4 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0xfff91914 │ │ │ │ - @ instruction: 0xfff91928 │ │ │ │ - mvnseq r6, r0, lsr #28 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq r7, ip, asr ip │ │ │ │ - andeq r0, r0, r8, lsl #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 8f994 <__cxa_atexit@plt+0x83bcc> │ │ │ │ - mvnseq r6, r4, ror #27 │ │ │ │ - andeq r0, r0, r7, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8fbfc <__cxa_atexit@plt+0x83e34> │ │ │ │ - str fp, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #24]! │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [r1, #-4]! │ │ │ │ - add fp, r0, #8 │ │ │ │ - add ip, r0, #4 │ │ │ │ - add r0, r3, #1 │ │ │ │ - ldr r9, [r2, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r2, #-16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr lr, [r9, #15] │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 8fb78 <__cxa_atexit@plt+0x83db0> │ │ │ │ - ldr r2, [pc, #272] @ 8fc54 <__cxa_atexit@plt+0x83e8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [fp] │ │ │ │ - str r8, [r6] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str ip, [r5, #28] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r5, [pc, #240] @ 8fc58 <__cxa_atexit@plt+0x83e90> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r0, [fp] │ │ │ │ - ldr r7, [pc, #188] @ 8fc40 <__cxa_atexit@plt+0x83e78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [ip] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r1, r5, #8 │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r1 │ │ │ │ - bhi 8fc14 <__cxa_atexit@plt+0x83e4c> │ │ │ │ - ldr r3, [pc, #152] @ 8fc44 <__cxa_atexit@plt+0x83e7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fbe8 <__cxa_atexit@plt+0x83e20> │ │ │ │ - ldr r3, [pc, #128] @ 8fc48 <__cxa_atexit@plt+0x83e80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r6, [r6, #-4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r9 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [pc, #76] @ 8fc50 <__cxa_atexit@plt+0x83e88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr lr, [pc, #48] @ 8fc4c <__cxa_atexit@plt+0x83e84> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - andseq r2, r2, #236, 16 @ 0xec0000 │ │ │ │ - @ instruction: 0xfff9179c │ │ │ │ - @ instruction: 0xfff917b0 │ │ │ │ - mvnseq r6, r4, lsr #25 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - andseq r2, r2, #216, 16 @ 0xd80000 │ │ │ │ - mvnseq r7, r4, asr #21 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8fcfc <__cxa_atexit@plt+0x83f34> │ │ │ │ - ldr r2, [pc, #132] @ 8fd08 <__cxa_atexit@plt+0x83f40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fce8 <__cxa_atexit@plt+0x83f20> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #96] @ 8fd0c <__cxa_atexit@plt+0x83f44> │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r2, r3, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7fc40 <__cxa_atexit@plt+0x73e78> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7fc54 <__cxa_atexit@plt+0x73e8c> │ │ │ │ + ldr r2, [pc, #96] @ 7fc64 <__cxa_atexit@plt+0x73e9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - strb r1, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fce8 <__cxa_atexit@plt+0x83f20> │ │ │ │ - ldr r1, [pc, #68] @ 8fd10 <__cxa_atexit@plt+0x83f48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 8fcf0 <__cxa_atexit@plt+0x83f28> │ │ │ │ - mov r7, r2 │ │ │ │ - b 8fdcc <__cxa_atexit@plt+0x84004> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7fc68 <__cxa_atexit@plt+0x73ea0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r2, r3, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7fcbc <__cxa_atexit@plt+0x73ef4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7fcc8 <__cxa_atexit@plt+0x73f00> │ │ │ │ + ldr r1, [pc, #60] @ 7fcd8 <__cxa_atexit@plt+0x73f10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #56] @ 7fcdc <__cxa_atexit@plt+0x73f14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 7fb0c <__cxa_atexit@plt+0x73d44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r2, r3, #68, 14 @ 0x1100000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7fd2c <__cxa_atexit@plt+0x73f64> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 7fd34 <__cxa_atexit@plt+0x73f6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 7fd38 <__cxa_atexit@plt+0x73f70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 1c941cc <__cxa_atexit@plt+0x1c88404> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - mvnseq r7, r0, lsl sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #80] @ 8fd7c <__cxa_atexit@plt+0x83fb4> │ │ │ │ + andseq r2, r3, #224, 12 @ 0xe000000 │ │ │ │ + andseq r2, r3, #0, 14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7fd88 <__cxa_atexit@plt+0x73fc0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 7fd90 <__cxa_atexit@plt+0x73fc8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 7fd94 <__cxa_atexit@plt+0x73fcc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c9415c <__cxa_atexit@plt+0x1c88394> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r3, #132, 12 @ 0x8400000 │ │ │ │ + andseq r2, r3, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7fdcc <__cxa_atexit@plt+0x74004> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7fdd4 <__cxa_atexit@plt+0x7400c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7fde4 <__cxa_atexit@plt+0x7401c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r3, #44, 12 @ 0x2c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7fe84 <__cxa_atexit@plt+0x740bc> │ │ │ │ + ldr r3, [pc, #172] @ 7fea4 <__cxa_atexit@plt+0x740dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fd68 <__cxa_atexit@plt+0x83fa0> │ │ │ │ - ldr r2, [pc, #52] @ 8fd80 <__cxa_atexit@plt+0x83fb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8fd70 <__cxa_atexit@plt+0x83fa8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8fdcc <__cxa_atexit@plt+0x84004> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7fe64 <__cxa_atexit@plt+0x7409c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7fe74 <__cxa_atexit@plt+0x740ac> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7fe8c <__cxa_atexit@plt+0x740c4> │ │ │ │ + ldr lr, [pc, #124] @ 7fea8 <__cxa_atexit@plt+0x740e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7feac <__cxa_atexit@plt+0x740e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - mvnseq r7, r0, lsr #19 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 8fdbc <__cxa_atexit@plt+0x83ff4> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r2, r3, #164, 10 @ 0x29000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7ff18 <__cxa_atexit@plt+0x74150> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7ff2c <__cxa_atexit@plt+0x74164> │ │ │ │ + ldr r2, [pc, #96] @ 7ff3c <__cxa_atexit@plt+0x74174> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fdb4 <__cxa_atexit@plt+0x83fec> │ │ │ │ - b 8fdcc <__cxa_atexit@plt+0x84004> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7ff40 <__cxa_atexit@plt+0x74178> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r7, r4, ror #18 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 8fe5c <__cxa_atexit@plt+0x84094> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 8fe2c <__cxa_atexit@plt+0x84064> │ │ │ │ - ldr r1, [pc, #104] @ 8fe74 <__cxa_atexit@plt+0x840ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - b 8fe50 <__cxa_atexit@plt+0x84088> │ │ │ │ - ldr r1, [pc, #60] @ 8fe70 <__cxa_atexit@plt+0x840a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - b 8f994 <__cxa_atexit@plt+0x83bcc> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - stmib r5, {r3, lr} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - bx r1 │ │ │ │ - andseq r2, r2, #224, 10 @ 0x38000000 │ │ │ │ - andseq r2, r2, #16, 12 @ 0x1000000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 90198 <__cxa_atexit@plt+0x843d0> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r2, r3, #244, 8 @ 0xf4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8fee0 <__cxa_atexit@plt+0x84118> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 8fef4 <__cxa_atexit@plt+0x8412c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7ff94 <__cxa_atexit@plt+0x741cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7ffa0 <__cxa_atexit@plt+0x741d8> │ │ │ │ + ldr r1, [pc, #60] @ 7ffb0 <__cxa_atexit@plt+0x741e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #56] @ 7ffb4 <__cxa_atexit@plt+0x741ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7fde4 <__cxa_atexit@plt+0x7401c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r2, r2, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8ff98 <__cxa_atexit@plt+0x841d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8ffa0 <__cxa_atexit@plt+0x841d8> │ │ │ │ - ldr r1, [pc, #144] @ 8ffb8 <__cxa_atexit@plt+0x841f0> │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r2, r3, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ffec <__cxa_atexit@plt+0x74224> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7fff4 <__cxa_atexit@plt+0x7422c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 8ff50 <__cxa_atexit@plt+0x84188> │ │ │ │ - cmp r7, #4 │ │ │ │ - ble 8ff60 <__cxa_atexit@plt+0x84198> │ │ │ │ - ldr r7, [pc, #116] @ 8ffbc <__cxa_atexit@plt+0x841f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 8ffc0 <__cxa_atexit@plt+0x841f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 8ffc4 <__cxa_atexit@plt+0x841fc> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 80004 <__cxa_atexit@plt+0x7423c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r3, #12, 8 @ 0xc000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 800a4 <__cxa_atexit@plt+0x742dc> │ │ │ │ + ldr r3, [pc, #172] @ 800c4 <__cxa_atexit@plt+0x742fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 80084 <__cxa_atexit@plt+0x742bc> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 80094 <__cxa_atexit@plt+0x742cc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 800ac <__cxa_atexit@plt+0x742e4> │ │ │ │ + ldr lr, [pc, #124] @ 800c8 <__cxa_atexit@plt+0x74300> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 8ffc8 <__cxa_atexit@plt+0x84200> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 8ffcc <__cxa_atexit@plt+0x84204> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #5 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 800cc <__cxa_atexit@plt+0x74304> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 8ffa8 <__cxa_atexit@plt+0x841e0> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r2, r3, #132, 6 @ 0x10000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 80138 <__cxa_atexit@plt+0x74370> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8014c <__cxa_atexit@plt+0x74384> │ │ │ │ + ldr r2, [pc, #96] @ 8015c <__cxa_atexit@plt+0x74394> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 80160 <__cxa_atexit@plt+0x74398> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r2, r2, #200, 8 @ 0xc8000000 │ │ │ │ - andseq r2, r2, #252, 10 @ 0x3f000000 │ │ │ │ - mvnseq r6, r0, lsl sp │ │ │ │ - mvneq r4, r0, ror r9 │ │ │ │ - andseq r2, r2, #216, 10 @ 0x36000000 │ │ │ │ - andseq r2, r2, #152, 10 @ 0x26000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 90070 <__cxa_atexit@plt+0x842a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 90078 <__cxa_atexit@plt+0x842b0> │ │ │ │ - ldr r1, [pc, #144] @ 90090 <__cxa_atexit@plt+0x842c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 90028 <__cxa_atexit@plt+0x84260> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 90038 <__cxa_atexit@plt+0x84270> │ │ │ │ - ldr r7, [pc, #116] @ 90094 <__cxa_atexit@plt+0x842cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 90098 <__cxa_atexit@plt+0x842d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 9009c <__cxa_atexit@plt+0x842d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 900a0 <__cxa_atexit@plt+0x842d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 900a4 <__cxa_atexit@plt+0x842dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r2, r3, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 90080 <__cxa_atexit@plt+0x842b8> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 801b4 <__cxa_atexit@plt+0x743ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 801c0 <__cxa_atexit@plt+0x743f8> │ │ │ │ + ldr r1, [pc, #60] @ 801d0 <__cxa_atexit@plt+0x74408> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #56] @ 801d4 <__cxa_atexit@plt+0x7440c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ + b 80004 <__cxa_atexit@plt+0x7423c> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r2, r2, #240, 6 @ 0xc0000003 │ │ │ │ - andseq r2, r2, #36, 10 @ 0x9000000 │ │ │ │ - ldrsheq r6, [sp, #188]! @ 0xbc │ │ │ │ - mvneq r4, sl, lsr #17 │ │ │ │ - andseq r2, r2, #0, 10 │ │ │ │ - andseq r2, r2, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 90148 <__cxa_atexit@plt+0x84380> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 90150 <__cxa_atexit@plt+0x84388> │ │ │ │ - ldr r1, [pc, #144] @ 90168 <__cxa_atexit@plt+0x843a0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r2, r3, #76, 4 @ 0xc0000004 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8020c <__cxa_atexit@plt+0x74444> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 80214 <__cxa_atexit@plt+0x7444c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 90100 <__cxa_atexit@plt+0x84338> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 90110 <__cxa_atexit@plt+0x84348> │ │ │ │ - ldr r7, [pc, #116] @ 9016c <__cxa_atexit@plt+0x843a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 90170 <__cxa_atexit@plt+0x843a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 90174 <__cxa_atexit@plt+0x843ac> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 80224 <__cxa_atexit@plt+0x7445c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r2, r3, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 802c4 <__cxa_atexit@plt+0x744fc> │ │ │ │ + ldr r3, [pc, #172] @ 802e4 <__cxa_atexit@plt+0x7451c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 802a4 <__cxa_atexit@plt+0x744dc> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 802b4 <__cxa_atexit@plt+0x744ec> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 802cc <__cxa_atexit@plt+0x74504> │ │ │ │ + ldr lr, [pc, #124] @ 802e8 <__cxa_atexit@plt+0x74520> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 90178 <__cxa_atexit@plt+0x843b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 9017c <__cxa_atexit@plt+0x843b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 802ec <__cxa_atexit@plt+0x74524> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 90158 <__cxa_atexit@plt+0x84390> │ │ │ │ - mov r6, #16 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andseq r2, r3, #100, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 80358 <__cxa_atexit@plt+0x74590> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8036c <__cxa_atexit@plt+0x745a4> │ │ │ │ + ldr r2, [pc, #96] @ 8037c <__cxa_atexit@plt+0x745b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 80380 <__cxa_atexit@plt+0x745b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andseq r2, r3, #180 @ 0xb4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 803d4 <__cxa_atexit@plt+0x7460c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 803e0 <__cxa_atexit@plt+0x74618> │ │ │ │ + ldr r1, [pc, #60] @ 803f0 <__cxa_atexit@plt+0x74628> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #56] @ 803f4 <__cxa_atexit@plt+0x7462c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ + b 80224 <__cxa_atexit@plt+0x7445c> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r2, r2, #24, 6 @ 0x60000000 │ │ │ │ - andseq r2, r2, #76, 8 @ 0x4c000000 │ │ │ │ - mvnseq r6, ip, asr #22 │ │ │ │ - mvneq r4, r6, asr #15 │ │ │ │ - andseq r2, r2, #40, 8 @ 0x28000000 │ │ │ │ - andseq r2, r2, #232, 6 @ 0xa0000003 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq r7, r0, lsl r6 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-24 @ 0xffffffe8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andseq r2, r3, #44 @ 0x2c │ │ │ │ + mvnseq ip, r0, ror r8 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 90384 <__cxa_atexit@plt+0x845bc> │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - sub r1, r0, #91 @ 0x5b │ │ │ │ - cmp r1, #32 │ │ │ │ - bhi 9026c <__cxa_atexit@plt+0x844a4> │ │ │ │ - ldr ip, [r2, #12] │ │ │ │ - add lr, pc, #4 │ │ │ │ - ldr r1, [lr, r1, lsl #2] │ │ │ │ - add pc, lr, r1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldr r1, [pc, #324] @ 903a4 <__cxa_atexit@plt+0x845dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ - b 902d4 <__cxa_atexit@plt+0x8450c> │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ - bne 90288 <__cxa_atexit@plt+0x844c0> │ │ │ │ - ldr r1, [pc, #292] @ 903a0 <__cxa_atexit@plt+0x845d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ - b 902d4 <__cxa_atexit@plt+0x8450c> │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - cmp r0, #47 @ 0x2f │ │ │ │ - bls 90368 <__cxa_atexit@plt+0x845a0> │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ - bcc 90370 <__cxa_atexit@plt+0x845a8> │ │ │ │ - ldr r3, [pc, #272] @ 903b8 <__cxa_atexit@plt+0x845f0> │ │ │ │ + bhi 80428 <__cxa_atexit@plt+0x74660> │ │ │ │ + ldr r3, [pc, #28] @ 80438 <__cxa_atexit@plt+0x74670> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #264] @ 903bc <__cxa_atexit@plt+0x845f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [pc, #232] @ 903b4 <__cxa_atexit@plt+0x845ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 9035c <__cxa_atexit@plt+0x84594> │ │ │ │ - ldr r1, [pc, #176] @ 903ac <__cxa_atexit@plt+0x845e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - b 90350 <__cxa_atexit@plt+0x84588> │ │ │ │ - ldr r1, [pc, #140] @ 903a8 <__cxa_atexit@plt+0x845e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - b 90350 <__cxa_atexit@plt+0x84588> │ │ │ │ - ldr r1, [pc, #116] @ 903b0 <__cxa_atexit@plt+0x845e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 902a0 <__cxa_atexit@plt+0x844d8> │ │ │ │ - ldr r0, [pc, #36] @ 9039c <__cxa_atexit@plt+0x845d4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - b 902dc <__cxa_atexit@plt+0x84514> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r0, [r5] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 1c9405c <__cxa_atexit@plt+0x1c88294> │ │ │ │ + ldr r7, [pc, #12] @ 8043c <__cxa_atexit@plt+0x74674> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #29 │ │ │ │ - andeq r0, r0, r4, asr pc │ │ │ │ - andeq r0, r0, ip, lsl #30 │ │ │ │ - andeq r0, r0, ip, lsr #19 │ │ │ │ - andeq r0, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - mvnseq r6, r0, ror r9 │ │ │ │ - andseq r2, r2, #84, 2 │ │ │ │ - mvnseq r6, r8, lsl #18 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 90410 <__cxa_atexit@plt+0x84648> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 90420 <__cxa_atexit@plt+0x84658> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq r2, r2, #64 @ 0x40 │ │ │ │ - mvnseq r6, r0, asr #17 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + mvnseq ip, r4, asr r8 │ │ │ │ + mvnseq ip, ip, lsr #16 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 906b4 <__cxa_atexit@plt+0x848ec> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r7, ip, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r3, [r9, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r7, r1 │ │ │ │ - bge 90530 <__cxa_atexit@plt+0x84768> │ │ │ │ - subs r7, r7, r3 │ │ │ │ - bne 90580 <__cxa_atexit@plt+0x847b8> │ │ │ │ - str ip, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 906cc <__cxa_atexit@plt+0x84904> │ │ │ │ - ldr r7, [pc, #592] @ 906f8 <__cxa_atexit@plt+0x84930> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #580] @ 906fc <__cxa_atexit@plt+0x84934> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90640 <__cxa_atexit@plt+0x84878> │ │ │ │ - ldr r2, [pc, #548] @ 90700 <__cxa_atexit@plt+0x84938> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8048c <__cxa_atexit@plt+0x746c4> │ │ │ │ + ldr r2, [pc, #48] @ 80498 <__cxa_atexit@plt+0x746d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r8, #8] │ │ │ │ - ldr r5, [r8, #20] │ │ │ │ - ldr r1, [pc, #536] @ 90704 <__cxa_atexit@plt+0x8493c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r5, [r8, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r6, [pc, #496] @ 90708 <__cxa_atexit@plt+0x84940> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r7, [pc, #472] @ 90710 <__cxa_atexit@plt+0x84948> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, r2 │ │ │ │ - cmp r0, r7 │ │ │ │ - bne 905e4 <__cxa_atexit@plt+0x8481c> │ │ │ │ - ldr r0, [pc, #460] @ 9071c <__cxa_atexit@plt+0x84954> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #456] @ 90720 <__cxa_atexit@plt+0x84958> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 9060c <__cxa_atexit@plt+0x84844> │ │ │ │ - stmib sp, {fp, ip} │ │ │ │ - ldr r1, [pc, #352] @ 906f4 <__cxa_atexit@plt+0x8492c> │ │ │ │ + ldr r1, [pc, #44] @ 8049c <__cxa_atexit@plt+0x746d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, r2 │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 906a0 <__cxa_atexit@plt+0x848d8> │ │ │ │ - ldr r7, [pc, #368] @ 90724 <__cxa_atexit@plt+0x8495c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #364] @ 90728 <__cxa_atexit@plt+0x84960> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 1c944ec <__cxa_atexit@plt+0x1c88724> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffd57c │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + mvnseq ip, ip, asr #15 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 804d4 <__cxa_atexit@plt+0x7470c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + stmda r5, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #16] @ 804d8 <__cxa_atexit@plt+0x74710> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 906f0 <__cxa_atexit@plt+0x84928> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 9064c <__cxa_atexit@plt+0x84884> │ │ │ │ - ldr r7, [pc, #280] @ 9072c <__cxa_atexit@plt+0x84964> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e6bc84 <__cxa_atexit@plt+0x1e5febc> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andseq r1, r3, #72, 30 @ 0x120 │ │ │ │ + @ instruction: 0x01fec790 │ │ │ │ + andeq r0, r0, r7, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8050c <__cxa_atexit@plt+0x74744> │ │ │ │ + ldr r7, [pc, #40] @ 80524 <__cxa_atexit@plt+0x7475c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #276] @ 90730 <__cxa_atexit@plt+0x84968> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - mov r8, ip │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r0, [pc, #32] @ 80528 <__cxa_atexit@plt+0x74760> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r1, [pc, #188] @ 90714 <__cxa_atexit@plt+0x8494c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #184] @ 90718 <__cxa_atexit@plt+0x84950> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ + ldr r3, [pc, #12] @ 80520 <__cxa_atexit@plt+0x74758> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1c944ec <__cxa_atexit@plt+0x1c88724> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + mvnseq ip, r8, ror r7 │ │ │ │ + mvnseq ip, ip, ror #14 │ │ │ │ + andeq r0, r0, r7, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 80548 <__cxa_atexit@plt+0x74780> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e6bb24 <__cxa_atexit@plt+0x1e5fd5c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r7, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #8] @ 80568 <__cxa_atexit@plt+0x747a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 1c9446c <__cxa_atexit@plt+0x1c886a4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 80630 <__cxa_atexit@plt+0x74868> │ │ │ │ + ldr r3, [pc, #216] @ 80664 <__cxa_atexit@plt+0x7489c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #212] @ 80668 <__cxa_atexit@plt+0x748a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [r0, #4]! │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r7, [r0, #20] │ │ │ │ + str r7, [r0, #8] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r1, [r5] │ │ │ │ + mov r1, r0 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + add r3, r0, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 80640 <__cxa_atexit@plt+0x74878> │ │ │ │ + ldr r9, [pc, #136] @ 80670 <__cxa_atexit@plt+0x748a8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #132] @ 80674 <__cxa_atexit@plt+0x748ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #128] @ 80678 <__cxa_atexit@plt+0x748b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ + ldr r1, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #48] @ 0x30 │ │ │ │ + str r9, [r6, #28]! │ │ │ │ str r0, [r6, #8] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - str ip, [r8, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 90494 <__cxa_atexit@plt+0x846cc> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #56] @ 9070c <__cxa_atexit@plt+0x84944> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1e6beb4 <__cxa_atexit@plt+0x1e600ec> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldrbvs r7, [r5, #-628]! @ 0xfffffd8c │ │ │ │ - mvneq r4, sl, asr #6 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - mvneq r4, r2, lsl #8 │ │ │ │ - andseq r2, r2, #96 @ 0x60 │ │ │ │ - andseq r2, r2, #48 @ 0x30 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvneq r4, r6, lsr #7 │ │ │ │ - mvnseq r6, r4, asr #9 │ │ │ │ - andseq r1, r2, #16, 28 @ 0x100 │ │ │ │ - mvnseq r6, ip, asr #11 │ │ │ │ - andseq r1, r2, #24, 30 @ 0x60 │ │ │ │ - mvnseq r6, ip, lsl #13 │ │ │ │ - andseq r1, r2, #76, 28 @ 0x4c0 │ │ │ │ - mvnseq r6, ip, lsr #12 │ │ │ │ - andseq r1, r2, #236, 26 @ 0x3b00 │ │ │ │ - mvnseq r6, r4, lsr #11 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r6, [pc, #36] @ 8066c <__cxa_atexit@plt+0x748a4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edc044 <__cxa_atexit@plt+0x1ed027c> │ │ │ │ + @ instruction: 0xffffd4d0 │ │ │ │ + @ instruction: 0xffffd528 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xfffff6fc │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andseq r1, r3, #24, 28 @ 0x180 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r8, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 907dc <__cxa_atexit@plt+0x84a14> │ │ │ │ - ldr r7, [pc, #152] @ 907f4 <__cxa_atexit@plt+0x84a2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 907f8 <__cxa_atexit@plt+0x84a30> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 907d0 <__cxa_atexit@plt+0x84a08> │ │ │ │ - ldr r8, [pc, #108] @ 907fc <__cxa_atexit@plt+0x84a34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 90800 <__cxa_atexit@plt+0x84a38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 90804 <__cxa_atexit@plt+0x84a3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 90808 <__cxa_atexit@plt+0x84a40> │ │ │ │ + bcc 806f0 <__cxa_atexit@plt+0x74928> │ │ │ │ + ldr r9, [pc, #100] @ 80710 <__cxa_atexit@plt+0x74948> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ 80714 <__cxa_atexit@plt+0x7494c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ 80718 <__cxa_atexit@plt+0x74950> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ + ldr r1, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #48] @ 0x30 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b 1e6beb4 <__cxa_atexit@plt+0x1e600ec> │ │ │ │ + ldr r3, [pc, #36] @ 8071c <__cxa_atexit@plt+0x74954> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #20 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - mvneq r4, lr, asr #2 │ │ │ │ - andseq r1, r2, #180, 26 @ 0x2d00 │ │ │ │ - andseq r1, r2, #132, 26 @ 0x2100 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - mvnseq r6, ip, asr #9 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 90868 <__cxa_atexit@plt+0x84aa0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 9086c <__cxa_atexit@plt+0x84aa4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 90870 <__cxa_atexit@plt+0x84aa8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - strheq r4, [r7, #14]! │ │ │ │ - andseq r1, r2, #0, 26 │ │ │ │ - andseq r1, r2, #236, 24 @ 0xec00 │ │ │ │ - mvnseq r6, r0, ror r4 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 90afc <__cxa_atexit@plt+0x84d34> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - ldr ip, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r3, [fp, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 9098c <__cxa_atexit@plt+0x84bc4> │ │ │ │ - str r7, [sp] │ │ │ │ - subs r7, r2, r3 │ │ │ │ - bne 909e0 <__cxa_atexit@plt+0x84c18> │ │ │ │ - str r9, [r8, #20] │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r8, #4] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 90b14 <__cxa_atexit@plt+0x84d4c> │ │ │ │ - ldr r2, [pc, #584] @ 90b4c <__cxa_atexit@plt+0x84d84> │ │ │ │ + b 1edc044 <__cxa_atexit@plt+0x1ed027c> │ │ │ │ + @ instruction: 0xfffff638 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andseq r1, r3, #84, 26 @ 0x1500 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, fp │ │ │ │ + mov fp, r7 │ │ │ │ + ldmib r5, {r2, ip} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 80828 <__cxa_atexit@plt+0x74a60> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 8088c <__cxa_atexit@plt+0x74ac4> │ │ │ │ + stm sp, {r1, r4} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r9, [pc, #412] @ 80904 <__cxa_atexit@plt+0x74b3c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r4, [pc, #408] @ 80908 <__cxa_atexit@plt+0x74b40> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr lr, [r5, #36] @ 0x24 │ │ │ │ + mov sl, r6 │ │ │ │ + str r9, [sl, #4]! │ │ │ │ + str r1, [sl, #52] @ 0x34 │ │ │ │ + str r0, [sl, #40] @ 0x28 │ │ │ │ + str r2, [sl, #28] │ │ │ │ + add r0, sl, #8 │ │ │ │ + stm r0, {r8, ip, lr} │ │ │ │ + mov r3, sl │ │ │ │ + ldr r2, [pc, #368] @ 8090c <__cxa_atexit@plt+0x74b44> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #572] @ 90b50 <__cxa_atexit@plt+0x84d88> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90a84 <__cxa_atexit@plt+0x84cbc> │ │ │ │ - ldr r0, [pc, #544] @ 90b54 <__cxa_atexit@plt+0x84d8c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r2, [r8, #20] │ │ │ │ - ldr r1, [pc, #532] @ 90b58 <__cxa_atexit@plt+0x84d90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #492] @ 90b5c <__cxa_atexit@plt+0x84d94> │ │ │ │ + str r2, [r3, #44]! @ 0x2c │ │ │ │ + str r3, [r5, #24] │ │ │ │ + mov r3, sl │ │ │ │ + ldr r2, [pc, #352] @ 80910 <__cxa_atexit@plt+0x74b48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #32]! │ │ │ │ + mov r9, sl │ │ │ │ + str r4, [r9, #20]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r2, sl, #72 @ 0x48 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 808d4 <__cxa_atexit@plt+0x74b0c> │ │ │ │ + ldr lr, [pc, #332] @ 80924 <__cxa_atexit@plt+0x74b5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #328] @ 80928 <__cxa_atexit@plt+0x74b60> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + ldr r1, [r5, #36] @ 0x24 │ │ │ │ + str r9, [r6, #60]! @ 0x3c │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + stmda r5, {r3, lr} │ │ │ │ + ldr r6, [pc, #284] @ 8092c <__cxa_atexit@plt+0x74b64> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - mov sl, #4 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r2, [pc, #464] @ 90b64 <__cxa_atexit@plt+0x84d9c> │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1e6beb4 <__cxa_atexit@plt+0x1e600ec> │ │ │ │ + str ip, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 808a4 <__cxa_atexit@plt+0x74adc> │ │ │ │ + ldr r2, [pc, #208] @ 80918 <__cxa_atexit@plt+0x74b50> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, ip │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 90a30 <__cxa_atexit@plt+0x84c68> │ │ │ │ - ldr r0, [pc, #460] @ 90b78 <__cxa_atexit@plt+0x84db0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - ldr r0, [pc, #452] @ 90b7c <__cxa_atexit@plt+0x84db4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 90a08 <__cxa_atexit@plt+0x84c40> │ │ │ │ - ldr r1, [pc, #336] @ 90b40 <__cxa_atexit@plt+0x84d78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, ip │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 90af0 <__cxa_atexit@plt+0x84d28> │ │ │ │ - ldr r7, [pc, #308] @ 90b44 <__cxa_atexit@plt+0x84d7c> │ │ │ │ + ldr r7, [pc, #204] @ 8091c <__cxa_atexit@plt+0x74b54> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #304] @ 90b48 <__cxa_atexit@plt+0x84d80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 90a78 <__cxa_atexit@plt+0x84cb0> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 90b3c <__cxa_atexit@plt+0x84d74> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 90a94 <__cxa_atexit@plt+0x84ccc> │ │ │ │ - ldr r2, [pc, #264] @ 90b68 <__cxa_atexit@plt+0x84da0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #260] @ 90b6c <__cxa_atexit@plt+0x84da4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r6, [r5, #28] │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - mov r8, r9 │ │ │ │ - ldmib sp, {r9, sl, fp} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - ldr r1, [pc, #208] @ 90b70 <__cxa_atexit@plt+0x84da8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #200] @ 90b74 <__cxa_atexit@plt+0x84dac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ str r0, [r6, #8] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - str r9, [r8, #20] │ │ │ │ - b 908ec <__cxa_atexit@plt+0x84b24> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #68] @ 90b60 <__cxa_atexit@plt+0x84d98> │ │ │ │ + ldr r6, [pc, #168] @ 80920 <__cxa_atexit@plt+0x74b58> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + mov fp, r1 │ │ │ │ + b 1e6beb4 <__cxa_atexit@plt+0x1e600ec> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + mov fp, r1 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r6, [pc, #84] @ 80900 <__cxa_atexit@plt+0x74b38> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r7, #12 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - stclvs 5, cr7, [ip], #-440 @ 0xfffffe48 │ │ │ │ - strdeq r3, [r7, #234]! @ 0xea │ │ │ │ - mvnseq r6, r0, lsr r2 │ │ │ │ - andseq r1, r2, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r0, ip, asr r3 │ │ │ │ - @ instruction: 0xfffff6c0 │ │ │ │ - strheq r3, [r7, #246]! @ 0xf6 │ │ │ │ - andseq r1, r2, #8, 24 @ 0x800 │ │ │ │ - andseq r1, r2, #216, 22 @ 0x36000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvneq r3, r6, asr pc │ │ │ │ - mvnseq r6, r0, ror #3 │ │ │ │ - andseq r1, r2, #160, 18 @ 0x280000 │ │ │ │ - andseq r1, r2, #208, 18 @ 0x340000 │ │ │ │ - andseq r1, r2, #144, 20 @ 0x90000 │ │ │ │ - andseq r1, r2, #196, 20 @ 0xc4000 │ │ │ │ - andseq r1, r2, #132, 22 @ 0x21000 │ │ │ │ - mvnseq r6, r8, asr r1 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, ip │ │ │ │ + mov fp, r1 │ │ │ │ + b 1edc044 <__cxa_atexit@plt+0x1ed027c> │ │ │ │ + ldr r6, [pc, #56] @ 80914 <__cxa_atexit@plt+0x74b4c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, #20 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1edc044 <__cxa_atexit@plt+0x1ed027c> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffff5d8 │ │ │ │ + @ instruction: 0xfffff7d8 │ │ │ │ + @ instruction: 0xfffffbec │ │ │ │ + @ instruction: 0xfffff9b8 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffd2cc │ │ │ │ + andseq r1, r3, #152, 22 @ 0x26000 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xfffff504 │ │ │ │ + andseq r1, r3, #0, 24 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r8, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 90c28 <__cxa_atexit@plt+0x84e60> │ │ │ │ - ldr r7, [pc, #152] @ 90c40 <__cxa_atexit@plt+0x84e78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 90c44 <__cxa_atexit@plt+0x84e7c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90c1c <__cxa_atexit@plt+0x84e54> │ │ │ │ - ldr r8, [pc, #108] @ 90c48 <__cxa_atexit@plt+0x84e80> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 90c4c <__cxa_atexit@plt+0x84e84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 90c50 <__cxa_atexit@plt+0x84e88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 90c54 <__cxa_atexit@plt+0x84e8c> │ │ │ │ + bcc 8099c <__cxa_atexit@plt+0x74bd4> │ │ │ │ + ldr r2, [pc, #92] @ 809c0 <__cxa_atexit@plt+0x74bf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ 809c4 <__cxa_atexit@plt+0x74bfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #84] @ 809c8 <__cxa_atexit@plt+0x74c00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r3, [r5, #40] @ 0x28 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 1e6beb4 <__cxa_atexit@plt+0x1e600ec> │ │ │ │ + ldr r3, [pc, #40] @ 809cc <__cxa_atexit@plt+0x74c04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff41c │ │ │ │ - mvneq r3, lr, lsl #26 │ │ │ │ - andseq r1, r2, #104, 18 @ 0x1a0000 │ │ │ │ - andseq r1, r2, #56, 18 @ 0xe0000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - mvnseq r6, r0, lsl #1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 90cb4 <__cxa_atexit@plt+0x84eec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 90cb8 <__cxa_atexit@plt+0x84ef0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 90cbc <__cxa_atexit@plt+0x84ef4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r3, lr, ror ip │ │ │ │ - andseq r1, r2, #180, 16 @ 0xb40000 │ │ │ │ - andseq r1, r2, #160, 16 @ 0xa00000 │ │ │ │ - mvnseq r6, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, fp │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc 90f94 <__cxa_atexit@plt+0x851cc> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [fp, #7] │ │ │ │ - ldr lr, [fp, #11] │ │ │ │ - ldr r1, [fp, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #-4]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, r0, #5 │ │ │ │ + b 1edc044 <__cxa_atexit@plt+0x1ed027c> │ │ │ │ + @ instruction: 0xffffd1b8 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andseq r1, r3, #156, 20 @ 0x9c000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, r6 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 80a04 <__cxa_atexit@plt+0x74c3c> │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, ip, #56 @ 0x38 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 80ae8 <__cxa_atexit@plt+0x74d20> │ │ │ │ + ldr r6, [pc, #252] @ 80b18 <__cxa_atexit@plt+0x74d50> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr lr, [r5, #36] @ 0x24 │ │ │ │ + mov sl, ip │ │ │ │ + str r6, [sl, #4]! │ │ │ │ + str r3, [sl, #52] @ 0x34 │ │ │ │ + str r8, [sl, #40] @ 0x28 │ │ │ │ + str r9, [sl, #28] │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str r0, [sl, #12] │ │ │ │ + str lr, [sl, #16] │ │ │ │ + mov r6, sl │ │ │ │ + ldr r2, [pc, #200] @ 80b1c <__cxa_atexit@plt+0x74d54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #44]! @ 0x2c │ │ │ │ + str r6, [r5, #24] │ │ │ │ + mov r6, sl │ │ │ │ + ldr r2, [pc, #184] @ 80b20 <__cxa_atexit@plt+0x74d58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #32]! │ │ │ │ + mov r2, sl │ │ │ │ + ldr r0, [pc, #172] @ 80b24 <__cxa_atexit@plt+0x74d5c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #20]! │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + stm r5, {r3, sl} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + add r3, sl, #72 @ 0x48 │ │ │ │ cmp r1, r3 │ │ │ │ - bge 90de0 <__cxa_atexit@plt+0x85018> │ │ │ │ - mov r3, r2 │ │ │ │ - subs r2, r1, r0 │ │ │ │ - bne 90e30 <__cxa_atexit@plt+0x85068> │ │ │ │ - str fp, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - add r7, r6, #12 │ │ │ │ - cmp r9, r7 │ │ │ │ - bcc 90fb0 <__cxa_atexit@plt+0x851e8> │ │ │ │ - ldr r3, [pc, #648] @ 90fdc <__cxa_atexit@plt+0x85214> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #636] @ 90fe0 <__cxa_atexit@plt+0x85218> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 90f1c <__cxa_atexit@plt+0x85154> │ │ │ │ - ldr r1, [pc, #608] @ 90fe4 <__cxa_atexit@plt+0x8521c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r3, [r8, #20] │ │ │ │ - ldr r2, [pc, #596] @ 90fe8 <__cxa_atexit@plt+0x85220> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stm r8, {r2, r6} │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #556] @ 90fec <__cxa_atexit@plt+0x85224> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, #5 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r9, [pc, #532] @ 90ffc <__cxa_atexit@plt+0x85234> │ │ │ │ + bcc 80af8 <__cxa_atexit@plt+0x74d30> │ │ │ │ + ldr r9, [pc, #140] @ 80b2c <__cxa_atexit@plt+0x74d64> │ │ │ │ add r9, pc, r9 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r1, r0, lr │ │ │ │ - cmp r1, r9 │ │ │ │ - bne 90e6c <__cxa_atexit@plt+0x850a4> │ │ │ │ - ldr r1, [pc, #524] @ 9100c <__cxa_atexit@plt+0x85244> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #520] @ 91010 <__cxa_atexit@plt+0x85248> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r6, r1, #3 │ │ │ │ - str r6, [r8, #24] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r2, #5 │ │ │ │ - ble 90ec0 <__cxa_atexit@plt+0x850f8> │ │ │ │ - ldr r1, [pc, #436] @ 90ff4 <__cxa_atexit@plt+0x8522c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #432] @ 90ff8 <__cxa_atexit@plt+0x85230> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - mov fp, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r9, [fp, #3] │ │ │ │ - ldr r0, [pc, #388] @ 91000 <__cxa_atexit@plt+0x85238> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 90f30 <__cxa_atexit@plt+0x85168> │ │ │ │ - ldr r3, [pc, #392] @ 9101c <__cxa_atexit@plt+0x85254> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #388] @ 91020 <__cxa_atexit@plt+0x85258> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stm sp, {r3, sl} │ │ │ │ - ldr r1, [pc, #268] @ 90fd8 <__cxa_atexit@plt+0x85210> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r0, r0, lr │ │ │ │ - mov sl, r2 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 90f84 <__cxa_atexit@plt+0x851bc> │ │ │ │ - ldr r3, [pc, #296] @ 91014 <__cxa_atexit@plt+0x8524c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #292] @ 91018 <__cxa_atexit@plt+0x85250> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #204] @ 91004 <__cxa_atexit@plt+0x8523c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #200] @ 91008 <__cxa_atexit@plt+0x85240> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - str r7, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r5, [r8, #-4] │ │ │ │ - str r9, [r8, #-8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r8, #-16] │ │ │ │ - add r5, r5, #5 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str sl, [r8, #4] │ │ │ │ - str fp, [r8, #20] │ │ │ │ - ldm sp, {r0, sl} │ │ │ │ - b 90d40 <__cxa_atexit@plt+0x84f78> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ + ldr lr, [pc, #136] @ 80b30 <__cxa_atexit@plt+0x74d68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #132] @ 80b34 <__cxa_atexit@plt+0x74d6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldr r6, [r5, #60] @ 0x3c │ │ │ │ + str r9, [ip, #60]! @ 0x3c │ │ │ │ + add r9, ip, #8 │ │ │ │ + stm r9, {r0, r1, r6} │ │ │ │ + str ip, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #56] @ 90ff0 <__cxa_atexit@plt+0x85228> │ │ │ │ + b 1e6beb4 <__cxa_atexit@plt+0x1e600ec> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + ldr r6, [pc, #36] @ 80b28 <__cxa_atexit@plt+0x74d60> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mvneq r3, ip, lsl #20 │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - mvneq r3, r4, asr fp │ │ │ │ - andseq r1, r2, #184, 14 @ 0x2e00000 │ │ │ │ - andseq r1, r2, #136, 14 @ 0x2200000 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r5, r0, lsl #28 │ │ │ │ - andseq r1, r2, #192, 10 @ 0x30000000 │ │ │ │ - strdeq r3, [r7, #160]! @ 0xa0 │ │ │ │ - mvneq r3, ip, asr sl │ │ │ │ - ldrsheq r5, [sp, #176]! @ 0xb0 │ │ │ │ - andseq r1, r2, #48, 10 @ 0xc000000 │ │ │ │ - mvnseq r5, r8, lsr #26 │ │ │ │ - andseq r1, r2, #104, 12 @ 0x6800000 │ │ │ │ - mvnseq r5, r4, asr sp │ │ │ │ - andseq r1, r2, #20, 10 @ 0x5000000 │ │ │ │ - mvnseq r5, ip, lsr #27 │ │ │ │ - andseq r1, r2, #108, 10 @ 0x1b000000 │ │ │ │ - ldrheq r5, [sp, #196]! @ 0xc4 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xffffd160 │ │ │ │ + @ instruction: 0xffffd770 │ │ │ │ + @ instruction: 0xffffd53c │ │ │ │ + @ instruction: 0xffffd30c │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xffffd798 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andseq r1, r3, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 910cc <__cxa_atexit@plt+0x85304> │ │ │ │ - ldr r7, [pc, #152] @ 910e4 <__cxa_atexit@plt+0x8531c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 910e8 <__cxa_atexit@plt+0x85320> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 910c0 <__cxa_atexit@plt+0x852f8> │ │ │ │ - ldr r8, [pc, #108] @ 910ec <__cxa_atexit@plt+0x85324> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 910f0 <__cxa_atexit@plt+0x85328> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 910f4 <__cxa_atexit@plt+0x8532c> │ │ │ │ + bcc 80ba0 <__cxa_atexit@plt+0x74dd8> │ │ │ │ + ldr lr, [pc, #92] @ 80bb8 <__cxa_atexit@plt+0x74df0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #88] @ 80bbc <__cxa_atexit@plt+0x74df4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + ldr r1, [r5, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #48] @ 0x30 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, lr} │ │ │ │ + ldr r3, [pc, #40] @ 80bc0 <__cxa_atexit@plt+0x74df8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 910f8 <__cxa_atexit@plt+0x85330> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1e6beb4 <__cxa_atexit@plt+0x1e600ec> │ │ │ │ + ldr r3, [pc, #28] @ 80bc4 <__cxa_atexit@plt+0x74dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffeea0 │ │ │ │ - mvneq r3, r8, asr r8 │ │ │ │ - andseq r1, r2, #196, 8 @ 0xc4000000 │ │ │ │ - andseq r1, r2, #148, 8 @ 0x94000000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - ldrsbeq r5, [sp, #188]! @ 0xbc │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 91158 <__cxa_atexit@plt+0x85390> │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xffffd6d4 │ │ │ │ + andseq r1, r3, #120, 16 @ 0x780000 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 80cbc <__cxa_atexit@plt+0x74ef4> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 80ce0 <__cxa_atexit@plt+0x74f18> │ │ │ │ + ldr r0, [pc, #276] @ 80d0c <__cxa_atexit@plt+0x74f44> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r9, [r5, #32] │ │ │ │ + ldr sl, [r5, #36] @ 0x24 │ │ │ │ + ldr r8, [pc, #248] @ 80d10 <__cxa_atexit@plt+0x74f48> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 9115c <__cxa_atexit@plt+0x85394> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 91160 <__cxa_atexit@plt+0x85398> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r3, r8, asr #15 │ │ │ │ - andseq r1, r2, #16, 8 @ 0x10000000 │ │ │ │ - andseq r1, r2, #252, 6 @ 0xf0000003 │ │ │ │ - mvnseq r5, r4, ror #22 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 911b4 <__cxa_atexit@plt+0x853ec> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 911c4 <__cxa_atexit@plt+0x853fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq r1, r2, #156, 4 @ 0xc0000009 │ │ │ │ - mvnseq r6, r4, asr #11 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - add r9, r7, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 91220 <__cxa_atexit@plt+0x85458> │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #36] @ 91230 <__cxa_atexit@plt+0x85468> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, r3 │ │ │ │ - b 8b6b4 <__cxa_atexit@plt+0x7f8ec> │ │ │ │ - andseq r1, r2, #52, 4 @ 0x40000003 │ │ │ │ - ldrsheq r6, [sp, #64]! @ 0x40 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 912d4 <__cxa_atexit@plt+0x8550c> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 91290 <__cxa_atexit@plt+0x854c8> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #104] @ 912ec <__cxa_atexit@plt+0x85524> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 912e4 <__cxa_atexit@plt+0x8551c> │ │ │ │ + str r0, [r2, #28] │ │ │ │ + ldr ip, [r5, #48] @ 0x30 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #232] @ 80d14 <__cxa_atexit@plt+0x74f4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str ip, [r2, #16] │ │ │ │ + str sl, [r2, #52] @ 0x34 │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #208] @ 80d18 <__cxa_atexit@plt+0x74f50> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + mov r0, r2 │ │ │ │ + str r8, [r0, #32]! │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + mov r0, r2 │ │ │ │ + str r3, [r0, #44]! @ 0x2c │ │ │ │ + str r0, [r5, #36] @ 0x24 │ │ │ │ + add r3, r2, #72 @ 0x48 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 80cf0 <__cxa_atexit@plt+0x74f28> │ │ │ │ + ldr lr, [pc, #168] @ 80d28 <__cxa_atexit@plt+0x74f60> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 912e8 <__cxa_atexit@plt+0x85520> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ + ldr r0, [pc, #164] @ 80d2c <__cxa_atexit@plt+0x74f64> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r1, [r5, #44] @ 0x2c │ │ │ │ + str r0, [r6, #60]! @ 0x3c │ │ │ │ + str r9, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ + str ip, [r6, #16] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + stmda r5, {r1, lr} │ │ │ │ + ldr r6, [pc, #128] @ 80d30 <__cxa_atexit@plt+0x74f68> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ + b 1e6beb4 <__cxa_atexit@plt+0x1e600ec> │ │ │ │ + ldr r3, [pc, #92] @ 80d20 <__cxa_atexit@plt+0x74f58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ + stmda r5, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #76] @ 80d24 <__cxa_atexit@plt+0x74f5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1e6beb4 <__cxa_atexit@plt+0x1e600ec> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffec00 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r1, r2, #188, 2 @ 0x2f │ │ │ │ - mvnseq r6, r4, lsr r4 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9131c <__cxa_atexit@plt+0x85554> │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r6, [pc, #36] @ 80d1c <__cxa_atexit@plt+0x74f54> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xffffea30 │ │ │ │ + @ instruction: 0xffffee38 │ │ │ │ + @ instruction: 0xfffff044 │ │ │ │ + @ instruction: 0xffffebe8 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andseq r1, r3, #56, 14 @ 0xe00000 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffd5b0 │ │ │ │ + andseq r1, r3, #96, 14 @ 0x1800000 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 80dc0 <__cxa_atexit@plt+0x74ff8> │ │ │ │ + add r6, r9, #48 @ 0x30 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 80ee4 <__cxa_atexit@plt+0x7511c> │ │ │ │ + ldr r7, [pc, #456] @ 80f44 <__cxa_atexit@plt+0x7517c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [pc, #452] @ 80f48 <__cxa_atexit@plt+0x75180> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [r5, #52]! @ 0x34 │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r1, [r9, #40] @ 0x28 │ │ │ │ + str r3, [r9, #44] @ 0x2c │ │ │ │ + str lr, [r9, #24] │ │ │ │ + str r0, [r9, #28] │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + mov r7, r9 │ │ │ │ + str sl, [r7, #32]! │ │ │ │ + mov r8, r9 │ │ │ │ + ldr r3, [pc, #404] @ 80f4c <__cxa_atexit@plt+0x75184> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91314 <__cxa_atexit@plt+0x8554c> │ │ │ │ - b 9132c <__cxa_atexit@plt+0x85564> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq r6, r4, lsl #8 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ + str r3, [r8, #16]! │ │ │ │ + bx ip │ │ │ │ + add r6, r9, #104 @ 0x68 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 80ef0 <__cxa_atexit@plt+0x75128> │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + ldr ip, [pc, #320] @ 80f18 <__cxa_atexit@plt+0x75150> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr fp, [pc, #316] @ 80f1c <__cxa_atexit@plt+0x75154> │ │ │ │ + add fp, pc, fp │ │ │ │ + mov r6, r9 │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r3, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r3, [r6, #100] @ 0x64 │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - sub r0, r5, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 913bc <__cxa_atexit@plt+0x855f4> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 9138c <__cxa_atexit@plt+0x855c4> │ │ │ │ - ldr r0, [pc, #104] @ 913d4 <__cxa_atexit@plt+0x8560c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - b 913b0 <__cxa_atexit@plt+0x855e8> │ │ │ │ - ldr r0, [pc, #60] @ 913d0 <__cxa_atexit@plt+0x85608> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 8f994 <__cxa_atexit@plt+0x83bcc> │ │ │ │ - str r8, [r5, #12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ + ldr ip, [r5, #32] │ │ │ │ + ldr r7, [r5, #48] @ 0x30 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r8, [pc, #256] @ 80f20 <__cxa_atexit@plt+0x75158> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str ip, [r6, #56] @ 0x38 │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [pc, #236] @ 80f24 <__cxa_atexit@plt+0x7515c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + mov r2, r6 │ │ │ │ + str fp, [r2, #32]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #48]! @ 0x30 │ │ │ │ + ldr r8, [pc, #212] @ 80f28 <__cxa_atexit@plt+0x75160> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #68]! @ 0x44 │ │ │ │ + ldr r8, [pc, #200] @ 80f2c <__cxa_atexit@plt+0x75164> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov lr, r6 │ │ │ │ + str r8, [lr, #92]! @ 0x5c │ │ │ │ + ldr r8, [pc, #188] @ 80f30 <__cxa_atexit@plt+0x75168> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov fp, r6 │ │ │ │ + str r8, [fp, #80]! @ 0x50 │ │ │ │ + str lr, [r5, #36] @ 0x24 │ │ │ │ + stmib r5, {r3, r6} │ │ │ │ str r2, [r5, #12] │ │ │ │ - bx r0 │ │ │ │ - andseq r1, r2, #128 @ 0x80 │ │ │ │ - andseq r1, r2, #176 @ 0xb0 │ │ │ │ - mvnseq r6, r0, asr #7 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9146c <__cxa_atexit@plt+0x856a4> │ │ │ │ - ldr r2, [pc, #120] @ 91474 <__cxa_atexit@plt+0x856ac> │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str fp, [r5, #24] │ │ │ │ + add r6, r6, #120 @ 0x78 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 80efc <__cxa_atexit@plt+0x75134> │ │ │ │ + ldr r3, [pc, #144] @ 80f38 <__cxa_atexit@plt+0x75170> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #140] @ 80f3c <__cxa_atexit@plt+0x75174> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91450 <__cxa_atexit@plt+0x85688> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 91478 <__cxa_atexit@plt+0x856b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9145c <__cxa_atexit@plt+0x85694> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 90198 <__cxa_atexit@plt+0x843d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r9, #108]! @ 0x6c │ │ │ │ + str ip, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + ldr r7, [pc, #104] @ 80f40 <__cxa_atexit@plt+0x75178> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + b 1e6beb4 <__cxa_atexit@plt+0x1e600ec> │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mov r3, #104 @ 0x68 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #48] @ 80f34 <__cxa_atexit@plt+0x7516c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + @ instruction: 0xffffd668 │ │ │ │ + @ instruction: 0xffffdaa8 │ │ │ │ + @ instruction: 0xffffdae0 │ │ │ │ + @ instruction: 0xffffd82c │ │ │ │ + @ instruction: 0xffffdcb4 │ │ │ │ + @ instruction: 0xffffe0e4 │ │ │ │ + @ instruction: 0xffffdeb4 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + @ instruction: 0xffffd388 │ │ │ │ + andseq r1, r3, #56, 10 @ 0xe000000 │ │ │ │ + @ instruction: 0xffffe3ec │ │ │ │ + @ instruction: 0xffffe82c │ │ │ │ + @ instruction: 0xffffe5d4 │ │ │ │ + mvnseq fp, r8, lsr #26 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 81018 <__cxa_atexit@plt+0x75250> │ │ │ │ + ldr r7, [pc, #204] @ 81040 <__cxa_atexit@plt+0x75278> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r1, r5 │ │ │ │ + str r7, [r1, #-12]! │ │ │ │ + stmib r1, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 80ff8 <__cxa_atexit@plt+0x75230> │ │ │ │ + ldr lr, [pc, #180] @ 81044 <__cxa_atexit@plt+0x7527c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r0, [sl, #7] │ │ │ │ + ldr r7, [sl, #11] │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr r8, [r2, #12] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 81008 <__cxa_atexit@plt+0x75240> │ │ │ │ + ldr r2, [pc, #132] @ 81048 <__cxa_atexit@plt+0x75280> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r7, r5, #68 @ 0x44 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 81028 <__cxa_atexit@plt+0x75260> │ │ │ │ + ldr r7, [pc, #112] @ 81054 <__cxa_atexit@plt+0x7528c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1c9405c <__cxa_atexit@plt+0x1c88294> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 81050 <__cxa_atexit@plt+0x75288> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - mvnseq r6, r0, lsr #6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [pc, #28] @ 8104c <__cxa_atexit@plt+0x75284> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + mvnseq fp, r4, asr ip │ │ │ │ + mvnseq fp, ip, ror #24 │ │ │ │ + @ instruction: 0xfffff464 │ │ │ │ + mvnseq fp, r4, lsr #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 914cc <__cxa_atexit@plt+0x85704> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #120] @ 810f0 <__cxa_atexit@plt+0x75328> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 810d0 <__cxa_atexit@plt+0x75308> │ │ │ │ + ldr r7, [pc, #88] @ 810f4 <__cxa_atexit@plt+0x7532c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 914c0 <__cxa_atexit@plt+0x856f8> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 90198 <__cxa_atexit@plt+0x843d0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + sub r7, r5, #56 @ 0x38 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 810e0 <__cxa_atexit@plt+0x75318> │ │ │ │ + ldr r7, [pc, #60] @ 810fc <__cxa_atexit@plt+0x75334> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + mov r7, r8 │ │ │ │ + b 1c9405c <__cxa_atexit@plt+0x1c88294> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r6, ip, asr #5 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r7, [pc, #16] @ 810f8 <__cxa_atexit@plt+0x75330> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x01febb9c │ │ │ │ + @ instruction: 0xfffff388 │ │ │ │ + mvnseq fp, ip, ror fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 90198 <__cxa_atexit@plt+0x843d0> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #80] @ 81168 <__cxa_atexit@plt+0x753a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 81154 <__cxa_atexit@plt+0x7538c> │ │ │ │ + ldr r7, [pc, #44] @ 8116c <__cxa_atexit@plt+0x753a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, r8 │ │ │ │ + b 1c9405c <__cxa_atexit@plt+0x1c88294> │ │ │ │ + ldr r7, [pc, #20] @ 81170 <__cxa_atexit@plt+0x753a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffff308 │ │ │ │ + mvnseq fp, r8, lsr #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 91548 <__cxa_atexit@plt+0x85780> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 9155c <__cxa_atexit@plt+0x85794> │ │ │ │ + bcc 811a8 <__cxa_atexit@plt+0x753e0> │ │ │ │ + ldr r2, [pc, #40] @ 811c0 <__cxa_atexit@plt+0x753f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r3, [pc, #20] @ 811c4 <__cxa_atexit@plt+0x753fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq r1, r3, #48, 10 @ 0xc000000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 811f8 <__cxa_atexit@plt+0x75430> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 81200 <__cxa_atexit@plt+0x75438> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r3, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81234 <__cxa_atexit@plt+0x7546c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 8123c <__cxa_atexit@plt+0x75474> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r1, r3, #192, 2 @ 0x30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81270 <__cxa_atexit@plt+0x754a8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 81278 <__cxa_atexit@plt+0x754b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, r2, #200, 30 @ 0x320 │ │ │ │ - mvnseq r6, r8, lsr r2 │ │ │ │ + andseq r1, r3, #132, 2 @ 0x21 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + str r6, [sp] │ │ │ │ sub r3, r5, #24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr lr, [pc, #212] @ 81370 <__cxa_atexit@plt+0x755a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #208] @ 81374 <__cxa_atexit@plt+0x755ac> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r6, [pc, #204] @ 81378 <__cxa_atexit@plt+0x755b0> │ │ │ │ + add r6, pc, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 915d8 <__cxa_atexit@plt+0x85810> │ │ │ │ - ldr r3, [pc, #92] @ 915e0 <__cxa_atexit@plt+0x85818> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 915c8 <__cxa_atexit@plt+0x85800> │ │ │ │ - ldr r7, [pc, #52] @ 915e4 <__cxa_atexit@plt+0x8581c> │ │ │ │ + bhi 81328 <__cxa_atexit@plt+0x75560> │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + and r7, r0, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 81340 <__cxa_atexit@plt+0x75578> │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r0, #2] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + ldr r0, [r0, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 81358 <__cxa_atexit@plt+0x75590> │ │ │ │ + add r2, r7, #3 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + beq 81360 <__cxa_atexit@plt+0x75598> │ │ │ │ + ldr r9, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r6, [r5] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r3, r3, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bls 812b4 <__cxa_atexit@plt+0x754ec> │ │ │ │ + ldr r7, [pc, #76] @ 8137c <__cxa_atexit@plt+0x755b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + sub r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r6, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrheq r6, [sp, #20]! │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 91618 <__cxa_atexit@plt+0x85850> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r6, r0, lsl #3 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 916c4 <__cxa_atexit@plt+0x858fc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 9167c <__cxa_atexit@plt+0x858b4> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 916dc <__cxa_atexit@plt+0x85914> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 916d4 <__cxa_atexit@plt+0x8590c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 916d8 <__cxa_atexit@plt+0x85910> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + b 81364 <__cxa_atexit@plt+0x7559c> │ │ │ │ + sub r5, r5, #28 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r6, [sp] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + mvnseq fp, r4, ror #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq r0, r2, #208, 26 @ 0x3400 │ │ │ │ - ldrheq r6, [sp, #12]! │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 91720 <__cxa_atexit@plt+0x85958> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r0, [pc, #80] @ 813ec <__cxa_atexit@plt+0x75624> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 91718 <__cxa_atexit@plt+0x85950> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 90198 <__cxa_atexit@plt+0x843d0> │ │ │ │ + beq 813e0 <__cxa_atexit@plt+0x75618> │ │ │ │ + ldr r2, [pc, #48] @ 813f0 <__cxa_atexit@plt+0x75628> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #-4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 81288 <__cxa_atexit@plt+0x754c0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq r6, r8, ror r0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r3, [pc, #20] @ 8141c <__cxa_atexit@plt+0x75654> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 81288 <__cxa_atexit@plt+0x754c0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 81498 <__cxa_atexit@plt+0x756d0> │ │ │ │ + ldr r2, [pc, #108] @ 814b0 <__cxa_atexit@plt+0x756e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #104] @ 814b4 <__cxa_atexit@plt+0x756ec> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #100] @ 814b8 <__cxa_atexit@plt+0x756f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + mov r8, r3 │ │ │ │ + str sl, [r8, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #32]! │ │ │ │ + mov r9, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ 814bc <__cxa_atexit@plt+0x756f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 90198 <__cxa_atexit@plt+0x843d0> │ │ │ │ - @ instruction: 0xffff8490 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #304 @ 0x130 │ │ │ │ - cmp r5, lr │ │ │ │ - bcc 919e4 <__cxa_atexit@plt+0x85c1c> │ │ │ │ - ldr r5, [pc, #656] @ 91a0c <__cxa_atexit@plt+0x85c44> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #652] @ 91a10 <__cxa_atexit@plt+0x85c48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #648] @ 91a14 <__cxa_atexit@plt+0x85c4c> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8155c <__cxa_atexit@plt+0x75794> │ │ │ │ + ldr r7, [pc, #140] @ 8156c <__cxa_atexit@plt+0x757a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - mvn r5, #284 @ 0x11c │ │ │ │ - add r0, lr, r5 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r3, [r3] │ │ │ │ - sub r1, lr, #149 @ 0x95 │ │ │ │ - str r1, [r6, #168] @ 0xa8 │ │ │ │ - ldr ip, [pc, #608] @ 91a18 <__cxa_atexit@plt+0x85c50> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r6, #148] @ 0x94 │ │ │ │ - sub r1, lr, #225 @ 0xe1 │ │ │ │ - str r1, [r6, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #592] @ 91a1c <__cxa_atexit@plt+0x85c54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r6, #248] @ 0xf8 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - ldr r0, [pc, #580] @ 91a20 <__cxa_atexit@plt+0x85c58> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str ip, [r6, #12] │ │ │ │ - ldr r7, [pc, #572] @ 91a24 <__cxa_atexit@plt+0x85c5c> │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-8]! │ │ │ │ + str r9, [r2, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 81540 <__cxa_atexit@plt+0x75778> │ │ │ │ + ldr r7, [pc, #116] @ 81570 <__cxa_atexit@plt+0x757a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #296] @ 0x128 │ │ │ │ - str r3, [r6, #228] @ 0xe4 │ │ │ │ - str r3, [r6, #208] @ 0xd0 │ │ │ │ - str r3, [r6, #156] @ 0x9c │ │ │ │ - str r3, [r6, #128] @ 0x80 │ │ │ │ - str r3, [r6, #80] @ 0x50 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #280]! @ 0x118 │ │ │ │ - ldr r1, [pc, #528] @ 91a28 <__cxa_atexit@plt+0x85c60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #300] @ 0x12c │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #224]! @ 0xe0 │ │ │ │ - ldr ip, [pc, #512] @ 91a2c <__cxa_atexit@plt+0x85c64> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #292] @ 0x124 │ │ │ │ - str r3, [r6, #284] @ 0x11c │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #96]! @ 0x60 │ │ │ │ - ldr r0, [pc, #492] @ 91a30 <__cxa_atexit@plt+0x85c68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #276] @ 0x114 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #188]! @ 0xbc │ │ │ │ - ldr r1, [pc, #476] @ 91a34 <__cxa_atexit@plt+0x85c6c> │ │ │ │ + add sl, r8, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + mov r1, r5 │ │ │ │ + str r7, [r1, #-16]! │ │ │ │ + str r9, [r1, #8] │ │ │ │ + ldr r7, [r1, #12] │ │ │ │ + str sl, [r1, #4] │ │ │ │ + str r3, [r1, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 81550 <__cxa_atexit@plt+0x75788> │ │ │ │ + ldr r1, [pc, #72] @ 81574 <__cxa_atexit@plt+0x757ac> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r6, #268] @ 0x10c │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #196]! @ 0xc4 │ │ │ │ - ldr r7, [pc, #460] @ 91a38 <__cxa_atexit@plt+0x85c70> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 81288 <__cxa_atexit@plt+0x754c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 81578 <__cxa_atexit@plt+0x757b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #264] @ 0x108 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #172]! @ 0xac │ │ │ │ - ldr r0, [pc, #444] @ 91a3c <__cxa_atexit@plt+0x85c74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + mvnseq fp, r4, lsr r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #72] @ 815e0 <__cxa_atexit@plt+0x75818> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r3, [r6, #260] @ 0x104 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - ldr r1, [pc, #428] @ 91a40 <__cxa_atexit@plt+0x85c78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #252] @ 0xfc │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 815d4 <__cxa_atexit@plt+0x7580c> │ │ │ │ + ldr r3, [pc, #40] @ 815e4 <__cxa_atexit@plt+0x7581c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 81288 <__cxa_atexit@plt+0x754c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ 81610 <__cxa_atexit@plt+0x75848> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 81288 <__cxa_atexit@plt+0x754c0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r3, #216]! @ 0xd8 │ │ │ │ - ldr r7, [pc, #412] @ 91a44 <__cxa_atexit@plt+0x85c7c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 81648 <__cxa_atexit@plt+0x75880> │ │ │ │ + ldr r2, [pc, #40] @ 81660 <__cxa_atexit@plt+0x75898> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 81664 <__cxa_atexit@plt+0x7589c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq r1, r3, #144 @ 0x90 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 816b4 <__cxa_atexit@plt+0x758ec> │ │ │ │ + ldr r3, [pc, #60] @ 816c4 <__cxa_atexit@plt+0x758fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 816a4 <__cxa_atexit@plt+0x758dc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + mov r8, r7 │ │ │ │ + b 814cc <__cxa_atexit@plt+0x75704> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 816c8 <__cxa_atexit@plt+0x75900> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #244] @ 0xf4 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #180]! @ 0xb4 │ │ │ │ - ldr r0, [pc, #396] @ 91a48 <__cxa_atexit@plt+0x85c80> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #232] @ 0xe8 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #204]! @ 0xcc │ │ │ │ - ldr r1, [pc, #380] @ 91a4c <__cxa_atexit@plt+0x85c84> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #240] @ 0xf0 │ │ │ │ - str r3, [r6, #220] @ 0xdc │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #164]! @ 0xa4 │ │ │ │ - ldr r7, [pc, #360] @ 91a50 <__cxa_atexit@plt+0x85c88> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq fp, r0, ror #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 814cc <__cxa_atexit@plt+0x75704> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81714 <__cxa_atexit@plt+0x7594c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 8171c <__cxa_atexit@plt+0x75954> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r3, #224, 24 @ 0xe000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81750 <__cxa_atexit@plt+0x75988> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 81758 <__cxa_atexit@plt+0x75990> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r3, #164, 24 @ 0xa400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8178c <__cxa_atexit@plt+0x759c4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 81794 <__cxa_atexit@plt+0x759cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r3, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r2, [pc, #184] @ 8186c <__cxa_atexit@plt+0x75aa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #180] @ 81870 <__cxa_atexit@plt+0x75aa8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #176] @ 81874 <__cxa_atexit@plt+0x75aac> │ │ │ │ + add lr, pc, lr │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81824 <__cxa_atexit@plt+0x75a5c> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 81838 <__cxa_atexit@plt+0x75a70> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 81848 <__cxa_atexit@plt+0x75a80> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r0, [r8, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 81864 <__cxa_atexit@plt+0x75a9c> │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r3, r3, #16 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bls 817cc <__cxa_atexit@plt+0x75a04> │ │ │ │ + ldr r7, [pc, #76] @ 81878 <__cxa_atexit@plt+0x75ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r6, #256] @ 0x100 │ │ │ │ - str r3, [r6, #176] @ 0xb0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #140]! @ 0x8c │ │ │ │ - ldr r0, [pc, #340] @ 91a54 <__cxa_atexit@plt+0x85c8c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #160] @ 0xa0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #120]! @ 0x78 │ │ │ │ - ldr r1, [pc, #324] @ 91a58 <__cxa_atexit@plt+0x85c90> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 8187c <__cxa_atexit@plt+0x75ab4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0x01feb49c │ │ │ │ + andseq r0, r3, #176, 22 @ 0x2c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 818e4 <__cxa_atexit@plt+0x75b1c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #100] @ 8190c <__cxa_atexit@plt+0x75b44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 81900 <__cxa_atexit@plt+0x75b38> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #64] @ 81910 <__cxa_atexit@plt+0x75b48> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r6, #152] @ 0x98 │ │ │ │ - str r3, [r6, #144] @ 0x90 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #112]! @ 0x70 │ │ │ │ - ldr r7, [pc, #304] @ 91a5c <__cxa_atexit@plt+0x85c94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r6, #136] @ 0x88 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #104]! @ 0x68 │ │ │ │ - ldr r0, [pc, #288] @ 91a60 <__cxa_atexit@plt+0x85c98> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r6, #132] @ 0x84 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #88]! @ 0x58 │ │ │ │ - ldr ip, [pc, #272] @ 91a64 <__cxa_atexit@plt+0x85c9c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #272] @ 0x110 │ │ │ │ - str r3, [r6, #100] @ 0x64 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #64]! @ 0x40 │ │ │ │ - ldr r1, [pc, #252] @ 91a68 <__cxa_atexit@plt+0x85ca0> │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 817a4 <__cxa_atexit@plt+0x759dc> │ │ │ │ + ldr r7, [pc, #40] @ 81914 <__cxa_atexit@plt+0x75b4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andseq r0, r3, #20, 22 @ 0x5000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #20] @ 81948 <__cxa_atexit@plt+0x75b80> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 817a4 <__cxa_atexit@plt+0x759dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r0, [r3, #44]! @ 0x2c │ │ │ │ - ldr r0, [pc, #236] @ 91a6c <__cxa_atexit@plt+0x85ca4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r2, [r6, #236] @ 0xec │ │ │ │ - str r2, [r6, #212] @ 0xd4 │ │ │ │ - str r2, [r6, #200] @ 0xc8 │ │ │ │ - str r2, [r6, #192] @ 0xc0 │ │ │ │ - str r2, [r6, #184] @ 0xb8 │ │ │ │ - str r2, [r6, #124] @ 0x7c │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ - str r2, [r6, #108] @ 0x6c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r3, [r6, #68] @ 0x44 │ │ │ │ - mov r7, r6 │ │ │ │ - str ip, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #28]! │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #288]! @ 0x120 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r7, [pc, #132] @ 91a70 <__cxa_atexit@plt+0x85ca8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 819c4 <__cxa_atexit@plt+0x75bfc> │ │ │ │ + ldr r2, [pc, #96] @ 819d0 <__cxa_atexit@plt+0x75c08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #92] @ 819d4 <__cxa_atexit@plt+0x75c0c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #88] @ 819d8 <__cxa_atexit@plt+0x75c10> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + mov r8, r3 │ │ │ │ + str sl, [r8, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #32]! │ │ │ │ + mov r9, r3 │ │ │ │ + bx ip │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 81a08 <__cxa_atexit@plt+0x75c40> │ │ │ │ + ldr r5, [pc, #28] @ 81a18 <__cxa_atexit@plt+0x75c50> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + b 817a4 <__cxa_atexit@plt+0x759dc> │ │ │ │ + ldr r7, [pc, #12] @ 81a1c <__cxa_atexit@plt+0x75c54> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, #304 @ 0x130 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff9800 │ │ │ │ - @ instruction: 0xffffb0b8 │ │ │ │ - @ instruction: 0xffffbc10 │ │ │ │ - @ instruction: 0xffff9ef8 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0xffffe9b8 │ │ │ │ - @ instruction: 0xffffb268 │ │ │ │ - @ instruction: 0xffffbf58 │ │ │ │ - @ instruction: 0xffffbf6c │ │ │ │ - @ instruction: 0xffffbd6c │ │ │ │ - @ instruction: 0xffffa6e8 │ │ │ │ - @ instruction: 0xffffe3fc │ │ │ │ - @ instruction: 0xffffbec8 │ │ │ │ - @ instruction: 0xffffe068 │ │ │ │ - @ instruction: 0xffffbc50 │ │ │ │ - @ instruction: 0xffffb8b8 │ │ │ │ - @ instruction: 0xffffb5a0 │ │ │ │ - @ instruction: 0xffffb510 │ │ │ │ - @ instruction: 0xffffb2ec │ │ │ │ - @ instruction: 0xffffb084 │ │ │ │ - @ instruction: 0xfffface8 │ │ │ │ - @ instruction: 0xffffaa30 │ │ │ │ - @ instruction: 0xffffa9a4 │ │ │ │ - @ instruction: 0xffffa77c │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - ldrsbeq r5, [sp, #212]! @ 0xd4 │ │ │ │ - mvnseq r5, r8, asr r1 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrheq fp, [lr, #44]! @ 0x2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 91ac4 <__cxa_atexit@plt+0x85cfc> │ │ │ │ - ldr lr, [pc, #52] @ 91ad4 <__cxa_atexit@plt+0x85d0c> │ │ │ │ + bcc 81a54 <__cxa_atexit@plt+0x75c8c> │ │ │ │ + ldr r2, [pc, #28] @ 81a60 <__cxa_atexit@plt+0x75c98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq r0, r3, #132, 24 @ 0x8400 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 82390 <__cxa_atexit@plt+0x765c8> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #24 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 81afc <__cxa_atexit@plt+0x75d34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 81b08 <__cxa_atexit@plt+0x75d40> │ │ │ │ + ldr lr, [pc, #124] @ 81b18 <__cxa_atexit@plt+0x75d50> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 91ad8 <__cxa_atexit@plt+0x85d10> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 81b1c <__cxa_atexit@plt+0x75d54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [pc, #108] @ 81b20 <__cxa_atexit@plt+0x75d58> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + add r1, r9, #1 │ │ │ │ + ldr r9, [pc, #88] @ 81b24 <__cxa_atexit@plt+0x75d5c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #72] @ 81b28 <__cxa_atexit@plt+0x75d60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, ip │ │ │ │ + b 1cc8c70 <__cxa_atexit@plt+0x1cbcea8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, r8, lsr r1 │ │ │ │ - andseq r0, r2, #68, 18 @ 0x110000 │ │ │ │ - mvnseq r5, r4, lsl #2 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andseq r0, r3, #64, 18 @ 0x100000 │ │ │ │ + andseq r0, r3, #4, 20 @ 0x4000 │ │ │ │ + andseq r0, r3, #32, 18 @ 0x80000 │ │ │ │ + andseq r0, r3, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 81b50 <__cxa_atexit@plt+0x75d88> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1ccf594 <__cxa_atexit@plt+0x1cc37cc> │ │ │ │ + andseq r0, r3, #196, 16 @ 0xc40000 │ │ │ │ + mvnseq fp, ip, lsl #3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 91b2c <__cxa_atexit@plt+0x85d64> │ │ │ │ - ldr lr, [pc, #52] @ 91b3c <__cxa_atexit@plt+0x85d74> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 81bec <__cxa_atexit@plt+0x75e24> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 81bf4 <__cxa_atexit@plt+0x75e2c> │ │ │ │ + ldr lr, [pc, #124] @ 81c08 <__cxa_atexit@plt+0x75e40> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 91b40 <__cxa_atexit@plt+0x85d78> │ │ │ │ + ldr r0, [pc, #120] @ 81c0c <__cxa_atexit@plt+0x75e44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + sub r0, r6, #18 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #88] @ 81c10 <__cxa_atexit@plt+0x75e48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #80] @ 81c14 <__cxa_atexit@plt+0x75e4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 81c18 <__cxa_atexit@plt+0x75e50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl, lr} │ │ │ │ + add r2, r3, #24 │ │ │ │ + stm r2, {r1, r3, lr} │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 81bfc <__cxa_atexit@plt+0x75e34> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, r4, ror #1 │ │ │ │ - andseq r0, r2, #220, 16 @ 0xdc0000 │ │ │ │ - mvnseq r5, r0, lsr r0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andseq r0, r3, #84, 16 @ 0x540000 │ │ │ │ + andseq r0, r3, #228, 18 @ 0x390000 │ │ │ │ + andseq r0, r3, #176, 18 @ 0x2c0000 │ │ │ │ + andseq r0, r3, #28, 16 @ 0x1c0000 │ │ │ │ + mvnseq fp, r0, asr #1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 91bac <__cxa_atexit@plt+0x85de4> │ │ │ │ - ldr lr, [pc, #76] @ 91bbc <__cxa_atexit@plt+0x85df4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #72] @ 91bc0 <__cxa_atexit@plt+0x85df8> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ + bcc 81ca4 <__cxa_atexit@plt+0x75edc> │ │ │ │ + ldr r2, [pc, #108] @ 81cb4 <__cxa_atexit@plt+0x75eec> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ sub r2, r6, #18 │ │ │ │ - ldr r1, [pc, #48] @ 91bc4 <__cxa_atexit@plt+0x85dfc> │ │ │ │ + ldr r1, [pc, #88] @ 81cb8 <__cxa_atexit@plt+0x75ef0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add ip, ip, #2 │ │ │ │ - stmib r3, {r1, ip} │ │ │ │ - add ip, r3, #12 │ │ │ │ - stm ip, {r0, r1, lr} │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #72] @ 81cbc <__cxa_atexit@plt+0x75ef4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #68] @ 81cc0 <__cxa_atexit@plt+0x75ef8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r7, r9, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #24 │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, r0, lsl r0 │ │ │ │ - mvnseq r5, ip, lsl r0 │ │ │ │ - andseq r0, r2, #96, 16 @ 0x600000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 92300 <__cxa_atexit@plt+0x86538> │ │ │ │ - mvnseq r5, r4, ror #23 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 91c5c <__cxa_atexit@plt+0x85e94> │ │ │ │ - ldr r2, [pc, #112] @ 91c68 <__cxa_atexit@plt+0x85ea0> │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + andseq r0, r3, #92, 16 @ 0x5c0000 │ │ │ │ + andseq r0, r3, #120, 14 @ 0x1e00000 │ │ │ │ + andseq r0, r3, #32, 18 @ 0x80000 │ │ │ │ + mvnseq fp, r8, lsl r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81d84 <__cxa_atexit@plt+0x75fbc> │ │ │ │ + ldr r2, [pc, #188] @ 81da4 <__cxa_atexit@plt+0x75fdc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 91c50 <__cxa_atexit@plt+0x85e88> │ │ │ │ - ldr lr, [pc, #72] @ 91c6c <__cxa_atexit@plt+0x85ea4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r3, #-16] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldmdb r3, {r0, r7} │ │ │ │ - ldr r2, [r3] │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - mov r7, r9 │ │ │ │ - b 92e38 <__cxa_atexit@plt+0x87070> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r2, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 81d74 <__cxa_atexit@plt+0x75fac> │ │ │ │ + ldmdb r5, {r7, sl} │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 81d8c <__cxa_atexit@plt+0x75fc4> │ │ │ │ + ldr r1, [pc, #140] @ 81da8 <__cxa_atexit@plt+0x75fe0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r1, r2, #18 │ │ │ │ + ldr r3, [pc, #120] @ 81dac <__cxa_atexit@plt+0x75fe4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #104] @ 81db0 <__cxa_atexit@plt+0x75fe8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r3, [pc, #100] @ 81db4 <__cxa_atexit@plt+0x75fec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r7, r9, sl, lr} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r3, r6} │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r1, r0, r0, lsl r2 │ │ │ │ - mvnseq r5, r8, asr #22 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #48 @ 0x30 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, lr │ │ │ │ + bx r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + andseq r0, r3, #136, 14 @ 0x2200000 │ │ │ │ + andseq r0, r3, #164, 12 @ 0xa400000 │ │ │ │ + andseq r0, r3, #76, 16 @ 0x4c0000 │ │ │ │ + mvnseq sl, r8, lsr #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 91cd0 <__cxa_atexit@plt+0x85f08> │ │ │ │ - ldr r7, [pc, #52] @ 91ce4 <__cxa_atexit@plt+0x85f1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 91cc4 <__cxa_atexit@plt+0x85efc> │ │ │ │ - mov r7, sl │ │ │ │ - b 92e38 <__cxa_atexit@plt+0x87070> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r6, {r7, sl} │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr r9, [r2, #7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 81e54 <__cxa_atexit@plt+0x7608c> │ │ │ │ + ldr r2, [pc, #108] @ 81e64 <__cxa_atexit@plt+0x7609c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #18 │ │ │ │ + ldr r1, [pc, #88] @ 81e68 <__cxa_atexit@plt+0x760a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #72] @ 81e6c <__cxa_atexit@plt+0x760a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #68] @ 81e70 <__cxa_atexit@plt+0x760a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r7, r9, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 91ce8 <__cxa_atexit@plt+0x85f20> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r1, r0, r4, lsl #3 │ │ │ │ - mvnseq r5, r4, lsr fp │ │ │ │ - mvnseq r5, r4, asr #5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 91d74 <__cxa_atexit@plt+0x85fac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 91d7c <__cxa_atexit@plt+0x85fb4> │ │ │ │ - ldr r1, [pc, #108] @ 91d90 <__cxa_atexit@plt+0x85fc8> │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + andseq r0, r3, #172, 12 @ 0xac00000 │ │ │ │ + andseq r0, r3, #200, 10 @ 0x32000000 │ │ │ │ + andseq r0, r3, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81eb4 <__cxa_atexit@plt+0x760ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 81ebc <__cxa_atexit@plt+0x760f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr lr, [pc, #84] @ 91d94 <__cxa_atexit@plt+0x85fcc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #80] @ 91d98 <__cxa_atexit@plt+0x85fd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - ldr r7, [pc, #52] @ 91d9c <__cxa_atexit@plt+0x85fd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 46da0 <__cxa_atexit@plt+0x3afd8> │ │ │ │ - mov r6, r3 │ │ │ │ - b 91d84 <__cxa_atexit@plt+0x85fbc> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #32] @ 81ec0 <__cxa_atexit@plt+0x760f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1cc8c70 <__cxa_atexit@plt+0x1cbcea8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andseq r0, r2, #204, 12 @ 0xcc00000 │ │ │ │ - andseq r0, r2, #180, 12 @ 0xb400000 │ │ │ │ - andseq r0, r2, #200, 12 @ 0xc800000 │ │ │ │ - andseq r0, r2, #116, 14 @ 0x1d00000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 91dd0 <__cxa_atexit@plt+0x86008> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrheq r4, [sp, #236]! @ 0xec │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 91ea0 <__cxa_atexit@plt+0x860d8> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ + andseq r0, r3, #80, 10 @ 0x14000000 │ │ │ │ + andseq r0, r3, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81f04 <__cxa_atexit@plt+0x7613c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - cmpne r3, #125 @ 0x7d │ │ │ │ - bne 91e7c <__cxa_atexit@plt+0x860b4> │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bne 91e28 <__cxa_atexit@plt+0x86060> │ │ │ │ - ldr r7, [pc, #204] @ 91ed8 <__cxa_atexit@plt+0x86110> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, r0, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 91eb4 <__cxa_atexit@plt+0x860ec> │ │ │ │ - ldr r0, [pc, #144] @ 91ee4 <__cxa_atexit@plt+0x8611c> │ │ │ │ + ldr r1, [pc, #36] @ 81f0c <__cxa_atexit@plt+0x76144> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 81f10 <__cxa_atexit@plt+0x76148> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #88] @ 91edc <__cxa_atexit@plt+0x86114> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 91ee0 <__cxa_atexit@plt+0x86118> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1cc8c70 <__cxa_atexit@plt+0x1cbcea8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 91ed4 <__cxa_atexit@plt+0x8610c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - mvnseq r4, r4, lsl ip │ │ │ │ - mvnseq r4, r4, ror sp │ │ │ │ - andseq r0, r2, #28, 12 @ 0x1c00000 │ │ │ │ - mvnseq r4, r8, lsl ip │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 91f54 <__cxa_atexit@plt+0x8618c> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 91f70 <__cxa_atexit@plt+0x861a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 91f74 <__cxa_atexit@plt+0x861ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r0, r2, #48, 10 @ 0xc000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r4, r4, lsl #26 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq r0, r3, #0, 10 │ │ │ │ + andseq r0, r3, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9200c <__cxa_atexit@plt+0x86244> │ │ │ │ - ldr r2, [pc, #120] @ 92014 <__cxa_atexit@plt+0x8624c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91ff0 <__cxa_atexit@plt+0x86228> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 92018 <__cxa_atexit@plt+0x86250> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 91ffc <__cxa_atexit@plt+0x86234> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 91dd0 <__cxa_atexit@plt+0x86008> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 81f4c <__cxa_atexit@plt+0x76184> │ │ │ │ + ldr r8, [pc, #36] @ 81f54 <__cxa_atexit@plt+0x7618c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 81f58 <__cxa_atexit@plt+0x76190> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldrdeq r5, [r8, #126]! @ 0x7e │ │ │ │ + andseq r0, r3, #172, 8 @ 0xac000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 81f98 <__cxa_atexit@plt+0x761d0> │ │ │ │ + ldr r3, [pc, #40] @ 81fa8 <__cxa_atexit@plt+0x761e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 82014 <__cxa_atexit@plt+0x7624c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 82020 <__cxa_atexit@plt+0x76258> │ │ │ │ + ldr r2, [pc, #84] @ 82030 <__cxa_atexit@plt+0x76268> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 82034 <__cxa_atexit@plt+0x7626c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 82038 <__cxa_atexit@plt+0x76270> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - mvnseq r4, r4, ror #24 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andseq r0, r3, #4, 8 @ 0x4000000 │ │ │ │ + mvneq r5, r4, lsl r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 9206c <__cxa_atexit@plt+0x862a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 92060 <__cxa_atexit@plt+0x86298> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 91dd0 <__cxa_atexit@plt+0x86008> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 82084 <__cxa_atexit@plt+0x762bc> │ │ │ │ + ldr r3, [pc, #52] @ 82094 <__cxa_atexit@plt+0x762cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r4, r0, lsl ip │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 91dd0 <__cxa_atexit@plt+0x86008> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 82108 <__cxa_atexit@plt+0x76340> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 920e8 <__cxa_atexit@plt+0x86320> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 920fc <__cxa_atexit@plt+0x86334> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc 82114 <__cxa_atexit@plt+0x7634c> │ │ │ │ + ldr lr, [pc, #92] @ 82124 <__cxa_atexit@plt+0x7635c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 82128 <__cxa_atexit@plt+0x76360> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 8212c <__cxa_atexit@plt+0x76364> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r0, r2, #40, 8 @ 0x28000000 │ │ │ │ - @ instruction: 0x01fd4b90 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 92178 <__cxa_atexit@plt+0x863b0> │ │ │ │ - ldr r3, [pc, #92] @ 92180 <__cxa_atexit@plt+0x863b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 92168 <__cxa_atexit@plt+0x863a0> │ │ │ │ - ldr r7, [pc, #52] @ 92184 <__cxa_atexit@plt+0x863bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + andseq r0, r3, #24, 6 @ 0x60000000 │ │ │ │ + mvneq r5, r4, lsr r6 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8217c <__cxa_atexit@plt+0x763b4> │ │ │ │ + ldr lr, [pc, #56] @ 8218c <__cxa_atexit@plt+0x763c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r7, r7, #16 │ │ │ │ + ldm r7, {r0, r3, r7} │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + str r3, [r8, #20] │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 821f0 <__cxa_atexit@plt+0x76428> │ │ │ │ + ldr sl, [pc, #72] @ 82200 <__cxa_atexit@plt+0x76438> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 82204 <__cxa_atexit@plt+0x7643c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r4, ip, lsl #22 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 921b8 <__cxa_atexit@plt+0x863f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + mvneq r5, r1, ror #10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 822b4 <__cxa_atexit@plt+0x764ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 822bc <__cxa_atexit@plt+0x764f4> │ │ │ │ + ldr r1, [pc, #164] @ 822e4 <__cxa_atexit@plt+0x7651c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + ldr r1, [pc, #156] @ 822e8 <__cxa_atexit@plt+0x76520> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #140] @ 822ec <__cxa_atexit@plt+0x76524> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r9, {r0, r1, r3} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r6, r9, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 822d4 <__cxa_atexit@plt+0x7650c> │ │ │ │ + ldr sl, [pc, #116] @ 822f0 <__cxa_atexit@plt+0x76528> │ │ │ │ + add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #96] @ 822f4 <__cxa_atexit@plt+0x7652c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #16]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 822c4 <__cxa_atexit@plt+0x764fc> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsbeq r4, [sp, #168]! @ 0xa8 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r0, r3, #168, 2 @ 0x2a │ │ │ │ + andseq r0, r3, #108, 4 @ 0xc0000006 │ │ │ │ + andseq r0, r3, #140, 2 @ 0x23 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0x01e8549d │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 92264 <__cxa_atexit@plt+0x8649c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 9221c <__cxa_atexit@plt+0x86454> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 9227c <__cxa_atexit@plt+0x864b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 92274 <__cxa_atexit@plt+0x864ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 92278 <__cxa_atexit@plt+0x864b0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq r0, r2, #48, 4 │ │ │ │ - mvnseq r4, r0, lsl #20 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 922c0 <__cxa_atexit@plt+0x864f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 922b8 <__cxa_atexit@plt+0x864f0> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 91dd0 <__cxa_atexit@plt+0x86008> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8235c <__cxa_atexit@plt+0x76594> │ │ │ │ + ldr r2, [pc, #76] @ 8236c <__cxa_atexit@plt+0x765a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 82370 <__cxa_atexit@plt+0x765a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 82374 <__cxa_atexit@plt+0x765ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrheq r4, [sp, #156]! @ 0x9c │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andseq r0, r3, #148, 2 @ 0x25 │ │ │ │ + andseq r0, r3, #172 @ 0xac │ │ │ │ + @ instruction: 0xfffff6d4 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 91dd0 <__cxa_atexit@plt+0x86008> │ │ │ │ - @ instruction: 0xfffff8c8 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r5, r4, asr #9 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #104 @ 0x68 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 923f4 <__cxa_atexit@plt+0x8662c> │ │ │ │ - str sl, [sp] │ │ │ │ - mov sl, r9 │ │ │ │ - ldr r3, [pc, #240] @ 92410 <__cxa_atexit@plt+0x86648> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - ldr r3, [pc, #212] @ 92414 <__cxa_atexit@plt+0x8664c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #196] @ 92418 <__cxa_atexit@plt+0x86650> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - mov ip, fp │ │ │ │ - sub fp, lr, #86 @ 0x56 │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - sub r0, lr, #99 @ 0x63 │ │ │ │ - ldr fp, [pc, #160] @ 9241c <__cxa_atexit@plt+0x86654> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - sub r3, r6, #20 │ │ │ │ - stm r3, {r1, r2, fp} │ │ │ │ - stmdb r6, {r0, r7} │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [pc, #128] @ 92420 <__cxa_atexit@plt+0x86658> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #56]! @ 0x38 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r0, [pc, #112] @ 92424 <__cxa_atexit@plt+0x8665c> │ │ │ │ + mvnseq sl, ip, asr r9 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov ip, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #76 @ 0x4c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 82454 <__cxa_atexit@plt+0x7668c> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r7, [pc, #196] @ 82474 <__cxa_atexit@plt+0x766ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #192] @ 82478 <__cxa_atexit@plt+0x766b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr fp, [pc, #188] @ 8247c <__cxa_atexit@plt+0x766b4> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldm r5, {r1, lr} │ │ │ │ + mov r3, ip │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #69 @ 0x45 │ │ │ │ + ldr r0, [pc, #168] @ 82480 <__cxa_atexit@plt+0x766b8> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #16]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #80] @ 92428 <__cxa_atexit@plt+0x86660> │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str fp, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r6, #62 @ 0x3e │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #16]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + ldr r0, [pc, #124] @ 82484 <__cxa_atexit@plt+0x766bc> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #64]! @ 0x40 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp] │ │ │ │ - mov fp, ip │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mov r6, #104 @ 0x68 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r1, r3, #32 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #23 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 82444 <__cxa_atexit@plt+0x7667c> │ │ │ │ + ldr r3, [pc, #92] @ 82488 <__cxa_atexit@plt+0x766c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [ip, #72] @ 0x48 │ │ │ │ + str r7, [ip, #76] @ 0x4c │ │ │ │ + sub r7, r6, #3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 8248c <__cxa_atexit@plt+0x766c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #76 @ 0x4c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - mov r6, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8bc │ │ │ │ - andseq r0, r2, #208 @ 0xd0 │ │ │ │ - @ instruction: 0xfffff9a0 │ │ │ │ - andseq r0, r2, #120 @ 0x78 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - mvnseq r5, r8, lsl #7 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 92494 <__cxa_atexit@plt+0x866cc> │ │ │ │ - ldr r2, [pc, #76] @ 924a0 <__cxa_atexit@plt+0x866d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r3, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + @ instruction: 0xfffff918 │ │ │ │ + @ instruction: 0xfffff868 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0x01fea898 │ │ │ │ + mvnseq sl, r8, asr r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 82514 <__cxa_atexit@plt+0x7674c> │ │ │ │ + ldr r7, [pc, #112] @ 82524 <__cxa_atexit@plt+0x7675c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 92488 <__cxa_atexit@plt+0x866c0> │ │ │ │ - ldr r2, [pc, #48] @ 924a4 <__cxa_atexit@plt+0x866dc> │ │ │ │ + beq 824f8 <__cxa_atexit@plt+0x76730> │ │ │ │ + ldr r2, [pc, #96] @ 82528 <__cxa_atexit@plt+0x76760> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 82508 <__cxa_atexit@plt+0x76740> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r8, [r5, #-8]! │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 82390 <__cxa_atexit@plt+0x765c8> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvnseq r5, r0, lsl r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [pc, #16] @ 8252c <__cxa_atexit@plt+0x76764> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + mvnseq sl, r0, ror #15 │ │ │ │ + ldrheq sl, [lr, #124]! @ 0x7c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 924d0 <__cxa_atexit@plt+0x86708> │ │ │ │ + ldr r3, [pc, #56] @ 8257c <__cxa_atexit@plt+0x767b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq r5, r4, ror #5 │ │ │ │ + str r9, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 82574 <__cxa_atexit@plt+0x767ac> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 82390 <__cxa_atexit@plt+0x765c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ + mvnseq sl, ip, ror #14 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r7, r9, sl} │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 92300 <__cxa_atexit@plt+0x86538> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 92520 <__cxa_atexit@plt+0x86758> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq r5, r4, lsr #5 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-16 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 82390 <__cxa_atexit@plt+0x765c8> │ │ │ │ + mvnseq sl, r0, asr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92590 <__cxa_atexit@plt+0x867c8> │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ - bne 9256c <__cxa_atexit@plt+0x867a4> │ │ │ │ - ldr r2, [pc, #100] @ 925a4 <__cxa_atexit@plt+0x867dc> │ │ │ │ + bhi 82690 <__cxa_atexit@plt+0x768c8> │ │ │ │ + ldr r2, [pc, #244] @ 826c0 <__cxa_atexit@plt+0x768f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 925a8 <__cxa_atexit@plt+0x867e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 925ac <__cxa_atexit@plt+0x867e4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 82680 <__cxa_atexit@plt+0x768b8> │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + ldr r8, [r8, #11] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + add r3, r6, #76 @ 0x4c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 82698 <__cxa_atexit@plt+0x768d0> │ │ │ │ + ldr r2, [pc, #192] @ 826c8 <__cxa_atexit@plt+0x76900> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq r4, r0, asr r6 │ │ │ │ - mvnseq r4, r8, lsr r6 │ │ │ │ - mvnseq r5, r8, lsl #4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, sl} │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r8, r7 │ │ │ │ - b 91760 <__cxa_atexit@plt+0x85998> │ │ │ │ - mvnseq r5, r0, ror #3 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 92624 <__cxa_atexit@plt+0x8685c> │ │ │ │ - ldr r2, [pc, #52] @ 92630 <__cxa_atexit@plt+0x86868> │ │ │ │ + ldr r7, [pc, #188] @ 826cc <__cxa_atexit@plt+0x76904> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r6, #20]! │ │ │ │ + sub lr, r3, #62 @ 0x3e │ │ │ │ + sub ip, r3, #69 @ 0x45 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r7, [r6, #-16] │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + ldr r2, [pc, #152] @ 826d0 <__cxa_atexit@plt+0x76908> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9261c <__cxa_atexit@plt+0x86854> │ │ │ │ - b 92640 <__cxa_atexit@plt+0x86878> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r6, {r2, ip} │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r2, [pc, #140] @ 826d4 <__cxa_atexit@plt+0x7690c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + ldr r0, [pc, #124] @ 826d8 <__cxa_atexit@plt+0x76910> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + sub r7, r3, #23 │ │ │ │ + mov r0, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r5, r4, lsl #3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #180] @ 92700 <__cxa_atexit@plt+0x86938> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r1, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 926b8 <__cxa_atexit@plt+0x868f0> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 926ec <__cxa_atexit@plt+0x86924> │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ - bne 926c4 <__cxa_atexit@plt+0x868fc> │ │ │ │ - ldr r3, [pc, #112] @ 92704 <__cxa_atexit@plt+0x8693c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r2, r7} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 92708 <__cxa_atexit@plt+0x86940> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 9270c <__cxa_atexit@plt+0x86944> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r1, [r5, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - ldrsheq r4, [sp, #72]! @ 0x48 │ │ │ │ - mvnseq r4, r0, ror #9 │ │ │ │ - mvnseq r5, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r7, [pc, #36] @ 826c4 <__cxa_atexit@plt+0x768fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #76 @ 0x4c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #0 │ │ │ │ + stmib r5, {r6, sl} │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + mvnseq sl, r4, asr r6 │ │ │ │ + @ instruction: 0xfffff870 │ │ │ │ + @ instruction: 0xfffff618 │ │ │ │ + @ instruction: 0xfffff698 │ │ │ │ + @ instruction: 0xfffff880 │ │ │ │ + @ instruction: 0xfffffb3c │ │ │ │ + mvnseq sl, r0, lsl r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 92794 <__cxa_atexit@plt+0x869cc> │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ - bne 92770 <__cxa_atexit@plt+0x869a8> │ │ │ │ - ldr r3, [pc, #92] @ 927a8 <__cxa_atexit@plt+0x869e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r2, r7} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #52] @ 927ac <__cxa_atexit@plt+0x869e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 927b0 <__cxa_atexit@plt+0x869e8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + stm r5, {r0, r9} │ │ │ │ + add r6, r6, #76 @ 0x4c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8278c <__cxa_atexit@plt+0x769c4> │ │ │ │ + ldr r8, [pc, #152] @ 827b0 <__cxa_atexit@plt+0x769e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #148] @ 827b4 <__cxa_atexit@plt+0x769ec> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [pc, #144] @ 827b8 <__cxa_atexit@plt+0x769f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r8, [r3, #20]! │ │ │ │ + sub r8, r6, #62 @ 0x3e │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + sub r7, r6, #69 @ 0x45 │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r1, [pc, #100] @ 827bc <__cxa_atexit@plt+0x769f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #16]! │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr r2, [pc, #84] @ 827c0 <__cxa_atexit@plt+0x769f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ + add lr, r3, #32 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + add r3, r3, #48 @ 0x30 │ │ │ │ + sub r7, r6, #23 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #48] @ 827c4 <__cxa_atexit@plt+0x769fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #76 @ 0x4c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ + mov r1, #0 │ │ │ │ + stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - mvnseq r4, ip, lsr r4 │ │ │ │ - mvnseq r4, r4, asr #8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xfffff760 │ │ │ │ + @ instruction: 0xfffff5b0 │ │ │ │ + @ instruction: 0xfffff500 │ │ │ │ + @ instruction: 0xfffff770 │ │ │ │ + @ instruction: 0xfffffa2c │ │ │ │ + mvnseq sl, r0, ror #10 │ │ │ │ + mvnseq sl, r0, lsr #10 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92804 <__cxa_atexit@plt+0x86a3c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 92818 <__cxa_atexit@plt+0x86a50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + bcc 82800 <__cxa_atexit@plt+0x76a38> │ │ │ │ + ldr r2, [pc, #36] @ 82818 <__cxa_atexit@plt+0x76a50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + ldr r7, [pc, #20] @ 8281c <__cxa_atexit@plt+0x76a54> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq pc, r1, #12, 26 @ 0x300 │ │ │ │ - @ instruction: 0x01fd4f98 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 928ac <__cxa_atexit@plt+0x86ae4> │ │ │ │ - ldr lr, [pc, #116] @ 928b4 <__cxa_atexit@plt+0x86aec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r5, #16 │ │ │ │ - stm r0, {r1, r7, r8} │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + ldrsheq sl, [lr, #76]! @ 0x4c │ │ │ │ + mvnseq sl, r8, asr #9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 82924 <__cxa_atexit@plt+0x76b5c> │ │ │ │ + ldr r7, [pc, #284] @ 82964 <__cxa_atexit@plt+0x76b9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 9289c <__cxa_atexit@plt+0x86ad4> │ │ │ │ - ldr r7, [pc, #52] @ 928b8 <__cxa_atexit@plt+0x86af0> │ │ │ │ + beq 82918 <__cxa_atexit@plt+0x76b50> │ │ │ │ + ldr r7, [pc, #260] @ 82968 <__cxa_atexit@plt+0x76ba0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + ldr r7, [pc, #252] @ 8296c <__cxa_atexit@plt+0x76ba4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + ldr lr, [r9, #3] │ │ │ │ + ldr ip, [r9, #7] │ │ │ │ + ldr r8, [r9, #11] │ │ │ │ + ldr r1, [r2, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str ip, [r2, #-16] │ │ │ │ + str r8, [r2, #-12] │ │ │ │ + add r3, r6, #76 @ 0x4c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 82938 <__cxa_atexit@plt+0x76b70> │ │ │ │ + ldr r2, [pc, #208] @ 82978 <__cxa_atexit@plt+0x76bb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #204] @ 8297c <__cxa_atexit@plt+0x76bb4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r7, [pc, #200] @ 82980 <__cxa_atexit@plt+0x76bb8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + ldr r9, [pc, #196] @ 82984 <__cxa_atexit@plt+0x76bbc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r6, #20]! │ │ │ │ + sub r2, r3, #62 @ 0x3e │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r0, r3, #69 @ 0x45 │ │ │ │ + str r7, [r6, #-16] │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + str sl, [r6, #-8] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str ip, [r6, #28] │ │ │ │ + ldr r1, [pc, #140] @ 82988 <__cxa_atexit@plt+0x76bc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + sub r7, r3, #23 │ │ │ │ + b 1ee6ca4 <__cxa_atexit@plt+0x1edaedc> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 82974 <__cxa_atexit@plt+0x76bac> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsheq r4, [sp, #236]! @ 0xec │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 928ec <__cxa_atexit@plt+0x86b24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r4, r8, asr #29 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 92990 <__cxa_atexit@plt+0x86bc8> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 9294c <__cxa_atexit@plt+0x86b84> │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #104] @ 929a8 <__cxa_atexit@plt+0x86be0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr lr, [pc, #76] @ 929a0 <__cxa_atexit@plt+0x86bd8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 929a4 <__cxa_atexit@plt+0x86bdc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ 82970 <__cxa_atexit@plt+0x76ba8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #76 @ 0x4c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r2, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r1, #0 │ │ │ │ + stmib r2, {r1, lr} │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq pc, r1, #0, 22 │ │ │ │ - mvnseq r4, ip, lsl #28 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 92a38 <__cxa_atexit@plt+0x86c70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 92a04 <__cxa_atexit@plt+0x86c3c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r3, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 92a0c <__cxa_atexit@plt+0x86c44> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 91760 <__cxa_atexit@plt+0x85998> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 92a3c <__cxa_atexit@plt+0x86c74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ 92a40 <__cxa_atexit@plt+0x86c78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrheq r4, [sp, #16]! │ │ │ │ - @ instruction: 0x01fd4198 │ │ │ │ - mvnseq r4, r4, ror sp │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andseq pc, r2, #160, 22 @ 0x28000 │ │ │ │ + andseq pc, r2, #144, 22 @ 0x24000 │ │ │ │ + ldrheq sl, [lr, #52]! @ 0x34 │ │ │ │ + mvnseq sl, r8, ror #7 │ │ │ │ + @ instruction: 0xfffff5d0 │ │ │ │ + @ instruction: 0xfffff420 │ │ │ │ + @ instruction: 0xfffff370 │ │ │ │ + @ instruction: 0xfffff608 │ │ │ │ + @ instruction: 0xfffff89c │ │ │ │ + mvnseq sl, r0, ror #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 92a84 <__cxa_atexit@plt+0x86cbc> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b 91760 <__cxa_atexit@plt+0x85998> │ │ │ │ - ldr r2, [pc, #32] @ 92aac <__cxa_atexit@plt+0x86ce4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #28] @ 92ab0 <__cxa_atexit@plt+0x86ce8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r3, #24] │ │ │ │ - ldr r7, [r3, #32] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mvnseq r4, r8, lsr r1 │ │ │ │ - mvnseq r4, r0, lsr #2 │ │ │ │ - mvnseq r4, r0, lsl #26 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 92bfc <__cxa_atexit@plt+0x86e34> │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - ldmib r7, {r2, lr} │ │ │ │ - ldr ip, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - stmdb r5, {r8, sl} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r1, [pc, #300] @ 92c20 <__cxa_atexit@plt+0x86e58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r8, r5, #20 │ │ │ │ - stm r8, {r0, r2, r7} │ │ │ │ - sub r0, r5, #36 @ 0x24 │ │ │ │ - stm r0, {r1, r3, ip, lr} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 92be8 <__cxa_atexit@plt+0x86e20> │ │ │ │ + ldr r3, [pc, #224] @ 82a80 <__cxa_atexit@plt+0x76cb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #216] @ 82a84 <__cxa_atexit@plt+0x76cbc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r2, r3, #1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #80 @ 0x50 │ │ │ │ - cmp r7, sl │ │ │ │ - bcc 92c04 <__cxa_atexit@plt+0x86e3c> │ │ │ │ - ldr lr, [pc, #256] @ 92c24 <__cxa_atexit@plt+0x86e5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #220] @ 92c28 <__cxa_atexit@plt+0x86e60> │ │ │ │ - add lr, pc, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - ldr r0, [pc, #200] @ 92c2c <__cxa_atexit@plt+0x86e64> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - ldr fp, [pc, #192] @ 92c30 <__cxa_atexit@plt+0x86e68> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r9, [pc, #188] @ 92c34 <__cxa_atexit@plt+0x86e6c> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + add r3, r6, #76 @ 0x4c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 82a54 <__cxa_atexit@plt+0x76c8c> │ │ │ │ + ldr r2, [pc, #164] @ 82a88 <__cxa_atexit@plt+0x76cc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #160] @ 82a8c <__cxa_atexit@plt+0x76cc4> │ │ │ │ add r9, pc, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #32]! │ │ │ │ - mov r1, r6 │ │ │ │ - str r0, [r1, #24]! │ │ │ │ - ldr r0, [pc, #168] @ 92c38 <__cxa_atexit@plt+0x86e70> │ │ │ │ + str r2, [r6, #20]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + sub lr, r3, #69 @ 0x45 │ │ │ │ + ldmda r5, {r8, ip} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r9, [r6, #-16] │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + ldr r0, [pc, #124] @ 82a90 <__cxa_atexit@plt+0x76cc8> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #28] │ │ │ │ - mov r7, r6 │ │ │ │ - str fp, [r7, #56]! @ 0x38 │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r3, #48]! @ 0x30 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #-12]! │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r0, [r3] │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #80 @ 0x50 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - @ instruction: 0xfffff7d8 │ │ │ │ - @ instruction: 0xfffff9d0 │ │ │ │ - @ instruction: 0xfffff8d4 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - mvnseq r4, ip, ror fp │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + stmdb r6, {r0, lr} │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [pc, #112] @ 82a94 <__cxa_atexit@plt+0x76ccc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + ldr r1, [pc, #96] @ 82a98 <__cxa_atexit@plt+0x76cd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + sub r7, r3, #23 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #64] @ 82a9c <__cxa_atexit@plt+0x76cd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #76 @ 0x4c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, #0 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r1 │ │ │ │ + andseq pc, r2, #100, 20 @ 0x64000 │ │ │ │ + andseq pc, r2, #84, 20 @ 0x54000 │ │ │ │ + @ instruction: 0xfffff494 │ │ │ │ + @ instruction: 0xfffff23c │ │ │ │ + @ instruction: 0xfffff2bc │ │ │ │ + @ instruction: 0xfffff4a4 │ │ │ │ + @ instruction: 0xfffff760 │ │ │ │ + @ instruction: 0x01fea298 │ │ │ │ + mvnseq sl, r8, asr r2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92d20 <__cxa_atexit@plt+0x86f58> │ │ │ │ - ldr lr, [pc, #200] @ 92d2c <__cxa_atexit@plt+0x86f64> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 82ae4 <__cxa_atexit@plt+0x76d1c> │ │ │ │ + ldr r2, [pc, #36] @ 82afc <__cxa_atexit@plt+0x76d34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + ldr r7, [pc, #20] @ 82b00 <__cxa_atexit@plt+0x76d38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + mvnseq sl, r8, lsl r2 │ │ │ │ + mvnseq sl, r4, lsl #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #164] @ 92d30 <__cxa_atexit@plt+0x86f68> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r3, #4] │ │ │ │ - add r7, r3, #8 │ │ │ │ - stm r7, {r1, r2, sl} │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - ldr ip, [pc, #140] @ 92d34 <__cxa_atexit@plt+0x86f6c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - ldr sl, [pc, #132] @ 92d38 <__cxa_atexit@plt+0x86f70> │ │ │ │ + b 82830 <__cxa_atexit@plt+0x76a68> │ │ │ │ + ldrsbeq sl, [lr, #16]! │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 824a0 <__cxa_atexit@plt+0x766d8> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 82bb8 <__cxa_atexit@plt+0x76df0> │ │ │ │ + ldr sl, [pc, #104] @ 82bd0 <__cxa_atexit@plt+0x76e08> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r9, [pc, #128] @ 92d3c <__cxa_atexit@plt+0x86f74> │ │ │ │ + ldr r2, [pc, #100] @ 82bd4 <__cxa_atexit@plt+0x76e0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #96] @ 82bd8 <__cxa_atexit@plt+0x76e10> │ │ │ │ add r9, pc, r9 │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #32]! │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r1, #24]! │ │ │ │ - ldr lr, [pc, #108] @ 92d40 <__cxa_atexit@plt+0x86f78> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - add r7, r3, #36 @ 0x24 │ │ │ │ - stm r7, {r0, r1, r2} │ │ │ │ - str r3, [r3, #28] │ │ │ │ - mov r0, r3 │ │ │ │ - str sl, [r0, #56]! @ 0x38 │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #48]! @ 0x30 │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #24]! │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str lr, [r2] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r1, [r3, #72] @ 0x48 │ │ │ │ - str r8, [r2, #4] │ │ │ │ + ldr lr, [pc, #92] @ 82bdc <__cxa_atexit@plt+0x76e14> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r2, r8, sl} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str lr, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 82be0 <__cxa_atexit@plt+0x76e18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andseq pc, r2, #76, 18 @ 0x130000 │ │ │ │ + mvnseq sl, ip, asr r1 │ │ │ │ + ldrsheq sl, [lr, #12]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 82c4c <__cxa_atexit@plt+0x76e84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 82c58 <__cxa_atexit@plt+0x76e90> │ │ │ │ + ldr r1, [pc, #80] @ 82c68 <__cxa_atexit@plt+0x76ea0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 82c6c <__cxa_atexit@plt+0x76ea4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 82c70 <__cxa_atexit@plt+0x76ea8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #80 @ 0x50 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff698 │ │ │ │ - @ instruction: 0xfffff890 │ │ │ │ - @ instruction: 0xfffff790 │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - @ instruction: 0xfffff924 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrheq r3, [sp, #220]! @ 0xdc │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mvnseq r3, r0, lsl #28 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r2, #208, 14 @ 0x3400000 │ │ │ │ + andseq pc, r2, #120, 18 @ 0x1e0000 │ │ │ │ + andseq pc, r2, #180, 14 @ 0x2d00000 │ │ │ │ + mvnseq sl, ip, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 92db0 <__cxa_atexit@plt+0x86fe8> │ │ │ │ - ldr lr, [pc, #52] @ 92dc0 <__cxa_atexit@plt+0x86ff8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 92dc4 <__cxa_atexit@plt+0x86ffc> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 82cf8 <__cxa_atexit@plt+0x76f30> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 82d00 <__cxa_atexit@plt+0x76f38> │ │ │ │ + ldr r1, [pc, #104] @ 82d14 <__cxa_atexit@plt+0x76f4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ 82d18 <__cxa_atexit@plt+0x76f50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 82d1c <__cxa_atexit@plt+0x76f54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 82d20 <__cxa_atexit@plt+0x76f58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 82d08 <__cxa_atexit@plt+0x76f40> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r2, #60, 14 @ 0xf00000 │ │ │ │ + andseq pc, r2, #216, 16 @ 0xd80000 │ │ │ │ + andseq pc, r2, #28, 14 @ 0x700000 │ │ │ │ + andseq pc, r2, #224, 14 @ 0x3800000 │ │ │ │ + ldrheq r9, [lr, #252]! @ 0xfc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 82dac <__cxa_atexit@plt+0x76fe4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 82db4 <__cxa_atexit@plt+0x76fec> │ │ │ │ + ldr r1, [pc, #108] @ 82dc8 <__cxa_atexit@plt+0x77000> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 82dcc <__cxa_atexit@plt+0x77004> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ 82dd0 <__cxa_atexit@plt+0x77008> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 82dd4 <__cxa_atexit@plt+0x7700c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 82dd8 <__cxa_atexit@plt+0x77010> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 82dbc <__cxa_atexit@plt+0x76ff4> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andseq pc, r2, #132, 12 @ 0x8400000 │ │ │ │ + mvneq r4, r5, lsl #19 │ │ │ │ + andseq pc, r2, #24, 16 @ 0x180000 │ │ │ │ + andseq pc, r2, #92, 12 @ 0x5c00000 │ │ │ │ + mvnseq r9, r4, lsl #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 82e44 <__cxa_atexit@plt+0x7707c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 82e50 <__cxa_atexit@plt+0x77088> │ │ │ │ + ldr r1, [pc, #80] @ 82e60 <__cxa_atexit@plt+0x77098> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 82e64 <__cxa_atexit@plt+0x7709c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 82e68 <__cxa_atexit@plt+0x770a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, r0, ror #27 │ │ │ │ - andseq pc, r1, #88, 12 @ 0x5800000 │ │ │ │ - mvnseq r4, ip, ror #19 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + andseq pc, r2, #216, 10 @ 0x36000000 │ │ │ │ + andseq pc, r2, #128, 14 @ 0x2000000 │ │ │ │ + andseq pc, r2, #188, 10 @ 0x2f000000 │ │ │ │ + mvnseq r9, r4, ror lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 82ef0 <__cxa_atexit@plt+0x77128> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 82ef8 <__cxa_atexit@plt+0x77130> │ │ │ │ + ldr r1, [pc, #104] @ 82f0c <__cxa_atexit@plt+0x77144> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ 82f10 <__cxa_atexit@plt+0x77148> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 82f14 <__cxa_atexit@plt+0x7714c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 82f18 <__cxa_atexit@plt+0x77150> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 82f00 <__cxa_atexit@plt+0x77138> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andseq pc, r2, #68, 10 @ 0x11000000 │ │ │ │ + andseq pc, r2, #224, 12 @ 0xe000000 │ │ │ │ + andseq pc, r2, #36, 10 @ 0x9000000 │ │ │ │ + andseq pc, r2, #232, 10 @ 0x3a000000 │ │ │ │ + mvnseq r9, r4, asr #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 82fa4 <__cxa_atexit@plt+0x771dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 82fac <__cxa_atexit@plt+0x771e4> │ │ │ │ + ldr r1, [pc, #108] @ 82fc0 <__cxa_atexit@plt+0x771f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 82fc4 <__cxa_atexit@plt+0x771fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ 82fc8 <__cxa_atexit@plt+0x77200> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 82fcc <__cxa_atexit@plt+0x77204> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 82fd0 <__cxa_atexit@plt+0x77208> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 82fb4 <__cxa_atexit@plt+0x771ec> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andseq pc, r2, #140, 8 @ 0x8c000000 │ │ │ │ + mvneq r4, r0, lsl #15 │ │ │ │ + andseq pc, r2, #32, 12 @ 0x2000000 │ │ │ │ + andseq pc, r2, #100, 8 @ 0x64000000 │ │ │ │ + mvnseq r9, r8, lsl #26 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 92e10 <__cxa_atexit@plt+0x87048> │ │ │ │ - ldr r7, [pc, #52] @ 92e24 <__cxa_atexit@plt+0x8705c> │ │ │ │ + bhi 8301c <__cxa_atexit@plt+0x77254> │ │ │ │ + ldr r7, [pc, #52] @ 83030 <__cxa_atexit@plt+0x77268> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 92e04 <__cxa_atexit@plt+0x8703c> │ │ │ │ - mov r7, sl │ │ │ │ - b 92e38 <__cxa_atexit@plt+0x87070> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 83010 <__cxa_atexit@plt+0x77248> │ │ │ │ + mov r7, r9 │ │ │ │ + b 83044 <__cxa_atexit@plt+0x7727c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 92e28 <__cxa_atexit@plt+0x87060> │ │ │ │ + ldr r7, [pc, #16] @ 83034 <__cxa_atexit@plt+0x7726c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsheq r4, [sp, #148]! @ 0x94 │ │ │ │ - mvnseq r4, ip, lsl #19 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mvnseq r9, r4, lsr sp │ │ │ │ + mvnseq r9, r8, lsr #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 92f40 <__cxa_atexit@plt+0x87178> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r3, [pc, #276] @ 92f6c <__cxa_atexit@plt+0x871a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #272] @ 92f70 <__cxa_atexit@plt+0x871a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r7, [pc, #244] @ 92f74 <__cxa_atexit@plt+0x871ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #52]! @ 0x34 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #16]! │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r1] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #8]! │ │ │ │ - ldr ip, [pc, #196] @ 92f78 <__cxa_atexit@plt+0x871b0> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r7, r6 │ │ │ │ - ldr sl, [pc, #188] @ 92f7c <__cxa_atexit@plt+0x871b4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 83080 <__cxa_atexit@plt+0x772b8> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 830d0 <__cxa_atexit@plt+0x77308> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 830e4 <__cxa_atexit@plt+0x7731c> │ │ │ │ + ldr r8, [pc, #408] @ 83214 <__cxa_atexit@plt+0x7744c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 830d8 <__cxa_atexit@plt+0x77310> │ │ │ │ + ldr r2, [pc, #348] @ 831e4 <__cxa_atexit@plt+0x7741c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8316c <__cxa_atexit@plt+0x773a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 831d0 <__cxa_atexit@plt+0x77408> │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub lr, r3, #6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r0, r6, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 83174 <__cxa_atexit@plt+0x773ac> │ │ │ │ + ldr r8, [pc, #300] @ 831f8 <__cxa_atexit@plt+0x77430> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 83130 <__cxa_atexit@plt+0x77368> │ │ │ │ + ldr r8, [pc, #264] @ 831e0 <__cxa_atexit@plt+0x77418> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + ldr r2, [pc, #280] @ 83204 <__cxa_atexit@plt+0x7743c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8316c <__cxa_atexit@plt+0x773a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 831d0 <__cxa_atexit@plt+0x77408> │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub lr, r3, #6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r0, r6, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 83188 <__cxa_atexit@plt+0x773c0> │ │ │ │ + ldr r8, [pc, #224] @ 83210 <__cxa_atexit@plt+0x77448> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #196] @ 831fc <__cxa_atexit@plt+0x77434> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #188] @ 83200 <__cxa_atexit@plt+0x77438> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr sl, [pc, #108] @ 831e8 <__cxa_atexit@plt+0x77420> │ │ │ │ add sl, pc, sl │ │ │ │ - str sl, [r7, #24]! │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r6 │ │ │ │ - str ip, [r7, #16]! │ │ │ │ - str r2, [r6, #28] │ │ │ │ - add r2, r6, #32 │ │ │ │ - stm r2, {r0, r3, lr} │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ + ldr r8, [pc, #104] @ 831ec <__cxa_atexit@plt+0x77424> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 83198 <__cxa_atexit@plt+0x773d0> │ │ │ │ + ldr sl, [pc, #120] @ 83208 <__cxa_atexit@plt+0x77440> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #116] @ 8320c <__cxa_atexit@plt+0x77444> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #80] @ 831f0 <__cxa_atexit@plt+0x77428> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #72] @ 831f4 <__cxa_atexit@plt+0x7742c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, lr │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mvneq r4, lr, lsr #12 │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + @ instruction: 0xfffffa70 │ │ │ │ + mvneq r4, r9, ror r5 │ │ │ │ + andseq pc, r2, #252, 6 @ 0xf0000003 │ │ │ │ + andseq pc, r2, #64, 4 │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + andseq pc, r2, #132, 6 @ 0x10000002 │ │ │ │ + andseq pc, r2, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + mvneq r4, r8, asr r5 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + mvneq r4, fp, ror #12 │ │ │ │ + mvnseq r9, r8, asr #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc 832cc <__cxa_atexit@plt+0x77504> │ │ │ │ + add r5, r2, #12 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldmib r2, {r0, r1} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 8328c <__cxa_atexit@plt+0x774c4> │ │ │ │ + ldr r8, [pc, #124] @ 832dc <__cxa_atexit@plt+0x77514> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #120] @ 832e0 <__cxa_atexit@plt+0x77518> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #112] @ 832e4 <__cxa_atexit@plt+0x7751c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr sl, [pc, #84] @ 832e8 <__cxa_atexit@plt+0x77520> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #80] @ 832ec <__cxa_atexit@plt+0x77524> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #76] @ 832f0 <__cxa_atexit@plt+0x77528> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #68] @ 832f4 <__cxa_atexit@plt+0x7752c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + andseq pc, r2, #84, 4 @ 0x40000005 │ │ │ │ + andseq pc, r2, #120, 2 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + mvneq r4, r4, asr r4 │ │ │ │ + andseq pc, r2, #248, 4 @ 0x8000000f │ │ │ │ + andseq pc, r2, #60, 2 │ │ │ │ + mvnseq r9, r8, ror #19 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc 833ac <__cxa_atexit@plt+0x775e4> │ │ │ │ + add r5, r2, #12 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldmib r2, {r0, r1} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 8336c <__cxa_atexit@plt+0x775a4> │ │ │ │ + ldr r8, [pc, #124] @ 833bc <__cxa_atexit@plt+0x775f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #120] @ 833c0 <__cxa_atexit@plt+0x775f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #112] @ 833c4 <__cxa_atexit@plt+0x775fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr sl, [pc, #84] @ 833c8 <__cxa_atexit@plt+0x77600> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #80] @ 833cc <__cxa_atexit@plt+0x77604> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #76] @ 833d0 <__cxa_atexit@plt+0x77608> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #68] @ 833d4 <__cxa_atexit@plt+0x7760c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff9ec │ │ │ │ + andseq pc, r2, #116, 2 │ │ │ │ + andseq pc, r2, #152 @ 0x98 │ │ │ │ + @ instruction: 0xfffff878 │ │ │ │ + mvneq r4, r1, lsl #7 │ │ │ │ + andseq pc, r2, #24, 4 @ 0x80000001 │ │ │ │ + andseq pc, r2, #92 @ 0x5c │ │ │ │ + mvnseq r9, r4, ror r9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 92f54 <__cxa_atexit@plt+0x8718c> │ │ │ │ - ldr r6, [pc, #140] @ 92f80 <__cxa_atexit@plt+0x871b8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #4]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r7, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - ldr r6, [sp] │ │ │ │ - beq 92f30 <__cxa_atexit@plt+0x87168> │ │ │ │ - ldr r7, [pc, #104] @ 92f84 <__cxa_atexit@plt+0x871bc> │ │ │ │ + bhi 83438 <__cxa_atexit@plt+0x77670> │ │ │ │ + ldr r7, [pc, #80] @ 83458 <__cxa_atexit@plt+0x77690> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + ldr r2, [pc, #76] @ 8345c <__cxa_atexit@plt+0x77694> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r2, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8342c <__cxa_atexit@plt+0x77664> │ │ │ │ + mov r7, r9 │ │ │ │ + b 83044 <__cxa_atexit@plt+0x7727c> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #44] @ 92f88 <__cxa_atexit@plt+0x871c0> │ │ │ │ + ldr r7, [pc, #32] @ 83460 <__cxa_atexit@plt+0x77698> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ 83464 <__cxa_atexit@plt+0x7769c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - ldm sp, {r6, sl} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffec28 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffec68 │ │ │ │ - @ instruction: 0xffffec9c │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - @ instruction: 0xfff98694 │ │ │ │ - @ instruction: 0xfff9869c │ │ │ │ - @ instruction: 0x01fd3b9c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 93df4 <__cxa_atexit@plt+0x8802c> │ │ │ │ - mvnseq r3, r8, lsr #23 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + andseq pc, r2, #40 @ 0x28 │ │ │ │ + mvnseq r9, r8, lsl r9 │ │ │ │ + andseq lr, r2, #240, 30 @ 0x3c0 │ │ │ │ + mvnseq r9, ip, ror #17 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 83490 <__cxa_atexit@plt+0x776c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1cc9150 <__cxa_atexit@plt+0x1cbd388> │ │ │ │ + ldrsbeq r9, [lr, #136]! @ 0x88 │ │ │ │ + mvnseq r9, ip, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 834d0 <__cxa_atexit@plt+0x77708> │ │ │ │ + ldr r2, [pc, #36] @ 834d8 <__cxa_atexit@plt+0x77710> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 834dc <__cxa_atexit@plt+0x77714> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrheq r9, [lr, #140]! @ 0x8c │ │ │ │ + andseq lr, r2, #44, 30 @ 0xb0 │ │ │ │ + mvnseq r9, r0, lsl #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8351c <__cxa_atexit@plt+0x77754> │ │ │ │ + ldr r2, [pc, #36] @ 83524 <__cxa_atexit@plt+0x7775c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 83528 <__cxa_atexit@plt+0x77760> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r9, r0, ror r8 │ │ │ │ + andseq lr, r2, #224, 28 @ 0xe00 │ │ │ │ + mvnseq r9, r8, asr #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 83574 <__cxa_atexit@plt+0x777ac> │ │ │ │ + ldr r7, [pc, #52] @ 83588 <__cxa_atexit@plt+0x777c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83568 <__cxa_atexit@plt+0x777a0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8359c <__cxa_atexit@plt+0x777d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 8358c <__cxa_atexit@plt+0x777c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + mvnseq r9, r8, lsl r8 │ │ │ │ + mvnseq r9, r8, ror #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 835dc <__cxa_atexit@plt+0x77814> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 83604 <__cxa_atexit@plt+0x7783c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8361c <__cxa_atexit@plt+0x77854> │ │ │ │ + ldr r7, [pc, #220] @ 836a8 <__cxa_atexit@plt+0x778e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #212] @ 836ac <__cxa_atexit@plt+0x778e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 92fe4 <__cxa_atexit@plt+0x8721c> │ │ │ │ - ldr lr, [pc, #52] @ 92ff4 <__cxa_atexit@plt+0x8722c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 92ff8 <__cxa_atexit@plt+0x87230> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 83678 <__cxa_atexit@plt+0x778b0> │ │ │ │ + ldr r2, [pc, #156] @ 83690 <__cxa_atexit@plt+0x778c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #152] @ 83694 <__cxa_atexit@plt+0x778cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + b 83640 <__cxa_atexit@plt+0x77878> │ │ │ │ + ldr r7, [pc, #124] @ 83688 <__cxa_atexit@plt+0x778c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #116] @ 8368c <__cxa_atexit@plt+0x778c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, r8, lsl #23 │ │ │ │ - andseq pc, r1, #36, 8 @ 0x24000000 │ │ │ │ - ldrheq r4, [sp, #120]! @ 0x78 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 83678 <__cxa_atexit@plt+0x778b0> │ │ │ │ + ldr r2, [pc, #108] @ 836a0 <__cxa_atexit@plt+0x778d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #104] @ 836a4 <__cxa_atexit@plt+0x778dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 83698 <__cxa_atexit@plt+0x778d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #68] @ 8369c <__cxa_atexit@plt+0x778d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mvnseq r9, r4, lsr #14 │ │ │ │ + mvnseq r9, r8, lsl r7 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + mvneq r4, r1, lsl #2 │ │ │ │ + andseq lr, r2, #80, 30 @ 0x140 │ │ │ │ + andseq lr, r2, #148, 26 @ 0x2500 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + strheq r4, [r8, #4]! │ │ │ │ + mvnseq r9, r8, ror r7 │ │ │ │ + mvnseq r9, ip, ror #14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 93074 <__cxa_atexit@plt+0x872ac> │ │ │ │ - ldr lr, [pc, #92] @ 93080 <__cxa_atexit@plt+0x872b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 93068 <__cxa_atexit@plt+0x872a0> │ │ │ │ - ldr r2, [pc, #48] @ 93084 <__cxa_atexit@plt+0x872bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 836f4 <__cxa_atexit@plt+0x7792c> │ │ │ │ + ldr r7, [pc, #52] @ 83708 <__cxa_atexit@plt+0x77940> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 836e8 <__cxa_atexit@plt+0x77920> │ │ │ │ + mov r7, r8 │ │ │ │ + b 83718 <__cxa_atexit@plt+0x77950> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 8370c <__cxa_atexit@plt+0x77944> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvnseq r4, r0, lsr r7 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 930b0 <__cxa_atexit@plt+0x872e8> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrheq r9, [lr, #100]! @ 0x64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 83788 <__cxa_atexit@plt+0x779c0> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 837bc <__cxa_atexit@plt+0x779f4> │ │ │ │ + bic r1, r2, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 837e8 <__cxa_atexit@plt+0x77a20> │ │ │ │ + ldr r2, [pc, #320] @ 83894 <__cxa_atexit@plt+0x77acc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 837dc <__cxa_atexit@plt+0x77a14> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 83860 <__cxa_atexit@plt+0x77a98> │ │ │ │ + ldr r7, [pc, #280] @ 83898 <__cxa_atexit@plt+0x77ad0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #248] @ 83888 <__cxa_atexit@plt+0x77ac0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq r4, r4, lsl #14 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, fp │ │ │ │ - ldmib r5, {r3, r8, lr} │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add fp, r6, #44 @ 0x2c │ │ │ │ - cmp r1, fp │ │ │ │ - bcc 93170 <__cxa_atexit@plt+0x873a8> │ │ │ │ - ldr r0, [pc, #164] @ 931a0 <__cxa_atexit@plt+0x873d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #160] @ 931a4 <__cxa_atexit@plt+0x873dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r8, #1 │ │ │ │ - mov ip, r6 │ │ │ │ - str r1, [ip, #36]! @ 0x24 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr sl, [pc, #108] @ 931a8 <__cxa_atexit@plt+0x873e0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r1, #8]! │ │ │ │ - str ip, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - str r3, [r6, #32] │ │ │ │ - mov r6, fp │ │ │ │ - mov r8, r7 │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 91760 <__cxa_atexit@plt+0x85998> │ │ │ │ - ldr r2, [pc, #52] @ 931ac <__cxa_atexit@plt+0x873e4> │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 83830 <__cxa_atexit@plt+0x77a68> │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 8384c <__cxa_atexit@plt+0x77a84> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8381c <__cxa_atexit@plt+0x77a54> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r2, [pc, #184] @ 8387c <__cxa_atexit@plt+0x77ab4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str lr, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 83838 <__cxa_atexit@plt+0x77a70> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 8381c <__cxa_atexit@plt+0x77a54> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - andeq r0, r0, ip, ror ip │ │ │ │ - andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x01fd469c │ │ │ │ - ldrsheq r3, [sp, #76]! @ 0x4c │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9320c <__cxa_atexit@plt+0x87444> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [pc, #56] @ 93214 <__cxa_atexit@plt+0x8744c> │ │ │ │ - add lr, pc, lr │ │ │ │ - bic r3, r0, r0, asr #31 │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #44] @ 93218 <__cxa_atexit@plt+0x87450> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r5, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r8, [pc, #24] @ 9321c <__cxa_atexit@plt+0x87454> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edcae8 <__cxa_atexit@plt+0x1ed0d20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #156] @ 8388c <__cxa_atexit@plt+0x77ac4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r2, #1] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 83830 <__cxa_atexit@plt+0x77a68> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 83870 <__cxa_atexit@plt+0x77aa8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8384c <__cxa_atexit@plt+0x77a84> │ │ │ │ + ldr r7, [pc, #92] @ 83880 <__cxa_atexit@plt+0x77ab8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andseq pc, r1, #4, 4 @ 0x40000000 │ │ │ │ - andseq pc, r1, #200, 4 @ 0x8000000c │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 83884 <__cxa_atexit@plt+0x77abc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 83890 <__cxa_atexit@plt+0x77ac8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 8389c <__cxa_atexit@plt+0x77ad4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + andseq lr, r2, #64, 24 @ 0x4000 │ │ │ │ + andseq lr, r2, #4, 24 @ 0x400 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andseq lr, r2, #192, 26 @ 0x3000 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + andseq lr, r2, #196, 24 @ 0xc400 │ │ │ │ + andseq lr, r2, #172, 26 @ 0x2b00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 932b8 <__cxa_atexit@plt+0x874f0> │ │ │ │ - ldr r2, [pc, #128] @ 932c4 <__cxa_atexit@plt+0x874fc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #32] @ 838d8 <__cxa_atexit@plt+0x77b10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 838dc <__cxa_atexit@plt+0x77b14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #3 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r2, #140, 22 @ 0x23000 │ │ │ │ + andseq lr, r2, #84, 26 @ 0x1500 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 83918 <__cxa_atexit@plt+0x77b50> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 83928 <__cxa_atexit@plt+0x77b60> │ │ │ │ + ldr r7, [pc, #52] @ 83940 <__cxa_atexit@plt+0x77b78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r2, [pc, #104] @ 932c8 <__cxa_atexit@plt+0x87500> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #12] @ 8393c <__cxa_atexit@plt+0x77b74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r2, #228, 24 @ 0xe400 │ │ │ │ + andseq lr, r2, #88, 22 @ 0x16000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 83970 <__cxa_atexit@plt+0x77ba8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 83984 <__cxa_atexit@plt+0x77bbc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #36] @ 8399c <__cxa_atexit@plt+0x77bd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 83998 <__cxa_atexit@plt+0x77bd0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r2, #216, 20 @ 0xd8000 │ │ │ │ + andseq lr, r2, #156, 24 @ 0x9c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 839d4 <__cxa_atexit@plt+0x77c0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r0, r5, #4 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 932a4 <__cxa_atexit@plt+0x874dc> │ │ │ │ - ldr r3, [pc, #60] @ 932cc <__cxa_atexit@plt+0x87504> │ │ │ │ + ldr r3, [pc, #32] @ 839d8 <__cxa_atexit@plt+0x77c10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #1 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq lr, r2, #148, 20 @ 0x94000 │ │ │ │ + andseq lr, r2, #172, 20 @ 0xac000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83a28 <__cxa_atexit@plt+0x77c60> │ │ │ │ + ldr r3, [pc, #60] @ 83a38 <__cxa_atexit@plt+0x77c70> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 932b0 <__cxa_atexit@plt+0x874e8> │ │ │ │ - b 932d8 <__cxa_atexit@plt+0x87510> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 933e8 <__cxa_atexit@plt+0x87620> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83a18 <__cxa_atexit@plt+0x77c50> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq pc, r1, #176, 2 @ 0x2c │ │ │ │ - andseq pc, r1, #100, 4 @ 0x40000006 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 83a3c <__cxa_atexit@plt+0x77c74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r9, r4, lsl #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r0, [pc, #240] @ 933d8 <__cxa_atexit@plt+0x87610> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 933b8 <__cxa_atexit@plt+0x875f0> │ │ │ │ - ldr r0, [pc, #216] @ 933dc <__cxa_atexit@plt+0x87614> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r3, [r0] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 9339c <__cxa_atexit@plt+0x875d4> │ │ │ │ - add r3, r8, #12 │ │ │ │ - add r2, r3, r9, lsl #2 │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, fp, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 93334 <__cxa_atexit@plt+0x8756c> │ │ │ │ - add r0, r3, r9, lsr #7 │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - ldr r1, [pc, #140] @ 933e0 <__cxa_atexit@plt+0x87618> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r8] │ │ │ │ - mov r1, #1 │ │ │ │ - strb r1, [r0, r3, lsl #2] │ │ │ │ - add r0, r9, #1 │ │ │ │ - sub r1, r6, #1 │ │ │ │ - stmib r5, {r1, sl} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 933b8 <__cxa_atexit@plt+0x875f0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [pc, #88] @ 933e4 <__cxa_atexit@plt+0x8761c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 932f0 <__cxa_atexit@plt+0x87528> │ │ │ │ - b 933c8 <__cxa_atexit@plt+0x87600> │ │ │ │ - add r3, r8, r9, lsl #2 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {ip, lr} │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldmib sp, {ip, lr} │ │ │ │ - b 93324 <__cxa_atexit@plt+0x8755c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, lr │ │ │ │ - b 933e8 <__cxa_atexit@plt+0x87620> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andseq pc, r1, #220, 2 @ 0x37 │ │ │ │ - andseq pc, r1, #188, 2 @ 0x2f │ │ │ │ - andseq pc, r1, #116, 2 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - str r8, [sp, #8] │ │ │ │ - mov r1, r7 │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - sub sl, r0, #1 │ │ │ │ - cmp sl, #1 │ │ │ │ - blt 93544 <__cxa_atexit@plt+0x8777c> │ │ │ │ - ldr r6, [ip, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r4, [pc, #428] @ 935d0 <__cxa_atexit@plt+0x87808> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r5, #0 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - lsl r7, r5, #2 │ │ │ │ - lsl r0, sl, #2 │ │ │ │ - ldr r9, [r7, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr fp, [r0, r2] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #388] @ 935d4 <__cxa_atexit@plt+0x8780c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - add r7, r2, r5, lsl #2 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 934e8 <__cxa_atexit@plt+0x87720> │ │ │ │ - add r8, r2, sl, lsl #2 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, fp, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 93468 <__cxa_atexit@plt+0x876a0> │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add r7, r0, r5, lsr #7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - mov fp, #1 │ │ │ │ - strb fp, [r7, r3, lsl #2] │ │ │ │ - ldr r0, [pc, #316] @ 935d8 <__cxa_atexit@plt+0x87810> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 93518 <__cxa_atexit@plt+0x87750> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r7, [r8] │ │ │ │ - strex r7, r9, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 934b0 <__cxa_atexit@plt+0x876e8> │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - add r7, r2, sl, lsr #7 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ - str r4, [r6] │ │ │ │ - strb fp, [r7, r0, lsl #2] │ │ │ │ - sub sl, sl, #1 │ │ │ │ - add r5, r5, #1 │ │ │ │ - cmp r5, sl │ │ │ │ - blt 93430 <__cxa_atexit@plt+0x87668> │ │ │ │ - b 93544 <__cxa_atexit@plt+0x8777c> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r8, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r8 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - b 93460 <__cxa_atexit@plt+0x87698> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r8] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r7, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1ed0d10 <__cxa_atexit@plt+0x1ec4f48> │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - b 934a8 <__cxa_atexit@plt+0x876e0> │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [ip, #4] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r7, [r0, #804] @ 0x324 │ │ │ │ - add r3, lr, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 935a4 <__cxa_atexit@plt+0x877dc> │ │ │ │ - ldr r0, [ip, #12]! │ │ │ │ - ldr r7, [ip, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 935e0 <__cxa_atexit@plt+0x87818> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r4, [pc, #104] @ 935e4 <__cxa_atexit@plt+0x8781c> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r1, #0 │ │ │ │ - stmib lr, {r4, r7} │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str r5, [lr, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83aa8 <__cxa_atexit@plt+0x77ce0> │ │ │ │ + ldr r3, [pc, #60] @ 83ab8 <__cxa_atexit@plt+0x77cf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83a98 <__cxa_atexit@plt+0x77cd0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 935dc <__cxa_atexit@plt+0x87814> │ │ │ │ + ldr r7, [pc, #12] @ 83abc <__cxa_atexit@plt+0x77cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [ip] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq pc, r1, #164 @ 0xa4 │ │ │ │ - andseq pc, r1, #112 @ 0x70 │ │ │ │ - andseq pc, r1, #36 @ 0x24 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andseq lr, r1, #96, 30 @ 0x180 │ │ │ │ - andseq lr, r1, #88, 30 @ 0x160 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r9, r8, lsl #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 93638 <__cxa_atexit@plt+0x87870> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 93650 <__cxa_atexit@plt+0x87888> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #48] @ 93654 <__cxa_atexit@plt+0x8788c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov lr, #0 │ │ │ │ - stmib r3, {r1, r2, lr} │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 93658 <__cxa_atexit@plt+0x87890> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83b28 <__cxa_atexit@plt+0x77d60> │ │ │ │ + ldr r3, [pc, #60] @ 83b38 <__cxa_atexit@plt+0x77d70> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r1, #184, 28 @ 0xb80 │ │ │ │ - andseq lr, r1, #176, 28 @ 0xb00 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 9368c <__cxa_atexit@plt+0x878c4> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq r3, r4, lsr #12 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9375c <__cxa_atexit@plt+0x87994> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - cmpne r3, #93 @ 0x5d │ │ │ │ - bne 93738 <__cxa_atexit@plt+0x87970> │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bne 936e4 <__cxa_atexit@plt+0x8791c> │ │ │ │ - ldr r7, [pc, #204] @ 93794 <__cxa_atexit@plt+0x879cc> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83b18 <__cxa_atexit@plt+0x77d50> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 83b3c <__cxa_atexit@plt+0x77d74> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, r0, #1 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r9, ip, lsl #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83ba8 <__cxa_atexit@plt+0x77de0> │ │ │ │ + ldr r3, [pc, #60] @ 83bb8 <__cxa_atexit@plt+0x77df0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83b98 <__cxa_atexit@plt+0x77dd0> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 93770 <__cxa_atexit@plt+0x879a8> │ │ │ │ - ldr r0, [pc, #144] @ 937a0 <__cxa_atexit@plt+0x879d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #88] @ 93798 <__cxa_atexit@plt+0x879d0> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 83bbc <__cxa_atexit@plt+0x77df4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r9, r0, lsl r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83c28 <__cxa_atexit@plt+0x77e60> │ │ │ │ + ldr r3, [pc, #60] @ 83c38 <__cxa_atexit@plt+0x77e70> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 9379c <__cxa_atexit@plt+0x879d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83c18 <__cxa_atexit@plt+0x77e50> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 83c3c <__cxa_atexit@plt+0x77e74> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 93790 <__cxa_atexit@plt+0x879c8> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x01fe9194 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83ca0 <__cxa_atexit@plt+0x77ed8> │ │ │ │ + ldr r3, [pc, #52] @ 83cb0 <__cxa_atexit@plt+0x77ee8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83c90 <__cxa_atexit@plt+0x77ec8> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 83cb4 <__cxa_atexit@plt+0x77eec> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - mvnseq r3, r8, asr r3 │ │ │ │ - mvnseq r3, r4, lsl r4 │ │ │ │ - andseq lr, r1, #96, 26 @ 0x1800 │ │ │ │ - mvnseq r3, ip, asr r3 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + mvnseq r9, r0, lsr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 93810 <__cxa_atexit@plt+0x87a48> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ 9382c <__cxa_atexit@plt+0x87a64> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 93830 <__cxa_atexit@plt+0x87a68> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83d18 <__cxa_atexit@plt+0x77f50> │ │ │ │ + ldr r3, [pc, #60] @ 83d28 <__cxa_atexit@plt+0x77f60> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq lr, r1, #116, 24 @ 0x7400 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r3, ip, ror #8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 938c8 <__cxa_atexit@plt+0x87b00> │ │ │ │ - ldr r2, [pc, #120] @ 938d0 <__cxa_atexit@plt+0x87b08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 938ac <__cxa_atexit@plt+0x87ae4> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 938d4 <__cxa_atexit@plt+0x87b0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 938b8 <__cxa_atexit@plt+0x87af0> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 9368c <__cxa_atexit@plt+0x878c4> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83d08 <__cxa_atexit@plt+0x77f40> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 83d2c <__cxa_atexit@plt+0x77f64> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - mvnseq r3, ip, asr #7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r9, ip, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 93928 <__cxa_atexit@plt+0x87b60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9391c <__cxa_atexit@plt+0x87b54> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 9368c <__cxa_atexit@plt+0x878c4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r3, r8, ror r3 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 9368c <__cxa_atexit@plt+0x878c4> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 939a4 <__cxa_atexit@plt+0x87bdc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 939b8 <__cxa_atexit@plt+0x87bf0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83d98 <__cxa_atexit@plt+0x77fd0> │ │ │ │ + ldr r3, [pc, #60] @ 83da8 <__cxa_atexit@plt+0x77fe0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83d88 <__cxa_atexit@plt+0x77fc0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andseq lr, r1, #108, 22 @ 0x1b000 │ │ │ │ - ldrsheq r3, [sp, #40]! @ 0x28 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 93a34 <__cxa_atexit@plt+0x87c6c> │ │ │ │ - ldr r3, [pc, #92] @ 93a3c <__cxa_atexit@plt+0x87c74> │ │ │ │ + ldr r7, [pc, #12] @ 83dac <__cxa_atexit@plt+0x77fe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r9, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83e18 <__cxa_atexit@plt+0x78050> │ │ │ │ + ldr r3, [pc, #60] @ 83e28 <__cxa_atexit@plt+0x78060> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmdb r5, {r2, r7, r8, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - beq 93a24 <__cxa_atexit@plt+0x87c5c> │ │ │ │ - ldr r7, [pc, #52] @ 93a40 <__cxa_atexit@plt+0x87c78> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83e08 <__cxa_atexit@plt+0x78040> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 83e2c <__cxa_atexit@plt+0x78064> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrheq r8, [lr, #244]! @ 0xf4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83e98 <__cxa_atexit@plt+0x780d0> │ │ │ │ + ldr r3, [pc, #60] @ 83ea8 <__cxa_atexit@plt+0x780e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83e88 <__cxa_atexit@plt+0x780c0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 83eac <__cxa_atexit@plt+0x780e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r3, r4, ror r2 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 93a74 <__cxa_atexit@plt+0x87cac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r3, r0, asr #4 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 93b20 <__cxa_atexit@plt+0x87d58> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r3, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 93ad8 <__cxa_atexit@plt+0x87d10> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #108] @ 93b38 <__cxa_atexit@plt+0x87d70> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r8, [pc, #80] @ 93b30 <__cxa_atexit@plt+0x87d68> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ 93b34 <__cxa_atexit@plt+0x87d6c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, lr, #11 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andseq lr, r1, #116, 18 @ 0x1d0000 │ │ │ │ - mvnseq r3, r8, ror #2 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 93b7c <__cxa_atexit@plt+0x87db4> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r8, r8, lsr pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83f10 <__cxa_atexit@plt+0x78148> │ │ │ │ + ldr r3, [pc, #52] @ 83f20 <__cxa_atexit@plt+0x78158> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93b74 <__cxa_atexit@plt+0x87dac> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 9368c <__cxa_atexit@plt+0x878c4> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83f00 <__cxa_atexit@plt+0x78138> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 83f24 <__cxa_atexit@plt+0x7815c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + mvnseq r8, r4, asr #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83f88 <__cxa_atexit@plt+0x781c0> │ │ │ │ + ldr r3, [pc, #60] @ 83f98 <__cxa_atexit@plt+0x781d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83f78 <__cxa_atexit@plt+0x781b0> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq r3, r4, lsr #2 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 9368c <__cxa_atexit@plt+0x878c4> │ │ │ │ - mvnseq r3, r0, lsl ip │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 93c28 <__cxa_atexit@plt+0x87e60> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - stmdb r3, {r8, sl} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r2, [pc, #76] @ 93c34 <__cxa_atexit@plt+0x87e6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str ip, [r3, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r6, [r3, #-32] @ 0xffffffe0 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 93c18 <__cxa_atexit@plt+0x87e50> │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - b 93c44 <__cxa_atexit@plt+0x87e7c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 83f9c <__cxa_atexit@plt+0x781d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq r3, r0, lsl #23 │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #96 @ 0x60 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 93d30 <__cxa_atexit@plt+0x87f68> │ │ │ │ - ldr r2, [pc, #220] @ 93d3c <__cxa_atexit@plt+0x87f74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - str r2, [r3, #56]! @ 0x38 │ │ │ │ - ldr r8, [pc, #208] @ 93d40 <__cxa_atexit@plt+0x87f78> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub sl, r6, #90 @ 0x5a │ │ │ │ - ldmib r5, {r0, r9, ip} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r3, #-52] @ 0xffffffcc │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r0, [r3, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - str ip, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #156] @ 93d44 <__cxa_atexit@plt+0x87f7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #152] @ 93d48 <__cxa_atexit@plt+0x87f80> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #148] @ 93d4c <__cxa_atexit@plt+0x87f84> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r9} │ │ │ │ - mov r0, r3 │ │ │ │ - str r2, [r0, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [pc, #128] @ 93d50 <__cxa_atexit@plt+0x87f88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [pc, #116] @ 93d54 <__cxa_atexit@plt+0x87f8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r0, r3 │ │ │ │ - str sl, [r0, #28]! │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [r1, #20]! │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #24]! │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r2] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mov r3, #96 @ 0x60 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq lr, r1, #132, 14 @ 0x2100000 │ │ │ │ - @ instruction: 0xfffff360 │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq r2, r8, lsr #27 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldrheq r2, [sp, #212]! @ 0xd4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 93dc4 <__cxa_atexit@plt+0x87ffc> │ │ │ │ - ldr lr, [pc, #52] @ 93dd4 <__cxa_atexit@plt+0x8800c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [pc, #40] @ 93dd8 <__cxa_atexit@plt+0x88010> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r8, r0, asr lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 84008 <__cxa_atexit@plt+0x78240> │ │ │ │ + ldr r3, [pc, #60] @ 84018 <__cxa_atexit@plt+0x78250> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83ff8 <__cxa_atexit@plt+0x78230> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8401c <__cxa_atexit@plt+0x78254> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01fd2d94 │ │ │ │ - andseq lr, r1, #68, 12 @ 0x4400000 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - andeq r0, r0, r7, asr #2 │ │ │ │ - ldrsbeq r3, [sp, #144]! @ 0x90 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrsbeq r8, [lr, #212]! @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, fp │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #44 @ 0x2c │ │ │ │ - cmp r3, ip │ │ │ │ - bcc 93e98 <__cxa_atexit@plt+0x880d0> │ │ │ │ - ldr r2, [pc, #176] @ 93ec0 <__cxa_atexit@plt+0x880f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r1, r9, #1 │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #124] @ 93ec4 <__cxa_atexit@plt+0x880fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r2, [pc, #108] @ 93ec8 <__cxa_atexit@plt+0x88100> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #8]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, sl │ │ │ │ - ldr r9, [sp] │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 91760 <__cxa_atexit@plt+0x85998> │ │ │ │ - ldr r7, [pc, #44] @ 93ecc <__cxa_atexit@plt+0x88104> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 84088 <__cxa_atexit@plt+0x782c0> │ │ │ │ + ldr r3, [pc, #60] @ 84098 <__cxa_atexit@plt+0x782d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 84078 <__cxa_atexit@plt+0x782b0> │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8409c <__cxa_atexit@plt+0x782d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff190 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - mvnseq r3, r4, ror r9 │ │ │ │ - mvnseq r3, r4, ror #17 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r8, r8, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 93f30 <__cxa_atexit@plt+0x88168> │ │ │ │ - ldr r7, [pc, #76] @ 93f40 <__cxa_atexit@plt+0x88178> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 84108 <__cxa_atexit@plt+0x78340> │ │ │ │ + ldr r3, [pc, #60] @ 84118 <__cxa_atexit@plt+0x78350> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 840f8 <__cxa_atexit@plt+0x78330> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8411c <__cxa_atexit@plt+0x78354> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 93f20 <__cxa_atexit@plt+0x88158> │ │ │ │ - ldr r2, [pc, #60] @ 93f44 <__cxa_atexit@plt+0x8817c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrsbeq r8, [lr, #204]! @ 0xcc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 84188 <__cxa_atexit@plt+0x783c0> │ │ │ │ + ldr r3, [pc, #60] @ 84198 <__cxa_atexit@plt+0x783d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 84178 <__cxa_atexit@plt+0x783b0> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93f48 <__cxa_atexit@plt+0x88180> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8419c <__cxa_atexit@plt+0x783d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq r3, r4, ror #17 │ │ │ │ - mvnseq r3, ip, ror #16 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 93f74 <__cxa_atexit@plt+0x881ac> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r8, r0, ror #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 84200 <__cxa_atexit@plt+0x78438> │ │ │ │ + ldr r3, [pc, #52] @ 84210 <__cxa_atexit@plt+0x78448> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq r3, r0, asr #16 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 91760 <__cxa_atexit@plt+0x85998> │ │ │ │ - mvnseq r3, ip, ror r8 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 841f0 <__cxa_atexit@plt+0x78428> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 84214 <__cxa_atexit@plt+0x7844c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + mvnseq r8, ip, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93ff4 <__cxa_atexit@plt+0x8822c> │ │ │ │ - ldr r3, [pc, #76] @ 94004 <__cxa_atexit@plt+0x8823c> │ │ │ │ + bhi 84270 <__cxa_atexit@plt+0x784a8> │ │ │ │ + ldr r3, [pc, #52] @ 84280 <__cxa_atexit@plt+0x784b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 93fe4 <__cxa_atexit@plt+0x8821c> │ │ │ │ - ldr r3, [pc, #60] @ 94008 <__cxa_atexit@plt+0x88240> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 84260 <__cxa_atexit@plt+0x78498> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 84284 <__cxa_atexit@plt+0x784bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + mvnseq r8, r0, lsl #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 842e0 <__cxa_atexit@plt+0x78518> │ │ │ │ + ldr r3, [pc, #52] @ 842f0 <__cxa_atexit@plt+0x78528> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 842d0 <__cxa_atexit@plt+0x78508> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 842f4 <__cxa_atexit@plt+0x7852c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + mvnseq r8, r4, lsl fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 84358 <__cxa_atexit@plt+0x78590> │ │ │ │ + ldr r3, [pc, #60] @ 84368 <__cxa_atexit@plt+0x785a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 84348 <__cxa_atexit@plt+0x78580> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9400c <__cxa_atexit@plt+0x88244> │ │ │ │ + ldr r7, [pc, #12] @ 8436c <__cxa_atexit@plt+0x785a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq r3, r0, lsr #16 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 947a4 <__cxa_atexit@plt+0x889dc> │ │ │ │ - mvnseq r2, ip, lsl r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r8, r0, lsr #21 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 940d4 <__cxa_atexit@plt+0x8830c> │ │ │ │ - ldr r1, [pc, #184] @ 940f4 <__cxa_atexit@plt+0x8832c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 940f8 <__cxa_atexit@plt+0x88330> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 940bc <__cxa_atexit@plt+0x882f4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 940c8 <__cxa_atexit@plt+0x88300> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 940e0 <__cxa_atexit@plt+0x88318> │ │ │ │ - ldr r5, [pc, #116] @ 940fc <__cxa_atexit@plt+0x88334> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 94100 <__cxa_atexit@plt+0x88338> │ │ │ │ + bhi 843d8 <__cxa_atexit@plt+0x78610> │ │ │ │ + ldr r3, [pc, #60] @ 843e8 <__cxa_atexit@plt+0x78620> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 843c8 <__cxa_atexit@plt+0x78600> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 843ec <__cxa_atexit@plt+0x78624> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r8, r4, lsr #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 84458 <__cxa_atexit@plt+0x78690> │ │ │ │ + ldr r3, [pc, #60] @ 84470 <__cxa_atexit@plt+0x786a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 94104 <__cxa_atexit@plt+0x8833c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #52] @ 84474 <__cxa_atexit@plt+0x786ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 84478 <__cxa_atexit@plt+0x786b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r2, #204, 30 @ 0x330 │ │ │ │ + andseq lr, r2, #136, 4 @ 0x80000008 │ │ │ │ + mvnseq r8, r8, lsr #19 │ │ │ │ + mvnseq r8, r8, asr r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 844d0 <__cxa_atexit@plt+0x78708> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 844c8 <__cxa_atexit@plt+0x78700> │ │ │ │ + ldr r8, [pc, #40] @ 844d8 <__cxa_atexit@plt+0x78710> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 844dc <__cxa_atexit@plt+0x78714> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1859f6c <__cxa_atexit@plt+0x184e1a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq lr, r1, #156, 6 @ 0x70000002 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq lr, r1, #100, 6 @ 0x90000001 │ │ │ │ - andseq lr, r1, #96, 6 @ 0x80000001 │ │ │ │ - mvnseq r2, ip, lsr #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 94168 <__cxa_atexit@plt+0x883a0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 94178 <__cxa_atexit@plt+0x883b0> │ │ │ │ - ldr r3, [pc, #76] @ 9418c <__cxa_atexit@plt+0x883c4> │ │ │ │ + mvneq r3, r9, ror #3 │ │ │ │ + andseq sp, r2, #44, 30 @ 0xb0 │ │ │ │ + mvnseq r8, r0, lsr #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 84578 <__cxa_atexit@plt+0x787b0> │ │ │ │ + ldr r3, [pc, #132] @ 84588 <__cxa_atexit@plt+0x787c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 94190 <__cxa_atexit@plt+0x883c8> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + b 84558 <__cxa_atexit@plt+0x78790> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 84564 <__cxa_atexit@plt+0x7879c> │ │ │ │ + ldr r7, [r8, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8458c <__cxa_atexit@plt+0x787c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ 84590 <__cxa_atexit@plt+0x787c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 94194 <__cxa_atexit@plt+0x883cc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq lr, r1, #172, 4 @ 0xc000000a │ │ │ │ - andseq lr, r1, #176, 4 │ │ │ │ - @ instruction: 0x01fd269c │ │ │ │ + ldr r7, [pc, #20] @ 84594 <__cxa_atexit@plt+0x787cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + mvnseq r8, r0, lsr #17 │ │ │ │ + @ instruction: 0x01fe8898 │ │ │ │ + @ instruction: 0x01fe889c │ │ │ │ + mvnseq r8, ip, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 941b8 <__cxa_atexit@plt+0x883f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 845ec <__cxa_atexit@plt+0x78824> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 845d4 <__cxa_atexit@plt+0x7880c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 845d4 <__cxa_atexit@plt+0x7880c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + b 845f0 <__cxa_atexit@plt+0x78828> │ │ │ │ + ldr r7, [pc, #36] @ 84600 <__cxa_atexit@plt+0x78838> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #28] @ 84604 <__cxa_atexit@plt+0x7883c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + mvnseq r8, r0, lsr r8 │ │ │ │ + mvnseq r8, r4, lsr #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8463c <__cxa_atexit@plt+0x78874> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 84644 <__cxa_atexit@plt+0x7887c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r2, #188, 26 @ 0x2f00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9420c <__cxa_atexit@plt+0x88444> │ │ │ │ - ldr lr, [pc, #60] @ 94224 <__cxa_atexit@plt+0x8845c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + bcc 8469c <__cxa_atexit@plt+0x788d4> │ │ │ │ + ldr r2, [pc, #60] @ 846ac <__cxa_atexit@plt+0x788e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #40] @ 846b0 <__cxa_atexit@plt+0x788e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r2, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 94228 <__cxa_atexit@plt+0x88460> │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andseq sp, r2, #128, 26 @ 0x2000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 846f8 <__cxa_atexit@plt+0x78930> │ │ │ │ + ldr r3, [pc, #52] @ 84710 <__cxa_atexit@plt+0x78948> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r1, #44, 6 @ 0xb0000000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + stmib r7, {r3, sl} │ │ │ │ + str r9, [r7, #12] │ │ │ │ + sub r3, r6, #7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r7, [pc, #20] @ 84714 <__cxa_atexit@plt+0x7894c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + mvnseq r8, r4, lsr #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8474c <__cxa_atexit@plt+0x78984> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 84754 <__cxa_atexit@plt+0x7898c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r2, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 847b4 <__cxa_atexit@plt+0x789ec> │ │ │ │ + ldr lr, [pc, #72] @ 847bc <__cxa_atexit@plt+0x789f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ 847c0 <__cxa_atexit@plt+0x789f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 847a4 <__cxa_atexit@plt+0x789dc> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq sp, r2, #100, 24 @ 0x6400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 84844 <__cxa_atexit@plt+0x78a7c> │ │ │ │ + ldr r7, [pc, #88] @ 8485c <__cxa_atexit@plt+0x78a94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #84] @ 84860 <__cxa_atexit@plt+0x78a98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r7, [pc, #48] @ 84864 <__cxa_atexit@plt+0x78a9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + mov r7, sl │ │ │ │ + mov r9, r3 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r7, [pc, #28] @ 84868 <__cxa_atexit@plt+0x78aa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + andseq sp, r2, #88, 24 @ 0x5800 │ │ │ │ + ldrsbeq r8, [lr, #92]! @ 0x5c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 848cc <__cxa_atexit@plt+0x78b04> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 94274 <__cxa_atexit@plt+0x884ac> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 9428c <__cxa_atexit@plt+0x884c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 94290 <__cxa_atexit@plt+0x884c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r1, #180, 4 @ 0x4000000b │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq r2, r0, lsr #11 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 848d4 <__cxa_atexit@plt+0x78b0c> │ │ │ │ + ldr r2, [pc, #76] @ 848e4 <__cxa_atexit@plt+0x78b1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ 848e8 <__cxa_atexit@plt+0x78b20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andseq sp, r2, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 94350 <__cxa_atexit@plt+0x88588> │ │ │ │ - ldr r1, [pc, #184] @ 94370 <__cxa_atexit@plt+0x885a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 94374 <__cxa_atexit@plt+0x885ac> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 84920 <__cxa_atexit@plt+0x78b58> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 84928 <__cxa_atexit@plt+0x78b60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 94338 <__cxa_atexit@plt+0x88570> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 94344 <__cxa_atexit@plt+0x8857c> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 9435c <__cxa_atexit@plt+0x88594> │ │ │ │ - ldr r5, [pc, #116] @ 94378 <__cxa_atexit@plt+0x885b0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 9437c <__cxa_atexit@plt+0x885b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 94380 <__cxa_atexit@plt+0x885b8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andseq sp, r2, #216, 20 @ 0xd8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 84988 <__cxa_atexit@plt+0x78bc0> │ │ │ │ + ldr lr, [pc, #72] @ 84990 <__cxa_atexit@plt+0x78bc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ 84994 <__cxa_atexit@plt+0x78bcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 84978 <__cxa_atexit@plt+0x78bb0> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq lr, r1, #32, 2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq lr, r1, #232 @ 0xe8 │ │ │ │ - andseq lr, r1, #228 @ 0xe4 │ │ │ │ - ldrheq r2, [sp, #64]! @ 0x40 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq sp, r2, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 943e4 <__cxa_atexit@plt+0x8861c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 84a28 <__cxa_atexit@plt+0x78c60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 84a34 <__cxa_atexit@plt+0x78c6c> │ │ │ │ + ldr lr, [pc, #96] @ 84a44 <__cxa_atexit@plt+0x78c7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [pc, #84] @ 84a48 <__cxa_atexit@plt+0x78c80> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r7, [pc, #56] @ 84a4c <__cxa_atexit@plt+0x78c84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andseq sp, r2, #120, 20 @ 0x78000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 84ab0 <__cxa_atexit@plt+0x78ce8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 84ab8 <__cxa_atexit@plt+0x78cf0> │ │ │ │ + ldr r2, [pc, #76] @ 84ac8 <__cxa_atexit@plt+0x78d00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ 84acc <__cxa_atexit@plt+0x78d04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + andseq sp, r2, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 84b18 <__cxa_atexit@plt+0x78d50> │ │ │ │ + ldr r2, [pc, #56] @ 84b30 <__cxa_atexit@plt+0x78d68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r2, r9} │ │ │ │ + str r8, [r7, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 84b34 <__cxa_atexit@plt+0x78d6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + mvnseq r8, ip, lsl #6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 84bf0 <__cxa_atexit@plt+0x78e28> │ │ │ │ + ldr r7, [pc, #228] @ 84c3c <__cxa_atexit@plt+0x78e74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 84be0 <__cxa_atexit@plt+0x78e18> │ │ │ │ + ldr r1, [pc, #212] @ 84c40 <__cxa_atexit@plt+0x78e78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [sl, #3] │ │ │ │ + mov r0, sl │ │ │ │ + ldr sl, [sl, #7] │ │ │ │ + ldr r9, [r0, #11] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #-4]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r9, [r2, #-4] │ │ │ │ + str r1, [r2] │ │ │ │ add r1, r6, #12 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 943f4 <__cxa_atexit@plt+0x8862c> │ │ │ │ - ldr r3, [pc, #76] @ 94408 <__cxa_atexit@plt+0x88640> │ │ │ │ + bcc 84c00 <__cxa_atexit@plt+0x78e38> │ │ │ │ + ldr r3, [pc, #160] @ 84c44 <__cxa_atexit@plt+0x78e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 9440c <__cxa_atexit@plt+0x88644> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 94410 <__cxa_atexit@plt+0x88648> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + stmib r6, {r3, lr} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + sub r7, r1, #6 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 84c24 <__cxa_atexit@plt+0x78e5c> │ │ │ │ + ldr r2, [pc, #140] @ 84c50 <__cxa_atexit@plt+0x78e88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r2, r7, sl} │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #84] @ 84c4c <__cxa_atexit@plt+0x78e84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 84c48 <__cxa_atexit@plt+0x78e80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #12 │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq lr, r1, #48 @ 0x30 │ │ │ │ - andseq lr, r1, #52 @ 0x34 │ │ │ │ - mvnseq r2, r0, lsr #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 94434 <__cxa_atexit@plt+0x8866c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r9, lr │ │ │ │ + bx r2 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + mvnseq r8, r4, lsr #4 │ │ │ │ + mvnseq r8, r8, lsr r2 │ │ │ │ + andseq sp, r2, #8, 22 @ 0x2000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #172] @ 84d10 <__cxa_atexit@plt+0x78f48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r8, [r1, #4]! │ │ │ │ + str r2, [r1] │ │ │ │ + str r9, [r5] │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 84cd8 <__cxa_atexit@plt+0x78f10> │ │ │ │ + ldr r7, [pc, #124] @ 84d14 <__cxa_atexit@plt+0x78f4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 84cf8 <__cxa_atexit@plt+0x78f30> │ │ │ │ + ldr r2, [pc, #96] @ 84d1c <__cxa_atexit@plt+0x78f54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r2, r7, sl} │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 84d18 <__cxa_atexit@plt+0x78f50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + mvnseq r8, ip, asr #2 │ │ │ │ + andseq sp, r2, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94488 <__cxa_atexit@plt+0x886c0> │ │ │ │ - ldr lr, [pc, #60] @ 944a0 <__cxa_atexit@plt+0x886d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ + bcc 84d54 <__cxa_atexit@plt+0x78f8c> │ │ │ │ + ldr r2, [pc, #28] @ 84d60 <__cxa_atexit@plt+0x78f98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 944a4 <__cxa_atexit@plt+0x886dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r1, #176 @ 0xb0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 944f0 <__cxa_atexit@plt+0x88728> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 94508 <__cxa_atexit@plt+0x88740> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 9450c <__cxa_atexit@plt+0x88744> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq lr, r1, #56 @ 0x38 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq r2, r4, lsr #6 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq sp, r2, #136, 18 @ 0x220000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 84b44 <__cxa_atexit@plt+0x78d7c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94594 <__cxa_atexit@plt+0x887cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 945a0 <__cxa_atexit@plt+0x887d8> │ │ │ │ - ldr lr, [pc, #108] @ 945b0 <__cxa_atexit@plt+0x887e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 945b4 <__cxa_atexit@plt+0x887ec> │ │ │ │ + bhi 84da8 <__cxa_atexit@plt+0x78fe0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 84db0 <__cxa_atexit@plt+0x78fe8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 945b8 <__cxa_atexit@plt+0x887f0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 945bc <__cxa_atexit@plt+0x887f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andseq sp, r2, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 84e10 <__cxa_atexit@plt+0x79048> │ │ │ │ + ldr lr, [pc, #72] @ 84e18 <__cxa_atexit@plt+0x79050> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ 84e1c <__cxa_atexit@plt+0x79054> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 84e00 <__cxa_atexit@plt+0x79038> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq sp, r1, #160, 28 @ 0xa00 │ │ │ │ - andseq sp, r1, #0, 30 │ │ │ │ - andseq sp, r1, #52, 30 @ 0xd0 │ │ │ │ - mvnseq r2, ip, ror r2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94650 <__cxa_atexit@plt+0x88888> │ │ │ │ - ldr lr, [pc, #116] @ 94658 <__cxa_atexit@plt+0x88890> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq sp, r2, #8, 12 @ 0x800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 84eb0 <__cxa_atexit@plt+0x790e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 84ebc <__cxa_atexit@plt+0x790f4> │ │ │ │ + ldr lr, [pc, #96] @ 84ecc <__cxa_atexit@plt+0x79104> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 94644 <__cxa_atexit@plt+0x8887c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 94668 <__cxa_atexit@plt+0x888a0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [pc, #84] @ 84ed0 <__cxa_atexit@plt+0x79108> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r7, [pc, #56] @ 84ed4 <__cxa_atexit@plt+0x7910c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq r2, r4, ror #3 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andseq sp, r2, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 84f38 <__cxa_atexit@plt+0x79170> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 94738 <__cxa_atexit@plt+0x88970> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 946d4 <__cxa_atexit@plt+0x8890c> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 946e8 <__cxa_atexit@plt+0x88920> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 94750 <__cxa_atexit@plt+0x88988> │ │ │ │ + bcc 84f40 <__cxa_atexit@plt+0x79178> │ │ │ │ + ldr r2, [pc, #76] @ 84f50 <__cxa_atexit@plt+0x79188> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 94748 <__cxa_atexit@plt+0x88980> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ 84f54 <__cxa_atexit@plt+0x7918c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 9474c <__cxa_atexit@plt+0x88984> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 947a4 <__cxa_atexit@plt+0x889dc> │ │ │ │ - mov r6, #28 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sp, r1, #64, 26 @ 0x1000 │ │ │ │ - andseq sp, r1, #24, 26 @ 0x600 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - mvnseq r2, ip, ror #1 │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 94788 <__cxa_atexit@plt+0x889c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 947a4 <__cxa_atexit@plt+0x889dc> │ │ │ │ - andseq sp, r1, #196, 24 @ 0xc400 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - mvnseq r2, r8, lsr #1 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + andseq sp, r2, #0, 12 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94a58 <__cxa_atexit@plt+0x88c90> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r4, [r9, #19] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r4, [r9, #23] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - add r4, r7, sl │ │ │ │ - add fp, r4, r1 │ │ │ │ - sub r4, r0, sl │ │ │ │ - cmp r4, #1 │ │ │ │ - blt 94834 <__cxa_atexit@plt+0x88a6c> │ │ │ │ - add r3, r7, r1 │ │ │ │ - add ip, r3, sl │ │ │ │ - mov r3, #0 │ │ │ │ - ldrb lr, [ip, r3] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 948b8 <__cxa_atexit@plt+0x88af0> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 94914 <__cxa_atexit@plt+0x88b4c> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 94970 <__cxa_atexit@plt+0x88ba8> │ │ │ │ - sxtb r2, lr │ │ │ │ - cmn r2, #1 │ │ │ │ - ble 949cc <__cxa_atexit@plt+0x88c04> │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 94800 <__cxa_atexit@plt+0x88a38> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + bhi 85000 <__cxa_atexit@plt+0x79238> │ │ │ │ + ldr r7, [pc, #176] @ 85028 <__cxa_atexit@plt+0x79260> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 84ff0 <__cxa_atexit@plt+0x79228> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 94a70 <__cxa_atexit@plt+0x88ca8> │ │ │ │ - ldr lr, [pc, #584] @ 94ad0 <__cxa_atexit@plt+0x88d08> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 85010 <__cxa_atexit@plt+0x79248> │ │ │ │ + ldr lr, [pc, #148] @ 85030 <__cxa_atexit@plt+0x79268> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r9, [sl, #7] │ │ │ │ + ldr r7, [sl, #11] │ │ │ │ + ldr r8, [sl, #15] │ │ │ │ + ldr r0, [sl, #19] │ │ │ │ + sub r1, r2, #30 │ │ │ │ + ldr sl, [pc, #120] @ 85034 <__cxa_atexit@plt+0x7926c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - b 94a4c <__cxa_atexit@plt+0x88c84> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 94a1c <__cxa_atexit@plt+0x88c54> │ │ │ │ - ldr r7, [pc, #440] @ 94ac8 <__cxa_atexit@plt+0x88d00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 94aa0 <__cxa_atexit@plt+0x88cd8> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 94a1c <__cxa_atexit@plt+0x88c54> │ │ │ │ - ldr r7, [pc, #352] @ 94acc <__cxa_atexit@plt+0x88d04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 94aa0 <__cxa_atexit@plt+0x88cd8> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcs 94a1c <__cxa_atexit@plt+0x88c54> │ │ │ │ - ldr r7, [pc, #248] @ 94ac0 <__cxa_atexit@plt+0x88cf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 94aa0 <__cxa_atexit@plt+0x88cd8> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 94a98 <__cxa_atexit@plt+0x88cd0> │ │ │ │ - ldr lr, [pc, #152] @ 94abc <__cxa_atexit@plt+0x88cf4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 94d34 <__cxa_atexit@plt+0x88f6c> │ │ │ │ - ldr r7, [pc, #120] @ 94ad8 <__cxa_atexit@plt+0x88d10> │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 8502c <__cxa_atexit@plt+0x79264> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 94ad4 <__cxa_atexit@plt+0x88d0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #36] @ 94ac4 <__cxa_atexit@plt+0x88cfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r1, #240, 20 @ 0xf0000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andseq sp, r1, #140, 24 @ 0x8c00 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvnseq r2, ip, asr #27 │ │ │ │ - mvnseq r1, r4, ror #26 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 94b34 <__cxa_atexit@plt+0x88d6c> │ │ │ │ - ldr lr, [pc, #72] @ 94b4c <__cxa_atexit@plt+0x88d84> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 94d34 <__cxa_atexit@plt+0x88f6c> │ │ │ │ - ldr r3, [pc, #20] @ 94b50 <__cxa_atexit@plt+0x88d88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r1, #16, 20 @ 0x10000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq r1, ip, ror #25 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 94bac <__cxa_atexit@plt+0x88de4> │ │ │ │ - ldr lr, [pc, #68] @ 94bc4 <__cxa_atexit@plt+0x88dfc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 94d34 <__cxa_atexit@plt+0x88f6c> │ │ │ │ - ldr r3, [pc, #20] @ 94bc8 <__cxa_atexit@plt+0x88e00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r1, #148, 18 @ 0x250000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq r1, r4, ror ip │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + mvnseq r7, r0, lsr lr │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + andseq sp, r2, #16, 12 @ 0x1000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94c24 <__cxa_atexit@plt+0x88e5c> │ │ │ │ - ldr lr, [pc, #68] @ 94c3c <__cxa_atexit@plt+0x88e74> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 94d34 <__cxa_atexit@plt+0x88f6c> │ │ │ │ - ldr r3, [pc, #20] @ 94c40 <__cxa_atexit@plt+0x88e78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r1, #28, 18 @ 0x70000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - ldrsheq r1, [sp, #188]! @ 0xbc │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bcc 850b0 <__cxa_atexit@plt+0x792e8> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + sub r1, r6, #30 │ │ │ │ + ldr sl, [pc, #72] @ 850bc <__cxa_atexit@plt+0x792f4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #56] @ 850c0 <__cxa_atexit@plt+0x792f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq sp, r2, #88, 10 @ 0x16000000 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 84f64 <__cxa_atexit@plt+0x7919c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 84f64 <__cxa_atexit@plt+0x7919c> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8514c <__cxa_atexit@plt+0x79384> │ │ │ │ + ldr lr, [pc, #72] @ 85158 <__cxa_atexit@plt+0x79390> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #60] @ 8515c <__cxa_atexit@plt+0x79394> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r2, #-20] @ 0xffffffec │ │ │ │ + sub lr, r2, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 85140 <__cxa_atexit@plt+0x79378> │ │ │ │ + mov r7, r3 │ │ │ │ + b 85168 <__cxa_atexit@plt+0x793a0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq sp, r2, #200, 4 @ 0x8000000c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 94c9c <__cxa_atexit@plt+0x88ed4> │ │ │ │ - ldr lr, [pc, #68] @ 94cb4 <__cxa_atexit@plt+0x88eec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 85214 <__cxa_atexit@plt+0x7944c> │ │ │ │ + ldr lr, [pc, #184] @ 8523c <__cxa_atexit@plt+0x79474> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #180] @ 85240 <__cxa_atexit@plt+0x79478> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add ip, r7, #3 │ │ │ │ + ldm ip, {r9, sl, ip} │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + str ip, [r2] │ │ │ │ + str r8, [r2, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 94d34 <__cxa_atexit@plt+0x88f6c> │ │ │ │ - ldr r3, [pc, #20] @ 94cb8 <__cxa_atexit@plt+0x88ef0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r1, #164, 16 @ 0xa40000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq r1, r4, lsl #23 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 85220 <__cxa_atexit@plt+0x79458> │ │ │ │ + ldr r7, [pc, #124] @ 85248 <__cxa_atexit@plt+0x79480> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #120] @ 8524c <__cxa_atexit@plt+0x79484> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ 85250 <__cxa_atexit@plt+0x79488> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #32]! │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r8, #16]! │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #28] @ 85244 <__cxa_atexit@plt+0x7947c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #48 @ 0x30 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrsheq r7, [lr, #144]! @ 0x90 │ │ │ │ + @ instruction: 0xffff7fc8 │ │ │ │ + @ instruction: 0xffff8074 │ │ │ │ + @ instruction: 0xffff8030 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94d14 <__cxa_atexit@plt+0x88f4c> │ │ │ │ - ldr lr, [pc, #68] @ 94d2c <__cxa_atexit@plt+0x88f64> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 94d34 <__cxa_atexit@plt+0x88f6c> │ │ │ │ - ldr r3, [pc, #20] @ 94d30 <__cxa_atexit@plt+0x88f68> │ │ │ │ + bcc 85288 <__cxa_atexit@plt+0x794c0> │ │ │ │ + ldr r2, [pc, #28] @ 85294 <__cxa_atexit@plt+0x794cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq sp, r2, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 852c8 <__cxa_atexit@plt+0x79500> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 852d0 <__cxa_atexit@plt+0x79508> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 84b44 <__cxa_atexit@plt+0x78d7c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq sp, r2, #44, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 85330 <__cxa_atexit@plt+0x79568> │ │ │ │ + ldr lr, [pc, #72] @ 8533c <__cxa_atexit@plt+0x79574> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #60] @ 85340 <__cxa_atexit@plt+0x79578> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r2, #-20] @ 0xffffffec │ │ │ │ + sub lr, r2, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 85324 <__cxa_atexit@plt+0x7955c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 8534c <__cxa_atexit@plt+0x79584> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq sp, r2, #228 @ 0xe4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #140] @ 853e0 <__cxa_atexit@plt+0x79618> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq sp, r1, #44, 16 @ 0x2c0000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 94db4 <__cxa_atexit@plt+0x88fec> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 853b4 <__cxa_atexit@plt+0x795ec> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 853bc <__cxa_atexit@plt+0x795f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 94de0 <__cxa_atexit@plt+0x89018> │ │ │ │ - ldr lr, [pc, #144] @ 94e04 <__cxa_atexit@plt+0x8903c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 94e08 <__cxa_atexit@plt+0x89040> │ │ │ │ + bcc 853d0 <__cxa_atexit@plt+0x79608> │ │ │ │ + ldr r2, [pc, #100] @ 853e8 <__cxa_atexit@plt+0x79620> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 853ec <__cxa_atexit@plt+0x79624> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 94dfc <__cxa_atexit@plt+0x89034> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94dd8 <__cxa_atexit@plt+0x89010> │ │ │ │ - b 94e18 <__cxa_atexit@plt+0x89050> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 94e00 <__cxa_atexit@plt+0x89038> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #32] @ 853e4 <__cxa_atexit@plt+0x7961c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff2ac │ │ │ │ - andseq sp, r1, #216, 12 @ 0xd800000 │ │ │ │ - mvnseq r1, r4, lsr sl │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andseq sp, r2, #84 @ 0x54 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + andseq sp, r2, #76, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94ee8 <__cxa_atexit@plt+0x89120> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 94f3c <__cxa_atexit@plt+0x89174> │ │ │ │ - ldr r8, [pc, #312] @ 94f74 <__cxa_atexit@plt+0x891ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 94f78 <__cxa_atexit@plt+0x891b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 94f7c <__cxa_atexit@plt+0x891b4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 94f80 <__cxa_atexit@plt+0x891b8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ - bx r0 │ │ │ │ + bne 8544c <__cxa_atexit@plt+0x79684> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 94f4c <__cxa_atexit@plt+0x89184> │ │ │ │ - ldr r2, [pc, #108] @ 94f6c <__cxa_atexit@plt+0x891a4> │ │ │ │ + bcc 85460 <__cxa_atexit@plt+0x79698> │ │ │ │ + ldr r2, [pc, #88] @ 85474 <__cxa_atexit@plt+0x796ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 94f70 <__cxa_atexit@plt+0x891a8> │ │ │ │ + ldr lr, [pc, #72] @ 85478 <__cxa_atexit@plt+0x796b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 85470 <__cxa_atexit@plt+0x796a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 94f68 <__cxa_atexit@plt+0x891a0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff120 │ │ │ │ - andseq sp, r1, #92, 10 @ 0x17000000 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - andseq sp, r1, #144, 10 @ 0x24000000 │ │ │ │ - andseq sp, r1, #104, 12 @ 0x6800000 │ │ │ │ - ldrheq r1, [sp, #128]! @ 0x80 │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 94fe4 <__cxa_atexit@plt+0x8921c> │ │ │ │ - ldr r2, [pc, #80] @ 94ffc <__cxa_atexit@plt+0x89234> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 95000 <__cxa_atexit@plt+0x89238> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 95004 <__cxa_atexit@plt+0x8923c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff074 │ │ │ │ - andseq sp, r1, #176, 8 @ 0xb0000000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 9579c <__cxa_atexit@plt+0x899d4> │ │ │ │ - mvnseq r1, r4, lsr #16 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andseq ip, r2, #196, 30 @ 0x310 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andseq sp, r2, #180 @ 0xb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 84b44 <__cxa_atexit@plt+0x78d7c> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 950cc <__cxa_atexit@plt+0x89304> │ │ │ │ - ldr r1, [pc, #184] @ 950ec <__cxa_atexit@plt+0x89324> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 950f0 <__cxa_atexit@plt+0x89328> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 950b4 <__cxa_atexit@plt+0x892ec> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 950c0 <__cxa_atexit@plt+0x892f8> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 950d8 <__cxa_atexit@plt+0x89310> │ │ │ │ - ldr r5, [pc, #116] @ 950f4 <__cxa_atexit@plt+0x8932c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 950f8 <__cxa_atexit@plt+0x89330> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8552c <__cxa_atexit@plt+0x79764> │ │ │ │ + ldr lr, [pc, #148] @ 8554c <__cxa_atexit@plt+0x79784> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #136] @ 85550 <__cxa_atexit@plt+0x79788> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 85520 <__cxa_atexit@plt+0x79758> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 85538 <__cxa_atexit@plt+0x79770> │ │ │ │ + ldr r3, [pc, #92] @ 85554 <__cxa_atexit@plt+0x7978c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 950fc <__cxa_atexit@plt+0x89334> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r8, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq sp, r1, #164, 6 @ 0x90000002 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq sp, r1, #108, 6 @ 0xb0000001 │ │ │ │ - andseq sp, r1, #104, 6 @ 0xa0000001 │ │ │ │ - mvnseq r1, r4, lsr r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 95160 <__cxa_atexit@plt+0x89398> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 95170 <__cxa_atexit@plt+0x893a8> │ │ │ │ - ldr r3, [pc, #76] @ 95184 <__cxa_atexit@plt+0x893bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 95188 <__cxa_atexit@plt+0x893c0> │ │ │ │ + mov r6, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andseq ip, r2, #32, 30 @ 0x80 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 855a0 <__cxa_atexit@plt+0x797d8> │ │ │ │ + ldr r2, [pc, #48] @ 855ac <__cxa_atexit@plt+0x797e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 855f0 <__cxa_atexit@plt+0x79828> │ │ │ │ + ldr r1, [pc, #44] @ 855f8 <__cxa_atexit@plt+0x79830> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #32] @ 855fc <__cxa_atexit@plt+0x79834> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 9518c <__cxa_atexit@plt+0x893c4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq sp, r1, #180, 4 @ 0x4000000b │ │ │ │ - andseq sp, r1, #184, 4 @ 0x8000000b │ │ │ │ - mvnseq r1, r4, lsr #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 951b0 <__cxa_atexit@plt+0x893e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andseq ip, r2, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95204 <__cxa_atexit@plt+0x8943c> │ │ │ │ - ldr lr, [pc, #60] @ 9521c <__cxa_atexit@plt+0x89454> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 95220 <__cxa_atexit@plt+0x89458> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r1, #52, 6 @ 0xd0000000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9526c <__cxa_atexit@plt+0x894a4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 95284 <__cxa_atexit@plt+0x894bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ + bcc 85658 <__cxa_atexit@plt+0x79890> │ │ │ │ + ldr r2, [pc, #44] @ 85668 <__cxa_atexit@plt+0x798a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 95288 <__cxa_atexit@plt+0x894c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r1, #188, 4 @ 0xc000000b │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq r1, r8, lsr #11 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 95348 <__cxa_atexit@plt+0x89580> │ │ │ │ - ldr r1, [pc, #184] @ 95368 <__cxa_atexit@plt+0x895a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #164] @ 9536c <__cxa_atexit@plt+0x895a4> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 856a0 <__cxa_atexit@plt+0x798d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 856a8 <__cxa_atexit@plt+0x798e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 95330 <__cxa_atexit@plt+0x89568> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 9533c <__cxa_atexit@plt+0x89574> │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r5, r1 │ │ │ │ - bcc 95354 <__cxa_atexit@plt+0x8958c> │ │ │ │ - ldr r5, [pc, #116] @ 95370 <__cxa_atexit@plt+0x895a8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #112] @ 95374 <__cxa_atexit@plt+0x895ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r6, [pc, #92] @ 95378 <__cxa_atexit@plt+0x895b0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq sp, r1, #40, 2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq sp, r1, #240 @ 0xf0 │ │ │ │ - andseq sp, r1, #236 @ 0xec │ │ │ │ - ldrheq r1, [sp, #72]! @ 0x48 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 953dc <__cxa_atexit@plt+0x89614> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 953ec <__cxa_atexit@plt+0x89624> │ │ │ │ - ldr r3, [pc, #76] @ 95400 <__cxa_atexit@plt+0x89638> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #72] @ 95404 <__cxa_atexit@plt+0x8963c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r6, [pc, #60] @ 95408 <__cxa_atexit@plt+0x89640> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - sub r8, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ + andseq ip, r2, #88, 26 @ 0x1600 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 85708 <__cxa_atexit@plt+0x79940> │ │ │ │ + ldr lr, [pc, #72] @ 85710 <__cxa_atexit@plt+0x79948> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ 85714 <__cxa_atexit@plt+0x7994c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 856f8 <__cxa_atexit@plt+0x79930> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andseq sp, r1, #56 @ 0x38 │ │ │ │ - andseq sp, r1, #60 @ 0x3c │ │ │ │ - mvnseq r1, r8, lsr #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9542c <__cxa_atexit@plt+0x89664> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 95480 <__cxa_atexit@plt+0x896b8> │ │ │ │ - ldr lr, [pc, #60] @ 95498 <__cxa_atexit@plt+0x896d0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 9549c <__cxa_atexit@plt+0x896d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r1, #184 @ 0xb8 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq ip, r2, #16, 26 @ 0x400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 954e8 <__cxa_atexit@plt+0x89720> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 95500 <__cxa_atexit@plt+0x89738> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 95504 <__cxa_atexit@plt+0x8973c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq sp, r1, #64 @ 0x40 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - mvnseq r1, ip, lsr #6 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9558c <__cxa_atexit@plt+0x897c4> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 857a8 <__cxa_atexit@plt+0x799e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95598 <__cxa_atexit@plt+0x897d0> │ │ │ │ - ldr lr, [pc, #108] @ 955a8 <__cxa_atexit@plt+0x897e0> │ │ │ │ + bcc 857b4 <__cxa_atexit@plt+0x799ec> │ │ │ │ + ldr lr, [pc, #96] @ 857c4 <__cxa_atexit@plt+0x799fc> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 955ac <__cxa_atexit@plt+0x897e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r0, r1, r8, ip} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #72] @ 955b0 <__cxa_atexit@plt+0x897e8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r5, r7} │ │ │ │ - ldr r7, [pc, #60] @ 955b4 <__cxa_atexit@plt+0x897ec> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #84] @ 857c8 <__cxa_atexit@plt+0x79a00> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r7, [pc, #56] @ 857cc <__cxa_atexit@plt+0x79a04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andseq ip, r1, #168, 28 @ 0xa80 │ │ │ │ - andseq ip, r1, #8, 30 │ │ │ │ - andseq ip, r1, #60, 30 @ 0xf0 │ │ │ │ - mvnseq r1, r4, lsl #5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 95648 <__cxa_atexit@plt+0x89880> │ │ │ │ - ldr lr, [pc, #116] @ 95650 <__cxa_atexit@plt+0x89888> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9563c <__cxa_atexit@plt+0x89874> │ │ │ │ - mov r7, r8 │ │ │ │ - b 95660 <__cxa_atexit@plt+0x89898> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq r1, ip, ror #3 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andseq ip, r2, #248, 24 @ 0xf800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 85830 <__cxa_atexit@plt+0x79a68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95730 <__cxa_atexit@plt+0x89968> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 956cc <__cxa_atexit@plt+0x89904> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 956e0 <__cxa_atexit@plt+0x89918> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 95748 <__cxa_atexit@plt+0x89980> │ │ │ │ + bcc 85838 <__cxa_atexit@plt+0x79a70> │ │ │ │ + ldr r2, [pc, #76] @ 85848 <__cxa_atexit@plt+0x79a80> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 95740 <__cxa_atexit@plt+0x89978> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ 8584c <__cxa_atexit@plt+0x79a84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 95744 <__cxa_atexit@plt+0x8997c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 9579c <__cxa_atexit@plt+0x899d4> │ │ │ │ - mov r6, #28 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq ip, r1, #72, 26 @ 0x1200 │ │ │ │ - andseq ip, r1, #32, 26 @ 0x800 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrsheq r1, [sp, #4]! │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 95780 <__cxa_atexit@plt+0x899b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 9579c <__cxa_atexit@plt+0x899d4> │ │ │ │ - andseq ip, r1, #204, 24 @ 0xcc00 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - ldrheq r1, [sp, #0]! │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + andseq ip, r2, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95924 <__cxa_atexit@plt+0x89b5c> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r2, [r9, #19] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r9, #23] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, lr, sl │ │ │ │ - add fp, r2, r1 │ │ │ │ - sub r3, r0, sl │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 95814 <__cxa_atexit@plt+0x89a4c> │ │ │ │ - add r2, lr, r1 │ │ │ │ - add r4, r2, sl │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb ip, [r4, r2] │ │ │ │ - sub r7, ip, #48 @ 0x30 │ │ │ │ - cmp r7, #10 │ │ │ │ - bcs 95898 <__cxa_atexit@plt+0x89ad0> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 957f8 <__cxa_atexit@plt+0x89a30> │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 9593c <__cxa_atexit@plt+0x89b74> │ │ │ │ - ldr lr, [pc, #296] @ 95990 <__cxa_atexit@plt+0x89bc8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r5, r5, #44 @ 0x2c │ │ │ │ - mov r6, r2 │ │ │ │ - b 95918 <__cxa_atexit@plt+0x89b50> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r8, r1 │ │ │ │ - bcc 95964 <__cxa_atexit@plt+0x89b9c> │ │ │ │ - ldr lr, [pc, #152] @ 95988 <__cxa_atexit@plt+0x89bc0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ + bhi 85884 <__cxa_atexit@plt+0x79abc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 8588c <__cxa_atexit@plt+0x79ac4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - b 95a8c <__cxa_atexit@plt+0x89cc4> │ │ │ │ - ldr r7, [pc, #108] @ 95998 <__cxa_atexit@plt+0x89bd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r7, r2 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 95994 <__cxa_atexit@plt+0x89bcc> │ │ │ │ + andseq ip, r2, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 858e0 <__cxa_atexit@plt+0x79b18> │ │ │ │ + ldr r7, [pc, #52] @ 858f4 <__cxa_atexit@plt+0x79b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #32] @ 9598c <__cxa_atexit@plt+0x89bc4> │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 858d4 <__cxa_atexit@plt+0x79b0c> │ │ │ │ + mov r7, sl │ │ │ │ + b 85b0c <__cxa_atexit@plt+0x79d44> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 858f8 <__cxa_atexit@plt+0x79b30> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq ip, r1, #36, 24 @ 0x2400 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq ip, r1, #172, 24 @ 0xac00 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - mvnseq r1, r8, lsl #30 │ │ │ │ - mvnseq r0, r4, lsr #29 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + mvnseq r7, r8, asr r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 85958 <__cxa_atexit@plt+0x79b90> │ │ │ │ + ldr lr, [pc, #72] @ 85964 <__cxa_atexit@plt+0x79b9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #60] @ 85968 <__cxa_atexit@plt+0x79ba0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r2, #-20] @ 0xffffffec │ │ │ │ + sub lr, r2, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 8594c <__cxa_atexit@plt+0x79b84> │ │ │ │ + mov r7, r3 │ │ │ │ + b 85974 <__cxa_atexit@plt+0x79bac> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq ip, r2, #188, 20 @ 0xbc000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 959f4 <__cxa_atexit@plt+0x89c2c> │ │ │ │ - ldr lr, [pc, #72] @ 95a0c <__cxa_atexit@plt+0x89c44> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 85a20 <__cxa_atexit@plt+0x79c58> │ │ │ │ + ldr lr, [pc, #184] @ 85a48 <__cxa_atexit@plt+0x79c80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #180] @ 85a4c <__cxa_atexit@plt+0x79c84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add ip, r7, #3 │ │ │ │ + ldm ip, {r9, sl, ip} │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + str ip, [r2] │ │ │ │ + str r8, [r2, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 95a8c <__cxa_atexit@plt+0x89cc4> │ │ │ │ - ldr r3, [pc, #20] @ 95a10 <__cxa_atexit@plt+0x89c48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r1, #80, 22 @ 0x14000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mvnseq r0, ip, lsr #28 │ │ │ │ - andeq pc, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 85a2c <__cxa_atexit@plt+0x79c64> │ │ │ │ + ldr r7, [pc, #124] @ 85a54 <__cxa_atexit@plt+0x79c8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #120] @ 85a58 <__cxa_atexit@plt+0x79c90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ 85a5c <__cxa_atexit@plt+0x79c94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #32]! │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r8, #16]! │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #28] @ 85a50 <__cxa_atexit@plt+0x79c88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #48 @ 0x30 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + mvnseq r7, r4, ror #3 │ │ │ │ + @ instruction: 0xffff77bc │ │ │ │ + @ instruction: 0xffff7868 │ │ │ │ + @ instruction: 0xffff7824 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95a6c <__cxa_atexit@plt+0x89ca4> │ │ │ │ - ldr lr, [pc, #68] @ 95a84 <__cxa_atexit@plt+0x89cbc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 95a8c <__cxa_atexit@plt+0x89cc4> │ │ │ │ - ldr r3, [pc, #20] @ 95a88 <__cxa_atexit@plt+0x89cc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq ip, r1, #212, 20 @ 0xd4000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - add r2, r0, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 95b0c <__cxa_atexit@plt+0x89d44> │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 95b38 <__cxa_atexit@plt+0x89d70> │ │ │ │ - ldr lr, [pc, #144] @ 95b5c <__cxa_atexit@plt+0x89d94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r5, #36 @ 0x24 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r7, [r5, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 95b60 <__cxa_atexit@plt+0x89d98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #64] @ 95b54 <__cxa_atexit@plt+0x89d8c> │ │ │ │ + bcc 85a94 <__cxa_atexit@plt+0x79ccc> │ │ │ │ + ldr r2, [pc, #28] @ 85aa0 <__cxa_atexit@plt+0x79cd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andseq ip, r2, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 85ae8 <__cxa_atexit@plt+0x79d20> │ │ │ │ + ldr r7, [pc, #52] @ 85afc <__cxa_atexit@plt+0x79d34> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95b30 <__cxa_atexit@plt+0x89d68> │ │ │ │ - b 95b70 <__cxa_atexit@plt+0x89da8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 85adc <__cxa_atexit@plt+0x79d14> │ │ │ │ + mov r7, sl │ │ │ │ + b 85b0c <__cxa_atexit@plt+0x79d44> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 95b58 <__cxa_atexit@plt+0x89d90> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff54c │ │ │ │ - andseq ip, r1, #128, 18 @ 0x200000 │ │ │ │ - ldrsbeq r0, [sp, #204]! @ 0xcc │ │ │ │ - andeq r7, r0, sp, asr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 95c40 <__cxa_atexit@plt+0x89e78> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 95c94 <__cxa_atexit@plt+0x89ecc> │ │ │ │ - ldr r8, [pc, #312] @ 95ccc <__cxa_atexit@plt+0x89f04> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #308] @ 95cd0 <__cxa_atexit@plt+0x89f08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [pc, #280] @ 95cd4 <__cxa_atexit@plt+0x89f0c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r1, r3, #86 @ 0x56 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [r5, #56]! @ 0x38 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r0, r2, r9, lr} │ │ │ │ - ldr ip, [pc, #204] @ 95cd8 <__cxa_atexit@plt+0x89f10> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - add r1, r6, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ + ldr r7, [pc, #16] @ 85b00 <__cxa_atexit@plt+0x79d38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + mvnseq r7, r0, asr r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 95ca4 <__cxa_atexit@plt+0x89edc> │ │ │ │ - ldr r2, [pc, #108] @ 95cc4 <__cxa_atexit@plt+0x89efc> │ │ │ │ + add r8, r6, #176 @ 0xb0 │ │ │ │ + cmp r2, r8 │ │ │ │ + bcc 85c58 <__cxa_atexit@plt+0x79e90> │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + add ip, r7, #7 │ │ │ │ + ldm ip, {r2, r9, sl, ip} │ │ │ │ + ldr r1, [r7, #23] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr lr, [r7, #31] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #35] @ 0x23 │ │ │ │ + ldr r3, [r7, #39] @ 0x27 │ │ │ │ + ldr r7, [pc, #284] @ 85c68 <__cxa_atexit@plt+0x79ea0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r8, #111 @ 0x6f │ │ │ │ + str r7, [r6, #168] @ 0xa8 │ │ │ │ + str lr, [r6, #164] @ 0xa4 │ │ │ │ + str r0, [r6, #160] @ 0xa0 │ │ │ │ + str r1, [r6, #156] @ 0x9c │ │ │ │ + sub r7, r8, #99 @ 0x63 │ │ │ │ + str r7, [r6, #152] @ 0x98 │ │ │ │ + sub r7, r8, #87 @ 0x57 │ │ │ │ + str r7, [r6, #148] @ 0x94 │ │ │ │ + str r2, [r6, #140] @ 0x8c │ │ │ │ + ldr r7, [pc, #236] @ 85c6c <__cxa_atexit@plt+0x79ea4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #132] @ 0x84 │ │ │ │ + ldr r0, [pc, #228] @ 85c70 <__cxa_atexit@plt+0x79ea8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r4, [r6, #128] @ 0x80 │ │ │ │ + str r9, [r6, #104] @ 0x68 │ │ │ │ + ldr r1, [pc, #216] @ 85c74 <__cxa_atexit@plt+0x79eac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #212] @ 85c78 <__cxa_atexit@plt+0x79eb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - ldr lr, [pc, #92] @ 95cc8 <__cxa_atexit@plt+0x89f00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #20] @ 95cc0 <__cxa_atexit@plt+0x89ef8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff3c0 │ │ │ │ - andseq ip, r1, #4, 16 @ 0x40000 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - andseq ip, r1, #56, 16 @ 0x380000 │ │ │ │ - andseq ip, r1, #16, 18 @ 0x40000 │ │ │ │ - mvnseq r0, r8, asr fp │ │ │ │ - andeq r7, r0, sp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #208] @ 85c7c <__cxa_atexit@plt+0x79eb4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldmib r5, {r4, r7} │ │ │ │ + ldr lr, [pc, #200] @ 85c80 <__cxa_atexit@plt+0x79eb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #124] @ 0x7c │ │ │ │ + str r4, [r6, #120] @ 0x78 │ │ │ │ + str r4, [r6, #108] @ 0x6c │ │ │ │ + str ip, [r6, #80] @ 0x50 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + str sl, [r6, #88] @ 0x58 │ │ │ │ + str r7, [r6, #92] @ 0x5c │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r4, r7, fp} │ │ │ │ + ldr r0, [pc, #160] @ 85c84 <__cxa_atexit@plt+0x79ebc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r4, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 95d3c <__cxa_atexit@plt+0x89f74> │ │ │ │ - ldr r2, [pc, #80] @ 95d54 <__cxa_atexit@plt+0x89f8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr lr, [pc, #64] @ 95d58 <__cxa_atexit@plt+0x89f90> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldmdb r5, {r0, r2, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 95d5c <__cxa_atexit@plt+0x89f94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffff314 │ │ │ │ - andseq ip, r1, #88, 14 @ 0x1600000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - mvnseq r0, r0, ror #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 95de4 <__cxa_atexit@plt+0x8a01c> │ │ │ │ - ldr r2, [pc, #152] @ 95e18 <__cxa_atexit@plt+0x8a050> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 95dec <__cxa_atexit@plt+0x8a024> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 95df4 <__cxa_atexit@plt+0x8a02c> │ │ │ │ - ldr r7, [pc, #116] @ 95e20 <__cxa_atexit@plt+0x8a058> │ │ │ │ + str r1, [r3, #96]! @ 0x60 │ │ │ │ + str r3, [r6, #144] @ 0x90 │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #112]! @ 0x70 │ │ │ │ + str r1, [r6, #136] @ 0x88 │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #20]! │ │ │ │ + mov r3, r6 │ │ │ │ + str r0, [r3, #40]! @ 0x28 │ │ │ │ + add lr, r6, #48 @ 0x30 │ │ │ │ + stm lr, {r4, r7, fp} │ │ │ │ + str r9, [r6, #60] @ 0x3c │ │ │ │ + str r3, [r6, #64] @ 0x40 │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + ldr r4, [pc, #84] @ 85c88 <__cxa_atexit@plt+0x79ec0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str r6, [r6, #172] @ 0xac │ │ │ │ + sub r7, r8, #39 @ 0x27 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r6, r8 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #176 @ 0xb0 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffff5a8 │ │ │ │ + andseq ip, r2, #92, 22 @ 0x17000 │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + andseq ip, r2, #92, 16 @ 0x5c0000 │ │ │ │ + @ instruction: 0xfffff720 │ │ │ │ + @ instruction: 0xfffff8b8 │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 85cd0 <__cxa_atexit@plt+0x79f08> │ │ │ │ + ldr r7, [pc, #52] @ 85ce4 <__cxa_atexit@plt+0x79f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 95e24 <__cxa_atexit@plt+0x8a05c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r7, [pc, #84] @ 95e28 <__cxa_atexit@plt+0x8a060> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea0b8 <__cxa_atexit@plt+0x1ede2f0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 85cc4 <__cxa_atexit@plt+0x79efc> │ │ │ │ + mov r7, sl │ │ │ │ + b 85b0c <__cxa_atexit@plt+0x79d44> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r1, r6 │ │ │ │ - b 95dfc <__cxa_atexit@plt+0x8a034> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 95e1c <__cxa_atexit@plt+0x8a054> │ │ │ │ + ldr r7, [pc, #16] @ 85ce8 <__cxa_atexit@plt+0x79f20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - andseq ip, r1, #112, 12 @ 0x7000000 │ │ │ │ - mvnseq r0, r4, asr #17 │ │ │ │ - @ instruction: 0xfff87d6c │ │ │ │ - andseq ip, r1, #20, 14 @ 0x500000 │ │ │ │ - andseq ip, r1, #52, 12 @ 0x3400000 │ │ │ │ - @ instruction: 0x01fd0890 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + mvnseq r7, r8, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldr r9, [pc, #132] @ 95ecc <__cxa_atexit@plt+0x8a104> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #128] @ 95ed0 <__cxa_atexit@plt+0x8a108> │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 95e98 <__cxa_atexit@plt+0x8a0d0> │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ands r1, r8, #3 │ │ │ │ - beq 95ea8 <__cxa_atexit@plt+0x8a0e0> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 95eb8 <__cxa_atexit@plt+0x8a0f0> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - add r7, r8, #7 │ │ │ │ - ldm r7, {r0, r2, r3, r7} │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r5, #8 │ │ │ │ - stm r1, {r0, r3, r7} │ │ │ │ - sub sl, sl, #20 │ │ │ │ - mov r8, r2 │ │ │ │ - cmp fp, sl │ │ │ │ - bls 95e58 <__cxa_atexit@plt+0x8a090> │ │ │ │ - ldr r7, [pc, #56] @ 95ed8 <__cxa_atexit@plt+0x8a110> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 85d24 <__cxa_atexit@plt+0x79f5c> │ │ │ │ + ldr r3, [pc, #40] @ 85d3c <__cxa_atexit@plt+0x79f74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 85d40 <__cxa_atexit@plt+0x79f78> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95ed4 <__cxa_atexit@plt+0x8a10c> │ │ │ │ + andseq ip, r2, #8, 16 @ 0x80000 │ │ │ │ + mvnseq r7, ip, lsl r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 85d64 <__cxa_atexit@plt+0x79f9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andseq ip, r1, #28, 12 @ 0x1c00000 │ │ │ │ - @ instruction: 0x01fd199c │ │ │ │ - mvnseq r1, r8, asr r9 │ │ │ │ + andseq ip, r2, #192, 12 @ 0xc000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 95f08 <__cxa_atexit@plt+0x8a140> │ │ │ │ - ldr r7, [pc, #64] @ 95f3c <__cxa_atexit@plt+0x8a174> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr r0, [pc, #20] @ 95f38 <__cxa_atexit@plt+0x8a170> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - b 95e3c <__cxa_atexit@plt+0x8a074> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andseq ip, r1, #224, 10 @ 0x38000000 │ │ │ │ - ldrsheq r1, [sp, #132]! @ 0x84 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 95f64 <__cxa_atexit@plt+0x8a19c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - b 95e3c <__cxa_atexit@plt+0x8a074> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - mvnseq r0, r8, asr r7 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 95fcc <__cxa_atexit@plt+0x8a204> │ │ │ │ - ldr r2, [pc, #72] @ 95fd8 <__cxa_atexit@plt+0x8a210> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ 95fdc <__cxa_atexit@plt+0x8a214> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 85e0c <__cxa_atexit@plt+0x7a044> │ │ │ │ + ldr sl, [pc, #148] @ 85e24 <__cxa_atexit@plt+0x7a05c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #144] @ 85e28 <__cxa_atexit@plt+0x7a060> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #140] @ 85e2c <__cxa_atexit@plt+0x7a064> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #136] @ 85e30 <__cxa_atexit@plt+0x7a068> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #124] @ 85e34 <__cxa_atexit@plt+0x7a06c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r3, r0, #2 │ │ │ │ + ldr lr, [pc, #116] @ 85e38 <__cxa_atexit@plt+0x7a070> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r8} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - sub r7, r6, #19 │ │ │ │ + ldr ip, [r5] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + add r0, sl, #1 │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ + add r9, r9, #1 │ │ │ │ + ldr r0, [pc, #88] @ 85e3c <__cxa_atexit@plt+0x7a074> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str lr, [r7, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r0, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + str r2, [r7, #32] │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #44] @ 85e40 <__cxa_atexit@plt+0x7a078> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - andseq ip, r1, #64, 10 @ 0x10000000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 96748 <__cxa_atexit@plt+0x8a980> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r1 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 960d0 <__cxa_atexit@plt+0x8a308> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add r2, r0, r9 │ │ │ │ - sub r8, r2, r1 │ │ │ │ - cmp r9, r8 │ │ │ │ - bcs 96080 <__cxa_atexit@plt+0x8a2b8> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - ldr ip, [pc, #208] @ 960fc <__cxa_atexit@plt+0x8a334> │ │ │ │ + bx r0 │ │ │ │ + mvnseq r7, r0, asr #1 │ │ │ │ + ldrheq r7, [lr, #4]! │ │ │ │ + mvnseq r6, r4, lsl pc │ │ │ │ + andseq ip, r2, #88, 12 @ 0x5800000 │ │ │ │ + andseq ip, r2, #84, 12 @ 0x5400000 │ │ │ │ + andseq ip, r2, #24, 18 @ 0x60000 │ │ │ │ + mvnseq r7, r4, rrx │ │ │ │ + mvnseq r7, ip, asr #32 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #92 @ 0x5c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 85f48 <__cxa_atexit@plt+0x7a180> │ │ │ │ + ldr r0, [pc, #244] @ 85f60 <__cxa_atexit@plt+0x7a198> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r7, #4] │ │ │ │ + ldr r0, [pc, #236] @ 85f64 <__cxa_atexit@plt+0x7a19c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r7, #20] │ │ │ │ + str sl, [r7, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #224] @ 85f68 <__cxa_atexit@plt+0x7a1a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #2 │ │ │ │ + ldr r0, [pc, #216] @ 85f6c <__cxa_atexit@plt+0x7a1a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r1, [r7, #84] @ 0x54 │ │ │ │ + str r2, [r7, #76] @ 0x4c │ │ │ │ + ldr lr, [pc, #184] @ 85f70 <__cxa_atexit@plt+0x7a1a8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + ldr ip, [pc, #176] @ 85f74 <__cxa_atexit@plt+0x7a1ac> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ - ldr sl, [pc, #204] @ 96100 <__cxa_atexit@plt+0x8a338> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r9 │ │ │ │ - b 9604c <__cxa_atexit@plt+0x8a284> │ │ │ │ - mov r3, r1 │ │ │ │ + str ip, [r7, #28] │ │ │ │ + sub r3, r6, #87 @ 0x57 │ │ │ │ + str r3, [r7, #92] @ 0x5c │ │ │ │ + sub r3, r6, #63 @ 0x3f │ │ │ │ + str r3, [r7, #88] @ 0x58 │ │ │ │ + sub ip, r6, #50 @ 0x32 │ │ │ │ + sub r3, r6, #70 @ 0x46 │ │ │ │ + ldr r2, [pc, #144] @ 85f78 <__cxa_atexit@plt+0x7a1b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ - beq 96088 <__cxa_atexit@plt+0x8a2c0> │ │ │ │ - add r1, ip, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 9603c <__cxa_atexit@plt+0x8a274> │ │ │ │ - ldrb r3, [r2] │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ - beq 96078 <__cxa_atexit@plt+0x8a2b0> │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ - mov r3, r1 │ │ │ │ - bne 96040 <__cxa_atexit@plt+0x8a278> │ │ │ │ - b 96090 <__cxa_atexit@plt+0x8a2c8> │ │ │ │ - add r3, sl, #2 │ │ │ │ - b 96040 <__cxa_atexit@plt+0x8a278> │ │ │ │ - mov r2, r9 │ │ │ │ - b 96094 <__cxa_atexit@plt+0x8a2cc> │ │ │ │ - mov r2, r8 │ │ │ │ - b 96094 <__cxa_atexit@plt+0x8a2cc> │ │ │ │ - add r3, ip, #1 │ │ │ │ - sub r0, r2, r9 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 960d8 <__cxa_atexit@plt+0x8a310> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 96104 <__cxa_atexit@plt+0x8a33c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ + ldr r2, [pc, #132] @ 85f7c <__cxa_atexit@plt+0x7a1b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [pc, #120] @ 85f80 <__cxa_atexit@plt+0x7a1b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str lr, [r7, #40] @ 0x28 │ │ │ │ + str r8, [r7, #44] @ 0x2c │ │ │ │ + str r1, [r7, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #96] @ 85f84 <__cxa_atexit@plt+0x7a1bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r7, #56] @ 0x38 │ │ │ │ + str ip, [r7, #60] @ 0x3c │ │ │ │ + str r9, [r7, #64] @ 0x40 │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str sl, [r7, #24] │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 85f88 <__cxa_atexit@plt+0x7a1c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #24] @ 960f8 <__cxa_atexit@plt+0x8a330> │ │ │ │ + andseq ip, r2, #92, 16 @ 0x5c0000 │ │ │ │ + andseq ip, r2, #108, 12 @ 0x6c00000 │ │ │ │ + andseq ip, r2, #132, 10 @ 0x21000000 │ │ │ │ + andseq ip, r2, #108, 10 @ 0x1b000000 │ │ │ │ + andseq ip, r2, #52, 10 @ 0xd000000 │ │ │ │ + andseq ip, r2, #68, 10 @ 0x11000000 │ │ │ │ + mvnseq r6, r4, ror #30 │ │ │ │ + mvnseq r6, r0, asr pc │ │ │ │ + mvnseq r6, ip, lsr #27 │ │ │ │ + andseq ip, r2, #184, 14 @ 0x2e00000 │ │ │ │ + mvnseq r6, r4, lsl pc │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov ip, fp │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 86070 <__cxa_atexit@plt+0x7a2a8> │ │ │ │ + ldr r0, [pc, #212] @ 8608c <__cxa_atexit@plt+0x7a2c4> │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r1, #12 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andseq ip, r1, #240, 6 @ 0xc0000003 │ │ │ │ - andseq ip, r1, #224, 6 @ 0x80000003 │ │ │ │ - andseq ip, r1, #104, 8 @ 0x68000000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 96144 <__cxa_atexit@plt+0x8a37c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 9615c <__cxa_atexit@plt+0x8a394> │ │ │ │ + ldr r1, [pc, #208] @ 86090 <__cxa_atexit@plt+0x7a2c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 96160 <__cxa_atexit@plt+0x8a398> │ │ │ │ + str r1, [r7, #16] │ │ │ │ + ldr r1, [pc, #200] @ 86094 <__cxa_atexit@plt+0x7a2cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + ldr r2, [pc, #184] @ 86098 <__cxa_atexit@plt+0x7a2d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + ldr r2, [pc, #176] @ 8609c <__cxa_atexit@plt+0x7a2d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #2 │ │ │ │ + ldr r3, [pc, #168] @ 860a0 <__cxa_atexit@plt+0x7a2d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + ldr fp, [r5] │ │ │ │ + sub r2, r6, #66 @ 0x42 │ │ │ │ + sub lr, r6, #55 @ 0x37 │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r3, [pc, #136] @ 860a4 <__cxa_atexit@plt+0x7a2dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r1, #240, 6 @ 0xc0000003 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - ldrsbeq r0, [sp, #96]! @ 0x60 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r7, #68] @ 0x44 │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ + ldr r0, [pc, #120] @ 860a8 <__cxa_atexit@plt+0x7a2e0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r3, [pc, #112] @ 860ac <__cxa_atexit@plt+0x7a2e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str lr, [r7, #36] @ 0x24 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ + str r9, [r7, #44] @ 0x2c │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + add lr, r7, #52 @ 0x34 │ │ │ │ + stm lr, {r0, r8, sl} │ │ │ │ + str r1, [r7, #64] @ 0x40 │ │ │ │ + str fp, [r7, #20] │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 860b0 <__cxa_atexit@plt+0x7a2e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r6, [lr, #204]! @ 0xcc │ │ │ │ + andseq ip, r2, #8, 14 @ 0x200000 │ │ │ │ + andseq ip, r2, #52, 8 @ 0x34000000 │ │ │ │ + andseq ip, r2, #12, 8 @ 0xc000000 │ │ │ │ + andseq ip, r2, #32, 8 @ 0x20000000 │ │ │ │ + andseq ip, r2, #228, 12 @ 0xe400000 │ │ │ │ + mvnseq r6, r4, lsr lr │ │ │ │ + mvnseq r6, ip, lsl lr │ │ │ │ + mvnseq r6, ip, lsl #28 │ │ │ │ + ldrsheq r6, [lr, #208]! @ 0xd0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8611c <__cxa_atexit@plt+0x7a354> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr lr, [pc, #80] @ 86134 <__cxa_atexit@plt+0x7a36c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [pc, #76] @ 86138 <__cxa_atexit@plt+0x7a370> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r1, r6, #26 │ │ │ │ + str ip, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str lr, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str sl, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + str r2, [r7, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 8613c <__cxa_atexit@plt+0x7a374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r2, #232, 8 @ 0xe8000000 │ │ │ │ + andseq ip, r2, #228, 10 @ 0x39000000 │ │ │ │ + mvnseq r6, r8, asr #26 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 86188 <__cxa_atexit@plt+0x7a3c0> │ │ │ │ + ldr r3, [pc, #56] @ 861a0 <__cxa_atexit@plt+0x7a3d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #48] @ 861a4 <__cxa_atexit@plt+0x7a3dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r2, r8, r9} │ │ │ │ + str r3, [r7, #16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 861a8 <__cxa_atexit@plt+0x7a3e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r2, #172, 4 @ 0xc000000a │ │ │ │ + andseq ip, r2, #88, 10 @ 0x16000000 │ │ │ │ + mvnseq r6, r0, ror #25 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 861f0 <__cxa_atexit@plt+0x7a428> │ │ │ │ + ldr r7, [pc, #52] @ 86204 <__cxa_atexit@plt+0x7a43c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 861e4 <__cxa_atexit@plt+0x7a41c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 86214 <__cxa_atexit@plt+0x7a44c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 86208 <__cxa_atexit@plt+0x7a440> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + mvnseq r7, r4, ror #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9624c <__cxa_atexit@plt+0x8a484> │ │ │ │ - ldr lr, [pc, #228] @ 9626c <__cxa_atexit@plt+0x8a4a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - add sl, r2, #12 │ │ │ │ - ldm sl, {r1, r8, sl} │ │ │ │ - ldr r7, [r2, #24] │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ - ldr lr, [pc, #196] @ 96270 <__cxa_atexit@plt+0x8a4a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r3, {r1, r9} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 86284 <__cxa_atexit@plt+0x7a4bc> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 862bc <__cxa_atexit@plt+0x7a4f4> │ │ │ │ + bic r1, r2, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 862f0 <__cxa_atexit@plt+0x7a528> │ │ │ │ + ldr r2, [pc, #308] @ 86384 <__cxa_atexit@plt+0x7a5bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 862e4 <__cxa_atexit@plt+0x7a51c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 86340 <__cxa_atexit@plt+0x7a578> │ │ │ │ + ldr r7, [pc, #268] @ 86388 <__cxa_atexit@plt+0x7a5c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #228] @ 86370 <__cxa_atexit@plt+0x7a5a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 961f8 <__cxa_atexit@plt+0x8a430> │ │ │ │ + beq 86338 <__cxa_atexit@plt+0x7a570> │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 86324 <__cxa_atexit@plt+0x7a55c> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 96204 <__cxa_atexit@plt+0x8a43c> │ │ │ │ - ldr r2, [pc, #152] @ 96274 <__cxa_atexit@plt+0x8a4ac> │ │ │ │ + bne 862d0 <__cxa_atexit@plt+0x7a508> │ │ │ │ + ldr r5, [pc, #192] @ 86374 <__cxa_atexit@plt+0x7a5ac> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + b 8635c <__cxa_atexit@plt+0x7a594> │ │ │ │ + ldr r2, [pc, #164] @ 86368 <__cxa_atexit@plt+0x7a5a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r5, [pc, #140] @ 96278 <__cxa_atexit@plt+0x8a4b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 862e4 <__cxa_atexit@plt+0x7a51c> │ │ │ │ + ldr r7, [pc, #148] @ 8636c <__cxa_atexit@plt+0x7a5a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 96258 <__cxa_atexit@plt+0x8a490> │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [pc, #76] @ 9627c <__cxa_atexit@plt+0x8a4b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - ldr r6, [pc, #68] @ 96280 <__cxa_atexit@plt+0x8a4b8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r1, [pc, #128] @ 86378 <__cxa_atexit@plt+0x7a5b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #1] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86338 <__cxa_atexit@plt+0x7a570> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 86350 <__cxa_atexit@plt+0x7a588> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 862d0 <__cxa_atexit@plt+0x7a508> │ │ │ │ + ldr r7, [pc, #80] @ 8637c <__cxa_atexit@plt+0x7a5b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 8638c <__cxa_atexit@plt+0x7a5c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #40] @ 86380 <__cxa_atexit@plt+0x7a5b8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andseq ip, r1, #68, 4 @ 0x40000004 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andseq ip, r1, #28, 4 @ 0xc0000001 │ │ │ │ - andseq ip, r1, #64, 4 │ │ │ │ - andseq ip, r1, #120, 4 @ 0x80000007 │ │ │ │ - ldrheq r0, [sp, #80]! @ 0x50 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + andseq ip, r2, #52, 2 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andseq ip, r2, #232 @ 0xe8 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andseq ip, r2, #144, 2 @ 0x24 │ │ │ │ + andseq ip, r2, #204 @ 0xcc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #32] @ 863c8 <__cxa_atexit@plt+0x7a600> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 863cc <__cxa_atexit@plt+0x7a604> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #3 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ + andseq ip, r2, #100 @ 0x64 │ │ │ │ + andseq ip, r2, #100 @ 0x64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 962bc <__cxa_atexit@plt+0x8a4f4> │ │ │ │ - ldr r3, [pc, #112] @ 96314 <__cxa_atexit@plt+0x8a54c> │ │ │ │ + beq 86408 <__cxa_atexit@plt+0x7a640> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 86420 <__cxa_atexit@plt+0x7a658> │ │ │ │ + ldr r7, [pc, #64] @ 8643c <__cxa_atexit@plt+0x7a674> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 86438 <__cxa_atexit@plt+0x7a670> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 96318 <__cxa_atexit@plt+0x8a550> │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #12] @ 86434 <__cxa_atexit@plt+0x7a66c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #236, 30 @ 0x3b0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq ip, r2, #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 86474 <__cxa_atexit@plt+0x7a6ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 86478 <__cxa_atexit@plt+0x7a6b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 96304 <__cxa_atexit@plt+0x8a53c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #52] @ 9631c <__cxa_atexit@plt+0x8a554> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - ldr r6, [pc, #44] @ 96320 <__cxa_atexit@plt+0x8a558> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq ip, r1, #84, 2 │ │ │ │ - andseq ip, r1, #136, 2 @ 0x22 │ │ │ │ - andseq ip, r1, #192, 2 @ 0x30 │ │ │ │ - mvnseq r0, r0, lsl r5 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 96344 <__cxa_atexit@plt+0x8a57c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #196, 30 @ 0x310 │ │ │ │ + andseq fp, r2, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 963cc <__cxa_atexit@plt+0x8a604> │ │ │ │ - ldr r9, [pc, #108] @ 963e4 <__cxa_atexit@plt+0x8a61c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #104] @ 963e8 <__cxa_atexit@plt+0x8a620> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #20]! │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r2] │ │ │ │ - ldm r5, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r5, [r5, #16] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r5, [pc, #48] @ 963ec <__cxa_atexit@plt+0x8a624> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 963f0 <__cxa_atexit@plt+0x8a628> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 864b0 <__cxa_atexit@plt+0x7a6e8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 864c4 <__cxa_atexit@plt+0x7a6fc> │ │ │ │ + ldr r3, [pc, #64] @ 864e0 <__cxa_atexit@plt+0x7a718> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r1, #156, 2 @ 0x27 │ │ │ │ - andseq ip, r1, #240 @ 0xf0 │ │ │ │ - andseq ip, r1, #248 @ 0xf8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #10 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #36] @ 864dc <__cxa_atexit@plt+0x7a714> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 864d8 <__cxa_atexit@plt+0x7a710> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #64, 30 @ 0x100 │ │ │ │ + andseq fp, r2, #92, 30 @ 0x170 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 96460 <__cxa_atexit@plt+0x8a698> │ │ │ │ - ldr r9, [pc, #96] @ 96478 <__cxa_atexit@plt+0x8a6b0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #92] @ 9647c <__cxa_atexit@plt+0x8a6b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r2, sl, ip, lr} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r3, [pc, #44] @ 96480 <__cxa_atexit@plt+0x8a6b8> │ │ │ │ + ldr r2, [pc, #36] @ 86518 <__cxa_atexit@plt+0x7a750> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 8651c <__cxa_atexit@plt+0x7a754> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 96484 <__cxa_atexit@plt+0x8a6bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq ip, r1, #252 @ 0xfc │ │ │ │ - andseq ip, r1, #80 @ 0x50 │ │ │ │ - andseq ip, r1, #96 @ 0x60 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldrheq r0, [sp, #52]! @ 0x34 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 96524 <__cxa_atexit@plt+0x8a75c> │ │ │ │ - ldr lr, [pc, #128] @ 9652c <__cxa_atexit@plt+0x8a764> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #31] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str sl, [r5, #4] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #32, 30 @ 0x80 │ │ │ │ + andseq fp, r2, #16, 30 @ 0x40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 8653c <__cxa_atexit@plt+0x7a774> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 86584 <__cxa_atexit@plt+0x7a7bc> │ │ │ │ + ldr r7, [pc, #52] @ 86598 <__cxa_atexit@plt+0x7a7d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 96518 <__cxa_atexit@plt+0x8a750> │ │ │ │ + beq 86578 <__cxa_atexit@plt+0x7a7b0> │ │ │ │ mov r7, r8 │ │ │ │ - b 9653c <__cxa_atexit@plt+0x8a774> │ │ │ │ + b 865a8 <__cxa_atexit@plt+0x7a7e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 8659c <__cxa_atexit@plt+0x7a7d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - mvnseq r0, r0, lsl r3 │ │ │ │ - andeq r2, r0, fp, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 96634 <__cxa_atexit@plt+0x8a86c> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 965a8 <__cxa_atexit@plt+0x8a7e0> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 965bc <__cxa_atexit@plt+0x8a7f4> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #180] @ 96650 <__cxa_atexit@plt+0x8a888> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + mvnseq r6, r4, asr pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 86618 <__cxa_atexit@plt+0x7a850> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 86650 <__cxa_atexit@plt+0x7a888> │ │ │ │ + bic r1, r2, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 86684 <__cxa_atexit@plt+0x7a8bc> │ │ │ │ + ldr r2, [pc, #308] @ 86718 <__cxa_atexit@plt+0x7a950> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86678 <__cxa_atexit@plt+0x7a8b0> │ │ │ │ bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 866d4 <__cxa_atexit@plt+0x7a90c> │ │ │ │ + ldr r7, [pc, #268] @ 8671c <__cxa_atexit@plt+0x7a954> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #228] @ 86704 <__cxa_atexit@plt+0x7a93c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 866cc <__cxa_atexit@plt+0x7a904> │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 866b8 <__cxa_atexit@plt+0x7a8f0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 86664 <__cxa_atexit@plt+0x7a89c> │ │ │ │ + ldr r5, [pc, #192] @ 86708 <__cxa_atexit@plt+0x7a940> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + b 866f0 <__cxa_atexit@plt+0x7a928> │ │ │ │ + ldr r2, [pc, #164] @ 866fc <__cxa_atexit@plt+0x7a934> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86678 <__cxa_atexit@plt+0x7a8b0> │ │ │ │ + ldr r7, [pc, #148] @ 86700 <__cxa_atexit@plt+0x7a938> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #128] @ 96644 <__cxa_atexit@plt+0x8a87c> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [pc, #120] @ 96648 <__cxa_atexit@plt+0x8a880> │ │ │ │ + ldr r1, [pc, #128] @ 8670c <__cxa_atexit@plt+0x7a944> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #1] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 866cc <__cxa_atexit@plt+0x7a904> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 866e4 <__cxa_atexit@plt+0x7a91c> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 86664 <__cxa_atexit@plt+0x7a89c> │ │ │ │ + ldr r7, [pc, #80] @ 86710 <__cxa_atexit@plt+0x7a948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, ip} │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r0, r1, r2} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str lr, [r5] │ │ │ │ - sub sl, r3, #23 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - tst r9, #3 │ │ │ │ - beq 96624 <__cxa_atexit@plt+0x8a85c> │ │ │ │ - ldr r7, [pc, #72] @ 9664c <__cxa_atexit@plt+0x8a884> │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 86720 <__cxa_atexit@plt+0x7a958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r7, r7, #2 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r6, r3 │ │ │ │ - b 96748 <__cxa_atexit@plt+0x8a980> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andseq fp, r1, #100, 28 @ 0x640 │ │ │ │ - andseq fp, r1, #44, 28 @ 0x2c0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - mvnseq r0, ip, ror #3 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 9668c <__cxa_atexit@plt+0x8a8c4> │ │ │ │ + ldr r5, [pc, #40] @ 86714 <__cxa_atexit@plt+0x7a94c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + andseq fp, r2, #168, 26 @ 0x2a00 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andseq fp, r2, #76, 26 @ 0x1300 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andseq fp, r2, #4, 28 @ 0x40 │ │ │ │ + andseq fp, r2, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #32] @ 8675c <__cxa_atexit@plt+0x7a994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 96748 <__cxa_atexit@plt+0x8a980> │ │ │ │ - andseq fp, r1, #200, 26 @ 0x3200 │ │ │ │ - ldrheq r0, [sp, #16]! │ │ │ │ - andeq sl, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 966ec <__cxa_atexit@plt+0x8a924> │ │ │ │ + ldr r2, [pc, #28] @ 86760 <__cxa_atexit@plt+0x7a998> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + add r7, r2, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #3 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #216, 24 @ 0xd800 │ │ │ │ + andseq fp, r2, #200, 24 @ 0xc800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 8679c <__cxa_atexit@plt+0x7a9d4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 867b4 <__cxa_atexit@plt+0x7a9ec> │ │ │ │ + ldr r7, [pc, #64] @ 867d0 <__cxa_atexit@plt+0x7aa08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 867cc <__cxa_atexit@plt+0x7aa04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 966e0 <__cxa_atexit@plt+0x8a918> │ │ │ │ - ldr r3, [pc, #48] @ 966f0 <__cxa_atexit@plt+0x8a928> │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #12] @ 867c8 <__cxa_atexit@plt+0x7aa00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #80, 24 @ 0x5000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq fp, r2, #132, 24 @ 0x8400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 86808 <__cxa_atexit@plt+0x7aa40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 8680c <__cxa_atexit@plt+0x7aa44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov sl, r7 │ │ │ │ - b 96748 <__cxa_atexit@plt+0x8a980> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #40, 24 @ 0x2800 │ │ │ │ + andseq fp, r2, #40, 24 @ 0x2800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 86844 <__cxa_atexit@plt+0x7aa7c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 86858 <__cxa_atexit@plt+0x7aa90> │ │ │ │ + ldr r3, [pc, #64] @ 86874 <__cxa_atexit@plt+0x7aaac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #36] @ 86870 <__cxa_atexit@plt+0x7aaa8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8686c <__cxa_atexit@plt+0x7aaa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #180, 22 @ 0x2d000 │ │ │ │ + andseq fp, r2, #192, 22 @ 0x30000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 868ac <__cxa_atexit@plt+0x7aae4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 868b0 <__cxa_atexit@plt+0x7aae8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #132, 22 @ 0x21000 │ │ │ │ + andseq fp, r2, #132, 22 @ 0x21000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 868d0 <__cxa_atexit@plt+0x7ab08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #80, 22 @ 0x14000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 86918 <__cxa_atexit@plt+0x7ab50> │ │ │ │ + ldr r7, [pc, #64] @ 86938 <__cxa_atexit@plt+0x7ab70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8690c <__cxa_atexit@plt+0x7ab44> │ │ │ │ + mov r7, r9 │ │ │ │ + b 86214 <__cxa_atexit@plt+0x7a44c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq fp, r1, #112, 26 @ 0x1c00 │ │ │ │ - mvnseq r0, ip, asr #2 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 9672c <__cxa_atexit@plt+0x8a964> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r7 │ │ │ │ - b 96748 <__cxa_atexit@plt+0x8a980> │ │ │ │ - andseq fp, r1, #40, 26 @ 0xa00 │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - mvnseq r0, r4, lsl #2 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + ldr r7, [pc, #28] @ 8693c <__cxa_atexit@plt+0x7ab74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff918 │ │ │ │ + ldrheq r6, [lr, #188]! @ 0xbc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 967e8 <__cxa_atexit@plt+0x8aa20> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 967f0 <__cxa_atexit@plt+0x8aa28> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr lr, [sl, #7] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - ldr r0, [sl, #15] │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sl, #19] │ │ │ │ - ldr ip, [sl, #23] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [pc, #128] @ 96814 <__cxa_atexit@plt+0x8aa4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r5, #16 │ │ │ │ - stm r8, {r0, fp, ip} │ │ │ │ - add r1, r1, lr │ │ │ │ - add r2, r1, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r3, [pc, #64] @ 96818 <__cxa_atexit@plt+0x8aa50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov fp, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, r3 │ │ │ │ - b 967f8 <__cxa_atexit@plt+0x8aa30> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 96810 <__cxa_atexit@plt+0x8aa48> │ │ │ │ + bhi 86984 <__cxa_atexit@plt+0x7abbc> │ │ │ │ + ldr r7, [pc, #52] @ 86994 <__cxa_atexit@plt+0x7abcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 86978 <__cxa_atexit@plt+0x7abb0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 869a4 <__cxa_atexit@plt+0x7abdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 86998 <__cxa_atexit@plt+0x7abd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r2, sl} │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, r4, asr #32 │ │ │ │ - @ instruction: 0xfffff85c │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq r0, r4, lsr #32 │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 96848 <__cxa_atexit@plt+0x8aa80> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + mvnseq r6, ip, asr fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 869f8 <__cxa_atexit@plt+0x7ac30> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 86a3c <__cxa_atexit@plt+0x7ac74> │ │ │ │ + bic r1, r3, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 86a4c <__cxa_atexit@plt+0x7ac84> │ │ │ │ + ldr r3, [pc, #272] @ 86af0 <__cxa_atexit@plt+0x7ad28> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 96840 <__cxa_atexit@plt+0x8aa78> │ │ │ │ - b 96858 <__cxa_atexit@plt+0x8aa90> │ │ │ │ + bne 86a88 <__cxa_atexit@plt+0x7acc0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsheq pc, [ip, #244]! @ 0xf4 @ │ │ │ │ - andeq r7, r0, ip, lsl #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9691c <__cxa_atexit@plt+0x8ab54> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [pc, #220] @ 86ae0 <__cxa_atexit@plt+0x7ad18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr ip, [r3, #20] │ │ │ │ - ldr lr, [r3, #32] │ │ │ │ - ldr r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r9, [pc, #140] @ 96928 <__cxa_atexit@plt+0x8ab60> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - ldr r1, [pc, #120] @ 9692c <__cxa_atexit@plt+0x8ab64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - add r2, r8, r0 │ │ │ │ - sub r0, r6, #6 │ │ │ │ - cmp r2, ip │ │ │ │ - bge 968e4 <__cxa_atexit@plt+0x8ab1c> │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 96a40 <__cxa_atexit@plt+0x8ac78> │ │ │ │ - ldr r3, [pc, #68] @ 96930 <__cxa_atexit@plt+0x8ab68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - stmda r5, {r2, fp} │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 86a9c <__cxa_atexit@plt+0x7acd4> │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 86aa8 <__cxa_atexit@plt+0x7ace0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 86ab4 <__cxa_atexit@plt+0x7acec> │ │ │ │ + ldr r2, [pc, #180] @ 86ae4 <__cxa_atexit@plt+0x7ad1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + b 86ad0 <__cxa_atexit@plt+0x7ad08> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r1, [pc, #144] @ 86ae8 <__cxa_atexit@plt+0x7ad20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 96910 <__cxa_atexit@plt+0x8ab48> │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 96940 <__cxa_atexit@plt+0x8ab78> │ │ │ │ + beq 86a9c <__cxa_atexit@plt+0x7acd4> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 86ac0 <__cxa_atexit@plt+0x7acf8> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 86aa8 <__cxa_atexit@plt+0x7ace0> │ │ │ │ + ldr r7, [pc, #100] @ 86af4 <__cxa_atexit@plt+0x7ad2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r1, #120, 24 @ 0x7800 │ │ │ │ - andseq fp, r1, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvnseq pc, ip, lsl #30 │ │ │ │ - andeq r7, r0, lr, lsr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 96a14 <__cxa_atexit@plt+0x8ac4c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #88 @ 0x58 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 96a24 <__cxa_atexit@plt+0x8ac5c> │ │ │ │ - ldr r8, [pc, #204] @ 96a34 <__cxa_atexit@plt+0x8ac6c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #200] @ 96a38 <__cxa_atexit@plt+0x8ac70> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r2, r9, sl} │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, lr, #51 @ 0x33 │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - ldm sl, {r7, r8, sl} │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - add r1, r6, #68 @ 0x44 │ │ │ │ - stm r1, {r0, r2, sl} │ │ │ │ - ldr r0, [pc, #64] @ 96a3c <__cxa_atexit@plt+0x8ac74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - str fp, [r6, #84] @ 0x54 │ │ │ │ - sub r7, lr, #2 │ │ │ │ - mov r6, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, fp │ │ │ │ - b 96a40 <__cxa_atexit@plt+0x8ac78> │ │ │ │ - mov r0, #88 @ 0x58 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - andseq fp, r1, #32, 22 @ 0x8000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #140] @ 96ad8 <__cxa_atexit@plt+0x8ad10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 96a84 <__cxa_atexit@plt+0x8acbc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #36] @ 86aec <__cxa_atexit@plt+0x7ad24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andseq fp, r2, #56, 22 @ 0xe000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 86b14 <__cxa_atexit@plt+0x7ad4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #192, 20 @ 0xc0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96a8c <__cxa_atexit@plt+0x8acc4> │ │ │ │ - ldr r3, [pc, #112] @ 96adc <__cxa_atexit@plt+0x8ad14> │ │ │ │ + beq 86b50 <__cxa_atexit@plt+0x7ad88> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 86b68 <__cxa_atexit@plt+0x7ada0> │ │ │ │ + ldr r7, [pc, #52] @ 86b78 <__cxa_atexit@plt+0x7adb0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 86b74 <__cxa_atexit@plt+0x7adac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #100] @ 96ae0 <__cxa_atexit@plt+0x8ad18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 96ac8 <__cxa_atexit@plt+0x8ad00> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #48] @ 96ae4 <__cxa_atexit@plt+0x8ad1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq fp, r1, #140, 18 @ 0x230000 │ │ │ │ - andseq fp, r1, #188, 18 @ 0x2f0000 │ │ │ │ - mvnseq pc, ip, asr #26 │ │ │ │ - andeq r0, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andseq fp, r2, #132, 20 @ 0x84000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 86bd4 <__cxa_atexit@plt+0x7ae0c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96b20 <__cxa_atexit@plt+0x8ad58> │ │ │ │ - ldr r3, [pc, #100] @ 96b6c <__cxa_atexit@plt+0x8ada4> │ │ │ │ + bne 86be0 <__cxa_atexit@plt+0x7ae18> │ │ │ │ + ldr r3, [pc, #40] @ 86bec <__cxa_atexit@plt+0x7ae24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #88] @ 96b70 <__cxa_atexit@plt+0x8ada8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + ldreq r7, [r5, #8] │ │ │ │ + ldrne r7, [r5, #4] │ │ │ │ + strne r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 86c58 <__cxa_atexit@plt+0x7ae90> │ │ │ │ + ldr r7, [pc, #52] @ 86c6c <__cxa_atexit@plt+0x7aea4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 86c4c <__cxa_atexit@plt+0x7ae84> │ │ │ │ + mov r7, r9 │ │ │ │ + b 86c7c <__cxa_atexit@plt+0x7aeb4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 86c70 <__cxa_atexit@plt+0x7aea8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + mvnseq r6, ip, lsl #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 86cec <__cxa_atexit@plt+0x7af24> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 86d24 <__cxa_atexit@plt+0x7af5c> │ │ │ │ + bic r1, r2, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 86d58 <__cxa_atexit@plt+0x7af90> │ │ │ │ + ldr r2, [pc, #308] @ 86dec <__cxa_atexit@plt+0x7b024> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86d4c <__cxa_atexit@plt+0x7af84> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 86da8 <__cxa_atexit@plt+0x7afe0> │ │ │ │ + ldr r7, [pc, #268] @ 86df0 <__cxa_atexit@plt+0x7b028> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #228] @ 86dd8 <__cxa_atexit@plt+0x7b010> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 86da0 <__cxa_atexit@plt+0x7afd8> │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 86d8c <__cxa_atexit@plt+0x7afc4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 86d38 <__cxa_atexit@plt+0x7af70> │ │ │ │ + ldr r5, [pc, #192] @ 86ddc <__cxa_atexit@plt+0x7b014> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + b 86dc4 <__cxa_atexit@plt+0x7affc> │ │ │ │ + ldr r2, [pc, #164] @ 86dd0 <__cxa_atexit@plt+0x7b008> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86d4c <__cxa_atexit@plt+0x7af84> │ │ │ │ + ldr r7, [pc, #148] @ 86dd4 <__cxa_atexit@plt+0x7b00c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #128] @ 86de0 <__cxa_atexit@plt+0x7b018> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #1] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86da0 <__cxa_atexit@plt+0x7afd8> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 86db8 <__cxa_atexit@plt+0x7aff0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 86d38 <__cxa_atexit@plt+0x7af70> │ │ │ │ + ldr r7, [pc, #80] @ 86de4 <__cxa_atexit@plt+0x7b01c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 86df4 <__cxa_atexit@plt+0x7b02c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #40] @ 86de8 <__cxa_atexit@plt+0x7b020> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + andseq fp, r2, #212, 12 @ 0xd400000 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andseq fp, r2, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andseq fp, r2, #48, 14 @ 0xc00000 │ │ │ │ + andseq fp, r2, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #32] @ 86e30 <__cxa_atexit@plt+0x7b068> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1c49f70 <__cxa_atexit@plt+0x1c3e1a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 96b5c <__cxa_atexit@plt+0x8ad94> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl} │ │ │ │ - ldr r0, [pc, #44] @ 96b74 <__cxa_atexit@plt+0x8adac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq fp, r1, #240, 16 @ 0xf00000 │ │ │ │ - andseq fp, r1, #40, 18 @ 0xa0000 │ │ │ │ - ldrheq pc, [ip, #204]! @ 0xcc @ │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 96b98 <__cxa_atexit@plt+0x8add0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 148807c <__cxa_atexit@plt+0x147c2b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ + ldr r2, [pc, #28] @ 86e34 <__cxa_atexit@plt+0x7b06c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + add r7, r2, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #3 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #4, 12 @ 0x400000 │ │ │ │ + andseq fp, r2, #244, 10 @ 0x3d000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 96c14 <__cxa_atexit@plt+0x8ae4c> │ │ │ │ - ldr ip, [pc, #96] @ 96c2c <__cxa_atexit@plt+0x8ae64> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #44]! @ 0x2c │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str lr, [r5] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - ldr r7, [pc, #52] @ 96c30 <__cxa_atexit@plt+0x8ae68> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 86e70 <__cxa_atexit@plt+0x7b0a8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 86e88 <__cxa_atexit@plt+0x7b0c0> │ │ │ │ + ldr r7, [pc, #64] @ 86ea4 <__cxa_atexit@plt+0x7b0dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 96c34 <__cxa_atexit@plt+0x8ae6c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 86ea0 <__cxa_atexit@plt+0x7b0d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq fp, r1, #72, 18 @ 0x120000 │ │ │ │ - andseq fp, r1, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r2, r0, fp, asr #31 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #12] @ 86e9c <__cxa_atexit@plt+0x7b0d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andseq fp, r2, #176, 10 @ 0x2c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 96ca8 <__cxa_atexit@plt+0x8aee0> │ │ │ │ - ldr r9, [pc, #100] @ 96cc0 <__cxa_atexit@plt+0x8aef8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r2, [pc, #44] @ 96cc4 <__cxa_atexit@plt+0x8aefc> │ │ │ │ + ldr r2, [pc, #36] @ 86edc <__cxa_atexit@plt+0x7b114> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #24] @ 96cc8 <__cxa_atexit@plt+0x8af00> │ │ │ │ + ldr r3, [pc, #32] @ 86ee0 <__cxa_atexit@plt+0x7b118> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #84, 10 @ 0x15000000 │ │ │ │ + andseq fp, r2, #84, 10 @ 0x15000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 86f18 <__cxa_atexit@plt+0x7b150> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 86f2c <__cxa_atexit@plt+0x7b164> │ │ │ │ + ldr r3, [pc, #64] @ 86f48 <__cxa_atexit@plt+0x7b180> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq fp, r1, #184, 16 @ 0xb80000 │ │ │ │ - andseq fp, r1, #216, 14 @ 0x3600000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 9e83c <__cxa_atexit@plt+0x92a74> │ │ │ │ - mvnseq pc, r4, ror #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 96d24 <__cxa_atexit@plt+0x8af5c> │ │ │ │ - ldr r2, [pc, #56] @ 96d2c <__cxa_atexit@plt+0x8af64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #44] @ 96d30 <__cxa_atexit@plt+0x8af68> │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #36] @ 86f44 <__cxa_atexit@plt+0x7b17c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 86f40 <__cxa_atexit@plt+0x7b178> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #224, 8 @ 0xe0000000 │ │ │ │ + andseq fp, r2, #236, 8 @ 0xec000000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 86f80 <__cxa_atexit@plt+0x7b1b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 96d18 <__cxa_atexit@plt+0x8af50> │ │ │ │ - mov r7, r3 │ │ │ │ - b 96d40 <__cxa_atexit@plt+0x8af78> │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r3, [pc, #32] @ 86f84 <__cxa_atexit@plt+0x7b1bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andseq fp, r2, #176, 8 @ 0xb0000000 │ │ │ │ + andseq fp, r2, #176, 8 @ 0xb0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 86fa4 <__cxa_atexit@plt+0x7b1dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andseq fp, r1, #236, 12 @ 0xec00000 │ │ │ │ - mvnseq pc, r4, lsl #26 │ │ │ │ + andseq fp, r2, #124, 8 @ 0x7c000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 86fec <__cxa_atexit@plt+0x7b224> │ │ │ │ + ldr r7, [pc, #52] @ 86ffc <__cxa_atexit@plt+0x7b234> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 86fe0 <__cxa_atexit@plt+0x7b218> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8700c <__cxa_atexit@plt+0x7b244> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 87000 <__cxa_atexit@plt+0x7b238> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrsheq r6, [lr, #76]! @ 0x4c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 96d70 <__cxa_atexit@plt+0x8afa8> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #132] @ 96de4 <__cxa_atexit@plt+0x8b01c> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 87050 <__cxa_atexit@plt+0x7b288> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 87094 <__cxa_atexit@plt+0x7b2cc> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 870bc <__cxa_atexit@plt+0x7b2f4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [pc, #244] @ 87150 <__cxa_atexit@plt+0x7b388> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1edc4ac <__cxa_atexit@plt+0x1ed06e4> │ │ │ │ - ldr r7, [pc, #96] @ 96dd8 <__cxa_atexit@plt+0x8b010> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #88] @ 96ddc <__cxa_atexit@plt+0x8b014> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 87104 <__cxa_atexit@plt+0x7b33c> │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 870a8 <__cxa_atexit@plt+0x7b2e0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 870f8 <__cxa_atexit@plt+0x7b330> │ │ │ │ + ldr r2, [pc, #204] @ 87154 <__cxa_atexit@plt+0x7b38c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + b 8712c <__cxa_atexit@plt+0x7b364> │ │ │ │ + ldr r3, [pc, #172] @ 87148 <__cxa_atexit@plt+0x7b380> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 87110 <__cxa_atexit@plt+0x7b348> │ │ │ │ + ldr r7, [pc, #156] @ 8714c <__cxa_atexit@plt+0x7b384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r1, [pc, #144] @ 87158 <__cxa_atexit@plt+0x7b390> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 96db8 <__cxa_atexit@plt+0x8aff0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 96dc0 <__cxa_atexit@plt+0x8aff8> │ │ │ │ - ldr r2, [pc, #68] @ 96de8 <__cxa_atexit@plt+0x8b020> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ + beq 87104 <__cxa_atexit@plt+0x7b33c> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 8711c <__cxa_atexit@plt+0x7b354> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 8713c <__cxa_atexit@plt+0x7b374> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 96de0 <__cxa_atexit@plt+0x8b018> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #56] @ 8715c <__cxa_atexit@plt+0x7b394> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + andseq fp, r2, #40, 12 @ 0x2800000 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 87190 <__cxa_atexit@plt+0x7b3c8> │ │ │ │ + cmp r3, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldreq r7, [r5, #-4] │ │ │ │ + strne r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #16] @ 871a8 <__cxa_atexit@plt+0x7b3e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + ldrne r7, [r5, #8] │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + streq r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 87204 <__cxa_atexit@plt+0x7b43c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87218 <__cxa_atexit@plt+0x7b450> │ │ │ │ + ldr r3, [pc, #52] @ 87228 <__cxa_atexit@plt+0x7b460> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #24] @ 87224 <__cxa_atexit@plt+0x7b45c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq fp, r1, #168, 14 @ 0x2a00000 │ │ │ │ - andseq fp, r1, #92, 14 @ 0x1700000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andseq fp, r1, #236, 12 @ 0xec00000 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r7, [pc, #12] @ 8726c <__cxa_atexit@plt+0x7b4a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq fp, r2, #120, 8 @ 0x78000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 872b0 <__cxa_atexit@plt+0x7b4e8> │ │ │ │ + ldr r7, [pc, #48] @ 872c0 <__cxa_atexit@plt+0x7b4f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 872a4 <__cxa_atexit@plt+0x7b4dc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 87328 <__cxa_atexit@plt+0x7b560> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 872c4 <__cxa_atexit@plt+0x7b4fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + mvnseq r6, r4, ror #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 87308 <__cxa_atexit@plt+0x7b540> │ │ │ │ + ldr r7, [pc, #48] @ 87318 <__cxa_atexit@plt+0x7b550> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 872fc <__cxa_atexit@plt+0x7b534> │ │ │ │ + mov r7, r8 │ │ │ │ + b 87328 <__cxa_atexit@plt+0x7b560> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8731c <__cxa_atexit@plt+0x7b554> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + mvnseq r6, ip, lsl #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 8738c <__cxa_atexit@plt+0x7b5c4> │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + ldr r2, [pc, #120] @ 873c4 <__cxa_atexit@plt+0x7b5fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 873a4 <__cxa_atexit@plt+0x7b5dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96e20 <__cxa_atexit@plt+0x8b058> │ │ │ │ - ldr r2, [pc, #28] @ 96e2c <__cxa_atexit@plt+0x8b064> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + bcc 873b4 <__cxa_atexit@plt+0x7b5ec> │ │ │ │ + ldr r3, [pc, #84] @ 873cc <__cxa_atexit@plt+0x7b604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #52] @ 873c8 <__cxa_atexit@plt+0x7b600> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r1, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andseq fp, r2, #108 @ 0x6c │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 96e98 <__cxa_atexit@plt+0x8b0d0> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, r7, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b150 │ │ │ │ - sub r3, r6, #19 │ │ │ │ - ldr r2, [pc, #56] @ 96ea4 <__cxa_atexit@plt+0x8b0dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, #48] @ 96ea8 <__cxa_atexit@plt+0x8b0e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r8, {r0, r7} │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - str r2, [r8, #20] │ │ │ │ - str r3, [r8, #24] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + bcc 8740c <__cxa_atexit@plt+0x7b644> │ │ │ │ + ldr r3, [pc, #36] @ 87418 <__cxa_atexit@plt+0x7b650> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r1, #36, 12 @ 0x2400000 │ │ │ │ - andseq fp, r1, #184, 12 @ 0xb800000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8745c <__cxa_atexit@plt+0x7b694> │ │ │ │ + ldr r7, [pc, #48] @ 8746c <__cxa_atexit@plt+0x7b6a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 87450 <__cxa_atexit@plt+0x7b688> │ │ │ │ + mov r7, r8 │ │ │ │ + b 87328 <__cxa_atexit@plt+0x7b560> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 87470 <__cxa_atexit@plt+0x7b6a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + ldrheq r6, [lr, #8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 96f5c <__cxa_atexit@plt+0x8b194> │ │ │ │ - ldr r2, [pc, #172] @ 96f78 <__cxa_atexit@plt+0x8b1b0> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 874ac <__cxa_atexit@plt+0x7b6e4> │ │ │ │ + ldr r3, [pc, #36] @ 874bc <__cxa_atexit@plt+0x7b6f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 874fc <__cxa_atexit@plt+0x7b734> │ │ │ │ + ldr r2, [pc, #44] @ 87514 <__cxa_atexit@plt+0x7b74c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96f50 <__cxa_atexit@plt+0x8b188> │ │ │ │ - ldr r2, [pc, #132] @ 96f7c <__cxa_atexit@plt+0x8b1b4> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r9, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #20] @ 87518 <__cxa_atexit@plt+0x7b750> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + mvnseq r6, ip, lsl r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 875cc <__cxa_atexit@plt+0x7b804> │ │ │ │ + ldr r3, [pc, #192] @ 875fc <__cxa_atexit@plt+0x7b834> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 875ac <__cxa_atexit@plt+0x7b7e4> │ │ │ │ + ldr r2, [pc, #172] @ 87600 <__cxa_atexit@plt+0x7b838> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96f50 <__cxa_atexit@plt+0x8b188> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 96f64 <__cxa_atexit@plt+0x8b19c> │ │ │ │ - ldr r1, [pc, #96] @ 96f80 <__cxa_atexit@plt+0x8b1b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ + add sl, r8, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 875bc <__cxa_atexit@plt+0x7b7f4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 875dc <__cxa_atexit@plt+0x7b814> │ │ │ │ + ldr r7, [pc, #128] @ 8760c <__cxa_atexit@plt+0x7b844> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 87608 <__cxa_atexit@plt+0x7b840> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #32] @ 87604 <__cxa_atexit@plt+0x7b83c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andseq fp, r1, #80, 10 @ 0x14000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + mvnseq r5, ip, lsr pc │ │ │ │ + mvnseq r5, r0, asr pc │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [pc, #136] @ 876b4 <__cxa_atexit@plt+0x7b8ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 87688 <__cxa_atexit@plt+0x7b8c0> │ │ │ │ + mov r7, r5 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr sl, [r7, #-4] │ │ │ │ + ldr r9, [r7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 87698 <__cxa_atexit@plt+0x7b8d0> │ │ │ │ + ldr r7, [pc, #80] @ 876bc <__cxa_atexit@plt+0x7b8f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 876b8 <__cxa_atexit@plt+0x7b8f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + mvnseq r5, r0, lsl #29 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr sl, [r7, #4] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 87710 <__cxa_atexit@plt+0x7b948> │ │ │ │ + ldr r7, [pc, #48] @ 87728 <__cxa_atexit@plt+0x7b960> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #20] @ 8772c <__cxa_atexit@plt+0x7b964> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + mvnseq r5, r8, lsl #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 87770 <__cxa_atexit@plt+0x7b9a8> │ │ │ │ + ldr r7, [pc, #48] @ 87780 <__cxa_atexit@plt+0x7b9b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 87764 <__cxa_atexit@plt+0x7b99c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 87790 <__cxa_atexit@plt+0x7b9c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 87784 <__cxa_atexit@plt+0x7b9bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrheq r5, [lr, #208]! @ 0xd0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 97004 <__cxa_atexit@plt+0x8b23c> │ │ │ │ + ldr r3, [pc, #164] @ 8783c <__cxa_atexit@plt+0x7ba74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 96fec <__cxa_atexit@plt+0x8b224> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 96ff4 <__cxa_atexit@plt+0x8b22c> │ │ │ │ - ldr r2, [pc, #76] @ 97008 <__cxa_atexit@plt+0x8b240> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r3, #3 │ │ │ │ + beq 87808 <__cxa_atexit@plt+0x7ba40> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r3, [pc, #136] @ 87840 <__cxa_atexit@plt+0x7ba78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 87810 <__cxa_atexit@plt+0x7ba48> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 87820 <__cxa_atexit@plt+0x7ba58> │ │ │ │ + ldr r7, [pc, #92] @ 87848 <__cxa_atexit@plt+0x7ba80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + mov r7, r8 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 87844 <__cxa_atexit@plt+0x7ba7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andseq fp, r1, #180, 8 @ 0xb4000000 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + ldrsheq r5, [lr, #200]! @ 0xc8 │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9705c <__cxa_atexit@plt+0x8b294> │ │ │ │ - ldr r2, [pc, #56] @ 97068 <__cxa_atexit@plt+0x8b2a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq fp, r1, #64, 8 @ 0x40000000 │ │ │ │ - @ instruction: 0x01fcf99c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 1486f34 <__cxa_atexit@plt+0x147b16c> │ │ │ │ - @ instruction: 0x01fcf990 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 970e0 <__cxa_atexit@plt+0x8b318> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 970ec <__cxa_atexit@plt+0x8b324> │ │ │ │ - ldr r2, [pc, #68] @ 970fc <__cxa_atexit@plt+0x8b334> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [pc, #136] @ 878f0 <__cxa_atexit@plt+0x7bb28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 97100 <__cxa_atexit@plt+0x8b338> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 206e2c <__cxa_atexit@plt+0x1fb064> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 878c4 <__cxa_atexit@plt+0x7bafc> │ │ │ │ + mov r7, r5 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr sl, [r7, #-4] │ │ │ │ + ldr r9, [r7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 878d4 <__cxa_atexit@plt+0x7bb0c> │ │ │ │ + ldr r7, [pc, #80] @ 878f8 <__cxa_atexit@plt+0x7bb30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 878f4 <__cxa_atexit@plt+0x7bb2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + mvnseq r5, r4, asr #24 │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr sl, [r7, #4] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8794c <__cxa_atexit@plt+0x7bb84> │ │ │ │ + ldr r7, [pc, #48] @ 87964 <__cxa_atexit@plt+0x7bb9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #20] @ 87968 <__cxa_atexit@plt+0x7bba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andseq fp, r1, #48, 6 @ 0xc0000000 │ │ │ │ - ldrsheq pc, [ip, #136]! @ 0x88 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 9aa9b8 <__cxa_atexit@plt+0x99ebf0> │ │ │ │ - mvnseq pc, r4, ror #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + mvnseq r5, ip, asr #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 879ac <__cxa_atexit@plt+0x7bbe4> │ │ │ │ + ldr r7, [pc, #48] @ 879bc <__cxa_atexit@plt+0x7bbf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 879a0 <__cxa_atexit@plt+0x7bbd8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 879cc <__cxa_atexit@plt+0x7bc04> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 879c0 <__cxa_atexit@plt+0x7bbf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + mvnseq r5, r8, ror fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #164] @ 87a78 <__cxa_atexit@plt+0x7bcb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 87a44 <__cxa_atexit@plt+0x7bc7c> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r3, [pc, #136] @ 87a7c <__cxa_atexit@plt+0x7bcb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 87a4c <__cxa_atexit@plt+0x7bc84> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 87a5c <__cxa_atexit@plt+0x7bc94> │ │ │ │ + ldr r7, [pc, #92] @ 87a84 <__cxa_atexit@plt+0x7bcbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 97174 <__cxa_atexit@plt+0x8b3ac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97180 <__cxa_atexit@plt+0x8b3b8> │ │ │ │ - ldr r2, [pc, #68] @ 97190 <__cxa_atexit@plt+0x8b3c8> │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 87a80 <__cxa_atexit@plt+0x7bcb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + ldrheq r5, [lr, #172]! @ 0xac │ │ │ │ + @ instruction: 0xfffffa50 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [pc, #136] @ 87b2c <__cxa_atexit@plt+0x7bd64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 97194 <__cxa_atexit@plt+0x8b3cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 97198 <__cxa_atexit@plt+0x8b3d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e318a4 <__cxa_atexit@plt+0x1e25adc> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 87b00 <__cxa_atexit@plt+0x7bd38> │ │ │ │ + mov r7, r5 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr sl, [r7, #-4] │ │ │ │ + ldr r9, [r7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 87b10 <__cxa_atexit@plt+0x7bd48> │ │ │ │ + ldr r7, [pc, #80] @ 87b34 <__cxa_atexit@plt+0x7bd6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #24] @ 87b30 <__cxa_atexit@plt+0x7bd68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + mvnseq r5, r8, lsl #20 │ │ │ │ + @ instruction: 0xfffff994 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr sl, [r7, #4] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 87b88 <__cxa_atexit@plt+0x7bdc0> │ │ │ │ + ldr r7, [pc, #48] @ 87ba0 <__cxa_atexit@plt+0x7bdd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #20] @ 87ba4 <__cxa_atexit@plt+0x7bddc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - mvneq sp, r4, ror #16 │ │ │ │ - andseq fp, r1, #148, 4 @ 0x40000009 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffff908 │ │ │ │ + @ instruction: 0x01fe5990 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 971cc <__cxa_atexit@plt+0x8b404> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 971d4 <__cxa_atexit@plt+0x8b40c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 87c0c <__cxa_atexit@plt+0x7be44> │ │ │ │ + stmdb r5, {r8, sl} │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 87c00 <__cxa_atexit@plt+0x7be38> │ │ │ │ + ldr r2, [pc, #68] @ 87c20 <__cxa_atexit@plt+0x7be58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ 87c24 <__cxa_atexit@plt+0x7be5c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 207090 <__cxa_atexit@plt+0x1fb2c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1961704 <__cxa_atexit@plt+0x195593c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andseq fp, r1, #52, 4 @ 0x40000003 │ │ │ │ - mvnseq pc, r0, lsr #16 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub ip, r5, #24 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 972c8 <__cxa_atexit@plt+0x8b500> │ │ │ │ - ldr r3, [pc, #232] @ 972e4 <__cxa_atexit@plt+0x8b51c> │ │ │ │ + ldr r7, [pc, #20] @ 87c28 <__cxa_atexit@plt+0x7be60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq sl, r2, #72, 22 @ 0x12000 │ │ │ │ + mvnseq r5, r4, lsr #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r3, [pc, #88] @ 87c98 <__cxa_atexit@plt+0x7bed0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r1, r2, r8, sl} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 97278 <__cxa_atexit@plt+0x8b4b0> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr sl, [r1, #-8]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r0, r1 │ │ │ │ - ldr r9, [r0, #4]! │ │ │ │ - ldr r8, [r1, #-4] │ │ │ │ - add lr, r6, #12 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 97284 <__cxa_atexit@plt+0x8b4bc> │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 972d0 <__cxa_atexit@plt+0x8b508> │ │ │ │ - ldr r1, [pc, #148] @ 972e8 <__cxa_atexit@plt+0x8b520> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, sl} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 87c84 <__cxa_atexit@plt+0x7bebc> │ │ │ │ + str r7, [r5] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87c8c <__cxa_atexit@plt+0x7bec4> │ │ │ │ + ldr r3, [pc, #56] @ 87c9c <__cxa_atexit@plt+0x7bed4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #36] @ 87ca0 <__cxa_atexit@plt+0x7bed8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1961704 <__cxa_atexit@plt+0x195593c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, ip │ │ │ │ bx r0 │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 972d0 <__cxa_atexit@plt+0x8b508> │ │ │ │ - ldr r0, [pc, #88] @ 972ec <__cxa_atexit@plt+0x8b524> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #84] @ 972f0 <__cxa_atexit@plt+0x8b528> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - andseq fp, r1, #108, 2 │ │ │ │ - mvnseq pc, r8, lsl #14 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r9, [r1, #4]! │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 9735c <__cxa_atexit@plt+0x8b594> │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 9739c <__cxa_atexit@plt+0x8b5d4> │ │ │ │ - ldr r0, [pc, #108] @ 973a8 <__cxa_atexit@plt+0x8b5e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 9739c <__cxa_atexit@plt+0x8b5d4> │ │ │ │ - ldr lr, [pc, #64] @ 973ac <__cxa_atexit@plt+0x8b5e4> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + andseq sl, r2, #192, 20 @ 0xc0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87ce8 <__cxa_atexit@plt+0x7bf20> │ │ │ │ + ldr r3, [pc, #44] @ 87cf4 <__cxa_atexit@plt+0x7bf2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #24] @ 87cf8 <__cxa_atexit@plt+0x7bf30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1961704 <__cxa_atexit@plt+0x195593c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + andseq sl, r2, #92, 20 @ 0x5c000 │ │ │ │ + mvnseq r4, r4, ror #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 87df4 <__cxa_atexit@plt+0x7c02c> │ │ │ │ + mvnseq r4, ip, asr #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 87d34 <__cxa_atexit@plt+0x7bf6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 1ccd8a4 <__cxa_atexit@plt+0x1cc1adc> │ │ │ │ + andseq sl, r2, #112, 16 @ 0x700000 │ │ │ │ + mvnseq r4, r8, lsr #31 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov sl, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 87db8 <__cxa_atexit@plt+0x7bff0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87dc0 <__cxa_atexit@plt+0x7bff8> │ │ │ │ + ldr lr, [pc, #100] @ 87dd4 <__cxa_atexit@plt+0x7c00c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #60] @ 973b0 <__cxa_atexit@plt+0x8b5e8> │ │ │ │ + ldr r1, [pc, #96] @ 87dd8 <__cxa_atexit@plt+0x7c010> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - andseq fp, r1, #148 @ 0x94 │ │ │ │ - mvnseq pc, r4, asr #12 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [pc, #76] @ 87ddc <__cxa_atexit@plt+0x7c014> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + str r3, [sl, #24] │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r0, [sl, #12] │ │ │ │ + mov r9, sl │ │ │ │ + str r2, [r9, #16]! │ │ │ │ + ldr r3, [pc, #48] @ 87de0 <__cxa_atexit@plt+0x7c018> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e94e8 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + mov r6, sl │ │ │ │ + b 87dc8 <__cxa_atexit@plt+0x7c000> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andseq sl, r2, #112, 12 @ 0x7000000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andseq sl, r2, #236, 14 @ 0x3b00000 │ │ │ │ + ldrsheq r4, [lr, #232]! @ 0xe8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97458 <__cxa_atexit@plt+0x8b690> │ │ │ │ - ldr r2, [pc, #156] @ 97474 <__cxa_atexit@plt+0x8b6ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9744c <__cxa_atexit@plt+0x8b684> │ │ │ │ - ldr r2, [pc, #124] @ 97478 <__cxa_atexit@plt+0x8b6b0> │ │ │ │ + bhi 87e78 <__cxa_atexit@plt+0x7c0b0> │ │ │ │ + ldr r2, [pc, #120] @ 87e80 <__cxa_atexit@plt+0x7c0b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9744c <__cxa_atexit@plt+0x8b684> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 97460 <__cxa_atexit@plt+0x8b698> │ │ │ │ - ldr r3, [pc, #88] @ 9747c <__cxa_atexit@plt+0x8b6b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 971e8 <__cxa_atexit@plt+0x8b420> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 87e54 <__cxa_atexit@plt+0x7c08c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 87e64 <__cxa_atexit@plt+0x7c09c> │ │ │ │ + ldr r7, [pc, #80] @ 87e84 <__cxa_atexit@plt+0x7c0bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 87e88 <__cxa_atexit@plt+0x7c0c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andseq fp, r1, #76 @ 0x4c │ │ │ │ - mvnseq pc, ip, ror r5 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andseq sl, r2, #148, 10 @ 0x25000000 │ │ │ │ + mvnseq r4, r4, asr lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 97500 <__cxa_atexit@plt+0x8b738> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87ec8 <__cxa_atexit@plt+0x7c100> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #44] @ 87ee0 <__cxa_atexit@plt+0x7c118> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 974e8 <__cxa_atexit@plt+0x8b720> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 974f0 <__cxa_atexit@plt+0x8b728> │ │ │ │ - ldr r2, [pc, #72] @ 97504 <__cxa_atexit@plt+0x8b73c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #12] @ 87edc <__cxa_atexit@plt+0x7c114> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andseq sl, r2, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldrsheq r4, [lr, #220]! @ 0xdc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87f68 <__cxa_atexit@plt+0x7c1a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 87fd4 <__cxa_atexit@plt+0x7c20c> │ │ │ │ + ldr r2, [pc, #216] @ 87ff4 <__cxa_atexit@plt+0x7c22c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #196] @ 87ff8 <__cxa_atexit@plt+0x7c230> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + ldr lr, [pc, #184] @ 87ffc <__cxa_atexit@plt+0x7c234> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r3, #3 │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 971e8 <__cxa_atexit@plt+0x8b420> │ │ │ │ + bx ip │ │ │ │ + ldr r2, [pc, #120] @ 87fe8 <__cxa_atexit@plt+0x7c220> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 87fb4 <__cxa_atexit@plt+0x7c1ec> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 87fc0 <__cxa_atexit@plt+0x7c1f8> │ │ │ │ + ldr r3, [pc, #80] @ 87fec <__cxa_atexit@plt+0x7c224> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #40] @ 87ff0 <__cxa_atexit@plt+0x7c228> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andseq sl, r1, #180, 30 @ 0x2d0 │ │ │ │ - ldrsheq pc, [ip, #68]! @ 0x44 @ │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andseq sl, r2, #56, 8 @ 0x38000000 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + andseq sl, r2, #188, 8 @ 0xbc000000 │ │ │ │ + andseq sl, r2, #168, 8 @ 0xa8000000 │ │ │ │ + mvnseq r4, r0, ror #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97558 <__cxa_atexit@plt+0x8b790> │ │ │ │ - ldr r2, [pc, #52] @ 97564 <__cxa_atexit@plt+0x8b79c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8805c <__cxa_atexit@plt+0x7c294> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 88068 <__cxa_atexit@plt+0x7c2a0> │ │ │ │ + ldr r5, [pc, #68] @ 88078 <__cxa_atexit@plt+0x7c2b0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [pc, #56] @ 8807c <__cxa_atexit@plt+0x7c2b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + str r5, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 971e8 <__cxa_atexit@plt+0x8b420> │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 87df4 <__cxa_atexit@plt+0x7c02c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r1, #64, 30 @ 0x100 │ │ │ │ - ldrheq pc, [ip, #72]! @ 0x48 @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 975e8 <__cxa_atexit@plt+0x8b820> │ │ │ │ - ldr r3, [pc, #100] @ 975f0 <__cxa_atexit@plt+0x8b828> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 975d8 <__cxa_atexit@plt+0x8b810> │ │ │ │ - ldr r7, [pc, #52] @ 975f4 <__cxa_atexit@plt+0x8b82c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 880a8 <__cxa_atexit@plt+0x7c2e0> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq pc, ip, lsr #8 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 97628 <__cxa_atexit@plt+0x8b860> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsheq pc, [ip, #56]! @ 0x38 @ │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r7, r6 │ │ │ │ + ldr r7, [pc, #12] @ 880bc <__cxa_atexit@plt+0x7c2f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andseq sl, r2, #80, 6 @ 0x40000001 │ │ │ │ + mvnseq r4, r0, lsr #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 97704 <__cxa_atexit@plt+0x8b93c> │ │ │ │ - ldr r3, [pc, #188] @ 97714 <__cxa_atexit@plt+0x8b94c> │ │ │ │ + bcc 88108 <__cxa_atexit@plt+0x7c340> │ │ │ │ + ldr r3, [pc, #48] @ 88118 <__cxa_atexit@plt+0x7c350> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #184] @ 97718 <__cxa_atexit@plt+0x8b950> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r8, [ip, #15] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldmib r5, {r3, r9} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - add r0, r7, #32 │ │ │ │ - sub r7, r6, #17 │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 976e4 <__cxa_atexit@plt+0x8b91c> │ │ │ │ - ldr r2, [pc, #112] @ 97720 <__cxa_atexit@plt+0x8b958> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6] │ │ │ │ - ldr r3, [r5, #20]! │ │ │ │ - str r2, [r0] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #84] @ 97724 <__cxa_atexit@plt+0x8b95c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, ip │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r2, [pc, #48] @ 9771c <__cxa_atexit@plt+0x8b954> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r0] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 8811c <__cxa_atexit@plt+0x7c354> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + mvneq pc, ip, lsl #9 │ │ │ │ + mvnseq r4, r0, asr #23 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ - str r3, [r9], #-3 │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r8, ip │ │ │ │ - b 971e8 <__cxa_atexit@plt+0x8b420> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - andseq sl, r1, #132, 26 @ 0x2100 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - andseq sl, r1, #112, 26 @ 0x1c00 │ │ │ │ - ldrheq r0, [sp, #16]! │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 88164 <__cxa_atexit@plt+0x7c39c> │ │ │ │ + ldr r3, [pc, #44] @ 88174 <__cxa_atexit@plt+0x7c3ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + mvnseq r4, r8, ror #22 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 977c0 <__cxa_atexit@plt+0x8b9f8> │ │ │ │ - ldr lr, [pc, #124] @ 977c8 <__cxa_atexit@plt+0x8ba00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r0, r1, ip} │ │ │ │ - str r3, [r7, #16] │ │ │ │ - add lr, r7, #20 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ + bhi 881e4 <__cxa_atexit@plt+0x7c41c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 881f0 <__cxa_atexit@plt+0x7c428> │ │ │ │ + ldr r2, [pc, #84] @ 88200 <__cxa_atexit@plt+0x7c438> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 88204 <__cxa_atexit@plt+0x7c43c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 88208 <__cxa_atexit@plt+0x7c440> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e318ac <__cxa_atexit@plt+0x1e25ae4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andseq sl, r2, #52, 4 @ 0x40000003 │ │ │ │ + strheq pc, [r7, #59]! @ 0x3b @ │ │ │ │ + mvnseq r5, r4, lsr #7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8825c <__cxa_atexit@plt+0x7c494> │ │ │ │ + ldr r7, [pc, #60] @ 8826c <__cxa_atexit@plt+0x7c4a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ tst r9, #3 │ │ │ │ - beq 977a8 <__cxa_atexit@plt+0x8b9e0> │ │ │ │ - ldr r3, [pc, #68] @ 977cc <__cxa_atexit@plt+0x8ba04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ + beq 88250 <__cxa_atexit@plt+0x7c488> │ │ │ │ str r9, [r5] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - tst r7, #3 │ │ │ │ - beq 977b8 <__cxa_atexit@plt+0x8b9f0> │ │ │ │ - b 97820 <__cxa_atexit@plt+0x8ba58> │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b 8828c <__cxa_atexit@plt+0x7c4c4> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 88270 <__cxa_atexit@plt+0x7c4a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - mvnseq r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + mvnseq r5, r8, ror #6 │ │ │ │ + mvnseq r5, r0, asr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 97810 <__cxa_atexit@plt+0x8ba48> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 8828c <__cxa_atexit@plt+0x7c4c4> │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r2, [pc, #156] @ 88334 <__cxa_atexit@plt+0x7c56c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5, #32] │ │ │ │ + ldr r1, [pc, #152] @ 88338 <__cxa_atexit@plt+0x7c570> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 882ec <__cxa_atexit@plt+0x7c524> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq 8830c <__cxa_atexit@plt+0x7c544> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 88318 <__cxa_atexit@plt+0x7c550> │ │ │ │ + ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 97808 <__cxa_atexit@plt+0x8ba40> │ │ │ │ - b 97820 <__cxa_atexit@plt+0x8ba58> │ │ │ │ + beq 8832c <__cxa_atexit@plt+0x7c564> │ │ │ │ + str r7, [r5] │ │ │ │ + b 882a0 <__cxa_atexit@plt+0x7c4d8> │ │ │ │ + ldr r3, [pc, #72] @ 8833c <__cxa_atexit@plt+0x7c574> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #60] @ 88340 <__cxa_atexit@plt+0x7c578> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 196149c <__cxa_atexit@plt+0x19556d4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ + ldr r7, [pc, #36] @ 88344 <__cxa_atexit@plt+0x7c57c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andseq sl, r2, #56, 8 @ 0x38000000 │ │ │ │ + mvnseq r5, ip, lsl #5 │ │ │ │ + mvnseq r5, ip, ror #4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 97860 <__cxa_atexit@plt+0x8ba98> │ │ │ │ - ldr r3, [pc, #168] @ 978dc <__cxa_atexit@plt+0x8bb14> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 88384 <__cxa_atexit@plt+0x7c5bc> │ │ │ │ + ldr r3, [pc, #56] @ 883a0 <__cxa_atexit@plt+0x7c5d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97890 <__cxa_atexit@plt+0x8bac8> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 97898 <__cxa_atexit@plt+0x8bad0> │ │ │ │ - ldr r7, [pc, #144] @ 978ec <__cxa_atexit@plt+0x8bb24> │ │ │ │ + beq 88398 <__cxa_atexit@plt+0x7c5d0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 8828c <__cxa_atexit@plt+0x7c4c4> │ │ │ │ + ldr r7, [pc, #24] @ 883a4 <__cxa_atexit@plt+0x7c5dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 978c8 <__cxa_atexit@plt+0x8bb00> │ │ │ │ - ldr r3, [pc, #108] @ 978d4 <__cxa_atexit@plt+0x8bb0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #104] @ 978d8 <__cxa_atexit@plt+0x8bb10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 978c0 <__cxa_atexit@plt+0x8baf8> │ │ │ │ - ldr r3, [pc, #60] @ 978e4 <__cxa_atexit@plt+0x8bb1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 978e8 <__cxa_atexit@plt+0x8bb20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - b 97880 <__cxa_atexit@plt+0x8bab8> │ │ │ │ - ldr r7, [pc, #24] @ 978e0 <__cxa_atexit@plt+0x8bb18> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r5, r0, lsr #4 │ │ │ │ + mvnseq r5, ip, lsl #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - mvnseq pc, ip, lsl r1 @ │ │ │ │ - andseq sl, r1, #152, 22 @ 0x26000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - ldrsheq pc, [ip, #8]! @ │ │ │ │ - andseq sl, r1, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - ldrsbeq pc, [ip, #248]! @ 0xf8 @ │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ + b 8828c <__cxa_atexit@plt+0x7c4c4> │ │ │ │ + mvnseq r4, r0, lsr #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne 97918 <__cxa_atexit@plt+0x8bb50> │ │ │ │ - ldr r7, [pc, #84] @ 97968 <__cxa_atexit@plt+0x8bba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 97950 <__cxa_atexit@plt+0x8bb88> │ │ │ │ - cmp r7, #32 │ │ │ │ - bcs 97948 <__cxa_atexit@plt+0x8bb80> │ │ │ │ - ldr r3, [pc, #56] @ 97960 <__cxa_atexit@plt+0x8bb98> │ │ │ │ + ldr r3, [pc, #32] @ 883f4 <__cxa_atexit@plt+0x7c62c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 97964 <__cxa_atexit@plt+0x8bb9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r7, [pc, #12] @ 9795c <__cxa_atexit@plt+0x8bb94> │ │ │ │ - add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvnseq pc, r8, ror r0 @ │ │ │ │ - andseq sl, r1, #216, 20 @ 0xd8000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - mvnseq pc, r0, asr r0 @ │ │ │ │ - andeq r0, r0, r9, lsr #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 979fc <__cxa_atexit@plt+0x8bc34> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r1, [r2, #15] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - bge 979d4 <__cxa_atexit@plt+0x8bc0c> │ │ │ │ - str sl, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #80] @ 97a14 <__cxa_atexit@plt+0x8bc4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #48] @ 97a10 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r1, #144, 20 @ 0x90000 │ │ │ │ - andseq sl, r1, #124, 20 @ 0x7c000 │ │ │ │ - mvnseq pc, r4, lsr #28 │ │ │ │ - andeq r2, r0, r9, ror #23 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 883ec <__cxa_atexit@plt+0x7c624> │ │ │ │ + b 88404 <__cxa_atexit@plt+0x7c63c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + mvnseq r4, r8, ror #17 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #28]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 97a54 <__cxa_atexit@plt+0x8bc8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 97a58 <__cxa_atexit@plt+0x8bc90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 96748 <__cxa_atexit@plt+0x8a980> │ │ │ │ - andseq sl, r1, #204, 18 @ 0x330000 │ │ │ │ - andseq sl, r1, #212, 18 @ 0x350000 │ │ │ │ - mvnseq pc, r0, lsl #29 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldr r7, [pc, #264] @ 88518 <__cxa_atexit@plt+0x7c750> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #4]! │ │ │ │ + str r7, [r2] │ │ │ │ + sub r3, r2, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97ab0 <__cxa_atexit@plt+0x8bce8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 97ab8 <__cxa_atexit@plt+0x8bcf0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #44] @ 97abc <__cxa_atexit@plt+0x8bcf4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 97ac0 <__cxa_atexit@plt+0x8bcf8> │ │ │ │ + bhi 884dc <__cxa_atexit@plt+0x7c714> │ │ │ │ + stmda r5, {r8, sl} │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 88468 <__cxa_atexit@plt+0x7c6a0> │ │ │ │ + ldr r7, [pc, #224] @ 88520 <__cxa_atexit@plt+0x7c758> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r7, [pc, #204] @ 88524 <__cxa_atexit@plt+0x7c75c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ + add r8, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 97738 <__cxa_atexit@plt+0x8b970> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, sl │ │ │ │ + b 1961704 <__cxa_atexit@plt+0x195593c> │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 884c8 <__cxa_atexit@plt+0x7c700> │ │ │ │ + str sl, [r2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 884f4 <__cxa_atexit@plt+0x7c72c> │ │ │ │ + ldr r7, [pc, #160] @ 88530 <__cxa_atexit@plt+0x7c768> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [sl, #2] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #136] @ 88534 <__cxa_atexit@plt+0x7c76c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andseq sl, r1, #104, 18 @ 0x1a0000 │ │ │ │ - andseq sl, r1, #144, 18 @ 0x240000 │ │ │ │ - andseq sl, r1, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r7, [pc, #92] @ 8852c <__cxa_atexit@plt+0x7c764> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 88528 <__cxa_atexit@plt+0x7c760> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8851c <__cxa_atexit@plt+0x7c754> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffff7f0 │ │ │ │ + andseq sl, r2, #228, 4 @ 0x4000000e │ │ │ │ + ldrsbeq r5, [lr, #4]! │ │ │ │ + andseq r9, r2, #72, 30 @ 0x120 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + andseq sl, r2, #56 @ 0x38 │ │ │ │ + mvnseq r4, r8, lsr #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 885a4 <__cxa_atexit@plt+0x7c7dc> │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97b14 <__cxa_atexit@plt+0x8bd4c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 97b28 <__cxa_atexit@plt+0x8bd60> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 885b8 <__cxa_atexit@plt+0x7c7f0> │ │ │ │ + ldr r2, [pc, #112] @ 885dc <__cxa_atexit@plt+0x7c814> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #88] @ 885e0 <__cxa_atexit@plt+0x7c818> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r1, r2, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [pc, #44] @ 885d8 <__cxa_atexit@plt+0x7c810> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andseq sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + ldr r6, [pc, #20] @ 885d4 <__cxa_atexit@plt+0x7c80c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andseq r9, r2, #108, 28 @ 0x6c0 │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + andseq r9, r2, #92, 30 @ 0x170 │ │ │ │ + ldrsheq r4, [lr, #108]! @ 0x6c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97b74 <__cxa_atexit@plt+0x8bdac> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r7, [r7, r2] │ │ │ │ - ldr r2, [pc, #40] @ 97b88 <__cxa_atexit@plt+0x8bdc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + bcc 88644 <__cxa_atexit@plt+0x7c87c> │ │ │ │ + ldr r2, [pc, #76] @ 8865c <__cxa_atexit@plt+0x7c894> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ 88660 <__cxa_atexit@plt+0x7c898> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r7, r3, #12 │ │ │ │ + stm r7, {r1, r2, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andseq sl, r1, #156, 18 @ 0x270000 │ │ │ │ - mvnseq pc, ip, asr sp @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 97c1c <__cxa_atexit@plt+0x8be54> │ │ │ │ - ldr lr, [pc, #116] @ 97c24 <__cxa_atexit@plt+0x8be5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #31] │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + ldr r3, [pc, #24] @ 88664 <__cxa_atexit@plt+0x7c89c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + andseq r9, r2, #184, 28 @ 0xb80 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 886a8 <__cxa_atexit@plt+0x7c8e0> │ │ │ │ + ldr r7, [pc, #48] @ 886b8 <__cxa_atexit@plt+0x7c8f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 97c10 <__cxa_atexit@plt+0x8be48> │ │ │ │ + beq 8869c <__cxa_atexit@plt+0x7c8d4> │ │ │ │ mov r7, r8 │ │ │ │ - b 97c34 <__cxa_atexit@plt+0x8be6c> │ │ │ │ + b 88720 <__cxa_atexit@plt+0x7c958> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 886bc <__cxa_atexit@plt+0x7c8f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq pc, r4, asr #25 │ │ │ │ - andeq r1, r0, sl, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 97cf8 <__cxa_atexit@plt+0x8bf30> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 97ca4 <__cxa_atexit@plt+0x8bedc> │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 97cb8 <__cxa_atexit@plt+0x8bef0> │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 97d10 <__cxa_atexit@plt+0x8bf48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + mvnseq r4, r4, lsr #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 88700 <__cxa_atexit@plt+0x7c938> │ │ │ │ + ldr r7, [pc, #48] @ 88710 <__cxa_atexit@plt+0x7c948> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 886f4 <__cxa_atexit@plt+0x7c92c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 88720 <__cxa_atexit@plt+0x7c958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 97d08 <__cxa_atexit@plt+0x8bf40> │ │ │ │ + ldr r7, [pc, #12] @ 88714 <__cxa_atexit@plt+0x7c94c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 97d0c <__cxa_atexit@plt+0x8bf44> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + mvnseq r4, ip, asr #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 88784 <__cxa_atexit@plt+0x7c9bc> │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + ldr r2, [pc, #120] @ 887bc <__cxa_atexit@plt+0x7c9f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str ip, [r5, #32] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - mvnseq pc, r8, asr #23 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 97dcc <__cxa_atexit@plt+0x8c004> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 97db4 <__cxa_atexit@plt+0x8bfec> │ │ │ │ + beq 8879c <__cxa_atexit@plt+0x7c9d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 97dbc <__cxa_atexit@plt+0x8bff4> │ │ │ │ - ldr r8, [pc, #132] @ 97dd0 <__cxa_atexit@plt+0x8c008> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r3, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r1, [pc, #84] @ 97dd4 <__cxa_atexit@plt+0x8c00c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - ldr r7, [pc, #56] @ 97dd8 <__cxa_atexit@plt+0x8c010> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 887ac <__cxa_atexit@plt+0x7c9e4> │ │ │ │ + ldr r3, [pc, #84] @ 887c4 <__cxa_atexit@plt+0x7c9fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #52] @ 887c0 <__cxa_atexit@plt+0x7c9f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 97738 <__cxa_atexit@plt+0x8b970> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq sl, r1, #100, 14 @ 0x1900000 │ │ │ │ - andseq sl, r1, #180, 12 @ 0xb400000 │ │ │ │ - andseq sl, r1, #144, 12 @ 0x9000000 │ │ │ │ - mvnseq pc, r0, lsl #22 │ │ │ │ - andeq r4, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97e68 <__cxa_atexit@plt+0x8c0a0> │ │ │ │ - ldr r8, [pc, #112] @ 97e74 <__cxa_atexit@plt+0x8c0ac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov sl, #0 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #64] @ 97e78 <__cxa_atexit@plt+0x8c0b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r7, [pc, #36] @ 97e7c <__cxa_atexit@plt+0x8c0b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, ip │ │ │ │ - b 97738 <__cxa_atexit@plt+0x8b970> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r1, #172, 12 @ 0xac00000 │ │ │ │ - andseq sl, r1, #252, 10 @ 0x3f000000 │ │ │ │ - andseq sl, r1, #216, 10 @ 0x36000000 │ │ │ │ - mvnseq pc, ip, asr sl @ │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97ee4 <__cxa_atexit@plt+0x8c11c> │ │ │ │ - ldr lr, [pc, #72] @ 97ef0 <__cxa_atexit@plt+0x8c128> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ 97ef4 <__cxa_atexit@plt+0x8c12c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r3, #16 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andseq r9, r2, #116, 24 @ 0x7400 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 88804 <__cxa_atexit@plt+0x7ca3c> │ │ │ │ + ldr r3, [pc, #36] @ 88810 <__cxa_atexit@plt+0x7ca48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvnseq pc, r4, ror #19 │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #100] @ 97f74 <__cxa_atexit@plt+0x8c1ac> │ │ │ │ - add r6, pc, r6 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 88854 <__cxa_atexit@plt+0x7ca8c> │ │ │ │ + ldr r7, [pc, #48] @ 88864 <__cxa_atexit@plt+0x7ca9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 88848 <__cxa_atexit@plt+0x7ca80> │ │ │ │ + mov r7, r8 │ │ │ │ + b 888cc <__cxa_atexit@plt+0x7cb04> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 88868 <__cxa_atexit@plt+0x7caa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + mvnseq r4, ip, ror sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 888ac <__cxa_atexit@plt+0x7cae4> │ │ │ │ + ldr r7, [pc, #48] @ 888bc <__cxa_atexit@plt+0x7caf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 888a0 <__cxa_atexit@plt+0x7cad8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 888cc <__cxa_atexit@plt+0x7cb04> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 888c0 <__cxa_atexit@plt+0x7caf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + mvnseq r4, r4, lsr #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 88930 <__cxa_atexit@plt+0x7cb68> │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + ldr r2, [pc, #120] @ 88968 <__cxa_atexit@plt+0x7cba0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r6, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 97f5c <__cxa_atexit@plt+0x8c194> │ │ │ │ + beq 88948 <__cxa_atexit@plt+0x7cb80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97f68 <__cxa_atexit@plt+0x8c1a0> │ │ │ │ - ldr r2, [pc, #68] @ 97f78 <__cxa_atexit@plt+0x8c1b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 97f7c <__cxa_atexit@plt+0x8c1b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 97738 <__cxa_atexit@plt+0x8b970> │ │ │ │ + bcc 88958 <__cxa_atexit@plt+0x7cb90> │ │ │ │ + ldr r3, [pc, #84] @ 88970 <__cxa_atexit@plt+0x7cba8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #52] @ 8896c <__cxa_atexit@plt+0x7cba4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andseq sl, r1, #124, 10 @ 0x1f000000 │ │ │ │ - andseq sl, r1, #220, 8 @ 0xdc000000 │ │ │ │ - mvnseq pc, ip, asr r9 @ │ │ │ │ - andeq r1, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97fd0 <__cxa_atexit@plt+0x8c208> │ │ │ │ - ldr r2, [pc, #52] @ 97fdc <__cxa_atexit@plt+0x8c214> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r8, [r5, #40]! @ 0x28 │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 97fe0 <__cxa_atexit@plt+0x8c218> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 97738 <__cxa_atexit@plt+0x8b970> │ │ │ │ - mov r3, #8 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andseq r9, r2, #200, 20 @ 0xc8000 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 889b0 <__cxa_atexit@plt+0x7cbe8> │ │ │ │ + ldr r3, [pc, #36] @ 889bc <__cxa_atexit@plt+0x7cbf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r1, #8, 10 @ 0x2000000 │ │ │ │ - andseq sl, r1, #104, 8 @ 0x68000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98034 <__cxa_atexit@plt+0x8c26c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 98048 <__cxa_atexit@plt+0x8c280> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 88a00 <__cxa_atexit@plt+0x7cc38> │ │ │ │ + ldr r7, [pc, #48] @ 88a10 <__cxa_atexit@plt+0x7cc48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 889f4 <__cxa_atexit@plt+0x7cc2c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 87328 <__cxa_atexit@plt+0x7b560> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [pc, #12] @ 88a14 <__cxa_atexit@plt+0x7cc4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe944 │ │ │ │ + mvnseq r4, r4, lsl fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 88a50 <__cxa_atexit@plt+0x7cc88> │ │ │ │ + ldr r3, [pc, #36] @ 88a60 <__cxa_atexit@plt+0x7cc98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq sl, r1, #220, 8 @ 0xdc000000 │ │ │ │ - mvnseq pc, ip, lsr #17 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 88aa4 <__cxa_atexit@plt+0x7ccdc> │ │ │ │ + ldr r7, [pc, #48] @ 88ab4 <__cxa_atexit@plt+0x7ccec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 88a98 <__cxa_atexit@plt+0x7ccd0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 87328 <__cxa_atexit@plt+0x7b560> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 88ab8 <__cxa_atexit@plt+0x7ccf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe8a0 │ │ │ │ + mvnseq r4, r0, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 980bc <__cxa_atexit@plt+0x8c2f4> │ │ │ │ - ldr r3, [pc, #84] @ 980c4 <__cxa_atexit@plt+0x8c2fc> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 88af4 <__cxa_atexit@plt+0x7cd2c> │ │ │ │ + ldr r3, [pc, #36] @ 88b04 <__cxa_atexit@plt+0x7cd3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 980ac <__cxa_atexit@plt+0x8c2e4> │ │ │ │ - ldr r7, [pc, #52] @ 980c8 <__cxa_atexit@plt+0x8c300> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 88b48 <__cxa_atexit@plt+0x7cd80> │ │ │ │ + ldr r7, [pc, #48] @ 88b58 <__cxa_atexit@plt+0x7cd90> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 88b3c <__cxa_atexit@plt+0x7cd74> │ │ │ │ + mov r7, r8 │ │ │ │ + b 87328 <__cxa_atexit@plt+0x7b560> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 88b5c <__cxa_atexit@plt+0x7cd94> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq pc, r0, lsr r8 @ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 980fc <__cxa_atexit@plt+0x8c334> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsheq pc, [ip, #124]! @ 0x7c @ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add sl, lr, #80 @ 0x50 │ │ │ │ - cmp r6, sl │ │ │ │ - bcc 98288 <__cxa_atexit@plt+0x8c4c0> │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r0, [pc, #364] @ 98298 <__cxa_atexit@plt+0x8c4d0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r6, [pc, #316] @ 9829c <__cxa_atexit@plt+0x8c4d4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, lr │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r6, [r3, #12]! │ │ │ │ - mov r0, r5 │ │ │ │ - ldr fp, [r0, #8]! │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ - ldr r8, [r0, #16] │ │ │ │ - str r8, [r1, #8] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - ldr r6, [pc, #272] @ 982a0 <__cxa_atexit@plt+0x8c4d8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, r1 │ │ │ │ - str r6, [r9, #24]! │ │ │ │ - mov r6, r1 │ │ │ │ - str r9, [r6, #60]! @ 0x3c │ │ │ │ - ldr r9, [pc, #252] @ 982a4 <__cxa_atexit@plt+0x8c4dc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str fp, [r1, #28] │ │ │ │ - str r2, [r1, #32] │ │ │ │ - str r8, [r1, #36] @ 0x24 │ │ │ │ - str r1, [r1, #16] │ │ │ │ - add r8, r1, #44 @ 0x2c │ │ │ │ - stm r8, {r1, r2, fp} │ │ │ │ - str r3, [r1, #56] @ 0x38 │ │ │ │ - str r9, [r1, #40]! @ 0x28 │ │ │ │ - ldr fp, [r0, #-4] │ │ │ │ - cmp fp, ip │ │ │ │ - bge 98220 <__cxa_atexit@plt+0x8c458> │ │ │ │ - ldr r2, [pc, #208] @ 982ac <__cxa_atexit@plt+0x8c4e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #204] @ 982b0 <__cxa_atexit@plt+0x8c4e8> │ │ │ │ + @ instruction: 0xffffe7fc │ │ │ │ + mvnseq r4, ip, asr #19 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 88b98 <__cxa_atexit@plt+0x7cdd0> │ │ │ │ + ldr r3, [pc, #36] @ 88ba8 <__cxa_atexit@plt+0x7cde0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [lr, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r1, [lr, #72] @ 0x48 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [lr, #76] @ 0x4c │ │ │ │ - str fp, [lr, #80] @ 0x50 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r8, sl, #11 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, sl │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r2, [pc, #128] @ 982a8 <__cxa_atexit@plt+0x8c4e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 98278 <__cxa_atexit@plt+0x8c4b0> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 98384 <__cxa_atexit@plt+0x8c5bc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xffffebb0 │ │ │ │ - @ instruction: 0xffffed54 │ │ │ │ - @ instruction: 0xfffff3e4 │ │ │ │ - @ instruction: 0xfffff58c │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - mvnseq pc, r8, lsr #12 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #84] @ 98320 <__cxa_atexit@plt+0x8c558> │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 88c74 <__cxa_atexit@plt+0x7ceac> │ │ │ │ + ldr r6, [pc, #200] @ 88c98 <__cxa_atexit@plt+0x7ced0> │ │ │ │ add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r6, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 88c50 <__cxa_atexit@plt+0x7ce88> │ │ │ │ + ldr r6, [pc, #180] @ 88c9c <__cxa_atexit@plt+0x7ced4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [r8, #39] @ 0x27 │ │ │ │ + mov r3, r5 │ │ │ │ + str r6, [r3, #-8]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 98308 <__cxa_atexit@plt+0x8c540> │ │ │ │ + beq 88c64 <__cxa_atexit@plt+0x7ce9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98314 <__cxa_atexit@plt+0x8c54c> │ │ │ │ - ldr r2, [pc, #52] @ 98324 <__cxa_atexit@plt+0x8c55c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 97738 <__cxa_atexit@plt+0x8b970> │ │ │ │ + bcc 88c88 <__cxa_atexit@plt+0x7cec0> │ │ │ │ + ldr r3, [pc, #136] @ 88ca4 <__cxa_atexit@plt+0x7cedc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #120] @ 88ca8 <__cxa_atexit@plt+0x7cee0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq sl, r1, #192, 2 @ 0x30 │ │ │ │ - ldrheq pc, [ip, #84]! @ 0x54 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [pc, #36] @ 88ca0 <__cxa_atexit@plt+0x7ced8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + @ instruction: 0x01fe4990 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + mvnseq r4, r8, asr r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r6, [r3, #39] @ 0x27 │ │ │ │ + ldr r2, [pc, #128] @ 88d50 <__cxa_atexit@plt+0x7cf88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 88d30 <__cxa_atexit@plt+0x7cf68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98368 <__cxa_atexit@plt+0x8c5a0> │ │ │ │ - ldr r2, [pc, #36] @ 98374 <__cxa_atexit@plt+0x8c5ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - sub r3, r6, #2 │ │ │ │ - ldmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 97738 <__cxa_atexit@plt+0x8b970> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq sl, r1, #96, 2 │ │ │ │ - mvnseq pc, r4, ror r5 @ │ │ │ │ - andeq r0, r0, sl, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #40]! @ 0x28 │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 98448 <__cxa_atexit@plt+0x8c680> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9846c <__cxa_atexit@plt+0x8c6a4> │ │ │ │ - ldr r2, [pc, #204] @ 98488 <__cxa_atexit@plt+0x8c6c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r1, [pc, #156] @ 9848c <__cxa_atexit@plt+0x8c6c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [pc, #120] @ 98490 <__cxa_atexit@plt+0x8c6c8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ + bcc 88d40 <__cxa_atexit@plt+0x7cf78> │ │ │ │ + ldr r3, [pc, #88] @ 88d54 <__cxa_atexit@plt+0x7cf8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #72] @ 88d58 <__cxa_atexit@plt+0x7cf90> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 98480 <__cxa_atexit@plt+0x8c6b8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #36] @ 98484 <__cxa_atexit@plt+0x8c6bc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 97738 <__cxa_atexit@plt+0x8b970> │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r1, #208, 30 @ 0x340 │ │ │ │ - andseq sl, r1, #84 @ 0x54 │ │ │ │ - @ instruction: 0xfffff6a8 │ │ │ │ - @ instruction: 0xfffff7a8 │ │ │ │ - andseq sl, r1, #4, 2 │ │ │ │ - mvnseq pc, r8, ror #8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 98564 <__cxa_atexit@plt+0x8c79c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98570 <__cxa_atexit@plt+0x8c7a8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #208] @ 9859c <__cxa_atexit@plt+0x8c7d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + mvnseq r4, r8, lsr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 88db4 <__cxa_atexit@plt+0x7cfec> │ │ │ │ + ldr r3, [pc, #60] @ 88dc0 <__cxa_atexit@plt+0x7cff8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #44] @ 88dc4 <__cxa_atexit@plt+0x7cffc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r7, [pc, #184] @ 985a0 <__cxa_atexit@plt+0x8c7d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 98580 <__cxa_atexit@plt+0x8c7b8> │ │ │ │ - ldr lr, [pc, #152] @ 985a4 <__cxa_atexit@plt+0x8c7dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #148] @ 985a8 <__cxa_atexit@plt+0x8c7e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 98554 <__cxa_atexit@plt+0x8c78c> │ │ │ │ - ldr r7, [pc, #108] @ 985ac <__cxa_atexit@plt+0x8c7e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #40] @ 985b0 <__cxa_atexit@plt+0x8c7e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andseq r9, r1, #36, 30 @ 0x90 │ │ │ │ - andseq r9, r1, #136, 30 @ 0x220 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - andseq r9, r1, #160, 30 @ 0x280 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - andseq r9, r1, #44, 30 @ 0xb0 │ │ │ │ - mvnseq pc, r0, lsl #6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #72 @ 0x48 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + mvnseq r4, ip, lsr r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #72] @ 88e28 <__cxa_atexit@plt+0x7d060> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98644 <__cxa_atexit@plt+0x8c87c> │ │ │ │ - ldr lr, [pc, #116] @ 9864c <__cxa_atexit@plt+0x8c884> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r7, #35] @ 0x23 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi 88e18 <__cxa_atexit@plt+0x7d050> │ │ │ │ + ldr r7, [pc, #52] @ 88e2c <__cxa_atexit@plt+0x7d064> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 98638 <__cxa_atexit@plt+0x8c870> │ │ │ │ + beq 88e0c <__cxa_atexit@plt+0x7d044> │ │ │ │ mov r7, r8 │ │ │ │ - b 9865c <__cxa_atexit@plt+0x8c894> │ │ │ │ + b 888cc <__cxa_atexit@plt+0x7cb04> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 88e30 <__cxa_atexit@plt+0x7d068> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq pc, r8, ror #4 │ │ │ │ - andeq r1, r0, sl, asr #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9872c <__cxa_atexit@plt+0x8c964> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 986c8 <__cxa_atexit@plt+0x8c900> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 986dc <__cxa_atexit@plt+0x8c914> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #136] @ 98744 <__cxa_atexit@plt+0x8c97c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r1, [pc, #84] @ 9873c <__cxa_atexit@plt+0x8c974> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 98740 <__cxa_atexit@plt+0x8c978> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r9, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 947a4 <__cxa_atexit@plt+0x889dc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r9, r1, #76, 26 @ 0x1300 │ │ │ │ - andseq r9, r1, #36, 26 @ 0x900 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrsbeq pc, [ip, #12]! @ │ │ │ │ - andeq r5, r0, sl, asr #31 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + ldrheq r4, [lr, #120]! @ 0x78 │ │ │ │ + ldrsbeq r4, [lr, #112]! @ 0x70 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 9877c <__cxa_atexit@plt+0x8c9b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 947a4 <__cxa_atexit@plt+0x889dc> │ │ │ │ - andseq r9, r1, #208, 24 @ 0xd000 │ │ │ │ - mvnseq pc, ip, lsl #3 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 98a60 <__cxa_atexit@plt+0x8cc98> │ │ │ │ - str sl, [sp, #16] │ │ │ │ - str r5, [sp] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str fp, [sp, #28] │ │ │ │ - ldr r5, [r8, #3] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - add ip, r8, #11 │ │ │ │ - ldm ip, {r0, r4, fp, ip} │ │ │ │ - add r5, r1, r9 │ │ │ │ - add r5, r5, r0 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - sub r5, r4, r9 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - cmp r5, #1 │ │ │ │ - blt 98828 <__cxa_atexit@plt+0x8ca60> │ │ │ │ - add r2, r1, r0 │ │ │ │ - add sl, r2, r9 │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb lr, [sl, r2] │ │ │ │ - cmp lr, #34 @ 0x22 │ │ │ │ - beq 988b0 <__cxa_atexit@plt+0x8cae8> │ │ │ │ - cmp lr, #92 @ 0x5c │ │ │ │ - beq 98910 <__cxa_atexit@plt+0x8cb48> │ │ │ │ - cmp lr, #31 │ │ │ │ - bls 98970 <__cxa_atexit@plt+0x8cba8> │ │ │ │ - sxtb r4, lr │ │ │ │ - cmn r4, #1 │ │ │ │ - ble 989d0 <__cxa_atexit@plt+0x8cc08> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r5, r2 │ │ │ │ - bne 987f4 <__cxa_atexit@plt+0x8ca2c> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - stmdb r3, {r4, r5} │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 98a6c <__cxa_atexit@plt+0x8cca4> │ │ │ │ - ldr lr, [pc, #592] @ 98ad0 <__cxa_atexit@plt+0x8cd08> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r2 │ │ │ │ - b 98a54 <__cxa_atexit@plt+0x8cc8c> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 98a24 <__cxa_atexit@plt+0x8cc5c> │ │ │ │ - ldr r7, [pc, #444] @ 98ac8 <__cxa_atexit@plt+0x8cd00> │ │ │ │ + ldr r7, [pc, #100] @ 88eb0 <__cxa_atexit@plt+0x7d0e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 98a9c <__cxa_atexit@plt+0x8ccd4> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 98a24 <__cxa_atexit@plt+0x8cc5c> │ │ │ │ - ldr r7, [pc, #352] @ 98acc <__cxa_atexit@plt+0x8cd04> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88e98 <__cxa_atexit@plt+0x7d0d0> │ │ │ │ + ldr r7, [pc, #80] @ 88eb4 <__cxa_atexit@plt+0x7d0ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 98a9c <__cxa_atexit@plt+0x8ccd4> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcs 98a24 <__cxa_atexit@plt+0x8cc5c> │ │ │ │ - ldr r7, [pc, #244] @ 98ac0 <__cxa_atexit@plt+0x8ccf8> │ │ │ │ + ldr r3, [pc, #76] @ 88eb8 <__cxa_atexit@plt+0x7d0f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 88e8c <__cxa_atexit@plt+0x7d0c4> │ │ │ │ + str r9, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b 8828c <__cxa_atexit@plt+0x7c4c4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 88ebc <__cxa_atexit@plt+0x7d0f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 98a9c <__cxa_atexit@plt+0x8ccd4> │ │ │ │ - str fp, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 98a94 <__cxa_atexit@plt+0x8cccc> │ │ │ │ - ldr lr, [pc, #144] @ 98abc <__cxa_atexit@plt+0x8ccf4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r0, r1, #11 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 98d14 <__cxa_atexit@plt+0x8cf4c> │ │ │ │ + ldr r8, [pc, #24] @ 88ec0 <__cxa_atexit@plt+0x7d0f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 98ad4 <__cxa_atexit@plt+0x8cd0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r7, [pc, #40] @ 98ac4 <__cxa_atexit@plt+0x8ccfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3, #-52]! @ 0xffffffcc │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r1, #232, 20 @ 0xe8000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andseq r9, r1, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvnseq lr, r8, lsr lr │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffff418 │ │ │ │ + mvnseq r4, r4, asr #13 │ │ │ │ + mvnseq r4, ip, lsr #14 │ │ │ │ + mvnseq r4, r8, lsl #13 │ │ │ │ + mvnseq r4, r0, asr #14 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98b28 <__cxa_atexit@plt+0x8cd60> │ │ │ │ - ldr lr, [pc, #64] @ 98b40 <__cxa_atexit@plt+0x8cd78> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 98d14 <__cxa_atexit@plt+0x8cf4c> │ │ │ │ - ldr r3, [pc, #20] @ 98b44 <__cxa_atexit@plt+0x8cd7c> │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 88eec <__cxa_atexit@plt+0x7d124> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 88f28 <__cxa_atexit@plt+0x7d160> │ │ │ │ + ldr r3, [pc, #48] @ 88f34 <__cxa_atexit@plt+0x7d16c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #40] @ 88f38 <__cxa_atexit@plt+0x7d170> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldmib r5, {r0, r8} │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r9, r1, #20, 20 @ 0x14000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq lr, r8, asr #27 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xfffffbb0 │ │ │ │ + mvnseq r4, r8, asr #13 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98b98 <__cxa_atexit@plt+0x8cdd0> │ │ │ │ - ldr lr, [pc, #60] @ 98bb0 <__cxa_atexit@plt+0x8cde8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 98d14 <__cxa_atexit@plt+0x8cf4c> │ │ │ │ - ldr r3, [pc, #20] @ 98bb4 <__cxa_atexit@plt+0x8cdec> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 88f74 <__cxa_atexit@plt+0x7d1ac> │ │ │ │ + ldr r3, [pc, #76] @ 88fac <__cxa_atexit@plt+0x7d1e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r1, #160, 18 @ 0x280000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq lr, r8, asr sp │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98c08 <__cxa_atexit@plt+0x8ce40> │ │ │ │ - ldr lr, [pc, #60] @ 98c20 <__cxa_atexit@plt+0x8ce58> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 98d14 <__cxa_atexit@plt+0x8cf4c> │ │ │ │ - ldr r3, [pc, #20] @ 98c24 <__cxa_atexit@plt+0x8ce5c> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 88bb8 <__cxa_atexit@plt+0x7cdf0> │ │ │ │ + ldr r3, [pc, #44] @ 88fa8 <__cxa_atexit@plt+0x7d1e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r1, #48, 18 @ 0xc0000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq lr, r8, ror #25 │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 88fa0 <__cxa_atexit@plt+0x7d1d8> │ │ │ │ + add r3, r5, #4 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 890dc <__cxa_atexit@plt+0x7d314> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + mvnseq r4, r4, asr r6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98c78 <__cxa_atexit@plt+0x8ceb0> │ │ │ │ - ldr lr, [pc, #60] @ 98c90 <__cxa_atexit@plt+0x8cec8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 98d14 <__cxa_atexit@plt+0x8cf4c> │ │ │ │ - ldr r3, [pc, #20] @ 98c94 <__cxa_atexit@plt+0x8cecc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 88fd0 <__cxa_atexit@plt+0x7d208> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #104] @ 89040 <__cxa_atexit@plt+0x7d278> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r1, #192, 16 @ 0xc00000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq lr, r8, ror ip │ │ │ │ - andeq pc, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98ce8 <__cxa_atexit@plt+0x8cf20> │ │ │ │ - ldr lr, [pc, #60] @ 98d00 <__cxa_atexit@plt+0x8cf38> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b 98d14 <__cxa_atexit@plt+0x8cf4c> │ │ │ │ - ldr r3, [pc, #20] @ 98d04 <__cxa_atexit@plt+0x8cf3c> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 89038 <__cxa_atexit@plt+0x7d270> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8900c <__cxa_atexit@plt+0x7d244> │ │ │ │ + ldr r3, [pc, #80] @ 89048 <__cxa_atexit@plt+0x7d280> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r9, r1, #80, 16 @ 0x500000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - mvnseq lr, r8, lsl #24 │ │ │ │ - andeq r7, r1, ip, asr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 98dfc <__cxa_atexit@plt+0x8d034> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #48]! @ 0x30 │ │ │ │ - ldr r1, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r3, #-16] │ │ │ │ - ldr lr, [r3, #-4] │ │ │ │ - add r1, r7, r1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 98db4 <__cxa_atexit@plt+0x8cfec> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [pc, #200] @ 98e24 <__cxa_atexit@plt+0x8d05c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 98e14 <__cxa_atexit@plt+0x8d04c> │ │ │ │ - ldr r3, [pc, #172] @ 98e28 <__cxa_atexit@plt+0x8d060> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 88bb8 <__cxa_atexit@plt+0x7cdf0> │ │ │ │ + ldr r3, [pc, #48] @ 89044 <__cxa_atexit@plt+0x7d27c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #28]! │ │ │ │ - stmib r7, {r0, r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 98dec <__cxa_atexit@plt+0x8d024> │ │ │ │ - ldr r7, [pc, #140] @ 98e2c <__cxa_atexit@plt+0x8d064> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [pc, #100] @ 98e20 <__cxa_atexit@plt+0x8d058> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - str r0, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 98ddc <__cxa_atexit@plt+0x8d014> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b 98e40 <__cxa_atexit@plt+0x8d078> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 89038 <__cxa_atexit@plt+0x7d270> │ │ │ │ + add r3, r5, #4 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 890dc <__cxa_atexit@plt+0x7d314> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 98e30 <__cxa_atexit@plt+0x8d068> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + ldrheq r4, [lr, #88]! @ 0x58 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89084 <__cxa_atexit@plt+0x7d2bc> │ │ │ │ + ldr r3, [pc, #76] @ 890bc <__cxa_atexit@plt+0x7d2f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 88bb8 <__cxa_atexit@plt+0x7cdf0> │ │ │ │ + ldr r3, [pc, #44] @ 890b8 <__cxa_atexit@plt+0x7d2f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 890b0 <__cxa_atexit@plt+0x7d2e8> │ │ │ │ + add r3, r5, #4 │ │ │ │ + str r7, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 890dc <__cxa_atexit@plt+0x7d314> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andseq r9, r1, #20, 14 @ 0x500000 │ │ │ │ - @ instruction: 0xfffff358 │ │ │ │ - @ instruction: 0xfffff368 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - ldrsbeq lr, [ip, #172]! @ 0xac │ │ │ │ - andeq pc, r0, ip, asr #21 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + mvnseq r4, r4, lsr r5 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 98f1c <__cxa_atexit@plt+0x8d154> │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 98fb0 <__cxa_atexit@plt+0x8d1e8> │ │ │ │ - ldr r1, [pc, #392] @ 98ffc <__cxa_atexit@plt+0x8d234> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r2, [pc, #368] @ 99000 <__cxa_atexit@plt+0x8d238> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #360] @ 99004 <__cxa_atexit@plt+0x8d23c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r2, r3, #82 @ 0x52 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - ldr r1, [pc, #324] @ 99008 <__cxa_atexit@plt+0x8d240> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 890dc <__cxa_atexit@plt+0x7d314> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #176] @ 89198 <__cxa_atexit@plt+0x7d3d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #172] @ 8919c <__cxa_atexit@plt+0x7d3d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #284] @ 9900c <__cxa_atexit@plt+0x8d244> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 98fb8 <__cxa_atexit@plt+0x8d1f0> │ │ │ │ - ldr r2, [pc, #184] @ 98fe8 <__cxa_atexit@plt+0x8d220> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, sl} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r6, r5, #8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 98fcc <__cxa_atexit@plt+0x8d204> │ │ │ │ - ldr lr, [pc, #160] @ 98fec <__cxa_atexit@plt+0x8d224> │ │ │ │ + ldr lr, [pc, #168] @ 891a0 <__cxa_atexit@plt+0x7d3d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #156] @ 98ff0 <__cxa_atexit@plt+0x8d228> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldmib r7, {r0, r6} │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #28]! │ │ │ │ - str r6, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 98f9c <__cxa_atexit@plt+0x8d1d4> │ │ │ │ - ldr r7, [pc, #112] @ 98ff4 <__cxa_atexit@plt+0x8d22c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r3, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - b 98fbc <__cxa_atexit@plt+0x8d1f4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #36] @ 98ff8 <__cxa_atexit@plt+0x8d230> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andseq r9, r1, #64, 10 @ 0x10000000 │ │ │ │ - @ instruction: 0xfffff188 │ │ │ │ - andseq r9, r1, #96, 10 @ 0x18000000 │ │ │ │ - @ instruction: 0xfffff184 │ │ │ │ - andseq r9, r1, #224, 8 @ 0xe0000000 │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - andseq r9, r1, #120, 10 @ 0x1e000000 │ │ │ │ - andseq r9, r1, #88, 10 @ 0x16000000 │ │ │ │ - @ instruction: 0xfffff6fc │ │ │ │ - andseq r9, r1, #44, 12 @ 0x2c00000 │ │ │ │ - ldrsheq lr, [ip, #140]! @ 0x8c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 990b4 <__cxa_atexit@plt+0x8d2ec> │ │ │ │ - ldr r2, [pc, #136] @ 990bc <__cxa_atexit@plt+0x8d2f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + and r7, r0, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 89150 <__cxa_atexit@plt+0x7d388> │ │ │ │ + ldr r7, [r0, #2] │ │ │ │ + ldr r0, [r0, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + ldrne r7, [r7, #3] │ │ │ │ + strne r1, [r3] │ │ │ │ + andsne r0, r7, #3 │ │ │ │ + beq 89178 <__cxa_atexit@plt+0x7d3b0> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 89184 <__cxa_atexit@plt+0x7d3bc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str lr, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 99098 <__cxa_atexit@plt+0x8d2d0> │ │ │ │ - ldr r2, [pc, #104] @ 990c0 <__cxa_atexit@plt+0x8d2f8> │ │ │ │ + bne 890f8 <__cxa_atexit@plt+0x7d330> │ │ │ │ + b 89178 <__cxa_atexit@plt+0x7d3b0> │ │ │ │ + ldr r2, [pc, #76] @ 891a4 <__cxa_atexit@plt+0x7d3dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 99098 <__cxa_atexit@plt+0x8d2d0> │ │ │ │ - ldr r3, [pc, #84] @ 990c4 <__cxa_atexit@plt+0x8d2fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 990a4 <__cxa_atexit@plt+0x8d2dc> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - b 98790 <__cxa_atexit@plt+0x8c9c8> │ │ │ │ + beq 89178 <__cxa_atexit@plt+0x7d3b0> │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 892b8 <__cxa_atexit@plt+0x7d4f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ 891a8 <__cxa_atexit@plt+0x7d3e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - mvnseq lr, r8, asr #16 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + mvnseq r4, r0, ror #7 │ │ │ │ + mvnseq r4, r8, asr #8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 99138 <__cxa_atexit@plt+0x8d370> │ │ │ │ + ldr r3, [pc, #88] @ 89218 <__cxa_atexit@plt+0x7d450> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 891fc <__cxa_atexit@plt+0x7d434> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89204 <__cxa_atexit@plt+0x7d43c> │ │ │ │ + ldr r3, [pc, #60] @ 8921c <__cxa_atexit@plt+0x7d454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 99120 <__cxa_atexit@plt+0x8d358> │ │ │ │ - ldr r3, [pc, #72] @ 9913c <__cxa_atexit@plt+0x8d374> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 99128 <__cxa_atexit@plt+0x8d360> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 98790 <__cxa_atexit@plt+0x8c9c8> │ │ │ │ + beq 891fc <__cxa_atexit@plt+0x7d434> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 890dc <__cxa_atexit@plt+0x7d314> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #20] @ 89220 <__cxa_atexit@plt+0x7d458> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq lr, [ip, #112]! @ 0x70 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + mvnseq r4, r0, ror #6 │ │ │ │ + ldrsbeq r4, [lr, #48]! @ 0x30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 99198 <__cxa_atexit@plt+0x8d3d0> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 89260 <__cxa_atexit@plt+0x7d498> │ │ │ │ + ldr r3, [pc, #56] @ 8927c <__cxa_atexit@plt+0x7d4b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 99188 <__cxa_atexit@plt+0x8d3c0> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 98790 <__cxa_atexit@plt+0x8c9c8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 89274 <__cxa_atexit@plt+0x7d4ac> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 890dc <__cxa_atexit@plt+0x7d314> │ │ │ │ + ldr r7, [pc, #24] @ 89280 <__cxa_atexit@plt+0x7d4b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvnseq lr, r4, ror r7 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r4, r4, lsl #6 │ │ │ │ + mvnseq r4, r0, ror r3 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 98790 <__cxa_atexit@plt+0x8c9c8> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 890dc <__cxa_atexit@plt+0x7d314> │ │ │ │ + mvnseq r4, r4, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9926c <__cxa_atexit@plt+0x8d4a4> │ │ │ │ - ldr r2, [pc, #172] @ 99288 <__cxa_atexit@plt+0x8d4c0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 892b8 <__cxa_atexit@plt+0x7d4f0> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #224] @ 893a4 <__cxa_atexit@plt+0x7d5dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ + ldr r1, [pc, #220] @ 893a8 <__cxa_atexit@plt+0x7d5e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #216] @ 893ac <__cxa_atexit@plt+0x7d5e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 892f4 <__cxa_atexit@plt+0x7d52c> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 89390 <__cxa_atexit@plt+0x7d5c8> │ │ │ │ ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 99260 <__cxa_atexit@plt+0x8d498> │ │ │ │ - ldr r2, [pc, #140] @ 9928c <__cxa_atexit@plt+0x8d4c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + str lr, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 99260 <__cxa_atexit@plt+0x8d498> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 99274 <__cxa_atexit@plt+0x8d4ac> │ │ │ │ - ldr r1, [pc, #104] @ 99290 <__cxa_atexit@plt+0x8d4c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 99294 <__cxa_atexit@plt+0x8d4cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + beq 89388 <__cxa_atexit@plt+0x7d5c0> │ │ │ │ + str r7, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - mvnseq sp, r4, asr sl │ │ │ │ - andseq r9, r1, #64, 4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 9931c <__cxa_atexit@plt+0x8d554> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 89338 <__cxa_atexit@plt+0x7d570> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + str r0, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 99304 <__cxa_atexit@plt+0x8d53c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9930c <__cxa_atexit@plt+0x8d544> │ │ │ │ - ldr r2, [pc, #80] @ 99320 <__cxa_atexit@plt+0x8d558> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 99324 <__cxa_atexit@plt+0x8d55c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + ldrne r7, [r7, #7] │ │ │ │ + strne r1, [r3] │ │ │ │ + andsne r0, r7, #3 │ │ │ │ + bne 892d8 <__cxa_atexit@plt+0x7d510> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - mvnseq sp, ip, lsr #19 │ │ │ │ - andseq r9, r1, #152, 2 @ 0x26 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9937c <__cxa_atexit@plt+0x8d5b4> │ │ │ │ - ldr r2, [pc, #60] @ 99388 <__cxa_atexit@plt+0x8d5c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 9938c <__cxa_atexit@plt+0x8d5c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - mvnseq sp, r0, lsr r9 │ │ │ │ - andseq r9, r1, #28, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 993c0 <__cxa_atexit@plt+0x8d5f8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 993c8 <__cxa_atexit@plt+0x8d600> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 206ed0 <__cxa_atexit@plt+0x1fb108> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andseq r9, r1, #64 @ 0x40 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9940c <__cxa_atexit@plt+0x8d644> │ │ │ │ - ldr r2, [pc, #40] @ 9941c <__cxa_atexit@plt+0x8d654> │ │ │ │ + ldr r2, [pc, #112] @ 893b0 <__cxa_atexit@plt+0x7d5e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 99450 <__cxa_atexit@plt+0x8d688> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrsheq lr, [ip, #72]! @ 0x48 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrb r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 99594 <__cxa_atexit@plt+0x8d7cc> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r3, #125 @ 0x7d │ │ │ │ - bne 99504 <__cxa_atexit@plt+0x8d73c> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5] │ │ │ │ - mov r1, #125 @ 0x7d │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 995a8 <__cxa_atexit@plt+0x8d7e0> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-8]! │ │ │ │ - ldr ip, [r1, #-12] │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r0, [ip, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 99554 <__cxa_atexit@plt+0x8d78c> │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - ldr r5, [pc, #280] @ 99608 <__cxa_atexit@plt+0x8d840> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - sub r3, r5, #20 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - mov r1, r5 │ │ │ │ - str sl, [r1, #-8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 995c8 <__cxa_atexit@plt+0x8d800> │ │ │ │ - ldr r7, [pc, #196] @ 995ec <__cxa_atexit@plt+0x8d824> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8932c <__cxa_atexit@plt+0x7d564> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #76] @ 893b4 <__cxa_atexit@plt+0x7d5ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 89388 <__cxa_atexit@plt+0x7d5c0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89510 <__cxa_atexit@plt+0x7d748> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 893b8 <__cxa_atexit@plt+0x7d5f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #192] @ 995f0 <__cxa_atexit@plt+0x8d828> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 99584 <__cxa_atexit@plt+0x8d7bc> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 9ff60 <__cxa_atexit@plt+0x94198> │ │ │ │ - ldr r0, [pc, #160] @ 995fc <__cxa_atexit@plt+0x8d834> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #156] @ 99600 <__cxa_atexit@plt+0x8d838> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + ldrsheq r4, [lr, #20]! │ │ │ │ + mvnseq r4, r8, lsr r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ 89428 <__cxa_atexit@plt+0x7d660> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 8940c <__cxa_atexit@plt+0x7d644> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89414 <__cxa_atexit@plt+0x7d64c> │ │ │ │ + ldr r3, [pc, #60] @ 8942c <__cxa_atexit@plt+0x7d664> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8940c <__cxa_atexit@plt+0x7d644> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 892b8 <__cxa_atexit@plt+0x7d4f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 99604 <__cxa_atexit@plt+0x8d83c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - ldr r7, [pc, #36] @ 995f4 <__cxa_atexit@plt+0x8d82c> │ │ │ │ + ldr r7, [pc, #20] @ 89430 <__cxa_atexit@plt+0x7d668> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 995f8 <__cxa_atexit@plt+0x8d830> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r6, r0, r4, lsr sl │ │ │ │ - andseq r8, r1, #216, 28 @ 0xd80 │ │ │ │ - mvnseq lr, r0, asr #7 │ │ │ │ - andseq r8, r1, #48, 28 @ 0x300 │ │ │ │ - mvnseq sp, r0, lsr #14 │ │ │ │ - andseq r8, r1, #12, 30 @ 0x30 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andseq r8, r1, #80, 30 @ 0x140 │ │ │ │ - ldrheq sp, [ip, #48]! @ 0x30 │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + mvnseq r4, r0, ror r1 │ │ │ │ + mvnseq r4, r0, asr #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 996b8 <__cxa_atexit@plt+0x8d8f0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r0, [lr, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 99688 <__cxa_atexit@plt+0x8d8c0> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [pc, #112] @ 996e0 <__cxa_atexit@plt+0x8d918> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #137 @ 0x89 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r1 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r0, [pc, #68] @ 996d4 <__cxa_atexit@plt+0x8d90c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #64] @ 996d8 <__cxa_atexit@plt+0x8d910> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r3, [pc, #28] @ 996dc <__cxa_atexit@plt+0x8d914> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 89470 <__cxa_atexit@plt+0x7d6a8> │ │ │ │ + ldr r3, [pc, #56] @ 8948c <__cxa_atexit@plt+0x7d6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mvnseq sp, ip, ror #11 │ │ │ │ - andseq r8, r1, #216, 26 @ 0x3600 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andseq r8, r1, #208, 26 @ 0x3400 │ │ │ │ - mvnseq lr, r4, asr r2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 997a0 <__cxa_atexit@plt+0x8d9d8> │ │ │ │ - ldr r2, [pc, #160] @ 997a8 <__cxa_atexit@plt+0x8d9e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 99774 <__cxa_atexit@plt+0x8d9ac> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 997ac <__cxa_atexit@plt+0x8d9e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 99780 <__cxa_atexit@plt+0x8d9b8> │ │ │ │ - ldr r7, [pc, #96] @ 997b0 <__cxa_atexit@plt+0x8d9e8> │ │ │ │ + beq 89484 <__cxa_atexit@plt+0x7d6bc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 892b8 <__cxa_atexit@plt+0x7d4f0> │ │ │ │ + ldr r7, [pc, #24] @ 89490 <__cxa_atexit@plt+0x7d6c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 99790 <__cxa_atexit@plt+0x8d9c8> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 99450 <__cxa_atexit@plt+0x8d688> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - mvnseq lr, r8, lsl #3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r4, r4, lsl r1 │ │ │ │ + mvnseq r4, r0, ror #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 99828 <__cxa_atexit@plt+0x8da60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 99810 <__cxa_atexit@plt+0x8da48> │ │ │ │ - ldr r7, [pc, #64] @ 9982c <__cxa_atexit@plt+0x8da64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9981c <__cxa_atexit@plt+0x8da54> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + mov r7, fp │ │ │ │ + b 892b8 <__cxa_atexit@plt+0x7d4f0> │ │ │ │ + mvnseq r4, r8, asr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #40] @ 894f4 <__cxa_atexit@plt+0x7d72c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ - b 99450 <__cxa_atexit@plt+0x8d688> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 894ec <__cxa_atexit@plt+0x7d724> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89510 <__cxa_atexit@plt+0x7d748> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvnseq lr, ip, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrsheq r4, [lr, #12]! │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 9987c <__cxa_atexit@plt+0x8dab4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 99870 <__cxa_atexit@plt+0x8daa8> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 99450 <__cxa_atexit@plt+0x8d688> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, fp │ │ │ │ + b 89510 <__cxa_atexit@plt+0x7d748> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #180] @ 895d0 <__cxa_atexit@plt+0x7d808> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #176] @ 895d4 <__cxa_atexit@plt+0x7d80c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #172] @ 895d8 <__cxa_atexit@plt+0x7d810> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 8954c <__cxa_atexit@plt+0x7d784> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 895bc <__cxa_atexit@plt+0x7d7f4> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str lr, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 895b4 <__cxa_atexit@plt+0x7d7ec> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 89590 <__cxa_atexit@plt+0x7d7c8> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + str r0, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + ldrne r7, [r7, #3] │ │ │ │ + strne r1, [r3] │ │ │ │ + andsne r0, r7, #3 │ │ │ │ + bne 89530 <__cxa_atexit@plt+0x7d768> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrheq lr, [ip, #12]! │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ + ldr r3, [pc, #68] @ 895dc <__cxa_atexit@plt+0x7d814> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 99450 <__cxa_atexit@plt+0x8d688> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 998f4 <__cxa_atexit@plt+0x8db2c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 99908 <__cxa_atexit@plt+0x8db40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 895b4 <__cxa_atexit@plt+0x7d7ec> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 896ec <__cxa_atexit@plt+0x7d924> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andseq r8, r1, #28, 24 @ 0x1c00 │ │ │ │ - mvnseq lr, ip, lsr #32 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 999c8 <__cxa_atexit@plt+0x8dc00> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 999d0 <__cxa_atexit@plt+0x8dc08> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 9997c <__cxa_atexit@plt+0x8dbb4> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 999f4 <__cxa_atexit@plt+0x8dc2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 999ec <__cxa_atexit@plt+0x8dc24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 999f0 <__cxa_atexit@plt+0x8dc28> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 999d8 <__cxa_atexit@plt+0x8dc10> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ + ldr r7, [pc, #28] @ 895e0 <__cxa_atexit@plt+0x7d818> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r8, r1, #208, 20 @ 0xd0000 │ │ │ │ - mvnseq sp, r4, asr #30 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + mvnseq r3, r8, lsr #31 │ │ │ │ + mvnseq r4, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 99a3c <__cxa_atexit@plt+0x8dc74> │ │ │ │ + ldr r3, [pc, #88] @ 89650 <__cxa_atexit@plt+0x7d888> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 99a34 <__cxa_atexit@plt+0x8dc6c> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 89634 <__cxa_atexit@plt+0x7d86c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8963c <__cxa_atexit@plt+0x7d874> │ │ │ │ + ldr r3, [pc, #60] @ 89654 <__cxa_atexit@plt+0x7d88c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 99450 <__cxa_atexit@plt+0x8d688> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 89634 <__cxa_atexit@plt+0x7d86c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89510 <__cxa_atexit@plt+0x7d748> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsheq sp, [ip, #236]! @ 0xec │ │ │ │ + ldr r7, [pc, #20] @ 89658 <__cxa_atexit@plt+0x7d890> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + mvnseq r3, r8, lsr #30 │ │ │ │ + @ instruction: 0x01fe3f98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 89698 <__cxa_atexit@plt+0x7d8d0> │ │ │ │ + ldr r3, [pc, #56] @ 896b4 <__cxa_atexit@plt+0x7d8ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 99450 <__cxa_atexit@plt+0x8d688> │ │ │ │ - ldrsbeq sp, [ip, #224]! @ 0xe0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 99aac <__cxa_atexit@plt+0x8dce4> │ │ │ │ - ldr r2, [pc, #40] @ 99ab4 <__cxa_atexit@plt+0x8dcec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 896ac <__cxa_atexit@plt+0x7d8e4> │ │ │ │ str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, fp │ │ │ │ + b 89510 <__cxa_atexit@plt+0x7d748> │ │ │ │ + ldr r7, [pc, #24] @ 896b8 <__cxa_atexit@plt+0x7d8f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq sp, r4, lsl #29 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r3, ip, asr #29 │ │ │ │ + mvnseq r3, r8, lsr pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 99afc <__cxa_atexit@plt+0x8dd34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 99af0 <__cxa_atexit@plt+0x8dd28> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 9991c <__cxa_atexit@plt+0x8db54> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq sp, ip, lsr lr │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89510 <__cxa_atexit@plt+0x7d748> │ │ │ │ + mvnseq r3, r0, lsl pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 9991c <__cxa_atexit@plt+0x8db54> │ │ │ │ - ldrsbeq ip, [ip, #252]! @ 0xfc │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 99bc0 <__cxa_atexit@plt+0x8ddf8> │ │ │ │ - ldr r2, [pc, #132] @ 99bc8 <__cxa_atexit@plt+0x8de00> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 896ec <__cxa_atexit@plt+0x7d924> │ │ │ │ + mov fp, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [pc, #244] @ 897f0 <__cxa_atexit@plt+0x7da28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #240] @ 897f4 <__cxa_atexit@plt+0x7da2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ + ldr r1, [pc, #236] @ 897f8 <__cxa_atexit@plt+0x7da30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 8972c <__cxa_atexit@plt+0x7d964> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 897b4 <__cxa_atexit@plt+0x7d9ec> │ │ │ │ ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 99ba4 <__cxa_atexit@plt+0x8dddc> │ │ │ │ - ldr r2, [pc, #100] @ 99bcc <__cxa_atexit@plt+0x8de04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + beq 897cc <__cxa_atexit@plt+0x7da04> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r6, [r5] │ │ │ │ + and r0, r6, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 89774 <__cxa_atexit@plt+0x7d9ac> │ │ │ │ + ldr r7, [r6, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r5 │ │ │ │ + str r3, [r6, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 99ba4 <__cxa_atexit@plt+0x8dddc> │ │ │ │ - ldr r3, [pc, #80] @ 99bd0 <__cxa_atexit@plt+0x8de08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 99bb0 <__cxa_atexit@plt+0x8dde8> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ + ldrne r7, [r7, #7] │ │ │ │ + strne r2, [r6] │ │ │ │ + andsne r0, r7, #3 │ │ │ │ + bne 89710 <__cxa_atexit@plt+0x7d948> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 897d8 <__cxa_atexit@plt+0x7da10> │ │ │ │ + ldr r3, [pc, #116] @ 89800 <__cxa_atexit@plt+0x7da38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r2, [pc, #108] @ 89804 <__cxa_atexit@plt+0x7da3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r7, [pc, #76] @ 89808 <__cxa_atexit@plt+0x7da40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - mvnseq ip, ip, lsr #30 │ │ │ │ + ldr r3, [pc, #28] @ 897fc <__cxa_atexit@plt+0x7da34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + @ instruction: 0xfffff3cc │ │ │ │ + ldrsbeq r3, [lr, #208]! @ 0xd0 │ │ │ │ + ldrsbeq r3, [lr, #216]! @ 0xd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 99c40 <__cxa_atexit@plt+0x8de78> │ │ │ │ + ldr r3, [pc, #88] @ 89878 <__cxa_atexit@plt+0x7dab0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 99c28 <__cxa_atexit@plt+0x8de60> │ │ │ │ - ldr r3, [pc, #68] @ 99c44 <__cxa_atexit@plt+0x8de7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 99c30 <__cxa_atexit@plt+0x8de68> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrheq ip, [ip, #232]! @ 0xe8 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 99c9c <__cxa_atexit@plt+0x8ded4> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 8985c <__cxa_atexit@plt+0x7da94> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89864 <__cxa_atexit@plt+0x7da9c> │ │ │ │ + ldr r3, [pc, #60] @ 8987c <__cxa_atexit@plt+0x7dab4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 99c8c <__cxa_atexit@plt+0x8dec4> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq ip, r0, ror #28 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - mvnseq sp, ip, asr r7 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 99d6c <__cxa_atexit@plt+0x8dfa4> │ │ │ │ - ldr r2, [pc, #168] @ 99d88 <__cxa_atexit@plt+0x8dfc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 99d60 <__cxa_atexit@plt+0x8df98> │ │ │ │ - ldr r2, [pc, #136] @ 99d8c <__cxa_atexit@plt+0x8dfc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 99d60 <__cxa_atexit@plt+0x8df98> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 99d74 <__cxa_atexit@plt+0x8dfac> │ │ │ │ - ldr r1, [pc, #100] @ 99d90 <__cxa_atexit@plt+0x8dfc8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ 99d94 <__cxa_atexit@plt+0x8dfcc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + beq 8985c <__cxa_atexit@plt+0x7da94> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 896ec <__cxa_atexit@plt+0x7d924> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ 89880 <__cxa_atexit@plt+0x7dab8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - ldrsheq sp, [ip, #104]! @ 0x68 │ │ │ │ - andseq r8, r1, #60, 14 @ 0xf00000 │ │ │ │ - mvnseq sp, r4, lsl #13 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + mvnseq r3, r0, lsr #26 │ │ │ │ + mvnseq r3, r0, ror #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 99e1c <__cxa_atexit@plt+0x8e054> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 898c0 <__cxa_atexit@plt+0x7daf8> │ │ │ │ + ldr r3, [pc, #56] @ 898dc <__cxa_atexit@plt+0x7db14> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 99e04 <__cxa_atexit@plt+0x8e03c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 99e0c <__cxa_atexit@plt+0x8e044> │ │ │ │ - ldr r2, [pc, #76] @ 99e20 <__cxa_atexit@plt+0x8e058> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 99e24 <__cxa_atexit@plt+0x8e05c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ + beq 898d4 <__cxa_atexit@plt+0x7db0c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 896ec <__cxa_atexit@plt+0x7d924> │ │ │ │ + ldr r7, [pc, #24] @ 898e0 <__cxa_atexit@plt+0x7db18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - mvnseq sp, r0, asr r6 │ │ │ │ - andseq r8, r1, #148, 12 @ 0x9400000 │ │ │ │ - ldrsheq sp, [ip, #84]! @ 0x54 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvnseq r3, r4, asr #25 │ │ │ │ + mvnseq r3, r0, lsl #26 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 99e7c <__cxa_atexit@plt+0x8e0b4> │ │ │ │ - ldr r2, [pc, #56] @ 99e88 <__cxa_atexit@plt+0x8e0c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 99e8c <__cxa_atexit@plt+0x8e0c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldrsbeq sp, [ip, #84]! @ 0x54 │ │ │ │ - andseq r8, r1, #24, 12 @ 0x1800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 99ec0 <__cxa_atexit@plt+0x8e0f8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 99ec8 <__cxa_atexit@plt+0x8e100> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 206fb0 <__cxa_atexit@plt+0x1fb1e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andseq r8, r1, #64, 10 @ 0x10000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 99f0c <__cxa_atexit@plt+0x8e144> │ │ │ │ - ldr r2, [pc, #40] @ 99f1c <__cxa_atexit@plt+0x8e154> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 896ec <__cxa_atexit@plt+0x7d924> │ │ │ │ + ldrsbeq r3, [lr, #200]! @ 0xc8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8994c <__cxa_atexit@plt+0x7db84> │ │ │ │ + ldr r3, [pc, #64] @ 89964 <__cxa_atexit@plt+0x7db9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r2, [pc, #56] @ 89968 <__cxa_atexit@plt+0x7dba0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 99f50 <__cxa_atexit@plt+0x8e188> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrsheq sp, [ip, #152]! @ 0x98 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - mov ip, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrb r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 9a0dc <__cxa_atexit@plt+0x8e314> │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - cmp r3, #93 @ 0x5d │ │ │ │ - bne 9a008 <__cxa_atexit@plt+0x8e240> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r3, #93 @ 0x5d │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - add r2, ip, #8 │ │ │ │ - cmp r6, r2 │ │ │ │ - bcc 9a0f4 <__cxa_atexit@plt+0x8e32c> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #-8]! │ │ │ │ - ldr r0, [r1, #-12] │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r6, [r0, #15] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ - bge 9a0ac <__cxa_atexit@plt+0x8e2e4> │ │ │ │ - ldr r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stmda r5, {r2, r6} │ │ │ │ - ldr r6, [pc, #380] @ 9a16c <__cxa_atexit@plt+0x8e3a4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, ip │ │ │ │ - mov r9, r0 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, ip, #44 @ 0x2c │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 9a114 <__cxa_atexit@plt+0x8e34c> │ │ │ │ - ldr r0, [pc, #296] @ 9a15c <__cxa_atexit@plt+0x8e394> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #292] @ 9a160 <__cxa_atexit@plt+0x8e398> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r1, r3, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - str r0, [ip, #4]! │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr lr, [r5] │ │ │ │ - str r7, [ip, #4] │ │ │ │ - str r7, [ip, #40] @ 0x28 │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #252] @ 9a164 <__cxa_atexit@plt+0x8e39c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r6, ip │ │ │ │ - ldr r0, [pc, #236] @ 9a168 <__cxa_atexit@plt+0x8e3a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #8]! │ │ │ │ - str r6, [r5] │ │ │ │ - add r0, ip, #12 │ │ │ │ - stm r0, {r1, ip, lr} │ │ │ │ - str r7, [ip, #24] │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [ip, #28] │ │ │ │ - mov r7, #2 │ │ │ │ - str r7, [ip, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 9e83c <__cxa_atexit@plt+0x92a74> │ │ │ │ - ldr r1, [pc, #156] @ 9a150 <__cxa_atexit@plt+0x8e388> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r6, [pc, #152] @ 9a154 <__cxa_atexit@plt+0x8e38c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [ip, #4] │ │ │ │ - str r3, [ip, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r0 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + b 19e9344 <__cxa_atexit@plt+0x19dd57c> │ │ │ │ + ldr r3, [pc, #24] @ 8996c <__cxa_atexit@plt+0x7dba4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 9a158 <__cxa_atexit@plt+0x8e390> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - ldr r7, [pc, #44] @ 9a148 <__cxa_atexit@plt+0x8e380> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #32] @ 9a14c <__cxa_atexit@plt+0x8e384> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #1 │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mvnseq sp, ip, ror r8 │ │ │ │ - andseq r8, r1, #220, 4 @ 0xc000000d │ │ │ │ - mvnseq sp, r0, ror r3 │ │ │ │ - andseq r8, r1, #180, 6 @ 0xd0000002 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andseq r8, r1, #204, 6 @ 0x30000003 │ │ │ │ - andeq r6, r0, r0, asr #28 │ │ │ │ - andeq r6, r0, ip, asr ip │ │ │ │ - andseq r8, r1, #80, 8 @ 0x50000000 │ │ │ │ - mvnseq sp, r0, lsr #6 │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ + b 1edbb18 <__cxa_atexit@plt+0x1ecfd50> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff234 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + mvnseq r3, r4, ror #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9a214 <__cxa_atexit@plt+0x8e44c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r1, [lr, #15] │ │ │ │ - add r0, r0, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 9a1e4 <__cxa_atexit@plt+0x8e41c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r0, [pc, #112] @ 9a240 <__cxa_atexit@plt+0x8e478> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #137 @ 0x89 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [pc, #72] @ 9a234 <__cxa_atexit@plt+0x8e46c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ 9a238 <__cxa_atexit@plt+0x8e470> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub r9, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r6, [pc, #32] @ 9a23c <__cxa_atexit@plt+0x8e474> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mvnseq sp, r8, lsr r2 │ │ │ │ - andseq r8, r1, #124, 4 @ 0xc0000007 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andseq r8, r1, #112, 4 │ │ │ │ - ldrsheq sp, [ip, #100]! @ 0x64 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #72] @ 899d0 <__cxa_atexit@plt+0x7dc08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9a300 <__cxa_atexit@plt+0x8e538> │ │ │ │ - ldr r2, [pc, #160] @ 9a308 <__cxa_atexit@plt+0x8e540> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a2d4 <__cxa_atexit@plt+0x8e50c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 9a30c <__cxa_atexit@plt+0x8e544> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9a2e0 <__cxa_atexit@plt+0x8e518> │ │ │ │ - ldr r7, [pc, #96] @ 9a310 <__cxa_atexit@plt+0x8e548> │ │ │ │ + bhi 899c0 <__cxa_atexit@plt+0x7dbf8> │ │ │ │ + ldr r7, [pc, #52] @ 899d4 <__cxa_atexit@plt+0x7dc0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9a2f0 <__cxa_atexit@plt+0x8e528> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - b 99f50 <__cxa_atexit@plt+0x8e188> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 899b4 <__cxa_atexit@plt+0x7dbec> │ │ │ │ + mov r7, r8 │ │ │ │ + b 88720 <__cxa_atexit@plt+0x7c958> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 899d8 <__cxa_atexit@plt+0x7dc10> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - mvnseq sp, r8, lsr #12 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xffffed7c │ │ │ │ + mvnseq r3, ip, lsl #24 │ │ │ │ + ldrsheq r3, [lr, #184]! @ 0xb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 9a388 <__cxa_atexit@plt+0x8e5c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - strb r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9a370 <__cxa_atexit@plt+0x8e5a8> │ │ │ │ - ldr r7, [pc, #64] @ 9a38c <__cxa_atexit@plt+0x8e5c4> │ │ │ │ + mov r9, r7 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 89a34 <__cxa_atexit@plt+0x7dc6c> │ │ │ │ + ldr r7, [pc, #80] @ 89a50 <__cxa_atexit@plt+0x7dc88> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ 89a54 <__cxa_atexit@plt+0x7dc8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r7, r9} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 9a37c <__cxa_atexit@plt+0x8e5b4> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 99f50 <__cxa_atexit@plt+0x8e188> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + beq 89a28 <__cxa_atexit@plt+0x7dc60> │ │ │ │ + str r9, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvnseq sp, ip, lsr #11 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 9a3dc <__cxa_atexit@plt+0x8e614> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9a3d0 <__cxa_atexit@plt+0x8e608> │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 99f50 <__cxa_atexit@plt+0x8e188> │ │ │ │ + mov r8, fp │ │ │ │ + b 8828c <__cxa_atexit@plt+0x7c4c4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq sp, ip, asr r5 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - ldrb r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 99f50 <__cxa_atexit@plt+0x8e188> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a454 <__cxa_atexit@plt+0x8e68c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 9a468 <__cxa_atexit@plt+0x8e6a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [pc, #28] @ 89a58 <__cxa_atexit@plt+0x7dc90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #24] @ 89a5c <__cxa_atexit@plt+0x7dc94> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andseq r8, r1, #188 @ 0xbc │ │ │ │ - mvnseq sp, ip, asr #9 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, r9 │ │ │ │ + mvnseq r3, r4, asr #22 │ │ │ │ + @ instruction: 0xffffe874 │ │ │ │ + @ instruction: 0x01fe3b90 │ │ │ │ + mvnseq r3, r0, lsl #22 │ │ │ │ + mvnseq r3, r0, lsl sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 9a528 <__cxa_atexit@plt+0x8e760> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9a530 <__cxa_atexit@plt+0x8e768> │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 9a4dc <__cxa_atexit@plt+0x8e714> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str sl, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #132] @ 9a554 <__cxa_atexit@plt+0x8e78c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89a9c <__cxa_atexit@plt+0x7dcd4> │ │ │ │ + ldr r3, [pc, #40] @ 89ab0 <__cxa_atexit@plt+0x7dce8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #32] @ 89ab4 <__cxa_atexit@plt+0x7dcec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #137 @ 0x89 │ │ │ │ - mov sl, ip │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #84] @ 9a54c <__cxa_atexit@plt+0x8e784> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r3, r8} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #72] @ 9a550 <__cxa_atexit@plt+0x8e788> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r7, sl, ip} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r2, r6 │ │ │ │ - b 9a538 <__cxa_atexit@plt+0x8e770> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + ldr r7, [pc, #20] @ 89ab8 <__cxa_atexit@plt+0x7dcf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andseq r7, r1, #112, 30 @ 0x1c0 │ │ │ │ - mvnseq sp, r4, ror #7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andseq r8, r2, #192, 24 @ 0xc000 │ │ │ │ + mvnseq r3, r8, ror #25 │ │ │ │ + ldrheq r3, [lr, #200]! @ 0xc8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 9a59c <__cxa_atexit@plt+0x8e7d4> │ │ │ │ + ldr r3, [pc, #24] @ 89ae8 <__cxa_atexit@plt+0x7dd20> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a594 <__cxa_atexit@plt+0x8e7cc> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 99f50 <__cxa_atexit@plt+0x8e188> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01fcd39c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r9, [pc, #20] @ 89aec <__cxa_atexit@plt+0x7dd24> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + mvnseq r3, r0, lsl ip │ │ │ │ + mvnseq r3, r4, ror ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89b1c <__cxa_atexit@plt+0x7dd54> │ │ │ │ + ldr r7, [pc, #48] @ 89b40 <__cxa_atexit@plt+0x7dd78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 89b38 <__cxa_atexit@plt+0x7dd70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 89b3c <__cxa_atexit@plt+0x7dd74> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 99f50 <__cxa_atexit@plt+0x8e188> │ │ │ │ - mvnseq sp, r0, ror r3 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + mvnseq r3, r8, lsr #23 │ │ │ │ + mvnseq r3, ip, ror fp │ │ │ │ + mvnseq r3, r0, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9a60c <__cxa_atexit@plt+0x8e844> │ │ │ │ - ldr r2, [pc, #40] @ 9a614 <__cxa_atexit@plt+0x8e84c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq sp, r4, lsr #6 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 9a65c <__cxa_atexit@plt+0x8e894> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89b70 <__cxa_atexit@plt+0x7dda8> │ │ │ │ + ldr r7, [pc, #48] @ 89b94 <__cxa_atexit@plt+0x7ddcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9a650 <__cxa_atexit@plt+0x8e888> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 9a47c <__cxa_atexit@plt+0x8e6b4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrsbeq sp, [ip, #44]! @ 0x2c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 9a47c <__cxa_atexit@plt+0x8e6b4> │ │ │ │ - mvnseq ip, ip, ror r4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9a720 <__cxa_atexit@plt+0x8e958> │ │ │ │ - ldr r2, [pc, #132] @ 9a728 <__cxa_atexit@plt+0x8e960> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a704 <__cxa_atexit@plt+0x8e93c> │ │ │ │ - ldr r2, [pc, #100] @ 9a72c <__cxa_atexit@plt+0x8e964> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a704 <__cxa_atexit@plt+0x8e93c> │ │ │ │ - ldr r3, [pc, #80] @ 9a730 <__cxa_atexit@plt+0x8e968> │ │ │ │ + ldr r3, [pc, #20] @ 89b8c <__cxa_atexit@plt+0x7ddc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #-12]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9a710 <__cxa_atexit@plt+0x8e948> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - mvnseq ip, ip, asr #7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r9, [pc, #16] @ 89b90 <__cxa_atexit@plt+0x7ddc8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + mvnseq r3, r0, asr #22 │ │ │ │ + mvnseq r3, r8, lsr #22 │ │ │ │ + mvnseq r3, ip, lsr #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 9a7a0 <__cxa_atexit@plt+0x8e9d8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89bc4 <__cxa_atexit@plt+0x7ddfc> │ │ │ │ + ldr r7, [pc, #48] @ 89be8 <__cxa_atexit@plt+0x7de20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 89be0 <__cxa_atexit@plt+0x7de18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r9, [pc, #16] @ 89be4 <__cxa_atexit@plt+0x7de1c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a788 <__cxa_atexit@plt+0x8e9c0> │ │ │ │ - ldr r3, [pc, #68] @ 9a7a4 <__cxa_atexit@plt+0x8e9dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - stm r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9a790 <__cxa_atexit@plt+0x8e9c8> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - mvnseq ip, r8, asr r3 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrsbeq r3, [lr, #168]! @ 0xa8 │ │ │ │ + ldrsbeq r3, [lr, #164]! @ 0xa4 │ │ │ │ + mvnseq r3, r8, asr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 9a7fc <__cxa_atexit@plt+0x8ea34> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89c18 <__cxa_atexit@plt+0x7de50> │ │ │ │ + ldr r7, [pc, #48] @ 89c3c <__cxa_atexit@plt+0x7de74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 89c34 <__cxa_atexit@plt+0x7de6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9a7ec <__cxa_atexit@plt+0x8ea24> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r9, [pc, #16] @ 89c38 <__cxa_atexit@plt+0x7de70> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + mvnseq r3, r0, ror sl │ │ │ │ + mvnseq r3, r0, lsl #21 │ │ │ │ + mvnseq r3, r4, ror #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89c6c <__cxa_atexit@plt+0x7dea4> │ │ │ │ + ldr r7, [pc, #48] @ 89c90 <__cxa_atexit@plt+0x7dec8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq ip, r0, lsl #6 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + ldr r3, [pc, #20] @ 89c88 <__cxa_atexit@plt+0x7dec0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 89c8c <__cxa_atexit@plt+0x7dec4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrsheq r3, [lr, #156]! @ 0x9c │ │ │ │ + mvnseq r3, ip, lsr #20 │ │ │ │ + mvnseq r3, r0, lsl #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89cc0 <__cxa_atexit@plt+0x7def8> │ │ │ │ + ldr r7, [pc, #48] @ 89ce4 <__cxa_atexit@plt+0x7df1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 89cdc <__cxa_atexit@plt+0x7df14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 89ce0 <__cxa_atexit@plt+0x7df18> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x01fe3994 │ │ │ │ + mvnseq r3, r8, ror #18 │ │ │ │ + mvnseq r3, ip, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 9a840 <__cxa_atexit@plt+0x8ea78> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89d14 <__cxa_atexit@plt+0x7df4c> │ │ │ │ + ldr r7, [pc, #48] @ 89d38 <__cxa_atexit@plt+0x7df70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 89d30 <__cxa_atexit@plt+0x7df68> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ + ldr r9, [pc, #16] @ 89d34 <__cxa_atexit@plt+0x7df6c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldrsheq ip, [ip, #40]! @ 0x28 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + mvnseq r3, ip, lsr #18 │ │ │ │ + mvnseq r3, r4, lsl r9 │ │ │ │ + ldrheq r3, [lr, #152]! @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 9a868 <__cxa_atexit@plt+0x8eaa0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89d68 <__cxa_atexit@plt+0x7dfa0> │ │ │ │ + ldr r7, [pc, #48] @ 89d8c <__cxa_atexit@plt+0x7dfc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 89d84 <__cxa_atexit@plt+0x7dfbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, r3, #3 │ │ │ │ + ldr r9, [pc, #16] @ 89d88 <__cxa_atexit@plt+0x7dfc0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mvnseq ip, r4, asr #5 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + mvnseq r3, r4, asr #17 │ │ │ │ + mvnseq r3, r0, asr #17 │ │ │ │ + @ instruction: 0x01fe3890 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #16] @ 9a890 <__cxa_atexit@plt+0x8eac8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89dbc <__cxa_atexit@plt+0x7dff4> │ │ │ │ + ldr r7, [pc, #48] @ 89de0 <__cxa_atexit@plt+0x7e018> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 89dd8 <__cxa_atexit@plt+0x7e010> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [pc, #12] @ 89ddc <__cxa_atexit@plt+0x7e014> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - andseq r7, r1, #188, 24 @ 0xbc00 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 9c9dc <__cxa_atexit@plt+0x90c14> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 9ae48 <__cxa_atexit@plt+0x8f080> │ │ │ │ - andeq r0, r1, r2 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + mvnseq r3, r8, asr r8 │ │ │ │ + mvnseq r3, ip, ror #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 89e18 <__cxa_atexit@plt+0x7e050> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 89e1c <__cxa_atexit@plt+0x7e054> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mvnseq r3, r8, lsr #16 │ │ │ │ + andseq r8, r2, #28, 12 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9a964 <__cxa_atexit@plt+0x8eb9c> │ │ │ │ - ldr lr, [pc, #176] @ 9a984 <__cxa_atexit@plt+0x8ebbc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r8, [pc, #160] @ 9a988 <__cxa_atexit@plt+0x8ebc0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a958 <__cxa_atexit@plt+0x8eb90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9a970 <__cxa_atexit@plt+0x8eba8> │ │ │ │ - ldr lr, [pc, #112] @ 9a98c <__cxa_atexit@plt+0x8ebc4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - sub r1, r2, #15 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #88] @ 9a990 <__cxa_atexit@plt+0x8ebc8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r3, r7, r3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r3, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 89e58 <__cxa_atexit@plt+0x7e090> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 89e60 <__cxa_atexit@plt+0x7e098> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andseq r8, r2, #160, 10 @ 0x28000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89ea4 <__cxa_atexit@plt+0x7e0dc> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 89eac <__cxa_atexit@plt+0x7e0e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 89eb0 <__cxa_atexit@plt+0x7e0e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andseq r7, r1, #8, 22 @ 0x2000 │ │ │ │ - andseq r7, r1, #104, 22 @ 0x1a000 │ │ │ │ - andseq r7, r1, #8, 24 @ 0x800 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a9f0 <__cxa_atexit@plt+0x8ec28> │ │ │ │ - ldr lr, [pc, #68] @ 9a9fc <__cxa_atexit@plt+0x8ec34> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #44] @ 9aa00 <__cxa_atexit@plt+0x8ec38> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r2, r7, r2 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r7, r1, #204, 20 @ 0xcc000 │ │ │ │ - andseq r7, r1, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9aa4c <__cxa_atexit@plt+0x8ec84> │ │ │ │ - ldr lr, [pc, #48] @ 9aa5c <__cxa_atexit@plt+0x8ec94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r7, {r0, r2, r7} │ │ │ │ - ldr r1, [r5] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #20 │ │ │ │ + b 1eea2e8 <__cxa_atexit@plt+0x1ede520> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r2, #96, 10 @ 0x18000000 │ │ │ │ + andseq r8, r2, #120, 10 @ 0x1e000000 │ │ │ │ + ldrsheq r3, [lr, #132]! @ 0x84 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89f00 <__cxa_atexit@plt+0x7e138> │ │ │ │ + ldr r2, [pc, #48] @ 89f08 <__cxa_atexit@plt+0x7e140> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r5, [pc, #24] @ 89f0c <__cxa_atexit@plt+0x7e144> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andseq r8, r2, #12, 10 @ 0x3000000 │ │ │ │ + @ instruction: 0x01fe389c │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 9aab0 <__cxa_atexit@plt+0x8ece8> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - mvnseq fp, r8, ror lr │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r1, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9ab6c <__cxa_atexit@plt+0x8eda4> │ │ │ │ - ldmib r7, {r2, r3} │ │ │ │ - cmp r1, #69 @ 0x45 │ │ │ │ - beq 9ab00 <__cxa_atexit@plt+0x8ed38> │ │ │ │ - cmp r1, #101 @ 0x65 │ │ │ │ - bne 9ab58 <__cxa_atexit@plt+0x8ed90> │ │ │ │ - mov r1, #101 @ 0x65 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcs 9ab20 <__cxa_atexit@plt+0x8ed58> │ │ │ │ - ldr r7, [pc, #168] @ 9aba4 <__cxa_atexit@plt+0x8eddc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89f74 <__cxa_atexit@plt+0x7e1ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 89fac <__cxa_atexit@plt+0x7e1e4> │ │ │ │ + ldr r7, [pc, #160] @ 89fe0 <__cxa_atexit@plt+0x7e218> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 9ab88 <__cxa_atexit@plt+0x8edc0> │ │ │ │ - mov r1, #69 @ 0x45 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9ab80 <__cxa_atexit@plt+0x8edb8> │ │ │ │ - ldr r1, [pc, #128] @ 9aba8 <__cxa_atexit@plt+0x8ede0> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #140] @ 89fe4 <__cxa_atexit@plt+0x7e21c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r2, r0, #1 │ │ │ │ - str r1, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r3, #3 │ │ │ │ - ldr r8, [pc, #92] @ 9abac <__cxa_atexit@plt+0x8ede4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #84] @ 89fd0 <__cxa_atexit@plt+0x7e208> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r1, [r5] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89fbc <__cxa_atexit@plt+0x7e1f4> │ │ │ │ + ldr r3, [pc, #64] @ 89fd8 <__cxa_atexit@plt+0x7e210> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #56] @ 89fdc <__cxa_atexit@plt+0x7e214> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19e97b0 <__cxa_atexit@plt+0x19dd9e8> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + ldr r7, [pc, #16] @ 89fd4 <__cxa_atexit@plt+0x7e20c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + mvnseq r3, r8, asr #15 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + andseq r8, r2, #176, 14 @ 0x2c00000 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andseq r8, r2, #196, 10 @ 0x31000000 │ │ │ │ + ldrheq r3, [lr, #120]! @ 0x78 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8a050 <__cxa_atexit@plt+0x7e288> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8a064 <__cxa_atexit@plt+0x7e29c> │ │ │ │ + ldr r2, [pc, #96] @ 8a078 <__cxa_atexit@plt+0x7e2b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 8a07c <__cxa_atexit@plt+0x7e2b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r1, r2, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9aba0 <__cxa_atexit@plt+0x8edd8> │ │ │ │ + ldr r7, [pc, #28] @ 8a074 <__cxa_atexit@plt+0x7e2ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andseq r7, r1, #72, 18 @ 0x120000 │ │ │ │ - andseq r7, r1, #208, 18 @ 0x340000 │ │ │ │ - mvnseq fp, ip, ror #26 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 1edbf6c <__cxa_atexit@plt+0x1ed01a4> │ │ │ │ + mvnseq r3, r0, asr r7 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andseq r8, r2, #232, 8 @ 0xe8000000 │ │ │ │ + mvnseq r3, r8, lsr #14 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9ac04 <__cxa_atexit@plt+0x8ee3c> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 9ac20 <__cxa_atexit@plt+0x8ee58> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 9ac24 <__cxa_atexit@plt+0x8ee5c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 9ac28 <__cxa_atexit@plt+0x8ee60> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a0c8 <__cxa_atexit@plt+0x7e300> │ │ │ │ + ldr r3, [pc, #52] @ 8a0e0 <__cxa_atexit@plt+0x7e318> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r1, #140, 16 @ 0x8c0000 │ │ │ │ - andseq r7, r1, #32, 18 @ 0x80000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - ldrsheq fp, [ip, #192]! @ 0xc0 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9ac80 <__cxa_atexit@plt+0x8eeb8> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 9ac9c <__cxa_atexit@plt+0x8eed4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r1, #1 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r8, [pc, #36] @ 9aca0 <__cxa_atexit@plt+0x8eed8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b bfe38 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r3, [pc, #28] @ 9aca4 <__cxa_atexit@plt+0x8eedc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r3, r6, #2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8a0e4 <__cxa_atexit@plt+0x7e31c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + ldrsheq r3, [lr, #100]! @ 0x64 │ │ │ │ + ldrsbeq r3, [lr, #96]! @ 0x60 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 8a184 <__cxa_atexit@plt+0x7e3bc> │ │ │ │ + ldr r3, [pc, #200] @ 8a1d4 <__cxa_atexit@plt+0x7e40c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - andseq r7, r1, #16, 16 @ 0x100000 │ │ │ │ - andseq r7, r1, #164, 16 @ 0xa40000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - mvnseq fp, r0, ror ip │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9ad34 <__cxa_atexit@plt+0x8ef6c> │ │ │ │ - ldr r2, [pc, #112] @ 9ad3c <__cxa_atexit@plt+0x8ef74> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r1] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 8a194 <__cxa_atexit@plt+0x7e3cc> │ │ │ │ + ldr r2, [pc, #176] @ 8a1d8 <__cxa_atexit@plt+0x7e410> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9ad28 <__cxa_atexit@plt+0x8ef60> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 9ad40 <__cxa_atexit@plt+0x8ef78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - strb r2, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9ad28 <__cxa_atexit@plt+0x8ef60> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 9aab0 <__cxa_atexit@plt+0x8ece8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + stmib r6, {r2, r9} │ │ │ │ + sub r2, r3, #2 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 8a1b4 <__cxa_atexit@plt+0x7e3ec> │ │ │ │ + ldr lr, [pc, #160] @ 8a1e4 <__cxa_atexit@plt+0x7e41c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 8a1e8 <__cxa_atexit@plt+0x7e420> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, #148] @ 8a1ec <__cxa_atexit@plt+0x7e424> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, lr, #3 │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 8a1e0 <__cxa_atexit@plt+0x7e418> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq fp, [ip, #184]! @ 0xb8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #60] @ 9ad98 <__cxa_atexit@plt+0x8efd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strb r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9ad90 <__cxa_atexit@plt+0x8efc8> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 9aab0 <__cxa_atexit@plt+0x8ece8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #64] @ 8a1dc <__cxa_atexit@plt+0x7e414> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq fp, r0, lsl #23 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldrb r7, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 9aab0 <__cxa_atexit@plt+0x8ece8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, sl │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + mvnseq r3, r8, lsr #12 │ │ │ │ + mvnseq r3, ip, asr #12 │ │ │ │ + mvnseq r3, r8, lsl #13 │ │ │ │ + andseq r8, r2, #180, 4 @ 0x4000000b │ │ │ │ + andseq r8, r2, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9ae18 <__cxa_atexit@plt+0x8f050> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 9ae2c <__cxa_atexit@plt+0x8f064> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc 8a250 <__cxa_atexit@plt+0x7e488> │ │ │ │ + ldr lr, [pc, #72] @ 8a25c <__cxa_atexit@plt+0x7e494> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #68] @ 8a260 <__cxa_atexit@plt+0x7e498> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, #60] @ 8a264 <__cxa_atexit@plt+0x7e49c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, lr, #3 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + b 1edc018 <__cxa_atexit@plt+0x1ed0250> │ │ │ │ + ldrheq r3, [lr, #88]! @ 0x58 │ │ │ │ + andseq r8, r2, #228, 2 @ 0x39 │ │ │ │ + andseq r8, r2, #164, 6 @ 0x90000002 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldmib r5, {r1, lr} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 8a2ec <__cxa_atexit@plt+0x7e524> │ │ │ │ + ldr r3, [r5, #40]! @ 0x28 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr sl, [r5, #-16] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #-4] │ │ │ │ + ldr ip, [pc, #84] @ 8a30c <__cxa_atexit@plt+0x7e544> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r7, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str lr, [r7, #16] │ │ │ │ + add lr, r7, #20 │ │ │ │ + stm lr, {r0, r3, r4, sl} │ │ │ │ + str r9, [r7, #36] @ 0x24 │ │ │ │ + str r8, [r7, #40] @ 0x28 │ │ │ │ + str fp, [r7, #44] @ 0x2c │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - andseq r7, r1, #248, 12 @ 0xf800000 │ │ │ │ - @ instruction: 0xfffffa64 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - mvnseq fp, r0, lsl #22 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9aeb4 <__cxa_atexit@plt+0x8f0ec> │ │ │ │ - ldmib r7, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r3], #-20 @ 0xffffffec │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 9ae90 <__cxa_atexit@plt+0x8f0c8> │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 9af00 <__cxa_atexit@plt+0x8f138> │ │ │ │ - ldr r2, [pc, #44] @ 9aec4 <__cxa_atexit@plt+0x8f0fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - stm ip, {r2, r8, sl} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1e1f75c <__cxa_atexit@plt+0x1e13994> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #28] @ 8a310 <__cxa_atexit@plt+0x7e548> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r1, lr} │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq fp, r4, ror #20 │ │ │ │ - andeq r0, r0, r6, lsl #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 9af00 <__cxa_atexit@plt+0x8f138> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ + andseq r8, r2, #36, 8 @ 0x24000000 │ │ │ │ + mvnseq r3, ip, ror #9 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, sl, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9b084 <__cxa_atexit@plt+0x8f2bc> │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r8, [sp, #28] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ + bcc 8a3b0 <__cxa_atexit@plt+0x7e5e8> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ ldr fp, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr lr, [pc, #352] @ 9b0a4 <__cxa_atexit@plt+0x8f2dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov r2, r1 │ │ │ │ - str lr, [r2, #56]! @ 0x38 │ │ │ │ - sub ip, r6, #71 @ 0x47 │ │ │ │ - sub r3, r6, #57 @ 0x39 │ │ │ │ - ldr lr, [pc, #300] @ 9b0a8 <__cxa_atexit@plt+0x8f2e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, r2 │ │ │ │ - str lr, [r8, #-52]! @ 0xffffffcc │ │ │ │ - ldr r4, [pc, #288] @ 9b0ac <__cxa_atexit@plt+0x8f2e4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov lr, r2 │ │ │ │ - str r4, [lr, #-16]! │ │ │ │ - str r0, [r2, #-48] @ 0xffffffd0 │ │ │ │ - str fp, [r2, #-44] @ 0xffffffd4 │ │ │ │ - str r7, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r4, [pc, #264] @ 9b0b0 <__cxa_atexit@plt+0x8f2e8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r2, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r2, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #248] @ 9b0b4 <__cxa_atexit@plt+0x8f2ec> │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str ip, [sp, #8] │ │ │ │ + ldr r0, [pc, #88] @ 8a3d0 <__cxa_atexit@plt+0x7e608> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-12] │ │ │ │ - stmdb r2, {r3, fp} │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str fp, [r2, #20] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r3, r0, #1 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bge 9b03c <__cxa_atexit@plt+0x8f274> │ │ │ │ - add r6, r2, #28 │ │ │ │ - add r0, r2, #24 │ │ │ │ - ldr r1, [pc, #192] @ 9b0c4 <__cxa_atexit@plt+0x8f2fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r0] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #164] @ 9b0c8 <__cxa_atexit@plt+0x8f300> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r7, [pc, #116] @ 9b0b8 <__cxa_atexit@plt+0x8f2f0> │ │ │ │ + stmib r7, {r0, r8, r9, sl} │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r7, #32] │ │ │ │ + str lr, [r7, #36] @ 0x24 │ │ │ │ + str fp, [r7, #40] @ 0x28 │ │ │ │ + str r4, [r7, #44] @ 0x2c │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 8a3d4 <__cxa_atexit@plt+0x7e60c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #112] @ 9b0bc <__cxa_atexit@plt+0x8f2f4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r7, [r1, #80] @ 0x50 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r1, #84] @ 0x54 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r1, #88] @ 0x58 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ - str r4, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r7, [pc, #52] @ 9b0c0 <__cxa_atexit@plt+0x8f2f8> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r2, #100, 6 @ 0x90000001 │ │ │ │ + mvnseq r3, r8, lsr #8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a410 <__cxa_atexit@plt+0x7e648> │ │ │ │ + ldr r3, [pc, #40] @ 8a428 <__cxa_atexit@plt+0x7e660> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8a42c <__cxa_atexit@plt+0x7e664> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r0 │ │ │ │ - mov fp, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - andseq r7, r1, #220, 8 @ 0xdc000000 │ │ │ │ - andseq r7, r1, #132, 10 @ 0x21000000 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - andseq r7, r1, #28, 8 @ 0x1c000000 │ │ │ │ - mvnseq fp, r0, ror #16 │ │ │ │ - andeq r0, r0, r7, lsl #22 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 9af00 <__cxa_atexit@plt+0x8f138> │ │ │ │ - mvnseq fp, r4, lsr r8 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 9b12c <__cxa_atexit@plt+0x8f364> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b124 <__cxa_atexit@plt+0x8f35c> │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 9aab0 <__cxa_atexit@plt+0x8ece8> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq fp, ip, ror #15 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 9aab0 <__cxa_atexit@plt+0x8ece8> │ │ │ │ - mvnseq fp, r0, ror #15 │ │ │ │ + andseq r8, r2, #204, 4 @ 0xc000000c │ │ │ │ + mvnseq r3, ip, asr #7 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a478 <__cxa_atexit@plt+0x7e6b0> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #48] @ 8a490 <__cxa_atexit@plt+0x7e6c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r7, {r1, r8, r9, sl} │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8a494 <__cxa_atexit@plt+0x7e6cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r2, #108, 2 │ │ │ │ + mvnseq r3, r8, ror #6 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9b1d0 <__cxa_atexit@plt+0x8f408> │ │ │ │ - ldr r2, [pc, #92] @ 9b1d8 <__cxa_atexit@plt+0x8f410> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a4f4 <__cxa_atexit@plt+0x7e72c> │ │ │ │ + ldr r2, [pc, #76] @ 8a50c <__cxa_atexit@plt+0x7e744> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r1, [pc, #72] @ 8a510 <__cxa_atexit@plt+0x7e748> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b1c4 <__cxa_atexit@plt+0x8f3fc> │ │ │ │ - ldr r3, [pc, #52] @ 9b1dc <__cxa_atexit@plt+0x8f414> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r7, {r1, r8} │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + str r5, [r7, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 8a514 <__cxa_atexit@plt+0x7e74c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq fp, ip, asr r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #16] @ 9b20c <__cxa_atexit@plt+0x8f444> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - mvnseq fp, ip, lsr #14 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 9b260 <__cxa_atexit@plt+0x8f498> │ │ │ │ + mvnseq r3, ip, lsr #6 │ │ │ │ + andseq r8, r2, #4, 2 │ │ │ │ + ldrsheq r3, [lr, #36]! @ 0x24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a550 <__cxa_atexit@plt+0x7e788> │ │ │ │ + ldr r3, [pc, #40] @ 8a568 <__cxa_atexit@plt+0x7e7a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8a56c <__cxa_atexit@plt+0x7e7a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9b254 <__cxa_atexit@plt+0x8f48c> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 9ae48 <__cxa_atexit@plt+0x8f080> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbeq fp, [ip, #104]! @ 0x68 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 9ae48 <__cxa_atexit@plt+0x8f080> │ │ │ │ - mvnseq fp, ip, asr #12 │ │ │ │ + andseq r8, r2, #144, 2 @ 0x24 │ │ │ │ + @ instruction: 0x01fe329c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a5a8 <__cxa_atexit@plt+0x7e7e0> │ │ │ │ + ldr r3, [pc, #40] @ 8a5c0 <__cxa_atexit@plt+0x7e7f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8a5c4 <__cxa_atexit@plt+0x7e7fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r8, r2, #60, 2 │ │ │ │ + mvnseq r3, r8, asr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 9b340 <__cxa_atexit@plt+0x8f578> │ │ │ │ - ldr lr, [pc, #156] @ 9b348 <__cxa_atexit@plt+0x8f580> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a5fc <__cxa_atexit@plt+0x7e834> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - mov r1, r5 │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - ldr lr, [pc, #136] @ 9b34c <__cxa_atexit@plt+0x8f584> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r1, {r0, lr} │ │ │ │ - str r7, [r1, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 9b324 <__cxa_atexit@plt+0x8f55c> │ │ │ │ - ldr r7, [pc, #116] @ 9b350 <__cxa_atexit@plt+0x8f588> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - add r3, r3, r0 │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b334 <__cxa_atexit@plt+0x8f56c> │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r8 │ │ │ │ - b 9b3f4 <__cxa_atexit@plt+0x8f62c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r1, [pc, #24] @ 8a604 <__cxa_atexit@plt+0x7e83c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + b 1eea0c0 <__cxa_atexit@plt+0x1ede2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andseq r7, r1, #44, 2 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - mvnseq fp, r4, lsl #11 │ │ │ │ + andseq r7, r2, #252, 26 @ 0x3f00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [pc, #72] @ 9b3bc <__cxa_atexit@plt+0x8f5f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r0, r1, r2 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b3b0 <__cxa_atexit@plt+0x8f5e8> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b 9b3f4 <__cxa_atexit@plt+0x8f62c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - mvnseq fp, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b 9b3f4 <__cxa_atexit@plt+0x8f62c> │ │ │ │ - ldrsheq fp, [ip, #64]! @ 0x40 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 9b4c4 <__cxa_atexit@plt+0x8f6fc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 9b46c <__cxa_atexit@plt+0x8f6a4> │ │ │ │ - ldr r0, [pc, #212] @ 9b4f8 <__cxa_atexit@plt+0x8f730> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - rsb r1, r1, #0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9b4b4 <__cxa_atexit@plt+0x8f6ec> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 9b4e0 <__cxa_atexit@plt+0x8f718> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #180] @ 9b50c <__cxa_atexit@plt+0x8f744> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #140] @ 9b500 <__cxa_atexit@plt+0x8f738> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #136] @ 9b504 <__cxa_atexit@plt+0x8f73c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #132] @ 9b508 <__cxa_atexit@plt+0x8f740> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldrb r2, [r0], #1 │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str sl, [r5] │ │ │ │ - sub r0, r2, #48 @ 0x30 │ │ │ │ - uxtb r0, r0 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1e1fa54 <__cxa_atexit@plt+0x1e13c8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 9b4fc <__cxa_atexit@plt+0x8f734> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - mvnseq fp, r4, asr r4 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andseq r7, r1, #160 @ 0xa0 │ │ │ │ - andseq r7, r1, #84 @ 0x54 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9b54c <__cxa_atexit@plt+0x8f784> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 9b558 <__cxa_atexit@plt+0x8f790> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r1, #112, 30 @ 0x1c0 │ │ │ │ - mvnseq fp, ip, ror r3 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9b580 <__cxa_atexit@plt+0x8f7b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e16fc8 <__cxa_atexit@plt+0x1e0b200> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - mvnseq fp, r4, asr r3 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - b 9b3f4 <__cxa_atexit@plt+0x8f62c> │ │ │ │ - mvnseq fp, ip, lsr r3 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9b5e0 <__cxa_atexit@plt+0x8f818> │ │ │ │ - ldr r2, [pc, #44] @ 9b5f0 <__cxa_atexit@plt+0x8f828> │ │ │ │ + bcc 8a65c <__cxa_atexit@plt+0x7e894> │ │ │ │ + ldr r2, [pc, #60] @ 8a66c <__cxa_atexit@plt+0x7e8a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ + ldr r1, [pc, #56] @ 8a670 <__cxa_atexit@plt+0x7e8a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - mov r3, #16 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - mvnseq ip, ip, asr r2 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andseq r7, r2, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9b6cc <__cxa_atexit@plt+0x8f904> │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - add r1, lr, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - sub ip, r2, r0 │ │ │ │ - cmp ip, #1 │ │ │ │ - blt 9b684 <__cxa_atexit@plt+0x8f8bc> │ │ │ │ - str sl, [sp] │ │ │ │ - add r3, r0, r3 │ │ │ │ - add sl, r3, lr │ │ │ │ - mov lr, #0 │ │ │ │ - ldrb r3, [sl, lr] │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs 9b68c <__cxa_atexit@plt+0x8f8c4> │ │ │ │ - add lr, lr, #1 │ │ │ │ - cmp ip, lr │ │ │ │ - bne 9b664 <__cxa_atexit@plt+0x8f89c> │ │ │ │ - b 9b690 <__cxa_atexit@plt+0x8f8c8> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - b 9b698 <__cxa_atexit@plt+0x8f8d0> │ │ │ │ - mov ip, lr │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr sl, [sp] │ │ │ │ - str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - stmib r5, {r3, r7, r9} │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - b 9b6d4 <__cxa_atexit@plt+0x8f90c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9b7fc <__cxa_atexit@plt+0x8fa34> │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #20] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9b780 <__cxa_atexit@plt+0x8f9b8> │ │ │ │ - stm sp, {r7, r8, fp} │ │ │ │ - ldr r9, [r2, #32]! │ │ │ │ - ldr ip, [pc, #296] @ 9b838 <__cxa_atexit@plt+0x8fa70> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr fp, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - stmib r6, {ip, lr} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r0, fp, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 9b7ac <__cxa_atexit@plt+0x8f9e4> │ │ │ │ - ldr r1, [pc, #256] @ 9b840 <__cxa_atexit@plt+0x8fa78> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a6e8 <__cxa_atexit@plt+0x7e920> │ │ │ │ + ldr lr, [pc, #100] @ 8a700 <__cxa_atexit@plt+0x7e938> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #96] @ 8a704 <__cxa_atexit@plt+0x7e93c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #92] @ 8a708 <__cxa_atexit@plt+0x7e940> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #248] @ 9b844 <__cxa_atexit@plt+0x8fa7c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r2] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r5, r3, #23 │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldm sp, {r7, r9} │ │ │ │ - mov sl, r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 9579c <__cxa_atexit@plt+0x899d4> │ │ │ │ - ldr r5, [pc, #192] @ 9b848 <__cxa_atexit@plt+0x8fa80> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - str r5, [r2, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #176] @ 9b84c <__cxa_atexit@plt+0x8fa84> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r2, #32]! │ │ │ │ - mov r5, r2 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r2, [pc, #136] @ 9b83c <__cxa_atexit@plt+0x8fa74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r2, r3, #23 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r3, #7 │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 9b820 <__cxa_atexit@plt+0x8fa58> │ │ │ │ - ldr r3, [pc, #120] @ 9b854 <__cxa_atexit@plt+0x8fa8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - str r3, [r6, #28]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - ldr r7, [pc, #76] @ 9b850 <__cxa_atexit@plt+0x8fa88> │ │ │ │ + ldr r3, [pc, #84] @ 8a70c <__cxa_atexit@plt+0x7e944> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #26 │ │ │ │ + add ip, ip, #3 │ │ │ │ + str lr, [r7, #4] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r3, r8, ip} │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str sl, [r7, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8a710 <__cxa_atexit@plt+0x7e948> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1edbf7c <__cxa_atexit@plt+0x1ed01b4> │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - bx r1 │ │ │ │ - andseq r6, r1, #4, 28 @ 0x40 │ │ │ │ - andseq r6, r1, #188, 24 @ 0xbc00 │ │ │ │ - andseq r6, r1, #200, 24 @ 0xc800 │ │ │ │ - andseq r6, r1, #168, 24 @ 0xa800 │ │ │ │ - ldrsbeq fp, [ip, #0]! │ │ │ │ - andseq r6, r1, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - ldrsheq fp, [ip, #252]! @ 0xfc │ │ │ │ - andeq r7, r0, sl, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 9b6d4 <__cxa_atexit@plt+0x8f90c> │ │ │ │ - ldrsbeq fp, [ip, #252]! @ 0xfc │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9b8b8 <__cxa_atexit@plt+0x8faf0> │ │ │ │ - ldr r2, [pc, #40] @ 9b8c0 <__cxa_atexit@plt+0x8faf8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01fcbf90 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 9b908 <__cxa_atexit@plt+0x8fb40> │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + mvnseq r3, r8, asr r1 │ │ │ │ + andseq r7, r2, #84, 26 @ 0x1500 │ │ │ │ + andseq r7, r2, #20, 30 @ 0x50 │ │ │ │ + mvnseq r3, r0, lsl r1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a74c <__cxa_atexit@plt+0x7e984> │ │ │ │ + ldr r3, [pc, #40] @ 8a764 <__cxa_atexit@plt+0x7e99c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8a768 <__cxa_atexit@plt+0x7e9a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9b8fc <__cxa_atexit@plt+0x8fb34> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 9b604 <__cxa_atexit@plt+0x8f83c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvnseq fp, r8, asr #30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 9b604 <__cxa_atexit@plt+0x8f83c> │ │ │ │ - mvnseq fp, r8, lsr pc │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andseq r7, r2, #140, 30 @ 0x230 │ │ │ │ + ldrheq r3, [lr, #0]! │ │ │ │ + mvneq sp, r0, lsr r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq sp, r9, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9b9a4 <__cxa_atexit@plt+0x8fbdc> │ │ │ │ - ldr lr, [pc, #92] @ 9b9b0 <__cxa_atexit@plt+0x8fbe8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b99c <__cxa_atexit@plt+0x8fbd4> │ │ │ │ - ldr r2, [pc, #44] @ 9b9b4 <__cxa_atexit@plt+0x8fbec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b99c <__cxa_atexit@plt+0x8fbd4> │ │ │ │ - b 9b9f8 <__cxa_atexit@plt+0x8fc30> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mvneq sp, r1, lsr #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrheq fp, [ip, #224]! @ 0xe0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 9b9e8 <__cxa_atexit@plt+0x8fc20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b9e0 <__cxa_atexit@plt+0x8fc18> │ │ │ │ - b 9b9f8 <__cxa_atexit@plt+0x8fc30> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldrdeq sp, [r7, #10]! │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq fp, ip, ror lr │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [pc, #152] @ 9ba9c <__cxa_atexit@plt+0x8fcd4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9ba70 <__cxa_atexit@plt+0x8fca8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9ba8c <__cxa_atexit@plt+0x8fcc4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r0, [pc, #92] @ 9baa0 <__cxa_atexit@plt+0x8fcd8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r7} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r7, r1 │ │ │ │ - bne 9ba80 <__cxa_atexit@plt+0x8fcb8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + mvneq sp, r6, lsl r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 9b604 <__cxa_atexit@plt+0x8f83c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andseq r6, r1, #44, 20 @ 0x2c000 │ │ │ │ - mvnseq fp, r4, asr #27 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 9bb20 <__cxa_atexit@plt+0x8fd58> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #20]! │ │ │ │ - ldr r2, [pc, #88] @ 9bb30 <__cxa_atexit@plt+0x8fd68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #-4] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 9bb14 <__cxa_atexit@plt+0x8fd4c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 9b604 <__cxa_atexit@plt+0x8f83c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - andseq r6, r1, #152, 18 @ 0x260000 │ │ │ │ - mvnseq fp, r0, asr #26 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mvneq sp, r2, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9bba0 <__cxa_atexit@plt+0x8fdd8> │ │ │ │ - ldr r3, [pc, #80] @ 9bba8 <__cxa_atexit@plt+0x8fde0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9bb90 <__cxa_atexit@plt+0x8fdc8> │ │ │ │ - ldr r7, [pc, #52] @ 9bbac <__cxa_atexit@plt+0x8fde4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x01e7d192 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq fp, r8, asr #25 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 9bbe0 <__cxa_atexit@plt+0x8fe18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01fcbc94 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 9bd00 <__cxa_atexit@plt+0x8ff38> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r3, [pc, #260] @ 9bd14 <__cxa_atexit@plt+0x8ff4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #256] @ 9bd18 <__cxa_atexit@plt+0x8ff50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [sl, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr fp, [r2, #20]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #4]! │ │ │ │ - sub r7, r9, #29 │ │ │ │ - ldr r3, [r2, #-16] │ │ │ │ - ldr lr, [r2, #-12] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str r7, [r0, #28] │ │ │ │ - str lr, [r0, #4] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r1, [r0, #12] │ │ │ │ - str r0, [r0, #16] │ │ │ │ - str fp, [r0, #20] │ │ │ │ - ldr r1, [pc, #192] @ 9bd1c <__cxa_atexit@plt+0x8ff54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #24]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge 9bcb4 <__cxa_atexit@plt+0x8feec> │ │ │ │ - ldr r3, [pc, #176] @ 9bd24 <__cxa_atexit@plt+0x8ff5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #152] @ 9bd28 <__cxa_atexit@plt+0x8ff60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r3, [r6, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #96] @ 9bd20 <__cxa_atexit@plt+0x8ff58> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str lr, [r6, #-4] │ │ │ │ - sub r9, r9, #11 │ │ │ │ - cmp r3, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bne 9bcf0 <__cxa_atexit@plt+0x8ff28> │ │ │ │ - str r0, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 186e10 <__cxa_atexit@plt+0x17b048> │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r1 │ │ │ │ - b 9b604 <__cxa_atexit@plt+0x8f83c> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andseq r6, r1, #176, 14 @ 0x2c00000 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - andseq r6, r1, #176, 14 @ 0x2c00000 │ │ │ │ - mvnseq sl, r0, lsl ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 9bdb8 <__cxa_atexit@plt+0x8fff0> │ │ │ │ - ldr lr, [pc, #116] @ 9bdc0 <__cxa_atexit@plt+0x8fff8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #100] @ 9bdc4 <__cxa_atexit@plt+0x8fffc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 9bda8 <__cxa_atexit@plt+0x8ffe0> │ │ │ │ - ldr r9, [r5, #-16]! │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #40] @ 9bdc8 <__cxa_atexit@plt+0x90000> │ │ │ │ + mvneq sp, pc, asr #3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r2, [lr, #244]! @ 0xf4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8a884 <__cxa_atexit@plt+0x7eabc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8a87c <__cxa_atexit@plt+0x7eab4> │ │ │ │ + ldr r3, [pc, #44] @ 8a88c <__cxa_atexit@plt+0x7eac4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 9ae48 <__cxa_atexit@plt+0x8f080> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 8a890 <__cxa_atexit@plt+0x7eac8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 18fc188 <__cxa_atexit@plt+0x18f03c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andseq r6, r1, #144, 12 @ 0x9000000 │ │ │ │ - andseq r6, r1, #20, 14 @ 0x500000 │ │ │ │ - mvnseq sl, r0, ror fp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 9be00 <__cxa_atexit@plt+0x90038> │ │ │ │ + andseq r7, r2, #132, 22 @ 0x21000 │ │ │ │ + andseq r7, r2, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 8a8b4 <__cxa_atexit@plt+0x7eaec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r2, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 8a8d8 <__cxa_atexit@plt+0x7eb10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r2, #76, 22 @ 0x13000 │ │ │ │ + @ instruction: 0x01fe2f9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8a940 <__cxa_atexit@plt+0x7eb78> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8a938 <__cxa_atexit@plt+0x7eb70> │ │ │ │ + ldr r3, [pc, #56] @ 8a948 <__cxa_atexit@plt+0x7eb80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 8a94c <__cxa_atexit@plt+0x7eb84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 8a950 <__cxa_atexit@plt+0x7eb88> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 1d6d990 <__cxa_atexit@plt+0x1d61bc8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r2, r8, asr #30 │ │ │ │ + andseq r7, r2, #204, 20 @ 0xcc000 │ │ │ │ + andseq r7, r2, #216, 20 @ 0xd8000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a98c <__cxa_atexit@plt+0x7ebc4> │ │ │ │ + ldr r3, [pc, #40] @ 8a9a4 <__cxa_atexit@plt+0x7ebdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 9ae48 <__cxa_atexit@plt+0x8f080> │ │ │ │ - andseq r6, r1, #188, 12 @ 0xbc00000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8a9a8 <__cxa_atexit@plt+0x7ebe0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r2, #224, 26 @ 0x3800 │ │ │ │ + @ instruction: 0x01fe3490 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9be54 <__cxa_atexit@plt+0x9008c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 9be68 <__cxa_atexit@plt+0x900a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a9e4 <__cxa_atexit@plt+0x7ec1c> │ │ │ │ + ldr r3, [pc, #40] @ 8a9fc <__cxa_atexit@plt+0x7ec34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8aa00 <__cxa_atexit@plt+0x7ec38> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq r6, r1, #188, 12 @ 0xbc00000 │ │ │ │ - mvnseq fp, r8, lsr #20 │ │ │ │ + andseq r7, r2, #140, 26 @ 0x2300 │ │ │ │ + mvnseq r3, ip, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r6, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #88 @ 0x58 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9bf1c <__cxa_atexit@plt+0x90154> │ │ │ │ - ldr lr, [pc, #148] @ 9bf24 <__cxa_atexit@plt+0x9015c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - str lr, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r7, #51] @ 0x33 │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [r7, #55] @ 0x37 │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r7, #47] @ 0x2f │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r3, [r7, #43] @ 0x2b │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r1, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9bf10 <__cxa_atexit@plt+0x90148> │ │ │ │ - mov r7, r8 │ │ │ │ - b 9bf34 <__cxa_atexit@plt+0x9016c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8aa3c <__cxa_atexit@plt+0x7ec74> │ │ │ │ + ldr r3, [pc, #40] @ 8aa54 <__cxa_atexit@plt+0x7ec8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8aa58 <__cxa_atexit@plt+0x7ec90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - mvnseq fp, r0, ror r9 │ │ │ │ - andeq lr, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9c034 <__cxa_atexit@plt+0x9026c> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 9bfa8 <__cxa_atexit@plt+0x901e0> │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 9bfbc <__cxa_atexit@plt+0x901f4> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - mov r1, #0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #208] @ 9c068 <__cxa_atexit@plt+0x902a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1996bc <__cxa_atexit@plt+0x18d8f4> │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ + andseq r7, r2, #56, 26 @ 0xe00 │ │ │ │ + mvnseq r3, r8, ror #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8aa94 <__cxa_atexit@plt+0x7eccc> │ │ │ │ + ldr r3, [pc, #40] @ 8aaac <__cxa_atexit@plt+0x7ece4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r1, [pc, #152] @ 9c060 <__cxa_atexit@plt+0x90298> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r9, ip} │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str ip, [r5, #56] @ 0x38 │ │ │ │ - sub r1, r2, #23 │ │ │ │ - add lr, r5, #40 @ 0x28 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9c044 <__cxa_atexit@plt+0x9027c> │ │ │ │ - ldr r7, [pc, #108] @ 9c06c <__cxa_atexit@plt+0x902a4> │ │ │ │ + ldr r7, [pc, #20] @ 8aab0 <__cxa_atexit@plt+0x7ece8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #104] @ 9c070 <__cxa_atexit@plt+0x902a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #24] @ 9c064 <__cxa_atexit@plt+0x9029c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - andseq r6, r1, #108, 8 @ 0x6c000000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - mvnseq fp, r4, lsl r8 │ │ │ │ - andeq pc, r5, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r2, #228, 24 @ 0xe400 │ │ │ │ + @ instruction: 0x01fe3394 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9c0e8 <__cxa_atexit@plt+0x90320> │ │ │ │ - ldr r8, [pc, #72] @ 9c100 <__cxa_atexit@plt+0x90338> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #68] @ 9c104 <__cxa_atexit@plt+0x9033c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, lr │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 9c108 <__cxa_atexit@plt+0x90340> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq fp, ip, ror r7 │ │ │ │ - andeq fp, r4, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c16c <__cxa_atexit@plt+0x903a4> │ │ │ │ - ldr lr, [pc, #80] @ 9c184 <__cxa_atexit@plt+0x903bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 9c188 <__cxa_atexit@plt+0x903c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r3, [pc, #24] @ 9c18c <__cxa_atexit@plt+0x903c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldrsheq fp, [ip, #104]! @ 0x68 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9c1bc <__cxa_atexit@plt+0x903f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c1b4 <__cxa_atexit@plt+0x903ec> │ │ │ │ - b 9c1cc <__cxa_atexit@plt+0x90404> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 8aaec <__cxa_atexit@plt+0x7ed24> │ │ │ │ + ldr r3, [pc, #40] @ 8ab04 <__cxa_atexit@plt+0x7ed3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq fp, r8, asr #13 │ │ │ │ - andeq pc, r1, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 9c258 <__cxa_atexit@plt+0x90490> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #52]! @ 0x34 │ │ │ │ - ldr r3, [r2, #-48] @ 0xffffffd0 │ │ │ │ - ldr r1, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r3, r2, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9c2b8 <__cxa_atexit@plt+0x904f0> │ │ │ │ - ldr r2, [pc, #204] @ 9c2d8 <__cxa_atexit@plt+0x90510> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #200] @ 9c2dc <__cxa_atexit@plt+0x90514> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #36]! @ 0x24 │ │ │ │ - stmib r7, {r0, r8} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9c2a8 <__cxa_atexit@plt+0x904e0> │ │ │ │ - ldr r7, [pc, #164] @ 9c2e0 <__cxa_atexit@plt+0x90518> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r9, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r7, [pc, #112] @ 9c2d0 <__cxa_atexit@plt+0x90508> │ │ │ │ + ldr r7, [pc, #20] @ 8ab08 <__cxa_atexit@plt+0x7ed40> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c29c <__cxa_atexit@plt+0x904d4> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #64] @ 9c2d4 <__cxa_atexit@plt+0x9050c> │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r2, #144, 24 @ 0x9000 │ │ │ │ + mvnseq r3, r0, asr #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8ab44 <__cxa_atexit@plt+0x7ed7c> │ │ │ │ + ldr r3, [pc, #40] @ 8ab5c <__cxa_atexit@plt+0x7ed94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 9ae48 <__cxa_atexit@plt+0x8f080> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #20] @ 8ab60 <__cxa_atexit@plt+0x7ed98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 9c2e4 <__cxa_atexit@plt+0x9051c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ + andseq r7, r2, #60, 24 @ 0x3c00 │ │ │ │ + mvnseq r3, ip, ror #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8ab9c <__cxa_atexit@plt+0x7edd4> │ │ │ │ + ldr r3, [pc, #40] @ 8abb4 <__cxa_atexit@plt+0x7edec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8abb8 <__cxa_atexit@plt+0x7edf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andseq r6, r1, #156, 2 @ 0x27 │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - andseq r6, r1, #28, 4 @ 0xc0000001 │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - andseq r6, r1, #112, 2 │ │ │ │ - mvnseq sl, r4, asr r6 │ │ │ │ - andeq pc, r1, sp, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 9c31c <__cxa_atexit@plt+0x90554> │ │ │ │ + andseq r7, r2, #232, 22 @ 0x3a000 │ │ │ │ + @ instruction: 0x01fe3298 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8abf4 <__cxa_atexit@plt+0x7ee2c> │ │ │ │ + ldr r3, [pc, #40] @ 8ac0c <__cxa_atexit@plt+0x7ee44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 9ae48 <__cxa_atexit@plt+0x8f080> │ │ │ │ - andseq r6, r1, #28, 2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8ac10 <__cxa_atexit@plt+0x7ee48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r2, #148, 22 @ 0x25000 │ │ │ │ + mvnseq r3, r4, asr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c370 <__cxa_atexit@plt+0x905a8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 9c384 <__cxa_atexit@plt+0x905bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8ac4c <__cxa_atexit@plt+0x7ee84> │ │ │ │ + ldr r3, [pc, #40] @ 8ac64 <__cxa_atexit@plt+0x7ee9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8ac68 <__cxa_atexit@plt+0x7eea0> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andseq r6, r1, #160, 2 @ 0x28 │ │ │ │ - mvnseq fp, ip, lsl #10 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9c404 <__cxa_atexit@plt+0x9063c> │ │ │ │ - ldr r3, [pc, #96] @ 9c40c <__cxa_atexit@plt+0x90644> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9c3f4 <__cxa_atexit@plt+0x9062c> │ │ │ │ - ldr r7, [pc, #52] @ 9c410 <__cxa_atexit@plt+0x90648> │ │ │ │ + andseq r7, r2, #64, 22 @ 0x10000 │ │ │ │ + ldrsheq r3, [lr, #16]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8aca4 <__cxa_atexit@plt+0x7eedc> │ │ │ │ + ldr r3, [pc, #40] @ 8acbc <__cxa_atexit@plt+0x7eef4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8acc0 <__cxa_atexit@plt+0x7eef8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r2, #236, 20 @ 0xec000 │ │ │ │ + @ instruction: 0x01fe319c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8acfc <__cxa_atexit@plt+0x7ef34> │ │ │ │ + ldr r3, [pc, #40] @ 8ad14 <__cxa_atexit@plt+0x7ef4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8ad18 <__cxa_atexit@plt+0x7ef50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq fp, r4, lsl #9 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 9c444 <__cxa_atexit@plt+0x9067c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq fp, r0, asr r4 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + andseq r7, r2, #152, 20 @ 0x98000 │ │ │ │ + mvnseq r3, r8, asr #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9c530 <__cxa_atexit@plt+0x90768> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #200] @ 9c53c <__cxa_atexit@plt+0x90774> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r3, r1 │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 9c4e4 <__cxa_atexit@plt+0x9071c> │ │ │ │ - ldr r0, [pc, #144] @ 9c544 <__cxa_atexit@plt+0x9077c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #140] @ 9c548 <__cxa_atexit@plt+0x90780> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 1ee03b4 <__cxa_atexit@plt+0x1ed45ec> │ │ │ │ - ldr r6, [pc, #84] @ 9c540 <__cxa_atexit@plt+0x90778> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, sl, ip} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq 9c524 <__cxa_atexit@plt+0x9075c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 9c6ac <__cxa_atexit@plt+0x908e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + bcc 8ad54 <__cxa_atexit@plt+0x7ef8c> │ │ │ │ + ldr r3, [pc, #40] @ 8ad6c <__cxa_atexit@plt+0x7efa4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r7, [pc, #20] @ 8ad70 <__cxa_atexit@plt+0x7efa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - mvnseq fp, ip, lsr r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9c578 <__cxa_atexit@plt+0x907b0> │ │ │ │ + bx r0 │ │ │ │ + andseq r7, r2, #68, 20 @ 0x44000 │ │ │ │ + ldrsheq r3, [lr, #4]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 8ad94 <__cxa_atexit@plt+0x7efcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r3, [lr, #4]! │ │ │ │ + mvnseq r3, r0, ror #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8adf0 <__cxa_atexit@plt+0x7f028> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8ade8 <__cxa_atexit@plt+0x7f020> │ │ │ │ + ldr r3, [pc, #44] @ 8adf8 <__cxa_atexit@plt+0x7f030> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c570 <__cxa_atexit@plt+0x907a8> │ │ │ │ - b 9c588 <__cxa_atexit@plt+0x907c0> │ │ │ │ + ldr r2, [pc, #40] @ 8adfc <__cxa_atexit@plt+0x7f034> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1953cf8 <__cxa_atexit@plt+0x1947f30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - mvnseq fp, ip, lsl #6 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 9c604 <__cxa_atexit@plt+0x9083c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #28]! │ │ │ │ - ldr r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r3, #-16] │ │ │ │ - ldmdb r3, {r0, r9} │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9c658 <__cxa_atexit@plt+0x90890> │ │ │ │ - ldr r3, [pc, #160] @ 9c668 <__cxa_atexit@plt+0x908a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - stmib r7, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9c648 <__cxa_atexit@plt+0x90880> │ │ │ │ - ldr r7, [pc, #132] @ 9c66c <__cxa_atexit@plt+0x908a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r3, r0, lsr #2 │ │ │ │ + andseq r7, r2, #16, 12 @ 0x1000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r3, [pc, #88] @ 9c664 <__cxa_atexit@plt+0x9089c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c640 <__cxa_atexit@plt+0x90878> │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 9ae48 <__cxa_atexit@plt+0x8f080> │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ + b 1edaa6c <__cxa_atexit@plt+0x1ececa4> │ │ │ │ + ldrsbeq r2, [lr, #192]! @ 0xc0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 8ae64 <__cxa_atexit@plt+0x7f09c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + mvnseq r2, r4, asr #25 │ │ │ │ + mvnseq r3, r0, asr #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8aeb0 <__cxa_atexit@plt+0x7f0e8> │ │ │ │ + ldr r7, [pc, #52] @ 8aec4 <__cxa_atexit@plt+0x7f0fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8aea4 <__cxa_atexit@plt+0x7f0dc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8aed8 <__cxa_atexit@plt+0x7f110> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 8aec8 <__cxa_atexit@plt+0x7f100> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff5f0 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - mvnseq sl, ip, asr #5 │ │ │ │ - andeq r1, r0, r8, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #28]! │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 9ae48 <__cxa_atexit@plt+0x8f080> │ │ │ │ - ldrsheq fp, [ip, #24]! │ │ │ │ - andeq r1, r0, lr, lsr #15 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrsbeq r3, [lr, #8]! │ │ │ │ + mvnseq r3, r0, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - and r3, r2, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9c790 <__cxa_atexit@plt+0x909c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #92 @ 0x5c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 9c7dc <__cxa_atexit@plt+0x90a14> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr lr, [pc, #284] @ 9c7f8 <__cxa_atexit@plt+0x90a30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #280] @ 9c7fc <__cxa_atexit@plt+0x90a34> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - str r3, [sp] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - sub r2, r8, #63 @ 0x3f │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr fp, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #168] @ 9c800 <__cxa_atexit@plt+0x90a38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r6, r9, sl, fp} │ │ │ │ - sub r7, r8, #2 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx ip │ │ │ │ - ldr r2, [pc, #88] @ 9c7f0 <__cxa_atexit@plt+0x90a28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c7d0 <__cxa_atexit@plt+0x90a08> │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 9c7f4 <__cxa_atexit@plt+0x90a2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 9ae48 <__cxa_atexit@plt+0x8f080> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #92 @ 0x5c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ + beq 8af58 <__cxa_atexit@plt+0x7f190> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8af64 <__cxa_atexit@plt+0x7f19c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + sub r7, r7, #3 │ │ │ │ + cmp r7, #14 │ │ │ │ + bhi 8afc0 <__cxa_atexit@plt+0x7f1f8> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r7, [r3, r7, lsl #2] │ │ │ │ + add pc, r3, r7 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r5, r1, #236, 24 @ 0xec00 │ │ │ │ - @ instruction: 0xfffff658 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - andseq r5, r1, #196, 26 @ 0x3100 │ │ │ │ - mvnseq sl, r8, lsr r1 │ │ │ │ - andeq r1, r0, r8, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 9c838 <__cxa_atexit@plt+0x90a70> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + ldr r7, [pc, #228] @ 8b038 <__cxa_atexit@plt+0x7f270> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #208] @ 8b030 <__cxa_atexit@plt+0x7f268> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #192] @ 8b02c <__cxa_atexit@plt+0x7f264> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #240] @ 8b070 <__cxa_atexit@plt+0x7f2a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #216] @ 8b064 <__cxa_atexit@plt+0x7f29c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #176] @ 8b048 <__cxa_atexit@plt+0x7f280> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #196] @ 8b068 <__cxa_atexit@plt+0x7f2a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #172] @ 8b05c <__cxa_atexit@plt+0x7f294> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #132] @ 8b040 <__cxa_atexit@plt+0x7f278> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #108] @ 8b034 <__cxa_atexit@plt+0x7f26c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #112] @ 8b044 <__cxa_atexit@plt+0x7f27c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #116] @ 8b054 <__cxa_atexit@plt+0x7f28c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #80] @ 8b03c <__cxa_atexit@plt+0x7f274> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #84] @ 8b04c <__cxa_atexit@plt+0x7f284> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #104] @ 8b06c <__cxa_atexit@plt+0x7f2a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #64] @ 8b050 <__cxa_atexit@plt+0x7f288> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #68] @ 8b060 <__cxa_atexit@plt+0x7f298> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r7, [pc, #48] @ 8b058 <__cxa_atexit@plt+0x7f290> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 8af6c <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + @ instruction: 0x01fe2e9c │ │ │ │ + ldrsheq r2, [lr, #184]! @ 0xb8 │ │ │ │ + ldrheq r2, [lr, #188]! @ 0xbc │ │ │ │ + mvnseq r2, ip, asr ip │ │ │ │ + ldrsheq r2, [lr, #176]! @ 0xb0 │ │ │ │ + mvnseq r2, ip, asr #24 │ │ │ │ + mvnseq r2, r0, ror #24 │ │ │ │ + mvnseq r2, r8, asr #25 │ │ │ │ + @ instruction: 0x01fe2c94 │ │ │ │ + mvnseq r2, r8, lsr #25 │ │ │ │ + mvnseq r2, r4, lsl #26 │ │ │ │ + mvnseq r2, r8, ror #25 │ │ │ │ + mvnseq r2, ip, lsl #27 │ │ │ │ + mvnseq r2, ip, asr #26 │ │ │ │ + mvnseq r2, r8, lsl #28 │ │ │ │ + mvnseq r2, ip, lsl lr │ │ │ │ + mvnseq r2, r8, ror #27 │ │ │ │ + mvnseq r2, r0, lsl #23 │ │ │ │ + mvnseq r2, ip, lsl pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8b0c8 <__cxa_atexit@plt+0x7f300> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ed6cfc <__cxa_atexit@plt+0x1ecaf34> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8b0c0 <__cxa_atexit@plt+0x7f2f8> │ │ │ │ + ldr r8, [pc, #40] @ 8b0d0 <__cxa_atexit@plt+0x7f308> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 8b0d4 <__cxa_atexit@plt+0x7f30c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 9ae48 <__cxa_atexit@plt+0x8f080> │ │ │ │ - andseq r5, r1, #132, 24 @ 0x8400 │ │ │ │ - mvnseq sl, r8, ror r0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9c8ac <__cxa_atexit@plt+0x90ae4> │ │ │ │ - ldr r2, [pc, #84] @ 9c8b8 <__cxa_atexit@plt+0x90af0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c8a4 <__cxa_atexit@plt+0x90adc> │ │ │ │ - ldr r2, [pc, #44] @ 9c8bc <__cxa_atexit@plt+0x90af4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c8a4 <__cxa_atexit@plt+0x90adc> │ │ │ │ - b 9c900 <__cxa_atexit@plt+0x90b38> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1859f6c <__cxa_atexit@plt+0x184e1a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrsheq r9, [ip, #248]! @ 0xf8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 9c8f0 <__cxa_atexit@plt+0x90b28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c8e8 <__cxa_atexit@plt+0x90b20> │ │ │ │ - b 9c900 <__cxa_atexit@plt+0x90b38> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r9, r4, asr #31 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c994 <__cxa_atexit@plt+0x90bcc> │ │ │ │ - ldr lr, [pc, #152] @ 9c9b4 <__cxa_atexit@plt+0x90bec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - str r0, [r2] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r1, r7, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9c9a0 <__cxa_atexit@plt+0x90bd8> │ │ │ │ - ldr r3, [pc, #96] @ 9c9b8 <__cxa_atexit@plt+0x90bf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9c984 <__cxa_atexit@plt+0x90bbc> │ │ │ │ - ldr r7, [pc, #72] @ 9c9bc <__cxa_atexit@plt+0x90bf4> │ │ │ │ + mvneq ip, r7, lsl #22 │ │ │ │ + andseq r7, r2, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b134 <__cxa_atexit@plt+0x7f36c> │ │ │ │ + ldr r7, [pc, #96] @ 8b158 <__cxa_atexit@plt+0x7f390> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b144 <__cxa_atexit@plt+0x7f37c> │ │ │ │ + ldr r7, [pc, #76] @ 8b15c <__cxa_atexit@plt+0x7f394> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8b128 <__cxa_atexit@plt+0x7f360> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8b210 <__cxa_atexit@plt+0x7f448> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r6, #-3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #24] @ 9c9c0 <__cxa_atexit@plt+0x90bf8> │ │ │ │ + ldr r7, [pc, #40] @ 8b164 <__cxa_atexit@plt+0x7f39c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andseq r5, r1, #84, 22 @ 0x15000 │ │ │ │ - @ instruction: 0xfff849f0 │ │ │ │ - @ instruction: 0xfff84a04 │ │ │ │ - mvnseq r9, r8, lsl pc │ │ │ │ - @ instruction: 0xffffdeb8 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrsbeq sl, [ip, #232]! @ 0xe8 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9ca54 <__cxa_atexit@plt+0x90c8c> │ │ │ │ - ldmib r7, {r1, lr} │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 9ca24 <__cxa_atexit@plt+0x90c5c> │ │ │ │ - ldr r3, [pc, #104] @ 9ca6c <__cxa_atexit@plt+0x90ca4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - b 9ca48 <__cxa_atexit@plt+0x90c80> │ │ │ │ - ldr r3, [pc, #60] @ 9ca68 <__cxa_atexit@plt+0x90ca0> │ │ │ │ + ldr r7, [pc, #20] @ 8b160 <__cxa_atexit@plt+0x7f398> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + mvnseq r2, ip, lsl #29 │ │ │ │ + mvnseq r2, r8, lsl #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 8b19c <__cxa_atexit@plt+0x7f3d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 8b1a0 <__cxa_atexit@plt+0x7f3d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ - strb r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r8, fp │ │ │ │ - b 9ca70 <__cxa_atexit@plt+0x90ca8> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r5, r1, #232, 18 @ 0x3a0000 │ │ │ │ - andseq r5, r1, #24, 20 @ 0x18000 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr lr, [ip, #24]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 9cb58 <__cxa_atexit@plt+0x90d90> │ │ │ │ - ldr r8, [pc, #240] @ 9cb88 <__cxa_atexit@plt+0x90dc0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #236] @ 9cb8c <__cxa_atexit@plt+0x90dc4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #232] @ 9cb90 <__cxa_atexit@plt+0x90dc8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldrb r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - str sl, [r3, #20]! │ │ │ │ - cmp r1, #43 @ 0x2b │ │ │ │ - cmpne r1, #45 @ 0x2d │ │ │ │ - bne 9cae8 <__cxa_atexit@plt+0x90d20> │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 9cbcc <__cxa_atexit@plt+0x90e04> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #8]! │ │ │ │ - ldr r8, [r7, #-4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ + andseq r7, r2, #156, 4 @ 0xc0000009 │ │ │ │ + andseq r7, r2, #140, 4 @ 0xc0000008 │ │ │ │ + mvnseq r2, r4, lsl lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9cb74 <__cxa_atexit@plt+0x90dac> │ │ │ │ - ldr r2, [pc, #132] @ 9cb94 <__cxa_atexit@plt+0x90dcc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9cb48 <__cxa_atexit@plt+0x90d80> │ │ │ │ - ldr r3, [pc, #108] @ 9cb98 <__cxa_atexit@plt+0x90dd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r5, r7 │ │ │ │ + bhi 8b1ec <__cxa_atexit@plt+0x7f424> │ │ │ │ + ldr r7, [pc, #52] @ 8b1fc <__cxa_atexit@plt+0x7f434> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8b1e0 <__cxa_atexit@plt+0x7f418> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8b210 <__cxa_atexit@plt+0x7f448> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #64] @ 9cba0 <__cxa_atexit@plt+0x90dd8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #32] @ 9cb9c <__cxa_atexit@plt+0x90dd4> │ │ │ │ + ldr r7, [pc, #12] @ 8b200 <__cxa_atexit@plt+0x7f438> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe3ac │ │ │ │ - @ instruction: 0xffffe6c4 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0xfff84838 │ │ │ │ - @ instruction: 0xfff8484c │ │ │ │ - mvnseq r9, r4, asr #26 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq sl, r4, lsl #26 │ │ │ │ - andeq r0, r0, r8, lsl #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 9ca70 <__cxa_atexit@plt+0x90ca8> │ │ │ │ - mvnseq r9, r8, lsl #26 │ │ │ │ - andeq r0, r0, r7, lsl #5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + mvnseq r2, r4, ror #27 │ │ │ │ + ldrheq r2, [lr, #216]! @ 0xd8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9ccd8 <__cxa_atexit@plt+0x90f10> │ │ │ │ - str fp, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #24]! │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [r1, #-4]! │ │ │ │ - add fp, r0, #8 │ │ │ │ - add ip, r0, #4 │ │ │ │ - add r0, r3, #1 │ │ │ │ - ldr r9, [r2, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r2, #-16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr lr, [r9, #15] │ │ │ │ - cmp lr, r0 │ │ │ │ - bge 9cc54 <__cxa_atexit@plt+0x90e8c> │ │ │ │ - ldr r2, [pc, #272] @ 9cd30 <__cxa_atexit@plt+0x90f68> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 8b28c <__cxa_atexit@plt+0x7f4c4> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ 8b2c4 <__cxa_atexit@plt+0x7f4fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [fp] │ │ │ │ - str r8, [r6] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str ip, [r5, #28] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r5, [pc, #240] @ 9cd34 <__cxa_atexit@plt+0x90f6c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - str r0, [fp] │ │ │ │ - ldr r7, [pc, #188] @ 9cd1c <__cxa_atexit@plt+0x90f54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [ip] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r1, r5, #8 │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r1 │ │ │ │ - bhi 9ccf0 <__cxa_atexit@plt+0x90f28> │ │ │ │ - ldr r3, [pc, #152] @ 9cd20 <__cxa_atexit@plt+0x90f58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9ccc4 <__cxa_atexit@plt+0x90efc> │ │ │ │ - ldr r3, [pc, #128] @ 9cd24 <__cxa_atexit@plt+0x90f5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r6, [r6, #-4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, fp │ │ │ │ - mov r7, r9 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [pc, #76] @ 9cd2c <__cxa_atexit@plt+0x90f64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldr lr, [pc, #48] @ 9cd28 <__cxa_atexit@plt+0x90f60> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, fp │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - andseq r5, r1, #16, 16 @ 0x100000 │ │ │ │ - @ instruction: 0xfff846c0 │ │ │ │ - @ instruction: 0xfff846d4 │ │ │ │ - mvnseq r9, r8, asr #23 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - andseq r5, r1, #252, 14 @ 0x3f00000 │ │ │ │ - mvnseq sl, ip, ror #22 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9cdd8 <__cxa_atexit@plt+0x91010> │ │ │ │ - ldr r2, [pc, #132] @ 9cde4 <__cxa_atexit@plt+0x9101c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9cdc4 <__cxa_atexit@plt+0x90ffc> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #96] @ 9cde8 <__cxa_atexit@plt+0x91020> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - strb r1, [r3, #-12] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 8b278 <__cxa_atexit@plt+0x7f4b0> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 8b29c <__cxa_atexit@plt+0x7f4d4> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 8b2b0 <__cxa_atexit@plt+0x7f4e8> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ 8b2c8 <__cxa_atexit@plt+0x7f500> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9cdc4 <__cxa_atexit@plt+0x90ffc> │ │ │ │ - ldr r1, [pc, #68] @ 9cdec <__cxa_atexit@plt+0x91024> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 9cdcc <__cxa_atexit@plt+0x91004> │ │ │ │ - mov r7, r2 │ │ │ │ - b 9cea8 <__cxa_atexit@plt+0x910e0> │ │ │ │ + beq 8b284 <__cxa_atexit@plt+0x7f4bc> │ │ │ │ + b 8b364 <__cxa_atexit@plt+0x7f59c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 8b228 <__cxa_atexit@plt+0x7f460> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 8b25c <__cxa_atexit@plt+0x7f494> │ │ │ │ + ldr r7, [pc, #20] @ 8b2cc <__cxa_atexit@plt+0x7f504> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - ldrheq sl, [ip, #168]! @ 0xa8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andseq r7, r2, #92, 2 │ │ │ │ + mvnseq r2, ip, ror #25 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #80] @ 9ce58 <__cxa_atexit@plt+0x91090> │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 8b324 <__cxa_atexit@plt+0x7f55c> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 8b338 <__cxa_atexit@plt+0x7f570> │ │ │ │ + ldr r3, [pc, #68] @ 8b350 <__cxa_atexit@plt+0x7f588> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrb r2, [r7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - strb r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9ce44 <__cxa_atexit@plt+0x9107c> │ │ │ │ - ldr r2, [pc, #52] @ 9ce5c <__cxa_atexit@plt+0x91094> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 9ce4c <__cxa_atexit@plt+0x91084> │ │ │ │ - mov r7, r3 │ │ │ │ - b 9cea8 <__cxa_atexit@plt+0x910e0> │ │ │ │ + beq 8b31c <__cxa_atexit@plt+0x7f554> │ │ │ │ + b 8b364 <__cxa_atexit@plt+0x7f59c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 8b304 <__cxa_atexit@plt+0x7f53c> │ │ │ │ + ldr r7, [pc, #20] @ 8b354 <__cxa_atexit@plt+0x7f58c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - mvnseq sl, r8, asr #20 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andseq r7, r2, #212 @ 0xd4 │ │ │ │ + mvnseq r2, r4, ror #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 9ce98 <__cxa_atexit@plt+0x910d0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 8b3f4 <__cxa_atexit@plt+0x7f62c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 8b420 <__cxa_atexit@plt+0x7f658> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #4 │ │ │ │ + cmp r2, #12 │ │ │ │ + bhi 8b508 <__cxa_atexit@plt+0x7f740> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + ldr r2, [pc, #460] @ 8b5ac <__cxa_atexit@plt+0x7f7e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9ce90 <__cxa_atexit@plt+0x910c8> │ │ │ │ - b 9cea8 <__cxa_atexit@plt+0x910e0> │ │ │ │ + beq 8b444 <__cxa_atexit@plt+0x7f67c> │ │ │ │ + b 8b940 <__cxa_atexit@plt+0x7fb78> │ │ │ │ + ldr r2, [pc, #424] @ 8b5a4 <__cxa_atexit@plt+0x7f7dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 8b464 <__cxa_atexit@plt+0x7f69c> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8b44c <__cxa_atexit@plt+0x7f684> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq sl, ip, lsl #20 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 9cf38 <__cxa_atexit@plt+0x91170> │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 9cf08 <__cxa_atexit@plt+0x91140> │ │ │ │ - ldr r1, [pc, #104] @ 9cf50 <__cxa_atexit@plt+0x91188> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - b 9cf2c <__cxa_atexit@plt+0x91164> │ │ │ │ - ldr r1, [pc, #60] @ 9cf4c <__cxa_atexit@plt+0x91184> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - strb r0, [r5] │ │ │ │ - stmdb r5, {r8, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - b 9ca70 <__cxa_atexit@plt+0x90ca8> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - stmib r5, {r3, lr} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - bx r1 │ │ │ │ - andseq r5, r1, #4, 10 @ 0x1000000 │ │ │ │ - andseq r5, r1, #52, 10 @ 0xd000000 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r2, [r3, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 9d274 <__cxa_atexit@plt+0x914ac> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9cfbc <__cxa_atexit@plt+0x911f4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldrb r7, [r2, r7] │ │ │ │ - ldr r2, [pc, #40] @ 9cfd0 <__cxa_atexit@plt+0x91208> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r2, [pc, #368] @ 8b598 <__cxa_atexit@plt+0x7f7d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 8b470 <__cxa_atexit@plt+0x7f6a8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8b44c <__cxa_atexit@plt+0x7f684> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andseq r5, r1, #84, 10 @ 0x15000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d074 <__cxa_atexit@plt+0x912ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9d07c <__cxa_atexit@plt+0x912b4> │ │ │ │ - ldr r1, [pc, #144] @ 9d094 <__cxa_atexit@plt+0x912cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 9d02c <__cxa_atexit@plt+0x91264> │ │ │ │ - cmp r7, #4 │ │ │ │ - ble 9d03c <__cxa_atexit@plt+0x91274> │ │ │ │ - ldr r7, [pc, #116] @ 9d098 <__cxa_atexit@plt+0x912d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 9d09c <__cxa_atexit@plt+0x912d4> │ │ │ │ + ldr r7, [pc, #328] @ 8b59c <__cxa_atexit@plt+0x7f7d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 9d0a0 <__cxa_atexit@plt+0x912d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 9d0a4 <__cxa_atexit@plt+0x912dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 9d0a8 <__cxa_atexit@plt+0x912e0> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #320] @ 8b5a0 <__cxa_atexit@plt+0x7f7d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #5 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 9d084 <__cxa_atexit@plt+0x912bc> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r5, r1, #236, 6 @ 0xb0000003 │ │ │ │ - andseq r5, r1, #32, 10 @ 0x8000000 │ │ │ │ - mvnseq r9, r4, lsr ip │ │ │ │ - @ instruction: 0x01e67894 │ │ │ │ - andseq r5, r1, #252, 8 @ 0xfc000000 │ │ │ │ - andseq r5, r1, #188, 8 @ 0xbc000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d14c <__cxa_atexit@plt+0x91384> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9d154 <__cxa_atexit@plt+0x9138c> │ │ │ │ - ldr r1, [pc, #144] @ 9d16c <__cxa_atexit@plt+0x913a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 9d104 <__cxa_atexit@plt+0x9133c> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 9d114 <__cxa_atexit@plt+0x9134c> │ │ │ │ - ldr r7, [pc, #116] @ 9d170 <__cxa_atexit@plt+0x913a8> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r2, [pc, #304] @ 8b5b4 <__cxa_atexit@plt+0x7f7ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b444 <__cxa_atexit@plt+0x7f67c> │ │ │ │ + b 8b8a0 <__cxa_atexit@plt+0x7fad8> │ │ │ │ + ldr r2, [pc, #288] @ 8b5c0 <__cxa_atexit@plt+0x7f7f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b444 <__cxa_atexit@plt+0x7f67c> │ │ │ │ + b 8b7b0 <__cxa_atexit@plt+0x7f9e8> │ │ │ │ + ldr r2, [pc, #244] @ 8b5b0 <__cxa_atexit@plt+0x7f7e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b444 <__cxa_atexit@plt+0x7f67c> │ │ │ │ + b 8b8f0 <__cxa_atexit@plt+0x7fb28> │ │ │ │ + ldr r2, [pc, #236] @ 8b5c4 <__cxa_atexit@plt+0x7f7fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b444 <__cxa_atexit@plt+0x7f67c> │ │ │ │ + b 8b760 <__cxa_atexit@plt+0x7f998> │ │ │ │ + ldr r2, [pc, #212] @ 8b5c8 <__cxa_atexit@plt+0x7f800> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b444 <__cxa_atexit@plt+0x7f67c> │ │ │ │ + b 8b700 <__cxa_atexit@plt+0x7f938> │ │ │ │ + ldr r7, [pc, #152] @ 8b5a8 <__cxa_atexit@plt+0x7f7e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 9d174 <__cxa_atexit@plt+0x913ac> │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #148] @ 8b5b8 <__cxa_atexit@plt+0x7f7f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b444 <__cxa_atexit@plt+0x7f67c> │ │ │ │ + b 8b850 <__cxa_atexit@plt+0x7fa88> │ │ │ │ + ldr r2, [pc, #124] @ 8b5bc <__cxa_atexit@plt+0x7f7f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b444 <__cxa_atexit@plt+0x7f67c> │ │ │ │ + b 8b800 <__cxa_atexit@plt+0x7fa38> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #108] @ 8b5d0 <__cxa_atexit@plt+0x7f808> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b444 <__cxa_atexit@plt+0x7f67c> │ │ │ │ + b 8b5e0 <__cxa_atexit@plt+0x7f818> │ │ │ │ + ldr r2, [pc, #72] @ 8b5cc <__cxa_atexit@plt+0x7f804> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b444 <__cxa_atexit@plt+0x7f67c> │ │ │ │ + b 8b6a0 <__cxa_atexit@plt+0x7f8d8> │ │ │ │ + andeq r0, r0, ip, lsr #11 │ │ │ │ + mvnseq r2, r0, asr fp │ │ │ │ + mvnseq r2, r4, asr #22 │ │ │ │ + muleq r0, r0, r5 │ │ │ │ + andseq r6, r2, #252, 28 @ 0xfc0 │ │ │ │ + andeq r0, r0, ip, asr r5 │ │ │ │ + andeq r0, r0, r0, lsr r4 │ │ │ │ + andeq r0, r0, r8, lsl r4 │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + andeq r0, r0, ip, lsl #6 │ │ │ │ + andeq r0, r0, r4, lsl #5 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + mvnseq r2, r8, ror #19 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #16 │ │ │ │ + bne 8b620 <__cxa_atexit@plt+0x7f858> │ │ │ │ + ldr r3, [pc, #68] @ 8b640 <__cxa_atexit@plt+0x7f878> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 8b644 <__cxa_atexit@plt+0x7f87c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 1e6dab4 <__cxa_atexit@plt+0x1e61cec> │ │ │ │ + ldr r7, [pc, #16] @ 8b638 <__cxa_atexit@plt+0x7f870> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 9d178 <__cxa_atexit@plt+0x913b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 9d17c <__cxa_atexit@plt+0x913b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 9d180 <__cxa_atexit@plt+0x913b8> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #8] @ 8b63c <__cxa_atexit@plt+0x7f874> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 9d15c <__cxa_atexit@plt+0x91394> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r5, r1, #20, 6 @ 0x50000000 │ │ │ │ - andseq r5, r1, #72, 8 @ 0x48000000 │ │ │ │ - mvnseq r9, r0, lsr #22 │ │ │ │ - mvneq r7, lr, asr #15 │ │ │ │ - andseq r5, r1, #36, 8 @ 0x24000000 │ │ │ │ - andseq r5, r1, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d224 <__cxa_atexit@plt+0x9145c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9d22c <__cxa_atexit@plt+0x91464> │ │ │ │ - ldr r1, [pc, #144] @ 9d244 <__cxa_atexit@plt+0x9147c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 9d1dc <__cxa_atexit@plt+0x91414> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 9d1ec <__cxa_atexit@plt+0x91424> │ │ │ │ - ldr r7, [pc, #116] @ 9d248 <__cxa_atexit@plt+0x91480> │ │ │ │ + mvnseq r2, ip, ror r9 │ │ │ │ + mvnseq r2, r0, ror r9 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrheq r2, [lr, #144]! @ 0x90 │ │ │ │ + mvnseq r2, r4, ror r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8b678 <__cxa_atexit@plt+0x7f8b0> │ │ │ │ + ldr r3, [pc, #40] @ 8b690 <__cxa_atexit@plt+0x7f8c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1e6dab4 <__cxa_atexit@plt+0x1e61cec> │ │ │ │ + ldr r7, [pc, #12] @ 8b68c <__cxa_atexit@plt+0x7f8c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr r7, [pc, #104] @ 9d24c <__cxa_atexit@plt+0x91484> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r2, #148, 26 @ 0x2500 │ │ │ │ + mvnseq r2, ip, asr #18 │ │ │ │ + mvnseq r2, r8, lsr #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #15 │ │ │ │ + bne 8b6d0 <__cxa_atexit@plt+0x7f908> │ │ │ │ + ldr r3, [pc, #52] @ 8b6f0 <__cxa_atexit@plt+0x7f928> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1e6dab4 <__cxa_atexit@plt+0x1e61cec> │ │ │ │ + ldr r7, [pc, #16] @ 8b6e8 <__cxa_atexit@plt+0x7f920> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - ldr lr, [pc, #92] @ 9d250 <__cxa_atexit@plt+0x91488> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 9d254 <__cxa_atexit@plt+0x9148c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #80] @ 9d258 <__cxa_atexit@plt+0x91490> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 8b6ec <__cxa_atexit@plt+0x7f924> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - rsb r2, r7, #4 │ │ │ │ - add r7, r7, lr │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ee50d4 <__cxa_atexit@plt+0x1ed930c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 9d234 <__cxa_atexit@plt+0x9146c> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andseq r5, r1, #60, 4 @ 0xc0000003 │ │ │ │ - andseq r5, r1, #112, 6 @ 0xc0000001 │ │ │ │ - mvnseq r9, r0, ror sl │ │ │ │ - mvneq r7, sl, ror #13 │ │ │ │ - andseq r5, r1, #76, 6 @ 0x30000001 │ │ │ │ - andseq r5, r1, #12, 6 @ 0x30000000 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrheq sl, [ip, #104]! @ 0x68 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrb r0, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9d460 <__cxa_atexit@plt+0x91698> │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - sub r1, r0, #91 @ 0x5b │ │ │ │ - cmp r1, #32 │ │ │ │ - bhi 9d348 <__cxa_atexit@plt+0x91580> │ │ │ │ - ldr ip, [r2, #12] │ │ │ │ - add lr, pc, #4 │ │ │ │ - ldr r1, [lr, r1, lsl #2] │ │ │ │ - add pc, lr, r1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldr r1, [pc, #324] @ 9d480 <__cxa_atexit@plt+0x916b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ - b 9d3b0 <__cxa_atexit@plt+0x915e8> │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ - bne 9d364 <__cxa_atexit@plt+0x9159c> │ │ │ │ - ldr r1, [pc, #292] @ 9d47c <__cxa_atexit@plt+0x916b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ - b 9d3b0 <__cxa_atexit@plt+0x915e8> │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - cmp r0, #47 @ 0x2f │ │ │ │ - bls 9d444 <__cxa_atexit@plt+0x9167c> │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ - bcc 9d44c <__cxa_atexit@plt+0x91684> │ │ │ │ - ldr r3, [pc, #272] @ 9d494 <__cxa_atexit@plt+0x916cc> │ │ │ │ + mvnseq r2, ip, asr #17 │ │ │ │ + mvnseq r2, r0, asr #17 │ │ │ │ + ldrsheq r2, [lr, #136]! @ 0x88 │ │ │ │ + mvnseq r2, r8, asr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #14 │ │ │ │ + bne 8b730 <__cxa_atexit@plt+0x7f968> │ │ │ │ + ldr r3, [pc, #52] @ 8b750 <__cxa_atexit@plt+0x7f988> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #264] @ 9d498 <__cxa_atexit@plt+0x916d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [pc, #232] @ 9d490 <__cxa_atexit@plt+0x916c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 9d438 <__cxa_atexit@plt+0x91670> │ │ │ │ - ldr r1, [pc, #176] @ 9d488 <__cxa_atexit@plt+0x916c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #40] @ 0x28 │ │ │ │ - b 9d42c <__cxa_atexit@plt+0x91664> │ │ │ │ - ldr r1, [pc, #140] @ 9d484 <__cxa_atexit@plt+0x916bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - b 9d42c <__cxa_atexit@plt+0x91664> │ │ │ │ - ldr r1, [pc, #116] @ 9d48c <__cxa_atexit@plt+0x916c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r7, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1edaa64 <__cxa_atexit@plt+0x1ecec9c> │ │ │ │ - cmp r0, #45 @ 0x2d │ │ │ │ - bne 9d37c <__cxa_atexit@plt+0x915b4> │ │ │ │ - ldr r0, [pc, #36] @ 9d478 <__cxa_atexit@plt+0x916b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - b 9d3b8 <__cxa_atexit@plt+0x915f0> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1e6dab4 <__cxa_atexit@plt+0x1e61cec> │ │ │ │ + ldr r7, [pc, #16] @ 8b748 <__cxa_atexit@plt+0x7f980> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 8b74c <__cxa_atexit@plt+0x7f984> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #29 │ │ │ │ - andeq r0, r0, r4, asr pc │ │ │ │ - andeq r0, r0, ip, lsl #30 │ │ │ │ - andeq r0, r0, ip, lsr #19 │ │ │ │ - andeq r0, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01fc9894 │ │ │ │ - andseq r5, r1, #120 @ 0x78 │ │ │ │ - mvnseq r9, ip, lsr #16 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + mvnseq r2, ip, ror #16 │ │ │ │ + mvnseq r2, r0, ror #16 │ │ │ │ + @ instruction: 0x01fe2898 │ │ │ │ + mvnseq r2, r8, asr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r9, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge 9d4ec <__cxa_atexit@plt+0x91724> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r2, [pc, #32] @ 9d4fc <__cxa_atexit@plt+0x91734> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #137 @ 0x89 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1a9df0 <__cxa_atexit@plt+0x19e028> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 2bb60 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - andseq r4, r1, #100, 30 @ 0x190 │ │ │ │ - mvnseq r9, r4, ror #15 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #12 │ │ │ │ + bne 8b784 <__cxa_atexit@plt+0x7f9bc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #16] @ 8b79c <__cxa_atexit@plt+0x7f9d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 8b7a0 <__cxa_atexit@plt+0x7f9d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r2, r8, lsl r8 │ │ │ │ + mvnseq r2, ip, lsl #16 │ │ │ │ + ldrsheq r2, [lr, #120]! @ 0x78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 9d790 <__cxa_atexit@plt+0x919c8> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r7, ip, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r3, [r9, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r7, r1 │ │ │ │ - bge 9d60c <__cxa_atexit@plt+0x91844> │ │ │ │ - subs r7, r7, r3 │ │ │ │ - bne 9d65c <__cxa_atexit@plt+0x91894> │ │ │ │ - str ip, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 9d7a8 <__cxa_atexit@plt+0x919e0> │ │ │ │ - ldr r7, [pc, #592] @ 9d7d4 <__cxa_atexit@plt+0x91a0c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #11 │ │ │ │ + bne 8b7d4 <__cxa_atexit@plt+0x7fa0c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #16] @ 8b7ec <__cxa_atexit@plt+0x7fa24> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #580] @ 9d7d8 <__cxa_atexit@plt+0x91a10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9d71c <__cxa_atexit@plt+0x91954> │ │ │ │ - ldr r2, [pc, #548] @ 9d7dc <__cxa_atexit@plt+0x91a14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r8, #8] │ │ │ │ - ldr r5, [r8, #20] │ │ │ │ - ldr r1, [pc, #536] @ 9d7e0 <__cxa_atexit@plt+0x91a18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r5, [r8, #8] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r6, [pc, #496] @ 9d7e4 <__cxa_atexit@plt+0x91a1c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r7, [pc, #472] @ 9d7ec <__cxa_atexit@plt+0x91a24> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 8b7f0 <__cxa_atexit@plt+0x7fa28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r2, r8, asr #15 │ │ │ │ + ldrheq r2, [lr, #124]! @ 0x7c │ │ │ │ + mvnseq r2, r8, lsr #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #10 │ │ │ │ + bne 8b824 <__cxa_atexit@plt+0x7fa5c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e6d88c <__cxa_atexit@plt+0x1e61ac4> │ │ │ │ + ldr r7, [pc, #16] @ 8b83c <__cxa_atexit@plt+0x7fa74> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, r2 │ │ │ │ - cmp r0, r7 │ │ │ │ - bne 9d6c0 <__cxa_atexit@plt+0x918f8> │ │ │ │ - ldr r0, [pc, #460] @ 9d7f8 <__cxa_atexit@plt+0x91a30> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #456] @ 9d7fc <__cxa_atexit@plt+0x91a34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 9d6e8 <__cxa_atexit@plt+0x91920> │ │ │ │ - stmib sp, {fp, ip} │ │ │ │ - ldr r1, [pc, #352] @ 9d7d0 <__cxa_atexit@plt+0x91a08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, r2 │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9d77c <__cxa_atexit@plt+0x919b4> │ │ │ │ - ldr r7, [pc, #368] @ 9d800 <__cxa_atexit@plt+0x91a38> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 8b840 <__cxa_atexit@plt+0x7fa78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r2, r8, ror r7 │ │ │ │ + mvnseq r2, ip, ror #14 │ │ │ │ + mvnseq r2, r8, asr r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #8 │ │ │ │ + bne 8b874 <__cxa_atexit@plt+0x7faac> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #16] @ 8b88c <__cxa_atexit@plt+0x7fac4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #364] @ 9d804 <__cxa_atexit@plt+0x91a3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 9d7cc <__cxa_atexit@plt+0x91a04> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 9d728 <__cxa_atexit@plt+0x91960> │ │ │ │ - ldr r7, [pc, #280] @ 9d808 <__cxa_atexit@plt+0x91a40> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 8b890 <__cxa_atexit@plt+0x7fac8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r2, r8, lsr #14 │ │ │ │ + mvnseq r2, ip, lsl r7 │ │ │ │ + mvnseq r2, r8, lsl #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #7 │ │ │ │ + bne 8b8c4 <__cxa_atexit@plt+0x7fafc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1e6c8a4 <__cxa_atexit@plt+0x1e60adc> │ │ │ │ + ldr r7, [pc, #16] @ 8b8dc <__cxa_atexit@plt+0x7fb14> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #276] @ 9d80c <__cxa_atexit@plt+0x91a44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - mov r8, ip │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 8b8e0 <__cxa_atexit@plt+0x7fb18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [ip, #3] │ │ │ │ - ldr r1, [pc, #188] @ 9d7f0 <__cxa_atexit@plt+0x91a28> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #184] @ 9d7f4 <__cxa_atexit@plt+0x91a2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r9, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - str ip, [r8, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 9d570 <__cxa_atexit@plt+0x917a8> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r7, [pc, #56] @ 9d7e8 <__cxa_atexit@plt+0x91a20> │ │ │ │ + ldrsbeq r2, [lr, #104]! @ 0x68 │ │ │ │ + mvnseq r2, ip, asr #13 │ │ │ │ + ldrheq r2, [lr, #104]! @ 0x68 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne 8b914 <__cxa_atexit@plt+0x7fb4c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #16] @ 8b92c <__cxa_atexit@plt+0x7fb64> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - ldrbvs r7, [r5, #-628]! @ 0xfffffd8c │ │ │ │ - mvneq r7, lr, ror #4 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - mvneq r7, r6, lsr #6 │ │ │ │ - andseq r4, r1, #132, 30 @ 0x210 │ │ │ │ - andseq r4, r1, #84, 30 @ 0x150 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvneq r7, sl, asr #5 │ │ │ │ - mvnseq r9, r8, ror #7 │ │ │ │ - andseq r4, r1, #52, 26 @ 0xd00 │ │ │ │ - ldrsheq r9, [ip, #64]! @ 0x40 │ │ │ │ - andseq r4, r1, #60, 28 @ 0x3c0 │ │ │ │ - ldrheq r9, [ip, #80]! @ 0x50 │ │ │ │ - andseq r4, r1, #112, 26 @ 0x1c00 │ │ │ │ - mvnseq r9, r0, asr r5 │ │ │ │ - andseq r4, r1, #16, 26 @ 0x400 │ │ │ │ - mvnseq r9, r8, asr #9 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 8b930 <__cxa_atexit@plt+0x7fb68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r2, r8, lsl #13 │ │ │ │ + mvnseq r2, ip, ror r6 │ │ │ │ + mvnseq r2, r8, ror #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9d8b8 <__cxa_atexit@plt+0x91af0> │ │ │ │ - ldr r7, [pc, #152] @ 9d8d0 <__cxa_atexit@plt+0x91b08> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 8b964 <__cxa_atexit@plt+0x7fb9c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #16] @ 8b97c <__cxa_atexit@plt+0x7fbb4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 9d8d4 <__cxa_atexit@plt+0x91b0c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9d8ac <__cxa_atexit@plt+0x91ae4> │ │ │ │ - ldr r8, [pc, #108] @ 9d8d8 <__cxa_atexit@plt+0x91b10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 9d8dc <__cxa_atexit@plt+0x91b14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 9d8e0 <__cxa_atexit@plt+0x91b18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 8b980 <__cxa_atexit@plt+0x7fbb8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 9d8e4 <__cxa_atexit@plt+0x91b1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - mvneq r7, r2, ror r0 │ │ │ │ - andseq r4, r1, #216, 24 @ 0xd800 │ │ │ │ - andseq r4, r1, #168, 24 @ 0xa800 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - ldrsheq r9, [ip, #48]! @ 0x30 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mvnseq r2, r8, lsr r6 │ │ │ │ + mvnseq r2, ip, lsr #12 │ │ │ │ + mvnseq r2, r8, lsl r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 9d944 <__cxa_atexit@plt+0x91b7c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 9d948 <__cxa_atexit@plt+0x91b80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 9d94c <__cxa_atexit@plt+0x91b84> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8b9ac <__cxa_atexit@plt+0x7fbe4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #16] @ 8b9c4 <__cxa_atexit@plt+0x7fbfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 8b9c8 <__cxa_atexit@plt+0x7fc00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r2, [lr, #80]! @ 0x50 │ │ │ │ + mvnseq r2, r4, ror #11 │ │ │ │ + ldrsbeq r2, [lr, #80]! @ 0x50 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 8b9f4 <__cxa_atexit@plt+0x7fc2c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 19ed6fc <__cxa_atexit@plt+0x19e1934> │ │ │ │ + ldr r7, [pc, #16] @ 8ba0c <__cxa_atexit@plt+0x7fc44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 8ba10 <__cxa_atexit@plt+0x7fc48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mvnseq r2, r8, lsr #11 │ │ │ │ + @ instruction: 0x01fe259c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ba70 <__cxa_atexit@plt+0x7fca8> │ │ │ │ + ldr r7, [pc, #96] @ 8ba94 <__cxa_atexit@plt+0x7fccc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8ba80 <__cxa_atexit@plt+0x7fcb8> │ │ │ │ + ldr r7, [pc, #76] @ 8ba98 <__cxa_atexit@plt+0x7fcd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8ba64 <__cxa_atexit@plt+0x7fc9c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8bb4c <__cxa_atexit@plt+0x7fd84> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 8baa0 <__cxa_atexit@plt+0x7fcd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8ba9c <__cxa_atexit@plt+0x7fcd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + mvnseq r2, r8, lsr #11 │ │ │ │ + @ instruction: 0x01fe2590 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 8bad8 <__cxa_atexit@plt+0x7fd10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 8badc <__cxa_atexit@plt+0x7fd14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r6, r2, ror #31 │ │ │ │ - andseq r4, r1, #36, 24 @ 0x2400 │ │ │ │ - andseq r4, r1, #16, 24 @ 0x1000 │ │ │ │ - @ instruction: 0x01fc9394 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r2, #96, 18 @ 0x180000 │ │ │ │ + andseq r6, r2, #80, 18 @ 0x140000 │ │ │ │ + mvnseq r2, ip, lsl r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8bb28 <__cxa_atexit@plt+0x7fd60> │ │ │ │ + ldr r7, [pc, #52] @ 8bb38 <__cxa_atexit@plt+0x7fd70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8bb1c <__cxa_atexit@plt+0x7fd54> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8bb4c <__cxa_atexit@plt+0x7fd84> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8bb3c <__cxa_atexit@plt+0x7fd74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + mvnseq r2, r0, lsl #10 │ │ │ │ + mvnseq r2, r0, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp sl, lr │ │ │ │ - bcc 9dbd8 <__cxa_atexit@plt+0x91e10> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - ldr ip, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r3, [fp, #-4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r1, r3, #4 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 9da68 <__cxa_atexit@plt+0x91ca0> │ │ │ │ - str r7, [sp] │ │ │ │ - subs r7, r2, r3 │ │ │ │ - bne 9dabc <__cxa_atexit@plt+0x91cf4> │ │ │ │ - str r9, [r8, #20] │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r8, #4] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 9dbf0 <__cxa_atexit@plt+0x91e28> │ │ │ │ - ldr r2, [pc, #584] @ 9dc28 <__cxa_atexit@plt+0x91e60> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 8bbe0 <__cxa_atexit@plt+0x7fe18> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 8bc14 <__cxa_atexit@plt+0x7fe4c> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r1, r2, #4 │ │ │ │ + cmp r1, #12 │ │ │ │ + bhi 8bd08 <__cxa_atexit@plt+0x7ff40> │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r1, [r0, r1, lsl #2] │ │ │ │ + add pc, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #500] @ 8bdc0 <__cxa_atexit@plt+0x7fff8> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #572] @ 9dc2c <__cxa_atexit@plt+0x91e64> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9db60 <__cxa_atexit@plt+0x91d98> │ │ │ │ - ldr r0, [pc, #544] @ 9dc30 <__cxa_atexit@plt+0x91e68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r2, [r8, #20] │ │ │ │ - ldr r1, [pc, #532] @ 9dc34 <__cxa_atexit@plt+0x91e6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r8, {r1, r6} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #492] @ 9dc38 <__cxa_atexit@plt+0x91e70> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - mov sl, #4 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r2, [pc, #464] @ 9dc40 <__cxa_atexit@plt+0x91e78> │ │ │ │ + beq 8bdac <__cxa_atexit@plt+0x7ffe4> │ │ │ │ + b 8c690 <__cxa_atexit@plt+0x808c8> │ │ │ │ + ldr r2, [pc, #464] @ 8bdb8 <__cxa_atexit@plt+0x7fff0> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r0, r0, r3 │ │ │ │ - add r0, r0, ip │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 9db0c <__cxa_atexit@plt+0x91d44> │ │ │ │ - ldr r0, [pc, #460] @ 9dc54 <__cxa_atexit@plt+0x91e8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - ldr r0, [pc, #452] @ 9dc58 <__cxa_atexit@plt+0x91e90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r7, #4 │ │ │ │ - bgt 9dae4 <__cxa_atexit@plt+0x91d1c> │ │ │ │ - ldr r1, [pc, #336] @ 9dc1c <__cxa_atexit@plt+0x91e54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r0, r3 │ │ │ │ - add r0, r3, ip │ │ │ │ - mov r2, r7 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9dbcc <__cxa_atexit@plt+0x91e04> │ │ │ │ - ldr r7, [pc, #308] @ 9dc20 <__cxa_atexit@plt+0x91e58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #304] @ 9dc24 <__cxa_atexit@plt+0x91e5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 9db54 <__cxa_atexit@plt+0x91d8c> │ │ │ │ - ldrb r1, [r0] │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ - ldrb r3, [r0, #2] │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ - orr r0, r3, r0, lsl #8 │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #236] @ 9dc18 <__cxa_atexit@plt+0x91e50> │ │ │ │ - orr r0, r1, r0, lsl #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 9db70 <__cxa_atexit@plt+0x91da8> │ │ │ │ - ldr r2, [pc, #264] @ 9dc44 <__cxa_atexit@plt+0x91e7c> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 8bdac <__cxa_atexit@plt+0x7ffe4> │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 8bc54 <__cxa_atexit@plt+0x7fe8c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8bc40 <__cxa_atexit@plt+0x7fe78> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r2, [pc, #408] @ 8bdb4 <__cxa_atexit@plt+0x7ffec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #260] @ 9dc48 <__cxa_atexit@plt+0x91e80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [fp] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, fp │ │ │ │ - mov r8, r9 │ │ │ │ - ldmib sp, {r9, sl, fp} │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 8bdac <__cxa_atexit@plt+0x7ffe4> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 8bc40 <__cxa_atexit@plt+0x7fe78> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ea3818 <__cxa_atexit@plt+0x1e97a50> │ │ │ │ + ldr r7, [pc, #416] @ 8bde8 <__cxa_atexit@plt+0x80020> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - ldr r1, [pc, #208] @ 9dc4c <__cxa_atexit@plt+0x91e84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - ldr r1, [pc, #200] @ 9dc50 <__cxa_atexit@plt+0x91e88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [r8, #-8] │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - add r0, r1, #4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str r7, [r8, #4] │ │ │ │ - str r9, [r8, #20] │ │ │ │ - b 9d9c8 <__cxa_atexit@plt+0x91c00> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #68] @ 9dc3c <__cxa_atexit@plt+0x91e74> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - stclvs 5, cr7, [ip], #-440 @ 0xfffffe48 │ │ │ │ - mvneq r6, lr, lsl lr │ │ │ │ - mvnseq r9, r4, asr r1 │ │ │ │ - andseq r4, r1, #20, 18 @ 0x50000 │ │ │ │ - andeq r0, r0, ip, asr r3 │ │ │ │ - @ instruction: 0xfffff6c0 │ │ │ │ - ldrdeq r6, [r6, #234]! @ 0xea │ │ │ │ - andseq r4, r1, #44, 22 @ 0xb000 │ │ │ │ - andseq r4, r1, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvneq r6, sl, ror lr │ │ │ │ - mvnseq r9, r4, lsl #2 │ │ │ │ - andseq r4, r1, #196, 16 @ 0xc40000 │ │ │ │ - andseq r4, r1, #244, 16 @ 0xf40000 │ │ │ │ - andseq r4, r1, #180, 18 @ 0x2d0000 │ │ │ │ - andseq r4, r1, #232, 18 @ 0x3a0000 │ │ │ │ - andseq r4, r1, #168, 20 @ 0xa8000 │ │ │ │ - mvnseq r9, ip, ror r0 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9dd04 <__cxa_atexit@plt+0x91f3c> │ │ │ │ - ldr r7, [pc, #152] @ 9dd1c <__cxa_atexit@plt+0x91f54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 9dd20 <__cxa_atexit@plt+0x91f58> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ + ldr r7, [pc, #400] @ 8bdec <__cxa_atexit@plt+0x80024> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #340] @ 8bdc8 <__cxa_atexit@plt+0x80000> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9dcf8 <__cxa_atexit@plt+0x91f30> │ │ │ │ - ldr r8, [pc, #108] @ 9dd24 <__cxa_atexit@plt+0x91f5c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 9dd28 <__cxa_atexit@plt+0x91f60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ + beq 8bdac <__cxa_atexit@plt+0x7ffe4> │ │ │ │ + b 8c4b0 <__cxa_atexit@plt+0x806e8> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #320] @ 8bdd4 <__cxa_atexit@plt+0x8000c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 9dd2c <__cxa_atexit@plt+0x91f64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 9dd30 <__cxa_atexit@plt+0x91f68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8bdac <__cxa_atexit@plt+0x7ffe4> │ │ │ │ + b 8c1e0 <__cxa_atexit@plt+0x80418> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #272] @ 8bdc4 <__cxa_atexit@plt+0x7fffc> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff41c │ │ │ │ - mvneq r6, r2, lsr ip │ │ │ │ - andseq r4, r1, #140, 16 @ 0x8c0000 │ │ │ │ - andseq r4, r1, #92, 16 @ 0x5c0000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - mvnseq r8, r4, lsr #31 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 9dd90 <__cxa_atexit@plt+0x91fc8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 9dd94 <__cxa_atexit@plt+0x91fcc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 9dd98 <__cxa_atexit@plt+0x91fd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #4 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r6, r2, lsr #23 │ │ │ │ - andseq r4, r1, #216, 14 @ 0x3600000 │ │ │ │ - andseq r4, r1, #196, 14 @ 0x3100000 │ │ │ │ - mvnseq r8, r8, asr #30 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, fp │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc 9e070 <__cxa_atexit@plt+0x922a8> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr ip, [fp, #7] │ │ │ │ - ldr lr, [fp, #11] │ │ │ │ - ldr r1, [fp, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #-4]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, r0, #5 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 9debc <__cxa_atexit@plt+0x920f4> │ │ │ │ - mov r3, r2 │ │ │ │ - subs r2, r1, r0 │ │ │ │ - bne 9df0c <__cxa_atexit@plt+0x92144> │ │ │ │ - str fp, [r8, #20] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r8, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - add r7, r6, #12 │ │ │ │ - cmp r9, r7 │ │ │ │ - bcc 9e08c <__cxa_atexit@plt+0x922c4> │ │ │ │ - ldr r3, [pc, #648] @ 9e0b8 <__cxa_atexit@plt+0x922f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #636] @ 9e0bc <__cxa_atexit@plt+0x922f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8bdac <__cxa_atexit@plt+0x7ffe4> │ │ │ │ + b 8c5a0 <__cxa_atexit@plt+0x807d8> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #260] @ 8bdd8 <__cxa_atexit@plt+0x80010> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 9dff8 <__cxa_atexit@plt+0x92230> │ │ │ │ - ldr r1, [pc, #608] @ 9e0c0 <__cxa_atexit@plt+0x922f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r8, #8] │ │ │ │ - ldr r3, [r8, #20] │ │ │ │ - ldr r2, [pc, #596] @ 9e0c4 <__cxa_atexit@plt+0x922fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stm r8, {r2, r6} │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r8, #20] │ │ │ │ - str r5, [r8, #24] │ │ │ │ - ldr r6, [pc, #556] @ 9e0c8 <__cxa_atexit@plt+0x92300> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, #5 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - ldr r9, [pc, #532] @ 9e0d8 <__cxa_atexit@plt+0x92310> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r1, r0, lr │ │ │ │ - cmp r1, r9 │ │ │ │ - bne 9df48 <__cxa_atexit@plt+0x92180> │ │ │ │ - ldr r1, [pc, #524] @ 9e0e8 <__cxa_atexit@plt+0x92320> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #520] @ 9e0ec <__cxa_atexit@plt+0x92324> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - add r6, r1, #3 │ │ │ │ - str r6, [r8, #24] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - cmp r2, #5 │ │ │ │ - ble 9df9c <__cxa_atexit@plt+0x921d4> │ │ │ │ - ldr r1, [pc, #436] @ 9e0d0 <__cxa_atexit@plt+0x92308> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #432] @ 9e0d4 <__cxa_atexit@plt+0x9230c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - mov fp, r3 │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r9, [fp, #3] │ │ │ │ - ldr r0, [pc, #388] @ 9e0dc <__cxa_atexit@plt+0x92314> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #5 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9e00c <__cxa_atexit@plt+0x92244> │ │ │ │ - ldr r3, [pc, #392] @ 9e0f8 <__cxa_atexit@plt+0x92330> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8bdac <__cxa_atexit@plt+0x7ffe4> │ │ │ │ + b 8c0f0 <__cxa_atexit@plt+0x80328> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #232] @ 8bddc <__cxa_atexit@plt+0x80014> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8bdac <__cxa_atexit@plt+0x7ffe4> │ │ │ │ + b 8bfdc <__cxa_atexit@plt+0x80214> │ │ │ │ + ldr r3, [pc, #172] @ 8bdbc <__cxa_atexit@plt+0x7fff4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #388] @ 9e0fc <__cxa_atexit@plt+0x92334> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - stm sp, {r3, sl} │ │ │ │ - ldr r1, [pc, #268] @ 9e0b4 <__cxa_atexit@plt+0x922ec> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8bdac <__cxa_atexit@plt+0x7ffe4> │ │ │ │ + b 8c780 <__cxa_atexit@plt+0x809b8> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #156] @ 8bdcc <__cxa_atexit@plt+0x80004> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8bdac <__cxa_atexit@plt+0x7ffe4> │ │ │ │ + b 8c3c0 <__cxa_atexit@plt+0x805f8> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #128] @ 8bdd0 <__cxa_atexit@plt+0x80008> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8bdac <__cxa_atexit@plt+0x7ffe4> │ │ │ │ + b 8c2d0 <__cxa_atexit@plt+0x80508> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #112] @ 8bde4 <__cxa_atexit@plt+0x8001c> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, ip, r0 │ │ │ │ - add r0, r0, lr │ │ │ │ - mov sl, r2 │ │ │ │ - bl b15c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9e060 <__cxa_atexit@plt+0x92298> │ │ │ │ - ldr r3, [pc, #296] @ 9e0f0 <__cxa_atexit@plt+0x92328> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #292] @ 9e0f4 <__cxa_atexit@plt+0x9232c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7] │ │ │ │ str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r8, fp │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea9b4 <__cxa_atexit@plt+0x1edebec> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #204] @ 9e0e0 <__cxa_atexit@plt+0x92318> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #200] @ 9e0e4 <__cxa_atexit@plt+0x9231c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - str r7, [r8, #24]! │ │ │ │ - ldr r7, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r8, #-12] │ │ │ │ - ldr r5, [r8, #-4] │ │ │ │ - str r9, [r8, #-8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r8, #-16] │ │ │ │ - add r5, r5, #5 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1eea83c <__cxa_atexit@plt+0x1edea74> │ │ │ │ - str sl, [r8, #4] │ │ │ │ - str fp, [r8, #20] │ │ │ │ - ldm sp, {r0, sl} │ │ │ │ - b 9de1c <__cxa_atexit@plt+0x92054> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r2 │ │ │ │ - b 1edbf64 <__cxa_atexit@plt+0x1ed019c> │ │ │ │ - ldr r6, [pc, #56] @ 9e0cc <__cxa_atexit@plt+0x92304> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r0 │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - mvneq r6, r0, lsr r9 │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - mvneq r6, r8, ror sl │ │ │ │ - andseq r4, r1, #220, 12 @ 0xdc00000 │ │ │ │ - andseq r4, r1, #172, 12 @ 0xac00000 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r8, r4, lsr #26 │ │ │ │ - andseq r4, r1, #228, 8 @ 0xe4000000 │ │ │ │ - mvneq r6, r4, lsl sl │ │ │ │ - mvneq r6, r0, lsl #19 │ │ │ │ - mvnseq r8, r4, lsl fp │ │ │ │ - andseq r4, r1, #84, 8 @ 0x54000000 │ │ │ │ - mvnseq r8, ip, asr #24 │ │ │ │ - andseq r4, r1, #140, 10 @ 0x23000000 │ │ │ │ - mvnseq r8, r8, ror ip │ │ │ │ - andseq r4, r1, #56, 8 @ 0x38000000 │ │ │ │ - ldrsbeq r8, [ip, #192]! @ 0xc0 │ │ │ │ - andseq r4, r1, #144, 8 @ 0x90000000 │ │ │ │ - ldrsbeq r8, [ip, #184]! @ 0xb8 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9e1a8 <__cxa_atexit@plt+0x923e0> │ │ │ │ - ldr r7, [pc, #152] @ 9e1c0 <__cxa_atexit@plt+0x923f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [pc, #140] @ 9e1c4 <__cxa_atexit@plt+0x923fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9e19c <__cxa_atexit@plt+0x923d4> │ │ │ │ - ldr r8, [pc, #108] @ 9e1c8 <__cxa_atexit@plt+0x92400> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 9e1cc <__cxa_atexit@plt+0x92404> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r9, r5, #16 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ + beq 8bdac <__cxa_atexit@plt+0x7ffe4> │ │ │ │ + b 8bdfc <__cxa_atexit@plt+0x80034> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #72] @ 8bde0 <__cxa_atexit@plt+0x80018> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - ldr r3, [pc, #64] @ 9e1d0 <__cxa_atexit@plt+0x92408> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8bdac <__cxa_atexit@plt+0x7ffe4> │ │ │ │ + b 8bec4 <__cxa_atexit@plt+0x800fc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 9e1d4 <__cxa_atexit@plt+0x9240c> │ │ │ │ + andeq r0, r0, ip, lsr ip │ │ │ │ + andeq r0, r0, r4, lsl ip │ │ │ │ + andeq r0, r0, ip, ror #20 │ │ │ │ + andeq r0, r0, r0, asr #21 │ │ │ │ + andeq r0, r0, r8, ror #17 │ │ │ │ + andeq r0, r0, r8, lsr r8 │ │ │ │ + andeq r0, r0, ip, lsl #13 │ │ │ │ + andeq r0, r0, ip, ror r5 │ │ │ │ + andeq r0, r0, r8, asr #10 │ │ │ │ + andeq r0, r0, r8, lsl r4 │ │ │ │ + andeq r0, r0, r4, ror #5 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andseq r6, r2, #28, 16 @ 0x1c0000 │ │ │ │ + andseq r6, r2, #184, 18 @ 0x2e0000 │ │ │ │ + mvnseq r2, r0, lsl r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #16 │ │ │ │ + beq 8be2c <__cxa_atexit@plt+0x80064> │ │ │ │ + cmp r3, #17 │ │ │ │ + bne 8be58 <__cxa_atexit@plt+0x80090> │ │ │ │ + ldr r7, [pc, #88] @ 8be78 <__cxa_atexit@plt+0x800b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #60] @ 8be70 <__cxa_atexit@plt+0x800a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #56] @ 8be74 <__cxa_atexit@plt+0x800ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 1edbb10 <__cxa_atexit@plt+0x1ecfd48> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffeea0 │ │ │ │ - mvneq r6, ip, ror r7 │ │ │ │ - andseq r4, r1, #232, 6 @ 0xa0000003 │ │ │ │ - andseq r4, r1, #184, 6 @ 0xe0000002 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - mvnseq r8, r0, lsl #22 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #72] @ 9e234 <__cxa_atexit@plt+0x9246c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 9e238 <__cxa_atexit@plt+0x92470> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 9e23c <__cxa_atexit@plt+0x92474> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, #5 │ │ │ │ - b 1ba698 <__cxa_atexit@plt+0x1ae8d0> │ │ │ │ - mvneq r6, ip, ror #13 │ │ │ │ - andseq r4, r1, #52, 6 @ 0xd0000000 │ │ │ │ - andseq r4, r1, #32, 6 @ 0x80000000 │ │ │ │ - mvnseq r8, r8, lsl #21 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 1ea4ddc <__cxa_atexit@plt+0x1e99014> │ │ │ │ + ldr r7, [pc, #12] @ 8be6c <__cxa_atexit@plt+0x800a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andseq r6, r2, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + mvnseq r2, r4, lsr #3 │ │ │ │ + andseq r6, r2, #68, 12 @ 0x4400000 │ │ │ │ + mvnseq r2, r4, lsl TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes